--- /srv/rebuilderd/tmp/rebuilderdj07jAW/inputs/qemu-system-arm_10.0.3+ds-0+deb13u1_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdj07jAW/out/qemu-system-arm_10.0.3+ds-0+deb13u1_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-08-21 15:23:38.000000 debian-binary │ -rw-r--r-- 0 0 0 1436 2025-08-21 15:23:38.000000 control.tar.xz │ --rw-r--r-- 0 0 0 4138372 2025-08-21 15:23:38.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 4141068 2025-08-21 15:23:38.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-arm │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x2884ac │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0xdde424 0x00dde424 0x00dde424 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0xdde1e4 0x00dde1e4 0x00dde1e4 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0xdde450 0xdde450 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0xdde210 0xdde210 R E 0x10000 │ │ │ │ LOAD 0xde2410 0x00de2410 0x00de2410 0x712f78 0x73bac0 RW 0x10000 │ │ │ │ DYNAMIC 0x1408c2c 0x01408c2c 0x01408c2c 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0xdde430 0x00dde430 0x00dde430 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0xdde1f0 0x00dde1f0 0x00dde1f0 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0xde2410 0x00de2410 0x00de2410 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0xde2410 0x00de2410 0x00de2410 0x62dbf0 0x62dbf0 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 00097050 097050 0b4945 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 0014b996 14b996 00cca8 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 00158640 158640 000400 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 00158a40 158a40 121e40 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 0027a880 27a880 001f50 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 0027c7d0 27c7d0 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 0027c7dc 27c7dc 002f0c 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 0027f6f0 27f6f0 934664 00 AX 0 0 16 │ │ │ │ - [13] .fini PROGBITS 00bb3d54 bb3d54 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 00bb3d60 bb3d60 22a6c4 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 00dde424 dde424 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00dde42c dde42c 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00dde430 dde430 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 0027f6f0 27f6f0 934424 00 AX 0 0 16 │ │ │ │ + [13] .fini PROGBITS 00bb3b14 bb3b14 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 00bb3b20 bb3b20 22a6c4 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 00dde1e4 dde1e4 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00dde1ec dde1ec 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00dde1f0 dde1f0 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 00de2410 de2410 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 00de2410 de2410 000ce8 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 00de30f8 de30f8 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 00de3100 de3100 625b2c 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 01408c2c 1408c2c 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 01408e0c 1408e0c 0071f0 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 01410000 1410000 0e5388 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1058,565 +1058,565 @@ │ │ │ │ 1054: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1055: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1056: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1057: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1058: 0151c8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1059: 0069d274 28 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1060: 014e7040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1061: 009f07c4 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1061: 009f0584 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1062: 0142327c 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1063: 009c2ecc 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1063: 009c2c8c 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1064: 0151cdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1065: 014f0128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1066: 014f5578 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1067: 014eb928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 1068: 01416184 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1069: 0151b3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1070: 00abeda0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1071: 009b943c 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1072: 00b42b38 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1070: 00abeb60 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1071: 009b91fc 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1072: 00b428f8 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1073: 0151c0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1074: 0151d352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1075: 0151bef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PRE_PLUG_DSTATE │ │ │ │ 1076: 014e4b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1077: 013bd0a8 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1078: 0151c79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1079: 00ac27b4 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1079: 00ac2574 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1080: 002ba190 252 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1081: 0151d558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1082: 0151c31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1083: 014f0188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1084: 00b29860 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1084: 00b29620 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1085: 0151cb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_WRITE_DSTATE │ │ │ │ 1086: 014e12d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1087: 00b1f3e4 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ - 1088: 0084f170 44 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u16 │ │ │ │ + 1087: 00b1f1a4 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1088: 0084ef30 44 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u16 │ │ │ │ 1089: 0151bcaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1090: 00519840 724 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1091: 00acf684 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1091: 00acf444 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1092: 014e75c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1093: 00b735b8 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1093: 00b73378 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1094: 0151bba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1095: 0151d136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1096: 014f14e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1097: 0151b558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1098: 00918d34 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ - 1099: 00b558d0 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1098: 00918af4 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ + 1099: 00b55690 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1100: 014ed718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1101: 01453524 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth_exact │ │ │ │ 1102: 014f3f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1103: 00ab8fb4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1103: 00ab8d74 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1104: 013ba39c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1105: 014f2b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1106: 0151c0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1107: 0151c6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1108: 014e08d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1109: 00580558 5844 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1110: 0151b6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1111: 009fa2d4 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1111: 009fa094 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1112: 0151ca54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1113: 014eae10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1114: 0151c2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1115: 0143cf4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbub │ │ │ │ 1116: 014e15a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1117: 0151bb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1118: 014ec5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1119: 0142f9d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_ub │ │ │ │ 1120: 0067ee54 148 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1121: 014e70f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1122: 0151c896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1123: 00aa95c0 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1123: 00aa9380 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ 1124: 0143cec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbuh │ │ │ │ - 1125: 009187f4 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ - 1126: 00b1cad4 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1125: 009185b4 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ + 1126: 00b1c894 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1127: 0151cd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1128: 006b0520 20 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1129: 0151bbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1130: 014e2028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_READ_EVENT │ │ │ │ 1131: 0142f950 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_uh │ │ │ │ 1132: 014e7310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1133: 0066ab78 232 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1134: 00abd20c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1134: 00abcfcc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1135: 0151b908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1136: 0151d326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1137: 00326e84 1792 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1138: 00b3a734 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1138: 00b3a4f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1139: 0151d2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1140: 0151c296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1141: 014e0250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1142: 00788648 740 FUNC GLOBAL DEFAULT 12 arm_emulate_firmware_reset │ │ │ │ - 1143: 00909e0c 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ + 1143: 00909bcc 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1144: 00525edc 620 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1145: 007089dc 52 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1146: 00afd40c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1147: 008b6e38 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ - 1148: 00904e24 468 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ - 1149: 00a97e48 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1146: 00afd1cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1147: 008b6bf8 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1148: 00904be4 468 FUNC GLOBAL DEFAULT 12 uaccess_strlen_user │ │ │ │ + 1149: 00a97c08 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1150: 014e853c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1151: 00a139a0 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1151: 00a13760 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1152: 014e2908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ - 1153: 0086d8d8 56 FUNC GLOBAL DEFAULT 12 arm_set_default_fp_behaviours │ │ │ │ - 1154: 0094fbe4 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ + 1153: 0086d698 56 FUNC GLOBAL DEFAULT 12 arm_set_default_fp_behaviours │ │ │ │ + 1154: 0094f9a4 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1155: 002de440 244 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1156: 0151d034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1157: 014f8d6c 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ - 1158: 008e321c 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1159: 00b30034 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1158: 008e2fdc 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ + 1159: 00b2fdf4 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1160: 014dcd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1161: 0151bf18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1162: 00b245a8 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1162: 00b24368 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1163: 014ead40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ - 1164: 0091c49c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ + 1164: 0091c25c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1165: 0151cc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1166: 0151d84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1167: 0151d2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1168: 00af0d38 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1169: 00b3bd84 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1168: 00af0af8 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1169: 00b3bb44 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1170: 0151c4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1171: 00a964c8 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1171: 00a96288 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1172: 0151d1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1173: 006c1aa4 200 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1174: 0043ee64 100 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1175: 0151b52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1176: 014f1bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1177: 0151b7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_BUZZ_DSTATE │ │ │ │ 1178: 0066a894 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1179: 00490e1c 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1180: 014e3b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1181: 014e13d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ 1182: 00373afc 168 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1183: 009f3b70 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1183: 009f3930 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1184: 006b3d88 40 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1185: 00b7094c 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1185: 00b7070c 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1186: 014deb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1187: 0151c67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1188: 0151cd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1189: 014edec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ - 1190: 008ecd20 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ + 1190: 008ecae0 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1191: 0151bdbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1192: 00deca18 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1193: 014e3c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1194: 00307a60 3056 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1195: 0151d75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1196: 0142fdf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshruntb │ │ │ │ 1197: 014e5484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1198: 014efd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1199: 0028aa08 80 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1200: 0151b7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_PAGE_PTE_DSTATE │ │ │ │ - 1201: 00b15ae8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ - 1202: 008238c0 176 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ + 1201: 00b158a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1202: 00823680 176 FUNC GLOBAL DEFAULT 12 write_v7m_exception │ │ │ │ 1203: 0151c740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1204: 014e32ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1205: 014e7810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1206: 0142fd70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunth │ │ │ │ 1207: 0151c6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1208: 0151cfb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1209: 014f3be4 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1210: 0151ca2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1211: 01417624 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1212: 0151bcd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1213: 006580f0 132 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1214: 0151b2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1215: 00b1b524 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1215: 00b1b2e4 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1216: 014e2c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ - 1217: 00846f0c 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ + 1217: 00846ccc 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalarh │ │ │ │ 1218: 007068e8 144 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1219: 00b5c5ac 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1220: 00b05d44 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1219: 00b5c36c 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1220: 00b05b04 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1221: 014e15d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1222: 0043248c 232 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1223: 00b634ac 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1224: 00db0430 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1223: 00b6326c 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1224: 00db01f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1225: 0151c26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1226: 0151cd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1227: 009cc6cc 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1227: 009cc48c 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1228: 01452dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s8 │ │ │ │ 1229: 0151d1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1230: 014f42f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1231: 00abb27c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1231: 00abb03c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1232: 0036c8e0 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1233: 008471c0 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ - 1234: 00b1dae8 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1235: 00aaf0e0 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1233: 00846f80 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeq_scalars │ │ │ │ + 1234: 00b1d8a8 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1235: 00aaeea0 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1236: 014f30f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ - 1237: 008ef6f0 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ + 1237: 008ef4b0 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1238: 0151b9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1239: 0151d3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ - 1240: 00970824 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ - 1241: 00850ab8 448 FUNC GLOBAL DEFAULT 12 helper_neon_qzip8 │ │ │ │ + 1240: 009705e4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ + 1241: 00850878 448 FUNC GLOBAL DEFAULT 12 helper_neon_qzip8 │ │ │ │ 1242: 0151b27f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1243: 00b2ce78 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1243: 00b2cc38 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1244: 00707114 128 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1245: 00656d6c 288 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1246: 002bf580 336 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1247: 002be47c 616 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1248: 0042f634 16 FUNC GLOBAL DEFAULT 12 omap_intc_set_iclk │ │ │ │ 1249: 014346a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahb │ │ │ │ - 1250: 00916868 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ + 1250: 00916628 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ 1251: 0151b7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ASID_VMID_DSTATE │ │ │ │ - 1252: 0084f720 84 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u8 │ │ │ │ - 1253: 00b04ce4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1252: 0084f4e0 84 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u8 │ │ │ │ + 1253: 00b04aa4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1254: 01415290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ 1255: 01434624 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahh │ │ │ │ - 1256: 009917bc 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1256: 0099157c 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1257: 0151b3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1258: 00a43f1c 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1258: 00a43cdc 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1259: 0151d296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1260: 0036920c 128 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1261: 005e3be0 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1262: 0151c048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1263: 014f1c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1264: 003c9050 272 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1265: 014e222c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1266: 014e33ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1267: 0151b34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1268: 00aa539c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1269: 00920d64 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1270: 00b33f6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1268: 00aa515c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1269: 00920b24 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1270: 00b33d2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1271: 0037ff54 148 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1272: 00aa3230 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1272: 00aa2ff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1273: 014345a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlahw │ │ │ │ 1274: 006fcd44 364 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1275: 014e6fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1276: 014f4ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1277: 0098b484 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ - 1278: 0086dddc 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subd │ │ │ │ + 1277: 0098b244 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1278: 0086db9c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subd │ │ │ │ 1279: 00685e30 176 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1280: 0151b8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1281: 00b87d74 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1281: 00b87b34 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1282: 0151d472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1283: 014e4e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1284: 005113f0 112 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1285: 00b4e190 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1285: 00b4df50 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1286: 014ee4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ - 1287: 009580ac 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1288: 0086dda0 56 FUNC GLOBAL DEFAULT 12 helper_vfp_subh │ │ │ │ + 1287: 00957e6c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ + 1288: 0086db60 56 FUNC GLOBAL DEFAULT 12 helper_vfp_subh │ │ │ │ 1289: 014dd1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1290: 00b048ec 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1290: 00b046ac 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1291: 014f0448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1292: 0151b604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1293: 014eace0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1294: 009fa86c 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1294: 009fa62c 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1295: 014e71b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1296: 0031ca04 188 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ - 1297: 0086cd78 104 FUNC GLOBAL DEFAULT 12 helper_uhadd8 │ │ │ │ + 1297: 0086cb38 104 FUNC GLOBAL DEFAULT 12 helper_uhadd8 │ │ │ │ 1298: 0151b8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1299: 014f46a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1300: 00a63874 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1300: 00a63634 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1301: 014e2c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ - 1302: 0086ddd8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subs │ │ │ │ + 1302: 0086db98 4 FUNC GLOBAL DEFAULT 12 helper_vfp_subs │ │ │ │ 1303: 014e9f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1304: 0151d09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ 1305: 014272bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsubaddx │ │ │ │ - 1306: 00ae7e64 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1306: 00ae7c24 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1307: 00519754 108 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1308: 014dfcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1309: 0151bce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_DSTATE │ │ │ │ 1310: 002eb024 548 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1311: 0151bbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1312: 014f2510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1313: 0151c87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1314: 009cfa98 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1314: 009cf858 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1315: 01452e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u8 │ │ │ │ 1316: 014f09a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1317: 014e388c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1318: 00b0b6a8 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1318: 00b0b468 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1319: 0151bc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1320: 0053c3d4 212 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1321: 013bc1a8 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1322: 0151bc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ - 1323: 00b22ad8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1323: 00b22898 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1324: 014dfd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1325: 014e332c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1326: 008b53c8 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1326: 008b5188 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1327: 002d1ce8 304 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1328: 014ddabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1329: 0151ccba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1330: 014e4964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1331: 013bc830 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1332: 014f4aa8 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ 1333: 00372cf4 224 FUNC GLOBAL DEFAULT 12 rom_ptr │ │ │ │ 1334: 014133a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg16 │ │ │ │ - 1335: 00851360 136 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ + 1335: 00851120 136 FUNC GLOBAL DEFAULT 12 helper_v8m_stackcheck │ │ │ │ 1336: 0141520c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup32 │ │ │ │ 1337: 014f9850 4 OBJECT GLOBAL DEFAULT 25 outgoing_args │ │ │ │ 1338: 0151b97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1339: 0151deaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1340: 002d6320 232 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1341: 0151c828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1342: 0151bd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1343: 00619508 84 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1344: 00490db4 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ - 1345: 009c82ac 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1345: 009c806c 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1346: 0032340c 172 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1347: 00ba6a4c 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1348: 009ecbbc 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1349: 00ade64c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1347: 00ba680c 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1348: 009ec97c 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1349: 00ade40c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1350: 013bc9b4 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1351: 007b0a78 112 FUNC GLOBAL DEFAULT 12 gen_gvec_sminp │ │ │ │ 1352: 0151b23f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1353: 0151d4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ - 1354: 00970b7c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ - 1355: 008f22ac 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1356: 00b466fc 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1354: 0097093c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ + 1355: 008f206c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ + 1356: 00b464bc 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1357: 0151b724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ - 1358: 0086ab28 184 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ + 1358: 0086a8e8 184 FUNC GLOBAL DEFAULT 12 helper_gvec_cnt_b │ │ │ │ 1359: 014e54a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1360: 002cfac8 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1361: 00b74008 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1361: 00b73dc8 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1362: 01424898 1368 OBJECT GLOBAL DEFAULT 24 unimplemented │ │ │ │ 1363: 0151d1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ - 1364: 0096b910 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1365: 009f0c20 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1364: 0096b6d0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ + 1365: 009f09e0 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1366: 002d19e0 380 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1367: 0151d160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1368: 0050d850 428 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1369: 0151de46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1370: 00ad615c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1370: 00ad5f1c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1371: 0151b832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ 1372: 0076483c 212 FUNC GLOBAL DEFAULT 12 aspeed_soc_cpu_type │ │ │ │ - 1373: 00afd634 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1373: 00afd3f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1374: 0151c09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1375: 008a40a0 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1376: 00ae02e4 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1375: 008a3e60 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1376: 00ae00a4 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1377: 0142c8d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fs │ │ │ │ 1378: 0142c854 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_fu │ │ │ │ 1379: 00704024 76 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1380: 00aec008 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1380: 00aebdc8 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1381: 006a7a50 64 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1382: 014ea8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1383: 014ed2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1384: 0151ca5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1385: 005804e8 112 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1386: 014ef504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_WRITE_EVENT │ │ │ │ 1387: 014eb6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ - 1388: 0084f19c 76 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u8 │ │ │ │ - 1389: 0085166c 40 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ - 1390: 008e4200 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ + 1388: 0084ef5c 76 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u8 │ │ │ │ + 1389: 0085142c 40 FUNC GLOBAL DEFAULT 12 helper_sub_usaturate │ │ │ │ + 1390: 008e3fc0 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1391: 014f499c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1392: 0040d198 24 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1393: 014e04e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1394: 014f52e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1395: 0151c952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1396: 006a3e74 208 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1397: 00ac9aac 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1397: 00ac986c 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1398: 014e5064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1399: 014f5000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1400: 014de314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1401: 0151c226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1402: 0151cd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1403: 009c5c7c 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1404: 00b18e48 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1403: 009c5a3c 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1404: 00b18c08 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1405: 014e17e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1406: 014df650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_WRITE_EVENT │ │ │ │ 1407: 007917a0 260 FUNC GLOBAL DEFAULT 12 init_cpreg_list │ │ │ │ - 1408: 00db0490 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1408: 00db0250 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1409: 014e57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1410: 0141331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ - 1411: 0095cf08 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ + 1411: 0095ccc8 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1412: 006ca378 52 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1413: 0151db00 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1414: 00617fd4 220 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ 1415: 01427448 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32 │ │ │ │ - 1416: 00b18b38 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1417: 0097d2c8 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1416: 00b188f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1417: 0097d088 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1418: 014df040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1419: 00b9b2a8 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1420: 00b94ec8 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1419: 00b9b068 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1420: 00b94c88 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1421: 0151ccf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1422: 014ea67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1423: 0151cc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1424: 0151d71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1425: 00ab9804 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1425: 00ab95c4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1426: 002d8324 16 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1427: 0092bf70 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1427: 0092bd30 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1428: 0151bcca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1429: 014ef3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1430: 003c84cc 40 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1431: 00b3f75c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1431: 00b3f51c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1432: 014e896c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1433: 0151bcb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1434: 0151cdf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1435: 0151c148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1436: 0151c104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1437: 00b2336c 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1437: 00b2312c 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1438: 0151cd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1439: 014e4a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1440: 0151d46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1441: 014487e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_d │ │ │ │ - 1442: 00957a6c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1443: 00b8a580 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1442: 0095782c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ + 1443: 00b8a340 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1444: 0151d798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1445: 0082f610 76 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ - 1446: 00989370 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1447: 00b636f0 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1445: 0082f3d0 76 FUNC GLOBAL DEFAULT 12 helper_mve_vadci │ │ │ │ + 1446: 00989130 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1447: 00b634b0 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1448: 014dcc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1449: 014117c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1450: 014488ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_h │ │ │ │ 1451: 0151d23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1452: 009d1c54 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1452: 009d1a14 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1453: 014e13e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1454: 0070c5a4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1455: 00982388 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1455: 00982148 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1456: 00356e40 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q256 │ │ │ │ 1457: 00428e58 524 FUNC GLOBAL DEFAULT 12 gicv3_redist_set_irq │ │ │ │ 1458: 0151d3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1459: 007b03b4 96 FUNC GLOBAL DEFAULT 12 gen_neon_uqshli │ │ │ │ 1460: 0151d778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1461: 014e1d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1462: 0151c4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1463: 014dee70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1464: 0142cae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hs │ │ │ │ 1465: 01448868 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_vfms_s │ │ │ │ 1466: 01415188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1467: 0142ca64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_hu │ │ │ │ 1468: 0151c158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1469: 00991b10 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1469: 009918d0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1470: 014e6730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1471: 0151b650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1472: 009f2f10 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1473: 00bab7a0 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1474: 00adb5a0 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1472: 009f2cd0 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1473: 00bab560 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1474: 00adb360 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1475: 014f01d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1476: 014eb2c0 360 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1477: 0151b6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1478: 0151bc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1479: 00b97e34 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1480: 00b6420c 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1481: 009fa190 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1479: 00b97bf4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1480: 00b63fcc 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1481: 009f9f50 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1482: 00401b3c 100 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1483: 01419be0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1484: 014ede10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1485: 014df54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 1486: 01443c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_b │ │ │ │ - 1487: 0082c0e4 116 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ + 1487: 0082bea4 116 FUNC GLOBAL DEFAULT 12 helper_mve_vaddb │ │ │ │ 1488: 01443b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_d │ │ │ │ - 1489: 00ae68ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ - 1490: 0082c158 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ + 1489: 00ae666c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1490: 0082bf18 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddh │ │ │ │ 1491: 01443c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_h │ │ │ │ 1492: 014e2a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1493: 0067ecbc 40 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1494: 0066b230 124 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1495: 014e85ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1496: 0151d1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1497: 014e1b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1498: 005ca3c0 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1499: 00b0c648 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1500: 00b2d328 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1499: 00b0c408 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1500: 00b2d0e8 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1501: 014ed238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1502: 014de3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1503: 00b2a1b0 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1503: 00b29f70 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1504: 014f8898 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1505: 01443b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_s │ │ │ │ 1506: 0151b426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1507: 0151c3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1508: 0082c1ec 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ - 1509: 0091c378 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ + 1508: 0082bfac 148 FUNC GLOBAL DEFAULT 12 helper_mve_vaddw │ │ │ │ + 1509: 0091c138 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1510: 006d9550 108 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1511: 0151d406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1512: 014f812c 4 OBJECT GLOBAL DEFAULT 25 smbios_tables │ │ │ │ 1513: 00653fb8 224 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1514: 0151c2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1515: 005298fc 20 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1516: 002cf06c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1517: 00a41a8c 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1518: 00adafec 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1517: 00a4184c 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1518: 00adadac 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1519: 014e8f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1520: 002cf680 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1521: 0070a718 220 FUNC GLOBAL DEFAULT 12 qmp_x_query_opcount │ │ │ │ 1522: 013bc694 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1523: 0151ca6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1524: 014f0288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1525: 014edd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1526: 0151d0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_READ_DSTATE │ │ │ │ 1527: 014e7700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1528: 00b10708 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1528: 00b104c8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1529: 01447974 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_b │ │ │ │ 1530: 014f44a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1531: 009f9b5c 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1531: 009f991c 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1532: 0066c954 436 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ 1533: 014477e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_d │ │ │ │ - 1534: 00b68e80 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1534: 00b68c40 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1535: 014ecca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1536: 009df0cc 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1537: 00918e20 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ - 1538: 00acafcc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1536: 009dee8c 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1537: 00918be0 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ + 1538: 00acad8c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1539: 0151d842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ - 1540: 0091a340 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ + 1540: 0091a100 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1541: 0151d540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1542: 014478f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_h │ │ │ │ 1543: 014ef614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_INPUT_EVENT │ │ │ │ 1544: 0066dd48 32 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1545: 002ba28c 248 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1546: 00abbd3c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1546: 00abbafc 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1547: 014dcbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1548: 00705084 344 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1549: 0085db14 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_h │ │ │ │ + 1549: 0085d8d4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_h │ │ │ │ 1550: 0151c874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1551: 0151cdac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1552: 0068437c 224 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1553: 0151d734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1554: 0143118c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sb │ │ │ │ 1555: 0144786c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqsub_s │ │ │ │ 1556: 01413298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1557: 00490d54 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1558: 00ab2940 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1558: 00ab2700 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1559: 003758d0 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ - 1560: 00860d38 208 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ + 1560: 00860af8 208 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_b │ │ │ │ 1561: 0033ecac 184 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1562: 006a28c4 24 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1563: 014e995c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1564: 0151d87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1565: 0151b26b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1566: 008615e0 308 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ + 1566: 008613a0 308 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_d │ │ │ │ 1567: 01431108 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sh │ │ │ │ - 1568: 00ac090c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1569: 00b3db30 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1568: 00ac06cc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1569: 00b3d8f0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1570: 002d649c 24 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1571: 0151c6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ - 1572: 0085dbe8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_s │ │ │ │ + 1572: 0085d9a8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_s │ │ │ │ 1573: 0151b5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ - 1574: 00860e08 220 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ + 1574: 00860bc8 220 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_h │ │ │ │ 1575: 014e4ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1576: 0151d6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1577: 0069baa8 196 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1578: 0151d6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1579: 0151d2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1580: 00aa010c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1580: 00a9fecc 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1581: 0151b358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1582: 006a7624 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1583: 0151c32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1584: 014e32cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1585: 014de2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1586: 0151ba28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1587: 01396d74 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1588: 00acf308 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ - 1589: 00860ee4 232 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ + 1588: 00acf0c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1589: 00860ca4 232 FUNC GLOBAL DEFAULT 12 helper_gvec_usqadd_s │ │ │ │ 1590: 01431084 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_sw │ │ │ │ 1591: 014e4d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ - 1592: 0097278c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1593: 00afef94 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1592: 0097254c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ + 1593: 00afed54 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1594: 0151d2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ - 1595: 009b861c 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ - 1596: 00a7fd2c 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1595: 009b83dc 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1596: 00a7faec 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1597: 003e9b8c 100 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1598: 003f4168 180 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ - 1599: 0095c65c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1600: 00b52758 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1599: 0095c41c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ + 1600: 00b52518 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1601: 014ea69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1602: 014e32dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ 1603: 01448d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_h │ │ │ │ - 1604: 00b3b470 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1604: 00b3b230 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1605: 0151c81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1606: 00b5c8b4 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1606: 00b5c674 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1607: 014e378c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1608: 014e1154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1609: 002ba088 264 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1610: 00509690 72 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ - 1611: 0089bf30 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ + 1611: 0089bcf0 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1612: 014ddeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1613: 002cf980 208 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1614: 002c0a40 8 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1615: 014eebf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_EVENT │ │ │ │ 1616: 0151c73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SELECT_DSTATE │ │ │ │ 1617: 014f490c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_LIST_EVENT │ │ │ │ 1618: 014e7990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_WRITE_EVENT │ │ │ │ @@ -1628,386 +1628,386 @@ │ │ │ │ 1624: 0151d37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1625: 0151d356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1626: 0052484c 388 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1627: 0036be74 112 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1628: 002c02ec 16 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1629: 0151ceb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1630: 0144f534 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u16 │ │ │ │ - 1631: 00869bb4 768 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ - 1632: 00b5e0b8 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1631: 00869974 768 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot_idx │ │ │ │ + 1632: 00b5de78 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1633: 005044f0 272 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ - 1634: 00834874 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ + 1634: 00834634 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarb │ │ │ │ 1635: 0151ccf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1636: 0151d728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1637: 014e14e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1638: 0048f360 4 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1639: 014ed998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1640: 003ee938 184 FUNC GLOBAL DEFAULT 12 aspeed_i2c_get_bus │ │ │ │ - 1641: 0081e474 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsb │ │ │ │ + 1641: 0081e234 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsb │ │ │ │ 1642: 014e78e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1643: 014e34fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ - 1644: 00850520 52 FUNC GLOBAL DEFAULT 12 helper_neon_ceq_f32 │ │ │ │ + 1644: 008502e0 52 FUNC GLOBAL DEFAULT 12 helper_neon_ceq_f32 │ │ │ │ 1645: 002c9674 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1646: 0151bfde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1647: 0151d57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1648: 00834910 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ - 1649: 009011b0 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1648: 008346d0 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarh │ │ │ │ + 1649: 00900f70 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1650: 0066bd4c 52 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ - 1651: 00837ee8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ + 1651: 00837ca8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhsw │ │ │ │ 1652: 0151c36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1653: 0151bdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1654: 009222ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1654: 0092206c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1655: 014f2e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1656: 0151c0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1657: 00936ea0 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1658: 0081e780 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsl │ │ │ │ + 1657: 00936c60 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1658: 0081e540 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsl │ │ │ │ 1659: 0151b758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_DSTATE │ │ │ │ - 1660: 00ae6a1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1660: 00ae67dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1661: 01431000 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_ub │ │ │ │ 1662: 014f39c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1663: 002ca1dc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1664: 00b50d00 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1664: 00b50ac0 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1665: 014280a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_setq │ │ │ │ - 1666: 00ba2894 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1666: 00ba2654 1412 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1667: 014f0688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ - 1668: 008349e0 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ + 1668: 008347a0 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddu_scalarw │ │ │ │ 1669: 01430f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_uh │ │ │ │ 1670: 014e8e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1671: 00b2e950 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1671: 00b2e710 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1672: 004924dc 796 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1673: 014453d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_b │ │ │ │ 1674: 014e32bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1675: 00ad56f0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ - 1676: 0081e674 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsw │ │ │ │ + 1675: 00ad54b0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1676: 0081e434 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minsw │ │ │ │ 1677: 0151d51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1678: 01445244 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_d │ │ │ │ 1679: 0045c11c 124 FUNC GLOBAL DEFAULT 12 omap_clk_setrate │ │ │ │ 1680: 0151cec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1681: 0151c5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1682: 009fb2cc 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1682: 009fb08c 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1683: 0144534c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_h │ │ │ │ 1684: 014ea96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1685: 0098c828 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1686: 00b7305c 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1685: 0098c5e8 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1686: 00b72e1c 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1687: 0151c062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1688: 0066c7cc 392 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1689: 0151cd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1690: 0144ecf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u16 │ │ │ │ 1691: 0151d664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1692: 014ec908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1693: 01430ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshli_uw │ │ │ │ 1694: 0151cbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ - 1695: 00917988 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ + 1695: 00917748 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ 1696: 014123a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ 1697: 0142a0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sral │ │ │ │ 1698: 006b043c 52 FUNC GLOBAL DEFAULT 12 multifd_send_data_alloc │ │ │ │ 1699: 014433d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smmla_b │ │ │ │ 1700: 014452c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sri_s │ │ │ │ 1701: 0079f244 8 FUNC GLOBAL DEFAULT 12 arm_gt_stimer_cb │ │ │ │ 1702: 002b7a54 284 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1703: 0142a124 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sraq │ │ │ │ 1704: 014e1114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ - 1705: 008f1914 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ + 1705: 008f16d4 900 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1706: 0143220c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_s │ │ │ │ 1707: 014e68a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ - 1708: 00840a24 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ + 1708: 008407e4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleb │ │ │ │ 1709: 01432188 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddlv_u │ │ │ │ 1710: 0151cbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1711: 014e9ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1712: 0151d2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1713: 014e1b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1714: 0151c320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ 1715: 01452000 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u16 │ │ │ │ 1716: 0142a01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sraw │ │ │ │ - 1717: 00b2e574 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1717: 00b2e334 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1718: 0151d062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1719: 01411b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1720: 014f0d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ - 1721: 00840ab4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ + 1721: 00840874 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpleh │ │ │ │ 1722: 014ecd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1723: 0093106c 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1723: 00930e2c 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1724: 014f0428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ - 1725: 0086e6e4 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touizd │ │ │ │ + 1725: 0086e4a4 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touizd │ │ │ │ 1726: 0151bdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1727: 00665f8c 648 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1728: 00b2bd10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1728: 00b2bad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1729: 0151b8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ - 1730: 00843048 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ + 1730: 00842e08 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270h │ │ │ │ 1731: 0151b68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1732: 0151ba4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1733: 00b16c88 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1733: 00b16a48 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1734: 014ebd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1735: 00b99ff0 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ - 1736: 0086e5d4 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touizh │ │ │ │ + 1735: 00b99db0 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1736: 0086e394 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touizh │ │ │ │ 1737: 002bba1c 252 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1738: 014e1ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1739: 0151caf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_DSTATE │ │ │ │ 1740: 01420874 32 OBJECT GLOBAL DEFAULT 24 xy_gain │ │ │ │ 1741: 0028a9a4 64 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1742: 00b45d28 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1742: 00b45ae8 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1743: 0151c51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1744: 01392a60 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1745: 009f1228 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1745: 009f0fe8 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1746: 014dd430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1747: 00ae97c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1748: 00843230 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ + 1747: 00ae9588 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1748: 00842ff0 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd270s │ │ │ │ 1749: 0151bc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1750: 0151bd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ - 1751: 00840b44 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ + 1751: 00840904 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplew │ │ │ │ 1752: 014df50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ - 1753: 0086e654 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touizs │ │ │ │ + 1753: 0086e414 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touizs │ │ │ │ 1754: 014f4314 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ - 1755: 0081e7dc 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minub │ │ │ │ - 1756: 008bddf0 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ + 1755: 0081e59c 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minub │ │ │ │ + 1756: 008bdbb0 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1757: 0151c5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1758: 00a89790 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ - 1759: 00953b38 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ + 1758: 00a89550 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1759: 009538f8 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1760: 0151c71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ - 1761: 00838098 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ + 1761: 00837e58 156 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhuw │ │ │ │ 1762: 0151bc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1763: 00aa2654 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1763: 00aa2414 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1764: 0151b5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1765: 0151bbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1766: 00b03bb4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1766: 00b03974 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1767: 007b0ae8 112 FUNC GLOBAL DEFAULT 12 gen_gvec_umaxp │ │ │ │ - 1768: 0081eab4 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minul │ │ │ │ - 1769: 007d2f98 44 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ + 1768: 0081e874 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minul │ │ │ │ + 1769: 007d2e08 44 FUNC GLOBAL DEFAULT 12 neon_element_offset │ │ │ │ 1770: 00679218 24 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1771: 014e3b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1772: 0151b596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1773: 00b0c978 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1773: 00b0c738 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1774: 0151cd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1775: 014f33d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1776: 014e52d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1777: 0036ee74 176 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1778: 00b7cbe8 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1779: 00b2cd14 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1778: 00b7c9a8 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1779: 00b2cad4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1780: 0151bf22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1781: 00b6ae70 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1781: 00b6ac30 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ 1782: 007b0698 116 FUNC GLOBAL DEFAULT 12 gen_uqsub_bhs │ │ │ │ - 1783: 0081e9a4 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minuw │ │ │ │ - 1784: 00ab4d78 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1785: 00aff6f4 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1786: 009c1ff4 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1783: 0081e764 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_minuw │ │ │ │ + 1784: 00ab4b38 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1785: 00aff4b4 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1786: 009c1db4 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1787: 0151bb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_WRITE_DSTATE │ │ │ │ 1788: 014f19ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1789: 00373cc4 8 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1790: 0151b9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1791: 0151ba00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1792: 005172e8 124 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1793: 002bedc0 288 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1794: 00492250 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1795: 0144ec70 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_negl_u32 │ │ │ │ 1796: 01438698 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxb │ │ │ │ 1797: 01446d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_d │ │ │ │ 1798: 0036970c 8 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1799: 0097c9ac 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1799: 0097c76c 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1800: 0151bf5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1801: 014e7750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1802: 0151d3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1803: 01438614 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxh │ │ │ │ 1804: 002b7b70 268 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1805: 00b15e30 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1806: 00b0cd40 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1805: 00b15bf0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1806: 00b0cb00 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1807: 014def30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1808: 0031e9e4 244 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1809: 014dc948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1810: 014e426c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ 1811: 01451ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u32 │ │ │ │ - 1812: 00aa25f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1813: 00989ab4 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ - 1814: 00868e18 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ + 1812: 00aa23b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1813: 00989874 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1814: 00868bd8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_b │ │ │ │ 1815: 0151d314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1816: 00ba4f98 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1816: 00ba4d58 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1817: 005c62c0 152 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1818: 0151bbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1819: 0143640c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270h │ │ │ │ - 1820: 0086900c 312 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ + 1820: 00868dcc 312 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_d │ │ │ │ 1821: 01446ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint64_s │ │ │ │ 1822: 0151beb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1823: 014e9c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1824: 00a68b60 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ - 1825: 00868ec0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ + 1824: 00a68920 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1825: 00868c80 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_h │ │ │ │ 1826: 002ddf70 172 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1827: 01438590 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhxw │ │ │ │ 1828: 00dec9c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1829: 0151d128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1830: 0151be12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1831: 014f48ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1832: 0142c1a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_user_reg │ │ │ │ 1833: 014e28c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1834: 00b97b4c 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1835: 00a2b67c 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1834: 00b9790c 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1835: 00a2b43c 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1836: 014eb5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1837: 00b28420 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1837: 00b281e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1838: 0065a484 116 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1839: 0151d46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1840: 0151cf0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1841: 013b7f50 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1842: 009e4038 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1842: 009e3df8 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1843: 00701528 164 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1844: 00931ea4 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1845: 00b41bbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1846: 00adf940 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1844: 00931c64 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1845: 00b4197c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1846: 00adf700 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1847: 01436388 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla270s │ │ │ │ 1848: 014f3cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1849: 014e4a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1850: 014e79e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1851: 014f0808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1852: 00bb0e70 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1853: 00839b74 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ - 1854: 00868f68 164 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ - 1855: 008e547c 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ + 1852: 00bb0c30 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1853: 00839934 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sb │ │ │ │ + 1854: 00868d28 164 FUNC GLOBAL DEFAULT 12 helper_gvec_smulh_s │ │ │ │ + 1855: 008e523c 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1856: 014df640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_READ_EVENT │ │ │ │ 1857: 014e212c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1858: 00b982fc 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1859: 00aa5454 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1858: 00b980bc 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1859: 00aa5214 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1860: 0028aa58 24 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1861: 014eb978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1862: 0151cef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ - 1863: 00839c88 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ + 1863: 00839a48 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sh │ │ │ │ 1864: 00654098 1244 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1865: 00aed1d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1865: 00aecf94 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1866: 002b4534 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1867: 0151b8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1868: 00acf4d4 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1869: 009d0618 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1868: 00acf294 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1869: 009d03d8 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1870: 004dbbf0 264 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1871: 0078b2e0 372 FUNC GLOBAL DEFAULT 12 arm_debug_excp_handler │ │ │ │ 1872: 0151d832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1873: 014e4f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1874: 00b1baf4 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1874: 00b1b8b4 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1875: 002cdddc 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1876: 014f0b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ - 1877: 0096ce18 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ + 1877: 0096cbd8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1878: 014dfd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1879: 0151c5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1880: 006e6958 352 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1881: 0037c914 604 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1882: 014ee150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1883: 00327900 140 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1884: 014e72d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1885: 00af1b28 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1885: 00af18e8 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1886: 014f5ac4 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ - 1887: 00839db8 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ + 1887: 00839b78 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_sw │ │ │ │ 1888: 005ca2b0 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1889: 0053cd44 1008 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1890: 0151b35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1891: 0151d90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1892: 002d678c 132 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1893: 014f49ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 1894: 0089bf50 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ + 1894: 0089bd10 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1895: 014e8ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1896: 0151ce04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1897: 014ed018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1898: 0144c858 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_b │ │ │ │ 1899: 00327db0 24 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1900: 00ac1b28 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1900: 00ac18e8 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1901: 014e4f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1902: 014ebe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1903: 0151c8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1904: 013c6f58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1905: 0052a4e0 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1906: 0144c750 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_idx_h │ │ │ │ 1907: 002b3dc4 364 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1908: 0151c84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1909: 014dc7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1910: 00b435e0 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1910: 00b433a0 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1911: 014ef654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_WRITE_EVENT │ │ │ │ 1912: 014e25c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1913: 003e940c 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1914: 00ad74a0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1915: 0092a118 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1914: 00ad7260 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1915: 00929ed8 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1916: 006e735c 140 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1917: 014dd110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ - 1918: 0091319c 44 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ + 1918: 00912f5c 44 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1919: 014dfe98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1920: 005c5be4 240 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1921: 009fb69c 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1921: 009fb45c 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1922: 014dd700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1923: 01437930 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270b │ │ │ │ 1924: 0151d2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1925: 002cf074 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1926: 014eb898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1927: 00b263a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1928: 00b1f1e0 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1929: 009d0fe0 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1930: 009cb7a0 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1927: 00b26160 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1928: 00b1efa0 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1929: 009d0da0 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1930: 009cb560 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1931: 0151d3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1932: 002e7454 204 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1933: 014283c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maddsq │ │ │ │ 1934: 014eeb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1935: 01414c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1936: 014e425c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ 1937: 014378ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270h │ │ │ │ - 1938: 00baba14 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1938: 00bab7d4 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1939: 0151c020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1940: 0028aa70 356 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1941: 0151d2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1942: 00a94944 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1942: 00a94704 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1943: 0151d792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1944: 00677ea8 208 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1945: 014e6f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1946: 0151d500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1947: 014e80fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ - 1948: 00db03b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1949: 0083984c 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ - 1950: 009f1298 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1948: 00db0178 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1949: 0083960c 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_ub │ │ │ │ + 1950: 009f1058 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1951: 014e383c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1952: 0151d8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ - 1953: 008593c8 508 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ + 1953: 00859188 508 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas_idx │ │ │ │ 1954: 014f27bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1955: 00b5ca58 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1955: 00b5c818 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1956: 014eaae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ - 1957: 00839948 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ + 1957: 00839708 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uh │ │ │ │ 1958: 01437828 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd270w │ │ │ │ 1959: 0151b956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1960: 014f2bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1961: 002ce968 328 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ - 1962: 00965100 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ - 1963: 00900638 1664 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1962: 00964ec0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ + 1963: 009003f8 1664 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1964: 0151d22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1965: 0151c2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1966: 002cde88 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1967: 002b7c7c 264 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1968: 00791674 300 FUNC GLOBAL DEFAULT 12 write_list_to_cpustate │ │ │ │ 1969: 0151b62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1970: 0151c1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1971: 00b0c860 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1972: 00b735b0 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1971: 00b0c620 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1972: 00b73370 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1973: 0151be6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1974: 01451df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u64 │ │ │ │ 1975: 014f3a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1976: 00ab283c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1976: 00ab25fc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1977: 014de474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ 1978: 0142c224 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_pc_alignment │ │ │ │ - 1979: 009bd200 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ - 1980: 00839a68 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ + 1979: 009bcfc0 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1980: 00839828 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqshli_uw │ │ │ │ 1981: 0151cd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1982: 0151c8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1983: 00aa43cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1984: 00abdca8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1983: 00aa418c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1984: 00abda68 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1985: 014e2858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ - 1986: 00957020 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1987: 00afde34 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1986: 00956de0 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ + 1987: 00afdbf4 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1988: 0151d4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1989: 014eacb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1990: 0151c164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1991: 00aaa17c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1991: 00aa9f3c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1992: 014ebc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_READ_EVENT │ │ │ │ 1993: 0151bce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITEB_DSTATE │ │ │ │ - 1994: 00baf97c 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1994: 00baf73c 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1995: 0151b77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_CD_DSTATE │ │ │ │ 1996: 014e98bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1997: 0151b28e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1998: 0151d002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1999: 0151d262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 2000: 013bd408 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 2001: 014e37fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 2002: 00b97820 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 2002: 00b975e0 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 2003: 0151c9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_LOG_NCOUNTS_DSTATE │ │ │ │ 2004: 00707644 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_read │ │ │ │ 2005: 0151d59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 2006: 006f37f8 140 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 2007: 006b5700 36 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 2008: 014e25d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 2009: 0151c96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ @@ -2018,948 +2018,948 @@ │ │ │ │ 2014: 014eecb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_EVENT │ │ │ │ 2015: 014f2388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_EVENT │ │ │ │ 2016: 014ee380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 2017: 0151d7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2018: 0151cf24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ATTACH_DEVICE_DSTATE │ │ │ │ 2019: 0142c9e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sf │ │ │ │ 2020: 0151d304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ - 2021: 0086cd00 64 FUNC GLOBAL DEFAULT 12 helper_shaddsubx │ │ │ │ + 2021: 0086cac0 64 FUNC GLOBAL DEFAULT 12 helper_shaddsubx │ │ │ │ 2022: 0151bf86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 2023: 0142cbf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_sh │ │ │ │ 2024: 014ee1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEVICE_EVENT │ │ │ │ 2025: 014ee5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ - 2026: 0096e57c 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 2027: 00a9f344 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 2026: 0096e33c 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ + 2027: 00a9f104 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 2028: 007b0c08 68 FUNC GLOBAL DEFAULT 12 gen_gvec_uhadd │ │ │ │ 2029: 014e3efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 2030: 01414bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 2031: 014f4b30 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ - 2032: 0091f734 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ + 2032: 0091f4f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 2033: 014efe28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 2034: 0151bd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 2035: 0151d460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 2036: 00920dc4 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 2036: 00920b84 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ 2037: 0151b76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_DSTATE │ │ │ │ - 2038: 009c16c8 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 2038: 009c1488 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 2039: 0151b266 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 2040: 01428444 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_madduq │ │ │ │ 2041: 0151b2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 2042: 0151b91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 2043: 014e8a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 2044: 0151ca5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 2045: 0092e13c 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ - 2046: 0096e9f0 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ + 2045: 0092defc 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 2046: 0096e7b0 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 2047: 0151b2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 2048: 014e9adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ - 2049: 0091aca4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ + 2049: 0091aa64 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 2050: 005584d0 96 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 2051: 009343d4 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 2052: 00abf544 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 2051: 00934194 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 2052: 00abf304 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 2053: 014f3a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 2054: 0151bcc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 2055: 00bae0e4 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 2055: 00badea4 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 2056: 0151c63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 2057: 014de978 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 2058: 00b140d8 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 2059: 00b3f8cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 2058: 00b13e98 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 2059: 00b3f68c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 2060: 0151cb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 2061: 00433d54 152 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 2062: 002b3f30 368 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 2063: 0151d53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 2064: 00a41e40 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 2065: 00840eb8 184 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ - 2066: 0096f0c4 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ + 2064: 00a41c00 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 2065: 00840c78 184 FUNC GLOBAL DEFAULT 12 helper_mve_vctp │ │ │ │ + 2066: 0096ee84 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 2067: 014ee010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 2068: 0151b275 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 2069: 0151cf50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 2070: 0144fae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u16 │ │ │ │ 2071: 014f5150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 2072: 009f9d80 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 2073: 00854eec 180 FUNC GLOBAL DEFAULT 12 helper_exception_pc_alignment │ │ │ │ - 2074: 00b8e4dc 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 2072: 009f9b40 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 2073: 00854cac 180 FUNC GLOBAL DEFAULT 12 helper_exception_pc_alignment │ │ │ │ + 2074: 00b8e29c 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 2075: 014eb748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 2076: 0151cc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 2077: 014f3874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 2078: 013bd4dc 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 2079: 014eda38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 2080: 006189c8 188 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 2081: 014eca98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ - 2082: 00a36668 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 2083: 00a49890 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 2082: 00a36428 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 2083: 00a49650 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 2084: 0151cbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ - 2085: 0090c69c 2584 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ + 2085: 0090c45c 2584 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 2086: 0070c5b8 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 2087: 00ab28ac 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 2088: 009ede18 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 2087: 00ab266c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 2088: 009edbd8 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 2089: 00700380 56 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 2090: 00b839b8 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 2091: 00aa6ebc 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 2090: 00b83778 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 2091: 00aa6c7c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 2092: 003e9e70 240 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ 2093: 00788af4 228 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vinmi │ │ │ │ - 2094: 00b83820 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 2094: 00b835e0 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 2095: 014e3f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 2096: 0151d58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 2097: 0040d388 704 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 2098: 009ec9fc 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 2098: 009ec7bc 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 2099: 0151d776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 2100: 0151bc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 2101: 0151bd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 2102: 002cdf38 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ - 2103: 0091f52c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ - 2104: 008e2550 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ + 2103: 0091f2ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ + 2104: 008e2310 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 2105: 0142c95c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uf │ │ │ │ 2106: 006c1398 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 2107: 00935438 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 2107: 009351f8 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 2108: 0142cb6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_uh │ │ │ │ 2109: 0151cb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ - 2110: 0096f940 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ + 2110: 0096f700 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 2111: 00328344 20 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 2112: 0151c380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 2113: 014dd290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 2114: 005269a0 264 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 2115: 014f1408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 2116: 014dd720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 2117: 0151c66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ - 2118: 00828a00 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ + 2118: 008287c0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_uw │ │ │ │ 2119: 00645b20 392 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_asid_vmid │ │ │ │ 2120: 002d6b90 16 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 2121: 0048e690 60 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 2122: 014e6d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ 2123: 0151d8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 2124: 014e1e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ - 2125: 00918614 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ - 2126: 008f1d60 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ + 2125: 009183d4 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ + 2126: 008f1b20 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2127: 0040408c 84 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 2128: 00933dbc 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2128: 00933b7c 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2129: 014f27ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2130: 0151cfc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2131: 0151cf88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2132: 014e29a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2133: 002d82d8 24 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ - 2134: 0095b2a4 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2135: 00b3a9cc 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2136: 009efdf0 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2134: 0095b064 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ + 2135: 00b3a78c 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2136: 009efbb0 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2137: 0032ef08 472 FUNC GLOBAL DEFAULT 12 build_cxl_dsm_method │ │ │ │ - 2138: 00b9e424 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2139: 009ef09c 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2138: 00b9e1e4 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2139: 009eee5c 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2140: 007989dc 44 FUNC GLOBAL DEFAULT 12 gt_rme_post_el_change │ │ │ │ 2141: 014ede20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2142: 00b38600 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2143: 00b739a8 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2142: 00b383c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2143: 00b73768 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2144: 014f0c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2145: 0151d564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 2146: 00b01b18 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2146: 00b018d8 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2147: 014e0170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2148: 00524ad4 12 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2149: 00b8b9cc 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2150: 00a00520 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2149: 00b8b78c 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2150: 00a002e0 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2151: 0151d4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2152: 00b34138 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2152: 00b33ef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2153: 002d5d48 232 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2154: 01452c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_u16 │ │ │ │ 2155: 0151d69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2156: 014f0e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2157: 00988fac 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2157: 00988d6c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2158: 002f366c 336 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2159: 014f5a70 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2160: 014df3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2161: 014e0d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2162: 0151c638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2163: 0151bc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2164: 0151c082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2165: 009fd5a0 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2165: 009fd360 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2166: 014e7420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2167: 0151de68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2168: 0144f954 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u32 │ │ │ │ 2169: 0151bb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2170: 00b90160 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2170: 00b8ff20 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2171: 014d6cd0 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2172: 014e3e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2173: 014e97bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2174: 01414b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ - 2175: 00816f34 9772 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ + 2175: 00816cec 9780 FUNC GLOBAL DEFAULT 12 disas_vfp │ │ │ │ 2176: 002d6584 272 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2177: 00aebc38 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2178: 00b92470 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2177: 00aeb9f8 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2178: 00b92230 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2179: 0151bb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_WRITE_DSTATE │ │ │ │ - 2180: 00950110 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2181: 009cfaf4 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2180: 0094fed0 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ + 2181: 009cf8b4 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2182: 002c81a8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ - 2183: 00920330 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ + 2183: 009200f0 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2184: 0151d7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2185: 013c6ff8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2186: 0151c41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2187: 014ec778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2188: 003810c8 24 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 2189: 0151cc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ - 2190: 00855074 500 FUNC GLOBAL DEFAULT 12 arm_cpu_tlb_fill_align │ │ │ │ + 2190: 00854e34 500 FUNC GLOBAL DEFAULT 12 arm_cpu_tlb_fill_align │ │ │ │ 2191: 014eb818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2192: 01432ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsb │ │ │ │ 2193: 0151b270 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2194: 0051ee9c 460 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2195: 00322c98 308 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2196: 00ae5714 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2197: 00ab7390 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2196: 00ae54d4 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2197: 00ab7150 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2198: 0151d04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2199: 014e7440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ 2200: 01432a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsh │ │ │ │ - 2201: 00ad7a40 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2201: 00ad7800 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2202: 0031a604 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2203: 014eb8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2204: 0151bbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2205: 0151c3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2206: 0069c468 340 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2207: 00320ae8 152 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2208: 0151b9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2209: 006a7e80 528 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2210: 013bcd2c 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2211: 0151b7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ - 2212: 00aff364 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2212: 00aff124 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2213: 014ed188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2214: 014f971c 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2215: 0031ac9c 232 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2216: 0151bb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2217: 0151b4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2218: 003737e4 792 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2219: 0143a924 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbh │ │ │ │ 2220: 014ddd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2221: 0151deba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2222: 0151d5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2223: 00ab2c48 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2223: 00ab2a08 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2224: 0151c240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2225: 014329c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvsw │ │ │ │ 2226: 013bc65c 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2227: 0151de62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2228: 00930074 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2228: 0092fe34 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2229: 0151b398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2230: 0151d840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2231: 00aa4370 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2231: 00aa4130 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2232: 0151c160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2233: 00b700c4 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2234: 00d1ca78 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2233: 00b6fe84 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2234: 00d1c838 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2235: 0151de5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2236: 003e9b2c 16 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2237: 0151caa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2238: 0151bc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2239: 014f2b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 2240: 00a9ca54 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2241: 00b4812c 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2242: 00b699e0 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ - 2243: 00ba3de8 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ + 2240: 00a9c814 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2241: 00b47eec 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2242: 00b697a0 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2243: 00ba3ba8 180 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ 2244: 0143a81c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpbw │ │ │ │ 2245: 014e7610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2246: 009c16e0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2247: 00b97000 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2246: 009c14a0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2247: 00b96dc0 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 2248: 002c0a70 8 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2249: 014f0cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2250: 014e2b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2251: 006b642c 36 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2252: 01415314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2253: 014ed6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ 2254: 01429f14 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srll │ │ │ │ 2255: 014eee58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2256: 0151b53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2257: 00b73cd8 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2257: 00b73a98 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2258: 0151c368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2259: 01429f98 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srlq │ │ │ │ 2260: 014e3f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2261: 014e81bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2262: 0151d0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_CHANGE_DSTATE │ │ │ │ 2263: 0070c428 236 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2264: 00921470 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2265: 009ef338 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ - 2266: 0084c7a8 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_b │ │ │ │ + 2264: 00921230 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2265: 009ef0f8 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2266: 0084c568 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_b │ │ │ │ 2267: 014e60a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2268: 002aa5a8 5804 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2269: 0151c1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2270: 0151c154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2271: 014dfd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2272: 014f0d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 2273: 01429e90 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_srlw │ │ │ │ - 2274: 0084d014 380 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_d │ │ │ │ - 2275: 00b57dbc 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2274: 0084cdd4 380 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_d │ │ │ │ + 2275: 00b57b7c 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2276: 014e94dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ 2277: 014507c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u16 │ │ │ │ - 2278: 009fa600 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2278: 009fa3c0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2279: 0151cc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2280: 0038bdb8 1528 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_init │ │ │ │ 2281: 002c824c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2282: 003282c4 128 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2283: 009b59b0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ - 2284: 0084cb1c 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_h │ │ │ │ + 2283: 009b5770 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2284: 0084c8dc 316 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_h │ │ │ │ 2285: 0031db2c 204 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ 2286: 007a0b40 384 FUNC GLOBAL DEFAULT 12 sme_exception_el │ │ │ │ - 2287: 009f0d3c 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2287: 009f0afc 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2288: 00698e40 620 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2289: 014f0738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2290: 0151d774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2291: 00b75dec 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2291: 00b75bac 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2292: 00677f78 220 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2293: 0038ac8c 56 FUNC GLOBAL DEFAULT 12 cxl_add_cci_commands │ │ │ │ 2294: 00309f74 724 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2295: 00321430 184 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2296: 014f1e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2297: 0151b7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2298: 007086dc 96 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2299: 01432944 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvub │ │ │ │ - 2300: 0084cd68 308 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_s │ │ │ │ + 2300: 0084cb28 308 FUNC GLOBAL DEFAULT 12 helper_neon_sqshli_s │ │ │ │ 2301: 006de1f8 412 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ - 2302: 0091d380 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ - 2303: 0084a848 360 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s8 │ │ │ │ + 2302: 0091d140 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ + 2303: 0084a608 360 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s8 │ │ │ │ 2304: 014eebd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2305: 014e9e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2306: 00baf984 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2306: 00baf744 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2307: 0041d8b0 224 FUNC GLOBAL DEFAULT 12 gicv3_full_update_noirqset │ │ │ │ - 2308: 0091ce34 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ + 2308: 0091cbf4 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2309: 014328c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuh │ │ │ │ 2310: 014f4704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2311: 002ba990 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2312: 00b1141c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2312: 00b111dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2313: 002d1474 188 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2314: 0151c6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2315: 0151b606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2316: 00b48800 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2316: 00b485c0 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2317: 0151d14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2318: 014eccb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2319: 00b77b60 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2320: 00b02200 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2321: 00af3380 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2319: 00b77920 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2320: 00b01fc0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2321: 00af3140 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2322: 014e892c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2323: 0151b484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2324: 0151b6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2325: 014f09e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2326: 00b5cb20 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2326: 00b5c8e0 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2327: 014ea7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2328: 009c04cc 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2329: 009f0344 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2330: 009bfae8 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ - 2331: 00840524 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ + 2328: 009c028c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2329: 009f0104 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2330: 009bf8a8 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2331: 008402e4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarb │ │ │ │ 2332: 0151c0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ 2333: 014eff88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_MEM_FAULT_CPU_INDEX_EVENT │ │ │ │ - 2334: 00b0bd8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2334: 00b0bb4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2335: 014e04d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 2336: 008f9040 124 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ - 2337: 008503c0 108 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s16 │ │ │ │ + 2336: 008f8e00 124 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2337: 00850180 108 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s16 │ │ │ │ 2338: 0143283c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminvuw │ │ │ │ 2339: 014e50e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2340: 0151d3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ - 2341: 008405b4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ + 2341: 00840374 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarh │ │ │ │ 2342: 014f1cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2343: 0151c00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2344: 007051dc 172 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2345: 0151c110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2346: 0053eb88 576 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2347: 0151c8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2348: 009eea94 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2348: 009ee854 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2349: 005fbed4 616 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2350: 00b438ec 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2350: 00b436ac 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2351: 0151d484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2352: 00adfc04 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2352: 00adf9c4 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2353: 014eadd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2354: 00b6a284 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2355: 00b29510 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2356: 00aa51d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2357: 00ba65f4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2354: 00b6a044 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2355: 00b292d0 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2356: 00aa4f90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2357: 00ba63b4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2358: 0144dd7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesimc │ │ │ │ 2359: 014e78d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 2360: 00840644 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ - 2361: 00b22674 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2360: 00840404 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplt_scalarw │ │ │ │ + 2361: 00b22434 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2362: 00408c58 68 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2363: 0151d3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2364: 0037bc78 1020 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2365: 0151be80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ - 2366: 00970f48 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ + 2366: 00970d08 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2367: 0151d5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2368: 00af47b8 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2368: 00af4578 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2369: 0151b008 180 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2370: 0151d4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ - 2371: 0091adb0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ + 2371: 0091ab70 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2372: 014f4bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ - 2373: 008baf90 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ + 2373: 008bad50 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2374: 002bc7ac 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 2375: 0151c51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_DSTATE │ │ │ │ 2376: 0151cb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_DSTATE │ │ │ │ 2377: 014e57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2378: 00683ad0 308 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2379: 0151c866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ - 2380: 0095856c 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ + 2380: 0095832c 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2381: 0151bee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2382: 014e6630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 2383: 008baf98 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2384: 009892dc 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2383: 008bad58 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ + 2384: 0098909c 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2385: 014f5b9c 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2386: 014e38dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2387: 014e0be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2388: 0141a2c4 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2389: 0151c762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2390: 00b3b564 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ - 2391: 00963e3c 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2392: 00b1281c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2393: 00dcd1d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ - 2394: 008705ec 4 FUNC GLOBAL DEFAULT 12 helper_rints_exact │ │ │ │ - 2395: 009195a8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ + 2390: 00b3b324 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2391: 00963bfc 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ + 2392: 00b125dc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2393: 00dccf94 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2394: 008703ac 4 FUNC GLOBAL DEFAULT 12 helper_rints_exact │ │ │ │ + 2395: 00919368 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2396: 003222dc 324 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2397: 014f3ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2398: 002cf3a4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2399: 0151c4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2400: 0066a954 44 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2401: 0061792c 164 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2402: 0151ce0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2403: 0151c9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_TDR_DSTATE │ │ │ │ 2404: 0151b6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2405: 009e08c8 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ - 2406: 0084af74 368 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u8 │ │ │ │ - 2407: 008baf94 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ + 2405: 009e0688 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2406: 0084ad34 368 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u8 │ │ │ │ + 2407: 008bad54 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2408: 0151b64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2409: 0151c7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2410: 0093649c 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2410: 0093625c 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2411: 0151c0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2412: 00b97fb0 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2413: 00ad65c8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2412: 00b97d70 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2413: 00ad6388 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2414: 014e7efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2415: 014f0178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2416: 00b2830c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2416: 00b280cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2417: 014e7340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2418: 0151d224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2419: 00525048 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2420: 014e0bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 2421: 006672cc 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2422: 014e0bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2423: 00521108 532 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_register_bar │ │ │ │ 2424: 014f296c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 2425: 00850458 40 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s32 │ │ │ │ + 2425: 00850218 40 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s32 │ │ │ │ 2426: 0151b6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2427: 0099137c 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2427: 0099113c 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2428: 014f4304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ - 2429: 0086ec00 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd │ │ │ │ + 2429: 0086e9c0 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd │ │ │ │ 2430: 0151cb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2431: 002c82f0 184 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2432: 014efed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 2433: 0086f758 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh │ │ │ │ - 2434: 00a04334 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2435: 00b72cec 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2433: 0086f518 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh │ │ │ │ + 2434: 00a040f4 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2435: 00b72aac 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2436: 014ec818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2437: 0151be90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ - 2438: 00837ab4 172 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ + 2438: 00837874 172 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxb │ │ │ │ 2439: 0151cdb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2440: 0151c6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2441: 00b0221c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2441: 00b01fdc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2442: 0151b6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2443: 00b71c44 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2444: 00af178c 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2445: 00837b60 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ - 2446: 00b012c4 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2443: 00b71a04 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2444: 00af154c 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2445: 00837920 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxh │ │ │ │ + 2446: 00b01084 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2447: 0151d744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2448: 014f05d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2449: 00764910 108 FUNC GLOBAL DEFAULT 12 aspeed_soc_get_irq │ │ │ │ 2450: 014f0668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2451: 0151b5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2452: 014f30b4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ - 2453: 0086f1c4 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs │ │ │ │ + 2453: 0086ef84 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs │ │ │ │ 2454: 0151c12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2455: 0151c5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2456: 0151d4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2457: 014f4430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2458: 0151c318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2459: 00b2bc58 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2460: 00b1c368 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2461: 00aae528 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2462: 00b67244 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2463: 00ade2b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2459: 00b2ba18 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2460: 00b1c128 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2461: 00aae2e8 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2462: 00b67004 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2463: 00ade074 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2464: 0151c6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2465: 0056fb38 896 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2466: 0151c4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ - 2467: 00840374 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ + 2467: 00840134 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltb │ │ │ │ 2468: 0151d72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ - 2469: 00837c14 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ + 2469: 008379d4 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsxw │ │ │ │ 2470: 007b0574 188 FUNC GLOBAL DEFAULT 12 gen_sqadd_bhs │ │ │ │ 2471: 00324354 1076 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ - 2472: 0094ff90 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ + 2472: 0094fd50 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2473: 003f68f4 196 FUNC GLOBAL DEFAULT 12 pmbus_direct_mode2data │ │ │ │ 2474: 0062f2c0 428 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2475: 006b6550 664 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2476: 00840404 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ - 2477: 0093cecc 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2478: 009ebebc 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ - 2479: 0086e694 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touid │ │ │ │ + 2476: 008401c4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmplth │ │ │ │ + 2477: 0093cc8c 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ + 2478: 009ebc7c 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2479: 0086e454 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touid │ │ │ │ 2480: 00debb64 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2481: 014e5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2482: 014f1bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2483: 0086e594 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touih │ │ │ │ - 2484: 00b65bb0 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2483: 0086e354 64 FUNC GLOBAL DEFAULT 12 helper_vfp_touih │ │ │ │ + 2484: 00b65970 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2485: 0142b9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_r13_banked │ │ │ │ 2486: 0151de00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2487: 005cb55c 72 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2488: 014e347c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2489: 00379610 8 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2490: 0151c208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2491: 0151b720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2492: 0151c75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2493: 009e14e4 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2493: 009e12a4 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2494: 014e1a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2495: 0151d796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2496: 014e0dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2497: 01450950 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u8 │ │ │ │ - 2498: 00840494 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ - 2499: 00907a08 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2500: 00a9d344 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ - 2501: 0086e618 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touis │ │ │ │ + 2498: 00840254 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpltw │ │ │ │ + 2499: 009077c8 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ + 2500: 00a9d104 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2501: 0086e3d8 60 FUNC GLOBAL DEFAULT 12 helper_vfp_touis │ │ │ │ 2502: 002caabc 172 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2503: 00b4accc 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2503: 00b4aa8c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2504: 014dfb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_EVENT │ │ │ │ 2505: 0151de66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2506: 0151d838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2507: 0066ddec 1548 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2508: 0151bb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2509: 009e49d8 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2509: 009e4798 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2510: 0051a5a4 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2511: 0151de38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 2512: 0096d258 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ + 2512: 0096d018 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2513: 014ec738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2514: 006a700c 24 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ - 2515: 0084848c 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ + 2515: 0084824c 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalarh │ │ │ │ 2516: 0151d8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2517: 014f51d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2518: 0151ca58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2519: 0151d2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2520: 014ece28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ - 2521: 0091e298 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ + 2521: 0091e058 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2522: 0151d234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ - 2523: 0093bc90 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2524: 009277cc 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2525: 009ecf74 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2523: 0093ba50 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ + 2524: 0092758c 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2525: 009ecd34 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2526: 0151bb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2527: 014f3dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2528: 006bfff0 68 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2529: 006ca3e4 96 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2530: 00ba59d4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2531: 00848740 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ - 2532: 0095d818 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ - 2533: 00903e6c 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ + 2530: 00ba5794 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2531: 00848500 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgt_scalars │ │ │ │ + 2532: 0095d5d8 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ + 2533: 00903c2c 368 FUNC GLOBAL DEFAULT 12 semihost_sys_isatty │ │ │ │ 2534: 0151c656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2535: 014e7f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2536: 014e1a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2537: 00af0d34 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2537: 00af0af4 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2538: 00670328 516 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2539: 0040bce4 1360 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2540: 014f4074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2541: 0151cba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2542: 014eabd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ - 2543: 008e4810 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ + 2543: 008e45d0 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2544: 0062dbd0 168 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2545: 0144e3ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip16 │ │ │ │ 2546: 014e9dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2547: 014f00a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2548: 00b788d4 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2548: 00b78694 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2549: 014e5644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2550: 014e842c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2551: 0151c554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2552: 0151c630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2553: 0151b8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2554: 00a85b10 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2555: 00ad5c38 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2554: 00a858d0 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2555: 00ad59f8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2556: 01455e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh_round_to_zero │ │ │ │ - 2557: 00995868 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2557: 00995628 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2558: 014e2bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2559: 0142e090 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarb │ │ │ │ 2560: 0032eba0 368 FUNC GLOBAL DEFAULT 12 build_mcfg │ │ │ │ 2561: 0151c5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2562: 014dd4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ - 2563: 00af339c 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2563: 00af315c 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2564: 0142e00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarh │ │ │ │ 2565: 014f2258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2566: 0092177c 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2567: 0083fe78 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ - 2568: 00b09dc0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2566: 0092153c 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2567: 0083fc38 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarb │ │ │ │ + 2568: 00b09b80 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2569: 0151cc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2570: 008504d8 72 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s64 │ │ │ │ - 2571: 009b5b70 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2570: 00850298 72 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s64 │ │ │ │ + 2571: 009b5930 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2572: 00373ccc 8 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2573: 0151bfaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2574: 00aba3e0 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2575: 00973524 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ + 2574: 00aba1a0 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2575: 009732e4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2576: 00568e90 1096 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2577: 002c5288 140 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ - 2578: 0083ff04 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ - 2579: 0086c728 84 FUNC GLOBAL DEFAULT 12 helper_ssub16 │ │ │ │ + 2578: 0083fcc4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarh │ │ │ │ + 2579: 0086c4e8 84 FUNC GLOBAL DEFAULT 12 helper_ssub16 │ │ │ │ 2580: 007914bc 440 FUNC GLOBAL DEFAULT 12 write_cpustate_to_list │ │ │ │ 2581: 004e39a8 112 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2582: 0151b338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2583: 0151b2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ - 2584: 00912e48 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ + 2584: 00912c08 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2585: 0141a214 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ 2586: 0142df88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgt_scalarw │ │ │ │ - 2587: 00b8559c 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2587: 00b8535c 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2588: 0151d360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2589: 0141a234 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ - 2590: 0093ade0 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2591: 00b4513c 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2590: 0093aba0 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ + 2591: 00b44efc 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2592: 0141a274 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2593: 006b0470 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2594: 014ed258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2595: 00b9267c 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2595: 00b9243c 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2596: 014e968c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ - 2597: 0082bb04 192 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ + 2597: 0082b8c4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vmovi │ │ │ │ 2598: 0066a8b8 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2599: 014e7f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2600: 00ab317c 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ - 2601: 0083ff94 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ + 2600: 00ab2f3c 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2601: 0083fd54 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphi_scalarw │ │ │ │ 2602: 014f0ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2603: 002d05a8 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2604: 014f4a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2605: 00ba0c94 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ - 2606: 0091dfd4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ + 2605: 00ba0a54 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2606: 0091dd94 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2607: 0067979c 1088 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2608: 014e6950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2609: 00b286a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2609: 00b28464 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2610: 0151b68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2611: 014ef5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_SET_EVENT │ │ │ │ 2612: 0151d108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2613: 0040c950 824 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2614: 009d185c 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2615: 00b92aac 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2614: 009d161c 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2615: 00b9286c 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2616: 014e6ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2617: 00a28224 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2617: 00a27fe4 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2618: 00431d80 396 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ - 2619: 0095917c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ - 2620: 008f1cfc 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2621: 008bbbe0 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2622: 00ab8028 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2619: 00958f3c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ + 2620: 008f1abc 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ + 2621: 008bb9a0 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2622: 00ab7de8 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2623: 003e8a4c 8 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2624: 0086ed64 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould │ │ │ │ - 2625: 00af34e8 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2624: 0086eb24 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould │ │ │ │ + 2625: 00af32a8 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2626: 0151b28a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2627: 00daf370 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2627: 00daf130 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2628: 0151b68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2629: 014e60d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2630: 0151d364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2631: 00aac8b4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2632: 009339a8 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2631: 00aac674 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2632: 00933768 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2633: 014ecdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2634: 01441908 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb │ │ │ │ - 2635: 0086f888 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh │ │ │ │ - 2636: 00917120 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ + 2635: 0086f648 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh │ │ │ │ + 2636: 00916ee0 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2637: 0151c9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ - 2638: 0083e864 336 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ + 2638: 0083e624 336 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl48 │ │ │ │ 2639: 0151cfd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ - 2640: 008dfc78 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ + 2640: 008dfa38 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2641: 0150a7e4 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_val │ │ │ │ 2642: 014ed928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2643: 01441884 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh │ │ │ │ 2644: 0151bdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2645: 014df45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2646: 0151d480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2647: 014f1f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2648: 00b18858 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ - 2649: 0086f2d0 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls │ │ │ │ + 2648: 00b18618 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2649: 0086f090 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls │ │ │ │ 2650: 00677634 364 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2651: 014f40a4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2652: 005cb2b8 4 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2653: 006c02cc 268 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2654: 0151bca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2655: 00b46b34 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2656: 00b361bc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2655: 00b468f4 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2656: 00b35f7c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2657: 002c62d0 348 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2658: 00655b48 1244 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2659: 00b74b28 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2659: 00b748e8 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2660: 014deea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2661: 014e88ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2662: 00b36e58 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2662: 00b36c18 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2663: 014ea8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2664: 0151d3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2665: 014e849c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2666: 014dfeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2667: 0151c490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2668: 014f19dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2669: 01441800 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw │ │ │ │ 2670: 0151be28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2671: 014f1ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ - 2672: 0096d320 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ + 2672: 0096d0e0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2673: 0151c98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2674: 0151bdae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2675: 00b1f780 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ - 2676: 0089bd10 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ + 2675: 00b1f540 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2676: 0089bad0 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ 2677: 0151cd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2678: 006698d0 340 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2679: 00b3e340 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2680: 00b26f24 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2679: 00b3e100 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2680: 00b26ce4 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2681: 014189bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2682: 0151b8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2683: 0082f5b8 88 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ - 2684: 0084f100 56 FUNC GLOBAL DEFAULT 12 helper_neon_add_u16 │ │ │ │ - 2685: 00b461cc 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2683: 0082f378 88 FUNC GLOBAL DEFAULT 12 helper_mve_vsbc │ │ │ │ + 2684: 0084eec0 56 FUNC GLOBAL DEFAULT 12 helper_neon_add_u16 │ │ │ │ + 2685: 00b45f8c 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2686: 0151c2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2687: 00abdf8c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2687: 00abdd4c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2688: 01426d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd8 │ │ │ │ 2689: 0151ce62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2690: 009e4534 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2691: 0099f158 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2690: 009e42f4 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2691: 0099ef18 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2692: 0151d03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2693: 0151d3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2694: 009e104c 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2695: 00839ec0 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ - 2696: 00927cc4 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2694: 009e0e0c 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2695: 00839c80 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sb │ │ │ │ + 2696: 00927a84 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2697: 013bc61c 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2698: 002db190 140 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2699: 0151b75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_DSTATE │ │ │ │ 2700: 014f5310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ - 2701: 00962f3c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2702: 009c22b4 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2701: 00962cfc 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ + 2702: 009c2074 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2703: 002f3b68 4360 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2704: 01437dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90b │ │ │ │ 2705: 013bce5c 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2706: 00b17d34 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2707: 00988cb8 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ - 2708: 00839fd4 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ - 2709: 00dc22f0 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ + 2706: 00b17af4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2707: 00988a78 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2708: 00839d94 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sh │ │ │ │ + 2709: 00dc20b0 6 OBJECT GLOBAL DEFAULT 14 arm_rmode_to_sf_map │ │ │ │ 2710: 014ea30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2711: 014f1b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2712: 00a00538 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2712: 00a002f8 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2713: 01437d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90h │ │ │ │ 2714: 00526bf0 260 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2715: 0151d51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2716: 013c6ee0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2717: 014ea6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2718: 014e0d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2719: 00b3c854 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2720: 00b75394 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2719: 00b3c614 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2720: 00b75154 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2721: 014e27a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2722: 0143661c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90h │ │ │ │ 2723: 0151be38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2724: 014f8654 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2725: 013bd208 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2726: 00526210 1888 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2727: 014edd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2728: 01416208 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2729: 0151d268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2730: 0151d4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2731: 00b2e640 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2732: 0083a100 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ - 2733: 009e1e3c 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2731: 00b2e400 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2732: 00839ec0 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlui_sw │ │ │ │ + 2733: 009e1bfc 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2734: 0151c44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2735: 0028789c 204 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2736: 0151c16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ 2737: 014e4300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PLUG_EVENT │ │ │ │ - 2738: 00b0329c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2738: 00b0305c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2739: 01437ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd90w │ │ │ │ 2740: 014f0ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2741: 01436598 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla90s │ │ │ │ 2742: 014e14f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2743: 0151be2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2744: 0151cfa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2745: 014e6b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2746: 013c70c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2747: 00679784 24 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2748: 013bd624 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2749: 014526b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s8 │ │ │ │ 2750: 014dcab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ - 2751: 0091857c 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ + 2751: 0091833c 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ 2752: 0151d886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2753: 009ef9fc 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2753: 009ef7bc 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2754: 0151d022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2755: 0151d134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2756: 002d54dc 400 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2757: 00323518 840 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2758: 0151c058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2759: 002bbef8 248 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2760: 00323860 376 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2761: 0041ff50 532 FUNC GLOBAL DEFAULT 12 gicv3_dist_set_irq │ │ │ │ 2762: 003215fc 272 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2763: 014f4828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2764: 014f3864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2765: 0151c4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2766: 002c0ae8 64 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2767: 00db0388 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ - 2768: 0091cc64 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ + 2767: 00db0148 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2768: 0091ca24 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2769: 014ef354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2770: 008aa838 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2771: 00b182f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2770: 008aa5f8 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2771: 00b180b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2772: 0151c49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2773: 007b0918 64 FUNC GLOBAL DEFAULT 12 gen_gvec_saba │ │ │ │ - 2774: 0095e278 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ + 2774: 0095e038 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2775: 014ea5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2776: 014dd1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2777: 0151c86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2778: 0151cbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2779: 0151d43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2780: 0062f474 152 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2781: 007b0898 64 FUNC GLOBAL DEFAULT 12 gen_gvec_sabd │ │ │ │ - 2782: 00970450 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ + 2782: 00970210 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2783: 01428024 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32 │ │ │ │ 2784: 014e3b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2785: 00a447fc 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2785: 00a445bc 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2786: 014e1d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2787: 014f2afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2788: 0151c216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2789: 014559c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd_round_to_zero │ │ │ │ 2790: 00410db8 452 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2791: 0151cfb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2792: 0151ce08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2793: 0057ba1c 204 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2794: 0151b734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2795: 014e61e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2796: 00ad8148 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2796: 00ad7f08 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2797: 003ef4a0 36 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2798: 0151b4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2799: 0037fd00 296 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2800: 0151ce30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ - 2801: 0091bc44 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2802: 00a38334 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2803: 00b57c6c 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2801: 0091ba04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ + 2802: 00a380f4 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2803: 00b57a2c 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2804: 0151d872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2805: 0151d032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2806: 014e09e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2807: 00ba5a70 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ - 2808: 00a82718 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2807: 00ba5830 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2808: 00a824d8 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2809: 014f23a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2810: 0151b81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2811: 008fa53c 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2811: 008fa2fc 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2812: 0151b746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2813: 0151c852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2814: 00331abc 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2815: 00dcd190 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2815: 00dccf50 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2816: 0151bede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2817: 014e0ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ - 2818: 008e3100 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ + 2818: 008e2ec0 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2819: 00618248 708 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2820: 00afaa98 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2820: 00afa858 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2821: 002c09f0 8 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2822: 0093236c 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2822: 0093212c 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2823: 014f05a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2824: 014e4d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2825: 00aae180 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2825: 00aadf40 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2826: 0151cfa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2827: 0065613c 764 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2828: 00524dac 168 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2829: 014f5360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2830: 00b73740 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2831: 00b421d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2830: 00b73500 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2831: 00b41f98 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2832: 014de718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2833: 00a810b4 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2834: 00a11fb8 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2833: 00a80e74 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2834: 00a11d78 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2835: 005c9d5c 172 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2836: 014de434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2837: 014e826c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2838: 00ad3720 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2838: 00ad34e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2839: 013bc674 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ 2840: 014efdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2841: 00ba1b04 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2841: 00ba18c4 372 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ 2842: 01452738 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u8 │ │ │ │ - 2843: 00938bb4 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ + 2843: 00938974 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2844: 0151d270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2845: 0151d272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2846: 01454208 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod_round_to_nearest │ │ │ │ - 2847: 00916d10 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ + 2847: 00916ad0 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2848: 014ecef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2849: 014e6ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2850: 009225f4 244 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2850: 009223b4 244 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2851: 014e6c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ 2852: 00754930 268 FUNC GLOBAL DEFAULT 12 raspi_machine_init │ │ │ │ - 2853: 00898530 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2853: 008982f0 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2854: 00665738 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ - 2855: 008f4fd0 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2856: 009ce860 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2855: 008f4d90 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ + 2856: 009ce620 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2857: 0151bb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_WRITE_DSTATE │ │ │ │ 2858: 004d80b0 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2859: 014176a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ 2860: 0143e578 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmvn │ │ │ │ - 2861: 00b29f4c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2861: 00b29d0c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2862: 013bca64 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ - 2863: 00820774 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_align │ │ │ │ + 2863: 00820534 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_align │ │ │ │ 2864: 014e87ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2865: 0151d042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2866: 00a84814 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ - 2867: 0093aebc 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ + 2866: 00a845d4 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2867: 0093ac7c 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2868: 013bd468 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ - 2869: 0084d350 588 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s8 │ │ │ │ + 2869: 0084d110 588 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s8 │ │ │ │ 2870: 014e3c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2871: 0145008c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s16 │ │ │ │ 2872: 0151b894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2873: 0151ba26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ - 2874: 0086edf4 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd │ │ │ │ + 2874: 0086ebb4 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd │ │ │ │ 2875: 014f0308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2876: 00b0d018 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2876: 00b0cdd8 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2877: 0151c3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2878: 014f3244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2879: 0150aaec 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2880: 003c4a48 676 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ - 2881: 0086f904 76 FUNC GLOBAL DEFAULT 12 helper_vfp_touqh │ │ │ │ + 2881: 0086f6c4 76 FUNC GLOBAL DEFAULT 12 helper_vfp_touqh │ │ │ │ 2882: 014eb8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2883: 00b12e3c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2883: 00b12bfc 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2884: 014f1adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2885: 0151c74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2886: 0151c8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2887: 014efff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ 2888: 01440a14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_sw │ │ │ │ - 2889: 00b49a28 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2890: 00b1ccb8 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ - 2891: 0086f328 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touqs │ │ │ │ + 2889: 00b497e8 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2890: 00b1ca78 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2891: 0086f0e8 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touqs │ │ │ │ 2892: 0151cb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2893: 014ea48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2894: 00ba4fdc 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2895: 00adc86c 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2894: 00ba4d9c 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2895: 00adc62c 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2896: 0067edd4 128 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2897: 009fa618 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2898: 009facb8 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2899: 00b33f10 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2897: 009fa3d8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2898: 009faa78 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2899: 00b33cd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2900: 0151d1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2901: 005d62a4 224 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2902: 0151d318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2903: 014ee1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_GROUP_EVENT │ │ │ │ - 2904: 00b342a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2904: 00b34068 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2905: 005c7988 392 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2906: 00630b8c 860 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2907: 014de604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2908: 014e3f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2909: 014e14d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ - 2910: 0086abe0 364 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ + 2910: 0086a9a0 364 FUNC GLOBAL DEFAULT 12 helper_gvec_rbit_b │ │ │ │ 2911: 0151c2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2912: 0085186c 68 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ + 2912: 0085162c 68 FUNC GLOBAL DEFAULT 12 helper_check_bxj_trap │ │ │ │ 2913: 01433730 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavb │ │ │ │ - 2914: 00b75098 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2914: 00b74e58 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ 2915: 014ef574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_SET_OUTPUT_EVENT │ │ │ │ - 2916: 00bae3b0 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2917: 00b38098 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2918: 00b99ea0 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2919: 008f8e2c 324 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2916: 00bae170 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2917: 00b37e58 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2918: 00b99c60 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2919: 008f8bec 324 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2920: 0151cd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2921: 014e63f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ 2922: 014ebbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_DATA_READ_EVENT │ │ │ │ 2923: 014336ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavh │ │ │ │ - 2924: 00a9c718 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ - 2925: 00966dec 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ - 2926: 00916ea8 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ + 2924: 00a9c4d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2925: 00966bac 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ + 2926: 00916c68 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2927: 0151b854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2928: 014ddbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2929: 013bc99c 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2930: 002bf1d8 244 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2931: 014dc9a8 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2932: 0151c284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2933: 014eaad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2934: 0151c976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2935: 014f5350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2936: 014e8e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2937: 00aeda70 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ - 2938: 0081c9ac 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32_newel │ │ │ │ + 2937: 00aed830 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2938: 0081c76c 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32_newel │ │ │ │ 2939: 014f4398 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2940: 00686abc 292 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ 2941: 014ebb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_EVENT │ │ │ │ - 2942: 00918514 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ - 2943: 00b4d91c 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2942: 009182d4 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ + 2943: 00b4d6dc 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2944: 00356ec0 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_is25wp256 │ │ │ │ 2945: 0151d43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2946: 00afd7a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2946: 00afd564 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2947: 01433628 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavw │ │ │ │ 2948: 00677940 328 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2949: 00a98f64 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2949: 00a98d24 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2950: 014f0ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2951: 00378d44 348 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ 2952: 003f69d8 32 FUNC GLOBAL DEFAULT 12 pmbus_linear_mode2data │ │ │ │ - 2953: 009faa10 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2954: 00b7bab4 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2953: 009fa7d0 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2954: 00b7b874 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2955: 014eff18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2956: 013bda28 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2957: 004e3a24 72 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2958: 006ec8c4 1012 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2959: 014e3adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2960: 0066bd80 68 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2961: 0060e924 196 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ @@ -2969,361 +2969,361 @@ │ │ │ │ 2965: 0145029c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rbit_b │ │ │ │ 2966: 0144fe7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlsh_s32 │ │ │ │ 2967: 0151c040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2968: 01440990 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uh │ │ │ │ 2969: 0031edb0 160 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2970: 014dc828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2971: 014dcc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2972: 00b5ce34 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2972: 00b5cbf4 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2973: 014eb1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_WRITE_EVENT │ │ │ │ - 2974: 007bb3a4 164 FUNC GLOBAL DEFAULT 12 gen_set_cpsr │ │ │ │ - 2975: 00904950 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ + 2974: 007bb2ac 164 FUNC GLOBAL DEFAULT 12 gen_set_cpsr │ │ │ │ + 2975: 00904710 400 FUNC GLOBAL DEFAULT 12 semihost_sys_system │ │ │ │ 2976: 0151cd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2977: 014f4064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2978: 0151c928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2979: 014e2cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2980: 014e6b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2981: 0151c270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2982: 014de654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2983: 00a9cd8c 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ - 2984: 0086f7f8 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh_round_to_nearest │ │ │ │ + 2983: 00a9cb4c 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2984: 0086f5b8 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh_round_to_nearest │ │ │ │ 2985: 0151b33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2986: 0151cc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2987: 0066b040 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ - 2988: 0084137c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ + 2988: 0084113c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxab │ │ │ │ 2989: 0144090c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_os_uw │ │ │ │ 2990: 014f2a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2991: 014e66f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2992: 00b52b9c 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2992: 00b5295c 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2993: 014ee7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2994: 014dea50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2995: 014edf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2996: 0151bdb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2997: 009f9bf0 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2998: 0081f1ac 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnb │ │ │ │ - 2999: 00aa2de0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2997: 009f99b0 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2998: 0081ef6c 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnb │ │ │ │ + 2999: 00aa2ba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 3000: 0151bc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 3001: 0151b7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 3002: 006c1f94 768 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 3003: 0151c6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ - 3004: 00b1bf7c 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 3005: 008413f8 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ - 3006: 00b2656c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 3004: 00b1bd3c 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 3005: 008411b8 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxah │ │ │ │ + 3006: 00b2632c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 3007: 0151bfae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 3008: 0151ca3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 3009: 002c0c28 64 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 3010: 009fda24 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 3011: 00828b3c 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ + 3010: 009fd7e4 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 3011: 008288fc 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uh │ │ │ │ 3012: 014dfb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_ACPI_SETUP_EVENT │ │ │ │ - 3013: 0081f40c 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnl │ │ │ │ + 3013: 0081f1cc 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnl │ │ │ │ 3014: 014ef594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_CHANGE_EVENT │ │ │ │ - 3015: 00ae93e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 3015: 00ae91a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 3016: 0144ac80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_d │ │ │ │ 3017: 014ed4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 3018: 00b641ac 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 3018: 00b63f6c 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 3019: 014e3f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 3020: 002d6540 68 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 3021: 0038088c 148 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 3022: 0144ad88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_h │ │ │ │ 3023: 014ec608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ - 3024: 00917324 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ + 3024: 009170e4 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 3025: 014e19d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 3026: 00b1b3e8 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 3026: 00b1b1a8 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 3027: 014f00e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 3028: 009c1418 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 3028: 009c11d8 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 3029: 014e36bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ - 3030: 00841494 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ - 3031: 00837388 196 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ + 3030: 00841254 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxaw │ │ │ │ + 3031: 00837148 196 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsh │ │ │ │ 3032: 0151b93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 3033: 00b23c84 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 3034: 0081f348 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnw │ │ │ │ - 3035: 00b8d298 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 3033: 00b23a44 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 3034: 0081f108 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subnw │ │ │ │ + 3035: 00b8d058 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 3036: 00707084 24 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 3037: 0151d76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3038: 014ed2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 3039: 00828bdc 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ - 3040: 008dcc2c 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ + 3039: 0082899c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_os_uw │ │ │ │ + 3040: 008dc9ec 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 3041: 014dea40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 3042: 00dcd1e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 3042: 00dccfa8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 3043: 01427130 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub16 │ │ │ │ 3044: 0144ad04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt0_s │ │ │ │ 3045: 01412194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 3046: 0151bc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ - 3047: 00a8492c 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 3047: 00a846ec 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 3048: 002ecefc 28 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 3049: 00320e08 324 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 3050: 0144c09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sitos │ │ │ │ - 3051: 0087b294 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 3051: 0087b054 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 3052: 002dc55c 264 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 3053: 00d40510 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ - 3054: 009ec8ac 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 3055: 00837508 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ - 3056: 0096fe64 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ - 3057: 00919a58 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ + 3053: 00d402d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ + 3054: 009ec66c 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 3055: 008372c8 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavxsw │ │ │ │ + 3056: 0096fc24 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ + 3057: 00919818 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 3058: 006da364 236 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 3059: 008f8b10 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 3060: 008558fc 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ - 3061: 009cce8c 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 3059: 008f88d0 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 3060: 008556bc 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_b │ │ │ │ + 3061: 009ccc4c 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 3062: 0151d47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 3063: 014f2348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ - 3064: 008577d4 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ + 3064: 00857594 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_d │ │ │ │ 3065: 01411954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 3066: 014e6df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ - 3067: 00974bdc 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 3068: 00b6d0f0 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 3067: 0097499c 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ + 3068: 00b6ceb0 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 3069: 005ca4d0 384 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 3070: 0151cdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 3071: 00b00b00 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ - 3072: 00856474 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ + 3071: 00b008c0 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 3072: 00856234 152 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_h │ │ │ │ 3073: 002a1e68 136 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ 3074: 00519b14 68 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 3075: 0151b47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 3076: 002b5dec 428 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 3077: 0151c268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 3078: 0151c60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 3079: 009bcedc 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 3079: 009bcc9c 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 3080: 014f21a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 3081: 0151d45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 3082: 0151baf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ 3083: 00798b10 204 FUNC GLOBAL DEFAULT 12 arm_mmu_idx │ │ │ │ - 3084: 009c18d0 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ - 3085: 008571c4 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ + 3084: 009c1690 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 3085: 00856f84 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlsh_s │ │ │ │ 3086: 014e2588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ - 3087: 00855828 68 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ + 3087: 008555e8 68 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_b │ │ │ │ 3088: 014f3b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 3089: 00aef910 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 3090: 008574c4 376 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ + 3089: 00aef6d0 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 3090: 00857284 376 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_d │ │ │ │ 3091: 005c7de4 920 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 3092: 00918cc0 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ + 3092: 00918a80 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ 3093: 004dfd70 16 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 3094: 00b3cdd0 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 3094: 00b3cb90 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 3095: 00593630 4280 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 3096: 0151c782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 3097: 014e4b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ - 3098: 00855a8c 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ + 3098: 0085584c 84 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_h │ │ │ │ 3099: 0151d86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 3100: 0151cd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 3101: 014e9e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 3102: 00b78b68 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 3102: 00b78928 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 3103: 0151d7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 3104: 0151bfb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 3105: 014f2fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 3106: 006f6fc0 6512 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 3107: 0151ce9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 3108: 0151d28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 3109: 014e3c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 3110: 009e41a8 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 3110: 009e3f68 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 3111: 0151b9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 3112: 0151ce12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 3113: 014f3688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 3114: 002faa5c 92 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 3115: 0085675c 120 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ - 3116: 00b2f198 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 3115: 0085651c 120 FUNC GLOBAL DEFAULT 12 do_sqrdmlah_s │ │ │ │ + 3116: 00b2ef58 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 3117: 0151bbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 3118: 014e95ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 3119: 014f5388 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 3120: 014df80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_EVENT │ │ │ │ 3121: 0151cb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 3122: 00989e38 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 3122: 00989bf8 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 3123: 014e6510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 3124: 013c6e90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 3125: 002de28c 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 3126: 0151b93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 3127: 0151b97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 3128: 014ec698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 3129: 0151c2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 3130: 01423c94 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 3131: 0143a8a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullpth │ │ │ │ 3132: 014f0248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 3133: 0151c0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 3134: 00b78068 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ - 3135: 0095eb58 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 3136: 00b03a34 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 3134: 00b77e28 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 3135: 0095e918 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ + 3136: 00b037f4 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 3137: 0151d0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 3138: 014eda28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 3139: 00516498 76 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 3140: 0144d2a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4e │ │ │ │ 3141: 014dd620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 3142: 00b300d0 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 3142: 00b2fe90 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 3143: 014de2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 3144: 01419bec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 3145: 014eb5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 3146: 014ecb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ - 3147: 0086a248 240 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ + 3147: 0086a008 240 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal │ │ │ │ 3148: 014578b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subd │ │ │ │ - 3149: 00ba8104 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 3150: 00ba4f90 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 3149: 00ba7ec4 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 3150: 00ba4d50 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ 3151: 014579b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subh │ │ │ │ 3152: 0078b4d4 284 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update │ │ │ │ - 3153: 008ab914 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 3153: 008ab6d4 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 3154: 014ee620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 3155: 014e860c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 3156: 0143a798 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullptw │ │ │ │ 3157: 014e5764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 3158: 00afa1f0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 3158: 00af9fb0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 3159: 0151c74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 3160: 013b7118 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 3161: 014eb230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SELECT_EVENT │ │ │ │ - 3162: 008fc900 2460 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 3162: 008fc6c0 2460 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3163: 014e7490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3164: 00aacfb4 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3165: 00a7eefc 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3164: 00aacd74 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3165: 00a7ecbc 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3166: 014de07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3167: 00667c90 164 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 3168: 0084fc70 172 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s8 │ │ │ │ + 3168: 0084fa30 172 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s8 │ │ │ │ 3169: 01457934 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_subs │ │ │ │ - 3170: 00b3e7e4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 3171: 0085e8dc 348 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ + 3170: 00b3e5a4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3171: 0085e69c 348 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_d │ │ │ │ 3172: 0051704c 136 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3173: 00b35534 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3173: 00b352f4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3174: 014e878c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3175: 00a9ec40 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3176: 0085e6b4 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ - 3177: 00845ac4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ - 3178: 00927f10 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3179: 00a9bc9c 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3175: 00a9ea00 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3176: 0085e474 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_h │ │ │ │ + 3177: 00845884 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalarh │ │ │ │ + 3178: 00927cd0 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3179: 00a9ba5c 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3180: 014e7fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3181: 014f4034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ 3182: 014dd730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3183: 014ea32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3184: 0151c620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3185: 014e8f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3186: 00ad37d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3186: 00ad3598 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3187: 0151bacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3188: 0151d530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ - 3189: 00845c1c 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ + 3189: 008459dc 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfsub_scalars │ │ │ │ 3190: 014f3ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3191: 014ed078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 3192: 0085e7c8 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ - 3193: 00b27cf4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 3194: 0097cca8 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3192: 0085e588 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mla_idx_s │ │ │ │ + 3193: 00b27ab4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3194: 0097ca68 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3195: 014de324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3196: 00b63a54 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3196: 00b63814 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3197: 014430c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal │ │ │ │ 3198: 014eaba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3199: 0151c346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3200: 0151ceda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3201: 014f4f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3202: 006bc738 476 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3203: 00b68b38 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3204: 00b87d2c 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3203: 00b688f8 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3204: 00b87aec 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3205: 014e9a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3206: 014dfd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3207: 0151b28b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3208: 014ded70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ 3209: 0151c144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ 3210: 006902f8 568 FUNC GLOBAL DEFAULT 12 iommufd_backend_set_dirty_tracking │ │ │ │ - 3211: 00b34418 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 3212: 00935dcc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3211: 00b341d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3212: 00935b8c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3213: 0151d0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ - 3214: 0081d6e8 312 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhb │ │ │ │ + 3214: 0081d4a8 312 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhb │ │ │ │ 3215: 014f3b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3216: 0036c1c0 104 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3217: 0151bd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ - 3218: 00919b30 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3219: 00b48490 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3220: 00b752e4 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3218: 009198f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ + 3219: 00b48250 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3220: 00b750a4 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3221: 0151bdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3222: 014f0a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3223: 00517e8c 12 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3224: 009cfbf0 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3224: 009cf9b0 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3225: 0141628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3226: 008b6d10 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3226: 008b6ad0 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3227: 014e6980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3228: 0151c564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ - 3229: 0081d8c4 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhl │ │ │ │ + 3229: 0081d684 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhl │ │ │ │ 3230: 014dcb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3231: 014ee2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3232: 0028bfb8 504 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3233: 0151d50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3234: 00aacd7c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3235: 00b6adb0 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3234: 00aacb3c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3235: 00b6ab70 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ 3236: 007b0e9c 132 FUNC GLOBAL DEFAULT 12 gen_gvec_cls │ │ │ │ - 3237: 009cc14c 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3237: 009cbf0c 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3238: 0151bdb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3239: 0151bc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3240: 00b775b8 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3240: 00b77378 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3241: 01442a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_d │ │ │ │ - 3242: 0086f3ac 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh_round_to_nearest │ │ │ │ - 3243: 0090dc48 404 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ + 3242: 0086f16c 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh_round_to_nearest │ │ │ │ + 3243: 0090da08 404 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 3244: 0151d0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_WRITE_DSTATE │ │ │ │ 3245: 014f03f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ 3246: 00383be0 44 FUNC GLOBAL DEFAULT 12 cxl_decode_ig │ │ │ │ 3247: 01442b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_h │ │ │ │ 3248: 0143d36c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbb │ │ │ │ - 3249: 00a9a988 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3250: 0081d820 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhw │ │ │ │ + 3249: 00a9a748 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3250: 0081d5e0 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhw │ │ │ │ 3251: 007b0f20 136 FUNC GLOBAL DEFAULT 12 gen_gvec_clz │ │ │ │ - 3252: 00995ac8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3252: 00995888 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3253: 0151de7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3254: 0151c878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3255: 00988830 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3255: 009885f0 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3256: 014e7580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3257: 00b97564 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3257: 00b97324 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3258: 0143d2e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunbh │ │ │ │ - 3259: 0085ca60 208 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ + 3259: 0085c820 208 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_d │ │ │ │ 3260: 00705d54 348 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3261: 01512b54 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3262: 0151bbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3263: 0081fc7c 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsb │ │ │ │ - 3264: 009c2e7c 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3263: 0081fa3c 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsb │ │ │ │ + 3264: 009c2c3c 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3265: 0151cb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3266: 002caa10 172 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3267: 014e981c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ - 3268: 0085c8b8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ + 3268: 0085c678 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_h │ │ │ │ 3269: 003043ac 544 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3270: 01442b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_faddp_s │ │ │ │ - 3271: 00957ccc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ + 3271: 00957a8c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3272: 014f0e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3273: 002d91c8 248 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3274: 0151b4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3275: 00b18a80 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3275: 00b18840 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3276: 014e3dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3277: 014df630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_ADC_ENGINE_WRITE_EVENT │ │ │ │ 3278: 0151c8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ - 3279: 0081fee0 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsl │ │ │ │ - 3280: 00b503d8 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3281: 00abbbf8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3279: 0081fca0 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsl │ │ │ │ + 3280: 00b50198 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3281: 00abb9b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3282: 014455e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_b │ │ │ │ - 3283: 00963fe0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ + 3283: 00963da0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3284: 014e7710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3285: 01445454 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_d │ │ │ │ - 3286: 0085c98c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ + 3286: 0085c74c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_facgt_s │ │ │ │ 3287: 0151b71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3288: 00b0cc4c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3289: 009ef4bc 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3290: 00b49014 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3288: 00b0ca0c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3289: 009ef27c 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3290: 00b48dd4 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3291: 0144555c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_h │ │ │ │ 3292: 014518c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_b │ │ │ │ - 3293: 00851ea0 40 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ - 3294: 00ae85c0 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ - 3295: 0081fe1c 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsw │ │ │ │ + 3293: 00851c60 40 FUNC GLOBAL DEFAULT 12 helper_yield │ │ │ │ + 3294: 00ae8380 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3295: 0081fbdc 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subsw │ │ │ │ 3296: 002d60e4 148 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3297: 0145173c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_d │ │ │ │ 3298: 006c749c 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3299: 014e887c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3300: 014e1da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3301: 002d0f78 232 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3302: 0151ba3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3303: 00ab84d4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3304: 00b3d910 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3303: 00ab8294 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3304: 00b3d6d0 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ 3305: 01451844 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_h │ │ │ │ - 3306: 00aec70c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3306: 00aec4cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3307: 012f8af8 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3308: 014454d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursra_s │ │ │ │ 3309: 0151cf0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3310: 004079bc 128 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3311: 014e0260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3312: 00a7f638 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3312: 00a7f3f8 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3313: 0151ba56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3314: 00b311c4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3315: 00aa3680 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3316: 00937124 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3314: 00b30f84 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3315: 00aa3440 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3316: 00936ee4 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ 3317: 014f2474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_DISABLED_EVENT │ │ │ │ - 3318: 009f09e0 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3318: 009f07a0 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3319: 013ba324 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3320: 014ea12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3321: 0151d5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3322: 014517c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrshl_s │ │ │ │ 3323: 006d9f40 248 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3324: 014e1a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3325: 014ec748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ @@ -3331,839 +3331,839 @@ │ │ │ │ 3327: 00685d1c 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 3328: 002f52cc 56 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3329: 014e2578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3330: 014e1264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3331: 0151de74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3332: 0151b5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3333: 0151b3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3334: 00aa2a48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ - 3335: 008c5af4 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ + 3334: 00aa2808 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3335: 008c58b4 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3336: 0143ca24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpnot │ │ │ │ 3337: 014ed098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3338: 0151d5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3339: 0078e010 4 FUNC GLOBAL DEFAULT 12 arm_cp_write_ignore │ │ │ │ - 3340: 007bbab4 16 FUNC GLOBAL DEFAULT 12 arm_jump_cc │ │ │ │ + 3340: 007bb9bc 16 FUNC GLOBAL DEFAULT 12 arm_jump_cc │ │ │ │ 3341: 014ddd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3342: 0151d012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3343: 014de968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3344: 0151d658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3345: 009faa70 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 3346: 008ed914 2024 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3347: 00aae2c4 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3345: 009fa830 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3346: 008ed6d4 2024 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ + 3347: 00aae084 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ 3348: 007b0fa8 144 FUNC GLOBAL DEFAULT 12 gen_gvec_cnt │ │ │ │ - 3349: 00a1328c 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3349: 00a1304c 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3350: 014de5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3351: 0151c6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3352: 014e6720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ - 3353: 0084c8e4 284 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s16 │ │ │ │ + 3353: 0084c6a4 284 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s16 │ │ │ │ 3354: 014f4ab4 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 3355: 00b2e460 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3355: 00b2e220 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3356: 0068afe0 56 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3357: 0151cd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3358: 0151c0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3359: 0151c3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3360: 0151d8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3361: 014582d0 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3362: 00b20d54 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3362: 00b20b14 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3363: 014f27ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3364: 0081f714 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subub │ │ │ │ - 3365: 00988c20 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3366: 00b0dba8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3367: 00b115e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3364: 0081f4d4 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subub │ │ │ │ + 3365: 009889e0 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3366: 00b0d968 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3367: 00b113a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3368: 014ef394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3369: 014e61f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3370: 009ec7d4 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3370: 009ec594 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3371: 0151b77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_STE_DSTATE │ │ │ │ 3372: 0151d3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3373: 013bc730 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3374: 014e369c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3375: 0151c816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3376: 002b0660 324 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3377: 00b11b7c 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3377: 00b1193c 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3378: 014e2ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3379: 00b6cdb4 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3379: 00b6cb74 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3380: 002d7868 556 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3381: 00b3f7b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ - 3382: 0085c7dc 220 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ - 3383: 00b33da0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3381: 00b3f578 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3382: 0085c59c 220 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_d │ │ │ │ + 3383: 00b33b60 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3384: 0141772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3385: 006a9308 376 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ - 3386: 0081f974 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subul │ │ │ │ + 3386: 0081f734 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subul │ │ │ │ 3387: 0151c72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3388: 0151d008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3389: 00a9eee0 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3390: 00995fb8 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3389: 00a9eca0 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3390: 00995d78 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3391: 0151d124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ - 3392: 0085c61c 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ + 3392: 0085c3dc 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_h │ │ │ │ 3393: 014f34c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3394: 0151d4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3395: 014e957c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3396: 0061ec68 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3397: 0078b4b8 28 FUNC GLOBAL DEFAULT 12 helper_exception_swstep │ │ │ │ 3398: 012f18b0 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ - 3399: 00b72624 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3399: 00b723e4 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3400: 0151bd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3401: 014e6f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3402: 00b31fc0 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ - 3403: 0090dfb0 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ + 3402: 00b31d80 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3403: 0090dd70 232 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ 3404: 014f8664 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3405: 006a28ac 24 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ - 3406: 0081f8b0 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subuw │ │ │ │ - 3407: 008537a8 260 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ - 3408: 0085c6fc 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ + 3406: 0081f670 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_subuw │ │ │ │ + 3407: 00853568 260 FUNC GLOBAL DEFAULT 12 helper_pre_hvc │ │ │ │ + 3408: 0085c4bc 224 FUNC GLOBAL DEFAULT 12 helper_gvec_facge_s │ │ │ │ 3409: 0051b410 172 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ - 3410: 0090e098 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ + 3410: 0090de58 248 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ 3411: 0151bfd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3412: 00a8bda4 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3412: 00a8bb64 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3413: 006b6408 36 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3414: 014e357c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3415: 0151bef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_UNPLUG_DSTATE │ │ │ │ 3416: 0151d662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ - 3417: 008e17cc 168 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ + 3417: 008e158c 168 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3418: 01394410 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3419: 00657c28 508 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3420: 00b19d44 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3421: 00b26458 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3420: 00b19b04 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3421: 00b26218 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3422: 0031a4b8 332 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3423: 00b7dbc8 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3423: 00b7d988 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3424: 00512424 532 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3425: 0050c6b4 108 FUNC GLOBAL DEFAULT 12 fw_cfg_set_order_override │ │ │ │ 3426: 0151d882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ - 3427: 0081d278 320 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklb │ │ │ │ - 3428: 0095ca98 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ + 3427: 0081d038 320 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklb │ │ │ │ + 3428: 0095c858 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3429: 014e2ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 3430: 00af3218 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 3431: 00aac734 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3432: 0085b8fc 244 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ - 3433: 00a86f70 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ - 3434: 0085b734 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ - 3435: 0091ed84 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ - 3436: 008f3728 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ - 3437: 0081d45c 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackll │ │ │ │ - 3438: 00957b4c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ + 3430: 00af2fd8 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3431: 00aac4f4 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3432: 0085b6bc 244 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_d │ │ │ │ + 3433: 00a86d30 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3434: 0085b4f4 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_h │ │ │ │ + 3435: 0091eb44 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ + 3436: 008f34e8 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ + 3437: 0081d21c 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackll │ │ │ │ + 3438: 0095790c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3439: 0151bcae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3440: 00a93a04 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ - 3441: 0084d190 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s32 │ │ │ │ + 3440: 00a937c4 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3441: 0084cf50 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s32 │ │ │ │ 3442: 014f5230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3443: 00abcf2c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3444: 00aec2bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3445: 00b89340 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3446: 0098ab08 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 3447: 0085b81c 224 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ - 3448: 0095e6dc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ + 3443: 00abccec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3444: 00aec07c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3445: 00b89100 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3446: 0098a8c8 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3447: 0085b5dc 224 FUNC GLOBAL DEFAULT 12 helper_gvec_ftsmul_s │ │ │ │ + 3448: 0095e49c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3449: 007026fc 228 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3450: 00b5e8bc 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3450: 00b5e67c 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3451: 002be430 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3452: 014ee4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3453: 01437594 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmulh │ │ │ │ - 3454: 0081d3b8 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklw │ │ │ │ + 3454: 0081d178 164 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklw │ │ │ │ 3455: 0151de5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3456: 0151bae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3457: 013bc300 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3458: 0151d592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 3459: 0151de96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 3460: 0036dbd0 176 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 3461: 0151b57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ - 3462: 00956488 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ + 3462: 00956248 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3463: 0151d7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3464: 0151b316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3465: 01437510 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmuls │ │ │ │ 3466: 014e4d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3467: 014f1378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3468: 009b6b5c 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3468: 009b691c 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3469: 014196b0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3470: 006c0bd8 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ 3471: 014df92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_BYPASS_EVENT │ │ │ │ - 3472: 00b63d5c 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3472: 00b63b1c 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3473: 005cadc8 280 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3474: 0143e260 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegb │ │ │ │ 3475: 002b6acc 260 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3476: 00b8f594 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3476: 00b8f354 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3477: 0151ba24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3478: 00ba5744 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3478: 00ba5504 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3479: 014f35d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3480: 0151bff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3481: 0143e1dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegh │ │ │ │ - 3482: 0086de9c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mind │ │ │ │ + 3482: 0086dc5c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mind │ │ │ │ 3483: 003284cc 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3484: 0151d2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3485: 005252a4 504 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3486: 0151b52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3487: 009fcd0c 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3487: 009fcacc 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3488: 0151d5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3489: 0070bdfc 440 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3490: 0151c372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3491: 01436d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmah │ │ │ │ - 3492: 0086de60 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minh │ │ │ │ + 3492: 0086dc20 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minh │ │ │ │ 3493: 0143c814 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubb │ │ │ │ 3494: 0151be3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3495: 0151c68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3496: 014f3d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3497: 014dcc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3498: 0143c790 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubh │ │ │ │ 3499: 0151c8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3500: 00b44580 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3501: 00a949f8 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3502: 00a312ec 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3500: 00b44340 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3501: 00a947b8 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3502: 00a310ac 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3503: 00618810 220 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3504: 0143e158 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vnegw │ │ │ │ 3505: 01436cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas │ │ │ │ 3506: 00683cc8 84 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ - 3507: 0086de98 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mins │ │ │ │ + 3507: 0086dc58 4 FUNC GLOBAL DEFAULT 12 helper_vfp_mins │ │ │ │ 3508: 0151b24c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3509: 009ec350 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3510: 00b11758 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3511: 00b72ab0 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3512: 00b16464 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3509: 009ec110 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3510: 00b11518 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3511: 00b72870 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3512: 00b16224 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3513: 0151c850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3514: 00afdbcc 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3514: 00afd98c 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3515: 014e0e04 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3516: 0035fa4c 556 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3517: 0151b5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ 3518: 005b80a0 40 FUNC GLOBAL DEFAULT 12 sse_counter_for_timestamp │ │ │ │ - 3519: 00b725a8 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3519: 00b72368 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3520: 0143c70c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsubw │ │ │ │ - 3521: 009d97e8 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3522: 00b2e5d0 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3521: 009d95a8 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3522: 00b2e390 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3523: 0151d058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3524: 014ec618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3525: 006142f0 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_register_container │ │ │ │ 3526: 014e7650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3527: 00900cb8 1272 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3527: 00900a78 1272 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3528: 0151c61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3529: 0151d666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3530: 00b30cb0 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ - 3531: 0090c40c 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3532: 00b2bf38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3533: 00af1c90 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3530: 00b30a70 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3531: 0090c1cc 340 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ + 3532: 00b2bcf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3533: 00af1a50 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3534: 006fcf80 208 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3535: 0151bf00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3536: 014e18f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3537: 00aa2bb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3537: 00aa2978 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3538: 0037cf0c 136 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3539: 014deb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ 3540: 0151ca1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_DSTATE │ │ │ │ - 3541: 00b73f74 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3541: 00b73d34 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3542: 014e8a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3543: 0151c5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3544: 0151c632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3545: 00b78460 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ - 3546: 008efaf4 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ + 3545: 00b78220 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3546: 008ef8b4 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3547: 00522d20 632 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3548: 014e0b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3549: 00899058 452 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3549: 00898e18 452 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3550: 0151c87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3551: 014f3678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ - 3552: 008eeca4 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ - 3553: 009177a8 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ - 3554: 00827ee4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ + 3552: 008eea64 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ + 3553: 00917568 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ + 3554: 00827ca4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_sw │ │ │ │ 3555: 014f4ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3556: 0084fbfc 76 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s8 │ │ │ │ - 3557: 00a9a3f8 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3556: 0084f9bc 76 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s8 │ │ │ │ + 3557: 00a9a1b8 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3558: 014e8ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3559: 0151bbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3560: 0043aeec 52 FUNC GLOBAL DEFAULT 12 cxl_clear_poison_list_overflowed │ │ │ │ 3561: 013a2348 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3562: 014e78b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3563: 014199c4 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ - 3564: 00973da4 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ + 3564: 00973b64 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3565: 0151c1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3566: 00a95038 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3566: 00a94df8 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3567: 005c5cd4 172 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3568: 014257ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshl │ │ │ │ 3569: 014dfce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3570: 014e0954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3571: 0151de6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3572: 0151c1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 3573: 00b5c720 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ - 3574: 008eb33c 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ + 3573: 00b5c4e0 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3574: 008eb0fc 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3575: 0151bfee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3576: 014eba90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_POST_LOAD_EVENT │ │ │ │ 3577: 0151bd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3578: 00ae71bc 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ - 3579: 0095c7e4 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ + 3578: 00ae6f7c 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3579: 0095c5a4 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3580: 014f2248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3581: 014f1a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3582: 0151c6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3583: 0051d2d0 236 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3584: 00389514 232 FUNC GLOBAL DEFAULT 12 cxl_find_dc_region │ │ │ │ - 3585: 0084d23c 276 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s64 │ │ │ │ + 3585: 0084cffc 276 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s64 │ │ │ │ 3586: 0151cb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DSTATE │ │ │ │ - 3587: 0097d2d0 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3587: 0097d090 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3588: 0151c168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3589: 009b4ea0 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3589: 009b4c60 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3590: 0151c0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3591: 003e91f8 396 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3592: 006a8564 728 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3593: 0151b532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3594: 00b85fdc 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3594: 00b85d9c 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3595: 014e63c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3596: 00b8de2c 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3597: 00b34cdc 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3596: 00b8dbec 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3597: 00b34a9c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3598: 0151cc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3599: 006e8c84 528 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3600: 00a9c9f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3600: 00a9c7b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3601: 0151bcf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3602: 00a7fb00 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3602: 00a7f8c0 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3603: 014e0ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3604: 0151ca68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3605: 014e6820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3606: 014f4aa0 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3607: 0151d40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3608: 0151bdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3609: 00af2238 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3610: 008b5a10 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ - 3611: 00b44d18 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3609: 00af1ff8 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3610: 008b57d0 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3611: 00b44ad8 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3612: 0028ce18 16 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3613: 014ec8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ - 3614: 0095aa3c 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ + 3614: 0095a7fc 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3615: 014dd7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3616: 0151b6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3617: 0151dec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3618: 0151cbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3619: 00b350c4 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3619: 00b34e84 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3620: 014dd5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3621: 0144fb64 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat16 │ │ │ │ 3622: 0151bbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3623: 004dc1a4 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3624: 0151ca0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_ENTER_RESET_DSTATE │ │ │ │ 3625: 014ecb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ 3626: 0151cb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_CRB_MMIO_READ_DSTATE │ │ │ │ 3627: 0142be88 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg │ │ │ │ - 3628: 00b14214 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3628: 00b13fd4 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3629: 0028cf28 244 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3630: 0065ee3c 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3631: 0038056c 504 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3632: 014df3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3633: 0070eea0 380 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on_and_reset │ │ │ │ 3634: 0069d258 28 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3635: 00ad99f4 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3636: 00828160 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ - 3637: 0098b320 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3638: 00ab3830 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3635: 00ad97b4 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3636: 00827f20 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uh │ │ │ │ + 3637: 0098b0e0 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3638: 00ab35f0 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3639: 0151cee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3640: 01414084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3641: 014ea7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3642: 014e0894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3643: 0151ba6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3644: 013bdcd4 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3645: 00b65954 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3645: 00b65714 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3646: 006f8ac0 464 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3647: 0028aca4 72 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3648: 0060a174 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3649: 00b64b98 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3650: 00acabd4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3649: 00b64958 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3650: 00aca994 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3651: 01413c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3652: 00507cd4 560 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ - 3653: 00aa24e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3653: 00aa22a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3654: 006bccac 20 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3655: 0151d2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3656: 00b9242c 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3656: 00b921ec 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3657: 0151d350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3658: 006b56a0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3659: 014edea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3660: 0028b984 132 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3661: 00998818 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ - 3662: 00828208 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ + 3661: 009985d8 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3662: 00827fc8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_uw │ │ │ │ 3663: 0051a424 56 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3664: 00aa39bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3664: 00aa377c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3665: 0041e2d4 116 FUNC GLOBAL DEFAULT 12 gicv3_full_update │ │ │ │ - 3666: 0084fbd0 44 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u8 │ │ │ │ + 3666: 0084f990 44 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u8 │ │ │ │ 3667: 01450e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_b │ │ │ │ 3668: 014de3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3669: 01450cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_d │ │ │ │ - 3670: 0091c5a8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3671: 008abe40 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ - 3672: 0098c6f0 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3673: 00d40548 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3670: 0091c368 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ + 3671: 008abc00 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3672: 0098c4b0 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3673: 00d40308 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3674: 0151cb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ 3675: 01450df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_h │ │ │ │ - 3676: 00a9fa98 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3676: 00a9f858 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3677: 0151d0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_SET_DSTATE │ │ │ │ 3678: 0151de8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3679: 0151ba66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3680: 00934d1c 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3681: 0092d830 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3680: 00934adc 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3681: 0092d5f0 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3682: 0060c650 184 FUNC GLOBAL DEFAULT 12 vfio_unmask_single_irqindex │ │ │ │ 3683: 00428cbc 220 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_vlpi │ │ │ │ - 3684: 00d40540 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3684: 00d40300 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3685: 014eb658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ 3686: 0151d14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3687: 00646128 448 FUNC GLOBAL DEFAULT 12 smmu_translate │ │ │ │ 3688: 014eebe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3689: 014e0c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3690: 0098b01c 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3690: 0098addc 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3691: 014e66c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3692: 002be2a4 364 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3693: 00af70f0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3693: 00af6eb0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3694: 00678394 36 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3695: 002cc9a4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ - 3696: 00836c28 204 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ + 3696: 008369e8 204 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrb │ │ │ │ 3697: 01450d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshl_s │ │ │ │ 3698: 00613840 44 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3699: 014e9fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3700: 0151bee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3701: 00b601d0 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3701: 00b5ff90 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3702: 00630f34 36 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3703: 0030e440 164 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ - 3704: 00836cf4 316 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ + 3704: 00836ab4 316 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrh │ │ │ │ 3705: 0151d19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3706: 014f08f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3707: 00ab5410 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3707: 00ab51d0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3708: 005c541c 36 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3709: 006879d0 372 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3710: 00b1be3c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3710: 00b1bbfc 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3711: 006b7418 2184 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3712: 00933f30 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3712: 00933cf0 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3713: 00356d10 108 FUNC GLOBAL DEFAULT 12 m25p80_get_blk │ │ │ │ 3714: 0151b2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3715: 01513d40 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3716: 0151ba42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3717: 00b3c700 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3718: 009aadd4 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3717: 00b3c4c0 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3718: 009aab94 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3719: 014e9d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3720: 0144f9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat32 │ │ │ │ 3721: 00369c40 852 FUNC GLOBAL DEFAULT 12 register_write │ │ │ │ - 3722: 00916fd4 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 3723: 00b28124 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ - 3724: 00836e30 300 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ + 3722: 00916d94 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ + 3723: 00b27ee4 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3724: 00836bf0 300 FUNC GLOBAL DEFAULT 12 helper_mve_vbrsrw │ │ │ │ 3725: 014dc2ac 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3726: 00b7d2f0 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3726: 00b7d0b0 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3727: 0151b51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3728: 0151cd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3729: 00b749e8 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3729: 00b747a8 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3730: 014df86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_EVENT │ │ │ │ 3731: 01427a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_internal │ │ │ │ 3732: 0151d44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3733: 014f193c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3734: 00323f80 544 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3735: 0151c67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ - 3736: 00907978 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3737: 00b7f000 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3736: 00907738 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ + 3737: 00b7edc0 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3738: 0151be4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3739: 014e0210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3740: 0151b3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3741: 0151c844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ - 3742: 00948628 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ + 3742: 009483e8 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3743: 0151cb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3744: 0151d1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3745: 014e7a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3746: 0151b7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3747: 0151c8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3748: 0151d562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3749: 014f1a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ - 3750: 008e4c1c 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ - 3751: 00919770 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3752: 00a28268 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3753: 00b5da44 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3750: 008e49dc 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ + 3751: 00919530 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ + 3752: 00a28028 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3753: 00b5d804 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3754: 014d73a8 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3755: 0151ce2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3756: 013bd250 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3757: 014ef038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3758: 0151b622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3759: 014f12a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3760: 014f1f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3761: 0151b61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3762: 00b63798 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3762: 00b63558 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3763: 00343ec4 96 FUNC GLOBAL DEFAULT 12 wm8750_set_bclk_in │ │ │ │ - 3764: 0096bf9c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ + 3764: 0096bd5c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3765: 0151cb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3766: 0151c1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3767: 014f1aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3768: 014ecbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3769: 0151cf1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3770: 0144b3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_h │ │ │ │ 3771: 003819f8 64 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3772: 014dd960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3773: 004dc478 8 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ - 3774: 00dae1a4 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ - 3775: 00b880f4 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ - 3776: 0082abd4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ + 3774: 00dadf64 25 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun6i_regmap │ │ │ │ + 3775: 00b87eb4 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3776: 0082a994 124 FUNC GLOBAL DEFAULT 12 helper_mve_vdup │ │ │ │ 3777: 014ea51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ - 3778: 009be6bc 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3778: 009be47c 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3779: 0151b4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3780: 00a64efc 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3780: 00a64cbc 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3781: 00288a40 264 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3782: 014df1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3783: 014e1454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3784: 014e88dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3785: 0144b334 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrint_rm_s │ │ │ │ 3786: 002cca6c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3787: 00b66ecc 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3788: 00af3504 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3787: 00b66c8c 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3788: 00af32c4 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3789: 0151b638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3790: 006a3f44 196 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3791: 00995efc 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3791: 00995cbc 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3792: 014e0874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3793: 0151d7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3794: 0092c7f0 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3794: 0092c5b0 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3795: 0144f3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s16 │ │ │ │ - 3796: 009171b8 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ + 3796: 00916f78 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3797: 0151cde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3798: 00853cc0 784 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ - 3799: 009746f4 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ + 3798: 00853a80 784 FUNC GLOBAL DEFAULT 12 helper_vesb │ │ │ │ + 3799: 009744b4 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ 3800: 0151ca1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DO_SNOOP_DSTATE │ │ │ │ - 3801: 00b98cbc 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3801: 00b98a7c 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3802: 002d5e30 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3803: 014ef344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3804: 0151cdbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3805: 00dbe030 4 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid_len │ │ │ │ - 3806: 00ac9f4c 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3805: 00dbddf0 4 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid_len │ │ │ │ + 3806: 00ac9d0c 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3807: 0151b61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3808: 0037a438 268 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3809: 0063b7d0 392 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3810: 0151c1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3811: 00ac6434 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3811: 00ac61f4 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3812: 00538ddc 520 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3813: 00b81684 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3813: 00b81444 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3814: 014e377c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3815: 00afd800 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3815: 00afd5c0 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3816: 006a4108 288 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3817: 014f3984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3818: 00ba76e8 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3818: 00ba74a8 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3819: 0151bedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3820: 006b2074 444 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3821: 0028d01c 168 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3822: 0151d412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3823: 00b5daa8 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3823: 00b5d868 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3824: 002d1394 224 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3825: 00b43d20 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3825: 00b43ae0 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3826: 006c35f0 112 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3827: 0151cb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_DSTATE │ │ │ │ 3828: 0151ddf3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3829: 0151dec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3830: 00b38b24 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3830: 00b388e4 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3831: 013ba348 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3832: 003deb38 88 FUNC GLOBAL DEFAULT 12 sl_bootparam_write │ │ │ │ 3833: 014f3004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3834: 013bc338 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3835: 013bc1e8 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3836: 0151cb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3837: 002a2dd4 328 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 3838: 00ae74b8 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3838: 00ae7278 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3839: 014df96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_EVENT │ │ │ │ 3840: 014e09f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3841: 0078b454 100 FUNC GLOBAL DEFAULT 12 helper_exception_bkpt_insn │ │ │ │ 3842: 014e1f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3843: 0151be42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3844: 00a8229c 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3845: 00ac79d4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3844: 00a8205c 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3845: 00ac7794 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3846: 014f4614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3847: 014ed908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3848: 00716aec 460 FUNC GLOBAL DEFAULT 12 get_phys_addr │ │ │ │ 3849: 0151ccc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3850: 00b17e48 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3850: 00b17c08 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3851: 0151b698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3852: 003e8224 188 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3853: 00b8cab4 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ - 3854: 00971490 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ + 3853: 00b8c874 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3854: 00971250 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3855: 0151cc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ - 3856: 008595c4 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ + 3856: 00859384 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlad │ │ │ │ 3857: 014f3c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3858: 014ef2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3859: 00aa5b30 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3859: 00aa58f0 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3860: 00667500 376 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3861: 014ddacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3862: 00858eac 400 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ - 3863: 00b2847c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3862: 00858c6c 400 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah │ │ │ │ + 3863: 00b2823c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3864: 00708a4c 72 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3865: 0151c30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ - 3866: 0097140c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ + 3866: 009711cc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3867: 013bc364 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3868: 01452d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_u16 │ │ │ │ 3869: 0151c14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3870: 014e814c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3871: 014f3914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3872: 00b0d994 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3872: 00b0d754 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3873: 003232d0 56 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3874: 014e0d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3875: 014ecad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3876: 0151b858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ - 3877: 00870450 88 FUNC GLOBAL DEFAULT 12 helper_recpe_u32 │ │ │ │ + 3877: 00870210 88 FUNC GLOBAL DEFAULT 12 helper_recpe_u32 │ │ │ │ 3878: 014ebea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3879: 0151d70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3880: 00859244 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ - 3881: 009b9a54 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ - 3882: 0090e8ac 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ + 3880: 00859004 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlas │ │ │ │ + 3881: 009b9814 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3882: 0090e66c 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3883: 014e75e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3884: 00694274 1768 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3885: 013bc3cc 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ - 3886: 007f05a4 36 FUNC GLOBAL DEFAULT 12 mve_update_eci │ │ │ │ + 3886: 007f0308 36 FUNC GLOBAL DEFAULT 12 mve_update_eci │ │ │ │ 3887: 0151de9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3888: 0151d52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3889: 014ee440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3890: 00b9752c 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3890: 00b972ec 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3891: 014dd8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ - 3892: 0086fbac 580 FUNC GLOBAL DEFAULT 12 helper_recpe_f16 │ │ │ │ + 3892: 0086f96c 580 FUNC GLOBAL DEFAULT 12 helper_recpe_f16 │ │ │ │ 3893: 006d8e1c 280 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3894: 0151c746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3895: 008ab7e4 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3895: 008ab5a4 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ 3896: 0151d26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3897: 0151cef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ - 3898: 00919ce4 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ + 3898: 00919aa4 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3899: 005934b0 384 FUNC GLOBAL DEFAULT 12 smbios_get_tables │ │ │ │ 3900: 0151d7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ 3901: 0144c1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlad │ │ │ │ - 3902: 00a7e450 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3902: 00a7e210 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3903: 014ebec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ 3904: 014e15c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3905: 006533d0 184 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3906: 0151cc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3907: 0144c3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah │ │ │ │ 3908: 01452f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u16 │ │ │ │ 3909: 0151caf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_DSTATE │ │ │ │ 3910: 0151ccdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3911: 0151d20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ - 3912: 0082d738 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ + 3912: 0082d4f8 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsb │ │ │ │ 3913: 014f0e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3914: 0151d856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3915: 0151b89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3916: 0151bbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3917: 00ab7664 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3917: 00ab7424 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3918: 0070cfbc 1388 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3919: 0050edd8 112 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3920: 0151d0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3921: 014e1f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_WRITE_EVENT │ │ │ │ - 3922: 0082d7b4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ + 3922: 0082d574 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsh │ │ │ │ 3923: 0151b916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3924: 0047b33c 80 FUNC GLOBAL DEFAULT 12 is_supported_silicon_rev │ │ │ │ 3925: 014f3274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3926: 014f0cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3927: 01415944 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3928: 014f314c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3929: 0144c2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas │ │ │ │ 3930: 0151cad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_EVENT_DSTATE │ │ │ │ 3931: 01454184 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod_round_to_nearest │ │ │ │ - 3932: 00b42ff8 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3933: 008d69a8 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3934: 0081cbcc 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32_newel │ │ │ │ - 3935: 00aec318 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3932: 00b42db8 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3933: 008d6768 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3934: 0081c98c 352 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32_newel │ │ │ │ + 3935: 00aec0d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3936: 0151bea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3937: 014e3e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ 3938: 0143de40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegb │ │ │ │ - 3939: 00aaa9d0 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3939: 00aaa790 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3940: 014e33ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3941: 00a9da74 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3941: 00a9d834 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3942: 0151c1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3943: 0151bd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3944: 002ccb20 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3945: 0143ddbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegh │ │ │ │ - 3946: 0082d84c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ - 3947: 008e3768 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ + 3946: 0082d60c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxsw │ │ │ │ + 3947: 008e3528 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3948: 014e6220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3949: 0048d4c8 496 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ - 3950: 00835670 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ + 3950: 00835430 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahb │ │ │ │ 3951: 014f4220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3952: 014e374c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3953: 01414840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3954: 0151d186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3955: 0151d6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ - 3956: 00835744 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ + 3956: 00835504 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahh │ │ │ │ 3957: 014e5184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3958: 014f2acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3959: 00afd074 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3959: 00afce34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3960: 0151ca12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_RW_DSTATE │ │ │ │ 3961: 014eb210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_HOLD_RESET_EVENT │ │ │ │ 3962: 002d18cc 276 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3963: 0151c18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3964: 0143dd38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqnegw │ │ │ │ 3965: 014e1814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3966: 004e2ce4 20 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ - 3967: 00909e60 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ + 3967: 00909c20 1032 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3968: 0151ba6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3969: 014dcc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3970: 014e4c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3971: 014ddd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3972: 0151beea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3973: 01440c24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uh │ │ │ │ 3974: 002ddb78 24 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3975: 0151d600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3976: 0051e4cc 28 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3977: 009f088c 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3977: 009f064c 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3978: 0151cd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3979: 01434d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarh │ │ │ │ 3980: 014ed8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3981: 00835854 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ - 3982: 00920d50 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3981: 00835614 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlahw │ │ │ │ + 3982: 00920b10 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3983: 014df5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3984: 014e6c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3985: 014e805c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ - 3986: 0086fdf0 8 FUNC GLOBAL DEFAULT 12 helper_recpe_f32 │ │ │ │ + 3986: 0086fbb0 8 FUNC GLOBAL DEFAULT 12 helper_recpe_f32 │ │ │ │ 3987: 0151b722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3988: 014582c8 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3989: 00a8878c 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3989: 00a8854c 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3990: 014e956c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3991: 014e4d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ - 3992: 00964d90 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ + 3992: 00964b50 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3993: 01440ba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_uw │ │ │ │ 3994: 014f549c 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ - 3995: 00850994 196 FUNC GLOBAL DEFAULT 12 helper_neon_unzip8 │ │ │ │ + 3995: 00850754 196 FUNC GLOBAL DEFAULT 12 helper_neon_unzip8 │ │ │ │ 3996: 00764694 16 FUNC GLOBAL DEFAULT 12 aspeed_board_init_flashes │ │ │ │ 3997: 0151cc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3998: 014e9c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3999: 00932a74 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3999: 00932834 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ 4000: 01434cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullb_scalarw │ │ │ │ - 4001: 009fb3a4 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 4002: 00b8d270 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ - 4003: 00870a54 188 FUNC GLOBAL DEFAULT 12 helper_check_hcr_el2_trap │ │ │ │ + 4001: 009fb164 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 4002: 00b8d030 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 4003: 00870814 188 FUNC GLOBAL DEFAULT 12 helper_check_hcr_el2_trap │ │ │ │ 4004: 00702df8 540 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 4005: 0041e168 132 FUNC GLOBAL DEFAULT 12 gicv3_update │ │ │ │ - 4006: 0082d8e4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ - 4007: 00916f40 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 4008: 00a9c888 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 4006: 0082d6a4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxub │ │ │ │ + 4007: 00916d00 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ + 4008: 00a9c648 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 4009: 014e1b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 4010: 014f0538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ - 4011: 0091b5b8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ - 4012: 0093e488 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ + 4011: 0091b378 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ + 4012: 0093e248 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 4013: 00409214 68 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 4014: 00b15b90 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 4014: 00b15950 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 4015: 004922b4 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ - 4016: 0082d960 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ + 4016: 0082d720 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuh │ │ │ │ 4017: 014f1388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 4018: 014e409c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 4019: 014f0bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 4020: 002be44c 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 4021: 014e964c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 4022: 014e6eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 4023: 013bd364 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ - 4024: 0086ea88 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtod │ │ │ │ + 4024: 0086e848 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtod │ │ │ │ 4025: 0151d236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 4026: 006f6d68 344 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 4027: 00b03e60 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 4027: 00b03c20 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 4028: 002d43f8 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 4029: 0151cc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ - 4030: 0086f5e8 48 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtoh │ │ │ │ + 4030: 0086f3a8 48 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtoh │ │ │ │ 4031: 0151cf4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ - 4032: 0085cef8 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ + 4032: 0085ccb8 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_d │ │ │ │ 4033: 0151d0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_SET_DSTATE │ │ │ │ 4034: 00707058 44 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 4035: 0151c1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 4036: 014e9bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 4037: 014ee770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 4038: 014e3d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 4039: 014e0420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ - 4040: 0085cd70 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ + 4040: 0085cb30 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_h │ │ │ │ 4041: 0151c8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 4042: 00afae84 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ - 4043: 0082d9f8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ + 4042: 00afac44 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 4043: 0082d7b8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxuw │ │ │ │ 4044: 0151d05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 4045: 00b8e508 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 4045: 00b8e2c8 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 4046: 0151d41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 4047: 00796098 812 FUNC GLOBAL DEFAULT 12 aarch64_sync_32_to_64 │ │ │ │ 4048: 014e974c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 4049: 014ef0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 4050: 014147bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 4051: 014dfc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 4052: 014ec5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ - 4053: 0086f0a0 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtos │ │ │ │ + 4053: 0086ee60 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sqtos │ │ │ │ 4054: 014ee320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 4055: 0141a394 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 4056: 0151c042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 4057: 0141a414 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 4058: 014e363c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 4059: 0141a424 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 4060: 014e21ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 4061: 00a25b00 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 4061: 00a258c0 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 4062: 005faf7c 464 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 4063: 0085ce34 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ - 4064: 00918688 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ - 4065: 00ab6ee0 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 4063: 0085cbf4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmin_s │ │ │ │ + 4064: 00918448 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ + 4065: 00ab6ca0 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 4066: 014f498c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 4067: 00ae4a08 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 4068: 0099611c 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 4069: 0083c184 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ - 4070: 00ae5fb4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 4067: 00ae47c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 4068: 00995edc 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 4069: 0083bf44 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sb │ │ │ │ + 4070: 00ae5d74 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 4071: 0060e9e8 188 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 4072: 0151c472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 4073: 008f8cb8 92 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 4073: 008f8a78 92 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 4074: 0151c5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 4075: 0151b732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 4076: 014e1c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 4077: 006a4008 8 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 4078: 01413634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 4079: 009e4954 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 4079: 009e4714 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 4080: 007040dc 448 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 4081: 0151cecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ - 4082: 0083c310 244 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ + 4082: 0083c0d0 244 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_sh │ │ │ │ 4083: 005c68f0 124 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 4084: 0060c158 616 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 4085: 014e4bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 4086: 002d6e2c 108 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ - 4087: 008385f4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ + 4087: 008383b4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsb │ │ │ │ 4088: 014ec8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 4089: 00a86440 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 4089: 00a86200 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 4090: 0151b55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 4091: 014493c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_d │ │ │ │ 4092: 014e6020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 4093: 009e1568 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 4093: 009e1328 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 4094: 0070f158 316 FUNC GLOBAL DEFAULT 12 arm_reset_cpu │ │ │ │ 4095: 014f1cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 4096: 014dcb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 4097: 014e6050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 4098: 00badfec 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 4098: 00baddac 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 4099: 014de738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 4100: 00abb4a4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ - 4101: 00838684 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ + 4100: 00abb264 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 4101: 00838444 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsh │ │ │ │ 4102: 006b31a4 452 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 4103: 00511d6c 268 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ 4104: 014494c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_h │ │ │ │ - 4105: 00b5d7d8 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 4105: 00b5d598 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 4106: 006b5538 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 4107: 014ea54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 4108: 0151b932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 4109: 014e2058 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 4110: 014180f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 4111: 00702ab0 840 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 4112: 00b307c4 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ - 4113: 009738c4 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ + 4112: 00b30584 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 4113: 00973684 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 4114: 014ebb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_EVENT │ │ │ │ - 4115: 00b682fc 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ - 4116: 0089bfbc 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ + 4115: 00b680bc 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 4116: 0089bd7c 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ 4117: 014f0a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 4118: 006a5084 24 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 4119: 0151b488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 4120: 0151b27e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 4121: 01449444 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmin_s │ │ │ │ 4122: 0151d8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 4123: 004dc5b4 24 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 4124: 013bd3cc 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 4125: 0151cb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 4126: 009024a4 204 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ - 4127: 00838714 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ + 4126: 00902264 204 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 4127: 008384d4 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvsw │ │ │ │ 4128: 014e40fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 4129: 0151d244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 4130: 0151bee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 4131: 0052351c 8 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 4132: 002b6140 412 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 4133: 0151b6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 4134: 0151c706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 4135: 00383c0c 236 FUNC GLOBAL DEFAULT 12 cxl_component_register_block_init │ │ │ │ 4136: 014f11e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 4137: 014eb858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ 4138: 01442460 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_d │ │ │ │ - 4139: 008bda54 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ + 4139: 008bd814 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 4140: 0061ed10 196 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 4141: 0151cdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 4142: 0151d1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 4143: 013bc288 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 4144: 00b7359c 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 4144: 00b7335c 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 4145: 01442568 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnump_h │ │ │ │ 4146: 014ef018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ - 4147: 00862d1c 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ + 4147: 00862adc 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_b │ │ │ │ 4148: 014f8d90 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ - 4149: 0086fe00 684 FUNC GLOBAL DEFAULT 12 helper_recpe_f64 │ │ │ │ + 4149: 0086fbc0 684 FUNC GLOBAL DEFAULT 12 helper_recpe_f64 │ │ │ │ 4150: 0028a780 272 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ - 4151: 00863044 352 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ + 4151: 00862e04 352 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_d │ │ │ │ 4152: 0151bad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ 4153: 014404ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_wb_ud │ │ │ │ - 4154: 00b8d9f0 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 4154: 00b8d7b0 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 4155: 014eb528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 4156: 014168bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ - 4157: 00912c2c 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ - 4158: 00862e28 272 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ + 4157: 009129ec 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ + 4158: 00862be8 272 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_h │ │ │ │ 4159: 004908a0 308 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 4160: 01445e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_b │ │ │ │ 4161: 014ee060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 4162: 0151ce70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 4163: 002cae1c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 4164: 01445c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_d │ │ │ │ 4165: 014ea71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ @@ -4173,2424 +4173,2424 @@ │ │ │ │ 4169: 0151cdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 4170: 002d17a0 300 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 4171: 00709940 1076 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 4172: 0151b348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 4173: 01445d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_h │ │ │ │ 4174: 0151d67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ 4175: 014e329c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_EVENT │ │ │ │ - 4176: 00b3f9e8 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 4177: 00b981d4 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ - 4178: 00862f38 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ + 4176: 00b3f7a8 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 4177: 00b97f94 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 4178: 00862cf8 268 FUNC GLOBAL DEFAULT 12 helper_gvec_sli_s │ │ │ │ 4179: 0143d1e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovunth │ │ │ │ 4180: 002a902c 5500 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ - 4181: 0083c500 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ + 4181: 0083c2c0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_ub │ │ │ │ 4182: 0143a714 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhb │ │ │ │ 4183: 0151c7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ 4184: 01457dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlldm │ │ │ │ 4185: 0144ebec 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s8 │ │ │ │ - 4186: 00ac2870 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 4186: 00ac2630 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 4187: 014ee730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ - 4188: 0083c620 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ + 4188: 0083c3e0 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnb_uh │ │ │ │ 4189: 01445d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usra_s │ │ │ │ 4190: 0143a690 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhh │ │ │ │ 4191: 014e9e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 4192: 0034822c 944 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ - 4193: 008387a0 136 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ + 4193: 00838560 136 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvub │ │ │ │ 4194: 0151c3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 4195: 00ab3380 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 4195: 00ab3140 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 4196: 002c0a20 8 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ - 4197: 00829010 228 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ + 4197: 00828dd0 228 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_wb_ud │ │ │ │ 4198: 00611f1c 1068 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 4199: 00b89040 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 4199: 00b88e00 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 4200: 014e7780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ - 4201: 00838828 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ + 4201: 008385e8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuh │ │ │ │ 4202: 0151b404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 4203: 0151c82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 4204: 014e47f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 4205: 00289460 64 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 4206: 0151d768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 4207: 014e41bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ 4208: 01425ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat │ │ │ │ 4209: 0143a60c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulhw │ │ │ │ - 4210: 00ad89dc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 4210: 00ad879c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 4211: 006602fc 36 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ - 4212: 00864294 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ + 4212: 00864054 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_b │ │ │ │ 4213: 004d71d8 280 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ - 4214: 008ed0d8 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ + 4214: 008ece98 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 4215: 00492ed0 1668 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ - 4216: 0084f6c4 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u16 │ │ │ │ - 4217: 008644ac 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ + 4216: 0084f484 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u16 │ │ │ │ + 4217: 0086426c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_d │ │ │ │ 4218: 01414738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ - 4219: 00855a0c 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ + 4219: 008557cc 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_b │ │ │ │ 4220: 014eee68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 4221: 006bcc2c 128 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 4222: 00ba4fb0 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 4223: 009b0e14 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ - 4224: 00857994 320 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ + 4222: 00ba4d70 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 4223: 009b0bd4 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 4224: 00857754 320 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_d │ │ │ │ 4225: 0151c87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 4226: 002b9298 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 4227: 0086434c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ - 4228: 00ad3f08 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 4227: 0086410c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_h │ │ │ │ + 4228: 00ad3cc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 4229: 0151b730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 4230: 014e9a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 4231: 014eca08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 4232: 0151b5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 4233: 014e65f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ - 4234: 008388b4 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ - 4235: 0085658c 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ + 4234: 00838674 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxvuw │ │ │ │ + 4235: 0085634c 132 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_h │ │ │ │ 4236: 0151cf30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 4237: 0151b6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 4238: 009eb6c4 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 4239: 00b94ac4 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 4240: 009f8f80 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 4238: 009eb484 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 4239: 00b94884 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 4240: 009f8d40 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 4241: 0151d7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 4242: 0068b030 132 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 4243: 014debe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 4244: 014e82dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 4245: 0048f2f0 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ - 4246: 0091c69c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ + 4246: 0091c45c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 4247: 014f1488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 4248: 0151bfd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ - 4249: 00864404 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ + 4249: 008641c4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sabd_s │ │ │ │ 4250: 014107cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 4251: 0151c2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 4252: 00b3c384 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ - 4253: 008572ec 140 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ + 4252: 00b3c144 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 4253: 008570ac 140 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_s │ │ │ │ 4254: 0151b984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 4255: 0028b8e0 164 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 4256: 014ea11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 4257: 00af30b4 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 4257: 00af2e74 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 4258: 014f3014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 4259: 00b2dfb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 4259: 00b2dd74 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 4260: 014ee100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 4261: 014f3214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 4262: 002df18c 428 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 4263: 014e6c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 4264: 014f4ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 4265: 002cb240 180 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 4266: 00acf0e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 4266: 00aceea0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 4267: 014f2398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 4268: 00b18b94 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 4268: 00b18954 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 4269: 01444fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_b │ │ │ │ 4270: 014ed0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 4271: 01444e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_d │ │ │ │ - 4272: 0086e690 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitod │ │ │ │ + 4272: 0086e450 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitod │ │ │ │ 4273: 014dfe78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4274: 0151bfe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4275: 014e69f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 4276: 01444f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_h │ │ │ │ - 4277: 0086e570 36 FUNC GLOBAL DEFAULT 12 helper_vfp_uitoh │ │ │ │ + 4277: 0086e330 36 FUNC GLOBAL DEFAULT 12 helper_vfp_uitoh │ │ │ │ 4278: 003e9ce0 108 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ - 4279: 00848894 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ - 4280: 00ab2a94 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4279: 00848654 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpleh │ │ │ │ + 4280: 00ab2854 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4281: 0151c97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4282: 00b7b198 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4282: 00b7af58 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4283: 0151bcf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4284: 014f11d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4285: 00b02f9c 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4285: 00b02d5c 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4286: 014eef48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4287: 002caecc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4288: 006e6ea0 12 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4289: 008b6a24 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4289: 008b67e4 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4290: 014ea68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ - 4291: 0090b664 452 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4292: 00acffa0 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4291: 0090b424 452 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ + 4292: 00acfd60 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4293: 014f2560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4294: 00327800 48 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4295: 00b5ae7c 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4296: 00ae8c90 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4297: 009a0440 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4295: 00b5ac3c 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4296: 00ae8a50 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4297: 009a0200 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4298: 01444ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sabd_s │ │ │ │ 4299: 0151c488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ - 4300: 0086e614 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitos │ │ │ │ - 4301: 00848b48 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ + 4300: 0086e3d4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_uitos │ │ │ │ + 4301: 00848908 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmples │ │ │ │ 4302: 014ec9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4303: 0066b110 208 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ 4304: 01512b99 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_c │ │ │ │ - 4305: 0092c898 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4305: 0092c658 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4306: 002b8fb4 372 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4307: 014f4cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4308: 0151c228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ - 4309: 008f1dc4 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ + 4309: 008f1b84 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4310: 0151b298 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4311: 0151bc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4312: 0069bc8c 492 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 4313: 0151b2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 4314: 014e27c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 4315: 0151d568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_DSTATE │ │ │ │ 4316: 0151d712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 4317: 014f17cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4318: 006b34e4 328 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ - 4319: 008f1c98 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ + 4319: 008f1a58 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4320: 0151cf7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 4321: 00b77c4c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 4322: 00b0cb0c 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 4323: 00b83fb8 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ - 4324: 008f2248 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ + 4321: 00b77a0c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4322: 00b0c8cc 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4323: 00b83d78 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4324: 008f2008 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ 4325: 006f344c 320 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4326: 014ddf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4327: 00adb8a0 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4327: 00adb660 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4328: 0151b872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4329: 0151cdb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4330: 0151baee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4331: 013bc7d8 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4332: 0151b2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4333: 0151cbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4334: 0151bba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4335: 0151ccee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ - 4336: 0091c484 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ - 4337: 008f211c 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ + 4336: 0091c244 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ + 4337: 008f1edc 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4338: 0151c832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ - 4339: 008de758 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ + 4339: 008de518 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4340: 007b1380 140 FUNC GLOBAL DEFAULT 12 gen_gvec_sadalp │ │ │ │ 4341: 014e11e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4342: 01410748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4343: 009fffcc 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4344: 00ba7860 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4343: 009ffd8c 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4344: 00ba7620 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4345: 014f3628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4346: 0151b7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_INVALID_PTE_DSTATE │ │ │ │ 4347: 0151b740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ 4348: 014f27cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4349: 014ec6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4350: 00b116a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4350: 00b11460 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4351: 01417834 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ - 4352: 008f21e4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ + 4352: 008f1fa4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4353: 0151b44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4354: 01439484 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsb │ │ │ │ 4355: 00408c9c 88 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4356: 013bc498 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4357: 014e987c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4358: 00ab665c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4358: 00ab641c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4359: 0069d088 424 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4360: 01439400 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsh │ │ │ │ 4361: 014f188c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4362: 002d8e8c 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4363: 00ae5500 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ - 4364: 00b04498 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4363: 00ae52c0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4364: 00b04258 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4365: 014deab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4366: 0151baa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4367: 00aa4764 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4367: 00aa4524 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4368: 014f2a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4369: 014f2b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4370: 009cd20c 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4370: 009ccfcc 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4371: 0151ce1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4372: 0151d854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4373: 0151ba0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4374: 014eada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4375: 014f1528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4376: 0151ce56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4377: 002cb2f4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4378: 00b41c18 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4378: 00b419d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4379: 014f1d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4380: 0151c5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4381: 00aa6b30 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4382: 00abcb88 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ - 4383: 00851530 128 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ + 4381: 00aa68f0 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4382: 00abc948 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4383: 008512f0 128 FUNC GLOBAL DEFAULT 12 helper_rbit │ │ │ │ 4384: 014ecf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ 4385: 0143937c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlsw │ │ │ │ - 4386: 00a9db2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4386: 00a9d8ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4387: 014f313c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4388: 0151c3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4389: 014f02a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4390: 0151c390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4391: 014e5574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4392: 00aa63a8 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4392: 00aa6168 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4393: 01457cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_probe_access │ │ │ │ 4394: 013bcacc 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4395: 005cac40 252 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4396: 0151d43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4397: 0078e020 4 FUNC GLOBAL DEFAULT 12 arm_cp_reset_ignore │ │ │ │ 4398: 005946e8 4 FUNC GLOBAL DEFAULT 12 smbios_build_type_38_table │ │ │ │ - 4399: 00a950f8 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4399: 00a94eb8 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4400: 0151cd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 4401: 00afb270 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4401: 00afb030 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4402: 014eeb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4403: 00ade6a8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4404: 00b05540 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4405: 00d1c7e8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4403: 00ade468 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4404: 00b05300 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4405: 00d1c5a8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4406: 005142cc 216 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4407: 006190bc 1100 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4408: 014f0f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4409: 00ad3554 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4409: 00ad3314 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4410: 014f4464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4411: 00b78c8c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4411: 00b78a4c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4412: 0066aafc 124 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 4413: 00afce4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4413: 00afcc0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4414: 014e56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4415: 01411090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4416: 014e427c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4417: 006a0768 1192 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4418: 00b44f3c 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4418: 00b44cfc 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4419: 014df31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4420: 002cb69c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4421: 006a710c 264 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ 4422: 01436c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmsh │ │ │ │ - 4423: 008b65f8 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4424: 00b748d4 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4423: 008b63b8 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4424: 00b74694 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4425: 014ea77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4426: 00ad24e4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4426: 00ad22a4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4427: 0151c4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4428: 014e53a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ - 4429: 008d8274 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ + 4429: 008d8034 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4430: 014421cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_b │ │ │ │ 4431: 0151c91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4432: 00827630 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ - 4433: 00b28590 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4432: 008273f0 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb │ │ │ │ + 4433: 00b28350 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4434: 0151c872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4435: 014f892c 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4436: 0151d5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4437: 0151ba64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ - 4438: 0085903c 520 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ + 4438: 00858dfc 520 FUNC GLOBAL DEFAULT 12 helper_gvec_fcmlah_idx │ │ │ │ 4439: 00666a8c 456 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4440: 008276b8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ + 4440: 00827478 140 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh │ │ │ │ 4441: 01442148 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_h │ │ │ │ - 4442: 00b9ab3c 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4442: 00b9a8fc 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 4443: 01436bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmss │ │ │ │ 4444: 014e97fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4445: 0151bb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4446: 014e7540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4447: 0151b3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4448: 00322f88 20 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4449: 014f3064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4450: 0037583c 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4451: 014f50a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4452: 014159c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4453: 00b17d90 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4454: 00b6c538 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4453: 00b17b50 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4454: 00b6c2f8 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4455: 0151c05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4456: 0151b7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_BACKLIGHT_DSTATE │ │ │ │ 4457: 014e963c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4458: 0151de20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4459: 00a9cf74 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4459: 00a9cd34 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4460: 006735ac 224 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4461: 014420c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smaxp_s │ │ │ │ 4462: 0067898c 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4463: 014392f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshlub │ │ │ │ 4464: 014e63e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4465: 0151caea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_DSTATE │ │ │ │ 4466: 014e4cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4467: 0151ce66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4468: 00827744 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ - 4469: 00b25e54 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4468: 00827504 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw │ │ │ │ + 4469: 00b25c14 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4470: 014e0b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4471: 014e2868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4472: 00b4a3a4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4473: 00d40520 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4472: 00b4a164 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4473: 00d402e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4474: 014ddbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4475: 014ea66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4476: 01439274 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluh │ │ │ │ 4477: 002d6810 20 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4478: 00b8a0e8 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ - 4479: 0093dbbc 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ + 4478: 00b89ea8 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4479: 0093d97c 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4480: 014dfdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ 4481: 01447554 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_b │ │ │ │ - 4482: 00b8780c 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4482: 00b875cc 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ 4483: 014473c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_d │ │ │ │ - 4484: 00a833c8 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4485: 00934904 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4484: 00a83188 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4485: 009346c4 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4486: 0051a5a8 216 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4487: 00ac15d4 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4488: 00a01610 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4489: 009cdff4 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4487: 00ac1394 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4488: 00a013d0 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4489: 009cddb4 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4490: 0151d1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4491: 00b923dc 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4492: 009ec0c4 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4491: 00b9219c 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4492: 009ebe84 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ 4493: 014474d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_h │ │ │ │ 4494: 00796658 112 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbid │ │ │ │ - 4495: 00b1fbbc 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4496: 00b47468 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4495: 00b1f97c 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4496: 00b47228 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4497: 0031f488 152 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4498: 00b73608 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4498: 00b733c8 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4499: 014f3df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4500: 014391f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshluw │ │ │ │ 4501: 006e0ef8 192 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4502: 00b22e48 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4502: 00b22c08 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4503: 014ef028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4504: 00b16678 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4504: 00b16438 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4505: 0151b2a2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4506: 01513c30 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4507: 00522f98 8 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4508: 0151d92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4509: 014e68b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ - 4510: 00948620 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ + 4510: 009483e0 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4511: 01512b58 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 4512: 008d6b58 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4513: 00b5bb3c 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4512: 008d6918 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 4513: 00b5b8fc 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4514: 014106c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4515: 0144744c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usqadd_s │ │ │ │ 4516: 0151c4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4517: 0151b4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4518: 0151bac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4519: 014f4c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4520: 002c1d90 384 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4521: 00af5024 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4522: 00ba0d7c 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4521: 00af4de4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4522: 00ba0b3c 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4523: 014f3638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4524: 00bae37c 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4524: 00bae13c 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4525: 0144cf0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_b │ │ │ │ 4526: 014e885c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ 4527: 0144cbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_d │ │ │ │ - 4528: 00acf364 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4528: 00acf124 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4529: 014e6f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4530: 014e3d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 4531: 009ec450 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4531: 009ec210 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4532: 00652c18 64 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4533: 00665664 212 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4534: 00b9d848 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ - 4535: 00973858 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ + 4534: 00b9d608 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4535: 00973618 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4536: 0144ce04 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_h │ │ │ │ 4537: 0151c812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4538: 006786c0 32 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4539: 0151b798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_DSTATE │ │ │ │ - 4540: 0085a02c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ + 4540: 00859dec 184 FUNC GLOBAL DEFAULT 12 helper_gvec_tosizs │ │ │ │ 4541: 0151c454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4542: 0151b45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4543: 0151c918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4544: 002cf424 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ - 4545: 0086cd40 56 FUNC GLOBAL DEFAULT 12 helper_uhadd16 │ │ │ │ + 4545: 0086cb00 56 FUNC GLOBAL DEFAULT 12 helper_uhadd16 │ │ │ │ 4546: 013bcbd0 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4547: 005bcd2c 60 FUNC GLOBAL DEFAULT 12 tpm_tis_read_data │ │ │ │ 4548: 014f2530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4549: 0151d492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4550: 0151d8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4551: 009f9348 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4551: 009f9108 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4552: 014e6130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4553: 00852938 2372 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ - 4554: 00b34080 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4553: 008526f8 2372 FUNC GLOBAL DEFAULT 12 helper_access_check_cp_reg │ │ │ │ + 4554: 00b33e40 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4555: 014ee4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ - 4556: 0085e598 284 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ + 4556: 0085e358 284 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_d │ │ │ │ 4557: 0144ccfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlah_s │ │ │ │ 4558: 014dcb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4559: 002cb760 196 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4560: 00930098 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4560: 0092fe58 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4561: 014ee090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ 4562: 014e1e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4563: 0085e3cc 228 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ - 4564: 009ef208 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4563: 0085e18c 228 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_h │ │ │ │ + 4564: 009eefc8 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4565: 0151c362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4566: 0151cca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4567: 00a04984 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4568: 00b28648 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4567: 00a04744 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4568: 00b28408 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4569: 01443da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_h │ │ │ │ 4570: 014f38f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 4571: 00859c94 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ + 4571: 00859a54 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_d │ │ │ │ 4572: 014f281c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 4573: 00859a6c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ - 4574: 00acf1f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4575: 00adf360 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4576: 00b746c4 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ - 4577: 0085e4b0 232 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ + 4573: 0085982c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_h │ │ │ │ + 4574: 00acefb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4575: 00adf120 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4576: 00b74484 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4577: 0085e270 232 FUNC GLOBAL DEFAULT 12 helper_gvec_mul_idx_s │ │ │ │ 4578: 0070c024 636 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4579: 007b0234 144 FUNC GLOBAL DEFAULT 12 gen_neon_sqrshl │ │ │ │ 4580: 014ee0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 4581: 0145659c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitod │ │ │ │ 4582: 01443d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlsh_idx_s │ │ │ │ 4583: 014e2958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4584: 0151bffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4585: 00aee074 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4586: 009f949c 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4585: 00aede34 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4586: 009f925c 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4587: 014566a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitoh │ │ │ │ 4588: 0144be8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosizs │ │ │ │ 4589: 006b6244 40 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ - 4590: 009742c8 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ - 4591: 00859b24 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ + 4590: 00974088 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ + 4591: 008598e4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_s │ │ │ │ 4592: 00524730 284 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ - 4593: 009224b8 316 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4593: 00922278 316 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4594: 0061ecf0 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4595: 00dcd170 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4595: 00dccf30 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4596: 007b00a4 112 FUNC GLOBAL DEFAULT 12 gen_gvec_urshl │ │ │ │ - 4597: 0086cc3c 132 FUNC GLOBAL DEFAULT 12 helper_shsub8 │ │ │ │ + 4597: 0086c9fc 132 FUNC GLOBAL DEFAULT 12 helper_shsub8 │ │ │ │ 4598: 0151b9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4599: 0031c1bc 328 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4600: 0151d210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ - 4601: 008e2b4c 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ - 4602: 008e3b94 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ + 4601: 008e290c 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ + 4602: 008e3954 528 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4603: 014e6320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4604: 014dd550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4605: 00a82f60 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4605: 00a82d20 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4606: 014e35ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4607: 00a83174 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4607: 00a82f34 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4608: 007afa80 124 FUNC GLOBAL DEFAULT 12 gen_gvec_urshr │ │ │ │ 4609: 014e6440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4610: 014df7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_RESET_EXIT_EVENT │ │ │ │ 4611: 01456620 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sitos │ │ │ │ 4612: 0151c250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4613: 014e18e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4614: 0151c7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4615: 014dd930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4616: 00b88a50 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4616: 00b88810 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4617: 014ef5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA955X_GPIO_STATUS_EVENT │ │ │ │ 4618: 0151d880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4619: 00667444 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4620: 0151be7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4621: 0151b444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4622: 00b8d08c 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4623: 009ebb0c 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4624: 00b264b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4622: 00b8ce4c 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4623: 009eb8cc 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4624: 00b26274 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4625: 014ddf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4626: 008d6630 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4626: 008d63f0 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4627: 0151be66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4628: 0151cc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4629: 014e51b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4630: 00a94e08 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4630: 00a94bc8 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4631: 0151cf80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4632: 0151b6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4633: 014f3d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4634: 0068be18 120 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4635: 0150a974 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4636: 00b53cc0 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4637: 00af25fc 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ - 4638: 009741a0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ - 4639: 009486a8 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ + 4636: 00b53a80 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4637: 00af23bc 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4638: 00973f60 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ + 4639: 00948468 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4640: 014e2928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4641: 014e41ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4642: 0151d8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4643: 0151c37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4644: 00a819dc 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4644: 00a8179c 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4645: 014e15b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4646: 00a336c0 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4646: 00a33480 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4647: 01418074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4648: 01513cc0 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4649: 014f3a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4650: 0151c3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4651: 014e3f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4652: 0151cb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4653: 014f4644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4654: 01425e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssat16 │ │ │ │ 4655: 0151c05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4656: 00aa4090 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4656: 00aa3e50 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4657: 014dd0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4658: 014e28b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 4659: 00b81f18 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4659: 00b81cd8 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4660: 014e997c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4661: 014ddd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4662: 00ad74bc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4662: 00ad727c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4663: 014e76d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4664: 014e4934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4665: 00dcd1b4 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 4666: 00aa481c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4665: 00dccf74 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4666: 00aa45dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4667: 014f2c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4668: 009ba2f8 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4668: 009ba0b8 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4669: 014f3188 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4670: 008b7210 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4670: 008b6fd0 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4671: 0151b642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 4672: 00b38778 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4672: 00b38538 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4673: 005217d4 292 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4674: 014f5260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4675: 00af49b8 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4675: 00af4778 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4676: 007076c4 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_write │ │ │ │ - 4677: 00b5f7a8 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ - 4678: 00ab7240 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4679: 009848f4 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4680: 00b3dcb8 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ - 4681: 0091752c 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ + 4677: 00b5f568 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4678: 00ab7000 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4679: 009846b4 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4680: 00b3da78 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4681: 009172ec 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4682: 0151cce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4683: 014e1fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_READ_EVENT │ │ │ │ - 4684: 00917ab0 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ + 4684: 00917870 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ 4685: 01416940 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4686: 014e9a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4687: 014e2508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4688: 0151b718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ 4689: 0151de98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 4690: 002bbdfc 252 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ - 4691: 0095eb84 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ + 4691: 0095e944 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 4692: 014e66b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 4693: 007b0114 144 FUNC GLOBAL DEFAULT 12 gen_neon_sqshl │ │ │ │ 4694: 01436724 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0h │ │ │ │ - 4695: 00868340 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ + 4695: 00868100 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_ds │ │ │ │ 4696: 0151b36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 4697: 0151bee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ - 4698: 00868400 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ + 4698: 008681c0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_du │ │ │ │ 4699: 014dd270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 4700: 01392ba0 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4701: 0151d212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4702: 014e881c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4703: 0151c5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4704: 0151c54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4705: 014efe38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4706: 00b40668 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4706: 00b40428 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4707: 014ee300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4708: 014188b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4709: 006a7214 108 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 4710: 014366a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla0s │ │ │ │ 4711: 0151c724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4712: 014eebc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4713: 014f3168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4714: 0048e778 432 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4715: 0151d238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4716: 014e7fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4717: 00431f0c 372 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4718: 00b6ba0c 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4718: 00b6b7cc 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4719: 012f2214 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_no_migration_shift_bug │ │ │ │ 4720: 0151d258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4721: 00ae2040 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4721: 00ae1e00 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4722: 0151bc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4723: 0151b3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ - 4724: 00857e80 212 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_b │ │ │ │ + 4724: 00857c40 212 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_b │ │ │ │ 4725: 0151cf9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 4726: 00ac39fc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 4727: 0098afdc 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ - 4728: 008e2264 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ + 4726: 00ac37bc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4727: 0098ad9c 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4728: 008e2024 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4729: 0151bee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4730: 002c6a2c 36 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ - 4731: 0085811c 228 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_h │ │ │ │ + 4731: 00857edc 228 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_h │ │ │ │ 4732: 014eee48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ - 4733: 009643b8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ + 4733: 00964178 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4734: 0067368c 200 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4735: 014f8668 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4736: 0151d044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4737: 0151d906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4738: 0151c692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4739: 014f1f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4740: 00b6a0f8 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4741: 00a8bba0 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4740: 00b69eb8 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4741: 00a8b960 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4742: 014f4414 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4743: 0151d254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4744: 0151d486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4745: 01431948 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sb │ │ │ │ 4746: 01424158 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4747: 0151bcd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4748: 01428234 132 OBJECT GLOBAL DEFAULT 24 helper_info_sdiv │ │ │ │ 4749: 0151c446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4750: 014ec6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 4751: 014e4bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 4752: 014318c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sh │ │ │ │ 4753: 014dd7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ - 4754: 0091b074 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ + 4754: 0091ae34 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4755: 0031b410 388 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4756: 01430e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsb │ │ │ │ 4757: 014e804c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4758: 014ed208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4759: 014eb0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RESET_EVENT │ │ │ │ 4760: 002d3184 68 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4761: 002d59a4 184 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4762: 00b19064 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4763: 00b4a690 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4762: 00b18e24 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4763: 00b4a450 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4764: 014e1534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4765: 014f192c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ 4766: 0151b794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RECORD_EVENT_DSTATE │ │ │ │ - 4767: 00b356f4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4767: 00b354b4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 4768: 0142d328 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalarh │ │ │ │ - 4769: 00aed898 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4769: 00aed658 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4770: 0142ba68 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_read │ │ │ │ - 4771: 0095951c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ + 4771: 009592dc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4772: 0151beee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ 4773: 014539c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_rpres_f32 │ │ │ │ - 4774: 00ba7188 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4774: 00ba6f48 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4775: 01430df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbsh │ │ │ │ 4776: 014e996c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4777: 0151d016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4778: 009f3784 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4778: 009f3544 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4779: 0031c32c 36 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ - 4780: 00919860 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ + 4780: 00919620 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ 4781: 00711eb8 88 FUNC GLOBAL DEFAULT 12 arm_stage1_mmu_idx │ │ │ │ - 4782: 009e173c 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4782: 009e14fc 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4783: 002a2814 572 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4784: 0151d7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4785: 0031af84 236 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4786: 014ea47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4787: 00aa53f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4787: 00aa51b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4788: 0151d3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4789: 0151b476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4790: 01431840 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_sw │ │ │ │ 4791: 0142d2a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgt_scalars │ │ │ │ - 4792: 008e1a80 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ + 4792: 008e1840 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4793: 014f4494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4794: 009d162c 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4794: 009d13ec 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4795: 002dc310 372 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ - 4796: 0091f850 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4797: 00ade424 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4796: 0091f610 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ + 4797: 00ade1e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4798: 014ebb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_EVENT │ │ │ │ - 4799: 008684c0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ + 4799: 00868280 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fs │ │ │ │ 4800: 006f3798 96 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4801: 014ed3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 4802: 00868580 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ + 4802: 00868340 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_fu │ │ │ │ 4803: 006c7e20 104 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4804: 002dd924 596 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4805: 006d8004 348 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4806: 00b27af8 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4807: 00b97e7c 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4806: 00b278b8 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4807: 00b97c3c 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4808: 014f0918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4809: 002c83a8 144 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4810: 00490e24 4812 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4811: 00a05608 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4812: 009be008 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4813: 00b51dd8 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4811: 00a053c8 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4812: 009bddc8 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4813: 00b51b98 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ 4814: 007afd14 480 FUNC GLOBAL DEFAULT 12 gen_gvec_sli │ │ │ │ - 4815: 00b1b870 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4815: 00b1b630 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4816: 002abc54 552 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4817: 014e5394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4818: 00678168 292 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4819: 002eaad4 448 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4820: 0151d4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4821: 00920d48 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4821: 00920b08 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4822: 013ba438 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4823: 014efd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4824: 00704518 24 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4825: 014e5114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4826: 009fa204 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4826: 009f9fc4 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4827: 014f1d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4828: 00b26624 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4829: 00aed344 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4828: 00b263e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4829: 00aed104 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4830: 014ec928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4831: 0040daf0 100 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4832: 0032c744 248 FUNC GLOBAL DEFAULT 12 nvdimm_init_acpi_state │ │ │ │ 4833: 0065ab90 12 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4834: 0093305c 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4834: 00932e1c 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4835: 0144d95c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h2 │ │ │ │ 4836: 0151d818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4837: 00b39058 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4837: 00b38e18 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4838: 014dd850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4839: 00930f28 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4839: 00930ce8 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4840: 007044e0 56 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ - 4841: 00946010 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ + 4841: 00945dd0 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4842: 014e50f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4843: 003262ec 44 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4844: 00aa47c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ - 4845: 0081c804 424 FUNC GLOBAL DEFAULT 12 arm_rebuild_hflags │ │ │ │ + 4844: 00aa4580 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4845: 0081c5c4 424 FUNC GLOBAL DEFAULT 12 arm_rebuild_hflags │ │ │ │ 4846: 0151cfe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4847: 014f0708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4848: 002d7b58 204 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4849: 014e6f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4850: 00aa287c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4851: 00b33240 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4850: 00aa263c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4851: 00b33000 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4852: 00764fa4 272 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map_unimplemented │ │ │ │ 4853: 0151d614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4854: 0151c502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4855: 014f3488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4856: 0141562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4857: 002a24fc 8 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ - 4858: 0087024c 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_rpres_f32 │ │ │ │ - 4859: 0091ad98 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ + 4858: 0087000c 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_rpres_f32 │ │ │ │ + 4859: 0091ab58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4860: 014317bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_ub │ │ │ │ 4861: 014e1aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4862: 00acf3c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4862: 00acf180 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4863: 014187ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4864: 014e9f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4865: 01431738 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uh │ │ │ │ 4866: 0036974c 196 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4867: 014dea00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4868: 014178b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ - 4869: 008f2180 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ + 4869: 008f1f40 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4870: 01430d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbub │ │ │ │ 4871: 005c5d80 152 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4872: 00af14c8 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4872: 00af1288 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4873: 014e3a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4874: 0151bfbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4875: 00a7fc40 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4876: 00b76348 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4875: 00a7fa00 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4876: 00b76108 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4877: 01430ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshllbuh │ │ │ │ 4878: 0151b942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4879: 014eea78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4880: 002b4920 348 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4881: 014dc858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4882: 006c6260 440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4883: 012ee1ac 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4884: 0151ba78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4885: 0151bf2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4886: 00acf478 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4886: 00acf238 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4887: 014e819c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4888: 00b0c680 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4889: 00af2e8c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4888: 00b0c440 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4889: 00af2c4c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4890: 014316b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshli_uw │ │ │ │ 4891: 014e26e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4892: 0143af54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsb │ │ │ │ 4893: 0065a4f8 704 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4894: 006b63c0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4895: 014dc878 64 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4896: 002c6b48 40 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4897: 013bcc34 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4898: 0151d56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTPOFF_WRITE_DSTATE │ │ │ │ - 4899: 00868640 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ + 4899: 00868400 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hs │ │ │ │ 4900: 0038a0ac 188 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_delete_front │ │ │ │ 4901: 0151d18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ - 4902: 00868700 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ + 4902: 008684c0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rz_hu │ │ │ │ 4903: 0143aed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsh │ │ │ │ 4904: 014dca68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4905: 00920ef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4905: 00920cb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4906: 0151d2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4907: 014ef118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4908: 0061850c 108 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4909: 014e0964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4910: 00af1a18 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4910: 00af17d8 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4911: 0048f218 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4912: 014e6c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4913: 0151b69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ - 4914: 00956948 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ + 4914: 00956708 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4915: 0151b332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4916: 00b6d3e8 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4916: 00b6d1a8 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4917: 014ddfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4918: 00aa6268 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4919: 00ab7a10 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4918: 00aa6028 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4919: 00ab77d0 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4920: 014eda48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4921: 009b76e4 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4921: 009b74a4 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4922: 0143ae4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbsw │ │ │ │ 4923: 0151b756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_EVENT_DSTATE │ │ │ │ - 4924: 0095c448 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4925: 00b289ac 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4926: 009c295c 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4927: 009f9a4c 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4928: 00b96f2c 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4929: 00aaaf30 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4924: 0095c208 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ + 4925: 00b2876c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4926: 009c271c 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4927: 009f980c 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4928: 00b96cec 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4929: 00aaacf0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4930: 01436934 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180h │ │ │ │ 4931: 0151ca2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4932: 014eafa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_READ_EVENT │ │ │ │ 4933: 002896a8 288 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ 4934: 01426554 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub16 │ │ │ │ - 4935: 00b49eec 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4935: 00b49cac 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4936: 014e9bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ 4937: 0041ba98 84 FUNC GLOBAL DEFAULT 12 gic_class_name │ │ │ │ - 4938: 00975728 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4939: 00ac4264 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4940: 008b6580 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4938: 009754e8 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4939: 00ac4024 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4940: 008b6340 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4941: 014368b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul180s │ │ │ │ 4942: 005197c0 20 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4943: 0151b40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4944: 003811c0 232 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4945: 014f4fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4946: 00a01674 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4946: 00a01434 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4947: 0151b418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ 4948: 01449024 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_h │ │ │ │ - 4949: 00cfb57c 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4950: 00b06cc8 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4951: 00b28218 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4949: 00cfb33c 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4950: 00b06a88 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4951: 00b27fd8 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 4952: 014e354c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4953: 00b2ea90 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4953: 00b2e850 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4954: 014e08e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4955: 0151be1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4956: 0066c590 572 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4957: 00850620 60 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f32 │ │ │ │ - 4958: 00b55768 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4957: 008503e0 60 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f32 │ │ │ │ + 4958: 00b55528 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4959: 0053a9f4 160 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4960: 00b49fac 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4961: 00b7ef08 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4962: 0097ac1c 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4960: 00b49d6c 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4961: 00b7ecc8 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4962: 0097a9dc 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4963: 01448fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_recps_nf_s │ │ │ │ 4964: 00337ea0 140 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4965: 0066b958 104 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4966: 0151b346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4967: 0151bf90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4968: 006b99d8 212 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4969: 0068b018 16 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4970: 00b014a8 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4970: 00b01268 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4971: 0151d5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4972: 0151ce52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4973: 0057bc78 308 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4974: 014f8938 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4975: 014f0a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4976: 0143adc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbub │ │ │ │ 4977: 014ecd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4978: 014eb878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4979: 0066f43c 188 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4980: 014e0480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 4981: 00428d98 96 FUNC GLOBAL DEFAULT 12 gicv3_redist_vinvall │ │ │ │ - 4982: 00b3a568 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4982: 00b3a328 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4983: 0069bb6c 16 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4984: 014dde4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4985: 0143ad44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuh │ │ │ │ 4986: 0151ce6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4987: 0151b95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4988: 014df99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_ERROR_EVENT │ │ │ │ 4989: 0151bb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4990: 014e55c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4991: 014f2160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4992: 009d09a0 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4993: 00b1a894 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4992: 009d0760 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4993: 00b1a654 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4994: 002892cc 44 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4995: 014e1984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4996: 0151bbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4997: 00b85f2c 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ - 4998: 00a9d52c 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4997: 00b85cec 84 FUNC GLOBAL DEFAULT 12 crc_ccitt │ │ │ │ + 4998: 00a9d2ec 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4999: 014df3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 5000: 0151bd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 5001: 00a19ce4 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 5001: 00a19aa4 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 5002: 005cd0c8 200 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 5003: 0151c2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ 5004: 01440468 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_wb_uw │ │ │ │ 5005: 0142cf08 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalarh │ │ │ │ - 5006: 00ac3370 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 5006: 00ac3130 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 5007: 0151c0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 5008: 00b9a648 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 5008: 00b9a408 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 5009: 0143acc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmullbuw │ │ │ │ 5010: 014e01d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 5011: 009ff5e0 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 5011: 009ff3a0 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 5012: 00320f4c 244 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 5013: 0151c4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 5014: 0051e3c0 268 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ 5015: 0041f37c 3028 FUNC GLOBAL DEFAULT 12 gicv3_dist_write │ │ │ │ - 5016: 00b635f4 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 5017: 009b9a38 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ - 5018: 00917e38 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ + 5016: 00b633b4 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 5017: 009b97f8 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 5018: 00917bf8 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ 5019: 014e6660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 5020: 014eb130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_EVENT │ │ │ │ 5021: 014e4e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 5022: 006842fc 128 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 5023: 0142ce84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmul_scalars │ │ │ │ 5024: 0151cda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 5025: 014ee410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 5026: 014e7270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 5027: 00b83064 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 5027: 00b82e24 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 5028: 0151c604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 5029: 0151cc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 5030: 00b5dcf4 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 5030: 00b5dab4 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 5031: 00325fac 628 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 5032: 0151c56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 5033: 002a1c78 92 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 5034: 0151bda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 5035: 0150a020 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 5036: 006f96e8 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_acked_features │ │ │ │ 5037: 002cf698 232 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 5038: 014f8160 16 OBJECT GLOBAL DEFAULT 25 smbios_have_fields_bitmap │ │ │ │ 5039: 0151ba4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 5040: 009fa2fc 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 5041: 00847dd4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ - 5042: 00a7fe18 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 5043: 00a9cba4 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ - 5044: 008d82cc 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ - 5045: 00916cb0 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ + 5040: 009fa0bc 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 5041: 00847b94 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplth │ │ │ │ + 5042: 00a7fbd8 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 5043: 00a9c964 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 5044: 008d808c 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ + 5045: 00916a70 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 5046: 014eab80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 5047: 0151d164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 5048: 00673efc 192 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 5049: 0151c142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 5050: 0151d080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 5051: 0061386c 16 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ - 5052: 0095ad88 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 5053: 00ade310 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 5054: 00b5dee8 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 5052: 0095ab48 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ + 5053: 00ade0d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 5054: 00b5dca8 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 5055: 014e873c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 5056: 014e0944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 5057: 01425d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshll │ │ │ │ - 5058: 00848088 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ + 5058: 00847e48 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplts │ │ │ │ 5059: 0151d0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_DSTATE │ │ │ │ - 5060: 009edebc 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 5060: 009edc7c 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 5061: 014e49d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 5062: 0151c7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 5063: 00aec990 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 5063: 00aec750 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 5064: 007afafc 44 FUNC GLOBAL DEFAULT 12 gen_gvec_ursra │ │ │ │ 5065: 014d71a4 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 5066: 00884568 1600 FUNC GLOBAL DEFAULT 12 gicv3_init_cpuif │ │ │ │ - 5067: 0083f620 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ - 5068: 009f9678 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 5069: 009c15c4 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 5066: 00884328 1600 FUNC GLOBAL DEFAULT 12 gicv3_init_cpuif │ │ │ │ + 5067: 0083f3e0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneb │ │ │ │ + 5068: 009f9438 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 5069: 009c1384 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 5070: 0151b902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ - 5071: 0083f6b0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ + 5071: 0083f470 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpneh │ │ │ │ 5072: 0151b97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 5073: 00380e90 108 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 5074: 002f4e88 344 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 5075: 0098d7c8 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 5075: 0098d588 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 5076: 002d9778 40 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ 5077: 005932e4 36 FUNC GLOBAL DEFAULT 12 smbios_set_cpuid │ │ │ │ - 5078: 00ae1924 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 5078: 00ae16e4 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 5079: 0151c2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 5080: 0151b63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 5081: 009c0a58 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 5081: 009c0818 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 5082: 0053ca00 708 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 5083: 00569314 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 5084: 0151b544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 5085: 006b60f8 36 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 5086: 014e6990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 5087: 00aece3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 5087: 00aecbfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 5088: 014e39bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 5089: 0151c378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 5090: 014dd1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 5091: 0099f088 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 5091: 0099ee48 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 5092: 0143b26c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsb │ │ │ │ 5093: 014eb718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 5094: 007afb28 492 FUNC GLOBAL DEFAULT 12 gen_gvec_sri │ │ │ │ 5095: 014e9c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 5096: 0083f740 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ - 5097: 00aecc14 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ - 5098: 008f634c 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ + 5096: 0083f500 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpnew │ │ │ │ + 5097: 00aec9d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 5098: 008f610c 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 5099: 0151c7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 5100: 00a32b24 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ - 5101: 00972bb4 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ + 5100: 00a328e4 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 5101: 00972974 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 5102: 0070e2d8 588 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf32_note │ │ │ │ 5103: 0143b1e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsh │ │ │ │ 5104: 0151ce96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 5105: 00b24194 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 5105: 00b23f54 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 5106: 014e839c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ - 5107: 008e2348 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ + 5107: 008e2108 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 5108: 0151c096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 5109: 014ed228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 5110: 0151b2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 5111: 0151c13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 5112: 014dfabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ASID_VMID_EVENT │ │ │ │ 5113: 014dd890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ - 5114: 008506bc 84 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f64 │ │ │ │ - 5115: 0083d30c 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ + 5114: 0085047c 84 FUNC GLOBAL DEFAULT 12 helper_neon_acgt_f64 │ │ │ │ + 5115: 0083d0cc 256 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbb │ │ │ │ 5116: 014eb7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_READ_EVENT │ │ │ │ 5117: 014e3bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 5118: 0151d3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 5119: 0151bd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 5120: 006d9968 224 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 5121: 00514578 480 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 5122: 014ea08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 5123: 0151c1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 5124: 006d966c 372 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ 5125: 0143b164 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubsw │ │ │ │ - 5126: 0083d514 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ - 5127: 0092c148 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 5126: 0083d2d4 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunbh │ │ │ │ + 5127: 0092bf08 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 5128: 014f0088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 5129: 00b8b274 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ - 5130: 00970e6c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 5131: 00b184c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 5129: 00b8b034 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 5130: 00970c2c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ + 5131: 00b18280 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 5132: 014e9d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 5133: 0151b9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 5134: 014e2d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 5135: 014df37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 5136: 0057b7b8 204 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 5137: 01441d28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_b │ │ │ │ 5138: 0151c396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 5139: 0051441c 188 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 5140: 0141838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ 5141: 003e2668 16 FUNC GLOBAL DEFAULT 12 omap_gpio_set_clk │ │ │ │ - 5142: 00b28700 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 5142: 00b284c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ 5143: 01441ca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_h │ │ │ │ - 5144: 00b949cc 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 5145: 007d301c 264 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ - 5146: 0087b140 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 5144: 00b9478c 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 5145: 007d2e8c 264 FUNC GLOBAL DEFAULT 12 read_neon_element32 │ │ │ │ + 5146: 0087af00 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 5147: 014de1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 5148: 0151d2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 5149: 014e417c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 5150: 00a7e340 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 5151: 009356f4 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 5152: 00aa4d24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 5150: 00a7e100 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 5151: 009354b4 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 5152: 00aa4ae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 5153: 0068e468 380 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 5154: 00b935b8 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 5154: 00b93378 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 5155: 013bd1a4 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 5156: 0151d72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 5157: 0151c1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 5158: 0151b936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ 5159: 00716e4c 84 FUNC GLOBAL DEFAULT 12 arm_is_psci_call │ │ │ │ - 5160: 00a280ac 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 5160: 00a27e6c 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 5161: 00705778 272 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 5162: 0151d3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 5163: 0151cd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 5164: 002c1f18 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ - 5165: 0082c02c 184 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ + 5165: 0082bdec 184 FUNC GLOBAL DEFAULT 12 helper_mve_veor │ │ │ │ 5166: 00deca40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 5167: 00ab631c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 5167: 00ab60dc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 5168: 01441c20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uminp_s │ │ │ │ 5169: 014ef108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 5170: 0151d83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 5171: 014e2818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 5172: 014112a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 5173: 014e973c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ - 5174: 0086a4a8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ + 5174: 0086a268 192 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_b │ │ │ │ 5175: 0151d2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 5176: 0151d052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 5177: 009c327c 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 5178: 00b1e398 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ - 5179: 00919698 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 5180: 00aa94d4 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ - 5181: 0086a6f4 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ + 5177: 009c303c 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 5178: 00b1e158 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 5179: 00919458 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ + 5180: 00aa9294 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 5181: 0086a4b4 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_d │ │ │ │ 5182: 0151de42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 5183: 0048caa4 1264 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 5184: 0048d980 280 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 5185: 014f2cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 5186: 008bdcb8 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ + 5186: 008bda78 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 5187: 0151b224 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 5188: 00981bc8 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 5189: 00dcd188 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 5188: 00981988 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 5189: 00dccf48 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 5190: 00679230 32 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 5191: 0151d4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 5192: 014e5864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ - 5193: 0086a568 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ + 5193: 0086a328 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_h │ │ │ │ 5194: 002f654c 60 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 5195: 00ad2c9c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 5195: 00ad2a5c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 5196: 0151d528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 5197: 0097d124 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 5197: 0097cee4 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 5198: 014ebf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ - 5199: 0091ffdc 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 5200: 00b695a0 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 5199: 0091fd9c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ + 5200: 00b69360 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 5201: 0151b6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 5202: 014f1d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 5203: 00b41994 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 5203: 00b41754 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ 5204: 0143b0e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubub │ │ │ │ - 5205: 00b263fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 5205: 00b261bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 5206: 01417cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 5207: 0098851c 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ - 5208: 0086a62c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ + 5207: 009882dc 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 5208: 0086a3ec 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sclamp_s │ │ │ │ 5209: 0143b05c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuh │ │ │ │ 5210: 014e5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 5211: 014eda58 696 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 5212: 014eeea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 5213: 00db04f0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 5213: 00db02b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 5214: 014e950c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 5215: 014efe18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 5216: 00356e80 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q01jvq │ │ │ │ 5217: 014e7fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 5218: 0151cffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ 5219: 014ef4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_WRITE_EVENT │ │ │ │ - 5220: 00b1e0f4 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 5220: 00b1deb4 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 5221: 003e9384 136 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 5222: 002d4e14 1656 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 5223: 0151c60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 5224: 00b8da8c 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 5224: 00b8d84c 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 5225: 0151ce3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 5226: 014ee590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ATTACH_DEVICE_EVENT │ │ │ │ 5227: 013bd454 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 5228: 003846b4 264 FUNC GLOBAL DEFAULT 12 cxl_interleave_granularity_enc │ │ │ │ 5229: 0151bff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 5230: 014f1e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 5231: 0151b71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 5232: 014ddedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 5233: 0151bf2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 5234: 0151d306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 5235: 013bd1f4 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ 5236: 00389f94 52 FUNC GLOBAL DEFAULT 12 cxl_remove_extent_from_extent_list │ │ │ │ - 5237: 00abae5c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 5238: 00931a98 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 5237: 00abac1c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 5238: 00931858 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 5239: 0151b4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 5240: 014e955c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 5241: 0151be3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 5242: 00aef1ec 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 5242: 00aeefac 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 5243: 0143afd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubuw │ │ │ │ 5244: 014ea56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 5245: 00418d40 2032 FUNC GLOBAL DEFAULT 12 gic_acknowledge_irq │ │ │ │ 5246: 014e37bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 5247: 0144e958 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s16 │ │ │ │ 5248: 00328358 356 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 5249: 014eb4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 5250: 00cfbd5c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 5251: 008b9538 2024 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 5252: 00af8cec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ - 5253: 008e3714 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 5254: 00aa3db0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 5250: 00cfbb1c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 5251: 008b92f8 2024 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 5252: 00af8aac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 5253: 008e34d4 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ + 5254: 00aa3b70 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 5255: 0151b59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 5256: 008b60ac 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 5256: 008b5e6c 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 5257: 00645f80 424 FUNC GLOBAL DEFAULT 12 select_tt │ │ │ │ 5258: 0151b690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 5259: 002897c8 68 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 5260: 014e1944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 5261: 0099d21c 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 5261: 0099cfdc 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 5262: 004db998 8 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 5263: 00b19960 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 5263: 00b19720 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 5264: 014ebf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 5265: 014e6370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 5266: 0151cb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 5267: 0151b2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 5268: 008d6c98 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 5268: 008d6a58 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 5269: 0151b8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 5270: 008b6cb8 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 5270: 008b6a78 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 5271: 0066a420 16 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 5272: 0151c5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 5273: 009fa640 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 5273: 009fa400 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 5274: 014e0834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 5275: 0151b29e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 5276: 008b6df8 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 5277: 00adbb20 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 5276: 008b6bb8 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 5277: 00adb8e0 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 5278: 014df29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 5279: 00b335d0 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 5279: 00b33390 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 5280: 005d7cb0 932 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 5281: 0151bd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 5282: 0151c60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 5283: 00321844 180 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 5284: 014e33fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 5285: 014e0a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 5286: 014df47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 5287: 00aa4148 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 5288: 00a01394 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 5287: 00aa3f08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 5288: 00a01154 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 5289: 0151c394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 5290: 01414ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 5291: 0032c93c 6308 FUNC GLOBAL DEFAULT 12 nvdimm_build_acpi │ │ │ │ 5292: 0151b95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 5293: 00aa2f50 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 5294: 00dcd1f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 5295: 00ae00b0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 5293: 00aa2d10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 5294: 00dccfb0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 5295: 00adfe70 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 5296: 0151c064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 5297: 014e0c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ - 5298: 008f5034 772 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ - 5299: 00962f40 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ + 5298: 008f4df4 772 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ + 5299: 00962d00 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 5300: 007195fc 2504 FUNC GLOBAL DEFAULT 12 arm_load_dtb │ │ │ │ - 5301: 00b70154 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 5302: 00aaacc0 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 5301: 00b6ff14 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 5302: 00aaaa80 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 5303: 0151bc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 5304: 0151d5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 5305: 0151d588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 5306: 0151d7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 5307: 013b7d68 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ - 5308: 007d3124 208 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ + 5308: 007d2f94 208 FUNC GLOBAL DEFAULT 12 read_neon_element64 │ │ │ │ 5309: 0151b4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5310: 014ef534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_WRITE_EVENT │ │ │ │ - 5311: 00aa26b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ - 5312: 007bb448 128 FUNC GLOBAL DEFAULT 12 clear_eci_state │ │ │ │ + 5311: 00aa2470 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5312: 007bb350 128 FUNC GLOBAL DEFAULT 12 clear_eci_state │ │ │ │ 5313: 002d771c 332 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 5314: 00b41aa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ - 5315: 0081eb10 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsb │ │ │ │ + 5314: 00b41868 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5315: 0081e8d0 512 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsb │ │ │ │ 5316: 002d2b3c 20 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5317: 002abe7c 796 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5318: 0037fe28 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ 5319: 0078d098 164 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_commands │ │ │ │ - 5320: 00a9e9a4 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 5321: 00ba6b0c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5320: 00a9e764 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5321: 00ba68cc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5322: 005cb00c 240 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5323: 00a015ec 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5323: 00a013ac 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5324: 002f29c8 596 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ - 5325: 0086e924 16 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod │ │ │ │ - 5326: 0081ee1c 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsl │ │ │ │ + 5325: 0086e6e4 16 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod │ │ │ │ + 5326: 0081ebdc 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsl │ │ │ │ 5327: 0144e8d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s32 │ │ │ │ 5328: 0151d88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5329: 002e05a8 2196 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ - 5330: 008ed0b8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ + 5330: 008ece78 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5331: 014df18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ - 5332: 0086f4e0 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh │ │ │ │ - 5333: 00b1b9b4 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5332: 0086f2a0 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh │ │ │ │ + 5333: 00b1b774 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5334: 002d7424 188 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ 5335: 0151ce90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DIRTY_BITMAP_DSTATE │ │ │ │ - 5336: 00aa5d34 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5336: 00aa5af4 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5337: 014e6e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5338: 014eca48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5339: 00673cec 528 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5340: 014ec5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5341: 014e5444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5342: 0151b83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5343: 0151ce34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5344: 0151c3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5345: 0151d024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5346: 0151d184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5347: 014e9a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5348: 014dfd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ 5349: 0142f320 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsb │ │ │ │ - 5350: 0081ed10 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsw │ │ │ │ - 5351: 00af1d1c 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5350: 0081ead0 268 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxsw │ │ │ │ + 5351: 00af1adc 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5352: 0151cbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5353: 0151c098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5354: 00af24bc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5354: 00af227c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5355: 014e22fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5356: 00dd9e24 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5357: 00b6e594 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ - 5358: 0086efb4 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos │ │ │ │ + 5356: 00dd9be4 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5357: 00b6e354 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5358: 0086ed74 8 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos │ │ │ │ 5359: 002c0b28 64 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5360: 014f0a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ 5361: 0142f29c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsh │ │ │ │ 5362: 00788a10 228 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfiq │ │ │ │ - 5363: 00aaaa8c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5363: 00aaa84c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5364: 0151b350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5365: 003695a8 208 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5366: 00aaf1c4 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5366: 00aaef84 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5367: 014eecf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 5368: 00b8285c 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ - 5369: 00b1ddb0 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ - 5370: 00956e70 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ + 5368: 00b8261c 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ + 5369: 00b1db70 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5370: 00956c30 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5371: 014ddd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5372: 00b8312c 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5372: 00b82eec 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5373: 014ea6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5374: 00401cd4 28 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5375: 00b831e4 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5375: 00b82fa4 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5376: 014e0844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5377: 0062fd80 184 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5378: 00b01918 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 5379: 008c6020 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ + 5378: 00b016d8 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5379: 008c5de0 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5380: 0151cf00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ 5381: 0142f218 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcsw │ │ │ │ - 5382: 00869eb4 916 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ - 5383: 00aed008 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5382: 00869c74 916 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmmla │ │ │ │ + 5383: 00aecdc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5384: 014e64e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5385: 0151deb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5386: 002a8fe4 72 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5387: 014e864c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5388: 002dcbc8 216 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ 5389: 01431ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorri │ │ │ │ - 5390: 00b5e8c8 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5390: 00b5e688 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5391: 014eb598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5392: 014e7850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5393: 009ed414 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5393: 009ed1d4 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5394: 0151ddb0 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 5395: 00b0a5e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5395: 00b0a3a8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5396: 014506bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u16 │ │ │ │ 5397: 014ec568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5398: 002d1e18 424 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5399: 00ab9784 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 5400: 00b7294c 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5401: 00a991b8 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5399: 00ab9544 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5400: 00b7270c 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5401: 00a98f78 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5402: 01457280 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mind │ │ │ │ 5403: 014e8e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5404: 009cd3b0 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5404: 009cd170 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5405: 014f810c 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5406: 014e8c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5407: 0151bdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5408: 014de708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5409: 014e18a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5410: 01457388 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minh │ │ │ │ 5411: 014ee3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ - 5412: 008dd8c8 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ - 5413: 0081ee78 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxub │ │ │ │ + 5412: 008dd688 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ + 5413: 0081ec38 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxub │ │ │ │ 5414: 0151bf10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5415: 00b44014 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5415: 00b43dd4 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5416: 0151bb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5417: 013ba3d8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5418: 00b77c84 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5418: 00b77a44 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5419: 0144d9e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256h │ │ │ │ 5420: 0151c8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5421: 014e95fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5422: 014ebd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ - 5423: 0095967c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ + 5423: 0095943c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5424: 014eea28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5425: 0142d118 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalarh │ │ │ │ 5426: 01443144 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmmla │ │ │ │ - 5427: 00b444a0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5427: 00b44260 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5428: 01457304 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mins │ │ │ │ 5429: 014e365c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5430: 014f0df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ - 5431: 0081f150 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxul │ │ │ │ + 5431: 0081ef10 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxul │ │ │ │ 5432: 00514170 292 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5433: 01410000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5434: 0151b79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_OPCODE_DSTATE │ │ │ │ 5435: 014e2768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 5436: 00ad6708 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5436: 00ad64c8 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5437: 0151d80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5438: 0151b3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 5439: 014f1e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5440: 00519bec 40 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5441: 0142d094 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadd_scalars │ │ │ │ 5442: 0067828c 160 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5443: 0151b88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5444: 014e6570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 5445: 009ff790 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5446: 00b6a1cc 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5445: 009ff550 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5446: 00b69f8c 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5447: 014ea4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ - 5448: 0081f040 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxuw │ │ │ │ + 5448: 0081ee00 272 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maxuw │ │ │ │ 5449: 00372268 344 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5450: 014f0ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5451: 0151c5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ - 5452: 00917ed4 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ + 5452: 00917c94 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ 5453: 014e9b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5454: 014ea79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5455: 0151d5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ - 5456: 0090bb38 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 5457: 00aecf50 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5456: 0090b8f8 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ + 5457: 00aecd10 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 5458: 014ed548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5459: 0151c43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5460: 014e7ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ - 5461: 00970ab8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ + 5461: 00970878 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5462: 002eb504 168 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5463: 0031bf90 556 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5464: 002bceb8 328 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5465: 0151b3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5466: 004dfa8c 352 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5467: 014f4674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ - 5468: 00959594 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ + 5468: 00959354 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ 5469: 0151caf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_DATA2SEND_DSTATE │ │ │ │ - 5470: 00b0113c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 5471: 00aeeab4 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5472: 00aa41a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5470: 00b00efc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5471: 00aee874 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5472: 00aa3f64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5473: 00322b38 352 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5474: 00a84b80 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5474: 00a84940 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5475: 0151b536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5476: 0151cf1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5477: 014dd7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5478: 0151cd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5479: 009fded0 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5479: 009fdc90 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5480: 014f286c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5481: 014e4de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5482: 0151bc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ 5483: 007b0830 104 FUNC GLOBAL DEFAULT 12 gen_gvec_sqsub_qc │ │ │ │ - 5484: 00b965b8 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5485: 009297ec 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5484: 00b96378 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5485: 009295ac 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5486: 0151d1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5487: 00aa9fa8 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5487: 00aa9d68 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5488: 0151c2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5489: 014df1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5490: 0144e850 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s64 │ │ │ │ 5491: 014df85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_EVENT │ │ │ │ 5492: 014e67a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5493: 0151bfba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5494: 01450638 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u32 │ │ │ │ 5495: 0151d6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5496: 00b888f8 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ - 5497: 00dbbfc8 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ + 5496: 00b886b8 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5497: 00dbbd88 288 OBJECT GLOBAL DEFAULT 14 allwinner_h3_memmap │ │ │ │ 5498: 003cfd48 292 FUNC GLOBAL DEFAULT 12 omap_lcdc_init │ │ │ │ 5499: 014e5104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5500: 0151bcf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5501: 002c2e30 156 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5502: 0151d1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5503: 014e6520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 5504: 00ae76ec 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5504: 00ae74ac 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5505: 014e50c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5506: 004a0abc 836 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ - 5507: 008dbe78 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ + 5507: 008dbc38 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5508: 0151d7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5509: 00b293d4 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5509: 00b29194 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5510: 013ba3cc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5511: 01427760 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_cc │ │ │ │ 5512: 01416ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5513: 009c06f4 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5513: 009c04b4 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ 5514: 014e1ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_EVENT │ │ │ │ - 5515: 0085372c 124 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ + 5515: 008534ec 124 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg64 │ │ │ │ 5516: 0078b6c4 100 FUNC GLOBAL DEFAULT 12 hw_watchpoint_update_all │ │ │ │ - 5517: 009ec9c0 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ - 5518: 0095b06c 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ - 5519: 008dfca0 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ + 5517: 009ec780 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5518: 0095ae2c 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ + 5519: 008dfa60 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5520: 002bdb48 400 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5521: 014e5054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5522: 01447d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_b │ │ │ │ 5523: 014f08d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5524: 014e1234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5525: 00644ee8 76 FUNC GLOBAL DEFAULT 12 smmu_get_iotlb_key │ │ │ │ 5526: 0151c560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5527: 00492478 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ 5528: 01447c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_d │ │ │ │ - 5529: 00ab4cb0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5529: 00ab4a70 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 5530: 00427428 3024 FUNC GLOBAL DEFAULT 12 gicv3_redist_write │ │ │ │ 5531: 0151d7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5532: 014e8b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5533: 0151b976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5534: 01447d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_h │ │ │ │ 5535: 0151c7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5536: 0151d850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5537: 00aa311c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5537: 00aa2edc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5538: 014ea75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5539: 0151bc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5540: 014f0478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5541: 00b5abc8 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5542: 008b4e90 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5541: 00b5a988 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5542: 008b4c50 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ 5543: 01425c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl48 │ │ │ │ - 5544: 00addfd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5544: 00addd94 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5545: 003275b4 72 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5546: 002c50d8 296 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5547: 0151c1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5548: 01447c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uqadd_s │ │ │ │ 5549: 01425c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshrl │ │ │ │ 5550: 0151c598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5551: 00aa498c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5551: 00aa474c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5552: 014e7900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5553: 00b940fc 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5553: 00b93ebc 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5554: 002bd57c 364 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5555: 0144b6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sd │ │ │ │ 5556: 0151c288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5557: 00af7850 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ - 5558: 00964c30 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5559: 00b7a724 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5560: 00aa1120 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5557: 00af7610 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5558: 009649f0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ + 5559: 00b7a4e4 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5560: 00aa0ee0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ 5561: 0144b4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_sh │ │ │ │ - 5562: 00b69174 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5563: 00aa69c4 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5564: 00a2f72c 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5562: 00b68f34 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5563: 00aa6784 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5564: 00a2f4ec 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5565: 0151cd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5566: 0062e610 600 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5567: 0065bf5c 452 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5568: 0151b9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ - 5569: 00922364 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ - 5570: 0095e4fc 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ + 5569: 00922124 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ + 5570: 0095e2bc 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5571: 0151d688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5572: 014f0898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5573: 014e1994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5574: 013ba330 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5575: 006ad350 48 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5576: 0144b5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ss │ │ │ │ 5577: 014e22ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5578: 00aa6d54 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5578: 00aa6b14 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5579: 0151c6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5580: 014e7e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 5581: 004d6e18 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 5582: 0085a3f4 220 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ - 5583: 00b92c8c 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5584: 00b70054 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5582: 0085a1b4 220 FUNC GLOBAL DEFAULT 12 helper_gvec_touszh │ │ │ │ + 5583: 00b92a4c 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5584: 00b6fe14 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5585: 0037cc2c 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5586: 013bd98c 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5587: 0151d05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5588: 014eedc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5589: 0045c094 8 FUNC GLOBAL DEFAULT 12 omap_clk_onoff │ │ │ │ 5590: 0151b962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5591: 009d03f0 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5591: 009d01b0 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5592: 014e36fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5593: 0151bca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5594: 00b0aa3c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5594: 00b0a7fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5595: 014eed78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ - 5596: 00855cd4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ + 5596: 00855a94 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s16 │ │ │ │ 5597: 014f36e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5598: 0151b752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_READ_DSTATE │ │ │ │ 5599: 014f0068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5600: 014ea8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5601: 0030fd14 200 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5602: 009ec87c 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5602: 009ec63c 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5603: 014e76f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 5604: 014f199c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ - 5605: 00dbe1d8 200 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid │ │ │ │ + 5605: 00dbdf98 200 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid │ │ │ │ 5606: 014efcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 5607: 002a2454 168 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5608: 014e1dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5609: 0048dd08 260 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5610: 00ad159c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5610: 00ad135c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5611: 006bccc0 20 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5612: 014e1ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ - 5613: 0095e454 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5614: 00b01a58 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5613: 0095e214 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ + 5614: 00b01818 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5615: 01453c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdd │ │ │ │ 5616: 01453290 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd │ │ │ │ 5617: 0151b594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5618: 002c97e8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5619: 00b27804 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5619: 00b275c4 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5620: 00703160 128 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5621: 0060a4fc 272 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5622: 01453398 132 OBJECT GLOBAL DEFAULT 24 helper_info_rinth │ │ │ │ 5623: 01453b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladdh │ │ │ │ 5624: 014e6830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5625: 00957654 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ + 5625: 00957414 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5626: 014f0618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5627: 0028a758 16 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5628: 00b12f78 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ - 5629: 008d9718 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ + 5628: 00b12d38 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5629: 008d94d8 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5630: 014ecda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5631: 0144be08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touszh │ │ │ │ 5632: 0151b25d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 5633: 00ae85a4 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5633: 00ae8364 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5634: 002ca35c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5635: 009c5de0 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5635: 009c5ba0 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5636: 01453314 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints │ │ │ │ 5637: 002cf4fc 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5638: 002de15c 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5639: 01453bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muladds │ │ │ │ 5640: 014eb868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5641: 009e20d0 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5641: 009e1e90 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5642: 014ef198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5643: 0028b0d0 180 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5644: 0151c1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 5645: 0151c74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5646: 014eea38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5647: 00b1d4f0 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5647: 00b1d2b0 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5648: 0151d050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5649: 0151b63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5650: 0151ba10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5651: 014e1514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5652: 0144b64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_ud │ │ │ │ 5653: 0142ccf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalarh │ │ │ │ 5654: 0049080c 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ - 5655: 008ed000 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ + 5655: 008ecdc0 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5656: 0151b7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_ADD_MR_DSTATE │ │ │ │ 5657: 014ea94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 5658: 013ba3b4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5659: 0151d096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5660: 0144b43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_uh │ │ │ │ 5661: 0034c53c 12 FUNC GLOBAL DEFAULT 12 nand_getbuswidth │ │ │ │ - 5662: 00b5551c 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5662: 00b552dc 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5663: 014f4250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5664: 0151d4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ - 5665: 0085b43c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ + 5665: 0085b1fc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_d │ │ │ │ 5666: 0151bd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5667: 0151c178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 5668: 009b4dbc 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5668: 009b4b7c 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5669: 014eed58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5670: 0085b2b4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ - 5671: 00ab0568 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5670: 0085b074 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_h │ │ │ │ + 5671: 00ab0328 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5672: 006e6258 112 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5673: 014dda60 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5674: 014f3d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5675: 00b35d48 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ - 5676: 008d5fd4 400 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ + 5675: 00b35b08 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5676: 008d5d94 400 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5677: 0036ef24 940 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5678: 014e820c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ 5679: 0142cc74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfmas_scalars │ │ │ │ - 5680: 00aaf3f8 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5680: 00aaf1b8 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5681: 0144b544 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rm_us │ │ │ │ 5682: 00645e14 364 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid_s1 │ │ │ │ - 5683: 00b63914 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5683: 00b636d4 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5684: 0151bf4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5685: 006ac398 496 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ - 5686: 0091a838 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5687: 00d40574 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 5688: 0085b378 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ - 5689: 00856980 236 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ - 5690: 00b3b6a4 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5691: 00ab4ee4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5686: 0091a5f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ + 5687: 00d40334 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5688: 0085b138 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fsub_s │ │ │ │ + 5689: 00856740 236 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlsh_s32 │ │ │ │ + 5690: 00b3b464 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5691: 00ab4ca4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5692: 014e6ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5693: 00b85834 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5693: 00b855f4 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5694: 00348b5c 528 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5695: 00d4056c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5696: 00b6c40c 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5695: 00d4032c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5696: 00b6c1cc 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5697: 014f38e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5698: 014e8d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5699: 014ec918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5700: 00aaa2f0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5701: 00d40564 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5700: 00aaa0b0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5701: 00d40324 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5702: 0151d1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5703: 00331ac8 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5704: 00995390 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5704: 00995150 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5705: 0151c55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5706: 002bde68 364 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5707: 0151d408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5708: 00a4977c 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5708: 00a4953c 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5709: 006d8294 228 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5710: 00703108 88 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5711: 014e5464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5712: 014dfcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5713: 0151b452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 5714: 00ae6be8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5715: 00b43e60 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5716: 00b40a34 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5714: 00ae69a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5715: 00b43c20 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5716: 00b407f4 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5717: 0151d02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5718: 0144a338 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_d │ │ │ │ 5719: 014e328c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_EVENT │ │ │ │ 5720: 014548bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtod │ │ │ │ - 5721: 0093883c 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5722: 00988e0c 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5721: 009385fc 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ + 5722: 00988bcc 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5723: 014ee510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5724: 014ddb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5725: 014eb190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_READ_EVENT │ │ │ │ 5726: 00379608 8 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ - 5727: 0084fd40 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s32 │ │ │ │ + 5727: 0084fb00 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s32 │ │ │ │ 5728: 014dcb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5729: 0144a440 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_h │ │ │ │ 5730: 0151d338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5731: 002c1fd8 60 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ 5732: 014545a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtoh │ │ │ │ - 5733: 00af2064 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5733: 00af1e24 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5734: 0142c2a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_setend │ │ │ │ 5735: 0151d4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5736: 00a3ac64 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ - 5737: 00912bdc 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ + 5736: 00a3aa24 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5737: 0091299c 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5738: 00331c3c 776 FUNC GLOBAL DEFAULT 12 build_viot │ │ │ │ 5739: 0141a4e4 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5740: 00b1a6ac 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5740: 00b1a46c 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5741: 0141a554 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5742: 0144a3bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fsub_s │ │ │ │ 5743: 0151b246 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5744: 0141a5e4 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5745: 014ea03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 5746: 01454bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uqtos │ │ │ │ 5747: 014e7160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 5748: 008207c0 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_insr │ │ │ │ - 5749: 0084f70c 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u16 │ │ │ │ + 5748: 00820580 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_insr │ │ │ │ + 5749: 0084f4cc 20 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u16 │ │ │ │ 5750: 0143f04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupb │ │ │ │ - 5751: 009b257c 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5751: 009b233c 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5752: 0151c73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5753: 0151d276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5754: 014e2558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5755: 0151d324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5756: 00aa3738 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5757: 00921e58 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5756: 00aa34f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5757: 00921c18 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5758: 014df23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5759: 014f0ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5760: 0143efc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viduph │ │ │ │ 5761: 0144d224 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm4ekey │ │ │ │ - 5762: 008ed0c8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ + 5762: 008ece88 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5763: 0151cc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5764: 00327868 152 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5765: 0151b23e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5766: 014f0578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5767: 006671e8 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5768: 009bcef0 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5768: 009bccb0 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5769: 0151c1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ 5770: 01433c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhxsw │ │ │ │ - 5771: 008e435c 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ + 5771: 008e411c 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5772: 014e99ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5773: 014f4bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5774: 014e2cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ - 5775: 0091a018 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ + 5775: 00919dd8 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5776: 0143ef44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vidupw │ │ │ │ - 5777: 00a4089c 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5777: 00a4065c 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5778: 014e855c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5779: 01452318 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s8 │ │ │ │ 5780: 014f2ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ - 5781: 0095bb7c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5782: 00b9ab7c 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5781: 0095b93c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ + 5782: 00b9a93c 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5783: 014e2698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5784: 00b94fd0 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5784: 00b94d90 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5785: 0151d28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5786: 002cd578 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5787: 014ef404 128 OBJECT GLOBAL DEFAULT 24 hw_gpio_trace_events │ │ │ │ 5788: 014e63b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5789: 014ebbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY4_EVENT │ │ │ │ 5790: 014d71b0 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5791: 00b1c264 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5792: 00917c78 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ - 5793: 00a8838c 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5791: 00b1c024 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5792: 00917a38 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ + 5793: 00a8814c 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ 5794: 014ee0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_RESET_HANDLER_EVENT │ │ │ │ - 5795: 00937210 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5795: 00936fd0 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5796: 014f5010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5797: 004d6d30 220 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ - 5798: 00aa4bb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 5799: 00a44364 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5798: 00aa4974 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5799: 00a44124 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5800: 014f3100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5801: 014e6b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5802: 00af4ac4 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5803: 009ffd78 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5802: 00af4884 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5803: 009ffb38 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5804: 0151d2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5805: 0151d1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5806: 014dc298 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 5807: 014f8684 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5808: 0151d074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5809: 0151b840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ - 5810: 00918014 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ + 5810: 00917dd4 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ 5811: 014e08b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5812: 014eb260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_CHECKSUM_EVENT │ │ │ │ 5813: 014e13a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5814: 014dd050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5815: 014e7af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 5816: 00abdd9c 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5816: 00abdb5c 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5817: 014e7a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5818: 0144ee80 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s8 │ │ │ │ - 5819: 008ee89c 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ + 5819: 008ee65c 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5820: 0151b472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5821: 0151b590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5822: 0151bf9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5823: 00b73444 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ - 5824: 0082d090 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ + 5823: 00b73204 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5824: 0082ce50 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsb │ │ │ │ 5825: 0151c6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5826: 00927eb8 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5827: 00b38f64 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5828: 00902d6c 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ + 5826: 00927c78 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5827: 00b38d24 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5828: 00902b2c 100 FUNC GLOBAL DEFAULT 12 get_guestfd │ │ │ │ 5829: 014e8cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 5830: 00b45584 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5830: 00b45344 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5831: 0151d690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5832: 00b8ac18 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5832: 00b8a9d8 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5833: 01413be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ - 5834: 0082d108 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ + 5834: 0082cec8 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsh │ │ │ │ 5835: 00708a94 56 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5836: 014ea2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5837: 00ab58c4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5837: 00ab5684 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5838: 014e884c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5839: 014f299c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5840: 009cff08 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5840: 009cfcc8 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ 5841: 012f22f8 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_cpu_sre_el1 │ │ │ │ 5842: 0068f438 436 FUNC GLOBAL DEFAULT 12 iommufd_backend_connect │ │ │ │ - 5843: 0081cf30 248 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadb │ │ │ │ - 5844: 008513e8 40 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ - 5845: 00b8d34c 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5843: 0081ccf0 248 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadb │ │ │ │ + 5844: 008511a8 40 FUNC GLOBAL DEFAULT 12 helper_sxtb16 │ │ │ │ + 5845: 00b8d10c 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5846: 014e74b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5847: 002ca968 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5848: 0151c0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5849: 014e7380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5850: 0151bd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5851: 01453ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_rmode │ │ │ │ 5852: 0151c6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5853: 014e9fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5854: 0068ed64 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5855: 002d5c5c 236 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ - 5856: 00945678 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ + 5856: 00945438 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5857: 014f4378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5858: 0151b790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_2LVL_DSTATE │ │ │ │ 5859: 006b611c 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5860: 00b26510 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5861: 00aec6b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5860: 00b262d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5861: 00aec470 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5862: 0151bfd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5863: 0151c422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 5864: 0082d19c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ - 5865: 00b9a398 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5864: 0082cf5c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhsw │ │ │ │ + 5865: 00b9a158 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5866: 014e0550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5867: 0151c674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5868: 0031b070 236 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5869: 00b69a1c 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ - 5870: 00b19ba8 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5869: 00b697dc 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5870: 00b19968 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5871: 013bd178 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5872: 0143d054 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsb │ │ │ │ 5873: 0151c0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5874: 00996cbc 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5875: 009c36b4 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5874: 00996a7c 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5875: 009c3474 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5876: 0151bcf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5877: 0151cbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5878: 014eb290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DO_SNOOP_EVENT │ │ │ │ - 5879: 0084fd9c 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s64 │ │ │ │ + 5879: 0084fb5c 92 FUNC GLOBAL DEFAULT 12 helper_neon_addl_saturate_s64 │ │ │ │ 5880: 014dd6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5881: 014f2e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5882: 0151b78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_BYPASS_DSTATE │ │ │ │ 5883: 006a7024 68 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5884: 0151d422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5885: 0143cfd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntsh │ │ │ │ 5886: 007098a4 156 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5887: 0151cace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5888: 00aa4fa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5888: 00aa4d68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5889: 002cd624 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ - 5890: 0081d028 128 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadw │ │ │ │ + 5890: 0081cde8 128 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sadw │ │ │ │ 5891: 006a6988 48 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5892: 0151d97c 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5893: 0151b6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5894: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5895: 0098d7e0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ - 5896: 0084a114 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ + 5895: 0098d5a0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5896: 00849ed4 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_hs │ │ │ │ 5897: 0151d74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5898: 014e0400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5899: 00ae8348 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5899: 00ae8108 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5900: 014dcca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ - 5901: 00826ea8 116 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ + 5901: 00826c68 116 FUNC GLOBAL DEFAULT 12 arm_v7m_get_sp_ptr │ │ │ │ 5902: 01415080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5903: 00ba4fcc 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5903: 00ba4d8c 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5904: 0151cfec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5905: 009f3ab8 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5905: 009f3878 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5906: 0151cc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5907: 00babb0c 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5907: 00bab8cc 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5908: 0151b4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5909: 00a89668 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5910: 00b5cf54 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5909: 00a89428 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5910: 00b5cd14 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5911: 0151ca6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5912: 014e229c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5913: 009fa82c 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5913: 009fa5ec 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5914: 006e5e70 512 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5915: 014f4c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5916: 014206f0 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5917: 014eeb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5918: 014e04a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5919: 00b900bc 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5920: 00b9d7a0 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5919: 00b8fe7c 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5920: 00b9d560 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5921: 0151c716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5922: 0151ca22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5923: 0151d874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5924: 00ac2d44 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ - 5925: 00865b78 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ + 5924: 00ac2b04 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5925: 00865938 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_d │ │ │ │ 5926: 014ddd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5927: 014dd740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5928: 009ab9c0 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5928: 009ab780 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5929: 0144ef04 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u8 │ │ │ │ 5930: 01392bd0 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5931: 002dd89c 136 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5932: 00865854 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ - 5933: 00a98560 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5932: 00865614 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_h │ │ │ │ + 5933: 00a98320 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5934: 0151ba72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5935: 0151c1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5936: 014ebbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_READ_EVENT │ │ │ │ - 5937: 0082d230 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ + 5937: 0082cff0 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhub │ │ │ │ 5938: 01413b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5939: 0151bba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5940: 0151de3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5941: 003c954c 200 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5942: 00b386b8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5942: 00b38478 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5943: 002b3c64 352 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5944: 014dd0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5945: 00ba2578 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5945: 00ba2338 796 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5946: 0151c994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ - 5947: 0082d2a8 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ - 5948: 0090c698 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ + 5947: 0082d068 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuh │ │ │ │ + 5948: 0090c458 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5949: 0151bafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ - 5950: 008659d4 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ + 5950: 00865794 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminp_s │ │ │ │ 5951: 0143052c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbb │ │ │ │ 5952: 014e9ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5953: 014e85fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5954: 014efd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5955: 014ec958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5956: 00ad06dc 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ - 5957: 0084a11c 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ + 5956: 00ad049c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5957: 00849edc 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_h │ │ │ │ 5958: 014304a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnbh │ │ │ │ 5959: 00703508 424 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5960: 0151d62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5961: 014eeee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5962: 00507f04 5432 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5963: 00b0c4c0 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5963: 00b0c280 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5964: 006ee378 332 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5965: 00b4507c 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5965: 00b44e3c 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 5966: 01412adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ - 5967: 0082d33c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ + 5967: 0082d0fc 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulhuw │ │ │ │ 5968: 014ee760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5969: 0151cb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5970: 014e6d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5971: 003693b8 164 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5972: 00ab685c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5972: 00ab661c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5973: 014e6d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5974: 0143ce44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntub │ │ │ │ - 5975: 0084a264 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ + 5975: 0084a024 328 FUNC GLOBAL DEFAULT 12 helper_mve_vrintx_s │ │ │ │ 5976: 0151de5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5977: 00410b64 80 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 5978: 0036a2a8 276 FUNC GLOBAL DEFAULT 12 register_write_memory │ │ │ │ 5979: 014e66e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5980: 0151c086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5981: 0143cdc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovntuh │ │ │ │ 5982: 00307920 320 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5983: 0151bb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5984: 00b9895c 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5984: 00b9871c 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5985: 0151d0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_SET_DSTATE │ │ │ │ 5986: 0151d390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5987: 0151d13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5988: 0151d63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5989: 00af1cac 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5990: 00b1dc6c 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5989: 00af1a6c 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5990: 00b1da2c 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5991: 00656b20 44 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5992: 014dede0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5993: 00ad5a50 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5993: 00ad5810 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5994: 0049216c 116 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5995: 00b4041c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5995: 00b401dc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5996: 014eb100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_TDR_EVENT │ │ │ │ 5997: 014e69a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5998: 0151cf92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5999: 014e5134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 6000: 0151c7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 6001: 00b196ec 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 6001: 00b194ac 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 6002: 014e983c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 6003: 0151cd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 6004: 01414ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 6005: 00b6af4c 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 6005: 00b6ad0c 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 6006: 0151c8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 6007: 00dcd1ac 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 6007: 00dccf6c 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 6008: 0151c3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 6009: 014273c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32_newel │ │ │ │ 6010: 014e1874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ - 6011: 009cb3f0 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 6011: 009cb1b0 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 6012: 014ef1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 6013: 0097b984 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 6013: 0097b744 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 6014: 0151d316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 6015: 002b5aac 416 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 6016: 00ad4130 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 6016: 00ad3ef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 6017: 0051ae50 148 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 6018: 014e397c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ - 6019: 008351ac 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ + 6019: 00834f6c 160 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarb │ │ │ │ 6020: 014eb240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_WRITE_EVENT │ │ │ │ 6021: 0143cbb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorn │ │ │ │ 6022: 0151d048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 6023: 0151b548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 6024: 014ecce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 6025: 0083d40c 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ + 6025: 0083d1cc 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshruntb │ │ │ │ 6026: 0151ca2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ 6027: 0143cc34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vorr │ │ │ │ - 6028: 00b2c780 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 6028: 00b2c540 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 6029: 014f1acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 6030: 0151c99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 6031: 0151d312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 6032: 014e02a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ - 6033: 0083524c 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ + 6033: 0083500c 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarh │ │ │ │ 6034: 0043bc40 1092 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 6035: 00b0c384 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 6036: 00933684 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 6035: 00b0c144 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 6036: 00933444 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 6037: 00797bc0 528 FUNC GLOBAL DEFAULT 12 arm_mmu_idx_el │ │ │ │ 6038: 0070700c 52 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 6039: 0151bf0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 6040: 014eb828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ - 6041: 0083d648 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ - 6042: 0084699c 276 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ + 6041: 0083d408 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrunth │ │ │ │ + 6042: 0084675c 276 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavh │ │ │ │ 6043: 005d6964 468 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 6044: 014f36d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 6045: 014eb170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_RESET_EVENT │ │ │ │ - 6046: 0086a338 368 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ + 6046: 0086a0f8 368 FUNC GLOBAL DEFAULT 12 helper_gvec_bfmlal_idx │ │ │ │ 6047: 002cd6d4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 6048: 00618da0 484 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 6049: 00b305c8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ - 6050: 00973c64 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ + 6049: 00b30388 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 6050: 00973a24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 6051: 014f1458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 6052: 008505d8 72 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f32 │ │ │ │ - 6053: 00935fcc 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 6054: 00af3cb8 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 6052: 00850398 72 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f32 │ │ │ │ + 6053: 00935d8c 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 6054: 00af3a78 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 6055: 0151bfc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 6056: 00b22bcc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 6057: 00b267f8 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 6058: 00ba4e6c 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 6056: 00b2298c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 6057: 00b265b8 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 6058: 00ba4c2c 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 6059: 014e3ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 6060: 0069ba2c 124 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ - 6061: 00846ab0 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ - 6062: 0083531c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ + 6061: 00846870 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmavs │ │ │ │ + 6062: 008350dc 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulh_scalarw │ │ │ │ 6063: 0151ca02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_WRITE_DSTATE │ │ │ │ 6064: 014e1684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 6065: 00ba401c 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ - 6066: 00836678 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ - 6067: 009ef844 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 6065: 00ba3ddc 200 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ + 6066: 00836438 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarh │ │ │ │ + 6067: 009ef604 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 6068: 00704fe8 156 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 6069: 00afe114 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 6069: 00afded4 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 6070: 002cf800 384 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 6071: 0099d198 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 6071: 0099cf58 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 6072: 01427afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_bkpt_insn │ │ │ │ 6073: 0151ce46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 6074: 0151c88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 6075: 0151b748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 6076: 00656a10 44 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ 6077: 0144f42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addlp_s8 │ │ │ │ - 6078: 00836758 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ + 6078: 00836518 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullt_scalarw │ │ │ │ 6079: 014eb5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ - 6080: 00b6024c 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 6081: 00abfc2c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 6080: 00b6000c 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 6081: 00abf9ec 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 6082: 00708380 300 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 6083: 01413ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 6084: 00b6d0ec 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 6084: 00b6ceac 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 6085: 0151cdba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 6086: 009be0f8 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 6087: 00b1b2d0 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 6086: 009bdeb8 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 6087: 00b1b090 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 6088: 006e9384 176 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 6089: 014e837c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 6090: 0151ce8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 6091: 00ae9680 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 6092: 008b647c 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ - 6093: 009719f8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ + 6091: 00ae9440 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 6092: 008b623c 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 6093: 009717b8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 6094: 0151cfce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 6095: 014ee140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 6096: 014e13c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 6097: 0151d6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 6098: 0151b490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 6099: 0151b856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ 6100: 014f9718 4 OBJECT GLOBAL DEFAULT 25 multifd_send_state │ │ │ │ 6101: 0151c432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 6102: 0051224c 472 FUNC GLOBAL DEFAULT 12 msi_notify │ │ │ │ 6103: 0151cf36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PCIE_FLR_DSTATE │ │ │ │ 6104: 00652a28 116 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 6105: 014f1bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 6106: 006b3368 260 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 6107: 014e1ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ - 6108: 00950028 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ + 6108: 0094fde8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 6109: 0151d6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 6110: 01424168 116 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ - 6111: 007c0854 220 FUNC GLOBAL DEFAULT 12 gen_exception_insn_el │ │ │ │ + 6111: 007c075c 220 FUNC GLOBAL DEFAULT 12 gen_exception_insn_el │ │ │ │ 6112: 0151d68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 6113: 00902a54 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 6114: 008f90bc 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 6113: 00902814 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 6114: 008f8e7c 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 6115: 006c0574 748 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ - 6116: 00971c90 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ + 6116: 00971a50 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 6117: 014e4834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 6118: 0151d5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 6119: 0151c7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 6120: 00930c20 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ - 6121: 00971e44 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ - 6122: 00869970 580 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ + 6120: 009309e0 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 6121: 00971c04 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ + 6122: 00869730 580 FUNC GLOBAL DEFAULT 12 helper_gvec_bfdot │ │ │ │ 6123: 002c2014 60 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 6124: 014e4330 1124 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 6125: 0051a828 852 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 6126: 009229c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 6126: 00922780 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 6127: 006e9470 124 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 6128: 009fded4 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 6128: 009fdc94 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 6129: 0151c938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 6130: 014ef4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 6131: 008ed40c 1056 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ + 6131: 008ed1cc 1056 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 6132: 0151ca32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 6133: 00b3e078 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 6133: 00b3de38 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 6134: 014eb778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 6135: 002dcca0 288 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 6136: 0038193c 188 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 6137: 002e3d70 96 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ 6138: 003428f4 584 FUNC GLOBAL DEFAULT 12 lm4549_write │ │ │ │ 6139: 0151c9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N1FRAME_DSTATE │ │ │ │ - 6140: 00a44658 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 6140: 00a44418 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 6141: 006c8c68 88 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 6142: 0151c5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 6143: 0151c408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 6144: 00b237d8 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 6144: 00b23598 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 6145: 01415a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ 6146: 014dfa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIG_CACHE_INV_EVENT │ │ │ │ - 6147: 00b2d9a4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 6147: 00b2d764 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 6148: 014e72b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 6149: 01414f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 6150: 00ad6100 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 6151: 009b6e94 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 6150: 00ad5ec0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 6151: 009b6c54 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 6152: 0151cd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 6153: 0151c5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 6154: 014f1f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 6155: 014f30a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 6156: 009fdd58 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 6157: 00b63c88 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 6156: 009fdb18 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 6157: 00b63a48 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 6158: 0151ccca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 6159: 002e0340 84 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 6160: 0150a078 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 6161: 014ed668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 6162: 014ef1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 6163: 014ddd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 6164: 00931c44 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 6164: 00931a04 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 6165: 0151b29a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 6166: 00b7476c 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 6166: 00b7452c 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 6167: 003209c8 136 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ 6168: 01447764 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_b │ │ │ │ - 6169: 009b1614 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 6169: 009b13d4 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 6170: 014475d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_d │ │ │ │ 6171: 002d4868 368 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 6172: 00b0c664 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 6172: 00b0c424 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 6173: 014f34e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 6174: 0151c024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 6175: 0151c556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 6176: 0151d3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 6177: 014476e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_h │ │ │ │ 6178: 0151b25b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 6179: 0065e4f4 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 6180: 00da47bc 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ - 6181: 008a5430 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 6180: 00da457c 61 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun4i_regmap │ │ │ │ + 6181: 008a51f0 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 6182: 002c8dc0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 6183: 0036c890 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 6184: 014f1c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 6185: 0151b510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 6186: 014f1c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 6187: 014e0af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 6188: 0151c7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 6189: 00b9b510 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 6190: 00b6b958 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 6191: 00851f5c 52 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ - 6192: 00b74200 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 6189: 00b9b2d0 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 6190: 00b6b718 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 6191: 00851d1c 52 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome │ │ │ │ + 6192: 00b73fc0 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 6193: 0151b2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 6194: 014e15f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 6195: 0085065c 96 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f64 │ │ │ │ - 6196: 00ac1788 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ - 6197: 00904ff8 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ + 6195: 0085041c 96 FUNC GLOBAL DEFAULT 12 helper_neon_acge_f64 │ │ │ │ + 6196: 00ac1548 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 6197: 00904db8 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user_string │ │ │ │ 6198: 0151d1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 6199: 0144765c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqsub_s │ │ │ │ 6200: 014ed658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 6201: 009ebafc 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 6202: 00b41b04 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 6201: 009eb8bc 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 6202: 00b418c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 6203: 0151c24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 6204: 014f0b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 6205: 014e5554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 6206: 0151cebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 6207: 0151b7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_LPG_LED_DSTATE │ │ │ │ 6208: 002c6970 112 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 6209: 00b5d828 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 6209: 00b5d5e8 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 6210: 0151b198 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 6211: 0151c474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 6212: 013ba674 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 6213: 00a4960c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 6214: 008b65a8 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 6215: 00a4e4b0 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 6213: 00a493cc 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 6214: 008b6368 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 6215: 00a4e270 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 6216: 007056a0 32 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 6217: 0151c468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 6218: 006fd144 128 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 6219: 0151b478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 6220: 00630238 136 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 6221: 0151c416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 6222: 002ddb90 40 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 6223: 00ae8364 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ - 6224: 0091faf8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ + 6223: 00ae8124 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 6224: 0091f8b8 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 6225: 005ccde4 460 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 6226: 0151cfea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 6227: 0143073c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbb │ │ │ │ 6228: 004d8248 516 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 6229: 014e86bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 6230: 00a97ef4 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 6230: 00a97cb4 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 6231: 013bc4dc 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 6232: 0151de16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 6233: 0151c97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 6234: 014f2414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTPOFF_WRITE_EVENT │ │ │ │ 6235: 003cefbc 16 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 6236: 0048ee60 88 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 6237: 014306b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnbh │ │ │ │ 6238: 014e4a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 6239: 014525ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s16 │ │ │ │ 6240: 0151b38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 6241: 002c6e40 28 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 6242: 01512b50 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 6243: 006b52c4 196 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 6244: 014e01b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 6245: 00b5ade8 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 6245: 00b5aba8 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 6246: 014e851c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 6247: 008b8fd4 1380 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 6247: 008b8d94 1380 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 6248: 002a605c 6636 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 6249: 0151d1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 6250: 006fc2dc 192 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 6251: 0151d848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 6252: 0151d6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 6253: 0151b66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 6254: 002cfad0 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 6255: 00ae1748 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 6255: 00ae1508 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 6256: 0030e210 160 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 6257: 0151d566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 6258: 009e3ef8 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 6258: 009e3cb8 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 6259: 0151d61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 6260: 003239d8 376 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 6261: 014eae90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_SHUTDOWN_EVENT │ │ │ │ 6262: 014f2150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 6263: 005c9ae4 240 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ - 6264: 00916340 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 6265: 009f9848 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 6266: 00a88eb8 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 6264: 00916100 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ + 6265: 009f9608 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 6266: 00a88c78 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 6267: 003380a4 560 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 6268: 00aa3458 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 6269: 009efad0 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 6270: 009e163c 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 6268: 00aa3218 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 6269: 009ef890 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 6270: 009e13fc 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 6271: 0151c790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 6272: 014f5ac0 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 6273: 014e3d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 6274: 00b5caf8 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 6274: 00b5c8b8 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 6275: 014efeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 6276: 01426b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub16 │ │ │ │ 6277: 0151d68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 6278: 00411ae8 2512 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 6279: 014eac80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 6280: 014ea18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 6281: 0151d13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 6282: 006795fc 20 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 6283: 0151c856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 6284: 00db03a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 6284: 00db0160 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 6285: 0151b552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 6286: 0048c6c0 400 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 6287: 014eed18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 6288: 0151b9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ - 6289: 00973a24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ + 6289: 009737e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 6290: 0151ca66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ 6291: 00593308 40 FUNC GLOBAL DEFAULT 12 smbios_set_default_processor_family │ │ │ │ - 6292: 00937444 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 6292: 00937204 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 6293: 0151b8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 6294: 014ed6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ - 6295: 00916d28 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ + 6295: 00916ae8 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 6296: 0151d30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 6297: 014e1a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 6298: 002892f8 244 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 6299: 014f3398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 6300: 009ffd14 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 6300: 009ffad4 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 6301: 0151b273 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 6302: 00651c58 164 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 6303: 014f1548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 6304: 01418200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 6305: 007a09bc 388 FUNC GLOBAL DEFAULT 12 sve_exception_el │ │ │ │ 6306: 006b55a4 36 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 6307: 00ad5830 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 6307: 00ad55f0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 6308: 01448658 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_d │ │ │ │ 6309: 014eee38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 6310: 00653488 328 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 6311: 00b84dd8 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 6311: 00b84b98 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 6312: 0151cddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 6313: 014e54f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ - 6314: 00859d4c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ + 6314: 00859b0c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_h │ │ │ │ 6315: 01448760 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_h │ │ │ │ - 6316: 0084fc5c 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s16 │ │ │ │ + 6316: 0084fa1c 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_s16 │ │ │ │ 6317: 002bcd50 360 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 6318: 0151d112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 6319: 014e1d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 6320: 00b2b1dc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ - 6321: 00972f30 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ + 6320: 00b2af9c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 6321: 00972cf0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 6322: 0151d634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 6323: 0151c16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 6324: 014e2998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 6325: 014ee400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 6326: 014eefb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 6327: 006f97a4 1104 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 6328: 014e9eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 6329: 00b43b14 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 6329: 00b438d4 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 6330: 014f8d78 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 6331: 0151b776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_MISS_DSTATE │ │ │ │ 6332: 014524a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s32 │ │ │ │ 6333: 014f4084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 6334: 00927c9c 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 6334: 00927a5c 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 6335: 006abf14 24 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ 6336: 007966c8 72 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tcma │ │ │ │ - 6337: 00ae4b1c 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6337: 00ae48dc 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6338: 005692f8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6339: 014486dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ftsmul_s │ │ │ │ 6340: 0151c744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ 6341: 0038a07c 48 FUNC GLOBAL DEFAULT 12 cxl_extent_group_list_insert_tail │ │ │ │ - 6342: 00859e04 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ - 6343: 00b11af0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6342: 00859bc4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_vrintx_s │ │ │ │ + 6343: 00b118b0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6344: 0151d38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6345: 00521508 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6346: 0151b8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6347: 00aa3178 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6347: 00aa2f38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6348: 006ded34 248 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 6349: 00b89324 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ - 6350: 00952570 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ + 6349: 00b890e4 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6350: 00952330 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6351: 007aeac4 104 FUNC GLOBAL DEFAULT 12 gen_srshr32_i32 │ │ │ │ 6352: 0151d900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6353: 0142b7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdsl │ │ │ │ 6354: 0151d868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ - 6355: 0091f74c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ + 6355: 0091f50c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6356: 006c28d0 788 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6357: 00ad7624 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6357: 00ad73e4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6358: 014e4b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ - 6359: 009488b8 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ + 6359: 00948678 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6360: 013b6198 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6361: 00b92008 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6361: 00b91dc8 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6362: 0151ba68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6363: 014f2f70 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6364: 002cf418 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6365: 014ef008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6366: 014169c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6367: 014e6a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6368: 00b8a10c 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6368: 00b89ecc 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6369: 014ead20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6370: 00936418 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6370: 009361d8 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ 6371: 0142b858 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdsw │ │ │ │ - 6372: 00aa6c0c 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6372: 00aa69cc 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6373: 014e1c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6374: 013b6d6c 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6375: 0151c000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6376: 00926544 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6376: 00926304 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6377: 014e416c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6378: 0151b896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6379: 0092c0c8 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 6380: 00979ce0 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6379: 0092be88 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6380: 00979aa0 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6381: 0151d084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6382: 0151b4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6383: 00b28bec 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6383: 00b289ac 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6384: 0151c1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6385: 003cfcd0 120 FUNC GLOBAL DEFAULT 12 omap_lcdc_reset │ │ │ │ 6386: 002c1b04 268 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6387: 00b8cff8 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6388: 00a9decc 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6387: 00b8cdb8 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6388: 00a9dc8c 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6389: 002be808 292 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6390: 0028c1b0 328 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6391: 0151d7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6392: 0151d2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ - 6393: 00971aa4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ + 6393: 00971864 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 6394: 014ef324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 6395: 014e03f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6396: 0151cabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6397: 0066a4e8 116 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6398: 014ee790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6399: 0151cf76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6400: 0151cfae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6401: 00bafb94 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6401: 00baf954 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6402: 014dd480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6403: 01429860 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsb │ │ │ │ 6404: 014f8580 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6405: 006518a8 144 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6406: 0151b4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ - 6407: 0084ea18 300 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s16 │ │ │ │ + 6407: 0084e7d8 300 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s16 │ │ │ │ 6408: 014e7980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6409: 00a2a6ac 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6409: 00a2a46c 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6410: 0151b438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6411: 00acdbb8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6411: 00acd978 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6412: 014f45e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ - 6413: 00971cf0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ + 6413: 00971ab0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6414: 0151c500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6415: 00a1ab0c 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6415: 00a1a8cc 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6416: 00408ab8 100 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ - 6417: 00971e84 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ + 6417: 00971c44 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6418: 0151ca80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6419: 01429a70 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsl │ │ │ │ 6420: 0151be56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ - 6421: 00958224 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ + 6421: 00957fe4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6422: 014dd690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6423: 0151cd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6424: 014e1934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6425: 0143e0d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegh │ │ │ │ - 6426: 008208d4 132 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcb │ │ │ │ - 6427: 0084a104 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ - 6428: 0091ea70 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ + 6426: 00820694 132 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcb │ │ │ │ + 6427: 00849ec4 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtt_sh │ │ │ │ + 6428: 0091e830 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6429: 014ea70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 6430: 00afcea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6431: 00aa3ec4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6430: 00afcc68 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6431: 00aa3c84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6432: 01429968 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklsw │ │ │ │ 6433: 014f3034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6434: 0151d04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6435: 00a99f94 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6435: 00a99d54 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6436: 0151ca76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6437: 00af4e38 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6438: 00acf2ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6437: 00af4bf8 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6438: 00acf06c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6439: 0151bed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6440: 0151d538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6441: 00b3fff0 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6441: 00b3fdb0 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6442: 0151de58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ - 6443: 0085a19c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ - 6444: 00820998 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcl │ │ │ │ + 6443: 00859f5c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sstoh │ │ │ │ + 6444: 00820758 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcl │ │ │ │ 6445: 0143e050 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfnegs │ │ │ │ 6446: 002c8ac8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6447: 0143769c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubh │ │ │ │ 6448: 002c85a0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6449: 0151decc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6450: 014eab30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6451: 014f2278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6452: 014e8d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6453: 0151c260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6454: 00b3f5ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6455: 00adea68 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6456: 00a38950 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6454: 00b3f3ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6455: 00ade828 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6456: 00a38710 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6457: 014425ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_d │ │ │ │ - 6458: 00820958 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcw │ │ │ │ + 6458: 00820718 64 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addcw │ │ │ │ 6459: 014e816c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6460: 0038abd8 180 FUNC GLOBAL DEFAULT 12 cxl_init_cci │ │ │ │ 6461: 0151d7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6462: 01437618 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsubs │ │ │ │ 6463: 0144f5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s8 │ │ │ │ 6464: 014e77c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6465: 014426f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_h │ │ │ │ 6466: 014eb628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6467: 014f4500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6468: 00ab8614 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6468: 00ab83d4 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6469: 0151b254 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6470: 0151d5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6471: 01417288 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6472: 00afda94 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6472: 00afd854 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6473: 006e9434 60 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6474: 0151bac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6475: 00aa5ee0 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6475: 00aa5ca0 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6476: 014ea83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6477: 0151b2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6478: 0151c57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6479: 00372208 36 FUNC GLOBAL DEFAULT 12 rom_reset_order_override │ │ │ │ - 6480: 0093bdec 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ + 6480: 0093bbac 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6481: 0151b494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6482: 00703f54 132 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6483: 014e1204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6484: 01442670 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnump_s │ │ │ │ 6485: 0057b950 204 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6486: 014e4fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6487: 00dcd1c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6488: 00ba4fd8 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6487: 00dccf88 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6488: 00ba4d98 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6489: 014f2c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6490: 014eea88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6491: 007003b8 92 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6492: 0145239c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_s64 │ │ │ │ 6493: 013bc4ec 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6494: 00707194 44 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6495: 00516d9c 284 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ - 6496: 008f3494 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6497: 00ad5f98 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6496: 008f3254 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ + 6497: 00ad5d58 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6498: 0151c24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6499: 00b3c550 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ - 6500: 0084ef14 160 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s32 │ │ │ │ + 6499: 00b3c310 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6500: 0084ecd4 160 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s32 │ │ │ │ 6501: 0151cb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6502: 014298e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklub │ │ │ │ 6503: 014de534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6504: 014f2abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6505: 00381784 220 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6506: 009f02d8 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6506: 009f0098 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6507: 014eadb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6508: 00656c20 332 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6509: 006d94a0 176 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6510: 014df1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6511: 0151c0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ - 6512: 00863a64 316 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ + 6512: 00863824 316 FUNC GLOBAL DEFAULT 12 helper_gvec_pmull_q │ │ │ │ 6513: 0070c5d0 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6514: 0098c50c 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6514: 0098c2cc 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6515: 0151cb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6516: 006b5764 1768 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6517: 014f0ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6518: 01429af4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklul │ │ │ │ 6519: 0151d674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6520: 00b9765c 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6521: 009d00a0 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6520: 00b9741c 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6521: 009cfe60 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6522: 0066a7e8 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ 6523: 00343c18 120 FUNC GLOBAL DEFAULT 12 wm8750_data_req_set │ │ │ │ - 6524: 00abdc8c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6525: 009c2c8c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6524: 00abda4c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6525: 009c2a4c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6526: 01430214 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sb │ │ │ │ 6527: 014e865c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6528: 01452ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s8 │ │ │ │ 6529: 0151be6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6530: 00b0689c 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6530: 00b0665c 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6531: 014e0330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6532: 0151cae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_DSTATE │ │ │ │ 6533: 005235b8 396 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6534: 014299ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackluw │ │ │ │ 6535: 014eb7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 6536: 01430190 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_sh │ │ │ │ - 6537: 00989fc4 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6538: 009aaf40 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ - 6539: 0091d398 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ + 6537: 00989d84 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6538: 009aad00 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6539: 0091d158 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6540: 00703cd4 524 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6541: 00bb3d60 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6541: 00bb3b20 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6542: 0151b1f8 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6543: 00a9c5a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6543: 00a9c368 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6544: 0151bd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6545: 0151b94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6546: 00b71e00 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6546: 00b71bc0 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6547: 0151bc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6548: 014274cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a32 │ │ │ │ 6549: 0151cbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6550: 0141793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6551: 0151db10 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6552: 006e9154 320 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6553: 0151b812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6554: 00618664 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 6555: 014e6170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 6556: 014ef2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6557: 002bb840 240 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6558: 0151c9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_DSTATE │ │ │ │ 6559: 014e9abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ - 6560: 0089c1a0 2876 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ + 6560: 0089bf60 2876 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ 6561: 012f0dc0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6562: 014f0c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6563: 0144f63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_u8 │ │ │ │ - 6564: 009b3a7c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6564: 009b383c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6565: 0151b8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6566: 014e1884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ - 6567: 0086c630 84 FUNC GLOBAL DEFAULT 12 helper_sadd16 │ │ │ │ + 6567: 0086c3f0 84 FUNC GLOBAL DEFAULT 12 helper_sadd16 │ │ │ │ 6568: 0028cb90 356 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ - 6569: 0083685c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ + 6569: 0083661c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbh │ │ │ │ 6570: 01411744 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6571: 014e37ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6572: 0151cfb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 6573: 0151bdb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 6574: 0151c27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ - 6575: 0096cb38 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ + 6575: 0096c8f8 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 6576: 014ea09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 6577: 014dd7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 6578: 004085b8 488 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 6579: 014e1424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6580: 014eab70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ - 6581: 0095d0fc 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ + 6581: 0095cebc 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6582: 005c9e08 116 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6583: 00706b54 316 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6584: 0037d2c4 244 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 6585: 00ac2494 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6585: 00ac2254 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6586: 014e9e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6587: 0031fa24 128 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6588: 014ee540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6589: 014dee40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6590: 0031faa4 144 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6591: 014dd990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6592: 0031fb34 160 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6599,1444 +6599,1444 @@ │ │ │ │ 6595: 0031fc80 184 FUNC GLOBAL DEFAULT 12 aml_call4 │ │ │ │ 6596: 006711e8 356 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6597: 0151b326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6598: 0151bf3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6599: 0031fd38 196 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6600: 0031fdfc 208 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6601: 0151bb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ - 6602: 00836938 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ + 6602: 008366f8 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullbw │ │ │ │ 6603: 0151c5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6604: 00b668e8 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 6605: 009ce4d4 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6604: 00b666a8 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6605: 009ce294 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6606: 005292bc 168 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6607: 0069e434 164 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6608: 014f3e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6609: 014f1a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6610: 00aa8974 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6610: 00aa8734 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6611: 01431d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vandi │ │ │ │ 6612: 0151c94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6613: 0144dcf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1su0 │ │ │ │ 6614: 0151b62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6615: 014e5904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6616: 014e28a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6617: 014d6e64 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6618: 0144da64 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1su1 │ │ │ │ 6619: 006da2cc 152 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ - 6620: 009453f8 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ + 6620: 009451b8 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 6621: 014f3264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6622: 014dfef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6623: 0033edd8 136 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6624: 014e1224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6625: 002c0620 248 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6626: 00ba71e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6626: 00ba6fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6627: 014e6100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6628: 014f2ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6629: 00b74ec4 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6630: 00b1b190 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6629: 00b74c84 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6630: 00b1af50 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6631: 014e27b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6632: 00aebdb8 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6632: 00aebb78 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6633: 014f0278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6634: 014ed768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6635: 00b498f8 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6636: 0099ff04 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6637: 008375d4 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ - 6638: 00aa8fd0 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6635: 00b496b8 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6636: 0099fcc4 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6637: 00837394 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsb │ │ │ │ + 6638: 00aa8d90 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6639: 014e967c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6640: 0151dece 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ - 6641: 0094878c 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ + 6641: 0094854c 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6642: 014e96bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6643: 00a96404 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6643: 00a961c4 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6644: 0151d1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 6645: 00abbeb4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ - 6646: 00837654 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ + 6645: 00abbc74 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6646: 00837414 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsh │ │ │ │ 6647: 01453080 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_u8 │ │ │ │ 6648: 01430004 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_ub │ │ │ │ 6649: 014e398c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6650: 0151c6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6651: 00401ba0 200 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6652: 00ab74f8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6652: 00ab72b8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6653: 003f6d44 324 FUNC GLOBAL DEFAULT 12 pmbus_send_string │ │ │ │ 6654: 0142ff80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnt_uh │ │ │ │ 6655: 014e7860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6656: 014e68d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6657: 014ed4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6658: 00aec118 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6658: 00aebed8 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6659: 0151c25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6660: 014e7edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6661: 01415ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6662: 014f01a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ - 6663: 008376d4 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ + 6663: 00837494 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavsw │ │ │ │ 6664: 0151c5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6665: 014ee250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_EVENT │ │ │ │ - 6666: 0084efb4 272 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s64 │ │ │ │ + 6666: 0084ed74 272 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s64 │ │ │ │ 6667: 0151bf26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_WRITE_DSTATE │ │ │ │ 6668: 014dddac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_EVENT │ │ │ │ 6669: 014f279c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 6670: 014e6200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVE_EVENT │ │ │ │ 6671: 014e2a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CTRL_WRITE_EVENT │ │ │ │ 6672: 014eb2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_READ_EVENT │ │ │ │ 6673: 0151bcce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6674: 014e6bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6675: 00322f9c 136 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6676: 0151d7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6677: 0151b400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6678: 0151bd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6679: 014e2518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6680: 00ad918c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6680: 00ad8f4c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6681: 0151c1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6682: 01415398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ - 6683: 0084b988 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_b │ │ │ │ - 6684: 0081d9e8 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsb │ │ │ │ - 6685: 0084c188 376 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_d │ │ │ │ + 6683: 0084b748 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_b │ │ │ │ + 6684: 0081d7a8 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsb │ │ │ │ + 6685: 0084bf48 376 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_d │ │ │ │ 6686: 014e0510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6687: 0151bafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6688: 0151bd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6689: 01413214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6690: 014f03e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 6691: 014e2ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 6692: 014de524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 6693: 0151d81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 6694: 014f25d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 6695: 009012a4 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ - 6696: 008e302c 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ - 6697: 0084bcc8 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_h │ │ │ │ + 6695: 00901064 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 6696: 008e2dec 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ + 6697: 0084ba88 284 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_h │ │ │ │ 6698: 014f0e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6699: 00706a8c 200 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ - 6700: 00a88c4c 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6701: 00aece98 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6702: 00ae9b38 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6703: 00b8b0cc 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ - 6704: 0084baa4 260 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u16 │ │ │ │ + 6700: 00a88a0c 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6701: 00aecc58 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6702: 00ae98f8 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6703: 00b8ae8c 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6704: 0084b864 260 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u16 │ │ │ │ 6705: 014eaac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ - 6706: 0081db14 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsl │ │ │ │ + 6706: 0081d8d4 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsl │ │ │ │ 6707: 014e85bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6708: 00666c54 304 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6709: 00b5ad8c 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6709: 00b5ab4c 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6710: 0069d7f0 80 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6711: 002d133c 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6712: 0151b7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6713: 0084bef0 300 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_s │ │ │ │ + 6713: 0084bcb0 300 FUNC GLOBAL DEFAULT 12 helper_neon_uqshli_s │ │ │ │ 6714: 01457d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_a64 │ │ │ │ - 6715: 00b188b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6715: 00b18674 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6716: 0151c1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6717: 0151d094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6718: 014e96ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6719: 014f1ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6720: 009ef298 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ - 6721: 008f4ea4 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ + 6720: 009ef058 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6721: 008f4c64 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6722: 014f2c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6723: 009cca68 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6723: 009cc828 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6724: 014debf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6725: 014e1f50 56 OBJECT GLOBAL DEFAULT 24 hw_fsi_trace_events │ │ │ │ - 6726: 0081dabc 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsw │ │ │ │ + 6726: 0081d87c 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhsw │ │ │ │ 6727: 00517e98 540 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6728: 006d7dfc 520 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6729: 009184b4 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ - 6730: 00ab054c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6731: 0097cd70 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6729: 00918274 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ + 6730: 00ab030c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6731: 0097cb30 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6732: 014f1538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6733: 009ca718 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6733: 009ca4d8 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6734: 0151de0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6735: 014e4d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6736: 0085059c 60 FUNC GLOBAL DEFAULT 12 helper_neon_cgt_f32 │ │ │ │ + 6736: 0085035c 60 FUNC GLOBAL DEFAULT 12 helper_neon_cgt_f32 │ │ │ │ 6737: 014440bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_h │ │ │ │ 6738: 014dfadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_GET_PTE_EVENT │ │ │ │ - 6739: 008b326c 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6739: 008b302c 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6740: 005162c4 132 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ - 6741: 00837748 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ + 6741: 00837508 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavub │ │ │ │ 6742: 002ecddc 80 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6743: 0151c860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6744: 014eae40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ - 6745: 00dbc168 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ + 6745: 00dbbf28 288 OBJECT GLOBAL DEFAULT 14 allwinner_r40_memmap │ │ │ │ 6746: 0151cc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6747: 014e8b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6748: 0097d1f4 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6748: 0097cfb4 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6749: 014ecf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6750: 006b468c 80 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6751: 00705288 124 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ - 6752: 009718b0 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ + 6752: 00971670 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6753: 014f1e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6754: 0151d35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 6755: 008377c8 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ - 6756: 0097386c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ - 6757: 0086f550 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh_round_to_zero │ │ │ │ + 6755: 00837588 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuh │ │ │ │ + 6756: 0097362c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ + 6757: 0086f310 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh_round_to_zero │ │ │ │ 6758: 014e413c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6759: 0151bafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ 6760: 01444038 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_idx_s │ │ │ │ - 6761: 00b96630 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6761: 00b963f0 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6762: 0151b822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6763: 00b18070 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6763: 00b17e30 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6764: 014ea24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6765: 009b9040 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6765: 009b8e00 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6766: 014f08a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6767: 0151b93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6768: 014e1474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6769: 014eed38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6770: 008944a4 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6770: 00894264 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6771: 00310468 188 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6772: 0151c1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6773: 014d6eac 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6774: 006e7074 32 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6775: 00327bac 32 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6776: 014dd090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6777: 014ddeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ - 6778: 00837848 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ + 6778: 00837608 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmladavuw │ │ │ │ 6779: 014f0968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 6780: 0151c528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6781: 0074bc14 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_write8 │ │ │ │ 6782: 0151cf8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6783: 002e0090 168 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6784: 014dca58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6785: 014e213c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6786: 0151c8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6787: 00ad7e94 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ - 6788: 0086ec98 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod_round_to_nearest │ │ │ │ + 6787: 00ad7c54 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6788: 0086ea58 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod_round_to_nearest │ │ │ │ 6789: 0151c862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6790: 002c1c10 384 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6791: 0041e8ec 2704 FUNC GLOBAL DEFAULT 12 gicv3_dist_read │ │ │ │ 6792: 0151cedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6793: 00b3a848 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ - 6794: 00ba3f28 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ + 6793: 00b3a608 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6794: 00ba3ce8 148 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ 6795: 005c6358 152 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6796: 0151c414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6797: 0081d910 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhub │ │ │ │ - 6798: 00aff4f4 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6797: 0081d6d0 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhub │ │ │ │ + 6798: 00aff2b4 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6799: 0031f6fc 136 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6800: 014e7460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6801: 014f4848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6802: 006b64c4 36 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6803: 00b30d70 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6804: 00b6cce0 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ - 6805: 0084c300 144 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u32 │ │ │ │ + 6803: 00b30b30 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6804: 00b6caa0 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6805: 0084c0c0 144 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u32 │ │ │ │ 6806: 014e5664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6807: 0142602c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd8 │ │ │ │ 6808: 0151bb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6809: 002dde44 128 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 6810: 0084d6b4 308 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s16 │ │ │ │ - 6811: 00b6a634 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ - 6812: 0081d9c0 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhul │ │ │ │ + 6810: 0084d474 308 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s16 │ │ │ │ + 6811: 00b6a3f4 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6812: 0081d780 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhul │ │ │ │ 6813: 0151b304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6814: 00665884 260 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6815: 0151c358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6816: 0099d20c 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6816: 0099cfcc 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6817: 014eec98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6818: 014ed738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6819: 014dd710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6820: 014ec8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6821: 0151b9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6822: 014e18b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6823: 0151babe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6824: 0151cbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6825: 00b17090 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6825: 00b16e50 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6826: 013baaf0 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6827: 0151c6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ 6828: 0031c5b0 316 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6829: 0151c0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6830: 0097cef4 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6830: 0097ccb4 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6831: 0151c9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_RECEIVED_DSTATE │ │ │ │ - 6832: 0081d97c 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhuw │ │ │ │ + 6832: 0081d73c 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackhuw │ │ │ │ 6833: 002d05c4 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6834: 0082e880 160 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ - 6835: 00b5891c 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6834: 0082e640 160 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsb │ │ │ │ + 6835: 00b586dc 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6836: 014ec7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6837: 009e2bfc 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6837: 009e29bc 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6838: 014ec798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6839: 002eae78 428 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ - 6840: 00953a7c 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6841: 00991be8 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6840: 0095383c 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ + 6841: 009919a8 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6842: 0141817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6843: 0151d55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ - 6844: 0082e920 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ + 6844: 0082e6e0 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsh │ │ │ │ 6845: 013bca50 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6846: 006535d0 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ - 6847: 00b93aac 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6847: 00b9386c 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6848: 006b53d0 36 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6849: 0151c912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6850: 0151c28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6851: 00a11ecc 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6851: 00a11c8c 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6852: 01408b34 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6853: 014e977c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6854: 00b40170 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6854: 00b3ff30 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6855: 0151c9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_WRITE_DSTATE │ │ │ │ 6856: 003f69b8 32 FUNC GLOBAL DEFAULT 12 pmbus_data2linear_mode │ │ │ │ - 6857: 0082e9f4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ - 6858: 00932f14 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6857: 0082e7b4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vshlsw │ │ │ │ + 6858: 00932cd4 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ 6859: 01430424 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrntb │ │ │ │ - 6860: 00aa7348 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6861: 009d0120 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6862: 00aaccdc 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6860: 00aa7108 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6861: 009cfee0 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6862: 00aaca9c 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ 6863: 0060ecd0 196 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6864: 00901d6c 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6864: 00901b2c 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6865: 00704d14 152 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6866: 00dcd1d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6866: 00dccf98 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6867: 0151b480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6868: 0144d1a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_rax1 │ │ │ │ 6869: 014303a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshrnth │ │ │ │ - 6870: 008eb5bc 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ + 6870: 008eb37c 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6871: 006f6ec0 256 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 6872: 008c5c70 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6873: 00aca7d0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6874: 009ed1dc 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6872: 008c5a30 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ + 6873: 00aca590 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6874: 009ecf9c 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6875: 014e4c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6876: 01416a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6877: 0144aaf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_d │ │ │ │ 6878: 014e42f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_UNPLUG_EVENT │ │ │ │ 6879: 014e7470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6880: 014f4ab0 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6881: 0151c2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6882: 014eaeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_READ_EVENT │ │ │ │ 6883: 014ecc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ 6884: 0144abfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_h │ │ │ │ - 6885: 00af7c00 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6885: 00af79c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6886: 002d4304 16 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6887: 014270ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub8 │ │ │ │ 6888: 0151b7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_UNHANDLED_CMD_DSTATE │ │ │ │ - 6889: 0096bd84 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6890: 0085027c 188 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s8 │ │ │ │ - 6891: 00a854f0 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6889: 0096bb44 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ + 6890: 0085003c 188 FUNC GLOBAL DEFAULT 12 helper_neon_qneg_s8 │ │ │ │ + 6891: 00a852b0 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6892: 01512b60 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ - 6893: 0084d900 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s32 │ │ │ │ + 6893: 0084d6c0 172 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s32 │ │ │ │ 6894: 014ebf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6895: 002ccbf4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ - 6896: 00abc348 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 6897: 0097b8e0 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6896: 00abc108 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6897: 0097b6a0 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6898: 014e331c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6899: 00707580 196 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_block_until_ready │ │ │ │ - 6900: 007c0930 204 FUNC GLOBAL DEFAULT 12 gen_exception_insn │ │ │ │ - 6901: 00ae1dd0 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6902: 008eccb8 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ + 6900: 007c0838 204 FUNC GLOBAL DEFAULT 12 gen_exception_insn │ │ │ │ + 6901: 00ae1b90 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6902: 008eca78 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6903: 0144ab78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge0_s │ │ │ │ 6904: 0151c520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6905: 00b11924 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6905: 00b116e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6906: 014dda40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6907: 0066b730 12 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6908: 013bd04c 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6909: 003da22c 228 FUNC GLOBAL DEFAULT 12 soc_dma_init │ │ │ │ 6910: 0151b994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ - 6911: 00903a3c 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ + 6911: 009037fc 104 FUNC GLOBAL DEFAULT 12 semihost_sys_read │ │ │ │ 6912: 014ea20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6913: 0151d418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6914: 014e392c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6915: 014e6900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 6916: 009b3bf4 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6916: 009b39b4 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6917: 002d6968 552 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6918: 00618744 204 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6919: 01440e34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_ud │ │ │ │ 6920: 0151b526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6921: 00706694 116 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6922: 0067735c 120 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 6923: 0082eab4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ - 6924: 008e227c 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6925: 00a9356c 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6923: 0082e874 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshlub │ │ │ │ + 6924: 008e203c 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ + 6925: 00a9332c 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6926: 014f0948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ - 6927: 0097194c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ + 6927: 0097170c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6928: 014f5240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6929: 0151c6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6930: 014e1eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6931: 00679bdc 20 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6932: 014e3e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6933: 0151d80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6934: 002b6f00 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ - 6935: 00835bf0 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ + 6935: 008359b0 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashb │ │ │ │ 6936: 0151bb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6937: 0082eb58 220 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ - 6938: 00ae539c 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6937: 0082e918 220 FUNC GLOBAL DEFAULT 12 helper_mve_vshluh │ │ │ │ + 6938: 00ae515c 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6939: 0151b88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6940: 002c58e4 324 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6941: 014f0338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6942: 013bc380 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6943: 014e88fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6944: 014ee750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6945: 00a247b4 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6945: 00a24574 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6946: 006b85fc 1028 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6947: 014dd820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6948: 003807f8 148 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ - 6949: 00835cc8 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ + 6949: 00835a88 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashh │ │ │ │ 6950: 014dec40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ - 6951: 00971c30 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ + 6951: 009719f0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6952: 0151c8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6953: 01414294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ - 6954: 00971e04 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ - 6955: 0084c390 252 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u64 │ │ │ │ + 6954: 00971bc4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ + 6955: 0084c150 252 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u64 │ │ │ │ 6956: 014eec18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6957: 00ac25f0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6957: 00ac23b0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6958: 0151d556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ - 6959: 0086f000 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls_round_to_zero │ │ │ │ + 6959: 0086edc0 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls_round_to_zero │ │ │ │ 6960: 014e07e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6961: 0082ec34 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ - 6962: 00ad67cc 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6961: 0082e9f4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshluw │ │ │ │ + 6962: 00ad658c 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6963: 00519ccc 64 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6964: 014f2434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_IMASK_TOGGLE_EVENT │ │ │ │ 6965: 0151d090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6966: 00a01248 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6966: 00a01008 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6967: 014df19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6968: 009c16a4 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ - 6969: 00835dcc 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ - 6970: 00945090 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ + 6968: 009c1464 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6969: 00835b8c 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlashw │ │ │ │ + 6970: 00944e50 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6971: 0038b7ec 388 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6972: 00b41e9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6972: 00b41c5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6973: 0151b3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6974: 014de7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6975: 00581dcc 56 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6976: 0151b53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6977: 0151bf84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6978: 008585fc 348 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_b │ │ │ │ - 6979: 0097cfac 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ - 6980: 0088a660 604 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_ready_status │ │ │ │ + 6978: 008583bc 348 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_idx_b │ │ │ │ + 6979: 0097cd6c 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6980: 0088a420 604 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_ready_status │ │ │ │ 6981: 0151cd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6982: 01454520 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos_round_to_nearest │ │ │ │ - 6983: 008eea00 164 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ + 6983: 008ee7c0 164 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6984: 0151be08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ - 6985: 0091886c 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ + 6985: 0091862c 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ 6986: 0151c9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_WRITE_DSTATE │ │ │ │ 6987: 014ef1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6988: 014f1234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6989: 0031f63c 152 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6990: 00aba670 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ - 6991: 00aafc3c 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6990: 00aba430 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6991: 00aaf9fc 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6992: 0151c7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6993: 014ede80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ - 6994: 0083ef2c 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ + 6994: 0083ecec 128 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupb │ │ │ │ 6995: 0151cf7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6996: 014e1d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6997: 00b6dc18 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6997: 00b6d9d8 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6998: 014dcd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ - 6999: 0081f460 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnb │ │ │ │ + 6999: 0081f220 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnb │ │ │ │ 7000: 0151de2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 7001: 014de848 64 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ 7002: 00791be0 272 FUNC GLOBAL DEFAULT 12 arm_hcrx_el2_eff │ │ │ │ - 7003: 00b0d280 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ - 7004: 0084fe80 176 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s16 │ │ │ │ + 7003: 00b0d040 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 7004: 0084fc40 176 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s16 │ │ │ │ 7005: 014e2048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_READ_EVENT │ │ │ │ 7006: 014de938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 7007: 0151c212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 7008: 00ad706c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 7008: 00ad6e2c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ 7009: 01448340 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_h │ │ │ │ - 7010: 0083efac 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ - 7011: 00b65c28 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 7010: 0083ed6c 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwduph │ │ │ │ + 7011: 00b659e8 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 7012: 01454940 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultod │ │ │ │ 7013: 014dd970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 7014: 006a1a88 64 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 7015: 013bd34c 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ - 7016: 0081f6c0 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnl │ │ │ │ + 7016: 0081f480 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnl │ │ │ │ 7017: 014546ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh │ │ │ │ 7018: 0151d24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 7019: 00b368d8 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ - 7020: 00850d7c 200 FUNC GLOBAL DEFAULT 12 helper_neon_zip8 │ │ │ │ + 7019: 00b36698 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 7020: 00850b3c 200 FUNC GLOBAL DEFAULT 12 helper_neon_zip8 │ │ │ │ 7021: 014e8c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 7022: 002dbd1c 396 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 7023: 014dcba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 7024: 0151c9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_RDR_DSTATE │ │ │ │ 7025: 005c8aa0 816 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 7026: 00381a38 68 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 7027: 014482bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_nf_idx_s │ │ │ │ 7028: 014ea8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 7029: 0151d2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 7030: 00b16040 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ - 7031: 0086e7c8 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod_round_to_nearest │ │ │ │ + 7030: 00b15e00 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 7031: 0086e588 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod_round_to_nearest │ │ │ │ 7032: 014f3618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 7033: 006f2d00 24 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 7034: 00704948 568 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 7035: 00373414 176 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ - 7036: 0083f054 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ + 7036: 0083ee14 168 FUNC GLOBAL DEFAULT 12 helper_mve_viwdupw │ │ │ │ 7037: 0151d650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ - 7038: 0089bcc8 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ + 7038: 0089ba88 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ 7039: 014effc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ 7040: 01454c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos │ │ │ │ - 7041: 0081f5fc 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnw │ │ │ │ - 7042: 00b2628c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 7041: 0081f3bc 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addnw │ │ │ │ + 7042: 00b2604c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 7043: 0151d1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 7044: 004af2e8 456 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 7045: 0151c8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 7046: 014e39cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 7047: 014eabb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ 7048: 01426e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqadd16 │ │ │ │ - 7049: 00a888a8 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 7049: 00a88668 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 7050: 0151c4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 7051: 00326a74 528 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 7052: 006a343c 176 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ - 7053: 00956bd0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 7054: 00acf41c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 7053: 00956990 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ + 7054: 00acf1dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 7055: 014eae00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 7056: 00a7d3e0 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ - 7057: 008198d4 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesmc │ │ │ │ + 7056: 00a7d1a0 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 7057: 00819694 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesmc │ │ │ │ 7058: 006696d0 184 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 7059: 009d019c 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 7059: 009cff5c 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 7060: 002c5714 72 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 7061: 00aa29ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 7062: 00b86f88 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 7061: 00aa27ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 7062: 00b86d48 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 7063: 014de808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 7064: 002a22f4 148 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 7065: 0030de90 120 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 7066: 00a87a1c 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 7066: 00a877dc 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 7067: 0151ca62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 7068: 0151be26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ - 7069: 00959970 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ + 7069: 00959730 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 7070: 014e50d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ - 7071: 008320fc 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ - 7072: 0084d9ac 288 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s64 │ │ │ │ + 7071: 00831ebc 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhb │ │ │ │ + 7072: 0084d76c 288 FUNC GLOBAL DEFAULT 12 helper_neon_qshlu_s64 │ │ │ │ 7073: 014f01f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 7074: 0151d72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 7075: 0151b946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 7076: 0151d24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 7077: 003da508 612 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_mem │ │ │ │ - 7078: 00988ba4 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 7078: 00988964 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 7079: 0066d8e4 80 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ - 7080: 00832210 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ + 7080: 00831fd0 316 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhh │ │ │ │ 7081: 004c00c4 200 FUNC GLOBAL DEFAULT 12 lan9118_init │ │ │ │ 7082: 0151d7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 7083: 00b8f550 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 7083: 00b8f310 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 7084: 003e9c48 152 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 7085: 014179c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 7086: 01432314 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavh │ │ │ │ 7087: 014f2f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 7088: 014f180c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 7089: 0151c440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 7090: 006568fc 276 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 7091: 014f3e18 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 7092: 00b84664 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 7092: 00b84424 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 7093: 014e994c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 7094: 002e0288 184 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 7095: 004a1a38 8 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ 7096: 006e6f78 108 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ 7097: 01432290 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmavs │ │ │ │ - 7098: 00d40528 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 7098: 00d402e8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 7099: 014ed148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ - 7100: 0083234c 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ + 7100: 0083210c 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhw │ │ │ │ 7101: 01437fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadc │ │ │ │ 7102: 014e1664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 7103: 0151bd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ 7104: 014df7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_EVENT │ │ │ │ - 7105: 00b402b8 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 7105: 00b40078 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 7106: 014f3924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ - 7107: 0084ff70 72 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s32 │ │ │ │ + 7107: 0084fd30 72 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s32 │ │ │ │ 7108: 0151c33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 7109: 0151b7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_LEVEL_DSTATE │ │ │ │ 7110: 014e71a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 7111: 00b0e1dc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 7111: 00b0df9c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 7112: 01440804 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrd_sg_os_ud │ │ │ │ 7113: 0151bcc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 7114: 00685ee0 268 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 7115: 0037c24c 1324 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 7116: 0065c344 172 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ - 7117: 008f4f08 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ + 7117: 008f4cc8 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 7118: 004dc158 76 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 7119: 014f3094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 7120: 00819aac 248 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1c │ │ │ │ + 7120: 0081986c 248 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1c │ │ │ │ 7121: 0151ce9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 7122: 00b7c75c 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 7122: 00b7c51c 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 7123: 006da038 284 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 7124: 0037cbd4 88 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 7125: 014e79c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 7126: 014f0f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 7127: 00ae4ea4 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 7127: 00ae4c64 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 7128: 0151bc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ - 7129: 00819d94 156 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1h │ │ │ │ + 7129: 00819b54 156 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1h │ │ │ │ 7130: 0151c6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 7131: 00b46ca8 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 7132: 009f8cac 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 7133: 00a98ea0 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 7134: 00b70b84 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 7135: 00b65b3c 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 7131: 00b46a68 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 7132: 009f8a6c 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 7133: 00a98c60 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 7134: 00b70944 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 7135: 00b658fc 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 7136: 00337e10 144 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 7137: 014e4c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 7138: 014dcd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ - 7139: 00819c98 252 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1m │ │ │ │ + 7139: 00819a58 252 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1m │ │ │ │ 7140: 01451088 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_b │ │ │ │ 7141: 0151be82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 7142: 0151d148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 7143: 014dd6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 7144: 0151b574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ 7145: 01450efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_d │ │ │ │ - 7146: 00af155c 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 7146: 00af131c 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 7147: 0151ba2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 7148: 0151ca60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ - 7149: 00819ba4 244 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1p │ │ │ │ - 7150: 00b9a600 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 7151: 009ece9c 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 7149: 00819964 244 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1p │ │ │ │ + 7150: 00b9a3c0 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 7151: 009ecc5c 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 7152: 01451004 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_h │ │ │ │ 7153: 002d12f8 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 7154: 0151b4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 7155: 014269f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub8 │ │ │ │ 7156: 014e7640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 7157: 014f3eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 7158: 002a2184 224 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 7159: 0151bc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 7160: 0151c6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 7161: 00b4200c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 7161: 00b41dcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 7162: 013bd49c 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 7163: 002df81c 220 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ - 7164: 00828d0c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ + 7164: 00828acc 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_os_ud │ │ │ │ 7165: 014dd980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 7166: 00b458c8 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 7166: 00b45688 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 7167: 00660130 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 7168: 014ef3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 7169: 014f2c6c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 7170: 01450f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshlui_s │ │ │ │ 7171: 014f2f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 7172: 0151d960 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 7173: 0151c072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 7174: 01430634 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrntb │ │ │ │ 7175: 006dd718 1412 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 7176: 014e1554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 7177: 0151b5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ - 7178: 008209a8 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbb │ │ │ │ + 7178: 00820768 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbb │ │ │ │ 7179: 014f43c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 7180: 00996ba0 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 7181: 00b793dc 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 7180: 00996960 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 7181: 00b7919c 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 7182: 014edf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ - 7183: 009574f0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 7184: 00b949b8 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 7183: 009572b0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ + 7184: 00b94778 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 7185: 0036892c 604 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 7186: 014305b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshrnth │ │ │ │ 7187: 014efc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 7188: 0151bdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 7189: 014f0ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ - 7190: 008637c8 236 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ - 7191: 00820a4c 20 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbl │ │ │ │ + 7190: 00863588 236 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_b │ │ │ │ + 7191: 0082080c 20 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbl │ │ │ │ 7192: 01418b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 7193: 014f8670 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 7194: 0097f78c 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 7195: 0099cc9c 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 7194: 0097f54c 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 7195: 0099ca5c 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 7196: 014eb120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_WRITE_EVENT │ │ │ │ - 7197: 008638b4 240 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ + 7197: 00863674 240 FUNC GLOBAL DEFAULT 12 helper_gvec_ushl_h │ │ │ │ 7198: 0151d504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 7199: 014f4a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 7200: 014e872c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 7201: 0151ca00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_READ_DSTATE │ │ │ │ 7202: 0151c6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 7203: 014f25e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 7204: 0151ccde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 7205: 014eb428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ - 7206: 00b30a8c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ - 7207: 00820a14 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbw │ │ │ │ + 7206: 00b3084c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 7207: 008207d4 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_msbw │ │ │ │ 7208: 0151c47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 7209: 0151b7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ - 7210: 0095a764 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ + 7210: 0095a524 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 7211: 014eb200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_SELECT_EVENT │ │ │ │ 7212: 014e7660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 7213: 00b9d300 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 7213: 00b9d0c0 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 7214: 0151bfc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 7215: 01444350 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_d │ │ │ │ 7216: 014e4ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 7217: 002d4370 136 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 7218: 002ac198 424 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 7219: 0151c7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 7220: 0151de9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 7221: 002c8580 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ - 7222: 00840bd4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ + 7222: 00840994 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarb │ │ │ │ 7223: 002d566c 36 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 7224: 00ba4304 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 7224: 00ba40c4 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 7225: 0151d27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 7226: 01444458 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_h │ │ │ │ 7227: 0151bc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ - 7228: 00959fcc 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ + 7228: 00959d8c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 7229: 0151d218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 7230: 00840c64 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ - 7231: 00b8d150 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 7230: 00840a24 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarh │ │ │ │ + 7231: 00b8cf10 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 7232: 0151c08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 7233: 00b5d1d4 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 7234: 00adc9d0 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 7233: 00b5cf94 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 7234: 00adc790 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 7235: 006c8fb4 420 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 7236: 014ddffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 7237: 014443d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mls_idx_s │ │ │ │ 7238: 003c2d74 440 FUNC GLOBAL DEFAULT 12 framebuffer_update_memory_section │ │ │ │ 7239: 014e4854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 7240: 006ad0e0 168 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 7241: 0151be7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 7242: 002b4f64 348 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ - 7243: 0094f714 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ + 7243: 0094f4d4 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 7244: 0151c542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 7245: 0151d7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 7246: 00aa6d70 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 7246: 00aa6b30 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 7247: 013b7eb0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 7248: 0151bd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 7249: 01512b9d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_emit_events_c │ │ │ │ - 7250: 00840cf4 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ + 7250: 00840ab4 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmple_scalarw │ │ │ │ 7251: 0151c012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 7252: 00660158 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 7253: 00b6d0cc 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 7253: 00b6ce8c 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 7254: 0151b60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 7255: 00afeda4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 7256: 00ac8210 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 7255: 00afeb64 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 7256: 00ac7fd0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 7257: 014eb7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ - 7258: 0091f098 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ + 7258: 0091ee58 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 7259: 00323024 468 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ - 7260: 0084ffd8 68 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s64 │ │ │ │ + 7260: 0084fd98 68 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_s64 │ │ │ │ 7261: 0151d21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 7262: 0081ff34 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsb │ │ │ │ - 7263: 00a95b64 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 7262: 0081fcf4 416 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsb │ │ │ │ + 7263: 00a95924 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 7264: 0151b39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 7265: 00ae45b8 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 7265: 00ae4378 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 7266: 003f8dc0 240 FUNC GLOBAL DEFAULT 12 pmbus_receive16 │ │ │ │ 7267: 0151d79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 7268: 007027e0 260 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 7269: 014dd250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 7270: 012ef778 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 7271: 014e98fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ - 7272: 00820198 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsl │ │ │ │ + 7272: 0081ff58 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsl │ │ │ │ 7273: 007a1c98 172 FUNC GLOBAL DEFAULT 12 pmu_op_finish │ │ │ │ 7274: 0151b2a3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 7275: 0151d5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 7276: 0151cf84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 7277: 00abc50c 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 7277: 00abc2cc 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 7278: 014f1f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 7279: 014ec998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 7280: 006a28dc 108 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 7281: 014e6090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 7282: 014df88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_MISS_EVENT │ │ │ │ 7283: 0151d1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 7284: 0074c100 92 FUNC GLOBAL DEFAULT 12 omap_mpuio_out_set │ │ │ │ - 7285: 008200d4 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsw │ │ │ │ + 7285: 0081fe94 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addsw │ │ │ │ 7286: 0028b358 72 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 7287: 00aa30c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 7288: 009ebcd8 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 7287: 00aa2e80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 7288: 009eba98 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 7289: 002fab0c 276 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 7290: 00b8bb5c 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 7290: 00b8b91c 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 7291: 002d0ed8 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 7292: 00aa4650 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 7292: 00aa4410 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 7293: 014dd780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ 7294: 014df2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ 7295: 0151b760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_SSP_READ_UNDERRUN_DSTATE │ │ │ │ - 7296: 00b11ec0 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 7296: 00b11c80 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 7297: 002c7f1c 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 7298: 002c84e0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 7299: 00b187fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 7299: 00b185bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 7300: 014f3a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 7301: 014df26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 7302: 01412950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 7303: 00aed934 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 7303: 00aed6f4 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 7304: 006a84ec 120 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 7305: 00ae0978 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 7305: 00ae0738 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 7306: 00693508 108 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ 7307: 0151bb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_WRITE_DSTATE │ │ │ │ - 7308: 00b0ca0c 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 7309: 00b9e628 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 7310: 009c1c4c 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 7311: 009fe7e8 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 7308: 00b0c7cc 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 7309: 00b9e3e8 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 7310: 009c1a0c 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 7311: 009fe5a8 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 7312: 0151cc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 7313: 014df53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ - 7314: 007d2f7c 28 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ + 7314: 007d2dec 28 FUNC GLOBAL DEFAULT 12 neon_full_reg_offset │ │ │ │ 7315: 0151bf7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 7316: 0151bb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_DSTATE │ │ │ │ - 7317: 0095a8f0 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ + 7317: 0095a6b0 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 7318: 014146b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 7319: 0151c7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 7320: 014ea42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 7321: 014e7a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 7322: 00678c74 24 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ - 7323: 00834510 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ + 7323: 008342d0 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarb │ │ │ │ 7324: 01412110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 7325: 009b9a74 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ - 7326: 008e26b8 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ + 7325: 009b9834 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 7326: 008e2478 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 7327: 014dc928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 7328: 00678fcc 516 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 7329: 009c463c 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ - 7330: 00834588 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ + 7329: 009c43fc 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 7330: 00834348 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarh │ │ │ │ 7331: 014e81ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 7332: 009b7608 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 7332: 009b73c8 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 7333: 005ca87c 132 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ - 7334: 008341a4 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ + 7334: 00833f64 120 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarb │ │ │ │ 7335: 004e1a84 400 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 7336: 013b7918 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 7337: 0151c752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 7338: 006e4918 160 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 7339: 00abc7e0 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ - 7340: 0083421c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ + 7339: 00abc5a0 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 7340: 00833fdc 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarh │ │ │ │ 7341: 0151c82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 7342: 0151d7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ - 7343: 0081f9c8 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addub │ │ │ │ + 7343: 0081f788 412 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addub │ │ │ │ 7344: 003f8eb0 232 FUNC GLOBAL DEFAULT 12 pmbus_receive32 │ │ │ │ 7345: 0151d1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 7346: 014de304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 7347: 014e6d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 7348: 01418f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ - 7349: 0083462c 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ + 7349: 008343ec 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubs_scalarw │ │ │ │ 7350: 0151cd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 7351: 009d03a4 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 7351: 009d0164 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 7352: 014f1028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 7353: 0151d42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 7354: 0151c0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 7355: 002fad0c 132 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 7356: 014ee170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 7357: 004d759c 508 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 7358: 014dea70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 7359: 0151c5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 7360: 00668ce8 328 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 7361: 014389b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxb │ │ │ │ - 7362: 0081fc28 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addul │ │ │ │ + 7362: 0081f9e8 84 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_addul │ │ │ │ 7363: 014ed278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 7364: 0150a7ec 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ - 7365: 008342c0 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ + 7365: 00834080 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhadds_scalarw │ │ │ │ 7366: 0151cf70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 7367: 00991d1c 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 7367: 00991adc 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 7368: 014eb798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 7369: 00af2a78 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 7369: 00af2838 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 7370: 0143892c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxh │ │ │ │ 7371: 0151ce5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 7372: 0070f308 128 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 7373: 0069be78 464 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 7374: 005c8fc4 240 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 7375: 00b73d80 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 7376: 00ab2cb8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 7375: 00b73b40 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 7376: 00ab2a78 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 7377: 0151bd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 7378: 0151b296 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 7379: 00668f30 136 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 7380: 00ba509c 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ - 7381: 0094f848 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 7382: 0081fb64 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_adduw │ │ │ │ - 7383: 009ede08 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 7380: 00ba4e5c 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 7381: 0094f608 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ + 7382: 0081f924 196 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_adduw │ │ │ │ + 7383: 009edbc8 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 7384: 0151de2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 7385: 0151d42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 7386: 00b27268 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 7387: 00930104 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 7386: 00b27028 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 7387: 0092fec4 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 7388: 0151ba38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 7389: 014e73c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 7390: 0150aa78 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 7391: 0151b67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 7392: 00526ee4 192 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 7393: 002c7fbc 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 7394: 0151bc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 7395: 0151c698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 7396: 0151c6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 7397: 00660180 60 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 7398: 014388a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhxw │ │ │ │ - 7399: 00957f9c 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ - 7400: 008479cc 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ + 7399: 00957d5c 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ + 7400: 0084778c 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalarh │ │ │ │ 7401: 014e8e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 7402: 0151d0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_DSTATE │ │ │ │ 7403: 014f4100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 7404: 00aaa3e4 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 7404: 00aaa1a4 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 7405: 013bc350 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 7406: 005cb72c 2404 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 7407: 0151b73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 7408: 0151d4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 7409: 014ed648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 7410: 002d6cf8 308 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 7411: 0141a634 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 7412: 0151bc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 7413: 0141a694 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 7414: 014f30e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 7415: 006a4bec 164 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ - 7416: 00835ea0 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ + 7416: 00835c60 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashb │ │ │ │ 7417: 0141a6b4 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ - 7418: 00847c80 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ + 7418: 00847a40 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpge_scalars │ │ │ │ 7419: 0151c138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 7420: 009884f8 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 7420: 009882b8 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 7421: 00612348 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 7422: 0151c932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 7423: 014f07f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 7424: 00a43f0c 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 7424: 00a43ccc 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 7425: 014e0290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 7426: 00835f80 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ - 7427: 008ed0b0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 7428: 00ac06bc 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 7426: 00835d40 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashh │ │ │ │ + 7427: 008ece70 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ + 7428: 00ac047c 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 7429: 014e3d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 7430: 00a3fee8 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 7430: 00a3fca8 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 7431: 003f5858 16 FUNC GLOBAL DEFAULT 12 omap_i2c_set_fclk │ │ │ │ 7432: 0151d6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 7433: 00689530 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7434: 014e6da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7435: 0151cec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7436: 014f2dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7437: 014ed7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7438: 014e6500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7439: 0066e7c4 164 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7440: 0092a01c 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7440: 00929ddc 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7441: 014ece38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7442: 014dd9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7443: 014f4c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7444: 0151ce42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7445: 0151b2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7446: 0151cef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7447: 014e1fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_EVENT │ │ │ │ 7448: 0142e3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarb │ │ │ │ - 7449: 0083609c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ - 7450: 00aa1950 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7449: 00835e5c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlashw │ │ │ │ + 7450: 00aa1710 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7451: 014de788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7452: 003275fc 260 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7453: 00481860 128 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7454: 014e8ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7455: 004d71cc 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7456: 002c8438 168 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7457: 00b7b280 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7457: 00b7b040 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7458: 015157a0 22608 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7459: 0142e324 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarh │ │ │ │ 7460: 0151cf3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 7461: 00ba42d8 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7461: 00ba4098 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7462: 0151cf74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7463: 0144e118 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip16 │ │ │ │ 7464: 0151d1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7465: 01447134 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a32 │ │ │ │ 7466: 0053b920 2684 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 7467: 00ba4fd4 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7467: 00ba4d94 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7468: 014ee3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7469: 0151b586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ - 7470: 00ddcd04 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ + 7470: 00ddcac4 256 OBJECT GLOBAL DEFAULT 14 sm4_sbox │ │ │ │ 7471: 014ea4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7472: 014e4af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ 7473: 014dfb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_INVALID_PTE_EVENT │ │ │ │ - 7474: 00b6639c 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7474: 00b6615c 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7475: 0142e2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpge_scalarw │ │ │ │ 7476: 014eb538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7477: 0142f6bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlc │ │ │ │ 7478: 0151b37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7479: 014ef2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7480: 0151bf28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ - 7481: 0096497c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7482: 00a9f5d4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ - 7483: 0091e604 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ + 7481: 0096473c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ + 7482: 00a9f394 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7483: 0091e3c4 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7484: 0065f104 680 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7485: 0151b4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7486: 0151d0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7487: 0151cdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 7488: 0087be24 112 FUNC GLOBAL DEFAULT 12 gicv3_set_gicv3state │ │ │ │ - 7489: 009ec058 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ - 7490: 00836a44 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ + 7488: 0087bbe4 112 FUNC GLOBAL DEFAULT 12 gicv3_set_gicv3state │ │ │ │ + 7489: 009ebe18 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7490: 00836804 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullth │ │ │ │ 7491: 0070ad60 156 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7492: 01417ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ - 7493: 00827d38 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ + 7493: 00827af8 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_w │ │ │ │ 7494: 0151d5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7495: 00334fec 356 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7496: 00b5bb34 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7497: 00ac1cc8 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7496: 00b5b8f4 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7497: 00ac1a88 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7498: 003c8a98 472 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7499: 006b567c 36 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7500: 0151be60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7501: 014ecc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7502: 0151d770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7503: 003f8f98 240 FUNC GLOBAL DEFAULT 12 pmbus_receive64 │ │ │ │ 7504: 014ea3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ 7505: 00511534 72 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7506: 00ad3890 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7506: 00ad3650 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7507: 0151ba48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ 7508: 014442cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_h │ │ │ │ - 7509: 009e2510 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7509: 009e22d0 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7510: 014e3f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7511: 0151c4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7512: 01418d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7513: 002d5708 224 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7514: 0151c824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7515: 014e78a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ - 7516: 00836b20 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ + 7516: 008368e0 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulltw │ │ │ │ 7517: 0151c97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7518: 002cba68 192 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7519: 0151be78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7520: 0051a0e8 676 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7521: 00aeca48 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7521: 00aec808 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7522: 014e211c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7523: 009ef6c8 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7523: 009ef488 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7524: 014defb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7525: 014e5234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ - 7526: 00916cf8 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ + 7526: 00916ab8 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ 7527: 014dfa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_READ_MMIO_EVENT │ │ │ │ - 7528: 00adfa80 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7528: 00adf840 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7529: 01444248 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqdmulh_s │ │ │ │ 7530: 002d2ba8 640 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7531: 00ad1078 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7531: 00ad0e38 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7532: 0151b4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7533: 014e1db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7534: 0151b340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ - 7535: 0083281c 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ + 7535: 008325dc 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhb │ │ │ │ 7536: 014e829c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7537: 014eceb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7538: 0151b5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ 7539: 004268a4 2772 FUNC GLOBAL DEFAULT 12 gicv3_redist_read │ │ │ │ - 7540: 0093341c 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7540: 009331dc 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7541: 0151b4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7542: 013bc1d0 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7543: 0151b39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ - 7544: 0083293c 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ + 7544: 008326fc 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhh │ │ │ │ 7545: 014edd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 7546: 00ab36f0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7546: 00ab34b0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7547: 00319244 1364 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7548: 002c805c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7549: 009b7648 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7549: 009b7408 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7550: 014f290c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7551: 006892ac 172 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ - 7552: 0095cdbc 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ + 7552: 0095cb7c 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7553: 014e2948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7554: 0151ca24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7555: 0093429c 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7555: 0093405c 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7556: 0151b63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7557: 0151c95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7558: 00b9459c 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7558: 00b9435c 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7559: 00375834 8 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ - 7560: 009451fc 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7561: 00b0d8d4 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7560: 00944fbc 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ + 7561: 00b0d694 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7562: 0142dd78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqh │ │ │ │ - 7563: 009384a0 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ + 7563: 00938260 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7564: 01418284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7565: 009f8d64 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7566: 00b792a0 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7565: 009f8b24 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7566: 00b79060 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7567: 00706e84 176 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7568: 0151d098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ - 7569: 00832a7c 348 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ - 7570: 00863ba0 152 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ + 7569: 0083283c 348 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhw │ │ │ │ + 7570: 00863960 152 FUNC GLOBAL DEFAULT 12 helper_neon_pmull_h │ │ │ │ 7571: 014e3eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7572: 00aed230 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7572: 00aecff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7573: 0151d226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7574: 006fc428 1068 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7575: 014f0b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ 7576: 0142dcf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeqs │ │ │ │ - 7577: 00aad420 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7577: 00aad1e0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7578: 014ed1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7579: 0151c5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7580: 002c3354 916 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7581: 00b73388 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7581: 00b73148 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7582: 0151be10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7583: 003751d4 52 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ - 7584: 00ad8378 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7584: 00ad8138 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7585: 014e1414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7586: 01410dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7587: 0049ff58 376 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7588: 00b6621c 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7588: 00b65fdc 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7589: 014e2ad8 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7590: 00ba80b4 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7590: 00ba7e74 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7591: 014e1334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7592: 014dd030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7593: 014ebbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_EVENT │ │ │ │ 7594: 0151bcfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ - 7595: 008eb318 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ + 7595: 008eb0d8 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ 7596: 0143cd3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vand │ │ │ │ - 7597: 00a87c70 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ - 7598: 00958170 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 7599: 00b635dc 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7597: 00a87a30 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7598: 00957f30 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ + 7599: 00b6339c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7600: 014f9660 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7601: 014dfc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7602: 00529910 8 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7603: 002c0a90 8 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7604: 014f0f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 7605: 00adaf34 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7605: 00adacf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7606: 002c6744 252 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 7607: 00a88e58 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7607: 00a88c18 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7608: 0151b982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7609: 002faab8 80 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7610: 014f41c8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7611: 009b55c0 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 7612: 00b6b9b0 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7611: 009b5380 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7612: 00b6b770 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7613: 014470b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_a64 │ │ │ │ 7614: 002cab68 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7615: 00925f88 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ - 7616: 0091e2b0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ + 7615: 00925d48 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7616: 0091e070 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7617: 01416394 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 7618: 00ad7354 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7619: 00995908 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7618: 00ad7114 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7619: 009956c8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7620: 014e0230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7621: 013bcdf8 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ - 7622: 00847314 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ - 7623: 00945810 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7624: 00aaec20 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7622: 008470d4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpneh │ │ │ │ + 7623: 009455d0 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ + 7624: 00aae9e0 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7625: 004af05c 68 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7626: 0151d252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7627: 002cbb28 192 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7628: 00a8aa70 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7628: 00a8a830 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7629: 0151d496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7630: 00610358 996 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7631: 0151d602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7632: 0031f330 152 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7633: 00529b88 944 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7634: 00aa3cf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7634: 00aa3ab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7635: 0144d5c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1a │ │ │ │ 7636: 014e1524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 7637: 0144d53c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt1b │ │ │ │ - 7638: 008475c8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ + 7638: 00847388 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpnes │ │ │ │ 7639: 014e9dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7640: 0060a278 332 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7641: 014ecbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7642: 00a9dbe4 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7643: 00aa7024 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7642: 00a9d9a4 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7643: 00aa6de4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7644: 0151c1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7645: 014e1fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_MASTER_WRITE_EVENT │ │ │ │ - 7646: 0086eb78 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd_round_to_zero │ │ │ │ + 7646: 0086e938 136 FUNC GLOBAL DEFAULT 12 helper_vfp_touhd_round_to_zero │ │ │ │ 7647: 0151bf3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7648: 006dd088 908 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7649: 0084f0c4 60 FUNC GLOBAL DEFAULT 12 helper_neon_add_u8 │ │ │ │ - 7650: 00b11a94 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ - 7651: 008628d8 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ + 7649: 0084ee84 60 FUNC GLOBAL DEFAULT 12 helper_neon_add_u8 │ │ │ │ + 7650: 00b11854 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7651: 00862698 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_b │ │ │ │ 7652: 014eacc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ - 7653: 00862bd0 332 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ + 7653: 00862990 332 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_d │ │ │ │ 7654: 014e325c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READB_EVENT │ │ │ │ 7655: 002c5868 124 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7656: 00b86af0 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7657: 00daf008 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7658: 00aa5568 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ - 7659: 008629d4 256 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ + 7656: 00b868b0 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7657: 00daedc8 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7658: 00aa5328 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7659: 00862794 256 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_h │ │ │ │ 7660: 0151c540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7661: 0151b98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7662: 0151d654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7663: 014de928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7664: 014f3698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ 7665: 0144de84 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesd │ │ │ │ - 7666: 00934514 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7666: 009342d4 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7667: 0151bad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7668: 014e0d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7669: 0144df08 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aese │ │ │ │ 7670: 003254d0 860 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7671: 0151c1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7672: 00931054 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7672: 00930e14 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7673: 002c0528 248 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 7674: 00b24c18 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7674: 00b249d8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7675: 003e8a54 8 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ - 7676: 00862ad4 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ + 7676: 00862894 252 FUNC GLOBAL DEFAULT 12 helper_gvec_sri_s │ │ │ │ 7677: 014de424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7678: 0151d692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7679: 01410d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ - 7680: 008f5638 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ + 7680: 008f53f8 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7681: 0151c770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7682: 014eda08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7683: 00b748b0 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7683: 00b74670 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ 7684: 0144d4b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2a │ │ │ │ - 7685: 00b234ec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7685: 00b232ac 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7686: 0144d434 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3tt2b │ │ │ │ 7687: 0151b67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7688: 014e0974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7689: 0151c6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7690: 0151d25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7691: 002b5f98 424 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7692: 01450a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u8 │ │ │ │ - 7693: 0085b67c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ - 7694: 0085ccb8 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ + 7693: 0085b43c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_d │ │ │ │ + 7694: 0085ca78 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_d │ │ │ │ 7695: 0151b682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7696: 00337fe0 196 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 7697: 01512b98 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_c │ │ │ │ 7698: 0151cf56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7699: 014f4388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7700: 0151ce2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ - 7701: 00930978 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7701: 00930738 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7702: 014516b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_b │ │ │ │ 7703: 005d6794 324 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ - 7704: 0087bdc0 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7705: 0085b4f4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ - 7706: 00abaf74 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ - 7707: 0085cb30 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ + 7704: 0087bb80 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ + 7705: 0085b2b4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_h │ │ │ │ + 7706: 00abad34 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7707: 0085c8f0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_h │ │ │ │ 7708: 0145152c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_d │ │ │ │ 7709: 014e0c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7710: 00b2b3a8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7711: 00b442f0 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7710: 00b2b168 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7711: 00b440b0 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7712: 0151bd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7713: 00ae97e4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7713: 00ae95a4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7714: 014ecd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 7715: 0099f32c 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7716: 00b2bd6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7715: 0099f0ec 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7716: 00b2bb2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7717: 01451634 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_h │ │ │ │ 7718: 002ed860 164 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7719: 009fb86c 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7719: 009fb62c 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7720: 014e12a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7721: 0151d2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7722: 00b4ccc0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7722: 00b4ca80 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7723: 0151d39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7724: 014efca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ - 7725: 0085b5b8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ + 7725: 0085b378 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_s │ │ │ │ 7726: 014eb648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ - 7727: 0085cbf4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ + 7727: 0085c9b4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmax_s │ │ │ │ 7728: 00434cec 836 FUNC GLOBAL DEFAULT 12 memory_device_plug │ │ │ │ 7729: 002cac14 172 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7730: 0151d322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7731: 006241f0 264 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ - 7732: 0091a1b0 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ + 7732: 00919f70 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ 7733: 014515b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqrshl_s │ │ │ │ - 7734: 009ecb9c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7734: 009ec95c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7735: 014efc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7736: 014df000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7737: 00ab0370 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7738: 00abe6b0 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7737: 00ab0130 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7738: 00abe470 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7739: 0151b279 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7740: 00a4e600 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7740: 00a4e3c0 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7741: 0151c93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7742: 014f3f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ - 7743: 0095d0ec 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ + 7743: 0095ceac 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7744: 014ee1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7745: 014e4944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7746: 014f202c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 7747: 014e09a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 7748: 014e12c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7749: 014f1214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7750: 002d4314 44 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7751: 0144a1ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_d │ │ │ │ 7752: 002c0ca8 424 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7753: 0144954c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_d │ │ │ │ 7754: 014de594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7755: 014114b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7756: 009e5458 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7756: 009e5218 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7757: 014e24b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7758: 0144a2b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_h │ │ │ │ 7759: 00decae0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7760: 01449654 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_h │ │ │ │ - 7761: 00a84a68 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ - 7762: 009ed31c 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7761: 00a84828 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7762: 009ed0dc 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7763: 014ec5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7764: 0151d876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7765: 0151b588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ 7766: 007a0e08 172 FUNC GLOBAL DEFAULT 12 arm_sctlr │ │ │ │ - 7767: 00b63748 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7767: 00b63508 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7768: 0151d8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7769: 0086d950 256 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr_from_host │ │ │ │ - 7770: 00aa3904 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7769: 0086d710 256 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr_from_host │ │ │ │ + 7770: 00aa36c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7771: 006ac2a8 116 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7772: 014de294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7773: 014f2b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7774: 00ad59f4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7775: 00918ae0 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ - 7776: 00a497d8 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7774: 00ad57b4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7775: 009188a0 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ + 7776: 00a49598 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ 7777: 0038c45c 136 FUNC GLOBAL DEFAULT 12 cxl_event_init │ │ │ │ 7778: 014eb040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N2FRAME_EVENT │ │ │ │ 7779: 0070f940 24 FUNC GLOBAL DEFAULT 12 define_cortex_a72_a57_a53_cp_reginfo │ │ │ │ 7780: 0144a230 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_s │ │ │ │ - 7781: 00b2a3e4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7781: 00b2a1a4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7782: 014495d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmax_s │ │ │ │ 7783: 014e3ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7784: 006c39c0 320 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7785: 007b0ce0 148 FUNC GLOBAL DEFAULT 12 gen_gvec_uhsub │ │ │ │ 7786: 0151b806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7787: 0151b972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ 7788: 014340fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsh │ │ │ │ - 7789: 0099cd78 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7789: 0099cb38 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7790: 0151ceba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7791: 009f3b60 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7792: 00a11ed4 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7791: 009f3920 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7792: 00a11c94 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 7793: 00321f8c 108 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7794: 006c8798 488 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ - 7795: 008e45c4 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ + 7795: 008e4384 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7796: 0151bc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7797: 014e8f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7798: 006c92c0 140 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ - 7799: 0083eb6c 172 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ + 7799: 0083e92c 172 FUNC GLOBAL DEFAULT 12 helper_mve_sqshl │ │ │ │ 7800: 0151b4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7801: 0036bee4 184 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 7802: 0098855c 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ - 7803: 008dd914 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ - 7804: 0091bc5c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ + 7802: 0098831c 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7803: 008dd6d4 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ + 7804: 0091ba1c 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 7805: 00656e8c 200 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ 7806: 01436304 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarb │ │ │ │ - 7807: 00aeae20 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7807: 00aeabe0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7808: 00703014 80 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7809: 00b65eac 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7809: 00b65c6c 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7810: 0065f3ac 104 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7811: 0151c71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7812: 003c6368 1200 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7813: 00b54068 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7813: 00b53e28 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7814: 0151cfbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7815: 014e4a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7816: 014dd0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7817: 0048eeb8 720 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7818: 0151b948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7819: 00b15c00 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7819: 00b159c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7820: 01434078 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavxsw │ │ │ │ - 7821: 009c4204 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7821: 009c3fc4 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7822: 0151c3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7823: 00703fd8 76 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7824: 01436280 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarh │ │ │ │ 7825: 007885dc 108 FUNC GLOBAL DEFAULT 12 arm_register_el_change_hook │ │ │ │ 7826: 0151c578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7827: 00618cb8 232 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7828: 014dd160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7829: 00b41cd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7830: 0093273c 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ - 7831: 00850554 72 FUNC GLOBAL DEFAULT 12 helper_neon_cge_f32 │ │ │ │ + 7829: 00b41a90 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7830: 009324fc 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7831: 00850314 72 FUNC GLOBAL DEFAULT 12 helper_neon_cge_f32 │ │ │ │ 7832: 014e886c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7833: 0151b680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7834: 0151c07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7835: 014debc0 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7836: 0057b884 204 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7837: 005275e4 204 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7838: 002c2208 444 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7839: 0151d4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7840: 0036cb18 16 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7841: 00aec9ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7841: 00aec7ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7842: 014f5110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7843: 0151d368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7844: 00a937c0 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7845: 009aae3c 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7846: 00b18630 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7844: 00a93580 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7845: 009aabfc 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7846: 00b183f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7847: 014f1f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7848: 00a9bea4 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7848: 00a9bc64 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7849: 0038c684 184 FUNC GLOBAL DEFAULT 12 cxl_discard_all_event_records │ │ │ │ 7850: 014f278c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ 7851: 014361fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadd_scalarw │ │ │ │ - 7852: 00abb2fc 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7853: 00a7d2ec 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7852: 00abb0bc 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7853: 00a7d0ac 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7854: 0066dd68 132 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7855: 01410cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ 7856: 0151d56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_UPDATE_IRQ_DSTATE │ │ │ │ - 7857: 009ef7d8 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7858: 00b239dc 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7857: 009ef598 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7858: 00b2379c 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7859: 0151b72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7860: 00b4bb9c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7860: 00b4b95c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7861: 014ed8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7862: 0151c156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7863: 014e54e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7864: 0144e5bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f32 │ │ │ │ 7865: 007a17c0 136 FUNC GLOBAL DEFAULT 12 pmu_pre_el_change │ │ │ │ 7866: 0151b954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7867: 01512b59 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7868: 014e60f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7869: 00679754 24 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7870: 0030e374 200 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7871: 009e4100 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7872: 00bb0a20 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7871: 009e3ec0 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7872: 00bb07e0 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7873: 0151d714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7874: 0151bd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ - 7875: 0083e750 276 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ + 7875: 0083e510 276 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll │ │ │ │ 7876: 002d8590 252 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 7877: 005299a4 72 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7878: 00288788 696 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7879: 014f09c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7880: 01428654 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhb │ │ │ │ 7881: 006b61f8 36 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 7882: 006e02d4 96 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 7883: 0036c0e8 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ 7884: 006abc5c 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 7885: 0070ac70 180 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7886: 0066bb30 60 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7887: 0151b8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7888: 014e6fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7889: 014eedb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7890: 00af48f8 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7890: 00af46b8 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ 7891: 0142875c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhl │ │ │ │ - 7892: 009fd164 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7892: 009fcf24 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7893: 014e4954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7894: 002ddec4 172 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7895: 0151d1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7896: 0151c312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7897: 0151d1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7898: 00ae0c84 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7898: 00ae0a44 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7899: 0036945c 160 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ 7900: 002d8790 112 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fd │ │ │ │ - 7901: 00b0107c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7902: 00b992a8 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7901: 00b00e3c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7902: 00b99068 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7903: 014ed328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7904: 014286d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhw │ │ │ │ 7905: 00deca68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7906: 0151c506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7907: 002c745c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7908: 00ad71f0 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7908: 00ad6fb0 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7909: 004dbcf8 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7910: 009cbd18 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7910: 009cbad8 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7911: 013b7d80 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7912: 0151d8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7913: 0092a198 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7913: 00929f58 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7914: 00667754 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7915: 008695bc 80 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ - 7916: 009eea00 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7915: 0086937c 80 FUNC GLOBAL DEFAULT 12 helper_gvec_ummla_b │ │ │ │ + 7916: 009ee7c0 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7917: 014e4b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7918: 0151c9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RESET_DSTATE │ │ │ │ 7919: 014e4e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7920: 014dd400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7921: 0150aad4 16 OBJECT GLOBAL DEFAULT 25 console_out_gf │ │ │ │ 7922: 014ec728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7923: 00b2933c 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7923: 00b290fc 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7924: 003342e8 3332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7925: 00ade144 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7925: 00addf04 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 7926: 01432104 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsb │ │ │ │ 7927: 00609d98 356 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7928: 005ca1a4 268 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7929: 0151cf94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7930: 014e52c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7931: 00932570 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7931: 00932330 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7932: 014457f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_b │ │ │ │ 7933: 0151ddfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7934: 00b18910 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7934: 00b186d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7935: 01432080 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsh │ │ │ │ 7936: 01445664 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_d │ │ │ │ 7937: 014ef048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7938: 0151be46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7939: 014e2c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ - 7940: 0090d648 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7941: 00a835f0 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7940: 0090d408 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ + 7941: 00a833b0 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7942: 0144576c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_h │ │ │ │ 7943: 00374fb0 548 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ - 7944: 008e4140 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ + 7944: 008e3f00 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7945: 014e6640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7946: 0151b8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7947: 00657544 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7948: 00b788cc 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7948: 00b7868c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7949: 014e37ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7950: 0142c7d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_h │ │ │ │ 7951: 01440678 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_os_uw │ │ │ │ 7952: 014e85ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7953: 0151b8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7954: 014e48c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7955: 014e4cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7956: 0028b3f8 364 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ 7957: 01431ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavsw │ │ │ │ 7958: 007981b8 1596 FUNC GLOBAL DEFAULT 12 cpsr_write │ │ │ │ 7959: 014456e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srsra_s │ │ │ │ - 7960: 00935d38 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ - 7961: 00918b70 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ + 7960: 00935af8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7961: 00918930 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ 7962: 014ecd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ - 7963: 00964834 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ - 7964: 0091e488 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ + 7963: 009645f4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ + 7964: 0091e248 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ 7965: 0142c74c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrint_rm_s │ │ │ │ - 7966: 00a947e0 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7967: 00b64df4 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7966: 00a945a0 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7967: 00b64bb4 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7968: 004ae780 376 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7969: 00b2cbc8 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7969: 00b2c988 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7970: 014eb988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7971: 00ad3c84 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7971: 00ad3a44 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7972: 0151c152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7973: 006a2888 28 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 7974: 009c01fc 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7975: 00acf250 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7976: 008b6c3c 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7974: 009bffbc 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7975: 00acf010 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7976: 008b69fc 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7977: 0065e38c 60 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7978: 014df35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7979: 0051acfc 100 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7980: 0151ce22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7981: 014f2190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7982: 0151cc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7983: 0151cb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7984: 014e1254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7985: 0151d09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7986: 0066d4d0 104 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7987: 009fa778 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7988: 00b6c15c 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7989: 00aa3e0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7987: 009fa538 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7988: 00b6bf1c 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7989: 00aa3bcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7990: 0066aea8 136 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7991: 014e0300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7992: 014e72f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7993: 014e6b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7994: 0151b938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7995: 0151cdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7996: 014eca88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7997: 014f39e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7998: 014e9dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7999: 00ab4bf0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 8000: 00935934 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7999: 00ab49b0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 8000: 009356f4 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 8001: 0151d892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 8002: 002c7504 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 8003: 006e721c 120 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ - 8004: 00958340 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ + 8004: 00958100 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 8005: 0061edd4 780 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 8006: 014ee4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 8007: 00aa54b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 8007: 00aa5270 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 8008: 014e972c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 8009: 008b4e5c 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 8009: 008b4c1c 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 8010: 007037b8 556 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 8011: 0151bb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 8012: 0053b0d4 12 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 8013: 0037a620 260 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 8014: 00a2c41c 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 8014: 00a2c1dc 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 8015: 0151c750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 8016: 0151c3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 8017: 0151bb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 8018: 0144e4b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acgt_f64 │ │ │ │ 8019: 0036c5ac 296 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ - 8020: 00971130 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 8021: 008f8c64 84 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 8020: 00970ef0 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ + 8021: 008f8a24 84 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 8022: 014e48e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 8023: 00524e54 308 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 8024: 00673300 120 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 8025: 0065eeac 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 8026: 006ffc80 108 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_vhost_net │ │ │ │ 8027: 007afff4 64 FUNC GLOBAL DEFAULT 12 gen_gvec_sshl │ │ │ │ 8028: 00654580 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 8029: 014f3758 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 8030: 0151c98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 8031: 00b5d14c 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 8031: 00b5cf0c 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 8032: 0066d0a4 780 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 8033: 01431f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavub │ │ │ │ 8034: 014ede00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 8035: 0151bcea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_DSTATE │ │ │ │ 8036: 014ec768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 8037: 007af834 56 FUNC GLOBAL DEFAULT 12 gen_gvec_sshr │ │ │ │ 8038: 01431ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuh │ │ │ │ @@ -8055,16 +8055,16 @@ │ │ │ │ 8051: 0151ceb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 8052: 0151c8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 8053: 003759bc 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 8054: 0028b754 396 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 8055: 014e57f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 8056: 014ed6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 8057: 002c0a30 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 8058: 00aef644 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 8059: 0092130c 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 8058: 00aef404 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 8059: 009210cc 28 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 8060: 014de948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 8061: 014367a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul270s │ │ │ │ 8062: 01431e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabavuw │ │ │ │ 8063: 014eee98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 8064: 006fc39c 140 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 8065: 0151b250 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 8066: 014e0c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ @@ -8076,1246 +8076,1246 @@ │ │ │ │ 8072: 014e2668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 8073: 014ea6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 8074: 014e326c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_EVENT │ │ │ │ 8075: 0145449c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos_round_to_nearest │ │ │ │ 8076: 0069bc10 124 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 8077: 014e8aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 8078: 0030df08 576 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 8079: 008f6630 72 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 8080: 00b2afb0 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 8079: 008f63f0 72 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 8080: 00b2ad70 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 8081: 014284c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklb │ │ │ │ 8082: 01442fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_b │ │ │ │ 8083: 014eec58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 8084: 00b283c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 8085: 00af2bb8 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 8084: 00b28184 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 8085: 00af2978 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 8086: 01442e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_d │ │ │ │ 8087: 0151b6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 8088: 0036e178 392 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 8089: 0151bc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 8090: 0151d784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 8091: 01442f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_h │ │ │ │ 8092: 0151b9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 8093: 00a33420 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 8093: 00a331e0 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 8094: 014285d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackll │ │ │ │ 8095: 014e9cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 8096: 00750a24 208 FUNC GLOBAL DEFAULT 12 allwinner_h3_bootrom_setup │ │ │ │ 8097: 006842a0 92 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 8098: 00ab7ce8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 8099: 009296a0 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 8098: 00ab7aa8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 8099: 00929460 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 8100: 0032798c 160 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 8101: 014105bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ 8102: 01442eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sclamp_s │ │ │ │ - 8103: 00ab64d0 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 8104: 0081a5a8 184 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su0 │ │ │ │ + 8103: 00ab6290 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 8104: 0081a368 184 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su0 │ │ │ │ 8105: 0142854c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpacklw │ │ │ │ - 8106: 0081a660 224 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su1 │ │ │ │ - 8107: 00ba5b30 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 8108: 00b2f548 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ - 8109: 0086e934 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod_round_to_nearest │ │ │ │ + 8106: 0081a420 224 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512su1 │ │ │ │ + 8107: 00ba58f0 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 8108: 00b2f308 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 8109: 0086e6f4 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltod_round_to_nearest │ │ │ │ 8110: 014e232c 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 8111: 00705888 52 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 8112: 014e6f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 8113: 0065bb38 96 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 8114: 0151bf04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 8115: 0151c2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 8116: 0031f220 272 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 8117: 002dbea8 64 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 8118: 00b2c104 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 8118: 00b2bec4 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 8119: 0151b944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 8120: 00ade4dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 8120: 00ade29c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 8121: 0151b4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 8122: 009f6788 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 8122: 009f6548 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 8123: 0151d0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 8124: 006de080 376 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 8125: 014e992c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 8126: 00b47690 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 8126: 00b47450 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 8127: 0151b262 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 8128: 00660320 104 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 8129: 0151cb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 8130: 014e812c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ 8131: 0151bb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_ASPEED_APB2OPB_READ_DSTATE │ │ │ │ - 8132: 00935f58 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 8132: 00935d18 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 8133: 006c2be4 1600 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 8134: 00b8ce7c 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 8134: 00b8cc3c 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 8135: 014ee500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 8136: 01416418 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 8137: 00670848 16 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 8138: 014e961c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 8139: 002c0be8 64 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 8140: 014e0cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ - 8141: 008e44f4 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 8142: 00920d98 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 8143: 00925f50 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 8141: 008e42b4 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ + 8142: 00920b58 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 8143: 00925d10 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 8144: 005c5eb0 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 8145: 014dfca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 8146: 0151beb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 8147: 0151c370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 8148: 0151d2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 8149: 00aeeb74 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 8149: 00aee934 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 8150: 014de778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 8151: 009c5ecc 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 8152: 00a9e82c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 8151: 009c5c8c 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 8152: 00a9e5ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 8153: 0065aa1c 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 8154: 0151b8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 8155: 00356ea0 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q80bl │ │ │ │ 8156: 014dfda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 8157: 014f0378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 8158: 00b60184 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 8158: 00b5ff44 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 8159: 014e95bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 8160: 01426764 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd8 │ │ │ │ 8161: 014dfec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 8162: 014e4864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ - 8163: 00963e38 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ + 8163: 00963bf8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 8164: 002c1348 424 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 8165: 0151d870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 8166: 0151d09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 8167: 01438cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxb │ │ │ │ 8168: 00516ca8 244 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 8169: 0151c66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 8170: 0151d83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 8171: 002c75b0 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 8172: 0062db70 96 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ - 8173: 0095d558 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ + 8173: 0095d318 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 8174: 0036cd34 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ 8175: 01438c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxh │ │ │ │ - 8176: 00b37fa4 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 8176: 00b37d64 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 8177: 014e8a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ - 8178: 00b3a7ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 8178: 00b3a5ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 8179: 014f33a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 8180: 014dda00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 8181: 014dd6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 8182: 0151c1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 8183: 0151d250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 8184: 00b88090 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 8184: 00b87e50 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 8185: 0151bf8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 8186: 0151cdb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 8187: 0151c92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 8188: 0151cebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 8189: 00669da4 168 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 8190: 00902b58 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 8190: 00902918 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ 8191: 01438bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhxw │ │ │ │ - 8192: 00b659e0 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 8193: 0092241c 156 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 8194: 00b689b4 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 8192: 00b657a0 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 8193: 009221dc 156 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 8194: 00b68774 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 8195: 014275d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uxtb16 │ │ │ │ 8196: 014eedf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 8197: 002d8800 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 8198: 0093021c 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 8198: 0092ffdc 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 8199: 0151c002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 8200: 0051a064 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 8201: 014ee690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ - 8202: 009204c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ + 8202: 00920284 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 8203: 014ecd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 8204: 014eae20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 8205: 002c0a10 8 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 8206: 0065a7b8 612 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 8207: 014e55e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 8208: 0097be1c 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 8208: 0097bbdc 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 8209: 01410538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 8210: 00873efc 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 8210: 00873cbc 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 8211: 013b7f00 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ 8212: 014df8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_EVENT │ │ │ │ - 8213: 00989b10 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ - 8214: 008e2eec 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ + 8213: 009898d0 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 8214: 008e2cac 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 8215: 0151bf0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 8216: 0037d05c 204 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 8217: 009d12f8 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 8217: 009d10b8 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 8218: 006a69b8 52 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 8219: 014eb1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_DESELECT_EVENT │ │ │ │ 8220: 014e29f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ - 8221: 0093ebb8 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ + 8221: 0093e978 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 8222: 014f50f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 8223: 0151deca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 8224: 009b75ec 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 8224: 009b73ac 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 8225: 0151decf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 8226: 009ef460 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 8226: 009ef220 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 8227: 014ede90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 8228: 0151d456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 8229: 00a00354 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 8230: 00b749c8 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 8229: 00a00114 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 8230: 00b74788 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 8231: 014f2b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 8232: 00ad7088 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 8233: 00ba6114 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 8232: 00ad6e48 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 8233: 00ba5ed4 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 8234: 0031d93c 84 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 8235: 00b52d34 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 8235: 00b52af4 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 8236: 0151b5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 8237: 0092d1c8 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 8238: 00a04a40 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 8237: 0092cf88 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 8238: 00a04800 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 8239: 006d8160 308 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 8240: 0151d402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 8241: 014de7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 8242: 0151de32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 8243: 014e69b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 8244: 002bb684 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 8245: 0061f0e0 76 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 8246: 014f0388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 8247: 00b33eb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 8248: 00b11810 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 8247: 00b33c74 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 8248: 00b115d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 8249: 002d40d8 116 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ - 8250: 009593a0 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ + 8250: 00959160 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 8251: 0151b30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 8252: 0151b2a6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 8253: 01435200 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarb │ │ │ │ 8254: 014dcaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 8255: 013bd510 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 8256: 009f9bc4 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 8256: 009f9984 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 8257: 002c8940 196 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ 8258: 014f5060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 8259: 0143517c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarh │ │ │ │ 8260: 0151d118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 8261: 014dfc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 8262: 0098916c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 8262: 00988f2c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 8263: 014e1ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 8264: 00867ec0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ - 8265: 00b9d4a4 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 8266: 00868040 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ - 8267: 00a935f4 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 8264: 00867c80 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sd │ │ │ │ + 8265: 00b9d264 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 8266: 00867e00 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sf │ │ │ │ + 8267: 00a933b4 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 8268: 002bb744 252 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 8269: 014dc7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 8270: 014f2e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ - 8271: 008681c0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ + 8271: 00867f80 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_sh │ │ │ │ 8272: 0151ba7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 8273: 014f17dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 8274: 014f3a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 8275: 0151cd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 8276: 00410f7c 2196 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 8277: 0143fa18 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20b │ │ │ │ 8278: 002c5608 96 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 8279: 0151cd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ 8280: 0078993c 4 FUNC GLOBAL DEFAULT 12 arm_cpu_finalize_features │ │ │ │ - 8281: 00a2c0f4 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 8281: 00a2beb4 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 8282: 014e0ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 8283: 0144e010 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip16 │ │ │ │ 8284: 0151c054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 8285: 006890d8 88 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ - 8286: 008ebdbc 504 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ + 8286: 008ebb7c 504 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 8287: 002c8e74 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ - 8288: 0084f4dc 108 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s16 │ │ │ │ + 8288: 0084f29c 108 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s16 │ │ │ │ 8289: 0062ff64 136 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 8290: 0143f994 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20h │ │ │ │ 8291: 014350f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulh_scalarw │ │ │ │ 8292: 014ee0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 8293: 0151c908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 8294: 0065856c 68 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 8295: 014de888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 8296: 00b63754 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 8296: 00b63514 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 8297: 014e9e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 8298: 00a49668 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 8298: 00a49428 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 8299: 003231f8 216 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 8300: 00baf9c0 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 8300: 00baf780 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 8301: 014dc818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 8302: 0151bec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 8303: 014ded20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 8304: 014e74c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 8305: 014ea29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 8306: 013bac3c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 8307: 00b63700 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 8307: 00b634c0 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 8308: 0151cab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 8309: 007045b0 244 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 8310: 0151c690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 8311: 00ad35b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 8311: 00ad3370 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 8312: 0143f910 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst20w │ │ │ │ 8313: 014ea7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 8314: 014e3d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 8315: 00ac2930 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 8315: 00ac26f0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 8316: 0069d840 568 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 8317: 005be864 268 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 8318: 0151c668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 8319: 0151d31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 8320: 00b2c10c 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 8321: 00b1dfb0 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 8320: 00b2becc 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 8321: 00b1dd70 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 8322: 0151c08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 8323: 00a98328 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 8323: 00a980e8 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 8324: 0151d41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 8325: 0151d586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 8326: 0098c48c 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 8326: 0098c24c 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 8327: 0151d2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 8328: 0143f88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21b │ │ │ │ 8329: 0151d754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 8330: 00898fe0 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 8330: 00898da0 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 8331: 0151c98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 8332: 0151c8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 8333: 014e0ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ 8334: 0143f808 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21h │ │ │ │ - 8335: 00ab8794 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ - 8336: 007bb4c8 132 FUNC GLOBAL DEFAULT 12 gen_rev16 │ │ │ │ + 8335: 00ab8554 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 8336: 007bb3d0 132 FUNC GLOBAL DEFAULT 12 gen_rev16 │ │ │ │ 8337: 002d23d4 180 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 8338: 00aecb00 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 8338: 00aec8c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 8339: 006e3ae8 432 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 8340: 002c23c4 448 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 8341: 014104b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 8342: 0151cabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 8343: 014f0598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 8344: 0151bbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 8345: 014f1b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 8346: 00522ab8 616 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 8347: 0151ca42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 8348: 0151cdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 8349: 0151c7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 8350: 00adc048 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 8350: 00adbe08 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 8351: 0151c9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_FLASH_WRITE_DSTATE │ │ │ │ - 8352: 00aa816c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 8352: 00aa7f2c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ 8353: 012f21e0 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicd_nmi │ │ │ │ - 8354: 009d11f8 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 8354: 009d0fb8 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 8355: 01412c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 8356: 0151b28d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 8357: 0143f784 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst21w │ │ │ │ 8358: 0151b265 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 8359: 005c6538 108 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 8360: 00b45b28 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 8360: 00b458e8 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 8361: 01413004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 8362: 00851fec 328 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ - 8363: 00867f80 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ - 8364: 00a6d0f0 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ - 8365: 00868100 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ + 8362: 00851dac 328 FUNC GLOBAL DEFAULT 12 helper_cpsr_write_eret │ │ │ │ + 8363: 00867d40 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_ud │ │ │ │ + 8364: 00a6ceb0 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 8365: 00867ec0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uf │ │ │ │ 8366: 014e340c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 8367: 014e2cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 8368: 00868280 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ - 8369: 00b64384 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 8370: 00b5eca0 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 8368: 00868040 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_uh │ │ │ │ + 8369: 00b64144 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 8370: 00b5ea60 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 8371: 006d87d0 756 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 8372: 0151d858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 8373: 014e7930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 8374: 0151d17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 8375: 0144df8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip32 │ │ │ │ 8376: 0151b74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ - 8377: 0084f5dc 56 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s32 │ │ │ │ + 8377: 0084f39c 56 FUNC GLOBAL DEFAULT 12 helper_neon_qdmulh_s32 │ │ │ │ 8378: 0151cda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 8379: 014e869c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 8380: 00adcb84 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 8381: 009b6140 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 8380: 00adc944 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 8381: 009b5f00 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 8382: 0151b78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_STE_DSTATE │ │ │ │ 8383: 014ee580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DETACH_DEVICE_EVENT │ │ │ │ 8384: 014ea53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 8385: 00ae418c 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 8385: 00ae3f4c 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 8386: 0151bcdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 8387: 0151cab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ 8388: 01437384 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmh │ │ │ │ 8389: 006c6e54 796 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 8390: 00b304e4 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 8390: 00b302a4 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 8391: 002a20d8 172 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 8392: 014f47f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 8393: 007a1744 124 FUNC GLOBAL DEFAULT 12 pmu_op_start │ │ │ │ - 8394: 008ec558 304 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 8395: 0099f228 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 8394: 008ec318 304 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ + 8395: 0099efe8 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 8396: 0151bd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ 8397: 01435518 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarb │ │ │ │ - 8398: 00b601d8 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 8398: 00b5ff98 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 8399: 014efe88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 8400: 014dc9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 8401: 00854fa0 212 FUNC GLOBAL DEFAULT 12 arm_cpu_do_transaction_failed │ │ │ │ + 8401: 00854d60 212 FUNC GLOBAL DEFAULT 12 arm_cpu_do_transaction_failed │ │ │ │ 8402: 014ebef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 8403: 013bc5bc 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ 8404: 01437300 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnms │ │ │ │ - 8405: 009961e8 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 8406: 00b76318 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 8405: 00995fa8 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 8406: 00b760d8 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 8407: 002c02fc 16 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 8408: 01435494 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarh │ │ │ │ - 8409: 0095bf78 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ + 8409: 0095bd38 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 8410: 014e83dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 8411: 002c2050 440 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 8412: 00aad890 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 8412: 00aad650 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 8413: 01435830 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarb │ │ │ │ 8414: 014eb708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 8415: 01437174 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmah │ │ │ │ 8416: 0053b0e0 224 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 8417: 0151b7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERRORN_DSTATE │ │ │ │ 8418: 014eeb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 8419: 014f2600 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 8420: 00929b40 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 8420: 00929900 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 8421: 005291d0 236 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 8422: 0151b92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 8423: 014357ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarh │ │ │ │ 8424: 0151b9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 8425: 00db0598 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 8425: 00db0358 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 8426: 002b56b4 344 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 8427: 00b19a9c 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 8428: 00b5c12c 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 8429: 00ba5e80 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 8427: 00b1985c 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 8428: 00b5beec 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 8429: 00ba5c40 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 8430: 0151ced6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 8431: 014370f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmas │ │ │ │ - 8432: 0091a6a8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ + 8432: 0091a468 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 8433: 014dfa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_HIT_EVENT │ │ │ │ 8434: 014ecdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ 8435: 01435410 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubs_scalarw │ │ │ │ - 8436: 00adc3f8 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 8436: 00adc1b8 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 8437: 0151d924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 8438: 00b87b94 248 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 8438: 00b87954 248 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 8439: 006702f0 56 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 8440: 0151b3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 8441: 0151b6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ 8442: 014e985c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 8443: 002b50c0 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 8444: 014f33b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 8445: 0151cbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 8446: 01435728 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadds_scalarw │ │ │ │ 8447: 0144fdf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u8 │ │ │ │ 8448: 007094a4 172 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 8449: 00afee64 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 8449: 00afec24 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 8450: 014f2fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 8451: 01449234 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_d │ │ │ │ - 8452: 00ac70d8 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 8453: 00b763f4 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 8452: 00ac6e98 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 8453: 00b761b4 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ 8454: 0151b988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 8455: 00684208 152 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 8456: 00b21164 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 8456: 00b20f24 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 8457: 0143706c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmah │ │ │ │ 8458: 013bcbb4 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 8459: 0144933c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_h │ │ │ │ 8460: 014df97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RECORD_EVENT_EVENT │ │ │ │ 8461: 0151d028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 8462: 014f3e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 8463: 0075286c 292 FUNC GLOBAL DEFAULT 12 allwinner_r40_bootrom_setup │ │ │ │ 8464: 005c9ce8 24 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 8465: 0151c182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 8466: 009b97ec 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 8466: 009b95ac 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 8467: 0151ccfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 8468: 014eb180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_CTRL_WRITE_EVENT │ │ │ │ 8469: 01436fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmas │ │ │ │ - 8470: 00b8c9b4 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 8470: 00b8c774 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ 8471: 014492b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxnum_s │ │ │ │ - 8472: 009c275c 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 8472: 009c251c 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 8473: 014ee570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 8474: 00b45be8 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 8474: 00b459a8 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 8475: 014e3acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ - 8476: 00922758 372 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ + 8476: 00922518 372 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ 8477: 0151d616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 8478: 0031a9c4 728 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 8479: 00aa4878 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 8480: 00a40c88 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 8481: 00ac8a08 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 8479: 00aa4638 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 8480: 00a40a48 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 8481: 00ac87c8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 8482: 014ddf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 8483: 00b34e18 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 8484: 00b921f4 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 8483: 00b34bd8 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 8484: 00b91fb4 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8485: 0151cb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8486: 0151bf8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8487: 0151b324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8488: 00a3c164 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8488: 00a3bf24 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8489: 006b54cc 36 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8490: 0151c5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8491: 014ed058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8492: 0151d336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8493: 007af8b8 104 FUNC GLOBAL DEFAULT 12 gen_gvec_ssra │ │ │ │ 8494: 002d8d68 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8495: 0151c246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8496: 014df2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8497: 006ca444 892 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8498: 00513010 216 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8499: 0151b91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8500: 00b284d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8500: 00b28298 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8501: 002c685c 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8502: 002c0ff8 424 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8503: 00b64040 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8503: 00b63e00 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8504: 014e0270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ - 8505: 0096ce1c 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 8506: 00dcd1e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8505: 0096cbdc 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ + 8506: 00dccfa0 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8507: 014e1714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8508: 0031b6b8 396 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8509: 0151c070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8510: 014ecf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8511: 014f3d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8512: 004af0a0 584 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8513: 014efda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8514: 002c0a68 8 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8515: 00a8aa90 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8515: 00a8a850 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8516: 0142e9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarb │ │ │ │ 8517: 014264d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_usub8 │ │ │ │ 8518: 01427238 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsubaddx │ │ │ │ 8519: 006c6b50 388 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8520: 0151c15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ - 8521: 009454c0 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 8522: 00857c34 372 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ - 8523: 009178f8 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ + 8521: 00945280 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ + 8522: 008579f4 372 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_d │ │ │ │ + 8523: 009176b8 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ 8524: 0142e954 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarh │ │ │ │ 8525: 006d9238 616 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8526: 0151c73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8527: 014e8d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 8528: 008566b4 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ - 8529: 00b2dda0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8528: 00856474 168 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_h │ │ │ │ + 8529: 00b2db60 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8530: 0151d49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8531: 014f8660 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8532: 00aab9d8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8532: 00aab798 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8533: 006ac920 128 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8534: 0051f73c 140 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8535: 0151b4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8536: 0151b284 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8537: 0151c898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ - 8538: 00963c48 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ + 8538: 00963a08 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8539: 0151cab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8540: 014e1804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 8541: 00a84c78 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8542: 00aac4c0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8541: 00a84a38 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8542: 00aac280 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8543: 002d05b0 20 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8544: 014f3ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8545: 0066a8dc 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8546: 0070c690 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ - 8547: 00857418 172 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ + 8547: 008571d8 172 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmulh_idx_s │ │ │ │ 8548: 0060e3e8 236 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8549: 014dfea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8550: 0142e8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeq_scalarw │ │ │ │ 8551: 0070193c 324 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8552: 014de748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8553: 0151cd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8554: 0151ceb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8555: 0151d192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8556: 00b73f1c 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8556: 00b73cdc 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8557: 014de224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ - 8558: 00863c38 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ + 8558: 008639f8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_b │ │ │ │ 8559: 014e3f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8560: 0151cdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8561: 00b635e4 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8561: 00b633a4 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8562: 0151de14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8563: 014dfe38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ - 8564: 00863f5c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ + 8564: 00863d1c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_ceq0_h │ │ │ │ 8565: 014f4838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 8566: 00996288 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8566: 00996048 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8567: 014e7200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ 8568: 014f2444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CTL_WRITE_EVENT │ │ │ │ - 8569: 0092651c 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8569: 009262dc 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8570: 01416838 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8571: 003e9008 496 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8572: 006c1620 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8573: 0142f638 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqb │ │ │ │ 8574: 00668fec 100 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8575: 014f8110 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8576: 014e859c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8577: 002fa994 28 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8578: 002b52e0 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ 8579: 0142f5b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqh │ │ │ │ - 8580: 00b117b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8581: 00b3452c 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8582: 00ad8164 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8580: 00b11574 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8581: 00b342ec 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8582: 00ad7f24 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8583: 014de554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8584: 00b5bd00 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8584: 00b5bac0 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8585: 0151c2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8586: 006c6528 1440 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8587: 00b226d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8587: 00b22490 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8588: 002c5814 84 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8589: 014f5b94 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8590: 014e4b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8591: 0151d6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8592: 0151d7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8593: 0139a6a0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ - 8594: 00828a98 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ + 8594: 00828858 164 FUNC GLOBAL DEFAULT 12 helper_mve_vstrd_sg_ud │ │ │ │ 8595: 0151d844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8596: 014eac40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ 8597: 01446d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_b │ │ │ │ - 8598: 00ade36c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8598: 00ade12c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8599: 014e428c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ - 8600: 0082f65c 76 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ + 8600: 0082f41c 76 FUNC GLOBAL DEFAULT 12 helper_mve_vsbci │ │ │ │ 8601: 0142f530 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpeqw │ │ │ │ - 8602: 008495ec 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ + 8602: 008493ac 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fs │ │ │ │ 8603: 014e7890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ - 8604: 00849740 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ - 8605: 00a03050 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8604: 00849500 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_fu │ │ │ │ + 8605: 00a02e10 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8606: 014dfa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_IOVA_EVENT │ │ │ │ 8607: 01446c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ceq0_h │ │ │ │ 8608: 0151c704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8609: 008b9ee8 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8609: 008b9ca8 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8610: 002cf094 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8611: 006c1c10 608 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8612: 009e08dc 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8612: 009e069c 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8613: 014e01f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 8614: 00b37380 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8614: 00b37140 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8615: 0151beaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8616: 002d5f50 140 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8617: 014ecfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 8618: 00afef24 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8618: 00afece4 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 8619: 0151d8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 8620: 00701358 196 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8621: 0151c650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8622: 014f4f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ - 8623: 00859bdc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ + 8623: 0085999c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frsqrte_rpres_s │ │ │ │ 8624: 014ea50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8625: 014ea1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8626: 0060e5fc 132 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 8627: 005692ec 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 8628: 002c7710 172 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8629: 0151d506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8630: 0151cb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8631: 0151bb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8632: 0151bece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8633: 00b94a7c 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8633: 00b9483c 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8634: 0151bf08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8635: 014dd300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 8636: 009d1bac 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8636: 009d196c 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8637: 002d8ac8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8638: 0151b23d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8639: 002d8b28 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 8640: 009f92d0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8640: 009f9090 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8641: 014f315c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8642: 0151b64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8643: 00b95e54 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8643: 00b95c14 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8644: 0151bd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ 8645: 014dfb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_SILENCE_EVENT │ │ │ │ - 8646: 009ed10c 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8646: 009ececc 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8647: 0066bb6c 156 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8648: 006c7e88 400 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8649: 014f06e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8650: 014e0350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8651: 00b34194 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 8652: 00927fb8 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8653: 00b46444 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8651: 00b33f54 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8652: 00927d78 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8653: 00b46204 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8654: 0066b2ec 192 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8655: 0151bab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8656: 00a26a14 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8657: 00ace7d8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8658: 009d98a0 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8656: 00a267d4 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8657: 00ace598 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8658: 009d9660 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8659: 006247f8 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8660: 00aa3624 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8660: 00aa33e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8661: 0151ca38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ 8662: 00de636c 52 OBJECT GLOBAL DEFAULT 21 vmstate_memory_hotplug │ │ │ │ - 8663: 0091eef8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8664: 00b7c834 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8663: 0091ecb8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ + 8664: 00b7c5f4 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8665: 0151d0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8666: 0151b498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 8667: 014e4ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8668: 0151d434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8669: 014e3e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8670: 009f34cc 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8671: 00a253a4 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8670: 009f328c 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8671: 00a25164 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8672: 00288614 236 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8673: 0151b35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8674: 0151d684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8675: 014ecc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8676: 00b45350 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8676: 00b45110 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8677: 01414a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8678: 014ea73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 8679: 00b68c5c 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8680: 00b8a5dc 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ - 8681: 00a95364 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8679: 00b68a1c 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8680: 00b8a39c 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8681: 00a95124 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8682: 0151c86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8683: 00630fe8 132 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8684: 014f2e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8685: 013bd2c4 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8686: 002c0a00 8 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ - 8687: 00ddcc84 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ + 8687: 00ddca44 128 OBJECT GLOBAL DEFAULT 14 sm4_ck │ │ │ │ 8688: 0032032c 480 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8689: 0151b5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8690: 0151de3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8691: 00920dac 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8691: 00920b6c 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8692: 014e53c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8693: 0151d6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8694: 009f34bc 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 8695: 0084909c 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ - 8696: 008e504c 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ + 8694: 009f327c 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8695: 00848e5c 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hs │ │ │ │ + 8696: 008e4e0c 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8697: 014ea02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ - 8698: 008491f0 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ + 8698: 00848fb0 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_hu │ │ │ │ 8699: 014e3d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8700: 0151b550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 8701: 00b389ec 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8701: 00b387ac 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8702: 0151b664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8703: 0151b390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8704: 00322ab0 136 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8705: 0151c7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8706: 014e835c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8707: 014e6e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8708: 014f0a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8709: 0151cc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8710: 014ecd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8711: 009261f4 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8711: 00925fb4 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8712: 014f4c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8713: 0151d19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8714: 0151bc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8715: 00b477f8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8716: 0092c510 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8715: 00b475b8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8716: 0092c2d0 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8717: 002c77bc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8718: 0151bc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8719: 009c2e64 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ - 8720: 009594b4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ + 8719: 009c2c24 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8720: 00959274 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8721: 014e8ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8722: 002a4df4 4712 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8723: 0151bdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8724: 0151cd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 8725: 008c5508 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8726: 00b33108 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8725: 008c52c8 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ + 8726: 00b32ec8 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8727: 0151c78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8728: 00b035f8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8728: 00b033b8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8729: 0151c48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8730: 00b42120 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8730: 00b41ee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8731: 014e6b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8732: 0151d6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 8733: 009193c8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ + 8733: 00919188 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8734: 0036c930 192 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8735: 0151d510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8736: 008a5c18 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ - 8737: 00a9a04c 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8736: 008a59d8 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8737: 00a99e0c 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8738: 002cf400 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8739: 014f3884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8740: 002c989c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8741: 0151bf38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8742: 0151b9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8743: 014f3ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8744: 014eb958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ - 8745: 009b3b28 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8745: 009b38e8 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8746: 013bc8d8 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8747: 014382fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsb │ │ │ │ 8748: 00526fa4 192 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8749: 0151c35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8750: 0151c39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8751: 014ef334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8752: 014e6260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8753: 0151beba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8754: 002ca414 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8755: 01438278 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsh │ │ │ │ 8756: 0151bef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8757: 00d1cd08 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8758: 00b1c994 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8759: 00a343e0 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8760: 00addf1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8757: 00d1cac8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8758: 00b1c754 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8759: 00a341a0 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8760: 00addcdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8761: 014e37dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8762: 002d15f4 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ - 8763: 0091f324 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ + 8763: 0091f0e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8764: 014149cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8765: 00b64a50 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8765: 00b64810 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8766: 006aec4c 1240 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8767: 00a84d78 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8767: 00a84b38 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8768: 014f1fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8769: 004030f8 80 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8770: 0060e560 156 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_realize │ │ │ │ 8771: 0151d01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8772: 0151cc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8773: 00b02534 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8773: 00b022f4 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8774: 014f2a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8775: 00b17f5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8775: 00b17d1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8776: 014381f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddsw │ │ │ │ 8777: 0151c728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8778: 00a327cc 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8778: 00a3258c 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8779: 014e03d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8780: 014e2598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8781: 0151c3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8782: 01418ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8783: 0151ccb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8784: 0151d812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ - 8785: 00916530 368 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ + 8785: 009162f0 368 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8786: 0151c2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8787: 00acfda0 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8787: 00acfb60 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8788: 0151bf32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8789: 00b63d40 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8789: 00b63b00 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8790: 014e5604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8791: 014f2130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8792: 00ad6908 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8792: 00ad66c8 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8793: 014f5220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8794: 014f0408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8795: 0151c1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8796: 00b9b644 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8796: 00b9b404 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8797: 014ed408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ - 8798: 00858d28 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ + 8798: 00858ae8 388 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddd │ │ │ │ 8799: 0151b742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8800: 004a0ab0 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8801: 00ae5228 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ - 8802: 008f31ec 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ + 8801: 00ae4fe8 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8802: 008f2fac 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8803: 007a44c0 60 FUNC GLOBAL DEFAULT 12 write_kvmstate_to_list │ │ │ │ 8804: 0151b90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 8805: 00b87e40 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 8805: 00b87c00 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 8806: 0151cbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ - 8807: 0082155c 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsl │ │ │ │ - 8808: 00858a8c 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ + 8807: 0082131c 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsl │ │ │ │ + 8808: 0085884c 328 FUNC GLOBAL DEFAULT 12 helper_gvec_fcaddh │ │ │ │ 8809: 00deca90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ - 8810: 00838134 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ + 8810: 00837ef4 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhsw │ │ │ │ 8811: 014f0358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ 8812: 0144fd74 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_u16 │ │ │ │ - 8813: 0082160c 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsq │ │ │ │ - 8814: 00b48f54 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8815: 00b8622c 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8813: 008213cc 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsq │ │ │ │ + 8814: 00b48d14 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8815: 00b85fec 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8816: 014ec708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8817: 014e420c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8818: 014e49b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ - 8819: 00ae7364 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8819: 00ae7124 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8820: 0070938c 172 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8821: 0145362c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_u32 │ │ │ │ - 8822: 00821418 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsw │ │ │ │ + 8822: 008211d8 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packsw │ │ │ │ 8823: 014efd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8824: 009d0fd0 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ - 8825: 00858bd4 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ - 8826: 008e23f0 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ + 8824: 009d0d90 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8825: 00858994 340 FUNC GLOBAL DEFAULT 12 helper_gvec_fcadds │ │ │ │ + 8826: 008e21b0 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8827: 014f1d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ 8828: 014ef584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_EVENT │ │ │ │ 8829: 0031de58 180 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8830: 004dc500 116 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ - 8831: 009192ac 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ + 8831: 0091906c 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8832: 006b98b4 24 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8833: 014e0934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8834: 00abef20 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8834: 00abece0 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8835: 00514570 8 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8836: 002d3238 176 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8837: 0151d29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8838: 002de388 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ 8839: 01438170 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhaddub │ │ │ │ - 8840: 00ae80c8 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8840: 00ae7e88 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8841: 0151b5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8842: 014de444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8843: 014538c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f16 │ │ │ │ - 8844: 009185c8 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ + 8844: 00918388 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ 8845: 0151ce58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8846: 014e62d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8847: 0068f5ec 456 FUNC GLOBAL DEFAULT 12 iommufd_backend_disconnect │ │ │ │ 8848: 014dde7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8849: 0151c21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ 8850: 014380ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhadduh │ │ │ │ 8851: 007b1698 152 FUNC GLOBAL DEFAULT 12 gen_gvec_ursqrte │ │ │ │ - 8852: 00d1c930 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8852: 00d1c6f0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8853: 0144c438 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddd │ │ │ │ 8854: 006deb5c 144 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8855: 014e5004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8856: 014f38b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8857: 0151d6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8858: 014f12c4 148 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8859: 00b35f58 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8859: 00b35d18 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8860: 0144c540 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcaddh │ │ │ │ 8861: 002c7860 180 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ 8862: 014263c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd16 │ │ │ │ - 8863: 00a280c0 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8863: 00a27e80 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8864: 014e4ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ - 8865: 0095c254 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ + 8865: 0095c014 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8866: 006bbdc0 36 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8867: 014f2580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8868: 0037a3d0 100 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8869: 0151b8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 8870: 002c0a88 8 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 8871: 01438068 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrhadduw │ │ │ │ 8872: 0151d0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_WRITE_DSTATE │ │ │ │ 8873: 0151cbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 8874: 013b784c 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ 8875: 0144c4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcadds │ │ │ │ - 8876: 008d6714 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ + 8876: 008d64d4 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8877: 014ea04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8878: 0069360c 192 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8879: 014df7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_REG_UPDATE_EVENT │ │ │ │ 8880: 0151b4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8881: 002c0a78 8 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ - 8882: 009452f8 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8883: 00933ae4 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8882: 009450b8 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ + 8883: 009338a4 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8884: 014e4a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8885: 0151c886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8886: 0151c2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8887: 014e6cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8888: 009f3aa4 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ - 8889: 00834d24 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ + 8888: 009f3864 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8889: 00834ae4 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarb │ │ │ │ 8890: 0151c922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8891: 006d915c 76 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8892: 002d8c48 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8893: 0143241c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavh │ │ │ │ 8894: 0151cfcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8895: 0151c452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8896: 014ec9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8897: 014dcbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8898: 014e40dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ 8899: 0142d010 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalarh │ │ │ │ - 8900: 00975cdc 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ - 8901: 00834db8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ + 8900: 00975a9c 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8901: 00834b78 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarh │ │ │ │ 8902: 0144e640 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f32 │ │ │ │ - 8903: 00902dd0 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ + 8903: 00902b90 164 FUNC GLOBAL DEFAULT 12 associate_guestfd │ │ │ │ 8904: 0151c882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8905: 00b2f8f4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8906: 00ad6d9c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8905: 00b2f6b4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8906: 00ad6b5c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8907: 014effe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8908: 0151d344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ - 8909: 009645a4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ - 8910: 00820e34 116 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sral │ │ │ │ + 8909: 00964364 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ + 8910: 00820bf4 116 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sral │ │ │ │ 8911: 01432398 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmavs │ │ │ │ 8912: 0151b3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8913: 006a1b84 756 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ - 8914: 0082131c 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packul │ │ │ │ + 8914: 008210dc 176 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packul │ │ │ │ 8915: 014ddb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 8916: 01414948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 8917: 0053e780 108 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ - 8918: 008639a4 192 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ + 8918: 00863764 192 FUNC GLOBAL DEFAULT 12 helper_gvec_pmul_b │ │ │ │ 8919: 0142cf8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfsub_scalars │ │ │ │ 8920: 014e9f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8921: 0151c584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ - 8922: 00820ea8 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraq │ │ │ │ - 8923: 008213cc 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuq │ │ │ │ + 8922: 00820c68 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraq │ │ │ │ + 8923: 0082118c 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuq │ │ │ │ 8924: 0151b29b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8925: 0065e49c 88 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ - 8926: 0085400c 600 FUNC GLOBAL DEFAULT 12 arm_s1_regime_using_lpae_format │ │ │ │ - 8927: 00834e78 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ + 8926: 00853dcc 600 FUNC GLOBAL DEFAULT 12 arm_s1_regime_using_lpae_format │ │ │ │ + 8927: 00834c38 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubu_scalarw │ │ │ │ 8928: 0151be2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8929: 00d40530 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8930: 0098c1c8 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8929: 00d402f0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8930: 0098bf88 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8931: 0151d680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8932: 014f0ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8933: 002a1df0 120 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8934: 008211d8 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuw │ │ │ │ - 8935: 00820d60 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraw │ │ │ │ - 8936: 00995d80 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8934: 00820f98 324 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_packuw │ │ │ │ + 8935: 00820b20 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sraw │ │ │ │ + 8936: 00995b40 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8937: 0151b8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8938: 014e345c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8939: 0151c956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8940: 0151bd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8941: 0066d700 32 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8942: 0151b912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8943: 006a175c 584 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8944: 0151c982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ - 8945: 0097410c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ + 8945: 00973ecc 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8946: 0151ba44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8947: 00a98fa4 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8947: 00a98d64 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8948: 0151cf8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ 8949: 0145383c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f32 │ │ │ │ - 8950: 00b3f648 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8950: 00b3f408 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8951: 0151d3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8952: 01416310 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 8953: 00920a28 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ - 8954: 00a824cc 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8953: 009207e8 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ + 8954: 00a8228c 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8955: 0151b251 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8956: 00523524 32 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 8957: 00b548e4 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8957: 00b546a4 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8958: 0065c3f0 212 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8959: 0030d818 892 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ - 8960: 008f4a44 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ + 8960: 008f4804 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8961: 014e8d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8962: 0151b5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 8963: 00b35234 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 8964: 00a34b10 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8965: 009e4908 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8963: 00b34ff4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8964: 00a348d0 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8965: 009e46c8 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8966: 00639ec0 96 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ - 8967: 007b7450 364 FUNC GLOBAL DEFAULT 12 asimd_imm_const │ │ │ │ + 8967: 007b7358 364 FUNC GLOBAL DEFAULT 12 asimd_imm_const │ │ │ │ 8968: 014df43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8969: 014461bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmul_b │ │ │ │ 8970: 0151b89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8971: 0037a434 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8972: 0048d8e0 160 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8973: 0151be02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8974: 0066d034 112 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ - 8975: 008e4b84 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ + 8975: 008e4944 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8976: 014df010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 8977: 00a949d4 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8978: 009bfda8 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8979: 00b5aa84 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8977: 00a94794 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8978: 009bfb68 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8979: 00b5a844 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8980: 0151d5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8981: 014ec878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8982: 0143ccb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbic │ │ │ │ 8983: 0151b4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8984: 0151cd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8985: 013bab50 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8986: 00b42910 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8986: 00b426d0 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8987: 0028ce08 16 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8988: 0151c484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8989: 0151d37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ - 8990: 00974234 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ + 8990: 00973ff4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8991: 014de838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8992: 00a9e004 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8992: 00a9ddc4 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8993: 0031c6ec 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8994: 002bfcf8 336 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8995: 014dfdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8996: 0068445c 212 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8997: 0151bb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8998: 0099e6dc 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8998: 0099e49c 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8999: 014f1578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 9000: 014e389c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 9001: 00ad4078 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 9001: 00ad3e38 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 9002: 014e33dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 9003: 0090207c 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 9004: 00ad0ab0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 9003: 00901e3c 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 9004: 00ad0870 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 9005: 014eed88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 9006: 014f06a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 9007: 014e97ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 9008: 00859ebc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ - 9009: 00ae6cfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 9010: 009d8350 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 9008: 00859c7c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sitos │ │ │ │ + 9009: 00ae6abc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 9010: 009d8110 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 9011: 006eb180 2628 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 9012: 0150aaf8 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 9013: 0151cb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 9014: 00ac2b5c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 9015: 009fa608 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 9014: 00ac291c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 9015: 009fa3c8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 9016: 0151d718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 9017: 014de3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 9018: 0151bdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 9019: 0151bf64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ - 9020: 0093bdac 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ + 9020: 0093bb6c 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 9021: 0151d1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ - 9022: 00820820 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstb │ │ │ │ + 9022: 008205e0 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstb │ │ │ │ 9023: 014de504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 9024: 002bb148 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 9025: 00b240d4 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 9026: 00a04230 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 9025: 00b23e94 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 9026: 00a03ff0 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 9027: 0151d246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 9028: 01412530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 9029: 014f5340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 9030: 0151cfdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 9031: 00368874 184 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 9032: 0087af40 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 9032: 0087ad00 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 9033: 0151d300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 9034: 00aaf6d0 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 9034: 00aaf490 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 9035: 0151c9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ - 9036: 008208cc 8 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstl │ │ │ │ + 9036: 0082068c 8 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstl │ │ │ │ 9037: 00692e60 696 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 9038: 00aadffc 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 9038: 00aaddbc 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 9039: 0151ba8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 9040: 014ec5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 9041: 0098b1a0 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 9041: 0098af60 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 9042: 0151bdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 9043: 0151d49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 9044: 002ddc00 580 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 9045: 014e880c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 9046: 0038142c 100 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 9047: 014e96fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 9048: 00ba4414 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 9048: 00ba41d4 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 9049: 0143b584 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsb │ │ │ │ 9050: 0036ba2c 644 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 9051: 0151c494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 9052: 008feb48 652 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 9052: 008fe908 652 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 9053: 014e5434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 9054: 0151b560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 9055: 014e3b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 9056: 0151d7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 9057: 0151b714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 9058: 014e1b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 9059: 01411cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ - 9060: 00820880 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstw │ │ │ │ + 9060: 00820640 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_bcstw │ │ │ │ 9061: 01427868 132 OBJECT GLOBAL DEFAULT 24 helper_info_ror_cc │ │ │ │ 9062: 0143b500 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsh │ │ │ │ 9063: 0151bf66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 9064: 014ef098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 9065: 0151ce06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 9066: 014e11f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 9067: 013ba3fc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 9068: 00b54aac 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 9068: 00b5486c 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 9069: 0141a6c4 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 9070: 00ae53b8 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 9070: 00ae5178 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 9071: 0151b5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 9072: 01445a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_b │ │ │ │ 9073: 0141a6e4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 9074: 003c8a78 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 9075: 0141a724 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 9076: 005249d0 248 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ 9077: 01445874 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_d │ │ │ │ - 9078: 00a852e4 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 9078: 00a850a4 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 9079: 014f3e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 9080: 00b6e730 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 9080: 00b6e4f0 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ 9081: 0144e538 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_acge_f64 │ │ │ │ 9082: 0144597c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_h │ │ │ │ - 9083: 00ad8730 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 9083: 00ad84f0 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 9084: 014dc8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 9085: 0151b370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 9086: 00407f34 860 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 9087: 014eb608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 9088: 00b5c5a4 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ - 9089: 0095ea94 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ + 9088: 00b5c364 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 9089: 0095e854 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 9090: 0143b47c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddsw │ │ │ │ 9091: 014f0838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 9092: 00797580 44 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff │ │ │ │ 9093: 014ee040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 9094: 0036928c 300 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 9095: 002b8cb0 292 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 9096: 00adb22c 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 9096: 00adafec 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 9097: 014458f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshr_s │ │ │ │ 9098: 0151b694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 9099: 014f4000 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 9100: 009cdc44 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 9100: 009cda04 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 9101: 014568b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt_pair │ │ │ │ - 9102: 00957860 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ + 9102: 00957620 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 9103: 0151de8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 9104: 005277dc 416 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 9105: 009d00b0 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 9106: 00ba4328 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 9105: 009cfe70 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 9106: 00ba40e8 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 9107: 014e8afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 9108: 00aa2204 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 9108: 00aa1fc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 9109: 0151b9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 9110: 006b5418 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 9111: 0098c484 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 9111: 0098c244 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 9112: 014eb8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 9113: 014e9d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ - 9114: 0082d3d0 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ + 9114: 0082d190 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsb │ │ │ │ 9115: 00525728 892 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 9116: 00aa356c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 9116: 00aa332c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 9117: 0040d33c 76 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 9118: 014ed578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 9119: 0151d35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 9120: 0151d828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 9121: 00ba420c 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 9121: 00ba3fcc 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ 9122: 01453734 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_f64 │ │ │ │ - 9123: 00b985fc 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 9123: 00b983bc 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 9124: 014e3cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 9125: 00b49598 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ - 9126: 0082d44c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ + 9125: 00b49358 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 9126: 0082d20c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsh │ │ │ │ 9127: 0151c5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 9128: 0151d508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 9129: 014e4c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 9130: 014f3130 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 9131: 014ea27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 9132: 0151b90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 9133: 002ca668 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 9134: 002bb254 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 9135: 00aecb5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 9136: 00ad41e8 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 9135: 00aec91c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 9136: 00ad3fa8 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 9137: 007065b8 24 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 9138: 00b5aee0 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 9138: 00b5aca0 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 9139: 002d75fc 164 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 9140: 00b5c474 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 9141: 009cdca8 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 9140: 00b5c234 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 9141: 009cda68 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 9142: 0151d8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 9143: 0151b48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 9144: 0151bfcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 9145: 0151bd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 9146: 014e356c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 9147: 002be92c 292 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 9148: 0038d2c0 3048 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 9149: 0151cd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 9150: 002dce00 36 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 9151: 0151cfd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 9152: 00b1950c 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 9152: 00b192cc 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 9153: 0031f000 272 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 9154: 014dd4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 9155: 0150a9cc 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 9156: 014ecb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 9157: 0082d4e4 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ - 9158: 00b36a58 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 9157: 0082d2a4 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhsw │ │ │ │ + 9158: 00b36818 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 9159: 004035f4 632 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 9160: 0151c004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 9161: 014eb000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_EVENT │ │ │ │ 9162: 0143b3f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddub │ │ │ │ 9163: 014f28bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 9164: 00ade828 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 9165: 00a86b10 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 9164: 00ade5e8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 9165: 00a868d0 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 9166: 00670710 292 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 9167: 0151c748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 9168: 0143b374 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduh │ │ │ │ - 9169: 0096fd04 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 9170: 0089d604 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 9169: 0096fac4 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ + 9170: 0089d3c4 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 9171: 0151b780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_TT_DSTATE │ │ │ │ 9172: 004026d8 664 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 9173: 00b8a2d8 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 9173: 00b8a098 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 9174: 0066a980 48 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ - 9175: 00939df8 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ + 9175: 00939bb8 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 9176: 0151b79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_DSTATE │ │ │ │ 9177: 004818e0 644 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 9178: 00b77c04 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 9179: 00b11980 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 9180: 00a9dca4 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 9181: 00ab78cc 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 9178: 00b779c4 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 9179: 00b11740 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 9180: 00a9da64 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 9181: 00ab768c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 9182: 014f3a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 9183: 013bd638 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ - 9184: 009641cc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ + 9184: 00963f8c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 9185: 014e2728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 9186: 014f2a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 9187: 014f0d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ - 9188: 0095633c 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ + 9188: 009560fc 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 9189: 0143b2f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadduw │ │ │ │ 9190: 0062ffec 116 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 9191: 014e78c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 9192: 00a647bc 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 9192: 00a6457c 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 9193: 014e2828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 9194: 00a99d8c 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 9194: 00a99b4c 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 9195: 0151b352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 9196: 014e4f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 9197: 004dc474 4 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 9198: 014165a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 9199: 00b340dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ - 9200: 0086f698 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh_round_to_nearest │ │ │ │ + 9199: 00b33e9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 9200: 0086f458 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh_round_to_nearest │ │ │ │ 9201: 003e8e38 464 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 9202: 0151d520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ - 9203: 00945dfc 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ + 9203: 00945bbc 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 9204: 0151c19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 9205: 014ddc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 9206: 0037468c 204 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ - 9207: 007d31f4 208 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ + 9207: 007d3064 208 FUNC GLOBAL DEFAULT 12 write_neon_element32 │ │ │ │ 9208: 0151b966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ - 9209: 0084f360 100 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u16 │ │ │ │ - 9210: 0086c4bc 76 FUNC GLOBAL DEFAULT 12 helper_uqsub16 │ │ │ │ + 9209: 0084f120 100 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u16 │ │ │ │ + 9210: 0086c27c 76 FUNC GLOBAL DEFAULT 12 helper_uqsub16 │ │ │ │ 9211: 0144b2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_h │ │ │ │ 9212: 0151cce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 9213: 0082d584 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ - 9214: 008b56d4 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 9213: 0082d344 124 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhub │ │ │ │ + 9214: 008b5494 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 9215: 007af654 96 FUNC GLOBAL DEFAULT 12 gen_gvec_ceq0 │ │ │ │ 9216: 0151d292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 9217: 014e7560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 9218: 0066b3ac 116 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ 9219: 01433418 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxb │ │ │ │ - 9220: 00b54c6c 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 9221: 00b029e8 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 9220: 00b54a2c 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 9221: 00b027a8 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 9222: 002dd0d4 16 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 9223: 00b4a250 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ - 9224: 0082d600 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ - 9225: 0086c338 164 FUNC GLOBAL DEFAULT 12 helper_qaddsubx │ │ │ │ + 9223: 00b4a010 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 9224: 0082d3c0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuh │ │ │ │ + 9225: 0086c0f8 164 FUNC GLOBAL DEFAULT 12 helper_qaddsubx │ │ │ │ 9226: 014e67c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 9227: 009bebd8 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 9227: 009be998 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 9228: 0151c530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 9229: 004e2d48 608 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 9230: 014f4120 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ 9231: 01433394 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxh │ │ │ │ - 9232: 00aa762c 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 9232: 00aa73ec 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 9233: 0144b22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vrintx_s │ │ │ │ 9234: 0151c434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 9235: 014f44d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 9236: 014edf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 9237: 01414ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 9238: 00327c2c 388 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ - 9239: 00a00cd4 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ - 9240: 00849344 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ + 9239: 00a00a94 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 9240: 00849104 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sf │ │ │ │ 9241: 0141607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 9242: 0151d0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 9243: 00b11edc 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 9243: 00b11c9c 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 9244: 00709ef8 2080 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 9245: 0151b3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 9246: 00b273e8 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ - 9247: 00848df4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ + 9246: 00b271a8 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 9247: 00848bb4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_sh │ │ │ │ 9248: 0151c732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 9249: 014e47b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ - 9250: 0082d698 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ + 9250: 0082d458 160 FUNC GLOBAL DEFAULT 12 helper_mve_vrmulhuw │ │ │ │ 9251: 00378bbc 84 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 9252: 00d41fa4 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 9252: 00d41d64 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 9253: 01433310 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsdavxw │ │ │ │ - 9254: 0095bc84 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ + 9254: 0095ba44 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 9255: 014e25f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 9256: 003212e8 328 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 9257: 0151d1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 9258: 00b20918 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 9258: 00b206d8 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 9259: 006aa83c 64 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 9260: 0151b96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 9261: 014e89cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 9262: 01415104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 9263: 00dcd1b0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 9263: 00dccf70 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 9264: 014e831c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 9265: 0151de7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 9266: 01448f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_h │ │ │ │ 9267: 014e6360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 9268: 0151d91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 9269: 0151b247 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 9270: 0151bb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 9271: 014f4230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 9272: 00b0ae90 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 9273: 008b6430 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 9272: 00b0ac50 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 9273: 008b61f0 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 9274: 014de664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 9275: 014e34bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 9276: 006246ac 92 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 9277: 00adb4e0 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 9277: 00adb2a0 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 9278: 014f05c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 9279: 009cfb64 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 9279: 009cf924 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 9280: 014efd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 9281: 0151bac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 9282: 00b747f0 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 9282: 00b745b0 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 9283: 014e1d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 9284: 00dbe0b4 290 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid │ │ │ │ - 9285: 00b03390 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 9286: 00ac7580 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 9287: 00af52f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 9284: 00dbde74 290 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid │ │ │ │ + 9285: 00b03150 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 9286: 00ac7340 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 9287: 00af50b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 9288: 014e7250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 9289: 014e0994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 9290: 01448e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rsqrts_nf_s │ │ │ │ 9291: 014f0678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 9292: 0151bd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 9293: 014e96ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ 9294: 002bb354 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 9295: 0151d0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_WRITE_DSTATE │ │ │ │ - 9296: 0091dd10 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 9297: 00bade30 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 9296: 0091dad0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ + 9297: 00badbf0 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 9298: 0151c00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 9299: 014ea57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ 9300: 01446e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_d │ │ │ │ - 9301: 009de594 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ - 9302: 0095ee24 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ + 9301: 009de354 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 9302: 0095ebe4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 9303: 0151d066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 9304: 0151c884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 9305: 008fef68 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 9306: 009beba4 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 9305: 008fed28 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 9306: 009be964 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 9307: 0151b5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 9308: 0151b55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ - 9309: 009733c8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 9310: 00aed458 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 9309: 00973188 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ + 9310: 00aed218 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 9311: 014eb738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 9312: 014ed2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 9313: 01425768 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome │ │ │ │ 9314: 0151be98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 9315: 014dd450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 9316: 0151d516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 9317: 0151c612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ @@ -9327,901 +9327,901 @@ │ │ │ │ 9323: 0151bdb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 9324: 006b6328 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 9325: 014ec9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 9326: 01446f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_frint32_s │ │ │ │ 9327: 0151d618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 9328: 002e0f4c 348 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 9329: 014f18dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 9330: 009cebd8 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 9330: 009ce998 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 9331: 0151b658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 9332: 014eb508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ - 9333: 009aacf8 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 9333: 009aaab8 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 9334: 014e5244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ - 9335: 00973aa4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ + 9335: 00973864 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 9336: 014dd5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 9337: 007b12f4 140 FUNC GLOBAL DEFAULT 12 gen_gvec_saddlp │ │ │ │ 9338: 0151b9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 9339: 0151d354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 9340: 014ef3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 9341: 014356a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarb │ │ │ │ 9342: 005bcdb4 4 FUNC GLOBAL DEFAULT 12 tpm_tis_write_data │ │ │ │ - 9343: 00a26fd8 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 9344: 00849498 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ - 9345: 009c24a8 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 9346: 00ae7bc0 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ - 9347: 00959b78 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ + 9343: 00a26d98 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 9344: 00849258 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uf │ │ │ │ + 9345: 009c2268 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 9346: 00ae7980 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 9347: 00959938 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 9348: 0151db08 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 9349: 00adbbe0 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 9349: 00adb9a0 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 9350: 0151b5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 9351: 00848f48 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ - 9352: 00b3c4f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 9353: 00b9aee4 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 9351: 00848d08 340 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_uh │ │ │ │ + 9352: 00b3c2b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 9353: 00b9aca4 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 9354: 006e6fe4 144 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ 9355: 0073f45c 356 FUNC GLOBAL DEFAULT 12 armv7m_load_kernel │ │ │ │ 9356: 01435620 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarh │ │ │ │ - 9357: 00af05c4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 9358: 00b347d0 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 9357: 00af0384 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 9358: 00b34590 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 9359: 014efcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 9360: 00b85f20 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 9360: 00b85ce0 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 9361: 014f40f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 9362: 0151debc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 9363: 0151c118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 9364: 0151c26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 9365: 00b32874 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 9365: 00b32634 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 9366: 0151bbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 9367: 008307b4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ - 9368: 008b9d20 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ - 9369: 007d32c4 176 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ + 9367: 00830574 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhb │ │ │ │ + 9368: 008b9ae0 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 9369: 007d3134 176 FUNC GLOBAL DEFAULT 12 write_neon_element64 │ │ │ │ 9370: 014277e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_cc │ │ │ │ 9371: 0151d026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 9372: 00973830 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ + 9372: 009735f0 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 9373: 014ee640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 9374: 0151c3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 9375: 00405c1c 268 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ - 9376: 00830878 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ + 9376: 00830638 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhh │ │ │ │ 9377: 014f434c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 9378: 0143559c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddu_scalarw │ │ │ │ 9379: 006e6b2c 112 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 9380: 002d88ec 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 9381: 006e61a4 180 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 9382: 014e1f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 9383: 014dd320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 9384: 00dcd1b8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 9384: 00dccf78 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 9385: 014e4a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 9386: 014f2170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 9387: 0151d6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 9388: 014ef4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_SET_EVENT │ │ │ │ 9389: 0151d0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_READ_DSTATE │ │ │ │ 9390: 0151c374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 9391: 0151beb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 9392: 014e3cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 9393: 006b30b0 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 9394: 014ebe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ - 9395: 008ee7c0 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 9396: 0099cc7c 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 9395: 008ee580 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ + 9396: 0099ca3c 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 9397: 014e03a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 9398: 00830954 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ + 9398: 00830714 228 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulhw │ │ │ │ 9399: 0151bab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 9400: 014df51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 9401: 002c36e8 3852 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 9402: 0030e148 200 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 9403: 0151ceb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ - 9404: 00972fdc 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ + 9404: 00972d9c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 9405: 013bc6e0 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 9406: 0151d780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 9407: 009cd1a0 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 9407: 009ccf60 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 9408: 014e5194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 9409: 0151baac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 9410: 00afd188 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 9411: 00b2d148 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 9410: 00afcf48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 9411: 00b2cf08 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 9412: 002df58c 656 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 9413: 00ab76f8 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 9413: 00ab74b8 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 9414: 0070f01c 316 FUNC GLOBAL DEFAULT 12 arm_set_cpu_off │ │ │ │ 9415: 002d74e0 260 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 9416: 00ae6db4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 9417: 00b21db0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 9418: 00b41e40 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 9416: 00ae6b74 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 9417: 00b21b70 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 9418: 00b41c00 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 9419: 0143e890 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev16b │ │ │ │ - 9420: 00841c24 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ + 9420: 008419e4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmulh │ │ │ │ 9421: 014f2d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 9422: 014e2648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 9423: 00369714 56 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 9424: 014f0518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 9425: 00ba5ef0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 9425: 00ba5cb0 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 9426: 0030307c 68 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ - 9427: 007bbac4 144 FUNC GLOBAL DEFAULT 12 arm_gen_test_cc │ │ │ │ + 9427: 007bb9cc 144 FUNC GLOBAL DEFAULT 12 arm_gen_test_cc │ │ │ │ 9428: 014ebff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 9429: 00516c70 56 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 9430: 002f63d4 376 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 9431: 00b3a5c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 9431: 00b3a384 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 9432: 002d9580 156 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ - 9433: 00959418 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 9434: 00838938 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ - 9435: 00ba3c38 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ + 9433: 009591d8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ + 9434: 008386f8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsb │ │ │ │ + 9435: 00ba39f8 136 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ 9436: 0151caf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_PRE_SAVE_DSTATE │ │ │ │ - 9437: 00841d7c 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ - 9438: 00b66790 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ - 9439: 00b82d00 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 9437: 00841b3c 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfmuls │ │ │ │ + 9438: 00b66550 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ + 9439: 00b82ac0 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 9440: 002cd844 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 9441: 00ba4a4c 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ - 9442: 008dd554 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 9443: 008389c8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ - 9444: 009e4330 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 9441: 00ba480c 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 9442: 008dd314 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ + 9443: 00838788 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsh │ │ │ │ + 9444: 009e40f0 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 9445: 0151d5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 9446: 014ead30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 9447: 002b39a8 360 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 9448: 01426b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsub16 │ │ │ │ 9449: 00432080 352 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 9450: 002beff0 244 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ - 9451: 00970994 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ + 9451: 00970754 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 9452: 014259fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshl │ │ │ │ 9453: 0143262c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvh │ │ │ │ 9454: 0151d5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 9455: 00706978 256 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 9456: 0143850c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbh │ │ │ │ 9457: 0151c92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ - 9458: 00838a58 140 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ + 9458: 00838818 140 FUNC GLOBAL DEFAULT 12 helper_mve_vminvsw │ │ │ │ 9459: 01413df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 9460: 014f0368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 9461: 009eb7a0 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 9461: 009eb560 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 9462: 014e1124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 9463: 009e49d4 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 9463: 009e4794 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 9464: 0151d584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 9465: 0151d5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 9466: 014dd4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 9467: 0151bf6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 9468: 01449e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_d │ │ │ │ 9469: 014de214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 9470: 014325a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxnmvs │ │ │ │ - 9471: 00b3aec4 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 9471: 00b3ac84 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ 9472: 01449f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_h │ │ │ │ 9473: 0151d0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_READ_DSTATE │ │ │ │ - 9474: 00af3ad0 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 9475: 00acf13c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 9474: 00af3890 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 9475: 00aceefc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 9476: 014f1128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 9477: 0151b2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 9478: 005218f8 208 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ 9479: 01438488 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullbw │ │ │ │ - 9480: 0085e2f8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ - 9481: 009e42d4 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 9480: 0085e0b8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_d │ │ │ │ + 9481: 009e4094 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 9482: 014edd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 9483: 014e2988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 9484: 014139d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 9485: 00ad0fc4 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 9485: 00ad0d84 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 9486: 014e41fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ - 9487: 0085e178 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ + 9487: 0085df38 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_h │ │ │ │ 9488: 014e36cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ - 9489: 00820b44 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srll │ │ │ │ + 9489: 00820904 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srll │ │ │ │ 9490: 014e2d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 9491: 0151b922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 9492: 00368f58 692 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 9493: 01449f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fabd_s │ │ │ │ 9494: 0151ca50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 9495: 00996708 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ - 9496: 0095c0c4 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 9497: 00b54e08 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 9498: 00b5d2f4 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 9495: 009964c8 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 9496: 0095be84 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ + 9497: 00b54bc8 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 9498: 00b5d0b4 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 9499: 0151c6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 9500: 00519c14 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ - 9501: 0095edbc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 9502: 00b1a1ac 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 9501: 0095eb7c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ + 9502: 00b19f6c 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 9503: 00528634 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 9504: 00dcd17c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 9505: 00820b94 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlq │ │ │ │ - 9506: 00b8ccd4 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ - 9507: 0085327c 104 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ + 9504: 00dccf3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 9505: 00820954 76 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlq │ │ │ │ + 9506: 00b8ca94 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 9507: 0085303c 104 FUNC GLOBAL DEFAULT 12 helper_lookup_cp_reg │ │ │ │ 9508: 014de7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 9509: 01432524 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvh │ │ │ │ 9510: 002a3dd0 384 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ - 9511: 0085e238 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ + 9511: 0085dff8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_vfms_s │ │ │ │ 9512: 0151bd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 9513: 0151be5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 9514: 014dd9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ - 9515: 00820a60 228 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlw │ │ │ │ + 9515: 00820820 228 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_srlw │ │ │ │ 9516: 002b8aa4 264 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 9517: 002b97b0 268 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 9518: 013bccc8 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 9519: 0087b004 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 9519: 0087adc4 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9520: 0151c962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9521: 00af8898 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9522: 00b2c61c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9521: 00af8658 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9522: 00b2c3dc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9523: 0151d1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9524: 014f38d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9525: 014e9b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9526: 01422ac0 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9527: 014e1e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9528: 0065c120 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9529: 0066a430 184 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9530: 00af0f74 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9530: 00af0d34 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9531: 014324a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmvs │ │ │ │ 9532: 0151bd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9533: 009ab7c8 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ - 9534: 00855990 124 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ + 9533: 009ab588 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9534: 00855750 124 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_b │ │ │ │ 9535: 0151bd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ - 9536: 0091c154 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9537: 00b47efc 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ - 9538: 0085786c 296 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ + 9536: 0091bf14 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ + 9537: 00b47cbc 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9538: 0085762c 296 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_d │ │ │ │ 9539: 012f5964 52 OBJECT GLOBAL DEFAULT 21 vmstate_mphi_state │ │ │ │ 9540: 002cd8f0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9541: 00b34908 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ - 9542: 00838ae4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ + 9541: 00b346c8 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9542: 008388a4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminvub │ │ │ │ 9543: 00dec68c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9544: 0031dd10 328 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ - 9545: 0085650c 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ - 9546: 0091cffc 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9547: 00b5c670 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9545: 008562cc 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_h │ │ │ │ + 9546: 0091cdbc 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ + 9547: 00b5c430 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9548: 006c03d8 412 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9549: 014e9dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9550: 00838b60 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ - 9551: 00b76408 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9550: 00838920 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuh │ │ │ │ + 9551: 00b761c8 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9552: 0151c1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9553: 014edda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9554: 0050bf1c 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9555: 0151c4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9556: 0151c17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9557: 0151cdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9558: 006a506c 24 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9559: 0031f3f0 152 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9560: 0151cf22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DETACH_DEVICE_DSTATE │ │ │ │ 9561: 00609efc 324 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ - 9562: 00973d24 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ + 9562: 00973ae4 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9563: 014e0180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9564: 0083ec18 152 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ - 9565: 00b38d8c 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9564: 0083e9d8 152 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshl │ │ │ │ + 9565: 00b38b4c 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9566: 002bf80c 284 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ - 9567: 0085726c 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ + 9567: 0085702c 128 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_s │ │ │ │ 9568: 006f2ee4 44 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9569: 00920d90 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9569: 00920b50 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9570: 0151bfe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9571: 0151b9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9572: 014eba80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_EVENT │ │ │ │ 9573: 0151d382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9574: 009ed2b0 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9574: 009ed070 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9575: 01413d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9576: 014dfe48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9577: 014f4cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9578: 008f6678 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9578: 008f6438 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9579: 014e63a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9580: 00995b60 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ - 9581: 00838be0 120 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ + 9580: 00995920 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9581: 008389a0 120 FUNC GLOBAL DEFAULT 12 helper_mve_vminvuw │ │ │ │ 9582: 0065e9c0 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9583: 00323da4 476 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9584: 014ea40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9585: 0151b55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9586: 014e26f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9587: 01444980 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_b │ │ │ │ 9588: 0151b2a1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9589: 014ed4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9590: 014447f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_d │ │ │ │ 9591: 0065b78c 940 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9592: 01458d0c 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9593: 0151bbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9594: 00b25608 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ - 9595: 0086a7e8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ + 9594: 00b253c8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9595: 0086a5a8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_b │ │ │ │ 9596: 0037cd44 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9597: 014448fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_h │ │ │ │ - 9598: 0086aa34 244 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ + 9598: 0086a7f4 244 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_d │ │ │ │ 9599: 014e960c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9600: 014f201c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9601: 014f4aac 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9602: 009262b0 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9603: 00b14bdc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9602: 00926070 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9603: 00b1499c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9604: 0031b2ec 292 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9605: 0141394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ - 9606: 0086a8a8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ + 9606: 0086a668 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_h │ │ │ │ 9607: 01452630 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u16 │ │ │ │ 9608: 014e19e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9609: 0151cee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ - 9610: 0095c034 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ - 9611: 008f5338 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ + 9610: 0095bdf4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ + 9611: 008f50f8 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 9612: 0051e078 840 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ - 9613: 00b47b90 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9613: 00b47950 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9614: 014ede60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9615: 013ba3a8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ - 9616: 008e2840 780 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ + 9616: 008e2600 780 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9617: 014ee5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ 9618: 0151c608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9619: 01444878 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uaba_s │ │ │ │ 9620: 014f0638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9621: 0151c5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9622: 0031c9d0 4 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9623: 00b060f4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9624: 0085362c 140 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ - 9625: 008d66a8 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9626: 0083a9f8 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ - 9627: 0086a96c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ - 9628: 00935310 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9623: 00b05eb4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9624: 008533ec 140 FUNC GLOBAL DEFAULT 12 helper_get_cp_reg │ │ │ │ + 9625: 008d6468 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9626: 0083a7b8 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sb │ │ │ │ + 9627: 0086a72c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_uclamp_s │ │ │ │ + 9628: 009350d0 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9629: 013bc7c0 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9630: 00b48940 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9630: 00b48700 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 9631: 003e9bf0 88 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 9632: 00b0bd30 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9633: 00b63968 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9632: 00b0baf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9633: 00b63728 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9634: 0151d4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9635: 00708acc 76 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ - 9636: 0083ab14 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ + 9636: 0083a8d4 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sh │ │ │ │ 9637: 0151d444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9638: 0151cea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9639: 00b1d5ac 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9639: 00b1d36c 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9640: 002d888c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9641: 00a41654 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 9642: 009eca6c 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9641: 00a41414 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9642: 009ec82c 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9643: 002a1f8c 140 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9644: 0043ebe0 8 FUNC GLOBAL DEFAULT 12 led_get_intensity │ │ │ │ 9645: 002dcbb0 20 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9646: 00526de8 252 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9647: 0151c9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_READ_DSTATE │ │ │ │ 9648: 0151d426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9649: 005173cc 452 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9650: 014eb220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_ENTER_RESET_EVENT │ │ │ │ - 9651: 00b14758 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9651: 00b14518 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9652: 0151b8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ - 9653: 0097367c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9654: 00ab5e38 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9655: 00a89568 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9653: 0097343c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ + 9654: 00ab5bf8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9655: 00a89328 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9656: 014f4270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9657: 00afd29c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ - 9658: 008ef940 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ + 9657: 00afd05c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9658: 008ef700 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9659: 0036e554 976 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9660: 0151c5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9661: 014eb568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9662: 00bab91c 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9662: 00bab6dc 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9663: 002cd4d0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9664: 0151d28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9665: 014e1c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9666: 014ea7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9667: 014def10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9668: 0151bf1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ - 9669: 0084a798 176 FUNC GLOBAL DEFAULT 12 helper_neon_shl_s16 │ │ │ │ - 9670: 0085b1fc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ + 9669: 0084a558 176 FUNC GLOBAL DEFAULT 12 helper_neon_shl_s16 │ │ │ │ + 9670: 0085afbc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_d │ │ │ │ 9671: 0151b796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_MMIO_DSTATE │ │ │ │ 9672: 014efbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ - 9673: 0083ac44 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ + 9673: 0083aa04 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_sw │ │ │ │ 9674: 0151c64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9675: 014e7350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9676: 0092d2b4 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9676: 0092d074 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9677: 00652a9c 240 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9678: 003c9760 64 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9679: 002d5fdc 264 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9680: 0151c146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ - 9681: 0085b074 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ - 9682: 0086e73c 36 FUNC GLOBAL DEFAULT 12 helper_bfcvt │ │ │ │ + 9681: 0085ae34 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_h │ │ │ │ + 9682: 0086e4fc 36 FUNC GLOBAL DEFAULT 12 helper_bfcvt │ │ │ │ 9683: 01430c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsb │ │ │ │ 9684: 0151c4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9685: 0050c19c 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9686: 014e6610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9687: 0151b82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9688: 0151bbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9689: 00b8a6f0 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9689: 00b8a4b0 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9690: 01512b70 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9691: 0040d648 868 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9692: 01430be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltsh │ │ │ │ 9693: 014e4f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9694: 008b6594 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9694: 008b6354 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9695: 014eae80 16 OBJECT GLOBAL DEFAULT 24 hw_sensor_trace_events │ │ │ │ - 9696: 0085b138 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ + 9696: 0085aef8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fadd_s │ │ │ │ 9697: 003c8700 776 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ 9698: 0060cb64 84 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9699: 0151cb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9700: 0151ccc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9701: 014eb518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9702: 006585b0 276 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9703: 00b01334 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9704: 00b2c3f8 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9703: 00b010f4 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9704: 00b2c1b8 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9705: 0139a870 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9706: 00aed2e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9707: 00ade5f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ - 9708: 00973f28 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ + 9706: 00aed0a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9707: 00ade3b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9708: 00973ce8 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9709: 0151b7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9710: 008b328c 484 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9711: 00a82b34 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9710: 008b304c 484 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9711: 00a828f4 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9712: 0151b96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9713: 0151b9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ - 9714: 0084fc48 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u16 │ │ │ │ + 9714: 0084fa08 20 FUNC GLOBAL DEFAULT 12 helper_neon_widen_u16 │ │ │ │ 9715: 0151b5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9716: 014f1b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9717: 006c0a58 384 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9718: 014ed308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9719: 009917d4 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9720: 00b74910 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9719: 00991594 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9720: 00b746d0 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9721: 014eeff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9722: 00b8673c 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9722: 00b864fc 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ 9723: 01452528 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u32 │ │ │ │ - 9724: 00b186e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9724: 00b184a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9725: 014e335c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ 9726: 0144a4c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_d │ │ │ │ - 9727: 00b9161c 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9727: 00b913dc 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 9728: 014e70b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9729: 014f44c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9730: 002cd9a0 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9731: 0151c8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9732: 009301a4 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9732: 0092ff64 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9733: 0144a5cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_h │ │ │ │ 9734: 006c744c 80 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 9735: 0151bb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_READ_DSTATE │ │ │ │ - 9736: 00adab3c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9737: 00a272f4 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9736: 00ada8fc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9737: 00a270b4 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9738: 0151c302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9739: 002d6824 88 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 9740: 0151d6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 9741: 0151c476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9742: 0151d2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9743: 014f8924 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9744: 014f05e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 9745: 014dd790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 9746: 00ae0ef0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9746: 00ae0cb0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9747: 014e5374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9748: 014e8a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9749: 002c6dc8 16 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9750: 0083a6b4 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ - 9751: 00acbfac 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9750: 0083a474 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_ub │ │ │ │ + 9751: 00acbd6c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9752: 0151c946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 9753: 00a6428c 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9753: 00a6404c 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9754: 014e1844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9755: 0143d99c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_sh │ │ │ │ 9756: 014e1974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9757: 00ac1850 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9757: 00ac1610 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 9758: 0144a548 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fadd_s │ │ │ │ - 9759: 009041e8 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ + 9759: 00903fa8 420 FUNC GLOBAL DEFAULT 12 semihost_sys_fstat │ │ │ │ 9760: 002dcbc4 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9761: 00d40514 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9761: 00d402d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9762: 002bff84 284 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9763: 00ba5c54 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9763: 00ba5a14 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9764: 00505820 3660 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 9765: 00b423a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9766: 00ba6288 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ - 9767: 0083a7b8 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ + 9765: 00b42164 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9766: 00ba6048 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9767: 0083a578 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uh │ │ │ │ 9768: 00433b3c 80 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9769: 00932114 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9769: 00931ed4 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9770: 00522fa0 648 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9771: 00ab29cc 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9771: 00ab278c 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9772: 0151b640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9773: 003023f8 76 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9774: 009faa50 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 9775: 00aecd28 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9774: 009fa810 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9775: 00aecae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9776: 01413ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9777: 00400be4 128 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9778: 0043af20 736 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 9779: 00a9c7d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ - 9780: 008dcbec 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ + 9779: 00a9c590 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9780: 008dc9ac 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9781: 0151b432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 9782: 014e0d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9783: 0143d894 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_ss │ │ │ │ 9784: 013bd4c4 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9785: 00975678 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9785: 00975438 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9786: 0151cc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9787: 003342dc 4 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9788: 014ea4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9789: 00b3d604 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9789: 00b3d3c4 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9790: 004da908 228 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9791: 014deaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ - 9792: 0083a8e4 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ + 9792: 0083a6a4 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshli_uw │ │ │ │ 9793: 0151cfb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ - 9794: 0084f138 56 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u8 │ │ │ │ + 9794: 0084eef8 56 FUNC GLOBAL DEFAULT 12 helper_neon_sub_u8 │ │ │ │ 9795: 014138c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ - 9796: 0084f460 100 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s16 │ │ │ │ + 9796: 0084f220 100 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s16 │ │ │ │ 9797: 01430b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltub │ │ │ │ 9798: 005c90b4 8 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9799: 014ddf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9800: 009fb9b8 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9801: 009d02fc 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9800: 009fb778 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9801: 009d00bc 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9802: 014dd680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9803: 0151b56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ - 9804: 00912e54 188 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ - 9805: 008bd710 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ + 9804: 00912c14 188 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ + 9805: 008bd4d0 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9806: 014e6b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9807: 01430ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlltuh │ │ │ │ 9808: 014f0d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9809: 0084e050 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u16 │ │ │ │ - 9810: 0097f4f8 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9809: 0084de10 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u16 │ │ │ │ + 9810: 0097f2b8 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9811: 006e8b44 320 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9812: 0151c618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9813: 007056c0 184 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9814: 014f4724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9815: 0151d7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9816: 00b1ce9c 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9817: 00ab52cc 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9818: 00b528e8 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9819: 00ae6e6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9816: 00b1cc5c 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9817: 00ab508c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9818: 00b526a8 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9819: 00ae6c2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9820: 01442040 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_b │ │ │ │ 9821: 014e57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9822: 014e330c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9823: 009edbe8 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9823: 009ed9a8 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ 9824: 0143d684 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_hs │ │ │ │ - 9825: 00851234 64 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ - 9826: 00a8153c 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9827: 00a94668 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9825: 00850ff4 64 FUNC GLOBAL DEFAULT 12 raise_exception_ra │ │ │ │ + 9826: 00a812fc 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9827: 00a94428 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9828: 0151c768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9829: 014eea18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9830: 0143ac3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsb │ │ │ │ 9831: 014f3b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 9832: 00b13324 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9832: 00b130e4 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9833: 0151de1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ 9834: 01441fbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_h │ │ │ │ - 9835: 00b9a4dc 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9835: 00b9a29c 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9836: 0143abb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsh │ │ │ │ 9837: 0151c4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9838: 0151ba80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ - 9839: 00851b84 796 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ + 9839: 00851944 796 FUNC GLOBAL DEFAULT 12 helper_wfit │ │ │ │ 9840: 00704eb8 72 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9841: 0151ba82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9842: 00b7482c 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9843: 00baf9b4 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9844: 00b5f968 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9842: 00b745ec 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9843: 00baf774 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9844: 00b5f728 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9845: 006fc854 304 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9846: 00b92224 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9846: 00b91fe4 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9847: 00331acc 8 FUNC GLOBAL DEFAULT 12 acpi_pcihp_is_hotpluggbale_bus │ │ │ │ - 9848: 00b429d0 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9848: 00b42790 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9849: 00411968 384 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9850: 014deb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9851: 0151ceec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9852: 01441f38 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sminp_s │ │ │ │ 9853: 014e1e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9854: 0037c778 96 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9855: 0151cb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9856: 0151b626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9857: 00b96820 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9857: 00b965e0 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9858: 01428af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_macsw │ │ │ │ 9859: 00707040 24 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9860: 0151c136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9861: 0151c2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9862: 0151d266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9863: 014f3748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ - 9864: 00ae1308 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9865: 009c0830 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9864: 00ae10c8 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9865: 009c05f0 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9866: 0143ab34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltsw │ │ │ │ 9867: 0050c41c 464 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9868: 006e471c 320 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9869: 00aebcf8 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9870: 00b41880 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9869: 00aebab8 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9870: 00b41640 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9871: 014f3ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9872: 013bd564 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9873: 014def20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9874: 014f5120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9875: 014e52e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9876: 0143d918 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_uh │ │ │ │ 9877: 0151d8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9878: 0151d4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9879: 014e5494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9880: 00afd3b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9880: 00afd170 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9881: 0151cf5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9882: 009373c4 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ - 9883: 009596f4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ + 9882: 00937184 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9883: 009594b4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9884: 0151de28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9885: 0151d464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9886: 00aab070 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9886: 00aaae30 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9887: 0143451c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashb │ │ │ │ 9888: 0151d3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ - 9889: 00959aa8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ + 9889: 00959868 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9890: 0143d810 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvt_rm_us │ │ │ │ 9891: 0151c9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_UPDATE_IRQ_DSTATE │ │ │ │ 9892: 0141649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ 9893: 014f8140 4 OBJECT GLOBAL DEFAULT 25 smbios_table_max │ │ │ │ - 9894: 00b8933c 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9894: 00b890fc 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9895: 01434498 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashh │ │ │ │ 9896: 005bcdb8 64 FUNC GLOBAL DEFAULT 12 tpm_tis_get_tpm_version │ │ │ │ 9897: 0151c88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9898: 00673754 172 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9899: 002c8650 188 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ - 9900: 0084f4c4 24 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s32 │ │ │ │ + 9900: 0084f284 24 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s32 │ │ │ │ 9901: 01452420 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshl_u64 │ │ │ │ - 9902: 00ae6d58 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9903: 00ae7d00 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9902: 00ae6b18 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9903: 00ae7ac0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9904: 0151bf46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 9905: 00dcd174 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9905: 00dccf34 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9906: 0151c2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9907: 0151ccd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ - 9908: 00dbe038 4 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid_len │ │ │ │ + 9908: 00dbddf8 4 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid_len │ │ │ │ 9909: 002d8724 16 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9910: 013c6eb8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9911: 00655a68 224 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ - 9912: 0084e524 152 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u32 │ │ │ │ + 9912: 0084e2e4 152 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u32 │ │ │ │ 9913: 014ea99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9914: 0151cc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9915: 014dfa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INSERT_EVENT │ │ │ │ 9916: 004e3660 840 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9917: 00ba7c1c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9917: 00ba79dc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9918: 01434414 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlashw │ │ │ │ 9919: 014e73d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9920: 0151bcd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9921: 006e9568 104 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9922: 013bd23c 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9923: 014e65e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9924: 002c6dd8 36 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9925: 01453188 132 OBJECT GLOBAL DEFAULT 24 helper_info_fjcvtzs │ │ │ │ 9926: 0151d816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 9927: 00918f18 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ + 9927: 00918cd8 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ 9928: 0151d8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9929: 007084ac 344 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ 9930: 014279f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write │ │ │ │ - 9931: 00aac450 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ - 9932: 00959608 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ + 9931: 00aac210 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9932: 009593c8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9933: 0151d878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9934: 00d1c698 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9934: 00d1c458 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9935: 014e8c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ - 9936: 0084b0e4 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_b │ │ │ │ + 9936: 0084aea4 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_b │ │ │ │ 9937: 01418620 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ 9938: 0143aab0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltub │ │ │ │ - 9939: 0084b480 320 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_d │ │ │ │ - 9940: 00b94124 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9939: 0084b240 320 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_d │ │ │ │ + 9940: 00b93ee4 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 9941: 014dd3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9942: 00685920 256 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ - 9943: 0084b2a0 248 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_h │ │ │ │ + 9943: 0084b060 248 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_h │ │ │ │ 9944: 014e2c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ 9945: 007b070c 104 FUNC GLOBAL DEFAULT 12 gen_gvec_uqsub_qc │ │ │ │ - 9946: 0093638c 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9947: 009d0fd8 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9946: 0093614c 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9947: 009d0d98 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9948: 0143aa2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuh │ │ │ │ 9949: 014f0d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9950: 014e214c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9951: 0151cbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9952: 00933ca4 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9952: 00933a64 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9953: 0151ded0 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9954: 006f3014 52 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9955: 00ac117c 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9955: 00ac0f3c 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9956: 002b8ef4 192 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9957: 0151d34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9958: 00ab3f64 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ - 9959: 00ac4fa4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ - 9960: 0084b398 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_s │ │ │ │ + 9958: 00ab3d24 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9959: 00ac4d64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9960: 0084b158 232 FUNC GLOBAL DEFAULT 12 helper_gvec_urshl_s │ │ │ │ 9961: 0151bc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9962: 01428b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_macuw │ │ │ │ 9963: 014e3e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9964: 00abb9ac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9965: 009e3ff8 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9964: 00abb76c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9965: 009e3db8 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9966: 002cf2fc 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9967: 014f195c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9968: 014de908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9969: 0143a9a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulltuw │ │ │ │ 9970: 0151cb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9971: 00ba4170 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9971: 00ba3f30 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9972: 014f0e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9973: 0151c44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9974: 0151d8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9975: 00841170 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ - 9976: 00a9b578 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9975: 00840f30 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegb │ │ │ │ + 9976: 00a9b338 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 9977: 0151b83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9978: 00ac0024 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9978: 00abfde4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9979: 0151deae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ - 9980: 00841200 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ + 9980: 00840fc0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegh │ │ │ │ 9981: 0151c3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9982: 00af3f14 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9982: 00af3cd4 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9983: 0151bad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9984: 0092a138 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9984: 00929ef8 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9985: 002c79b8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9986: 014e6c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9987: 0151ccbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ - 9988: 00973728 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ + 9988: 009734e8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9989: 002d8e28 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9990: 014e3b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 9991: 0143916c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhb │ │ │ │ - 9992: 008412c8 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ + 9992: 00841088 180 FUNC GLOBAL DEFAULT 12 helper_mve_vqnegw │ │ │ │ 9993: 0051b160 348 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9994: 0151c688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9995: 014e2da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9996: 014dee90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ 9997: 014390e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhh │ │ │ │ - 9998: 00b6cae4 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9998: 00b6c8a4 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9999: 0151de50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ 10000: 00788dbc 60 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vserr │ │ │ │ - 10001: 008b6a14 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 10002: 00aa0d28 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ - 10003: 00920a94 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ + 10001: 008b67d4 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 10002: 00aa0ae8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 10003: 00920854 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ 10004: 0151c3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 10005: 014ef604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_SET_OUTPUT_EVENT │ │ │ │ - 10006: 00830194 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ + 10006: 0082ff54 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270b │ │ │ │ 10007: 00700414 200 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 10008: 0151cc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 10009: 014ea93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 10010: 014ee260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 10011: 00701bd4 208 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 10012: 014ed318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 10013: 0151d15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 10014: 014dda20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 10015: 00ba6908 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 10015: 00ba66c8 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 10016: 0151b9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 10017: 0151b2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ - 10018: 008302b8 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ + 10018: 00830078 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270h │ │ │ │ 10019: 0151bf50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 10020: 0151c28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 10021: 009849c8 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 10021: 00984788 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 10022: 0151caf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PPI_MEMSET_DSTATE │ │ │ │ 10023: 014deb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 10024: 0151b32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 10025: 0151bf7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 10026: 01439064 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhw │ │ │ │ 10027: 0151c280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 10028: 00b46a04 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ - 10029: 0095e54c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ + 10028: 00b467c4 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 10029: 0095e30c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 10030: 0051de94 484 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 10031: 007b1600 152 FUNC GLOBAL DEFAULT 12 gen_gvec_urecpe │ │ │ │ - 10032: 00847f2c 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ + 10032: 00847cec 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalarh │ │ │ │ 10033: 006791d0 72 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 10034: 0151b256 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 10035: 0151bf96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ - 10036: 0095a2d0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ + 10036: 0095a090 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 10037: 01438824 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhb │ │ │ │ 10038: 014e385c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 10039: 00a98e04 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 10039: 00a98bc4 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 10040: 014f280c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 10041: 00830400 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ - 10042: 008fbc90 260 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 10041: 008301c0 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd270w │ │ │ │ + 10042: 008fba50 260 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 10043: 0031f6e8 20 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 10044: 00927998 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 10044: 00927758 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ 10045: 0038a5ac 728 FUNC GLOBAL DEFAULT 12 cxl_process_cci_message │ │ │ │ - 10046: 0097575c 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 10046: 0097551c 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 10047: 014387a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhh │ │ │ │ 10048: 00492410 104 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 10049: 014dff28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ - 10050: 008481e0 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ + 10050: 00847fa0 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmplt_scalars │ │ │ │ 10051: 0151bc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 10052: 014e2688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 10053: 006e0334 236 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ - 10054: 00918bcc 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ + 10054: 0091898c 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ 10055: 0151d572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CTL_WRITE_DSTATE │ │ │ │ 10056: 0151ba08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 10057: 00ac0a4c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 10058: 0084e5bc 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u64 │ │ │ │ - 10059: 00d41f9c 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 10057: 00ac080c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 10058: 0084e37c 276 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u64 │ │ │ │ + 10059: 00d41d5c 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 10060: 002d2e28 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 10061: 014e1184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 10062: 0151b950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 10063: 00853a5c 108 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ - 10064: 008f6598 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 10065: 00aabb18 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 10063: 0085381c 108 FUNC GLOBAL DEFAULT 12 helper_shl_cc │ │ │ │ + 10064: 008f6358 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ + 10065: 00aab8d8 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 10066: 0143871c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlsdhw │ │ │ │ 10067: 014efd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 10068: 0045be88 48 FUNC GLOBAL DEFAULT 12 omap_clk_adduser │ │ │ │ 10069: 0151c8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 10070: 0095e4a8 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ + 10070: 0095e268 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 10071: 014e98cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 10072: 0141859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 10073: 002c7a60 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 10074: 00b7a7b4 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 10074: 00b7a574 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 10075: 014e1d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 10076: 0142e21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarb │ │ │ │ 10077: 014e6310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 10078: 014ebf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 10079: 0032c208 1224 FUNC GLOBAL DEFAULT 12 nvdimm_plug │ │ │ │ 10080: 014f4ab8 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 10081: 014e3f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 10082: 0151c34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 10083: 0151dec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 10084: 014df5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 10085: 014ee050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 10086: 014f1dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 10087: 00aa5c6c 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 10087: 00aa5a2c 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 10088: 0142e198 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarh │ │ │ │ 10089: 0051f09c 508 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 10090: 014de958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 10091: 0151bbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 10092: 014e230c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 10093: 014eab10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 10094: 007b0d74 148 FUNC GLOBAL DEFAULT 12 gen_gvec_srhadd │ │ │ │ 10095: 00700330 32 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 10096: 014e19b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 10097: 0151bdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 10098: 00920d60 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ - 10099: 00b49394 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 10098: 00920b20 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 10099: 00b49154 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 10100: 002cdd34 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 10101: 002b7748 272 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 10102: 00b5db20 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 10102: 00b5d8e0 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 10103: 014e4f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 10104: 002b0460 512 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ - 10105: 008599b4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ + 10105: 00859774 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_d │ │ │ │ 10106: 014e05c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 10107: 014f205c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 10108: 00ab89f8 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 10108: 00ab87b8 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 10109: 014e0794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 10110: 00b98dfc 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 10110: 00b98bbc 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 10111: 0151d6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 10112: 0142e114 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplt_scalarw │ │ │ │ - 10113: 0086bd6c 360 FUNC GLOBAL DEFAULT 12 define_tlb_insn_regs │ │ │ │ - 10114: 0085978c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ + 10113: 0086bb2c 360 FUNC GLOBAL DEFAULT 12 define_tlb_insn_regs │ │ │ │ + 10114: 0085954c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_h │ │ │ │ 10115: 0043c4f0 164 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 10116: 014f0cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 10117: 0049084c 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 10118: 0151ce92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 10119: 014ed3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 10120: 01455c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls_round_to_zero │ │ │ │ 10121: 0151bbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 10122: 002c1f10 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 10123: 009f0f04 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 10123: 009f0cc4 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 10124: 014ec758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 10125: 00ba49f4 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 10125: 00ba47b4 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 10126: 0151c788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 10127: 0151ce7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 10128: 0151d6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ - 10129: 00859844 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ + 10129: 00859604 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_s │ │ │ │ 10130: 00693840 140 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 10131: 002f4c70 260 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 10132: 0151c14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 10133: 004da9ec 280 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 10134: 00797194 460 FUNC GLOBAL DEFAULT 12 cpu_get_tb_cpu_state │ │ │ │ 10135: 0151d594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 10136: 014e7eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 10137: 0151cac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 10138: 0037af48 2328 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 10139: 006e95d0 648 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 10140: 00b00ea4 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ - 10141: 0082168c 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdswl │ │ │ │ + 10140: 00b00c64 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 10141: 0082144c 16 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdswl │ │ │ │ 10142: 01434b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlab │ │ │ │ 10143: 014e361c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 10144: 0151be72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 10145: 0071911c 332 FUNC GLOBAL DEFAULT 12 arm_write_bootloader │ │ │ │ 10146: 0151c968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 10147: 014e893c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 10148: 0151d4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 10149: 0151c33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 10150: 006c0d1c 404 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 10151: 014ee220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_EVENT │ │ │ │ 10152: 004a07a4 628 FUNC GLOBAL DEFAULT 12 e1000e_can_receive │ │ │ │ - 10153: 0095098c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ + 10153: 0095074c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 10154: 01434ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlah │ │ │ │ 10155: 002de01c 192 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ - 10156: 008d8428 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ + 10156: 008d81e8 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ 10157: 014f1058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 10158: 014e843c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FDP_RUH_CHANGE_EVENT │ │ │ │ 10159: 014e2c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 10160: 0151c25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 10161: 0151dea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 10162: 0151b3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 10163: 0078501c 236 FUNC GLOBAL DEFAULT 12 arm_restore_state_to_opc │ │ │ │ 10164: 014ecb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 10165: 005cb0fc 352 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 10166: 014f0868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 10167: 00a309e4 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 10168: 009c610c 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 10169: 00b920ac 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ - 10170: 0094f588 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 10171: 00abe354 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 10167: 00a307a4 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 10168: 009c5ecc 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 10169: 00b91e6c 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 10170: 0094f348 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ + 10171: 00abe114 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 10172: 0151c3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 10173: 002b0180 368 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 10174: 014ed5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ - 10175: 009386e0 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ + 10175: 009384a0 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 10176: 0066aab0 32 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ - 10177: 00920cb8 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ - 10178: 0091f440 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ + 10177: 00920a78 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ + 10178: 0091f200 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 10179: 006ac588 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 10180: 0151ced4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 10181: 014f27dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 10182: 01434a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaw │ │ │ │ 10183: 013bd394 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 10184: 014e48b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 10185: 0151b704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 10186: 014f495c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ - 10187: 008ed12c 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 10188: 0098bc88 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 10189: 00920da4 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 10187: 008eceec 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ + 10188: 0098ba48 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 10189: 00920b64 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 10190: 014f18fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 10191: 01447b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_b │ │ │ │ 10192: 0066cb08 680 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 10193: 002b7858 256 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 10194: 00b1c894 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 10195: 009959a8 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 10194: 00b1c654 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 10195: 00995768 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 10196: 0151d410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ - 10197: 0088a134 480 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_pending_irq_info │ │ │ │ + 10197: 00889ef4 480 FUNC GLOBAL DEFAULT 12 armv7m_nvic_get_pending_irq_info │ │ │ │ 10198: 01412d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ 10199: 014479f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_d │ │ │ │ - 10200: 00b33dfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 10200: 00b33bbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 10201: 0151c016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 10202: 01447b00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_h │ │ │ │ 10203: 0151d862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 10204: 00a3a210 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 10205: 00ab0b34 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ - 10206: 00956a48 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ + 10204: 00a39fd0 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 10205: 00ab08f4 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 10206: 00956808 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 10207: 0034ffb0 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 10208: 014f4054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 10209: 0151bdf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 10210: 00b34360 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 10210: 00b34120 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 10211: 0151b7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_GET_PTE_DSTATE │ │ │ │ 10212: 0151d7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ 10213: 014e8b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 10214: 00b5c094 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 10214: 00b5be54 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 10215: 0151b6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 10216: 00b44430 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 10216: 00b441f0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 10217: 014e62b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 10218: 002f2964 56 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 10219: 0151b546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 10220: 0151b7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 10221: 0151b6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 10222: 01447a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sqadd_s │ │ │ │ 10223: 014129d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ @@ -10230,2465 +10230,2465 @@ │ │ │ │ 10226: 013bdbcc 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 10227: 0066ac74 120 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 10228: 0151bc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 10229: 014f0348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 10230: 002c7b0c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 10231: 0151d104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 10232: 0151ce16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 10233: 008f65a8 136 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 10234: 00ba5364 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 10233: 008f6368 136 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 10234: 00ba5124 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 10235: 0151d156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ - 10236: 0091331c 376 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ + 10236: 009130dc 376 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 10237: 014e6d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 10238: 00b451fc 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 10238: 00b44fbc 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ 10239: 0151b5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 10240: 0151cf4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 10241: 007031e0 132 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 10242: 009ef36c 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 10242: 009ef12c 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 10243: 014f0138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ - 10244: 00a05754 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 10244: 00a05514 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 10245: 0151ced0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 10246: 0067065c 96 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 10247: 00320a50 152 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 10248: 0151cfa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ - 10249: 0086c5e0 80 FUNC GLOBAL DEFAULT 12 helper_uqaddsubx │ │ │ │ + 10249: 0086c3a0 80 FUNC GLOBAL DEFAULT 12 helper_uqaddsubx │ │ │ │ 10250: 014df2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 10251: 008598fc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ + 10251: 008596bc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_frecpe_rpres_s │ │ │ │ 10252: 0151ca16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_READ_DSTATE │ │ │ │ - 10253: 008a3eb4 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 10253: 008a3c74 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 10254: 014dd540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 10255: 014e4eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ - 10256: 0086ecdc 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould_round_to_zero │ │ │ │ + 10256: 0086ea9c 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tould_round_to_zero │ │ │ │ 10257: 002cbe24 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 10258: 013ba36c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 10259: 00618f84 56 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 10260: 00b1cf74 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 10261: 008899b4 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_derived │ │ │ │ - 10262: 00af6044 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 10260: 00b1cd34 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 10261: 00889774 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_derived │ │ │ │ + 10262: 00af5e04 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 10263: 014dfa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_LOOKUP_MISS_EVENT │ │ │ │ 10264: 014e0b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 10265: 009311ac 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 10265: 00930f6c 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 10266: 014deb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 10267: 014e5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 10268: 014f0fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 10269: 009329dc 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 10270: 008b9e68 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 10269: 0093279c 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 10270: 008b9c28 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 10271: 014e08a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ - 10272: 00956c38 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 10273: 009328ec 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 10272: 009569f8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ + 10273: 009326ac 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 10274: 0151c9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_READ_DSTATE │ │ │ │ 10275: 0151bfd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 10276: 0151b49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 10277: 0151be34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 10278: 006a0fe0 620 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 10279: 002fad90 88 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 10280: 014e5124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 10281: 014eb4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 10282: 00b3a6d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 10283: 00b15138 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 10282: 00b3a498 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 10283: 00b14ef8 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 10284: 0151ca4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 10285: 0151cb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_DSTATE │ │ │ │ - 10286: 00ba45f0 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ - 10287: 0091f33c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 10288: 009b8c60 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 10286: 00ba43b0 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 10287: 0091f0fc 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ + 10288: 009b8a20 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 10289: 014f03d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 10290: 00b85708 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ - 10291: 0086cec4 56 FUNC GLOBAL DEFAULT 12 helper_uhaddsubx │ │ │ │ + 10290: 00b854c8 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 10291: 0086cc84 56 FUNC GLOBAL DEFAULT 12 helper_uhaddsubx │ │ │ │ 10292: 014ecfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 10293: 00b408f4 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 10294: 00aa4200 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 10295: 00b4b394 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 10293: 00b406b4 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 10294: 00aa3fc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 10295: 00b4b154 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 10296: 014f13b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 10297: 014f3b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 10298: 00673378 8 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 10299: 00b92c78 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 10299: 00b92a38 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 10300: 0142686c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shadd16 │ │ │ │ 10301: 0151bfb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 10302: 0151ca52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 10303: 0151bb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 10304: 00b2faa4 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 10304: 00b2f864 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 10305: 005cd3cc 564 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 10306: 0151d45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 10307: 002c1840 424 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 10308: 0053de08 660 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ 10309: 01425978 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll48 │ │ │ │ - 10310: 00aa857c 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 10311: 00b13fd8 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 10312: 00b98bf8 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 10310: 00aa833c 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 10311: 00b13d98 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 10312: 00b989b8 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 10313: 0151c324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ - 10314: 00dbe028 4 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid_len │ │ │ │ + 10314: 00dbdde8 4 OBJECT GLOBAL DEFAULT 14 yosemitev2_bmc_fruid_len │ │ │ │ 10315: 0151b618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 10316: 00b6587c 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 10316: 00b6563c 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 10317: 014dca28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 10318: 0151d4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 10319: 00670d80 164 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ 10320: 0142e534 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarb │ │ │ │ - 10321: 009f4a18 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 10321: 009f47d8 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 10322: 0151ba0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 10323: 0142db68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgeh │ │ │ │ 10324: 014ed178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 10325: 014e4f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 10326: 014de494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 10327: 0142e4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarh │ │ │ │ 10328: 0151c1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ - 10329: 009708bc 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ + 10329: 0097067c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 10330: 0151ba6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ 10331: 0151ba20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_BLOCK_MOVE_DSTATE │ │ │ │ 10332: 0151d478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 10333: 002cc1ec 184 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 10334: 002b7958 252 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 10335: 0151b662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 10336: 014e5254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 10337: 0142dae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpges │ │ │ │ 10338: 013b80e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 10339: 014e321c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 10340: 0151de06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 10341: 00b0fe48 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 10342: 008fe610 148 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 10343: 00cfb99c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 10341: 00b0fc08 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 10342: 008fe3d0 148 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 10343: 00cfb75c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 10344: 014e0ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ 10345: 0143d78c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtb_sh │ │ │ │ - 10346: 00af5748 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ - 10347: 0095a6b8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ + 10346: 00af5508 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 10347: 0095a478 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 10348: 006ba06c 64 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 10349: 0151baba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 10350: 002d7a94 196 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ - 10351: 00970d18 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ + 10351: 00970ad8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 10352: 0151c264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 10353: 00521524 340 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 10354: 00b99f48 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 10354: 00b99d08 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 10355: 0142e42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphi_scalarw │ │ │ │ 10356: 014dde3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 10357: 002c8a04 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 10358: 0151ca8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 10359: 0151b6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ 10360: 01457ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_preserve_fp_state │ │ │ │ - 10361: 00afea98 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 10362: 00ae6ad4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 10361: 00afe858 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 10362: 00ae6894 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 10363: 0151ba1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 10364: 00d4054c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 10364: 00d4030c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 10365: 0151bf42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 10366: 004e146c 1560 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 10367: 014ed888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 10368: 01416520 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ - 10369: 0084fdf8 136 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u16 │ │ │ │ + 10369: 0084fbb8 136 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u16 │ │ │ │ 10370: 014eb160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_TRANSFER_EVENT │ │ │ │ 10371: 0151bc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 10372: 014ed298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 10373: 00684d10 280 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 10374: 0151be4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 10375: 0151b464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 10376: 008bdb14 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 10377: 00b9aac8 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 10376: 008bd8d4 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ + 10377: 00b9a888 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 10378: 0143328c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsb │ │ │ │ - 10379: 00aa2768 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 10379: 00aa2528 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 10380: 0151d40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 10381: 0151cf02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 10382: 0151be8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 10383: 002d1530 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 10384: 0065808c 100 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 10385: 00704f00 40 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 10386: 01433184 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsh │ │ │ │ 10387: 0151d60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 10388: 008b4e48 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 10388: 008b4c08 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 10389: 0151d7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 10390: 014e6390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 10391: 00b42234 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 10392: 00b341f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 10391: 00b41ff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 10392: 00b33fb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 10393: 0053d280 344 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 10394: 0037cf94 16 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 10395: 0151b726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 10396: 002cfa50 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 10397: 009ab05c 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 10397: 009aae1c 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 10398: 006581f0 100 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 10399: 0151c294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 10400: 0151d5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 10401: 002d0dcc 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 10402: 008b4474 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 10402: 008b4234 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 10403: 014ee310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 10404: 014dd590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ 10405: 01438404 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullth │ │ │ │ - 10406: 00b2e0c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 10406: 00b2de88 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 10407: 014ecb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ - 10408: 0095adf0 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ + 10408: 0095abb0 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 10409: 014e1fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_EVENT │ │ │ │ 10410: 014eb698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ 10411: 0143307c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvsw │ │ │ │ - 10412: 00b398d4 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 10412: 00b39694 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 10413: 0151c8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 10414: 00b8b4e4 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 10414: 00b8b2a4 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 10415: 014f5370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 10416: 0151ca5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 10417: 00adb8bc 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 10417: 00adb67c 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 10418: 0151c48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 10419: 0151c940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 10420: 00a41524 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 10421: 00badf28 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 10422: 00b47328 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ - 10423: 0081add4 532 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4e │ │ │ │ + 10420: 00a412e4 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 10421: 00badce8 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 10422: 00b470e8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 10423: 0081ab94 532 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4e │ │ │ │ 10424: 01434204 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsh │ │ │ │ 10425: 002bc6b8 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 10426: 0030ddd0 192 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 10427: 0151b94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 10428: 014d72b0 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 10429: 01420854 32 OBJECT GLOBAL DEFAULT 24 z_gain │ │ │ │ 10430: 0151d194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ - 10431: 0091d554 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ + 10431: 0091d314 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 10432: 0151b269 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 10433: 0151c802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 10434: 014f0da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 10435: 0151baa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 10436: 01438380 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmulltw │ │ │ │ - 10437: 008ee99c 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ - 10438: 00823be8 824 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ + 10437: 008ee75c 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ + 10438: 008239a8 824 FUNC GLOBAL DEFAULT 12 helper_v7m_vlstm │ │ │ │ 10439: 0151c616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 10440: 008b55d0 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ - 10441: 008111d0 732 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ + 10440: 008b5390 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 10441: 00810f70 732 FUNC GLOBAL DEFAULT 12 vfp_access_check_m │ │ │ │ 10442: 0151c532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 10443: 0151b9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 10444: 014ea88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 10445: 01434180 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavsw │ │ │ │ 10446: 0038c8fc 340 FUNC GLOBAL DEFAULT 12 cxl_event_clear_records │ │ │ │ 10447: 0151c83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ - 10448: 0090a268 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ + 10448: 0090a028 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 10449: 003190f4 336 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 10450: 0151c652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 10451: 008ba9e0 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 10452: 00a99f84 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 10451: 008ba7a0 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ + 10452: 00a99d44 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 10453: 006d9b94 188 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 10454: 00b76384 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 10454: 00b76144 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 10455: 002d57e8 444 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 10456: 014f3f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 10457: 00a26dcc 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 10457: 00a26b8c 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 10458: 0151b24b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 10459: 014ed6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 10460: 014e1b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 10461: 00b897dc 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 10461: 00b8959c 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 10462: 0151bbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 10463: 01443564 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzzw_s │ │ │ │ 10464: 012f8930 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 10465: 0151cea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 10466: 0084ff30 64 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u32 │ │ │ │ - 10467: 00a6515c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 10468: 008bab70 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 10469: 00b28cac 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 10466: 0084fcf0 64 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u32 │ │ │ │ + 10467: 00a64f1c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 10468: 008ba930 248 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ + 10469: 00b28a6c 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 10470: 00685838 232 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 10471: 0151be5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 10472: 014df17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ - 10473: 00860fcc 200 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ + 10473: 00860d8c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_b │ │ │ │ 10474: 0061410c 304 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 10475: 014ed538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 10476: 00b10b24 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 10477: 00861714 268 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ - 10478: 009b60bc 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 10476: 00b108e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 10477: 008614d4 268 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_d │ │ │ │ + 10478: 009b5e7c 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 10479: 0051abdc 288 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 10480: 014e899c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 10481: 00b36b98 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ - 10482: 008baa78 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ - 10483: 00861094 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ + 10481: 00b36958 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 10482: 008ba838 248 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ + 10483: 00860e54 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_h │ │ │ │ 10484: 014df24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 10485: 01433208 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvub │ │ │ │ 10486: 0141121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 10487: 007023a8 160 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 10488: 002cc59c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ - 10489: 0090c5fc 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ - 10490: 0083ad58 464 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ + 10489: 0090c3bc 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ + 10490: 0083ab18 464 FUNC GLOBAL DEFAULT 12 helper_mve_vsrib │ │ │ │ 10491: 0151c37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 10492: 014ee520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 10493: 006b5484 36 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 10494: 01433100 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuh │ │ │ │ 10495: 005692e4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ - 10496: 008e3db4 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ - 10497: 0083af28 424 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ + 10496: 008e3b74 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ + 10497: 0083ace8 424 FUNC GLOBAL DEFAULT 12 helper_mve_vsrih │ │ │ │ 10498: 00791cf0 2000 FUNC GLOBAL DEFAULT 12 define_one_arm_cp_reg_with_opaque │ │ │ │ - 10499: 00861164 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ + 10499: 00860f24 208 FUNC GLOBAL DEFAULT 12 helper_gvec_suqadd_s │ │ │ │ 10500: 0069ccc0 456 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ - 10501: 00957ad4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ + 10501: 00957894 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 10502: 0151d446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 10503: 009f378c 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 10503: 009f354c 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 10504: 0151b874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 10505: 0151cd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 10506: 014ecba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 10507: 0151cfbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 10508: 00b65828 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 10508: 00b655e8 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 10509: 00323378 148 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 10510: 0151c7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 10511: 0151ca3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 10512: 01432ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddvuw │ │ │ │ 10513: 0151b3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 10514: 0151b38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 10515: 00ba4204 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 10515: 00ba3fc4 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 10516: 0028ba68 108 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ - 10517: 008e3dc0 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ - 10518: 0083b0d0 360 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ + 10517: 008e3b80 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ + 10518: 0083ae90 360 FUNC GLOBAL DEFAULT 12 helper_mve_vsriw │ │ │ │ 10519: 01433ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuh │ │ │ │ 10520: 002f299c 44 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 10521: 008b71e8 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 10522: 00b40154 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 10521: 008b6fa8 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 10522: 00b3ff14 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 10523: 004dc7f8 48 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ - 10524: 0081db44 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqb │ │ │ │ + 10524: 0081d904 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqb │ │ │ │ 10525: 0144e328 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip8 │ │ │ │ 10526: 0151b5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 10527: 014f01e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 10528: 0070682c 188 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 10529: 014f4198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 10530: 014dd840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 10531: 014e8f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 10532: 0151d6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ - 10533: 0086bf78 316 FUNC GLOBAL DEFAULT 12 helper_qadd8 │ │ │ │ + 10533: 0086bd38 316 FUNC GLOBAL DEFAULT 12 helper_qadd8 │ │ │ │ 10534: 006576a4 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 10535: 00b6ec80 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 10536: 009ec13c 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 10535: 00b6ea40 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 10536: 009ebefc 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 10537: 014f4f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 10538: 002a30cc 200 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 10539: 00b5bfe0 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 10539: 00b5bda0 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 10540: 014f4a6c 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 10541: 014e8b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ - 10542: 0081dde8 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeql │ │ │ │ + 10542: 0081dba8 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeql │ │ │ │ 10543: 01433f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlaldavuw │ │ │ │ 10544: 0151de78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 10545: 0050df1c 468 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 10546: 00b3c9d4 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 10546: 00b3c794 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 10547: 002a2a50 572 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 10548: 013c6f08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 10549: 014ed9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 10550: 0151d87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 10551: 00b69a20 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 10551: 00b697e0 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 10552: 002d1fc0 384 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ - 10553: 0095976c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ + 10553: 0095952c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 10554: 00511460 212 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ - 10555: 00970c48 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 10556: 00870728 84 FUNC GLOBAL DEFAULT 12 helper_vjcvt │ │ │ │ - 10557: 00b72bec 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 10558: 00ab1764 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 10555: 00970a08 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ + 10556: 008704e8 84 FUNC GLOBAL DEFAULT 12 helper_vjcvt │ │ │ │ + 10557: 00b729ac 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 10558: 00ab1524 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 10559: 0151de2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 10560: 009eb7bc 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ - 10561: 0081dce8 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqw │ │ │ │ + 10560: 009eb57c 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 10561: 0081daa8 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpeqw │ │ │ │ 10562: 0063a338 1812 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ - 10563: 0085222c 192 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ + 10563: 00851fec 192 FUNC GLOBAL DEFAULT 12 helper_set_r13_banked │ │ │ │ 10564: 0150a028 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 10565: 014f1598 564 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 10566: 00b880e4 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 10566: 00b87ea4 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 10567: 014e75f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 10568: 0151d686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 10569: 014d6c20 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 10570: 0151d7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 10571: 0151b7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRIGGER_IRQ_DSTATE │ │ │ │ 10572: 014e6560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 10573: 014ed728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 10574: 0052a800 160 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ - 10575: 008c606c 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ + 10575: 008c5e2c 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 10576: 01411198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 10577: 00ab2ffc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 10577: 00ab2dbc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 10578: 00678f60 84 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 10579: 014f5270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 10580: 00656f54 180 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 10581: 0151b25a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 10582: 009b4df4 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 10583: 00abe720 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 10582: 009b4bb4 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 10583: 00abe4e0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 10584: 0151c256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 10585: 0151d58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 10586: 01450194 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s16 │ │ │ │ - 10587: 00850130 20 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s16 │ │ │ │ + 10587: 0084fef0 20 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s16 │ │ │ │ 10588: 0151d1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ - 10589: 0096c9b4 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 10590: 009c0320 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 10589: 0096c774 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ + 10590: 009c00e0 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 10591: 0033ec40 108 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 10592: 0151bb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 10593: 00b62b5c 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 10594: 00b42290 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 10593: 00b6291c 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 10594: 00b42050 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 10595: 0151dd28 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 10596: 013bc8c0 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10597: 00b7f22c 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ - 10598: 007b76d4 168 FUNC GLOBAL DEFAULT 12 add_reg_for_lit │ │ │ │ + 10597: 00b7efec 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10598: 007b75dc 168 FUNC GLOBAL DEFAULT 12 add_reg_for_lit │ │ │ │ 10599: 002ac340 5616 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10600: 014ddb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10601: 00b365ac 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10601: 00b3636c 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10602: 0141100c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10603: 00b449a4 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10603: 00b44764 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10604: 0151b297 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ - 10605: 00913494 1840 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ + 10605: 00913254 1840 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ 10606: 01431c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sb │ │ │ │ - 10607: 00b7bad8 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 10608: 0098e128 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10607: 00b7b898 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10608: 0098dee8 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10609: 01410000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10610: 0151b9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10611: 014ebdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10612: 0151d59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 10613: 0084ffb8 32 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u64 │ │ │ │ - 10614: 008a535c 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10615: 00aa6698 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10613: 0084fd78 32 FUNC GLOBAL DEFAULT 12 helper_neon_abdl_u64 │ │ │ │ + 10614: 008a511c 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10615: 00aa6458 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10616: 01431bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sh │ │ │ │ 10617: 002a2504 8 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10618: 00b0be44 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10618: 00b0bc04 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10619: 014ddbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ - 10620: 0091ca9c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10621: 00b86e7c 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10620: 0091c85c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ + 10621: 00b86c3c 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10622: 002de0dc 128 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10623: 014e9bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10624: 00b02b68 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10624: 00b02928 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10625: 0151c588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10626: 00929284 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10626: 00929044 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10627: 014f4878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10628: 014e94cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10629: 014ef248 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10630: 0151d860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10631: 014e2808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10632: 002dc958 248 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10633: 00523544 116 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10634: 013bd32c 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10635: 00929fe8 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10635: 00929da8 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10636: 014f23f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_ARM_FIXUP_MSI_ROUTE_EVENT │ │ │ │ 10637: 0151be88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 10638: 0151bef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_DEVICE_PLUG_DSTATE │ │ │ │ - 10639: 008353e4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ - 10640: 00904c74 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ + 10639: 008351a4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarb │ │ │ │ + 10640: 00904a34 280 FUNC GLOBAL DEFAULT 12 semihost_sys_poll_one │ │ │ │ 10641: 0151bf62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10642: 01431b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_sw │ │ │ │ 10643: 0151bb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ - 10644: 0086718c 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ - 10645: 008f8f70 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10646: 00b2aef0 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10644: 00866f4c 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_b │ │ │ │ + 10645: 008f8d30 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 10646: 00b2acb0 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10647: 0151ca70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10648: 005197d4 108 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ - 10649: 008354a8 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ - 10650: 0086f6e4 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh_round_to_zero │ │ │ │ + 10649: 00835268 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarh │ │ │ │ + 10650: 0086f4a4 116 FUNC GLOBAL DEFAULT 12 helper_vfp_touhh_round_to_zero │ │ │ │ 10651: 0151c65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 10652: 009f92b8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 10653: 00867300 380 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ - 10654: 00b47544 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10652: 009f9078 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10653: 008670c0 380 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_h │ │ │ │ + 10654: 00b47304 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10655: 014deec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10656: 0151d62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10657: 014ea41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ 10658: 014df83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_EVENT │ │ │ │ - 10659: 00adb660 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10659: 00adb420 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10660: 014e19c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ - 10661: 0095c708 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10662: 00ab29b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 10663: 009b6d50 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10661: 0095c4c8 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ + 10662: 00ab2770 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10663: 009b6b10 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10664: 0151cfc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10665: 00aa843c 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10665: 00aa81fc 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10666: 0151ca94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ - 10667: 0086747c 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ - 10668: 008355a0 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ + 10667: 0086723c 372 FUNC GLOBAL DEFAULT 12 helper_gvec_umaxp_s │ │ │ │ + 10668: 00835360 208 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmulh_scalarw │ │ │ │ 10669: 00689130 100 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10670: 0151c276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10671: 014e6d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 10672: 00b82998 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ + 10672: 00b82758 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ 10673: 004dfc74 96 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ - 10674: 00b23088 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10674: 00b22e48 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10675: 0151cf58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10676: 014f3fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10677: 0151cf04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10678: 005fbcbc 536 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10679: 00a9c118 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ - 10680: 0090c024 156 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ + 10679: 00a9bed8 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10680: 0090bde4 156 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10681: 002c68fc 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10682: 0151bf0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10683: 0144ff84 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmulh_s32 │ │ │ │ - 10684: 0085104c 164 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ + 10684: 00850e0c 164 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ 10685: 004dbd38 376 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ - 10686: 00af9d9c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10686: 00af9b5c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10687: 014ee4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10688: 0151b2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10689: 0053e320 684 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ 10690: 007b0630 104 FUNC GLOBAL DEFAULT 12 gen_gvec_sqadd_qc │ │ │ │ 10691: 0142bbf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el0 │ │ │ │ - 10692: 00a875e8 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10692: 00a873a8 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10693: 0050c78c 1452 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ 10694: 0142bc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_tidcp_el1 │ │ │ │ - 10695: 00b13844 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10695: 00b13604 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10696: 01410f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10697: 0151bbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10698: 0151b58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 10699: 009f9f90 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10700: 00b6c158 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10699: 009f9d50 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10700: 00b6bf18 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10701: 0151bff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ - 10702: 00919ccc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ + 10702: 00919a8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10703: 002ca5b4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ - 10704: 0095e59c 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ + 10704: 0095e35c 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ 10705: 00427ff8 156 FUNC GLOBAL DEFAULT 12 gicv3_redist_update_lpi │ │ │ │ - 10706: 00b672e8 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10706: 00b670a8 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ 10707: 01431ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_ub │ │ │ │ - 10708: 00ae9440 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10708: 00ae9200 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10709: 0151cbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10710: 009fa498 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10710: 009fa258 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10711: 01431a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uh │ │ │ │ 10712: 0070c714 152 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10713: 00ddb324 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ - 10714: 009228cc 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ + 10713: 00ddb0e4 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10714: 0092268c 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ 10715: 0151cb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10716: 00348740 500 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 10717: 00b617e8 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10717: 00b615a8 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10718: 0142d748 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalarh │ │ │ │ 10719: 014f2b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10720: 0151bf70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10721: 005dea60 884 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10722: 0151c756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ - 10723: 0086c438 132 FUNC GLOBAL DEFAULT 12 helper_uqadd8 │ │ │ │ + 10723: 0086c1f8 132 FUNC GLOBAL DEFAULT 12 helper_uqadd8 │ │ │ │ 10724: 014eabe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 10725: 014e5214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 10726: 004dc230 48 FUNC GLOBAL DEFAULT 12 desc_ring_reset │ │ │ │ 10727: 014e86ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_EVENT │ │ │ │ 10728: 0031f6d4 20 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10729: 0151ca10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_WRITE_DSTATE │ │ │ │ 10730: 0151cd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10731: 01411114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10732: 014e25a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10733: 006d552c 752 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10734: 002d80f8 336 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10735: 00ad95e0 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 10736: 00aedfb8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10737: 00995b50 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10738: 00aa7040 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10735: 00ad93a0 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10736: 00aedd78 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10737: 00995910 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10738: 00aa6e00 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10739: 014e9d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ 10740: 014319cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshli_uw │ │ │ │ 10741: 0142d6c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpeq_scalars │ │ │ │ 10742: 007b0474 152 FUNC GLOBAL DEFAULT 12 gen_uqadd_bhs │ │ │ │ - 10743: 009028ec 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10743: 009026ac 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10744: 014f4fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10745: 00af0660 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10745: 00af0420 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10746: 014e4c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10747: 0151de56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10748: 009caa24 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10748: 009ca7e4 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10749: 004d6d2c 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10750: 0151d44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10751: 00b45e1c 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10751: 00b45bdc 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10752: 0151c10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10753: 0050e1c0 320 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10754: 0151c068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10755: 014de364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10756: 0151d10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10757: 006debec 164 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ 10758: 01450110 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s16 │ │ │ │ - 10759: 00a98f8c 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ - 10760: 0091c6b4 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ - 10761: 008ed3bc 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ + 10759: 00a98d4c 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10760: 0091c474 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ + 10761: 008ed17c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10762: 0151c796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10763: 014e47c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10764: 014dd750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 10765: 014118d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10766: 0151b886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10767: 0066a9d4 192 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10768: 014e66d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10769: 014e83cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10770: 014deac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 10771: 002d8fb8 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fd │ │ │ │ 10772: 0144f6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u16 │ │ │ │ - 10773: 00aefc2c 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10773: 00aef9ec 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10774: 005c7b10 480 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10775: 01440780 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uh │ │ │ │ 10776: 014e5404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10777: 0151b384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10778: 014ed1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10779: 014ef4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_WRITE_EVENT │ │ │ │ 10780: 014ea8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10781: 014eea48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10782: 00b4af6c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10782: 00b4ad2c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10783: 014e988c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10784: 014dd950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10785: 0151b0f4 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10786: 009be760 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10786: 009be520 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10787: 014ee0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DIRTY_BITMAP_EVENT │ │ │ │ 10788: 014f3428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10789: 014e3d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10790: 014df89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CONFIG_CACHE_HIT_EVENT │ │ │ │ 10791: 014e7590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10792: 0141a764 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10793: 0141a784 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10794: 0141a7f4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10795: 0151bc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10796: 014406fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_sg_os_uw │ │ │ │ 10797: 0151b6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10798: 006e887c 712 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10799: 00a32844 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10800: 00aa2990 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10801: 00ae1ba8 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10799: 00a32604 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10800: 00aa2750 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10801: 00ae1968 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10802: 0151d280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10803: 00b45fb8 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10803: 00b45d78 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 10804: 0145593c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd_round_to_zero │ │ │ │ - 10805: 0086cae0 80 FUNC GLOBAL DEFAULT 12 helper_uaddsubx │ │ │ │ - 10806: 009c0de0 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10805: 0086c8a0 80 FUNC GLOBAL DEFAULT 12 helper_uaddsubx │ │ │ │ + 10806: 009c0ba0 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10807: 0151b910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10808: 014eb060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_RECEIVED_EVENT │ │ │ │ 10809: 0151d916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 10810: 01448130 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_d │ │ │ │ 10811: 00689358 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10812: 0151c7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10813: 00b14d1c 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10813: 00b14adc 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10814: 0151bc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10815: 0151b99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10816: 0151c5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 10817: 01448238 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_h │ │ │ │ 10818: 014e419c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10819: 00b50ae0 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10820: 00b0342c 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10819: 00b508a0 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10820: 00b031ec 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10821: 0151c5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10822: 014f1b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10823: 002893ec 116 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ 10824: 003304a8 1000 FUNC GLOBAL DEFAULT 12 build_ged_aml │ │ │ │ - 10825: 00ad4f34 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ - 10826: 0091a9bc 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10827: 00a4c218 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ - 10828: 00956b9c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ + 10825: 00ad4cf4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10826: 0091a77c 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ + 10827: 00a4bfd8 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10828: 0095695c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10829: 002d90d4 52 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10830: 0051ab7c 96 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10831: 0151c672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10832: 009ecdb4 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10832: 009ecb74 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10833: 002d5690 120 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10834: 00337f2c 180 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 10835: 014dd170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 10836: 014481b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_idx_s │ │ │ │ - 10837: 0091b8fc 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ + 10837: 0091b6bc 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ 10838: 0151cd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10839: 0151b260 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10840: 00356d7c 28 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_n25q256a │ │ │ │ 10841: 002d6e98 940 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10842: 009f2f54 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10842: 009f2d14 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10843: 0151cb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10844: 013bc6c8 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10845: 0151c5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10846: 0151b4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10847: 014e73b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10848: 009c6284 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10848: 009c6044 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10849: 0151c32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10850: 0151b554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10851: 014e7f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10852: 014de7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 10853: 00b66604 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ - 10854: 00aa567c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10853: 00b663c4 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ + 10854: 00aa543c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10855: 014e366c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10856: 014f0d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ - 10857: 00b9c5f0 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10857: 00b9c3b0 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10858: 014e9a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ - 10859: 008e33a8 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ + 10859: 008e3168 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ 10860: 0078892c 228 FUNC GLOBAL DEFAULT 12 arm_cpu_update_virq │ │ │ │ 10861: 0151d396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10862: 0144ff00 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrdmlah_s32 │ │ │ │ 10863: 0151c08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10864: 014f893c 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10865: 0151b306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10866: 014f8918 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10867: 01410f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10868: 00b29580 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10868: 00b29340 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10869: 0151bdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ - 10870: 0095e908 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ + 10870: 0095e6c8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10871: 0151d806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10872: 00b476ac 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10872: 00b4746c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10873: 0151b6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10874: 014dd440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ - 10875: 0086f154 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs_round_to_zero │ │ │ │ + 10875: 0086ef14 112 FUNC GLOBAL DEFAULT 12 helper_vfp_touhs_round_to_zero │ │ │ │ 10876: 013c7070 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10877: 00aeb610 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10877: 00aeb3d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10878: 00526b4c 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10879: 014f0978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10880: 006e9908 104 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10881: 0151c248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 10882: 007ad784 136 FUNC GLOBAL DEFAULT 12 gen_uqsub_d │ │ │ │ - 10883: 009711a0 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ + 10883: 00970f60 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ 10884: 0151cf28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ - 10885: 00b76304 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ - 10886: 00970428 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10887: 00a26db0 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ - 10888: 00959090 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10889: 00ba92e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10885: 00b760c4 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10886: 009701e8 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ + 10887: 00a26b70 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10888: 00958e50 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ + 10889: 00ba90a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10890: 0048dbd0 140 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ - 10891: 0091b758 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ + 10891: 0091b518 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10892: 0151c4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10893: 00ac0350 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10893: 00ac0110 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10894: 002ecfd0 128 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10895: 00b55178 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10895: 00b54f38 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10896: 014e09b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ - 10897: 00939d48 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ - 10898: 008d8490 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ + 10897: 00939b08 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ + 10898: 008d8250 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10899: 002c6d00 40 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10900: 0151c7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ 10901: 0151bb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_WRITE_DSTATE │ │ │ │ - 10902: 00b5b9cc 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ - 10903: 0094f1ec 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ + 10902: 00b5b78c 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10903: 0094efac 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10904: 0151d386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 10905: 008d84f8 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ + 10905: 008d82b8 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10906: 014f4684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10907: 00aec260 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10908: 00db1f60 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10907: 00aec020 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10908: 00db1d20 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10909: 014f44b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10910: 009b3db8 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10910: 009b3b78 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10911: 0151d346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10912: 009b4524 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10912: 009b42e4 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10913: 0144177c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sh │ │ │ │ 10914: 014f2120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10915: 0151ce1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10916: 008b7334 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10916: 008b70f4 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10917: 0151cdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10918: 0151b278 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10919: 0151b3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10920: 0151c9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_STATING_DSTATE │ │ │ │ 10921: 0151c93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10922: 00aa23d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10922: 00aa2190 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10923: 0151de08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10924: 002ccefc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10925: 014eac70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10926: 00ae9388 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10927: 0085fdac 372 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ - 10928: 00ac13b8 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10929: 00dcd1a8 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10926: 00ae9148 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10927: 0085fb6c 372 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_d │ │ │ │ + 10928: 00ac1178 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10929: 00dccf68 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10930: 0151d16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10931: 014dea20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ 10932: 014416f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sw │ │ │ │ - 10933: 00aa3794 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10933: 00aa3554 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10934: 0151b4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10935: 00b2f05c 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 10936: 0085faf0 352 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ - 10937: 00956f24 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ + 10935: 00b2ee1c 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10936: 0085f8b0 352 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_h │ │ │ │ + 10937: 00956ce4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10938: 013919fc 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ - 10939: 0091bdf0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ + 10939: 0091bbb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10940: 014e7290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 10941: 00aec768 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10941: 00aec528 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10942: 0037b860 1048 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10943: 009d1864 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10943: 009d1624 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10944: 004a0e00 1164 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ - 10945: 008b37ac 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10946: 00b6d53c 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10945: 008b356c 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10946: 00b6d2fc 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10947: 014f0878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10948: 014e6850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ - 10949: 00970bc0 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ + 10949: 00970980 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10950: 014e821c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10951: 014e38fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10952: 00b25154 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 10953: 0085fc50 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ - 10954: 00b1cd28 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 10955: 00b42068 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10956: 00b6839c 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10952: 00b24f14 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10953: 0085fa10 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_idx_s │ │ │ │ + 10954: 00b1cae8 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10955: 00b41e28 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10956: 00b6815c 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10957: 014eac30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10958: 014e358c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 10959: 0081622c 2224 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ - 10960: 00ad7ffc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10961: 00aef420 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10962: 009f95bc 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10959: 00815fcc 2248 FUNC GLOBAL DEFAULT 12 disas_vfp_uncond │ │ │ │ + 10960: 00ad7dbc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10961: 00aef1e0 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10962: 009f937c 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10963: 0151c0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10964: 00b530bc 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10965: 00aac07c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10964: 00b52e7c 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10965: 00aabe3c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10966: 014ea1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10967: 01410430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10968: 014dec00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10969: 0151d35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 10970: 01456ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmped │ │ │ │ 10971: 0151d75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10972: 014dd2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10973: 01456bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpeh │ │ │ │ 10974: 005c2f80 252 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10975: 014e5804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ - 10976: 0095c5e8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ + 10976: 0095c3a8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10977: 013bc600 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10978: 014f28ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10979: 00acb7bc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10980: 00ac221c 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10979: 00acb57c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10980: 00ac1fdc 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10981: 014ef364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10982: 0151c5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10983: 0151d88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10984: 005c9bd4 276 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10985: 0151d794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 10986: 01456b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpes │ │ │ │ 10987: 002c6a50 40 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10988: 014e7150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10989: 014ddb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10990: 00b63af8 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10991: 00a82030 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10990: 00b638b8 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10991: 00a81df0 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10992: 00321ff8 116 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10993: 0151b54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10994: 009ca660 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10994: 009ca420 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10995: 0151c4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10996: 00b5dbb4 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ - 10997: 009505cc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10998: 00d40550 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10996: 00b5d974 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10997: 0095038c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ + 10998: 00d40310 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10999: 014ece98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 11000: 014e6330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 11001: 002d9860 104 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 11002: 0151d14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 11003: 00aae320 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 11003: 00aae0e0 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 11004: 014ed618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ - 11005: 008bdb0c 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ + 11005: 008bd8cc 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 11006: 00518c04 36 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 11007: 01441674 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uh │ │ │ │ 11008: 014df8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_TT_EVENT │ │ │ │ 11009: 006ab92c 716 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 11010: 014e41ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 11011: 014eed98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 11012: 0151ca90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 11013: 009ef4d4 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 11013: 009ef294 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 11014: 00656790 364 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 11015: 0053ad44 344 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 11016: 004dc828 116 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 11017: 002dc020 608 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 11018: 014f0458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 11019: 0151d302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 11020: 0151ce94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEV_REGION_DSTATE │ │ │ │ - 11021: 00989b94 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 11021: 00989954 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 11022: 0151ce20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ 11023: 01428f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgb0 │ │ │ │ - 11024: 00af01c8 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ - 11025: 0086965c 220 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ + 11024: 00aeff88 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 11025: 0086941c 220 FUNC GLOBAL DEFAULT 12 is_ebf │ │ │ │ 11026: 01428e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgb1 │ │ │ │ 11027: 014415f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_uw │ │ │ │ 11028: 0053e5cc 436 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 11029: 014e4ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 11030: 00b3a620 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ - 11031: 0095e0c4 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 11032: 00863e18 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ - 11033: 00ac2fa8 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 11030: 00b3a3e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 11031: 0095de84 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ + 11032: 00863bd8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_b │ │ │ │ + 11033: 00ac2d68 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 11034: 014e6ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 11035: 0151d188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 11036: 0091c26c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 11037: 009fd550 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ - 11038: 00964ef0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ + 11036: 0091c02c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ + 11037: 009fd310 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 11038: 00964cb0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 11039: 00516ff8 16 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ - 11040: 00916410 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ + 11040: 009161d0 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 11041: 0151bb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ - 11042: 00864148 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ + 11042: 00863f08 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cgt0_h │ │ │ │ 11043: 002c6d78 80 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 11044: 008b1934 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 11045: 00b5eb94 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 11046: 00a4a864 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ - 11047: 0083e440 276 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ + 11044: 008b16f4 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 11045: 00b5e954 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 11046: 00a4a624 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 11047: 0083e200 276 FUNC GLOBAL DEFAULT 12 helper_mve_sqshll │ │ │ │ 11048: 014e25b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 11049: 00aa46ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 11049: 00aa446c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 11050: 002b4a7c 456 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 11051: 013bc974 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 11052: 0151b810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 11053: 002b8594 248 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 11054: 014f0568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 11055: 0151d114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 11056: 00aa7d64 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 11056: 00aa7b24 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 11057: 0151c4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 11058: 009d14b8 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 11058: 009d1278 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 11059: 0151d046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 11060: 0151cd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ 11061: 0151cafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_DSTATE │ │ │ │ - 11062: 00ae9e40 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 11063: 00a9ead4 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 11062: 00ae9c00 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 11063: 00a9e894 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 11064: 0151b616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 11065: 0151c470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ - 11066: 0083cb18 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ + 11066: 0083c8d8 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sb │ │ │ │ 11067: 0151c134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 11068: 014e990c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 11069: 0151b9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 11070: 0151d284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 11071: 014e8abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ - 11072: 0083cd28 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ + 11072: 0083cae8 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_sh │ │ │ │ 11073: 0142d958 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgth │ │ │ │ 11074: 014e53d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 11075: 00b43a28 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 11076: 009f3b50 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 11075: 00b437e8 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 11076: 009f3910 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 11077: 00490b04 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 11078: 014469fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_b │ │ │ │ 11079: 014efc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 11080: 0151c648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 11081: 014dd4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ - 11082: 0095b190 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ - 11083: 0091c8cc 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ + 11082: 0095af50 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ + 11083: 0091c68c 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ 11084: 01446978 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cgt0_h │ │ │ │ - 11085: 009b9d34 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 11085: 009b9af4 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 11086: 0151bf9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 11087: 00b82c78 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 11087: 00b82a38 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 11088: 0142d8d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpgts │ │ │ │ 11089: 0144a650 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_d │ │ │ │ 11090: 0151b264 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 11091: 002de8d8 188 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 11092: 0151bab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 11093: 00b13e98 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 11093: 00b13c58 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 11094: 014e2978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ - 11095: 0084b884 260 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_b │ │ │ │ + 11095: 0084b644 260 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_b │ │ │ │ 11096: 0151d25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 11097: 0151b238 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 11098: 0151bf16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 11099: 0144a758 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_h │ │ │ │ - 11100: 0084c01c 364 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_d │ │ │ │ - 11101: 009173b4 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ + 11100: 0084bddc 364 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_d │ │ │ │ + 11101: 00917174 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 11102: 014e7f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 11103: 00adbfec 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 11103: 00adbdac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 11104: 013bd538 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ - 11105: 008f4ddc 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ + 11105: 008f4b9c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 11106: 0151c43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 11107: 00a3c1cc 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 11107: 00a3bf8c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 11108: 0151c536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 11109: 014eb0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_LOG_NCOUNTS_EVENT │ │ │ │ 11110: 014eef38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 11111: 0151cba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ - 11112: 0084bba8 288 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_h │ │ │ │ + 11112: 0084b968 288 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_h │ │ │ │ 11113: 013bd5e4 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 11114: 00b4d50c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 11114: 00b4d2cc 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 11115: 0151d59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 11116: 00348fe8 960 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 11117: 014e0824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 11118: 014e856c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 11119: 00ab30bc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 11120: 00ada304 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 11119: 00ab2e7c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 11120: 00ada0c4 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 11121: 014e99bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 11122: 0151bc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 11123: 014dd040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 11124: 0144a6d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fclt0_s │ │ │ │ 11125: 0151cc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 11126: 0151cf34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 11127: 014e803c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 11128: 0151ccaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 11129: 014f3648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 11130: 00a9f670 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 11130: 00a9f430 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 11131: 00652510 112 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 11132: 002c5668 172 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 11133: 0151d2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ - 11134: 0086cfa0 60 FUNC GLOBAL DEFAULT 12 helper_sel_flags │ │ │ │ + 11134: 0086cd60 60 FUNC GLOBAL DEFAULT 12 helper_sel_flags │ │ │ │ 11135: 006d97e0 196 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ - 11136: 0091a198 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ - 11137: 0084bde4 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_s │ │ │ │ + 11136: 00919f58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ + 11137: 0084bba4 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqshl_s │ │ │ │ 11138: 014f2dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 11139: 009f39c4 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 11139: 009f3784 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 11140: 014ed788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ - 11141: 0083fb24 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ + 11141: 0083f8e4 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarb │ │ │ │ 11142: 014e6180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 11143: 0151bd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 11144: 008f629c 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ + 11144: 008f605c 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 11145: 006c61f0 112 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 11146: 014ea00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 11147: 0151c78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 11148: 002c6b70 48 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 11149: 014ddbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 11150: 00aa092c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 11151: 00ab7db0 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 11150: 00aa06ec 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 11151: 00ab7b70 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 11152: 0151bb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 11153: 00b5fad0 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 11154: 00aa59c0 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ - 11155: 0083fbb0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ + 11153: 00b5f890 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 11154: 00aa5780 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 11155: 0083f970 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarh │ │ │ │ 11156: 0030d10c 416 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 11157: 00b6c7b0 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ - 11158: 009506bc 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ + 11157: 00b6c570 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 11158: 0095047c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 11159: 014e7280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 11160: 006b362c 152 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ - 11161: 00950a7c 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ + 11161: 0095083c 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 11162: 00410c08 108 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 11163: 0151b3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 11164: 00410c74 136 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 11165: 00b38838 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 11165: 00b385f8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 11166: 014e338c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 11167: 00410cfc 188 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ - 11168: 00973098 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ + 11168: 00972e58 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 11169: 002df484 264 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 11170: 014268f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_qaddsubx │ │ │ │ 11171: 0151cf6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 11172: 0083fc40 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ - 11173: 00b41d88 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 11172: 0083fa00 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcs_scalarw │ │ │ │ + 11173: 00b41b48 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 11174: 0066a9b0 36 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 11175: 00ddb424 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 11176: 0083cfa0 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ - 11177: 00ad7770 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 11175: 00ddb1e4 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 11176: 0083cd60 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_ub │ │ │ │ + 11177: 00ad7530 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 11178: 006c3224 972 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 11179: 009ecbcc 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 11179: 009ec98c 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 11180: 013bd41c 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 11181: 014f4510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 11182: 0151d072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 11183: 0151daf4 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 11184: 014ed7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ - 11185: 0083d124 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ + 11185: 0083cee4 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnb_uh │ │ │ │ 11186: 0036cc9c 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 11187: 014e8db8 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 11188: 0151c2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 11189: 0151d852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 11190: 006862d4 224 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 11191: 014de394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 11192: 006e6e18 44 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ - 11193: 009500bc 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ + 11193: 0094fe7c 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 11194: 002dc2cc 68 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 11195: 006d8ac4 228 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 11196: 0151ba7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 11197: 0066cdb0 464 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 11198: 0151b84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 11199: 00b2bf94 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 11200: 009ec700 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 11199: 00b2bd54 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 11200: 009ec4c0 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 11201: 014dec10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 11202: 014ee600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 11203: 00db2450 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 11203: 00db2210 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 11204: 014e4984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 11205: 014ed2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 11206: 002bc21c 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 11207: 0151db48 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 11208: 00b5dbc4 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 11208: 00b5d984 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 11209: 004db9a0 280 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ 11210: 0151d264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 11211: 00abc0d8 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ - 11212: 0090349c 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ + 11211: 00abbe98 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 11212: 0090325c 492 FUNC GLOBAL DEFAULT 12 semihost_sys_open │ │ │ │ 11213: 0143caa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vpsel │ │ │ │ 11214: 002b4c44 456 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 11215: 014ee450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 11216: 0151bd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 11217: 014e327c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_EVENT │ │ │ │ 11218: 014deff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 11219: 0151bb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_DSTATE │ │ │ │ 11220: 014f196c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 11221: 00b51d68 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 11222: 00b0200c 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ - 11223: 00a88468 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 11224: 00989f28 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ - 11225: 00dd9f24 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 11221: 00b51b28 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 11222: 00b01dcc 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 11223: 00a88228 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 11224: 00989ce8 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 11225: 00dd9ce4 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 11226: 0142c098 132 OBJECT GLOBAL DEFAULT 24 helper_info_msr_banked │ │ │ │ 11227: 006f3738 96 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 11228: 0151b878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 11229: 007963c4 548 FUNC GLOBAL DEFAULT 12 aarch64_sync_64_to_32 │ │ │ │ 11230: 0150a848 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 11231: 00665874 16 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 11232: 0151b570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 11233: 00327700 164 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 11234: 014e4d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 11235: 00ab9238 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 11235: 00ab8ff8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 11236: 014ecf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 11237: 01440360 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20b │ │ │ │ 11238: 014e8a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 11239: 006573c4 384 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 11240: 0031f3c8 20 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ - 11241: 00a44150 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 11241: 00a43f10 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 11242: 00703430 80 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 11243: 014402dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20h │ │ │ │ 11244: 003cb26c 260 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 11245: 01419b18 148 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 11246: 00b8e0a4 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 11246: 00b8de64 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 11247: 014ec6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 11248: 0151bde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 11249: 0151b646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 11250: 00866718 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ - 11251: 00ac2420 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 11250: 008664d8 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_b │ │ │ │ + 11251: 00ac21e0 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 11252: 014df7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_LCD_ENABLE_DISABLE_RESULT_EVENT │ │ │ │ 11253: 014f435c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ - 11254: 00866b70 432 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ + 11254: 00866930 432 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_d │ │ │ │ 11255: 0151b4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 11256: 002c8fc8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 11257: 014f02d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 11258: 00a9d15c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 11258: 00a9cf1c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 11259: 0151b448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ - 11260: 00866888 376 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ + 11260: 00866648 376 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_h │ │ │ │ 11261: 013bdc70 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 11262: 00b1abf8 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 11262: 00b1a9b8 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 11263: 0151b4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 11264: 00701a80 340 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 11265: 0151b528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 11266: 01440258 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld20w │ │ │ │ 11267: 014eddc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 11268: 013ba378 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 11269: 0151bcac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 11270: 0151cece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 11271: 002c766c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 11272: 002c9ae0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ - 11273: 00866a00 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ + 11273: 008667c0 368 FUNC GLOBAL DEFAULT 12 helper_gvec_addp_s │ │ │ │ 11274: 014eff38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 11275: 006c7348 108 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 11276: 00a93878 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ - 11277: 00adc554 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 11276: 00a93638 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 11277: 00adc314 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 11278: 0151d77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ - 11279: 0086de5c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divd │ │ │ │ + 11279: 0086dc1c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divd │ │ │ │ 11280: 00613700 320 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ 11281: 014401d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21b │ │ │ │ - 11282: 00b12118 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 11282: 00b11ed8 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 11283: 01422af4 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 11284: 0142c4b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vctp │ │ │ │ - 11285: 0086de20 56 FUNC GLOBAL DEFAULT 12 helper_vfp_divh │ │ │ │ + 11285: 0086dbe0 56 FUNC GLOBAL DEFAULT 12 helper_vfp_divh │ │ │ │ 11286: 014e8eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 11287: 00693960 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 11288: 002c6c44 164 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 11289: 01440150 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21h │ │ │ │ 11290: 014f0d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ - 11291: 008c5d6c 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ + 11291: 008c5b2c 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ 11292: 0151ba70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 11293: 00b02804 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 11293: 00b025c4 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 11294: 014423dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_b │ │ │ │ 11295: 00371eb0 96 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 11296: 0092db08 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 11297: 00b497b8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 11296: 0092d8c8 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 11297: 00b49578 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 11298: 0151b7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_MISS_DSTATE │ │ │ │ 11299: 01442250 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_d │ │ │ │ 11300: 0151c8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 11301: 0151ca8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 11302: 01439ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsb │ │ │ │ - 11303: 0086de58 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divs │ │ │ │ + 11303: 0086dc18 4 FUNC GLOBAL DEFAULT 12 helper_vfp_divs │ │ │ │ 11304: 014128cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 11305: 014eded0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 11306: 014dd080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ 11307: 01442358 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_h │ │ │ │ - 11308: 00aaeb60 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 11308: 00aae920 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 11309: 014eb4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 11310: 014e8b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 11311: 014dd2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 11312: 0151d5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 11313: 00a7d108 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 11314: 00b68f68 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 11313: 00a7cec8 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 11314: 00b68d28 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 11315: 01439a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsh │ │ │ │ 11316: 002cf088 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 11317: 00ad12d4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 11317: 00ad1094 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ 11318: 014400cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld21w │ │ │ │ - 11319: 00af1b0c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 11320: 00b11a38 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 11321: 009d1778 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 11319: 00af18cc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 11320: 00b117f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 11321: 009d1538 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 11322: 014de674 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 11323: 006586f0 84 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 11324: 0141208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 11325: 014422d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_addp_s │ │ │ │ 11326: 014ebaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_COMMAND_EVENT │ │ │ │ 11327: 006a34ec 2192 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 11328: 014de584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 11329: 0151c81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 11330: 014f04d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 11331: 014399ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlsw │ │ │ │ 11332: 0151d488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 11333: 01436178 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarb │ │ │ │ 11334: 014e58d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 11335: 00a11f20 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 11335: 00a11ce0 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 11336: 0079e774 360 FUNC GLOBAL DEFAULT 12 el_is_in_host │ │ │ │ 11337: 0142f008 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeb │ │ │ │ 11338: 014e0db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 11339: 003e84f8 124 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 11340: 014360f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarh │ │ │ │ 11341: 014dedd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 11342: 006b2974 132 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 11343: 0151d4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ 11344: 0142ef84 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgeh │ │ │ │ - 11345: 00b265c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 11345: 00b26388 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 11346: 0151cbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 11347: 00a88d20 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 11348: 00934380 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 11349: 009b1914 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 11347: 00a88ae0 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 11348: 00934140 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 11349: 009b16d4 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 11350: 014ebc50 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 11351: 0151d294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 11352: 006705fc 96 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 11353: 00dcd1bc 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ - 11354: 0091f93c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ + 11353: 00dccf7c 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 11354: 0091f6fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 11355: 014ea43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 11356: 014ee7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 11357: 014e3a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 11358: 00379620 8 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 11359: 00704b80 344 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 11360: 00b15b04 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 11361: 00b44640 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 11360: 00b158c4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 11361: 00b44400 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 11362: 002e0138 280 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ 11363: 01436070 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsub_scalarw │ │ │ │ - 11364: 00adc0a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 11365: 00aa55c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 11364: 00adbe64 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 11365: 00aa5384 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ 11366: 0142ef00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgew │ │ │ │ - 11367: 009c2708 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 11367: 009c24c8 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 11368: 014f4734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 11369: 005133e4 12 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 11370: 00b8b11c 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 11370: 00b8aedc 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 11371: 0151cc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 11372: 00aa6ed8 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 11372: 00aa6c98 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 11373: 013bac7c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 11374: 014dd0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 11375: 00b5c8c4 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 11375: 00b5c684 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 11376: 014f0f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 11377: 00b61ea4 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 11377: 00b61c64 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 11378: 014ec658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 11379: 014e9d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 11380: 0151cc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 11381: 00abfcec 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 11381: 00abfaac 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 11382: 014e975c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 11383: 0151cca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 11384: 014dc598 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 11385: 014e6e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ - 11386: 00970a14 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 11387: 008b47bc 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 11386: 009707d4 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ + 11387: 008b457c 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 11388: 006e9e3c 300 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ - 11389: 008e36fc 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 11390: 009c1824 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 11389: 008e34bc 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ + 11390: 009c15e4 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 11391: 01439928 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshlub │ │ │ │ - 11392: 0093b110 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ + 11392: 0093aed0 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 11393: 0151c00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 11394: 0031d9cc 352 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 11395: 00677604 48 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 11396: 00ad88e0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 11397: 00aa3064 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 11396: 00ad86a0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 11397: 00aa2e24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 11398: 014e6c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ - 11399: 009709d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 11400: 00b4aab8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 11399: 00970794 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ + 11400: 00b4a878 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 11401: 014398a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluh │ │ │ │ 11402: 014e4fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 11403: 00a7ccc0 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ - 11404: 0086e7b0 24 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod │ │ │ │ + 11403: 00a7ca80 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 11404: 0086e570 24 FUNC GLOBAL DEFAULT 12 helper_vfp_shtod │ │ │ │ 11405: 006dcd1c 876 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 11406: 0038adc8 76 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_ld_cci │ │ │ │ 11407: 0151c69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 11408: 006b55c8 36 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 11409: 014ef514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_GPIO_READ_EVENT │ │ │ │ 11410: 014f33e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 11411: 00a99168 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 11411: 00a98f28 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 11412: 01455f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizd │ │ │ │ 11413: 00631474 1220 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 11414: 0151d054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ - 11415: 0086f378 52 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh │ │ │ │ + 11415: 0086f138 52 FUNC GLOBAL DEFAULT 12 helper_vfp_shtoh │ │ │ │ 11416: 014f0938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 11417: 01456074 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizh │ │ │ │ - 11418: 00861ac0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ - 11419: 00861ca0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ + 11418: 00861880 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_b │ │ │ │ + 11419: 00861a60 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_d │ │ │ │ 11420: 0151b652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 11421: 0030d2ac 428 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 11422: 00ba5d8c 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 11422: 00ba5b4c 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ 11423: 0060eb40 148 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 11424: 00b68320 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 11425: 008b6a2c 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 11424: 00b680e0 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 11425: 008b67ec 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 11426: 002d31c8 24 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 11427: 0151b288 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 11428: 00861b60 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ - 11429: 0085ab0c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ + 11428: 00861920 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_h │ │ │ │ + 11429: 0085a8cc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_d │ │ │ │ 11430: 01439820 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshluw │ │ │ │ - 11431: 0086ee78 16 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos │ │ │ │ - 11432: 00abdb7c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 11431: 0086ec38 16 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos │ │ │ │ + 11432: 00abd93c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 11433: 00406504 692 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 11434: 01455ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosizs │ │ │ │ 11435: 007a1d4c 104 FUNC GLOBAL DEFAULT 12 arm_pmu_timer_cb │ │ │ │ - 11436: 00951170 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ + 11436: 00950f30 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 11437: 014eeb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 11438: 0031ee50 184 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 11439: 013bc228 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 11440: 0085a974 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ - 11441: 008c5c20 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 11442: 00b47030 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 11440: 0085a734 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_h │ │ │ │ + 11441: 008c59e0 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ + 11442: 00b46df0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 11443: 014d6e88 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 11444: 008b7ebc 1908 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 11444: 008b7c7c 1908 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 11445: 0151bf06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ - 11446: 00920c78 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ + 11446: 00920a38 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 11447: 0151d706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 11448: 00adebe8 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 11448: 00ade9a8 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 11449: 014e8da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 11450: 00861c00 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ + 11450: 008619c0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_usra_s │ │ │ │ 11451: 0151ca96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 11452: 009e4114 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 11452: 009e3ed4 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 11453: 0151c298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 11454: 014e8f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 11455: 00aecc70 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 11455: 00aeca30 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 11456: 0151d16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 11457: 00b074e8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 11458: 0093497c 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 11457: 00b072a8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 11458: 0093473c 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 11459: 0151d55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ - 11460: 008e2608 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ + 11460: 008e23c8 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 11461: 014e49f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 11462: 0151c9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_OP_DSTATE │ │ │ │ - 11463: 0085aa40 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ + 11463: 0085a800 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq0_s │ │ │ │ 11464: 0151d2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 11465: 004d71d4 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 11466: 01410bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 11467: 002c0430 248 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 11468: 00630f58 144 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 11469: 014e7390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 11470: 0151b59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 11471: 00a0150c 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 11472: 008b5524 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 11473: 00b66e68 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 11471: 00a012cc 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 11472: 008b52e4 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 11473: 00b66c28 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 11474: 003754e4 644 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 11475: 0064580c 396 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_iova │ │ │ │ 11476: 0151b7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 11477: 00689538 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 11478: 014f0fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 11479: 0151d4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 11480: 014f1dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 11481: 014e58a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 11482: 00b75224 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 11482: 00b74fe4 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 11483: 014f1fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 11484: 00aee6ac 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 11484: 00aee46c 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 11485: 0151c0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 11486: 014e0120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ 11487: 014412d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sh │ │ │ │ - 11488: 009b5528 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 11489: 00b6c018 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ - 11490: 0090a3a8 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ + 11488: 009b52e8 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 11489: 00b6bdd8 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 11490: 0090a168 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 11491: 014dc988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 11492: 006c0034 664 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 11493: 00991b70 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 11493: 00991930 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 11494: 00490e14 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 11495: 0144d8d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su0 │ │ │ │ 11496: 0151b500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 11497: 0151b9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 11498: 014eff58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 11499: 0144d854 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha256su1 │ │ │ │ - 11500: 008b6468 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 11500: 008b6228 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 11501: 0151b6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 11502: 00381490 136 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 11503: 014df3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 11504: 00513160 252 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 11505: 0151c6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 11506: 00990b28 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 11506: 009908e8 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 11507: 014e2a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 11508: 00b5dea0 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 11508: 00b5dc60 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ 11509: 014f2404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_UPDATE_IRQ_EVENT │ │ │ │ - 11510: 00ad7bc4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 11510: 00ad7984 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 11511: 01441254 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_sw │ │ │ │ - 11512: 0091f630 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 11513: 00ba939c 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 11512: 0091f3f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ + 11513: 00ba915c 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 11514: 0151c2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 11515: 006b5388 36 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ - 11516: 008c5c40 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ + 11516: 008c5a00 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 11517: 014f4024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 11518: 0151c252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 11519: 006b555c 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 11520: 014ed838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 11521: 0151c3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 11522: 0151cc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 11523: 0151b281 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 11524: 01427d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_yield │ │ │ │ 11525: 006578e8 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 11526: 00b2fef4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 11526: 00b2fcb4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 11527: 00373cd4 328 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 11528: 00ac7ddc 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ - 11529: 0091de14 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ + 11528: 00ac7b9c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 11529: 0091dbd4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 11530: 0151b728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 11531: 008bb14c 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 11531: 008baf0c 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 11532: 0054d81c 4092 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 11533: 0151c526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 11534: 014dd120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 11535: 00669e4c 216 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 11536: 0151c47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 11537: 00920e9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 11538: 008b4f10 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 11537: 00920c5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 11538: 008b4cd0 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 11539: 014f0528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 11540: 014ee710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 11541: 0031a244 396 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 11542: 00995818 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 11543: 00b47170 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 11542: 009955d8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 11543: 00b46f30 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 11544: 014e7770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ - 11545: 0091aabc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ + 11545: 0091a87c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 11546: 0151cc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 11547: 014efe48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 11548: 0151cf08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 11549: 007a442c 8 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr │ │ │ │ 11550: 0151b788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_ABORT_DSTATE │ │ │ │ 11551: 0151b5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 11552: 00ba799c 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 11552: 00ba775c 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 11553: 00419e78 156 FUNC GLOBAL DEFAULT 12 gic_dist_set_priority │ │ │ │ 11554: 0151b556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 11555: 00acbbb4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 11555: 00acb974 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 11556: 0151d60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 11557: 014f0fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 11558: 00823a2c 444 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ - 11559: 00b83b7c 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 11558: 008237ec 444 FUNC GLOBAL DEFAULT 12 helper_v7m_blxns │ │ │ │ + 11559: 00b8393c 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 11560: 0031ae58 300 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 11561: 00b838f0 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 11562: 00aa7988 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 11563: 00aecfac 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 11561: 00b836b0 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 11562: 00aa7748 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 11563: 00aecd6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 11564: 01410b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 11565: 014ddb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 11566: 003721c0 28 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 11567: 0151c314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 11568: 0151be9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 11569: 0151b768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 11570: 0151b8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ - 11571: 00959838 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 11572: 00ac2554 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 11571: 009595f8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ + 11572: 00ac2314 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 11573: 0151d166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 11574: 0144114c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_ub │ │ │ │ 11575: 014ed448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 11576: 014eacd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 11577: 00dcd180 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 11578: 00b888ec 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 11577: 00dccf40 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 11578: 00b886ac 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 11579: 0151b378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 11580: 014ee110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEV_REGION_EVENT │ │ │ │ 11581: 002eb248 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 11582: 014410c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uh │ │ │ │ 11583: 0151be5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 11584: 014e1f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 11585: 009bea38 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 11585: 009be7f8 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 11586: 014f0828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 11587: 014dca88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ 11588: 014465dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_b │ │ │ │ - 11589: 00aefcec 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 11589: 00aefaac 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 11590: 01446450 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_d │ │ │ │ 11591: 004893f0 280 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 11592: 014e4dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 11593: 00adfd40 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ - 11594: 008e2f5c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ + 11593: 00adfb00 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 11594: 008e2d1c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 11595: 0151d154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 11596: 00b87384 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 11596: 00b87144 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 11597: 0151c836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 11598: 00b1adb8 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 11598: 00b1ab78 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 11599: 0151c6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ 11600: 01446558 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_h │ │ │ │ - 11601: 00991630 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 11601: 009913f0 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 11602: 01457fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_usaturate │ │ │ │ 11603: 0151b9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 11604: 00988bb4 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 11605: 00b394ac 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 11604: 00988974 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 11605: 00b3926c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 11606: 0151befe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 11607: 0050ecb8 288 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 11608: 014e3fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 11609: 01441044 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb_sg_uw │ │ │ │ 11610: 013ba42c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ - 11611: 008e3da4 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ + 11611: 008e3b64 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 11612: 00435ea0 1076 FUNC GLOBAL DEFAULT 12 pc_dimm_pre_plug │ │ │ │ 11613: 0151cf06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 11614: 013b8068 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 11615: 005175d0 1152 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 11616: 014464d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umulh_s │ │ │ │ 11617: 014f182c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 11618: 00b46104 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 11618: 00b45ec4 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 11619: 0151bd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 11620: 009813e8 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 11620: 009811a8 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 11621: 0151cfd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 11622: 014e7910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 11623: 014e8adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 11624: 014f4164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 11625: 003284d0 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 11626: 009c5ae8 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 11626: 009c58a8 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 11627: 003694fc 172 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ - 11628: 0090438c 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ + 11628: 0090414c 528 FUNC GLOBAL DEFAULT 12 semihost_sys_stat │ │ │ │ 11629: 0028abd4 208 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 11630: 00adb420 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 11630: 00adb1e0 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 11631: 0151b19c 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 11632: 014e5ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 11633: 00ac19e4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 11633: 00ac17a4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 11634: 00685a20 340 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 11635: 014eea58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 11636: 014f48fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ 11637: 004afcf4 364 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ 11638: 0143f700 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40b │ │ │ │ - 11639: 00b2ee7c 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 11640: 00a9bcd4 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 11639: 00b2ec3c 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 11640: 00a9ba94 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ 11641: 0151c9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_DSTATE │ │ │ │ 11642: 0151d0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_DSTATE │ │ │ │ - 11643: 00badd6c 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 11643: 00badb2c 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 11644: 014dd770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 11645: 0151bb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 11646: 0066a900 48 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ 11647: 00719104 24 FUNC GLOBAL DEFAULT 12 arm_boot_address_space │ │ │ │ - 11648: 00adf6a0 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 11648: 00adf460 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 11649: 0143f67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40h │ │ │ │ 11650: 0151b228 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 11651: 00b96880 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 11651: 00b96640 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 11652: 0151bbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 11653: 0151b516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 11654: 0038dea8 64 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ - 11655: 0081cb0c 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32 │ │ │ │ - 11656: 009ee870 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 11655: 0081c8cc 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_m32 │ │ │ │ + 11656: 009ee630 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 11657: 0057a7d0 480 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 11658: 014f0858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 11659: 0070ad24 56 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 11660: 0151c23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 11661: 0151d76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 11662: 014df7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_TOO_LONG_EVENT │ │ │ │ 11663: 014de798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 11664: 00b01204 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 11664: 00b00fc4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 11665: 014e970c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 11666: 014e4d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 11667: 0151bda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 11668: 0151bd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ 11669: 003d872c 440 FUNC GLOBAL DEFAULT 12 omap_dma_reset │ │ │ │ - 11670: 00b95324 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 11670: 00b950e4 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 11671: 006ca3ac 56 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 11672: 0031b970 552 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 11673: 0143f5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst40w │ │ │ │ 11674: 006e8408 12 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 11675: 014eeda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 11676: 00509688 8 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11677: 0151cb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11678: 00dec978 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11679: 014e6dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11680: 014d6be8 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11681: 014e4e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11682: 00b28b2c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11682: 00b288ec 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11683: 002dfdf0 672 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ - 11684: 0093b814 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 11685: 0098c504 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11684: 0093b5d4 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ + 11685: 0098c2c4 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ 11686: 00785b40 176 FUNC GLOBAL DEFAULT 12 arm_cpu_exec_halt │ │ │ │ - 11687: 00935580 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11687: 00935340 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11688: 014e1c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11689: 00b46dcc 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11689: 00b46b8c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11690: 006e4b58 316 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11691: 00ac14fc 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11691: 00ac12bc 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11692: 0143f574 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41b │ │ │ │ 11693: 0030e518 48 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11694: 014eecc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11695: 0151c322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11696: 0151c786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11697: 014f3074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ - 11698: 00a44218 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11699: 008b5348 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11698: 00a43fd8 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11699: 008b5108 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11700: 014f4c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 11701: 0143f4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41h │ │ │ │ - 11702: 00957558 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11703: 009c0430 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11702: 00957318 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ + 11703: 009c01f0 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11704: 00674cd4 200 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 11705: 009ecfa4 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11706: 00920dcc 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11705: 009ecd64 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11706: 00920b8c 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11707: 014effd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11708: 002894a0 84 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11709: 00b727f4 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11710: 00b8cc1c 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11709: 00b725b4 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11710: 00b8c9dc 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11711: 01410ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11712: 014e7070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11713: 0151de8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11714: 0151b882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11715: 014ed248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11716: 0151cb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_ABORT_DSTATE │ │ │ │ - 11717: 0093b044 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ + 11717: 0093ae04 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11718: 00406ae4 368 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11719: 008bba18 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11719: 008bb7d8 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11720: 014e1644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11721: 00a2f41c 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11721: 00a2f1dc 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11722: 0143f46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst41w │ │ │ │ 11723: 014e34dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11724: 0151d380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11725: 0151c052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11726: 014ee030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11727: 009ab9b4 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ - 11728: 00959dcc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ + 11727: 009ab774 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11728: 00959b8c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11729: 0151b514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11730: 00a9e0f8 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11730: 00a9deb8 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11731: 014ea34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11732: 00375290 224 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11733: 014ed338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 11734: 0092d200 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ - 11735: 0083ed68 124 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ + 11734: 0092cfc0 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11735: 0083eb28 124 FUNC GLOBAL DEFAULT 12 helper_mve_vidupb │ │ │ │ 11736: 0143f3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42b │ │ │ │ 11737: 0151b9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11738: 00a95d38 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ - 11739: 00965310 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ + 11738: 00a95af8 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11739: 009650d0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11740: 014e7ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11741: 0151d2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11742: 01453104 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_hcr_el2_trap │ │ │ │ 11743: 0151c504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11744: 0074bb08 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_read8 │ │ │ │ - 11745: 0083ede4 164 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ + 11745: 0083eba4 164 FUNC GLOBAL DEFAULT 12 helper_mve_viduph │ │ │ │ 11746: 014e1d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ 11747: 0143ed34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupb │ │ │ │ 11748: 0143f364 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42h │ │ │ │ 11749: 0066e594 80 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 11750: 013916d8 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 11751: 014e1df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPEND_EVENT │ │ │ │ 11752: 014e1b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 11753: 0151b294 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ - 11754: 0095eb28 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ + 11754: 0095e8e8 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 11755: 0151c308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 11756: 0143ecb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwduph │ │ │ │ 11757: 0142b5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packsl │ │ │ │ 11758: 0151b285 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 11759: 0151d000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 11760: 0151c6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11761: 002c28f8 412 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11762: 01412f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11763: 013b8018 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11764: 0151bc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11765: 00a40008 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11765: 00a3fdc8 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11766: 0142b6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packsq │ │ │ │ 11767: 014f5aac 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11768: 013b7ff0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ - 11769: 0083ee88 164 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ + 11769: 0083ec48 164 FUNC GLOBAL DEFAULT 12 helper_mve_vidupw │ │ │ │ 11770: 0151d5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11771: 014e958c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11772: 014e4794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ 11773: 0143f2e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst42w │ │ │ │ 11774: 0151d0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ - 11775: 009fde9c 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11775: 009fdc5c 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11776: 0151c222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11777: 0151ca9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11778: 014f0bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11779: 0142b4bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packsw │ │ │ │ 11780: 00511794 316 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11781: 014eac90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11782: 00b42798 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11782: 00b42558 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11783: 014dd8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11784: 0143ec2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdwdupw │ │ │ │ 11785: 0151b3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11786: 0151d130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11787: 00a407b8 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11787: 00a40578 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11788: 014de414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11789: 0143f25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43b │ │ │ │ 11790: 0067ed04 208 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11791: 0151d83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11792: 006c8018 80 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 11793: 0089d5fc 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11793: 0089d3bc 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11794: 006ffcec 1432 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11795: 0151c722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11796: 0151d67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11797: 014ebb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_INIT_ABORT_EVENT │ │ │ │ 11798: 0151c376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11799: 014ecb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ 11800: 0143f1d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43h │ │ │ │ 11801: 0151cb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_READ_DSTATE │ │ │ │ - 11802: 00ae2100 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11803: 00abd93c 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11802: 00ae1ec0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11803: 00abd6fc 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11804: 0151d65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 11805: 00aa384c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11805: 00aa360c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11806: 0151cee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11807: 014e58f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11808: 0030fbe0 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ 11809: 0142af94 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_shufh │ │ │ │ - 11810: 00b5baa4 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11810: 00b5b864 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11811: 014f4c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11812: 014e7940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11813: 0151b295 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ 11814: 0151d0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_GPIO_SET_INPUT_DSTATE │ │ │ │ - 11815: 00922308 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 11815: 009220c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ 11816: 014eb0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_STATING_EVENT │ │ │ │ - 11817: 00851644 40 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ - 11818: 00aed5d8 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11817: 00851404 40 FUNC GLOBAL DEFAULT 12 helper_add_usaturate │ │ │ │ + 11818: 00aed398 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11819: 0151cda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11820: 014f0928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11821: 0062f50c 436 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11822: 0151be7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11823: 0143f154 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vst43w │ │ │ │ 11824: 014ece68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11825: 00b18fc8 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11826: 00ab1250 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11825: 00b18d88 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11826: 00ab1010 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11827: 002f4fe0 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11828: 014ddf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11829: 00511a14 856 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11830: 00b49108 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11830: 00b48ec8 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11831: 002dd0e4 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ - 11832: 0081ceb4 4 FUNC GLOBAL DEFAULT 12 assert_hflags_rebuild_correctly │ │ │ │ + 11832: 0081cc74 4 FUNC GLOBAL DEFAULT 12 assert_hflags_rebuild_correctly │ │ │ │ 11833: 00331ac4 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11834: 0151b72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11835: 00490b00 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 11836: 009d00e4 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11836: 009cfea4 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11837: 014e01e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11838: 0151c95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11839: 014de04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11840: 014e76b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11841: 014efc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 11842: 0151cb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_DSTATE │ │ │ │ 11843: 0151c562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ 11844: 014deb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 11845: 0151c39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 11846: 0151c7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 11847: 014eefa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ - 11848: 0093e6e8 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ + 11848: 0093e4a8 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 11849: 006e6ad0 8 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ - 11850: 0095b968 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ + 11850: 0095b728 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11851: 014df5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11852: 0151c634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ 11853: 0142b648 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packul │ │ │ │ - 11854: 00931ffc 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11854: 00931dbc 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11855: 0151ce76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ - 11856: 00903fdc 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ + 11856: 00903d9c 524 FUNC GLOBAL DEFAULT 12 semihost_sys_flen │ │ │ │ 11857: 004087a0 792 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 11858: 009d24a0 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ - 11859: 0091b414 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ + 11858: 009d2260 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11859: 0091b1d4 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11860: 014e42bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ - 11861: 0091e470 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ + 11861: 0091e230 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 11862: 0070e524 404 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11863: 014dcb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11864: 0142b750 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packuq │ │ │ │ 11865: 014e8cb0 56 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11866: 006e6d34 140 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11867: 00ad3fc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11868: 0084fd1c 36 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s16 │ │ │ │ - 11869: 00aa4c6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11867: 00ad3d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11868: 0084fadc 36 FUNC GLOBAL DEFAULT 12 helper_neon_addlp_s16 │ │ │ │ + 11869: 00aa4a2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11870: 0151d102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11871: 00aef584 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11871: 00aef344 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11872: 0151c7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 11873: 00b247c8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11873: 00b24588 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11874: 0142b540 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_packuw │ │ │ │ 11875: 0070429c 580 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11876: 005cad3c 140 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11877: 014ed6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11878: 00b459bc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11878: 00b4577c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11879: 0151c1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11880: 014e984c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11881: 00678e40 100 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11882: 0151d6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11883: 00ad0b70 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11883: 00ad0930 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11884: 0151b816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11885: 0151d4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11886: 013bca10 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11887: 0151d44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11888: 014e72a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 11889: 004da894 96 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 11890: 00b65eb8 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11890: 00b65c78 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11891: 002c6f00 168 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11892: 014e0190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 11893: 00b278cc 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11893: 00b2768c 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11894: 002894f4 436 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11895: 00b917c4 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11895: 00b91584 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11896: 0151b360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11897: 01437edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbc │ │ │ │ - 11898: 0086c294 164 FUNC GLOBAL DEFAULT 12 helper_qsubaddx │ │ │ │ + 11898: 0086c054 164 FUNC GLOBAL DEFAULT 12 helper_qsubaddx │ │ │ │ 11899: 0151bc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11900: 014e7b00 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11901: 014dccd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11902: 009ec940 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11903: 00b5ebcc 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11902: 009ec700 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11903: 00b5e98c 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11904: 0151d84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 11905: 00adb7e0 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11905: 00adb5a0 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 11906: 014e7a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 11907: 00ade3c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11907: 00ade188 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11908: 002d8258 20 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11909: 00b26f94 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11909: 00b26d54 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11910: 014e64c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11911: 0151c258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11912: 0151c988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11913: 00930c0c 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 11914: 009e2e04 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11913: 009309cc 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11914: 009e2bc4 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11915: 00510fdc 80 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 11916: 014e55a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11917: 014f05f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11918: 014f8170 16 OBJECT GLOBAL DEFAULT 25 smbios_type0 │ │ │ │ 11919: 014f8184 24 OBJECT GLOBAL DEFAULT 25 smbios_type1 │ │ │ │ - 11920: 0086c908 156 FUNC GLOBAL DEFAULT 12 helper_uadd8 │ │ │ │ + 11920: 0086c6c8 156 FUNC GLOBAL DEFAULT 12 helper_uadd8 │ │ │ │ 11921: 014ee1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 11922: 00decbd8 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11923: 014e5384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11924: 014e7190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11925: 014403e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_wb_ud │ │ │ │ 11926: 0151d710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11927: 014e2a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11928: 014d6c98 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11929: 00b34304 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11929: 00b340c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11930: 014e83ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11931: 014ed918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11932: 00705404 120 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ - 11933: 008448a8 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ + 11933: 00844668 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0h │ │ │ │ 11934: 006bbde4 216 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11935: 0151c77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11936: 00a95c9c 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11936: 00a95a5c 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11937: 0151caee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_DSTATE │ │ │ │ 11938: 00528314 800 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ 11939: 0151b600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11940: 014df52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11941: 014e3bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11942: 0151d174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11943: 014e14c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11944: 00ab7c7c 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11944: 00ab7a3c 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11945: 014e3b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ - 11946: 00844a8c 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ + 11946: 0084484c 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla0s │ │ │ │ 11947: 0031a830 404 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11948: 014e71f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11949: 0151b2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11950: 006b6164 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11951: 002c8d04 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11952: 014f3d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 11953: 013bcfe8 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ - 11954: 009078ac 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ + 11954: 0090766c 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11955: 014f8134 4 OBJECT GLOBAL DEFAULT 25 usr_blobs_len │ │ │ │ 11956: 0151d340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11957: 0068afac 52 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11958: 002c0a18 8 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11959: 00702060 840 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ - 11960: 00b98f34 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11960: 00b98cf4 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11961: 0151ce14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11962: 014def00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 11963: 00b5d978 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ - 11964: 0086ccc0 64 FUNC GLOBAL DEFAULT 12 helper_shsubaddx │ │ │ │ - 11965: 008f0fa0 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ + 11963: 00b5d738 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11964: 0086ca80 64 FUNC GLOBAL DEFAULT 12 helper_shsubaddx │ │ │ │ + 11965: 008f0d60 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11966: 00658530 60 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11967: 0151bd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11968: 0151cca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 11969: 0151cc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11970: 0032050c 496 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11971: 002d44cc 552 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11972: 009faa68 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11972: 009fa828 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11973: 014f36b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11974: 0151be00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11975: 006e6eac 148 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11976: 00ade768 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11976: 00ade528 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11977: 0151b244 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11978: 007af714 96 FUNC GLOBAL DEFAULT 12 gen_gvec_cge0 │ │ │ │ 11979: 014dfe28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11980: 00b6c8fc 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11980: 00b6c6bc 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11981: 014e1e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11982: 0151b5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11983: 00aadeb8 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11983: 00aadc78 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11984: 0151d64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11985: 006384f8 540 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11986: 002c6fa8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11987: 0151de24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11988: 014ee560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11989: 014e10f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11990: 00b8b340 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11990: 00b8b100 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11991: 0068e614 280 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ - 11992: 0091b08c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ - 11993: 008ef150 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ + 11992: 0091ae4c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ + 11993: 008eef10 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11994: 0151c694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11995: 006b60b0 36 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11996: 003c9614 204 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11997: 0092979c 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11997: 0092955c 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11998: 005cd190 572 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11999: 009a7a8c 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11999: 009a784c 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 12000: 014e21ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 12001: 0151c53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 12002: 014e39ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 12003: 014f1c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 12004: 013bc324 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 12005: 014f277c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 12006: 005c83cc 120 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 12007: 00996520 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 12007: 009962e0 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 12008: 0151b41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 12009: 00aab164 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ - 12010: 00851694 92 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ + 12009: 00aaaf24 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 12010: 00851454 92 FUNC GLOBAL DEFAULT 12 helper_ssat │ │ │ │ 12011: 014e1924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 12012: 014e83ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 12013: 009299a4 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 12013: 00929764 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 12014: 0151b8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 12015: 014f0058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ - 12016: 0091e0c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ + 12016: 0091de80 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 12017: 0151b3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 12018: 00a39a50 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 12019: 00b9d2d4 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 12018: 00a39810 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 12019: 00b9d094 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 12020: 0151d7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 12021: 00ab90f8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 12021: 00ab8eb8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 12022: 014dd010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 12023: 0037cb70 100 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 12024: 00319eac 196 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 12025: 014df40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 12026: 009fd0f4 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ - 12027: 00851274 236 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ + 12026: 009fceb4 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 12027: 00851034 236 FUNC GLOBAL DEFAULT 12 helper_neon_tbl │ │ │ │ 12028: 0151ba32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 12029: 00991c60 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 12029: 00991a20 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 12030: 0151b572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 12031: 0151d766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12032: 014e9e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 12033: 014e6ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 12034: 014ea3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 12035: 0090284c 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 12035: 0090260c 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 12036: 0151ba30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 12037: 0151d49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 12038: 014e51a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 12039: 006c371c 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ - 12040: 0084a540 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s8 │ │ │ │ - 12041: 0090b828 152 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ + 12040: 0084a300 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s8 │ │ │ │ + 12041: 0090b5e8 152 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 12042: 01410008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ - 12043: 0090b8c0 328 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ + 12043: 0090b680 328 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 12044: 0151b2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 12045: 00375768 108 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 12046: 00684e28 360 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 12047: 0045c09c 128 FUNC GLOBAL DEFAULT 12 omap_clk_canidle │ │ │ │ 12048: 0151bd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 12049: 004e1430 60 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 12050: 00ae4a64 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 12051: 00aee168 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 12050: 00ae4824 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 12051: 00aedf28 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 12052: 0151ce26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 12053: 006ac08c 520 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 12054: 0151bab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 12055: 014e16d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 12056: 014f496c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 12057: 00abee60 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 12057: 00abec20 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 12058: 014e6550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 12059: 0151c150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 12060: 00304f10 852 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 12061: 0151b8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 12062: 0151ca8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 12063: 00a9e564 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 12064: 00db04d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 12063: 00a9e324 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 12064: 00db0298 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 12065: 0151cf98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 12066: 0151d8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 12067: 00988a48 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ - 12068: 008f39bc 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 12069: 009d2a38 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 12067: 00988808 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 12068: 008f377c 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ + 12069: 009d27f8 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 12070: 0151b80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 12071: 00a38af8 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 12071: 00a388b8 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 12072: 014e02f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 12073: 014eb578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 12074: 00afd6ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 12074: 00afd4ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 12075: 0151ceae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISCONNECT_CONTAINER_DSTATE │ │ │ │ - 12076: 009cdd5c 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 12076: 009cdb1c 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 12077: 0151c1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 12078: 00aa49e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 12079: 00ae3d90 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 12078: 00aa47a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 12079: 00ae3b50 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 12080: 01428e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgw0 │ │ │ │ 12081: 002c5a28 2216 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ 12082: 01428d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_avgw1 │ │ │ │ - 12083: 00b8cee0 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 12084: 00b25a5c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 12083: 00b8cca0 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 12084: 00b2581c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 12085: 006b5658 36 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 12086: 00aaa4b0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 12086: 00aaa270 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 12087: 002bf0e4 244 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 12088: 003e8574 568 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 12089: 00daf378 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ - 12090: 00933734 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 12089: 00daf138 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 12090: 009334f4 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 12091: 014de8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 12092: 006c8980 116 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 12093: 014eab20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 12094: 009813c8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 12095: 00b1442c 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 12094: 00981188 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 12095: 00b141ec 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 12096: 0042f644 16 FUNC GLOBAL DEFAULT 12 omap_intc_set_fclk │ │ │ │ 12097: 014f4134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 12098: 0151b23c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 12099: 00aa4a44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 12100: 00ae97ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 12099: 00aa4804 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 12100: 00ae956c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 12101: 014e401c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 12102: 014f42b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ 12103: 0142ecf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtb │ │ │ │ - 12104: 009c1630 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 12104: 009c13f0 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 12105: 014f4d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 12106: 0151b261 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 12107: 014df4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 12108: 006d9a84 16 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 12109: 006b1ef8 300 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 12110: 00a9e428 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 12111: 00b79158 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 12112: 00aaf4ec 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 12110: 00a9e1e8 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 12111: 00b78f18 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 12112: 00aaf2ac 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 12113: 0142ec6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgth │ │ │ │ 12114: 014ec548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 12115: 014e69e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 12116: 014f282c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 12117: 00375840 144 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 12118: 0151c80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 12119: 014e8d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 12120: 00b9839c 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 12120: 00b9815c 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 12121: 013c6f80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 12122: 002fa9d0 140 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 12123: 003023ac 76 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 12124: 0151bb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 12125: 014eba70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_RECV_EVENT │ │ │ │ - 12126: 009cb948 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 12126: 009cb708 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 12127: 004a128c 884 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 12128: 00b779dc 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 12128: 00b7779c 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 12129: 0151c7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 12130: 002ce860 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 12131: 00ae95c0 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 12131: 00ae9380 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 12132: 014f3b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 12133: 014e1bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 12134: 0069d518 728 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 12135: 0151cc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ 12136: 0142ebe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpgtw │ │ │ │ - 12137: 00b88900 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 12137: 00b886c0 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 12138: 014ec838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ 12139: 014349c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasb │ │ │ │ - 12140: 00b6ec64 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ - 12141: 009180b4 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ + 12140: 00b6ea24 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 12141: 00917e74 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ 12142: 006dfb38 124 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 12143: 01416de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 12144: 0151ce6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 12145: 014484cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_d │ │ │ │ 12146: 014f1a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ - 12147: 0084a5c4 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u8 │ │ │ │ + 12147: 0084a384 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u8 │ │ │ │ 12148: 01453ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltoh_round_to_nearest │ │ │ │ 12149: 0143493c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlash │ │ │ │ 12150: 014485d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_h │ │ │ │ - 12151: 00918b28 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ - 12152: 008eba94 408 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ + 12151: 009188e8 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ + 12152: 008eb854 408 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 12153: 002c7054 188 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ 12154: 014de254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 12155: 0151bf20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 12156: 0151b7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_ALL_DSTATE │ │ │ │ 12157: 014f09f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 12158: 0151b267 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 12159: 003284d4 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_cb │ │ │ │ 12160: 004be1f0 196 FUNC GLOBAL DEFAULT 12 smc91c111_init │ │ │ │ 12161: 0151d438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ - 12162: 0082c41c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ + 12162: 0082c1dc 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmulb │ │ │ │ 12163: 002b5c4c 416 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 12164: 014e1ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 12165: 0151de4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 12166: 0151c11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 12167: 0151c47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ 12168: 01448550 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmul_idx_s │ │ │ │ - 12169: 0082c490 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ + 12169: 0082c250 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulh │ │ │ │ 12170: 014348b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlasw │ │ │ │ - 12171: 00b1186c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 12172: 009c0998 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 12173: 00ad38ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 12171: 00b1162c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 12172: 009c0758 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 12173: 00ad36ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 12174: 0151d648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 12175: 003f4300 824 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 12176: 013bcc88 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 12177: 00b5d9e0 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 12178: 009fa8e4 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 12177: 00b5d7a0 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 12178: 009fa6a4 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 12179: 006114ac 512 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 12180: 0151b9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 12181: 0150aaed 1 OBJECT GLOBAL DEFAULT 25 mttcg_enabled │ │ │ │ 12182: 0141730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 12183: 014dfb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_ADD_MR_EVENT │ │ │ │ 12184: 002bf928 284 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 12185: 0151db04 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 12186: 0151d902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 12187: 00a34158 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ - 12188: 0082c524 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ + 12187: 00a33f18 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 12188: 0082c2e4 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmulw │ │ │ │ 12189: 004d6c54 208 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 12190: 00611ec4 32 FUNC GLOBAL DEFAULT 12 vfio_reset_bytes_transferred │ │ │ │ - 12191: 00917204 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 12192: 0089453c 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 12193: 00b45a48 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 12191: 00916fc4 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ + 12192: 008942fc 264 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 12193: 00b45808 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 12194: 01451ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_b │ │ │ │ - 12195: 008ec6bc 1532 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 12196: 009d2980 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 12195: 008ec47c 1532 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ + 12196: 009d2740 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 12197: 0151b802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 12198: 01451b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_d │ │ │ │ 12199: 014e349c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 12200: 014e65b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 12201: 01451c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_h │ │ │ │ 12202: 0151cf0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ 12203: 00645558 312 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_all │ │ │ │ 12204: 014ebb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOWERING_IRQ_EVENT │ │ │ │ - 12205: 00931060 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ - 12206: 008bac68 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ - 12207: 008f4f6c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ + 12205: 00930e20 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 12206: 008baa28 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ + 12207: 008f4d2c 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 12208: 00520ee4 548 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 12209: 0074eb50 200 FUNC GLOBAL DEFAULT 12 allwinner_a10_bootrom_setup │ │ │ │ 12210: 013bc988 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 12211: 0151bf24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ - 12212: 00957f68 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 12213: 00935cbc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 12212: 00957d28 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ + 12213: 00935a7c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 12214: 014dd2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 12215: 00433b8c 72 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 12216: 0151cf16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 12217: 01451be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshl_s │ │ │ │ 12218: 0151c7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 12219: 0151ca0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_HOLD_RESET_DSTATE │ │ │ │ 12220: 014e6270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ - 12221: 008bae4c 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ - 12222: 008f46d4 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ + 12221: 008bac0c 312 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ + 12222: 008f4494 780 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 12223: 014e1784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ - 12224: 0081a480 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h2 │ │ │ │ + 12224: 0081a240 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h2 │ │ │ │ 12225: 014f41b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 12226: 014f297c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 12227: 0151d1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 12228: 0151d490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 12229: 0151ba02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 12230: 0142d430 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalarh │ │ │ │ 12231: 0151d260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 12232: 006b61d0 40 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ - 12233: 008bad14 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ + 12233: 008baad4 312 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 12234: 00678c8c 24 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 12235: 002deeac 736 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ - 12236: 00912d20 296 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ + 12236: 00912ae0 296 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 12237: 014f4174 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ - 12238: 0091af98 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ + 12238: 0091ad58 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 12239: 00532200 44 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 12240: 00b8cdb0 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 12240: 00b8cb70 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 12241: 014e1a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 12242: 0151cda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 12243: 0151dea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 12244: 00ba30c8 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 12244: 00ba2e88 1460 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 12245: 014e846c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ - 12246: 008e16f0 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ + 12246: 008e14b0 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ 12247: 0142d3ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplt_scalars │ │ │ │ - 12248: 0086c77c 164 FUNC GLOBAL DEFAULT 12 helper_ssub8 │ │ │ │ - 12249: 00b77cbc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 12250: 00a88b10 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 12248: 0086c53c 164 FUNC GLOBAL DEFAULT 12 helper_ssub8 │ │ │ │ + 12249: 00b77a7c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 12250: 00a888d0 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 12251: 0151ce68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 12252: 0070af6c 392 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 12253: 014f33c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 12254: 00b0d4b4 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 12254: 00b0d274 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 12255: 014e97dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 12256: 00b9c1b0 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 12256: 00b9bf70 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 12257: 0151bc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 12258: 0151b5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 12259: 014e07d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 12260: 013bc7ac 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 12261: 00679bf4 372 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 12262: 014ecc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 12263: 01512b64 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_target_c │ │ │ │ 12264: 0151cd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 12265: 00af1334 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 12265: 00af10f4 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 12266: 014ed0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 12267: 0151d310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 12268: 0070ebf8 680 FUNC GLOBAL DEFAULT 12 arm_set_cpu_on │ │ │ │ 12269: 014f40d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 12270: 00ad7338 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 12270: 00ad70f8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 12271: 0151c602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 12272: 014e871c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 12273: 014f2a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 12274: 00b91c68 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 12274: 00b91a28 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 12275: 014e333c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ 12276: 00729e84 1008 FUNC GLOBAL DEFAULT 12 virt_acpi_setup │ │ │ │ 12277: 0143a588 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhb │ │ │ │ - 12278: 00ae4ac0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 12279: 00ad11b8 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 12278: 00ae4880 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 12279: 00ad0f78 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 12280: 0141b1c8 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 12281: 0143a504 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhh │ │ │ │ 12282: 0151b292 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 12283: 00b41f54 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 12283: 00b41d14 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 12284: 014e08f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 12285: 002d4b74 16 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 12286: 002ca720 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 12287: 006e7c64 428 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 12288: 014e35ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 12289: 014e00e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 12290: 0151d47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 12291: 014e05b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 12292: 0066bc08 324 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ - 12293: 0090c0c0 120 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 12294: 009324cc 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 12293: 0090be80 120 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ + 12294: 0093228c 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 12295: 01432c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavb │ │ │ │ 12296: 0151d54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ - 12297: 00857da8 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_b │ │ │ │ + 12297: 00857b68 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_b │ │ │ │ 12298: 014e68e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 12299: 0143a480 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulhw │ │ │ │ 12300: 014deee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 12301: 003e9df8 120 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ 12302: 01432bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavh │ │ │ │ 12303: 0151de34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 12304: 0054d0f8 128 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 12305: 0151c1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 12306: 014df48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ - 12307: 00858028 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_h │ │ │ │ + 12307: 00857de8 244 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_h │ │ │ │ 12308: 014dead0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 12309: 002bb450 284 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 12310: 014f4808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ - 12311: 0091b274 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ + 12311: 0091b034 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 12312: 014e04c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 12313: 00ba60a4 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 12313: 00ba5e64 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 12314: 014ec588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 12315: 0151b5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 12316: 00d1c4a0 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 12316: 00d1c260 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 12317: 0078b988 100 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update_all │ │ │ │ 12318: 014e342c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 12319: 002c00a0 284 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 12320: 00971390 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ + 12320: 00971150 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 12321: 014dc7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 12322: 014deda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 12323: 014e8f74 1352 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 12324: 0092de14 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 12324: 0092dbd4 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 12325: 01432b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxavw │ │ │ │ 12326: 0151c3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 12327: 00b842d4 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 12327: 00b84094 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 12328: 014e89bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 12329: 0151cbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 12330: 002c5314 152 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 12331: 013bd5b0 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ - 12332: 0082e500 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ + 12332: 0082e2c0 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsb │ │ │ │ 12333: 014e76e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 12334: 007a43cc 96 FUNC GLOBAL DEFAULT 12 vfp_set_fpsr │ │ │ │ 12335: 0151d3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 12336: 014ed978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 12337: 00d40578 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 12337: 00d40338 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 12338: 0151d5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 12339: 014f2454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_TVAL_WRITE_EVENT │ │ │ │ 12340: 00527070 760 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 12341: 0082e57c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ - 12342: 0095ecbc 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 12343: 00b28368 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 12341: 0082e33c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsh │ │ │ │ + 12342: 0095ea7c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ + 12343: 00b28128 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 12344: 0151cf12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 12345: 00d40570 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 12345: 00d40330 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ 12346: 0144caec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_b │ │ │ │ - 12347: 00b1d194 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ - 12348: 0095cc44 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ + 12347: 00b1cf54 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 12348: 0095ca04 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 12349: 014e7740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 12350: 006dfbb4 252 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 12351: 007b0958 64 FUNC GLOBAL DEFAULT 12 gen_gvec_uaba │ │ │ │ 12352: 00685514 220 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 12353: 0063aca8 704 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 12354: 0151b568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ 12355: 0144c9e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sdot_h │ │ │ │ - 12356: 009ecbac 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 12356: 009ec96c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 12357: 0151cff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 12358: 014ec7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 12359: 0151c846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 12360: 014e61c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 12361: 006e6b00 44 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 12362: 01512b5c 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 12363: 00ab5f7c 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 12363: 00ab5d3c 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 12364: 0070f864 188 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 12365: 0036f7c8 84 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 12366: 014f5140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 12367: 007b08d8 64 FUNC GLOBAL DEFAULT 12 gen_gvec_uabd │ │ │ │ 12368: 0151cde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ - 12369: 0082e620 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ + 12369: 0082e3e0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubsw │ │ │ │ 12370: 0151cc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 12371: 00995a48 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ - 12372: 008e3870 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 12373: 00b53b08 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 12374: 0086084c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ - 12375: 00ba2e18 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 12371: 00995808 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 12372: 008e3630 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ + 12373: 00b538c8 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 12374: 0086060c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_b │ │ │ │ + 12375: 00ba2bd8 688 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 12376: 014ef238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 12377: 014e3a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 12378: 009cc2e0 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 12379: 00aef43c 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 12378: 009cc0a0 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 12379: 00aef1fc 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 12380: 0151c642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 12381: 0151c050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ - 12382: 00861318 232 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ + 12382: 008610d8 232 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_d │ │ │ │ 12383: 014e1634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 12384: 009f661c 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 12384: 009f63dc 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 12385: 0151c538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 12386: 0151b828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 12387: 014edff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 12388: 0151bc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 12389: 00ab0258 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ - 12390: 0086090c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ + 12389: 00ab0018 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 12390: 008606cc 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_h │ │ │ │ 12391: 002d5b04 176 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ 12392: 014eb090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_EVENT │ │ │ │ - 12393: 009f9df8 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 12393: 009f9bb8 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 12394: 0151b6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ - 12395: 0090bc04 424 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ + 12395: 0090b9c4 424 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 12396: 0151b424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 12397: 014ecfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ - 12398: 008d6c88 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ + 12398: 008d6a48 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ 12399: 0151c9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_DSTATE │ │ │ │ - 12400: 00a12c98 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 12400: 00a12a58 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 12401: 014e1344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 12402: 014f42a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 12403: 00aaef6c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ - 12404: 008609d0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ + 12403: 00aaed2c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 12404: 00860790 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqsub_s │ │ │ │ 12405: 014effb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 12406: 014ef4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_READ_EVENT │ │ │ │ 12407: 014e7680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 12408: 014e0390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 12409: 00aec59c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 12409: 00aec35c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ 12410: 01448afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_d │ │ │ │ - 12411: 00ab9e04 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 12411: 00ab9bc4 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 12412: 0150a175 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 12413: 0151c9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 12414: 014f14a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 12415: 0082b940 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ - 12416: 008bbef4 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 12415: 0082b700 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegh │ │ │ │ + 12416: 008bbcb4 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 12417: 01448c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_h │ │ │ │ 12418: 014efdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 12419: 014eb838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 12420: 0151c06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 12421: 0045beb8 152 FUNC GLOBAL DEFAULT 12 omap_findclk │ │ │ │ 12422: 004e0cf0 32 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 12423: 00aca3c4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 12423: 00aca184 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 12424: 00740ef4 12 FUNC GLOBAL DEFAULT 12 exynos4210_get_irq │ │ │ │ - 12425: 00aad744 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 12425: 00aad504 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 12426: 0151c6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ - 12427: 0082ba24 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ + 12427: 0082b7e4 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfnegs │ │ │ │ 12428: 01448b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfma_s │ │ │ │ - 12429: 0084197c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ + 12429: 0084173c 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubh │ │ │ │ 12430: 0141a834 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 12431: 0141a894 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 12432: 0036a3bc 376 FUNC GLOBAL DEFAULT 12 register_read_memory │ │ │ │ 12433: 0141a8a4 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 12434: 0070aedc 144 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 12435: 0098b788 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 12435: 0098b548 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 12436: 0151b7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_DSTATE │ │ │ │ - 12437: 0082e6c4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ - 12438: 0083f7d0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ + 12437: 0082e484 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubub │ │ │ │ + 12438: 0083f590 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarb │ │ │ │ 12439: 014e5624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 12440: 0144b0a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_rpres_s │ │ │ │ 12441: 0079710c 136 FUNC GLOBAL DEFAULT 12 arm_mmu_idx_to_el │ │ │ │ 12442: 0151be14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 12443: 0151ca46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ - 12444: 00841ad4 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ + 12444: 00841894 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfsubs │ │ │ │ 12445: 014f04c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ - 12446: 0082e740 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ + 12446: 0082e500 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuh │ │ │ │ 12447: 014f07b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ - 12448: 0083f85c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ + 12448: 0083f61c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarh │ │ │ │ 12449: 014e67e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 12450: 0151bb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 12451: 014e8b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 12452: 01417d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 12453: 00ba4fac 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 12454: 00aa3008 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 12455: 008b4e78 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 12456: 00b4dd3c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 12457: 00ab18a8 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 12453: 00ba4d6c 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 12454: 00aa2dc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 12455: 008b4c38 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 12456: 00b4dafc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 12457: 00ab1668 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 12458: 0142c3b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_tt │ │ │ │ 12459: 00788ea4 2600 FUNC GLOBAL DEFAULT 12 arm_cpu_post_init │ │ │ │ 12460: 014df57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 12461: 0151c6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 12462: 0083e3a0 160 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ - 12463: 009ecde4 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 12462: 0083e160 160 FUNC GLOBAL DEFAULT 12 helper_mve_ushll │ │ │ │ + 12463: 009ecba4 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 12464: 014eb080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_APPEND_FF_EVENT │ │ │ │ 12465: 0151b814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 12466: 00ab3aec 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 12467: 00a64604 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 12466: 00ab38ac 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 12467: 00a643c4 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ 12468: 014514a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_b │ │ │ │ - 12469: 00ae7fd4 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 12469: 00ae7d94 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 12470: 014df33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 12471: 014e34cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 12472: 00b8a6e0 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 12472: 00b8a4a0 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 12473: 002bb56c 280 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 12474: 014dedf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ - 12475: 0086cbf8 68 FUNC GLOBAL DEFAULT 12 helper_shsub16 │ │ │ │ + 12475: 0086c9b8 68 FUNC GLOBAL DEFAULT 12 helper_shsub16 │ │ │ │ 12476: 0145131c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_d │ │ │ │ - 12477: 0082e7e0 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ - 12478: 0083f8ec 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ + 12477: 0082e5a0 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubuw │ │ │ │ + 12478: 0083f6ac 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpne_scalarw │ │ │ │ 12479: 0151bba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 12480: 002d6408 148 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 12481: 01451424 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_h │ │ │ │ 12482: 0051269c 800 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 12483: 0151d466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 12484: 013a1e40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 12485: 00379618 8 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 12486: 0151b454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 12487: 00364598 324 FUNC GLOBAL DEFAULT 12 exynos4210_uart_create │ │ │ │ 12488: 0151d0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 12489: 0151b312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 12490: 014e04f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ 12491: 01442da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_b │ │ │ │ - 12492: 00b61e1c 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 12492: 00b61bdc 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 12493: 0151ce86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 12494: 0151d814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 12495: 014de2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 12496: 0151b9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 12497: 01442c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_d │ │ │ │ - 12498: 00ba3d4c 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ + 12498: 00ba3b0c 156 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ 12499: 0151c972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 12500: 00baf98c 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 12500: 00baf74c 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 12501: 014eeae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 12502: 01412a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 12503: 014513a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqshli_s │ │ │ │ 12504: 01442d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_h │ │ │ │ 12505: 014e1604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 12506: 014ed688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 12507: 013bc508 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 12508: 0079f254 8 FUNC GLOBAL DEFAULT 12 arm_gt_sel2vtimer_cb │ │ │ │ - 12509: 00b0d524 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 12510: 00a88530 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 12509: 00b0d2e4 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 12510: 00a882f0 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 12511: 014e1dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 12512: 0143e4f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsb │ │ │ │ 12513: 0151bbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 12514: 00cfb01c 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 12514: 00cfaddc 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ 12515: 01442ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uclamp_s │ │ │ │ - 12516: 00995c60 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 12516: 00995a20 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 12517: 0143e470 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsh │ │ │ │ 12518: 0151d082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 12519: 00dcd1dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 12520: 00ade8e8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 12519: 00dccf9c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 12520: 00ade6a8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 12521: 0151bc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 12522: 014f51e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 12523: 0097b9c4 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 12523: 0097b784 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 12524: 014ef554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_UPDATE_ISTATE_EVENT │ │ │ │ - 12525: 0085141c 148 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ + 12525: 008511dc 148 FUNC GLOBAL DEFAULT 12 helper_sdiv │ │ │ │ 12526: 0151b49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 12527: 014eb478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 12528: 0038d278 72 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 12529: 00b0cf24 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 12529: 00b0cce4 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 12530: 00517590 8 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ - 12531: 0090d6a4 100 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ + 12531: 0090d464 100 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 12532: 014f3fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 12533: 00ae6964 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 12533: 00ae6724 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 12534: 006b98d0 160 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ - 12535: 0092aa24 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 12535: 0092a7e4 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 12536: 0151c43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 12537: 0151cd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 12538: 00b189c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 12538: 00b18788 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 12539: 006abc80 72 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 12540: 0150aaf0 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 12541: 0143e3ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabsw │ │ │ │ 12542: 0151b4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 12543: 014df9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_OPCODE_EVENT │ │ │ │ - 12544: 00973880 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ + 12544: 00973640 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 12545: 0151d06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ - 12546: 008d6414 532 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ - 12547: 0086956c 80 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ + 12546: 008d61d4 532 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ + 12547: 0086932c 80 FUNC GLOBAL DEFAULT 12 helper_gvec_smmla_b │ │ │ │ 12548: 0151cf52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 12549: 0151d4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 12550: 014f2268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 12551: 008392f4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ - 12552: 009cddf8 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 12551: 008390b4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_s │ │ │ │ + 12552: 009cdbb8 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 12553: 0151c23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ - 12554: 00839370 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ + 12554: 00839130 124 FUNC GLOBAL DEFAULT 12 helper_mve_vaddlv_u │ │ │ │ 12555: 007a9688 96 FUNC GLOBAL DEFAULT 12 gen_urshr64_i64 │ │ │ │ 12556: 014e2b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 12557: 0151c9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 12558: 00ad3ab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 12558: 00ad3878 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 12559: 014ec6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 12560: 014f46b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 12561: 009ef8f0 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 12561: 009ef6b0 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 12562: 014f3204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 12563: 004db7c8 200 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ - 12564: 00ad0278 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ - 12565: 0095ebbc 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ + 12564: 00ad0038 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 12565: 0095e97c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 12566: 0151b221 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ 12567: 0068fb3c 572 FUNC GLOBAL DEFAULT 12 iommufd_backend_map_dma │ │ │ │ - 12568: 00ba7c38 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 12568: 00ba79f8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 12569: 014e0100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 12570: 014f41f4 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 12571: 014e809c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 12572: 0151c3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 12573: 00b4a8a4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 12573: 00b4a664 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 12574: 0151c20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 12575: 0143e80c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32b │ │ │ │ 12576: 013ba3e4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 12577: 014e6ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 12578: 014e845c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 12579: 006e6dc0 44 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ - 12580: 0083f974 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ + 12580: 0083f734 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsb │ │ │ │ 12581: 00648910 4240 FUNC GLOBAL DEFAULT 12 bcm_soc_peripherals_common_realize │ │ │ │ - 12582: 00823970 188 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ - 12583: 00b72ff4 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 12582: 00823730 188 FUNC GLOBAL DEFAULT 12 helper_v7m_bxns │ │ │ │ + 12583: 00b72db4 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 12584: 0143e788 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev32h │ │ │ │ 12585: 00408c34 36 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 12586: 00addec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 12586: 00addc80 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 12587: 0151b92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 12588: 014eca38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ - 12589: 00b0bffc 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ - 12590: 0094fe60 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ + 12589: 00b0bdbc 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 12590: 0094fc20 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 12591: 0151c332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ - 12592: 00953948 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ - 12593: 0083fa04 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ + 12592: 00953708 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ + 12593: 0083f7c4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsh │ │ │ │ 12594: 0151bb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 12595: 0151be76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 12596: 006a4c90 576 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 12597: 0151ca7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 12598: 0048c524 412 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 12599: 00aa3a18 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 12599: 00aa37d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 12600: 00693574 152 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 12601: 014ea4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 12602: 00a83e5c 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 12602: 00a83c1c 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 12603: 0151b394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 12604: 014e3dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 12605: 006864d8 280 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 12606: 0151cec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 12607: 014eb848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 12608: 0068e1a4 228 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 12609: 0151d370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ - 12610: 007bbc0c 128 FUNC GLOBAL DEFAULT 12 pow2_align │ │ │ │ + 12610: 007bbb14 128 FUNC GLOBAL DEFAULT 12 pow2_align │ │ │ │ 12611: 014e4c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 12612: 006733c8 484 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 12613: 01433cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhsw │ │ │ │ 12614: 0151b29d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 12615: 0083fa94 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ - 12616: 00a812e4 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 12615: 0083f854 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpcsw │ │ │ │ + 12616: 00a810a4 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 12617: 0151cc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 12618: 0151c2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 12619: 004dbbe8 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 12620: 0151ccc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 12621: 014ee230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 12622: 014f2238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 12623: 00b7391c 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 12623: 00b736dc 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 12624: 0151cc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 12625: 01416e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 12626: 00b78884 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 12626: 00b78644 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 12627: 00326284 104 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 12628: 002bae64 256 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 12629: 014f4260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 12630: 0151cde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 12631: 0151d27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 12632: 0151b286 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 12633: 0151b502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 12634: 00516eb8 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 12635: 014e870c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 12636: 0151cd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 12637: 00b14ddc 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 12638: 00b730f4 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 12639: 008516f0 132 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ - 12640: 00ae3578 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 12637: 00b14b9c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 12638: 00b72eb4 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 12639: 008514b0 132 FUNC GLOBAL DEFAULT 12 helper_ssat16 │ │ │ │ + 12640: 00ae3338 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 12641: 014eb2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_SET_SEGMENT_EVENT │ │ │ │ 12642: 0151bb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 12643: 003f69f8 180 FUNC GLOBAL DEFAULT 12 pmbus_send │ │ │ │ 12644: 006242f8 592 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 12645: 0151b4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 12646: 0151bf74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ - 12647: 0095e690 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 12648: 00b3fc1c 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 12647: 0095e450 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ + 12648: 00b3f9dc 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 12649: 014ebd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ - 12650: 0097108c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ + 12650: 00970e4c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 12651: 00656030 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 12652: 002d16b8 232 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 12653: 014e07b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 12654: 00920d94 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 12655: 00ae1030 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 12654: 00920b54 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 12655: 00ae0df0 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 12656: 0151c9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_READ_DSTATE │ │ │ │ 12657: 0151b7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 12658: 008b6154 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 12658: 008b5f14 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 12659: 0070474c 220 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 12660: 014eef58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 12661: 014ea0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 12662: 014ea5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ - 12663: 0097156c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ - 12664: 00852134 108 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ + 12663: 0097132c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ + 12664: 00851ef4 108 FUNC GLOBAL DEFAULT 12 helper_get_user_reg │ │ │ │ 12665: 006b3154 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 12666: 009e4768 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 12667: 00adc100 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 12666: 009e4528 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 12667: 00adbec0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 12668: 014e2548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 12669: 002d2488 188 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 12670: 009efd50 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 12670: 009efb10 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 12671: 0151d604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 12672: 014f0d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 12673: 00b26680 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 12673: 00b26440 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 12674: 0151ce00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 12675: 01417390 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 12676: 002eb700 800 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 12677: 00b3b000 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 12677: 00b3adc0 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 12678: 014ebdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 12679: 014e5824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 12680: 014f3054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ - 12681: 009714ec 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ + 12681: 009712ac 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 12682: 006ac294 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 12683: 00ac05fc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 12683: 00ac03bc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 12684: 0151ca20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 12685: 014e6600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 12686: 0036c124 28 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 12687: 006abf00 20 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 12688: 0151c388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 12689: 0151ca30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 12690: 01455180 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd │ │ │ │ @@ -12696,360 +12696,360 @@ │ │ │ │ 12692: 014e6f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 12693: 014e218c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 12694: 0151c776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 12695: 014de818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 12696: 0151c300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 12697: 0151cd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 12698: 006b639c 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 12699: 00b18d10 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 12699: 00b18ad0 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ 12700: 0145572c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh │ │ │ │ - 12701: 00b781b8 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 12701: 00b77f78 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 12702: 0151dea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 12703: 00ad3bcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 12703: 00ad398c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 12704: 014f1ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 12705: 002fa9b0 32 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ - 12706: 0095e9a0 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ + 12706: 0095e760 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 12707: 014e47e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 12708: 0151d414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 12709: 0040db54 188 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 12710: 014f0018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 12711: 0030c134 12 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 12712: 01455498 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs │ │ │ │ 12713: 014df4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 12714: 00703b5c 76 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 12715: 0151cbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 12716: 0151de44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 12717: 005163e8 176 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 12718: 0151bd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 12719: 00976114 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 12719: 00975ed4 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 12720: 01433bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlaldavhuw │ │ │ │ 12721: 014f1fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 12722: 014ecae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 12723: 00ba66b4 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 12724: 008c5cf4 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 12725: 009bd300 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 12723: 00ba6474 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 12724: 008c5ab4 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ + 12725: 009bd0c0 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12726: 002baf64 244 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12727: 006b2714 608 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12728: 00975ad4 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12728: 00975894 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12729: 0151b30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ - 12730: 008ed0e8 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ + 12730: 008ecea8 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12731: 007af7d4 96 FUNC GLOBAL DEFAULT 12 gen_gvec_cgt0 │ │ │ │ 12732: 0031a728 264 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ 12733: 014560f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosid │ │ │ │ - 12734: 00b8a3f8 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12735: 00aa2ccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12734: 00b8a1b8 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12735: 00aa2a8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12736: 014e2d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12737: 014de5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12738: 014e4be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12739: 002c575c 84 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12740: 014edee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12741: 00b148bc 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12741: 00b1467c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12742: 014e410c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12743: 01456200 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosih │ │ │ │ 12744: 014e74e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12745: 014e89fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ - 12746: 0094fef8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ + 12746: 0094fcb8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12747: 014edfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12748: 00b6be4c 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12748: 00b6bc0c 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12749: 0151cbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12750: 002a1bd8 160 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12751: 0151b2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12752: 014e0580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12753: 007924c0 108 FUNC GLOBAL DEFAULT 12 define_arm_cp_regs_with_opaque_len │ │ │ │ 12754: 0151cc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12755: 0145617c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosis │ │ │ │ 12756: 014e3c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ - 12757: 00951344 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ + 12757: 00951104 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12758: 00490b68 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12759: 013bc648 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12760: 014f494c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 12761: 0151d1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 12762: 00b880ec 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 12762: 00b87eac 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 12763: 014f2d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 12764: 014e53f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 12765: 004a2340 12 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 12766: 0151b27d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 12767: 002e03bc 492 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 12768: 00aea238 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 12768: 00ae9ff8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 12769: 0151c3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 12770: 0151bcee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 12771: 0151c780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 12772: 00901248 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 12773: 00ae6408 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 12774: 00b5fc70 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 12772: 00901008 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 12773: 00ae61c8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 12774: 00b5fa30 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 12775: 0057b1c8 528 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 12776: 0151cd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ 12777: 014df21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 12778: 00ae6b30 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 12779: 0089bef4 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ + 12778: 00ae68f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 12779: 0089bcb4 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ 12780: 0151b6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 12781: 0083e650 256 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ - 12782: 00aa655c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 12783: 00933c58 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 12781: 0083e410 256 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshrl │ │ │ │ + 12782: 00aa631c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 12783: 00933a18 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 12784: 014e1b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 12785: 006586c4 44 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 12786: 014e3a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 12787: 00b75a38 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 12788: 009ec7b8 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 12789: 00904ae0 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ + 12787: 00b757f8 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 12788: 009ec578 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 12789: 009048a0 404 FUNC GLOBAL DEFAULT 12 semihost_sys_gettimeofday │ │ │ │ 12790: 0151ca18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_WRITE_DSTATE │ │ │ │ - 12791: 0084746c 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ - 12792: 00958aec 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ + 12791: 0084722c 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalarh │ │ │ │ + 12792: 009588ac 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 12793: 0151c33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 12794: 0151b928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 12795: 0151cbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 12796: 00b8e5f0 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 12796: 00b8e3b0 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 12797: 00decc14 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 12798: 014ea91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ - 12799: 00957d34 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ + 12799: 00957af4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 12800: 00569308 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 12801: 014f07d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ 12802: 0151b56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ - 12803: 00847720 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ + 12803: 008474e0 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpne_scalars │ │ │ │ 12804: 014e9b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 12805: 008a44d0 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 12805: 008a4290 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 12806: 014f4888 100 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_target_trace_events_trace_events │ │ │ │ 12807: 0151c4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 12808: 014f49bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 12809: 014de244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 12810: 014e7060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 12811: 00ad71d4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 12811: 00ad6f94 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 12812: 002c0a28 8 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ - 12813: 0094e96c 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 12814: 00b22160 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 12815: 00ab7ee4 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 12816: 00ade08c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 12813: 0094e72c 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ + 12814: 00b21f20 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 12815: 00ab7ca4 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 12816: 00adde4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 12817: 0151c3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 12818: 00b2c0a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 12819: 008f9958 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 12818: 00b2be68 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 12819: 008f9718 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 12820: 014ed1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12821: 0151c09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ - 12822: 0086dd9c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_addd │ │ │ │ + 12822: 0086db5c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_addd │ │ │ │ 12823: 0151b506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12824: 00329884 160 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ - 12825: 00ab704c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12825: 00ab6e0c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12826: 00411810 344 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ - 12827: 0086dd60 56 FUNC GLOBAL DEFAULT 12 helper_vfp_addh │ │ │ │ + 12827: 0086db20 56 FUNC GLOBAL DEFAULT 12 helper_vfp_addh │ │ │ │ 12828: 014e6240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12829: 014ecab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12830: 0151d7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ - 12831: 0084601c 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ + 12831: 00845ddc 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalarh │ │ │ │ 12832: 014e408c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12833: 00526148 200 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12834: 00930294 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12834: 00930054 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12835: 0151d036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 12836: 008e37c4 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ + 12836: 008e3584 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12837: 0031c47c 308 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12838: 014df3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ - 12839: 008f12f0 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ + 12839: 008f10b0 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12840: 0033ed64 116 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 12841: 0151c19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 12842: 014e1384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ - 12843: 0086dd98 4 FUNC GLOBAL DEFAULT 12 helper_vfp_adds │ │ │ │ + 12843: 0086db58 4 FUNC GLOBAL DEFAULT 12 helper_vfp_adds │ │ │ │ 12844: 0151b482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ - 12845: 00870578 72 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdd │ │ │ │ - 12846: 0086e254 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpd │ │ │ │ + 12845: 00870338 72 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdd │ │ │ │ + 12846: 0086e014 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpd │ │ │ │ 12847: 0151cc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 12848: 008fef6c 1120 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 12848: 008fed2c 1120 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 12849: 01418e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12850: 0036c324 184 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12851: 0151d0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_READ_DSTATE │ │ │ │ - 12852: 0086df94 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmph │ │ │ │ - 12853: 008704e4 88 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdh │ │ │ │ - 12854: 00846180 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ + 12852: 0086dd54 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmph │ │ │ │ + 12853: 008702a4 88 FUNC GLOBAL DEFAULT 12 helper_vfp_muladdh │ │ │ │ + 12854: 00845f40 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfma_scalars │ │ │ │ 12855: 014eec78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12856: 0151bae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12857: 002bb058 240 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12858: 002c2a94 924 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ 12859: 0144d7d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h │ │ │ │ - 12860: 00a9c604 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12861: 00b19eac 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12860: 00a9c3c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12861: 00b19c6c 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12862: 014f39b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12863: 014e6960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12864: 0151bfa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12865: 00ba4514 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12865: 00ba42d4 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 12866: 014550fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld │ │ │ │ - 12867: 00a88b8c 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ - 12868: 0086e104 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmps │ │ │ │ - 12869: 0087053c 60 FUNC GLOBAL DEFAULT 12 helper_vfp_muladds │ │ │ │ + 12867: 00a8894c 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12868: 0086dec4 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmps │ │ │ │ + 12869: 008702fc 60 FUNC GLOBAL DEFAULT 12 helper_vfp_muladds │ │ │ │ 12870: 0151d550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12871: 00abe0d0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12871: 00abde90 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12872: 006b3e18 720 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12873: 00a258dc 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12873: 00a2569c 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12874: 002b6cec 268 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12875: 01455624 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toslh │ │ │ │ 12876: 014e7a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12877: 014efdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 12878: 00b74738 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12878: 00b744f8 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12879: 0151c640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12880: 00b5bcac 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12881: 00b1c4a8 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12880: 00b5ba6c 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12881: 00b1c268 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12882: 0151cf5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ - 12883: 0086ce90 52 FUNC GLOBAL DEFAULT 12 helper_uhsubaddx │ │ │ │ + 12883: 0086cc50 52 FUNC GLOBAL DEFAULT 12 helper_uhsubaddx │ │ │ │ 12884: 0151d4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12885: 0151c080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12886: 00630340 136 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12887: 009884d4 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12888: 00b53540 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12887: 00988294 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12888: 00b53300 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ 12889: 01455414 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosls │ │ │ │ - 12890: 00aa4598 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12890: 00aa4358 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ 12891: 003c4060 116 FUNC GLOBAL DEFAULT 12 bcm2835_fb_reconfigure │ │ │ │ - 12892: 00920d3c 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ - 12893: 009c1600 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12892: 00920afc 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ + 12893: 009c13c0 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 12894: 007b1594 108 FUNC GLOBAL DEFAULT 12 gen_gvec_fneg │ │ │ │ - 12895: 009204dc 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ + 12895: 0092029c 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12896: 014e0340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ - 12897: 008e36c4 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ - 12898: 0095edf8 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12899: 00b1f324 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12897: 008e3484 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ + 12898: 0095ebb8 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ + 12899: 00b1f0e4 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12900: 0151c4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12901: 01512b56 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12902: 014e0130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12903: 0151ce36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12904: 014f1118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12905: 0151cc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12906: 014f44e4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12907: 0151cd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12908: 00b1a93c 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12908: 00b1a6fc 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12909: 0151c102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12910: 0142c014 132 OBJECT GLOBAL DEFAULT 24 helper_info_mrs_banked │ │ │ │ 12911: 006d8f34 228 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ 12912: 014e2038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SCRATCHPAD_WRITE_EVENT │ │ │ │ - 12913: 0098d780 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 12914: 0086c9a4 84 FUNC GLOBAL DEFAULT 12 helper_usub16 │ │ │ │ - 12915: 009edd44 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12913: 0098d540 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12914: 0086c764 84 FUNC GLOBAL DEFAULT 12 helper_usub16 │ │ │ │ + 12915: 009edb04 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12916: 002b8498 252 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12917: 00408b1c 280 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12918: 00b8cf4c 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12918: 00b8cd0c 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12919: 0151d636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12920: 0151c236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12921: 00524ae0 228 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12922: 00aee8d4 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 12923: 009bce98 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 12924: 00ab5ac8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12922: 00aee694 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12923: 009bcc58 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12924: 00ab5888 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12925: 014ee610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12926: 014f2c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12927: 01454418 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos_round_to_nearest │ │ │ │ 12928: 014eb808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ - 12929: 009325bc 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12929: 0093237c 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 12930: 014e4fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12931: 0031f914 152 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ - 12932: 00970510 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ + 12932: 009702d0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12933: 0151b283 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12934: 00670834 20 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 12935: 0151c644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12936: 0151d23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12937: 01417de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 12938: 00389f00 148 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_list │ │ │ │ - 12939: 0095d29c 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ + 12939: 0095d05c 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12940: 0151b366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ 12941: 00788cf4 200 FUNC GLOBAL DEFAULT 12 arm_cpu_update_vfnmi │ │ │ │ 12942: 0143dfcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsb │ │ │ │ - 12943: 00a850d8 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12943: 00a84e98 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12944: 0151d004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12945: 014ed388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12946: 0151de82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12947: 009f39d8 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12947: 009f3798 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12948: 0038c3b0 36 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_update │ │ │ │ 12949: 014f10d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ - 12950: 00917da4 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ - 12951: 0095cb1c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ + 12950: 00917b64 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ + 12951: 0095c8dc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12952: 0151b37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ - 12953: 00959114 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ + 12953: 00958ed4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12954: 0028a768 24 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12955: 0043b200 1108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 12956: 008f7280 412 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 12956: 008f7040 412 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 12957: 0143df48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsh │ │ │ │ - 12958: 00974800 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ + 12958: 009745c0 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12959: 0060ad28 92 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 12960: 014e4ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12961: 00b3424c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12962: 009d1430 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12961: 00b3400c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12962: 009d11f0 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12963: 0151b3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12964: 00668684 292 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12965: 0053aaa8 668 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12966: 0151b4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12967: 00b9beb0 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12968: 009f3b58 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12967: 00b9bc70 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12968: 009f3918 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12969: 014eccf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ - 12970: 0084a6d4 196 FUNC GLOBAL DEFAULT 12 helper_neon_shl_u16 │ │ │ │ + 12970: 0084a494 196 FUNC GLOBAL DEFAULT 12 helper_neon_shl_u16 │ │ │ │ 12971: 0143f0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vdup │ │ │ │ 12972: 014f0f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ - 12973: 0086eb2c 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod_round_to_nearest │ │ │ │ + 12973: 0086e8ec 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod_round_to_nearest │ │ │ │ 12974: 0143dec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqabsw │ │ │ │ 12975: 0151d320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12976: 014ea61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12977: 014e6b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12978: 0031ead8 136 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12979: 0053a830 312 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ - 12980: 00970af8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ + 12980: 009708b8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12981: 0151c5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12982: 003e9410 192 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12983: 00b73e24 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12983: 00b73be4 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12984: 0151d7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12985: 0151d48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 12986: 007af5a4 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlsh_qc │ │ │ │ - 12987: 00ba1fc0 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 12987: 00ba1d80 392 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 12988: 002b8894 248 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12989: 0151d938 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12990: 0151c4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12991: 014f3f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12992: 013bc8ec 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12993: 002a2f2c 208 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12994: 009fa544 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12994: 009fa304 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12995: 014f1428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12996: 0151d6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 12997: 014ed9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 12998: 0151b24e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 12999: 009959f4 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 13000: 00aa2e3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 12999: 009957b4 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 13000: 00aa2bfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 13001: 0151d67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 13002: 014e954c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 13003: 013bdcfc 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 13004: 01418c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ - 13005: 00964ce0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 13006: 00ad0078 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ - 13007: 009e4898 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 13005: 00964aa0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ + 13006: 00acfe38 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 13007: 009e4658 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 13008: 0151d534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 13009: 002c0a58 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 13010: 0151d0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_DSTATE │ │ │ │ 13011: 0034fd44 620 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ - 13012: 008634c0 320 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ + 13012: 00863280 320 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzxw_s │ │ │ │ 13013: 006b63e4 36 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ - 13014: 00856194 292 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ + 13014: 00855f54 292 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_h │ │ │ │ 13015: 014e6140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 13016: 00994b84 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 13016: 00994944 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 13017: 014f1d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ - 13018: 0091841c 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ + 13018: 009181dc 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ 13019: 014efec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13020: 0151c8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 13021: 00add6bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 13021: 00add47c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 13022: 002bd56c 16 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 13023: 0151d936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 13024: 0056f794 772 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 13025: 00519b58 132 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 13026: 00abe894 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 13026: 00abe654 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 13027: 006c9158 188 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ 13028: 0151cade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_DSTATE │ │ │ │ - 13029: 00b11b60 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 13029: 00b11920 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 13030: 014e2708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 13031: 00afa644 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 13032: 00ae6ec8 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ - 13033: 00856e8c 312 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ + 13031: 00afa404 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 13032: 00ae6c88 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 13033: 00856c4c 312 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlah_idx_s │ │ │ │ 13034: 01425b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sshrl │ │ │ │ 13035: 0068e5f0 36 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 13036: 014f39a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 13037: 00488f20 72 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 13038: 00b8d990 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 13038: 00b8d750 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 13039: 0151be22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 13040: 0151c21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ - 13041: 0082cdc0 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ + 13041: 0082cb80 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbh │ │ │ │ 13042: 0151b5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ 13043: 003f9088 720 FUNC GLOBAL DEFAULT 12 pmbus_check_limits │ │ │ │ - 13044: 00b99350 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 13044: 00b99110 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 13045: 014f1bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 13046: 014e6e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 13047: 014e00a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 13048: 0151b230 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 13049: 014f2e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 13050: 0028c9a0 496 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 13051: 014e7520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ @@ -13057,5440 +13057,5440 @@ │ │ │ │ 13053: 014ee670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 13054: 0151c11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 13055: 014e6870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 13056: 014549c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtod │ │ │ │ 13057: 0151b8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 13058: 014f187c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 13059: 0151c888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 13060: 00a9f878 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 13060: 00a9f638 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 13061: 01512b68 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_target_c │ │ │ │ 13062: 014547b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh │ │ │ │ - 13063: 00b6b08c 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 13063: 00b6ae4c 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 13064: 014f0148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 13065: 00920d9c 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 13065: 00920b5c 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 13066: 0151c008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 13067: 0151b268 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ - 13068: 0082cf28 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ + 13068: 0082cce8 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpbw │ │ │ │ 13069: 014e3a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 13070: 014e4ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 13071: 014dea80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 13072: 0151c232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 13073: 0151cb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 13074: 002d2fdc 204 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 13075: 00613a20 104 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ 13076: 01454cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtos │ │ │ │ - 13077: 00b8ffec 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 13078: 00addf78 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 13077: 00b8fdac 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 13078: 00addd38 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 13079: 014e6de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 13080: 014e8bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 13081: 0151d63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 13082: 0151bb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 13083: 014e72e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 13084: 004a2334 12 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 13085: 0151d91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13086: 0151ccac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ - 13087: 009188e0 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ + 13087: 009186a0 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ 13088: 0151daf8 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 13089: 0151d578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DISABLED_DSTATE │ │ │ │ - 13090: 00966e38 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 13091: 009ec1c8 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ - 13092: 0085835c 332 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_b │ │ │ │ + 13090: 00966bf8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ + 13091: 009ebf88 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 13092: 0085811c 332 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_b │ │ │ │ 13093: 0151c464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 13094: 0084f1e8 40 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u16 │ │ │ │ - 13095: 00aa52e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 13096: 00ab2438 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 13094: 0084efa8 40 FUNC GLOBAL DEFAULT 12 helper_neon_mul_u16 │ │ │ │ + 13095: 00aa50a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 13096: 00ab21f8 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 13097: 0151cefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 13098: 0151c4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 13099: 009c1498 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 13099: 009c1258 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 13100: 014e3f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 13101: 00a281e0 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 13101: 00a27fa0 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 13102: 014f4340 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 13103: 00991b20 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ - 13104: 00858904 392 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_h │ │ │ │ + 13103: 009918e0 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 13104: 008586c4 392 FUNC GLOBAL DEFAULT 12 helper_gvec_udot_idx_h │ │ │ │ 13105: 014eeb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ - 13106: 0095e1e0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ + 13106: 0095dfa0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 13107: 0151c6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 13108: 0151b4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ - 13109: 0095a074 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ + 13109: 00959e34 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 13110: 005c3090 704 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ - 13111: 007f061c 31920 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ + 13111: 007f0380 31912 FUNC GLOBAL DEFAULT 12 disas_mve │ │ │ │ 13112: 0151cfac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 13113: 0151ba62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 13114: 0050a43c 8 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 13115: 0151d7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 13116: 014f3478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 13117: 004dc4e0 32 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 13118: 0151c718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 13119: 0151c8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 13120: 00aab7fc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 13120: 00aab5bc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 13121: 01455078 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqd │ │ │ │ 13122: 0151d20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 13123: 009b98d4 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 13124: 00b7d434 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 13123: 009b9694 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 13124: 00b7d1f4 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 13125: 0151d698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 13126: 0145551c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqh │ │ │ │ - 13127: 008bdc44 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ + 13127: 008bda04 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 13128: 0151b924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ - 13129: 00939bd4 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ + 13129: 00939994 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 13130: 014e2788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 13131: 0151c840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 13132: 00b8a148 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ - 13133: 00919788 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ + 13132: 00b89f08 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 13133: 00919548 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 13134: 0151cec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 13135: 00b3b82c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 13136: 0092ad18 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 13135: 00b3b5ec 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 13136: 0092aad8 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 13137: 014e5594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 13138: 0151b52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 13139: 00b9b78c 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 13139: 00b9b54c 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 13140: 00385418 112 FUNC GLOBAL DEFAULT 12 cxl_device_get_timestamp │ │ │ │ 13141: 0151c5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 13142: 0151bfe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 13143: 006777a0 416 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 13144: 00a88938 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 13144: 00a886f8 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 13145: 0151caac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ 13146: 01455390 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosqs │ │ │ │ - 13147: 00b8e010 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 13147: 00b8ddd0 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 13148: 01457598 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divd │ │ │ │ 13149: 014ebd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 13150: 00ac8e04 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 13150: 00ac8bc4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 13151: 014576a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divh │ │ │ │ 13152: 002a7a48 5532 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 13153: 014ed608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 13154: 014dd420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 13155: 0151d764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 13156: 014e6c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 13157: 00921594 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 13158: 00b904f0 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 13157: 00921354 488 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 13158: 00b902b0 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 13159: 014dd5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 13160: 009aaffc 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 13160: 009aadbc 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 13161: 014eef98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 13162: 0151ca7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 13163: 0145761c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_divs │ │ │ │ 13164: 002db3ac 1728 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 13165: 00ac3e34 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 13166: 00b816b4 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ - 13167: 009562f8 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ - 13168: 008ef0a8 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 13169: 008697a8 456 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ - 13170: 00b5537c 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 13165: 00ac3bf4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 13166: 00b81474 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 13167: 009560b8 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ + 13168: 008eee68 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ + 13169: 00869568 456 FUNC GLOBAL DEFAULT 12 bfdotadd_ebf │ │ │ │ + 13170: 00b5513c 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 13171: 014ef644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_SET_EVENT │ │ │ │ 13172: 0151d5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 13173: 00aa3a74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 13173: 00aa3834 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ 13174: 00436458 388 FUNC GLOBAL DEFAULT 12 pc_dimm_unplug │ │ │ │ - 13175: 00aa50bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 13175: 00aa4e7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 13176: 002d30a8 160 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 13177: 014deef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 13178: 0142f194 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphib │ │ │ │ 13179: 0151b2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 13180: 00b37924 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 13180: 00b376e4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 13181: 014e1624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 13182: 002d02ac 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 13183: 00b02c28 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 13183: 00b029e8 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 13184: 0151b70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 13185: 0151c9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RDR_MATCH_DSTATE │ │ │ │ 13186: 014e364c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 13187: 014ee370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 13188: 00b6f7b8 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 13189: 00898aa4 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 13188: 00b6f578 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 13189: 00898864 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 13190: 01512b65 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_target_c │ │ │ │ 13191: 0142f110 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphih │ │ │ │ - 13192: 0086c3dc 92 FUNC GLOBAL DEFAULT 12 helper_uqadd16 │ │ │ │ + 13192: 0086c19c 92 FUNC GLOBAL DEFAULT 12 helper_uqadd16 │ │ │ │ 13193: 0151de80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 13194: 0097b64c 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 13194: 0097b40c 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 13195: 0151d4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 13196: 0151c35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ - 13197: 008f2374 1152 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 13198: 00b32cc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 13197: 008f2134 1152 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ + 13198: 00b32a88 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 13199: 005c716c 200 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 13200: 00b89000 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 13200: 00b88dc0 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 13201: 014e6cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 13202: 00ad55dc 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 13202: 00ad539c 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 13203: 0151d3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 13204: 014d6c68 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 13205: 014f3120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 13206: 00ae6e10 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 13206: 00ae6bd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 13207: 002c0a48 8 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 13208: 00b5bf54 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 13208: 00b5bd14 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 13209: 0151cbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 13210: 0151b5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 13211: 0151bda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 13212: 004dbbb4 8 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 13213: 0151c1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 13214: 008b6aec 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 13214: 008b68ac 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 13215: 0142f08c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmphiw │ │ │ │ 13216: 013bd5c8 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 13217: 014f1edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 13218: 014df82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_EVENT │ │ │ │ - 13219: 0096cc08 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 13220: 008fb93c 680 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 13221: 00b2fde8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 13219: 0096c9c8 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ + 13220: 008fb6fc 680 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 13221: 00b2fba8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 13222: 0151cfde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 13223: 005c6650 408 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 13224: 01427658 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_setpsr_nz │ │ │ │ - 13225: 00b8d2b8 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 13226: 00b30bf0 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 13225: 00b8d078 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 13226: 00b309b0 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 13227: 006e6dec 44 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 13228: 014e216c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 13229: 00a8a340 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 13229: 00a8a100 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 13230: 014e4c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 13231: 00549dc8 124 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 13232: 014dd390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 13233: 014f2484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_RECALC_EVENT │ │ │ │ - 13234: 009183b4 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ + 13234: 00918174 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ 13235: 0151c398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 13236: 0151b245 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ - 13237: 0090bbf0 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ + 13237: 0090b9b0 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 13238: 014e0b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 13239: 0051cfd8 248 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ 13240: 0151c066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_READ_DSTATE │ │ │ │ 13241: 00705a44 652 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 13242: 0048f520 332 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment_pci │ │ │ │ 13243: 0151c092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 13244: 0151be0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 13245: 014e2938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 13246: 0151d716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 13247: 0151c566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 13248: 014ea06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ - 13249: 008ec244 788 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ + 13249: 008ec004 788 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 13250: 0151bf14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 13251: 0151d1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 13252: 00d1c6a0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 13252: 00d1c460 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 13253: 014f8688 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 13254: 013bc9d0 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 13255: 014df9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_EVENT │ │ │ │ 13256: 0151cb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 13257: 0151d85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 13258: 002c8f28 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 13259: 014e6a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 13260: 0151ca64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 13261: 0151b8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 13262: 00b54fd8 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 13262: 00b54d98 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 13263: 014e34ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 13264: 00703ba8 28 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 13265: 00b2fe58 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 13265: 00b2fc18 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 13266: 00630060 204 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 13267: 002c7bd0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 13268: 00ab8d3c 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 13269: 00b742fc 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 13268: 00ab8afc 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 13269: 00b740bc 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 13270: 014e4aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 13271: 0151c130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 13272: 0048f66c 388 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 13273: 002c9a38 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 13274: 0151b940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 13275: 00b3c2cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 13275: 00b3c08c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 13276: 0151b512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 13277: 00acf97c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 13277: 00acf73c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 13278: 014f39f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 13279: 0151ce84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 13280: 014f2ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 13281: 00b8da34 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 13281: 00b8d7f4 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 13282: 013bd378 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 13283: 0151c46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 13284: 014e6c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ - 13285: 008f6478 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ - 13286: 0091e39c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ + 13285: 008f6238 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ + 13286: 0091e15c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 13287: 003f421c 228 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 13288: 014f3974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 13289: 014e808c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ - 13290: 00b97dec 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 13290: 00b97bac 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 13291: 0151deb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 13292: 014e7eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 13293: 0151bf94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 13294: 00b42628 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 13294: 00b423e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 13295: 014558b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould_round_to_zero │ │ │ │ 13296: 0141999c 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 13297: 009ff8bc 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 13297: 009ff67c 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 13298: 014eb1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_WRITE_EVENT │ │ │ │ 13299: 003eee4c 1540 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 13300: 014e33bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 13301: 00b7a9ec 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 13301: 00b7a7ac 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 13302: 002c6aa4 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 13303: 005ce3a0 400 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 13304: 0151de86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 13305: 00af2910 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 13306: 00d1c2a4 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 13307: 00b782fc 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 13305: 00af26d0 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 13306: 00d1c064 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 13307: 00b780bc 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 13308: 014f1a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 13309: 013bc2d8 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 13310: 0151d020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 13311: 0151bfdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 13312: 014dd660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 13313: 013bdcb8 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 13314: 00b51c28 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 13314: 00b519e8 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 13315: 014e82cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 13316: 00934640 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 13316: 00934400 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 13317: 014e7820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 13318: 00acf7bc 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 13318: 00acf57c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 13319: 0151c8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 13320: 0151d06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ 13321: 0151b7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_S1_DSTATE │ │ │ │ - 13322: 0081d58c 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsb │ │ │ │ - 13323: 00af3650 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 13324: 00995fd0 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 13322: 0081d34c 212 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsb │ │ │ │ + 13323: 00af3410 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 13324: 00995d90 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ 13325: 007918b0 324 FUNC GLOBAL DEFAULT 12 pmu_init │ │ │ │ - 13326: 009e2a6c 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 13326: 009e282c 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 13327: 0151d0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_READ_DSTATE │ │ │ │ - 13328: 0095828c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ + 13328: 0095804c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 13329: 006dde30 592 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 13330: 00b788ec 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 13330: 00b786ac 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 13331: 006f9680 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_vhost_net │ │ │ │ - 13332: 00850a58 96 FUNC GLOBAL DEFAULT 12 helper_neon_unzip16 │ │ │ │ + 13332: 00850818 96 FUNC GLOBAL DEFAULT 12 helper_neon_unzip16 │ │ │ │ 13333: 002c0a50 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ - 13334: 00971604 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ + 13334: 009713c4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 13335: 014158c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ - 13336: 0081d6b8 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsl │ │ │ │ + 13336: 0081d478 48 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsl │ │ │ │ 13337: 014f4f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 13338: 014f3110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 13339: 0151b75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_LCD_REG_UPDATE_DSTATE │ │ │ │ 13340: 0151bffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 13341: 0151dc08 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 13342: 00b22f08 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 13342: 00b22cc8 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 13343: 014e2d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 13344: 003047ec 264 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 13345: 01428c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeqb │ │ │ │ 13346: 0151cc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 13347: 0151b344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 13348: 014e76c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 13349: 00aa2fac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 13349: 00aa2d6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 13350: 0151cc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 13351: 0151b80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ 13352: 014eb0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_START_SEQUENCER_EVENT │ │ │ │ - 13353: 00b41a4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 13353: 00b4180c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 13354: 0066a3e8 56 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 13355: 014e3fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 13356: 014de7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 13357: 0081d660 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsw │ │ │ │ - 13358: 00b41c74 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 13357: 0081d420 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklsw │ │ │ │ + 13358: 00b41a34 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ 13359: 0151d6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 13360: 00b2ae94 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 13360: 00b2ac54 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 13361: 01428d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeql │ │ │ │ 13362: 0151cbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 13363: 0151c382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 13364: 0086f9d4 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd_round_to_zero │ │ │ │ - 13365: 009ceed0 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 13366: 00aec654 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 13367: 00b68d14 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 13364: 0086f794 132 FUNC GLOBAL DEFAULT 12 helper_vfp_touqd_round_to_zero │ │ │ │ + 13365: 009cec90 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 13366: 00aec414 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 13367: 00b68ad4 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 13368: 0151d474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ - 13369: 00870994 192 FUNC GLOBAL DEFAULT 12 helper_frint64_d │ │ │ │ + 13369: 00870754 192 FUNC GLOBAL DEFAULT 12 helper_frint64_d │ │ │ │ 13370: 014f4cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 13371: 0151d228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 13372: 009f0448 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 13372: 009f0208 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 13373: 014f0ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 13374: 0151c69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 13375: 014e95cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ - 13376: 00919680 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ + 13376: 00919440 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 13377: 003894d4 64 FUNC GLOBAL DEFAULT 12 test_any_bits_set │ │ │ │ - 13378: 0095e874 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ + 13378: 0095e634 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 13379: 014f0aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 13380: 014d6c38 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ - 13381: 00855b6c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ - 13382: 00850e44 104 FUNC GLOBAL DEFAULT 12 helper_neon_zip16 │ │ │ │ + 13381: 0085592c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s16 │ │ │ │ + 13382: 00850c04 104 FUNC GLOBAL DEFAULT 12 helper_neon_zip16 │ │ │ │ 13383: 01428c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpeqw │ │ │ │ 13384: 00658388 276 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 13385: 014f186c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 13386: 00b2e1dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 13386: 00b2df9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 13387: 014f1d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 13388: 0141541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 13389: 00afb65c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ + 13389: 00afb41c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ 13390: 0151c62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 13391: 0151c726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ 13392: 003fa278 20 FUNC GLOBAL DEFAULT 12 pmbus_idle │ │ │ │ - 13393: 007b75bc 92 FUNC GLOBAL DEFAULT 12 arm_gen_condlabel │ │ │ │ - 13394: 00b6a3f8 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 13393: 007b74c4 92 FUNC GLOBAL DEFAULT 12 arm_gen_condlabel │ │ │ │ + 13394: 00b6a1b8 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 13395: 006d95bc 176 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 13396: 00428df8 96 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_vlpi │ │ │ │ - 13397: 008ef818 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ + 13397: 008ef5d8 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 13398: 014f2550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 13399: 00870828 172 FUNC GLOBAL DEFAULT 12 helper_frint64_s │ │ │ │ - 13400: 00b3fb5c 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 13399: 008705e8 172 FUNC GLOBAL DEFAULT 12 helper_frint64_s │ │ │ │ + 13400: 00b3f91c 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 13401: 014f3f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 13402: 00aa21a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 13402: 00aa1f68 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ 13403: 014267e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd16 │ │ │ │ - 13404: 00a40140 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 13404: 00a3ff00 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 13405: 014e8e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ - 13406: 008f8db4 120 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 13406: 008f8b74 120 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 13407: 014ea5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 13408: 009edecc 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 13408: 009edc8c 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 13409: 014eb948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 13410: 014e2d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 13411: 01414000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 13412: 002bf2cc 356 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 13413: 0151d914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 13414: 014df49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 13415: 00b71f1c 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 13415: 00b71cdc 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 13416: 014dd830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 13417: 00819f04 324 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h │ │ │ │ - 13418: 00dbe448 309 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid │ │ │ │ - 13419: 0090d708 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ + 13417: 00819cc4 324 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h │ │ │ │ + 13418: 00dbe208 309 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid │ │ │ │ + 13419: 0090d4c8 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 13420: 0144ed78 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_s16 │ │ │ │ - 13421: 0090ba08 128 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ + 13421: 0090b7c8 128 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 13422: 002b6bd0 284 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ - 13423: 0084f6d8 52 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u8 │ │ │ │ - 13424: 00b4477c 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 13423: 0084f498 52 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_high_u8 │ │ │ │ + 13424: 00b4453c 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 13425: 0151c444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 13426: 0151d742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 13427: 00998ed8 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 13427: 00998c98 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 13428: 014e857c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 13429: 014e53e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 13430: 0151c338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 13431: 00ad418c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 13431: 00ad3f4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 13432: 006d688c 2064 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ - 13433: 0081d4a8 120 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklub │ │ │ │ + 13433: 0081d268 120 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklub │ │ │ │ 13434: 014e5894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ - 13435: 0083bd4c 100 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ + 13435: 0083bb0c 100 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbb │ │ │ │ 13436: 014e8b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 13437: 002c1698 424 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 13438: 014ed138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 13439: 0070eaf4 260 FUNC GLOBAL DEFAULT 12 arm_get_cpu_by_id │ │ │ │ 13440: 0151c39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 13441: 009277f4 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ - 13442: 0083bdb0 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ + 13441: 009275b4 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 13442: 0083bb70 136 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnbh │ │ │ │ 13443: 006b55ec 36 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 13444: 00b34024 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 13444: 00b33de4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 13445: 0151bd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ - 13446: 0081d564 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklul │ │ │ │ + 13446: 0081d324 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpacklul │ │ │ │ 13447: 014f4280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 13448: 0151ca84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 13449: 009e0be0 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 13449: 009e09a0 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 13450: 0069e4f8 24 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 13451: 006a4228 188 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 13452: 0028ae4c 68 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 13453: 0151d52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 13454: 00b48640 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 13454: 00b48400 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 13455: 00719380 636 FUNC GLOBAL DEFAULT 12 arm_write_secure_board_setup_dummy_smc │ │ │ │ 13456: 014f3fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 13457: 014f23b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 13458: 00b0e630 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 13459: 008ba270 1844 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 13458: 00b0e3f0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 13459: 008ba030 1844 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 13460: 0151ceee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 13461: 0151cc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 13462: 006e94ec 124 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ - 13463: 0081d520 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackluw │ │ │ │ + 13463: 0081d2e0 68 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_unpackluw │ │ │ │ 13464: 0151c916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 13465: 00406934 88 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 13466: 00baad30 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 13466: 00baaaf0 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 13467: 006ac29c 12 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 13468: 00853ac8 108 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ - 13469: 00ba6f4c 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 13468: 00853888 108 FUNC GLOBAL DEFAULT 12 helper_shr_cc │ │ │ │ + 13469: 00ba6d0c 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 13470: 0151ce0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 13471: 0151c410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 13472: 00ad01b8 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 13473: 009c0798 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ - 13474: 0085682c 240 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ + 13472: 00acff78 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 13473: 009c0558 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 13474: 008565ec 240 FUNC GLOBAL DEFAULT 12 helper_gvec_qrdmlah_s32 │ │ │ │ 13475: 0151bae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 13476: 00afbe34 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 13476: 00afbbf4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 13477: 002c6a04 40 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 13478: 007095a0 100 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 13479: 0151b706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 13480: 014ed678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 13481: 009f3958 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 13481: 009f3718 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 13482: 0151b804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 13483: 00b225bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 13483: 00b2237c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 13484: 014e224c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ 13485: 0151d27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13486: 0082f6a8 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ + 13486: 0082f468 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90b │ │ │ │ 13487: 0151c3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ - 13488: 0095d284 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 13489: 009b8614 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 13488: 0095d044 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ + 13489: 009b83d4 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 13490: 0070cf3c 72 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 13491: 0043ac0c 348 FUNC GLOBAL DEFAULT 12 cxl_type3_read │ │ │ │ - 13492: 00b9b6e0 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ - 13493: 0096bf28 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 13494: 00aec7c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 13495: 0082f7c0 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ - 13496: 00b1aa78 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 13497: 00b228ac 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 13492: 00b9b4a0 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 13493: 0096bce8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ + 13494: 00aec584 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 13495: 0082f580 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90h │ │ │ │ + 13496: 00b1a838 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 13497: 00b2266c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 13498: 01413f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 13499: 0151d8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 13500: 00b6a064 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 13500: 00b69e24 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 13501: 014e951c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 13502: 005946ec 4 FUNC GLOBAL DEFAULT 12 smbios_add_usr_blob_size │ │ │ │ 13503: 014e1744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ 13504: 014f3438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_EVENT │ │ │ │ - 13505: 00b18744 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ - 13506: 00844c7c 488 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ - 13507: 0091c8b4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ + 13505: 00b18504 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 13506: 00844a3c 488 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90h │ │ │ │ + 13507: 0091c674 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 13508: 003284d8 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 13509: 0151cb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 13510: 002caf7c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 13511: 00b94b80 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 13511: 00b94940 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 13512: 005143a4 120 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 13513: 0151cfaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 13514: 014f3044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 13515: 014dcce8 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 13516: 0151d808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ - 13517: 00ab4aac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 13517: 00ab486c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 13518: 0151d8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 13519: 00ad3d98 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 13519: 00ad3b58 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 13520: 0037c7d8 316 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 13521: 00322dcc 256 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 13522: 00ab88b8 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 13522: 00ab8678 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 13523: 0151de9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 13524: 002bdcd8 400 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ - 13525: 0090ba88 176 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 13526: 0082f8fc 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ - 13527: 00b253f4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 13525: 0090b848 176 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ + 13526: 0082f6bc 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd90w │ │ │ │ + 13527: 00b251b4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 13528: 014f3844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ - 13529: 00844e64 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ + 13529: 00844c24 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla90s │ │ │ │ 13530: 0151d3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 13531: 014f4320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 13532: 014ddc1c 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 13533: 00aa27c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 13533: 00aa2584 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 13534: 0151b826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 13535: 014dc908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ - 13536: 0084c48c 520 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s8 │ │ │ │ + 13536: 0084c24c 520 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_s8 │ │ │ │ 13537: 0151d720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 13538: 0151d5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 13539: 014e11b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 13540: 00aec934 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 13540: 00aec6f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 13541: 0143eba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsb │ │ │ │ 13542: 014e9f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 13543: 0151be30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 13544: 0151c2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 13545: 00b970d4 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 13546: 00b7424c 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 13545: 00b96e94 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 13546: 00b7400c 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 13547: 014eb438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 13548: 0143eb24 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsh │ │ │ │ 13549: 014e4994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 13550: 014ea44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 13551: 0151bf4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 13552: 002c2584 452 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 13553: 014ebc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_ABORT_EVENT │ │ │ │ 13554: 0151d8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 13555: 006b64e8 104 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 13556: 0151d1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 13557: 0070141c 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 13558: 0151b834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ 13559: 0142c11c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_user_reg │ │ │ │ - 13560: 008b6d08 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 13561: 00adb720 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 13560: 008b6ac8 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 13561: 00adb4e0 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 13562: 003757d4 96 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 13563: 014f2e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 13564: 002c7914 164 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 13565: 0151d626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 13566: 0143eaa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclsw │ │ │ │ 13567: 00326220 100 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 13568: 00b47ff0 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 13568: 00b47db0 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 13569: 0031f520 264 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 13570: 014e4d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 13571: 0151baf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 13572: 0151c61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 13573: 00b40f7c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 13574: 00b41b60 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 13573: 00b40d3c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 13574: 00b41920 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ 13575: 0151d092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 13576: 0151d32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 13577: 008d6640 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 13577: 008d6400 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 13578: 014f03b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 13579: 002ecf18 184 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 13580: 014dfd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ - 13581: 0085c55c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ + 13581: 0085c31c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_d │ │ │ │ 13582: 014f5130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 13583: 0151cfee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ - 13584: 00970d54 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 13585: 0085c3c4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ - 13586: 0086c86c 76 FUNC GLOBAL DEFAULT 12 helper_saddsubx │ │ │ │ - 13587: 00b671d4 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 13584: 00970b14 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ + 13585: 0085c184 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_h │ │ │ │ + 13586: 0086c62c 76 FUNC GLOBAL DEFAULT 12 helper_saddsubx │ │ │ │ + 13587: 00b66f94 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 13588: 00510d58 244 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 13589: 002cb3a8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 13590: 002bbcf4 264 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 13591: 00a945f4 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 13592: 00b0268c 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 13593: 00b3f870 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 13591: 00a943b4 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 13592: 00b0244c 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 13593: 00b3f630 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 13594: 014e227c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 13595: 009ab620 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 13595: 009ab3e0 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 13596: 0151d1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 13597: 014eb618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 13598: 00989404 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 13598: 009891c4 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 13599: 014e9cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 13600: 013bc208 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 13601: 014e7170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 13602: 00380f80 104 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 13603: 0151cc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ - 13604: 0085c490 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ + 13604: 0085c250 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt_s │ │ │ │ 13605: 0048e5f0 160 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 13606: 00aa2aa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ - 13607: 008e4610 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ + 13606: 00aa2864 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 13607: 008e43d0 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 13608: 014dfd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 13609: 0151bf54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 13610: 01513d44 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 13611: 00a496c4 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 13611: 00a49484 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 13612: 014df46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 13613: 0151cb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 13614: 0151cd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 13615: 00b8bc84 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 13615: 00b8ba44 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 13616: 00667f7c 388 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 13617: 0151d308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ 13618: 007b0a08 112 FUNC GLOBAL DEFAULT 12 gen_gvec_smaxp │ │ │ │ - 13619: 00aebac0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 13619: 00aeb880 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 13620: 0069d230 20 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 13621: 0151bcb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 13622: 00b3d258 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 13623: 00acdfc4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 13622: 00b3d018 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 13623: 00acdd84 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 13624: 0151baae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 13625: 01417f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 13626: 00ad4614 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 13626: 00ad43d4 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 13627: 0032212c 84 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ - 13628: 0084b6c0 452 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u8 │ │ │ │ + 13628: 0084b480 452 FUNC GLOBAL DEFAULT 12 helper_neon_qshl_u8 │ │ │ │ 13629: 002c6b18 48 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 13630: 006e6140 100 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 13631: 0151ba92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 13632: 0151bcba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 13633: 00ae1f00 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 13633: 00ae1cc0 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 13634: 005ca650 284 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 13635: 0067eee8 19432 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 13636: 014499f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_d │ │ │ │ 13637: 0151c5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 13638: 0151c5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 13639: 002be46c 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 13640: 00b23898 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 13640: 00b23658 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 13641: 01417ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 13642: 014efe98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 13643: 01449af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_h │ │ │ │ - 13644: 00ae75f8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ - 13645: 0091c590 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ + 13644: 00ae73b8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 13645: 0091c350 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 13646: 014df4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 13647: 01413ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 13648: 014dd520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 13649: 0151d6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 13650: 014f0098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 13651: 014dd670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 13652: 01438fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxb │ │ │ │ 13653: 0151c772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 13654: 00929998 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 13654: 00929758 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 13655: 014eb888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 13656: 006e0a6c 1164 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ 13657: 01445c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_b │ │ │ │ - 13658: 00920d8c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 13658: 00920b4c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 13659: 01449a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcgt_s │ │ │ │ 13660: 0151c5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 13661: 01445a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_d │ │ │ │ 13662: 01438f5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxh │ │ │ │ - 13663: 008282a0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ + 13663: 00828060 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_uw │ │ │ │ 13664: 014e0dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 13665: 0053e904 72 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 13666: 00b4e98c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 13667: 00ba700c 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 13666: 00b4e74c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 13667: 00ba6dcc 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 13668: 004e0784 1272 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 13669: 00704070 108 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 13670: 01445b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_h │ │ │ │ - 13671: 00918ea0 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ + 13671: 00918c60 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ 13672: 004da8f4 20 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 13673: 0151cf90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 13674: 00970640 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ - 13675: 00ba3fbc 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ + 13674: 00970400 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ + 13675: 00ba3d7c 96 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ 13676: 00704530 24 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 13677: 014e64d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 13678: 00b98110 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 13679: 0097b4cc 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 13680: 00b73998 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 13681: 00996788 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ - 13682: 00845058 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ + 13678: 00b97ed0 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 13679: 0097b28c 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 13680: 00b73758 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 13681: 00996548 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 13682: 00844e18 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180h │ │ │ │ 13683: 014de898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 13684: 002d5e90 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ 13685: 0143727c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnmh │ │ │ │ - 13686: 00d4052c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 13687: 0085185c 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ + 13686: 00d402ec 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 13687: 0085161c 16 FUNC GLOBAL DEFAULT 12 helper_setend │ │ │ │ 13688: 005bcf60 360 FUNC GLOBAL DEFAULT 12 tpm_tis_pre_save │ │ │ │ - 13689: 00b96b2c 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 13689: 00b968ec 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 13690: 0059e858 248 FUNC GLOBAL DEFAULT 12 ssi_transfer │ │ │ │ 13691: 0060d354 492 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 13692: 00acfe64 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 13692: 00acfc24 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 13693: 014e19f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 13694: 0066d838 172 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 13695: 01445b08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_srshr_s │ │ │ │ 13696: 01438ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmladhxw │ │ │ │ 13697: 0151b7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_INV_NOTIFIERS_MR_DSTATE │ │ │ │ 13698: 013bc87c 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ 13699: 01455de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh_round_to_zero │ │ │ │ - 13700: 00b793e0 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 13700: 00b791a0 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 13701: 006b689c 2940 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 13702: 014e62c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ - 13703: 00845248 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ + 13703: 00845008 500 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla180s │ │ │ │ 13704: 0151c738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 13705: 014371f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminnms │ │ │ │ 13706: 0151c27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 13707: 00afcf04 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 13707: 00afccc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 13708: 002d8ef0 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 13709: 00b5d200 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 13709: 00b5cfc0 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 13710: 0068e288 480 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 13711: 0043c48c 100 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 13712: 00658254 108 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 13713: 009ff598 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 13713: 009ff358 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 13714: 013ba420 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 13715: 006b2230 1252 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 13716: 0142bf0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg64 │ │ │ │ - 13717: 0085c2f8 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ + 13717: 0085c0b8 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_d │ │ │ │ 13718: 0151cea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 13719: 0151d8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 13720: 0151bf34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 13721: 014eedd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 13722: 002d119c 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ - 13723: 008378bc 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ + 13723: 0083767c 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavb │ │ │ │ 13724: 013bd4fc 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ - 13725: 0085c148 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ + 13725: 0085bf08 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_h │ │ │ │ 13726: 0151deb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 13727: 009f9d08 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ - 13728: 00917f7c 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ + 13727: 009f9ac8 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 13728: 00917d3c 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ 13729: 006b117c 1208 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 13730: 0036ca64 180 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 13731: 0151c310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 13732: 00ba1e20 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 13733: 00b47528 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 13732: 00ba1be0 416 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 13733: 00b472e8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 13734: 0060dd48 564 FUNC GLOBAL DEFAULT 12 vfio_get_dev_region_info │ │ │ │ - 13735: 009160b0 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 13736: 0083795c 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ - 13737: 00aec0fc 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 13735: 00915e70 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ + 13736: 0083771c 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavh │ │ │ │ + 13737: 00aebebc 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 13738: 01418938 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 13739: 002a250c 388 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ 13740: 0143a0e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsb │ │ │ │ - 13741: 00b950c0 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 13741: 00b94e80 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 13742: 0151c24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 13743: 0144c018 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ustoh │ │ │ │ 13744: 014e346c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 13745: 014e802c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 13746: 01425fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat │ │ │ │ - 13747: 0085c220 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ + 13747: 0085bfe0 216 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge_s │ │ │ │ 13748: 014f1e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13749: 014e4e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13750: 0151d7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13751: 0151b7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWL_CLOCKING_SCHEME_DSTATE │ │ │ │ 13752: 0143a060 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsh │ │ │ │ 13753: 0151cfda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 13754: 00920f54 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 13754: 00920d14 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 13755: 0151c460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 13756: 0151de40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 13757: 014ed028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 13758: 00a97c9c 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 13758: 00a97a5c 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 13759: 00343c90 200 FUNC GLOBAL DEFAULT 12 wm8750_dac_dat │ │ │ │ 13760: 006abe14 20 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 13761: 00a81bdc 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 13761: 00a8199c 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 13762: 014f2500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 13763: 00af43a4 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ - 13764: 00837a14 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ + 13763: 00af4164 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 13764: 008377d4 160 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavw │ │ │ │ 13765: 013bc314 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 13766: 00b1a544 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ - 13767: 007bbfd4 196 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i32 │ │ │ │ - 13768: 0081afe8 524 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4ekey │ │ │ │ + 13766: 00b1a304 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 13767: 007bbedc 196 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i32 │ │ │ │ + 13768: 0081ada8 524 FUNC GLOBAL DEFAULT 12 helper_crypto_sm4ekey │ │ │ │ 13769: 014f4654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 13770: 00b3c914 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 13771: 00932d58 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 13770: 00b3c6d4 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 13771: 00932b18 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 13772: 0151bdb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 13773: 014df77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2838_GIC_SET_IRQ_EVENT │ │ │ │ 13774: 014ddafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 13775: 00524430 204 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 13776: 00b26344 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 13777: 00b9923c 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 13776: 00b26104 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 13777: 00b98ffc 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 13778: 002cb824 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 13779: 01410850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 13780: 01439fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubsw │ │ │ │ 13781: 002b3b10 340 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 13782: 0151c56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ 13783: 01449b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_d │ │ │ │ - 13784: 009b16d0 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ - 13785: 0093ec80 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ + 13784: 009b1490 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 13785: 0093ea40 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 13786: 01449c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_h │ │ │ │ 13787: 0151be68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 13788: 002a42a8 2892 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 13789: 00b0d770 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 13790: 009ed1e0 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 13791: 00a8890c 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 13789: 00b0d530 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 13790: 009ecfa0 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 13791: 00a886cc 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 13792: 014f0998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 13793: 0032206c 116 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 13794: 004a0a18 152 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 13795: 0151d632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13796: 00b193fc 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 13796: 00b191bc 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 13797: 014f10c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 13798: 014e7240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 13799: 00b2c04c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 13799: 00b2be0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 13800: 014e84ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ - 13801: 009ec2e0 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 13801: 009ec0a0 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 13802: 01449c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcge_s │ │ │ │ - 13803: 008eb620 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ + 13803: 008eb3e0 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 13804: 0151c44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 13805: 00511e78 504 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 13806: 002c71b4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 13807: 0151d334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 13808: 014e84cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 13809: 014e6ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 13810: 0151d1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 13811: 00672064 592 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 13812: 00b3c3e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 13812: 00b3c1a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 13813: 014e6d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 13814: 002cad70 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 13815: 0151d122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 13816: 006a4fbc 176 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 13817: 013ba414 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 13818: 0151c106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 13819: 002ed050 260 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ - 13820: 0085a650 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ - 13821: 0093dbe0 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 13822: 00b5c548 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 13823: 00af3dc8 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 13820: 0085a410 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_d │ │ │ │ + 13821: 0093d9a0 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ + 13822: 00b5c308 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 13823: 00af3b88 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 13824: 014e3c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 13825: 00acc3ac 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 13826: 0099666c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ - 13827: 0085a4d0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ + 13825: 00acc16c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 13826: 0099642c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 13827: 0085a290 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_h │ │ │ │ 13828: 014e381c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 13829: 005692f4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 13830: 008b6b80 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 13830: 008b6940 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 13831: 0151b632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 13832: 0151c386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 13833: 00b6f8fc 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 13833: 00b6f6bc 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 13834: 014e0540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 13835: 00b1ad38 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 13836: 0098a4ac 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 13835: 00b1aaf8 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 13836: 0098a26c 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 13837: 013bd914 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 13838: 00b71e74 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 13838: 00b71c34 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 13839: 0151cf9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ 13840: 0144c228 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlas_idx │ │ │ │ 13841: 01439f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubub │ │ │ │ - 13842: 009cfb30 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 13842: 009cf8f0 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 13843: 006783b8 168 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 13844: 009843c8 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 13845: 0098a314 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 13844: 00984188 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 13845: 0098a0d4 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 13846: 0032f3fc 1460 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ - 13847: 0085a590 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ + 13847: 0085a350 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fcgt0_s │ │ │ │ 13848: 00702448 228 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 13849: 00aa6954 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 13849: 00aa6714 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 13850: 002c994c 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 13851: 01439ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuh │ │ │ │ 13852: 002d445c 112 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 13853: 00b00c40 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 13853: 00b00a00 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 13854: 014e854c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 13855: 014ec9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 13856: 002c0a98 8 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 13857: 003ffda8 408 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 13858: 01414e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 13859: 00b343bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 13860: 00b336c4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 13859: 00b3417c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 13860: 00b33484 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 13861: 0151bc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 13862: 0151c0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 13863: 00b7c4a0 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 13863: 00b7c260 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 13864: 002d7244 480 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 13865: 002ca4c8 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 13866: 003810e0 224 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 13867: 0036db54 124 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 13868: 00a9d8fc 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 13868: 00a9d6bc 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 13869: 00375370 208 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 13870: 006601bc 140 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 13871: 00893668 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 13871: 00893428 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 13872: 01410e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 13873: 01439e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubuw │ │ │ │ 13874: 014f3468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 13875: 01418ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 13876: 0151b26c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ - 13877: 008500fc 52 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u16 │ │ │ │ + 13877: 0084febc 52 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u16 │ │ │ │ 13878: 00780c2c 1616 FUNC GLOBAL DEFAULT 12 smmuv3_record_event │ │ │ │ 13879: 0151d802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 13880: 014e962c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 13881: 00372dd4 268 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 13882: 00a9959c 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 13882: 00a9935c 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 13883: 0151d372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ - 13884: 009209bc 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ - 13885: 008e1f9c 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 13886: 00975468 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 13884: 0092077c 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ + 13885: 008e1d5c 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ + 13886: 00975228 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 13887: 014dd060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 13888: 0066f438 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 13889: 014eb448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 13890: 0052fb88 12 FUNC GLOBAL DEFAULT 12 cxl_usp_to_cstate │ │ │ │ 13891: 0036eb34 208 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 13892: 002c559c 108 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 13893: 00927df4 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 13893: 00927bb4 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 13894: 014e07f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13895: 01410640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13896: 01418830 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13897: 006b6450 36 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13898: 007b0bc8 64 FUNC GLOBAL DEFAULT 12 gen_gvec_shadd │ │ │ │ 13899: 0151b50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13900: 0151b408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13901: 0060a3c4 312 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13902: 014e971c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13903: 00ad8d38 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 13904: 00b42570 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 13905: 009ed50c 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13903: 00ad8af8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13904: 00b42330 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13905: 009ed2cc 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13906: 002c7260 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13907: 014154a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13908: 0151bb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13909: 014eb488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13910: 0151d5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13911: 0143ea1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzb │ │ │ │ 13912: 014e371c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 13913: 002cb190 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ 13914: 0151b7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_EXTREG_DSTATE │ │ │ │ 13915: 014e407c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 13916: 014dda30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13917: 0143e998 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzh │ │ │ │ - 13918: 007c07dc 60 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i64 │ │ │ │ + 13918: 007c06e4 60 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_i64 │ │ │ │ 13919: 014ddb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13920: 004dc490 48 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 13921: 01455bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs_round_to_zero │ │ │ │ 13922: 014e60e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13923: 0151c59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 13924: 00b9e3d8 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13924: 00b9e198 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13925: 014e7000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13926: 0151d8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13927: 0151b45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13928: 0151b42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ - 13929: 008e3930 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13930: 00b02d1c 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13929: 008e36f0 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ + 13930: 00b02adc 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13931: 014e77e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13932: 014e7210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13933: 006d8378 820 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13934: 0151cfe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13935: 004e1c14 104 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13936: 007055c4 104 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13937: 00db0400 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13937: 00db01c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13938: 002bfa44 356 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13939: 013bc918 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ - 13940: 0082ce74 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ + 13940: 0082cc34 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullpth │ │ │ │ 13941: 006581a8 72 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13942: 002c5468 120 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13943: 0151b6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13944: 0143e914 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vclzw │ │ │ │ 13945: 014e9b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13946: 0070124c 268 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13947: 014e0bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13948: 0151c7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13949: 00adbeb4 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13949: 00adbc74 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13950: 014dd6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13951: 0151d2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13952: 014eddf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13953: 014e39ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13954: 0151de76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13955: 014e830c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13956: 00ad82b0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13956: 00ad8070 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13957: 0151b9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13958: 014f1b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13959: 014dd150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13960: 01414dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13961: 00b52548 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13961: 00b52308 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13962: 0151c614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13963: 0151ceea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ - 13964: 0082cfdc 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ + 13964: 0082cd9c 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmullptw │ │ │ │ 13965: 0151d8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13966: 014e1a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13967: 006795dc 32 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13968: 014e6cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13969: 00bad968 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13969: 00bad728 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13970: 014e7530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13971: 0151c77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13972: 00b422ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13972: 00b420ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13973: 014e6ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13974: 014ebd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13975: 014edf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13976: 0151b914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13977: 014df93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_DISABLE_EVENT │ │ │ │ 13978: 014e8c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13979: 014e384c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13980: 0151d7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 13981: 013ba3f0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 13982: 0151d4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 13983: 014f3964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 13984: 014308c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslib │ │ │ │ - 13985: 00941e18 11936 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ + 13985: 00941bd8 11936 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13986: 002b6478 272 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13987: 00506d64 1876 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 13988: 00b9411c 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ - 13989: 008d682c 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ + 13988: 00b93edc 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13989: 008d65ec 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13990: 01430844 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vslih │ │ │ │ 13991: 014f10b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13992: 014df91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_ABORT_EVENT │ │ │ │ 13993: 0151bd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13994: 0151c37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13995: 01454394 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultos_round_to_nearest │ │ │ │ 13996: 01410c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 13997: 014f40e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 13998: 00aec5f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 13998: 00aec3b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 13999: 014e7aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 14000: 00a9355c 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 14000: 00a9331c 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 14001: 014ece18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 14002: 0151d8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 14003: 002beb74 300 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 14004: 00a9d808 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ - 14005: 008f3c74 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ + 14004: 00a9d5c8 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 14005: 008f3a34 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 14006: 0151c7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 14007: 0151b7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 14008: 00b5c870 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 14008: 00b5c630 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 14009: 014e2db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 14010: 014e67b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 14011: 0151be94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 14012: 014e87bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 14013: 0142bcfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_access_check_cp_reg │ │ │ │ 14014: 014307c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsliw │ │ │ │ 14015: 0151cbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 14016: 014f52f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 14017: 0050f648 60 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init │ │ │ │ 14018: 0151c7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 14019: 009ca604 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 14019: 009ca3c4 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 14020: 014f4404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 14021: 0036f81c 92 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 14022: 002d8248 16 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 14023: 00b91bcc 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 14023: 00b9198c 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 14024: 0051e828 852 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 14025: 01440b1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrw_sg_uw │ │ │ │ 14026: 014e0200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 14027: 00665cb0 732 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 14028: 0063a22c 268 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ - 14029: 0091b25c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ + 14029: 0091b01c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 14030: 0036c3ec 112 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 14031: 014dd340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 14032: 002cbee8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 14033: 00b8d9b8 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 14033: 00b8d778 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 14034: 0151be52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 14035: 00adcd2c 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 14035: 00adcaec 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 14036: 01418cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 14037: 00afe974 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 14037: 00afe734 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 14038: 01427e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_sub_saturate │ │ │ │ - 14039: 00b191a8 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 14039: 00b18f68 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ 14040: 014e42dc 20 OBJECT GLOBAL DEFAULT 24 hw_mem_trace_events │ │ │ │ - 14041: 009218bc 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 14041: 0092167c 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 14042: 014e5264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 14043: 008651a0 456 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ - 14044: 00ad0818 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 14043: 00864f60 456 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_d │ │ │ │ + 14044: 00ad05d8 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 14045: 00525720 8 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 14046: 00372910 596 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 14047: 0085a0e4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ - 14048: 00ad4b68 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 14049: 00aa3b2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 14047: 00859ea4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_touizs │ │ │ │ + 14048: 00ad4928 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 14049: 00aa38ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 14050: 014eb468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 14051: 00b74fc0 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ - 14052: 00864e7c 384 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ + 14051: 00b74d80 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 14052: 00864c3c 384 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_h │ │ │ │ 14053: 0043ad68 316 FUNC GLOBAL DEFAULT 12 cxl_type3_write │ │ │ │ 14054: 01427e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_saturate │ │ │ │ 14055: 014e5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 14056: 0151d77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 14057: 0051a500 164 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 14058: 0151b5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 14059: 00b385a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ - 14060: 00950d44 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 14061: 00b5cd5c 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 14059: 00b38364 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 14060: 00950b04 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ + 14061: 00b5cb1c 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 14062: 00670e4c 184 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 14063: 002c7304 180 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 14064: 014deb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 14065: 014ecfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 14066: 014dcd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 14067: 00b499b8 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 14067: 00b49778 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 14068: 0151b3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 14069: 0151cd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 14070: 002cb5d4 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 14071: 00864ffc 420 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ - 14072: 00ab937c 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 14071: 00864dbc 420 FUNC GLOBAL DEFAULT 12 helper_gvec_faddp_s │ │ │ │ + 14072: 00ab913c 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 14073: 00380488 228 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 14074: 01414210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ - 14075: 0081b1f4 204 FUNC GLOBAL DEFAULT 12 helper_crypto_rax1 │ │ │ │ + 14075: 0081afb4 204 FUNC GLOBAL DEFAULT 12 helper_crypto_rax1 │ │ │ │ 14076: 014e95dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 14077: 014ec868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ - 14078: 008625dc 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ - 14079: 008627f4 228 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ + 14078: 0086239c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_b │ │ │ │ + 14079: 008625b4 228 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_d │ │ │ │ 14080: 014ee0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 14081: 0151c29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 14082: 00aed3a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 14083: 00b1d9a4 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 14082: 00aed160 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 14083: 00b1d764 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 14084: 005be574 552 FUNC GLOBAL DEFAULT 12 tpm_ppi_reset │ │ │ │ 14085: 0060c708 184 FUNC GLOBAL DEFAULT 12 vfio_mask_single_irqindex │ │ │ │ - 14086: 009cdbb8 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 14086: 009cd978 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 14087: 0151d2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ - 14088: 00862690 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ + 14088: 00862450 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_h │ │ │ │ 14089: 0053c39c 56 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 14090: 01423cb8 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 14091: 014de6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 14092: 00aa4aa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 14092: 00aa4860 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 14093: 006c8e58 316 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 14094: 014f0f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 14095: 0151be0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 14096: 014f0888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 14097: 00ab3440 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 14097: 00ab3200 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 14098: 0144bd84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_touizs │ │ │ │ 14099: 006e73e8 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ - 14100: 00862744 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ - 14101: 00850338 136 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s16 │ │ │ │ - 14102: 00b8a4d8 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 14100: 00862504 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ursra_s │ │ │ │ + 14101: 008500f8 136 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s16 │ │ │ │ + 14102: 00b8a298 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 14103: 014e399c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 14104: 01414d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 14105: 0066d934 60 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 14106: 014f0398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ 14107: 00435364 152 FUNC GLOBAL DEFAULT 12 memory_device_get_region_size │ │ │ │ - 14108: 00ae0838 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 14108: 00ae05f8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 14109: 014f50b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 14110: 0038ae14 76 FUNC GLOBAL DEFAULT 12 cxl_initialize_t3_fm_owned_ld_mctpcci │ │ │ │ 14111: 014ec788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 14112: 0054d458 836 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ - 14113: 0081a740 276 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw1 │ │ │ │ + 14113: 0081a500 276 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw1 │ │ │ │ 14114: 014dcbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 14115: 0151c934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ - 14116: 0081a854 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw2 │ │ │ │ + 14116: 0081a614 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3partw2 │ │ │ │ 14117: 0151b584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 14118: 009c1370 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 14118: 009c1130 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 14119: 002d46f4 372 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 14120: 00ab54d8 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 14120: 00ab5298 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 14121: 0151bc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 14122: 0151b9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 14123: 0151b620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ - 14124: 0091ef10 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ + 14124: 0091ecd0 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 14125: 002cc2a4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 14126: 0052d9f8 280 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 14127: 00b57d08 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 14127: 00b57ac8 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 14128: 002d9808 88 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 14129: 00b28534 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 14129: 00b282f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 14130: 0151daf0 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 14131: 009c455c 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 14131: 009c431c 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 14132: 014f2e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 14133: 00afd018 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 14133: 00afcdd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 14134: 00331ab4 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 14135: 002cf0d8 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 14136: 014f1c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 14137: 014e7790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 14138: 0151d678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 14139: 00b181e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ - 14140: 00916a88 280 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ + 14139: 00b17fa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 14140: 00916848 280 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 14141: 005c6194 132 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 14142: 0051f7c8 736 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 14143: 0151cb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ - 14144: 00aa8c18 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 14145: 00b285ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 14144: 00aa89d8 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 14145: 00b283ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 14146: 0050ecb0 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 14147: 002e0250 56 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 14148: 014df8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_CD_EVENT │ │ │ │ 14149: 014f0958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 14150: 00514758 244 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 14151: 004dc57c 56 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 14152: 00324788 948 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 14153: 0151bb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 14154: 006ba700 156 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 14155: 00a86d40 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 14155: 00a86b00 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 14156: 0151b428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 14157: 00b1823c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 14157: 00b17ffc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 14158: 006fceb0 208 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ 14159: 014e5524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 14160: 01417b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ - 14161: 0093b1b8 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ + 14161: 0093af78 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 14162: 0141418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ - 14163: 0091ae8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ + 14163: 0091ac4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 14164: 006f3048 1028 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ 14165: 0036a648 44 FUNC GLOBAL DEFAULT 12 register_finalize_block │ │ │ │ - 14166: 00ab51a8 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 14166: 00ab4f68 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ 14167: 00788e20 12 FUNC GLOBAL DEFAULT 12 arm_cpu_mp_affinity │ │ │ │ - 14168: 00a8291c 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 14168: 00a826dc 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ 14169: 00524bc4 224 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 14170: 014eff28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 14171: 0151c02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 14172: 014ee720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 14173: 014eab40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 14174: 0038c3d4 68 FUNC GLOBAL DEFAULT 12 cxl_doe_cdat_release │ │ │ │ 14175: 006a776c 576 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 14176: 00ad44b0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 14177: 00b43434 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 14178: 00918f8c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ - 14179: 00b2272c 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 14176: 00ad4270 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 14177: 00b431f4 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 14178: 00918d4c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ + 14179: 00b224ec 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 14180: 014e3d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 14181: 0151b754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2838_GIC_SET_IRQ_DSTATE │ │ │ │ 14182: 0151d926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 14183: 00aae48c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 14183: 00aae24c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 14184: 0151c306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 14185: 014e1f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 14186: 00a04f8c 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 14186: 00a04d4c 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 14187: 0028a2e4 1048 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 14188: 002c19f8 268 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 14189: 0036bdbc 40 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 14190: 00aaa890 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 14190: 00aaa650 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 14191: 014ebf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 14192: 003e9b3c 80 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 14193: 0151cdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 14194: 0151c170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ - 14195: 0085042c 44 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s32 │ │ │ │ - 14196: 00970d90 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 14197: 00936cc4 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 14195: 008501ec 44 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s32 │ │ │ │ + 14196: 00970b50 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ + 14197: 00936a84 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 14198: 0151c67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ - 14199: 00889884 284 FUNC GLOBAL DEFAULT 12 armv7m_nvic_can_take_pending_exception │ │ │ │ + 14199: 00889644 284 FUNC GLOBAL DEFAULT 12 armv7m_nvic_can_take_pending_exception │ │ │ │ 14200: 0151d450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 14201: 00b53258 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ - 14202: 0082a784 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ + 14201: 00b53018 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 14202: 0082a544 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst20b │ │ │ │ 14203: 014e355c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 14204: 0151bdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 14205: 0151dea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 14206: 0151c2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 14207: 00b7c4cc 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 14207: 00b7c28c 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 14208: 014f4868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ - 14209: 0082a90c 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ + 14209: 0082a6cc 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst20h │ │ │ │ 14210: 0151d3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 14211: 00ae26c4 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 14212: 00b027cc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 14213: 009cde64 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 14211: 00ae2484 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 14212: 00b0258c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 14213: 009cdc24 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 14214: 0151c942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 14215: 0065eef0 60 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 14216: 00aa32e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 14216: 00aa30a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 14217: 013b7a44 160 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 14218: 014f00f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 14219: 00b39d78 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 14220: 0092dc78 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 14219: 00b39b38 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 14220: 0092da38 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 14221: 014f39d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 14222: 0151d918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ - 14223: 008277c8 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ + 14223: 00827588 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb │ │ │ │ 14224: 002c09f8 8 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 14225: 014e4b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 14226: 009bdf48 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 14226: 009bdd08 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 14227: 013bc3a8 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 14228: 0151c48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 14229: 013bc1bc 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ 14230: 014eb270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_READ_EVENT │ │ │ │ - 14231: 00931294 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 14231: 00931054 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 14232: 014e1de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 14233: 014f4c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 14234: 0151d07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ - 14235: 0082783c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ - 14236: 0082aa84 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ + 14235: 008275fc 116 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh │ │ │ │ + 14236: 0082a844 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst20w │ │ │ │ 14237: 014dd9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 14238: 009953d8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 14239: 0099b9e0 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 14238: 00995198 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 14239: 0099b7a0 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 14240: 014ef0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 14241: 00a01640 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 14242: 00b5db9c 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 14241: 00a01400 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 14242: 00b5d95c 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 14243: 014f4d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ - 14244: 00b3be78 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 14244: 00b3bc38 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 14245: 0151bcc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 14246: 014dfed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 14247: 014f2a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14248: 0151d8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 14249: 00380fe8 224 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 14250: 0082a848 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ - 14251: 00b6d574 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ - 14252: 008eed48 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ - 14253: 00850f1c 304 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ - 14254: 008278b0 104 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ + 14250: 0082a608 196 FUNC GLOBAL DEFAULT 12 helper_mve_vst21b │ │ │ │ + 14251: 00b6d334 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 14252: 008eeb08 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ + 14253: 00850cdc 304 FUNC GLOBAL DEFAULT 12 exception_target_el │ │ │ │ + 14254: 00827670 104 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw │ │ │ │ 14255: 0151d5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 14256: 014f25f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 14257: 0151c576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 14258: 013ba390 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 14259: 0082a9c8 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ - 14260: 00962f38 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ + 14259: 0082a788 188 FUNC GLOBAL DEFAULT 12 helper_mve_vst21h │ │ │ │ + 14260: 00962cf8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 14261: 00413748 116 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 14262: 014f4c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ 14263: 014281b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_udiv │ │ │ │ - 14264: 009d0234 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 14264: 009cfff4 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 14265: 014e2008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_READ_EVENT │ │ │ │ 14266: 0151d624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 14267: 00342b3c 156 FUNC GLOBAL DEFAULT 12 lm4549_write_samples │ │ │ │ 14268: 0151b868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ - 14269: 008f5a80 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ + 14269: 008f5840 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 14270: 014f1568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 14271: 0151d4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 14272: 002cc674 216 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 14273: 00b78c4c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 14274: 00b5cec4 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 14273: 00b78a0c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 14274: 00b5cc84 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 14275: 0151cd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 14276: 0151cb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 14277: 00a39b10 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 14277: 00a398d0 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 14278: 014ece08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 14279: 0151c084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 14280: 0151cf44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 14281: 00b88940 96 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 14282: 00ba4cf8 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 14283: 00ab3c60 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 14284: 00b5421c 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 14285: 0082ab2c 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ - 14286: 009faa58 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 14281: 00b88700 96 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 14282: 00ba4ab8 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 14283: 00ab3a20 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 14284: 00b53fdc 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 14285: 0082a8ec 168 FUNC GLOBAL DEFAULT 12 helper_mve_vst21w │ │ │ │ + 14286: 009fa818 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 14287: 014edd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 14288: 01416eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 14289: 014dd580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 14290: 014e80bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 14291: 002d64b4 140 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 14292: 0151b2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 14293: 0032ed10 72 FUNC GLOBAL DEFAULT 12 build_srat_generic_affinity_structures │ │ │ │ - 14294: 007d4764 1924 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ + 14294: 007d45d4 1924 FUNC GLOBAL DEFAULT 12 disas_m_nocp │ │ │ │ 14295: 0151b458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 14296: 00aac5b4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 14296: 00aac374 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 14297: 01427970 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_swstep │ │ │ │ - 14298: 00ba6f30 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 14298: 00ba6cf0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 14299: 006d9e4c 244 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 14300: 002d62a4 124 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 14301: 00ae6ca0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 14301: 00ae6a60 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 14302: 014e6350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 14303: 0151c034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 14304: 00834020 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ - 14305: 00a9e580 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 14304: 00833de0 104 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarb │ │ │ │ + 14305: 00a9e340 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 14306: 014ebc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_RAISE_IRQ_EVENT │ │ │ │ 14307: 014f3458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ 14308: 0143cb2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_veor │ │ │ │ - 14309: 00b0216c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 14309: 00b01f2c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 14310: 014e979c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 14311: 009e48b8 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 14311: 009e4678 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 14312: 013bc180 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 14313: 0151c4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 14314: 01414108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 14315: 00b2962c 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 14316: 00ae6c44 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ - 14317: 00834088 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ + 14315: 00b293ec 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 14316: 00ae6a04 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 14317: 00833e48 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarh │ │ │ │ 14318: 0151c6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 14319: 006b36c4 172 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 14320: 00b4797c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 14320: 00b4773c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 14321: 014e0aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ 14322: 0144c8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_b │ │ │ │ - 14323: 00d1c7e4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 14323: 00d1c5a4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 14324: 014dfe88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 14325: 014ded30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 14326: 014dee00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 14327: 00991928 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 14327: 009916e8 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 14328: 014e77a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 14329: 002d6694 248 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 14330: 014ed368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 14331: 01436a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90h │ │ │ │ 14332: 002c906c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 14333: 014ecec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 14334: 01417414 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 14335: 0151d61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 14336: 00afe774 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 14336: 00afe534 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 14337: 014e4df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 14338: 014e3b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ - 14339: 00970724 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 14340: 00834118 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ - 14341: 009c1424 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 14342: 00ad588c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 14339: 009704e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ + 14340: 00833ed8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmul_scalarw │ │ │ │ + 14341: 009c11e4 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 14342: 00ad564c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 14343: 00331ac0 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 14344: 00685268 684 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ - 14345: 00850480 88 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s64 │ │ │ │ + 14345: 00850240 88 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s64 │ │ │ │ 14346: 0151b412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14347: 014369b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul90s │ │ │ │ 14348: 004133e8 248 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 14349: 0151c51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 14350: 0151baa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ - 14351: 0083be38 108 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ + 14351: 0083bbf8 108 FUNC GLOBAL DEFAULT 12 helper_mve_vshrntb │ │ │ │ 14352: 0151b6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 14353: 002c9b8c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 14354: 0085089c 176 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip16 │ │ │ │ - 14355: 00b5ba20 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 14354: 0085065c 176 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip16 │ │ │ │ + 14355: 00b5b7e0 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 14356: 0151cdb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ - 14357: 0083bea4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ + 14357: 0083bc64 144 FUNC GLOBAL DEFAULT 12 helper_mve_vshrnth │ │ │ │ 14358: 005196b8 156 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 14359: 0144156c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sw │ │ │ │ 14360: 005bcd68 76 FUNC GLOBAL DEFAULT 12 tpm_tis_get_checksum │ │ │ │ - 14361: 00aaa10c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 14361: 00aa9ecc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 14362: 0142b960 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_r13_banked │ │ │ │ 14363: 014e1e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 14364: 00a37aa8 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 14364: 00a37868 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 14365: 0067897c 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 14366: 0151bd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 14367: 00a4aed8 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ - 14368: 00827918 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ + 14367: 00a4ac98 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 14368: 008276d8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sh │ │ │ │ 14369: 0151bb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 14370: 014e6700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 14371: 014e38ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 14372: 014e2718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ - 14373: 0084faa4 92 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s16 │ │ │ │ + 14373: 0084f864 92 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s16 │ │ │ │ 14374: 0151c060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 14375: 0151d158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_MEM_FAULT_CPU_INDEX_DSTATE │ │ │ │ 14376: 0151ded0 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 14377: 00b24378 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 14378: 00b543d4 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 14377: 00b24138 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 14378: 00b54194 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 14379: 014ea2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 14380: 014ed198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 14381: 014ecd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 14382: 01412848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 14383: 00b37540 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 14383: 00b37300 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 14384: 014e7400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 14385: 00a993fc 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 14385: 00a991bc 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 14386: 014f4ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ - 14387: 00da4588 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ + 14387: 00da4348 497 OBJECT GLOBAL DEFAULT 14 allwinner_rtc_sun6i_regmap │ │ │ │ 14388: 014ecff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 14389: 014e16c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 14390: 014e0c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 14391: 006e799c 288 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 14392: 0151c030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 14393: 014e1bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 14394: 014f3bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 14395: 008279a8 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ - 14396: 00956254 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ + 14395: 00827768 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sw │ │ │ │ + 14396: 00956014 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 14397: 00525108 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 14398: 0151cd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 14399: 007aff74 64 FUNC GLOBAL DEFAULT 12 gen_gvec_cmtst │ │ │ │ 14400: 01412008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 14401: 014de05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 14402: 009b6a00 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 14402: 009b67c0 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 14403: 014df9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERROR_EVENT │ │ │ │ 14404: 014dde8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 14405: 00b82cac 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 14405: 00b82a6c 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 14406: 014f02c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 14407: 014e898c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 14408: 009ef85c 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 14408: 009ef61c 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 14409: 014e3a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 14410: 00529764 360 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 14411: 0151bc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 14412: 014e79a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 14413: 014ed5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 14414: 014de9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 14415: 00b5d6b8 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 14416: 00a9c99c 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 14415: 00b5d478 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 14416: 00a9c75c 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 14417: 014dd200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 14418: 0151c498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 14419: 0151c192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 14420: 00b879d4 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 14420: 00b87794 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 14421: 0036c9f0 116 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 14422: 00b77cf4 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 14423: 00ac30f4 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 14422: 00b77ab4 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 14423: 00ac2eb4 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 14424: 0036e300 596 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 14425: 014dd0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 14426: 014f49fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 14427: 00a9e6c8 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 14427: 00a9e488 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 14428: 0151d4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 14429: 0151d208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 14430: 0151b3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 14431: 014e3e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 14432: 0151d7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 14433: 009eccd0 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 14433: 009eca90 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 14434: 0151cf38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ 14435: 0142c53c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_bxns │ │ │ │ - 14436: 0097c7ac 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 14437: 00b8bb30 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 14436: 0097c56c 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 14437: 00b8b8f0 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ 14438: 002d02b0 76 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 14439: 014ea17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 14440: 004dfe98 520 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 14441: 005e3a68 376 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ - 14442: 0085094c 72 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip32 │ │ │ │ + 14442: 0085070c 72 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip32 │ │ │ │ 14443: 0151c96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 14444: 006c5b14 1756 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 14445: 013bd9a0 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 14446: 009fa034 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 14446: 009f9df4 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 14447: 0151c056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 14448: 0151de4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 14449: 014e8a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 14450: 014f13f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 14451: 00aa4c10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 14451: 00aa49d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 14452: 0070f388 1244 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 14453: 0151c5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ 14454: 014414e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_uw │ │ │ │ - 14455: 009c0174 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ - 14456: 0084a9b0 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_b │ │ │ │ + 14455: 009bff34 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 14456: 0084a770 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_b │ │ │ │ 14457: 0151c46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 14458: 014ec948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ - 14459: 0084ad34 320 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_d │ │ │ │ + 14459: 0084aaf4 320 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_d │ │ │ │ 14460: 014deba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 14461: 0084fba0 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s32 │ │ │ │ - 14462: 00bb06e0 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 14463: 00ba6bd4 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 14464: 0084ab5c 240 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_h │ │ │ │ - 14465: 00827a2c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ - 14466: 00db0508 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ - 14467: 00b7c5fc 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 14461: 0084f960 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s32 │ │ │ │ + 14462: 00bb04a0 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 14463: 00ba6994 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 14464: 0084a91c 240 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_h │ │ │ │ + 14465: 008277ec 144 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uh │ │ │ │ + 14466: 00db02c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 14467: 00b7c3bc 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 14468: 014ea60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 14469: 014edf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 14470: 0151bcb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 14471: 014f0988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 14472: 014f35a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 14473: 0151c992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 14474: 00b2e06c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 14474: 00b2de2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 14475: 00667bac 228 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 14476: 0151bdbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 14477: 0097bde8 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 14477: 0097bba8 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 14478: 005276b0 300 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 14479: 006ddd34 40 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 14480: 003e8a5c 528 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 14481: 0084ac4c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_s │ │ │ │ + 14481: 0084aa0c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_srshl_s │ │ │ │ 14482: 01456ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrtd │ │ │ │ - 14483: 0092c4e8 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 14483: 0092c2a8 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 14484: 00657e24 128 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ - 14485: 00827abc 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ + 14485: 0082787c 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_uw │ │ │ │ 14486: 0151d82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 14487: 0151c77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ 14488: 01456ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrth │ │ │ │ 14489: 014df90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_TRANSLATE_SUCCESS_EVENT │ │ │ │ - 14490: 00aed760 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 14490: 00aed520 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 14491: 014dee20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 14492: 0150a7fc 4 OBJECT GLOBAL DEFAULT 25 vfio_group_list │ │ │ │ 14493: 0151b249 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 14494: 013bd310 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 14495: 014e00c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 14496: 0151c27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 14497: 014e6b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 14498: 01440048 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40b │ │ │ │ 14499: 0151d4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ - 14500: 009734b0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ + 14500: 00973270 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 14501: 01456e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqrts │ │ │ │ 14502: 0151c552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 14503: 005175b4 28 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 14504: 0151ce28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 14505: 014f4bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 14506: 00b01c3c 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 14506: 00b019fc 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 14507: 0151b88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ 14508: 0143ffc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40h │ │ │ │ - 14509: 00b85928 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 14510: 00af9948 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 14509: 00b856e8 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 14510: 00af9708 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 14511: 014f1fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 14512: 014e0140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 14513: 014dd630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 14514: 0151c52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 14515: 0151c696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 14516: 0151be6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 14517: 0151bec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 14518: 014f2bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 14519: 0151c3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 14520: 007ad2a8 244 FUNC GLOBAL DEFAULT 12 gen_sshl_i32 │ │ │ │ - 14521: 00964b80 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ + 14521: 00964940 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 14522: 0151bb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_CFAM_UNIMPLEMENTED_READ_DSTATE │ │ │ │ 14523: 0151c59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ - 14524: 008234b4 1036 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ + 14524: 00823274 1036 FUNC GLOBAL DEFAULT 12 helper_v7m_preserve_fp_state │ │ │ │ 14525: 014e2cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 14526: 00b54588 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 14526: 00b54348 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 14527: 0151db0d 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 14528: 009e1f50 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 14528: 009e1d10 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 14529: 002cf460 36 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 14530: 0151c55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 14531: 014dcc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 14532: 014e980c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 14533: 0083c248 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ - 14534: 00b666c4 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ + 14533: 0083c008 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sb │ │ │ │ + 14534: 00b66484 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ 14535: 006d9210 32 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 14536: 014ed168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 14537: 0143ff40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld40w │ │ │ │ 14538: 0151d08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 14539: 0151ccf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 14540: 00bad454 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 14540: 00bad214 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 14541: 002d436c 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 14542: 00a4949c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ - 14543: 0083c404 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ + 14542: 00a4925c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 14543: 0083c1c4 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_sh │ │ │ │ 14544: 014e0090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 14545: 0151cb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_DATA_READ_DSTATE │ │ │ │ - 14546: 008c5398 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ + 14546: 008c5158 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 14547: 01444da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_b │ │ │ │ 14548: 0151b508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 14549: 0097648c 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 14549: 0097624c 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 14550: 01444c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_d │ │ │ │ 14551: 014e6000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 14552: 014eeab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 14553: 00b821d8 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 14553: 00b81f98 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 14554: 006c778c 360 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 14555: 0143febc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41b │ │ │ │ 14556: 01444d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_h │ │ │ │ 14557: 014df58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 14558: 00ba6c94 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 14559: 00b5ca90 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ - 14560: 0091c284 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ + 14558: 00ba6a54 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 14559: 00b5c850 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 14560: 0091c044 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 14561: 014e6470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 14562: 004e308c 1492 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 14563: 0143fe38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41h │ │ │ │ 14564: 0151bcde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 14565: 006a7584 144 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 14566: 0151b8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 14567: 0151bf78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 14568: 0151d222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 14569: 00b3a67c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 14569: 00b3a43c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 14570: 0151cdaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 14571: 014f0f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 14572: 0151bb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 14573: 014e74f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 14574: 01444c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uabd_s │ │ │ │ - 14575: 0085d378 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ + 14575: 0085d138 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_d │ │ │ │ 14576: 0151cdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 14577: 009cd278 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ - 14578: 0085d1f0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ + 14577: 009cd038 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 14578: 0085cfb0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_h │ │ │ │ 14579: 0151c664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 14580: 0151bb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 14581: 0092c5f0 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 14581: 0092c3b0 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 14582: 0151c15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 14583: 014e5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 14584: 0151cbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 14585: 006e75e4 248 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 14586: 00b30aa8 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ - 14587: 008f0648 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 14588: 00936a58 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 14586: 00b30868 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 14587: 008f0408 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ + 14588: 00936818 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 14589: 01418410 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 14590: 01407cd0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ 14591: 0143fdb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld41w │ │ │ │ - 14592: 009f9ac0 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 14593: 0080668c 29916 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ + 14592: 009f9880 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 14593: 00806404 29916 FUNC GLOBAL DEFAULT 12 disas_neon_dp │ │ │ │ 14594: 0151b280 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 14595: 014e5334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 14596: 014f0e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 14597: 007b0b58 112 FUNC GLOBAL DEFAULT 12 gen_gvec_uminp │ │ │ │ 14598: 0151d204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 14599: 014f25c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 14600: 006e9b18 208 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 14601: 0085d2b4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ - 14602: 009c12c8 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 14603: 00b1158c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 14601: 0085d074 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnum_s │ │ │ │ + 14602: 009c1088 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 14603: 00b1134c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ 14604: 0151d0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ - 14605: 008823bc 1012 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_update │ │ │ │ + 14605: 0088217c 1012 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_update │ │ │ │ 14606: 014e81cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 14607: 00819a44 104 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su0 │ │ │ │ + 14607: 00819804 104 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su0 │ │ │ │ 14608: 0143fd30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42b │ │ │ │ - 14609: 00819e30 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su1 │ │ │ │ - 14610: 00b3595c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 14611: 00aad9d4 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 14609: 00819bf0 212 FUNC GLOBAL DEFAULT 12 helper_crypto_sha1su1 │ │ │ │ + 14610: 00b3571c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 14611: 00aad794 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 14612: 01417e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 14613: 009894d0 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 14613: 00989290 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 14614: 0143fcac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42h │ │ │ │ 14615: 014e56b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 14616: 014e9c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 14617: 007b1498 136 FUNC GLOBAL DEFAULT 12 gen_gvec_uadalp │ │ │ │ 14618: 014deb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 14619: 014e9edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 14620: 00ad3f64 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 14621: 00989210 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 14622: 00b08534 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 14620: 00ad3d24 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 14621: 00988fd0 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 14622: 00b082f4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 14623: 014de5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 14624: 00343e10 180 FUNC GLOBAL DEFAULT 12 wm8750_adc_dat │ │ │ │ 14625: 0151d3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 14626: 009ef1b8 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 14626: 009eef78 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 14627: 0151cea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_BASE_DEVICE_DSTATE │ │ │ │ 14628: 00593330 384 FUNC GLOBAL DEFAULT 12 smbios_set_defaults │ │ │ │ 14629: 012ee1dc 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 14630: 00ad0c8c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 14630: 00ad0a4c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 14631: 0151b41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 14632: 00933bbc 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 14632: 0093397c 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 14633: 014ebae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_EVENT │ │ │ │ - 14634: 00963118 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 14635: 0083c58c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ - 14636: 00870b14 4 FUNC GLOBAL DEFAULT 12 helper_vfp_set_fpscr │ │ │ │ - 14637: 00920d58 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 14634: 00962ed8 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ + 14635: 0083c34c 148 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_ub │ │ │ │ + 14636: 008708d4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_set_fpscr │ │ │ │ + 14637: 00920b18 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 14638: 0151cf20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 14639: 00982984 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 14639: 00982744 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 14640: 0143748c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabdh │ │ │ │ 14641: 0151c920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 14642: 009ed600 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 14643: 00b5203c 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 14642: 009ed3c0 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 14643: 00b51dfc 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 14644: 0143fc28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld42w │ │ │ │ - 14645: 0083c6e0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ - 14646: 00b94d94 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 14647: 009011e0 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 14645: 0083c4a0 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrnt_uh │ │ │ │ + 14646: 00b94b54 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 14647: 00900fa0 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 14648: 014e2888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 14649: 00b73454 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 14649: 00b73214 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 14650: 006e7570 8 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 14651: 0151bfec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 14652: 0028ba08 96 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 14653: 0037d3b8 80 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 14654: 00413394 84 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 14655: 0151d45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 14656: 01437408 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabds │ │ │ │ 14657: 006b2024 28 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ 14658: 0143fba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43b │ │ │ │ - 14659: 00dcd198 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 14659: 00dccf58 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 14660: 0151b8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 14661: 006a6dd4 568 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 14662: 00518d1c 2188 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 14663: 00aad5d0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 14664: 009ce284 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 14663: 00aad390 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 14664: 009ce044 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 14665: 006b50a0 548 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 14666: 014ea46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ 14667: 003314c8 132 FUNC GLOBAL DEFAULT 12 acpi_ghes_add_fw_cfg │ │ │ │ - 14668: 00b5d0c0 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 14668: 00b5ce80 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 14669: 0143fb20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43h │ │ │ │ 14670: 0151bbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 14671: 0151b5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 14672: 0151b738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 14673: 009b11a0 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ - 14674: 008f2abc 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ + 14673: 009b0f60 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 14674: 008f287c 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 14675: 0151ba5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 14676: 00b3027c 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 14676: 00b3003c 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 14677: 014e50b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 14678: 0151c76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 14679: 014e61a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ - 14680: 00965050 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ + 14680: 00964e10 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 14681: 014f0c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 14682: 014f2a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 14683: 00b1c124 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 14683: 00b1bee4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 14684: 014e38cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 14685: 009d1ccc 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 14685: 009d1a8c 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 14686: 014e39dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 14687: 007ad39c 252 FUNC GLOBAL DEFAULT 12 gen_sshl_i64 │ │ │ │ 14688: 014e991c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 14689: 014d73f8 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 14690: 0151d6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 14691: 0151b3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 14692: 00b2b0a4 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 14692: 00b2ae64 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 14693: 014f4c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 14694: 014e3e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 14695: 002c9278 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 14696: 00b35834 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 14696: 00b355f4 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 14697: 014de828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 14698: 00b3c608 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 14699: 00b2d7b0 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 14700: 008b49ac 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 14701: 00a273a4 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 14698: 00b3c3c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 14699: 00b2d570 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 14700: 008b476c 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 14701: 00a27164 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 14702: 004afef0 8 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 14703: 01457a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addd │ │ │ │ 14704: 0151bea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 14705: 00b69ea8 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 14705: 00b69c68 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 14706: 014dc9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 14707: 00a88164 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 14707: 00a87f24 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 14708: 002d548c 80 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ 14709: 0143fa9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vld43w │ │ │ │ - 14710: 0098a2cc 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 14711: 00b08d38 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 14710: 0098a08c 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 14711: 00b08af8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 14712: 014edf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 14713: 008b4ec0 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 14713: 008b4c80 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 14714: 0151de60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ 14715: 01457b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_addh │ │ │ │ - 14716: 009be950 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ - 14717: 00863600 224 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ + 14716: 009be710 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 14717: 008633c0 224 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_b │ │ │ │ 14718: 002c9db0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 14719: 00ab5028 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 14720: 009ef5fc 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 14719: 00ab4de8 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 14720: 009ef3bc 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 14721: 0151ca08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_SELECT_DSTATE │ │ │ │ 14722: 014e858c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 14723: 00706c90 348 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 14724: 009eb3c8 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ - 14725: 00828db0 176 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ - 14726: 008636e0 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ + 14724: 009eb188 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 14725: 00828b70 176 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_wb_uw │ │ │ │ + 14726: 008634a0 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sshl_h │ │ │ │ 14727: 014e94fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 14728: 014e879c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 14729: 0151b74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_READ_DSTATE │ │ │ │ 14730: 0038c4e4 416 FUNC GLOBAL DEFAULT 12 cxl_event_insert │ │ │ │ 14731: 0151d404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 14732: 0151cbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 14733: 014e9cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 14734: 01457ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_adds │ │ │ │ 14735: 014e3c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 14736: 0066af30 8 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 14737: 01456c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmpd │ │ │ │ 14738: 00373338 220 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 14739: 01456d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmph │ │ │ │ 14740: 014f42e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 14741: 008a4578 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 14741: 008a4338 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ 14742: 007918a4 12 FUNC GLOBAL DEFAULT 12 alle1_tlbmask │ │ │ │ 14743: 014dfb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_LEVEL_EVENT │ │ │ │ - 14744: 00aafdf0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 14744: 00aafbb0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 14745: 0142665c 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception_with_syndrome_el │ │ │ │ 14746: 014126bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 14747: 014eeec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 14748: 01456cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_cmps │ │ │ │ 14749: 002c11a0 424 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 14750: 014ef148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 14751: 0069d244 20 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 14752: 00abb37c 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 14753: 00a7e3a8 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 14752: 00abb13c 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 14753: 00a7e168 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 14754: 01410220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 14755: 0151ce32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 14756: 00683d1c 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 14757: 014f49ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 14758: 00ae9a00 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 14758: 00ae97c0 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 14759: 014f12b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 14760: 003e9f60 184 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 14761: 0151ce6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 14762: 014f4c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 14763: 009886ac 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 14763: 0098846c 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 14764: 014dfe18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 14765: 0151d2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 14766: 014e375c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 14767: 014463cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_b │ │ │ │ 14768: 0151c9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_RX_DSTATE │ │ │ │ 14769: 0151bdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 14770: 014f28dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 14771: 01411e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 14772: 008a4658 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 14772: 008a4418 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 14773: 013c6f30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 14774: 0151d5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 14775: 0151c814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 14776: 00678460 588 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ 14777: 01446348 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sshl_h │ │ │ │ - 14778: 00ba4a44 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 14778: 00ba4804 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 14779: 014f07c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 14780: 0151d7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 14781: 014e14a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 14782: 014e6340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 14783: 003fffa8 428 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ - 14784: 00836494 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ + 14784: 00836254 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarh │ │ │ │ 14785: 014eccd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 14786: 014f4ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 14787: 0151d668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 14788: 00b919bc 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 14788: 00b9177c 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ 14789: 006f9750 84 FUNC GLOBAL DEFAULT 12 vhost_user_save_acked_features │ │ │ │ - 14790: 00bb039c 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 14790: 00bb015c 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 14791: 014debb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 14792: 002d349c 196 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 14793: 0151cbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 14794: 007ad6fc 136 FUNC GLOBAL DEFAULT 12 gen_uqadd_d │ │ │ │ 14795: 014ebe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 14796: 00b3f814 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 14796: 00b3f5d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 14797: 0151bf02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ - 14798: 00973354 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ - 14799: 00842c60 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ + 14798: 00973114 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ + 14799: 00842a20 488 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90h │ │ │ │ 14800: 002dc824 308 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 14801: 014edf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 14802: 006c0eb0 536 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 14803: 00764c3c 264 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_set_chr │ │ │ │ 14804: 014ee390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 14805: 006722b4 408 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ - 14806: 008ebd98 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ + 14806: 008ebb58 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 14807: 01416f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 14808: 003229a0 136 FUNC GLOBAL DEFAULT 12 aml_refof │ │ │ │ - 14809: 00836570 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ + 14809: 00836330 264 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmullb_scalarw │ │ │ │ 14810: 0068af80 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 14811: 014405f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_os_ud │ │ │ │ - 14812: 00842e48 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ + 14812: 00842c08 512 FUNC GLOBAL DEFAULT 12 helper_mve_vfcadd90s │ │ │ │ 14813: 0151cd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 14814: 01513cbc 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 14815: 0151d06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 14816: 014ded60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 14817: 0151ddf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 14818: 014f38c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 14819: 014ea95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 14820: 014eb968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 14821: 00b67384 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ - 14822: 008489ec 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ - 14823: 00863ebc 160 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ + 14821: 00b67144 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 14822: 008487ac 348 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalarh │ │ │ │ + 14823: 00863c7c 160 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_b │ │ │ │ 14824: 014ea81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 14825: 014e989c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 14826: 0151cd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 14827: 00658000 140 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 14828: 0151b374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ 14829: 0151c6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 14830: 00b7a914 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 14830: 00b7a6d4 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 14831: 003103f8 112 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 14832: 0151d7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 14833: 0151bbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ - 14834: 008641f0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ + 14834: 00863fb0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cge0_h │ │ │ │ 14835: 014f2b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 14836: 0151de48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ - 14837: 00848ca0 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ + 14837: 00848a60 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmple_scalars │ │ │ │ 14838: 014e952c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 14839: 0151d152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 14840: 0151c1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 14841: 0151cd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 14842: 0151b6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ - 14843: 009715c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ + 14843: 00971384 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 14844: 007039e4 212 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 14845: 0043b654 692 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 14846: 014f0b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 14847: 006b5e4c 208 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 14848: 014df20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 14849: 01417498 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 14850: 014e26d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 14851: 014e395c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 14852: 0151deb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 14853: 00b7db84 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 14853: 00b7d944 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 14854: 0151c4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 14855: 0151b578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ - 14856: 008f27f4 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ - 14857: 00907884 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ + 14856: 008f25b4 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ + 14857: 00907644 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 14858: 007b02c4 144 FUNC GLOBAL DEFAULT 12 gen_neon_uqrshl │ │ │ │ 14859: 0151b420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 14860: 006e485c 188 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 14861: 006b346c 80 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 14862: 00a64eb8 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 14862: 00a64c78 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 14863: 0151b50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 14864: 007543c8 180 FUNC GLOBAL DEFAULT 12 board_soc_type │ │ │ │ 14865: 014eeb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 14866: 014dd020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 14867: 014ecc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 14868: 00ade030 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 14868: 00adddf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 14869: 014f34a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ - 14870: 0086ce1c 116 FUNC GLOBAL DEFAULT 12 helper_uhsub8 │ │ │ │ + 14870: 0086cbdc 116 FUNC GLOBAL DEFAULT 12 helper_uhsub8 │ │ │ │ 14871: 002b62dc 412 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 14872: 00ac29cc 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 14872: 00ac278c 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 14873: 0142df04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarb │ │ │ │ 14874: 0038c73c 448 FUNC GLOBAL DEFAULT 12 cxl_event_get_records │ │ │ │ - 14875: 00819764 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aesd │ │ │ │ + 14875: 00819524 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aesd │ │ │ │ 14876: 014468f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_b │ │ │ │ 14877: 0065bb98 228 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 14878: 0151cfe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 14879: 002b8798 252 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 14880: 0151b2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ - 14881: 008195f4 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aese │ │ │ │ + 14881: 008193b4 368 FUNC GLOBAL DEFAULT 12 helper_crypto_aese │ │ │ │ 14882: 0151bca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 14883: 0151c822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 14884: 00b94948 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 14884: 00b94708 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 14885: 0142de80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarh │ │ │ │ 14886: 0053b20c 416 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 14887: 014ef304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 14888: 013bc2b8 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 14889: 0031fecc 1120 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 14890: 0151b5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 14891: 0151c8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 14892: 01446870 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cge0_h │ │ │ │ 14893: 0151c9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_FF_DSTATE │ │ │ │ 14894: 0032c83c 256 FUNC GLOBAL DEFAULT 12 nvdimm_build_srat │ │ │ │ 14895: 0151c0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 14896: 014e52a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 14897: 00b32d24 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 14898: 00a877f4 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 14899: 009b4dac 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 14897: 00b32ae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 14898: 00a875b4 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 14899: 009b4b6c 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 14900: 0151bc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 14901: 0151cd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 14902: 0144a7dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_d │ │ │ │ 14903: 0151d0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_READ_DSTATE │ │ │ │ 14904: 014e4b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 14905: 00b7aca4 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 14905: 00b7aa64 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 14906: 002baa88 248 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 14907: 009d9e0c 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 14907: 009d9bcc 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 14908: 0151d7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 14909: 014ea6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 14910: 0144a8e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_h │ │ │ │ 14911: 0151ca06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_DESELECT_DSTATE │ │ │ │ 14912: 006fca94 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 14913: 014e1174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 14914: 0142ddfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmple_scalarw │ │ │ │ 14915: 014ee460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 14916: 0092dd44 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 14916: 0092db04 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 14917: 014f40c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 14918: 014ed7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 14919: 00b8327c 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 14919: 00b8303c 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 14920: 0151cf32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 14921: 0151cd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 14922: 0151d3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 14923: 0151d01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 14924: 0151cb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ - 14925: 00950c5c 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ + 14925: 00950a1c 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 14926: 00504aec 88 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 14927: 00b26d10 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 14927: 00b26ad0 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 14928: 0151bc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ 14929: 0144a860 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcle0_s │ │ │ │ - 14930: 0089921c 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 14930: 00898fdc 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 14931: 0050e0f0 80 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 14932: 014e953c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 14933: 0151cf3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14934: 01442904 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_d │ │ │ │ 14935: 0066d7a8 144 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 14936: 0151c986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 14937: 0086fac4 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f32_to_f16 │ │ │ │ - 14938: 00b8b844 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ - 14939: 00840e68 80 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ + 14937: 0086f884 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f32_to_f16 │ │ │ │ + 14938: 00b8b604 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 14939: 00840c28 80 FUNC GLOBAL DEFAULT 12 helper_mve_vpnot │ │ │ │ 14940: 013bcdcc 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ 14941: 01442a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_h │ │ │ │ 14942: 01425f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_usat16 │ │ │ │ - 14943: 00b43850 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 14943: 00b43610 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 14944: 00679bf0 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 14945: 006c8dbc 156 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 14946: 00b94c74 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 14946: 00b94a34 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 14947: 014f4d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 14948: 0071267c 996 FUNC GLOBAL DEFAULT 12 v8m_security_lookup │ │ │ │ 14949: 013b9004 2280 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 14950: 00b790d4 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 14950: 00b78e94 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 14951: 014e0b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 14952: 0070709c 120 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 14953: 00a43dc8 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 14953: 00a43b88 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 14954: 0151ce74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 14955: 014f3598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ - 14956: 009562e8 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ + 14956: 009560a8 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 14957: 01433de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsh │ │ │ │ 14958: 002d4b94 500 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14959: 01442988 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmaxp_s │ │ │ │ 14960: 0151d69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14961: 014eddb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14962: 002cf484 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ - 14963: 009209a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ + 14963: 00920764 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14964: 014f50d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14965: 0151d630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ 14966: 014f23c8 44 OBJECT GLOBAL DEFAULT 24 target_arm_trace_events │ │ │ │ - 14967: 00b18adc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14967: 00b1889c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 14968: 002c6ac8 40 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14969: 0151d81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14970: 00b3e24c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14970: 00b3e00c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 14971: 014e3c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14972: 014ea05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14973: 01433d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavxsw │ │ │ │ 14974: 013ba33c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 14975: 008bd600 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14976: 009ee4f0 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ - 14977: 0094ff44 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ + 14975: 008bd3c0 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ + 14976: 009ee2b0 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14977: 0094fd04 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14978: 014e0570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14979: 0151b314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ 14980: 0144ce88 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_b │ │ │ │ - 14981: 00ad50f8 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14981: 00ad4eb8 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14982: 0151d30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14983: 0151d4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14984: 0144cb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_d │ │ │ │ - 14985: 00830560 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ - 14986: 008501a0 220 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s8 │ │ │ │ + 14985: 00830320 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhb │ │ │ │ + 14986: 0084ff60 220 FUNC GLOBAL DEFAULT 12 helper_neon_qabs_s8 │ │ │ │ 14987: 0144cd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_h │ │ │ │ 14988: 01398634 52 OBJECT GLOBAL DEFAULT 21 vmstate_ssi_peripheral │ │ │ │ 14989: 0151d7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 14990: 00ae24d8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14990: 00ae2298 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14991: 0151d904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14992: 0151dda0 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14993: 00aac7f4 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14993: 00aac5b4 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14994: 0151d458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14995: 00adc6fc 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ - 14996: 00830604 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ + 14995: 00adc4bc 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14996: 008303c4 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhh │ │ │ │ 14997: 014e26a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 14998: 00b5fe4c 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 14998: 00b5fc0c 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 14999: 0151c2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 15000: 0069c22c 572 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 15001: 002c9488 160 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 15002: 014f0f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 15003: 014eee18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 15004: 006b1ac8 128 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 15005: 01435b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarb │ │ │ │ 15006: 0151ccd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 15007: 0144cc78 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmlsh_s │ │ │ │ 15008: 0151d3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 15009: 014f3c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 15010: 014e7730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 15011: 014f2dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ - 15012: 0096bea4 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 15013: 00aa242c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 15012: 0096bc64 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ + 15013: 00aa21ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 15014: 0151bb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 15015: 0151bdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 15016: 0151c838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 15017: 01435ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarh │ │ │ │ 15018: 00513c4c 1036 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 15019: 014dfcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 15020: 002f37bc 204 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 15021: 0151c50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 15022: 0151b7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 15023: 01435e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarb │ │ │ │ 15024: 006fcc74 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ - 15025: 008306d8 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ + 15025: 00830498 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmulhw │ │ │ │ 15026: 0151bb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 15027: 00b43c50 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 15028: 00b467f0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 15027: 00b43a10 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 15028: 00b465b0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 15029: 014effa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 15030: 0151c7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 15031: 0151c7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 15032: 005118d0 140 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 15033: 00683c04 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 15034: 01437f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vadci │ │ │ │ 15035: 002c9fd8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 15036: 012f008c 52 OBJECT GLOBAL DEFAULT 21 vmstate_pmbus_device │ │ │ │ 15037: 014eaec0 208 OBJECT GLOBAL DEFAULT 24 hw_ssi_trace_events │ │ │ │ 15038: 002d89ac 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 15039: 0080db68 2416 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ - 15040: 00984b4c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 15039: 0080d8e0 2444 FUNC GLOBAL DEFAULT 12 disas_neon_ls │ │ │ │ + 15040: 0098490c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 15041: 01435ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarh │ │ │ │ 15042: 004c02e4 612 FUNC GLOBAL DEFAULT 12 lan9118_phy_read │ │ │ │ 15043: 014dfb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_LPG_LED_EVENT │ │ │ │ 15044: 014eead8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 15045: 00ada744 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 15046: 0092c45c 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 15045: 00ada504 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 15046: 0092c21c 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 15047: 0151b3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 15048: 0151b660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 15049: 00b75d9c 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 15050: 00aeee18 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 15049: 00b75b5c 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 15050: 00aeebd8 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 15051: 0151c448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 15052: 004d71c8 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 15053: 0151b524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 15054: 002c01bc 304 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 15055: 00326e7c 8 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 15056: 01435a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubs_scalarw │ │ │ │ 15057: 0151cd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 15058: 0040d1b0 216 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 15059: 014ecdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ - 15060: 00964314 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 15061: 009eb608 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 15062: 00b3bba0 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 15060: 009640d4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ + 15061: 009eb3c8 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 15062: 00b3b960 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 15063: 014e999c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 15064: 006a0dcc 484 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 15065: 0151b11c 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 15066: 00ba9340 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 15067: 00b65a34 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 15066: 00ba9100 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 15067: 00b657f4 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 15068: 01435d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhadds_scalarw │ │ │ │ 15069: 0151d196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 15070: 014f8650 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ - 15071: 008339ac 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ + 15071: 0083376c 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxb │ │ │ │ 15072: 006ca9c8 172 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 15073: 0151cfc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 15074: 0151b43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 15075: 014e7670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 15076: 0151b51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 15077: 00ae3994 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 15077: 00ae3754 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 15078: 007b050c 104 FUNC GLOBAL DEFAULT 12 gen_gvec_uqadd_qc │ │ │ │ 15079: 014f1f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 15080: 008584a8 340 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_b │ │ │ │ + 15080: 00858268 340 FUNC GLOBAL DEFAULT 12 helper_gvec_sudot_idx_b │ │ │ │ 15081: 0151b792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_FIND_STE_DSTATE │ │ │ │ - 15082: 009f2fd0 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 15082: 009f2d90 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 15083: 0151b602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 15084: 00aeec3c 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 15084: 00aee9fc 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 15085: 0151d512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 15086: 014f0298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 15087: 0143c9a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddb │ │ │ │ - 15088: 00833ab8 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ + 15088: 00833878 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxh │ │ │ │ 15089: 014ed518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 15090: 00ab2df8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 15091: 00b6eb84 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 15092: 00aad100 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 15090: 00ab2bb8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 15091: 00b6e944 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 15092: 00aacec0 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 15093: 0151d220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 15094: 00709438 108 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 15095: 00b5c2f8 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 15095: 00b5c0b8 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 15096: 003e9d4c 172 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 15097: 0143c91c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddh │ │ │ │ 15098: 0151ccc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 15099: 00322a28 136 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 15100: 0070d528 816 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 15101: 00ae9800 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ - 15102: 00950ca8 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ - 15103: 008e2e08 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ + 15101: 00ae95c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 15102: 00950a68 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ + 15103: 008e2bc8 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 15104: 0151d358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 15105: 014e12b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 15106: 00513360 40 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 15107: 002d02fc 180 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 15108: 00880408 1028 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_virt_irq_fiq_update │ │ │ │ - 15109: 0096c068 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ - 15110: 0082b7cc 100 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ - 15111: 00833bf8 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ + 15108: 008801c8 1028 FUNC GLOBAL DEFAULT 12 gicv3_cpuif_virt_irq_fiq_update │ │ │ │ + 15109: 0096be28 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ + 15110: 0082b58c 100 FUNC GLOBAL DEFAULT 12 helper_mve_vnegb │ │ │ │ + 15111: 008339b8 288 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhxw │ │ │ │ 15112: 0151cc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 15113: 014e4974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ 15114: 007965e8 112 FUNC GLOBAL DEFAULT 12 aa64_va_parameter_tbi │ │ │ │ - 15115: 00b03940 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 15116: 00aa4ef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 15115: 00b03700 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 15116: 00aa4cb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 15117: 002c6840 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 15118: 014ef158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 15119: 014e25e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ - 15120: 00917844 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ - 15121: 0082b830 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ + 15120: 00917604 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ + 15121: 0082b5f0 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegh │ │ │ │ 15122: 0143c898 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vaddw │ │ │ │ 15123: 0151c01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 15124: 00ae84b0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 15124: 00ae8270 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 15125: 014eae30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 15126: 014ea5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 15127: 014dfafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_PAGE_PTE_EVENT │ │ │ │ 15128: 014f0648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 15129: 0151cb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ - 15130: 00843430 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ + 15130: 008431f0 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmah │ │ │ │ 15131: 0151d824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ - 15132: 0082c280 116 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ + 15132: 0082c040 116 FUNC GLOBAL DEFAULT 12 helper_mve_vsubb │ │ │ │ 15133: 014f1088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 15134: 0151caba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ - 15135: 00a81794 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 15136: 00996ce0 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ - 15137: 0082c2f4 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ + 15135: 00a81554 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 15136: 00996aa0 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 15137: 0082c0b4 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubh │ │ │ │ 15138: 00684f90 728 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ - 15139: 00912cc4 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ + 15139: 00912a84 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 15140: 014e1d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 15141: 0151ce78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ - 15142: 0082b8b8 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ - 15143: 00889db8 892 FUNC GLOBAL DEFAULT 12 armv7m_nvic_acknowledge_irq │ │ │ │ + 15142: 0082b678 136 FUNC GLOBAL DEFAULT 12 helper_mve_vnegw │ │ │ │ + 15143: 00889b78 892 FUNC GLOBAL DEFAULT 12 armv7m_nvic_acknowledge_irq │ │ │ │ 15144: 006abdb0 24 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ - 15145: 00843594 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ + 15145: 00843354 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas │ │ │ │ 15146: 014f1a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 15147: 013c6fd0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 15148: 01392b3c 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 15149: 012f2c78 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ - 15150: 00b8ce38 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 15151: 00b95cb4 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 15150: 00b8cbf8 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 15151: 00b95a74 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 15152: 014e320c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ - 15153: 00965470 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ - 15154: 00838fac 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ + 15153: 00965230 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ + 15154: 00838d6c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsb │ │ │ │ 15155: 0151cd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 15156: 00b35374 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 15157: 009b39d0 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 15156: 00b35134 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 15157: 009b3790 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 15158: 014efef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 15159: 0151cae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_DSTATE │ │ │ │ 15160: 014ed3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ 15161: 01433eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsh │ │ │ │ - 15162: 0082c388 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ - 15163: 00945ee0 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ + 15162: 0082c148 148 FUNC GLOBAL DEFAULT 12 helper_mve_vsubw │ │ │ │ + 15163: 00945ca0 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 15164: 0151c978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 15165: 014ed9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 15166: 0084d59c 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_b │ │ │ │ - 15167: 0083903c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ - 15168: 0084dbc8 404 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_d │ │ │ │ - 15169: 00ab6e20 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ - 15170: 00858200 348 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_b │ │ │ │ - 15171: 0096cef0 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 15172: 00a42068 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 15173: 0084d7e8 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_h │ │ │ │ - 15174: 00b18578 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 15166: 0084d35c 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_b │ │ │ │ + 15167: 00838dfc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsh │ │ │ │ + 15168: 0084d988 404 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_d │ │ │ │ + 15169: 00ab6be0 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 15170: 00857fc0 348 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_b │ │ │ │ + 15171: 0096ccb0 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ + 15172: 00a41e28 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 15173: 0084d5a8 280 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_h │ │ │ │ + 15174: 00b18338 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 15175: 0151b54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ - 15176: 00973844 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ + 15176: 00973604 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 15177: 01417ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 15178: 00afd520 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 15179: 00a041dc 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ - 15180: 00858758 428 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_h │ │ │ │ + 15178: 00afd2e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 15179: 00a03f9c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 15180: 00858518 428 FUNC GLOBAL DEFAULT 12 helper_gvec_sdot_idx_h │ │ │ │ 15181: 0151bb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 15182: 0151b9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 15183: 00917150 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ + 15183: 00916f10 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 15184: 002ed904 232 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 15185: 014e5074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 15186: 0151caa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 15187: 0092660c 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 15188: 00ab6d60 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 15187: 009263cc 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 15188: 00ab6b20 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 15189: 006c1ee4 176 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 15190: 0142bb70 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_smc │ │ │ │ - 15191: 00831a3c 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ + 15191: 008317fc 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsb │ │ │ │ 15192: 004dc574 8 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 15193: 0151be1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 15194: 01433e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmlsldavsw │ │ │ │ 15195: 0151d23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 15196: 0151d33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 15197: 00b3ccc0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 15197: 00b3ca80 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 15198: 013bca3c 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 15199: 008390cc 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ - 15200: 00a7fb48 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 15201: 0084dacc 252 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_s │ │ │ │ - 15202: 00831b58 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ - 15203: 00b4d0b8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 15199: 00838e8c 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavsw │ │ │ │ + 15200: 00a7f908 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 15201: 0084d88c 252 FUNC GLOBAL DEFAULT 12 helper_neon_sqshlui_s │ │ │ │ + 15202: 00831918 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsh │ │ │ │ + 15203: 00b4ce78 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 15204: 014e4dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 15205: 014dd2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 15206: 005692e8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 15207: 014f0b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 15208: 01422cf0 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 15209: 0099de0c 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 15209: 0099dbcc 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 15210: 0151c10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 15211: 014f14d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 15212: 0051a758 208 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 15213: 0151bb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ - 15214: 00b98558 164 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ + 15214: 00b98318 164 FUNC GLOBAL DEFAULT 12 nvdimm_get_device_list │ │ │ │ 15215: 014e16a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 15216: 005692fc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 15217: 013bd54c 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 15218: 006c1e70 116 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ - 15219: 008eb660 1076 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ + 15219: 008eb420 1076 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 15220: 014defd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 15221: 0142c434 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_mrs │ │ │ │ 15222: 014e82fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 15223: 014ea16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 15224: 014dd500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 15225: 0151d288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 15226: 00aa7f38 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 15226: 00aa7cf8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 15227: 0031df70 556 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ - 15228: 00831c90 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ + 15228: 00831a50 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlsw │ │ │ │ 15229: 006b5724 64 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ - 15230: 008e4020 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ + 15230: 008e3de0 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 15231: 014156b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ - 15232: 00853bec 212 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ + 15232: 008539ac 212 FUNC GLOBAL DEFAULT 12 helper_probe_access │ │ │ │ 15233: 014e0c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 15234: 00b6c304 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 15235: 00a94890 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 15236: 00929b8c 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 15234: 00b6c0c4 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 15235: 00a94650 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 15236: 0092994c 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 15237: 014f3728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 15238: 00b8a368 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 15239: 009faa34 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 15238: 00b8a128 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 15239: 009fa7f4 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 15240: 002c7110 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 15241: 00b37400 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 15242: 00dcd1d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 15243: 00b24f40 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 15241: 00b371c0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 15242: 00dccf90 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 15243: 00b24d00 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 15244: 0151c172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 15245: 0151d19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 15246: 0151d4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 15247: 014e8c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 15248: 00288720 32 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ - 15249: 0085ec64 352 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ + 15249: 0085ea24 352 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_d │ │ │ │ 15250: 0151c902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 15251: 014ec7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 15252: 0151b862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ - 15253: 0085ea38 280 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ + 15253: 0085e7f8 280 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_h │ │ │ │ 15254: 00322ecc 188 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 15255: 00933350 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 15256: 00db03e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 15255: 00933110 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 15256: 00db01a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 15257: 0151c6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 15258: 006c8c0c 92 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 15259: 00927b48 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 15259: 00927908 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 15260: 014e94bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ - 15261: 00866d20 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ + 15261: 00866ae0 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_b │ │ │ │ 15262: 0151c974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 15263: 00b1295c 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 15263: 00b1271c 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 15264: 0069e510 308 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 15265: 014dd6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 15266: 0142c32c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_msr │ │ │ │ - 15267: 00839150 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ + 15267: 00838f10 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavub │ │ │ │ 15268: 013bd264 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 15269: 00afe130 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 15269: 00afdef0 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 15270: 014f3738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 15271: 00709550 80 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 15272: 014ebdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 15273: 0151ca36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 15274: 0097c540 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 15274: 0097c300 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 15275: 0065ef2c 196 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 15276: 00866e9c 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ - 15277: 0085eb50 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ - 15278: 00b41824 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ - 15279: 008391e0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ + 15276: 00866c5c 380 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_h │ │ │ │ + 15277: 0085e910 276 FUNC GLOBAL DEFAULT 12 helper_gvec_mls_idx_s │ │ │ │ + 15278: 00b415e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 15279: 00838fa0 144 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuh │ │ │ │ 15280: 0151bc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 15281: 01422aec 8 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 15282: 0151c7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 15283: 009de5a4 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 15283: 009de364 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 15284: 0151c074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 15285: 014ed568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 15286: 0151de4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 15287: 0151b259 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 15288: 014ebf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 15289: 00a94a2c 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 15289: 00a947ec 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 15290: 0151c0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 15291: 00532a5c 2544 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex │ │ │ │ 15292: 014e6a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 15293: 00867018 372 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ - 15294: 00b7db54 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 15293: 00866dd8 372 FUNC GLOBAL DEFAULT 12 helper_gvec_smaxp_s │ │ │ │ + 15294: 00b7d914 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 15295: 00333d18 1476 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 15296: 0151d79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 15297: 0151d8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ - 15298: 00831dac 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ + 15298: 00831b6c 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshlub │ │ │ │ 15299: 0066d720 136 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 15300: 00b9a558 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 15300: 00b9a318 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 15301: 00428a10 216 FUNC GLOBAL DEFAULT 12 gicv3_redist_vlpi_pending │ │ │ │ 15302: 0151c4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 15303: 0151c03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ - 15304: 00839270 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ + 15304: 00839030 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabavuw │ │ │ │ 15305: 0151cf1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 15306: 014f2100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 15307: 00831eb0 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ - 15308: 00b99f2c 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 15307: 00831c70 304 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluh │ │ │ │ + 15308: 00b99cec 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 15309: 003c42b0 20 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 15310: 0050dd58 452 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 15311: 00b9a108 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 15312: 0097cfdc 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 15311: 00b99ec8 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 15312: 0097cd9c 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 15313: 014e00b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 15314: 009e1bb4 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 15314: 009e1974 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 15315: 014e6f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 15316: 0151c162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 15317: 014ec7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 15318: 0066b2ac 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 15319: 014f4f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 15320: 014dd5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 15321: 00b0ee34 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ - 15322: 00854e1c 208 FUNC GLOBAL DEFAULT 12 arm_cpu_do_unaligned_access │ │ │ │ + 15321: 00b0ebf4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 15322: 00854bdc 208 FUNC GLOBAL DEFAULT 12 arm_cpu_do_unaligned_access │ │ │ │ 15323: 002d904c 136 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 15324: 014e94ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 15325: 014e0a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 15326: 0070547c 328 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ - 15327: 00831fe0 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ + 15327: 00831da0 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshluw │ │ │ │ 15328: 0151c184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 15329: 00b87b64 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 15330: 00aebb78 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 15331: 00ab6228 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 15329: 00b87924 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 15330: 00aeb938 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 15331: 00ab5fe8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 15332: 014f2b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 15333: 0067884c 84 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 15334: 00b5e9a4 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 15335: 00aa7ca4 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 15334: 00b5e764 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 15335: 00aa7a64 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 15336: 014edd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 15337: 0040448c 180 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ 15338: 014eff08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 15339: 0151cf4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 15340: 0151c3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 15341: 0066b420 320 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 15342: 014f2d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 15343: 006786e0 36 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 15344: 014eba50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_EVENT_EVENT │ │ │ │ 15345: 0066b044 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 15346: 014e5474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 15347: 0151c3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 15348: 014e1504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 15349: 00b6411c 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 15350: 00cfbe70 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 15349: 00b63edc 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 15350: 00cfbc30 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 15351: 014eef88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ - 15352: 00973b64 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ + 15352: 00973924 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 15353: 013bdc2c 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 15354: 0151b81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 15355: 0151d598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 15356: 006e7294 104 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 15357: 0151c89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 15358: 0151ce8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_RESET_HANDLER_DSTATE │ │ │ │ 15359: 0054cf70 392 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 15360: 0151badc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 15361: 014f5050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 15362: 0151b3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 15363: 00927ba0 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 15363: 00927960 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 15364: 002eac94 484 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 15365: 002c0a38 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 15366: 0070dbe8 524 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 15367: 0151bcc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 15368: 002cfb60 196 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 15369: 0151c57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 15370: 0151ba88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 15371: 014dca98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ - 15372: 0095792c 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ + 15372: 009576ec 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 15373: 0151d348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 15374: 00519d0c 100 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 15375: 0151b2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 15376: 0151c4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 15377: 014f0908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ - 15378: 008f3ef0 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 15379: 00ba6f14 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 15378: 008f3cb0 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ + 15379: 00ba6cd4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 15380: 014f3894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 15381: 005cb2bc 176 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 15382: 013bc92c 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 15383: 0069e4d8 32 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 15384: 014e387c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 15385: 0151d660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 15386: 014ed858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 15387: 00307450 180 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ 15388: 0151ca14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_DMA_CHECKSUM_DSTATE │ │ │ │ - 15389: 00b2e7ac 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 15389: 00b2e56c 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 15390: 002c0aa0 8 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 15391: 00ba4fb8 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 15391: 00ba4d78 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 15392: 0151cfe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 15393: 0151d6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 15394: 0151c66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 15395: 00679d68 76 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 15396: 00aecde0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 15396: 00aecba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 15397: 0151b290 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 15398: 0151b3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 15399: 00b75aec 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 15399: 00b758ac 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 15400: 0151de6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 15401: 014f198c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 15402: 0151c3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 15403: 014f863c 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 15404: 002c19f0 8 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 15405: 014ed3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 15406: 00ad490c 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 15406: 00ad46cc 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ 15407: 01425a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqshll │ │ │ │ 15408: 013a2748 52 OBJECT GLOBAL DEFAULT 21 vmstate_arm_cpu │ │ │ │ - 15409: 00b35c0c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 15409: 00b359cc 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 15410: 014e95ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 15411: 0151d298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 15412: 0097d094 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 15412: 0097ce54 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ 15413: 0068f7b4 488 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_ioas │ │ │ │ - 15414: 00a7f98c 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ - 15415: 009c05e0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 15414: 00a7f74c 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 15415: 009c03a0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 15416: 0151de1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 15417: 014f3448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_EVENT │ │ │ │ 15418: 014ed848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 15419: 01441464 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_h │ │ │ │ 15420: 0151c876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 15421: 0151cdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 15422: 002b4e0c 344 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 15423: 00accfa4 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ - 15424: 008332ec 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ + 15423: 00accd64 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 15424: 008330ac 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxb │ │ │ │ 15425: 014f191c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 15426: 0151b9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 15427: 00b64f1c 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 15427: 00b64cdc 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 15428: 01512b20 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 15429: 00b42d74 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 15429: 00b42b34 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 15430: 003c4cec 436 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 15431: 00cfbe6c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ - 15432: 00957c3c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ + 15431: 00cfbc2c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 15432: 009579fc 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 15433: 014eb5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ - 15434: 008333f0 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ + 15434: 008331b0 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxh │ │ │ │ 15435: 014e28d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 15436: 014f3854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 15437: 0036c0b8 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 15438: 0151c858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 15439: 003c8c74 988 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 15440: 0151d73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 15441: 002db21c 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 15442: 014413e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_w │ │ │ │ 15443: 00708674 104 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 15444: 006a221c 376 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 15445: 014ecee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 15446: 003f5868 100 FUNC GLOBAL DEFAULT 12 omap_i2c_bus │ │ │ │ - 15447: 00b266dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 15447: 00b2649c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 15448: 014e1274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ 15449: 014508cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sub_u16 │ │ │ │ - 15450: 00ba4fc4 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 15451: 00a2a0bc 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 15452: 00b03af4 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ - 15453: 00833528 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ + 15450: 00ba4d84 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 15451: 00a29e7c 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 15452: 00b038b4 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 15453: 008332e8 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhxw │ │ │ │ 15454: 014e6620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 15455: 004dc1ac 24 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 15456: 00b2e404 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 15457: 00b533f0 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 15456: 00b2e1c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 15457: 00b531b0 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 15458: 0151c3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 15459: 014efcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 15460: 0151c35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ - 15461: 00974b74 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 15462: 00af2378 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 15461: 00974934 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ + 15462: 00af2138 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 15463: 002d0e90 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 15464: 0143e368 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabsh │ │ │ │ 15465: 014ee270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 15466: 014ec638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 15467: 00ba40e4 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 15467: 00ba3ea4 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 15468: 0151c684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 15469: 003ce590 2604 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 15470: 00703480 100 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 15471: 014e4924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 15472: 0143e2e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfabss │ │ │ │ 15473: 0151c4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 15474: 0151d04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 15475: 0065de30 868 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 15476: 00930c48 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 15476: 00930a08 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 15477: 0151cb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 15478: 014dc978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ - 15479: 0086fb60 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f64_to_f16 │ │ │ │ + 15479: 0086f920 76 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f64_to_f16 │ │ │ │ 15480: 007ada8c 244 FUNC GLOBAL DEFAULT 12 gen_sqsub_d │ │ │ │ 15481: 014f13e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 15482: 014e8a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 15483: 0151d4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 15484: 014f2cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 15485: 00ab393c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 15485: 00ab36fc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 15486: 0151bfac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 15487: 014e36dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 15488: 00b87288 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 15489: 008bb0b0 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 15488: 00b87048 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 15489: 008bae70 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 15490: 002be410 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 15491: 006c92a8 24 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ - 15492: 0091e1ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ + 15492: 0091df6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 15493: 0151d4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 15494: 014dd5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 15495: 00b2be24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 15495: 00b2bbe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 15496: 0151c22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 15497: 0151c13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 15498: 006e8f78 476 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 15499: 002dc280 76 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 15500: 008631a4 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ - 15501: 00927c4c 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 15500: 00862f64 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a32 │ │ │ │ + 15501: 00927a0c 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 15502: 014411d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_sw │ │ │ │ 15503: 0151c30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 15504: 00930d3c 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 15505: 00abf77c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 15504: 00930afc 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 15505: 00abf53c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 15506: 002f39ec 164 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 15507: 002eb254 80 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 15508: 014e6970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 15509: 00389fc8 180 FUNC GLOBAL DEFAULT 12 cxl_insert_extent_to_extent_group │ │ │ │ - 15510: 0095bd08 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ + 15510: 0095bac8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 15511: 0151d290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 15512: 00b3e1b8 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 15512: 00b3df78 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 15513: 0151d2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 15514: 0151c660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 15515: 0151b4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 15516: 00920d38 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 15516: 00920af8 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 15517: 014e3fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 15518: 00aa051c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 15519: 0098d798 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 15518: 00aa02dc 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 15519: 0098d558 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 15520: 014de634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ - 15521: 008dd734 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ - 15522: 00850c78 180 FUNC GLOBAL DEFAULT 12 helper_neon_qzip16 │ │ │ │ + 15521: 008dd4f4 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ + 15522: 00850a38 180 FUNC GLOBAL DEFAULT 12 helper_neon_qzip16 │ │ │ │ 15523: 003699d8 60 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 15524: 0151b474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 15525: 008d6638 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 15526: 00b7c788 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 15525: 008d63f8 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 15526: 00b7c548 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 15527: 0143b89c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsb │ │ │ │ 15528: 0151d552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 15529: 014ef208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 15530: 009be528 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 15530: 009be2e8 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 15531: 014e2bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 15532: 014ed4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 15533: 014f14f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 15534: 014ed218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 15535: 0098b4c4 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 15535: 0098b284 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 15536: 0151cb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 15537: 014edfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 15538: 0097c8b4 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 15538: 0097c674 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 15539: 01447fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_d │ │ │ │ 15540: 0143b818 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsh │ │ │ │ 15541: 014f06f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 15542: 002eca58 900 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 15543: 0151b154 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ 15544: 005946f0 60 FUNC GLOBAL DEFAULT 12 smbios_get_table_legacy │ │ │ │ 15545: 014480ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_h │ │ │ │ - 15546: 0097d0f0 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 15547: 00855da8 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ - 15548: 00b6a008 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 15546: 0097ceb0 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 15547: 00855b68 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_h │ │ │ │ + 15548: 00b69dc8 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 15549: 006fcba4 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 15550: 014e9f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 15551: 0151d3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 15552: 00b726c8 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 15552: 00b72488 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 15553: 004c0548 612 FUNC GLOBAL DEFAULT 12 lan9118_phy_update_link │ │ │ │ 15554: 01426134 132 OBJECT GLOBAL DEFAULT 24 helper_info_saddsubx │ │ │ │ - 15555: 00aa270c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ - 15556: 0084a63c 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s16 │ │ │ │ + 15555: 00aa24cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 15556: 0084a3fc 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_s16 │ │ │ │ 15557: 0066ed84 256 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 15558: 0151bb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 15559: 0036c24c 216 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 15560: 0151bf58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ 15561: 01448028 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmls_idx_s │ │ │ │ - 15562: 008346c8 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ - 15563: 00a2577c 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 15562: 00834488 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarb │ │ │ │ + 15563: 00a2553c 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ 15564: 0143b794 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdsw │ │ │ │ - 15565: 009c08b4 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ - 15566: 00856a6c 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ + 15565: 009c0674 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 15566: 0085682c 208 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_s │ │ │ │ 15567: 0151d100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ - 15568: 0095c99c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ + 15568: 0095c75c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 15569: 005217cc 8 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 15570: 004dc480 16 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 15571: 006b649c 40 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 15572: 00ad3948 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ - 15573: 0083473c 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ + 15572: 00ad3708 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 15573: 008344fc 160 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarh │ │ │ │ 15574: 0151b9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 15575: 014e7260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ - 15576: 0083435c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ + 15576: 0083411c 116 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarb │ │ │ │ 15577: 014ddb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ - 15578: 0083b718 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ + 15578: 0083b4d8 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsb │ │ │ │ 15579: 014dfc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 15580: 0151ce10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ - 15581: 008e586c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ + 15581: 008e562c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 15582: 01440fc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uh │ │ │ │ - 15583: 009b887c 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ - 15584: 008343d0 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ - 15585: 0083b8a4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ - 15586: 009953a8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 15583: 009b863c 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 15584: 00834190 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarh │ │ │ │ + 15585: 0083b664 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbsh │ │ │ │ + 15586: 00995168 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 15587: 014f3b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 15588: 014e5694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 15589: 00ae9790 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 15590: 00995e50 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 15589: 00ae9550 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 15590: 00995c10 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 15591: 006fcad0 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 15592: 0151ba12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ - 15593: 008bdcc0 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ - 15594: 008347dc 152 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ + 15593: 008bda80 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ + 15594: 0083459c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vhsubu_scalarw │ │ │ │ 15595: 014eb588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ - 15596: 009f92c0 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 15597: 00b7cd30 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ - 15598: 0084a4a8 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s16 │ │ │ │ + 15596: 009f9080 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 15597: 00b7caf0 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 15598: 0084a268 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s16 │ │ │ │ 15599: 013bc814 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 15600: 013bda6c 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 15601: 014e5174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 15602: 01440f3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh_sg_uw │ │ │ │ 15603: 014e0520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 15604: 00d40538 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 15604: 00d402f8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 15605: 01426974 132 OBJECT GLOBAL DEFAULT 24 helper_info_shaddsubx │ │ │ │ - 15606: 00834474 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ + 15606: 00834234 156 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddu_scalarw │ │ │ │ 15607: 014e1fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_CFAM_CONFIG_WRITE_NOADDR_EVENT │ │ │ │ 15608: 014ea72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 15609: 00a30c58 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 15609: 00a30a18 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 15610: 0151c89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 15611: 00b0bb08 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 15612: 00dcd16c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 15613: 00d40534 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 15611: 00b0b8c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 15612: 00dccf2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 15613: 00d402f4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 15614: 014e8d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 15615: 009261f0 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 15616: 00b79ee0 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 15617: 00aa2934 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 15615: 00925fb0 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 15616: 00b79ca0 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 15617: 00aa26f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 15618: 0151c1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 15619: 00850d2c 80 FUNC GLOBAL DEFAULT 12 helper_neon_qzip32 │ │ │ │ - 15620: 009f0c94 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 15619: 00850aec 80 FUNC GLOBAL DEFAULT 12 helper_neon_qzip32 │ │ │ │ + 15620: 009f0a54 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 15621: 0151d86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 15622: 0151b5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 15623: 00b635ec 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 15623: 00b633ac 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 15624: 0151b2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 15625: 01412efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 15626: 014f4540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 15627: 01513d38 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ - 15628: 00842188 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ + 15628: 00841f48 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmh │ │ │ │ 15629: 0151c65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 15630: 0066b81c 140 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 15631: 009b65b8 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 15631: 009b6378 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 15632: 0151cbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 15633: 006582c0 200 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 15634: 014df59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 15635: 0151d5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 15636: 0143b710 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabdub │ │ │ │ 15637: 007a4434 140 FUNC GLOBAL DEFAULT 12 vfp_set_fpscr │ │ │ │ 15638: 014dc8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ - 15639: 0086fa70 84 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f32 │ │ │ │ + 15639: 0086f830 84 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f32 │ │ │ │ 15640: 014e4da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 15641: 014e6f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 15642: 00764f5c 72 FUNC GLOBAL DEFAULT 12 aspeed_mmio_map │ │ │ │ 15643: 014dc8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 15644: 0097b5c8 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 15644: 0097b388 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 15645: 0143b68c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduh │ │ │ │ 15646: 0070bfb4 112 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 15647: 0151ba7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 15648: 014e391c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ - 15649: 008422e0 336 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ + 15649: 008420a0 336 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnms │ │ │ │ 15650: 0151ba54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ - 15651: 008ef27c 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ + 15651: 008ef03c 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 15652: 0075447c 1204 FUNC GLOBAL DEFAULT 12 raspi_base_machine_init │ │ │ │ 15653: 0151c120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 15654: 014e80ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 15655: 00aed0c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 15655: 00aece80 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 15656: 014e6af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 15657: 00b2d4f0 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 15657: 00b2d2b0 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 15658: 01415524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 15659: 014e1ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 15660: 014eefe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 15661: 014e82ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 15662: 00b742ec 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 15662: 00b740ac 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 15663: 0151c8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 15664: 0151b700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 15665: 0151c2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 15666: 0151d71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ - 15667: 00863218 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ + 15667: 00862fd8 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_a64 │ │ │ │ 15668: 0040d9ac 112 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 15669: 0151d3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ - 15670: 009193b0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ + 15670: 00919170 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 15671: 014f18bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ 15672: 0143b608 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vabduw │ │ │ │ - 15673: 00d1c69c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 15673: 00d1c45c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 15674: 0038b970 224 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 15675: 0151b40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 15676: 0079764c 360 FUNC GLOBAL DEFAULT 12 arm_phys_excp_target_el │ │ │ │ 15677: 006fc984 272 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 15678: 00b396c0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 15678: 00b39480 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 15679: 014e9b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 15680: 00b2976c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 15680: 00b2952c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 15681: 00703264 148 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 15682: 014d9320 428 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 15683: 014f29ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 15684: 0151b6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ - 15685: 0083b7e0 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ + 15685: 0083b5a0 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbub │ │ │ │ 15686: 014f0218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 15687: 014e88cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 15688: 0151cb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ - 15689: 0081a93c 288 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1a │ │ │ │ + 15689: 0081a6fc 288 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1a │ │ │ │ 15690: 00331a2c 136 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ - 15691: 009568e0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 15692: 0081aa5c 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1b │ │ │ │ + 15691: 009566a0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ + 15692: 0081a81c 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt1b │ │ │ │ 15693: 0142fcec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sb │ │ │ │ 15694: 0151c9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_CTRL_WRITE_DSTATE │ │ │ │ - 15695: 00a9db88 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ - 15696: 0083b968 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ + 15695: 00a9d948 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 15696: 0083b728 196 FUNC GLOBAL DEFAULT 12 helper_mve_vshllbuh │ │ │ │ 15697: 0028acec 352 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 15698: 002c0c68 64 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 15699: 00af1698 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 15699: 00af1458 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ 15700: 0142fc68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_sh │ │ │ │ 15701: 004281fc 156 FUNC GLOBAL DEFAULT 12 gicv3_redist_inv_lpi │ │ │ │ - 15702: 00b26bd4 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 15703: 00b87f10 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 15704: 0097d2bc 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 15702: 00b26994 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 15703: 00b87cd0 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 15704: 0097d07c 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 15705: 014ec888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ - 15706: 0082c5b8 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ + 15706: 0082c378 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsb │ │ │ │ 15707: 002cf3ac 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 15708: 0151c6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 15709: 014f20d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ - 15710: 0095179c 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ + 15710: 0095155c 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 15711: 014f5300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 15712: 00524ca4 264 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 15713: 002d8dc8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ - 15714: 00869738 112 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ + 15714: 008694f8 112 FUNC GLOBAL DEFAULT 12 bfdotadd │ │ │ │ 15715: 0151b59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ - 15716: 0082c64c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ + 15716: 0082c40c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsh │ │ │ │ 15717: 0151d02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 15718: 00517114 100 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 15719: 0143d57c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbb │ │ │ │ 15720: 014eecd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 15721: 014e9ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 15722: 014e9b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 15723: 01436b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0h │ │ │ │ 15724: 01415734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 15725: 014f5388 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 15726: 0151cf42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ 15727: 0143d4f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnbh │ │ │ │ - 15728: 0081ab84 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2a │ │ │ │ - 15729: 00b2d5e4 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 15728: 0081a944 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2a │ │ │ │ + 15729: 00b2d3a4 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 15730: 004dfc04 56 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 15731: 0081acac 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2b │ │ │ │ - 15732: 00a49720 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 15733: 008c4d3c 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 15734: 0097f6f0 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 15735: 0082c6dc 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ - 15736: 00988960 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 15731: 0081aa6c 296 FUNC GLOBAL DEFAULT 12 helper_crypto_sm3tt2b │ │ │ │ + 15732: 00a494e0 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 15733: 008c4afc 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 15734: 0097f4b0 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 15735: 0082c49c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbsw │ │ │ │ + 15736: 00988720 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 15737: 014e55d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ - 15738: 0089bf70 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ + 15738: 0089bd30 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ 15739: 01436ac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmul0s │ │ │ │ 15740: 014dfb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWL_BACKLIGHT_EVENT │ │ │ │ 15741: 003c9480 116 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 15742: 012f030c 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 15743: 0050db30 552 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 15744: 002d4b84 16 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 15745: 0139f408 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 15746: 005251c8 220 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 15747: 013bc2ec 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ - 15748: 009589f4 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ + 15748: 009587b4 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 15749: 0151c7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 15750: 00b77a84 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 15750: 00b77844 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 15751: 013bc858 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 15752: 00aee814 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 15752: 00aee5d4 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 15753: 0151ce4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 15754: 0151c7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 15755: 014eb150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_WRITE_EVENT │ │ │ │ 15756: 0151b818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 15757: 0151c79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 15758: 0151d2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 15759: 009d2c28 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 15759: 009d29e8 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 15760: 0078e014 12 FUNC GLOBAL DEFAULT 12 arm_cp_read_zero │ │ │ │ 15761: 0151c0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 15762: 0151b678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 15763: 00af3b40 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 15764: 008b3238 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ - 15765: 009646ec 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ + 15763: 00af3900 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 15764: 008b2ff8 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 15765: 009644ac 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 15766: 0151b8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 15767: 014e8f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 15768: 00b77dfc 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 15768: 00b77bbc 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 15769: 0151b62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 15770: 0151de52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 15771: 00701ca4 956 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 15772: 00b81d18 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ - 15773: 0093b7c0 84 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ + 15772: 00b81ad8 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 15773: 0093b580 84 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 15774: 014e1764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 15775: 00b05994 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 15775: 00b05754 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 15776: 014ec598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 15777: 00a44620 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 15777: 00a443e0 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 15778: 014e412c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 15779: 00929c20 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 15779: 009299e0 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 15780: 014f181c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 15781: 014f3c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 15782: 0051a38c 152 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 15783: 014dee50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 15784: 0151d53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 15785: 0142fadc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_ub │ │ │ │ - 15786: 0091dac4 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ + 15786: 0091d884 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 15787: 0151bc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 15788: 014e9f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 15789: 014537b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rsqrte_rpres_f32 │ │ │ │ 15790: 014f2a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 15791: 00ba42b0 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ - 15792: 0086fb10 80 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f64 │ │ │ │ + 15791: 00ba4070 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 15792: 0086f8d0 80 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvt_f16_to_f64 │ │ │ │ 15793: 014dd650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 15794: 00995ce4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 15795: 009fd598 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 15794: 00995aa4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 15795: 009fd358 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 15796: 0142fa58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnb_uh │ │ │ │ 15797: 0151b9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 15798: 004a1910 296 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 15799: 0151bdac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 15800: 00b61ef4 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 15800: 00b61cb4 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 15801: 0151d11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 15802: 014e61d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 15803: 014e89ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ - 15804: 008e2498 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ + 15804: 008e2258 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 15805: 014eb8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ - 15806: 00b2342c 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 15807: 00b99f10 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 15808: 00b47960 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ - 15809: 008e1b14 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ + 15806: 00b231ec 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 15807: 00b99cd0 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 15808: 00b47720 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 15809: 008e18d4 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ 15810: 0034c548 264 FUNC GLOBAL DEFAULT 12 nand_init │ │ │ │ - 15811: 009265b4 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ - 15812: 0082c7b8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ + 15811: 00926374 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 15812: 0082c578 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbub │ │ │ │ 15813: 014e0c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 15814: 012f187c 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ - 15815: 0082c848 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ + 15815: 0082c608 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuh │ │ │ │ 15816: 0151d4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 15817: 014e70a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 15818: 014e226c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 15819: 002b2cb4 2168 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 15820: 014defa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 15821: 00ab22f8 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 15821: 00ab20b8 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 15822: 0151d256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 15823: 00ae4ff0 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 15823: 00ae4db0 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 15824: 006abcc8 232 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 15825: 0151c658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ - 15826: 0083f2cc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ + 15826: 0083f08c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqb │ │ │ │ 15827: 0151c1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 15828: 014e0b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 15829: 00ab7838 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 15829: 00ab75f8 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 15830: 00517598 28 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 15831: 00703064 132 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 15832: 014dd350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 15833: 002b7d84 296 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 15834: 01391c84 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 15835: 014dff18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 15836: 014dd180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 15837: 009b9c14 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 15837: 009b99d4 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 15838: 0151d170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 15839: 014e17b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 15840: 0083f35c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ - 15841: 0086dedc 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxd │ │ │ │ - 15842: 0095a60c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ - 15843: 0082c8d8 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ + 15840: 0083f11c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqh │ │ │ │ + 15841: 0086dc9c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxd │ │ │ │ + 15842: 0095a3cc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ + 15843: 0082c698 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmullbuw │ │ │ │ 15844: 002d7c24 336 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 15845: 014f1a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ - 15846: 0086dea0 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxh │ │ │ │ + 15846: 0086dc60 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxh │ │ │ │ 15847: 002d4d88 140 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 15848: 0151d8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 15849: 0070b480 360 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 15850: 014e4e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 15851: 014f1ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 15852: 0151c3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 15853: 0151d50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 15854: 00aff224 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 15855: 00a40f84 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 15854: 00afefe4 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 15855: 00a40d44 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 15856: 00764d44 536 FUNC GLOBAL DEFAULT 12 aspeed_soc_dram_init │ │ │ │ - 15857: 0091a690 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ - 15858: 00963c54 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 15859: 0086ded8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxs │ │ │ │ - 15860: 00a7d000 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ - 15861: 0083f3ec 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ + 15857: 0091a450 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ + 15858: 00963a14 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ + 15859: 0086dc98 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxs │ │ │ │ + 15860: 00a7cdc0 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 15861: 0083f1ac 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeqw │ │ │ │ 15862: 006ac6b0 624 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 15863: 009e1240 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 15863: 009e1000 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 15864: 00380efc 132 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 15865: 00517364 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 15866: 0151c5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 15867: 0052131c 492 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 15868: 00690530 712 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_dirty_bitmap │ │ │ │ - 15869: 0091abc8 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ + 15869: 0091a988 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 15870: 014de3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 15871: 008d663c 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 15871: 008d63fc 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 15872: 013bd524 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 15873: 014ee6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 15874: 00aa83a0 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 15874: 00aa8160 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 15875: 0074bd20 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_read16 │ │ │ │ - 15876: 0095900c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ + 15876: 00958dcc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 15877: 0151c6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 15878: 0151bfda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 15879: 0151d8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 15880: 005d8054 360 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 15881: 009fd600 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 15882: 00a642e0 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 15883: 0092124c 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 15881: 009fd3c0 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 15882: 00a640a0 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 15883: 0092100c 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 15884: 014d71c8 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 15885: 0151c99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 15886: 014e5044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 15887: 0151c4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 15888: 0151cbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 15889: 0062f128 408 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 15890: 014f0208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 15891: 009953c0 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 15891: 00995180 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 15892: 014dc808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 15893: 00679db4 616 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 15894: 0151b85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 15895: 014dd910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ - 15896: 007bbb54 96 FUNC GLOBAL DEFAULT 12 gen_set_condexec │ │ │ │ + 15896: 007bba5c 96 FUNC GLOBAL DEFAULT 12 gen_set_condexec │ │ │ │ 15897: 00378cbc 136 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 15898: 00ad3834 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 15898: 00ad35f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 15899: 014f0a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 15900: 0151b540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 15901: 014ecf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 15902: 00523824 24 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ - 15903: 0095ddd8 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 15904: 00b47814 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 15903: 0095db98 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ + 15904: 00b475d4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 15905: 014e1a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 15906: 014e1824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ - 15907: 00920188 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ + 15907: 0091ff48 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 15908: 0151d69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 15909: 01417bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 15910: 0092ad80 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 15910: 0092ab40 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 15911: 014de4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 15912: 006ca90c 188 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 15913: 0037ccb8 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 15914: 009ef84c 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 15914: 009ef60c 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 15915: 0151ddf5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 15916: 004a1a40 140 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ - 15917: 009cc228 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 15917: 009cbfe8 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 15918: 0151b43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 15919: 014dd8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 15920: 0151c09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 15921: 014f293c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 15922: 00374118 1396 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 15923: 0151d142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 15924: 0151d29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 15925: 00b276b8 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 15925: 00b27478 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 15926: 014e3cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 15927: 00aec4e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 15927: 00aec2a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 15928: 0151b2a0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 15929: 002d0a70 252 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 15930: 014dfa5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_INV_NOTIFIERS_MR_EVENT │ │ │ │ 15931: 002e3cf4 124 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 15932: 0092ba34 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 15932: 0092b7f4 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 15933: 0151d66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 15934: 0151d5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 15935: 014efdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 15936: 0151c2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 15937: 0151b978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ - 15938: 008f0290 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ - 15939: 00b66544 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ + 15938: 008f0050 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ + 15939: 00b66304 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ 15940: 014dcb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 15941: 0151c8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 15942: 00a88ff4 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 15942: 00a88db4 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 15943: 0151cdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 15944: 014f4744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 15945: 014e6890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 15946: 014f3658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 15947: 014df87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_RANGE_INVAL_EVENT │ │ │ │ 15948: 0074bf38 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_read32 │ │ │ │ - 15949: 00867a5c 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ + 15949: 0086781c 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_b │ │ │ │ 15950: 0151c244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ - 15951: 0084f910 208 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s8 │ │ │ │ + 15951: 0084f6d0 208 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_s8 │ │ │ │ 15952: 0151d8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 15953: 014e42ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 15954: 014ed378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 15955: 014e7f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ - 15956: 00867bd0 380 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ + 15956: 00867990 380 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_h │ │ │ │ 15957: 00526aa8 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ - 15958: 00849e34 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ + 15958: 00849bf4 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_h │ │ │ │ 15959: 002b9ab0 240 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 15960: 00b426e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 15960: 00b424a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 15961: 0151c88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 15962: 0151d762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 15963: 003052c4 296 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 15964: 002b7eac 292 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 15965: 0151d5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 15966: 0151cf62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 15967: 00678ea4 188 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 15968: 0151ba58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ - 15969: 0083d954 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ - 15970: 00867d4c 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ - 15971: 00849f98 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ + 15969: 0083d714 168 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsb │ │ │ │ + 15970: 00867b0c 372 FUNC GLOBAL DEFAULT 12 helper_gvec_uminp_s │ │ │ │ + 15971: 00849d58 356 FUNC GLOBAL DEFAULT 12 helper_mve_vrint_rm_s │ │ │ │ 15972: 0151c57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 15973: 01413a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 15974: 0048c850 596 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ - 15975: 00965620 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ + 15975: 009653e0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 15976: 014e9fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 15977: 014ee360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ - 15978: 0083daac 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ + 15978: 0083d86c 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbsh │ │ │ │ 15979: 014dfb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OMAP1_PWT_BUZZ_EVENT │ │ │ │ 15980: 014ea31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 15981: 0151c948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 15982: 0151b2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 15983: 002d901c 48 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ 15984: 01418728 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 15985: 0151b48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 15986: 014e3fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 15987: 0066784c 584 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 15988: 00abb5e8 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 15988: 00abb3a8 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 15989: 014e6fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 15990: 0151b848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 15991: 014f5160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 15992: 0048ea84 988 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 15993: 00288700 32 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 15994: 014e6080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 15995: 00373be8 220 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 15996: 00a9f6e0 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 15997: 00b8b7a0 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ - 15998: 00956d54 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ + 15996: 00a9f4a0 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 15997: 00b8b560 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 15998: 00956b14 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 15999: 0048e6cc 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 16000: 0151c36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 16001: 01454ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhd │ │ │ │ 16002: 014e6540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ - 16003: 0095df28 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ + 16003: 0095dce8 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 16004: 014e0b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 16005: 0151b87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 16006: 014eed08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 16007: 0151c0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 16008: 014557b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhh │ │ │ │ 16009: 0142a4c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsb │ │ │ │ 16010: 002dc6a8 164 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 16011: 0151c356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 16012: 00abb834 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 16012: 00abb5f4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 16013: 0144e7cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_ceq_f32 │ │ │ │ 16014: 0151cfc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 16015: 00b47ac8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 16016: 00981d94 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 16015: 00b47888 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 16016: 00981b54 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 16017: 014f1f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ - 16018: 008436f4 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ + 16018: 008434b4 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfmsh │ │ │ │ 16019: 002d0e00 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ - 16020: 008706bc 108 FUNC GLOBAL DEFAULT 12 helper_fjcvtzs │ │ │ │ + 16020: 0087047c 108 FUNC GLOBAL DEFAULT 12 helper_fjcvtzs │ │ │ │ 16021: 014ed158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 16022: 00aa3f7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 16022: 00aa3d3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 16023: 014e7800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 16024: 0151c4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 16025: 014e57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ 16026: 0034bfb0 20 FUNC GLOBAL DEFAULT 12 nand_getpins │ │ │ │ - 16027: 00929ec4 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 16028: 00b1b9b0 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 16027: 00929c84 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 16028: 00b1b770 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 16029: 014e2608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 16030: 0142a6d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsl │ │ │ │ 16031: 0145530c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touhs │ │ │ │ 16032: 0151ce38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 16033: 014f888c 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 16034: 014eeac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 16035: 00b74dcc 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 16036: 00a9a494 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 16037: 009fa998 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ - 16038: 008dce4c 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 16039: 00adffb8 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 16035: 00b74b8c 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 16036: 00a9a254 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 16037: 009fa758 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 16038: 008dcc0c 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ + 16039: 00adfd78 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 16040: 002bbc08 236 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ - 16041: 0084385c 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ + 16041: 0084361c 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmss │ │ │ │ 16042: 014f557c 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 16043: 014e1f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_ASPEED_APB2OPB_READ_EVENT │ │ │ │ 16044: 0151c9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_TRANSFER_DSTATE │ │ │ │ - 16045: 00b93eac 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 16045: 00b93c6c 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 16046: 0142a5c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minsw │ │ │ │ 16047: 014efee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ - 16048: 0084f874 156 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u8 │ │ │ │ + 16048: 0084f634 156 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u8 │ │ │ │ 16049: 0062fe38 300 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 16050: 002cacc0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 16051: 0151d6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 16052: 0151bff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 16053: 00324b3c 2452 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 16054: 01456410 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touid │ │ │ │ 16055: 012f0f60 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ 16056: 014df660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_ADC_READ_EVENT │ │ │ │ 16057: 01456518 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touih │ │ │ │ - 16058: 00b63d24 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 16058: 00b63ae4 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 16059: 0151b2a5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 16060: 006de758 712 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 16061: 0051102c 244 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 16062: 014ede70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 16063: 00b19ce8 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 16063: 00b19aa8 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 16064: 014dd3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ - 16065: 0083dc64 132 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ + 16065: 0083da24 132 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbub │ │ │ │ 16066: 006bc4d4 64 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 16067: 003c3ac8 300 FUNC GLOBAL DEFAULT 12 bcm2835_fb_validate_config │ │ │ │ 16068: 0065703c 904 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 16069: 014ee9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 16070: 0151d20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 16071: 014ef3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 16072: 014ea19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 16073: 00b640c4 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 16073: 00b63e84 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 16074: 0151b2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 16075: 0151c180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 16076: 00aa48d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 16076: 00aa4694 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 16077: 01456494 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touis │ │ │ │ 16078: 006d9d58 244 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 16079: 0083dd74 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ - 16080: 00a9dd64 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 16079: 0083db34 184 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovnbuh │ │ │ │ + 16080: 00a9db24 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 16081: 0050c0dc 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ - 16082: 0095e728 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 16083: 009b8e50 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 16082: 0095e4e8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ + 16083: 009b8c10 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 16084: 0151d73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 16085: 002b743c 272 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 16086: 0151b2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 16087: 008b8f8c 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 16088: 0097bbf8 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 16087: 008b8d4c 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 16088: 0097b9b8 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 16089: 005cb454 264 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 16090: 005cb25c 92 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 16091: 00afd468 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 16092: 009ce388 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 16093: 00b71f90 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 16091: 00afd228 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 16092: 009ce148 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 16093: 00b71d50 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 16094: 014dfdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 16095: 014e6480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ 16096: 0151ceac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_GROUP_DSTATE │ │ │ │ - 16097: 009ab694 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 16098: 00ae5128 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 16099: 009f00f4 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 16097: 009ab454 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 16098: 00ae4ee8 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 16099: 009efeb4 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 16100: 014f47c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 16101: 00668370 552 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 16102: 0062dc78 64 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 16103: 014f0168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 16104: 00996cc8 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 16104: 00996a88 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 16105: 006d3c50 6364 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 16106: 01418fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 16107: 0151c2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 16108: 014e47d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 16109: 0142a544 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minub │ │ │ │ 16110: 0151cc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 16111: 0151bfce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 16112: 00b97a5c 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 16112: 00b9781c 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 16113: 002be6e4 292 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 16114: 013bcaac 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 16115: 0151d476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 16116: 014ea23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 16117: 0151cde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 16118: 009567a0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 16119: 009fa3a4 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 16118: 00956560 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ + 16119: 009fa164 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 16120: 014f8640 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 16121: 014f1008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 16122: 01443a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_b │ │ │ │ 16123: 0151c266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 16124: 00ad43bc 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 16125: 00a13114 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 16124: 00ad417c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 16125: 00a12ed4 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ 16126: 0142a754 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minul │ │ │ │ - 16127: 0086cb74 132 FUNC GLOBAL DEFAULT 12 helper_shadd8 │ │ │ │ - 16128: 00b8df30 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 16127: 0086c934 132 FUNC GLOBAL DEFAULT 12 helper_shadd8 │ │ │ │ + 16128: 00b8dcf0 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 16129: 01443900 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_d │ │ │ │ 16130: 014f04e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 16131: 014dd230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 16132: 00aff7e8 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 16133: 00b41fb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 16132: 00aff5a8 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 16133: 00b41d70 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 16134: 014155a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 16135: 0151cb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 16136: 009fdefc 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 16136: 009fdcbc 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 16137: 01443a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_h │ │ │ │ - 16138: 00b73570 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 16138: 00b73330 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 16139: 014ea2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 16140: 00789940 268 FUNC GLOBAL DEFAULT 12 arm_cpu_register │ │ │ │ 16141: 014f5190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 16142: 006846d4 1524 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 16143: 0151c518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 16144: 014186a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 16145: 0151c7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 16146: 002cb0dc 180 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 16147: 00b3b0f4 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 16147: 00b3aeb4 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ 16148: 0142a64c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_minuw │ │ │ │ - 16149: 00b02238 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 16149: 00b01ff8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 16150: 0036e924 212 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 16151: 0151c6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 16152: 00b28a6c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 16152: 00b2882c 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 16153: 01443984 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_s │ │ │ │ 16154: 014137c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 16155: 014e3e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 16156: 0066aad0 44 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ - 16157: 0086e4cc 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitod │ │ │ │ + 16157: 0086e28c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitod │ │ │ │ 16158: 00322180 348 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ - 16159: 0095af44 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 16160: 00b0fa50 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ - 16161: 0086e3ac 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sitoh │ │ │ │ - 16162: 0093e514 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ + 16159: 0095ad04 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ + 16160: 00b0f810 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 16161: 0086e16c 36 FUNC GLOBAL DEFAULT 12 helper_vfp_sitoh │ │ │ │ + 16162: 0093e2d4 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 16163: 0151d1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 16164: 00b40b28 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 16164: 00b408e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 16165: 0151c272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ - 16166: 00851410 12 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ + 16166: 008511d0 12 FUNC GLOBAL DEFAULT 12 helper_uxtb16 │ │ │ │ 16167: 0151ce64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 16168: 004aed48 624 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 16169: 00b5cfc0 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 16170: 009ebe50 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 16171: 00a99be0 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 16169: 00b5cd80 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 16170: 009ebc10 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 16171: 00a999a0 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 16172: 0066b06c 164 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 16173: 0151b65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 16174: 0031eb60 240 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 16175: 0151bf8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 16176: 014e7f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 16177: 0151ce7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 16178: 00402ff4 260 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 16179: 0151b566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 16180: 00aee184 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 16180: 00aedf44 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 16181: 0050c35c 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 16182: 0151b289 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 16183: 014467ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_b │ │ │ │ 16184: 014e7ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 16185: 014ef0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ - 16186: 0086e450 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitos │ │ │ │ + 16186: 0086e210 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sitos │ │ │ │ 16187: 014e2c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 16188: 009ed098 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 16189: 008a549c 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 16188: 009ece58 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 16189: 008a525c 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 16190: 003da310 504 FUNC GLOBAL DEFAULT 12 soc_dma_port_add_fifo │ │ │ │ 16191: 0151b392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 16192: 002cf260 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 16193: 01446660 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_d │ │ │ │ 16194: 01431dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovi │ │ │ │ 16195: 00321204 228 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ - 16196: 009563b8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ + 16196: 00956178 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 16197: 002b754c 256 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 16198: 005164e4 332 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ 16199: 014e03b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 16200: 014dd2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 16201: 014f8138 4 OBJECT GLOBAL DEFAULT 25 usr_blobs │ │ │ │ 16202: 01446768 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_h │ │ │ │ 16203: 0151bec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 16204: 0151c0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 16205: 014f1078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 16206: 014e40bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 16207: 014f3d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 16208: 013942b0 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ - 16209: 0093e358 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 16210: 00b642a4 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 16211: 0084f27c 76 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u16 │ │ │ │ - 16212: 00b26868 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 16213: 00ab94fc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 16209: 0093e118 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ + 16210: 00b64064 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 16211: 0084f03c 76 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u16 │ │ │ │ + 16212: 00b26628 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 16213: 00ab92bc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 16214: 0151ccd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 16215: 014ee680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 16216: 014f3c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 16217: 00321bfc 344 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 16218: 014466e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smulh_s │ │ │ │ - 16219: 008eccfc 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ + 16219: 008ecabc 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 16220: 0151bd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 16221: 01454f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tould │ │ │ │ 16222: 014ea36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 16223: 014556a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh │ │ │ │ 16224: 014dea30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ 16225: 007b1520 116 FUNC GLOBAL DEFAULT 12 gen_gvec_fabs │ │ │ │ - 16226: 00b699e8 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 16226: 00b697a8 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 16227: 0151b4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 16228: 0151d6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 16229: 014f0d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 16230: 014ecf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 16231: 008a4044 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 16231: 008a3e04 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 16232: 0151ca4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ - 16233: 0085d6c0 340 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ + 16233: 0085d480 340 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_h │ │ │ │ 16234: 0074c15c 104 FUNC GLOBAL DEFAULT 12 omap_mpuio_key │ │ │ │ 16235: 0151cbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 16236: 00658744 280 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 16237: 00aaed6c 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 16237: 00aaeb2c 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 16238: 01455288 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls │ │ │ │ 16239: 014e1564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 16240: 0151d150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 16241: 006c10c8 720 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 16242: 00b4b79c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 16242: 00b4b55c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 16243: 0050f524 292 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init_rom │ │ │ │ 16244: 013924b0 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 16245: 014e210c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 16246: 0085d814 344 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ - 16247: 00adbac4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 16248: 00ba922c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 16249: 00b4335c 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 16250: 00abc6a0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 16246: 0085d5d4 344 FUNC GLOBAL DEFAULT 12 helper_gvec_rsqrts_nf_s │ │ │ │ + 16247: 00adb884 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 16248: 00ba8fec 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 16249: 00b4311c 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 16250: 00abc460 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 16251: 0151d6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 16252: 014f1f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 16253: 014eef08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 16254: 00a7d254 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 16254: 00a7d014 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 16255: 0141373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 16256: 00aa3fd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 16256: 00aa3d98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 16257: 01419070 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 16258: 014eac20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 16259: 0151cb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 16260: 002a3194 200 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 16261: 013ba408 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 16262: 0151c662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 16263: 014f31f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 16264: 014f294c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 16265: 008e4328 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ + 16265: 008e40e8 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 16266: 01418ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 16267: 0151ce1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 16268: 014e1e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ - 16269: 008e59bc 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ - 16270: 00b3c664 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 16269: 008e577c 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ + 16270: 00b3c424 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 16271: 0151d8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ - 16272: 008dd4d8 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ + 16272: 008dd298 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 16273: 006da1ec 224 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 16274: 0151c6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 16275: 006f3884 124 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 16276: 0151b43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 16277: 009c2864 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ - 16278: 0086c820 76 FUNC GLOBAL DEFAULT 12 helper_ssubaddx │ │ │ │ + 16277: 009c2624 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 16278: 0086c5e0 76 FUNC GLOBAL DEFAULT 12 helper_ssubaddx │ │ │ │ 16279: 0151c1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 16280: 014f4520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 16281: 009d2bfc 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 16281: 009d29bc 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 16282: 014e6aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 16283: 0151c02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 16284: 00b34a30 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 16284: 00b347f0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 16285: 0151b824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ - 16286: 0095ad54 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 16287: 00cfb79c 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 16286: 0095ab14 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ + 16287: 00cfb55c 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 16288: 013ba360 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 16289: 002b3818 400 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 16290: 008b64a8 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 16290: 008b6268 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 16291: 014ea22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 16292: 00b094e0 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ - 16293: 0082e178 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ + 16292: 00b092a0 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 16293: 0082df38 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsb │ │ │ │ 16294: 006739c4 236 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 16295: 014f14c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 16296: 00998c34 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 16296: 009989f4 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 16297: 0151ba9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 16298: 0066ee84 688 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ - 16299: 008eee10 320 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 16300: 0084f2c8 20 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u32 │ │ │ │ - 16301: 00ad5dd4 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 16302: 00aef134 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 16299: 008eebd0 320 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ + 16300: 0084f088 20 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u32 │ │ │ │ + 16301: 00ad5b94 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 16302: 00aeeef4 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 16303: 014f2b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 16304: 0082e1f4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ + 16304: 0082dfb4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsh │ │ │ │ 16305: 0062f6c0 1728 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 16306: 009cb5f4 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 16306: 009cb3b4 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 16307: 0151de3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 16308: 002cb510 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 16309: 0151d5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 16310: 0151cc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 16311: 00aa8670 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 16311: 00aa8430 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ 16312: 01427028 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqsub8 │ │ │ │ - 16313: 00b09914 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 16313: 00b096d4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 16314: 014f3fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 16315: 0059e774 108 FUNC GLOBAL DEFAULT 12 ssi_create_peripheral │ │ │ │ 16316: 0151d864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 16317: 00adc888 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 16318: 00ae69c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 16317: 00adc648 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 16318: 00ae6780 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 16319: 006df0f4 228 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ - 16320: 00b7c778 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 16321: 00a651e4 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 16320: 00b7c538 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 16321: 00a64fa4 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 16322: 014dde1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 16323: 00a43d4c 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 16324: 009d2c3c 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 16323: 00a43b0c 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 16324: 009d29fc 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 16325: 005650c8 104 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 16326: 014e862c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 16327: 00b3c498 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 16328: 00b1b630 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 16327: 00b3c258 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 16328: 00b1b3f0 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 16329: 013bce40 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 16330: 0151d286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ - 16331: 0082e298 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ + 16331: 0082e058 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddsw │ │ │ │ 16332: 006e4508 220 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 16333: 00b6e8bc 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 16334: 00b90484 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 16333: 00b6e67c 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 16334: 00b90244 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ 16335: 007b0354 96 FUNC GLOBAL DEFAULT 12 gen_neon_sqshli │ │ │ │ - 16336: 00aeaa28 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ - 16337: 00860340 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ + 16336: 00aea7e8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 16337: 00860100 196 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_b │ │ │ │ 16338: 0151cb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 16339: 0151d430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ - 16340: 00861234 228 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ + 16340: 00860ff4 228 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_d │ │ │ │ 16341: 004d7798 112 FUNC GLOBAL DEFAULT 12 vhost_set_vring_enable │ │ │ │ 16342: 005c5fd0 188 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 16343: 0151d3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 16344: 009848ec 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 16345: 00b751d8 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 16344: 009846ac 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 16345: 00b74f98 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 16346: 014e6e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 16347: 0050c5ec 200 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 16348: 014e05e0 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 16349: 0151ba1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 16350: 0151c95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ - 16351: 00860404 208 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ + 16351: 008601c4 208 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_h │ │ │ │ 16352: 0144c330 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fcmlah_idx │ │ │ │ - 16353: 00959d20 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ + 16353: 00959ae0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 16354: 0151b9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 16355: 0151d2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 16356: 002b764c 252 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 16357: 009895a8 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ - 16358: 0091fe24 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ + 16357: 00989368 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 16358: 0091fbe4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 16359: 014ed898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 16360: 006d98a4 196 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 16361: 014de01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ 16362: 0144bf94 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_uitos │ │ │ │ - 16363: 00ad7a5c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 16363: 00ad781c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 16364: 014eeeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 16365: 014e9c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 16366: 005c63f0 168 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 16367: 00a9bc0c 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 16368: 00d40518 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 16369: 009bdda4 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 16367: 00a9b9cc 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 16368: 00d402d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 16369: 009bdb64 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ 16370: 0151b7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_CONFIG_CACHE_INV_DSTATE │ │ │ │ - 16371: 0097b804 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 16371: 0097b5c4 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 16372: 014dca18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 16373: 008604d4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ - 16374: 00b5f754 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 16375: 00b65d98 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 16376: 00b01d78 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 16373: 00860294 212 FUNC GLOBAL DEFAULT 12 helper_gvec_uqadd_s │ │ │ │ + 16374: 00b5f514 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 16375: 00b65b58 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 16376: 00b01b38 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 16377: 0151c4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 16378: 00320878 336 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 16379: 00ab5604 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 16380: 00aa2d84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 16379: 00ab53c4 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 16380: 00aa2b44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 16381: 0151c140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 16382: 00981744 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 16383: 0097be00 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 16382: 00981504 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 16383: 0097bbc0 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 16384: 014ead10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 16385: 0151c568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 16386: 009d9fdc 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 16386: 009d9d9c 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 16387: 003803ac 220 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 16388: 00936f34 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 16388: 00936cf4 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 16389: 014e7300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 16390: 0151c200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 16391: 014f08e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 16392: 0151cb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 16393: 0151cbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 16394: 014e339c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 16395: 0151c754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 16396: 0151d66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 16397: 006f358c 428 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 16398: 014e40ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 16399: 009d04a8 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 16399: 009d0268 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 16400: 0151d41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 16401: 014ef664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPIO_READ_EVENT │ │ │ │ 16402: 014e1834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 16403: 00b69ffc 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 16404: 00b8e688 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ - 16405: 0091fae0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ + 16403: 00b69dbc 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 16404: 00b8e448 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 16405: 0091f8a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 16406: 0151cd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 16407: 0151ca40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 16408: 007119a0 172 FUNC GLOBAL DEFAULT 12 arm_pamax │ │ │ │ 16409: 01416628 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 16410: 0151d5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ - 16411: 0082e33c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ + 16411: 0082e0fc 124 FUNC GLOBAL DEFAULT 12 helper_mve_vhaddub │ │ │ │ 16412: 0151cb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 16413: 014f1bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ - 16414: 00a32d28 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 16414: 00a32ae8 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 16415: 014efc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 16416: 014f5250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ - 16417: 0082e3b8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ + 16417: 0082e178 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduh │ │ │ │ 16418: 006d9018 68 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 16419: 00db0418 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 16419: 00db01d8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 16420: 01417c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 16421: 0078b22c 180 FUNC GLOBAL DEFAULT 12 arm_debug_check_watchpoint │ │ │ │ 16422: 0151ca72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 16423: 006b5580 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 16424: 014eee08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 16425: 014136b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 16426: 00b8df18 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 16426: 00b8dcd8 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 16427: 0151d22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ - 16428: 0091c7c0 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ + 16428: 0091c580 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 16429: 014e62f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 16430: 0151bc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 16431: 01512b66 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_target_c │ │ │ │ 16432: 0151de90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 16433: 014de5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 16434: 00707350 88 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 16435: 014e0d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 16436: 014f0718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 16437: 006abe28 48 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 16438: 014f10a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 16439: 00b74104 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ - 16440: 0086cb30 68 FUNC GLOBAL DEFAULT 12 helper_shadd16 │ │ │ │ - 16441: 0082e45c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ + 16439: 00b73ec4 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 16440: 0086c8f0 68 FUNC GLOBAL DEFAULT 12 helper_shadd16 │ │ │ │ + 16441: 0082e21c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vhadduw │ │ │ │ 16442: 0151bddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 16443: 00b85c94 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 16444: 00aed518 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 16443: 00b85a54 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 16444: 00aed2d8 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 16445: 0066cf80 180 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 16446: 00adbca0 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 16446: 00adba60 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 16447: 00618578 236 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 16448: 014f2f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 16449: 00addb10 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 16449: 00add8d0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 16450: 004dc3dc 132 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 16451: 014f32a4 244 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 16452: 013fcef8 2448 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 16453: 0151c38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 16454: 014199d8 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 16455: 014e3cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 16456: 0151cc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 16457: 014e09d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 16458: 014f0848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 16459: 0151dec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 16460: 00b82a88 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ - 16461: 009cd0a8 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 16460: 00b82848 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ + 16461: 009cce68 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 16462: 0151c6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 16463: 014e5844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 16464: 00611ee4 56 FUNC GLOBAL DEFAULT 12 vfio_mig_add_bytes_transferred │ │ │ │ - 16465: 009ecc44 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 16465: 009eca04 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 16466: 0151d7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ - 16467: 00907734 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ - 16468: 00838240 276 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ + 16467: 009074f4 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ + 16468: 00838000 276 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlsldavhxsw │ │ │ │ 16469: 014e850c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 16470: 014f2140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 16471: 0151bf1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 16472: 0028a95c 72 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 16473: 00b8e48c 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 16474: 00b6c300 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 16473: 00b8e24c 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 16474: 00b6c0c0 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 16475: 0151bc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 16476: 00aafd80 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 16476: 00aafb40 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 16477: 014de264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 16478: 007b0034 112 FUNC GLOBAL DEFAULT 12 gen_gvec_srshl │ │ │ │ 16479: 014e7a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 16480: 014dd3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ - 16481: 0084f68c 56 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u8 │ │ │ │ + 16481: 0084f44c 56 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_u8 │ │ │ │ 16482: 01454eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd │ │ │ │ 16483: 0151d7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 16484: 00aa9394 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 16484: 00aa9154 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 16485: 0028a728 48 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 16486: 00b459d8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 16486: 00b45798 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 16487: 014555a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqh │ │ │ │ 16488: 007af998 112 FUNC GLOBAL DEFAULT 12 gen_gvec_srshr │ │ │ │ - 16489: 0085d138 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ + 16489: 0085cef8 184 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_d │ │ │ │ 16490: 0151b692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 16491: 00ad7e78 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ - 16492: 0085cfb0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ + 16491: 00ad7c38 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 16492: 0085cd70 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_h │ │ │ │ 16493: 0053344c 296 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_gpex_host │ │ │ │ 16494: 006e6e74 44 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 16495: 0151b6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 16496: 0139a190 52 OBJECT GLOBAL DEFAULT 21 vmstate_locty │ │ │ │ - 16497: 009648d8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ + 16497: 00964698 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 16498: 00504050 196 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 16499: 00b18128 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 16499: 00b17ee8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 16500: 004e0d9c 1684 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 16501: 00569304 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 16502: 00669534 284 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 16503: 01455204 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqs │ │ │ │ 16504: 0151bd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 16505: 004dc208 40 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ 16506: 0142bf90 132 OBJECT GLOBAL DEFAULT 24 helper_info_set_cp_reg │ │ │ │ - 16507: 008f4428 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ + 16507: 008f41e8 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 16508: 0151b3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 16509: 0151b310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ - 16510: 0085d074 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ + 16510: 0085ce34 196 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnum_s │ │ │ │ 16511: 014f0048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 16512: 014e2528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 16513: 006d9c50 264 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 16514: 006e7bac 104 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 16515: 00b219b0 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 16515: 00b21770 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 16516: 014e52f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 16517: 014e334c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 16518: 002eb5ac 340 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 16519: 014f47e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 16520: 014e3a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 16521: 00b69060 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 16521: 00b68e20 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 16522: 0151d576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CVAL_WRITE_DSTATE │ │ │ │ 16523: 014e53b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 16524: 014e6120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ - 16525: 009c4074 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ + 16525: 009c3e34 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ 16526: 01416b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 16527: 014f8658 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 16528: 008c4ce0 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 16528: 008c4aa0 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 16529: 014dd900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 16530: 013b7fa0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 16531: 00abd7ac 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 16531: 00abd56c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 16532: 014ed0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 16533: 01455834 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touqd_round_to_zero │ │ │ │ - 16534: 008e4330 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ + 16534: 008e40f0 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 16535: 014e29d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 16536: 00aa2488 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 16537: 00aff458 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 16538: 00a9d9bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 16539: 00a9f284 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 16536: 00aa2248 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 16537: 00aff218 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 16538: 00a9d77c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 16539: 00a9f044 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 16540: 0151c392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 16541: 00ad3a5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ - 16542: 008e2034 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ + 16541: 00ad381c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 16542: 008e1df4 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 16543: 0151bade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 16544: 0070cf84 56 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 16545: 0151b40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 16546: 00b027e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 16546: 00b025a8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 16547: 014f3294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 16548: 008b4dec 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 16548: 008b4bac 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 16549: 002bd000 324 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 16550: 0066ad88 180 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ - 16551: 00948994 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ + 16551: 00948754 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 16552: 01422b54 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 16553: 0151b9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ 16554: 0144d098 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s16 │ │ │ │ - 16555: 00b078e0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 16555: 00b076a0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 16556: 0078b9ec 168 FUNC GLOBAL DEFAULT 12 arm_adjust_watchpoint_address │ │ │ │ 16557: 004d7808 2216 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 16558: 0151ba8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ 16559: 0151cae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_TPM_GET_RTCE_BUFFER_SIZE_DSTATE │ │ │ │ - 16560: 00b31668 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 16561: 00b3d4c4 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 16562: 00995ae8 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 16560: 00b31428 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 16561: 00b3d284 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 16562: 009958a8 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 16563: 0151c636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 16564: 0151bde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 16565: 0151b27b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 16566: 014e0560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 16567: 014f20f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 16568: 00513388 92 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 16569: 003234b8 96 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 16570: 009f95a8 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 16571: 00a64f7c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 16572: 00b4e58c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 16570: 009f9368 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 16571: 00a64d3c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 16572: 00b4e34c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 16573: 00432574 100 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 16574: 0066e868 632 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 16575: 01417078 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 16576: 00ae8b9c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 16576: 00ae895c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 16577: 014e832c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 16578: 009fa7f0 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 16578: 009fa5b0 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 16579: 014f36c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 16580: 0151c924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 16581: 0037d418 64 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 16582: 0151cd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 16583: 0151b9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 16584: 00375440 164 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 16585: 014f25a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 16586: 008633bc 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ + 16586: 0086317c 116 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a32 │ │ │ │ 16587: 0151c22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 16588: 00b15c1c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 16588: 00b159dc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 16589: 0151cf2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 16590: 00b185d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 16590: 00b18394 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 16591: 003d9934 636 FUNC GLOBAL DEFAULT 12 omap_dma_init │ │ │ │ 16592: 0151b630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 16593: 00b732d8 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 16594: 00989e80 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 16593: 00b73098 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 16594: 00989c40 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 16595: 002c7e84 152 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 16596: 00797dd0 180 FUNC GLOBAL DEFAULT 12 arm_security_space │ │ │ │ 16597: 00492308 176 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ - 16598: 0091a4e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ + 16598: 0091a2a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 16599: 00371d3c 140 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 16600: 014f42c0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ - 16601: 00972eb0 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ + 16601: 00972c70 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 16602: 0151c62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 16603: 0151ce2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16604: 0151d47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 16605: 00b24a74 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 16605: 00b24834 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 16606: 0151c31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ - 16607: 008ed0c0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ + 16607: 008ece80 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 16608: 006b1b48 944 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 16609: 008b6460 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 16610: 008fe37c 660 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 16609: 008b6220 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 16610: 008fe13c 660 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 16611: 0144b7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_ds │ │ │ │ 16612: 0151d17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 16613: 006e9cc0 380 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 16614: 0144b754 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_du │ │ │ │ 16615: 002c73b8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 16616: 00afcdf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 16617: 009b10f0 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 16618: 00b2e34c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 16616: 00afcbb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 16617: 009b0eb0 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 16618: 00b2e10c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 16619: 014dda50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 16620: 002ca8bc 172 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 16621: 0151d332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 16622: 00b6da68 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 16623: 00b98254 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 16622: 00b6d828 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 16623: 00b98014 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 16624: 0151bc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 16625: 01412cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 16626: 014e84dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 16627: 014e2a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ 16628: 014ebba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_EVENT │ │ │ │ - 16629: 00ac6030 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 16629: 00ac5df0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 16630: 00719fc4 3644 FUNC GLOBAL DEFAULT 12 arm_load_kernel │ │ │ │ 16631: 014f184c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 16632: 009fa760 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 16632: 009fa520 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 16633: 0151baea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 16634: 00dbe368 224 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid │ │ │ │ - 16635: 009ef40c 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 16636: 008b4344 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 16637: 00b0a1dc 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 16638: 00aa9e68 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 16634: 00dbe128 224 OBJECT GLOBAL DEFAULT 14 fby35_bb_fruid │ │ │ │ + 16635: 009ef1cc 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 16636: 008b4104 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 16637: 00b09f9c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 16638: 00aa9c28 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 16639: 0143d474 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovntb │ │ │ │ 16640: 014dd380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 16641: 0143538c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarb │ │ │ │ 16642: 002bd6e8 360 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 16643: 0151be04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 16644: 00678704 80 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 16645: 0143d3f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmovnth │ │ │ │ 16646: 0144cf90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlsh_s32 │ │ │ │ 16647: 003034f8 636 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 16648: 01435308 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarh │ │ │ │ - 16649: 0090e650 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 16650: 00991840 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 16651: 00db0478 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 16649: 0090e410 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ + 16650: 00991600 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 16651: 00db0238 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 16652: 014dc958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 16653: 0066f304 308 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ - 16654: 00916ba0 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ + 16654: 00916960 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 16655: 014ebd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 16656: 014d7198 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 16657: 0151bc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 16658: 00a3120c 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 16659: 00a494f8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ - 16660: 0083a464 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ + 16658: 00a30fcc 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 16659: 00a492b8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 16660: 0083a224 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sb │ │ │ │ 16661: 00704cd8 60 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 16662: 00aa44e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ - 16663: 00850078 132 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s8 │ │ │ │ + 16662: 00aa42a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 16663: 0084fe38 132 FUNC GLOBAL DEFAULT 12 helper_neon_mull_s8 │ │ │ │ 16664: 0151d6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 16665: 0099de40 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 16665: 0099dc00 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 16666: 014e9f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 16667: 0151b291 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 16668: 00b87eb0 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 16668: 00b87c70 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 16669: 014dc968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ - 16670: 0083a510 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ + 16670: 0083a2d0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sh │ │ │ │ 16671: 0151d66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 16672: 006c3d58 6764 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 16673: 00b4311c 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 16674: 009e24c4 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 16673: 00b42edc 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 16674: 009e2284 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 16675: 01435284 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqsubu_scalarw │ │ │ │ 16676: 014dec30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 16677: 006ad258 80 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 16678: 014e3afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 16679: 0151c596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 16680: 014eaff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_BEGIN_EVENT │ │ │ │ - 16681: 0082af58 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ + 16681: 0082ad18 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev16b │ │ │ │ 16682: 0151bed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 16683: 0151cf86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 16684: 00b6d2a8 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 16685: 009fdb44 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 16684: 00b6d068 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 16685: 009fd904 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ 16686: 014f813c 4 OBJECT GLOBAL DEFAULT 25 smbios_tables_len │ │ │ │ 16687: 0051d3bc 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 16688: 0092c56c 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 16689: 009bcfc8 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 16688: 0092c32c 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 16689: 009bcd88 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 16690: 014f1438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 16691: 014ed458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ - 16692: 0083a5ec 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ + 16692: 0083a3ac 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_sw │ │ │ │ 16693: 00693a28 220 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 16694: 01452ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s8 │ │ │ │ 16695: 0151cb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 16696: 0151b396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 16697: 0151b934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 16698: 0151cad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_REG_DSTATE │ │ │ │ 16699: 014ec578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 16700: 014dde2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 16701: 0151ba8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 16702: 002bc998 236 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 16703: 00b1f508 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 16703: 00b1f2c8 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 16704: 014ee6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 16705: 00304694 344 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 16706: 0051d4fc 316 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ 16707: 01457e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_vlstm │ │ │ │ - 16708: 00929fb4 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 16708: 00929d74 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 16709: 006c8068 296 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 16710: 0144bbf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fs │ │ │ │ 16711: 014ebf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 16712: 00b34474 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 16713: 00b1792c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 16712: 00b34234 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 16713: 00b176ec 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 16714: 0144bb74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_fu │ │ │ │ 16715: 0151ca3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 16716: 0151d6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 16717: 00b5f8c4 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 16717: 00b5f684 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 16718: 002c8b8c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 16719: 014dfde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 16720: 00b28f2c 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 16720: 00b28cec 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 16721: 01422ae4 8 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 16722: 014ddb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 16723: 0151caae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 16724: 008b9fe8 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 16725: 0097d400 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 16724: 008b9da8 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 16725: 0097d1c0 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 16726: 014f1abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 16727: 0036c168 88 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 16728: 004dc3ac 48 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 16729: 014f0498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 16730: 00b483b8 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 16731: 009c1114 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 16730: 00b48178 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 16731: 009c0ed4 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 16732: 014df78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_EVENT_EVENT │ │ │ │ 16733: 00709604 672 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 16734: 014f31e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 16735: 00b938d0 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 16735: 00b93690 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 16736: 014ede40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 16737: 0151c764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ - 16738: 00863430 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ + 16738: 008631f0 144 FUNC GLOBAL DEFAULT 12 helper_gvec_fmlal_idx_a64 │ │ │ │ 16739: 014f0468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 16740: 014e5274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 16741: 0151ccfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 16742: 006e3a24 196 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 16743: 009f8bf4 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 16743: 009f89b4 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 16744: 0151dea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 16745: 00abd8f0 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 16746: 00af9548 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 16747: 00aa2260 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 16748: 00ae77b0 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 16749: 00ae2280 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 16745: 00abd6b0 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 16746: 00af9308 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 16747: 00aa2020 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 16748: 00ae7570 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 16749: 00ae2040 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 16750: 00614330 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_unregister_container │ │ │ │ - 16751: 0086d910 64 FUNC GLOBAL DEFAULT 12 arm_set_ah_fp_behaviours │ │ │ │ + 16751: 0086d6d0 64 FUNC GLOBAL DEFAULT 12 arm_set_ah_fp_behaviours │ │ │ │ 16752: 0079ffd0 408 FUNC GLOBAL DEFAULT 12 gt_direct_access_timer_offset │ │ │ │ 16753: 014e0da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 16754: 0151b920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 16755: 0151bb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 16756: 014e2758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ - 16757: 008e3968 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ + 16757: 008e3728 556 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 16758: 00331ab8 4 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 16759: 014ebe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 16760: 014f0778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 16761: 0051dab8 588 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 16762: 009eb664 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 16763: 00a9e8e4 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 16762: 009eb424 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 16763: 00a9e6a4 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 16764: 014df44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 16765: 00b0bc78 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ - 16766: 0083a214 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ - 16767: 0085001c 92 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u8 │ │ │ │ + 16765: 00b0ba38 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 16766: 00839fd4 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_ub │ │ │ │ + 16767: 0084fddc 92 FUNC GLOBAL DEFAULT 12 helper_neon_mull_u8 │ │ │ │ 16768: 0151bd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ 16769: 014ef5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_READ_EVENT │ │ │ │ - 16770: 00b642f4 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 16770: 00b640b4 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 16771: 014e79f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 16772: 014dd280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 16773: 0092dbd0 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 16773: 0092d990 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 16774: 014e8d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ - 16775: 0083a2c0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ + 16775: 0083a080 220 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uh │ │ │ │ 16776: 014e1ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ - 16777: 009cbcb0 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 16777: 009cba70 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 16778: 00348934 552 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 16779: 013bcaf8 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 16780: 0151cdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ - 16781: 0081cd2c 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32 │ │ │ │ + 16781: 0081caec 192 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a32 │ │ │ │ 16782: 0151c6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 16783: 0151b257 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 16784: 00a9cc98 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 16784: 00a9ca58 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 16785: 014eb010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RDR_MATCH_EVENT │ │ │ │ 16786: 0151b762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STRONGARM_UART_UPDATE_PARAMETERS_DSTATE │ │ │ │ 16787: 003493a8 44 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 16788: 00656024 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 16789: 0151c02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 16790: 00b5fd60 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 16790: 00b5fb20 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 16791: 0151c8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 16792: 014e7e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 16793: 014ec8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ - 16794: 0083bf34 120 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ + 16794: 0083bcf4 120 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbb │ │ │ │ 16795: 00302444 84 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 16796: 00ae25a0 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 16796: 00ae2360 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 16797: 0151b5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 16798: 00adb0ac 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 16798: 00adae6c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 16799: 014dca48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 16800: 014f0008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 16801: 0151c9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PSPI_ENTER_RESET_DSTATE │ │ │ │ 16802: 003796ec 3300 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 16803: 006936d4 96 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 16804: 0083a39c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ + 16804: 0083a15c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vrshli_uw │ │ │ │ 16805: 014ef494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_UPDATE_IDR_EVENT │ │ │ │ - 16806: 0083bfac 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ - 16807: 00b18464 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 16806: 0083bd6c 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnbh │ │ │ │ + 16807: 00b18224 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 16808: 0151b654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ 16809: 01452b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u8 │ │ │ │ 16810: 0151debe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 16811: 0151be50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 16812: 014e6a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 16813: 014ef088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 16814: 002bdfd4 360 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 16815: 014ed748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 16816: 014e70d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 16817: 0028b564 496 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 16818: 00aa678c 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 16818: 00aa654c 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 16819: 0151be58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 16820: 014f1eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 16821: 0151b9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 16822: 0151c4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 16823: 014177b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 16824: 009efca0 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 16824: 009efa60 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 16825: 002c53ac 188 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 16826: 01512ba9 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 16827: 0151b7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_ACPI_SETUP_DSTATE │ │ │ │ 16828: 014d6cdc 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 16829: 0144edfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mull_u16 │ │ │ │ 16830: 0144b9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hs │ │ │ │ 16831: 0151d652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 16832: 00b993c4 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 16832: 00b99184 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 16833: 0151c194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 16834: 00920d34 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 16834: 00920af4 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 16835: 0151c570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ - 16836: 0084f3c4 156 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s8 │ │ │ │ + 16836: 0084f184 156 FUNC GLOBAL DEFAULT 12 helper_neon_cls_s8 │ │ │ │ 16837: 005c6498 160 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 16838: 0144b964 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_rz_hu │ │ │ │ 16839: 014de8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 16840: 0151c818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ - 16841: 0096b770 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ + 16841: 0096b530 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 16842: 014ecaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 16843: 0151d2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 16844: 0151b576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 16845: 00ab4024 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 16845: 00ab3de4 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 16846: 01433a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsb │ │ │ │ 16847: 003e8a3c 8 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 16848: 009ced68 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 16848: 009ceb28 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 16849: 004dab04 844 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 16850: 00b3ab38 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 16850: 00b3a8f8 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 16851: 014e22cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 16852: 00b5bda4 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 16852: 00b5bb64 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 16853: 0151b3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ - 16854: 00864b78 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ + 16854: 00864938 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_b │ │ │ │ 16855: 00693734 168 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 16856: 00864da0 220 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ - 16857: 00aa22bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 16856: 00864b60 220 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_d │ │ │ │ + 16857: 00aa207c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 16858: 0151c20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 16859: 006f2d1c 364 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 16860: 0151b255 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ 16861: 014339c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsh │ │ │ │ - 16862: 00ad3ce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 16862: 00ad3aa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 16863: 014eede8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 16864: 0151ca44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ - 16865: 00864c30 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ + 16865: 008649f0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_h │ │ │ │ 16866: 013bd064 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 16867: 00a99634 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 16868: 00ba74bc 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 16867: 00a993f4 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 16868: 00ba727c 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 16869: 0151c606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 16870: 014df5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 16871: 0151b892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 16872: 00af18d8 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 16872: 00af1698 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 16873: 013bc71c 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 16874: 014e986c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 16875: 00b69cfc 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 16875: 00b69abc 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 16876: 013bcb4c 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 16877: 00b48ad8 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 16878: 009c00fc 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 16877: 00b48898 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 16878: 009bfebc 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 16879: 014e220c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 16880: 0084543c 492 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ - 16881: 00b41938 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 16882: 00ba643c 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 16880: 008451fc 492 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270h │ │ │ │ + 16881: 00b416f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 16882: 00ba61fc 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 16883: 0151cdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 16884: 00864cf0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ - 16885: 00b8b3ac 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 16884: 00864ab0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uaba_s │ │ │ │ + 16885: 00b8b16c 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 16886: 01433940 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsw │ │ │ │ 16887: 0045bf68 88 FUNC GLOBAL DEFAULT 12 omap_clk_put │ │ │ │ 16888: 014ea13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 16889: 014ee780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ - 16890: 0089d60c 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ + 16890: 0089d3cc 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ 16891: 0151d1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 16892: 00b1957c 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 16892: 00b1933c 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 16893: 0151b3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 16894: 01441b18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ursqrte_s │ │ │ │ - 16895: 008f5c9c 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ - 16896: 00845628 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ + 16895: 008f5a5c 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ + 16896: 008453e8 496 FUNC GLOBAL DEFAULT 12 helper_mve_vcmla270s │ │ │ │ 16897: 014504ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s8 │ │ │ │ 16898: 0151d644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 16899: 0151bff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ - 16900: 0086f23c 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos_round_to_nearest │ │ │ │ - 16901: 0091e8e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ + 16900: 0086effc 68 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos_round_to_nearest │ │ │ │ + 16901: 0091e6a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 16902: 014dfa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_CONFIGS_INV_SID_RANGE_EVENT │ │ │ │ 16903: 003fff40 104 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ - 16904: 0096d110 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 16905: 00adf7dc 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 16906: 0099762c 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 16907: 009c1b30 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 16904: 0096ced0 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ + 16905: 00adf59c 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 16906: 009973ec 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 16907: 009c18f0 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 16908: 0151d732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 16909: 01451298 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_b │ │ │ │ 16910: 014f291c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 16911: 0145110c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_d │ │ │ │ 16912: 014f3934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 16913: 0151b5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 16914: 014f2570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 16915: 014e6420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 16916: 00aa3c40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ - 16917: 008f6140 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ + 16916: 00aa3a00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 16917: 008f5f00 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 16918: 01451214 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_h │ │ │ │ 16919: 006e6b9c 408 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 16920: 013bd974 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 16921: 00523744 224 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 16922: 00320d80 136 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 16923: 0151b8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 16924: 00b85598 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 16924: 00b85358 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 16925: 006bbebc 1560 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 16926: 0151b34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 16927: 014e67f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 16928: 009fa770 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 16928: 009fa530 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 16929: 014deb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 16930: 004dbeb0 596 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 16931: 0151b26e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 16932: 014f3a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 16933: 003f6b4c 160 FUNC GLOBAL DEFAULT 12 pmbus_send16 │ │ │ │ 16934: 0151b666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 16935: 013b7ed8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 16936: 014e7050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 16937: 01451190 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshli_s │ │ │ │ 16938: 0070c5c4 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 16939: 00b53e70 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 16939: 00b53c30 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 16940: 0032170c 312 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 16941: 00428298 260 FUNC GLOBAL DEFAULT 12 gicv3_redist_mov_lpi │ │ │ │ 16942: 014e8c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 16943: 009279ac 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 16943: 0092776c 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 16944: 00519c70 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 16945: 014e4a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 16946: 002cbbe8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 16947: 00a2cf7c 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 16948: 00b7ec10 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 16947: 00a2cd3c 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 16948: 00b7e9d0 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 16949: 014df61c 20 OBJECT GLOBAL DEFAULT 24 hw_adc_trace_events │ │ │ │ 16950: 014dd410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 16951: 0086c8b8 80 FUNC GLOBAL DEFAULT 12 helper_uadd16 │ │ │ │ - 16952: 00adc1b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 16953: 009c826c 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 16954: 009fa134 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ - 16955: 0091e5ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ + 16951: 0086c678 80 FUNC GLOBAL DEFAULT 12 helper_uadd16 │ │ │ │ + 16952: 00adbf78 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 16953: 009c802c 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 16954: 009f9ef4 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 16955: 0091e3ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 16956: 014166ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 16957: 0142d538 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalarh │ │ │ │ - 16958: 00917d0c 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ + 16958: 00917acc 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ 16959: 014dfd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 16960: 014ee7e0 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 16961: 00b2e124 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 16961: 00b2dee4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 16962: 00667a94 280 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 16963: 00ae15e0 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 16963: 00ae13a0 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 16964: 014338bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavub │ │ │ │ 16965: 014e976c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 16966: 0151d2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 16967: 0151bf88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 16968: 00af68ec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 16968: 00af66ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 16969: 014f190c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ - 16970: 0081cdec 200 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a64 │ │ │ │ + 16970: 0081cbac 200 FUNC GLOBAL DEFAULT 12 helper_rebuild_hflags_a64 │ │ │ │ 16971: 014dcd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 16972: 013bc5ec 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 16973: 014dd600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 16974: 006bc94c 88 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 16975: 0151d18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ 16976: 0151c9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_START_SEQUENCER_DSTATE │ │ │ │ 16977: 01433838 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuh │ │ │ │ - 16978: 00a410c8 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 16978: 00a40e88 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 16979: 0151cc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 16980: 006b47f8 104 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ - 16981: 00903aa4 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ + 16981: 00903864 464 FUNC GLOBAL DEFAULT 12 semihost_sys_write_gf │ │ │ │ 16982: 0142d4b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpge_scalars │ │ │ │ 16983: 0151d6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ - 16984: 00857ad4 352 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ + 16984: 00857894 352 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_d │ │ │ │ 16985: 0054a008 1128 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 16986: 014e6300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 16987: 00b27120 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 16987: 00b26ee0 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 16988: 0151c72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 16989: 00856610 164 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ - 16990: 008b69f0 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 16989: 008563d0 164 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_h │ │ │ │ + 16990: 008b67b0 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 16991: 014e69c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 16992: 005c99ec 248 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 16993: 0151cc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ - 16994: 00958108 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ + 16994: 00957ec8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 16995: 014f203c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 16996: 014eec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ 16997: 014337b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavuw │ │ │ │ - 16998: 00aecbb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 16999: 00b896c4 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ - 17000: 00857378 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ + 16998: 00aec978 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 16999: 00b89484 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 17000: 00857138 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqdmulh_idx_s │ │ │ │ 17001: 0151b4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 17002: 0151bc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 17003: 014e5854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 17004: 014f3bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 17005: 01413844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 17006: 014e2678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 17007: 0151b70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ - 17008: 00964790 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ + 17008: 00964550 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 17009: 014e323c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 17010: 007afa08 120 FUNC GLOBAL DEFAULT 12 gen_gvec_srsra │ │ │ │ 17011: 0151d826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 17012: 00db0550 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 17012: 00db0310 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 17013: 0151d1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 17014: 006789dc 664 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 17015: 0151d21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 17016: 0151c1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ 17017: 01456a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtds │ │ │ │ - 17018: 009b57f0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 17018: 009b55b0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 17019: 004362d4 388 FUNC GLOBAL DEFAULT 12 pc_dimm_plug │ │ │ │ 17020: 0151bb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 17021: 013b4670 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 17022: 006a1e78 932 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 17023: 00667678 220 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 17024: 0151b42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 17025: 00ac4afc 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 17025: 00ac48bc 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 17026: 0151c966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 17027: 0098a4f8 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 17027: 0098a2b8 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 17028: 014e4fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 17029: 0151c0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 17030: 014f1d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 17031: 0151b504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 17032: 00669788 284 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 17033: 003f6bec 156 FUNC GLOBAL DEFAULT 12 pmbus_send32 │ │ │ │ 17034: 014e8ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 17035: 0151d656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 17036: 0151d0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_GPIO_WRITE_DSTATE │ │ │ │ 17037: 0041d3cc 376 FUNC GLOBAL DEFAULT 12 gicv3_its_init_mmio │ │ │ │ - 17038: 008e1f00 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ - 17039: 0082bc84 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ + 17038: 008e1cc0 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ + 17039: 0082ba44 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorri │ │ │ │ 17040: 014e223c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 17041: 0042e794 4 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 17042: 009ef504 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ - 17043: 008f1318 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 17044: 00860a94 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ - 17045: 009d02b0 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 17042: 009ef2c4 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 17043: 008f10d8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ + 17044: 00860854 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_b │ │ │ │ + 17045: 009d0070 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 17046: 014f4f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 17047: 00918354 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ - 17048: 008614f0 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ + 17047: 00918114 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ + 17048: 008612b0 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_d │ │ │ │ 17049: 014e9e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 17050: 006cb44c 372 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 17051: 0151d038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 17052: 00aabdc0 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ - 17053: 008f1420 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 17054: 00b0bea0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 17052: 00aabb80 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 17053: 008f11e0 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ + 17054: 00b0bc60 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 17055: 00000038 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ - 17056: 00860b6c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ + 17056: 0086092c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_h │ │ │ │ 17057: 014e1f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 17058: 00b3f13c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 17058: 00b3eefc 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 17059: 0151d8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17060: 003032b8 576 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 17061: 0092c6dc 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 17061: 0092c49c 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 17062: 002de994 204 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 17063: 0151cd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 17064: 006a7d58 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 17065: 006e40ec 92 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 17066: 0151d018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 17067: 014e68f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 17068: 00860c54 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ - 17069: 00ae70f4 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 17070: 00abfa28 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 17071: 00bad5f0 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ - 17072: 00dbe580 200 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid │ │ │ │ + 17068: 00860a14 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqsub_s │ │ │ │ + 17069: 00ae6eb4 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 17070: 00abf7e8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 17071: 00bad3b0 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 17072: 00dbe340 200 OBJECT GLOBAL DEFAULT 14 tiogapass_bmc_fruid │ │ │ │ 17073: 01416bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 17074: 0144eb68 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s16 │ │ │ │ - 17075: 00b8a3e0 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 17075: 00b8a1a0 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 17076: 0036f928 152 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 17077: 0151b530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 17078: 014e8b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 17079: 0151c9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 17080: 014e02d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 17081: 0151b8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 17082: 0151ba04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ - 17083: 008f4b0c 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ + 17083: 008f48cc 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ 17084: 014ebb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PPI_MEMSET_EVENT │ │ │ │ - 17085: 008fb48c 1200 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 17085: 008fb24c 1200 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 17086: 002cf5d0 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 17087: 0151b876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 17088: 014eea08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 17089: 0151d248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 17090: 0151d384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 17091: 0151b518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 17092: 0151c174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ 17093: 0151ccb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_SOF_DSTATE │ │ │ │ 17094: 0067ece4 32 FUNC GLOBAL DEFAULT 12 defaults_enabled │ │ │ │ 17095: 014ed9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_EVENT │ │ │ │ 17096: 014196b4 32 OBJECT GLOBAL DEFAULT 24 qemu_spice │ │ │ │ 17097: 014ebf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_UTRD_EVENT │ │ │ │ 17098: 013b6078 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_mirror_quirk │ │ │ │ 17099: 0151b3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 17100: 00868c88 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ + 17100: 00868a48 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_h │ │ │ │ 17101: 006a0c10 16 FUNC GLOBAL DEFAULT 12 qmp_query_dirty_rate │ │ │ │ 17102: 013b6048 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_data_quirk │ │ │ │ 17103: 0151b85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 17104: 01415e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 17105: 014f3aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 17106: 002b352c 368 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 17107: 0151bd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ - 17108: 00964ad0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ + 17108: 00964890 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 17109: 014509d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_add_u16 │ │ │ │ 17110: 014e0470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 17111: 00321ab8 184 FUNC GLOBAL DEFAULT 12 aml_local │ │ │ │ 17112: 013b7f28 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 17113: 014170fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 17114: 0151b8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ - 17115: 00868d50 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ + 17115: 00868b10 200 FUNC GLOBAL DEFAULT 12 helper_gvec_vrint_rm_s │ │ │ │ 17116: 0070ad5c 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 17117: 014e33cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 17118: 014eb7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 17119: 005c90bc 348 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 17120: 014e818c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ - 17121: 00853b90 92 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ + 17121: 00853950 92 FUNC GLOBAL DEFAULT 12 helper_ror_cc │ │ │ │ 17122: 014e22bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 17123: 0151c794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 17124: 00ae1a64 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 17124: 00ae1824 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 17125: 0151cfe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 17126: 00b23ed4 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 17126: 00b23c94 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 17127: 006bc9a4 72 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 17128: 00b68c64 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 17128: 00b68a24 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 17129: 0151d0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 17130: 013bc29c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 17131: 0151b6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 17132: 0050ee48 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 17133: 00ad778c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 17134: 00aa2d28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 17135: 00994b6c 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 17133: 00ad754c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 17134: 00aa2ae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 17135: 0099492c 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 17136: 0151b6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 17137: 00ac860c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 17137: 00ac83cc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 17138: 0151cefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ - 17139: 00953c00 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ + 17139: 009539c0 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 17140: 0151d5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 17141: 014e7630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ - 17142: 0095cf64 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 17143: 009ce654 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 17142: 0095cd24 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ + 17143: 009ce414 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 17144: 014f1d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 17145: 009e1874 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 17145: 009e1634 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 17146: 002ed768 248 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 17147: 0151c234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 17148: 0151cf48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ - 17149: 0086ee88 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos_round_to_nearest │ │ │ │ + 17149: 0086ec48 76 FUNC GLOBAL DEFAULT 12 helper_vfp_shtos_round_to_nearest │ │ │ │ 17150: 014f51a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 17151: 00a9c08c 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 17151: 00a9be4c 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 17152: 002d868c 152 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 17153: 0151c3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 17154: 0099df58 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 17154: 0099dd18 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 17155: 0151d810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 17156: 00db0370 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 17156: 00db0130 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 17157: 014e1214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 17158: 0151b274 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 17159: 00aa776c 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 17160: 00995ccc 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 17159: 00aa752c 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 17160: 00995a8c 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 17161: 0151cdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 17162: 014e4c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 17163: 00679268 64 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 17164: 006fb530 104 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 17165: 0151cbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 17166: 0151c834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 17167: 00525aa4 1080 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 17168: 014ea5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 17169: 0144eae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s32 │ │ │ │ 17170: 0151b8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 17171: 006e8414 188 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 17172: 00ad18a0 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 17172: 00ad1660 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 17173: 014f4634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 17174: 0151baa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 17175: 0151c2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 17176: 014f1bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 17177: 0151d07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 17178: 00aebb1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 17178: 00aeb8dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 17179: 0151d4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 17180: 014f2520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 17181: 0151bc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 17182: 014f2f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 17183: 014dee80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 17184: 00670f28 224 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 17185: 00ab3e24 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 17185: 00ab3be4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 17186: 0151bccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 17187: 0151d8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 17188: 0151b300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 17189: 00a89620 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 17189: 00a893e0 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 17190: 003f6c88 188 FUNC GLOBAL DEFAULT 12 pmbus_send64 │ │ │ │ 17191: 0151cf72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ - 17192: 00855c40 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ + 17192: 00855a00 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s16 │ │ │ │ 17193: 0151d724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 17194: 014e1bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 17195: 014e9b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 17196: 01429548 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsb │ │ │ │ 17197: 014ec898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 17198: 00a27148 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ - 17199: 0091ebfc 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ + 17198: 00a26f08 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 17199: 0091e9bc 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 17200: 014e852c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 17201: 0151d738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 17202: 014e2898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 17203: 014de758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 17204: 00b023f4 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 17204: 00b021b4 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 17205: 0151b6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 17206: 00b76ba8 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 17207: 00ac2bcc 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 17206: 00b76968 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 17207: 00ac298c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 17208: 0151ba50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 17209: 003485dc 356 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 17210: 0151c05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 17211: 01429758 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsl │ │ │ │ - 17212: 00920ddc 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ - 17213: 00845d70 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ + 17212: 00920b9c 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 17213: 00845b30 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalarh │ │ │ │ 17214: 0151ba46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 17215: 00829a34 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ - 17216: 00b6586c 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 17217: 007bbc8c 156 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i32 │ │ │ │ + 17215: 008297f4 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld20b │ │ │ │ + 17216: 00b6562c 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 17217: 007bbb94 156 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i32 │ │ │ │ 17218: 0144f198 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s16 │ │ │ │ - 17219: 00978be8 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 17219: 009789a8 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 17220: 0151cc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 17221: 005298cc 48 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 17222: 00371e50 96 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 17223: 01429650 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtsw │ │ │ │ 17224: 01512b9b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ - 17225: 00829bc4 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ + 17225: 00829984 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld20h │ │ │ │ 17226: 0151c094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 17227: 014e0a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 17228: 009f01d8 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ - 17229: 00845ec8 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ + 17228: 009eff98 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 17229: 00845c88 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfmul_scalars │ │ │ │ 17230: 005c7234 492 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 17231: 00931c4c 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 17232: 009d1190 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 17231: 00931a0c 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 17232: 009d0f50 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 17233: 0151d010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 17234: 00ad5f3c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 17234: 00ad5cfc 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 17235: 014ed088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 17236: 006301bc 124 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 17237: 0091daac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ + 17237: 0091d86c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 17238: 0066a55c 244 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 17239: 0070c5ac 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 17240: 002ed154 260 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 17241: 00704f6c 124 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ - 17242: 00902f10 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ + 17242: 00902cd0 148 FUNC GLOBAL DEFAULT 12 dealloc_guestfd │ │ │ │ 17243: 0037d458 8 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 17244: 002d68fc 108 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 17245: 014f9854 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 17246: 00aa328c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 17247: 00829d4c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ - 17248: 00d1c2a0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 17246: 00aa304c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 17247: 00829b0c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld20w │ │ │ │ + 17248: 00d1c060 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 17249: 006633f8 4108 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 17250: 0151b634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 17251: 0151b277 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 17252: 006934ac 92 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 17253: 0151b8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 17254: 013ba318 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 17255: 0151d524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 17256: 014ea85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 17257: 009b17bc 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 17257: 009b157c 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 17258: 014eb5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 17259: 014f4f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 17260: 00490cdc 120 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ - 17261: 00829afc 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ + 17261: 008298bc 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld21b │ │ │ │ 17262: 004d6e20 28 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 17263: 014f4440 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 17264: 0151cdbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 17265: 014f1274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 17266: 00b788dc 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 17266: 00b7869c 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 17267: 0151b33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 17268: 014e37cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 17269: 014e8ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 17270: 0151c348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ - 17271: 00829c88 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ + 17271: 00829a48 196 FUNC GLOBAL DEFAULT 12 helper_mve_vld21h │ │ │ │ 17272: 014f0ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 17273: 002c1f7c 92 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 17274: 00dcd178 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 17274: 00dccf38 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 17275: 0151b414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 17276: 0151d5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 17277: 0085691c 100 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ - 17278: 00b8f640 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 17277: 008566dc 100 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlsh_s32 │ │ │ │ + 17278: 00b8f400 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 17279: 014ee650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 17280: 014ef484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_GPIO_PINS_EVENT │ │ │ │ 17281: 0151d428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 17282: 00aac8d0 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 17282: 00aac690 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 17283: 0151c7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 17284: 0028d0c4 164 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 17285: 008899a0 12 FUNC GLOBAL DEFAULT 12 armv7m_nvic_raw_execution_priority │ │ │ │ - 17286: 00b76f58 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 17285: 00889760 12 FUNC GLOBAL DEFAULT 12 armv7m_nvic_raw_execution_priority │ │ │ │ + 17286: 00b76d18 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 17287: 0151c3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 17288: 0151ca82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 17289: 014295cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtub │ │ │ │ 17290: 00673800 264 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 17291: 0151d0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_RESET_DSTATE │ │ │ │ 17292: 0151c23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 17293: 014f0c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 17294: 01428f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_align │ │ │ │ - 17295: 00829df8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ - 17296: 008288c8 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ - 17297: 00918700 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ - 17298: 0088a314 844 FUNC GLOBAL DEFAULT 12 armv7m_nvic_complete_irq │ │ │ │ + 17295: 00829bb8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld21w │ │ │ │ + 17296: 00828688 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uh │ │ │ │ + 17297: 009184c0 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ + 17298: 0088a0d4 844 FUNC GLOBAL DEFAULT 12 armv7m_nvic_complete_irq │ │ │ │ 17299: 006da154 152 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 17300: 014297dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtul │ │ │ │ 17301: 00375208 136 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ - 17302: 0091d56c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ + 17302: 0091d32c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 17303: 00618fbc 256 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ 17304: 0144f090 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s32 │ │ │ │ 17305: 0151cb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 17306: 014f0038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 17307: 014f0258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 17308: 014eb668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 17309: 01413e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 17310: 0144ea60 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qabs_s64 │ │ │ │ 17311: 0151c58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 17312: 0151c63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 17313: 0151c8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ - 17314: 008eef50 344 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 17315: 00a85d58 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 17314: 008eed10 344 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ + 17315: 00a85b18 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 17316: 014296d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_cmpgtuw │ │ │ │ - 17317: 00828968 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ - 17318: 008f1278 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ + 17317: 00828728 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrh_sg_uw │ │ │ │ + 17318: 008f1038 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 17319: 0144e2a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip16 │ │ │ │ 17320: 0151ccda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 17321: 00b33fc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 17321: 00b33d88 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 17322: 0151b41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ - 17323: 008e47a0 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 17324: 00dcd19c 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ - 17325: 0094f284 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ + 17323: 008e4560 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ + 17324: 00dccf5c 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 17325: 0094f044 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 17326: 0151d7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 17327: 0151d376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 17328: 00abc1a8 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 17328: 00abbf68 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 17329: 01448970 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_d │ │ │ │ 17330: 014f1478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 17331: 014f3fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 17332: 014dcc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 17333: 00aee944 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 17334: 00b0356c 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 17333: 00aee704 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 17334: 00b0332c 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 17335: 014ded90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 17336: 006ba96c 548 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 17337: 01448a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_h │ │ │ │ 17338: 0151d282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 17339: 0151bd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 17340: 00a85700 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 17340: 00a854c0 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 17341: 014dcbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ - 17342: 008efd10 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ + 17342: 008efad0 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 17343: 002dfc04 492 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 17344: 00b2bedc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 17344: 00b2bc9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 17345: 0151c0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 17346: 0151b708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 17347: 00671008 364 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 17348: 0151d32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 17349: 014f1b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ - 17350: 0093b508 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ + 17350: 0093b2c8 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 17351: 014ee6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 17352: 00a88ab0 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 17353: 00b74a88 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 17352: 00a88870 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 17353: 00b74848 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 17354: 014ee6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ 17355: 014489f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vfms_s │ │ │ │ - 17356: 009e4424 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 17356: 009e41e4 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 17357: 00797360 180 FUNC GLOBAL DEFAULT 12 arm_security_space_below_el3 │ │ │ │ 17358: 0151d1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 17359: 00ae1584 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 17360: 009170e4 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ - 17361: 007bbdc4 288 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i64 │ │ │ │ + 17359: 00ae1344 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 17360: 00916ea4 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ + 17361: 007bbccc 288 FUNC GLOBAL DEFAULT 12 gen_aa32_ld_internal_i64 │ │ │ │ 17362: 00665bd8 216 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 17363: 009ed88c 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ - 17364: 0086edec 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtod │ │ │ │ + 17363: 009ed64c 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 17364: 0086ebac 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtod │ │ │ │ 17365: 014e17d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 17366: 01412740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ - 17367: 0086f8d4 48 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtoh │ │ │ │ + 17367: 0086f694 48 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtoh │ │ │ │ 17368: 0065849c 148 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 17369: 00401c68 108 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 17370: 0139ae70 52 OBJECT GLOBAL DEFAULT 21 vmstate_dwc2_state │ │ │ │ 17371: 0151bed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 17372: 00689194 132 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 17373: 014e6810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 17374: 014eb638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ - 17375: 00919878 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 17376: 00abdc70 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 17375: 00919638 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ + 17376: 00abda30 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 17377: 006abdc8 76 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 17378: 00b5fde0 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 17379: 00b18e64 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 17378: 00b5fba0 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 17379: 00b18c24 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 17380: 01411f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ - 17381: 0086f320 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtos │ │ │ │ + 17381: 0086f0e0 8 FUNC GLOBAL DEFAULT 12 helper_vfp_uqtos │ │ │ │ 17382: 002cf21c 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 17383: 014dd310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 17384: 0151be20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ - 17385: 0086e520 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizd │ │ │ │ - 17386: 0084a3ac 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s8 │ │ │ │ + 17385: 0086e2e0 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizd │ │ │ │ + 17386: 0084a16c 132 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_s8 │ │ │ │ 17387: 014ebc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_CRB_MMIO_WRITE_EVENT │ │ │ │ 17388: 013bc634 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 17389: 006e440c 252 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 17390: 006c7614 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 17391: 014ddecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 17392: 00dbe024 4 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid_len │ │ │ │ - 17393: 00919590 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ + 17392: 00dbdde4 4 OBJECT GLOBAL DEFAULT 14 rainier_bb_fruid_len │ │ │ │ + 17393: 00919350 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 17394: 006e43a0 108 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ - 17395: 0086e410 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizh │ │ │ │ + 17395: 0086e1d0 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizh │ │ │ │ 17396: 014f0488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 17397: 006841a0 104 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 17398: 014e0500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 17399: 014e4824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ - 17400: 008dcd14 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ + 17400: 008dcad4 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 17401: 014e9bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 17402: 0151bebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 17403: 014e2a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 17404: 014eb4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 17405: 014ed878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 17406: 014f2424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CNTVOFF_WRITE_EVENT │ │ │ │ 17407: 014df5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 17408: 0144e220 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qunzip32 │ │ │ │ - 17409: 0086cefc 164 FUNC GLOBAL DEFAULT 12 helper_usad8 │ │ │ │ + 17409: 0086ccbc 164 FUNC GLOBAL DEFAULT 12 helper_usad8 │ │ │ │ 17410: 0050e854 104 FUNC GLOBAL DEFAULT 12 bcm2835_otp_get_row │ │ │ │ 17411: 014dddbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 17412: 00b0befc 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ - 17413: 00853b34 92 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ + 17412: 00b0bcbc 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 17413: 008538f4 92 FUNC GLOBAL DEFAULT 12 helper_sar_cc │ │ │ │ 17414: 0070b47c 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 17415: 0051af78 272 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ 17416: 014e28f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 17417: 00b1d378 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 17417: 00b1d138 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 17418: 014e8a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ - 17419: 0086e490 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizs │ │ │ │ + 17419: 0086e250 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosizs │ │ │ │ 17420: 014ecde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 17421: 00b2ca64 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 17421: 00b2c824 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 17422: 014e56c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 17423: 0151c7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 17424: 0151b6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 17425: 0142aaf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnb │ │ │ │ - 17426: 009b8790 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 17426: 009b8550 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 17427: 006b1018 356 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 17428: 0032287c 292 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 17429: 014df27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 17430: 00521760 108 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 17431: 002dc484 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 17432: 014df22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 17433: 002ca7d0 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 17434: 00adba04 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 17435: 009fa554 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 17434: 00adb7c4 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 17435: 009fa314 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 17436: 002cb02c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 17437: 014f1e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 17438: 0142ae08 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnl │ │ │ │ 17439: 014e6030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ 17440: 014e1b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 17441: 00afba48 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 17441: 00afb808 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 17442: 00618a84 404 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 17443: 00406a20 196 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 17444: 014e6c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 17445: 0142ac7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subnw │ │ │ │ 17446: 006a19d4 180 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 17447: 0151bb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 17448: 014de614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 17449: 006e425c 324 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 17450: 0144ef88 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_s64 │ │ │ │ 17451: 014157b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 17452: 014f3e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ 17453: 0142a22c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_slll │ │ │ │ - 17454: 0099c1b8 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 17454: 0099bf78 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 17455: 014f2d88 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 17456: 0067019c 68 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 17457: 0151b958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 17458: 00aec374 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 17459: 00930430 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 17458: 00aec134 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 17459: 009301f0 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ 17460: 014eb280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_FLASH_WRITE_EVENT │ │ │ │ - 17461: 009bd3ec 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 17461: 009bd1ac 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 17462: 014ece88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 17463: 0070df78 864 FUNC GLOBAL DEFAULT 12 arm_cpu_write_elf64_note │ │ │ │ 17464: 0142a2b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sllq │ │ │ │ 17465: 002faca4 104 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ 17466: 0078d13c 1548 FUNC GLOBAL DEFAULT 12 arm_cpu_register_gdb_regs_for_features │ │ │ │ - 17467: 00aa42b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ - 17468: 0095636c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ + 17467: 00aa4078 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 17468: 0095612c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 17469: 0142a1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sllw │ │ │ │ 17470: 014e1574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 17471: 014f42d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ - 17472: 00970fe8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ + 17472: 00970da8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 17473: 00569310 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 17474: 014e16e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 17475: 0050d7fc 84 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 17476: 002cf40c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ - 17477: 009455fc 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ + 17477: 009453bc 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 17478: 014f1098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ - 17479: 00971334 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ - 17480: 0084a430 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u8 │ │ │ │ + 17479: 009710f4 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ + 17480: 0084a1f0 120 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u8 │ │ │ │ 17481: 0151c442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 17482: 014eec08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 17483: 014536b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_u32 │ │ │ │ 17484: 014dee10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ - 17485: 0095712c 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ + 17485: 00956eec 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 17486: 0151c8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 17487: 00b5cbf8 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 17487: 00b5c9b8 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 17488: 00670bdc 420 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 17489: 014f4a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 17490: 014e0cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 17491: 014e54b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ - 17492: 0086c0b4 164 FUNC GLOBAL DEFAULT 12 helper_qsub16 │ │ │ │ + 17492: 0086be74 164 FUNC GLOBAL DEFAULT 12 helper_qsub16 │ │ │ │ 17493: 004c07ac 352 FUNC GLOBAL DEFAULT 12 lan9118_phy_reset │ │ │ │ 17494: 0151d8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 17495: 0151c79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 17496: 014e3dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ - 17497: 0086fa58 24 FUNC GLOBAL DEFAULT 12 helper_set_rmode │ │ │ │ + 17497: 0086f818 24 FUNC GLOBAL DEFAULT 12 helper_set_rmode │ │ │ │ 17498: 01450740 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tst_u8 │ │ │ │ - 17499: 009712b0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ + 17499: 00971070 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 17500: 014edfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 17501: 00529918 140 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 17502: 0151deac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 17503: 0097d580 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 17503: 0097d340 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 17504: 014e1774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ - 17505: 00964648 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ + 17505: 00964408 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 17506: 014ddddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 17507: 004d80d8 368 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 17508: 01453ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f16 │ │ │ │ 17509: 0151c2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 17510: 009888c8 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 17510: 00988688 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ 17511: 0060cb20 68 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 17512: 00aa6bf0 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 17512: 00aa69b0 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 17513: 014f3ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 17514: 0036f878 176 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 17515: 006d86ac 292 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 17516: 00b5fa28 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 17516: 00b5f7e8 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 17517: 002cb45c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ 17518: 0060eaa4 156 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 17519: 00ab70e0 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 17519: 00ab6ea0 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 17520: 00488fe8 144 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 17521: 014e6e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 17522: 0151d4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 17523: 014e3aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 17524: 014dfe58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 17525: 0098a058 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 17525: 00989e18 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 17526: 0151be8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 17527: 014f8928 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 17528: 003d9bb0 16 FUNC GLOBAL DEFAULT 12 omap_dma_get_lcdch │ │ │ │ 17529: 0151ca04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_FIU_CTRL_READ_DSTATE │ │ │ │ - 17530: 0085bdf0 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ + 17530: 0085bbb0 232 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_d │ │ │ │ 17531: 0151c8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 17532: 0051a45c 164 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 17533: 014e4cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 17534: 014eab90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 17535: 0151bc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 17536: 0151d0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 17537: 0085bc48 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ - 17538: 00b30858 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 17537: 0085ba08 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_h │ │ │ │ + 17538: 00b30618 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 17539: 00519fe0 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ - 17540: 00dbe020 4 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid_len │ │ │ │ + 17540: 00dbdde0 4 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid_len │ │ │ │ 17541: 0070562c 116 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 17542: 00934294 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 17542: 00934054 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 17543: 0028ae90 576 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 17544: 014dc918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 17545: 014ef3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 17546: 0031bb98 280 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 17547: 0085bd1c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ - 17548: 00971ec4 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ + 17547: 0085badc 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fabd_s │ │ │ │ + 17548: 00971c84 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 17549: 00678754 184 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 17550: 014ed2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 17551: 014eb558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_SET_ALARM_EVENT │ │ │ │ 17552: 0151c214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ - 17553: 00832f98 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ + 17553: 00832d58 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhb │ │ │ │ 17554: 0151baaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 17555: 0151c360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 17556: 0151c8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ - 17557: 00973ba4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ + 17557: 00973964 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 17558: 007a42a8 44 FUNC GLOBAL DEFAULT 12 vfp_get_fpcr │ │ │ │ - 17559: 008dd800 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 17560: 00901dd8 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ - 17561: 00833094 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ + 17559: 008dd5c0 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ + 17560: 00901b98 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 17561: 00832e54 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhh │ │ │ │ 17562: 01418a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 17563: 0151c62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ - 17564: 008705f0 4 FUNC GLOBAL DEFAULT 12 helper_rintd_exact │ │ │ │ + 17564: 008703b0 4 FUNC GLOBAL DEFAULT 12 helper_rintd_exact │ │ │ │ 17565: 014e3ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 17566: 0151c8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 17567: 01415ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 17568: 00b8c4fc 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 17568: 00b8c2bc 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 17569: 0151c124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 17570: 0151b534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17571: 00a05694 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 17571: 00a05454 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 17572: 014e6a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 17573: 014dc868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 17574: 0151d91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 17575: 00356d98 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu01g │ │ │ │ 17576: 0078b728 376 FUNC GLOBAL DEFAULT 12 hw_breakpoint_update │ │ │ │ 17577: 007affb4 64 FUNC GLOBAL DEFAULT 12 gen_gvec_ushl │ │ │ │ 17578: 0043e898 588 FUNC GLOBAL DEFAULT 12 led_set_intensity │ │ │ │ 17579: 006fc26c 112 FUNC GLOBAL DEFAULT 12 tap_get_vhost_net │ │ │ │ - 17580: 0097435c 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ + 17580: 0097411c 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ 17581: 01453a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f32 │ │ │ │ - 17582: 008331c0 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ - 17583: 00a9e6e4 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ - 17584: 00829ea4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ + 17582: 00832f80 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmlsdhw │ │ │ │ + 17583: 00a9e4a4 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 17584: 00829c64 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst40b │ │ │ │ 17585: 0151d54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 17586: 00902ccc 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ + 17586: 00902a8c 160 FUNC GLOBAL DEFAULT 12 alloc_guestfd │ │ │ │ 17587: 007af86c 76 FUNC GLOBAL DEFAULT 12 gen_gvec_ushr │ │ │ │ - 17588: 00a9a6d8 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 17588: 00a9a498 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 17589: 0062dda4 1404 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ - 17590: 007bb600 452 FUNC GLOBAL DEFAULT 12 arm_test_cc │ │ │ │ + 17590: 007bb508 452 FUNC GLOBAL DEFAULT 12 arm_test_cc │ │ │ │ 17591: 014e1164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 17592: 006e76dc 704 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 17593: 0151b440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 17594: 014de404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ - 17595: 008dfcb8 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ + 17595: 008dfa78 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ 17596: 0151b7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_WRITE_GERROR_DSTATE │ │ │ │ - 17597: 00920cf8 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ - 17598: 0082a1a4 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ - 17599: 00838354 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ + 17597: 00920ab8 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ + 17598: 00829f64 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst40h │ │ │ │ + 17599: 00838114 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsb │ │ │ │ 17600: 00706dec 152 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ - 17601: 00902e74 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ + 17601: 00902c34 156 FUNC GLOBAL DEFAULT 12 staticfile_guestfd │ │ │ │ 17602: 0151c364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 17603: 0151d26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 17604: 0051b7ac 184 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 17605: 004aefb8 164 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ - 17606: 00959bdc 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ + 17606: 0095999c 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 17607: 0151c1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 17608: 014e4bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 17609: 00ab60e4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 17610: 008383c4 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ + 17609: 00ab5ea4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 17610: 00838184 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsh │ │ │ │ 17611: 014e4310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_DEVICE_PRE_PLUG_EVENT │ │ │ │ - 17612: 00a8891c 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 17613: 00b95138 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 17612: 00a886dc 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 17613: 00b94ef8 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 17614: 014e03e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 17615: 014e24e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 17616: 00d4055c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 17616: 00d4031c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 17617: 014e51f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 17618: 00ac68c8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 17618: 00ac6688 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 17619: 0145341c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rintd_exact │ │ │ │ 17620: 0151b614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 17621: 0065468c 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ 17622: 00795de8 400 FUNC GLOBAL DEFAULT 12 modify_arm_cp_regs_with_len │ │ │ │ - 17623: 00a84ea4 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 17624: 00d40554 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ - 17625: 0082a4e4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ + 17623: 00a84c64 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 17624: 00d40314 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 17625: 0082a2a4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst40w │ │ │ │ 17626: 005c307c 20 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 17627: 0151b430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 17628: 0151ccb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 17629: 014d6e94 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ 17630: 0064726c 388 FUNC GLOBAL DEFAULT 12 smmu_inv_notifiers_all │ │ │ │ - 17631: 00b159a8 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 17631: 00b15768 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 17632: 003850c4 76 FUNC GLOBAL DEFAULT 12 cxl_event_set_status │ │ │ │ 17633: 01454a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtod │ │ │ │ 17634: 014f0728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 17635: 014e1584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 17636: 014dd860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 17637: 0151d38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ - 17638: 0095b3d0 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 17639: 00838434 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ - 17640: 00aaea6c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 17638: 0095b190 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ + 17639: 008381f4 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvsw │ │ │ │ + 17640: 00aae82c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 17641: 00356db8 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mt35xu02g │ │ │ │ 17642: 01454628 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtoh │ │ │ │ 17643: 0151ca86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 17644: 0151c94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 17645: 00aad560 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 17646: 00b53eb8 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ - 17647: 00829f64 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ + 17645: 00aad320 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 17646: 00b53c78 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 17647: 00829d24 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst41b │ │ │ │ 17648: 014ec9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 17649: 00aab93c 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 17649: 00aab6fc 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 17650: 0151c4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 17651: 0151cad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_RECV_DSTATE │ │ │ │ 17652: 014327b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavb │ │ │ │ 17653: 014ee430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 17654: 0151bd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 17655: 0151bdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 17656: 0065e588 1080 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 17657: 014496d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_d │ │ │ │ - 17658: 0082a274 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ + 17658: 0082a034 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst41h │ │ │ │ 17659: 0151bb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ 17660: 0142abf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsb │ │ │ │ 17661: 01454d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sqtos │ │ │ │ 17662: 0151d468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 17663: 01432734 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavh │ │ │ │ 17664: 014497e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_h │ │ │ │ 17665: 014f3bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 17666: 0151d5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 17667: 014dcd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 17668: 014d6ea0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ - 17669: 008ed11c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ + 17669: 008ecedc 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 17670: 0151de30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 17671: 014f4a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 17672: 002cb8e8 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 17673: 0151b272 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 17674: 00b229a0 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 17675: 00ba712c 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 17674: 00b22760 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 17675: 00ba6eec 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ 17676: 0142af10 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsl │ │ │ │ - 17677: 00b23698 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 17677: 00b23458 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 17678: 0151cff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 17679: 014f3f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 17680: 0151d13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 17681: 0151bc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 17682: 0144975c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facgt_s │ │ │ │ 17683: 014e00f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ - 17684: 0082a588 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ + 17684: 0082a348 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst41w │ │ │ │ 17685: 0038ba50 236 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 17686: 014326b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminavw │ │ │ │ - 17687: 0090459c 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ - 17688: 0091b180 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ + 17687: 0090435c 400 FUNC GLOBAL DEFAULT 12 semihost_sys_remove │ │ │ │ + 17688: 0091af40 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 17689: 0151d36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 17690: 014eeaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 17691: 014e225c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 17692: 014e322c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 17693: 006e62c8 360 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 17694: 0151b598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 17695: 0151b78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_DISABLE_DSTATE │ │ │ │ 17696: 0142ad84 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subsw │ │ │ │ 17697: 0060d0d8 160 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 17698: 00b33d44 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 17699: 009fdce8 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 17698: 00b33b04 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 17699: 009fdaa8 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 17700: 01418bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ - 17701: 0083c054 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ + 17701: 0083be14 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrntb │ │ │ │ 17702: 014eb728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ - 17703: 0082a024 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ - 17704: 008285b4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ + 17703: 00829de4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst42b │ │ │ │ + 17704: 00828374 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrw_sg_os_uw │ │ │ │ 17705: 014df5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 17706: 0151b4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 17707: 002bc2dc 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 17708: 0143e704 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64b │ │ │ │ - 17709: 0083c0d4 176 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ + 17709: 0083be94 176 FUNC GLOBAL DEFAULT 12 helper_mve_vrshrnth │ │ │ │ 17710: 014f1c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ - 17711: 0082a344 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ + 17711: 0082a104 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst42h │ │ │ │ 17712: 0151cbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ - 17713: 008384a4 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ + 17713: 00838264 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvub │ │ │ │ 17714: 0151c044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 17715: 014ec648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 17716: 0143e680 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64h │ │ │ │ 17717: 0151b258 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 17718: 0151b5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 17719: 0151b28c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ - 17720: 0091af80 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 17721: 00934298 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 17722: 00901fb8 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 17720: 0091ad40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ + 17721: 00934058 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 17722: 00901d78 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 17723: 013bc25c 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 17724: 0030e4e8 48 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ - 17725: 00838514 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ + 17725: 008382d4 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuh │ │ │ │ 17726: 014f11b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 17727: 00b0bb64 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 17728: 00dcd1ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 17729: 007bc764 196 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i32 │ │ │ │ + 17727: 00b0b924 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 17728: 00dccfac 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 17729: 007bc66c 196 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i32 │ │ │ │ 17730: 014569bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvtsd │ │ │ │ - 17731: 00b871a0 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ - 17732: 0085a8ac 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ + 17731: 00b86f60 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 17732: 0085a66c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_d │ │ │ │ 17733: 014e429c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 17734: 00b16888 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 17735: 00995b68 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 17734: 00b16648 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 17735: 00995928 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 17736: 0151bfa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 17737: 014ee2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 17738: 0151babc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 17739: 014e56d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 17740: 0151bbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 17741: 0085a70c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ + 17741: 0085a4cc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_h │ │ │ │ 17742: 01436f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90h │ │ │ │ - 17743: 00acf818 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 17743: 00acf5d8 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 17744: 014ed5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 17745: 008601d4 364 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ - 17746: 0082a634 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ - 17747: 00a134f4 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 17745: 0085ff94 364 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_d │ │ │ │ + 17746: 0082a3f4 164 FUNC GLOBAL DEFAULT 12 helper_mve_vst42w │ │ │ │ + 17747: 00a132b4 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 17748: 0151b784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_GET_CD_DSTATE │ │ │ │ 17749: 0064712c 256 FUNC GLOBAL DEFAULT 12 smmu_find_smmu_pcibus │ │ │ │ 17750: 014e982c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 17751: 0143e5fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrev64w │ │ │ │ - 17752: 0085ff20 348 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ + 17752: 0085fce0 348 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_h │ │ │ │ 17753: 0151bab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 17754: 0051d3cc 304 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 17755: 00ba7a90 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 17756: 00838584 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ + 17755: 00ba7850 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 17756: 00838344 112 FUNC GLOBAL DEFAULT 12 helper_mve_vaddvuw │ │ │ │ 17757: 0151cff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 17758: 00b344d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 17758: 00b34290 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 17759: 0145740c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxd │ │ │ │ 17760: 0151b2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 17761: 0085a7dc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ + 17761: 0085a59c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcge0_s │ │ │ │ 17762: 01436ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd90s │ │ │ │ - 17763: 00b2bff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 17764: 00b2cfe0 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 17765: 00ab7514 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 17763: 00b2bdb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 17764: 00b2cda0 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 17765: 00ab72d4 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 17766: 014e2538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ - 17767: 0082a0e4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ + 17767: 00829ea4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vst43b │ │ │ │ 17768: 014dd9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 17769: 01457514 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxh │ │ │ │ 17770: 006dee2c 712 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 17771: 01453944 132 OBJECT GLOBAL DEFAULT 24 helper_info_recpe_f64 │ │ │ │ 17772: 0151d2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 17773: 014f0c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ - 17774: 0086007c 344 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ + 17774: 0085fe3c 344 FUNC GLOBAL DEFAULT 12 helper_gvec_ah_fmls_idx_s │ │ │ │ 17775: 014f2f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 17776: 004dbd00 56 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ - 17777: 008f951c 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 17777: 008f92dc 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 17778: 014dc7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ - 17779: 0082a414 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ + 17779: 0082a1d4 208 FUNC GLOBAL DEFAULT 12 helper_mve_vst43h │ │ │ │ 17780: 0142ab74 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subub │ │ │ │ 17781: 0151c9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 17782: 0143a3fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsb │ │ │ │ 17783: 006855f0 320 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 17784: 00b48278 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 17784: 00b48038 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 17785: 0151b5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ - 17786: 00849894 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ + 17786: 00849654 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_sh │ │ │ │ 17787: 0151c558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 17788: 0151b890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 17789: 01457490 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxs │ │ │ │ 17790: 0151d582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 17791: 01449864 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_d │ │ │ │ 17792: 0143a378 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsh │ │ │ │ - 17793: 00973264 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 17794: 00b783b8 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 17795: 00b89a98 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 17796: 0084fa5c 72 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u16 │ │ │ │ - 17797: 00a846d0 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 17793: 00973024 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ + 17794: 00b78178 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 17795: 00b89858 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 17796: 0084f81c 72 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u16 │ │ │ │ + 17797: 00a84490 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 17798: 0151d2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 17799: 014e9c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ 17800: 0142ae8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subul │ │ │ │ - 17801: 00b407a8 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 17801: 00b40568 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 17802: 006b6378 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 17803: 003284bc 4 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 17804: 00db0568 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 17804: 00db0328 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 17805: 0144996c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_h │ │ │ │ 17806: 013bd434 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ 17807: 014ebb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_NEXT_LOCTY_EVENT │ │ │ │ - 17808: 0082a6d8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ - 17809: 00849b64 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ - 17810: 00b01e6c 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 17808: 0082a498 172 FUNC GLOBAL DEFAULT 12 helper_mve_vst43w │ │ │ │ + 17809: 00849924 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_ss │ │ │ │ + 17810: 00b01c2c 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 17811: 014ea7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 17812: 014e27f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 17813: 014eac00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ - 17814: 008f0718 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ + 17814: 008f04d8 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 17815: 0151cc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 17816: 007bbd28 156 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i32 │ │ │ │ - 17817: 00b509e4 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 17816: 007bbc30 156 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i32 │ │ │ │ + 17817: 00b507a4 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 17818: 014e4c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 17819: 0085586c 144 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ - 17820: 009591e4 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ + 17819: 0085562c 144 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_b │ │ │ │ + 17820: 00958fa4 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 17821: 0151c2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 17822: 014e4e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 17823: 0151c210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 17824: 0085763c 408 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ + 17824: 008573fc 408 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_d │ │ │ │ 17825: 0142ad00 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_subuw │ │ │ │ - 17826: 00cfb9a0 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 17826: 00cfb760 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ 17827: 0143a2f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddsw │ │ │ │ - 17828: 00b2e294 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 17828: 00b2e054 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 17829: 014498e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_facge_s │ │ │ │ 17830: 002d8d08 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 17831: 014dca08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 17832: 007065d0 196 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ - 17833: 008563e0 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ + 17833: 008561a0 148 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_h │ │ │ │ 17834: 006c6cd4 384 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 17835: 0151d514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 17836: 002d8a0c 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 17837: 0151c906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 17838: 014e6e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 17839: 014e9b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ - 17840: 00855e78 212 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ + 17840: 00855c38 212 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_h │ │ │ │ 17841: 01416acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 17842: 014eba40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_REG_EVENT │ │ │ │ 17843: 014f298c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 17844: 00aac674 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 17845: 00b139f4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 17844: 00aac434 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 17845: 00b137b4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 17846: 0151c8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ - 17847: 0085f168 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ - 17848: 00857124 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ + 17847: 0085ef28 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_h │ │ │ │ + 17848: 00856ee4 160 FUNC GLOBAL DEFAULT 12 helper_sve2_sqrdmlah_s │ │ │ │ 17849: 0070c66c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 17850: 0151c85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 17851: 0151c964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 17852: 005c6124 112 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 17853: 009fb1f4 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 17853: 009fafb4 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 17854: 014ec628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 17855: 0151b9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ - 17856: 00856b3c 224 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ + 17856: 008568fc 224 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_s │ │ │ │ 17857: 0151b466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 17858: 0085f2c4 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ - 17859: 00920d40 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 17858: 0085f084 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_nf_idx_s │ │ │ │ + 17859: 00920b00 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 17860: 014ee470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 17861: 014f41e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 17862: 0142c5c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_v7m_blxns │ │ │ │ 17863: 014e4f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ 17864: 014ef5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_WRITE_EVENT │ │ │ │ - 17865: 00b63a78 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 17865: 00b63838 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 17866: 0151c0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 17867: 0151bace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 17868: 0151d5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 17869: 00a04fec 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 17869: 00a04dac 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 17870: 002c2ecc 200 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 17871: 00a9a1ac 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 17871: 00a99f6c 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 17872: 0151b21c 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 17873: 008fe7a8 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 17874: 00aa3d54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 17873: 008fe568 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 17874: 00aa3b14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 17875: 0151b9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 17876: 009ffdfc 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ - 17877: 00db37b0 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ + 17876: 009ffbbc 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 17877: 00db3570 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ 17878: 0151b998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 17879: 006c2860 112 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 17880: 01456938 132 OBJECT GLOBAL DEFAULT 24 helper_info_bfcvt │ │ │ │ 17881: 0151c49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ - 17882: 00afece4 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 17883: 00b6c468 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 17882: 00afeaa4 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 17883: 00b6c228 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 17884: 0151b5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 17885: 014d6cc4 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ 17886: 0143a270 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqaddub │ │ │ │ 17887: 01456728 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitod │ │ │ │ - 17888: 008b3614 408 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 17889: 00b13b34 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 17890: 008499fc 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ - 17891: 00b5b918 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ - 17892: 0084fb64 60 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u32 │ │ │ │ + 17888: 008b33d4 408 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 17889: 00b138f4 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 17890: 008497bc 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_uh │ │ │ │ + 17891: 00b5b6d8 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 17892: 0084f924 60 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_sat_u32 │ │ │ │ 17893: 01456830 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitoh │ │ │ │ 17894: 01453e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f32 │ │ │ │ 17895: 014e89ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 17896: 014e823c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 17897: 0143a1ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduh │ │ │ │ 17898: 014e422c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 17899: 007c0818 60 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i64 │ │ │ │ - 17900: 00afdcf8 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 17901: 008a569c 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 17899: 007c0720 60 FUNC GLOBAL DEFAULT 12 gen_aa32_st_i64 │ │ │ │ + 17900: 00afdab8 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 17901: 008a545c 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 17902: 0151d2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 17903: 0151b241 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 17904: 006e6e44 48 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 17905: 009b77d4 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 17905: 009b7594 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 17906: 014efea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 17907: 00849ccc 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ + 17907: 00849a8c 360 FUNC GLOBAL DEFAULT 12 helper_mve_vcvt_rm_us │ │ │ │ 17908: 002c931c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 17909: 014f0cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 17910: 014f3a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 17911: 014dd940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 17912: 0151b772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NH_DSTATE │ │ │ │ 17913: 014567ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uitos │ │ │ │ 17914: 0151d6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 17915: 014e868c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 17916: 014e5884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 17917: 00b3c5ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 17917: 00b3c36c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 17918: 0151d242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 17919: 005c8444 296 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 17920: 0143a168 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqadduw │ │ │ │ 17921: 0151c46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 17922: 0151cb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 17923: 002c9e5c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 17924: 0151b356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 17925: 0151c45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 17926: 009faa40 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 17926: 009fa800 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 17927: 00693fb8 212 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 17928: 0151b308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 17929: 014f5090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 17930: 0151c8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 17931: 00af4c24 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 17931: 00af49e4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 17932: 014de464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 17933: 014ea98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 17934: 014e1ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 17935: 0151cfc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 17936: 0151be9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 17937: 0151bda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 17938: 006248dc 156 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 17939: 0028ceb8 112 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 17940: 014e3e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 17941: 0056930c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 17942: 00527514 208 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 17943: 0048dc5c 172 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 17944: 00b83f24 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 17944: 00b83ce4 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 17945: 013bd220 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ - 17946: 008d6164 328 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ + 17946: 008d5f24 328 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 17947: 0151bf5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 17948: 0151bc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 17949: 008f94a4 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 17949: 008f9264 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 17950: 0151b562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 17951: 0099ce5c 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 17952: 00a9a0ac 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 17953: 00ad4f90 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 17954: 00b0ddbc 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 17951: 0099cc1c 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 17952: 00a99e6c 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 17953: 00ad4d50 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 17954: 00b0db7c 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 17955: 0144c5c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usdot_idx_b │ │ │ │ 17956: 01412638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 17957: 0151bef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 17958: 00ae5b60 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 17958: 00ae5920 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 17959: 014e04b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 17960: 0151cd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 17961: 014ddebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 17962: 004f7734 356 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ - 17963: 007bbee4 240 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i64 │ │ │ │ + 17963: 007bbdec 240 FUNC GLOBAL DEFAULT 12 gen_aa32_st_internal_i64 │ │ │ │ 17964: 0151d6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 17965: 014e827c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ - 17966: 0095e310 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ + 17966: 0095e0d0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 17967: 0151d78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 17968: 0151b2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 17969: 009d9ef4 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 17969: 009d9cb4 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 17970: 014dd760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 17971: 004dc5d4 96 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 17972: 0151b468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ - 17973: 00827b44 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ + 17973: 00827904 132 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sw │ │ │ │ 17974: 0141583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ 17975: 01427fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crc32c │ │ │ │ - 17976: 00a4f74c 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 17976: 00a4f50c 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 17977: 0063b2b0 508 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 17978: 014e0410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 17979: 014ed0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 17980: 0053aa94 20 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 17981: 014e6780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 17982: 01411df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 17983: 0151d240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 17984: 014ebf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 17985: 0151b4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 17986: 00ab4790 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 17986: 00ab4550 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 17987: 014f05b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 17988: 002bbb18 240 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ - 17989: 00964500 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ + 17989: 009642c0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 17990: 0151c936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 17991: 009282c4 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 17992: 008b9f68 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 17993: 00aa4f4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 17994: 00aecccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 17995: 00a4f660 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 17991: 00928084 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 17992: 008b9d28 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 17993: 00aa4d0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 17994: 00aeca8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 17995: 00a4f420 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 17996: 014eb6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 17997: 0151ccec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 17998: 002bab80 256 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 17999: 00aa38a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 17999: 00aa3668 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 18000: 0144303c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfmlal_idx │ │ │ │ 18001: 0151b6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 18002: 0151c7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 18003: 014f13d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 18004: 00a93a98 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 18004: 00a93858 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ 18005: 0142a3b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorl │ │ │ │ 18006: 00583cfc 116 FUNC GLOBAL DEFAULT 12 omap_mmc_set_clk │ │ │ │ - 18007: 00aa35c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 18007: 00aa3388 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 18008: 007b01a4 144 FUNC GLOBAL DEFAULT 12 gen_neon_uqshl │ │ │ │ - 18009: 0084f7a4 208 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat8 │ │ │ │ + 18009: 0084f564 208 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat8 │ │ │ │ 18010: 0151d216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 18011: 014dd260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 18012: 0151ca9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 18013: 00db04c0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 18014: 00b7b9b0 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 18013: 00db0280 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 18014: 00b7b770 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 18015: 0142a43c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorq │ │ │ │ 18016: 0030fcd8 60 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 18017: 00409258 388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 18018: 0028c7a4 432 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 18019: 006b98a0 20 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 18020: 0151b99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 18021: 00b088e4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 18021: 00b086a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 18022: 014f2180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 18023: 00aa5004 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 18023: 00aa4dc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 18024: 0151bd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 18025: 0151c0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 18026: 0036c884 12 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ 18027: 0142a334 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_rorw │ │ │ │ 18028: 0050a2f0 64 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 18029: 00379628 16 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ - 18030: 008ef120 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ + 18030: 008eeee0 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 18031: 00646eb8 628 FUNC GLOBAL DEFAULT 12 smmu_ptw │ │ │ │ 18032: 014e98ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 18033: 014f4604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 18034: 0151cb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 18035: 002bd3cc 400 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 18036: 003796b4 56 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 18037: 013bd66c 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 18038: 00b29e10 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 18038: 00b29bd0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 18039: 0151c70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 18040: 0051157c 160 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 18041: 003042b8 244 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 18042: 014dd130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 18043: 0151d190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 18044: 014de354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 18045: 0078ba94 1480 FUNC GLOBAL DEFAULT 12 define_debug_regs │ │ │ │ 18046: 0151d5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 18047: 01441a94 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrb │ │ │ │ 18048: 014eb6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ - 18049: 00b1c5ec 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 18050: 00dcd168 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 18049: 00b1c3ac 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 18050: 00dccf28 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 18051: 0060e070 564 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ 18052: 01453d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f16_to_f64 │ │ │ │ 18053: 01441a10 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrh │ │ │ │ - 18054: 009c1984 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 18054: 009c1744 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 18055: 014e9a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 18056: 00aec488 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 18056: 00aec248 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 18057: 0151c8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 18058: 0151d076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 18059: 00b377a4 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 18059: 00b37564 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 18060: 006e72fc 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 18061: 0151b48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 18062: 0151c0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 18063: 014e0cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 18064: 014e67d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 18065: 00706a78 20 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 18066: 014f04b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 18067: 014f10e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 18068: 00833640 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ + 18068: 00833400 260 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhb │ │ │ │ 18069: 014377a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfaddh │ │ │ │ - 18070: 009d9c38 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 18070: 009d99f8 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 18071: 0151c880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 18072: 0151c42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 18073: 014e29c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 18074: 00ad6408 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 18075: 00b73580 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 18076: 00a9c54c 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 18074: 00ad61c8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 18075: 00b73340 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 18076: 00a9c30c 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 18077: 006c8f94 32 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 18078: 00833744 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ - 18079: 00827bc8 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ + 18078: 00833504 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhh │ │ │ │ + 18079: 00827988 136 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_uw │ │ │ │ 18080: 0144198c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw │ │ │ │ - 18081: 008d662c 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 18082: 00b2fca8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 18081: 008d63ec 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 18082: 00b2fa68 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 18083: 014435e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_d │ │ │ │ 18084: 0151c1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 18085: 014ed868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 18086: 014e5914 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 18087: 01437720 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfadds │ │ │ │ 18088: 013b6018 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 18089: 014f3f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 18090: 0151ccd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ 18091: 014436f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_h │ │ │ │ - 18092: 00aa8ab0 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 18092: 00aa8870 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 18093: 014e8d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 18094: 0151d6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 18095: 009fb810 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 18095: 009fb5d0 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 18096: 014e21fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 18097: 00ae8f34 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 18097: 00ae8cf4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 18098: 014f4714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ - 18099: 00833878 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ + 18099: 00833638 308 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlsdhw │ │ │ │ 18100: 006706bc 84 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 18101: 0151ba18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 18102: 002bac80 244 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 18103: 014f28fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 18104: 014dfaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_EVENT │ │ │ │ 18105: 002f3920 204 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 18106: 00ac5c34 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 18106: 00ac59f4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 18107: 0141a978 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ - 18108: 009181ec 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ + 18108: 00917fac 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ 18109: 004dfcd4 52 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 18110: 0151c12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ 18111: 007af920 120 FUNC GLOBAL DEFAULT 12 gen_gvec_usra │ │ │ │ - 18112: 00b75c44 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 18112: 00b75a04 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 18113: 0151d02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 18114: 0144366c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqrdmulh_idx_s │ │ │ │ 18115: 014e1d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 18116: 0093071c 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 18117: 00b46944 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 18118: 00af74a0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 18116: 009304dc 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 18117: 00b46704 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 18118: 00af7260 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 18119: 014e0864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 18120: 005c966c 896 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 18121: 00dcd194 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 18121: 00dccf54 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 18122: 014f4d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 18123: 0151d0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_INPUT_CHANGE_DSTATE │ │ │ │ 18124: 014ef314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 18125: 002a2f1c 8 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 18126: 00dec9f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 18127: 0151d54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 18128: 006b6140 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ - 18129: 00836300 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ + 18129: 008360c0 116 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasb │ │ │ │ 18130: 005931b8 188 FUNC GLOBAL DEFAULT 12 smbios_validate_table │ │ │ │ - 18131: 008e4080 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ + 18131: 008e3e40 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 18132: 01414420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 18133: 0151b436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 18134: 01453f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_ultoh_round_to_nearest │ │ │ │ - 18135: 0081a048 280 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h2 │ │ │ │ + 18135: 00819e08 280 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256h2 │ │ │ │ 18136: 014e5144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 18137: 0151c1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 18138: 014e6290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 18139: 014ecf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 18140: 009b8700 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ - 18141: 00836374 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ + 18140: 009b84c0 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 18141: 00836134 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmlash │ │ │ │ 18142: 0066aa94 28 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 18143: 002ce000 216 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 18144: 00a22d48 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 18144: 00a22b08 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 18145: 0051b4bc 752 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 18146: 014f4f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 18147: 013bc748 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 18148: 00aea630 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 18148: 00aea3f0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 18149: 014ded50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 18150: 014ec6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 18151: 0151b6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 18152: 014e373c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 18153: 00b402d4 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 18153: 00b40094 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 18154: 0053c4a8 168 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 18155: 00a87f04 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 18156: 00b2a98c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ - 18157: 00836408 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ + 18155: 00a87cc4 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 18156: 00b2a74c 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 18157: 008361c8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlasw │ │ │ │ 18158: 014e2c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 18159: 006589a4 448 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 18160: 014f5ab8 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 18161: 0151d2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 18162: 00b303f0 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 18162: 00b301b0 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 18163: 0151c3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 18164: 00b6b93c 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 18164: 00b6b6fc 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 18165: 00689028 176 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 18166: 0151de04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ - 18167: 0092081c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ + 18167: 009205dc 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 18168: 014f295c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 18169: 009219b0 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ - 18170: 00919140 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ + 18169: 00921770 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 18170: 00918f00 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 18171: 0151b542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 18172: 0050e8bc 116 FUNC GLOBAL DEFAULT 12 bcm2835_otp_set_row │ │ │ │ - 18173: 008f8fa0 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 18173: 008f8d60 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 18174: 0151bd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 18175: 00b7dbc0 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 18175: 00b7d980 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 18176: 0151d11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 18177: 00a3a6d8 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 18178: 00a69d48 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 18177: 00a3a498 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 18178: 00a69b08 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 18179: 014f1418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 18180: 013b5ec0 96 OBJECT GLOBAL DEFAULT 21 vfio_memory_listener │ │ │ │ - 18181: 00aa522c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 18182: 00997118 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 18181: 00aa4fec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 18182: 00996ed8 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 18183: 014f4530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 18184: 0151ba84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 18185: 00935868 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 18185: 00935628 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 18186: 014dedb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 18187: 0093564c 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 18187: 0093540c 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 18188: 0151c550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 18189: 01410010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 18190: 00ab4650 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ - 18191: 009651b0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 18192: 0098d7f8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 18190: 00ab4410 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 18191: 00964f70 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ + 18192: 0098d5b8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 18193: 002cf7cc 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 18194: 014f4764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 18195: 0057af0c 700 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ - 18196: 008f2f50 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ + 18196: 008f2d10 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 18197: 014e5314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 18198: 004aff90 588 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 18199: 0151d574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_TVAL_WRITE_DSTATE │ │ │ │ 18200: 00375974 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 18201: 00a9f08c 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 18201: 00a9ee4c 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 18202: 00375aa4 236 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ - 18203: 0084aa98 196 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s16 │ │ │ │ + 18203: 0084a858 196 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s16 │ │ │ │ 18204: 0151d8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 18205: 0151c54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ - 18206: 0090d0b4 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ + 18206: 0090ce74 312 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 18207: 0151d866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 18208: 014ea86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 18209: 014e74a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 18210: 0151d8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 18211: 0151b5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ - 18212: 008dd848 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ + 18212: 008dd608 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 18213: 014df79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_Z2_AER915_SEND_EVENT │ │ │ │ 18214: 0151cacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 18215: 014ec7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 18216: 014ee120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 18217: 0151c8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 18218: 0097fdf0 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 18218: 0097fbb0 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 18219: 005129bc 180 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 18220: 00670e24 40 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 18221: 014e5284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 18222: 00b48e14 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 18222: 00b48bd4 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 18223: 0151d884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 18224: 014efbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 18225: 0141439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 18226: 0151c188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 18227: 0151c0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 18228: 0151c316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 18229: 00b27c34 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 18230: 0086efbc 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos_round_to_nearest │ │ │ │ - 18231: 00b7b2f8 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 18229: 00b279f4 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 18230: 0086ed7c 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltos_round_to_nearest │ │ │ │ + 18231: 00b7b0b8 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 18232: 013bd28c 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 18233: 0151ba86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 18234: 0028a9e4 36 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 18235: 0151c2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 18236: 00aabbb4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 18236: 00aab974 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ 18237: 0151b7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_IOVA_DSTATE │ │ │ │ - 18238: 00aec3d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 18238: 00aec190 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 18239: 00613148 1464 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 18240: 014de574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 18241: 002dc74c 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 18242: 007004dc 108 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 18243: 00926228 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 18243: 00925fe8 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 18244: 0151c71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 18245: 0051b2bc 340 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 18246: 014f0e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 18247: 014e9cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 18248: 014dd2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ - 18249: 0089be60 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ + 18249: 0089bc20 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ 18250: 014e3c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 18251: 014ed5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 18252: 009b9a90 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 18252: 009b9850 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 18253: 0151c41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 18254: 009ce00c 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 18254: 009cddcc 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 18255: 014f2110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ - 18256: 00964128 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 18257: 00b99f94 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 18258: 00b2e010 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 18256: 00963ee8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ + 18257: 00b99d54 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 18258: 00b2ddd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 18259: 0151c9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 18260: 014f1b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 18261: 0151cfca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 18262: 00b6b134 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 18262: 00b6aef4 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 18263: 014e5344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 18264: 014e0cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 18265: 00b2c8e4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 18265: 00b2c6a4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 18266: 002bad74 240 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 18267: 014f4fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 18268: 0085d430 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ - 18269: 00b3a95c 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 18268: 0085d1f0 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_h │ │ │ │ + 18269: 00b3a71c 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 18270: 014f4560 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 18271: 0151d920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 18272: 003264dc 604 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 18273: 0151c224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 18274: 00704828 288 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 18275: 0151b688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 18276: 014f51b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 18277: 00b8a2e8 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 18277: 00b8a0a8 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 18278: 014dfc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 18279: 0151c114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 18280: 009f3a40 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 18281: 0082bbc4 192 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ - 18282: 0085d578 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ - 18283: 00b3a790 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 18280: 009f3800 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 18281: 0082b984 192 FUNC GLOBAL DEFAULT 12 helper_mve_vandi │ │ │ │ + 18282: 0085d338 328 FUNC GLOBAL DEFAULT 12 helper_gvec_recps_nf_s │ │ │ │ + 18283: 00b3a550 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 18284: 0151cd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 18285: 00b7300c 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 18285: 00b72dcc 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ 18286: 0078ece8 164 FUNC GLOBAL DEFAULT 12 raw_write │ │ │ │ - 18287: 00b3d7d0 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 18287: 00b3d590 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 18288: 0151cf6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_EOI_DSTATE │ │ │ │ - 18289: 009fa768 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 18289: 009fa528 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 18290: 0151c5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 18291: 0151c600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 18292: 014f19fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 18293: 0151d1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 18294: 01426c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsubaddx │ │ │ │ - 18295: 00ad39a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 18295: 00ad3764 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 18296: 0151de22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 18297: 00b0f1e4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 18297: 00b0efa4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 18298: 0151d146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 18299: 00b4c86c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ - 18300: 0084ae74 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s32 │ │ │ │ + 18299: 00b4c62c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 18300: 0084ac34 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s32 │ │ │ │ 18301: 0151c20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 18302: 014eee28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 18303: 00b1a0ec 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ - 18304: 00917680 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ + 18303: 00b19eac 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 18304: 00917440 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 18305: 0151c2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 18306: 00b979c4 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 18306: 00b97784 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 18307: 0151c0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 18308: 0151d2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 18309: 014ea87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 18310: 0151d424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 18311: 014dd1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 18312: 00aec42c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 18313: 0098c4ec 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 18312: 00aec1ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 18313: 0098c2ac 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 18314: 0065be34 296 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 18315: 0036bdac 16 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 18316: 00b32ddc 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 18316: 00b32b9c 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 18317: 0057bae8 200 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 18318: 0151c466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 18319: 0151d546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 18320: 014f5200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 18321: 0151c7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 18322: 00ad44cc 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 18323: 009ec35c 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 18322: 00ad428c 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 18323: 009ec11c 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 18324: 006a7280 728 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 18325: 014df32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 18326: 0083deec 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ - 18327: 00a4f7a4 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ - 18328: 00973a64 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 18329: 00833e9c 104 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ - 18330: 00933a0c 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 18326: 0083dcac 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbb │ │ │ │ + 18327: 00a4f564 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 18328: 00973824 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ + 18329: 00833c5c 104 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarb │ │ │ │ + 18330: 009337cc 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 18331: 003c8a88 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 18332: 0092e004 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 18332: 0092ddc4 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 18333: 014f2358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 18334: 0030e43c 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 18335: 0151c45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 18336: 0070c674 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 18337: 0083e03c 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ - 18338: 00b7207c 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 18339: 00833f04 144 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ - 18340: 00994a38 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 18337: 0083ddfc 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunbh │ │ │ │ + 18338: 00b71e3c 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 18339: 00833cc4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarh │ │ │ │ + 18340: 009947f8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 18341: 0151b76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_S12_VMID_DSTATE │ │ │ │ 18342: 002ba384 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 18343: 0151b6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 18344: 005cb36c 232 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 18345: 002ece2c 24 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 18346: 0151cc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 18347: 014f45f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 18348: 0151ded0 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 18349: 0151c07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 18350: 014f10f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 18351: 002b1534 6016 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 18352: 008b4e64 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 18353: 00833f94 140 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ - 18354: 00b5bba8 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 18355: 00ab6efc 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 18352: 008b4c24 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 18353: 00833d54 140 FUNC GLOBAL DEFAULT 12 helper_mve_vsub_scalarw │ │ │ │ + 18354: 00b5b968 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 18355: 00ab6cbc 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 18356: 014dec20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 18357: 014ddadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 18358: 00371dc8 136 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 18359: 009c3ae4 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 18360: 0084e8f8 288 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_b │ │ │ │ - 18361: 00ab3a7c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ - 18362: 0084ed88 396 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_d │ │ │ │ + 18359: 009c38a4 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 18360: 0084e6b8 288 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_b │ │ │ │ + 18361: 00ab383c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 18362: 0084eb48 396 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_d │ │ │ │ 18363: 014e6f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 18364: 00a64ffc 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 18364: 00a64dbc 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 18365: 0151b25f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 18366: 014e64a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 18367: 0151bdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 18368: 01454100 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh_round_to_nearest │ │ │ │ - 18369: 0084eb44 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_h │ │ │ │ + 18369: 0084e904 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_h │ │ │ │ 18370: 014dc848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ - 18371: 00971640 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ + 18371: 00971400 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 18372: 01414318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 18373: 002c54e0 92 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 18374: 014e2d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 18375: 0151d394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 18376: 009f9354 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ - 18377: 0086960c 80 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ + 18376: 009f9114 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 18377: 008693cc 80 FUNC GLOBAL DEFAULT 12 helper_gvec_usmmla_b │ │ │ │ 18378: 0151c75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 18379: 0151cd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 18380: 01434834 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahb │ │ │ │ 18381: 0041ddc4 36 FUNC GLOBAL DEFAULT 12 gicv3_redist_update │ │ │ │ 18382: 0151d46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 18383: 0151cac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ - 18384: 008ed82c 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ + 18384: 008ed5ec 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 18385: 0151baca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ - 18386: 0084ec6c 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_s │ │ │ │ + 18386: 0084ea2c 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqrshl_s │ │ │ │ 18387: 014def80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 18388: 014e5634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 18389: 0151be86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 18390: 00971b70 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ + 18390: 00971930 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 18391: 014347b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahh │ │ │ │ 18392: 0151c4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 18393: 0151d4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ - 18394: 00971d84 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ + 18394: 00971b44 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 18395: 014e02e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ 18396: 01440eb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_uw │ │ │ │ - 18397: 00a868e0 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 18397: 00a866a0 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 18398: 002d0e48 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 18399: 014ee2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 18400: 014e7140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 18401: 014de2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 18402: 003ffd04 164 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 18403: 0151d934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 18404: 0151c0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 18405: 0151c18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 18406: 0151cb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 18407: 009eda38 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 18407: 009ed7f8 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 18408: 00645690 380 FUNC GLOBAL DEFAULT 12 smmu_configs_inv_sid_range │ │ │ │ 18409: 007a42d4 96 FUNC GLOBAL DEFAULT 12 vfp_get_fpsr │ │ │ │ 18410: 014f45d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 18411: 002bf430 336 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 18412: 0143472c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlahw │ │ │ │ 18413: 014f31c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 18414: 014e998c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 18415: 0151c61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 18416: 0141751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 18417: 0092d4e8 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ - 18418: 00846db4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ + 18417: 0092d2a8 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 18418: 00846b74 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqh │ │ │ │ 18419: 014dfb9c 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ - 18420: 0086da50 92 FUNC GLOBAL DEFAULT 12 vfp_clear_float_status_exc_flags │ │ │ │ + 18420: 0086d810 92 FUNC GLOBAL DEFAULT 12 vfp_clear_float_status_exc_flags │ │ │ │ 18421: 013c7020 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 18422: 0151cd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 18423: 014ece58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 18424: 0151ce5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 18425: 0151cc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ - 18426: 0081d0e0 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulshw │ │ │ │ + 18426: 0081cea0 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulshw │ │ │ │ 18427: 013bce10 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 18428: 0151bd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 18429: 0151b9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ - 18430: 00905954 7296 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ + 18430: 00905714 7296 FUNC GLOBAL DEFAULT 12 do_common_semihosting │ │ │ │ 18431: 014eac10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 18432: 014ef218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 18433: 00b87330 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ - 18434: 00847068 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ + 18433: 00b870f0 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 18434: 00846e28 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpeqs │ │ │ │ 18435: 014e7830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 18436: 014ea2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 18437: 014de514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 18438: 0151b906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 18439: 006bffc0 48 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 18440: 00356dd8 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635e │ │ │ │ 18441: 014dd100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 18442: 002c4fbc 284 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 18443: 008f8d84 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 18443: 008f8b44 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 18444: 00356df8 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx25l25635f │ │ │ │ - 18445: 00ac2f8c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 18445: 00ac2d4c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 18446: 0151d3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 18447: 0151ba90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 18448: 0151ba40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 18449: 0151c990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 18450: 0084aec4 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s64 │ │ │ │ - 18451: 00b5c414 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 18450: 0084ac84 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_s64 │ │ │ │ + 18451: 00b5c1d4 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 18452: 0151b2a7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 18453: 014e21cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 18454: 014e7e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 18455: 00689548 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 18456: 0151c7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 18457: 0151b263 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 18458: 006b1634 1172 FUNC GLOBAL DEFAULT 12 multifd_send_sync_main │ │ │ │ 18459: 00384560 340 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_dec │ │ │ │ 18460: 005096d8 120 FUNC GLOBAL DEFAULT 12 nvme_ns_cleanup │ │ │ │ 18461: 01422c9c 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 18462: 014e28e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 18463: 014e368c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 18464: 014e4ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ - 18465: 00dc1a20 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ + 18465: 00dc17e0 2048 OBJECT GLOBAL DEFAULT 14 expand_pred_b_data │ │ │ │ 18466: 0151b3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 18467: 014e82bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 18468: 0151d804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 18469: 009b5d30 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ - 18470: 00836f5c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ + 18469: 009b5af0 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 18470: 00836d1c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsh │ │ │ │ 18471: 00379638 124 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 18472: 0097c42c 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 18473: 009306cc 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ - 18474: 00abd070 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 18475: 009ebbb8 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 18472: 0097c1ec 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 18473: 0093048c 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 18474: 00abce30 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 18475: 009eb978 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 18476: 014e415c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 18477: 014f4aa4 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 18478: 0151b53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 18479: 008b6d28 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 18479: 008b6ae8 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 18480: 0151d606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ - 18481: 00837090 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ + 18481: 00836e50 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavsw │ │ │ │ 18482: 014d6cb0 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 18483: 0031b15c 400 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 18484: 00ad3668 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ - 18485: 00b424b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 18484: 00ad3428 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 18485: 00b42278 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 18486: 01426d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd8 │ │ │ │ 18487: 0151d87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 18488: 01425b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqrshr │ │ │ │ 18489: 0031b594 292 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 18490: 002cc8ec 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 18491: 0151cde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 18492: 0151d820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ @@ -18506,308 +18506,308 @@ │ │ │ │ 18502: 0151b77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CFGI_STE_RANGE_DSTATE │ │ │ │ 18503: 00523228 756 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 18504: 007028e4 460 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 18505: 014f0158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 18506: 014efc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 18507: 0151de94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 18508: 0151b628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ - 18509: 008ebc2c 364 FUNC GLOBAL DEFAULT 12 cpu_address_space_destroy │ │ │ │ + 18509: 008eb9ec 364 FUNC GLOBAL DEFAULT 12 cpu_address_space_destroy │ │ │ │ 18510: 00669050 564 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 18511: 00b8dac4 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 18511: 00b8d884 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 18512: 002b898c 280 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 18513: 00b0d0d8 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ - 18514: 008dd2b8 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ + 18513: 00b0ce98 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 18514: 008dd078 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 18515: 014f2318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 18516: 014f22e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 18517: 00322420 1116 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 18518: 014e7180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 18519: 0151d74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 18520: 002bd9b8 400 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 18521: 013c7098 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 18522: 00a842a0 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 18523: 009bce44 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 18524: 00ac5804 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 18525: 00aefa20 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 18522: 00a84060 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 18523: 009bcc04 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 18524: 00ac55c4 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 18525: 00aef7e0 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 18526: 0151c406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 18527: 014f1244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ - 18528: 0091be08 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ + 18528: 0091bbc8 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 18529: 0151b354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 18530: 014116c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 18531: 00aa4cc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 18531: 00aa4a88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 18532: 014ec8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 18533: 00b75560 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ - 18534: 0082ecf8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ + 18533: 00b75320 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 18534: 0082eab8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsb │ │ │ │ 18535: 0151c950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 18536: 00ad401c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 18536: 00ad3ddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 18537: 014df84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_TLBI_NH_ASID_EVENT │ │ │ │ - 18538: 008f09c0 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ + 18538: 008f0780 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 18539: 01419bac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 18540: 013bce94 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 18541: 00acfc64 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 18541: 00acfa24 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 18542: 014144a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 18543: 0151c026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 18544: 014dd370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ - 18545: 0082eda4 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ - 18546: 008897d0 180 FUNC GLOBAL DEFAULT 12 armv7m_nvic_neg_prio_requested │ │ │ │ + 18545: 0082eb64 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsh │ │ │ │ + 18546: 00889590 180 FUNC GLOBAL DEFAULT 12 armv7m_nvic_neg_prio_requested │ │ │ │ 18547: 002cf68c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 18548: 0151ba76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 18549: 0151d8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 18550: 0151c548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 18551: 008371c0 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ - 18552: 00b5be34 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 18551: 00836f80 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuh │ │ │ │ + 18552: 00b5bbf4 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 18553: 0067052c 104 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 18554: 0031c9cc 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 18555: 003c96e0 128 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 18556: 00708850 152 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ - 18557: 0093e34c 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 18558: 00aa4930 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 18559: 00b993b0 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 18557: 0093e10c 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ + 18558: 00aa46f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 18559: 00b99170 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 18560: 014e6530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 18561: 00b8253c 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 18561: 00b822fc 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 18562: 014f2bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 18563: 009341d0 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 18563: 00933f90 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 18564: 0151cc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 18565: 005c8870 12 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 18566: 0038004c 264 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 18567: 00481b64 100 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 18568: 00b0c5b4 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 18568: 00b0c374 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 18569: 014e7a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 18570: 014e6710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 18571: 0082ee88 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ - 18572: 0093402c 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 18571: 0082ec48 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlsw │ │ │ │ + 18572: 00933dec 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 18573: 014e6400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ - 18574: 00905090 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ + 18574: 00904e50 88 FUNC GLOBAL DEFAULT 12 uaccess_unlock_user │ │ │ │ 18575: 014f52b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ - 18576: 008e3904 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ - 18577: 0084001c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ - 18578: 00837244 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ + 18576: 008e36c4 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ + 18577: 0083fddc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeb │ │ │ │ + 18578: 00837004 120 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavuw │ │ │ │ 18579: 0151bada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 18580: 009c787c 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 18581: 008400ac 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ - 18582: 00b24204 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 18580: 009c763c 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 18581: 0083fe6c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgeh │ │ │ │ + 18582: 00b23fc4 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 18583: 004af4e4 1172 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 18584: 014e6920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 18585: 00329610 144 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 18586: 0151d1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 18587: 002bca84 356 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 18588: 008f8f84 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 18589: 00b336e0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ - 18590: 0091ce1c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ + 18588: 008f8d44 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 18589: 00b334a0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_acpi_device_ost │ │ │ │ + 18590: 0091cbdc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 18591: 014de484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 18592: 00989050 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 18592: 00988e10 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 18593: 014ee420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 18594: 014e1434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 18595: 00b63c0c 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ - 18596: 0090d1ec 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 18597: 00a04bd4 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 18595: 00b639cc 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 18596: 0090cfac 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ + 18597: 00a04994 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 18598: 0151ddfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 18599: 00b33494 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 18599: 00b33254 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 18600: 0143db28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminab │ │ │ │ - 18601: 0081d0a8 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulslw │ │ │ │ + 18601: 0081ce68 56 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mulslw │ │ │ │ 18602: 0151c28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 18603: 014de4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ - 18604: 0084013c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ + 18604: 0083fefc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgew │ │ │ │ 18605: 0151bdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 18606: 014f0a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 18607: 0151d60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 18608: 009ebc68 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 18608: 009eba28 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 18609: 014f07e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 18610: 00aa2540 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 18610: 00aa2300 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 18611: 0151d85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 18612: 002c9528 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 18613: 0143daa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminah │ │ │ │ 18614: 014ee070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 18615: 0151c6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 18616: 0151bdba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 18617: 014f5a6c 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 18618: 0151d2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ - 18619: 0093ae3c 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ + 18619: 0093abfc 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 18620: 0151cc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 18621: 014dd8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 18622: 0151bfb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 18623: 014ee660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 18624: 01412be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 18625: 006ca7c0 124 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 18626: 0151bcb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 18627: 00b5bbb0 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 18628: 00b11530 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 18627: 00b5b970 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 18628: 00b112f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 18629: 014e88bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 18630: 014efd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 18631: 0151bbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 18632: 0151b46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 18633: 002ca080 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ - 18634: 0091ca84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ + 18634: 0091c844 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 18635: 0151b496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ - 18636: 0086ec88 16 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod │ │ │ │ - 18637: 0082ef58 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ + 18636: 0086ea48 16 FUNC GLOBAL DEFAULT 12 helper_vfp_ultod │ │ │ │ + 18637: 0082ed18 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrshlub │ │ │ │ 18638: 0143da20 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminaw │ │ │ │ 18639: 01416730 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 18640: 014f3ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 18641: 009b7a44 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ - 18642: 0086f7cc 44 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh │ │ │ │ - 18643: 008ef1b0 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ + 18641: 009b7804 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 18642: 0086f58c 44 FUNC GLOBAL DEFAULT 12 helper_vfp_ultoh │ │ │ │ + 18643: 008eef70 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 18644: 014ee530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ - 18645: 0082f004 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ + 18645: 0082edc4 228 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluh │ │ │ │ 18646: 014ea37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 18647: 008b7134 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 18647: 008b6ef4 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 18648: 0151bb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 18649: 0037cfa4 184 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 18650: 014e35dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ - 18651: 00971764 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ + 18651: 00971524 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 18652: 0151bb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 18653: 0086f234 8 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos │ │ │ │ - 18654: 007d2f24 88 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ - 18655: 009b284c 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 18653: 0086eff4 8 FUNC GLOBAL DEFAULT 12 helper_vfp_ultos │ │ │ │ + 18654: 007d2d94 88 FUNC GLOBAL DEFAULT 12 gen_lookup_tb │ │ │ │ + 18655: 009b260c 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 18656: 0151c26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 18657: 00b36798 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ - 18658: 00909a00 1036 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ + 18657: 00b36558 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 18658: 009097c0 1036 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 18659: 0151c9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_READ_DSTATE │ │ │ │ 18660: 014e15e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 18661: 014124ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 18662: 014e05d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 18663: 014ea92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 18664: 0151cb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ - 18665: 00971bd0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ + 18665: 00971990 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 18666: 0151b382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ - 18667: 0082f0e8 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ + 18667: 0082eea8 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrshluw │ │ │ │ 18668: 002cf668 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 18669: 0142d850 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpleh │ │ │ │ - 18670: 00971dc4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ + 18670: 00971b84 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 18671: 014e5674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 18672: 00b8d7d8 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 18672: 00b8d598 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 18673: 014f493c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 18674: 014e16f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 18675: 0151d7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 18676: 0151d00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 18677: 0151cdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 18678: 00ac2424 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 18678: 00ac21e4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 18679: 014df36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 18680: 00b35674 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 18680: 00b35434 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 18681: 014e61b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ - 18682: 008f0824 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ + 18682: 008f05e4 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 18683: 01411c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 18684: 0151bac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 18685: 014e1a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 18686: 0142d7cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmples │ │ │ │ 18687: 014f3c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 18688: 0091df00 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ + 18688: 0091dcc0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 18689: 014eb918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 18690: 014f3708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 18691: 00afe278 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 18692: 00b96ba4 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 18691: 00afe038 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 18692: 00b96964 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 18693: 014ef058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 18694: 00b1d6f0 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 18694: 00b1d4b0 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ 18695: 007a65e0 296 FUNC GLOBAL DEFAULT 12 aa32_max_features │ │ │ │ - 18696: 00aa4428 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 18696: 00aa41e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 18697: 013bbdd4 940 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 18698: 014ea65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 18699: 0151c626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 18700: 014e3ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 18701: 002d32e8 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 18702: 00b49c5c 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 18702: 00b49a1c 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 18703: 014f200c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 18704: 014ebeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 18705: 00aa4ddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 18705: 00aa4b9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 18706: 0151c3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 18707: 0031f9ac 120 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 18708: 002cf07c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 18709: 014e4c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 18710: 0033154c 1248 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 18711: 0151c984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 18712: 0151d6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 18713: 0151d70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 18714: 014e2a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 18715: 009ef4ec 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 18715: 009ef2ac 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 18716: 014e8d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 18717: 00a9d438 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 18717: 00a9d1f8 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 18718: 0078ada0 524 FUNC GLOBAL DEFAULT 12 arm_generate_debug_exceptions │ │ │ │ 18719: 0151d5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 18720: 00b10f78 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 18720: 00b10d38 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 18721: 0066b73c 224 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 18722: 00995ad8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 18722: 00995898 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 18723: 014266e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_qadd8 │ │ │ │ 18724: 014ebe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 18725: 0151c6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 18726: 014e1a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 18727: 0151d71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 18728: 0143979c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsb │ │ │ │ 18729: 014f4bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 18730: 014f00d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 18731: 0048f288 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 18732: 0151c404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 18733: 0151b3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 18734: 004920f0 124 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 18735: 01439718 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsh │ │ │ │ 18736: 0145320c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vjcvt │ │ │ │ - 18737: 00b32d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 18737: 00b32b40 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 18738: 00369678 148 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 18739: 014e5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 18740: 002d225c 188 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 18741: 01416c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 18742: 00708b18 332 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ - 18743: 008ee76c 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ - 18744: 008622e8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ + 18743: 008ee52c 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ + 18744: 008620a8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_b │ │ │ │ 18745: 00669be4 448 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 18746: 014eccc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 18747: 008624f8 228 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ - 18748: 00b63594 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 18747: 008622b8 228 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_d │ │ │ │ + 18748: 00b63354 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 18749: 0151bca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 18750: 014edeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 18751: 0065aa20 180 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 18752: 01439694 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlsw │ │ │ │ 18753: 007b0774 188 FUNC GLOBAL DEFAULT 12 gen_sqsub_bhs │ │ │ │ 18754: 0151cd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 18755: 00b00f64 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ - 18756: 00862398 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ - 18757: 00970b38 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 18758: 00aa3f20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 18759: 009cd248 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 18755: 00b00d24 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 18756: 00862158 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_h │ │ │ │ + 18757: 009708f8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ + 18758: 00aa3ce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 18759: 009cd008 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 18760: 0151d75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ - 18761: 00917a1c 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ + 18761: 009177dc 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ 18762: 0048d34c 380 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 18763: 0151cbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 18764: 00afcf60 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 18765: 00aaeeac 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 18764: 00afcd20 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 18765: 00aaec6c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 18766: 014f0608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 18767: 0151d542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 18768: 014de06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 18769: 009ee2d4 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 18769: 009ee094 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 18770: 002a2ffc 208 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 18771: 014e9e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ - 18772: 00862448 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ + 18772: 00862208 176 FUNC GLOBAL DEFAULT 12 helper_gvec_srsra_s │ │ │ │ 18773: 014eb9b8 136 OBJECT GLOBAL DEFAULT 24 hw_tpm_trace_events │ │ │ │ 18774: 0060cc0c 1228 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 18775: 00a9d250 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 18775: 00a9d010 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 18776: 014dc938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 18777: 014eee88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 18778: 00ad1460 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 18778: 00ad1220 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 18779: 014eff98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 18780: 0151b38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 18781: 0098d7b0 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 18781: 0098d570 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 18782: 0151bc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 18783: 006b67e8 180 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 18784: 01417180 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 18785: 00afd0d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 18785: 00afce90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 18786: 0151b710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 18787: 0151b84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 18788: 0151c6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 18789: 006b4538 276 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 18790: 002de304 116 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 18791: 003da200 44 FUNC GLOBAL DEFAULT 12 soc_dma_reset │ │ │ │ 18792: 003721dc 44 FUNC GLOBAL DEFAULT 12 rom_set_order_override │ │ │ │ 18793: 014e9b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 18794: 00381518 620 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 18795: 0151cb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 18796: 014df39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 18797: 014431c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot_idx │ │ │ │ 18798: 01416d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ - 18799: 007b78d0 152 FUNC GLOBAL DEFAULT 12 store_reg │ │ │ │ - 18800: 009df460 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 18799: 007b77d8 152 FUNC GLOBAL DEFAULT 12 store_reg │ │ │ │ + 18800: 009df220 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 18801: 014f22b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 18802: 00bb0588 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 18802: 00bb0348 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 18803: 014ed698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 18804: 00519d70 624 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 18805: 0151c17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 18806: 0151c758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 18807: 0151b322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 18808: 0142e6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarb │ │ │ │ 18809: 0151bf92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ @@ -18815,890 +18815,890 @@ │ │ │ │ 18811: 01439610 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlub │ │ │ │ 18812: 014e65c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 18813: 014e1d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_EVENT │ │ │ │ 18814: 0067244c 3596 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ 18815: 004a1600 784 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 18816: 0142e63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarh │ │ │ │ 18817: 0143958c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluh │ │ │ │ - 18818: 009161e8 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ + 18818: 00915fa8 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 18819: 0151b6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 18820: 014eece8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ - 18821: 008687c0 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ + 18821: 00868580 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sd │ │ │ │ 18822: 0151cccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 18823: 00b41d2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 18823: 00b41aec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ 18824: 014df9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_GERRORN_EVENT │ │ │ │ - 18825: 00ad34f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 18826: 00b6b0ec 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 18827: 00b0baac 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 18825: 00ad32b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 18826: 00b6aeac 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 18827: 00b0b86c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 18828: 014f0de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ - 18829: 00868af0 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ + 18829: 008688b0 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_sh │ │ │ │ 18830: 00517008 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 18831: 0151c708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 18832: 00aaa440 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 18833: 00aa4b58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 18832: 00aaa200 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 18833: 00aa4918 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 18834: 014e66a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 18835: 0151c0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ 18836: 0142e5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpcs_scalarw │ │ │ │ - 18837: 00af11f4 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 18838: 00adc4b8 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 18837: 00af0fb4 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 18838: 00adc278 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 18839: 0151cafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_DSTATE │ │ │ │ 18840: 01439508 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshluw │ │ │ │ 18841: 0036cdcc 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 18842: 0151c3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 18843: 0151d8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ - 18844: 00868958 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ - 18845: 008b6634 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 18844: 00868718 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ss │ │ │ │ + 18845: 008b63f4 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 18846: 0045c198 12 FUNC GLOBAL DEFAULT 12 omap_clk_getrate │ │ │ │ 18847: 0070793c 2088 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 18848: 0151b538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 18849: 0151c018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 18850: 014ef384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 18851: 00527368 428 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 18852: 00ad7fe0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ - 18853: 00951364 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ + 18852: 00ad7da0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 18853: 00951124 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 18854: 0151b318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ - 18855: 0095136c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ + 18855: 0095112c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 18856: 0151c678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 18857: 014ea35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 18858: 0053a968 140 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ - 18859: 009513ac 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ + 18859: 0095116c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 18860: 002b93a0 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 18861: 0151cbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ - 18862: 00951440 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ - 18863: 009514dc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 18864: 00aed3fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 18862: 00951200 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ + 18863: 0095129c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ + 18864: 00aed1bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 18865: 0151d014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 18866: 0139a1c4 48 OBJECT GLOBAL DEFAULT 21 tpm_tis_memory_ops │ │ │ │ - 18867: 00951580 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ + 18867: 00951340 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 18868: 0151c354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 18869: 0095162c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ - 18870: 00956240 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 18871: 00ae9774 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ - 18872: 009516e0 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ + 18869: 009513ec 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ + 18870: 00956000 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ + 18871: 00ae9534 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 18872: 009514a0 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 18873: 00528f5c 628 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ - 18874: 00953b94 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ + 18874: 00953954 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 18875: 014e36ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 18876: 006bac84 776 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 18877: 006b40e8 1104 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 18878: 014e87dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 18879: 002bfba8 336 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ - 18880: 0082b3b4 208 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ + 18880: 0082b174 208 FUNC GLOBAL DEFAULT 12 helper_mve_vmvn │ │ │ │ 18881: 006c3b00 176 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ - 18882: 0091bfbc 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 18883: 00b15534 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 18882: 0091bd7c 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ + 18883: 00b152f4 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 18884: 0151d65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 18885: 0085268c 684 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ - 18886: 009716ec 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ - 18887: 0084a688 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u16 │ │ │ │ + 18885: 0085244c 684 FUNC GLOBAL DEFAULT 12 helper_mrs_banked │ │ │ │ + 18886: 009714ac 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ + 18887: 0084a448 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmax_u16 │ │ │ │ 18888: 01436e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270h │ │ │ │ 18889: 0151b368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 18890: 009c1c2c 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 18890: 009c19ec 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 18891: 0151b8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ - 18892: 00962f44 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ + 18892: 00962d04 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 18893: 0151b8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 18894: 006a6a54 528 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 18895: 00666f2c 472 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 18896: 0151be48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 18897: 0151d0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_WRITE_DSTATE │ │ │ │ 18898: 007af394 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqdmulh_qc │ │ │ │ 18899: 003e831c 256 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 18900: 014f02f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 18901: 0151bb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 18902: 00aa2318 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 18902: 00aa20d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 18903: 00639f20 492 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 18904: 01454acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod │ │ │ │ 18905: 0151b5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 18906: 014f04f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 18907: 014de8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 18908: 014f17ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 18909: 00b2e8bc 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 18910: 0097d3a8 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 18909: 00b2e67c 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 18910: 0097d168 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ 18911: 01436dd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcadd270s │ │ │ │ - 18912: 00b465bc 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 18913: 00b64d0c 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 18912: 00b4637c 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 18913: 00b64acc 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 18914: 01454730 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltoh │ │ │ │ 18915: 0151b49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 18916: 009efbe8 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 18916: 009ef9a8 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 18917: 0151d526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 18918: 00b18298 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 18918: 00b18058 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 18919: 0051ad60 240 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 18920: 014de768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 18921: 00a9804c 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 18922: 00b6eac8 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 18923: 00b64460 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 18921: 00a97e0c 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 18922: 00b6e888 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 18923: 00b64220 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 18924: 014efc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 18925: 014e2918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 18926: 00b647bc 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ - 18927: 00840f70 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ + 18926: 00b6457c 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 18927: 00840d30 144 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsb │ │ │ │ 18928: 01423224 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 18929: 014eca28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 18930: 00ae7a54 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ - 18931: 0095a338 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ + 18930: 00ae7814 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 18931: 0095a0f8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 18932: 002cbfac 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 18933: 014e228c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 18934: 004dc114 68 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ 18935: 01454de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltos │ │ │ │ - 18936: 009f0fcc 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 18936: 009f0d8c 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 18937: 014e362c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 18938: 0086888c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ - 18939: 00aa34b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 18940: 00841000 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ - 18941: 0093b66c 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ + 18938: 0086864c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_ud │ │ │ │ + 18939: 00aa3274 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 18940: 00840dc0 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsh │ │ │ │ + 18941: 0093b42c 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 18942: 014f3ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 18943: 0151bf30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 18944: 0151b644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 18945: 014f0628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ - 18946: 0084a4f4 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u16 │ │ │ │ + 18946: 0084a2b4 76 FUNC GLOBAL DEFAULT 12 helper_neon_pmin_u16 │ │ │ │ 18947: 014e0c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ - 18948: 00868bbc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ + 18948: 0086897c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_uh │ │ │ │ 18949: 002f35bc 176 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 18950: 0036ce64 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 18951: 00accbac 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 18951: 00acc96c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 18952: 0151b7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_LOOKUP_HIT_DSTATE │ │ │ │ 18953: 014e4914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 18954: 00433bd4 384 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 18955: 014f09b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 18956: 0151b8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 18957: 00a9d620 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 18957: 00a9d3e0 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 18958: 002beca0 288 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 18959: 005c5e18 152 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 18960: 00979cb8 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ - 18961: 00868a24 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ + 18960: 00979a78 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 18961: 008687e4 204 FUNC GLOBAL DEFAULT 12 helper_gvec_vcvt_rm_us │ │ │ │ 18962: 0151bffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 18963: 008410c0 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ - 18964: 00ade538 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 18963: 00840e80 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqabsw │ │ │ │ + 18964: 00ade2f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 18965: 0151bd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ - 18966: 0096fdbc 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ + 18966: 0096fb7c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 18967: 014109dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 18968: 014f8148 4 OBJECT GLOBAL DEFAULT 25 smbios_table_cnt │ │ │ │ 18969: 0151d24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 18970: 004dc3a4 8 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 18971: 006caa74 2384 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ - 18972: 0083f0fc 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ + 18972: 0083eebc 128 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupb │ │ │ │ 18973: 002b94b0 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 18974: 014ea82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 18975: 00898e8c 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 18976: 009eeed4 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 18975: 00898c4c 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 18976: 009eec94 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 18977: 0151c1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ - 18978: 0083f17c 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ + 18978: 0083ef3c 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwduph │ │ │ │ 18979: 0151c006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 18980: 00b5cac4 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 18980: 00b5c884 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 18981: 0151d30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 18982: 014f3e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 18983: 0151bd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 18984: 007aae4c 228 FUNC GLOBAL DEFAULT 12 gen_ushl_i32 │ │ │ │ 18985: 014103ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 18986: 0070c7ac 80 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 18987: 0098bae4 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ - 18988: 009507ac 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 18989: 00861820 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ + 18987: 0098b8a4 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 18988: 0095056c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ + 18989: 008615e0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_b │ │ │ │ 18990: 014ee1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_BASE_DEVICE_EVENT │ │ │ │ - 18991: 00d4057c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 18991: 00d4033c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 18992: 0030e2b0 192 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ - 18993: 00861a00 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ + 18993: 008617c0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_d │ │ │ │ 18994: 0151b2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 18995: 014de680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 18996: 0092118c 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 18996: 00920f4c 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 18997: 014f2bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 18998: 00b856dc 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 18999: 00b882d4 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 18998: 00b8549c 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 18999: 00b88094 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 19000: 0151bd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 19001: 014f3528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 19002: 008618c0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ - 19003: 00b61f00 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 19002: 00861680 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_h │ │ │ │ + 19003: 00b61cc0 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 19004: 0151cede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 19005: 0083f224 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ - 19006: 00b42e4c 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 19005: 0083efe4 168 FUNC GLOBAL DEFAULT 12 helper_mve_vdwdupw │ │ │ │ + 19006: 00b42c0c 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 19007: 0151b5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 19008: 0151b952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 19009: 00aa3be4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 19009: 00aa39a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 19010: 013bd574 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 19011: 014ea89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 19012: 00988e88 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 19013: 009fa200 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 19012: 00988c48 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 19013: 009f9fc0 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 19014: 014f14b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 19015: 014e4904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 19016: 014e6010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ - 19017: 00861960 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ + 19017: 00861720 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ssra_s │ │ │ │ 19018: 00516348 160 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ - 19019: 008f28c4 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ + 19019: 008f2684 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 19020: 0151d48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 19021: 0151be32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 19022: 014e1754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 19023: 014e99ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 19024: 014e2ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 19025: 006c1764 424 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 19026: 014ea2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 19027: 0151b328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 19028: 002a4164 324 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 19029: 002cc35c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 19030: 00ba6ddc 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 19031: 00b0bde8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 19030: 00ba6b9c 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 19031: 00b0bba8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 19032: 0059e588 236 FUNC GLOBAL DEFAULT 12 ssi_get_cs │ │ │ │ 19033: 01446030 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_b │ │ │ │ 19034: 0151c0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 19035: 00b53ecc 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 19035: 00b53c8c 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 19036: 014f2cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 19037: 01445ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_d │ │ │ │ 19038: 0151c21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ - 19039: 00863cd8 156 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ + 19039: 00863a98 156 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_b │ │ │ │ 19040: 0151c90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 19041: 0144d6c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su0 │ │ │ │ 19042: 013bcc00 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ 19043: 01445fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_h │ │ │ │ - 19044: 00ab9948 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 19045: 009d9cdc 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 19044: 00ab9708 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 19045: 009d9a9c 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ 19046: 0144d644 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512su1 │ │ │ │ - 19047: 00a12b24 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 19047: 00a128e4 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 19048: 014def60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 19049: 002bc3d4 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ - 19050: 0096bb40 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 19051: 00a27f48 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 19052: 00b13708 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 19050: 0096b900 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ + 19051: 00a27d08 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 19052: 00b134c8 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 19053: 014e348c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 19054: 013bcc1c 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 19055: 002d0ce0 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 19056: 00a63ef4 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 19057: 00975454 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 19058: 00864000 160 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ - 19059: 008b4e00 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 19056: 00a63cb4 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 19057: 00975214 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 19058: 00863dc0 160 FUNC GLOBAL DEFAULT 12 helper_gvec_clt0_h │ │ │ │ + 19059: 008b4bc0 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 19060: 014e86dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 19061: 01410958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 19062: 0151c2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 19063: 0151b32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 19064: 014ee290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 19065: 0144345c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xar_d │ │ │ │ 19066: 0151be4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 19067: 014dde0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 19068: 014f3024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 19069: 005efa2c 36 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 19070: 01445f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssra_s │ │ │ │ 19071: 014e00d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ - 19072: 008ecf4c 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 19073: 00902134 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 19072: 008ecd0c 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ + 19073: 00901ef4 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 19074: 0151beca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 19075: 0151c76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 19076: 0151d758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 19077: 00a495b0 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 19077: 00a49370 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 19078: 014ed008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 19079: 00667d34 228 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 19080: 014e88ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 19081: 014ea21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 19082: 0151bbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 19083: 002b02f0 368 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 19084: 00a30df8 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 19085: 00b895e8 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 19084: 00a30bb8 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 19085: 00b893a8 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 19086: 01410328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 19087: 014e5614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 19088: 006b46dc 284 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 19089: 00b731d8 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 19089: 00b72f98 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 19090: 0031eccc 228 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 19091: 009e2018 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 19092: 00b1e4dc 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 19091: 009e1dd8 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 19092: 00b1e29c 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 19093: 00512f84 140 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ - 19094: 0091b740 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ + 19094: 0091b500 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 19095: 0151cf78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ - 19096: 0093dbc4 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ + 19096: 0093d984 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 19097: 0151b416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 19098: 0151d1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 19099: 0151b9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 19100: 0151d48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 19101: 014e2bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ - 19102: 0083e1ec 296 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ + 19102: 0083dfac 296 FUNC GLOBAL DEFAULT 12 helper_mve_vshlc │ │ │ │ 19103: 014ee480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ 19104: 01446c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_b │ │ │ │ - 19105: 00adee58 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 19105: 00adec18 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 19106: 0043c084 764 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 19107: 0151bd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 19108: 014f3538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 19109: 0151c766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 19110: 014e58e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 19111: 0151bc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ 19112: 0151c10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 19113: 01446b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_clt0_h │ │ │ │ 19114: 0151de12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 19115: 014e0ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 19116: 014f1368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 19117: 014dddcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 19118: 014e2848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 19119: 00aecef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ - 19120: 0096fe10 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ + 19119: 00aeccb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 19120: 0096fbd0 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 19121: 0151c0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 19122: 002dea60 1100 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 19123: 0151b4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ - 19124: 00824198 8008 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ - 19125: 0086e814 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd_round_to_zero │ │ │ │ + 19124: 00823f58 8008 FUNC GLOBAL DEFAULT 12 arm_v7m_cpu_do_interrupt │ │ │ │ + 19125: 0086e5d4 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd_round_to_zero │ │ │ │ 19126: 0151c0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 19127: 014e3a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 19128: 0089d788 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 19129: 00aedb64 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 19128: 0089d548 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 19129: 00aed924 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 19130: 0151bb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_MASTER_READ_DSTATE │ │ │ │ 19131: 002b95b0 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ - 19132: 0093be4c 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ + 19132: 0093bc0c 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 19133: 014f20e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ - 19134: 0091b3fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 19135: 00ac0f9c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 19136: 00b2cbac 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 19134: 0091b1bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ + 19135: 00ac0d5c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 19136: 00b2c96c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 19137: 0052549c 644 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 19138: 014f2aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 19139: 014167b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 19140: 014eb788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 19141: 014ee7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_EOI_EVENT │ │ │ │ 19142: 007ab028 236 FUNC GLOBAL DEFAULT 12 gen_ushl_i64 │ │ │ │ 19143: 0151bbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 19144: 00ba7aac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 19144: 00ba786c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 19145: 0151b450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 19146: 00a9c774 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 19146: 00a9c534 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 19147: 002bd144 324 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 19148: 00b187a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 19148: 00b18560 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 19149: 014efde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 19150: 002bc4d4 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 19151: 0151d8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 19152: 00adf0dc 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 19152: 00adee9c 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 19153: 0151be96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 19154: 014f3284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 19155: 0151bf6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 19156: 002d0990 224 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 19157: 00aec820 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 19157: 00aec5e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 19158: 00510e4c 172 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 19159: 005e3590 664 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 19160: 0151c8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 19161: 00ac0168 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 19161: 00abff28 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 19162: 0151d162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 19163: 0151b82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 19164: 014e7840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 19165: 014e01c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ - 19166: 00918468 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ + 19166: 00918228 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ 19167: 0151baf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 19168: 0151bfe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 19169: 00af1f24 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 19169: 00af1ce4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 19170: 0151beae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 19171: 0151b684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 19172: 0060bef0 616 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 19173: 0151b8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 19174: 0151c628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 19175: 003c84f4 480 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 19176: 0151d736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 19177: 00ae820c 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 19177: 00ae7fcc 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 19178: 014e6d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 19179: 0151bc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ 19180: 0151b786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_TRANSLATE_SUCCESS_DSTATE │ │ │ │ - 19181: 00adcac4 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 19182: 00b13c5c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 19181: 00adc884 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 19182: 00b13a1c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 19183: 014e6210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 19184: 014dd3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 19185: 0050bd04 456 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 19186: 00b22560 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 19187: 00b62218 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 19186: 00b22320 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 19187: 00b61fd8 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 19188: 002cc74c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 19189: 00929638 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 19189: 009293f8 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 19190: 014e810c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 19191: 00b79e8c 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ - 19192: 0083df90 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ + 19191: 00b79c4c 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 19192: 0083dd50 172 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovuntb │ │ │ │ 19193: 006a3d7c 248 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 19194: 0031c810 112 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 19195: 0151ccbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 19196: 014ed1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 19197: 014f1038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 19198: 014f1588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ - 19199: 0083e110 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ + 19199: 0083ded0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovunth │ │ │ │ 19200: 0151ccd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 19201: 0151d782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 19202: 0151becc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 19203: 014e86ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 19204: 014f0e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 19205: 00a9c6bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 19205: 00a9c47c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 19206: 006fd050 244 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 19207: 004dbab8 252 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 19208: 00a7de2c 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 19209: 00ad1690 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 19208: 00a7dbec 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 19209: 00ad1450 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 19210: 014108d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 19211: 014f2d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 19212: 014f2d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 19213: 014e5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 19214: 014e41dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 19215: 0151c010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 19216: 0092d880 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 19217: 0082fdc8 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ - 19218: 00974434 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ + 19216: 0092d640 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 19217: 0082fb88 292 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90b │ │ │ │ + 19218: 009741f4 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 19219: 00548198 712 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 19220: 0151bed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 19221: 002dd054 128 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 19222: 014102a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 19223: 006179d0 1540 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 19224: 008426d8 364 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ + 19224: 00842498 364 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmah │ │ │ │ 19225: 00788e2c 120 FUNC GLOBAL DEFAULT 12 gt_cntfrq_period_ns │ │ │ │ - 19226: 00aa36dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 19226: 00aa349c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 19227: 004dfc3c 56 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 19228: 009b8808 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ - 19229: 0082feec 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ + 19228: 009b85c8 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 19229: 0082fcac 328 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90h │ │ │ │ 19230: 014f491c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 19231: 002bd850 360 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 19232: 0151bbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 19233: 0151ceaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEVICE_DSTATE │ │ │ │ - 19234: 00b5cce8 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 19234: 00b5caa8 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ 19235: 00645ca8 364 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_vmid │ │ │ │ 19236: 00383bb0 48 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_dec │ │ │ │ - 19237: 00b86cd4 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 19237: 00b86a94 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 19238: 005692f0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 19239: 014e7320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 19240: 014ecb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 19241: 00321040 120 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 19242: 01416cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 19243: 00842844 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ - 19244: 00cfbb48 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 19245: 00b7c534 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 19243: 00842604 344 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmas │ │ │ │ + 19244: 00cfb908 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 19245: 00b7c2f4 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 19246: 014eb1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PSPI_ENTER_RESET_EVENT │ │ │ │ 19247: 004dbbbc 8 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 19248: 014ecf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 19249: 014e12e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ - 19250: 00830034 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ + 19250: 0082fdf4 352 FUNC GLOBAL DEFAULT 12 helper_mve_vhcadd90w │ │ │ │ 19251: 014e02b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 19252: 014eaca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 19253: 014e1b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 19254: 014ef2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 19255: 014ead00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 19256: 00bb0480 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 19256: 00bb0240 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 19257: 014f2e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 19258: 00b4245c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 19258: 00b4221c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 19259: 014ee5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 19260: 014ea0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 19261: 0151d040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 19262: 0151b362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ - 19263: 0084299c 364 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ + 19263: 0084275c 364 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmah │ │ │ │ 19264: 003f6854 160 FUNC GLOBAL DEFAULT 12 pmbus_data2direct_mode │ │ │ │ 19265: 0151b82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 19266: 01415f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 19267: 00b118c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 19268: 00aaabcc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 19267: 00b11688 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 19268: 00aaa98c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 19269: 014f207c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 19270: 013bc93c 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 19271: 014e3edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 19272: 00aed064 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 19272: 00aece24 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 19273: 01417204 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 19274: 003e82e0 16 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 19275: 00b388f8 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ - 19276: 00842b08 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ + 19275: 00b386b8 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 19276: 008428c8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmas │ │ │ │ 19277: 0151c190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 19278: 014e815c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 19279: 002bc5c8 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 19280: 01423c70 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 19281: 0151c56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 19282: 0151b56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 19283: 00ad78f4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 19283: 00ad76b4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 19284: 00701420 264 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 19285: 014def70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 19286: 0151c944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 19287: 00a9f1f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 19287: 00a9efb8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 19288: 0151c6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 19289: 009d0988 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 19290: 00b3ccdc 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 19289: 009d0748 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 19290: 00b3ca9c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 19291: 014e1244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 19292: 00adaf90 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ - 19293: 0093b2e0 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ + 19292: 00adad50 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 19293: 0093b0a0 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 19294: 014e1694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 19295: 014f0078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ - 19296: 008406cc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ + 19296: 0084048c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtb │ │ │ │ 19297: 00671174 116 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 19298: 014e0ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 19299: 00593274 112 FUNC GLOBAL DEFAULT 12 smbios_skip_table │ │ │ │ 19300: 0151b34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 19301: 0151be1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 19302: 014582cc 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 19303: 0151b3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 19304: 0048cf94 528 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 19305: 0151c480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 19306: 00b9b72c 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 19306: 00b9b4ec 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 19307: 014ea52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ - 19308: 00971728 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 19309: 009fb9bc 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 19308: 009714e8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ + 19309: 009fb77c 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 19310: 0151bea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ - 19311: 0084075c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ + 19311: 0084051c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgth │ │ │ │ 19312: 00327e10 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 19313: 00935a8c 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 19314: 00aa4d80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 19313: 0093584c 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 19314: 00aa4b40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 19315: 0151caa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 19316: 014ea07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ - 19317: 009c2ef4 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 19317: 009c2cb4 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 19318: 003da0a0 352 FUNC GLOBAL DEFAULT 12 soc_dma_set_request │ │ │ │ 19319: 0151cb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 19320: 014e353c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 19321: 00b97848 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 19321: 00b97608 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 19322: 014ea74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 19323: 00b76438 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ - 19324: 00950da0 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ + 19323: 00b761f8 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 19324: 00950b60 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 19325: 014f5210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 19326: 0151d056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 19327: 014e74d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 19328: 00b492d4 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 19328: 00b49094 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 19329: 007af4f4 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmlah_qc │ │ │ │ 19330: 006b34bc 40 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 19331: 00ad69f4 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ - 19332: 008407ec 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ + 19331: 00ad67b4 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 19332: 008405ac 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgtw │ │ │ │ 19333: 01450848 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_mul_u8 │ │ │ │ - 19334: 009076a4 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ + 19334: 00907464 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 19335: 0151ce72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 19336: 0151c022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 19337: 0151ce4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 19338: 00ad03d8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 19338: 00ad0198 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 19339: 0065e194 176 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 19340: 014dcc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 19341: 014f08b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 19342: 008ed104 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ + 19342: 008ecec4 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 19343: 014de2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 19344: 014f2464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARM_GT_CVAL_WRITE_EVENT │ │ │ │ 19345: 0151d746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 19346: 00929cf8 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 19346: 00929ab8 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 19347: 006b3db0 56 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 19348: 0151c5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ - 19349: 0091e0d8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ + 19349: 0091de98 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 19350: 0151bfc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 19351: 014f43f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 19352: 0151d3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 19353: 014dccc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 19354: 00bae354 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 19355: 00ac4480 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 19354: 00bae114 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 19355: 00ac4240 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 19356: 014e22ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 19357: 014ed288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 19358: 0151bb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 19359: 014e1704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 19360: 00b7c748 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 19360: 00b7c508 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ 19361: 007b0414 96 FUNC GLOBAL DEFAULT 12 gen_neon_sqshlui │ │ │ │ - 19362: 009eee2c 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 19362: 009eebec 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 19363: 0151d1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 19364: 002be13c 360 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 19365: 00694998 816 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 19366: 004dae50 1028 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 19367: 0151b3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 19368: 0151cb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 19369: 006c6418 272 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 19370: 00dcd1e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 19370: 00dccfa4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 19371: 014f194c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 19372: 014ee180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ - 19373: 00957dac 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ + 19373: 00957b6c 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 19374: 006a0c20 428 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 19375: 0151de54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 19376: 009eb354 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 19376: 009eb114 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 19377: 0151b888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 19378: 014e336c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 19379: 00a9e888 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ - 19380: 00af3990 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 19379: 00a9e648 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 19380: 00af3750 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 19381: 014e3b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 19382: 00934f3c 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 19382: 00934cfc 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 19383: 014e7ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 19384: 0151c2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 19385: 00727530 16 FUNC GLOBAL DEFAULT 12 virt_is_acpi_enabled │ │ │ │ 19386: 006c3bb0 424 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 19387: 00b9a30c 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 19387: 00b9a0cc 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 19388: 014f13a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 19389: 014f1204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 19390: 014f8894 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 19391: 014e96dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 19392: 002cb9ac 188 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ 19393: 0142da60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplth │ │ │ │ - 19394: 00935edc 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 19395: 00af0108 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 19394: 00935c9c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 19395: 00aefec8 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 19396: 0151befc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 19397: 005c86e0 124 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 19398: 005204bc 296 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 19399: 00b2fa34 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 19399: 00b2f7f4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 19400: 0151bfa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 19401: 0099d858 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 19401: 0099d618 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 19402: 014f0eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 19403: 013bcf3c 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 19404: 00b8d9e0 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 19405: 00aa649c 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 19404: 00b8d7a0 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 19405: 00aa625c 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 19406: 013bd680 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 19407: 0142d9dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmplts │ │ │ │ 19408: 014e7500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 19409: 0151b486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 19410: 00b4ad58 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 19410: 00b4ab18 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 19411: 0079e8dc 292 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el_sm │ │ │ │ 19412: 006529e4 68 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 19413: 014e87cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 19414: 009f0078 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 19415: 00aa453c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 19414: 009efe38 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 19415: 00aa42fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 19416: 0031f80c 264 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 19417: 014e0b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 19418: 0151ce3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 19419: 00b192e4 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 19419: 00b190a4 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 19420: 0151bf76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 19421: 0151c330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 19422: 014e6670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 19423: 0151c8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 19424: 014e54d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 19425: 0151c334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 19426: 004927f8 1752 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 19427: 00bae4c8 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 19427: 00bae288 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ 19428: 007ad890 244 FUNC GLOBAL DEFAULT 12 gen_sqadd_d │ │ │ │ - 19429: 009f0e50 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 19430: 00a84080 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 19429: 009f0c10 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 19430: 00a83e40 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 19431: 0151b42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 19432: 014ed398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 19433: 014e1af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 19434: 014dd7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 19435: 00b4bfc4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ - 19436: 009739e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ + 19435: 00b4bd84 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 19436: 009737a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 19437: 0151bf1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 19438: 0151de1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 19439: 00b02aa8 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ - 19440: 0092066c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ + 19439: 00b02868 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 19440: 0092042c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 19441: 014e9cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 19442: 014ebfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 19443: 0151b69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 19444: 0097c1d8 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 19444: 0097bf98 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 19445: 014e2a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 19446: 014ec718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 19447: 009c0ec8 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 19447: 009c0c88 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 19448: 0028b184 260 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 19449: 014e89dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 19450: 0151b852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 19451: 00994aa8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 19452: 00aa1d58 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 19451: 00994868 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 19452: 00aa1b18 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 19453: 0151bd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ - 19454: 00964084 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 19455: 00b93d44 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 19454: 00963e44 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ + 19455: 00b93b04 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 19456: 0151c254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 19457: 0036c45c 156 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 19458: 0151bfca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 19459: 0151b83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ - 19460: 0096bbc8 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ - 19461: 009bedc0 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 19460: 0096b988 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ + 19461: 009beb80 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 19462: 014ebf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 19463: 014e1914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ - 19464: 00970954 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ + 19464: 00970714 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 19465: 0151bdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 19466: 002c9114 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 19467: 0151c670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 19468: 009b84bc 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 19468: 009b827c 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 19469: 0151c64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 19470: 014f19bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 19471: 014f1dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ - 19472: 008e1d00 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ + 19472: 008e1ac0 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 19473: 005c7cf0 244 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 19474: 0151c218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 19475: 0143bbb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsb │ │ │ │ 19476: 0151ca4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ 19477: 014dd3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 19478: 0151bbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 19479: 014ddbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 19480: 0151c624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 19481: 0143bb30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsh │ │ │ │ 19482: 0151c3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 19483: 002c9c3c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 19484: 002b96ac 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 19485: 00657008 52 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 19486: 00ab110c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 19487: 00ba8160 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 19486: 00ab0ecc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 19487: 00ba7f20 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 19488: 0151bea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 19489: 00b1c4ac 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 19489: 00b1c26c 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 19490: 013bdce4 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 19491: 00ab86d4 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 19492: 00ab2994 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 19491: 00ab8494 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 19492: 00ab2754 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 19493: 0151bfe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 19494: 0151ce3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ - 19495: 0093dc1c 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ + 19495: 0093d9dc 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 19496: 00decab8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 19497: 00327dc8 72 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ - 19498: 0095730c 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ + 19498: 009570cc 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 19499: 0052863c 264 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 19500: 0151cafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_REQ_USE_DSTATE │ │ │ │ - 19501: 0093e560 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 19502: 00b5f86c 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 19503: 00838c58 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ - 19504: 00b6bca8 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 19501: 0093e320 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ + 19502: 00b5f62c 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 19503: 00838a18 148 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavb │ │ │ │ + 19504: 00b6ba68 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 19505: 0143baac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminsw │ │ │ │ 19506: 002a2690 388 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 19507: 014e60b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 19508: 00b23150 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ - 19509: 0091a500 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ + 19508: 00b22f10 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 19509: 0091a2c0 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 19510: 0151c116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 19511: 014127c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ - 19512: 00838cec 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ + 19512: 00838aac 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavh │ │ │ │ 19513: 014314a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sb │ │ │ │ 19514: 0151b9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 19515: 0151bc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ 19516: 014f208c 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 19517: 0151c196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ - 19518: 0095cbc0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 19519: 00b3f928 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 19518: 0095c980 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ + 19519: 00b3f6e8 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 19520: 0151c202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 19521: 0151bd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 19522: 01431420 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sh │ │ │ │ 19523: 0151c810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 19524: 00319dd8 212 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 19525: 014f183c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 19526: 00b8f790 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 19527: 00b68268 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 19528: 00b743d8 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 19526: 00b8f550 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 19527: 00b68028 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 19528: 00b74198 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 19529: 00327584 20 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 19530: 00b9a3f4 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 19530: 00b9a1b4 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 19531: 0151d4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 19532: 004921e0 112 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ 19533: 014eafe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_FLUSH_TXFIFO_END_EVENT │ │ │ │ - 19534: 00aa5118 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 19534: 00aa4ed8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 19535: 014e359c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 19536: 01411f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 19537: 00abfb6c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 19538: 00ba7378 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 19537: 00abf92c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 19538: 00ba7138 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 19539: 0151d1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 19540: 00838d88 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ - 19541: 00b07cd8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 19542: 00b73a14 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 19540: 00838b48 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxavw │ │ │ │ + 19541: 00b07a98 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 19542: 00b737d4 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 19543: 014e20ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 19544: 0151bbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 19545: 0151be64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 19546: 00ac01d8 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 19547: 00a3b30c 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 19546: 00abff98 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 19547: 00a3b0cc 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 19548: 0151c6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 19549: 014eb758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 19550: 0151d088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 19551: 014271b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhsub16 │ │ │ │ 19552: 006b0534 176 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 19553: 0143139c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_sw │ │ │ │ 19554: 014ec9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 19555: 0057b5b0 520 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 19556: 00a0a5e8 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 19556: 00a0a3a8 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 19557: 014e35bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 19558: 0151d82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 19559: 006ad2b0 160 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 19560: 0151d2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 19561: 00ba0e94 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 19562: 00ade0e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 19563: 00a037f8 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 19561: 00ba0c54 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 19562: 00addea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 19563: 00a035b8 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 19564: 014f0b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 19565: 0151d8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 19566: 0143ba28 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminub │ │ │ │ 19567: 00613a88 1668 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ - 19568: 0082f1b8 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ + 19568: 0082ef78 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsb │ │ │ │ 19569: 01512be8 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 19570: 014eb7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 19571: 0151c9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_REQUEST_DSTATE │ │ │ │ 19572: 0151d1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 19573: 0151c5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 19574: 00b36094 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 19575: 00af0aa8 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 19574: 00b35e54 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 19575: 00af0868 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 19576: 0151bae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 19577: 014335a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxb │ │ │ │ - 19578: 0082f238 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ + 19578: 0082eff8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsh │ │ │ │ 19579: 0143b9a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuh │ │ │ │ 19580: 0036dae0 116 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 19581: 00aa7b64 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 19581: 00aa7924 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 19582: 003210b8 332 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 19583: 002b7334 264 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 19584: 0151b736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 19585: 013c6e68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 19586: 0151c6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 19587: 004dc5cc 8 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 19588: 01433520 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxh │ │ │ │ 19589: 006b5610 36 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 19590: 014dd460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 19591: 0151ca88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 19592: 00aa2374 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ - 19593: 009223c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ + 19592: 00aa2134 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 19593: 00922180 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ 19594: 0151d896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 19595: 00a40e84 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 19596: 00b037cc 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ - 19597: 009166a0 456 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ - 19598: 00945148 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 19599: 00b7b508 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ - 19600: 0082f2e4 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ + 19595: 00a40c44 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 19596: 00b0358c 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 19597: 00916460 456 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ + 19598: 00944f08 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ + 19599: 00b7b2c8 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 19600: 0082f0a4 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddsw │ │ │ │ 19601: 0059e770 4 FUNC GLOBAL DEFAULT 12 ssi_realize_and_unref │ │ │ │ 19602: 0143b920 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vminuw │ │ │ │ 19603: 0151d2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 19604: 0151b9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 19605: 00b9f5f4 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 19605: 00b9f3b4 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 19606: 0151b3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 19607: 014e5584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 19608: 0085de3c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ - 19609: 00935bac 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 19608: 0085dbfc 212 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_d │ │ │ │ + 19609: 0093596c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 19610: 0143349c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmladavsxw │ │ │ │ - 19611: 00821658 24 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsl │ │ │ │ + 19611: 00821418 24 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsl │ │ │ │ 19612: 01431318 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_ub │ │ │ │ - 19613: 0085dcbc 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ + 19613: 0085da7c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_h │ │ │ │ 19614: 0151c91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 19615: 009e4338 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 19615: 009e40f8 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 19616: 0074c1c4 116 FUNC GLOBAL DEFAULT 12 omap_mcbsp_i2s_attach │ │ │ │ 19617: 014e5164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 19618: 014e68c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 19619: 0151d63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 19620: 01431294 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uh │ │ │ │ 19621: 005be79c 200 FUNC GLOBAL DEFAULT 12 tpm_ppi_init │ │ │ │ 19622: 014e1be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 19623: 00aa5288 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 19623: 00aa5048 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 19624: 0053dd84 132 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 19625: 014e35cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 19626: 014e382c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ - 19627: 00821670 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsw │ │ │ │ + 19627: 00821430 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muladdsw │ │ │ │ 19628: 0151bb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 19629: 002d75e4 24 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 19630: 014def50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 19631: 014ec678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ - 19632: 0085dd7c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ + 19632: 0085db3c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_vfma_s │ │ │ │ 19633: 00701758 312 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ - 19634: 0097317c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 19635: 00b6dd00 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 19634: 00972f3c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ + 19635: 00b6dac0 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 19636: 014e75d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ - 19637: 008ef138 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ + 19637: 008eeef8 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 19638: 0151b4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 19639: 014eec88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ - 19640: 00b42400 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 19640: 00b421c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 19641: 014ebee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 19642: 01431210 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrshli_uw │ │ │ │ 19643: 0151cadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_POST_LOAD_DSTATE │ │ │ │ 19644: 00381860 220 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 19645: 014f4a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 19646: 006ed440 3896 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 19647: 0151cc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 19648: 0142eb64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpleb │ │ │ │ 19649: 014f46e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ 19650: 007b140c 140 FUNC GLOBAL DEFAULT 12 gen_gvec_uaddlp │ │ │ │ 19651: 014df4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_CMD_EVENT │ │ │ │ - 19652: 0095b75c 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ + 19652: 0095b51c 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 19653: 014f3518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 19654: 0151c6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 19655: 0151b4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 19656: 007b0c4c 148 FUNC GLOBAL DEFAULT 12 gen_gvec_shsub │ │ │ │ 19657: 0142a7d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsb │ │ │ │ 19658: 014ea9cc 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 19659: 0151b84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ 19660: 0142eae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpleh │ │ │ │ - 19661: 00af4008 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 19661: 00af3dc8 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 19662: 0151d00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 19663: 002dd0e8 44 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 19664: 0142bd80 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_cp_reg │ │ │ │ 19665: 014f4cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 19666: 00ab6c1c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 19666: 00ab69dc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 19667: 0053b878 168 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 19668: 006e9be8 216 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 19669: 0151bcfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 19670: 00afca04 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 19670: 00afc7c4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 19671: 0150a070 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 19672: 0142a9e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsl │ │ │ │ 19673: 0070c860 196 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 19674: 0151c84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 19675: 0151bdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 19676: 0151ba2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 19677: 00630ee8 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ - 19678: 0082f390 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ + 19678: 0082f150 128 FUNC GLOBAL DEFAULT 12 helper_mve_vrhaddub │ │ │ │ 19679: 002ba894 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 19680: 014ebde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 19681: 00a498ec 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 19681: 00a496ac 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 19682: 002d414c 100 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 19683: 014ecea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 19684: 00b6cf78 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 19685: 00cfb438 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 19684: 00b6cd38 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 19685: 00cfb1f8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ 19686: 0142ea5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplew │ │ │ │ - 19687: 00b722a0 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 19688: 0082f410 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ - 19689: 009c1c5c 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 19687: 00b72060 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 19688: 0082f1d0 168 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduh │ │ │ │ + 19689: 009c1a1c 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 19690: 002b66a0 264 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 19691: 0151c5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 19692: 006bc514 548 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 19693: 00b8e46c 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 19693: 00b8e22c 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 19694: 014eabc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 19695: 014e8e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 19696: 002c0e50 424 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 19697: 002b9c8c 256 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 19698: 004e3a18 12 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 19699: 0142a8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxsw │ │ │ │ 19700: 014e6a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ @@ -19707,2189 +19707,2189 @@ │ │ │ │ 19703: 0151d0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_GPIO_WRITE_DSTATE │ │ │ │ 19704: 0151cada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_CAUGHT_RESPONSE_DSTATE │ │ │ │ 19705: 014f0658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 19706: 0151b4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 19707: 002d6178 164 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 19708: 0066942c 264 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 19709: 014e4f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 19710: 00b6cf00 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 19711: 008ba9a4 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 19710: 00b6ccc0 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 19711: 008ba764 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 19712: 014eade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 19713: 0151cd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 19714: 014f0698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 19715: 006188ec 220 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 19716: 014df41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ - 19717: 0082f4b8 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ + 19717: 0082f278 172 FUNC GLOBAL DEFAULT 12 helper_mve_vrhadduw │ │ │ │ 19718: 014ec808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 19719: 00686814 308 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 19720: 0068eb80 484 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 19721: 00866064 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ - 19722: 00a01450 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 19721: 00865e24 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_d │ │ │ │ + 19722: 00a01210 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 19723: 0151b29c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ - 19724: 0085a254 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ + 19724: 0085a014 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ustoh │ │ │ │ 19725: 0151ba22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 19726: 014ea6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ - 19727: 00865d40 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ + 19727: 00865b00 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_h │ │ │ │ 19728: 00624708 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ - 19729: 0080e4d8 2968 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ + 19729: 0080e26c 2968 FUNC GLOBAL DEFAULT 12 disas_neon_shared │ │ │ │ 19730: 00667104 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 19731: 009b86c8 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 19731: 009b8488 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 19732: 0151d106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 19733: 014e51e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 19734: 014dfee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ - 19735: 008ed15c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 19736: 00a8a45c 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 19735: 008ecf1c 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ + 19736: 00a8a21c 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 19737: 00373fb8 164 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 19738: 009b38f4 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 19738: 009b36b4 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 19739: 004033a4 592 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 19740: 0151c654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 19741: 00664844 352 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 19742: 00689520 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 19743: 014ed468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 19744: 00b04288 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 19744: 00b04048 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ 19745: 0060cbb8 84 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 19746: 00b2e518 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 19746: 00b2e2d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 19747: 014deae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ - 19748: 00865ec0 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ - 19749: 00b2bdc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 19750: 00abd350 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 19748: 00865c80 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxnump_s │ │ │ │ + 19749: 00b2bb88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 19750: 00abd110 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 19751: 014ef564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_INPUT_CHANGE_EVENT │ │ │ │ 19752: 003c940c 116 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 19753: 002c8884 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 19754: 014e379c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 19755: 00b27dbc 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 19755: 00b27b7c 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 19756: 0151d78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 19757: 005c9e7c 524 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 19758: 0040386c 628 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 19759: 00343d94 124 FUNC GLOBAL DEFAULT 12 wm8750_dac_commit │ │ │ │ 19760: 013bca80 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 19761: 00898914 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 19761: 008986d4 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 19762: 0151beb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 19763: 0151d3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 19764: 014f0508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 19765: 0151be44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 19766: 014ea5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 19767: 014e26b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 19768: 01415ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 19769: 00514058 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 19770: 0142a85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxub │ │ │ │ 19771: 0151ce4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 19772: 004dc460 20 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 19773: 002d8ca8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 19774: 00aa5620 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 19774: 00aa53e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 19775: 0151b96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 19776: 014ed938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 19777: 014f1a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 19778: 00b17ea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 19778: 00b17c64 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 19779: 0151b582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 19780: 002c8c50 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ 19781: 0142623c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub16 │ │ │ │ - 19782: 00b37d50 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 19783: 00a80020 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 19782: 00b37b10 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 19783: 00a7fde0 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 19784: 014e1bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 19785: 01433b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhsw │ │ │ │ - 19786: 0086cfdc 152 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ + 19786: 0086cd9c 152 FUNC GLOBAL DEFAULT 12 helper_crc32 │ │ │ │ 19787: 014f206c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 19788: 00b5d874 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 19788: 00b5d634 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 19789: 00356e60 32 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_w25q512jv │ │ │ │ 19790: 014ea3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 19791: 014e5204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 19792: 00b419f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 19792: 00b417b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 19793: 0065c298 172 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 19794: 0142aa6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxul │ │ │ │ 19795: 0035d9f8 244 FUNC GLOBAL DEFAULT 12 pl011_create │ │ │ │ - 19796: 00b75eb4 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ - 19797: 0091710c 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 19798: 0082afec 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ - 19799: 00ba7620 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 19800: 00aacec0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 19796: 00b75c74 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 19797: 00916ecc 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ + 19798: 0082adac 148 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32b │ │ │ │ + 19799: 00ba73e0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 19800: 00aacc80 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 19801: 0031df0c 100 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 19802: 0151c7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 19803: 0053dbcc 440 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 19804: 0151cc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ - 19805: 00904d8c 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ - 19806: 0082b080 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ + 19805: 00904b4c 152 FUNC GLOBAL DEFAULT 12 uaccess_lock_user │ │ │ │ + 19806: 0082ae40 132 FUNC GLOBAL DEFAULT 12 helper_mve_vrev32h │ │ │ │ 19807: 0142a964 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_maxuw │ │ │ │ 19808: 014ed3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 19809: 009d8428 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 19809: 009d81e8 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 19810: 013bccf4 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 19811: 0151cac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ 19812: 0151b782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_DECODE_CD_DSTATE │ │ │ │ - 19813: 00a44890 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 19813: 00a44650 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 19814: 0070c924 232 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 19815: 00b721b0 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 19815: 00b71f70 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 19816: 014135b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 19817: 0151d638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 19818: 004afef8 152 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 19819: 0031dbf8 280 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 19820: 014e5024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 19821: 0098a9f4 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 19821: 0098a7b4 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 19822: 0151d420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 19823: 0151ba52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 19824: 0031a024 544 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 19825: 00995fa0 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 19826: 009ecaf4 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 19827: 009338ac 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 19828: 00ad549c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 19829: 00988d44 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 19825: 00995d60 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 19826: 009ec8b4 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 19827: 0093366c 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 19828: 00ad525c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 19829: 00988b04 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 19830: 0037feb4 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 19831: 0151b5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 19832: 0028c55c 388 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 19833: 0151b8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 19834: 0151c478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 19835: 014de4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 19836: 00ad62c4 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 19837: 009ecf0c 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 19836: 00ad6084 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 19837: 009ecccc 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 19838: 014ddefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 19839: 00adfe08 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 19839: 00adfbc8 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 19840: 014e6ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 19841: 014f3de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 19842: 00b2c79c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 19842: 00b2c55c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 19843: 0065e244 328 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 19844: 014f1448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 19845: 0151ce54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ 19846: 0060ed94 96 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 19847: 014f46d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ 19848: 0036a590 92 FUNC GLOBAL DEFAULT 12 register_init_block32 │ │ │ │ - 19849: 008b4d58 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 19849: 008b4b18 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 19850: 0151ba3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 19851: 008a4098 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 19851: 008a3e58 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ 19852: 01431630 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sb │ │ │ │ - 19853: 00ad6cdc 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 19853: 00ad6a9c 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 19854: 014e894c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 19855: 014f0788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 19856: 00b4b180 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 19856: 00b4af40 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 19857: 014f2298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 19858: 014df2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 19859: 0151b6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 19860: 0078cef4 420 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_write_register │ │ │ │ 19861: 014f2d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ - 19862: 0096ccfc 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ + 19862: 0096cabc 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 19863: 0151d362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 19864: 014315ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sh │ │ │ │ 19865: 014de00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 19866: 002c0a80 8 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 19867: 0031a3d0 232 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ 19868: 0059e7e0 120 FUNC GLOBAL DEFAULT 12 ssi_create_bus │ │ │ │ - 19869: 00b0bbc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 19869: 00b0b980 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 19870: 005c9d00 92 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 19871: 014f3d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 19872: 00b8739c 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 19873: 00acfb3c 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 19874: 00af9140 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 19872: 00b8715c 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 19873: 00acf8fc 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 19874: 00af8f00 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 19875: 0142be04 132 OBJECT GLOBAL DEFAULT 24 helper_info_get_cp_reg64 │ │ │ │ 19876: 0151ba34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 19877: 00b71ec8 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 19877: 00b71c88 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 19878: 0151b89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 19879: 0151ca98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 19880: 014f4154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 19881: 00abcccc 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 19881: 00abca8c 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ 19882: 00369f94 496 FUNC GLOBAL DEFAULT 12 register_read │ │ │ │ - 19883: 00aa4034 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 19884: 00afdf18 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 19883: 00aa3df4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 19884: 00afdcd8 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 19885: 01431528 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshlui_sw │ │ │ │ 19886: 0053b468 1040 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 19887: 0041cf2c 156 FUNC GLOBAL DEFAULT 12 gicv3_class_name │ │ │ │ - 19888: 00862020 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ + 19888: 00861de0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_b │ │ │ │ 19889: 013bdc18 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 19890: 0097b6c8 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 19890: 0097b488 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 19891: 014ea39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 19892: 006abe58 48 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 19893: 014148c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 19894: 00581e04 128 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ - 19895: 00862214 212 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ + 19895: 00861fd4 212 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_d │ │ │ │ 19896: 0151bcf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ - 19897: 00916e40 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ - 19898: 0082fa38 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ + 19897: 00916c00 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ + 19898: 0082f7f8 280 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270b │ │ │ │ 19899: 014e400c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 19900: 00685730 264 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ 19901: 00711930 112 FUNC GLOBAL DEFAULT 12 round_down_to_parange_bit_size │ │ │ │ - 19902: 008b6724 368 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 19902: 008b64e4 368 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 19903: 002e39e4 16 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ - 19904: 008620c8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ + 19904: 00861e88 168 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_h │ │ │ │ 19905: 0151bd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ - 19906: 0082fb50 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ + 19906: 0082f910 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270h │ │ │ │ 19907: 00656700 144 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 19908: 002fac20 120 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 19909: 014e03c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 19910: 00933284 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 19911: 00ab679c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 19910: 00933044 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 19911: 00ab655c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 19912: 014ef3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 19913: 0151d436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 19914: 0141352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 19915: 014ed8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 19916: 00320d08 120 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 19917: 013bcde0 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 19918: 003c94f4 88 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ 19919: 0151b276 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ - 19920: 00862170 164 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ - 19921: 00844130 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ + 19920: 00861f30 164 FUNC GLOBAL DEFAULT 12 helper_gvec_urshr_s │ │ │ │ + 19921: 00843ef0 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180h │ │ │ │ 19922: 006b54f0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ 19923: 0151c9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IBEX_SPI_HOST_READ_DSTATE │ │ │ │ 19924: 006786ac 20 FUNC GLOBAL DEFAULT 12 runstate_get │ │ │ │ 19925: 014ddd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 19926: 006ba124 380 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ - 19927: 0082fc8c 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ + 19927: 0082fa4c 316 FUNC GLOBAL DEFAULT 12 helper_mve_vcadd270w │ │ │ │ 19928: 002c6ce8 24 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 19929: 0151c436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 19930: 007afef4 64 FUNC GLOBAL DEFAULT 12 gen_gvec_mla │ │ │ │ 19931: 014e0310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 19932: 0151cd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 19933: 0151b930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ - 19934: 0084430c 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ + 19934: 008440cc 484 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul180s │ │ │ │ 19935: 0151bb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 19936: 00a95854 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 19937: 009fa54c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 19936: 00a95614 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 19937: 009fa30c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 19938: 0151d570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_IMASK_TOGGLE_DSTATE │ │ │ │ 19939: 0151d62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 19940: 014e79b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 19941: 0142644c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uaddsubx │ │ │ │ 19942: 0151cf82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 19943: 0151d31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 19944: 0151bd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 19945: 005e3828 576 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 19946: 005294f8 160 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 19947: 014f1108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 19948: 00b273cc 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 19949: 0091f080 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ + 19948: 00b2718c 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 19949: 0091ee40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 19950: 014e02c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 19951: 005485fc 352 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 19952: 006773d4 524 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 19953: 007aff34 64 FUNC GLOBAL DEFAULT 12 gen_gvec_mls │ │ │ │ 19954: 014e0a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 19955: 014e2778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 19956: 014e86cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ - 19957: 00b194f0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 19957: 00b192b0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 19958: 014d6d08 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 19959: 0151cff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 19960: 009e1340 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ - 19961: 008e533c 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ + 19960: 009e1100 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 19961: 008e50fc 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 19962: 014e24c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 19963: 014f1aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ - 19964: 00b68be0 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 19964: 00b689a0 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 19965: 00677a88 1056 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 19966: 004d6e0c 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 19967: 00b3020c 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 19967: 00b2ffcc 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 19968: 0141229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 19969: 014e8bbc 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 19970: 009eb8bc 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 19971: 00a64274 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 19972: 00acd3a4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 19970: 009eb67c 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 19971: 00a64034 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 19972: 00acd164 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 19973: 00373e1c 248 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 19974: 014f3af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 19975: 00db04a8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 19975: 00db0268 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 19976: 014e844c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 19977: 014e877c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 19978: 00656b4c 212 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ - 19979: 00dbe03c 117 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid │ │ │ │ + 19979: 00dbddfc 117 OBJECT GLOBAL DEFAULT 14 rainier_bmc_fruid │ │ │ │ 19980: 0151c03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 19981: 014ea0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 19982: 0098d80c 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 19982: 0098d5cc 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 19983: 0068e72c 48 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 19984: 0151bdc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 19985: 0036a5ec 92 FUNC GLOBAL DEFAULT 12 register_init_block64 │ │ │ │ 19986: 002cc070 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 19987: 014dd140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 19988: 0151d912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 19989: 01411a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 19990: 00ba5fb0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 19991: 009ec508 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ - 19992: 00964e40 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ + 19990: 00ba5d70 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 19991: 009ec2c8 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 19992: 00964c00 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 19993: 014d6e70 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 19994: 0053a700 304 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 19995: 014e350c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 19996: 00b183ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 19997: 00ad7d10 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ - 19998: 008bdad4 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ - 19999: 008e2760 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ + 19996: 00b1816c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 19997: 00ad7ad0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 19998: 008bd894 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ + 19999: 008e2520 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 20000: 0151bfd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 20001: 0151c9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFT_RX_DSTATE │ │ │ │ - 20002: 00d3bb58 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 20002: 00d3b918 52 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 20003: 014eb0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_OP_EVENT │ │ │ │ 20004: 014e6590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 20005: 014ee2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 20006: 014e7760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 20007: 0151d8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 20008: 00a7f804 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 20008: 00a7f5c4 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 20009: 014e7fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 20010: 014f5170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 20011: 00ae0a38 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 20012: 00b24d30 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 20011: 00ae07f8 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 20012: 00b24af0 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 20013: 014e8ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 20014: 00b788fc 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 20014: 00b786bc 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 20015: 0063106c 1032 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 20016: 01513d3c 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 20017: 014f8890 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 20018: 003220e0 76 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 20019: 0151bfc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 20020: 014ded40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 20021: 009b78a4 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 20021: 009b7664 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 20022: 014e6250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 20023: 0151ba5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 20024: 0151b25c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 20025: 00930c28 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 20026: 00ac2660 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 20025: 009309e8 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 20026: 00ac2420 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 20027: 013bc4b0 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 20028: 00668598 236 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 20029: 00ae21c0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 20030: 00b5398c 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 20029: 00ae1f80 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 20030: 00b5374c 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 20031: 014f1398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 20032: 0151d922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 20033: 009e1d24 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 20034: 00b54724 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 20035: 00b7e648 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 20033: 009e1ae4 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 20034: 00b544e4 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 20035: 00b7e408 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 20036: 0069e274 448 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 20037: 0151ba60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 20038: 0034ffc0 344 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 20039: 0151c8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 20040: 00ac35a8 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 20040: 00ac3368 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 20041: 005130e8 60 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 20042: 014e6bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 20043: 005c8624 188 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 20044: 00adc214 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 20044: 00adbfd4 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 20045: 0141019c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 20046: 014ded80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 20047: 0084087c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ - 20048: 0092d2f4 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 20047: 0084063c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarb │ │ │ │ + 20048: 0092d0b4 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 20049: 0151cd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 20050: 00b9ad2c 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 20051: 00b12024 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 20050: 00b9aaec 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 20051: 00b11de4 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 20052: 0151c1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 20053: 014ebc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_NEW_ACTIVE_LOCALITY_EVENT │ │ │ │ 20054: 0151c996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 20055: 014134a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 20056: 0151bfbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ - 20057: 0084090c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ + 20057: 008406cc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarh │ │ │ │ 20058: 0034c3f4 328 FUNC GLOBAL DEFAULT 12 nand_getio │ │ │ │ 20059: 0151c68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 20060: 00a05824 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 20060: 00a055e4 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 20061: 0151d29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 20062: 014e6380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 20063: 009faa48 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 20064: 00ab01e8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 20063: 009fa808 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 20064: 00aaffa8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 20065: 014eeba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 20066: 003c9160 440 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ - 20067: 0098a148 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 20068: 00a86688 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 20067: 00989f08 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 20068: 00a86448 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 20069: 0151c69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 20070: 00b6ea04 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 20070: 00b6e7c4 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 20071: 014f4cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 20072: 01426344 132 OBJECT GLOBAL DEFAULT 24 helper_info_uadd8 │ │ │ │ 20073: 014e1444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 20074: 007030e8 32 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 20075: 002c6d28 80 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 20076: 014e58b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 20077: 01427c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_bxj_trap │ │ │ │ 20078: 013bcf84 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 20079: 0151d55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 20080: 004d712c 156 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 20081: 006588e8 188 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 20082: 0151c04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 20083: 008ac08c 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ - 20084: 0084099c 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ + 20083: 008abe4c 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 20084: 0084075c 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpgt_scalarw │ │ │ │ 20085: 0151c89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 20086: 0151c3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 20087: 00ade1fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 20087: 00addfbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 20088: 0151c910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 20089: 0079f25c 8 FUNC GLOBAL DEFAULT 12 arm_gt_hvtimer_cb │ │ │ │ - 20090: 009bd754 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 20090: 009bd514 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 20091: 0151d3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 20092: 008f741c 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 20092: 008f71dc 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 20093: 0151b50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 20094: 014e2018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FSI_SLAVE_WRITE_EVENT │ │ │ │ 20095: 0151ddec 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 20096: 0151c72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 20097: 00517a50 468 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 20098: 002cc414 184 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 20099: 014f3e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 20100: 01513cc8 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 20101: 014ea1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 20102: 00b6a314 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 20102: 00b6a0d4 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 20103: 014e1304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 20104: 00876890 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 20104: 00876650 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 20105: 014e84bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 20106: 014df7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STRONGARM_SSP_READ_UNDERRUN_EVENT │ │ │ │ 20107: 0151c58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 20108: 0144f7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u16 │ │ │ │ 20109: 00708604 112 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 20110: 0151c730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ - 20111: 00dbe02c 4 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid_len │ │ │ │ + 20111: 00dbddec 4 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid_len │ │ │ │ 20112: 0151cac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 20113: 00ab2f3c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 20113: 00ab2cfc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 20114: 0142e84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarb │ │ │ │ 20115: 0151c7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 20116: 0151cfa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ - 20117: 0086c58c 84 FUNC GLOBAL DEFAULT 12 helper_uqsubaddx │ │ │ │ + 20117: 0086c34c 84 FUNC GLOBAL DEFAULT 12 helper_uqsubaddx │ │ │ │ 20118: 0061387c 420 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ - 20119: 0091a850 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 20120: 00984bbc 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 20119: 0091a610 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ + 20120: 0098497c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 20121: 00524ac8 12 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 20122: 00656a3c 228 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 20123: 0141142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 20124: 00b975c4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 20125: 009ed020 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ - 20126: 008ee57c 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ + 20124: 00b97384 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 20125: 009ecde0 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 20126: 008ee33c 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 20127: 014f8680 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 20128: 0142e7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarh │ │ │ │ 20129: 0151c778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 20130: 014f1158 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 20131: 0151c04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 20132: 00db03d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 20133: 00aee394 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ - 20134: 00b22fc8 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 20132: 00db0190 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 20133: 00aee154 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ + 20134: 00b22d88 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 20135: 014e5364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 20136: 014e3dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ - 20137: 00959338 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 20138: 00b737dc 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 20137: 009590f8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ + 20138: 00b7359c 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 20139: 0151d6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ 20140: 0151b7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_PTW_BLOCK_PTE_DSTATE │ │ │ │ - 20141: 00b2e4bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 20141: 00b2e27c 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 20142: 006ba0ac 120 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 20143: 014ed8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 20144: 014f3ee4 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 20145: 0151c96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 20146: 01410118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 20147: 014ed628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 20148: 009be870 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 20148: 009be630 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 20149: 003e82f0 44 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 20150: 014ed3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 20151: 0142e744 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpne_scalarw │ │ │ │ 20152: 014e41cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 20153: 005c875c 176 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 20154: 00b6af50 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ - 20155: 007d3374 248 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ + 20154: 00b6ad10 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 20155: 007d31e4 248 FUNC GLOBAL DEFAULT 12 arm_translate_code │ │ │ │ 20156: 014e5834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 20157: 009b853c 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 20157: 009b82fc 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 20158: 006793fc 480 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 20159: 0151d722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 20160: 014f29cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20161: 0151c42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 20162: 0151ced8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 20163: 0151bbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 20164: 0037ffe8 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 20165: 014f0ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 20166: 00dc8740 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 20166: 00dc8500 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 20167: 00509ee0 116 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 20168: 014e6430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 20169: 014e7130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 20170: 0048d1a4 424 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 20171: 0151c954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ - 20172: 00973ae4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ + 20172: 009738a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 20173: 004dfd80 280 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 20174: 002c0b68 64 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 20175: 0151b8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ - 20176: 00820804 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_setpsr_nz │ │ │ │ + 20176: 008205c4 28 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_setpsr_nz │ │ │ │ 20177: 01423228 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 20178: 0151be40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 20179: 00828338 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ - 20180: 0097c518 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 20179: 008280f8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_ud │ │ │ │ + 20180: 0097c2d8 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 20181: 0151cba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 20182: 0151c41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 20183: 00aee2cc 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ - 20184: 00b44510 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 20185: 0098415c 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 20186: 00b2b2ec 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 20183: 00aee08c 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ + 20184: 00b442d0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 20185: 00983f1c 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 20186: 00b2b0ac 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 20187: 00517270 120 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 20188: 0151d772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 20189: 0151cf18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 20190: 01450218 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s16 │ │ │ │ 20191: 002d06c8 300 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 20192: 00b92214 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 20193: 009357c0 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 20192: 00b91fd4 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 20193: 00935580 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 20194: 002fab08 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 20195: 0099dc80 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 20196: 00adc68c 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 20195: 0099da40 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 20196: 00adc44c 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 20197: 014f2e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ - 20198: 00919968 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 20199: 00cfbd60 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 20200: 00b7da30 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 20198: 00919728 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ + 20199: 00cfbb20 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 20200: 00b7d7f0 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 20201: 0151c34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 20202: 014ea78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 20203: 00a9c8e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 20203: 00a9c6a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 20204: 014e0590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ - 20205: 008562b8 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ + 20205: 00856078 296 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_h │ │ │ │ 20206: 014f1b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 20207: 00ae9c2c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 20207: 00ae99ec 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 20208: 014f51c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 20209: 006a4ed0 236 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 20210: 00acc7b4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 20210: 00acc574 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 20211: 0151b7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 20212: 0151c108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 20213: 002b67a8 260 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 20214: 014ea3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 20215: 014ef0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 20216: 014113a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ - 20217: 00856fc4 352 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ + 20217: 00856d84 352 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmlsh_idx_s │ │ │ │ 20218: 0151be2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 20219: 0063aa4c 604 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 20220: 002c2f94 960 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 20221: 0144b01c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_d │ │ │ │ 20222: 0151c4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 20223: 00692cd0 400 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 20224: 014e0110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 20225: 00afebd4 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 20225: 00afe994 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 20226: 0144b1a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_h │ │ │ │ 20227: 014e848c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 20228: 014f36a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 20229: 00ade1a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 20229: 00addf60 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 20230: 0151bd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 20231: 0151d08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 20232: 0151c17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 20233: 00abec60 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 20233: 00abea20 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 20234: 014e5084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ - 20235: 0093e174 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ + 20235: 0093df34 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 20236: 014e1544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ - 20237: 0091d1d0 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 20238: 00a13f30 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 20239: 00ab4800 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 20237: 0091cf90 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ + 20238: 00a13cf0 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 20239: 00ab45c0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 20240: 01512b9a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_c │ │ │ │ 20241: 014f4a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 20242: 014ddd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 20243: 0051325c 260 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 20244: 014dc7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 20245: 002cc81c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 20246: 0144b124 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frecpe_s │ │ │ │ 20247: 0151c4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 20248: 014ebfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 20249: 0143d600 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_hs │ │ │ │ 20250: 014ed358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 20251: 00b00214 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 20252: 0089d7c0 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 20251: 00afffd4 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 20252: 0089d580 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 20253: 0151d560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ - 20254: 0090c560 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ + 20254: 0090c320 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 20255: 014282b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_cpsr_write_eret │ │ │ │ 20256: 014ed4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 20257: 014ed9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 20258: 014df28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 20259: 006e4148 276 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 20260: 014ed038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 20261: 014ec000 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 20262: 014e7080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 20263: 0151d416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 20264: 0032c6d0 116 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 20265: 014f35c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 20266: 002ba78c 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 20267: 00a9c82c 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 20267: 00a9c5ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 20268: 00708a10 60 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 20269: 0151b470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 20270: 0066b048 36 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 20271: 009b9240 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 20271: 009b9000 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 20272: 0151ddf6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 20273: 0151c0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 20274: 004afe60 144 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ - 20275: 008465a4 260 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ + 20275: 00846364 260 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvh │ │ │ │ 20276: 002b6588 280 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 20277: 0151ddf4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 20278: 00b6e60c 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 20278: 00b6e3cc 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 20279: 014eef78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 20280: 014e07c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 20281: 0066ae3c 108 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 20282: 01442778 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_d │ │ │ │ 20283: 014e0460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 20284: 0151bba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 20285: 002cd29c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 20286: 01450008 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qdmulh_s32 │ │ │ │ - 20287: 009077a4 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ + 20287: 00907564 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 20288: 01509a58 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 20289: 002c6944 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 20290: 0151b99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 20291: 00856068 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ - 20292: 0095653c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ + 20291: 00855e28 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_h │ │ │ │ + 20292: 009562fc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 20293: 002b9128 368 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 20294: 003f8cd4 236 FUNC GLOBAL DEFAULT 12 pmbus_receive8 │ │ │ │ 20295: 0151d398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 20296: 01442880 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_h │ │ │ │ - 20297: 0095bd8c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ + 20297: 0095bb4c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 20298: 014ea9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 20299: 00ade480 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ - 20300: 008466a8 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ + 20299: 00ade240 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 20300: 00846468 248 FUNC GLOBAL DEFAULT 12 helper_mve_vmaxnmvs │ │ │ │ 20301: 014eff78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 20302: 0151de70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 20303: 0151b46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 20304: 00b7d474 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 20304: 00b7d234 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 20305: 01410094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 20306: 014f0d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ - 20307: 00856d48 324 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ + 20307: 00856b08 324 FUNC GLOBAL DEFAULT 12 helper_neon_sqrdmulh_idx_s │ │ │ │ 20308: 0151c0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 20309: 006d9b14 128 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 20310: 014e17f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 20311: 014427fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminp_s │ │ │ │ 20312: 002cfcc0 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 20313: 00b638bc 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 20313: 00b6367c 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 20314: 00510ef8 228 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 20315: 014ddfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 20316: 00514bec 364 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ - 20317: 00ba3cc0 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ + 20317: 00ba3a80 140 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ 20318: 007af6b4 96 FUNC GLOBAL DEFAULT 12 gen_gvec_cle0 │ │ │ │ 20319: 002b47cc 340 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 20320: 0038e274 256 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 20321: 0151b376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ 20322: 0142c6c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_h │ │ │ │ - 20323: 00b7e514 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 20323: 00b7e2d4 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 20324: 0151c198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 20325: 014e3f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 20326: 00b89644 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 20326: 00b89404 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 20327: 0151cb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_RAISE_IRQ_DSTATE │ │ │ │ 20328: 0151d8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 20329: 00ab06b8 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 20329: 00ab0478 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 20330: 014eef68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 20331: 008467a0 260 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ - 20332: 009fb53c 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 20331: 00846560 260 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvh │ │ │ │ + 20332: 009fb2fc 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 20333: 005170d4 64 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 20334: 00a22208 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 20334: 00a21fc8 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 20335: 014e75a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 20336: 014444dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_d │ │ │ │ 20337: 002cf674 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 20338: 00aa45f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ - 20339: 00959908 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ + 20338: 00aa43b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 20339: 009596c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 20340: 0142c644 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrintx_s │ │ │ │ 20341: 00330ff0 236 FUNC GLOBAL DEFAULT 12 build_hmat │ │ │ │ 20342: 014445e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_h │ │ │ │ - 20343: 008468a4 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ - 20344: 0090d664 64 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ + 20343: 00846664 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmvs │ │ │ │ + 20344: 0090d424 64 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 20345: 013bc240 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 20346: 0151b7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 20347: 013bce24 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 20348: 0151b986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 20349: 0151b5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 20350: 00a95074 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 20351: 00ae05cc 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 20350: 00a94e34 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 20351: 00ae038c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 20352: 014e2638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 20353: 014534a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_rints_exact │ │ │ │ 20354: 0151d470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 20355: 00a871a0 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 20355: 00a86f60 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 20356: 0151d36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 20357: 0062e868 2240 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 20358: 01444560 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mla_idx_s │ │ │ │ 20359: 0151b406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 20360: 0151c890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 20361: 0151d7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 20362: 014ebe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 20363: 00b13d98 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 20363: 00b13b58 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 20364: 00375a30 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 20365: 0151cfb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 20366: 0151bc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 20367: 009ccdc0 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 20367: 009ccb80 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 20368: 0151c486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ - 20369: 008dd5b0 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ + 20369: 008dd370 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 20370: 007b0e08 148 FUNC GLOBAL DEFAULT 12 gen_gvec_urhadd │ │ │ │ 20371: 014dc838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 20372: 0151d3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 20373: 014e85cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 20374: 006a79ac 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 20375: 0151b27c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 20376: 00b05138 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 20377: 00abb6f0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ - 20378: 007b76a0 52 FUNC GLOBAL DEFAULT 12 load_reg_var │ │ │ │ + 20376: 00b04ef8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 20377: 00abb4b0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 20378: 007b75a8 52 FUNC GLOBAL DEFAULT 12 load_reg_var │ │ │ │ 20379: 01411324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 20380: 0151bd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 20381: 002cd348 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 20382: 0069c048 484 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 20383: 0099cfa4 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 20383: 0099cd64 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 20384: 014ed528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 20385: 0151d10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 20386: 014e9acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 20387: 0151d5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 20388: 006644b4 912 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 20389: 0036df28 592 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 20390: 0151c7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 20391: 0066d3b0 204 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 20392: 00991740 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 20392: 00991500 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 20393: 0031f784 136 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 20394: 0151cf40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ - 20395: 008283dc 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ + 20395: 0082819c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_sw │ │ │ │ 20396: 0151c3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 20397: 014e9dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 20398: 0151c94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 20399: 006a44cc 1660 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 20400: 0065a414 56 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ - 20401: 00920b68 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ + 20401: 00920928 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 20402: 014eb678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 20403: 009d041c 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 20404: 00b20468 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 20403: 009d01dc 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 20404: 00b20228 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 20405: 005cc090 2416 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 20406: 00aee544 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 20406: 00aee304 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 20407: 013bdc48 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 20408: 014e6150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 20409: 004df938 340 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 20410: 014261b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssub8 │ │ │ │ 20411: 0070b134 152 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 20412: 014eca58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 20413: 008fbbe4 172 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 20413: 008fb9a4 172 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 20414: 014f2ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 20415: 00516630 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 20416: 014d6eb8 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 20417: 014e1654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 20418: 0083fcc8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ - 20419: 00b2ce94 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 20418: 0083fa88 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphib │ │ │ │ + 20419: 00b2cc54 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 20420: 013bc900 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 20421: 014f1c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 20422: 00dcd1cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 20422: 00dccf8c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 20423: 0144e094 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qzip8 │ │ │ │ 20424: 0151d3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 20425: 01434c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarh │ │ │ │ 20426: 0151c1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 20427: 014e63d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 20428: 00918c30 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ + 20428: 009189f0 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ 20429: 014ee160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 20430: 0142ee7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltb │ │ │ │ 20431: 0151ce80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 20432: 00b41de4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ - 20433: 0083fd58 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ - 20434: 00945060 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ + 20432: 00b41ba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 20433: 0083fb18 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphih │ │ │ │ + 20434: 00944e20 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 20435: 014f27fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 20436: 01438b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhb │ │ │ │ 20437: 014f0c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 20438: 014ea63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 20439: 00ba7ac8 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 20440: 00a2a248 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 20439: 00ba7888 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 20440: 00a2a008 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 20441: 0142edf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmplth │ │ │ │ 20442: 0151d3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ - 20443: 0093eb88 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ + 20443: 0093e948 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 20444: 01438ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhh │ │ │ │ 20445: 0151cad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 20446: 014ed128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 20447: 0151d12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 20448: 00826bf8 688 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ - 20449: 0095a4d0 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ + 20448: 008269b8 688 FUNC GLOBAL DEFAULT 12 helper_v7m_tt │ │ │ │ + 20449: 0095a290 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 20450: 014ec688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 20451: 014f0ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 20452: 01434bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmullt_scalarw │ │ │ │ 20453: 0151c8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 20454: 00b425cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 20454: 00b4238c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 20455: 0151cc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 20456: 014f29bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 20457: 014defc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ - 20458: 0083fde8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ + 20458: 0083fba8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmphiw │ │ │ │ 20459: 014ec978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 20460: 014e8f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 20461: 014e62a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 20462: 014de454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ - 20463: 008c5aa8 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ + 20463: 008c5868 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 20464: 00327830 56 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 20465: 006c37d8 428 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 20466: 0142ed74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpltw │ │ │ │ 20467: 006e3e20 456 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ - 20468: 0083ba2c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ - 20469: 0086f83c 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh_round_to_zero │ │ │ │ + 20468: 0083b7ec 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsb │ │ │ │ + 20469: 0086f5fc 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toulh_round_to_zero │ │ │ │ 20470: 0052d924 104 FUNC GLOBAL DEFAULT 12 cxl_get_hb_cstate │ │ │ │ 20471: 00408290 808 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 20472: 0151b8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 20473: 01438a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqdmlsdhw │ │ │ │ 20474: 006f6a8c 732 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 20475: 00ba6348 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 20475: 00ba6108 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 20476: 014f189c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 20477: 0151d2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 20478: 00afd57c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 20479: 00b83d44 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 20478: 00afd33c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 20479: 00b83b04 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 20480: 014f0ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 20481: 009e1aa8 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 20482: 0083bbbc 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ - 20483: 00918a20 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ + 20481: 009e1868 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 20482: 0083b97c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltsh │ │ │ │ + 20483: 009187e0 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ 20484: 0151b66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ - 20485: 00828474 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ + 20485: 00828234 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uh │ │ │ │ 20486: 0151c82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 20487: 014df050 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ 20488: 007913ec 208 FUNC GLOBAL DEFAULT 12 read_raw_cp_reg │ │ │ │ 20489: 014d6c80 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 20490: 013bc4c8 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 20491: 014ee210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 20492: 00664f70 68 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 20493: 0048f834 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 20494: 014e9d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 20495: 014eb498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ - 20496: 00959f20 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 20497: 008f9de4 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 20496: 00959ce0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ + 20497: 008f9ba4 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 20498: 014ebed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 20499: 00aefa04 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 20499: 00aef7c4 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 20500: 0151b2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 20501: 009cbae0 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 20502: 00ac9604 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ - 20503: 0082851c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ + 20501: 009cb8a0 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 20502: 00ac93c4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 20503: 008282dc 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrh_sg_os_uw │ │ │ │ 20504: 002d8a68 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 20505: 00ab50e8 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 20505: 00ab4ea8 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 20506: 006e003c 664 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 20507: 00383cf8 868 FUNC GLOBAL DEFAULT 12 cxl_component_register_init_common │ │ │ │ - 20508: 009599d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ + 20508: 00959798 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 20509: 014eb908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 20510: 0151cc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 20511: 008290f4 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ + 20511: 00828eb4 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld40b │ │ │ │ 20512: 0144f21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u16 │ │ │ │ - 20513: 00b4637c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 20513: 00b4613c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 20514: 006d9a48 60 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ - 20515: 008286f0 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ + 20515: 008284b0 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_ub │ │ │ │ 20516: 014ed438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 20517: 0151bd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 20518: 002a2018 192 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 20519: 0151d33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 20520: 014f5100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 20521: 0151c06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ - 20522: 00829414 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ - 20523: 00ba1168 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 20522: 008291d4 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld40h │ │ │ │ + 20523: 00ba0f28 244 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 20524: 014dd6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 20525: 01440a98 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrd_sg_ud │ │ │ │ - 20526: 00920684 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ - 20527: 00828790 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ + 20526: 00920444 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ + 20527: 00828550 160 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uh │ │ │ │ 20528: 0151bd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 20529: 014e2568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 20530: 014f2288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 20531: 00402150 440 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 20532: 006c72c8 128 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 20533: 014f18cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 20534: 00ba02d8 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 20534: 00ba0098 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 20535: 005c817c 592 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 20536: 014e0b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 20537: 014f1afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 20538: 014ed498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 20539: 00ba93f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 20539: 00ba91b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 20540: 014e861c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 20541: 014e7970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 20542: 014f2fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 20543: 0090dddc 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 20544: 00b11478 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 20543: 0090db9c 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ + 20544: 00b11238 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 20545: 002cd3f8 216 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 20546: 00384408 344 FUNC GLOBAL DEFAULT 12 cxl_interleave_ways_enc │ │ │ │ 20547: 00679610 324 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ - 20548: 00829774 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ + 20548: 00829534 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld40w │ │ │ │ 20549: 0151ca48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 20550: 014e98dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 20551: 00b70a10 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 20552: 009f1148 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 20553: 00b877a8 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ - 20554: 00828830 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ + 20551: 00b707d0 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 20552: 009f0f08 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 20553: 00b87568 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 20554: 008285f0 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_sg_uw │ │ │ │ 20555: 014e7410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 20556: 0151b3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 20557: 0066a760 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 20558: 00b18408 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 20558: 00b181c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 20559: 00668fb8 52 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 20560: 004dbbc4 36 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ - 20561: 008291bc 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ + 20561: 00828f7c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld41b │ │ │ │ 20562: 014eafb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_RX_EVENT │ │ │ │ 20563: 014f0c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 20564: 00b763e4 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 20564: 00b761a4 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 20565: 0151cb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ - 20566: 0083baf4 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ + 20566: 0083b8b4 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltub │ │ │ │ 20567: 003731e4 340 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 20568: 002de754 248 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 20569: 00b46f0c 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 20570: 00dcd184 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ - 20571: 0090dec4 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ + 20569: 00b46ccc 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 20570: 00dccf44 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 20571: 0090dc84 236 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ 20572: 0151c1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ - 20573: 008294ec 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ + 20573: 008292ac 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld41h │ │ │ │ 20574: 014e0240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ - 20575: 0083bc84 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ + 20575: 0083ba44 200 FUNC GLOBAL DEFAULT 12 helper_mve_vshlltuh │ │ │ │ 20576: 014e0884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ - 20577: 00973ca4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 20578: 00afd240 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 20577: 00973a64 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ + 20578: 00afd000 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ 20579: 01450320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cnt_b │ │ │ │ - 20580: 00aa3510 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 20581: 00b27550 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 20580: 00aa32d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 20581: 00b27310 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 20582: 014dc8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 20583: 014df3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 20584: 0144e19c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_zip8 │ │ │ │ - 20585: 008675f0 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ + 20585: 008673b0 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_b │ │ │ │ 20586: 014edfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 20587: 0151d6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ - 20588: 0084a10c 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ + 20588: 00849ecc 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_hs │ │ │ │ 20589: 006a7558 44 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 20590: 014e6790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ - 20591: 0082c9b4 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ + 20591: 0082c774 156 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsb │ │ │ │ 20592: 014f1508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 20593: 003342e0 8 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 20594: 00b7a630 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 20594: 00b7a3f0 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 20595: 0151d00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ - 20596: 00829820 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ - 20597: 0086776c 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ + 20596: 008295e0 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld41w │ │ │ │ + 20597: 0086752c 380 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_h │ │ │ │ 20598: 014de0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 20599: 013bd944 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 20600: 0066d970 32 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ - 20601: 0082ca50 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ + 20601: 0082c810 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsh │ │ │ │ 20602: 003813a8 132 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 20603: 014e7430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 20604: 008eec24 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ + 20604: 008ee9e4 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ 20605: 003d9de4 700 FUNC GLOBAL DEFAULT 12 soc_dma_ch_update │ │ │ │ - 20606: 009cc710 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 20606: 009cc4d0 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 20607: 0151b580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 20608: 014df9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_UNHANDLED_CMD_EVENT │ │ │ │ 20609: 0151c7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 20610: 0144f114 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u32 │ │ │ │ 20611: 014e2d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 20612: 014e4ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 20613: 014e9b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 20614: 006ca348 48 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ - 20615: 008678e8 372 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ + 20615: 008676a8 372 FUNC GLOBAL DEFAULT 12 helper_gvec_sminp_s │ │ │ │ 20616: 002b426c 372 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ - 20617: 00829284 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ + 20617: 00829044 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld42b │ │ │ │ 20618: 014f1a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ - 20619: 0081d1f0 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macsw │ │ │ │ + 20619: 0081cfb0 40 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macsw │ │ │ │ 20620: 0151c6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ 20621: 01447344 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_b │ │ │ │ - 20622: 00b6ce24 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ - 20623: 0082cae0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ + 20622: 00b6cbe4 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 20623: 0082c8a0 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltsw │ │ │ │ 20624: 014471b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_d │ │ │ │ - 20625: 00912cd0 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ + 20625: 00912a90 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 20626: 00673ab0 320 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ - 20627: 008295c4 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ + 20627: 00829384 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld42h │ │ │ │ 20628: 014e6580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 20629: 00a9d068 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 20629: 00a9ce28 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 20630: 0069ce88 512 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 20631: 014472c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_h │ │ │ │ 20632: 0151b926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 20633: 0151b8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 20634: 014de690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 20635: 014e1894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 20636: 00dec9a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 20637: 014eb1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_FLASH_READ_EVENT │ │ │ │ 20638: 014f0be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 20639: 014e26c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 20640: 014eed48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 20641: 00a41328 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 20641: 00a410e8 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 20642: 014e402c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 20643: 0151c80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ - 20644: 008f2cb4 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ + 20644: 008f2a74 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 20645: 006decf8 60 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 20646: 00aabcf8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 20647: 00a11edc 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ - 20648: 00841ecc 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ + 20646: 00aabab8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 20647: 00a11c9c 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 20648: 00841c8c 360 FUNC GLOBAL DEFAULT 12 helper_mve_vfabdh │ │ │ │ 20649: 00374758 244 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ - 20650: 008298d4 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ + 20650: 00829694 172 FUNC GLOBAL DEFAULT 12 helper_mve_vld42w │ │ │ │ 20651: 0144723c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_suqadd_s │ │ │ │ 20652: 013b63c8 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 20653: 00b53ea4 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 20654: 00b7f368 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 20653: 00b53c64 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 20654: 00b7f128 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 20655: 005692d8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 20656: 00b1896c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 20656: 00b1872c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 20657: 014d70d4 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 20658: 014e12f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 20659: 0028980c 44 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 20660: 0151cc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 20661: 013bd604 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 20662: 0151c0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 20663: 014e10e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ - 20664: 008d81cc 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ + 20664: 008d7f8c 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 20665: 014e79d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 20666: 00aa3960 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 20666: 00aa3720 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 20667: 014e2798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ - 20668: 0093eb74 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ + 20668: 0093e934 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 20669: 0066a930 36 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 20670: 0151b7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INV_VMID_DSTATE │ │ │ │ 20671: 014e891c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 20672: 00b72764 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 20672: 00b72524 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 20673: 014eca18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 20674: 013919c8 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ - 20675: 00842034 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ + 20675: 00841df4 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfabds │ │ │ │ 20676: 0151c8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 20677: 014f17fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 20678: 014e423c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 20679: 0092693c 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ - 20680: 0095a1c8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 20681: 0082934c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ - 20682: 00b7aaa0 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 20683: 00adc15c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 20679: 009266fc 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 20680: 00959f88 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ + 20681: 0082910c 200 FUNC GLOBAL DEFAULT 12 helper_mve_vld43b │ │ │ │ + 20682: 00b7a860 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 20683: 00adbf1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 20684: 014ece48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 20685: 0065eff0 72 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 20686: 014e876c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 20687: 0151c206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 20688: 014e1284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 20689: 008110e0 240 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ - 20690: 00aecd84 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 20689: 00810e80 240 FUNC GLOBAL DEFAULT 12 vfp_expand_imm │ │ │ │ + 20690: 00aecb44 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 20691: 0151b6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ - 20692: 0082969c 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ + 20692: 0082945c 216 FUNC GLOBAL DEFAULT 12 helper_mve_vld43h │ │ │ │ 20693: 0151bad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 20694: 0151c820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 20695: 0151b380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 20696: 00aa4e94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ - 20697: 0086f280 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls_round_to_zero │ │ │ │ + 20696: 00aa4c54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 20697: 0086f040 80 FUNC GLOBAL DEFAULT 12 helper_vfp_touls_round_to_zero │ │ │ │ 20698: 014ee080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 20699: 014dd360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 20700: 014df670 268 OBJECT GLOBAL DEFAULT 24 hw_arm_trace_events │ │ │ │ 20701: 0151bcb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 20702: 002b6df8 264 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 20703: 0151c06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 20704: 014e6f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 20705: 00705cd0 132 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 20706: 0151ceb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 20707: 0086ca94 76 FUNC GLOBAL DEFAULT 12 helper_usubaddx │ │ │ │ - 20708: 00ba1c78 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ - 20709: 0082cbbc 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ + 20707: 0086c854 76 FUNC GLOBAL DEFAULT 12 helper_usubaddx │ │ │ │ + 20708: 00ba1a38 424 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 20709: 0082c97c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltub │ │ │ │ 20710: 00318f5c 12 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 20711: 013bd3b4 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 20712: 009fd504 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ - 20713: 00829980 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ + 20712: 009fd2c4 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 20713: 00829740 180 FUNC GLOBAL DEFAULT 12 helper_mve_vld43w │ │ │ │ 20714: 014dc998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 20715: 014f1ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ - 20716: 00a9ce80 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 20716: 00a9cc40 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 20717: 0066bdc4 436 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 20718: 0082cc54 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ - 20719: 00a83808 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 20720: 00bafebc 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 20718: 0082ca14 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuh │ │ │ │ + 20719: 00a835c8 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 20720: 00bafc7c 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 20721: 014ec5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 20722: 009abbe4 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ - 20723: 00958f1c 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ + 20722: 009ab9a4 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 20723: 00958cdc 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 20724: 002b43e0 340 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 20725: 009edc04 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 20725: 009ed9c4 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 20726: 014e1e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 20727: 006c2294 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 20728: 014d6d88 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 20729: 014e888c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 20730: 00a3c078 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 20730: 00a3be38 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 20731: 014e49a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 20732: 00b3b968 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ - 20733: 0081d218 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macuw │ │ │ │ + 20732: 00b3b728 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 20733: 0081cfd8 96 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_macuw │ │ │ │ 20734: 0036c07c 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 20735: 014ead50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 20736: 0151b25e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 20737: 0151b9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ - 20738: 00965260 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 20739: 00b9366c 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 20740: 0082cce4 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ - 20741: 00917714 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ - 20742: 009632d8 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ + 20738: 00965020 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ + 20739: 00b9342c 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 20740: 0082caa4 220 FUNC GLOBAL DEFAULT 12 helper_mve_vmulltuw │ │ │ │ + 20741: 009174d4 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ + 20742: 00963098 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 20743: 014f4240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 20744: 0151d168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ - 20745: 008f63f8 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ + 20745: 008f61b8 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 20746: 014efc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 20747: 0151d888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 20748: 00ba00f0 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 20748: 00b9feb0 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 20749: 0151c176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ - 20750: 00919950 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ + 20750: 00919710 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 20751: 014ebbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_RELEASE_LOCTY_EVENT │ │ │ │ 20752: 014e4b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 20753: 005ca76c 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 20754: 014f4bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 20755: 0151b26a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 20756: 014deeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 20757: 014ecdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 20758: 0151d50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 20759: 013bc964 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 20760: 014e8b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ - 20761: 00dae178 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ + 20761: 00dadf38 5 OBJECT GLOBAL DEFAULT 14 allwinner_wdt_sun4i_regmap │ │ │ │ 20762: 002cbca4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 20763: 014f1cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 20764: 0151ca7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 20765: 004dc1cc 60 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 20766: 00b33e58 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 20766: 00b33c18 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 20767: 014e51d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 20768: 00700350 48 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 20769: 00db0460 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ - 20770: 0091ffc4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 20771: 00d1cd10 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 20769: 00db0220 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 20770: 0091fd84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ + 20771: 00d1cad0 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 20772: 0151b35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 20773: 009bd774 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 20774: 00aa425c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 20773: 009bd534 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 20774: 00aa401c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 20775: 0144f00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_abdl_u64 │ │ │ │ 20776: 014e2d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 20777: 00372b64 400 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 20778: 00d1cd0c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 20778: 00d1cacc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 20779: 0151b766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_INV_NOTIFIERS_IOVA_DSTATE │ │ │ │ 20780: 0151c2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 20781: 014ef674 1380 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 20782: 00ae6b8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 20782: 00ae694c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 20783: 004ee7e0 1564 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 20784: 0151c854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 20785: 00a002a0 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 20785: 00a00060 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 20786: 0151d894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 20787: 006c73e4 104 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 20788: 00ac2e98 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 20789: 00b7b148 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 20788: 00ac2c58 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 20789: 00b7af08 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 20790: 014e6940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 20791: 0151ce60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 20792: 00bae5f0 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 20792: 00bae3b0 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 20793: 00318f68 396 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 20794: 00b18f58 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 20794: 00b18d18 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 20795: 007088e8 244 FUNC GLOBAL DEFAULT 12 accel_system_init_ops_interfaces │ │ │ │ 20796: 014ef524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_RESET_EVENT │ │ │ │ 20797: 01512b5b 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 20798: 014f4adc 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 20799: 00d1cbc0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 20799: 00d1c980 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 20800: 006c3660 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 20801: 0151cdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 20802: 014e0854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ - 20803: 0091744c 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ + 20803: 0091720c 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 20804: 006b6474 40 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 20805: 0151d92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 20806: 0151c336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 20807: 008b5d44 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ - 20808: 00b7d2a8 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 20809: 00afcfbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 20807: 008b5b04 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 20808: 00b7d068 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 20809: 00afcd7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 20810: 002d8334 604 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 20811: 014f50c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 20812: 01429230 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcb │ │ │ │ - 20813: 0091fc80 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ + 20813: 0091fa40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 20814: 0143d708 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcvtt_sh │ │ │ │ 20815: 0151d374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 20816: 00a81dd8 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 20816: 00a81b98 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 20817: 004892e4 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 20818: 014ef374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 20819: 014e22dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 20820: 00bad95c 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 20820: 00bad71c 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 20821: 014f4f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 20822: 0151c40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ 20823: 01429338 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcl │ │ │ │ - 20824: 00aa2ef4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ - 20825: 00b6298c 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ - 20826: 00919288 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ - 20827: 008dd14c 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 20828: 00ad8950 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 20824: 00aa2cb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 20825: 00b6274c 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 20826: 00919048 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ + 20827: 008dcf0c 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ + 20828: 00ad8710 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 20829: 0151d622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 20830: 014f4784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 20831: 0048911c 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 20832: 00ad3c28 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 20833: 008f9334 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 20832: 00ad39e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 20833: 008f90f4 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 20834: 014dd240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 20835: 006b5634 36 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 20836: 0151b9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 20837: 00b8a2f0 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 20838: 00b3adbc 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 20837: 00b8a0b0 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 20838: 00b3ab7c 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 20839: 013b8108 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ 20840: 014292b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addcw │ │ │ │ - 20841: 00b000d4 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 20842: 00b3a170 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 20843: 00a89108 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 20841: 00affe94 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 20842: 00b39f30 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 20843: 00a88ec8 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 20844: 014e1674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 20845: 009ed75c 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 20845: 009ed51c 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 20846: 0151cd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 20847: 00ae1c94 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 20847: 00ae1a54 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 20848: 0151b299 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 20849: 002cfacc 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 20850: 00797930 656 FUNC GLOBAL DEFAULT 12 fp_exception_el │ │ │ │ - 20851: 0084f774 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u16 │ │ │ │ + 20851: 0084f534 48 FUNC GLOBAL DEFAULT 12 helper_neon_narrow_round_high_u16 │ │ │ │ 20852: 0151dcb0 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 20853: 0036ec04 624 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ - 20854: 0093ec1c 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ + 20854: 0093e9dc 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 20855: 00799c80 272 FUNC GLOBAL DEFAULT 12 access_tvm_trvm │ │ │ │ 20856: 014f3ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 20857: 0151c676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 20858: 00ad3b70 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 20858: 00ad3930 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 20859: 0151c50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ - 20860: 0095dee0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ + 20860: 0095dca0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 20861: 0151d56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_CNTVOFF_WRITE_DSTATE │ │ │ │ 20862: 014e6490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 20863: 00931d04 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 20863: 00931ac4 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 20864: 0151cf64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 20865: 0151ca6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 20866: 00a19f60 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 20866: 00a19d20 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 20867: 0151cba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 20868: 0151d6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 20869: 00996460 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ - 20870: 00919b48 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 20871: 00b1d8b8 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 20869: 00996220 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 20870: 00919908 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ + 20871: 00b1d678 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 20872: 014f24f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 20873: 00acb3c4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 20873: 00acb184 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 20874: 014e822c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 20875: 0151d1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 20876: 002b69c4 264 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 20877: 00319898 244 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 20878: 0151be9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 20879: 014e1294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 20880: 0097b990 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ - 20881: 0083d9fc 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ + 20880: 0097b750 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 20881: 0083d7bc 176 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsb │ │ │ │ 20882: 014e56e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 20883: 0151c03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 20884: 0151ca0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_SELECT_DSTATE │ │ │ │ 20885: 014e9efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 20886: 005cca80 720 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ - 20887: 009637c8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ + 20887: 00963588 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 20888: 0151cb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 20889: 014dca38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 20890: 00aa3ad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 20890: 00aa3890 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 20891: 0151b80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 20892: 0083db84 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ - 20893: 00b0f594 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 20892: 0083d944 224 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntsh │ │ │ │ + 20893: 00b0f354 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 20894: 006e45e4 312 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 20895: 01446138 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_pmull_q │ │ │ │ 20896: 0151b2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 20897: 00b778f0 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 20897: 00b776b0 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 20898: 0151d554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 20899: 014e99cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 20900: 0151b2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 20901: 00b080e0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 20901: 00b07ea0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 20902: 014f29ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 20903: 014f2a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 20904: 009959c4 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 20904: 00995784 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 20905: 002db0f4 156 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 20906: 00a937fc 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 20907: 00b33300 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ - 20908: 0081a354 300 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h │ │ │ │ - 20909: 0096445c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ + 20906: 00a935bc 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 20907: 00b330c0 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 20908: 0081a114 300 FUNC GLOBAL DEFAULT 12 helper_crypto_sha512h │ │ │ │ + 20909: 0096421c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 20910: 014ee5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 20911: 014e6bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 20912: 009b6400 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 20913: 00afd690 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 20912: 009b61c0 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 20913: 00afd450 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 20914: 0151b87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 20915: 013bd1c0 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 20916: 00b35a9c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 20916: 00b3585c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 20917: 006fcb0c 152 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ - 20918: 008708d4 192 FUNC GLOBAL DEFAULT 12 helper_frint32_d │ │ │ │ + 20918: 00870694 192 FUNC GLOBAL DEFAULT 12 helper_frint32_d │ │ │ │ 20919: 014e7fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 20920: 014e978c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 20921: 00b1c5f0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 20922: 00b70780 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 20923: 00adef30 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 20921: 00b1c3b0 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 20922: 00b70540 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 20923: 00adecf0 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 20924: 0151c804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 20925: 014eb140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IBEX_SPI_HOST_READ_EVENT │ │ │ │ - 20926: 008dbf94 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ + 20926: 008dbd54 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 20927: 0151bc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 20928: 014dfacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_ALL_EVENT │ │ │ │ - 20929: 00aa28d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 20930: 009373e0 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 20929: 00aa2698 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 20930: 009371a0 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 20931: 0151d53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 20932: 014f5280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 20933: 014e5414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 20934: 0151b4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 20935: 013bc274 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 20936: 00bafde0 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 20936: 00bafba0 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 20937: 0151bb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ - 20938: 0087077c 172 FUNC GLOBAL DEFAULT 12 helper_frint32_s │ │ │ │ + 20938: 0087053c 172 FUNC GLOBAL DEFAULT 12 helper_frint32_s │ │ │ │ 20939: 0151bf48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 20940: 002bc108 276 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 20941: 014f2494 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 20942: 014e78f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 20943: 0092d630 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 20943: 0092d3f0 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 20944: 0066c440 40 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 20945: 008bd7f0 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 20946: 00a447e4 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 20945: 008bd5b0 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ + 20946: 00a445a4 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 20947: 0151d85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 20948: 008f9594 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 20948: 008f9354 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 20949: 014ecc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 20950: 014f2328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 20951: 009821b0 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 20951: 00981f70 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 20952: 01456284 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizd │ │ │ │ - 20953: 00a33680 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 20953: 00a33440 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 20954: 0145638c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizh │ │ │ │ 20955: 00404540 76 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 20956: 00b51eb0 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 20956: 00b51c70 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 20957: 002c57b0 100 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 20958: 00842430 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ - 20959: 00b11d88 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 20958: 008421f0 344 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmh │ │ │ │ + 20959: 00b11b48 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 20960: 014ed7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 20961: 00ab040c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 20961: 00ab01cc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 20962: 0151c86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 20963: 00a04db0 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 20963: 00a04b70 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 20964: 0151d126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ - 20965: 008605a8 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ + 20965: 00860368 216 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_b │ │ │ │ 20966: 014e0de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 20967: 00b2ed3c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 20968: 00b3fd90 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 20969: 00a28368 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ - 20970: 00861400 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ + 20967: 00b2eafc 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 20968: 00b3fb50 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 20969: 00a28128 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 20970: 008611c0 240 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_d │ │ │ │ 20971: 0151b86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 20972: 014e959c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 20973: 00860680 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ + 20973: 00860440 232 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_h │ │ │ │ 20974: 01456308 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touizs │ │ │ │ - 20975: 00a93948 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 20976: 00842588 336 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ - 20977: 0090e71c 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ + 20975: 00a93708 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 20976: 00842348 336 FUNC GLOBAL DEFAULT 12 helper_mve_vminnms │ │ │ │ + 20977: 0090e4dc 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 20978: 014e8c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 20979: 0083dce8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ - 20980: 00b46ac4 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 20979: 0083daa8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntub │ │ │ │ + 20980: 00b46884 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 20981: 014efc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 20982: 014f5330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ - 20983: 0083de2c 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ + 20983: 0083dbec 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqmovntuh │ │ │ │ 20984: 006e67e8 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 20985: 014f0438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 20986: 00aa600c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 20987: 00b269d4 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 20986: 00aa5dcc 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 20987: 00b26794 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 20988: 014eb0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFTER_DONE_EVENT │ │ │ │ - 20989: 00860768 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ + 20989: 00860528 228 FUNC GLOBAL DEFAULT 12 helper_gvec_sqadd_s │ │ │ │ 20990: 0151b5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 20991: 00991a04 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 20992: 00b886fc 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 20991: 009917c4 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 20992: 00b884bc 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 20993: 014e0d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 20994: 0151c980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 20995: 0151b996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 20996: 014e9aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 20997: 008e42c0 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 20998: 00831120 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ - 20999: 00ae1a68 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 20997: 008e4080 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ + 20998: 00830ee0 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsb │ │ │ │ + 20999: 00ae1828 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 21000: 014ee3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 21001: 014f2308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 21002: 00b2be80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 21002: 00b2bc40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 21003: 014e1594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 21004: 0151b45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ - 21005: 008311dc 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ + 21005: 00830f9c 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsh │ │ │ │ 21006: 006dea78 228 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 21007: 00ab691c 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 21008: 00b8173c 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 21007: 00ab66dc 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 21008: 00b814fc 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 21009: 0151d3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 21010: 008b61d0 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 21011: 00b8d504 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 21010: 008b5f90 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 21011: 00b8d2c4 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 21012: 006b621c 40 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 21013: 0151b72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 21014: 014e4bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 21015: 014f0118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ - 21016: 00b29bd8 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 21016: 00b29998 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 21017: 0151d0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_GPIO_PINS_DSTATE │ │ │ │ 21018: 004dc690 360 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 21019: 0151bbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 21020: 00b51a20 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 21020: 00b517e0 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 21021: 014ebd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 21022: 006b9aac 1472 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 21023: 008312cc 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ + 21023: 0083108c 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubsw │ │ │ │ 21024: 0151c864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ 21025: 0142b8dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muladdswl │ │ │ │ - 21026: 00ae0dc4 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 21026: 00ae0b84 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 21027: 01415bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 21028: 00685dac 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 21029: 014e87fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 21030: 014de09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 21031: 002d9770 8 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ 21032: 014529cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s16 │ │ │ │ - 21033: 00a00408 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 21033: 00a001c8 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 21034: 014f2d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 21035: 002dfa74 400 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 21036: 014dcc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 21037: 014e14b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 21038: 0151be18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 21039: 014f1068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 21040: 014edd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ - 21041: 00836fdc 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ + 21041: 00836d9c 180 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsh │ │ │ │ 21042: 0151bc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 21043: 002be440 12 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 21044: 014e866c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ 21045: 0151befa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_DSTATE │ │ │ │ - 21046: 00b6748c 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 21047: 00b3865c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ - 21048: 008dd828 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 21049: 00baf998 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 21046: 00b6724c 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 21047: 00b3841c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 21048: 008dd5e8 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ + 21049: 00baf758 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 21050: 0151b243 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 21051: 008b6d18 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 21051: 008b6ad8 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 21052: 014edd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 21053: 014f43e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 21054: 01426c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_qsubaddx │ │ │ │ 21055: 014f3cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 21056: 0151c22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 21057: 009ed180 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 21058: 00aa40ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 21057: 009ecf40 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 21058: 00aa3eac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 21059: 00716cb8 404 FUNC GLOBAL DEFAULT 12 arm_cpu_get_phys_page_attrs_debug │ │ │ │ 21060: 014e7450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 21061: 007074f4 140 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_ready │ │ │ │ 21062: 006b5460 36 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 21063: 00837108 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ - 21064: 0083eadc 144 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ - 21065: 00ad8490 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ - 21066: 00912c30 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ + 21063: 00836ec8 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaldavxsw │ │ │ │ + 21064: 0083e89c 144 FUNC GLOBAL DEFAULT 12 helper_mve_uqshl │ │ │ │ + 21065: 00ad8250 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 21066: 009129f0 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 21067: 014e6be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 21068: 006dfdc8 628 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 21069: 003f8bf4 224 FUNC GLOBAL DEFAULT 12 pmbus_receive_block │ │ │ │ 21070: 007af774 96 FUNC GLOBAL DEFAULT 12 gen_gvec_clt0 │ │ │ │ 21071: 006e9970 144 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 21072: 00934c50 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ - 21073: 009739a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 21074: 00b7e8dc 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 21075: 00b5fb90 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 21076: 009d9d1c 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ - 21077: 0097120c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 21078: 00b3d9f4 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 21072: 00934a10 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 21073: 00973764 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ + 21074: 00b7e69c 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 21075: 00b5f950 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 21076: 009d9adc 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 21077: 00970fcc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ + 21078: 00b3d7b4 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 21079: 014ddf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 21080: 0144e6c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cgt_f32 │ │ │ │ 21081: 014df1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 21082: 014e6930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 21083: 002ceab0 1468 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 21084: 00aa33a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 21084: 00aa3160 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 21085: 014e9d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 21086: 00ad89c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 21087: 008b615c 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 21086: 00ad8780 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 21087: 008b5f1c 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 21088: 0036c6d4 72 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 21089: 00b45490 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 21089: 00b45250 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 21090: 00489228 188 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 21091: 014efe58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ - 21092: 00816adc 224 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ + 21092: 00816894 224 FUNC GLOBAL DEFAULT 12 mve_skip_vmov │ │ │ │ 21093: 007033dc 84 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ - 21094: 00830f04 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ + 21094: 00830cc4 156 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubub │ │ │ │ 21095: 0144f744 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_round_high_u8 │ │ │ │ - 21096: 00847874 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ + 21096: 00847634 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgeh │ │ │ │ 21097: 0151c680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 21098: 014ed968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 21099: 002cfd68 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ - 21100: 00830fa0 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ - 21101: 00ba3e9c 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ + 21100: 00830d60 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuh │ │ │ │ + 21101: 00ba3c5c 140 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ 21102: 014e5654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 21103: 009d2cd0 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 21103: 009d2a90 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 21104: 0060d720 168 FUNC GLOBAL DEFAULT 12 vfio_get_region_info │ │ │ │ 21105: 00489078 164 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 21106: 006303c8 1988 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 21107: 014e825c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 21108: 014e393c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ - 21109: 0084f9e0 124 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat16 │ │ │ │ - 21110: 00847b28 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ + 21109: 0084f7a0 124 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat16 │ │ │ │ + 21110: 008478e8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpges │ │ │ │ 21111: 014dd1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 21112: 0151bf4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 21113: 0151baa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 21114: 0084a0fc 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ - 21115: 00b2cffc 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 21116: 00ae87c8 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 21117: 00831064 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ + 21114: 00849ebc 8 FUNC GLOBAL DEFAULT 12 helper_mve_vcvtb_sh │ │ │ │ + 21115: 00b2cdbc 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 21116: 00ae8588 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 21117: 00830e24 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubuw │ │ │ │ 21118: 014528c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s32 │ │ │ │ - 21119: 009261e8 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 21120: 00b142ec 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 21119: 00925fa8 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 21120: 00b140ac 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 21121: 0054bd94 704 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 21122: 00ab3240 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 21122: 00ab3000 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 21123: 0150a7d0 4 OBJECT GLOBAL DEFAULT 25 cpu_CF │ │ │ │ - 21124: 0094ffdc 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ + 21124: 0094fd9c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 21125: 0030fc50 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 21126: 0151cc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 21127: 006a4010 248 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 21128: 009e1a10 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 21128: 009e17d0 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 21129: 0151d030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 21130: 0048815c 3524 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 21131: 0151c91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 21132: 002c8590 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 21133: 007015cc 312 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 21134: 0151bc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 21135: 014f8d8c 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 21136: 014ea58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 21137: 002c031c 276 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 21138: 00b7abf8 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 21138: 00b7a9b8 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 21139: 0151d522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 21140: 014e71c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 21141: 0151d910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ - 21142: 00955dfc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ + 21142: 00955bbc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 21143: 014e3cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ - 21144: 00955e3c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 21145: 00b3ac80 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 21144: 00955bfc 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ + 21145: 00b3aa40 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 21146: 0151d11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ - 21147: 00955e84 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ - 21148: 00955fec 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ - 21149: 00956044 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ + 21147: 00955c44 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ + 21148: 00955dac 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ + 21149: 00955e04 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 21150: 014ed758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 21151: 014f0dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ - 21152: 009560a4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 21153: 00920e40 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 21152: 00955e64 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ + 21153: 00920c00 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 21154: 0151d32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 21155: 014f06d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ - 21156: 008dd808 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ + 21156: 008dd5c8 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 21157: 0151cd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 21158: 00996cd8 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 21158: 00996a98 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 21159: 014ed7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 21160: 0151c546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 21161: 014f0c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 21162: 014ea59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 21163: 00b37e68 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 21163: 00b37c28 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 21164: 014535a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_tbl │ │ │ │ 21165: 0151bb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 21166: 0031c350 300 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 21167: 00ae4bdc 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 21167: 00ae499c 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 21168: 014e4a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 21169: 0151d78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 21170: 00912cf4 44 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ - 21171: 00823440 116 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ + 21170: 00912ab4 44 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ + 21171: 00823200 116 FUNC GLOBAL DEFAULT 12 arm_v7m_mmu_idx_for_secstate │ │ │ │ 21172: 014ebfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 21173: 00a83a14 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 21174: 008fe7f0 856 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 21173: 00a837d4 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 21174: 008fe5b0 856 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 21175: 0151b2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 21176: 00ae9500 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 21177: 009c0cf8 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 21176: 00ae92c0 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 21177: 009c0ab8 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 21178: 014ea4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 21179: 014e35fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ - 21180: 0085a30c 232 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ + 21180: 0085a0cc 232 FUNC GLOBAL DEFAULT 12 helper_gvec_tosszh │ │ │ │ 21181: 014ed428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 21182: 00b15700 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 21182: 00b154c0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 21183: 014e7870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 21184: 014f1254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 21185: 006abe88 120 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 21186: 0151d696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 21187: 0084e6d0 552 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s8 │ │ │ │ + 21187: 0084e490 552 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_s8 │ │ │ │ 21188: 003812a8 108 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 21189: 014432d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usmmla_b │ │ │ │ - 21190: 0084fb00 100 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat32 │ │ │ │ + 21190: 0084f8c0 100 FUNC GLOBAL DEFAULT 12 helper_neon_unarrow_sat32 │ │ │ │ 21191: 014dff38 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 21192: 00b2769c 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 21193: 00984788 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 21192: 00b2745c 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 21193: 00984548 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 21194: 014eb030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SHIFT_RX_EVENT │ │ │ │ 21195: 014ee130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 21196: 006b6294 148 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 21197: 00b2875c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 21198: 009f1084 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 21197: 00b2851c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 21198: 009f0e44 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 21199: 014278ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vesb │ │ │ │ 21200: 014f1224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 21201: 014e73f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 21202: 013bcf6c 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 21203: 006545b0 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ - 21204: 009511d8 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ + 21204: 00950f98 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 21205: 0151beb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 21206: 014e883c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 21207: 0143031c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sb │ │ │ │ - 21208: 00851edc 108 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ + 21208: 00851c9c 108 FUNC GLOBAL DEFAULT 12 helper_exception_internal │ │ │ │ 21209: 014ea62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 21210: 00ba1390 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 21211: 00823414 44 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ - 21212: 008a8b2c 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 21210: 00ba1150 424 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 21211: 008231d4 44 FUNC GLOBAL DEFAULT 12 arm_v7m_mrs_control │ │ │ │ + 21212: 008a88ec 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 21213: 0151b336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ - 21214: 008f49e0 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ + 21214: 008f47a0 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 21215: 0151c100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ - 21216: 0096b72c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ + 21216: 0096b4ec 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 21217: 0151bf6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 21218: 006fb598 372 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 21219: 01430298 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_sh │ │ │ │ 21220: 006b3d24 100 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 21221: 0052a8a0 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 21222: 006b56c4 60 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 21223: 00b17f00 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 21223: 00b17cc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 21224: 0151c1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 21225: 0151b26f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 21226: 0151ca92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 21227: 0151bb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 21228: 00995958 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 21229: 009b0e80 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 21230: 00b3bc10 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 21228: 00995718 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 21229: 009b0c40 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 21230: 00b3b9d0 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 21231: 0144bf10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_tosszh │ │ │ │ 21232: 0144e9dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qneg_s8 │ │ │ │ - 21233: 009c0a48 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 21233: 009c0808 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 21234: 014e351c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ - 21235: 0091ea58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 21236: 009262c8 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 21237: 00b5fda0 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 21235: 0091e818 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ + 21236: 00926088 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 21237: 00b5fb60 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 21238: 00716ea0 1624 FUNC GLOBAL DEFAULT 12 arm_handle_psci_call │ │ │ │ 21239: 0151ddf1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 21240: 014288e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mulshw │ │ │ │ 21241: 002f3888 152 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 21242: 014f4774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 21243: 014de8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 21244: 014f1284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 21245: 014df42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 21246: 00aec8d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 21246: 00aec698 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 21247: 0151d17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 21248: 00a00198 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ - 21249: 00918960 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ + 21248: 009fff58 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 21249: 00918720 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ 21250: 0151c1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 21251: 00acd7a0 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 21251: 00acd560 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 21252: 003241a0 436 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 21253: 00b7344c 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 21254: 00b6600c 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 21253: 00b7320c 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 21254: 00b65dcc 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 21255: 0151cc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 21256: 014e56a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 21257: 014527bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_s64 │ │ │ │ - 21258: 00920170 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ + 21258: 0091ff30 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 21259: 004c090c 788 FUNC GLOBAL DEFAULT 12 lan9118_phy_write │ │ │ │ 21260: 0151c534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 21261: 003f6474 208 FUNC GLOBAL DEFAULT 12 pca954x_i2c_get_bus │ │ │ │ 21262: 0151c204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 21263: 006e6070 208 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 21264: 0151caec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_RESULT_DSTATE │ │ │ │ 21265: 0069cc3c 132 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 21266: 00996cd0 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 21267: 009a7a60 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 21266: 00996a90 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 21267: 009a7820 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 21268: 014f0818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ - 21269: 0091e764 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ + 21269: 0091e524 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 21270: 0056feb8 656 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 21271: 014edf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 21272: 014ebdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 21273: 014f50e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 21274: 014f22a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 21275: 0084dd5c 488 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u8 │ │ │ │ - 21276: 00b888fc 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 21277: 0092a0f8 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ - 21278: 00850710 396 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip8 │ │ │ │ + 21275: 0084db1c 488 FUNC GLOBAL DEFAULT 12 helper_neon_qrshl_u8 │ │ │ │ + 21276: 00b886bc 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 21277: 00929eb8 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 21278: 008504d0 396 FUNC GLOBAL DEFAULT 12 helper_neon_qunzip8 │ │ │ │ 21279: 014eee78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 21280: 002d826c 108 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 21281: 014dca78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 21282: 0151d432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 21283: 009ffef0 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 21283: 009ffcb0 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 21284: 0151c93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 21285: 0151cc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 21286: 006f2d18 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ - 21287: 008dcc78 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ + 21287: 008dca38 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 21288: 0041b790 776 FUNC GLOBAL DEFAULT 12 gic_init_irqs_and_mmio │ │ │ │ - 21289: 00b1d308 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 21289: 00b1d0c8 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 21290: 0143010c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_ub │ │ │ │ 21291: 014eb7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 21292: 0151c0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 21293: 0151b5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ - 21294: 008538ac 432 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ + 21294: 0085366c 432 FUNC GLOBAL DEFAULT 12 helper_pre_smc │ │ │ │ 21295: 0151d2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ - 21296: 0095936c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ + 21296: 0095912c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 21297: 014dddfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 21298: 006bc9ec 176 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 21299: 0151bde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 21300: 0151bc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ 21301: 01430088 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrnb_uh │ │ │ │ - 21302: 00aa3c9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 21302: 00aa3a5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 21303: 002b8090 384 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 21304: 0083e554 252 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ - 21305: 009ebd90 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 21304: 0083e314 252 FUNC GLOBAL DEFAULT 12 helper_mve_uqshll │ │ │ │ + 21305: 009ebb50 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 21306: 0151c458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 21307: 0151cdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 21308: 014e65a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 21309: 0151ba74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 21310: 014ed808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 21311: 0151b90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 21312: 014f0bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 21313: 00b5d91c 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ - 21314: 008ed0d0 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ + 21313: 00b5d6dc 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 21314: 008ece90 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 21315: 0066e5e4 480 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 21316: 00b0c27c 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 21316: 00b0c03c 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 21317: 0151d138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 21318: 0151c32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 21319: 0151cc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 21320: 007b7618 136 FUNC GLOBAL DEFAULT 12 store_cpu_offset │ │ │ │ - 21321: 009b7680 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 21320: 007b7520 136 FUNC GLOBAL DEFAULT 12 store_cpu_offset │ │ │ │ + 21321: 009b7440 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 21322: 014f5580 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 21323: 00383b7c 52 FUNC GLOBAL DEFAULT 12 cxl_decoder_count_enc │ │ │ │ 21324: 0142b018 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnb │ │ │ │ 21325: 0151c63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 21326: 014eac50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 21327: 014e1354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 21328: 00329924 316 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 21329: 008260e0 1384 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ - 21330: 00a64450 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 21329: 00825ea0 1384 FUNC GLOBAL DEFAULT 12 helper_v7m_mrs │ │ │ │ + 21330: 00a64210 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ 21331: 01425d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_sqshl │ │ │ │ - 21332: 00af847c 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 21332: 00af823c 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 21333: 00630f10 36 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 21334: 00b1d74c 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 21334: 00b1d50c 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 21335: 014f1eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 21336: 014f09d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 21337: 00b0c6f0 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 21338: 009281a4 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 21337: 00b0c4b0 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 21338: 00927f64 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 21339: 013ba384 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 21340: 014e3b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 21341: 0142b330 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnl │ │ │ │ 21342: 006c0914 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 21343: 014e6cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 21344: 014e2be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 21345: 0151d4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ - 21346: 00955964 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ + 21346: 00955724 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 21347: 014dd4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 21348: 00bad8d8 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 21348: 00bad698 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 21349: 014ea76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 21350: 014e1134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 21351: 014e8c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 21352: 008f8d14 112 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 21352: 008f8ad4 112 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 21353: 0142b1a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addnw │ │ │ │ 21354: 007aeb70 108 FUNC GLOBAL DEFAULT 12 gen_urshr32_i32 │ │ │ │ 21355: 0151cd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 21356: 0151c5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 21357: 014eb110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_READ_RDR_EVENT │ │ │ │ 21358: 014ee5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ - 21359: 00839620 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ + 21359: 008393e0 156 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sb │ │ │ │ 21360: 0151ca56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 21361: 00b42684 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ - 21362: 0095becc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ + 21361: 00b42444 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 21362: 0095bc8c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 21363: 014dccb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ - 21364: 0082b608 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ + 21364: 0082b3c8 228 FUNC GLOBAL DEFAULT 12 helper_mve_vfabsh │ │ │ │ 21365: 0151d3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 21366: 009eb54c 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 21366: 009eb30c 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 21367: 0144de00 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_aesmc │ │ │ │ - 21368: 008396bc 216 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ - 21369: 00b8b6d0 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 21368: 0083947c 216 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sh │ │ │ │ + 21369: 00b8b490 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 21370: 0151be0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ - 21371: 00832bd8 292 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ + 21371: 00832998 292 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxb │ │ │ │ 21372: 002c081c 460 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ - 21373: 00826648 1456 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ + 21373: 00826408 1456 FUNC GLOBAL DEFAULT 12 helper_v7m_msr │ │ │ │ 21374: 014e96cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 21375: 0151b29f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 21376: 009b0fb0 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 21376: 009b0d70 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 21377: 01392d5c 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 21378: 004e00a0 1764 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 21379: 0151c16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 21380: 01413190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 21381: 00b82f98 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ - 21382: 009194b8 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 21383: 008fa260 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 21384: 00b016d8 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 21381: 00b82d58 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 21382: 00919278 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ + 21383: 008fa020 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 21384: 00b01498 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 21385: 0028b3a0 88 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ - 21386: 00832cfc 344 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ - 21387: 008f2870 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ - 21388: 0082b6ec 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ + 21386: 00832abc 344 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxh │ │ │ │ + 21387: 008f2630 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ + 21388: 0082b4ac 224 FUNC GLOBAL DEFAULT 12 helper_mve_vfabss │ │ │ │ 21389: 0151b522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 21390: 014e7a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 21391: 0048d6b8 400 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 21392: 014e811c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 21393: 003e8c6c 460 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ - 21394: 008c5cb4 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ + 21394: 008c5a74 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 21395: 014e77f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 21396: 00839794 184 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ - 21397: 00af44e8 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 21396: 00839554 184 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_sw │ │ │ │ + 21397: 00af42a8 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 21398: 014f47d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 21399: 00a13d24 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 21399: 00a13ae4 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 21400: 014f2adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 21401: 014e5544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 21402: 013c7048 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 21403: 0036e9f8 316 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 21404: 0151d502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 21405: 002d08d4 188 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 21406: 0086bed4 164 FUNC GLOBAL DEFAULT 12 helper_qadd16 │ │ │ │ - 21407: 00b157f4 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 21406: 0086bc94 164 FUNC GLOBAL DEFAULT 12 helper_qadd16 │ │ │ │ + 21407: 00b155b4 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 21408: 0074c0f8 8 FUNC GLOBAL DEFAULT 12 omap_mpuio_in_get │ │ │ │ 21409: 014f4624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 21410: 00832e54 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ - 21411: 00abe56c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 21410: 00832c14 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmladhxw │ │ │ │ + 21411: 00abe32c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 21412: 0151bc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 21413: 002884ac 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 21414: 003c8a0c 108 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 21415: 0151b252 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 21416: 0151b6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 21417: 0151b4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 21418: 013bcb20 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ 21419: 0151d4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_MOTION_EVENT_DSTATE │ │ │ │ 21420: 0151baec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 21421: 014dd1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 21422: 002b68ac 280 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 21423: 0151cf6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 21424: 014e1104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ - 21425: 008eccbc 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ + 21425: 008eca7c 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 21426: 014e9e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 21427: 014f3608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 21428: 002cf174 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 21429: 0151d82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 21430: 00a39ac8 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 21430: 00a39888 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 21431: 002e0394 40 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 21432: 0151c166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 21433: 00b62c4c 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 21433: 00b62a0c 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 21434: 0151d6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 21435: 0151c6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 21436: 00b7ac6c 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 21437: 00b291f8 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 21436: 00b7aa2c 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 21437: 00b28fb8 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 21438: 00327598 28 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 21439: 0048f7f0 68 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 21440: 014e3dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 21441: 00ad5bb8 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 21441: 00ad5978 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 21442: 0144dc74 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1c │ │ │ │ 21443: 0151b422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 21444: 00ab5748 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 21444: 00ab5508 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 21445: 014dcd78 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 21446: 0142896c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mulslw │ │ │ │ 21447: 0151d1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 21448: 00aa56d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 21448: 00aa5498 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 21449: 0151b402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 21450: 0151bea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 21451: 0151c958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 21452: 0151c292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 21453: 002db2ec 192 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ 21454: 0144dae8 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1h │ │ │ │ - 21455: 00a27fa0 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 21455: 00a27d60 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 21456: 002e3dd0 76 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 21457: 00b45edc 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 21457: 00b45c9c 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 21458: 014e1ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 21459: 002c6dfc 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 21460: 00ae6a78 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 21460: 00ae6838 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 21461: 00347ecc 864 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 21462: 014e6060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ - 21463: 0082dde8 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ + 21463: 0082dba8 132 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsb │ │ │ │ 21464: 006a69ec 104 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 21465: 0144db6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1m │ │ │ │ 21466: 0151bdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 21467: 00af2f4c 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 21467: 00af2d0c 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 21468: 0144dbf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha1p │ │ │ │ - 21469: 0095be2c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ + 21469: 0095bbec 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 21470: 006a66a4 612 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 21471: 0151b3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 21472: 014e9f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 21473: 0082de6c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ - 21474: 0092a9b8 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 21473: 0082dc2c 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsh │ │ │ │ + 21474: 0092a778 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 21475: 01512b55 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 21476: 0084b1cc 212 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u16 │ │ │ │ - 21477: 00b3247c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 21476: 0084af8c 212 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u16 │ │ │ │ + 21477: 00b3223c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 21478: 014f38a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 21479: 002b8210 380 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 21480: 0151bc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 21481: 0151d790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 21482: 00b98c50 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ - 21483: 008393ec 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ + 21482: 00b98a10 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 21483: 008391ac 164 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_ub │ │ │ │ 21484: 0151b4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 21485: 0151d274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 21486: 00ae8dec 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 21486: 00ae8bac 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 21487: 014eadc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 21488: 005c8f04 192 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ - 21489: 0091baa8 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ + 21489: 0091b868 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 21490: 0151baf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ - 21491: 00dd8b14 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ + 21491: 00dd88d4 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_false_table │ │ │ │ 21492: 014db80c 428 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 21493: 0151cb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 21494: 0070e6b8 168 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 21495: 00326318 452 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ - 21496: 00839490 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ + 21496: 00839250 212 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uh │ │ │ │ 21497: 0141310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 21498: 00ae11cc 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 21498: 00ae0f8c 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 21499: 014e5504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 21500: 0151d064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 21501: 0078afac 376 FUNC GLOBAL DEFAULT 12 arm_singlestep_active │ │ │ │ - 21502: 0081c7c8 60 FUNC GLOBAL DEFAULT 12 access_secure_reg │ │ │ │ + 21502: 0081c588 60 FUNC GLOBAL DEFAULT 12 access_secure_reg │ │ │ │ 21503: 006dcc20 128 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 21504: 00a994c0 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 21504: 00a99280 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 21505: 0151d620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 21506: 0151c132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 21507: 014ed068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 21508: 0082df18 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ - 21509: 00b29104 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 21510: 00aefb6c 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 21508: 0082dcd8 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabdsw │ │ │ │ + 21509: 00b28ec4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 21510: 00aef92c 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 21511: 0151bbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 21512: 0151c230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 21513: 00ad20dc 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 21513: 00ad1e9c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 21514: 0151b61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 21515: 00a28494 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ - 21516: 008dcfe4 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ + 21515: 00a28254 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 21516: 008dcda4 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 21517: 00dec7cc 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 21518: 0151d57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 21519: 0151b8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ - 21520: 0083cc1c 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ - 21521: 00839564 188 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ + 21520: 0083c9dc 268 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sb │ │ │ │ + 21521: 00839324 188 FUNC GLOBAL DEFAULT 12 helper_mve_vshli_uw │ │ │ │ 21522: 014f21b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 21523: 014e0380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 21524: 014e807c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 21525: 009d0510 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 21525: 009d02d0 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 21526: 0151d200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 21527: 014e882c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ - 21528: 0083ce60 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ + 21528: 0083cc20 320 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_sh │ │ │ │ 21529: 014e27d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 21530: 009edb6c 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 21530: 009ed92c 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 21531: 014f0fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ - 21532: 0091828c 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ + 21532: 0091804c 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ 21533: 014f1048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ - 21534: 00851774 88 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ + 21534: 00851534 88 FUNC GLOBAL DEFAULT 12 helper_usat │ │ │ │ 21535: 006ba2a0 1120 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 21536: 01415c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 21537: 00b4217c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 21537: 00b41f3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 21538: 0151c304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 21539: 0151b8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 21540: 00a19e34 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ - 21541: 008dce98 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ + 21540: 00a19bf4 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 21541: 008dcc58 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 21542: 0151c646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 21543: 00997d88 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 21543: 00997b48 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 21544: 0151d22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 21545: 0151b5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 21546: 0151d532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 21547: 0151d16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 21548: 0151c3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ - 21549: 009097e4 540 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ + 21549: 009095a4 540 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 21550: 00795f7c 144 FUNC GLOBAL DEFAULT 12 cpsr_read │ │ │ │ 21551: 014e0814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 21552: 009ef4a4 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 21552: 009ef264 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 21553: 002a2388 204 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 21554: 014e8a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 21555: 009faa60 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ - 21556: 00afd1e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 21555: 009fa820 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 21556: 00afcfa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 21557: 0151c2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 21558: 0151ba36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 21559: 014e9f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 21560: 0045c1a4 560 FUNC GLOBAL DEFAULT 12 omap_clk_init │ │ │ │ 21561: 0151b36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 21562: 0151c59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 21563: 0151be70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 21564: 014e27e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 21565: 00b727e4 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ - 21566: 00b114d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ - 21567: 0090e860 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ + 21565: 00b725a4 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 21566: 00b11294 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 21567: 0090e620 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 21568: 0040bcc4 32 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 21569: 0151ccfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 21570: 00b5988c 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ - 21571: 0082dfb4 124 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ + 21570: 00b5964c 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 21571: 0082dd74 124 FUNC GLOBAL DEFAULT 12 helper_mve_vabdub │ │ │ │ 21572: 002c6ba0 164 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 21573: 0151c112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 21574: 00abf8bc 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 21575: 008c4c18 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 21576: 00b8fbe0 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ - 21577: 0084b5c0 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u32 │ │ │ │ + 21574: 00abf67c 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 21575: 008c49d8 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 21576: 00b8f9a0 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 21577: 0084b380 80 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u32 │ │ │ │ 21578: 0151cd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 21579: 0151ba3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 21580: 0082e030 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ - 21581: 00af3dac 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ - 21582: 0091f1f8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ + 21580: 0082ddf0 172 FUNC GLOBAL DEFAULT 12 helper_mve_vabduh │ │ │ │ + 21581: 00af3b6c 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 21582: 0091efb8 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 21583: 014ee3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 21584: 0151d8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 21585: 002d6c28 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 21586: 014f1558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 21587: 00ad36c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 21588: 00b00d08 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 21587: 00ad3484 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 21588: 00b00ac8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 21589: 0151bf5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 21590: 014ed118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 21591: 0151b838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 21592: 0151b2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 21593: 0151b974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 21594: 009914d0 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 21594: 00991290 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 21595: 0151c0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ - 21596: 00d4050c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ + 21596: 00d402cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ 21597: 0142b120 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsb │ │ │ │ 21598: 0151d7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 21599: 0151ca1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SMC_FLASH_READ_DSTATE │ │ │ │ 21600: 014f13c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 21601: 014eb768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 21602: 00b96b04 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 21603: 0082e0dc 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ - 21604: 00af1b44 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 21605: 00b2e2f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 21602: 00b968c4 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 21603: 0082de9c 156 FUNC GLOBAL DEFAULT 12 helper_mve_vabduw │ │ │ │ + 21604: 00af1904 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 21605: 00b2e0b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 21606: 012ef7e0 52 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 21607: 013bd584 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 21608: 00aeba64 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 21608: 00aeb824 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 21609: 0151d90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 21610: 014dd9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 21611: 0151b7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_READ_MMIO_DSTATE │ │ │ │ 21612: 0151bf7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ 21613: 0142b438 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsl │ │ │ │ - 21614: 00b3b230 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 21615: 00b413d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 21614: 00b3aff0 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 21615: 00b41190 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 21616: 0151d3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 21617: 0151c8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 21618: 014f4858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 21619: 014f1cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 21620: 014f8661 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ - 21621: 0083d060 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ + 21621: 0083ce20 196 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_ub │ │ │ │ 21622: 014e1b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 21623: 0151c700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 21624: 014f1e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 21625: 014f5568 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 21626: 002c6e1c 36 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 21627: 0098805c 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 21628: 00b8d260 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 21629: 0083d214 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ - 21630: 00ab4988 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 21627: 00987e1c 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 21628: 00b8d020 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 21629: 0083cfd4 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqrshrnt_uh │ │ │ │ + 21630: 00ab4748 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 21631: 0142b2ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addsw │ │ │ │ - 21632: 00828e60 248 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ + 21632: 00828c20 248 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_wb_ud │ │ │ │ 21633: 0151c83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 21634: 0151be54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 21635: 00b3f700 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 21636: 008c4350 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 21635: 00b3f4c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 21636: 008c4110 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 21637: 0151b648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 21638: 00ad30a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 21638: 00ad2e64 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 21639: 014ed598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ - 21640: 00aec540 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ + 21640: 00aec300 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ 21641: 0151b57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 21642: 009e5560 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 21642: 009e5320 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 21643: 0151ba94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 21644: 01413088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 21645: 00428ae8 468 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_vlpi │ │ │ │ 21646: 006e6ad8 40 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ - 21647: 0091d71c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ + 21647: 0091d4dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 21648: 0051faa8 1300 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 21649: 0062e320 752 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 21650: 014f00b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 21651: 014e2628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 21652: 00b6c984 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 21652: 00b6c744 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 21653: 0151caa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 21654: 002d6c90 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 21655: 014edf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ - 21656: 0086e978 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld_round_to_zero │ │ │ │ - 21657: 00b2cd30 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 21658: 00b5b874 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 21656: 0086e738 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld_round_to_zero │ │ │ │ + 21657: 00b2caf0 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 21658: 00b5b634 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 21659: 0151ce02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 21660: 0151d77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 21661: 014e3c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 21662: 014ed0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 21663: 00ae981c 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 21663: 00ae95dc 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 21664: 014e7880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 21665: 01444668 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_d │ │ │ │ 21666: 014ef1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 21667: 0151b334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 21668: 0151cb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 21669: 014df1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 21670: 01512b6a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_target_c │ │ │ │ 21671: 004dfd68 8 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 21672: 007071c0 400 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 21673: 00d1c7ec 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 21673: 00d1c5ac 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ 21674: 0151d0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA955X_GPIO_STATUS_DSTATE │ │ │ │ 21675: 01444770 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_h │ │ │ │ - 21676: 00975e38 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 21676: 00975bf8 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 21677: 014e863c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 21678: 0070830c 116 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 21679: 00343d58 60 FUNC GLOBAL DEFAULT 12 wm8750_dac_buffer │ │ │ │ 21680: 0144ae0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_d │ │ │ │ 21681: 00428178 132 FUNC GLOBAL DEFAULT 12 gicv3_redist_process_lpi │ │ │ │ 21682: 014f0108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ 21683: 0151b846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 21684: 0068b028 8 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 21685: 0151d5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 21686: 00410bb4 84 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 21687: 0144af98 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_h │ │ │ │ 21688: 014de284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 21689: 014de8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 21690: 00668100 228 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 21691: 00ac9200 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 21691: 00ac8fc0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 21692: 014446ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul_idx_s │ │ │ │ 21693: 014eea98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 21694: 0151ce7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 21695: 00acf198 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 21695: 00acef58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 21696: 014dd610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 21697: 0151d068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 21698: 0151d176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ 21699: 007351f4 52 FUNC GLOBAL DEFAULT 12 npcm7xx_load_kernel │ │ │ │ 21700: 0150a7c8 4 OBJECT GLOBAL DEFAULT 25 cpu_NF │ │ │ │ - 21701: 00929218 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 21701: 00928fd8 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 21702: 0151b76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 21703: 004040e0 184 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ - 21704: 00956cec 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ + 21704: 00956aac 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 21705: 0151d81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 21706: 013bd030 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 21707: 014eff48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 21708: 0041305c 824 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 21709: 0031ad84 212 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ - 21710: 00836178 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ + 21710: 00835f38 108 FUNC GLOBAL DEFAULT 12 helper_mve_vmlab │ │ │ │ 21711: 0142b09c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addub │ │ │ │ 21712: 0151c580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 21713: 014e219c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ 21714: 0144af14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_s │ │ │ │ - 21715: 00997c70 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 21715: 00997a30 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 21716: 0151b8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ - 21717: 0081d184 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muluhw │ │ │ │ + 21717: 0081cf44 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_muluhw │ │ │ │ 21718: 0151ba9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 21719: 00b77a00 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 21719: 00b777c0 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 21720: 014e5874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 21721: 0151b74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_ADC_ENGINE_WRITE_DSTATE │ │ │ │ - 21722: 008361e4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ - 21723: 00dbe034 4 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid_len │ │ │ │ - 21724: 00aa96fc 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 21722: 00835fa4 144 FUNC GLOBAL DEFAULT 12 helper_mve_vmlah │ │ │ │ + 21723: 00dbddf4 4 OBJECT GLOBAL DEFAULT 14 fby35_nic_fruid_len │ │ │ │ + 21724: 00aa94bc 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 21725: 0151c2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 21726: 0142b3b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_addul │ │ │ │ 21727: 002c95cc 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 21728: 014e60c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 21729: 0060c598 184 FUNC GLOBAL DEFAULT 12 vfio_disable_irqindex │ │ │ │ 21730: 002d97a0 104 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 21731: 0151b456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 21732: 0151c5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ - 21733: 00832490 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ + 21733: 00832250 284 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxb │ │ │ │ 21734: 014e7550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 21735: 014df56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ - 21736: 008b5648 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ - 21737: 0084b610 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u64 │ │ │ │ - 21738: 00836274 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ + 21736: 008b5408 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 21737: 0084b3d0 176 FUNC GLOBAL DEFAULT 12 helper_neon_rshl_u64 │ │ │ │ + 21738: 00836034 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmlaw │ │ │ │ 21739: 0142b228 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_adduw │ │ │ │ - 21740: 008325ac 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ + 21740: 0083236c 324 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxh │ │ │ │ 21741: 0151b8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 21742: 0036c71c 360 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 21743: 00664fb4 28 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ - 21744: 0093e4bc 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ + 21744: 0093e27c 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 21745: 0151ced2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 21746: 002ca12c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 21747: 009cfc00 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 21747: 009cf9c0 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 21748: 014d71bc 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ - 21749: 008f18bc 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ + 21749: 008f167c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 21750: 014ef2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 21751: 00b9a5d4 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 21751: 00b9a394 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 21752: 014e1404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ 21753: 01426a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shsub8 │ │ │ │ - 21754: 00ac1e8c 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 21754: 00ac1c4c 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 21755: 00624548 356 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 21756: 00ad0d4c 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 21756: 00ad0b0c 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 21757: 006dd4f0 308 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 21758: 00a49948 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 21758: 00a49708 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 21759: 014f3178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 21760: 0063b4c0 784 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 21761: 00ba09c0 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 21761: 00ba0780 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 21762: 0151dc2c 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 21763: 003f5848 16 FUNC GLOBAL DEFAULT 12 omap_i2c_set_iclk │ │ │ │ 21764: 0066a650 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 21765: 0037222c 60 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 21766: 008326f0 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ - 21767: 0091dd28 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ + 21766: 008324b0 300 FUNC GLOBAL DEFAULT 12 helper_mve_vqdmladhxw │ │ │ │ + 21767: 0091dae8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 21768: 014e0804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ - 21769: 0091c390 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ + 21769: 0091c150 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 21770: 0151baf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 21771: 00b384ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 21771: 00b382ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 21772: 0045bfc0 212 FUNC GLOBAL DEFAULT 12 omap_clk_reparent │ │ │ │ 21773: 0151d8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 21774: 0031c950 124 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 21775: 0057ac98 628 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 21776: 014ed818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 21777: 014f1138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 21778: 014e6840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 21779: 0151c5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 21780: 01412428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 21781: 0151b774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_RANGE_INVAL_DSTATE │ │ │ │ 21782: 014e1cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 21783: 002c870c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 21784: 0151d15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 21785: 002d49d8 412 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ - 21786: 00b8e5dc 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 21786: 00b8e39c 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 21787: 002d5bb4 168 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 21788: 0151c04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 21789: 00921054 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 21789: 00920e14 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 21790: 014e404c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 21791: 0151d7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 21792: 014f0af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 21793: 009edcb0 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 21793: 009eda70 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 21794: 014e890c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 21795: 014f3a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 21796: 0142833c 132 OBJECT GLOBAL DEFAULT 24 helper_info_rbit │ │ │ │ - 21797: 0096cfe8 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ + 21797: 0096cda8 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 21798: 002d05a4 4 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 21799: 0151c0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 21800: 01411be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ - 21801: 0091ebe4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ + 21801: 0091e9a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 21802: 0151c52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 21803: 00ad7d2c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 21803: 00ad7aec 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 21804: 014e4e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 21805: 00ab9c00 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 21805: 00ab99c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 21806: 0151c34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ - 21807: 0091a358 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ - 21808: 008201ec 448 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb0 │ │ │ │ + 21807: 0091a118 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ + 21808: 0081ffac 448 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb0 │ │ │ │ 21809: 0151d726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ - 21810: 008203ac 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb1 │ │ │ │ + 21810: 0082016c 456 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgb1 │ │ │ │ 21811: 013bc700 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 21812: 0151d230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 21813: 014e0c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 21814: 014e221c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 21815: 0043b908 824 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 21816: 00864584 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ - 21817: 00932cac 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 21818: 00996324 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 21819: 00b09130 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 21816: 00864344 176 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_b │ │ │ │ + 21817: 00932a6c 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 21818: 009960e4 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 21819: 00b08ef0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 21820: 00356e1c 36 FUNC GLOBAL DEFAULT 12 m25p80_sfdp_mx66l1g45g │ │ │ │ 21821: 0151d2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 21822: 00b45f9c 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 21822: 00b45d5c 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 21823: 014f11a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ - 21824: 00864794 216 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ + 21824: 00864554 216 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_d │ │ │ │ 21825: 014e344c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ - 21826: 009735d0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ + 21826: 00973390 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 21827: 014deed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 21828: 00864634 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ - 21829: 0096e138 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ - 21830: 0096ed24 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ + 21828: 008643f4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_h │ │ │ │ + 21829: 0096def8 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ + 21830: 0096eae4 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 21831: 0151b282 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 21832: 00ad4a50 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 21833: 00a40348 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ - 21834: 0096f518 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ + 21832: 00ad4810 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 21833: 00a40108 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 21834: 0096f2d8 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 21835: 014f1468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 21836: 004a1acc 2152 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 21837: 014f4d8c 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 21838: 008646ec 168 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ - 21839: 00ba68ec 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 21838: 008644ac 168 FUNC GLOBAL DEFAULT 12 helper_gvec_uabd_s │ │ │ │ + 21839: 00ba66ac 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 21840: 014e8d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 21841: 00a33604 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ - 21842: 0085d96c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_h │ │ │ │ + 21841: 00a333c4 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 21842: 0085d72c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_h │ │ │ │ 21843: 005c856c 184 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 21844: 0151cfba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 21845: 0139a4f4 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 21846: 014f4694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 21847: 0151c0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 21848: 014f1dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 21849: 0057bbb0 200 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 21850: 0032582c 1920 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ - 21851: 0095a7e8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ + 21851: 0095a5a8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 21852: 00513844 620 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 21853: 0151cc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 21854: 00ab6410 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 21854: 00ab61d0 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 21855: 014ddf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 21856: 00848334 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ + 21856: 008480f4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgth │ │ │ │ 21857: 014ef4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_GPIO_READ_EVENT │ │ │ │ - 21858: 0098276c 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 21858: 0098252c 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 21859: 002c45f4 2504 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 21860: 00b5ec04 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 21860: 00b5e9c4 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 21861: 014e29b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 21862: 0085da40 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_s │ │ │ │ - 21863: 00b22cc0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 21862: 0085d800 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_s │ │ │ │ + 21863: 00b22a80 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 21864: 014e6e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 21865: 014eacf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 21866: 014efe78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 21867: 0097c034 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 21867: 0097bdf4 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 21868: 014ebe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 21869: 007046a4 168 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 21870: 014ecbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ - 21871: 008485e8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ + 21871: 008483a8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfcmpgts │ │ │ │ 21872: 0151d4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 21873: 0151cff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ - 21874: 0085ad50 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ + 21874: 0085ab10 188 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_d │ │ │ │ 21875: 00381314 148 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 21876: 0068ee2c 184 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 21877: 0037fbc0 320 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 21878: 005c6ed4 664 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 21879: 014e4ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 21880: 0092c464 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 21881: 00b97cf8 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 21880: 0092c224 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 21881: 00b97ab8 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 21882: 0151d548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 21883: 00b3b330 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ - 21884: 0085abd0 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ + 21883: 00b3b0f0 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 21884: 0085a990 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_h │ │ │ │ 21885: 0151bbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 21886: 003f6aac 160 FUNC GLOBAL DEFAULT 12 pmbus_send8 │ │ │ │ 21887: 002ece44 184 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 21888: 002d5ef0 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 21889: 0151bc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 21890: 006e6ab8 24 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 21891: 005b7f3c 344 FUNC GLOBAL DEFAULT 12 sse_counter_tick_to_time │ │ │ │ @@ -21898,557 +21898,557 @@ │ │ │ │ 21894: 014ec938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 21895: 014f2c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 21896: 00652580 160 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 21897: 0051eb7c 800 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ 21898: 01448e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_h │ │ │ │ 21899: 0151b39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 21900: 002b838c 268 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ - 21901: 0085ac90 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ + 21901: 0085aa50 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fclt0_s │ │ │ │ 21902: 014e2738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 21903: 0151d740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 21904: 00ba4fa8 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 21905: 009ac4fc 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 21904: 00ba4d68 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 21905: 009ac2bc 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 21906: 0151c76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 21907: 00aac1b8 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 21908: 00a9cab0 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 21907: 00aabf78 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 21908: 00a9c870 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 21909: 0151d4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 21910: 014dd7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 21911: 0081d118 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mululw │ │ │ │ - 21912: 0098d800 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 21911: 0081ced8 108 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_mululw │ │ │ │ + 21912: 0098d5c0 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ 21913: 01448d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_s │ │ │ │ - 21914: 00b85f80 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ - 21915: 00aede78 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 21916: 00b89730 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 21914: 00b85d40 92 FUNC GLOBAL DEFAULT 12 crc_ccitt_false │ │ │ │ + 21915: 00aedc38 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 21916: 00b894f0 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 21917: 0151c68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 21918: 014e7720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 21919: 009c4d68 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 21919: 009c4b28 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 21920: 00321d54 568 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 21921: 014460b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmull_h │ │ │ │ 21922: 014ddf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 21923: 0151b86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 21924: 014ef1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 21925: 008a0e44 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 21925: 008a0c04 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 21926: 006e04fc 1392 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ - 21927: 00956420 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ + 21927: 009561e0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 21928: 00519bdc 16 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ 21929: 0151b79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_DSTATE │ │ │ │ - 21930: 00b2a2f0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 21931: 009c2418 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 21930: 00b2a0b0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 21931: 009c21d8 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 21932: 01512b57 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 21933: 00a65158 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 21933: 00a64f18 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 21934: 00455564 120 FUNC GLOBAL DEFAULT 12 imx_ccm_calc_pll │ │ │ │ 21935: 0036a534 92 FUNC GLOBAL DEFAULT 12 register_init_block8 │ │ │ │ 21936: 0047b2d4 104 FUNC GLOBAL DEFAULT 12 aspeed_scu_get_apb_freq │ │ │ │ 21937: 013b7d4c 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 21938: 00b36d18 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 21938: 00b36ad8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 21939: 014e0530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 21940: 0151bd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 21941: 014f3508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 21942: 0099d33c 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 21942: 0099d0fc 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 21943: 002cd79c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 21944: 0151cfd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 21945: 0151d928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 21946: 0151c574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 21947: 014ee4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 21948: 0151b3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 21949: 013bcebc 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ - 21950: 0091f544 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ + 21950: 0091f304 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 21951: 0151cbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 21952: 0139e698 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ 21953: 0144e430 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unzip8 │ │ │ │ - 21954: 00af0048 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 21954: 00aefe08 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 21955: 004e1c84 124 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ 21956: 0145806c 132 OBJECT GLOBAL DEFAULT 24 helper_info_add_usaturate │ │ │ │ - 21957: 0093310c 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 21957: 00932ecc 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 21958: 00670f04 36 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 21959: 0043c380 268 FUNC GLOBAL DEFAULT 12 cxl_extents_contains_dpa_range │ │ │ │ 21960: 002c1f20 92 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 21961: 014e5154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 21962: 00693118 340 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 21963: 0151d76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 21964: 009703dc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ + 21964: 0097019c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 21965: 0151d6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 21966: 0151cbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 21967: 006dcca0 124 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 21968: 014ed828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 21969: 002d11e4 276 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 21970: 009f5f9c 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 21971: 009b53a0 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 21972: 009bd1ec 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 21970: 009f5d5c 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 21971: 009b5160 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 21972: 009bcfac 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 21973: 0142dc70 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpneh │ │ │ │ 21974: 014e7090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 21975: 009e3f70 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 21975: 009e3d30 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 21976: 014e01a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 21977: 01458208 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 21978: 0092e0cc 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 21978: 0092de8c 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 21979: 0151d89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 21980: 0056fa98 160 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 21981: 0151d0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_READ_DSTATE │ │ │ │ - 21982: 0094f668 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 21983: 008b9de8 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 21984: 00b7b1bc 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 21982: 0094f428 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ + 21983: 008b9ba8 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 21984: 00b7af7c 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 21985: 0151b7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_IOTLB_INSERT_DSTATE │ │ │ │ 21986: 014df38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 21987: 0142dbec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpnes │ │ │ │ 21988: 002de378 16 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 21989: 0151d70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 21990: 014de234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 21991: 002de214 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 21992: 014f29dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 21993: 0151be8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 21994: 0151d8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 21995: 014e2658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 21996: 0097d4c0 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 21996: 0097d280 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 21997: 00deb25c 52 OBJECT GLOBAL DEFAULT 21 vmstate_lm4549_state │ │ │ │ 21998: 014ee2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 21999: 00aa3b88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 22000: 00b03668 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 21999: 00aa3948 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 22000: 00b03428 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 22001: 014efd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 22002: 00b131e4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 22003: 00b9078c 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 22002: 00b12fa4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 22003: 00b9054c 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 22004: 0151bed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 22005: 0151b904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 22006: 0151ba06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 22007: 014f0fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ - 22008: 0082bf6c 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ + 22008: 0082bd2c 192 FUNC GLOBAL DEFAULT 12 helper_mve_vorn │ │ │ │ 22009: 014dcc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 22010: 009e4aa8 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 22011: 00b227ec 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 22012: 00b24b8c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 22010: 009e4868 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 22011: 00b225ac 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 22012: 00b2494c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 22013: 0151b271 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 22014: 0151ce9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 22015: 007d2e68 188 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ - 22016: 00aaf304 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 22015: 007d2cd8 188 FUNC GLOBAL DEFAULT 12 unallocated_encoding │ │ │ │ + 22016: 00aaf0c4 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 22017: 0151cc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 22018: 013bcb84 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 22019: 0043ebf8 396 FUNC GLOBAL DEFAULT 12 led_create_simple │ │ │ │ - 22020: 0082beb4 184 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ + 22020: 0082bc74 184 FUNC GLOBAL DEFAULT 12 helper_mve_vorr │ │ │ │ 22021: 014ef634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_READ_EVENT │ │ │ │ 22022: 0151b2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 22023: 014eac60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 22024: 014df34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 22025: 014ddd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 22026: 0151d3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 22027: 00ab8bf8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 22027: 00ab89b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 22028: 0151de0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ - 22029: 009705a8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ + 22029: 00970368 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 22030: 0151bd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 22031: 014f0758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 22032: 006c724c 124 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 22033: 0151c510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 22034: 014e867c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 22035: 014de544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ - 22036: 008992bc 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ + 22036: 0089907c 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ 22037: 0151d58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 22038: 00ad0518 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 22038: 00ad02d8 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 22039: 0151c30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 22040: 00ae311c 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ - 22041: 00833d18 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ + 22040: 00ae2edc 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 22041: 00833ad8 104 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarb │ │ │ │ 22042: 0151bb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 22043: 00ad4ca4 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 22044: 00b75d00 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 22043: 00ad4a64 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 22044: 00b75ac0 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 22045: 006bc914 56 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 22046: 01432f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsb │ │ │ │ - 22047: 00957720 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 22048: 00b71ba8 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 22049: 00ad7ba8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 22050: 00b0bcd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ - 22051: 00833d80 144 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ + 22047: 009574e0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ + 22048: 00b71968 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 22049: 00ad7968 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 22050: 00b0ba94 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 22051: 00833b40 144 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarh │ │ │ │ 22052: 014e0360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 22053: 014df030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 22054: 014d6e7c 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 22055: 0151c11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 22056: 0151b764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMU_RESET_EXIT_DSTATE │ │ │ │ 22057: 01432ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsh │ │ │ │ 22058: 014e7950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 22059: 0151c9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_WRITE_DSTATE │ │ │ │ 22060: 014e9d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 22061: 00ae7908 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 22061: 00ae76c8 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 22062: 0151cc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 22063: 0067880c 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 22064: 0151b592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ - 22065: 008514b0 128 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ + 22065: 00851270 128 FUNC GLOBAL DEFAULT 12 helper_udiv │ │ │ │ 22066: 0036c140 40 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 22067: 014f197c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 22068: 0151d2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 22069: 014e9ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ - 22070: 00846ba8 276 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ - 22071: 00833e10 140 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ + 22070: 00846968 276 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavh │ │ │ │ + 22071: 00833bd0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vadd_scalarw │ │ │ │ 22072: 0065885c 140 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 22073: 006b634c 44 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ 22074: 01432e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvsw │ │ │ │ - 22075: 00a9fcb8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ - 22076: 0086f3f8 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh_round_to_zero │ │ │ │ + 22075: 00a9fa78 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 22076: 0086f1b8 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh_round_to_zero │ │ │ │ 22077: 01454310 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod_round_to_nearest │ │ │ │ 22078: 0139170c 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 22079: 0151b4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 22080: 00a2cef4 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 22081: 00b78f74 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 22080: 00a2ccb4 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 22081: 00b78d34 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 22082: 002c553c 96 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ - 22083: 0093e6f8 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ - 22084: 0095a440 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 22085: 00b00d24 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ - 22086: 00846cbc 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ + 22083: 0093e4b8 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ + 22084: 0095a200 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ + 22085: 00b00ae4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 22086: 00846a7c 248 FUNC GLOBAL DEFAULT 12 helper_mve_vminnmavs │ │ │ │ 22087: 0151b6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 22088: 014e55f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 22089: 0058037c 280 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 22090: 00b7ba34 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 22091: 00ba367c 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 22090: 00b7b7f4 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 22091: 00ba343c 1468 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 22092: 0151b28f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 22093: 014dedc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 22094: 014e08c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 22095: 00ad78d8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 22096: 00b18350 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 22097: 00b427f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 22098: 00b362fc 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 22099: 009b1584 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 22095: 00ad7698 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 22096: 00b18110 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 22097: 00b425b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 22098: 00b360bc 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 22099: 009b1344 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 22100: 014f4044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ - 22101: 0091dbfc 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ + 22101: 0091d9bc 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 22102: 01437abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90b │ │ │ │ 22103: 014f2bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 22104: 00b97da4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 22104: 00b97b64 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 22105: 00327bcc 96 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ - 22106: 008704a8 60 FUNC GLOBAL DEFAULT 12 helper_rsqrte_u32 │ │ │ │ + 22106: 00870268 60 FUNC GLOBAL DEFAULT 12 helper_rsqrte_u32 │ │ │ │ 22107: 004d7128 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 22108: 00afd5d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 22108: 00afd398 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 22109: 014ee350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ 22110: 0150a7d4 4 OBJECT GLOBAL DEFAULT 25 cpu_VF │ │ │ │ - 22111: 00b153f4 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 22111: 00b151b4 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 22112: 003795ac 92 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 22113: 014f289c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ 22114: 01437a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90h │ │ │ │ - 22115: 00af4c08 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 22115: 00af49c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 22116: 00512638 100 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 22117: 008f14c8 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ + 22117: 008f1288 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 22118: 014ed0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 22119: 006e3fe8 260 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 22120: 0151c85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 22121: 014f2c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 22122: 0053e94c 572 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 22123: 0151c492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_DSTATE │ │ │ │ - 22124: 008700ac 408 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f16 │ │ │ │ + 22124: 0086fe6c 408 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f16 │ │ │ │ 22125: 0151cbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_FREE_DSTATE │ │ │ │ 22126: 014ef128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_EVENT │ │ │ │ 22127: 0151d8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 22128: 0151c3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 22129: 014e5534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 22130: 0151d64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 22131: 0151c342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 22132: 0074c238 6680 FUNC GLOBAL DEFAULT 12 omap310_mpu_init │ │ │ │ 22133: 0151b37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 22134: 00b2c338 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 22134: 00b2c0f8 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 22135: 0151cb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 22136: 00b6685c 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ + 22136: 00b6661c 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ 22137: 014379b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhcadd90w │ │ │ │ - 22138: 00b7b8d8 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 22138: 00b7b698 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 22139: 014e97ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 22140: 00b4273c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 22140: 00b424fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 22141: 014e1904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 22142: 00928134 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 22142: 00927ef4 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 22143: 0151b2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 22144: 00b7e9c8 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 22144: 00b7e788 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 22145: 0151d1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 22146: 014e813c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 22147: 00326738 828 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ 22148: 01432de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvub │ │ │ │ - 22149: 00b9d1f8 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 22149: 00b9cfb8 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 22150: 014f2590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 22151: 014ebe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 22152: 014eb1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_FIU_CTRL_READ_EVENT │ │ │ │ 22153: 014e8e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 22154: 007058bc 84 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 22155: 0066ac60 20 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 22156: 00b436a0 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 22157: 008a5e7c 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 22156: 00b43460 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 22157: 008a5c3c 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 22158: 01432d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuh │ │ │ │ 22159: 014f35b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 22160: 014dde5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 22161: 0141b1e8 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 22162: 00ac1064 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 22162: 00ac0e24 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 22163: 014e9f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 22164: 003734c4 800 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 22165: 0151d57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARM_GT_RECALC_DSTATE │ │ │ │ 22166: 014de3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 22167: 0151c81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 22168: 014ea0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 22169: 014ed488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 22170: 0036a970 152 FUNC GLOBAL DEFAULT 12 stream_can_push │ │ │ │ 22171: 013bc6b4 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 22172: 0151d6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 22173: 002d82f0 52 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 22174: 014ea33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 22175: 007a2834 5812 FUNC GLOBAL DEFAULT 12 arm_cpu_do_interrupt │ │ │ │ - 22176: 0091bfa4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ + 22176: 0091bd64 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 22177: 014e6280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 22178: 0151c42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 22179: 00645248 784 FUNC GLOBAL DEFAULT 12 smmu_iotlb_insert │ │ │ │ 22180: 014ec988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 22181: 0151d116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ 22182: 01432ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxvuw │ │ │ │ - 22183: 00ad3b14 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 22183: 00ad38d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 22184: 002d961c 192 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ 22185: 0144e748 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cge_f32 │ │ │ │ - 22186: 00aa5340 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 22186: 00aa5100 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 22187: 0151ccae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 22188: 0151d178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 22189: 0151ca78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 22190: 01437e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsbci │ │ │ │ 22191: 014e3eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 22192: 014ea7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 22193: 014f11c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 22194: 014f2aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 22195: 00b92238 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 22195: 00b91ff8 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 22196: 0151d800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 22197: 00aba52c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 22197: 00aba2ec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 22198: 014e9c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 22199: 006e84d0 352 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 22200: 0151b386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 22201: 008fedd4 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 22201: 008feb94 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ 22202: 01433acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmlsldavhxsw │ │ │ │ - 22203: 00b3cb84 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 22203: 00b3c944 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 22204: 0151d15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 22205: 0151c53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ - 22206: 0095bc00 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ + 22206: 0095b9c0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 22207: 0151c592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 22208: 00b01610 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 22208: 00b013d0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 22209: 014df9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CONSUME_OUT_EVENT │ │ │ │ 22210: 014dd560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 22211: 00b971c8 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 22211: 00b96f88 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 22212: 0151d448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 22213: 014e7220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 22214: 00ba186c 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 22215: 00a3b028 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 22216: 00afc60c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 22214: 00ba162c 356 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 22215: 00a3ade8 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 22216: 00afc3cc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 22217: 0151b3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 22218: 00796710 2556 FUNC GLOBAL DEFAULT 12 aa64_va_parameters │ │ │ │ 22219: 013bce7c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 22220: 002b7128 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 22221: 0151d6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 22222: 002ba68c 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ - 22223: 00870244 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f32 │ │ │ │ + 22223: 00870004 8 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f32 │ │ │ │ 22224: 014e7ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 22225: 01455ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshd_round_to_zero │ │ │ │ 22226: 0151d608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 22227: 0070ae54 136 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 22228: 0151ccf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ 22229: 0151bce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READB_DSTATE │ │ │ │ - 22230: 00d40544 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 22231: 00b8d640 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 22232: 00b859fc 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 22233: 00b1f554 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 22234: 00ad3eac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 22235: 0086f50c 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh_round_to_nearest │ │ │ │ + 22230: 00d40304 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 22231: 00b8d400 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 22232: 00b857bc 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 22233: 00b1f314 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 22234: 00ad3c6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 22235: 0086f2cc 68 FUNC GLOBAL DEFAULT 12 helper_vfp_sltoh_round_to_nearest │ │ │ │ 22236: 0143dcb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxab │ │ │ │ - 22237: 00af0874 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 22237: 00af0634 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 22238: 014f5070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 22239: 00b1868c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 22239: 00b1844c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 22240: 0038ad10 184 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_t3 │ │ │ │ 22241: 002be420 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 22242: 014e6ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 22243: 00d4053c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 22244: 009fd768 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 22243: 00d402fc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 22244: 009fd528 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 22245: 004db990 8 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 22246: 014ed5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 22247: 002ad930 10320 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 22248: 0151c80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 22249: 0143dc30 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxah │ │ │ │ 22250: 0151c5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 22251: 014ea45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 22252: 00af30d0 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 22252: 00af2e90 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 22253: 014eadf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 22254: 00b1851c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 22255: 00aaa624 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 22254: 00b182dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 22255: 00aaa3e4 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 22256: 0151c64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 22257: 014ed948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 22258: 009aae34 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 22258: 009aabf4 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 22259: 002d137c 24 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 22260: 00373f14 164 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 22261: 014efd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ - 22262: 008f1864 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ + 22262: 008f1624 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 22263: 0151b372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 22264: 014f1498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 22265: 0151c9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SHIFTER_DONE_DSTATE │ │ │ │ 22266: 014ead60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 22267: 00920d68 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 22267: 00920b28 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 22268: 0051341c 344 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 22269: 009f3550 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 22269: 009f3310 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 22270: 0151ba5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 22271: 002a1ef0 156 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 22272: 0151bd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 22273: 0143dbac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxaw │ │ │ │ 22274: 014f1cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 22275: 0142f8cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbb │ │ │ │ 22276: 0151c4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 22277: 0151d7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 22278: 00b064a4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ - 22279: 008efee4 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ + 22278: 00b06264 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 22279: 008efca4 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 22280: 0151b6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 22281: 006e68a0 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ - 22282: 007b730c 324 FUNC GLOBAL DEFAULT 12 arm_translate_init │ │ │ │ + 22282: 007b7214 324 FUNC GLOBAL DEFAULT 12 arm_translate_init │ │ │ │ 22283: 01443354 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ummla_b │ │ │ │ 22284: 0151b240 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 22285: 014e7600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ - 22286: 0089d9f0 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ + 22286: 0089d7b0 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ 22287: 0151cef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 22288: 014f19ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 22289: 0142f848 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunbh │ │ │ │ 22290: 014f4d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 22291: 014e2c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 22292: 00853348 628 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ - 22293: 00984c2c 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 22292: 00853108 628 FUNC GLOBAL DEFAULT 12 helper_tidcp_el0 │ │ │ │ + 22293: 009849ec 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 22294: 006a1ac8 188 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ - 22295: 008532e4 100 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ + 22295: 008530a4 100 FUNC GLOBAL DEFAULT 12 helper_tidcp_el1 │ │ │ │ 22296: 0151b31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 22297: 0151d4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 22298: 00b7e79c 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 22298: 00b7e55c 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 22299: 014e0450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 22300: 014e806c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 22301: 014f2bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 22302: 0139ec20 48 OBJECT GLOBAL DEFAULT 21 vfio_region_ops │ │ │ │ 22303: 014e9e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 22304: 002c69e0 36 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 22305: 0151c582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 22306: 00a950b8 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 22306: 00a94e78 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 22307: 0034ffb8 8 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 22308: 014ebb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_MMIO_WRITE_LOCTY_SEIZED_EVENT │ │ │ │ 22309: 0151bd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 22310: 0151b73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ - 22311: 0086eed4 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs_round_to_zero │ │ │ │ + 22311: 0086ec94 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs_round_to_zero │ │ │ │ 22312: 002df338 332 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 22313: 013b7f78 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ - 22314: 00973104 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ + 22314: 00972ec4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 22315: 014e40cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ - 22316: 0090bdac 632 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ + 22316: 0090bb6c 632 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 22317: 014eed28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ 22318: 0142d640 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalarh │ │ │ │ - 22319: 00b37a64 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 22320: 00b72804 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 22319: 00b37824 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 22320: 00b725c4 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 22321: 002d8f54 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 22322: 002c0a60 8 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 22323: 0066d990 536 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 22324: 0151b676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ - 22325: 00dd8914 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ + 22325: 00dd86d4 512 OBJECT GLOBAL DEFAULT 14 crc_ccitt_table │ │ │ │ 22326: 0151d64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ - 22327: 0094fab0 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ + 22327: 0094f870 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 22328: 0150a7cc 4 OBJECT GLOBAL DEFAULT 25 cpu_ZF │ │ │ │ 22329: 0067899c 64 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 22330: 014ea3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 22331: 014f3588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 22332: 008e5514 856 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ + 22332: 008e52d4 856 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 22333: 014ed638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 22334: 00b68c54 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 22335: 00859f74 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ - 22336: 0098d398 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 22334: 00b68a14 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 22335: 00859d34 184 FUNC GLOBAL DEFAULT 12 helper_gvec_uitos │ │ │ │ + 22336: 0098d158 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 22337: 00673908 188 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 22338: 014f06b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ 22339: 0142d5bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmpne_scalars │ │ │ │ - 22340: 00b2e8a0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 22340: 00b2e660 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 22341: 0151b836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 22342: 0151d342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 22343: 014f3408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 22344: 014e7960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 22345: 014e09c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ - 22346: 009732e0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 22347: 00b966dc 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 22348: 0092aa48 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 22346: 009730a0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ + 22347: 00b9649c 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 22348: 0092a808 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 22349: 006e7448 296 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ - 22350: 008ec688 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ + 22350: 008ec448 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 22351: 0151bcd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 22352: 00ba90f4 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 22352: 00ba8eb4 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ 22353: 012ecf38 52 OBJECT GLOBAL DEFAULT 21 ramfb_vmstate │ │ │ │ 22354: 0151b670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 22355: 009ddc68 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 22356: 00975bc0 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 22355: 009dda28 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 22356: 00975980 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 22357: 014d737c 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 22358: 00319f70 180 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 22359: 00aae9fc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ - 22360: 008d7260 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 22361: 008899bc 1020 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_lazyfp │ │ │ │ - 22362: 009d1afc 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 22359: 00aae7bc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 22360: 008d7020 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ + 22361: 0088977c 1020 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending_lazyfp │ │ │ │ + 22362: 009d18bc 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 22363: 006b3de8 48 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 22364: 0151d788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 22365: 00b5bd54 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 22365: 00b5bb14 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 22366: 0141163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 22367: 014e0490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 22368: 0151de26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 22369: 006701e0 96 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 22370: 008f98b4 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 22371: 00b42850 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 22370: 008f9674 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 22371: 00b42610 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 22372: 0151c1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ - 22373: 0086e760 80 FUNC GLOBAL DEFAULT 12 helper_bfcvt_pair │ │ │ │ - 22374: 008d75e4 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ + 22373: 0086e520 80 FUNC GLOBAL DEFAULT 12 helper_bfcvt_pair │ │ │ │ + 22374: 008d73a4 456 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 22375: 0151d110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 22376: 00afd12c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 22376: 00afceec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 22377: 0151b58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 22378: 009cd4fc 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 22378: 009cd2bc 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 22379: 014f276c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 22380: 0151d5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 22381: 0151d830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 22382: 00b8c7bc 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ - 22383: 00916e90 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 22384: 00922e14 10224 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ - 22385: 008d741c 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ + 22382: 00b8c57c 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 22383: 00916c50 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ + 22384: 00922bd4 10224 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 22385: 008d71dc 456 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 22386: 014f3b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 22387: 00869144 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ + 22387: 00868f04 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_b │ │ │ │ 22388: 014edde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 22389: 014e6db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 22390: 0151c238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 22391: 0151b94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ - 22392: 00870254 508 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f64 │ │ │ │ + 22392: 00870014 508 FUNC GLOBAL DEFAULT 12 helper_rsqrte_f64 │ │ │ │ 22393: 014efbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 22394: 0151b253 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 22395: 00869338 312 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ - 22396: 00b235b4 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 22397: 00badf38 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 22395: 008690f8 312 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_d │ │ │ │ + 22396: 00b23374 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 22397: 00badcf8 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 22398: 0151d3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 22399: 00ae7424 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 22400: 00b44c24 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 22399: 00ae71e4 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 22400: 00b449e4 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 22401: 00670240 176 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 22402: 00927af0 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 22403: 009c211c 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 22404: 00b2e238 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 22405: 0099d10c 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ - 22406: 008691ec 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ + 22402: 009278b0 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 22403: 009c1edc 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 22404: 00b2dff8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 22405: 0099cecc 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 22406: 00868fac 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_h │ │ │ │ 22407: 0031ef08 248 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ - 22408: 0093dbb0 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 22409: 00acf9d8 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ - 22410: 00918dac 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ + 22408: 0093d970 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ + 22409: 00acf798 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 22410: 00918b6c 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ 22411: 0151cb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 22412: 00b18014 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 22413: 00b49dac 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 22412: 00b17dd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 22413: 00b49b6c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 22414: 014e81fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 22415: 014ed8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 22416: 009d0fe8 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 22416: 009d0da8 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 22417: 014f0b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 22418: 01422cdc 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 22419: 004dfd58 8 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 22420: 006a4b48 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ - 22421: 00869294 164 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ - 22422: 00b149fc 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 22421: 00869054 164 FUNC GLOBAL DEFAULT 12 helper_gvec_umulh_s │ │ │ │ + 22422: 00b147bc 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 22423: 0151b4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 22424: 0151cdae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 22425: 00b6ca20 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 22425: 00b6c7e0 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 22426: 014441c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_h │ │ │ │ 22427: 006bca9c 400 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 22428: 00ad1cd4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 22428: 00ad1a94 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ 22429: 0142baec 132 OBJECT GLOBAL DEFAULT 24 helper_info_pre_hvc │ │ │ │ - 22430: 00a8812c 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 22431: 009c4e54 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 22430: 00a87eec 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 22431: 009c4c14 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 22432: 00524f88 192 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 22433: 00932040 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ - 22434: 008522ec 220 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ + 22433: 00931e00 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 22434: 008520ac 220 FUNC GLOBAL DEFAULT 12 helper_get_r13_banked │ │ │ │ 22435: 0048d848 152 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 22436: 01444140 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_s │ │ │ │ 22437: 0151cca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 22438: 0151c914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 22439: 009bebb0 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 22439: 009be970 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 22440: 0151de02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 22441: 002c6af0 40 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 22442: 00ac6cd0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ - 22443: 00816210 28 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ + 22442: 00ac6a90 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 22443: 00815fb0 28 FUNC GLOBAL DEFAULT 12 vfp_access_check │ │ │ │ 22444: 0151c29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 22445: 01440570 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_wb_uw │ │ │ │ 22446: 014115b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 22447: 005ca088 284 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 22448: 0151d6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 22449: 006938cc 148 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 22450: 0151bc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ @@ -22456,398 +22456,398 @@ │ │ │ │ 22452: 014e57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_EVENT │ │ │ │ 22453: 0151c798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 22454: 0043aea4 72 FUNC GLOBAL DEFAULT 12 cxl_set_poison_list_overflowed │ │ │ │ 22455: 0151b970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 22456: 014e24d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 22457: 0151c290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 22458: 0151b242 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ - 22459: 008535bc 112 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ + 22459: 0085337c 112 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg │ │ │ │ 22460: 0151c0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 22461: 00711f10 1900 FUNC GLOBAL DEFAULT 12 pmsav8_mpu_lookup │ │ │ │ 22462: 0151d180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 22463: 00b2ca48 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 22463: 00b2c808 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 22464: 014ef188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 22465: 0151d144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ - 22466: 0091d8f8 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ + 22466: 0091d6b8 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 22467: 014f2f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 22468: 0151d646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 22469: 006ddce0 84 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 22470: 00ab2978 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ - 22471: 00b89014 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 22470: 00ab2738 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 22471: 00b88dd4 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 22472: 014de4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 22473: 00517c24 212 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 22474: 00439c34 204 FUNC GLOBAL DEFAULT 12 ct3_test_region_block_backed │ │ │ │ 22475: 0151deb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 22476: 0051e4e8 608 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 22477: 006fb390 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 22478: 00b5d394 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 22478: 00b5d154 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 22479: 013bd1d4 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ - 22480: 00828f58 184 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ + 22480: 00828d18 184 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_wb_uw │ │ │ │ 22481: 002899c0 2340 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 22482: 014e1e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 22483: 00a402c0 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 22484: 00ad4284 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 22483: 00a40080 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 22484: 00ad4044 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 22485: 0151b81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 22486: 014df2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 22487: 00ae8a60 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ - 22488: 008de5dc 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ + 22487: 00ae8820 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 22488: 008de39c 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 22489: 002d0be8 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 22490: 005bcdf8 360 FUNC GLOBAL DEFAULT 12 tpm_tis_reset │ │ │ │ 22491: 0151cd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 22492: 014ddf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 22493: 0151c714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 22494: 0151d182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 22495: 014eeb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 22496: 014f0328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 22497: 014ede30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 22498: 00bad948 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 22498: 00bad708 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 22499: 014f49dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 22500: 014de0bc 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 22501: 014de918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 22502: 003e8a44 8 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 22503: 014e341c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 22504: 014f0c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 22505: 01443fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_h │ │ │ │ - 22506: 008f65a0 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ + 22506: 008f6360 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ 22507: 014e2c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 22508: 00931e1c 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 22508: 00931bdc 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 22509: 0151b830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 22510: 014f3dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 22511: 0151cca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 22512: 00918a7c 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ + 22512: 0091883c 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ 22513: 014eb938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 22514: 00aa2c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 22514: 00aa2a30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 22515: 01443f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmulh_idx_s │ │ │ │ 22516: 014eefd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ - 22517: 007f05c8 84 FUNC GLOBAL DEFAULT 12 mve_update_and_store_eci │ │ │ │ - 22518: 0083c7a8 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ + 22517: 007f032c 84 FUNC GLOBAL DEFAULT 12 mve_update_and_store_eci │ │ │ │ + 22518: 0083c568 192 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbb │ │ │ │ 22519: 0151c960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 22520: 005244fc 564 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 22521: 014de5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ 22522: 01443eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_h │ │ │ │ - 22523: 00b1c74c 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ - 22524: 0086e300 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmped │ │ │ │ + 22523: 00b1c50c 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 22524: 0086e0c0 172 FUNC GLOBAL DEFAULT 12 helper_vfp_cmped │ │ │ │ 22525: 014eb688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 22526: 014ef624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_WRITE_EVENT │ │ │ │ 22527: 0151d5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 22528: 014e76a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 22529: 0151b672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ - 22530: 0083c930 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ - 22531: 0086e04c 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpeh │ │ │ │ + 22530: 0083c6f0 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunbh │ │ │ │ + 22531: 0086de0c 184 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpeh │ │ │ │ 22532: 0151cf7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 22533: 008b5de0 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 22533: 008b5ba0 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 22534: 006c190c 408 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 22535: 0040da1c 212 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 22536: 0028922c 160 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 22537: 014ec828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 22538: 0151b73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 22539: 014e6690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 22540: 009cecc0 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 22540: 009cea80 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 22541: 014f288c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 22542: 01443e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_sqrdmlah_idx_s │ │ │ │ - 22543: 0092df0c 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 22543: 0092dccc 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 22544: 014e16b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 22545: 0031c8ec 100 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 22546: 0151c14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 22547: 0151b7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OMAP1_PWT_SILENCE_DSTATE │ │ │ │ 22548: 0151d400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 22549: 014e2618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ - 22550: 0086e1ac 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpes │ │ │ │ + 22550: 0086df6c 168 FUNC GLOBAL DEFAULT 12 helper_vfp_cmpes │ │ │ │ 22551: 002bb930 236 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 22552: 0151c5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 22553: 0151bb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 22554: 014eb548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 22555: 014ed108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 22556: 00b8cd18 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 22557: 00b97890 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 22558: 00ad3df4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 22556: 00b8cad8 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 22557: 00b97650 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 22558: 00ad3bb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 22559: 0151b85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 22560: 0151c438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 22561: 014ed4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 22562: 014dd4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 22563: 014ef1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 22564: 0151cd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 22565: 009d1e20 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 22565: 009d1be0 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 22566: 014ed778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 22567: 0151c806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 22568: 00526970 48 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 22569: 0151cf14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 22570: 014ef068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 22571: 014f1358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 22572: 00b1cb44 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 22572: 00b1c904 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 22573: 0070b0f4 64 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 22574: 014ea01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 22575: 014de644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ - 22576: 008632a8 276 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ + 22576: 00863068 276 FUNC GLOBAL DEFAULT 12 helper_sve2_fmlal_zzzw_s │ │ │ │ 22577: 00374da0 528 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 22578: 014265d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_usubaddx │ │ │ │ 22579: 0151c736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 22580: 00a8a194 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 22580: 00a89f54 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 22581: 0151bfa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 22582: 014e6a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 22583: 0040698c 148 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 22584: 00a9e258 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 22584: 00a9e018 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 22585: 0151c412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ - 22586: 008210c0 280 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_shufh │ │ │ │ + 22586: 00820e80 280 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_shufh │ │ │ │ 22587: 01411534 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 22588: 014e6770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 22589: 0151beda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 22590: 0092971c 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 22590: 009294dc 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 22591: 014f5290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ - 22592: 0094e90c 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ - 22593: 0093e878 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ + 22592: 0094e6cc 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ + 22593: 0093e638 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 22594: 014e6b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 22595: 0151d7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 22596: 014e1a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ 22597: 014de2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 22598: 0151ce44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 22599: 002b5968 324 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 22600: 0151c4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 22601: 0087067c 64 FUNC GLOBAL DEFAULT 12 helper_rintd │ │ │ │ - 22602: 00b24854 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 22601: 0087043c 64 FUNC GLOBAL DEFAULT 12 helper_rintd │ │ │ │ + 22602: 00b24614 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 22603: 014e9d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 22604: 014f8930 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ 22605: 007b0998 112 FUNC GLOBAL DEFAULT 12 gen_gvec_addp │ │ │ │ - 22606: 00dad4f4 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ - 22607: 008705f4 72 FUNC GLOBAL DEFAULT 12 helper_rinth │ │ │ │ + 22606: 00dad2b4 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 22607: 008703b4 72 FUNC GLOBAL DEFAULT 12 helper_rinth │ │ │ │ 22608: 014f4d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 22609: 0099df44 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 22610: 009bcdf0 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 22609: 0099dd04 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 22610: 009bcbb0 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 22611: 0144b8e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sd │ │ │ │ - 22612: 00827c50 124 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ - 22613: 008f1474 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ + 22612: 00827a10 124 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_h │ │ │ │ + 22613: 008f1234 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ 22614: 0144bd00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sf │ │ │ │ - 22615: 00b75c60 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 22615: 00b75a20 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 22616: 0144baf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_sh │ │ │ │ 22617: 0151d2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 22618: 014ea38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 22619: 00b34b6c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 22620: 00ab7b54 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 22619: 00b3492c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 22620: 00ab7914 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 22621: 006a7614 16 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ - 22622: 0087063c 64 FUNC GLOBAL DEFAULT 12 helper_rints │ │ │ │ + 22622: 008703fc 64 FUNC GLOBAL DEFAULT 12 helper_rints │ │ │ │ 22623: 0151bde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 22624: 014ec848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 22625: 014e9a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 22626: 0092bcd4 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 22627: 00aeeff4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 22628: 00b17488 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 22626: 0092ba94 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 22627: 00aeedb4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 22628: 00b17248 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 22629: 0151b8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 22630: 014dcac8 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 22631: 014e1724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 22632: 00b44868 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 22632: 00b44628 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 22633: 0151cce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 22634: 0151cc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 22635: 0151c2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 22636: 004dc634 92 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 22637: 00ad6db8 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ - 22638: 00827ccc 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ + 22637: 00ad6b78 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 22638: 00827a8c 108 FUNC GLOBAL DEFAULT 12 helper_mve_vstrb_w │ │ │ │ 22639: 00327e50 584 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 22640: 01512b67 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_target_c │ │ │ │ 22641: 014e3c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 22642: 00b3a900 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 22642: 00b3a6c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 22643: 0151b4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 22644: 0151bf44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 22645: 006936cc 8 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 22646: 0151b4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ 22647: 0144ca68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_b │ │ │ │ - 22648: 00b5c4e4 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 22648: 00b5c2a4 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 22649: 014eb4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 22650: 00b42348 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 22650: 00b42108 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 22651: 0151b3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22652: 014ec668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 22653: 0151d0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 22654: 0144c960 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_h │ │ │ │ 22655: 014dd880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 22656: 00791a48 408 FUNC GLOBAL DEFAULT 12 arm_hcr_el2_eff_secstate │ │ │ │ 22657: 014de624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 22658: 0151b866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ - 22659: 00957bc4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ + 22659: 00957984 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 22660: 0151cf60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 22661: 0151c512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 22662: 014df8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_STE_RANGE_EVENT │ │ │ │ 22663: 0151c522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ - 22664: 00b96e58 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 22664: 00b96c18 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 22665: 0151c2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 22666: 014e7ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 22667: 007a9628 96 FUNC GLOBAL DEFAULT 12 gen_srshr64_i64 │ │ │ │ - 22668: 0086df5c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumd │ │ │ │ + 22668: 0086dd1c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumd │ │ │ │ 22669: 006ba79c 464 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 22670: 00b8d578 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 22670: 00b8d338 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 22671: 014e52b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ - 22672: 0086df20 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumh │ │ │ │ + 22672: 0086dce0 56 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnumh │ │ │ │ 22673: 014e69d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 22674: 0151d694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 22675: 0151c792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 22676: 0151d89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 22677: 0151b980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 22678: 00a886d0 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 22678: 00a88490 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 22679: 002c6928 28 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 22680: 00b23b48 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 22680: 00b23908 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 22681: 006ddd5c 212 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 22682: 014ee000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 22683: 002fac98 12 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 22684: 009299a0 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 22684: 00929760 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 22685: 00658174 52 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 22686: 0151b9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ - 22687: 0084df44 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_b │ │ │ │ + 22687: 0084dd04 268 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_b │ │ │ │ 22688: 014eab50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 22689: 002d4340 44 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 22690: 006ad2a8 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 22691: 0099b9d0 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ - 22692: 008baf84 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ - 22693: 0084e3a0 388 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_d │ │ │ │ - 22694: 0086df58 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnums │ │ │ │ + 22691: 0099b790 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 22692: 008bad44 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ + 22693: 0084e160 388 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_d │ │ │ │ + 22694: 0086dd18 4 FUNC GLOBAL DEFAULT 12 helper_vfp_maxnums │ │ │ │ 22695: 0151b880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 22696: 014dd8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 22697: 014ebb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_CRQ_COMPLETE_RESULT_EVENT │ │ │ │ 22698: 014e99fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ - 22699: 0097c6a8 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 22699: 0097c468 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ 22700: 0144b85c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_ud │ │ │ │ - 22701: 0084e164 296 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_h │ │ │ │ - 22702: 00ad6f20 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 22701: 0084df24 296 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_h │ │ │ │ + 22702: 00ad6ce0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 22703: 0144bc7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uf │ │ │ │ - 22704: 00919e7c 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ + 22704: 00919c3c 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 22705: 003048f4 188 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 22706: 0151cf10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 22707: 014e360c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 22708: 014f01c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ 22709: 0144ba6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_vcvt_uh │ │ │ │ - 22710: 00b7e9c0 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ - 22711: 008baf8c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ + 22710: 00b7e780 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 22711: 008bad4c 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 22712: 014e7f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 22713: 014e4804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 22714: 014e394c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 22715: 00ba4fbc 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 22716: 00b71834 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 22715: 00ba4d7c 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 22716: 00b715f4 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 22717: 014f3d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 22718: 002b7230 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 22719: 003310dc 1004 FUNC GLOBAL DEFAULT 12 acpi_build_hest │ │ │ │ 22720: 0051d3c4 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 22721: 0038405c 940 FUNC GLOBAL DEFAULT 12 cxl_component_create_dvsec │ │ │ │ 22722: 0151c842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 22723: 002d8b88 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 22724: 0086df1c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumd │ │ │ │ - 22725: 00b22d88 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ - 22726: 0084e28c 276 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_s │ │ │ │ + 22724: 0086dcdc 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumd │ │ │ │ + 22725: 00b22b48 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 22726: 0084e04c 276 FUNC GLOBAL DEFAULT 12 helper_neon_uqrshl_s │ │ │ │ 22727: 014eec28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 22728: 00db0580 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 22728: 00db0340 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 22729: 0151b770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CMDQ_TLBI_NSNH_DSTATE │ │ │ │ 22730: 014e5034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 22731: 014ebda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 22732: 009df938 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ - 22733: 0086dee0 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumh │ │ │ │ + 22732: 009df6f8 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 22733: 0086dca0 56 FUNC GLOBAL DEFAULT 12 helper_vfp_minnumh │ │ │ │ 22734: 014e5454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 22735: 014570f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumd │ │ │ │ - 22736: 008baf88 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ + 22736: 008bad48 4 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 22737: 005c887c 548 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ - 22738: 008e378c 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 22739: 00b62d70 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 22738: 008e354c 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ + 22739: 00b62b30 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 22740: 014571fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnumh │ │ │ │ - 22741: 008ed144 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ + 22741: 008ecf04 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 22742: 014e2bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 22743: 0151cef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 22744: 0151cdc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 22745: 014f0a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 22746: 006f2f10 260 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 22747: 0031f628 20 FUNC GLOBAL DEFAULT 12 aml_shiftright │ │ │ │ 22748: 0151d442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 22749: 00644f34 788 FUNC GLOBAL DEFAULT 12 smmu_iotlb_lookup │ │ │ │ 22750: 006d9230 8 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 22751: 014e99dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ - 22752: 008d694c 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ + 22752: 008d670c 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 22753: 0151d198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ - 22754: 0086df18 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnums │ │ │ │ + 22754: 0086dcd8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_minnums │ │ │ │ 22755: 0151b36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 22756: 0151c0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 22757: 00ab5a08 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 22757: 00ab57c8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 22758: 0151c076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 22759: 014e2a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 22760: 01457178 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_maxnums │ │ │ │ 22761: 014e411c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 22762: 014f33f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 22763: 01427d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfe │ │ │ │ 22764: 003100e4 96 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 22765: 0030e548 8 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 22766: 014e64b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 22767: 0037405c 188 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 22768: 009f41dc 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 22768: 009f3f9c 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 22769: 014ea3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 22770: 01427c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_wfi │ │ │ │ 22771: 014e3a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 22772: 00b26de8 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 22772: 00b26ba8 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 22773: 0151b434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 22774: 00930c38 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 22775: 00aa2b00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 22774: 009309f8 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 22775: 00aa28c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 22776: 014ea1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 22777: 0151c7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 22778: 0151d536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 22779: 003284c0 4 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ - 22780: 00840d7c 236 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ + 22780: 00840b3c 236 FUNC GLOBAL DEFAULT 12 helper_mve_vpsel │ │ │ │ 22781: 014e6860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 22782: 0151c8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 22783: 0151b520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 22784: 009e44e8 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 22784: 009e42a8 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 22785: 0151cf9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 22786: 014e4d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 22787: 01456f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumd │ │ │ │ 22788: 003e8474 132 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 22789: 01437c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270b │ │ │ │ 22790: 014e1364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ - 22791: 008f61f0 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ + 22791: 008f5fb0 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 22792: 0151cc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 22793: 0151bd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 22794: 014dd330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 22795: 01457070 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnumh │ │ │ │ 22796: 014ef168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 22797: 00b7c52c 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 22798: 009ba118 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 22797: 00b7c2ec 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 22798: 009b9ed8 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 22799: 014e1ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 22800: 002b7010 280 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 22801: 01437bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270h │ │ │ │ 22802: 014e49e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 22803: 014de4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 22804: 014dcb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 22805: 014ebac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_PREPARE_TO_SUSPEND_EVENT │ │ │ │ - 22806: 00973ce4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ + 22806: 00973aa4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 22807: 014deb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 22808: 014f3718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 22809: 014e4a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 22810: 014f21d0 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 22811: 014e9c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 22812: 014e80dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 22813: 0064722c 64 FUNC GLOBAL DEFAULT 12 smmu_find_sdev │ │ │ │ 22814: 0151d140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 22815: 006f3900 12 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 22816: 01456fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_minnums │ │ │ │ 22817: 014de274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 22818: 00b3f6a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 22819: 00a844b8 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 22818: 00b3f464 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 22819: 00a84278 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 22820: 0151c2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 22821: 01437b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcadd270w │ │ │ │ - 22822: 008dfc80 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ + 22822: 008dfa40 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 22823: 014f46f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 22824: 01418308 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 22825: 014f3568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 22826: 014e6bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 22827: 014e2878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_EVENT │ │ │ │ 22828: 014e3bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 22829: 006117a4 700 FUNC GLOBAL DEFAULT 12 vfio_load_device_config_state │ │ │ │ 22830: 005c608c 152 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 22831: 0151d2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 22832: 013bccac 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 22833: 014ea6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 22834: 014edf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ - 22835: 0095c8c0 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ + 22835: 0095c680 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 22836: 0065bc7c 440 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 22837: 002bbff0 280 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 22838: 00aa37f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 22838: 00aa35b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 22839: 0151bbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 22840: 01513d39 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 22841: 014e05a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 22842: 00b1a4e8 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 22842: 00b1a2a8 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 22843: 014f3944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 22844: 004dfd60 8 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 22845: 0050666c 976 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 22846: 0151de84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 22847: 0151d01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ 22848: 00701890 88 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 22849: 003852bc 348 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_swcci │ │ │ │ @@ -22856,39 +22856,39 @@ │ │ │ │ 22852: 0141a924 36 OBJECT GLOBAL DEFAULT 24 qemu_numa_opts │ │ │ │ 22853: 014ed1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 22854: 0151d2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 22855: 01413424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 22856: 0036f774 84 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 22857: 014eabf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 22858: 014e1964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 22859: 00820574 252 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw0 │ │ │ │ - 22860: 00820670 260 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw1 │ │ │ │ - 22861: 00af10b4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ - 22862: 00863d74 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ + 22859: 00820334 252 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw0 │ │ │ │ + 22860: 00820430 260 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_avgw1 │ │ │ │ + 22861: 00af0e74 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 22862: 00863b34 164 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_b │ │ │ │ 22863: 0150a7e0 4 OBJECT GLOBAL DEFAULT 25 cpu_exclusive_addr │ │ │ │ 22864: 0151b3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 22865: 0151b58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 22866: 0151d3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 22867: 014ee340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 22868: 014f34f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 22869: 0151ce18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 22870: 014f3548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 22871: 014e6a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 22872: 01414ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 22873: 008640a0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ + 22873: 00863e60 168 FUNC GLOBAL DEFAULT 12 helper_gvec_cle0_h │ │ │ │ 22874: 003fa28c 304 FUNC GLOBAL DEFAULT 12 pmbus_page_config │ │ │ │ - 22875: 00ad3a00 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 22876: 00b749d8 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 22875: 00ad37c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 22876: 00b74798 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 22877: 0151b7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 22878: 009ed248 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 22878: 009ed008 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 22879: 014eb070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_TX_REQUEST_EVENT │ │ │ │ 22880: 014e897c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 22881: 00342bd8 492 FUNC GLOBAL DEFAULT 12 lm4549_init │ │ │ │ 22882: 002bd55c 16 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 22883: 008b6b88 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 22883: 008b6948 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 22884: 014f0f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 22885: 01512b5a 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 22886: 014f2d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 22887: 014dd210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 22888: 0151d6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 22889: 0151c3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 22890: 0043ebe8 16 FUNC GLOBAL DEFAULT 12 led_set_state │ │ │ │ @@ -22899,350 +22899,350 @@ │ │ │ │ 22895: 004dc104 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_head │ │ │ │ 22896: 0151c5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 22897: 014dddec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 22898: 0031d8f8 68 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 22899: 00513124 60 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 22900: 014eb020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_EVENT │ │ │ │ 22901: 0036bf9c 176 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 22902: 009fcc48 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 22903: 00afc220 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 22904: 009ba144 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 22902: 009fca08 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 22903: 00afbfe0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 22904: 009b9f04 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 22905: 014f0bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 22906: 00321b70 140 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 22907: 0151c032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 22908: 01434ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrb │ │ │ │ 22909: 0151d8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ - 22910: 0086e734 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtds │ │ │ │ + 22910: 0086e4f4 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtds │ │ │ │ 22911: 01427340 132 OBJECT GLOBAL DEFAULT 24 helper_info_rebuild_hflags_m32_newel │ │ │ │ 22912: 01446b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cle0_b │ │ │ │ 22913: 0151d42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 22914: 014e6460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 22915: 0151bebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ - 22916: 0086daac 692 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr_to_host │ │ │ │ + 22916: 0086d86c 692 FUNC GLOBAL DEFAULT 12 vfp_set_fpcr_to_host │ │ │ │ 22917: 01434e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrh │ │ │ │ 22918: 0151b86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 22919: 014ec7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 22920: 00aa4484 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ - 22921: 008f151c 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ - 22922: 00870b10 4 FUNC GLOBAL DEFAULT 12 helper_vfp_get_fpscr │ │ │ │ + 22920: 00aa4244 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 22921: 008f12dc 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ + 22922: 008708d0 4 FUNC GLOBAL DEFAULT 12 helper_vfp_get_fpscr │ │ │ │ 22923: 014dd8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 22924: 01446a80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_cle0_h │ │ │ │ 22925: 014de564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ - 22926: 0083d784 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ + 22926: 0083d544 92 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbb │ │ │ │ 22927: 014232ac 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 22928: 00ac1348 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 22928: 00ac1108 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 22929: 0151c2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ - 22930: 008439c0 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ + 22930: 00843780 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0h │ │ │ │ 22931: 014f34b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 22932: 0151cffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ - 22933: 0083d7e0 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ + 22933: 0083d5a0 132 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnbh │ │ │ │ 22934: 0151caa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 22935: 0151d968 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 22936: 00ac37d8 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 22937: 00b7d6e4 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 22938: 008517cc 144 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ - 22939: 00ba735c 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 22936: 00ac3598 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 22937: 00b7d4a4 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 22938: 0085158c 144 FUNC GLOBAL DEFAULT 12 helper_usat16 │ │ │ │ + 22939: 00ba711c 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 22940: 0151d5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 22941: 014eb458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 22942: 014f0f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 22943: 01434de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vbrsrw │ │ │ │ 22944: 00288740 72 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ - 22945: 00970764 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ + 22945: 00970524 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 22946: 014eefc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ - 22947: 00843b98 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ + 22947: 00843958 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul0s │ │ │ │ 22948: 014dd220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 22949: 014f31d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ - 22950: 008f180c 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ + 22950: 008f15cc 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 22951: 0151d39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 22952: 006e6f48 48 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ - 22953: 0091cfe4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ + 22953: 0091cda4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 22954: 014eb8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_RESTART_EVENT │ │ │ │ 22955: 014f4420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 22956: 004db254 1396 FUNC GLOBAL DEFAULT 12 rx_produce │ │ │ │ 22957: 0144f84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_high_u8 │ │ │ │ 22958: 0151ba9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 22959: 0151c242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 22960: 002c93c4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 22961: 00378c10 172 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 22962: 00ac13bc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 22963: 0092c7f4 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ - 22964: 0084c694 276 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_b │ │ │ │ + 22962: 00ac117c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 22963: 0092c5b4 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 22964: 0084c454 276 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_b │ │ │ │ 22965: 0151d86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 22966: 014e343c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 22967: 00529364 404 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ - 22968: 0084ce9c 376 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_d │ │ │ │ + 22968: 0084cc5c 376 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_d │ │ │ │ 22969: 014f52c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 22970: 013bc950 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 22971: 014f0748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ 22972: 005b8094 12 FUNC GLOBAL DEFAULT 12 sse_counter_register_consumer │ │ │ │ - 22973: 0091a000 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ - 22974: 0084ca00 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_h │ │ │ │ + 22973: 00919dc0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ + 22974: 0084c7c0 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_h │ │ │ │ 22975: 0151bb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_READ_DSTATE │ │ │ │ 22976: 014ed6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_READ_EVENT │ │ │ │ 22977: 014e0914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 22978: 014ea26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 22979: 0151cd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 22980: 014f4188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 22981: 002c9f0c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 22982: 002de534 492 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 22983: 002d2140 284 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 22984: 0151d4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 22985: 00d4051c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 22985: 00d402dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 22986: 0151ca9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 22987: 006ad188 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 22988: 0151beec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 22989: 0151d6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ - 22990: 008d8260 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ + 22990: 008d8020 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 22991: 00667e18 356 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 22992: 0053d134 332 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 22993: 0079f234 8 FUNC GLOBAL DEFAULT 12 arm_gt_vtimer_cb │ │ │ │ 22994: 0144ae90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_frsqrte_rpres_s │ │ │ │ - 22995: 008f551c 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ - 22996: 0084cc58 272 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_s │ │ │ │ + 22995: 008f52dc 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ + 22996: 0084ca18 272 FUNC GLOBAL DEFAULT 12 helper_neon_sqshl_s │ │ │ │ 22997: 0142f4ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneb │ │ │ │ 22998: 014e6ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 22999: 0151d03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ - 23000: 0091cc4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 23001: 00b8bc28 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 23002: 0091acbc 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 23003: 00a82d4c 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 23000: 0091ca0c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ + 23001: 00b8b9e8 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 23002: 0091aa7c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ + 23003: 00a82b0c 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 23004: 007034e4 36 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 23005: 0151caca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 23006: 014f43b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 23007: 00520df4 240 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 23008: 0151c9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_A10_SPI_TX_DSTATE │ │ │ │ - 23009: 00ba22a0 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 23009: 00ba2060 728 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 23010: 0142f428 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpneh │ │ │ │ 23011: 0151d590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 23012: 014ea90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 23013: 006f2e88 92 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 23014: 0151c926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 23015: 0151b65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 23016: 014dc9d4 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 23017: 009359d8 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 23017: 00935798 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 23018: 014125b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 23019: 014e5354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 23020: 0151b51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 23021: 014de5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ - 23022: 008444f0 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ + 23022: 008442b0 472 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270h │ │ │ │ 23023: 00666d84 424 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 23024: 006788a0 220 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 23025: 01427550 132 OBJECT GLOBAL DEFAULT 24 helper_info_sxtb16 │ │ │ │ 23026: 0151cae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_DSTATE │ │ │ │ 23027: 0079f23c 8 FUNC GLOBAL DEFAULT 12 arm_gt_htimer_cb │ │ │ │ 23028: 0151bfb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 23029: 0142f3a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmpnew │ │ │ │ 23030: 0151ce5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 23031: 004d6d24 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 23032: 01411d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 23033: 009c77f0 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 23033: 009c75b0 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 23034: 0151d31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 23035: 008446c8 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ - 23036: 00a88148 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 23035: 00844488 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul270s │ │ │ │ + 23036: 00a87f08 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 23037: 0151b5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 23038: 0151c36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 23039: 00ad89f8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 23039: 00ad87b8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 23040: 014e42cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 23041: 0151d544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 23042: 014e2dd4 1080 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 23043: 0086f108 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos_round_to_nearest │ │ │ │ - 23044: 00aa151c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 23043: 0086eec8 76 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos_round_to_nearest │ │ │ │ + 23044: 00aa12dc 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 23045: 0037d408 16 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ - 23046: 00973790 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 23047: 009e26fc 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 23046: 00973550 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ + 23047: 009e24bc 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 23048: 0151c4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 23049: 002d894c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_stride │ │ │ │ 23050: 0151d580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 23051: 006e9a00 280 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 23052: 0151cd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 23053: 014e72c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 23054: 00add268 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 23055: 008bbb0c 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 23056: 00921328 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 23054: 00add028 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 23055: 008bb8cc 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 23056: 009210e8 328 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 23057: 014f11f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 23058: 00b723f0 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 23058: 00b721b0 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 23059: 014e1144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 23060: 014de344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 23061: 0151cc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 23062: 00823f20 632 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ - 23063: 0091f21c 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ - 23064: 008e1874 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 23065: 00b14f1c 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 23062: 00823ce0 632 FUNC GLOBAL DEFAULT 12 helper_v7m_vlldm │ │ │ │ + 23063: 0091efdc 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ + 23064: 008e1634 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ + 23065: 00b14cdc 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 23066: 014e1484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ - 23067: 0082f564 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ + 23067: 0082f324 84 FUNC GLOBAL DEFAULT 12 helper_mve_vadc │ │ │ │ 23068: 014e1954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 23069: 00b3c43c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 23070: 009ef134 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 23069: 00b3c1fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 23070: 009eeef4 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 23071: 0066eae0 676 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 23072: 0151b5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 23073: 0151b4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 23074: 0151d65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 23075: 009faa2c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 23075: 009fa7ec 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 23076: 014ecd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 23077: 0099ce54 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 23077: 0099cc14 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 23078: 0151c524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 23079: 002cf4f4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 23080: 00372fc0 548 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 23081: 009fc9e0 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 23081: 009fc7a0 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 23082: 014de08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 23083: 00673258 168 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 23084: 0062f46c 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 23085: 014ed348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ - 23086: 008ed0f4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ + 23086: 008eceb4 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 23087: 0151bc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 23088: 0151b750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_ADC_WRITE_DSTATE │ │ │ │ 23089: 014e838c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 23090: 0151cd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 23091: 009313e4 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 23091: 009311a4 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 23092: 0151b342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 23093: 00b6db30 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 23093: 00b6d8f0 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 23094: 0151c52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 23095: 006c3984 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 23096: 00740f00 248 FUNC GLOBAL DEFAULT 12 exynos4210_write_secondary │ │ │ │ 23097: 003214e8 276 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 23098: 006e7abc 240 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 23099: 00b955b4 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 23099: 00b95374 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 23100: 0078b124 264 FUNC GLOBAL DEFAULT 12 arm_debug_check_breakpoint │ │ │ │ 23101: 0151b4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ - 23102: 00851fc4 40 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ + 23102: 00851d84 40 FUNC GLOBAL DEFAULT 12 helper_cpsr_write │ │ │ │ 23103: 014de728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ - 23104: 0096b8c4 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ + 23104: 0096b684 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 23105: 014e86fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 23106: 014f4d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 23107: 006de69c 188 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 23108: 014eeb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 23109: 014ed268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 23110: 01412218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 23111: 0151cd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 23112: 0151cc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 23113: 0066af70 208 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 23114: 014de334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 23115: 009b1870 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 23116: 00b8c8b4 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 23117: 00b6d588 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 23115: 009b1630 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 23116: 00b8c674 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 23117: 00b6d348 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 23118: 0151d498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 23119: 0151c90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 23120: 009eecac 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 23120: 009eea6c 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 23121: 0030e4e4 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ - 23122: 0091fe3c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ + 23122: 0091fbfc 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ 23123: 0143becc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsb │ │ │ │ - 23124: 00b6895c 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 23124: 00b6871c 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 23125: 014119d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 23126: 0151d452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 23127: 00ad0970 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 23127: 00ad0730 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 23128: 0151d1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 23129: 0097abd8 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 23129: 0097a998 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 23130: 00527064 12 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 23131: 0143be48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsh │ │ │ │ 23132: 014ede50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 23133: 014e71d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 23134: 0069f4fc 1048 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 23135: 0151d68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 23136: 002c87c8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 23137: 014e1314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ 23138: 0145428c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_sltod_round_to_nearest │ │ │ │ - 23139: 00b5cdc8 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 23140: 009c2510 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 23139: 00b5cb88 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 23140: 009c22d0 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ 23141: 014df8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_DECODE_CD_EVENT │ │ │ │ - 23142: 00b37be4 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 23142: 00b379a4 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 23143: 014deaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ - 23144: 00920b00 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ + 23144: 009208c0 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ 23145: 014edfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 23146: 0053b1c0 76 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 23147: 014dea90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 23148: 0143bdc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxsw │ │ │ │ 23149: 0142f7c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshruntb │ │ │ │ 23150: 014e77d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 23151: 014ee330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 23152: 0040c234 60 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 23153: 00aef7d0 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ - 23154: 00956738 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ + 23153: 00aef590 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 23154: 009564f8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 23155: 0151b98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 23156: 0032f0e0 796 FUNC GLOBAL DEFAULT 12 cxl_build_cedt │ │ │ │ 23157: 014f3498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ - 23158: 008372bc 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ + 23158: 0083707c 204 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsh │ │ │ │ 23159: 0151d3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 23160: 0142f740 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrunth │ │ │ │ 23161: 003646dc 36 FUNC GLOBAL DEFAULT 12 omap_uart_reset │ │ │ │ - 23162: 00a41c80 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 23163: 009ab738 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 23162: 00a41a40 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 23163: 009ab4f8 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 23164: 0151b442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 23165: 0052797c 180 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 23166: 008b37c8 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 23167: 00b61858 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 23166: 008b3588 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 23167: 00b61618 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 23168: 0151c456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 23169: 002df8f8 380 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 23170: 00ba1538 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 23171: 009813d8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 23172: 00b17fb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 23170: 00ba12f8 416 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 23171: 00981198 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 23172: 00b17d78 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 23173: 0066f134 336 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ - 23174: 0091dfec 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 23175: 0083744c 188 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ - 23176: 00b5ea3c 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 23174: 0091ddac 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ + 23175: 0083720c 188 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsldavsw │ │ │ │ + 23176: 00b5e7fc 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 23177: 0151d7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 23178: 004554d4 144 FUNC GLOBAL DEFAULT 12 imx_ccm_get_clock_frequency │ │ │ │ 23179: 0151bdaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 23180: 014ef0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 23181: 014ea1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 23182: 0151d21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 23183: 0151c18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 23184: 006f5734 1852 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 23185: 00708824 44 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 23186: 014dd800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 23187: 00aa6148 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 23187: 00aa5f08 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 23188: 005c5f40 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 23189: 0151c12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 23190: 005144d8 152 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 23191: 014e7480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 23192: 00380764 148 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 23193: 00baf970 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 23193: 00baf730 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 23194: 0151c122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 23195: 0098d7f0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 23195: 0098d5b0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 23196: 0151cc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 23197: 0069d290 648 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 23198: 0078cd6c 392 FUNC GLOBAL DEFAULT 12 arm_cpu_gdb_read_register │ │ │ │ 23199: 0070d858 912 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 23200: 00aaca20 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 23200: 00aac7e0 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 23201: 014d6e18 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ - 23202: 00dbe2a0 200 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid │ │ │ │ + 23202: 00dbe060 200 OBJECT GLOBAL DEFAULT 14 fby35_bmc_fruid │ │ │ │ 23203: 014e2dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 23204: 0151d3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 23205: 00920dd4 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 23205: 00920b94 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 23206: 014e55b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 23207: 0143bd40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxub │ │ │ │ 23208: 014ece78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 23209: 002d1060 316 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 23210: 014eb250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SMC_DMA_RW_EVENT │ │ │ │ - 23211: 0086ad4c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ + 23211: 0086ab0c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_urecpe_s │ │ │ │ 23212: 006792a8 340 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 23213: 014359bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarb │ │ │ │ 23214: 013bc8a8 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 23215: 01415ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 23216: 00b739a0 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 23217: 00987e5c 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 23218: 00ba7240 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 23216: 00b73760 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 23217: 00987c1c 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 23218: 00ba7000 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 23219: 0151c5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 23220: 00664404 176 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ - 23221: 008e1df0 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ + 23221: 008e1bb0 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 23222: 0143bcbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuh │ │ │ │ 23223: 0151ba16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ - 23224: 00920804 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ + 23224: 009205c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 23225: 002f3a90 216 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 23226: 006a7068 164 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ 23227: 014eba60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_I2C_SEND_EVENT │ │ │ │ 23228: 0151c3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 23229: 014eff68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 23230: 0151cc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 23231: 0151b6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 23232: 01435938 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarh │ │ │ │ 23233: 0151cb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 23234: 00511120 156 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 23235: 01435cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarb │ │ │ │ 23236: 014dde9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 23237: 008b3d08 1596 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 23237: 008b3ac8 1596 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 23238: 0066a870 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 23239: 0151bb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 23240: 0079600c 140 FUNC GLOBAL DEFAULT 12 arm_log_exception │ │ │ │ 23241: 01435c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarh │ │ │ │ 23242: 002a2c8c 328 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 23243: 014e3fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 23244: 0151c128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ @@ -23250,471 +23250,471 @@ │ │ │ │ 23246: 00685c98 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 23247: 0143bc38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmaxuw │ │ │ │ 23248: 014e4ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 23249: 014ea9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 23250: 0151cd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ 23251: 014358b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhsubu_scalarw │ │ │ │ 23252: 0151b778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMMUV3_CONFIG_CACHE_HIT_DSTATE │ │ │ │ - 23253: 0098b770 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 23253: 0098b530 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 23254: 014f1c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 23255: 00b918e8 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ - 23256: 0091f838 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ + 23255: 00b916a8 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 23256: 0091f5f8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 23257: 014dd570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 23258: 002c91d8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 23259: 01435bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vhaddu_scalarw │ │ │ │ 23260: 0151d086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 23261: 00b48c88 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 23261: 00b48a48 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 23262: 014dea10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 23263: 0076497c 704 FUNC GLOBAL DEFAULT 12 aspeed_soc_uart_realize │ │ │ │ 23264: 002d76a0 124 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 23265: 00af1e90 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 23265: 00af1c50 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 23266: 0151d132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 23267: 0151d388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 23268: 0150a198 148 OBJECT GLOBAL DEFAULT 25 arm_elf_prstatus │ │ │ │ 23269: 014ee020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 23270: 0151bb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ - 23271: 008f4e40 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ + 23271: 008f4c00 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 23272: 0151c870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 23273: 00ac2300 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 23273: 00ac20c0 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 23274: 002ce758 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 23275: 00b0c0d4 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 23275: 00b0be94 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 23276: 0151d932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 23277: 002c9d08 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 23278: 0151dec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 23279: 009cd240 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 23280: 008b6f04 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 23279: 009cd000 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 23280: 008b6cc4 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 23281: 0151b462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 23282: 0151b8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 23283: 0151c13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 23284: 00b0d698 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 23284: 00b0d458 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 23285: 0151c516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ 23286: 00330890 148 FUNC GLOBAL DEFAULT 12 acpi_dsdt_add_power_button │ │ │ │ - 23287: 00b2c4d4 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 23287: 00b2c294 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 23288: 014ed798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 23289: 00b2d8a4 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 23290: 00b1f6b4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 23289: 00b2d664 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 23290: 00b1f474 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 23291: 014ee6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 23292: 014e841c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ - 23293: 009565a4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 23294: 00b5f820 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 23293: 00956364 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ + 23294: 00b5f5e0 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 23295: 0151d596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 23296: 00b0b29c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ - 23297: 0095a560 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 23298: 00b45ab8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 23296: 00b0b05c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 23297: 0095a320 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ + 23298: 00b45878 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 23299: 014eaf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_WRITE_EVENT │ │ │ │ - 23300: 00973be4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ + 23300: 009739a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 23301: 0151cec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 23302: 0151c800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 23303: 014ecbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 23304: 0062dcb8 236 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ - 23305: 00971810 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ + 23305: 009715d0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 23306: 006a6c64 368 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 23307: 00b30708 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 23308: 00ac46a8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 23307: 00b304c8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 23308: 00ac4468 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 23309: 00509c70 624 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 23310: 0151c8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 23311: 006d709c 1048 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 23312: 00b63d54 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 23312: 00b63b14 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 23313: 0151be74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 23314: 0151ce98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 23315: 014e5014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 23316: 00a43f04 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 23317: 009edeb4 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 23316: 00a43cc4 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 23317: 009edc74 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 23318: 014f275c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 23319: 00b24ca4 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 23320: 00af8054 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 23319: 00b24a64 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 23320: 00af7e14 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 23321: 014e4e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 23322: 00b5bec0 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 23322: 00b5bc80 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 23323: 014f30d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 23324: 0151c4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ - 23325: 00956e08 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ + 23325: 00956bc8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 23326: 0151b32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 23327: 013bd18c 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 23328: 014e6fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 23329: 0151d5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 23330: 00b71ce4 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 23331: 00aabf3c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 23330: 00b71aa4 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 23331: 00aabcfc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 23332: 0151b47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 23333: 014e81dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 23334: 002b07a4 3472 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 23335: 0151ba98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 23336: 00a00090 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 23337: 00db0520 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 23336: 009ffe50 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 23337: 00db02e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 23338: 014e7f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 23339: 00b5def0 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 23340: 009f92b0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 23339: 00b5dcb0 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 23340: 009f9070 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 23341: 0151c07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 23342: 009b13e8 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 23342: 009b11a8 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 23343: 0151d3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 23344: 00ad6f04 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 23345: 00a44168 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 23344: 00ad6cc4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 23345: 00a43f28 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 23346: 0139ed24 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 23347: 014f204c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 23348: 00b2b1f8 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ - 23349: 00918774 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ + 23348: 00b2afb8 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 23349: 00918534 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ 23350: 014f28cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 23351: 014451c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_b │ │ │ │ - 23352: 00b02874 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 23352: 00b02634 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 23353: 0151cab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 23354: 014def90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 23355: 0151bae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 23356: 00b4a4e4 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 23356: 00b4a2a4 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 23357: 01445034 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_d │ │ │ │ 23358: 014dfaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_PTW_BLOCK_PTE_EVENT │ │ │ │ 23359: 0151c702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 23360: 00abe214 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 23360: 00abdfd4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 23361: 0144513c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_h │ │ │ │ 23362: 006e7e10 228 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 23363: 0151c4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 23364: 0151be16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 23365: 014f4fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 23366: 014f1e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 23367: 0151ded0 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 23368: 0151be06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 23369: 003698dc 252 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 23370: 0065ea54 1000 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 23371: 00669650 128 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 23372: 0151d1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ 23373: 00429064 748 FUNC GLOBAL DEFAULT 12 gicv3_redist_send_sgi │ │ │ │ - 23374: 008b6894 348 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 23374: 008b6654 348 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 23375: 002cdb10 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 23376: 0151b3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 23377: 009fa22c 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 23377: 009f9fec 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 23378: 014450b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sli_s │ │ │ │ 23379: 014ea49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 23380: 0151cb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 23381: 0151c8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 23382: 00a24a8c 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 23383: 00ba74d8 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 23382: 00a2484c 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 23383: 00ba7298 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 23384: 014dd190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ - 23385: 008f13c8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ + 23385: 008f1188 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 23386: 014dcbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 23387: 0151c9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 23388: 0060e2a4 272 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 23389: 00af6498 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ - 23390: 00912c3c 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ + 23389: 00af6258 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 23390: 009129fc 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ 23391: 014290a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstb │ │ │ │ - 23392: 009334e4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 23392: 009332a4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 23393: 0151c7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 23394: 0151cf46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 23395: 0151cf2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ 23396: 0050ffd0 116 FUNC GLOBAL DEFAULT 12 npcm7xx_otp_array_write │ │ │ │ - 23397: 00a2eac8 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 23398: 00ba8200 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 23397: 00a2e888 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 23398: 00ba7fc0 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 23399: 006e7c14 80 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 23400: 014e81ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 23401: 005caee0 300 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 23402: 0063b4ac 20 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 23403: 014f02e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 23404: 014291ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstl │ │ │ │ 23405: 0151cc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 23406: 014e7a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 23407: 014f865c 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 23408: 014e324c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITEB_EVENT │ │ │ │ 23409: 006c73b4 48 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 23410: 0068940c 276 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 23411: 014e828c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ - 23412: 00913138 100 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ + 23412: 00912ef8 100 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 23413: 0151d12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 23414: 002f4ff0 8 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 23415: 00aa5174 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 23415: 00aa4f34 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 23416: 0151c7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 23417: 0151c998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 23418: 014f3904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 23419: 002a1cd4 132 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 23420: 014e337c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 23421: 01429128 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_bcstw │ │ │ │ 23422: 0051da4c 108 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ - 23423: 009598a0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ + 23423: 00959660 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 23424: 0151ce50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 23425: 014f18ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 23426: 009c469c 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 23427: 009b8a70 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ - 23428: 0083c868 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ + 23426: 009c445c 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 23427: 009b8830 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 23428: 0083c628 200 FUNC GLOBAL DEFAULT 12 helper_mve_vqshruntb │ │ │ │ 23429: 014eeca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 23430: 0151c544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 23431: 00996478 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 23431: 00996238 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 23432: 0151c970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 23433: 0151c1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 23434: 0151b624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 23435: 0069dcf4 640 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 23436: 00b6a324 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ - 23437: 0086de1c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muld │ │ │ │ - 23438: 00919a40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 23439: 0097ca54 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 23436: 00b6a0e4 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 23437: 0086dbdc 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muld │ │ │ │ + 23438: 00919800 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ + 23439: 0097c814 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 23440: 00669b8c 88 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ - 23441: 0083ca20 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ - 23442: 0086dde0 56 FUNC GLOBAL DEFAULT 12 helper_vfp_mulh │ │ │ │ + 23441: 0083c7e0 248 FUNC GLOBAL DEFAULT 12 helper_mve_vqshrunth │ │ │ │ + 23442: 0086dba0 56 FUNC GLOBAL DEFAULT 12 helper_vfp_mulh │ │ │ │ 23443: 0151b2a8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 23444: 014f62dc 4 OBJECT GLOBAL DEFAULT 25 TWI_STAT_STA │ │ │ │ 23445: 003e841c 88 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 23446: 00b5c8bc 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 23446: 00b5c67c 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 23447: 0151bc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 23448: 009cfad4 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 23448: 009cf894 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 23449: 014e352c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 23450: 014199b0 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 23451: 0151cc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 23452: 0151be84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 23453: 013bc394 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 23454: 014f3578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 23455: 0091b8e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ - 23456: 0086de18 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muls │ │ │ │ + 23455: 0091b6a4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ + 23456: 0086dbd8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_muls │ │ │ │ 23457: 006e6f40 8 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 23458: 002bcbe8 360 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 23459: 0151c25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 23460: 0151d90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 23461: 0151b990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 23462: 008b7380 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 23462: 008b7140 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 23463: 0151beac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 23464: 0144f4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_widen_s16 │ │ │ │ 23465: 0151d3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ - 23466: 0095aaf4 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ + 23466: 0095a8b4 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 23467: 0151d0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPIO_WRITE_DSTATE │ │ │ │ 23468: 0030fc94 44 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 23469: 014e62e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 23470: 0151ccce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 23471: 0143c1e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsb │ │ │ │ 23472: 002cdbbc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 23473: 014e889c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 23474: 0151ca26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 23475: 0151d3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ - 23476: 0096bc40 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 23477: 009e2d24 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 23476: 0096ba00 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ + 23477: 009e2ae4 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 23478: 0079f22c 8 FUNC GLOBAL DEFAULT 12 arm_gt_ptimer_cb │ │ │ │ 23479: 0143c160 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsh │ │ │ │ 23480: 014f0b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 23481: 0151c712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 23482: 00310144 692 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 23483: 009f38ac 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 23483: 009f366c 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 23484: 0151b460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 23485: 0141184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 23486: 00ad47c8 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 23486: 00ad4588 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 23487: 0151bd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 23488: 00a7e78c 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 23488: 00a7e54c 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 23489: 0151b7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ - 23490: 0095a86c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ + 23490: 0095a62c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 23491: 014e17c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 23492: 00b884e0 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ - 23493: 0091d1b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 23494: 009c1ee0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 23495: 00aef32c 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 23492: 00b882a0 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 23493: 0091cf78 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ + 23494: 009c1ca0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 23495: 00aef0ec 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ 23496: 0144f324 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s32 │ │ │ │ - 23497: 00b77888 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 23498: 00ab295c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 23497: 00b77648 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 23498: 00ab271c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 23499: 014df81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_NOTIFY_FLAG_DEL_EVENT │ │ │ │ - 23500: 00835924 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ + 23500: 008356e4 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahb │ │ │ │ 23501: 0151b744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 23502: 0151b3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 23503: 0151b918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 23504: 0151ce48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 23505: 014f0418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 23506: 014f3558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 23507: 014e4874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 23508: 005c696c 872 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 23509: 009e10d8 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ - 23510: 00939bf0 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ - 23511: 0091b5a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ - 23512: 00912a3c 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ + 23509: 009e0e98 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 23510: 009399b0 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ + 23511: 0091b360 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ + 23512: 009127fc 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 23513: 002c0718 260 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 23514: 00936870 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 23514: 00936630 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 23515: 0143c0dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhsw │ │ │ │ - 23516: 00835a00 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ - 23517: 00ae78ec 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 23518: 00b18a24 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 23516: 008357c0 280 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahh │ │ │ │ + 23517: 00ae76ac 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 23518: 00b187e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 23519: 01426e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhadd16 │ │ │ │ 23520: 014f3ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 23521: 014e34ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 23522: 00741828 36 FUNC GLOBAL DEFAULT 12 omap_mpu_wakeup │ │ │ │ 23523: 014ee3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 23524: 01415b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 23525: 0151cea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 23526: 014e21bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ - 23527: 00835b18 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ + 23527: 008358d8 216 FUNC GLOBAL DEFAULT 12 helper_mve_vqrdmlahw │ │ │ │ 23528: 00706708 292 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 23529: 0151c4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 23530: 00b0cdb0 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 23530: 00b0cb70 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 23531: 014dd920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 23532: 014f0318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 23533: 014d6d98 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 23534: 014e405c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 23535: 014e73a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 23536: 009f9018 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 23537: 00933fcc 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 23536: 009f8dd8 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 23537: 00933d8c 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 23538: 014f0e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 23539: 014eed68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 23540: 0151d890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 23541: 014ee7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ - 23542: 009731f0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ + 23542: 00972fb0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 23543: 01419bc0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 23544: 01451f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s16 │ │ │ │ 23545: 0151d760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 23546: 006186d4 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 23547: 0151c9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_TX_APPEND_DSTATE │ │ │ │ 23548: 014f4664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ - 23549: 008c5500 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ + 23549: 008c52c0 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 23550: 014f3994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 23551: 008ec220 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 23552: 00b1b76c 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 23551: 008ebfe0 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ + 23552: 00b1b52c 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 23553: 006a7a90 712 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 23554: 0151cda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ - 23555: 00950cf8 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ + 23555: 00950ab8 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 23556: 0151bd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 23557: 0151bd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 23558: 0151bce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 23559: 002beee0 272 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ 23560: 01455d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toulh_round_to_zero │ │ │ │ - 23561: 00b9e108 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 23561: 00b9dec8 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 23562: 006e7578 108 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 23563: 00dcd1c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 23563: 00dccf84 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 23564: 0051d104 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 23565: 00b5d4d4 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 23565: 00b5d294 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 23566: 014e4320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_PC_DIMM_ASSIGNED_SLOT_EVENT │ │ │ │ 23567: 014f4754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 23568: 00b418dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 23568: 00b4169c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 23569: 01450530 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u16 │ │ │ │ - 23570: 0090b624 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ + 23570: 0090b3e4 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 23571: 014e73e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ - 23572: 0082bd44 184 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ + 23572: 0082bb04 184 FUNC GLOBAL DEFAULT 12 helper_mve_vand │ │ │ │ 23573: 0151b44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 23574: 014e966c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 23575: 0143c058 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhub │ │ │ │ 23576: 014f2fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 23577: 014e9c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 23578: 014eb5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 23579: 014f2cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 23580: 00db0448 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ - 23581: 009182ec 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ - 23582: 00959e78 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ + 23580: 00db0208 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 23581: 009180ac 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ + 23582: 00959c38 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 23583: 0151bda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ 23584: 0143bfd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuh │ │ │ │ - 23585: 009bd71c 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 23585: 009bd4dc 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 23586: 014f21c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 23587: 0151d0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 23588: 006d9a94 128 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ - 23589: 0091fc98 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ + 23589: 0091fa58 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 23590: 0051aee4 148 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 23591: 00b27104 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 23592: 00b6c0fc 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 23591: 00b26ec4 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 23592: 00b6bebc 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 23593: 0151cb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 23594: 00b49b94 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 23594: 00b49954 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 23595: 014f5180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 23596: 00b8d49c 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 23596: 00b8d25c 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 23597: 014de02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 23598: 006b626c 40 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 23599: 00aa8078 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 23599: 00aa7e38 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 23600: 0151bd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 23601: 00ad3e50 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 23601: 00ad3c10 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 23602: 014f1e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 23603: 014ebab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_MSG_TYPE_EVENT │ │ │ │ 23604: 014e6410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 23605: 00af3234 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 23605: 00af2ff4 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 23606: 00657788 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 23607: 0143bf50 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vrmulhuw │ │ │ │ 23608: 0151c1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 23609: 0066d47c 84 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 23610: 006d905c 256 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 23611: 014e874c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 23612: 0151b7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 23613: 0151cb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 23614: 0151c9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TMP105_WRITE_DSTATE │ │ │ │ 23615: 0151d6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 23616: 00ba0b74 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 23616: 00ba0934 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 23617: 014e1854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 23618: 004dc10c 8 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 23619: 014e0d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ - 23620: 00956650 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ + 23620: 00956410 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 23621: 0151bfa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 23622: 00548ca8 88 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 23623: 002cdc6c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 23624: 0031bddc 208 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 23625: 00851f90 52 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ - 23626: 00d3b89c 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 23625: 00851d50 52 FUNC GLOBAL DEFAULT 12 helper_cpsr_read │ │ │ │ + 23626: 00d3b65c 52 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 23627: 0151d6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 23628: 0151c892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 23629: 014e3abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ 23630: 0144fbe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s8 │ │ │ │ - 23631: 00af2f68 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 23631: 00af2d28 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 23632: 0151b3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 23633: 0151d33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 23634: 0151b7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 23635: 0151d908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ 23636: 01451e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s32 │ │ │ │ - 23637: 00a873c4 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ - 23638: 0090e190 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 23639: 00927bf8 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 23637: 00a87184 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 23638: 0090df50 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ + 23639: 009279b8 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 23640: 00618c18 136 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ - 23641: 0086e738 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtsd │ │ │ │ - 23642: 00ba7e20 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 23641: 0086e4f8 4 FUNC GLOBAL DEFAULT 12 helper_vfp_fcvtsd │ │ │ │ + 23642: 00ba7be0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 23643: 0144f2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_addl_saturate_s64 │ │ │ │ 23644: 014e1c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 23645: 00b38c98 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 23645: 00b38a58 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 23646: 014f4f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 23647: 00b8a674 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 23647: 00b8a434 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 23648: 014eb8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 23649: 002bf6d0 316 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 23650: 00b92244 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 23650: 00b92004 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 23651: 014ec558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 23652: 014f0b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 23653: 003284c8 4 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 23654: 0087aed4 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 23654: 0087ac94 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 23655: 0151bd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 23656: 0067976c 24 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 23657: 0151c514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 23658: 00b638b4 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 23658: 00b63674 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 23659: 014f22c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 23660: 014e36ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 23661: 014f19cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 23662: 0151b898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 23663: 01429020 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_insr │ │ │ │ 23664: 0151cbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 23665: 009815bc 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 23666: 00991aa0 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 23665: 0098137c 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 23666: 00991860 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 23667: 0144fcf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_unarrow_sat8 │ │ │ │ 23668: 002d0b6c 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 23669: 00920dbc 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 23669: 00920b7c 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 23670: 00323b50 596 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 23671: 00a9c660 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 23671: 00a9c420 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 23672: 006ca83c 208 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 23673: 0151cb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 23674: 014f2ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 23675: 014f1fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 23676: 0151d79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 23677: 00ba19d0 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 23678: 00b78df4 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 23677: 00ba1790 308 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 23678: 00b78bb4 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 23679: 0151bf36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 23680: 00b3c328 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ - 23681: 0091aea4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ - 23682: 00964fa0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ + 23680: 00b3c0e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 23681: 0091ac64 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ + 23682: 00964d60 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 23683: 0151cce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 23684: 014eafd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_BURST_LENGTH_EVENT │ │ │ │ 23685: 014ef5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_GPIO_UPDATE_EVENTS_EVENT │ │ │ │ 23686: 006a2b7c 2240 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 23687: 006e0420 220 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 23688: 009fdc8c 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 23688: 009fda4c 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 23689: 0151d3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 23690: 005c8dd0 308 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 23691: 0151d5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 23692: 0151d18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 23693: 014df020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 23694: 00b16254 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 23694: 00b16014 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 23695: 014ec968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 23696: 0151d51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 23697: 0151c930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 23698: 014f1148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 23699: 009fa638 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 23699: 009fa3f8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 23700: 0151cf26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 23701: 006687a8 1344 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 23702: 014f52a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 23703: 00dcd1c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 23704: 009ce004 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 23703: 00dccf80 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 23704: 009cddc4 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 23705: 006c1b6c 164 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 23706: 0151bb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 23707: 014f43d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 23708: 0151c7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 23709: 00aaf55c 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 23709: 00aaf31c 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 23710: 014e824c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 23711: 014eaaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 23712: 0036c04c 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 23713: 0151b860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 23714: 014f3d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 23715: 0151ce40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 23716: 0151d34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ @@ -23724,77 +23724,77 @@ │ │ │ │ 23720: 0144fc6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_u8 │ │ │ │ 23721: 01415d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 23722: 014dfd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 23723: 014260b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sadd16 │ │ │ │ 23724: 006a76c8 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 23725: 014e8b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 23726: 0151d642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 23727: 00ba125c 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ - 23728: 0091ddfc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 23729: 00a83c38 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 23727: 00ba101c 308 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 23728: 0091dbbc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ + 23729: 00a839f8 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 23730: 014ed9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 23731: 003218f8 180 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 23732: 0151b842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 23733: 00516954 192 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 23734: 002c6878 132 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ - 23735: 008d6c80 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ + 23735: 008d6a40 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ 23736: 014e50a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 23737: 00b5ad30 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 23737: 00b5aaf0 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 23738: 006b04c0 96 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 23739: 002b9ba0 236 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 23740: 0151d454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 23741: 006abbf8 52 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ 23742: 01426f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_uqaddsubx │ │ │ │ - 23743: 0090472c 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ - 23744: 00aeff08 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 23743: 009044ec 548 FUNC GLOBAL DEFAULT 12 semihost_sys_rename │ │ │ │ + 23744: 00aefcc8 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 23745: 014f2ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 23746: 014e4894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 23747: 00b7a8e0 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 23747: 00b7a6a0 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 23748: 0143c4fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsb │ │ │ │ 23749: 0151b4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 23750: 0142ce00 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalarh │ │ │ │ 23751: 014df1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 23752: 014ea2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 23753: 014e969c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 23754: 0151c3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 23755: 014dde6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 23756: 014eb6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 23757: 00405e40 292 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 23758: 0151b24f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 23759: 009fa104 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 23759: 009f9ec4 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 23760: 01455b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_touls_round_to_zero │ │ │ │ 23761: 01392c30 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 23762: 0143c478 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsh │ │ │ │ - 23763: 0086c684 164 FUNC GLOBAL DEFAULT 12 helper_sadd8 │ │ │ │ - 23764: 0091e384 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ + 23763: 0086c444 164 FUNC GLOBAL DEFAULT 12 helper_sadd8 │ │ │ │ + 23764: 0091e144 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 23765: 014f1518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 23766: 006939c4 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 23767: 009bfc64 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 23768: 00b749b8 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 23767: 009bfa24 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 23768: 00b74778 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 23769: 0151d0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_SET_OUTPUT_DSTATE │ │ │ │ 23770: 013ba354 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 23771: 014f4094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ - 23772: 0095ac14 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 23773: 00aa7254 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 23772: 0095a9d4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ + 23773: 00aa7014 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 23774: 014e3d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 23775: 0142cd7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfma_scalars │ │ │ │ 23776: 002d2318 188 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 23777: 00b3d11c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 23778: 009265bc 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 23777: 00b3cedc 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 23778: 0092637c 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 23779: 01428864 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sadb │ │ │ │ 23780: 014e6680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 23781: 00371f10 688 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 23782: 00b2d210 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ - 23783: 0091c130 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 23784: 008d6628 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 23782: 00b2cfd0 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 23783: 0091bef0 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ + 23784: 008d63e8 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 23785: 014e83bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 23786: 00ac04b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 23786: 00ac0278 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 23787: 0151b320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 23788: 00b9d26c 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 23789: 00b48a00 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 23788: 00b9d02c 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 23789: 00b487c0 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 23790: 014df2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 23791: 0143c3f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhsw │ │ │ │ 23792: 014e965c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 23793: 0151ce0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 23794: 004907cc 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 23795: 01451d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s64 │ │ │ │ 23796: 014e1734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ @@ -23807,1569 +23807,1569 @@ │ │ │ │ 23803: 0151bb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_READ_DSTATE │ │ │ │ 23804: 014f4a90 4 OBJECT GLOBAL DEFAULT 24 rcu_gp_ctr │ │ │ │ 23805: 0151b3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 23806: 002bfe48 316 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 23807: 01426fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_uhaddsubx │ │ │ │ 23808: 0151d80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 23809: 0151bd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ - 23810: 009573f4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ + 23810: 009571b4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 23811: 0151b2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 23812: 014e6e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 23813: 009917c8 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 23813: 00991588 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 23814: 003284c4 4 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 23815: 014287e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_sadw │ │ │ │ 23816: 0151cdb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 23817: 0151b302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 23818: 0151c278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 23819: 00931254 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 23819: 00931014 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 23820: 0151db0c 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 23821: 00b42514 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 23821: 00b422d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 23822: 004e1c7c 8 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 23823: 002c6a78 44 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 23824: 006c89f4 536 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 23825: 014f3d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 23826: 00aed178 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 23826: 00aecf38 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 23827: 0151bf82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 23828: 014ddbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 23829: 00b37668 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 23829: 00b37428 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 23830: 0151c366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 23831: 00b5de50 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 23832: 00dcd1a4 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 23831: 00b5dc10 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 23832: 00dccf64 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 23833: 002d6ba0 136 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ - 23834: 0083d864 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ + 23834: 0083d624 100 FUNC GLOBAL DEFAULT 12 helper_mve_vmovntb │ │ │ │ 23835: 014ec858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 23836: 0151cfd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 23837: 014e6dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 23838: 002d621c 136 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 23839: 00a491bc 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 23839: 00a48f7c 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 23840: 0069f41c 224 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 23841: 014f866c 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 23842: 014f24e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 23843: 0083d8c8 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ + 23843: 0083d688 140 FUNC GLOBAL DEFAULT 12 helper_mve_vmovnth │ │ │ │ 23844: 0151c4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 23845: 014f0228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 23846: 00ad12f0 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 23846: 00ad10b0 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 23847: 00711e8c 44 FUNC GLOBAL DEFAULT 12 stage_1_mmu_idx │ │ │ │ 23848: 00305264 96 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 23849: 00abeac4 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 23850: 00b98828 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 23849: 00abe884 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 23850: 00b985e8 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 23851: 0151b610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 23852: 00685b74 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 23853: 014ddfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 23854: 014f36f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 23855: 00dcd18c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 23855: 00dccf4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 23856: 014e4ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 23857: 014e6040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 23858: 0037af2c 28 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 23859: 014ebfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 23860: 00ab963c 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 23861: 00db0538 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 23860: 00ab93fc 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 23861: 00db02f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 23862: 014ee190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 23863: 014dd070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 23864: 002b868c 268 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 23865: 0151d0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 23866: 013b7d90 12 OBJECT GLOBAL DEFAULT 21 QAPIEvent_lookup │ │ │ │ 23867: 0151d92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 23868: 014ed8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 23869: 009312d8 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 23870: 00b4a01c 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 23871: 00a95a54 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 23869: 00931098 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 23870: 00b49ddc 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 23871: 00a95814 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 23872: 0143c370 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhub │ │ │ │ 23873: 0151d3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ 23874: 007a4334 152 FUNC GLOBAL DEFAULT 12 vfp_get_fpscr │ │ │ │ - 23875: 00b5ac08 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 23876: 00b26738 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 23875: 00b5a9c8 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 23876: 00b264f8 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 23877: 0143c2ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuh │ │ │ │ 23878: 014e51c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 23879: 0151bc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 23880: 014e1494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 23881: 01436514 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180h │ │ │ │ 23882: 0141b1f8 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 23883: 0151c54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 23884: 0043ab6c 160 FUNC GLOBAL DEFAULT 12 ct3_clear_region_block_backed │ │ │ │ 23885: 014f1b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 23886: 007a1d44 8 FUNC GLOBAL DEFAULT 12 pmu_post_el_change │ │ │ │ 23887: 014df94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_GET_STE_EVENT │ │ │ │ 23888: 014ed588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 23889: 014e386c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 23890: 00ab819c 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ - 23891: 008f1370 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ + 23890: 00ab7f5c 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 23891: 008f1130 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 23892: 0151b330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 23893: 014d9b0c 428 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 23894: 014ee700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ - 23895: 00956704 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ + 23895: 009564c4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 23896: 0151c0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 23897: 0151d704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 23898: 009c1638 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 23898: 009c13f8 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 23899: 01436490 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vcmla180s │ │ │ │ 23900: 00637844 616 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 23901: 0143c268 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulhuw │ │ │ │ 23902: 0151c4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 23903: 013bd9b8 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 23904: 0151ce24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 23905: 014f1f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 23906: 014f3cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 23907: 0144fa5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s16 │ │ │ │ 23908: 014e13f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 23909: 005137b0 148 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 23910: 00ab7224 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 23910: 00ab6fe4 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 23911: 0151b6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 23912: 0151de6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 23913: 006dfcb0 280 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 23914: 006b05e4 684 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 23915: 00a406cc 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 23916: 00b96638 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 23917: 00a41838 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ - 23918: 009958b8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ - 23919: 00955968 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 23920: 00b6d510 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 23915: 00a4048c 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 23916: 00b963f8 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 23917: 00a415f8 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 23918: 00995678 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 23919: 00955728 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ + 23920: 00b6d2d0 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 23921: 014e2b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ - 23922: 009037c8 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ + 23922: 00903588 628 FUNC GLOBAL DEFAULT 12 semihost_sys_read_gf │ │ │ │ 23923: 00505180 184 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 23924: 0048f188 144 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 23925: 00abbaf0 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 23925: 00abb8b0 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 23926: 0151d750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 23927: 009c5d18 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 23927: 009c5ad8 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 23928: 0151bec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ 23929: 0074be2c 268 FUNC GLOBAL DEFAULT 12 omap_badwidth_write16 │ │ │ │ 23930: 014eaea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TMP105_WRITE_EVENT │ │ │ │ - 23931: 00aa7ac8 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 23931: 00aa7888 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 23932: 01452294 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s16 │ │ │ │ 23933: 0151b656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ 23934: 0150aac4 16 OBJECT GLOBAL DEFAULT 25 console_in_gf │ │ │ │ 23935: 014ed958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 23936: 0151b964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 23937: 009f8f24 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 23937: 009f8ce4 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 23938: 014f5030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ - 23939: 00919e64 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ + 23939: 00919c24 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 23940: 003045cc 200 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 23941: 008b38c8 1088 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 23941: 008b3688 1088 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 23942: 0151c3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 23943: 0151bf2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 23944: 0151bb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 23945: 014e1e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 23946: 0151ceca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 23947: 014eab00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 23948: 014f492c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 23949: 006865f0 548 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 23950: 008f8f9c 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 23951: 00b2c638 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 23950: 008f8d5c 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 23951: 00b2c3f8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 23952: 0151c384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 23953: 00ab48c0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ - 23954: 0095b92c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ + 23953: 00ab4680 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 23954: 0095b6ec 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 23955: 0151d3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ - 23956: 008e20c0 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ - 23957: 008416d4 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ + 23956: 008e1e80 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ + 23957: 00841494 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfaddh │ │ │ │ 23958: 0151d232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 23959: 00307584 924 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 23960: 0151d5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 23961: 0151de7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 23962: 0151cab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 23963: 00cfc29c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 23963: 00cfc05c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 23964: 013c6fa8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 23965: 0151b65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 23966: 014e875c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 23967: 00410b54 16 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 23968: 0151c0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 23969: 014e9eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 23970: 00657ea4 348 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 23971: 014ea55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ 23972: 014e9bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 23973: 014ee200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 23974: 0068e75c 1060 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 23975: 002f4d74 276 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ - 23976: 00850144 80 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u16 │ │ │ │ + 23976: 0084ff04 80 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u16 │ │ │ │ 23977: 014f5080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 23978: 0151c1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 23979: 00b82d8c 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ - 23980: 0084182c 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ + 23979: 00b82b4c 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 23980: 008415ec 336 FUNC GLOBAL DEFAULT 12 helper_mve_vfadds │ │ │ │ 23981: 014e9d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 23982: 014eda18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 23983: 01452bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_shl_s16 │ │ │ │ 23984: 0151d4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 23985: 0151ccb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 23986: 00b6c4b8 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 23986: 00b6c278 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 23987: 0151bc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 23988: 014e418c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 23989: 009bd524 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 23989: 009bd2e4 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 23990: 003b7f6c 1092 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 23991: 0151c572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ - 23992: 008eb4ec 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 23993: 00b88304 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 23992: 008eb2ac 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ + 23993: 00b880c4 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 23994: 014e3a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 23995: 0151c5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 23996: 00ae6908 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 23996: 00ae66c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 23997: 014eeaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 23998: 00ba4b10 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ - 23999: 0091ba90 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ + 23998: 00ba48d0 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 23999: 0091b850 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 24000: 014f0768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 24001: 0144f8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_narrow_sat_s32 │ │ │ │ 24002: 002c5200 136 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 24003: 0151b2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 24004: 00ad7608 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 24004: 00ad73c8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 24005: 0151d36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 24006: 014dec50 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 24007: 014ed1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 24008: 014df60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 24009: 0050bb24 480 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 24010: 0151bde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 24011: 00b41ef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 24012: 00b5bb2c 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 24011: 00b41cb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 24012: 00b5b8ec 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 24013: 0151c40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 24014: 014e4e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 24015: 0151b612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 24016: 0069e644 176 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ 24017: 01430a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrib │ │ │ │ - 24018: 00b37240 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 24019: 00aecaa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 24020: 0085f984 364 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ - 24021: 00a8a418 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 24022: 00b1a754 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 24018: 00b37000 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 24019: 00aec864 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 24020: 0085f744 364 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_d │ │ │ │ + 24021: 00a8a1d8 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 24022: 00b1a514 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ 24023: 0074c044 180 FUNC GLOBAL DEFAULT 12 omap_badwidth_write32 │ │ │ │ - 24024: 00b3ec88 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 24024: 00b3ea48 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 24025: 0151d5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ - 24026: 0085f6d0 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ + 24026: 0085f490 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_h │ │ │ │ 24027: 0151d1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 24028: 00a88608 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 24028: 00a883c8 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ 24029: 014309d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsrih │ │ │ │ - 24030: 00b8d0c4 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 24030: 00b8ce84 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 24031: 014e376c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 24032: 0151bfc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 24033: 00b5bb4c 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 24033: 00b5b90c 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 24034: 014f292c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 24035: 00b85584 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 24035: 00b85344 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 24036: 0151b992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 24037: 01452210 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s32 │ │ │ │ 24038: 0151bf12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 24039: 014e0a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 24040: 01393c50 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 24041: 014ecbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 24042: 0151bc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 24043: 014e7510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ - 24044: 0085f82c 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ + 24044: 0085f5ec 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmla_idx_s │ │ │ │ 24045: 0151bf40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 24046: 006b300c 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 24047: 0151d2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 24048: 014ed558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ - 24049: 00964270 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ + 24049: 00964030 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 24050: 006b2040 52 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 24051: 014e367c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 24052: 014f1c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 24053: 0143094c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vsriw │ │ │ │ 24054: 0150a018 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 24055: 014f35f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 24056: 0034bf18 152 FUNC GLOBAL DEFAULT 12 nand_setpins │ │ │ │ 24057: 0051a680 216 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 24058: 0151bb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ - 24059: 0095acc4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ + 24059: 0095aa84 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 24060: 014ee5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 24061: 00505238 1512 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 24062: 00920de4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 24062: 00920ba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 24063: 0151bf9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 24064: 009f0168 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 24065: 00b28f9c 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 24064: 009eff28 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 24065: 00b28d5c 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 24066: 0038acc4 76 FUNC GLOBAL DEFAULT 12 cxl_initialize_mailbox_swcci │ │ │ │ 24067: 0151c65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 24068: 0151c19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 24069: 002bd288 324 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 24070: 014df55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 24071: 0151d52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 24072: 009e226c 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 24072: 009e202c 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 24073: 014dc784 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 24074: 014e380c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 24075: 00abdb0c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ - 24076: 0095e7c8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 24077: 00aa2c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 24075: 00abd8cc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 24076: 0095e588 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ + 24077: 00aa29d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 24078: 014e29e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 24079: 00b87de4 92 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ - 24080: 008ed3c4 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 24081: 009c26c0 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 24079: 00b87ba4 92 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 24080: 008ed184 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ + 24081: 009c2480 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 24082: 0151cd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 24083: 014f1264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ - 24084: 00850194 12 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u32 │ │ │ │ + 24084: 0084ff54 12 FUNC GLOBAL DEFAULT 12 helper_neon_negl_u32 │ │ │ │ 24085: 0151b364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 24086: 0151d0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 24087: 0151b8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 24088: 00ae6f88 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 24088: 00ae6d48 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 24089: 00654574 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 24090: 014ead90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 24091: 014f04a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 24092: 00af2d4c 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 24092: 00af2b0c 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 24093: 002a2264 144 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 24094: 0151d612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 24095: 0151d822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 24096: 0151c344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 24097: 00aec87c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ - 24098: 0082b484 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ + 24097: 00aec63c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 24098: 0082b244 108 FUNC GLOBAL DEFAULT 12 helper_mve_vabsb │ │ │ │ 24099: 002d0564 64 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 24100: 00b81df4 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 24100: 00b81bb4 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 24101: 0151ccb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 24102: 0151de0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 24103: 00928508 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 24103: 009282c8 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 24104: 01452084 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_s8 │ │ │ │ 24105: 00705910 308 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 24106: 014e6ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 24107: 002c030c 16 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 24108: 009754d4 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 24108: 00975294 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 24109: 014e8bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 24110: 0082b4f0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ + 24110: 0082b2b0 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsh │ │ │ │ 24111: 01450428 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s16 │ │ │ │ 24112: 0068f99c 416 FUNC GLOBAL DEFAULT 12 iommufd_backend_free_id │ │ │ │ - 24113: 00b87cfc 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 24113: 00b87abc 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 24114: 0151c328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ 24115: 0144d74c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sha512h2 │ │ │ │ - 24116: 00a03464 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 24116: 00a03224 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 24117: 0151d676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 24118: 014f4bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 24119: 014e4d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 24120: 005fc2d8 132 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 24121: 0086c158 316 FUNC GLOBAL DEFAULT 12 helper_qsub8 │ │ │ │ - 24122: 00d1cbc4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 24121: 0086bf18 316 FUNC GLOBAL DEFAULT 12 helper_qsub8 │ │ │ │ + 24122: 00d1c984 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 24123: 002d42fc 8 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 24124: 00d1ca7c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 24124: 00d1c83c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 24125: 002de84c 140 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 24126: 00935e48 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 24126: 00935c08 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 24127: 0151d08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 24128: 00d1c934 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 24128: 00d1c6f4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 24129: 014f8934 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 24130: 014e38bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ - 24131: 00ba080c 200 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ + 24131: 00ba05cc 200 FUNC GLOBAL DEFAULT 12 open_cdev │ │ │ │ 24132: 0151cb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 24133: 00b31b14 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 24133: 00b318d4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 24134: 005692e0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 24135: 014e9a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ - 24136: 0082b57c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ + 24136: 0082b33c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vabsw │ │ │ │ 24137: 014e8c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 24138: 00ba16d8 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 24139: 0097b740 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 24138: 00ba1498 404 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 24139: 0097b500 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 24140: 0151bcec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_DSTATE │ │ │ │ 24141: 014f01b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 24142: 014eebb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 24143: 014e800c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 24144: 0069da78 636 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ - 24145: 009653c0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 24146: 009cdf0c 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 24145: 00965180 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ + 24146: 009cdccc 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 24147: 0151d61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 24148: 0151d8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 24149: 0151cf66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 24150: 00b338f0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 24150: 00b336b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 24151: 0031cac0 260 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 24152: 014f06c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 24153: 00516fa4 84 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 24154: 00b2ec64 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 24154: 00b2ea24 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 24155: 0151b388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 24156: 00aa33fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 24156: 00aa31bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 24157: 002d96dc 148 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ 24158: 0041d544 84 FUNC GLOBAL DEFAULT 12 its_class_name │ │ │ │ - 24159: 0092c7ac 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 24159: 0092c56c 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 24160: 006b6188 72 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 24161: 006f3b68 44 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 24162: 00aee560 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 24162: 00aee320 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 24163: 014f4484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 24164: 0151c2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 24165: 009b9710 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 24165: 009b94d0 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 24166: 0050becc 80 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 24167: 014e1614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 24168: 005111bc 124 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 24169: 014e4cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 24170: 006863b4 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 24171: 014e48a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 24172: 014ecb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 24173: 014f2ecc 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 24174: 014e390c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 24175: 014e8a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 24176: 00b9b7c8 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 24177: 00b9591c 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 24176: 00b9b588 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 24177: 00b956dc 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 24178: 014e4db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 24179: 0151de88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 24180: 003296a0 240 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 24181: 014f02b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 24182: 014ea28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 24183: 0151c0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ 24184: 014e4fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_SEC_RESP_EVENT │ │ │ │ 24185: 0151bb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 24186: 0151c6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 24187: 0151c9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 24188: 002dc664 68 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 24189: 014e3ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 24190: 014f51f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 24191: 00b17dec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 24191: 00b17bac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 24192: 0151d88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 24193: 00ac0b0c 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 24193: 00ac08cc 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 24194: 014df4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 24195: 00935c28 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 24196: 00b86aa4 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 24197: 009c09a0 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 24195: 009359e8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 24196: 00b86864 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 24197: 009c0760 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 24198: 004af978 892 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 24199: 006c8d04 184 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 24200: 009b9658 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 24200: 009b9418 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 24201: 014e11d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 24202: 00684530 288 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 24203: 009f3b40 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 24203: 009f3900 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 24204: 0145218c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qshlu_s64 │ │ │ │ - 24205: 0089d6f4 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ + 24205: 0089d4b4 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ 24206: 0151c1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 24207: 0151c3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 24208: 01418518 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ - 24209: 00dc1770 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ + 24209: 00dc1530 688 OBJECT GLOBAL DEFAULT 14 expand_pred_h_data │ │ │ │ 24210: 014e8acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 24211: 003c597c 756 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 24212: 0151d640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 24213: 014503a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_cls_s32 │ │ │ │ 24214: 0151bce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_DSTATE │ │ │ │ 24215: 01452108 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_qrshl_u8 │ │ │ │ - 24216: 009753a4 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ + 24216: 00975164 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 24217: 006b53f4 36 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ - 24218: 00855f4c 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ - 24219: 00ad377c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 24220: 00aad1c0 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 24221: 00929acc 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 24218: 00855d0c 284 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_h │ │ │ │ + 24219: 00ad353c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 24220: 00aacf80 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 24221: 0092988c 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 24222: 0048f364 364 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 24223: 014e87ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 24224: 014ea64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ - 24225: 0081ceb8 32 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maddsq │ │ │ │ + 24225: 0081cc78 32 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_maddsq │ │ │ │ 24226: 014e6e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 24227: 01512b9c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_c │ │ │ │ 24228: 00439b94 160 FUNC GLOBAL DEFAULT 12 ct3_set_region_block_backed │ │ │ │ 24229: 014e0a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 24230: 009ece08 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 24231: 00af04e4 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 24232: 00856c1c 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ - 24233: 009c1850 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 24230: 009ecbc8 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 24231: 00af02a4 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 24232: 008569dc 300 FUNC GLOBAL DEFAULT 12 helper_neon_sqdmulh_idx_s │ │ │ │ + 24233: 009c1610 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 24234: 0151c426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 24235: 0151c4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 24236: 008e3094 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ + 24236: 008e2e54 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 24237: 0151c01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 24238: 014e4844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 24239: 0034bfc4 1072 FUNC GLOBAL DEFAULT 12 nand_setio │ │ │ │ - 24240: 00957210 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ + 24240: 00956fd0 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 24241: 01450c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_b │ │ │ │ - 24242: 00950074 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ + 24242: 0094fe34 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 24243: 0151b2a9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 24244: 00d40568 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 24245: 00acebd4 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 24246: 00a9da18 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ - 24247: 00837cc8 176 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ + 24244: 00d40328 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 24245: 00ace994 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 24246: 00a9d7d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 24247: 00837a88 176 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxb │ │ │ │ 24248: 0151bb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 24249: 01450adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_d │ │ │ │ 24250: 0151d12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 24251: 00d40560 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 24252: 00a3b424 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 24251: 00d40320 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 24252: 00a3b1e4 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 24253: 01450be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_h │ │ │ │ - 24254: 0085c080 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ + 24254: 0085be40 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_d │ │ │ │ 24255: 014ebd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 24256: 014d70cc 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 24257: 00837d78 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ - 24258: 00aa4afc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 24259: 0085bed8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ - 24260: 00d40558 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 24257: 00837b38 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxh │ │ │ │ + 24258: 00aa48bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 24259: 0085bc98 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_h │ │ │ │ + 24260: 00d40318 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 24261: 0151d73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 24262: 0151c2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 24263: 0151c9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_RX_READ_N2FRAME_DSTATE │ │ │ │ - 24264: 00901e10 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 24264: 00901bd0 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 24265: 014e6760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 24266: 0151cd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 24267: 01450b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urshl_s │ │ │ │ 24268: 002ccfac 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 24269: 0144702c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a32 │ │ │ │ 24270: 014efcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 24271: 014ebaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_UNKNOWN_CRQ_EVENT │ │ │ │ - 24272: 0085bfac 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ + 24272: 0085bd6c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_fceq_s │ │ │ │ 24273: 0151ba1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 24274: 0151bbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 24275: 00528744 2072 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 24276: 002d5a5c 168 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ - 24277: 00837e30 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ + 24277: 00837bf0 184 FUNC GLOBAL DEFAULT 12 helper_mve_vmlsdavxw │ │ │ │ 24278: 00517178 248 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 24279: 014e38ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 24280: 0151c2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 24281: 0145407c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_uhtoh_round_to_nearest │ │ │ │ 24282: 0151b674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 24283: 00a49554 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 24283: 00a49314 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 24284: 01415de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ - 24285: 0086e89c 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd │ │ │ │ + 24285: 0086e65c 136 FUNC GLOBAL DEFAULT 12 helper_vfp_toshd │ │ │ │ 24286: 0151bb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SLAVE_READ_DSTATE │ │ │ │ - 24287: 00b7a8a0 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 24287: 00b7a660 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 24288: 00618ca0 24 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 24289: 0086f46c 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh │ │ │ │ - 24290: 00b19fac 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 24291: 00af03a4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 24289: 0086f22c 116 FUNC GLOBAL DEFAULT 12 helper_vfp_toshh │ │ │ │ + 24290: 00b19d6c 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 24291: 00af0164 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 24292: 0151cac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ - 24293: 00938584 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 24294: 00a28420 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 24293: 00938344 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ + 24294: 00a281e0 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 24295: 0151d836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 24296: 01449d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_d │ │ │ │ 24297: 0151ddf0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 24298: 0151c70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 24299: 00aebed0 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 24299: 00aebc90 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 24300: 007036b0 264 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 24301: 00665988 592 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 24302: 00b2f684 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 24302: 00b2f444 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 24303: 01449e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_h │ │ │ │ - 24304: 008e5914 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ - 24305: 0086ef44 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs │ │ │ │ + 24304: 008e56d4 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ + 24305: 0086ed04 112 FUNC GLOBAL DEFAULT 12 helper_vfp_toshs │ │ │ │ 24306: 0151b850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 24307: 0151c9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SPI_SEQUENCER_STOP_REQUESTED_DSTATE │ │ │ │ 24308: 0030e370 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 24309: 0151c01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ - 24310: 0086c508 132 FUNC GLOBAL DEFAULT 12 helper_uqsub8 │ │ │ │ + 24310: 0086c2c8 132 FUNC GLOBAL DEFAULT 12 helper_uqsub8 │ │ │ │ 24311: 0066a6d8 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ - 24312: 0091a998 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ + 24312: 0091a758 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 24313: 0151c420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 24314: 0151c8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 24315: 01449d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq_s │ │ │ │ 24316: 0151d6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 24317: 00526cf4 244 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 24318: 009bd954 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 24318: 009bd714 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 24319: 014e77b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 24320: 014f2338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 24321: 014e7f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ - 24322: 0081ced8 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_madduq │ │ │ │ + 24322: 0081cc98 88 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_madduq │ │ │ │ 24323: 0151c4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 24324: 0151c078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 24325: 0151b446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 24326: 00323308 112 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 24327: 0151bd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ - 24328: 0091dc20 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ + 24328: 0091d9e0 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 24329: 014f3ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 24330: 0151d6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 24331: 00b4000c 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 24331: 00b3fdcc 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 24332: 0151cefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ - 24333: 0086e4d0 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosid │ │ │ │ + 24333: 0086e290 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosid │ │ │ │ 24334: 01419908 148 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 24335: 002d40bc 28 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 24336: 0151b24d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ - 24337: 0086e3d0 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosih │ │ │ │ + 24337: 0086e190 64 FUNC GLOBAL DEFAULT 12 helper_vfp_tosih │ │ │ │ 24338: 014e817c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 24339: 014e6c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 24340: 00abda9c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ - 24341: 008ed174 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ + 24340: 00abd85c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 24341: 008ecf34 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 24342: 002d8734 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fd │ │ │ │ - 24343: 00ade9a8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 24343: 00ade768 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 24344: 014e2748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 24345: 014e84ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 24346: 0151d4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 24347: 0151bcbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 24348: 002db284 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 24349: 0151b6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 24350: 0151d40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ - 24351: 0086e454 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosis │ │ │ │ + 24351: 0086e214 60 FUNC GLOBAL DEFAULT 12 helper_vfp_tosis │ │ │ │ 24352: 014f3084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 24353: 0151c83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 24354: 002cd06c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 24355: 01417a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 24356: 0142d220 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalarh │ │ │ │ 24357: 0144d11c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s16 │ │ │ │ - 24358: 00bab5d0 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 24359: 00aa3344 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 24358: 00bab390 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 24359: 00aa3104 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 24360: 006dec90 104 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 24361: 00701704 84 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ - 24362: 008fe6a4 260 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 24362: 008fe464 260 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 24363: 0151b31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 24364: 0151cb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 24365: 0151cdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 24366: 014e403c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 24367: 014de3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 24368: 014f08c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 24369: 0038e210 100 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 24370: 014ef0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ 24371: 0142d19c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vfcmple_scalars │ │ │ │ - 24372: 009e1be0 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 24372: 009e19a0 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 24373: 0151ca74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 24374: 014e83fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 24375: 0066af38 56 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 24376: 00902c4c 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ - 24377: 00b63b90 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 24378: 00ad9ec4 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 24376: 00902a0c 128 FUNC GLOBAL DEFAULT 12 qemu_semihosting_guestfd_init │ │ │ │ + 24377: 00b63950 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 24378: 00ad9c84 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 24379: 0151d672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 24380: 00ae2398 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 24380: 00ae2158 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 24381: 01452a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u16 │ │ │ │ 24382: 0151c760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 24383: 005c67e8 264 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ - 24384: 0086486c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ + 24384: 0086462c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_b │ │ │ │ 24385: 0031008c 88 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 24386: 014e2d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ - 24387: 00864a9c 220 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ + 24387: 0086485c 220 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_d │ │ │ │ 24388: 0151bb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FSI_SCRATCHPAD_READ_DSTATE │ │ │ │ 24389: 005cb5a4 392 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 24390: 002d0d98 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 24391: 014eb6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ - 24392: 0091e8f8 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ + 24392: 0091e6b8 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 24393: 0151b95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 24394: 002d41b0 332 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ - 24395: 0095b588 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 24396: 00b119dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 24397: 0086492c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ - 24398: 00ab00a8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 24395: 0095b348 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ + 24396: 00b1179c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 24397: 008646ec 192 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_h │ │ │ │ + 24398: 00aafe68 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 24399: 002b40a0 368 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 24400: 014ecf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 24401: 014e70e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 24402: 00ae8dd0 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ - 24403: 00903688 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ + 24402: 00ae8b90 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 24403: 00903448 320 FUNC GLOBAL DEFAULT 12 semihost_sys_close │ │ │ │ 24404: 014e7230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 24405: 00baacfc 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 24405: 00baaabc 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 24406: 014efe08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 24407: 014f2b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 24408: 0060e4d4 140 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 24409: 00ac0e58 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 24409: 00ac0c18 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 24410: 00795f78 4 FUNC GLOBAL DEFAULT 12 get_arm_cp_reginfo │ │ │ │ 24411: 0151c430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 24412: 00704f28 68 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ - 24413: 008649ec 176 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ + 24413: 008647ac 176 FUNC GLOBAL DEFAULT 12 helper_gvec_saba_s │ │ │ │ 24414: 006b60d4 36 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 24415: 014e70c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ - 24416: 00959b10 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ + 24416: 009598d0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 24417: 014f18ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 24418: 014e5fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 24419: 01446fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmlal_idx_a64 │ │ │ │ 24420: 0070265c 160 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ - 24421: 008521a0 140 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ + 24421: 00851f60 140 FUNC GLOBAL DEFAULT 12 helper_set_user_reg │ │ │ │ 24422: 004923b8 88 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 24423: 0151d25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 24424: 00b0d3c0 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 24424: 00b0d180 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 24425: 00329a60 5308 FUNC GLOBAL DEFAULT 12 build_memory_hotplug_aml │ │ │ │ - 24426: 0083ecb0 184 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ + 24426: 0083ea70 184 FUNC GLOBAL DEFAULT 12 helper_mve_sqrshr │ │ │ │ 24427: 0066f284 128 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 24428: 014e5814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 24429: 0151ba96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 24430: 0151bad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ 24431: 01444b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_b │ │ │ │ - 24432: 009e2320 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 24432: 009e20e0 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 24433: 01444a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_d │ │ │ │ 24434: 014e8c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 24435: 008523c8 708 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ - 24436: 00a85910 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 24435: 00852188 708 FUNC GLOBAL DEFAULT 12 helper_msr_banked │ │ │ │ + 24436: 00a856d0 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 24437: 0151c720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 24438: 014e6800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 24439: 00b7d2f8 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 24439: 00b7d0b8 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 24440: 0060d7c8 1408 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 24441: 0151b808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ 24442: 01444b0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_h │ │ │ │ - 24443: 00a3bf8c 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 24443: 00a3bd4c 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 24444: 0151cc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 24445: 0151b8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 24446: 009b8794 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 24446: 009b8554 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 24447: 014f0588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 24448: 012f22c4 52 OBJECT GLOBAL DEFAULT 21 vmstate_gicv3_gicv4 │ │ │ │ 24449: 005692dc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 24450: 01418494 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 24451: 0151bb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 24452: 0144d014 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_qrdmlah_s32 │ │ │ │ 24453: 003bcb84 416 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 24454: 00ba9288 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 24454: 00ba9048 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ 24455: 01453de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f32_to_f16 │ │ │ │ - 24456: 00901e44 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 24456: 00901c04 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 24457: 004a42e4 12 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ 24458: 01444a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_saba_s │ │ │ │ - 24459: 00b1aef8 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 24460: 009963c4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 24459: 00b1acb8 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 24460: 00996184 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 24461: 014f4d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 24462: 0151bb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 24463: 00debb94 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 24464: 0151bd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 24465: 014dd510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 24466: 0151c340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 24467: 014ee630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 24468: 00b98130 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 24469: 0089c018 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ - 24470: 00b9760c 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 24468: 00b97ef0 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 24469: 0089bdd8 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ + 24470: 00b973cc 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 24471: 014dda10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 24472: 014e2968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 24473: 00327ad8 212 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ - 24474: 008f5d60 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ + 24474: 008f5b20 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 24475: 01452948 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u32 │ │ │ │ 24476: 006e8630 588 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 24477: 014490a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_d │ │ │ │ 24478: 00385110 428 FUNC GLOBAL DEFAULT 12 cxl_device_register_init_t3 │ │ │ │ - 24479: 0085f41c 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ + 24479: 0085f1dc 348 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_h │ │ │ │ 24480: 014e6a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 24481: 0151cf5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ - 24482: 0086ea00 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld │ │ │ │ + 24482: 0086e7c0 136 FUNC GLOBAL DEFAULT 12 helper_vfp_tosld │ │ │ │ 24483: 0151c742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ 24484: 014491b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_h │ │ │ │ - 24485: 00b97d34 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 24486: 00b15b74 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ - 24487: 0086f59c 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh │ │ │ │ + 24485: 00b97af4 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 24486: 00b15934 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 24487: 0086f35c 76 FUNC GLOBAL DEFAULT 12 helper_vfp_toslh │ │ │ │ 24488: 0151c7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 24489: 014e0440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 24490: 00b38e28 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 24490: 00b38be8 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 24491: 014e0a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 24492: 00a12608 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 24493: 00984634 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 24492: 00a123c8 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 24493: 009843f4 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 24494: 014ecc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 24495: 0097c308 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 24495: 0097c0c8 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 24496: 006775e0 36 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 24497: 0060d178 476 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ - 24498: 0085f578 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ + 24498: 0085f338 344 FUNC GLOBAL DEFAULT 12 helper_gvec_fmls_nf_idx_s │ │ │ │ 24499: 0061ebe0 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 24500: 00b244e8 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ - 24501: 0091f428 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ + 24500: 00b242a8 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 24501: 0091f1e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 24502: 006c2448 1048 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 24503: 0092a068 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 24503: 00929e28 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ 24504: 0144912c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fminnum_s │ │ │ │ - 24505: 00ae870c 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 24505: 00ae84cc 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 24506: 002cd1f4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ - 24507: 0086f050 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls │ │ │ │ + 24507: 0086ee10 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosls │ │ │ │ 24508: 014e1374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 24509: 014e39fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 24510: 014e3d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 24511: 0097dc18 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 24511: 0097d9d8 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 24512: 002cd11c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ - 24513: 0091f648 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ + 24513: 0091f408 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 24514: 014eef18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 24515: 0151b884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 24516: 00378ea0 1804 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ 24517: 0060ebd4 252 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 24518: 00aa8e90 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 24518: 00aa8c50 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 24519: 014e1464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ - 24520: 0085e098 224 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ + 24520: 0085de58 224 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_d │ │ │ │ 24521: 0151c186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ - 24522: 00861d60 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ + 24522: 00861b20 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_b │ │ │ │ 24523: 014e834c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ - 24524: 00861f4c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ + 24524: 00861d0c 212 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_d │ │ │ │ 24525: 014eb998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 24526: 006d91a8 104 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 24527: 0085df10 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ - 24528: 00b20064 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 24527: 0085dcd0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_h │ │ │ │ + 24528: 00b1fe24 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 24529: 014ecc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ - 24530: 00861e04 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ + 24530: 00861bc4 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_h │ │ │ │ 24531: 006667c4 712 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 24532: 014dfa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMU_IOTLB_INV_VMID_S1_EVENT │ │ │ │ 24533: 014f2a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ 24534: 0151d0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL061_UPDATE_ISTATE_DSTATE │ │ │ │ 24535: 0051d0d0 52 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ - 24536: 00841528 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ + 24536: 008412e8 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminab │ │ │ │ 24537: 014eae50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 24538: 006b5f1c 404 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 24539: 014e5424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 24540: 014dee60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 24541: 014e8e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 24542: 00b37b24 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ - 24543: 0085dfd4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ - 24544: 00861ea8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ + 24542: 00b378e4 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 24543: 0085dd94 196 FUNC GLOBAL DEFAULT 12 helper_gvec_vfms_s │ │ │ │ + 24544: 00861c68 164 FUNC GLOBAL DEFAULT 12 helper_gvec_srshr_s │ │ │ │ 24545: 0151cb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 24546: 0151b844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ - 24547: 008415a4 156 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ + 24547: 00841364 156 FUNC GLOBAL DEFAULT 12 helper_mve_vminah │ │ │ │ 24548: 0036dc80 680 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 24549: 014ecf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ - 24550: 008ed16c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ + 24550: 008ecf2c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 24551: 00673380 72 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 24552: 0066b2cc 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 24553: 01434390 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashb │ │ │ │ 24554: 00435030 820 FUNC GLOBAL DEFAULT 12 memory_device_unplug │ │ │ │ - 24555: 00b5eab0 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 24555: 00b5e870 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 24556: 014f0198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 24557: 0151d74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 24558: 00703ee0 116 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 24559: 0151bcd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 24560: 00aa4314 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 24561: 008536b8 116 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ - 24562: 00b5ccf0 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 24560: 00aa40d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 24561: 00853478 116 FUNC GLOBAL DEFAULT 12 helper_set_cp_reg64 │ │ │ │ + 24562: 00b5cab0 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 24563: 0143430c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashh │ │ │ │ 24564: 0151bbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ - 24565: 0095a3a0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ + 24565: 0095a160 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 24566: 014f28ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 24567: 00841640 148 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ - 24568: 00920db4 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 24567: 00841400 148 FUNC GLOBAL DEFAULT 12 helper_mve_vminaw │ │ │ │ + 24568: 00920b74 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 24569: 0048da98 312 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 24570: 0151b69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 24571: 00b37118 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 24571: 00b36ed8 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 24572: 006f390c 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ - 24573: 0082864c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ + 24573: 0082840c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrd_sg_os_ud │ │ │ │ 24574: 0075437c 76 FUNC GLOBAL DEFAULT 12 board_ram_size │ │ │ │ 24575: 0151d3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 24576: 0151c7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 24577: 0151c2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ 24578: 00353840 708 FUNC GLOBAL DEFAULT 12 pflash_cfi02_register │ │ │ │ - 24579: 009e1d60 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 24579: 009e1b20 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 24580: 0151c4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 24581: 01434288 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmlashw │ │ │ │ 24582: 0151c2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 24583: 0151d7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 24584: 0070bd8c 112 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 24585: 00b5c390 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 24585: 00b5c150 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 24586: 0151d4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 24587: 014e8e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 24588: 00b262e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 24588: 00b260a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 24589: 0151b4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ - 24590: 0091f954 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 24591: 00abe980 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 24590: 0091f714 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ + 24591: 00abe740 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 24592: 0031ec50 124 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 24593: 00691200 196 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 24594: 00abf400 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 24594: 00abf1c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 24595: 002bea50 292 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 24596: 0151de18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 24597: 014289f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_muluhw │ │ │ │ 24598: 014f497c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 24599: 00b022f4 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 24600: 00ae2c6c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 24601: 00b030dc 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 24599: 00b020b4 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 24600: 00ae2a2c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 24601: 00b02e9c 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 24602: 0151c70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 24603: 014e6ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 24604: 00b97120 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 24605: 00ad5d78 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 24606: 00b52e84 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 24604: 00b96ee0 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 24605: 00ad5b38 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 24606: 00b52c44 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 24607: 002cf784 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 24608: 014e32ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ 24609: 01443774 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_d │ │ │ │ - 24610: 00b0ea84 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 24611: 00b7326c 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 24612: 00aa5060 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 24613: 00b889a0 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 24610: 00b0e844 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 24611: 00b7302c 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 24612: 00aa4e20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 24613: 00b88760 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 24614: 0151b870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 24615: 0144387c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_h │ │ │ │ 24616: 014dcc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 24617: 00a2e284 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 24618: 00b2b84c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 24617: 00a2e044 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 24618: 00b2b60c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 24619: 014e406c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ - 24620: 007bbbb4 88 FUNC GLOBAL DEFAULT 12 gen_update_pc │ │ │ │ + 24620: 007bbabc 88 FUNC GLOBAL DEFAULT 12 gen_update_pc │ │ │ │ 24621: 01452840 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_rshl_u64 │ │ │ │ 24622: 014ecac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 24623: 002e3ecc 80 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 24624: 006a2394 140 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 24625: 00cfc2a0 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 24625: 00cfc060 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 24626: 014ed7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 24627: 00aed11c 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 24627: 00aecedc 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 24628: 0151c7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ 24629: 014437f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_sqdmulh_idx_s │ │ │ │ 24630: 002b4210 92 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 24631: 014f274c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 24632: 0151cee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 24633: 0151c1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 24634: 0151b3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 24635: 009b4d00 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 24636: 0081998c 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesimc │ │ │ │ - 24637: 00b3a8a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 24638: 0083e314 140 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ - 24639: 00a9378c 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ - 24640: 00820cc0 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_slll │ │ │ │ + 24635: 009b4ac0 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 24636: 0081974c 184 FUNC GLOBAL DEFAULT 12 helper_crypto_aesimc │ │ │ │ + 24637: 00b3a664 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 24638: 0083e0d4 140 FUNC GLOBAL DEFAULT 12 helper_mve_sshrl │ │ │ │ + 24639: 00a9354c 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 24640: 00820a80 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_slll │ │ │ │ 24641: 0151d03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 24642: 014ed2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 24643: 00aa8acc 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 24644: 00bb08ac 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ - 24645: 008e0f8c 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ + 24643: 00aa888c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 24644: 00bb066c 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 24645: 008e0d4c 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 24646: 0151be36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ - 24647: 00820d10 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllq │ │ │ │ + 24647: 00820ad0 80 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllq │ │ │ │ 24648: 006302c0 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 24649: 008b5114 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 24649: 008b4ed4 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 24650: 0151b9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 24651: 002e39f4 768 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 24652: 014e421c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 24653: 01427f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_sel_flags │ │ │ │ - 24654: 0086eb14 24 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod │ │ │ │ + 24654: 0086e8d4 24 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtod │ │ │ │ 24655: 014f1b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 24656: 0151ca34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 24657: 00988da8 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 24657: 00988b68 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 24658: 005bcc30 252 FUNC GLOBAL DEFAULT 12 tpm_tis_request_completed │ │ │ │ 24659: 0151d898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 24660: 006f3910 600 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ - 24661: 00820be0 224 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllw │ │ │ │ + 24661: 008209a0 224 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_sllw │ │ │ │ 24662: 0151d1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 24663: 014e801c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 24664: 01438e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhb │ │ │ │ 24665: 014eeef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 24666: 014e6230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 24667: 014dfe68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 24668: 006a4388 324 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ - 24669: 0086f664 52 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh │ │ │ │ + 24669: 0086f424 52 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtoh │ │ │ │ 24670: 0151d786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 24671: 014e1794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 24672: 00dcd1a0 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ - 24673: 008dd3b8 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ + 24672: 00dccf60 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 24673: 008dd178 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 24674: 0151bc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 24675: 0151de10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 24676: 00708c64 124 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 24677: 01438dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhh │ │ │ │ 24678: 0151c418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ - 24679: 0093bd6c 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ + 24679: 0093bb2c 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 24680: 014e1864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 24681: 0151c55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ 24682: 014dd640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 24683: 014f3954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 24684: 00903cdc 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ - 24685: 00b73054 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 24684: 00903a9c 400 FUNC GLOBAL DEFAULT 12 semihost_sys_lseek │ │ │ │ + 24685: 00b72e14 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 24686: 014f41a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 24687: 0151b60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ - 24688: 0086f0f8 16 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos │ │ │ │ + 24688: 0086eeb8 16 FUNC GLOBAL DEFAULT 12 helper_vfp_uhtos │ │ │ │ 24689: 014ead80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 24690: 002c0aa8 64 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 24691: 0151cd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ - 24692: 00866550 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ + 24692: 00866310 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_d │ │ │ │ 24693: 0151b47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 24694: 007118b0 128 FUNC GLOBAL DEFAULT 12 round_down_to_parange_index │ │ │ │ 24695: 0066b1e0 80 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ - 24696: 0086622c 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ - 24697: 0084f210 108 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u8 │ │ │ │ + 24696: 00865fec 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_h │ │ │ │ + 24697: 0084efd0 108 FUNC GLOBAL DEFAULT 12 helper_neon_tst_u8 │ │ │ │ 24698: 014e6d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ - 24699: 009226e8 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ + 24699: 009224a8 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ 24700: 014e7110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 24701: 0151c784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 24702: 0066940c 32 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 24703: 00adecb0 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 24703: 00adea70 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 24704: 014dd470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 24705: 01438d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmladhw │ │ │ │ 24706: 01512b69 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_target_c │ │ │ │ - 24707: 00963c50 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ + 24707: 00963a10 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 24708: 0151b960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 24709: 00b3feb8 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 24709: 00b3fc78 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 24710: 014e217c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 24711: 014efc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 24712: 0151c58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 24713: 0151c84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ - 24714: 008663ac 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ + 24714: 0086616c 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fminnump_s │ │ │ │ 24715: 0151bc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 24716: 0151cffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ - 24717: 00827da4 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ - 24718: 008e5380 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ + 24717: 00827b64 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sh │ │ │ │ + 24718: 008e5140 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 24719: 0151ba0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 24720: 0069007c 636 FUNC GLOBAL DEFAULT 12 iommufd_backend_alloc_hwpt │ │ │ │ 24721: 0151ca28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 24722: 014ee6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 24723: 0151c036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 24724: 0151cd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 24725: 014f2f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 24726: 006ad3b0 692 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 24727: 003758d4 160 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 24728: 0151b66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 24729: 00b1560c 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 24729: 00b153cc 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 24730: 004353fc 328 FUNC GLOBAL DEFAULT 12 machine_memory_devices_init │ │ │ │ 24731: 014e75b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 24732: 0151bd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ - 24733: 0086ea90 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd │ │ │ │ + 24733: 0086e850 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd │ │ │ │ 24734: 0151d8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 24735: 0151d834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ - 24736: 0086f618 76 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqh │ │ │ │ - 24737: 00827e4c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ + 24736: 0086f3d8 76 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqh │ │ │ │ + 24737: 00827c0c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_sw │ │ │ │ 24738: 014e396c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 24739: 014de384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 24740: 014e7e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 24741: 0151bf60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 24742: 00ba1010 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 24742: 00ba0dd0 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 24743: 00716a20 204 FUNC GLOBAL DEFAULT 12 get_phys_addr_with_space_nogpc │ │ │ │ 24744: 014eced8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 24745: 0151c808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 24746: 002dca50 352 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 24747: 00901de0 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ - 24748: 0086f0a8 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqs │ │ │ │ + 24747: 00901ba0 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 24748: 0086ee68 80 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqs │ │ │ │ 24749: 014e6a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 24750: 00b38548 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 24750: 00b38308 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 24751: 014e19a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 24752: 00433dec 3840 FUNC GLOBAL DEFAULT 12 memory_device_pre_plug │ │ │ │ 24753: 002c09e8 8 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 24754: 00aa2820 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 24754: 00aa25e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 24755: 006301ac 16 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 24756: 00b78ea8 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 24756: 00b78c68 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 24757: 014e0430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 24758: 014f3b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 24759: 0151c220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 24760: 00ae2804 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 24760: 00ae25c4 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 24761: 0151bf80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ - 24762: 00918c78 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ + 24762: 00918a38 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ 24763: 014ee3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 24764: 0151c15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 24765: 004d6e3c 748 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 24766: 0151d7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 24767: 00ba7d2c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 24767: 00ba7aec 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 24768: 014dee30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 24769: 0151ccc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 24770: 01455a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_tosld_round_to_zero │ │ │ │ 24771: 0151c424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 24772: 00652470 160 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 24773: 014e7ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 24774: 00937274 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 24774: 00937034 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 24775: 0151d610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 24776: 009f9f88 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 24776: 009f9d48 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 24777: 0048f4d0 80 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 24778: 0151b154 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 24779: 0151bf68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 24780: 00d1c49c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 24781: 00ad40d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 24782: 009effa4 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 24783: 00b4a188 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 24780: 00d1c25c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 24781: 00ad3e94 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 24782: 009efd64 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 24783: 00b49f48 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 24784: 014f3b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 24785: 014f5040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 24786: 002cf4ec 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ - 24787: 0084f548 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s16 │ │ │ │ + 24787: 0084f308 148 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s16 │ │ │ │ 24788: 014e2c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 24789: 014df98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_WRITE_MMIO_EVENT │ │ │ │ 24790: 0151c2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 24791: 00b10240 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 24791: 00b10000 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 24792: 014e6450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 24793: 009b12f8 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 24793: 009b10b8 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ 24794: 01428a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_mululw │ │ │ │ - 24795: 00827f7c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ - 24796: 00a85fa0 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 24795: 00827d3c 164 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_ub │ │ │ │ + 24796: 00a85d60 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ 24797: 0060ca78 168 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 24798: 00927ac8 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 24798: 00927888 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 24799: 00707744 172 FUNC GLOBAL DEFAULT 12 qemu_semihosting_console_init │ │ │ │ 24800: 014ddfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ - 24801: 00828020 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ - 24802: 009ecd4c 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 24803: 00abb138 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 24804: 00b23dac 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 24805: 00b2e3a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 24801: 00827de0 168 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uh │ │ │ │ + 24802: 009ecb0c 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 24803: 00abaef8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 24804: 00b23b6c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 24805: 00b2e168 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ 24806: 014f4794 52 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_target_trace_events_trace_events │ │ │ │ - 24807: 00a30c64 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 24807: 00a30a24 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 24808: 00307504 128 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 24809: 0151cdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 24810: 00aaff68 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 24810: 00aafd28 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 24811: 0151c6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ - 24812: 00b2ae38 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ - 24813: 008280c8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ + 24812: 00b2abf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 24813: 00827e88 152 FUNC GLOBAL DEFAULT 12 helper_mve_vldrb_sg_uw │ │ │ │ 24814: 0151d078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 24815: 00963c4c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ + 24815: 00963a0c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 24816: 0151cc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 24817: 014f4110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 24818: 01457bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_set_fpscr │ │ │ │ 24819: 0151b410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 24820: 014e3bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 24821: 014dc8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 24822: 014eca68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 24823: 00b4c418 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 24823: 00b4c1d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 24824: 0151be3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 24825: 009d1120 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 24825: 009d0ee0 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 24826: 0151d7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 24827: 0097e840 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 24827: 0097e600 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 24828: 014e5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ - 24829: 0091e77c 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ + 24829: 0091e53c 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 24830: 0151bf72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 24831: 006b54a8 36 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ - 24832: 008f4aa8 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ + 24832: 008f4868 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 24833: 0151b33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 24834: 00380d64 300 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 24835: 00aa2e98 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ - 24836: 00845818 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ - 24837: 00838e14 136 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ + 24835: 00aa2c58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 24836: 008455d8 344 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalarh │ │ │ │ + 24837: 00838bd4 136 FUNC GLOBAL DEFAULT 12 helper_mve_vminavb │ │ │ │ 24838: 014ebfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ - 24839: 0086f950 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd_round_to_zero │ │ │ │ - 24840: 00903c74 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ - 24841: 00b6cd94 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 24842: 00ad6548 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 24839: 0086f710 132 FUNC GLOBAL DEFAULT 12 helper_vfp_tosqd_round_to_zero │ │ │ │ + 24840: 00903a34 104 FUNC GLOBAL DEFAULT 12 semihost_sys_write │ │ │ │ + 24841: 00b6cb54 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 24842: 00ad6308 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 24843: 0151b2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 24844: 00ace3c8 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 24844: 00ace188 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 24845: 014f03a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 24846: 00838e9c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ - 24847: 008b65c0 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 24846: 00838c5c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vminavh │ │ │ │ + 24847: 008b6380 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 24848: 0151cd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 24849: 014dff08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 24850: 00ac1c08 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 24850: 00ac19c8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 24851: 002d31e0 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 24852: 0151c7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ - 24853: 0091d734 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ + 24853: 0091d4f4 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 24854: 014de4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 24855: 00b15078 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 24856: 00ba0668 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ - 24857: 00845970 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ - 24858: 0086ae04 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ + 24855: 00b14e38 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 24856: 00ba0428 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 24857: 00845730 340 FUNC GLOBAL DEFAULT 12 helper_mve_vfadd_scalars │ │ │ │ + 24858: 0086abc4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ursqrte_s │ │ │ │ 24859: 0036bde4 144 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 24860: 00851610 52 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ - 24861: 00aeb218 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 24860: 008513d0 52 FUNC GLOBAL DEFAULT 12 helper_sub_saturate │ │ │ │ + 24861: 00aeafd8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 24862: 0151c710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ - 24863: 00970a78 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ + 24863: 00970838 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 24864: 006e7094 152 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 24865: 0151bc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ - 24866: 00851f48 20 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ + 24866: 00851d08 20 FUNC GLOBAL DEFAULT 12 helper_exception_with_syndrome_el │ │ │ │ 24867: 014eab60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 24868: 00364700 228 FUNC GLOBAL DEFAULT 12 omap_uart_init │ │ │ │ 24869: 0066a048 256 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ - 24870: 008515dc 52 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ - 24871: 00838f2c 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ - 24872: 00956308 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ - 24873: 0084f614 120 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s32 │ │ │ │ + 24870: 0085139c 52 FUNC GLOBAL DEFAULT 12 helper_add_saturate │ │ │ │ + 24871: 00838cec 128 FUNC GLOBAL DEFAULT 12 helper_mve_vminavw │ │ │ │ + 24872: 009560c8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ + 24873: 0084f3d4 120 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmulh_s32 │ │ │ │ 24874: 0151d328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 24875: 0151bec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 24876: 013ba3c0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 24877: 013bcf54 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 24878: 0151c5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 24879: 01429b78 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsb │ │ │ │ 24880: 006c14dc 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 24881: 0151c3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 24882: 0151d4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 24883: 014e2838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 24884: 008936e0 3336 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ - 24885: 0082b104 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ + 24884: 008934a0 3336 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 24885: 0082aec4 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64b │ │ │ │ 24886: 0151cbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 24887: 014f0a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 24888: 00b45788 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 24888: 00b45548 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 24889: 002cbd60 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 24890: 0151c9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 24891: 014e2d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 24892: 0151c92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 24893: 002cccac 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 24894: 0036c228 36 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ - 24895: 00994b18 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 24895: 009948d8 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 24896: 014ecd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 24897: 014e11a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 24898: 0151b64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ - 24899: 0082b210 212 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ + 24899: 0082afd0 212 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64h │ │ │ │ 24900: 01429d88 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsl │ │ │ │ 24901: 0042839c 1652 FUNC GLOBAL DEFAULT 12 gicv3_redist_movall_lpis │ │ │ │ 24902: 014ecc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ - 24903: 008401cc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ - 24904: 00b5e2e0 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 24903: 0083ff8c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarb │ │ │ │ + 24904: 00b5e0a0 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 24905: 0151cbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ - 24906: 0093af6c 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ + 24906: 0093ad2c 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 24907: 014ef178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 24908: 0151b54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ - 24909: 0084025c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ + 24909: 0084001c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarh │ │ │ │ 24910: 0057b3d8 472 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 24911: 0143eec0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupb │ │ │ │ 24912: 0151c088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 24913: 014e18d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 24914: 0139ac34 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 24915: 013b7fc8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 24916: 014dfcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 24917: 01429c80 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhsw │ │ │ │ 24918: 014e0b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 24919: 00af3718 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 24919: 00af34d8 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 24920: 00656438 712 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 24921: 00b404e4 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 24921: 00b402a4 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 24922: 014ea84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 24923: 0082b2e4 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ + 24923: 0082b0a4 208 FUNC GLOBAL DEFAULT 12 helper_mve_vrev64w │ │ │ │ 24924: 0143ee3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwduph │ │ │ │ - 24925: 00ab9d44 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 24926: 00b420c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 24927: 00b67420 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 24928: 00adc388 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 24925: 00ab9b04 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 24926: 00b41e84 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 24927: 00b671e0 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 24928: 00adc148 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 24929: 006cb3c4 136 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 24930: 0151d7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 24931: 0151c774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 24932: 0151bfea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ - 24933: 008402ec 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ + 24933: 008400ac 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpge_scalarw │ │ │ │ 24934: 014e6740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ - 24935: 008ee850 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ + 24935: 008ee610 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 24936: 01454b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtod │ │ │ │ 24937: 0151bc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ - 24938: 008515b0 44 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ - 24939: 00855ae0 140 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ + 24938: 00851370 44 FUNC GLOBAL DEFAULT 12 helper_add_setq │ │ │ │ + 24939: 008558a0 140 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s16 │ │ │ │ 24940: 01454838 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtoh │ │ │ │ 24941: 014eafc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_A10_SPI_TX_EVENT │ │ │ │ 24942: 0151c428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 24943: 0151b6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 24944: 0151b3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 24945: 009be200 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 24945: 009bdfc0 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 24946: 0143edb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_viwdupw │ │ │ │ 24947: 006e9294 240 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 24948: 0092992c 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 24948: 009296ec 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 24949: 014df8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_CMDQ_CFGI_CD_EVENT │ │ │ │ 24950: 014e7620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ - 24951: 008d77ac 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ + 24951: 008d756c 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 24952: 0151c3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ - 24953: 0091900c 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 24954: 009fcc24 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 24955: 00830c7c 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ + 24953: 00918dcc 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ + 24954: 009fc9e4 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 24955: 00830a3c 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsb │ │ │ │ 24956: 01453ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_fcvt_f64_to_f16 │ │ │ │ 24957: 01435074 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarb │ │ │ │ - 24958: 008e5a6c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ + 24958: 008e582c 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 24959: 01441eb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_b │ │ │ │ 24960: 0151c622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 24961: 002cf630 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 24962: 01454e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_shtos │ │ │ │ - 24963: 00830d38 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ + 24963: 00830af8 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsh │ │ │ │ 24964: 014ddfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 24965: 0151c462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 24966: 01441e30 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_h │ │ │ │ 24967: 014ed508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ 24968: 01434ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarh │ │ │ │ - 24969: 00adce68 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ - 24970: 008b5138 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ - 24971: 008d7e6c 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ - 24972: 008ed398 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ - 24973: 0095944c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ - 24974: 00965520 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ + 24969: 00adcc28 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 24970: 008b4ef8 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 24971: 008d7c2c 864 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ + 24972: 008ed158 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ + 24973: 0095920c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ + 24974: 009652e0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 24975: 002ba490 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 24976: 0151cd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 24977: 014f0db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ - 24978: 008899ac 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending │ │ │ │ + 24978: 0088976c 8 FUNC GLOBAL DEFAULT 12 armv7m_nvic_set_pending │ │ │ │ 24979: 014f4818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 24980: 002d8be8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 24981: 014f22f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 24982: 009b7afc 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 24982: 009b78bc 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 24983: 014eae70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 24984: 014f1e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 24985: 01441dac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umaxp_s │ │ │ │ - 24986: 00b77c14 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ - 24987: 0082bdfc 184 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ + 24986: 00b779d4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 24987: 0082bbbc 184 FUNC GLOBAL DEFAULT 12 helper_mve_vbic │ │ │ │ 24988: 006487a4 364 FUNC GLOBAL DEFAULT 12 create_unimp │ │ │ │ 24989: 014dd490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ - 24990: 008d7b0c 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ + 24990: 008d78cc 864 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 24991: 0151cc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ - 24992: 00830e28 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ + 24992: 00830be8 220 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddsw │ │ │ │ 24993: 003219ac 268 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ - 24994: 0091dee8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ + 24994: 0091dca8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 24995: 0151c5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ - 24996: 00912fa4 404 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ + 24996: 00912d64 404 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 24997: 0151c5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 24998: 002cc134 184 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 24999: 01429bfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhub │ │ │ │ 25000: 01434f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrdmulh_scalarw │ │ │ │ 25001: 002ccd74 180 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 25002: 006e8e94 228 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ - 25003: 0095a120 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 25004: 00b3c838 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 25005: 009df120 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 25003: 00959ee0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ + 25004: 00b3c5f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 25005: 009deee0 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 25006: 0151c894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ - 25007: 00869470 252 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ + 25007: 00869230 252 FUNC GLOBAL DEFAULT 12 helper_gvec_xar_d │ │ │ │ 25008: 0151b696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 25009: 014ee550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 25010: 01513cc4 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 25011: 0144c7d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_b │ │ │ │ - 25012: 008f08ac 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ + 25012: 008f066c 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 25013: 002d2b50 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 25014: 01429e0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhul │ │ │ │ 25015: 0151d2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 25016: 013bcd14 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ 25017: 0144c6cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_udot_idx_h │ │ │ │ - 25018: 00b657e4 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 25018: 00b655a4 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 25019: 00678054 276 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 25020: 014e0a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 25021: 00935b18 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 25022: 00b14618 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 25021: 009358d8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 25022: 00b143d8 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 25023: 006b9970 104 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 25024: 01429d04 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_unpackhuw │ │ │ │ 25025: 014eddd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ - 25026: 008d62ac 360 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 25027: 008b49a0 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ - 25028: 0096ca90 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ + 25026: 008d606c 360 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ + 25027: 008b4760 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 25028: 0096c850 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 25029: 0151b6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 25030: 002dba6c 188 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 25031: 002c14f0 424 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 25032: 00a9ea64 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 25032: 00a9e824 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 25033: 0151d278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 25034: 014e6110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ - 25035: 00917edc 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ + 25035: 00917c9c 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ 25036: 0151c38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 25037: 014e4b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 25038: 00ac53f8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 25038: 00ac51b8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 25039: 014e215c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 25040: 0151bf3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ - 25041: 008567d4 88 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ + 25041: 00856594 88 FUNC GLOBAL DEFAULT 12 helper_neon_qrdmlah_s32 │ │ │ │ 25042: 01412e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 25043: 00b2155c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 25043: 00b2131c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 25044: 0151c610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 25045: 0069f914 3668 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 25046: 014dd5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 25047: 0151b9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 25048: 0151d670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ - 25049: 0095c344 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ - 25050: 00830a38 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ + 25049: 0095c104 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ + 25050: 008307f8 164 FUNC GLOBAL DEFAULT 12 helper_mve_vqaddub │ │ │ │ 25051: 0060c7c0 696 FUNC GLOBAL DEFAULT 12 vfio_set_irq_signaling │ │ │ │ 25052: 014ebb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_TIS_PRE_SAVE_EVENT │ │ │ │ 25053: 0144d3b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw1 │ │ │ │ 25054: 0144d32c 132 OBJECT GLOBAL DEFAULT 24 helper_info_crypto_sm3partw2 │ │ │ │ 25055: 005efa08 36 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 25056: 002c0ba8 64 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 25057: 014f0028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ - 25058: 00956ab0 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 25059: 00aba75c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 25058: 00956870 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ + 25059: 00aba51c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 25060: 0151bfb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 25061: 0036a184 292 FUNC GLOBAL DEFAULT 12 register_reset │ │ │ │ - 25062: 00830adc 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ - 25063: 0094fe14 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ + 25062: 0083089c 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduh │ │ │ │ + 25063: 0094fbd4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 25064: 0028a6fc 44 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 25065: 014f3da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 25066: 014e85dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 25067: 0151d38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 25068: 014e7360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 25069: 00b87094 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 25069: 00b86e54 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 25070: 0151b98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 25071: 0069bb7c 148 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 25072: 002b8dd4 288 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ 25073: 014293bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbb │ │ │ │ - 25074: 0097b944 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ - 25075: 008462e0 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ + 25074: 0097b704 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 25075: 008460a0 356 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalarh │ │ │ │ 25076: 014dd3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 25077: 00ab5b88 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 25077: 00ab5948 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 25078: 00709d74 156 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 25079: 004095e0 2388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 25080: 0151c2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 25081: 00a11f6c 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 25081: 00a11d2c 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 25082: 0151d6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 25083: 0151b2a4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 25084: 00b3646c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ - 25085: 00830bb0 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ + 25084: 00b3622c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 25085: 00830970 204 FUNC GLOBAL DEFAULT 12 helper_mve_vqadduw │ │ │ │ 25086: 014dd530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 25087: 0066bf78 744 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ 25088: 014462c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_b │ │ │ │ - 25089: 00b34f88 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 25089: 00b34d48 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 25090: 002a1d58 152 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 25091: 00b6d63c 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 25092: 00b6d844 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 25093: 009335b4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 25091: 00b6d3fc 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 25092: 00b6d604 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 25093: 00933374 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 25094: 014294c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbl │ │ │ │ - 25095: 007f0528 124 FUNC GLOBAL DEFAULT 12 mve_eci_check │ │ │ │ + 25095: 007f028c 124 FUNC GLOBAL DEFAULT 12 mve_eci_check │ │ │ │ 25096: 014e6190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ - 25097: 0096c9f0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 25098: 008b44e4 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ - 25099: 00846444 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ + 25097: 0096c7b0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ + 25098: 008b42a4 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 25099: 00846204 352 FUNC GLOBAL DEFAULT 12 helper_mve_vfmas_scalars │ │ │ │ 25100: 01446240 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ushl_h │ │ │ │ 25101: 014f285c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 25102: 009c7fcc 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 25103: 00b6ec9c 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 25104: 00b9a450 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 25102: 009c7d8c 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 25103: 00b6ea5c 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 25104: 00b9a210 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 25105: 0151c450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 25106: 0151b87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 25107: 00aeef58 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 25107: 00aeed18 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 25108: 0151d440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 25109: 0038ca50 152 FUNC GLOBAL DEFAULT 12 cxl_event_irq_assert │ │ │ │ 25110: 013bc5d4 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 25111: 0151b30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 25112: 00a9dad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 25113: 00b68bc0 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 25112: 00a9d890 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 25113: 00b68980 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 25114: 01429440 132 OBJECT GLOBAL DEFAULT 24 helper_info_iwmmxt_msbw │ │ │ │ 25115: 0151cf8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 25116: 0151bbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 25117: 014e58c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 25118: 014e17a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 25119: 014df30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 25120: 0151c49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 25121: 01440db0 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_ub │ │ │ │ 25122: 0151bf56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ - 25123: 0095c164 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 25124: 00b7a6d8 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 25123: 0095bf24 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ + 25124: 00b7a498 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 25125: 00754a3c 308 FUNC GLOBAL DEFAULT 12 raspi_machine_class_common_init │ │ │ │ 25126: 0151d730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 25127: 0151c8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 25128: 014d68cc 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 25129: 00b3dbc4 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 25129: 00b3d984 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 25130: 0151b9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 25131: 014de204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 25132: 014e5094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 25133: 014e3bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 25134: 014ddb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 25135: 014e9c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 25136: 01440d2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uh │ │ │ │ 25137: 002c0a08 8 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 25138: 0151d0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_DSTATE │ │ │ │ 25139: 0057a5f0 480 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 25140: 00b30998 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 25140: 00b30758 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 25141: 014e0984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 25142: 014ea80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 25143: 0151be24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 25144: 014efe68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 25145: 013bcd4c 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 25146: 0151c826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 25147: 0151c090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 25148: 00ac3c10 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 25149: 00b2c900 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 25148: 00ac39d0 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 25149: 00b2c6c0 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 25150: 0151c5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 25151: 014e5224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 25152: 014e7370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 25153: 002cc4cc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 25154: 00abc02c 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 25155: 00b5dfa0 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 25154: 00abbdec 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 25155: 00b5dd60 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 25156: 002cce28 212 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 25157: 0151bf98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 25158: 0031b844 300 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 25159: 0151b71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 25160: 00490c28 180 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 25161: 0151d172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ - 25162: 00857f54 212 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_b │ │ │ │ - 25163: 0081de44 468 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsb │ │ │ │ + 25162: 00857d14 212 FUNC GLOBAL DEFAULT 12 helper_gvec_usdot_b │ │ │ │ + 25163: 0081dc04 468 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsb │ │ │ │ 25164: 0151c126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 25165: 0066c260 480 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 25166: 00b070e4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 25167: 0084f2dc 132 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u8 │ │ │ │ + 25166: 00b06ea4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 25167: 0084f09c 132 FUNC GLOBAL DEFAULT 12 helper_neon_clz_u8 │ │ │ │ 25168: 01440ca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrb_sg_uw │ │ │ │ - 25169: 00b44ae4 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ - 25170: 00843d74 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ + 25169: 00b448a4 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 25170: 00843b34 476 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90h │ │ │ │ 25171: 0066dba8 416 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 25172: 009e4340 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 25172: 009e4100 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ 25173: 012ece3c 48 OBJECT GLOBAL DEFAULT 21 cfmws_ops │ │ │ │ 25174: 005c6cd4 512 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 25175: 014f35e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 25176: 0082ac50 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ - 25177: 009c68c0 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ - 25178: 0081e118 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsl │ │ │ │ + 25176: 0082aa10 108 FUNC GLOBAL DEFAULT 12 helper_mve_vclsb │ │ │ │ + 25177: 009c6680 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 25178: 0081ded8 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsl │ │ │ │ 25179: 0060d540 480 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ - 25180: 00820ff4 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorl │ │ │ │ + 25180: 00820db4 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorl │ │ │ │ 25181: 0151ccf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 25182: 00902570 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 25182: 00902330 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 25183: 01455ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshh_round_to_zero │ │ │ │ 25184: 006b5514 36 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ - 25185: 00843f50 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ - 25186: 0082acbc 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ + 25185: 00843d10 480 FUNC GLOBAL DEFAULT 12 helper_mve_vcmul90s │ │ │ │ + 25186: 0082aa7c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsh │ │ │ │ 25187: 0151b668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 25188: 00b18184 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 25188: 00b17f44 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 25189: 00678fb4 24 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 25190: 00821050 112 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorq │ │ │ │ - 25191: 00b94158 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 25190: 00820e10 112 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorq │ │ │ │ + 25191: 00b93f18 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 25192: 014ea10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 25193: 009c1a2c 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 25193: 009c17ec 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 25194: 0151c682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 25195: 0066b8a8 176 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ - 25196: 0081e018 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsw │ │ │ │ + 25196: 0081ddd8 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtsw │ │ │ │ 25197: 014e231c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 25198: 0151cfa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 25199: 00820ef4 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorw │ │ │ │ - 25200: 00aa31d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 25199: 00820cb4 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_rorw │ │ │ │ + 25200: 00aa2f94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 25201: 014f287c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 25202: 0151ddfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 25203: 014ecaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ - 25204: 00837f8c 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ + 25204: 00837d4c 268 FUNC GLOBAL DEFAULT 12 helper_mve_vrmlaldavhxsw │ │ │ │ 25205: 014f2eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 25206: 00b42c3c 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 25206: 00b429fc 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 25207: 014e11c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 25208: 014dcd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 25209: 00926434 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 25210: 00adf1b4 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 25209: 009261f4 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 25210: 00adef74 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 25211: 014df4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 25212: 014e9fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 25213: 014dd870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ - 25214: 0082ad4c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ + 25214: 0082ab0c 144 FUNC GLOBAL DEFAULT 12 helper_mve_vclsw │ │ │ │ 25215: 0151bdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 25216: 014e7690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 25217: 00a49834 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 25217: 00a495f4 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 25218: 0151c830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 25219: 00ad4708 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 25220: 00aa4e38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 25219: 00ad44c8 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 25220: 00aa4bf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 25221: 0065ab9c 192 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ - 25222: 0095c5dc 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ + 25222: 0095c39c 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 25223: 0151ba2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 25224: 014f3b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 25225: 014e80ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 25226: 014505b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_clz_u8 │ │ │ │ 25227: 0139f790 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 25228: 00b1d124 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 25228: 00b1cee4 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 25229: 014ebad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_SPAPR_DO_CRQ_GET_VERSION_EVENT │ │ │ │ 25230: 014e2aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 25231: 012ed8c8 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 25232: 014ed048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 25233: 014e4b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 25234: 014e4814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 25235: 00373ba4 68 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 25236: 009c6028 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ - 25237: 00962f58 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ + 25236: 009c5de8 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 25237: 00962d18 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 25238: 014f2378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ - 25239: 0095adbc 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 25240: 009f9794 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 25239: 0095ab7c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ + 25240: 009f9554 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 25241: 014e7570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ - 25242: 0094feac 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ + 25242: 0094fc6c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 25243: 0031c880 108 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 25244: 014e24f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ 25245: 007b1038 148 FUNC GLOBAL DEFAULT 12 gen_gvec_rbit │ │ │ │ - 25246: 00917bdc 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ - 25247: 008f9b7c 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 25246: 0091799c 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ + 25247: 008f993c 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 25248: 0036cb28 356 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 25249: 014f3f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 25250: 00b98aac 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 25251: 00ad3d3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 25250: 00b9886c 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 25251: 00ad3afc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 25252: 014f07a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 25253: 0151b92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 25254: 0151d748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 25255: 00932c2c 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 25256: 0085bb88 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ - 25257: 00ad4df8 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 25255: 009329ec 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 25256: 0085b948 192 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_d │ │ │ │ + 25257: 00ad4bb8 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 25258: 002c2748 432 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 25259: 0034288c 104 FUNC GLOBAL DEFAULT 12 lm4549_read │ │ │ │ 25260: 0151c53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ - 25261: 0085b9f0 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ + 25261: 0085b7b0 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_h │ │ │ │ 25262: 00694138 316 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 25263: 00b24014 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 25263: 00b23dd4 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 25264: 006b98cc 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 25265: 00b7e618 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 25265: 00b7e3d8 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 25266: 014dd0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 25267: 01392b70 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 25268: 014e4ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 25269: 006b53ac 36 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 25270: 00991330 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 25270: 009910f0 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 25271: 0151d482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 25272: 0151c40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ - 25273: 0081e174 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtub │ │ │ │ + 25273: 0081df34 420 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtub │ │ │ │ 25274: 0151d366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ - 25275: 00920318 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ + 25275: 009200d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 25276: 01435fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarb │ │ │ │ - 25277: 0083e9b4 296 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ - 25278: 0085babc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ + 25277: 0083e774 296 FUNC GLOBAL DEFAULT 12 helper_mve_uqrshll48 │ │ │ │ + 25278: 0085b87c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_fabd_s │ │ │ │ 25279: 01512b6b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_target_c │ │ │ │ 25280: 0151b800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 25281: 014ef2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 25282: 014dd810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 25283: 00af4128 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 25283: 00af3ee8 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 25284: 0151d702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 25285: 014ef228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 25286: 014def40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ - 25287: 0081e418 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtul │ │ │ │ + 25287: 0081e1d8 92 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtul │ │ │ │ 25288: 01435f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarh │ │ │ │ 25289: 014e98ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 25290: 00ad2894 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 25291: 00b6b35c 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 25290: 00ad2654 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 25291: 00b6b11c 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 25292: 014e2ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 25293: 0151b820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 25294: 014ee490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 25295: 0151b24a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 25296: 0031beac 228 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 25297: 0151bcbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 25298: 014de8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 25299: 006b543c 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 25300: 0070c7fc 100 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 25301: 014e7030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 25302: 009ee368 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 25303: 00925fc0 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 25302: 009ee128 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 25303: 00925d80 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 25304: 0151bdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 25305: 014f3cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 25306: 00a97f98 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 25306: 00a97d58 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 25307: 014e32fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 25308: 0151b968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 25309: 009eb4d4 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 25310: 00b62020 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ - 25311: 0081e318 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtuw │ │ │ │ + 25309: 009eb294 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 25310: 00b61de0 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 25311: 0081e0d8 256 FUNC GLOBAL DEFAULT 12 helper_iwmmxt_cmpgtuw │ │ │ │ 25312: 014ecb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ - 25313: 0086fdf8 8 FUNC GLOBAL DEFAULT 12 helper_recpe_rpres_f32 │ │ │ │ + 25313: 0086fbb8 8 FUNC GLOBAL DEFAULT 12 helper_recpe_rpres_f32 │ │ │ │ 25314: 007919f4 84 FUNC GLOBAL DEFAULT 12 gt_get_countervalue │ │ │ │ 25315: 0144a020 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_d │ │ │ │ 25316: 014f4144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 25317: 0031bcb0 300 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 25318: 01435ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmul_scalarw │ │ │ │ 25319: 014f436c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 25320: 0150a860 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 25321: 00b28df0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 25322: 0098d7e8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 25321: 00b28bb0 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 25322: 0098d5a8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 25323: 0144a128 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_h │ │ │ │ 25324: 0151bd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 25325: 009fa628 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 25325: 009fa3e8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 25326: 014f22d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 25327: 0151c90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 25328: 0151c286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 25329: 0151b60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 25330: 00aa2b5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 25330: 00aa291c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 25331: 0151bcda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 25332: 014f3a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 25333: 0028b288 208 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ 25334: 014f283c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 25335: 0151c686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 25336: 00ae1448 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 25336: 00ae1208 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 25337: 0144a0a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fabd_s │ │ │ │ 25338: 014ed478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 25339: 006b29f8 1188 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 25340: 0151c3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 25341: 0151b57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 25342: 002dbee8 312 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 25343: 0151d330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 25344: 00af27d0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 25344: 00af2590 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 25345: 0144324c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bfdot │ │ │ │ 25346: 014e2a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 25347: 0151cf96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 25348: 014f8150 16 OBJECT GLOBAL DEFAULT 25 smbios_have_binfile_bitmap │ │ │ │ 25349: 0151d070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 25350: 00b8a6fc 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 25350: 00b8a4bc 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 25351: 0151d378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 25352: 014ea1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 25353: 014f0798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 25354: 00b25368 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 25354: 00b25128 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 25355: 014ecfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 25356: 014e5514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 25357: 00ae070c 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 25357: 00ae04cc 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 25358: 014f0b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 25359: 01457724 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muld │ │ │ │ - 25360: 0090e610 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ + 25360: 0090e3d0 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 25361: 00569300 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 25362: 0098be4c 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 25362: 0098bc0c 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 25363: 014df25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 25364: 00b7dc10 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 25364: 00b7d9d0 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 25365: 014eeb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 25366: 0151bbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 25367: 0145782c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_mulh │ │ │ │ 25368: 014f1d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 25369: 003687f8 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 25370: 014e5304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 25371: 002dce48 416 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ @@ -25377,823 +25377,823 @@ │ │ │ │ 25373: 014e5294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 25374: 014e97cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 25375: 0048e928 348 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_sctp_checksum │ │ │ │ 25376: 014e1394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 25377: 014ecd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 25378: 00656060 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 25379: 014e3e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ - 25380: 0090dc2c 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ + 25380: 0090d9ec 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 25381: 014eea68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 25382: 0151cc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ 25383: 014577a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_muls │ │ │ │ - 25384: 0085f028 320 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ - 25385: 009cc030 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 25384: 0085ede8 320 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_d │ │ │ │ + 25385: 009cbdf0 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 25386: 01440888 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vldrw_sg_os_uw │ │ │ │ 25387: 007b10cc 140 FUNC GLOBAL DEFAULT 12 gen_gvec_rev16 │ │ │ │ 25388: 0151d34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 25389: 00991b18 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 25389: 009918d8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 25390: 00328098 556 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 25391: 0151d756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 25392: 0085edc4 308 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ - 25393: 00b7b104 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ - 25394: 008f6438 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ + 25392: 0085eb84 308 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_h │ │ │ │ + 25393: 00b7aec4 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 25394: 008f61f8 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 25395: 014f4550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 25396: 00b1a3ac 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 25396: 00b1a16c 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 25397: 0151ba4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 25398: 0151d10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 25399: 007a44fc 64 FUNC GLOBAL DEFAULT 12 write_list_to_kvmstate │ │ │ │ 25400: 00320c80 136 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ - 25401: 0085eef8 304 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ + 25401: 0085ecb8 304 FUNC GLOBAL DEFAULT 12 helper_gvec_fmul_idx_s │ │ │ │ 25402: 0151bbb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 25403: 00ac4048 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 25403: 00ac3e08 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 25404: 002eb2a4 304 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 25405: 014f3254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 25406: 014f1dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 25407: 00a9d714 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 25407: 00a9d4d4 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 25408: 0151b864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 25409: 0050e9ec 708 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 25410: 014e9a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 25411: 0151c3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 25412: 00b2a040 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 25412: 00b29e00 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 25413: 01447e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_d │ │ │ │ 25414: 0151de64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 25415: 0151d37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 25416: 01455cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_toshs_round_to_zero │ │ │ │ 25417: 006907f8 448 FUNC GLOBAL DEFAULT 12 iommufd_backend_get_device_info │ │ │ │ 25418: 003206fc 380 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 25419: 014df95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMMUV3_FIND_STE_2LVL_EVENT │ │ │ │ - 25420: 00b828bc 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ + 25420: 00b8267c 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ 25421: 01447f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_h │ │ │ │ 25422: 0050e140 128 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 25423: 0151c014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 25424: 013b80b8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 25425: 00b1c730 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ - 25426: 00828c74 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ + 25425: 00b1c4f0 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 25426: 00828a34 152 FUNC GLOBAL DEFAULT 12 helper_mve_vstrw_sg_os_uw │ │ │ │ 25427: 0151c046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 25428: 00afd354 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 25428: 00afd114 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 25429: 014ebd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 25430: 014ea0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 25431: 0142fefc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbb │ │ │ │ 25432: 00520a84 880 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 25433: 002b580c 348 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 25434: 009d1408 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 25434: 009d11c8 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 25435: 01447e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ah_fmls_idx_s │ │ │ │ 25436: 00704dac 268 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 25437: 0048f278 16 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 25438: 014e84fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 25439: 00673bf0 252 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 25440: 00afe054 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 25440: 00afde14 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 25441: 014e13b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 25442: 013ba694 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ 25443: 0142fe78 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqshrunbh │ │ │ │ 25444: 01451ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_b │ │ │ │ - 25445: 00b5e034 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 25445: 00b5ddf4 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 25446: 004dfbec 24 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ - 25447: 00973c24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ + 25447: 009739e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 25448: 0144135c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vstrh_w │ │ │ │ 25449: 0145194c 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_d │ │ │ │ 25450: 0151c402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 25451: 002cfc24 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 25452: 00b657a0 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 25452: 00b65560 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 25453: 0151bac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 25454: 00a7e644 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 25454: 00a7e404 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 25455: 002cf42c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 25456: 00b0d864 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 25457: 00cfbb4c 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 25456: 00b0d624 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 25457: 00cfb90c 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 25458: 0151bcc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 25459: 01451a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_h │ │ │ │ 25460: 005c6218 168 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 25461: 0151de92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 25462: 008b6688 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 25462: 008b6448 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 25463: 0068bd3c 220 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 25464: 002c19e8 8 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 25465: 0151b492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 25466: 014e7100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ - 25467: 0082da90 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ + 25467: 0082d850 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminsb │ │ │ │ 25468: 0151d206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 25469: 0151cad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_TIS_I2C_SEND_DSTATE │ │ │ │ 25470: 002be45c 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ 25471: 0068fd78 772 FUNC GLOBAL DEFAULT 12 iommufd_backend_unmap_dma │ │ │ │ 25472: 014519d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_uqshl_s │ │ │ │ - 25473: 0082db0c 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ + 25473: 0082d8cc 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsh │ │ │ │ 25474: 0151ddf2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 25475: 014e65d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 25476: 0151d5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 25477: 00ba2148 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 25477: 00ba1f08 344 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 25478: 006c0860 180 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 25479: 006a6908 128 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 25480: 014262c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ssubaddx │ │ │ │ - 25481: 0091d8e0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 25482: 00a7d060 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 25483: 00b5fe20 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 25481: 0091d6a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ + 25482: 00a7ce20 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 25483: 00b5fbe0 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 25484: 0151c282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 25485: 002d3148 60 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 25486: 007b1158 200 FUNC GLOBAL DEFAULT 12 gen_gvec_rev32 │ │ │ │ 25487: 014e4f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 25488: 014e0c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 25489: 013badc4 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 25490: 014ea15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 25491: 002c7c74 172 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 25492: 0151c7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 25493: 014ee740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 25494: 014dfe08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 25495: 0151d8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 25496: 00660248 180 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 25497: 00ad8a68 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 25497: 00ad8828 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 25498: 00281c34 20 FUNC GLOBAL DEFAULT 12 kvm_init_cpu_signals │ │ │ │ - 25499: 00b43220 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 25500: 00b750fc 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 25501: 00988b30 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 25499: 00b42fe0 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 25500: 00b74ebc 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 25501: 009888f0 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 25502: 014e3bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 25503: 014e0924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 25504: 0082dba4 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ - 25505: 00a3a7b8 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 25504: 0082d964 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminsw │ │ │ │ + 25505: 00a3a578 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 25506: 01448448 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_h │ │ │ │ 25507: 0064dda0 1084 FUNC GLOBAL DEFAULT 12 sa1110_init │ │ │ │ 25508: 0151b900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 25509: 006d581c 768 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 25510: 00adeb28 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 25511: 00902380 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ - 25512: 0091c7a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ + 25510: 00ade8e8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 25511: 00902140 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 25512: 0091c568 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 25513: 0151d846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 25514: 0151bf52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ 25515: 014483c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fmla_nf_idx_s │ │ │ │ - 25516: 0098af6c 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 25517: 009fd0c0 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 25516: 0098ad2c 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 25517: 009fce80 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 25518: 0030e550 48 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 25519: 002ba590 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 25520: 013b8090 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ - 25521: 0086c9f8 156 FUNC GLOBAL DEFAULT 12 helper_usub8 │ │ │ │ + 25521: 0086c7b8 156 FUNC GLOBAL DEFAULT 12 helper_usub8 │ │ │ │ 25522: 014d9cec 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 25523: 0151b6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 25524: 002b8bac 260 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 25525: 0151d628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 25526: 009ca96c 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 25526: 009ca72c 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 25527: 0151d214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 25528: 0151d39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 25529: 0151c4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 25530: 00a9f214 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 25531: 00b645e8 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 25530: 00a9efd4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 25531: 00b643a8 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 25532: 0151bbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 25533: 00adb16c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 25533: 00adaf2c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 25534: 0031d990 60 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 25535: 0092c728 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 25536: 00991b08 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 25535: 0092c4e8 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 25536: 009918c8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 25537: 002f4ff8 724 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 25538: 0151b26d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 25539: 0070c514 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 25540: 014efce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 25541: 00b648fc 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 25541: 00b646bc 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 25542: 00670594 104 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 25543: 00af09b4 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 25543: 00af0774 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 25544: 0151b2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 25545: 01414630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 25546: 0151c400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 25547: 0052d98c 108 FUNC GLOBAL DEFAULT 12 cxl_get_hb_passthrough │ │ │ │ 25548: 014e372c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 25549: 00afecc8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 25550: 00ba8ee0 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 25549: 00afea88 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 25550: 00ba8ca0 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 25551: 014ee240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 25552: 009c2d24 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 25552: 009c2ae4 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 25553: 0151c85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 25554: 0065aad4 188 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 25555: 002b5500 436 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 25556: 0151d0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ - 25557: 007d2fc4 88 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ + 25557: 007d2e34 88 FUNC GLOBAL DEFAULT 12 vfp_reg_offset │ │ │ │ 25558: 0151bc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 25559: 007af444 176 FUNC GLOBAL DEFAULT 12 gen_gvec_sqrdmulh_qc │ │ │ │ - 25560: 0082addc 104 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ + 25560: 0082ab9c 104 FUNC GLOBAL DEFAULT 12 helper_mve_vclzb │ │ │ │ 25561: 0151bbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 25562: 006a124c 624 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 25563: 014e9aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 25564: 014e9fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 25565: 0151c0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 25566: 014eb6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_READ_EVENT │ │ │ │ 25567: 014e424c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 25568: 0031998c 1100 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ - 25569: 0082ae44 140 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ + 25569: 0082ac04 140 FUNC GLOBAL DEFAULT 12 helper_mve_vclzh │ │ │ │ 25570: 014e6fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ - 25571: 0082dc3c 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ + 25571: 0082d9fc 124 FUNC GLOBAL DEFAULT 12 helper_mve_vminub │ │ │ │ 25572: 00402378 428 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ - 25573: 008eeaa4 384 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ + 25573: 008ee864 384 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 25574: 014e0320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 25575: 014f3e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 25576: 0142812c 132 OBJECT GLOBAL DEFAULT 24 helper_info_usad8 │ │ │ │ 25577: 014f284c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ - 25578: 0082dcb8 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ + 25578: 0082da78 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuh │ │ │ │ 25579: 002b9e94 252 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 25580: 0151bb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 25581: 0151b9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 25582: 00ba4fa0 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 25582: 00ba4d60 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 25583: 0151b686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 25584: 014f34d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 25585: 014eec68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 25586: 014f49cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ - 25587: 0093e41c 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ + 25587: 0093e1dc 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 25588: 002c7d20 168 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 25589: 0151b7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ - 25590: 0082aed0 136 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ + 25590: 0082ac90 136 FUNC GLOBAL DEFAULT 12 helper_mve_vclzw │ │ │ │ 25591: 014f4ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 25592: 00b11644 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 25593: 00989648 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 25592: 00b11404 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 25593: 00989408 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 25594: 013b45fc 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 25595: 014e6910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 25596: 0151b27a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 25597: 002c810c 156 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 25598: 0151b5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 25599: 014efd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 25600: 0151cf2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 25601: 014ed988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ - 25602: 0082dd50 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ + 25602: 0082db10 152 FUNC GLOBAL DEFAULT 12 helper_mve_vminuw │ │ │ │ 25603: 014e80cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 25604: 0151b6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 25605: 014de03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 25606: 0065a44c 56 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 25607: 014e4a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 25608: 00aed28c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 25608: 00aed04c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 25609: 0151b2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ - 25610: 00b82b80 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ + 25610: 00b82940 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ 25611: 0151b75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_Z2_AER915_SEND_TOO_LONG_DSTATE │ │ │ │ 25612: 006d36b0 1440 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 25613: 014e0a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 25614: 006e9f68 236 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 25615: 0151c352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 25616: 008c427c 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 25617: 009c17f4 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 25618: 00aff0fc 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 25619: 00ac2088 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 25616: 008c403c 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 25617: 009c15b4 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 25618: 00afeebc 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 25619: 00ac1e48 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 25620: 014de1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 25621: 00aa550c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 25621: 00aa52cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 25622: 0151c482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 25623: 00b27fe8 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 25624: 00b2bcb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 25623: 00b27da8 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 25624: 00b2ba74 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 25625: 014eeed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 25626: 00b9c0f0 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ - 25627: 0083b238 464 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ + 25626: 00b9beb0 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 25627: 0083aff8 464 FUNC GLOBAL DEFAULT 12 helper_mve_vslib │ │ │ │ 25628: 006937dc 100 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 25629: 014e0bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 25630: 0070874c 216 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 25631: 0151d3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 25632: 006d8ba8 628 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 25633: 002c642c 792 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 25634: 00b5dbf8 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 25634: 00b5d9b8 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 25635: 0151ce8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 25636: 006579cc 356 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 25637: 014e5564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 25638: 00667388 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 25639: 00b2e180 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 25639: 00b2df40 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 25640: 0151b5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 25641: 00d40524 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 25641: 00d402e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 25642: 0151cf3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 25643: 014e6880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 25644: 014145ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 25645: 014f0a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ - 25646: 0083b408 428 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ + 25646: 0083b1c8 428 FUNC GLOBAL DEFAULT 12 helper_mve_vslih │ │ │ │ 25647: 014f3234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 25648: 0151d84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 25649: 014e3b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 25650: 007b1220 212 FUNC GLOBAL DEFAULT 12 gen_gvec_rev64 │ │ │ │ 25651: 0151cb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 25652: 013b6c98 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 25653: 014de7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 25654: 014ea8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 25655: 00aa718c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 25655: 00aa6f4c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 25656: 0053ae9c 568 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 25657: 0151decd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 25658: 00703bc4 272 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 25659: 00a3ff68 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 25660: 00b14ed0 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 25659: 00a3fd28 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 25660: 00b14c90 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ 25661: 014f0268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 25662: 0151cf68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 25663: 00cfb798 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ - 25664: 0083b5b4 356 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ + 25663: 00cfb558 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 25664: 0083b374 356 FUNC GLOBAL DEFAULT 12 helper_mve_vsliw │ │ │ │ 25665: 014e414c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 25666: 0151bd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 25667: 0151d708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 25668: 00a0a804 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 25668: 00a0a5c4 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 25669: 0151cbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 25670: 00ae01f0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 25670: 00adffb0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 25671: 0151d0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 25672: 003c2f2c 452 FUNC GLOBAL DEFAULT 12 framebuffer_update_display │ │ │ │ 25673: 014e0d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 25674: 0151bb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 25675: 0151cc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 25676: 014f2e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 25677: 0151ce88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 25678: 013b8040 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 25679: 0144c120 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sstoh │ │ │ │ 25680: 014e1194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 25681: 00929b6c 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 25682: 00b78ccc 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ - 25683: 008f5d70 976 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ + 25681: 0092992c 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 25682: 00b78a8c 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 25683: 008f5b30 976 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 25684: 006b464c 64 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 25685: 014f52d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 25686: 014e6160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 25687: 00b014c4 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 25687: 00b01284 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 25688: 0068e5e4 12 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 25689: 014ecb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 25690: 0151c99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 25691: 014f0c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 25692: 0151bb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 25693: 006ac31c 124 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 25694: 002a3f50 532 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 25695: 00af6d40 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 25696: 009e0a50 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 25695: 00af6b00 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 25696: 009e0810 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 25697: 0151cd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 25698: 00678ca4 412 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 25699: 00a9c940 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 25699: 00a9c700 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 25700: 01410a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 25701: 0151d89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 25702: 0151d4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ - 25703: 0095876c 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 25704: 008abf28 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 25703: 0095852c 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ + 25704: 008abce8 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 25705: 014ef138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 25706: 0143c688 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulb │ │ │ │ 25707: 0151c8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 25708: 01416100 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 25709: 00b116fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 25709: 00b114bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 25710: 0151bca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 25711: 0151cdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ - 25712: 009131c8 340 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 25713: 00b6e92c 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 25712: 00912f88 340 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ + 25713: 00b6e6ec 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ 25714: 0143c604 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulh │ │ │ │ - 25715: 0081a160 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su0 │ │ │ │ - 25716: 00b24b00 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ - 25717: 0081a248 268 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su1 │ │ │ │ + 25715: 00819f20 232 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su0 │ │ │ │ + 25716: 00b248c0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 25717: 0081a008 268 FUNC GLOBAL DEFAULT 12 helper_crypto_sha256su1 │ │ │ │ 25718: 006681e4 396 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 25719: 0151c0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 25720: 00b537f0 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 25720: 00b535b0 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 25721: 0051195c 184 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 25722: 004dc4c0 32 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ 25723: 01452ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmax_s16 │ │ │ │ - 25724: 00b46884 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 25725: 00930e28 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 25724: 00b46644 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 25725: 00930be8 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 25726: 0031f3dc 20 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 25727: 002cf780 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 25728: 00b04074 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 25729: 009f8f60 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 25728: 00b03e34 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 25729: 009f8d20 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 25730: 002b98bc 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 25731: 0151b716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 25732: 002c7dc8 188 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 25733: 014e18c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 25734: 014e3aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 25735: 014f3668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ - 25736: 0086cde0 60 FUNC GLOBAL DEFAULT 12 helper_uhsub16 │ │ │ │ + 25736: 0086cba0 60 FUNC GLOBAL DEFAULT 12 helper_uhsub16 │ │ │ │ 25737: 014e0280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 25738: 0151cee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ 25739: 00645998 392 FUNC GLOBAL DEFAULT 12 smmu_iotlb_inv_ipa │ │ │ │ - 25740: 00b682d0 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 25740: 00b68090 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 25741: 0151bc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ - 25742: 0085afac 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ + 25742: 0085ad6c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_d │ │ │ │ 25743: 0143c580 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vmulw │ │ │ │ - 25744: 00959a40 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ + 25744: 00959800 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 25745: 0151d700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 25746: 00929b94 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 25747: 00ab73ac 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 25746: 00929954 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 25747: 00ab716c 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 25748: 0151c848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ - 25749: 00970c8c 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ - 25750: 0085ae0c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ + 25749: 00970a4c 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ + 25750: 0085abcc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_h │ │ │ │ 25751: 002dce24 36 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 25752: 005c65a4 172 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 25753: 00512070 476 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 25754: 00b959c4 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 25754: 00b95784 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 25755: 0151bc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 25756: 0151c868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ - 25757: 00917294 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ + 25757: 00917054 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 25758: 014e7f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 25759: 00b36fd8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 25759: 00b36d98 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 25760: 014f5320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 25761: 00ae7df4 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ - 25762: 0085aedc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ + 25761: 00ae7bb4 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 25762: 0085ac9c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_fcle0_s │ │ │ │ 25763: 006d5b1c 3440 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 25764: 002a325c 2932 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ - 25765: 0091e1c4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ + 25765: 0091df84 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 25766: 005c880c 100 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 25767: 014ee2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 25768: 0086568c 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ - 25769: 009fb910 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 25768: 0086544c 456 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_d │ │ │ │ + 25769: 009fb6d0 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 25770: 01452ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_neon_pmin_s16 │ │ │ │ 25771: 0151c326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 25772: 014e47a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ - 25773: 00865368 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ + 25773: 00865128 384 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_h │ │ │ │ 25774: 014e82ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 25775: 0151cb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 25776: 00490bc8 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 25777: 0144a968 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_d │ │ │ │ 25778: 014e0df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 25779: 004dfd08 80 FUNC GLOBAL DEFAULT 12 world_reset │ │ │ │ 25780: 01414528 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 25781: 0144aa70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_h │ │ │ │ 25782: 00611ea8 28 FUNC GLOBAL DEFAULT 12 vfio_mig_bytes_transferred │ │ │ │ 25783: 0151d752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 25784: 014f29fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 25785: 0151c734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 25786: 0151d5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 25787: 005ccd50 148 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ - 25788: 0091ed6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 25789: 009c2dbc 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ - 25790: 008654e8 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ + 25788: 0091eb2c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ + 25789: 009c2b7c 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 25790: 008652a8 420 FUNC GLOBAL DEFAULT 12 helper_gvec_fmaxp_s │ │ │ │ 25791: 014f46c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 25792: 00753504 376 FUNC GLOBAL DEFAULT 12 bcm283x_common_realize │ │ │ │ - 25793: 00aee6c8 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ - 25794: 0097343c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ + 25793: 00aee488 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 25794: 009731fc 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 25795: 0078856c 112 FUNC GLOBAL DEFAULT 12 arm_register_pre_el_change_hook │ │ │ │ 25796: 0151d462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 25797: 014e9afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ - 25798: 00851ec8 20 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ + 25798: 00851c88 20 FUNC GLOBAL DEFAULT 12 helper_wfe │ │ │ │ 25799: 014ead70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 25800: 0151bbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 25801: 014e71e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 25802: 0151b70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 25803: 00669f24 292 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 25804: 00b91108 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 25804: 00b90ec8 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 25805: 0060df7c 244 FUNC GLOBAL DEFAULT 12 vfio_has_region_cap │ │ │ │ 25806: 0151d494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 25807: 0151bd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 25808: 00929b08 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 25808: 009298c8 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ 25809: 0144a9ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_fceq0_s │ │ │ │ - 25810: 00b90058 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 25811: 008518b0 724 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ - 25812: 0099e888 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ - 25813: 008f418c 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ + 25810: 00b8fe18 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 25811: 00851670 724 FUNC GLOBAL DEFAULT 12 helper_wfi │ │ │ │ + 25812: 0099e648 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 25813: 008f3f4c 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 25814: 014eb4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 25815: 014258f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_uqrshll │ │ │ │ - 25816: 00b6f518 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 25816: 00b6f2d8 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 25817: 0151c350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 25818: 014e9ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 25819: 014eec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 25820: 0151cc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 25821: 0151cba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 25822: 0079f24c 8 FUNC GLOBAL DEFAULT 12 arm_gt_sel2timer_cb │ │ │ │ 25823: 002c9738 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 25824: 00a9ed34 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 25825: 009edf1c 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 25824: 00a9eaf4 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 25825: 009edcdc 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 25826: 014ea25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 25827: 009efec4 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 25827: 009efc84 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 25828: 014ebe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 25829: 0151d07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 25830: 00785454 72 FUNC GLOBAL DEFAULT 12 arm_cpu_synchronize_from_tb │ │ │ │ 25831: 006e49b8 416 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 25832: 013bcc58 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 25833: 01457c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vfp_get_fpscr │ │ │ │ 25834: 002ca2a8 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ - 25835: 008ef220 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 25836: 00a84fe0 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ - 25837: 009194a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 25838: 00b27534 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 25839: 00b634f8 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 25840: 00aa3e68 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 25841: 00b0bc1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 25835: 008eefe0 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ + 25836: 00a84da0 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 25837: 00919260 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ + 25838: 00b272f4 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 25839: 00b632b8 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 25840: 00aa3c28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 25841: 00b0b9dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 25842: 0151c4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 25843: 014e9bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 25844: 014ecc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 25845: 014e6b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 25846: 014ea0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 25847: 004137bc 216 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 25848: 014e7a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 25849: 014ed5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 25850: 014175a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 25851: 0151bd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 25852: 0030fcc0 24 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ - 25853: 0095da8c 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ + 25853: 0095d84c 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 25854: 004e301c 112 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ - 25855: 008e2fc4 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ + 25855: 008e2d84 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 25856: 0151b5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 25857: 0151cc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 25858: 008bb228 2032 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 25858: 008bafe8 2032 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 25859: 01412320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 25860: 014e48f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 25861: 0069495c 60 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 25862: 00b76474 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 25863: 00b3b798 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 25862: 00b76234 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 25863: 00b3b558 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 25864: 002bc8a8 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 25865: 00afd2f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 25866: 00ade258 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 25865: 00afd0b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 25866: 00ade018 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 25867: 014e54c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 25868: 014e0150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 25869: 0151b564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ - 25870: 00834f2c 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ + 25870: 00834cec 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarb │ │ │ │ 25871: 0151bcfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 25872: 00b2eb24 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 25872: 00b2e8e4 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 25873: 0065c1dc 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 25874: 01411ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ - 25875: 00834fe8 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ + 25875: 00834da8 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarh │ │ │ │ 25876: 014f3db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 25877: 014f25b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 25878: 0095a268 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 25879: 00834aa4 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ - 25880: 00a9e394 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 25878: 0095a028 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ + 25879: 00834864 188 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarb │ │ │ │ + 25880: 00a9e154 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 25881: 014e07a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 25882: 006abf2c 352 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 25883: 014defe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 25884: 00936290 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 25884: 00936050 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 25885: 014f0e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 25886: 00b89bc4 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 25887: 00ae4de4 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 25886: 00b89984 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 25887: 00ae4ba4 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 25888: 005133f0 44 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ - 25889: 00834b60 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ + 25889: 00834920 240 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarh │ │ │ │ 25890: 0150a170 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 25891: 0079252c 14524 FUNC GLOBAL DEFAULT 12 register_cp_regs_for_features │ │ │ │ 25892: 014f5020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ - 25893: 00917b48 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ + 25893: 00917908 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ 25894: 014de6a0 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 25895: 00b00de4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 25895: 00b00ba4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 25896: 0151c78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 25897: 006abc2c 48 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 25898: 014eb050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SPI_RX_READ_N1FRAME_EVENT │ │ │ │ - 25899: 008350d8 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ + 25899: 00834e98 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqsubs_scalarw │ │ │ │ 25900: 005cec88 836 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 25901: 014f1a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ - 25902: 009189bc 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ + 25902: 0091877c 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ 25903: 0151b636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 25904: 0141a014 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_4 │ │ │ │ 25905: 0141a064 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_5 │ │ │ │ 25906: 014f4fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 25907: 0141a0b4 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 25908: 00b29ae4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 25908: 00b298a4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 25909: 00704548 104 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 25910: 014f0548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 25911: 0141a0e4 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 25912: 014f1d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 25913: 00b864ac 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 25914: 00a49214 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 25913: 00b8626c 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 25914: 00a48fd4 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 25915: 0141a134 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 25916: 0141a1d4 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 25917: 014de374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ - 25918: 00834c50 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ + 25918: 00834a10 212 FUNC GLOBAL DEFAULT 12 helper_mve_vqadds_scalarw │ │ │ │ 25919: 0151d392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 25920: 0151ce82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ - 25921: 00badf30 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ - 25922: 009706c0 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ + 25921: 00badcf0 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 25922: 00970480 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 25923: 002d26b4 1068 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ - 25924: 0093426c 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 25924: 0093402c 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 25925: 0151cb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ - 25926: 0086d074 148 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ + 25926: 0086ce34 148 FUNC GLOBAL DEFAULT 12 helper_crc32c │ │ │ │ 25927: 0057a9b0 744 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 25928: 0151c586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 25929: 0151ba14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 25930: 0151d120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 25931: 014e64f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 25932: 00afe8b4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 25933: 009b5f00 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 25932: 00afe674 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 25933: 009b5cc0 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 25934: 014ebe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 25935: 00403ae0 796 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 25936: 014ef5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_GPIO_UPDATE_OUTPUT_IRQ_EVENT │ │ │ │ - 25937: 008313a8 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ - 25938: 00970680 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 25939: 00b03c50 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 25937: 00831168 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsb │ │ │ │ + 25938: 00970440 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ + 25939: 00b03a10 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 25940: 00320b80 256 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 25941: 0151b46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 25942: 0098d734 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 25942: 0098d4f4 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 25943: 002d07f4 224 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 25944: 008314bc 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ - 25945: 00972734 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ + 25944: 0083127c 312 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsh │ │ │ │ + 25945: 009724f4 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 25946: 014e1324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 25947: 00935324 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 25948: 00ba729c 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 25947: 009350e4 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 25948: 00ba705c 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 25949: 014e20fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 25950: 009c1c34 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 25950: 009c19f4 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 25951: 014ee0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ - 25952: 00ad360c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 25952: 00ad33cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 25953: 0053e0a4 636 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 25954: 00ade594 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 25954: 00ade354 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 25955: 014f185c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ - 25956: 00972334 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ + 25956: 009720f4 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 25957: 0151b702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 25958: 014ec6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 25959: 00b22618 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 25959: 00b223d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 25960: 0151c274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 25961: 0050c720 108 FUNC GLOBAL DEFAULT 12 fw_cfg_reset_order_override │ │ │ │ 25962: 014e5684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ - 25963: 00973b24 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ + 25963: 009738e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 25964: 0151cdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 25965: 0151cce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ - 25966: 00972d28 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 25967: 009f5d34 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 25968: 008315f4 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ - 25969: 00972d7c 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ - 25970: 00972dd8 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ + 25966: 00972ae8 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ + 25967: 009f5af4 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 25968: 008313b4 272 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlsw │ │ │ │ + 25969: 00972b3c 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ + 25970: 00972b98 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 25971: 0151b31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 25972: 014eb9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 25973: 0151be62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 25974: 013bcc70 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ - 25975: 0091abb0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ + 25975: 0091a970 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 25976: 0151ccea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ - 25977: 00972e3c 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ + 25977: 00972bfc 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 25978: 0151b5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 25979: 0151d8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 25980: 008b3230 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 25980: 008b2ff0 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 25981: 014e833c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 25982: 009b67c8 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 25982: 009b6588 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 25983: 014ed708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 25984: 00acf084 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 25984: 00acee44 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 25985: 014e7010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 25986: 014d7474 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 25987: 0151c4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 25988: 0151d518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 25989: 014e4884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 25990: 00b27284 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 25990: 00b27044 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 25991: 0151c38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 25992: 00428094 228 FUNC GLOBAL DEFAULT 12 gicv3_redist_lpi_pending │ │ │ │ 25993: 014e7120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 25994: 00ab9640 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 25995: 00b299a8 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 25994: 00ab9400 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 25995: 00b29768 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 25996: 0151d930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 25997: 014f0dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 25998: 014dfdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ - 25999: 00918154 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ + 25999: 00917f14 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ 26000: 014e21dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 26001: 0151c028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 26002: 006ad380 48 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 26003: 007018e8 84 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ - 26004: 0083f47c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ + 26004: 0083f23c 140 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarb │ │ │ │ 26005: 0151b2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 26006: 014ef544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL061_READ_EVENT │ │ │ │ - 26007: 0091b168 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 26008: 00ad8658 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 26007: 0091af28 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ + 26008: 00ad8418 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 26009: 014e993c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 26010: 0151c3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 26011: 00932e68 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 26011: 00932c28 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 26012: 014e0d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 26013: 0151c900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 26014: 0144c648 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sudot_idx_b │ │ │ │ - 26015: 0083f508 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ + 26015: 0083f2c8 144 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarh │ │ │ │ 26016: 00788df8 40 FUNC GLOBAL DEFAULT 12 arm_build_mp_affinity │ │ │ │ 26017: 006a42e4 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 26018: 014e0160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 26019: 009cba10 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 26020: 008a52b4 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 26019: 009cb7d0 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 26020: 008a5074 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 26021: 0151b44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 26022: 0069408c 172 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 26023: 0151c29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 26024: 0151b67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 26025: 0151c904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 26026: 00b2c4b8 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ - 26027: 00912f10 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ + 26026: 00b2c278 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 26027: 00912cd0 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 26028: 01425870 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_ushll │ │ │ │ 26029: 014e9a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ - 26030: 008f2310 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ + 26030: 008f20d0 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 26031: 0151cbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 26032: 009ab9bc 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ - 26033: 00a44294 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 26032: 009ab77c 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 26033: 00a44054 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 26034: 012f0e30 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 26035: 014e370c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 26036: 0151c496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 26037: 0083f598 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ - 26038: 00a9855c 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ - 26039: 0091692c 348 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ + 26037: 0083f358 136 FUNC GLOBAL DEFAULT 12 helper_mve_vcmpeq_scalarw │ │ │ │ + 26038: 00a9831c 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 26039: 009166ec 348 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 26040: 014f2540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 26041: 0151c45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 26042: 00aa4708 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 26042: 00aa44c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 26043: 005299ec 412 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 26044: 00b43f20 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 26044: 00b43ce0 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 26045: 014ee1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISCONNECT_CONTAINER_EVENT │ │ │ │ - 26046: 00831704 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ + 26046: 008314c4 252 FUNC GLOBAL DEFAULT 12 helper_mve_vqshlub │ │ │ │ 26047: 0151bd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 26048: 01439dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsb │ │ │ │ 26049: 0079eb50 296 FUNC GLOBAL DEFAULT 12 sve_vqm1_for_el │ │ │ │ 26050: 014f1018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 26051: 00b88808 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ - 26052: 0089d848 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ + 26051: 00b885c8 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 26052: 0089d608 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ 26053: 01412df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 26054: 00a861f8 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ - 26055: 00831800 296 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ + 26054: 00a85fb8 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 26055: 008315c0 296 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluh │ │ │ │ 26056: 01439d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsh │ │ │ │ - 26057: 0095089c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ + 26057: 0095065c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 26058: 014434e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_sve2_fmlal_zzxw_s │ │ │ │ 26059: 0060e3b4 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 26060: 002d9108 192 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 26061: 008b3828 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 26061: 008b35e8 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 26062: 0151bc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 26063: 014ddaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 26064: 0151caaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ - 26065: 00964a20 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 26066: 008f93a0 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 26067: 008e47ac 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ + 26065: 009647e0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ + 26066: 008f9160 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 26067: 008e456c 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 26068: 014f3224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 26069: 00afd4c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 26070: 00b180cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 26071: 00a9c1fc 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 26072: 00a447d4 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 26073: 00831928 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ + 26069: 00afd284 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 26070: 00b17e8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 26071: 00a9bfbc 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 26072: 00a44594 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 26073: 008316e8 276 FUNC GLOBAL DEFAULT 12 helper_mve_vqshluw │ │ │ │ 26074: 01412b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 26075: 00b2a4d8 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 26075: 00b2a298 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 26076: 01439cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlsw │ │ │ │ 26077: 0028c2f8 612 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 26078: 0151bdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 26079: 014e840c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 26080: 014ea4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 26081: 0151d26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 26082: 00b7f4ec 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 26082: 00b7f2ac 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 26083: 014f0558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 26084: 0097b938 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 26084: 0097b6f8 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 26085: 0151b248 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 26086: 00488f68 128 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 26087: 0151b3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 26088: 002b9f90 248 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 26089: 014e0220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 26090: 014ea14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 26091: 0151cbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 26092: 0151be92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 26093: 014eae60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ - 26094: 0090d2fc 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ + 26094: 0090d0bc 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 26095: 0151de36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 26096: 0151c50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 26097: 00b47dbc 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 26097: 00b47b7c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 26098: 014ddf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 26099: 014e7330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 26100: 014e7920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 26101: 00a992f8 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 26101: 00a990b8 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 26102: 014f41d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 26103: 00b817cc 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 26103: 00b8158c 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 26104: 0151b91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 26105: 00a99224 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 26105: 00a98fe4 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 26106: 0151b287 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ 26107: 0041cbf8 820 FUNC GLOBAL DEFAULT 12 gicv3_init_irqs_and_mmio │ │ │ │ - 26108: 009ded3c 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 26108: 009deafc 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 26109: 014e7020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 26110: 014ee280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 26111: 00aa822c 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 26112: 00bab53c 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 26111: 00aa7fec 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 26112: 00bab2fc 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 26113: 0151b3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 26114: 014e5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 26115: 014e847c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 26116: 014e5324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 26117: 014eca78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ - 26118: 0091aad4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ + 26118: 0091a894 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 26119: 0151cf54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 26120: 014e7e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 26121: 006a14ec 624 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 26122: 0151c75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 26123: 00a251ec 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 26123: 00a24fac 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 26124: 0063012c 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 26125: 0151de72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 26126: 0151b8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 26127: 0151b293 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_acpi_c │ │ │ │ 26128: 014e6650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ - 26129: 0086df90 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrtd │ │ │ │ + 26129: 0086dd50 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrtd │ │ │ │ 26130: 014e40ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 26131: 0093612c 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 26131: 00935eec 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 26132: 0151d05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 26133: 014e836c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 26134: 014e0370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 26135: 0036f9c0 9084 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 26136: 00a0d598 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 26136: 00a0d358 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 26137: 01441b9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_urecpe_s │ │ │ │ - 26138: 0086df60 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrth │ │ │ │ + 26138: 0086dd20 44 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrth │ │ │ │ 26139: 01439c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshlub │ │ │ │ - 26140: 00970c04 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ + 26140: 009709c4 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 26141: 014ef078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 26142: 014e0904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 26143: 014f4330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 26144: 014f3418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 26145: 002b9d8c 264 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 26146: 00319798 256 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 26147: 014e1c54 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 26148: 0151c594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 26149: 0031f110 272 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 26150: 00afd748 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 26150: 00afd508 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ 26151: 01439bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluh │ │ │ │ - 26152: 00a26abc 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 26152: 00a2687c 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 26153: 0143d15c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsb │ │ │ │ 26154: 004909d4 300 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 26155: 0086df8c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrts │ │ │ │ - 26156: 00b0375c 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 26157: 00af5bf0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 26158: 00aa259c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 26155: 0086dd4c 4 FUNC GLOBAL DEFAULT 12 helper_vfp_sqrts │ │ │ │ + 26156: 00b0351c 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 26157: 00af59b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 26158: 00aa235c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 26159: 006a28a4 8 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 26160: 00a98fe4 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 26160: 00a98da4 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 26161: 014e0a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 26162: 0142fbe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sb │ │ │ │ - 26163: 008e391c 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ + 26163: 008e36dc 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 26164: 014f1efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 26165: 0151b4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ 26166: 0143d0d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqmovnbsh │ │ │ │ - 26167: 00b84d6c 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 26168: 009f98e4 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 26167: 00b84b2c 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 26168: 009f96a4 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 26169: 014ea97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 26170: 00b77c0c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 26170: 00b779cc 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 26171: 0142fb60 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vqrshrnt_sh │ │ │ │ 26172: 0045bf50 24 FUNC GLOBAL DEFAULT 12 omap_clk_get │ │ │ │ 26173: 002b7fd0 192 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 26174: 0038defc 100 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 26175: 0151c4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 26176: 01439b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_mve_vshluw │ │ │ │ 26177: 0151c262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 26178: 002d687c 128 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 26179: 0066acec 156 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 26180: 0036a8f4 124 FUNC GLOBAL DEFAULT 12 stream_push │ │ │ │ 26181: 014f4290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 26182: 00700548 8 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 26183: 00aff634 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 26183: 00aff3f4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 26184: 0151b5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 26185: 008c5ee4 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 26186: 00b71d90 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 26185: 008c5ca4 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ + 26186: 00b71b50 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 26187: 014e8aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 26188: 0151dafc 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ - 26189: 008705c0 44 FUNC GLOBAL DEFAULT 12 helper_rinth_exact │ │ │ │ + 26189: 00870380 44 FUNC GLOBAL DEFAULT 12 helper_rinth_exact │ │ │ │ 26190: 012f0f38 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 26191: 00521678 232 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 26192: 0151d682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 26193: 006ac9a0 1856 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 26194: 004d71d0 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ │ 26195: 014f0238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_EVENT │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x27c7d0 │ │ │ │ - 0x0000000d (FINI) 0xbb3d54 │ │ │ │ + 0x0000000d (FINI) 0xbb3b14 │ │ │ │ 0x00000019 (INIT_ARRAY) 0xde2410 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 3304 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0xde30f8 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1cc │ │ │ │ 0x00000005 (STRTAB) 0x97050 │ │ │ │ 0x00000006 (SYMTAB) 0x30b10 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 2a054fce69243f491209d19103a8bcfc307ef0aa │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 3d5cbab7be5eb42fd392592fcb533a7d82da30e8 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -25874,35 +25874,35 @@ │ │ │ │ GLIBC_2.11 │ │ │ │ GLIBC_2.32 │ │ │ │ GLIBC_2.7 │ │ │ │ GLIBC_2.34 │ │ │ │ GLIBC_2.10 │ │ │ │ GLIBC_2.38 │ │ │ │ AB24RG24AR24XR24XB24 │ │ │ │ -ERSTSTOR| │ │ │ │ +ERSTSTOR< │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ UUUU3333 │ │ │ │ GFC UMEQ │ │ │ │ 01010101 │ │ │ │ -01010101\ │ │ │ │ +01010101 │ │ │ │ DD@@"" xW │ │ │ │ virtQEMU │ │ │ │ """"DDDD │ │ │ │ """"DDDD │ │ │ │ """"DDDD │ │ │ │ -IHAVEOPT4B │ │ │ │ +IHAVEOPTtD │ │ │ │ TPOEVAHIt │ │ │ │ IHAVEOPT │ │ │ │ CIGAMDBNTPOEVAHIS │ │ │ │ DATAATAD │ │ │ │ zerodesc │ │ │ │ -desczero4 │ │ │ │ -vhdxfile8 │ │ │ │ +desczerot │ │ │ │ +vhdxfilex │ │ │ │ W_headmetadata7g │ │ │ │ COWDKDMV │ │ │ │ FLATVMFSSPAR │ │ │ │ vmfsseSp │ │ │ │ COWDKDMVl │ │ │ │ COWDKDMV │ │ │ │ qem2qemuWi2k │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -12,461 +12,461 @@ │ │ │ │ ldr r1, [pc, #24] @ 27f724 │ │ │ │ ldr r0, [pc, #24] @ 27f728 │ │ │ │ ldr r2, [pc, #24] @ 27f72c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r9, r7, r0, lsr #32 │ │ │ │ - addseq r4, r3, r0, asr #16 │ │ │ │ - addseq r4, r3, r4, asr r8 │ │ │ │ + adceq r8, r7, r0, ror #27 │ │ │ │ + addseq r4, r3, r0, lsl #12 │ │ │ │ + addseq r4, r3, r4, lsl r6 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f760 │ │ │ │ ldr r1, [pc, #24] @ 27f764 │ │ │ │ ldr r0, [pc, #24] @ 27f768 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a79cb8 │ │ │ │ - @ instruction: 0x009367b8 │ │ │ │ - @ instruction: 0x009367d0 │ │ │ │ + adceq r9, r7, r8, ror sl │ │ │ │ + addseq r6, r3, r8, ror r5 │ │ │ │ + umullseq r6, r3, r0, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f79c │ │ │ │ ldr r1, [pc, #24] @ 27f7a0 │ │ │ │ ldr r0, [pc, #24] @ 27f7a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r9, r7, ip, lsr #27 │ │ │ │ - addseq r6, r3, r8, asr fp │ │ │ │ - addseq r6, r3, r4, ror #22 │ │ │ │ + adceq r9, r7, ip, ror #22 │ │ │ │ + addseq r6, r3, r8, lsl r9 │ │ │ │ + addseq r6, r3, r4, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f7d8 │ │ │ │ ldr r1, [pc, #24] @ 27f7dc │ │ │ │ ldr r0, [pc, #24] @ 27f7e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq fp, r7, r0, lsr r8 │ │ │ │ - addseq r7, r3, ip, lsr r8 │ │ │ │ - addseq r7, r3, ip, asr #16 │ │ │ │ + strdeq fp, [r7], r0 @ │ │ │ │ + @ instruction: 0x009375fc │ │ │ │ + addseq r7, r3, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27f818 │ │ │ │ ldr r1, [pc, #28] @ 27f81c │ │ │ │ ldr r0, [pc, #28] @ 27f820 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - strdeq r9, [fp], r4 @ │ │ │ │ - addseq sl, r3, r0, lsl #7 │ │ │ │ - addseq sl, r3, ip, lsl #7 │ │ │ │ + @ instruction: 0x00ab98b4 │ │ │ │ + addseq sl, r3, r0, asr #2 │ │ │ │ + addseq sl, r3, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27f858 │ │ │ │ ldr r1, [pc, #28] @ 27f85c │ │ │ │ ldr r0, [pc, #28] @ 27f860 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq fp, fp, r0, lsr #23 │ │ │ │ - addseq sp, r3, r4, lsr #28 │ │ │ │ - addseq sp, r3, r4, lsr lr │ │ │ │ + adceq fp, fp, r0, ror #18 │ │ │ │ + addseq sp, r3, r4, ror #23 │ │ │ │ + @ instruction: 0x0093dbf4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f894 │ │ │ │ ldr r1, [pc, #24] @ 27f898 │ │ │ │ ldr r0, [pc, #24] @ 27f89c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - strdeq fp, [fp], r0 @ │ │ │ │ - addseq lr, r3, r4 │ │ │ │ - addseq lr, r3, r8, lsl r0 │ │ │ │ + @ instruction: 0x00abb9b0 │ │ │ │ + addseq sp, r3, r4, asr #27 │ │ │ │ + @ instruction: 0x0093ddd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27f8d4 │ │ │ │ ldr r1, [pc, #28] @ 27f8d8 │ │ │ │ ldr r0, [pc, #28] @ 27f8dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27f8e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq lr, fp, r8, ror #20 │ │ │ │ - addseq r6, r4, r8, asr #9 │ │ │ │ - @ instruction: 0x009464dc │ │ │ │ + adceq lr, fp, r8, lsr #16 │ │ │ │ + addseq r6, r4, r8, lsl #5 │ │ │ │ + umullseq r6, r4, ip, r2 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27f918 │ │ │ │ ldr r1, [pc, #28] @ 27f91c │ │ │ │ ldr r0, [pc, #28] @ 27f920 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27f924 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq lr, fp, r4, lsr #20 │ │ │ │ - addseq r6, r4, r4, lsl #9 │ │ │ │ - umullseq r6, r4, r8, r4 │ │ │ │ + adceq lr, fp, r4, ror #15 │ │ │ │ + addseq r6, r4, r4, asr #4 │ │ │ │ + addseq r6, r4, r8, asr r2 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27f95c │ │ │ │ ldr r1, [pc, #28] @ 27f960 │ │ │ │ ldr r0, [pc, #28] @ 27f964 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27f968 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq pc, fp, ip, lsr #30 │ │ │ │ - addseq r6, r4, r0, asr #8 │ │ │ │ - addseq r6, r4, r4, asr r4 │ │ │ │ + adceq pc, fp, ip, ror #25 │ │ │ │ + addseq r6, r4, r0, lsl #4 │ │ │ │ + addseq r6, r4, r4, lsl r2 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27f9a0 │ │ │ │ ldr r1, [pc, #28] @ 27f9a4 │ │ │ │ ldr r0, [pc, #28] @ 27f9a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27f9ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq pc, fp, r8, ror #29 │ │ │ │ - @ instruction: 0x009463fc │ │ │ │ - addseq r9, r4, r8, ror #31 │ │ │ │ + adceq pc, fp, r8, lsr #25 │ │ │ │ + @ instruction: 0x009461bc │ │ │ │ + addseq r9, r4, r8, lsr #27 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27f9e0 │ │ │ │ ldr r1, [pc, #24] @ 27f9e4 │ │ │ │ ldr r0, [pc, #24] @ 27f9e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r0, ip, r8, lsl r5 │ │ │ │ - addseq ip, r4, r4, ror r1 │ │ │ │ - addseq ip, r4, r4, lsl #3 │ │ │ │ + ldrdeq r0, [ip], r8 @ │ │ │ │ + addseq fp, r4, r4, lsr pc │ │ │ │ + addseq fp, r4, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27fa1c │ │ │ │ ldr r1, [pc, #24] @ 27fa20 │ │ │ │ ldr r0, [pc, #24] @ 27fa24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlaleq r0, ip, r0, r7 │ │ │ │ - addseq ip, r4, r0, lsl sl │ │ │ │ - addseq ip, r4, ip, lsl sl │ │ │ │ + adceq r0, ip, r0, asr r5 │ │ │ │ + @ instruction: 0x0094c7d0 │ │ │ │ + @ instruction: 0x0094c7dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fa5c │ │ │ │ ldr r1, [pc, #28] @ 27fa60 │ │ │ │ ldr r0, [pc, #28] @ 27fa64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fa68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r0, ip, ip, lsr sp │ │ │ │ - addseq pc, r4, ip, lsr sp @ │ │ │ │ - umullseq r0, r5, r0, r1 │ │ │ │ + strdeq r0, [ip], ip @ │ │ │ │ + @ instruction: 0x0094fafc │ │ │ │ + addseq pc, r4, r0, asr pc @ │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27faa0 │ │ │ │ ldr r1, [pc, #28] @ 27faa4 │ │ │ │ ldr r0, [pc, #28] @ 27faa8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r1, ip, ip, lsl r3 │ │ │ │ - addseq r0, r5, r4 │ │ │ │ - addseq r0, r5, r8, lsl r0 │ │ │ │ + ldrdeq r1, [ip], ip @ │ │ │ │ + addseq pc, r4, r4, asr #27 │ │ │ │ + @ instruction: 0x0094fdd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fae0 │ │ │ │ ldr r1, [pc, #28] @ 27fae4 │ │ │ │ ldr r0, [pc, #28] @ 27fae8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27faec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r1, ip, r8, ror #7 │ │ │ │ - @ instruction: 0x009462bc │ │ │ │ - @ instruction: 0x009462d0 │ │ │ │ + adceq r1, ip, r8, lsr #3 │ │ │ │ + addseq r6, r4, ip, ror r0 │ │ │ │ + umullseq r6, r4, r0, r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fb24 │ │ │ │ ldr r1, [pc, #28] @ 27fb28 │ │ │ │ ldr r0, [pc, #28] @ 27fb2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fb30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, ip, r8, lsl #11 │ │ │ │ - addseq r6, r4, r8, ror r2 │ │ │ │ - addseq r6, r4, ip, lsl #5 │ │ │ │ + adceq r2, ip, r8, asr #6 │ │ │ │ + addseq r6, r4, r8, lsr r0 │ │ │ │ + addseq r6, r4, ip, asr #32 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fb68 │ │ │ │ ldr r1, [pc, #28] @ 27fb6c │ │ │ │ ldr r0, [pc, #28] @ 27fb70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fb74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, ip, r4, asr #10 │ │ │ │ - addseq r6, r4, r4, lsr r2 │ │ │ │ - addseq r6, r4, r8, asr #4 │ │ │ │ + adceq r2, ip, r4, lsl #6 │ │ │ │ + @ instruction: 0x00945ff4 │ │ │ │ + addseq r6, r4, r8 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fbac │ │ │ │ ldr r1, [pc, #28] @ 27fbb0 │ │ │ │ ldr r0, [pc, #28] @ 27fbb4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fbb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, ip, r0, lsl #10 │ │ │ │ - @ instruction: 0x009461f0 │ │ │ │ - addseq ip, r4, r4, asr #4 │ │ │ │ + adceq r2, ip, r0, asr #5 │ │ │ │ + @ instruction: 0x00945fb0 │ │ │ │ + addseq ip, r4, r4 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fbf0 │ │ │ │ ldr r1, [pc, #28] @ 27fbf4 │ │ │ │ ldr r0, [pc, #28] @ 27fbf8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fbfc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r3, ip, r8, asr r2 │ │ │ │ - addseq r6, r4, ip, lsr #3 │ │ │ │ - addseq r6, r4, r0, asr #3 │ │ │ │ + adceq r3, ip, r8, lsl r0 │ │ │ │ + addseq r5, r4, ip, ror #30 │ │ │ │ + addseq r5, r4, r0, lsl #31 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fc34 │ │ │ │ ldr r1, [pc, #28] @ 27fc38 │ │ │ │ ldr r0, [pc, #28] @ 27fc3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fc40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r3, ip, ip, lsl #8 │ │ │ │ - addseq r6, r4, r8, ror #2 │ │ │ │ - addseq r6, r4, ip, ror r1 │ │ │ │ + adceq r3, ip, ip, asr #3 │ │ │ │ + addseq r5, r4, r8, lsr #30 │ │ │ │ + addseq r5, r4, ip, lsr pc │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fc78 │ │ │ │ ldr r1, [pc, #28] @ 27fc7c │ │ │ │ ldr r0, [pc, #28] @ 27fc80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fc84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r3, ip, ip, lsl r5 │ │ │ │ - addseq r6, r4, r4, lsr #2 │ │ │ │ - addseq r6, r4, r8, lsr r1 │ │ │ │ + ldrdeq r3, [ip], ip @ │ │ │ │ + addseq r5, r4, r4, ror #29 │ │ │ │ + @ instruction: 0x00945ef8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fcbc │ │ │ │ ldr r1, [pc, #28] @ 27fcc0 │ │ │ │ ldr r0, [pc, #28] @ 27fcc4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fcc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - ldrdeq r3, [ip], r8 @ │ │ │ │ - addseq r6, r4, r0, ror #1 │ │ │ │ - addseq ip, r4, r4, lsr r1 │ │ │ │ + umlaleq r3, ip, r8, r2 │ │ │ │ + addseq r5, r4, r0, lsr #29 │ │ │ │ + @ instruction: 0x0094bef4 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fd00 │ │ │ │ ldr r1, [pc, #28] @ 27fd04 │ │ │ │ ldr r0, [pc, #28] @ 27fd08 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fd0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlaleq r3, ip, r4, r4 │ │ │ │ - umullseq r6, r4, ip, r0 │ │ │ │ - ldrheq r6, [r4], r0 │ │ │ │ + adceq r3, ip, r4, asr r2 │ │ │ │ + addseq r5, r4, ip, asr lr │ │ │ │ + addseq r5, r4, r0, ror lr │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fd44 │ │ │ │ ldr r1, [pc, #28] @ 27fd48 │ │ │ │ ldr r0, [pc, #28] @ 27fd4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fd50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r3, ip, r8, lsr #10 │ │ │ │ - addseq r6, r4, r8, asr r0 │ │ │ │ - addseq r6, r4, ip, rrx │ │ │ │ + adceq r3, ip, r8, ror #5 │ │ │ │ + addseq r5, r4, r8, lsl lr │ │ │ │ + addseq r5, r4, ip, lsr #28 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fd88 │ │ │ │ ldr r1, [pc, #28] @ 27fd8c │ │ │ │ ldr r0, [pc, #28] @ 27fd90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fd94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r3, ip, r0, asr #11 │ │ │ │ - addseq r6, r4, r4, lsl r0 │ │ │ │ - addseq r6, r4, r8, lsr #32 │ │ │ │ + adceq r3, ip, r0, lsl #7 │ │ │ │ + @ instruction: 0x00945dd4 │ │ │ │ + addseq r5, r4, r8, ror #27 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fdcc │ │ │ │ ldr r1, [pc, #28] @ 27fdd0 │ │ │ │ ldr r0, [pc, #28] @ 27fdd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fdd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r3, ip, ip, ror r5 │ │ │ │ - @ instruction: 0x00945fd0 │ │ │ │ - addseq r5, r4, r4, ror #31 │ │ │ │ + adceq r3, ip, ip, lsr r3 │ │ │ │ + umullseq r5, r4, r0, sp │ │ │ │ + addseq r5, r4, r4, lsr #27 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fe10 │ │ │ │ ldr r1, [pc, #28] @ 27fe14 │ │ │ │ ldr r0, [pc, #28] @ 27fe18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fe1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - strdeq r3, [ip], ip @ │ │ │ │ - addseq r5, r4, ip, lsl #31 │ │ │ │ - addseq r5, r4, r0, lsr #31 │ │ │ │ + @ instruction: 0x00ac35bc │ │ │ │ + addseq r5, r4, ip, asr #26 │ │ │ │ + addseq r5, r4, r0, ror #26 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #32] @ 27fe58 │ │ │ │ ldr r1, [pc, #32] @ 27fe5c │ │ │ │ @@ -474,1837 +474,1837 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1216 @ 0x4c0 │ │ │ │ ldr r2, [pc, #24] @ 27fe64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlaleq r3, ip, ip, r8 │ │ │ │ - addseq r5, r4, r4, asr #30 │ │ │ │ - addseq r5, r4, r8, asr pc │ │ │ │ + adceq r3, ip, ip, asr r6 │ │ │ │ + addseq r5, r4, r4, lsl #26 │ │ │ │ + addseq r5, r4, r8, lsl sp │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fe9c │ │ │ │ ldr r1, [pc, #28] @ 27fea0 │ │ │ │ ldr r0, [pc, #28] @ 27fea4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fea8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1232 @ 0x4d0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r3, ip, r4, asr r8 │ │ │ │ - addseq r5, r4, r0, lsl #30 │ │ │ │ - addseq r5, r4, r4, lsl pc │ │ │ │ + adceq r3, ip, r4, lsl r6 │ │ │ │ + addseq r5, r4, r0, asr #25 │ │ │ │ + @ instruction: 0x00945cd4 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27fee0 │ │ │ │ ldr r1, [pc, #28] @ 27fee4 │ │ │ │ ldr r0, [pc, #28] @ 27fee8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27feec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r5, ip, r0, lsr sp │ │ │ │ - @ instruction: 0x00945ebc │ │ │ │ - @ instruction: 0x00945ed0 │ │ │ │ + strdeq r5, [ip], r0 @ │ │ │ │ + addseq r5, r4, ip, ror ip │ │ │ │ + umullseq r5, r4, r0, ip │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27ff24 │ │ │ │ ldr r1, [pc, #28] @ 27ff28 │ │ │ │ ldr r0, [pc, #28] @ 27ff2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27ff30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00ac5fb8 │ │ │ │ - addseq r5, r4, r8, ror lr │ │ │ │ - addseq r5, r4, ip, lsl #29 │ │ │ │ + adceq r5, ip, r8, ror sp │ │ │ │ + addseq r5, r4, r8, lsr ip │ │ │ │ + addseq r5, r4, ip, asr #24 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27ff64 │ │ │ │ ldr r1, [pc, #24] @ 27ff68 │ │ │ │ ldr r0, [pc, #24] @ 27ff6c │ │ │ │ ldr r2, [pc, #24] @ 27ff70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r6, ip, r0, asr #32 │ │ │ │ - addseq r5, r4, r4, lsr lr │ │ │ │ - addseq r5, r4, r8, asr #28 │ │ │ │ + adceq r5, ip, r0, lsl #28 │ │ │ │ + @ instruction: 0x00945bf4 │ │ │ │ + addseq r5, r4, r8, lsl #24 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 27ffa4 │ │ │ │ ldr r1, [pc, #24] @ 27ffa8 │ │ │ │ ldr r0, [pc, #24] @ 27ffac │ │ │ │ ldr r2, [pc, #24] @ 27ffb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r6, ip, r4, ror #8 │ │ │ │ - @ instruction: 0x00945df4 │ │ │ │ - addseq r5, r4, r8, lsl #28 │ │ │ │ + adceq r6, ip, r4, lsr #4 │ │ │ │ + @ instruction: 0x00945bb4 │ │ │ │ + addseq r5, r4, r8, asr #23 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 27ffe8 │ │ │ │ ldr r1, [pc, #28] @ 27ffec │ │ │ │ ldr r0, [pc, #28] @ 27fff0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 27fff4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r6, ip, r8, lsr #8 │ │ │ │ - @ instruction: 0x00945db4 │ │ │ │ - addseq r5, r4, r8, asr #27 │ │ │ │ + adceq r6, ip, r8, ror #3 │ │ │ │ + addseq r5, r4, r4, ror fp │ │ │ │ + addseq r5, r4, r8, lsl #23 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28002c │ │ │ │ ldr r1, [pc, #28] @ 280030 │ │ │ │ ldr r0, [pc, #28] @ 280034 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280038 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlaleq r6, ip, ip, r7 │ │ │ │ - addseq r5, r4, r0, ror sp │ │ │ │ - addseq fp, r4, r4, asr #27 │ │ │ │ + adceq r6, ip, ip, asr r5 │ │ │ │ + addseq r5, r4, r0, lsr fp │ │ │ │ + addseq fp, r4, r4, lsl #23 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28006c │ │ │ │ ldr r1, [pc, #24] @ 280070 │ │ │ │ ldr r0, [pc, #24] @ 280074 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r6, ip, ip, ror #30 │ │ │ │ - addseq pc, r4, r4, lsr sl @ │ │ │ │ - addseq pc, r4, r8, asr #20 │ │ │ │ + adceq r6, ip, ip, lsr #26 │ │ │ │ + @ instruction: 0x0094f7f4 │ │ │ │ + addseq pc, r4, r8, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2800ac │ │ │ │ ldr r1, [pc, #28] @ 2800b0 │ │ │ │ ldr r0, [pc, #28] @ 2800b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r6, ip, r0, lsr pc │ │ │ │ - @ instruction: 0x0094f9f8 │ │ │ │ - addseq pc, r4, r8, asr #20 │ │ │ │ + strdeq r6, [ip], r0 @ │ │ │ │ + @ instruction: 0x0094f7b8 │ │ │ │ + addseq pc, r4, r8, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2800ec │ │ │ │ ldr r1, [pc, #28] @ 2800f0 │ │ │ │ ldr r0, [pc, #28] @ 2800f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - strdeq r6, [ip], r0 @ │ │ │ │ - @ instruction: 0x0094f9b8 │ │ │ │ - addseq pc, r4, r8, lsl #20 │ │ │ │ + @ instruction: 0x00ac6cb0 │ │ │ │ + addseq pc, r4, r8, ror r7 @ │ │ │ │ + addseq pc, r4, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28012c │ │ │ │ ldr r1, [pc, #28] @ 280130 │ │ │ │ ldr r0, [pc, #28] @ 280134 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r7, ip, r8, lsl #4 │ │ │ │ - addseq pc, r4, r8, ror r9 @ │ │ │ │ - addseq pc, r4, ip, lsl #19 │ │ │ │ + adceq r6, ip, r8, asr #31 │ │ │ │ + addseq pc, r4, r8, lsr r7 @ │ │ │ │ + addseq pc, r4, ip, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28016c │ │ │ │ ldr r1, [pc, #28] @ 280170 │ │ │ │ ldr r0, [pc, #28] @ 280174 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280178 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r7, ip, r8, asr #3 │ │ │ │ - addseq r2, r6, r0, lsl r8 │ │ │ │ - addseq r2, r6, r4, ror r8 │ │ │ │ + adceq r6, ip, r8, lsl #31 │ │ │ │ + @ instruction: 0x009625d0 │ │ │ │ + addseq r2, r6, r4, lsr r6 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2801b0 │ │ │ │ ldr r1, [pc, #28] @ 2801b4 │ │ │ │ ldr r0, [pc, #28] @ 2801b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #137 @ 0x89 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r7, ip, r0, lsr #14 │ │ │ │ - addseq r3, r6, r8, lsr #13 │ │ │ │ - addseq r3, r6, r8, lsr r7 │ │ │ │ + adceq r7, ip, r0, ror #9 │ │ │ │ + addseq r3, r6, r8, ror #8 │ │ │ │ + @ instruction: 0x009634f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2801f0 │ │ │ │ ldr r1, [pc, #28] @ 2801f4 │ │ │ │ ldr r0, [pc, #28] @ 2801f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2801fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r7, ip, r0, lsl #28 │ │ │ │ - addseq r5, r4, ip, lsr #23 │ │ │ │ - addseq r5, r4, r0, asr #23 │ │ │ │ + adceq r7, ip, r0, asr #23 │ │ │ │ + addseq r5, r4, ip, ror #18 │ │ │ │ + addseq r5, r4, r0, lsl #19 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280234 │ │ │ │ ldr r1, [pc, #28] @ 280238 │ │ │ │ ldr r0, [pc, #28] @ 28023c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280240 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq ip, ip, r4, lsl #18 │ │ │ │ - addseq r5, r4, r8, ror #22 │ │ │ │ - addseq r5, r4, ip, ror fp │ │ │ │ + adceq ip, ip, r4, asr #13 │ │ │ │ + addseq r5, r4, r8, lsr #18 │ │ │ │ + addseq r5, r4, ip, lsr r9 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280278 │ │ │ │ ldr r1, [pc, #28] @ 28027c │ │ │ │ ldr r0, [pc, #28] @ 280280 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280284 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - ldrdeq sp, [ip], ip @ │ │ │ │ - addseq r5, r4, r4, lsr #22 │ │ │ │ - addseq r5, r4, r8, lsr fp │ │ │ │ + umlaleq sp, ip, ip, fp │ │ │ │ + addseq r5, r4, r4, ror #17 │ │ │ │ + @ instruction: 0x009458f8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2802bc │ │ │ │ ldr r1, [pc, #28] @ 2802c0 │ │ │ │ ldr r0, [pc, #28] @ 2802c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq sp, ip, r8, lsr pc │ │ │ │ - addseq r8, r6, r4, ror sp │ │ │ │ - addseq r8, r6, r8, lsl #27 │ │ │ │ + strdeq sp, [ip], r8 @ │ │ │ │ + addseq r8, r6, r4, lsr fp │ │ │ │ + addseq r8, r6, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2802fc │ │ │ │ ldr r1, [pc, #28] @ 280300 │ │ │ │ ldr r0, [pc, #28] @ 280304 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280308 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq lr, ip, r4, lsl #14 │ │ │ │ - addseq r5, r4, r0, lsr #21 │ │ │ │ - @ instruction: 0x00945ab4 │ │ │ │ + adceq lr, ip, r4, asr #9 │ │ │ │ + addseq r5, r4, r0, ror #16 │ │ │ │ + addseq r5, r4, r4, ror r8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280340 │ │ │ │ ldr r1, [pc, #28] @ 280344 │ │ │ │ ldr r0, [pc, #28] @ 280348 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28034c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq lr, ip, r4, ror #18 │ │ │ │ - addseq r5, r4, ip, asr sl │ │ │ │ - addseq r5, r4, r0, ror sl │ │ │ │ + adceq lr, ip, r4, lsr #14 │ │ │ │ + addseq r5, r4, ip, lsl r8 │ │ │ │ + addseq r5, r4, r0, lsr r8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280384 │ │ │ │ ldr r1, [pc, #28] @ 280388 │ │ │ │ ldr r0, [pc, #28] @ 28038c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280390 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq lr, ip, r8, asr #29 │ │ │ │ - addseq fp, r6, ip, asr #27 │ │ │ │ - @ instruction: 0x0096bddc │ │ │ │ + adceq lr, ip, r8, lsl #25 │ │ │ │ + addseq fp, r6, ip, lsl #23 │ │ │ │ + umullseq fp, r6, ip, fp │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2803c8 │ │ │ │ ldr r1, [pc, #28] @ 2803cc │ │ │ │ ldr r0, [pc, #28] @ 2803d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2803d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq pc, ip, r0, asr #2 │ │ │ │ - @ instruction: 0x009459d4 │ │ │ │ - addseq r5, r4, r8, ror #19 │ │ │ │ + adceq lr, ip, r0, lsl #30 │ │ │ │ + umullseq r5, r4, r4, r7 │ │ │ │ + addseq r5, r4, r8, lsr #15 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28040c │ │ │ │ ldr r1, [pc, #28] @ 280410 │ │ │ │ ldr r0, [pc, #28] @ 280414 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280418 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - strdeq pc, [ip], ip @ │ │ │ │ - umullseq r5, r4, r0, r9 │ │ │ │ - addseq r5, r4, r4, lsr #19 │ │ │ │ + @ instruction: 0x00aceebc │ │ │ │ + addseq r5, r4, r0, asr r7 │ │ │ │ + addseq r5, r4, r4, ror #14 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280450 │ │ │ │ ldr r1, [pc, #28] @ 280454 │ │ │ │ ldr r0, [pc, #28] @ 280458 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28045c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r3, sp, r8, ror #29 │ │ │ │ - addseq r0, r7, r8, ror r0 │ │ │ │ - umullseq r0, r7, r4, r0 │ │ │ │ + adceq r3, sp, r8, lsr #25 │ │ │ │ + addseq pc, r6, r8, lsr lr @ │ │ │ │ + addseq pc, r6, r4, asr lr @ │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280494 │ │ │ │ ldr r1, [pc, #28] @ 280498 │ │ │ │ ldr r0, [pc, #28] @ 28049c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2804a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r3, sp, r4, lsr #29 │ │ │ │ - addseq r0, r7, r4, lsr r0 │ │ │ │ - addseq r0, r7, r0, asr r0 │ │ │ │ + adceq r3, sp, r4, ror #24 │ │ │ │ + @ instruction: 0x0096fdf4 │ │ │ │ + addseq pc, r6, r0, lsl lr @ │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2804d8 │ │ │ │ ldr r1, [pc, #28] @ 2804dc │ │ │ │ ldr r0, [pc, #28] @ 2804e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r3, sp, r0, ror #28 │ │ │ │ - @ instruction: 0x0096fff4 │ │ │ │ - addseq r0, r7, r0, lsr r0 │ │ │ │ + adceq r3, sp, r0, lsr #24 │ │ │ │ + @ instruction: 0x0096fdb4 │ │ │ │ + @ instruction: 0x0096fdf0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280518 │ │ │ │ ldr r1, [pc, #28] @ 28051c │ │ │ │ ldr r0, [pc, #28] @ 280520 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280524 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r3, sp, r0, lsr #28 │ │ │ │ - @ instruction: 0x0096ffb0 │ │ │ │ - addseq r0, r7, ip │ │ │ │ + adceq r3, sp, r0, ror #23 │ │ │ │ + addseq pc, r6, r0, ror sp @ │ │ │ │ + addseq pc, r6, ip, asr #27 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280558 │ │ │ │ ldr r1, [pc, #24] @ 28055c │ │ │ │ ldr r0, [pc, #24] @ 280560 │ │ │ │ ldr r2, [pc, #24] @ 280564 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r1, lr, r0, asr #27 │ │ │ │ - @ instruction: 0x00971bb0 │ │ │ │ - adceq r4, r6, r4, asr r6 │ │ │ │ + adceq r1, lr, r0, lsl #23 │ │ │ │ + addseq r1, r7, r0, ror r9 │ │ │ │ + adceq r4, r6, r4, lsl r4 │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280598 │ │ │ │ ldr r1, [pc, #24] @ 28059c │ │ │ │ ldr r0, [pc, #24] @ 2805a0 │ │ │ │ ldr r2, [pc, #24] @ 2805a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - strdeq r2, [lr], r0 @ │ │ │ │ - addseq r4, r7, r0, lsl #10 │ │ │ │ - addseq r4, r7, r4, lsl r5 │ │ │ │ + @ instruction: 0x00ae1fb0 │ │ │ │ + addseq r4, r7, r0, asr #5 │ │ │ │ + @ instruction: 0x009742d4 │ │ │ │ andeq r0, r0, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2805dc │ │ │ │ ldr r1, [pc, #28] @ 2805e0 │ │ │ │ ldr r0, [pc, #28] @ 2805e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2805e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sp, r1, ip, ror #24 │ │ │ │ - addseq r5, r4, r0, asr #15 │ │ │ │ - @ instruction: 0x009457d4 │ │ │ │ + adcseq sp, r1, ip, lsr #20 │ │ │ │ + addseq r5, r4, r0, lsl #11 │ │ │ │ + umullseq r5, r4, r4, r5 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280620 │ │ │ │ ldr r1, [pc, #28] @ 280624 │ │ │ │ ldr r0, [pc, #28] @ 280628 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28062c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq lr, r1, r0, ror r1 │ │ │ │ - addseq r5, r4, ip, ror r7 │ │ │ │ - umullseq r5, r4, r0, r7 │ │ │ │ + adcseq sp, r1, r0, lsr pc │ │ │ │ + addseq r5, r4, ip, lsr r5 │ │ │ │ + addseq r5, r4, r0, asr r5 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280664 │ │ │ │ ldr r1, [pc, #28] @ 280668 │ │ │ │ ldr r0, [pc, #28] @ 28066c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280670 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, r8, lsl sp @ │ │ │ │ - umullseq ip, r4, ip, r5 │ │ │ │ - @ instruction: 0x0094c5b0 │ │ │ │ + @ instruction: 0x00b1fad8 │ │ │ │ + addseq ip, r4, ip, asr r3 │ │ │ │ + addseq ip, r4, r0, ror r3 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2806a8 │ │ │ │ ldr r1, [pc, #28] @ 2806ac │ │ │ │ ldr r0, [pc, #28] @ 2806b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b1fcd4 │ │ │ │ - addseq lr, r7, r8, ror r9 │ │ │ │ - addseq lr, r7, r4, lsl #19 │ │ │ │ + umlalseq pc, r1, r4, sl @ │ │ │ │ + addseq lr, r7, r8, lsr r7 │ │ │ │ + addseq lr, r7, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2806e8 │ │ │ │ ldr r1, [pc, #28] @ 2806ec │ │ │ │ ldr r0, [pc, #28] @ 2806f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2806f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlalseq pc, r1, r4, ip @ │ │ │ │ - addseq lr, r7, r4, lsr r9 │ │ │ │ - addseq lr, r7, r8, asr r9 │ │ │ │ + adcseq pc, r1, r4, asr sl @ │ │ │ │ + @ instruction: 0x0097e6f4 │ │ │ │ + addseq lr, r7, r8, lsl r7 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28072c │ │ │ │ ldr r1, [pc, #28] @ 280730 │ │ │ │ ldr r0, [pc, #28] @ 280734 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, r0, asr ip @ │ │ │ │ - @ instruction: 0x0097e8f4 │ │ │ │ - addseq lr, r7, r4, lsr r9 │ │ │ │ + adcseq pc, r1, r0, lsl sl @ │ │ │ │ + @ instruction: 0x0097e6b4 │ │ │ │ + @ instruction: 0x0097e6f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28076c │ │ │ │ ldr r1, [pc, #28] @ 280770 │ │ │ │ ldr r0, [pc, #28] @ 280774 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280778 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, r0, lsl ip @ │ │ │ │ - addseq lr, r7, r0, ror #5 │ │ │ │ - addseq lr, r7, r4, lsr #18 │ │ │ │ + @ instruction: 0x00b1f9d0 │ │ │ │ + addseq lr, r7, r0, lsr #1 │ │ │ │ + addseq lr, r7, r4, ror #13 │ │ │ │ @ instruction: 0x000005b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2807b0 │ │ │ │ ldr r1, [pc, #28] @ 2807b4 │ │ │ │ ldr r0, [pc, #28] @ 2807b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2807bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, ip, asr #23 │ │ │ │ - umullseq lr, r7, ip, r2 │ │ │ │ - addseq lr, r7, r0, ror #17 │ │ │ │ + adcseq pc, r1, ip, lsl #19 │ │ │ │ + addseq lr, r7, ip, asr r0 │ │ │ │ + addseq lr, r7, r0, lsr #13 │ │ │ │ @ instruction: 0x000005be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2807f4 │ │ │ │ ldr r1, [pc, #28] @ 2807f8 │ │ │ │ ldr r0, [pc, #28] @ 2807fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280800 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq pc, r1, r8, lsl #23 │ │ │ │ - addseq lr, r7, r8, asr r2 │ │ │ │ - @ instruction: 0x0097e8bc │ │ │ │ + adcseq pc, r1, r8, asr #18 │ │ │ │ + addseq lr, r7, r8, lsl r0 │ │ │ │ + addseq lr, r7, ip, ror r6 │ │ │ │ andeq r2, r0, sp, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280838 │ │ │ │ ldr r1, [pc, #28] @ 28083c │ │ │ │ ldr r0, [pc, #28] @ 280840 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlalseq r1, r2, r0, pc @ │ │ │ │ - addseq lr, r7, r8, ror #15 │ │ │ │ - @ instruction: 0x0097e7f4 │ │ │ │ + adcseq r1, r2, r0, asr sp │ │ │ │ + addseq lr, r7, r8, lsr #11 │ │ │ │ + @ instruction: 0x0097e5b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280878 │ │ │ │ ldr r1, [pc, #28] @ 28087c │ │ │ │ ldr r0, [pc, #28] @ 280880 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280884 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r1, r2, r0, asr pc │ │ │ │ - addseq lr, r7, r4, lsr #15 │ │ │ │ - addseq lr, r7, r8, asr #15 │ │ │ │ + adcseq r1, r2, r0, lsl sp │ │ │ │ + addseq lr, r7, r4, ror #10 │ │ │ │ + addseq lr, r7, r8, lsl #11 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2808bc │ │ │ │ ldr r1, [pc, #28] @ 2808c0 │ │ │ │ ldr r0, [pc, #28] @ 2808c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2808c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r2, r2, ip, lsr #8 │ │ │ │ - addseq r5, r4, r0, ror #9 │ │ │ │ - @ instruction: 0x009454f4 │ │ │ │ + adcseq r2, r2, ip, ror #3 │ │ │ │ + addseq r5, r4, r0, lsr #5 │ │ │ │ + @ instruction: 0x009452b4 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280900 │ │ │ │ ldr r1, [pc, #28] @ 280904 │ │ │ │ ldr r0, [pc, #28] @ 280908 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r2, r2, r0, lsr #16 │ │ │ │ - addseq pc, r4, r4, lsr #3 │ │ │ │ - @ instruction: 0x0094f1b8 │ │ │ │ + adcseq r2, r2, r0, ror #11 │ │ │ │ + addseq lr, r4, r4, ror #30 │ │ │ │ + addseq lr, r4, r8, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280940 │ │ │ │ ldr r1, [pc, #28] @ 280944 │ │ │ │ ldr r0, [pc, #28] @ 280948 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28094c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r2, r2, r0, ror #15 │ │ │ │ - addseq r8, r8, ip, asr #1 │ │ │ │ - addseq r8, r8, r8, ror r1 │ │ │ │ + adcseq r2, r2, r0, lsr #11 │ │ │ │ + addseq r7, r8, ip, lsl #29 │ │ │ │ + addseq r7, r8, r8, lsr pc │ │ │ │ muleq r0, r6, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280984 │ │ │ │ ldr r1, [pc, #28] @ 280988 │ │ │ │ ldr r0, [pc, #28] @ 28098c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280990 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b23ff0 │ │ │ │ - addseq fp, r8, r4, lsl #18 │ │ │ │ - addseq fp, r8, r4, lsl r9 │ │ │ │ + @ instruction: 0x00b23db0 │ │ │ │ + addseq fp, r8, r4, asr #13 │ │ │ │ + @ instruction: 0x0098b6d4 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2809c8 │ │ │ │ ldr r1, [pc, #28] @ 2809cc │ │ │ │ ldr r0, [pc, #28] @ 2809d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r5, r2, r8, ror r8 │ │ │ │ - @ instruction: 0x009978bc │ │ │ │ - addseq r7, r9, r4, asr #17 │ │ │ │ + adcseq r5, r2, r8, lsr r6 │ │ │ │ + addseq r7, r9, ip, ror r6 │ │ │ │ + addseq r7, r9, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280a08 │ │ │ │ ldr r1, [pc, #28] @ 280a0c │ │ │ │ ldr r0, [pc, #28] @ 280a10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280a14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b278dc │ │ │ │ - umullseq r5, r4, r4, r3 │ │ │ │ - addseq r5, r4, r8, lsr #7 │ │ │ │ + umlalseq r7, r2, ip, r6 │ │ │ │ + addseq r5, r4, r4, asr r1 │ │ │ │ + addseq r5, r4, r8, ror #2 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280a4c │ │ │ │ ldr r1, [pc, #28] @ 280a50 │ │ │ │ ldr r0, [pc, #28] @ 280a54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #436 @ 0x1b4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b27cf8 │ │ │ │ - umullseq sp, r9, r4, r7 │ │ │ │ - addseq sp, r9, r8, lsr #15 │ │ │ │ + @ instruction: 0x00b27ab8 │ │ │ │ + addseq sp, r9, r4, asr r5 │ │ │ │ + addseq sp, r9, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280a8c │ │ │ │ ldr r1, [pc, #28] @ 280a90 │ │ │ │ ldr r0, [pc, #28] @ 280a94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280a98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r7, r2, r0, asr #29 │ │ │ │ - addseq r5, r4, r0, lsl r3 │ │ │ │ - addseq fp, r4, r4, ror #6 │ │ │ │ + adcseq r7, r2, r0, lsl #25 │ │ │ │ + ldrsbeq r5, [r4], r0 │ │ │ │ + addseq fp, r4, r4, lsr #2 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280ad0 │ │ │ │ ldr r1, [pc, #28] @ 280ad4 │ │ │ │ ldr r0, [pc, #28] @ 280ad8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280adc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r8, r2, r4, asr #1 │ │ │ │ - addseq r5, r4, ip, asr #5 │ │ │ │ - addseq r5, r4, r0, ror #5 │ │ │ │ + adcseq r7, r2, r4, lsl #29 │ │ │ │ + addseq r5, r4, ip, lsl #1 │ │ │ │ + addseq r5, r4, r0, lsr #1 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280b14 │ │ │ │ ldr r1, [pc, #28] @ 280b18 │ │ │ │ ldr r0, [pc, #28] @ 280b1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280b20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r8, r2, r0, lsl #1 │ │ │ │ - addseq r5, r4, r8, lsl #5 │ │ │ │ - umullseq r5, r4, ip, r2 │ │ │ │ + adcseq r7, r2, r0, asr #28 │ │ │ │ + addseq r5, r4, r8, asr #32 │ │ │ │ + addseq r5, r4, ip, asr r0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280b54 │ │ │ │ ldr r1, [pc, #24] @ 280b58 │ │ │ │ ldr r0, [pc, #24] @ 280b5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b294f4 │ │ │ │ - addseq r0, sl, ip, ror r7 │ │ │ │ - umullseq r0, sl, r0, r7 │ │ │ │ + @ instruction: 0x00b292b4 │ │ │ │ + addseq r0, sl, ip, lsr r5 │ │ │ │ + addseq r0, sl, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280b94 │ │ │ │ ldr r1, [pc, #28] @ 280b98 │ │ │ │ ldr r0, [pc, #28] @ 280b9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r9, r2, ip, ror r5 │ │ │ │ - addseq r1, sl, r0, ror r0 │ │ │ │ - addseq r1, sl, ip, ror #1 │ │ │ │ + adcseq r9, r2, ip, lsr r3 │ │ │ │ + addseq r0, sl, r0, lsr lr │ │ │ │ + addseq r0, sl, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280bd4 │ │ │ │ ldr r1, [pc, #28] @ 280bd8 │ │ │ │ ldr r0, [pc, #28] @ 280bdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq fp, r2, r8, ror r4 │ │ │ │ - umullseq sp, sl, r4, r7 │ │ │ │ - addseq sp, sl, r4, lsr #15 │ │ │ │ + adcseq fp, r2, r8, lsr r2 │ │ │ │ + addseq sp, sl, r4, asr r5 │ │ │ │ + addseq sp, sl, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280c14 │ │ │ │ ldr r1, [pc, #28] @ 280c18 │ │ │ │ ldr r0, [pc, #28] @ 280c1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280c20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, r4, ror #5 │ │ │ │ - ldrheq r4, [r4], r4 @ │ │ │ │ - addseq r2, fp, ip, lsl r2 │ │ │ │ + adcseq ip, r2, r4, lsr #1 │ │ │ │ + addseq r3, r4, r4, ror lr │ │ │ │ + @ instruction: 0x009b1fdc │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280c58 │ │ │ │ ldr r1, [pc, #28] @ 280c5c │ │ │ │ ldr r0, [pc, #28] @ 280c60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280c64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, r0, lsr #5 │ │ │ │ - ldrsbeq r2, [fp], ip │ │ │ │ - addseq ip, r3, ip, ror #22 │ │ │ │ + adcseq ip, r2, r0, rrx │ │ │ │ + umullseq r1, fp, ip, lr │ │ │ │ + addseq ip, r3, ip, lsr #18 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280c9c │ │ │ │ ldr r1, [pc, #28] @ 280ca0 │ │ │ │ ldr r0, [pc, #28] @ 280ca4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, r0, lsl r9 │ │ │ │ - addseq lr, r4, r8, lsl #28 │ │ │ │ - addseq lr, r4, r8, asr lr │ │ │ │ + @ instruction: 0x00b2c6d0 │ │ │ │ + addseq lr, r4, r8, asr #23 │ │ │ │ + addseq lr, r4, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280cdc │ │ │ │ ldr r1, [pc, #28] @ 280ce0 │ │ │ │ ldr r0, [pc, #28] @ 280ce4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b2c8d0 │ │ │ │ - addseq lr, r4, r8, asr #27 │ │ │ │ - addseq lr, r4, r8, lsl lr │ │ │ │ + umlalseq ip, r2, r0, r6 │ │ │ │ + addseq lr, r4, r8, lsl #23 │ │ │ │ + @ instruction: 0x0094ebd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280d1c │ │ │ │ ldr r1, [pc, #28] @ 280d20 │ │ │ │ ldr r0, [pc, #28] @ 280d24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280d28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b2cbb0 │ │ │ │ - addseq r3, r4, ip, lsr #31 │ │ │ │ - addseq r2, fp, r4, lsl r1 │ │ │ │ + adcseq ip, r2, r0, ror r9 │ │ │ │ + addseq r3, r4, ip, ror #26 │ │ │ │ + @ instruction: 0x009b1ed4 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280d60 │ │ │ │ ldr r1, [pc, #28] @ 280d64 │ │ │ │ ldr r0, [pc, #28] @ 280d68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280d6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, ip, ror #22 │ │ │ │ - addseq fp, r4, r0, lsr #29 │ │ │ │ - @ instruction: 0x0094beb4 │ │ │ │ + adcseq ip, r2, ip, lsr #18 │ │ │ │ + addseq fp, r4, r0, ror #24 │ │ │ │ + addseq fp, r4, r4, ror ip │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280da4 │ │ │ │ ldr r1, [pc, #28] @ 280da8 │ │ │ │ ldr r0, [pc, #28] @ 280dac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, r8, lsr #22 │ │ │ │ - addseq r4, fp, r8, ror #21 │ │ │ │ - addseq r4, fp, ip, lsl #30 │ │ │ │ + adcseq ip, r2, r8, ror #17 │ │ │ │ + addseq r4, fp, r8, lsr #17 │ │ │ │ + addseq r4, fp, ip, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280de4 │ │ │ │ ldr r1, [pc, #28] @ 280de8 │ │ │ │ ldr r0, [pc, #28] @ 280dec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq ip, r2, r8, ror #21 │ │ │ │ - @ instruction: 0x0093cab8 │ │ │ │ - addseq ip, r3, ip, asr #21 │ │ │ │ + adcseq ip, r2, r8, lsr #17 │ │ │ │ + addseq ip, r3, r8, ror r8 │ │ │ │ + addseq ip, r3, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280e24 │ │ │ │ ldr r1, [pc, #28] @ 280e28 │ │ │ │ ldr r0, [pc, #28] @ 280e2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280e30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sp, r2, ip, lsl r2 │ │ │ │ - @ instruction: 0x0094bddc │ │ │ │ - @ instruction: 0x0094bdf0 │ │ │ │ + @ instruction: 0x00b2cfdc │ │ │ │ + umullseq fp, r4, ip, fp │ │ │ │ + @ instruction: 0x0094bbb0 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280e68 │ │ │ │ ldr r1, [pc, #28] @ 280e6c │ │ │ │ ldr r0, [pc, #28] @ 280e70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280e74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b2d9f8 │ │ │ │ - addseq r4, r4, r4, lsr pc │ │ │ │ - addseq sl, r4, r8, lsl #31 │ │ │ │ + @ instruction: 0x00b2d7b8 │ │ │ │ + @ instruction: 0x00944cf4 │ │ │ │ + addseq sl, r4, r8, asr #26 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280eac │ │ │ │ ldr r1, [pc, #28] @ 280eb0 │ │ │ │ ldr r0, [pc, #28] @ 280eb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq lr, r2, ip, lsl #24 │ │ │ │ - addseq r5, r3, r8, lsl r1 │ │ │ │ - addseq r5, r3, r0, lsr r1 │ │ │ │ + adcseq lr, r2, ip, asr #19 │ │ │ │ + @ instruction: 0x00934ed8 │ │ │ │ + @ instruction: 0x00934ef0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280eec │ │ │ │ ldr r1, [pc, #28] @ 280ef0 │ │ │ │ ldr r0, [pc, #28] @ 280ef4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlalseq pc, r2, ip, r2 @ │ │ │ │ - ldrsbeq r5, [r3], r8 │ │ │ │ - addseq pc, fp, ip, ror sl @ │ │ │ │ + adcseq pc, r2, ip, asr r0 @ │ │ │ │ + umullseq r4, r3, r8, lr │ │ │ │ + addseq pc, fp, ip, lsr r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280f2c │ │ │ │ ldr r1, [pc, #28] @ 280f30 │ │ │ │ ldr r0, [pc, #28] @ 280f34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq pc, r2, ip, asr r2 @ │ │ │ │ - umullseq r5, r3, r8, r0 │ │ │ │ - ldrheq r5, [r3], r0 │ │ │ │ + adcseq pc, r2, ip, lsl r0 @ │ │ │ │ + addseq r4, r3, r8, asr lr │ │ │ │ + addseq r4, r3, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 280f68 │ │ │ │ ldr r1, [pc, #24] @ 280f6c │ │ │ │ ldr r0, [pc, #24] @ 280f70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlalseq r0, r3, r8, r5 │ │ │ │ - addseq ip, r3, r0, lsr r9 │ │ │ │ - addseq ip, r3, r4, asr #18 │ │ │ │ + adcseq r0, r3, r8, asr r3 │ │ │ │ + @ instruction: 0x0093c6f0 │ │ │ │ + addseq ip, r3, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280fa8 │ │ │ │ ldr r1, [pc, #28] @ 280fac │ │ │ │ ldr r0, [pc, #28] @ 280fb0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 280fb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r0, r3, r8, ror #13 │ │ │ │ - addseq pc, ip, r4, asr #30 │ │ │ │ - addseq pc, ip, r8, asr pc @ │ │ │ │ + adcseq r0, r3, r8, lsr #9 │ │ │ │ + addseq pc, ip, r4, lsl #26 │ │ │ │ + addseq pc, ip, r8, lsl sp @ │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 280fec │ │ │ │ ldr r1, [pc, #28] @ 280ff0 │ │ │ │ ldr r0, [pc, #28] @ 280ff4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r0, r3, r4, lsr #13 │ │ │ │ - addseq pc, ip, r4, lsl #30 │ │ │ │ - addseq pc, ip, ip, lsr #30 │ │ │ │ + adcseq r0, r3, r4, ror #8 │ │ │ │ + addseq pc, ip, r4, asr #25 │ │ │ │ + addseq pc, ip, ip, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281028 │ │ │ │ ldr r1, [pc, #24] @ 28102c │ │ │ │ ldr r0, [pc, #24] @ 281030 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r0, r3, r8, asr #28 │ │ │ │ - umullseq r4, r3, r8, pc @ │ │ │ │ - @ instruction: 0x00934fb0 │ │ │ │ + adcseq r0, r3, r8, lsl #24 │ │ │ │ + addseq r4, r3, r8, asr sp │ │ │ │ + addseq r4, r3, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281068 │ │ │ │ ldr r1, [pc, #28] @ 28106c │ │ │ │ ldr r0, [pc, #28] @ 281070 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281074 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r0, r3, ip, lsl #28 │ │ │ │ - addseq r2, sp, r4, ror pc │ │ │ │ - addseq r2, sp, r4, lsl #31 │ │ │ │ + adcseq r0, r3, ip, asr #23 │ │ │ │ + addseq r2, sp, r4, lsr sp │ │ │ │ + addseq r2, sp, r4, asr #26 │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2810a8 │ │ │ │ ldr r1, [pc, #24] @ 2810ac │ │ │ │ ldr r0, [pc, #24] @ 2810b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r1, r3, r4, lsl sl │ │ │ │ - addseq fp, sp, r0, asr #13 │ │ │ │ - addseq fp, sp, r0, lsl #14 │ │ │ │ + @ instruction: 0x00b317d4 │ │ │ │ + addseq fp, sp, r0, lsl #9 │ │ │ │ + addseq fp, sp, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2810e8 │ │ │ │ ldr r1, [pc, #28] @ 2810ec │ │ │ │ ldr r0, [pc, #28] @ 2810f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b319d8 │ │ │ │ - @ instruction: 0x00934edc │ │ │ │ - @ instruction: 0x00934ef4 │ │ │ │ + umlalseq r1, r3, r8, r7 │ │ │ │ + umullseq r4, r3, ip, ip │ │ │ │ + @ instruction: 0x00934cb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281128 │ │ │ │ ldr r1, [pc, #28] @ 28112c │ │ │ │ ldr r0, [pc, #28] @ 281130 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r2, r3, ip, lsr r3 │ │ │ │ - addseq lr, sp, r0, lsl #19 │ │ │ │ - @ instruction: 0x009de9d4 │ │ │ │ + ldrsheq r2, [r3], ip @ │ │ │ │ + addseq lr, sp, r0, asr #14 │ │ │ │ + umullseq lr, sp, r4, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281168 │ │ │ │ ldr r1, [pc, #28] @ 28116c │ │ │ │ ldr r0, [pc, #28] @ 281170 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281174 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r8, r3, r4, ror #4 │ │ │ │ - addseq r4, r4, r4, lsr ip │ │ │ │ - addseq sl, r4, r8, lsl #25 │ │ │ │ + adcseq r8, r3, r4, lsr #32 │ │ │ │ + @ instruction: 0x009449f4 │ │ │ │ + addseq sl, r4, r8, asr #20 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2811ac │ │ │ │ ldr r1, [pc, #28] @ 2811b0 │ │ │ │ ldr r0, [pc, #28] @ 2811b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2811b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r8, r3, r0, lsr #4 │ │ │ │ - @ instruction: 0x00944bf0 │ │ │ │ - addseq r4, r4, r4, lsl #24 │ │ │ │ + adcseq r7, r3, r0, ror #31 │ │ │ │ + @ instruction: 0x009449b0 │ │ │ │ + addseq r4, r4, r4, asr #19 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2811f0 │ │ │ │ ldr r1, [pc, #28] @ 2811f4 │ │ │ │ ldr r0, [pc, #28] @ 2811f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #211 @ 0xd3 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b386b8 │ │ │ │ - addseq r3, lr, ip, asr #6 │ │ │ │ - addseq r3, lr, r0, ror #6 │ │ │ │ + adcseq r8, r3, r8, ror r4 │ │ │ │ + addseq r3, lr, ip, lsl #2 │ │ │ │ + addseq r3, lr, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281230 │ │ │ │ ldr r1, [pc, #28] @ 281234 │ │ │ │ ldr r0, [pc, #28] @ 281238 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28123c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b398f0 │ │ │ │ - addseq r4, r4, ip, ror #22 │ │ │ │ - addseq r4, r4, r0, lsl #23 │ │ │ │ + @ instruction: 0x00b396b0 │ │ │ │ + addseq r4, r4, ip, lsr #18 │ │ │ │ + addseq r4, r4, r0, asr #18 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281274 │ │ │ │ ldr r1, [pc, #28] @ 281278 │ │ │ │ ldr r0, [pc, #28] @ 28127c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq fp, r3, ip, lsr r1 │ │ │ │ - addseq r7, lr, ip, asr r2 │ │ │ │ - addseq r7, lr, r8, ror #4 │ │ │ │ + @ instruction: 0x00b3aefc │ │ │ │ + addseq r7, lr, ip, lsl r0 │ │ │ │ + addseq r7, lr, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2812b4 │ │ │ │ ldr r1, [pc, #28] @ 2812b8 │ │ │ │ ldr r0, [pc, #28] @ 2812bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2812c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sp, r3, ip, ror lr │ │ │ │ - addseq r4, r4, r8, ror #21 │ │ │ │ - @ instruction: 0x00944afc │ │ │ │ + adcseq sp, r3, ip, lsr ip │ │ │ │ + addseq r4, r4, r8, lsr #17 │ │ │ │ + @ instruction: 0x009448bc │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2812f8 │ │ │ │ ldr r1, [pc, #28] @ 2812fc │ │ │ │ ldr r0, [pc, #28] @ 281300 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281304 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq lr, r3, ip, lsr #15 │ │ │ │ - addseq r4, r4, r4, lsr #21 │ │ │ │ - @ instruction: 0x00944ab8 │ │ │ │ + adcseq lr, r3, ip, ror #10 │ │ │ │ + addseq r4, r4, r4, ror #16 │ │ │ │ + addseq r4, r4, r8, ror r8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28133c │ │ │ │ ldr r1, [pc, #28] @ 281340 │ │ │ │ ldr r0, [pc, #28] @ 281344 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281348 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq lr, r3, r8, ror #14 │ │ │ │ - addseq r2, lr, ip, lsl r2 │ │ │ │ - @ instruction: 0x009ebef4 │ │ │ │ + adcseq lr, r3, r8, lsr #10 │ │ │ │ + @ instruction: 0x009e1fdc │ │ │ │ + @ instruction: 0x009ebcb4 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281380 │ │ │ │ ldr r1, [pc, #28] @ 281384 │ │ │ │ ldr r0, [pc, #28] @ 281388 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28138c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq pc, r3, r0, lsr #18 │ │ │ │ - addseq r4, r4, ip, lsl sl │ │ │ │ - addseq r4, r4, r0, lsr sl │ │ │ │ + adcseq pc, r3, r0, ror #13 │ │ │ │ + @ instruction: 0x009447dc │ │ │ │ + @ instruction: 0x009447f0 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2813c4 │ │ │ │ ldr r1, [pc, #28] @ 2813c8 │ │ │ │ ldr r0, [pc, #28] @ 2813cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b3f8dc │ │ │ │ - addseq lr, lr, ip, ror #12 │ │ │ │ - umullseq lr, lr, r8, r6 @ │ │ │ │ + umlalseq pc, r3, ip, r6 @ │ │ │ │ + addseq lr, lr, ip, lsr #8 │ │ │ │ + addseq lr, lr, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281400 │ │ │ │ ldr r1, [pc, #24] @ 281404 │ │ │ │ ldr r0, [pc, #24] @ 281408 │ │ │ │ ldr r2, [pc, #24] @ 28140c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq pc, r3, r4, lsr #23 │ │ │ │ - umullseq r4, r4, r8, r9 @ │ │ │ │ - addseq r4, r4, ip, lsr #19 │ │ │ │ + adcseq pc, r3, r4, ror #18 │ │ │ │ + addseq r4, r4, r8, asr r7 │ │ │ │ + addseq r4, r4, ip, ror #14 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281440 │ │ │ │ ldr r1, [pc, #24] @ 281444 │ │ │ │ ldr r0, [pc, #24] @ 281448 │ │ │ │ ldr r2, [pc, #24] @ 28144c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r0, r4, r8, lsr #6 │ │ │ │ - addseq r4, r4, r8, asr r9 │ │ │ │ - addseq sl, r4, ip, lsr #19 │ │ │ │ + adcseq r0, r4, r8, ror #1 │ │ │ │ + addseq r4, r4, r8, lsl r7 │ │ │ │ + addseq sl, r4, ip, ror #14 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281480 │ │ │ │ ldr r1, [pc, #24] @ 281484 │ │ │ │ ldr r0, [pc, #24] @ 281488 │ │ │ │ ldr r2, [pc, #24] @ 28148c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b40db0 │ │ │ │ - addseq r5, pc, ip, lsl #8 │ │ │ │ - addseq r5, pc, r4, lsr #8 │ │ │ │ + adcseq r0, r4, r0, ror fp │ │ │ │ + addseq r5, pc, ip, asr #3 │ │ │ │ + addseq r5, pc, r4, ror #3 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2814c4 │ │ │ │ ldr r1, [pc, #28] @ 2814c8 │ │ │ │ ldr r0, [pc, #28] @ 2814cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlalseq r1, r4, r4, r4 │ │ │ │ - @ instruction: 0x009f6ad8 │ │ │ │ - addseq r7, pc, r0, asr r1 @ │ │ │ │ + adcseq r1, r4, r4, asr r2 │ │ │ │ + umullseq r6, pc, r8, r8 @ │ │ │ │ + addseq r6, pc, r0, lsl pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281504 │ │ │ │ ldr r1, [pc, #28] @ 281508 │ │ │ │ ldr r0, [pc, #28] @ 28150c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281510 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, r4, asr r4 │ │ │ │ - umullseq r6, pc, r4, sl @ │ │ │ │ - addseq r7, pc, r4, lsr r1 @ │ │ │ │ + adcseq r1, r4, r4, lsl r2 │ │ │ │ + addseq r6, pc, r4, asr r8 @ │ │ │ │ + @ instruction: 0x009f6ef4 │ │ │ │ andeq r0, r0, fp, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281548 │ │ │ │ ldr r1, [pc, #28] @ 28154c │ │ │ │ ldr r0, [pc, #28] @ 281550 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281554 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, r0, lsl r4 │ │ │ │ - addseq r4, r4, r4, asr r8 │ │ │ │ - addseq r4, r4, r8, ror #16 │ │ │ │ + @ instruction: 0x00b411d0 │ │ │ │ + addseq r4, r4, r4, lsl r6 │ │ │ │ + addseq r4, r4, r8, lsr #12 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28158c │ │ │ │ ldr r1, [pc, #28] @ 281590 │ │ │ │ ldr r0, [pc, #28] @ 281594 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281598 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, ip, asr #7 │ │ │ │ - addseq r4, r4, r0, lsl r8 │ │ │ │ - addseq sl, r4, r4, ror #16 │ │ │ │ + adcseq r1, r4, ip, lsl #3 │ │ │ │ + @ instruction: 0x009445d0 │ │ │ │ + addseq sl, r4, r4, lsr #12 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2815d0 │ │ │ │ ldr r1, [pc, #28] @ 2815d4 │ │ │ │ ldr r0, [pc, #28] @ 2815d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2815dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, r8, lsl #7 │ │ │ │ - @ instruction: 0x009e1fdc │ │ │ │ - addseq fp, lr, r0, lsr r8 │ │ │ │ + adcseq r1, r4, r8, asr #2 │ │ │ │ + umullseq r1, lr, ip, sp │ │ │ │ + @ instruction: 0x009eb5f0 │ │ │ │ andeq r0, r0, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281614 │ │ │ │ ldr r1, [pc, #28] @ 281618 │ │ │ │ ldr r0, [pc, #28] @ 28161c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281620 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, r4, asr #6 │ │ │ │ - addseq r4, r4, r8, lsl #15 │ │ │ │ - umullseq r4, r4, ip, r7 @ │ │ │ │ + adcseq r1, r4, r4, lsl #2 │ │ │ │ + addseq r4, r4, r8, asr #10 │ │ │ │ + addseq r4, r4, ip, asr r5 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281658 │ │ │ │ ldr r1, [pc, #28] @ 28165c │ │ │ │ ldr r0, [pc, #28] @ 281660 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281664 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, r4, ror #13 │ │ │ │ - addseq r4, r4, r4, asr #14 │ │ │ │ - addseq r4, r4, r8, asr r7 │ │ │ │ + adcseq r1, r4, r4, lsr #9 │ │ │ │ + addseq r4, r4, r4, lsl #10 │ │ │ │ + addseq r4, r4, r8, lsl r5 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28169c │ │ │ │ ldr r1, [pc, #28] @ 2816a0 │ │ │ │ ldr r0, [pc, #28] @ 2816a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2816a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b418d4 │ │ │ │ - addseq r3, r4, ip, lsr #12 │ │ │ │ - umullseq r1, fp, r4, r7 │ │ │ │ + umlalseq r1, r4, r4, r6 │ │ │ │ + addseq r3, r4, ip, ror #7 │ │ │ │ + addseq r1, fp, r4, asr r5 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2816e0 │ │ │ │ ldr r1, [pc, #28] @ 2816e4 │ │ │ │ ldr r0, [pc, #28] @ 2816e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlalseq r1, r4, r0, r8 │ │ │ │ - umullseq sl, pc, r8, r2 @ │ │ │ │ - addseq sl, pc, r0, ror #6 │ │ │ │ + adcseq r1, r4, r0, asr r6 │ │ │ │ + addseq sl, pc, r8, asr r0 @ │ │ │ │ + addseq sl, pc, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281720 │ │ │ │ ldr r1, [pc, #28] @ 281724 │ │ │ │ ldr r0, [pc, #28] @ 281728 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, r0, asr r8 │ │ │ │ - addseq r4, r3, r4, lsr #17 │ │ │ │ - @ instruction: 0x009348bc │ │ │ │ + adcseq r1, r4, r0, lsl r6 │ │ │ │ + addseq r4, r3, r4, ror #12 │ │ │ │ + addseq r4, r3, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28175c │ │ │ │ ldr r1, [pc, #24] @ 281760 │ │ │ │ ldr r0, [pc, #24] @ 281764 │ │ │ │ ldr r2, [pc, #24] @ 281768 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, r4, lsl #29 │ │ │ │ - addseq fp, r4, r0, lsr #9 │ │ │ │ - @ instruction: 0x0094b4b4 │ │ │ │ + adcseq r1, r4, r4, asr #24 │ │ │ │ + addseq fp, r4, r0, ror #4 │ │ │ │ + addseq fp, r4, r4, ror r2 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2817a0 │ │ │ │ ldr r1, [pc, #28] @ 2817a4 │ │ │ │ ldr r0, [pc, #28] @ 2817a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r1, r4, r8, asr #28 │ │ │ │ - ldrsheq ip, [r3], ip @ │ │ │ │ - addseq ip, r3, r0, lsl r1 │ │ │ │ + adcseq r1, r4, r8, lsl #24 │ │ │ │ + @ instruction: 0x0093bebc │ │ │ │ + @ instruction: 0x0093bed0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2817e0 │ │ │ │ ldr r1, [pc, #28] @ 2817e4 │ │ │ │ ldr r0, [pc, #28] @ 2817e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2817ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r0, lsr #5 │ │ │ │ - addseq lr, pc, ip, lsr #29 │ │ │ │ - @ instruction: 0x009feeb8 │ │ │ │ + adcseq r2, r4, r0, rrx │ │ │ │ + addseq lr, pc, ip, ror #24 │ │ │ │ + addseq lr, pc, r8, ror ip @ │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281824 │ │ │ │ ldr r1, [pc, #28] @ 281828 │ │ │ │ ldr r0, [pc, #28] @ 28182c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281830 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, ip, lsr r5 │ │ │ │ - addseq r0, r5, r4, lsl #26 │ │ │ │ - adceq r1, r0, r4, lsl r0 │ │ │ │ + @ instruction: 0x00b422fc │ │ │ │ + addseq r0, r5, r4, asr #21 │ │ │ │ + ldrdeq r0, [r0], r4 @ │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281868 │ │ │ │ ldr r1, [pc, #28] @ 28186c │ │ │ │ ldr r0, [pc, #28] @ 281870 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281874 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b424f8 │ │ │ │ - addseq r0, r5, r0, asr #25 │ │ │ │ - ldrdeq r0, [r0], r0 @ │ │ │ │ + @ instruction: 0x00b422b8 │ │ │ │ + addseq r0, r5, r0, lsl #21 │ │ │ │ + umlaleq r0, r0, r0, sp @ │ │ │ │ andeq r0, r0, r2, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2818ac │ │ │ │ ldr r1, [pc, #28] @ 2818b0 │ │ │ │ ldr r0, [pc, #28] @ 2818b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2818b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, ip, ror r9 │ │ │ │ - adceq r3, r0, r8, lsr fp │ │ │ │ - @ instruction: 0x00a03eb8 │ │ │ │ + adcseq r2, r4, ip, lsr r7 │ │ │ │ + strdeq r3, [r0], r8 @ │ │ │ │ + adceq r3, r0, r8, ror ip │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2818f0 │ │ │ │ ldr r1, [pc, #28] @ 2818f4 │ │ │ │ ldr r0, [pc, #28] @ 2818f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2818fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r2, r4, r8, lsr r9 │ │ │ │ - strdeq r3, [r0], r4 @ │ │ │ │ - umlaleq r3, r0, r0, lr │ │ │ │ + @ instruction: 0x00b426f8 │ │ │ │ + @ instruction: 0x00a038b4 │ │ │ │ + adceq r3, r0, r0, asr ip │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281934 │ │ │ │ ldr r1, [pc, #28] @ 281938 │ │ │ │ ldr r0, [pc, #28] @ 28193c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281940 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b42ed8 │ │ │ │ - addseq fp, r4, ip, asr #5 │ │ │ │ - addseq fp, r4, r0, ror #5 │ │ │ │ + umlalseq r2, r4, r8, ip │ │ │ │ + addseq fp, r4, ip, lsl #1 │ │ │ │ + addseq fp, r4, r0, lsr #1 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281978 │ │ │ │ ldr r1, [pc, #28] @ 28197c │ │ │ │ ldr r0, [pc, #28] @ 281980 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281984 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r0, asr #22 │ │ │ │ - addseq fp, r4, r8, lsl #5 │ │ │ │ - umullseq fp, r4, ip, r2 │ │ │ │ + adcseq r3, r4, r0, lsl #18 │ │ │ │ + addseq fp, r4, r8, asr #32 │ │ │ │ + addseq fp, r4, ip, asr r0 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2819bc │ │ │ │ ldr r1, [pc, #28] @ 2819c0 │ │ │ │ ldr r0, [pc, #28] @ 2819c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2819c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b43afc │ │ │ │ - adceq r7, r0, ip, asr #15 │ │ │ │ - adceq r7, r0, ip, ror #15 │ │ │ │ + @ instruction: 0x00b438bc │ │ │ │ + adceq r7, r0, ip, lsl #11 │ │ │ │ + adceq r7, r0, ip, lsr #11 │ │ │ │ andeq r0, r0, r1, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281a00 │ │ │ │ ldr r1, [pc, #28] @ 281a04 │ │ │ │ ldr r0, [pc, #28] @ 281a08 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281a0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, ip, lsr #32 │ │ │ │ - addseq fp, r4, r0, lsl #4 │ │ │ │ - addseq fp, r4, r4, lsl r2 │ │ │ │ + adcseq r3, r4, ip, ror #27 │ │ │ │ + addseq sl, r4, r0, asr #31 │ │ │ │ + @ instruction: 0x0094afd4 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281a44 │ │ │ │ ldr r1, [pc, #28] @ 281a48 │ │ │ │ ldr r0, [pc, #28] @ 281a4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r8, ror #31 │ │ │ │ - adceq r8, r0, r0, asr #7 │ │ │ │ - ldrdeq r8, [r0], r8 @ │ │ │ │ + adcseq r3, r4, r8, lsr #27 │ │ │ │ + adceq r8, r0, r0, lsl #3 │ │ │ │ + umlaleq r8, r0, r8, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281a84 │ │ │ │ ldr r1, [pc, #28] @ 281a88 │ │ │ │ ldr r0, [pc, #28] @ 281a8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281a90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r8, lsr #31 │ │ │ │ - adceq r8, r0, r8, ror r2 │ │ │ │ - @ instruction: 0x00a083b8 │ │ │ │ + adcseq r3, r4, r8, ror #26 │ │ │ │ + adceq r8, r0, r8, lsr r0 │ │ │ │ + adceq r8, r0, r8, ror r1 │ │ │ │ andeq r0, r0, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281ac8 │ │ │ │ ldr r1, [pc, #28] @ 281acc │ │ │ │ ldr r0, [pc, #28] @ 281ad0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r3, r4, r4, ror #30 │ │ │ │ - @ instruction: 0x0093bdd4 │ │ │ │ - addseq fp, r3, r8, ror #27 │ │ │ │ + adcseq r3, r4, r4, lsr #26 │ │ │ │ + umullseq fp, r3, r4, fp │ │ │ │ + addseq fp, r3, r8, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #48] @ 281b1c │ │ │ │ ldr r4, [pc, #48] @ 281b20 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -2315,83 +2315,83 @@ │ │ │ │ ldr r0, [pc, #32] @ 281b28 │ │ │ │ ldr r3, [r3] │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #1 │ │ │ │ b 27c904 │ │ │ │ - adceq r8, r0, r0, asr r3 │ │ │ │ + adceq r8, r0, r0, lsl r1 │ │ │ │ tsteq r8, ip, lsl #6 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - adceq r8, r0, r0, asr #6 │ │ │ │ + adceq r8, r0, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281b5c │ │ │ │ ldr r1, [pc, #24] @ 281b60 │ │ │ │ ldr r0, [pc, #24] @ 281b64 │ │ │ │ ldr r2, [pc, #24] @ 281b68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, ip, ror r3 │ │ │ │ - addseq fp, r4, r0, lsr #1 │ │ │ │ - ldrheq fp, [r4], r4 │ │ │ │ + adcseq r4, r4, ip, lsr r1 │ │ │ │ + addseq sl, r4, r0, ror #28 │ │ │ │ + addseq sl, r4, r4, ror lr │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281ba0 │ │ │ │ ldr r1, [pc, #28] @ 281ba4 │ │ │ │ ldr r0, [pc, #28] @ 281ba8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281bac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r0, asr #6 │ │ │ │ - adceq r9, r0, ip, asr r3 │ │ │ │ - adceq r9, r0, r8, ror #6 │ │ │ │ + adcseq r4, r4, r0, lsl #2 │ │ │ │ + adceq r9, r0, ip, lsl r1 │ │ │ │ + adceq r9, r0, r8, lsr #2 │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281be0 │ │ │ │ ldr r1, [pc, #24] @ 281be4 │ │ │ │ ldr r0, [pc, #24] @ 281be8 │ │ │ │ ldr r2, [pc, #24] @ 281bec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r8, ror #15 │ │ │ │ - addseq fp, r4, ip, lsl r0 │ │ │ │ - addseq fp, r4, r0, lsr r0 │ │ │ │ + adcseq r4, r4, r8, lsr #11 │ │ │ │ + @ instruction: 0x0094addc │ │ │ │ + @ instruction: 0x0094adf0 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281c24 │ │ │ │ ldr r1, [pc, #28] @ 281c28 │ │ │ │ ldr r0, [pc, #28] @ 281c2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281c30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r4, ror #17 │ │ │ │ - adceq lr, r0, r8, asr #22 │ │ │ │ - adceq lr, r0, r8, lsr #23 │ │ │ │ + adcseq r4, r4, r4, lsr #13 │ │ │ │ + adceq lr, r0, r8, lsl #18 │ │ │ │ + adceq lr, r0, r8, ror #18 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ │ │ │ │ 00281c34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -2405,622 +2405,622 @@ │ │ │ │ ldr r0, [pc, #28] @ 281c84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlalseq r4, r4, r4, sp @ │ │ │ │ - adceq r7, r1, r4, asr sp │ │ │ │ - adceq r7, r1, ip, ror lr │ │ │ │ + adcseq r4, r4, r4, asr fp │ │ │ │ + adceq r7, r1, r4, lsl fp │ │ │ │ + adceq r7, r1, ip, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281cbc │ │ │ │ ldr r1, [pc, #28] @ 281cc0 │ │ │ │ ldr r0, [pc, #28] @ 281cc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, r4, asr sp │ │ │ │ - adceq r7, r1, r4, lsl sp │ │ │ │ - adceq r7, r1, ip, asr lr │ │ │ │ + adcseq r4, r4, r4, lsl fp │ │ │ │ + ldrdeq r7, [r1], r4 @ │ │ │ │ + adceq r7, r1, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281cfc │ │ │ │ ldr r1, [pc, #28] @ 281d00 │ │ │ │ ldr r0, [pc, #28] @ 281d04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #824 @ 0x338 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r4, ip, asr #28 │ │ │ │ - adceq r7, r1, r4, ror #31 │ │ │ │ - ldrdeq r0, [r3], r0 @ │ │ │ │ + adcseq r4, r4, ip, lsl #24 │ │ │ │ + adceq r7, r1, r4, lsr #27 │ │ │ │ + umlaleq pc, r2, r0, lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281d38 │ │ │ │ ldr r1, [pc, #24] @ 281d3c │ │ │ │ ldr r0, [pc, #24] @ 281d40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, r0, asr #1 │ │ │ │ - adceq r8, r1, r8, ror #18 │ │ │ │ - adceq r8, r1, r4, ror r9 │ │ │ │ + adcseq r4, r4, r0, lsl #29 │ │ │ │ + adceq r8, r1, r8, lsr #14 │ │ │ │ + adceq r8, r1, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281d74 │ │ │ │ ldr r1, [pc, #24] @ 281d78 │ │ │ │ ldr r0, [pc, #24] @ 281d7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, r8, lsr r1 │ │ │ │ - addseq r4, r3, ip, asr #4 │ │ │ │ - addseq r4, r3, r4, ror #4 │ │ │ │ + @ instruction: 0x00b44ef8 │ │ │ │ + addseq r4, r3, ip │ │ │ │ + addseq r4, r3, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281db4 │ │ │ │ ldr r1, [pc, #28] @ 281db8 │ │ │ │ ldr r0, [pc, #28] @ 281dbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - ldrsheq r5, [r4], ip @ │ │ │ │ - adceq r8, r1, r8, lsr ip │ │ │ │ - adceq r8, r1, r8, asr ip │ │ │ │ + @ instruction: 0x00b44ebc │ │ │ │ + strdeq r8, [r1], r8 @ │ │ │ │ + adceq r8, r1, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281df4 │ │ │ │ ldr r1, [pc, #28] @ 281df8 │ │ │ │ ldr r0, [pc, #28] @ 281dfc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281e00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - ldrheq r5, [r4], ip @ │ │ │ │ - strdeq r8, [r1], r4 @ │ │ │ │ - adceq r8, r1, r8, ror r0 │ │ │ │ + adcseq r4, r4, ip, ror lr │ │ │ │ + @ instruction: 0x00a189b4 │ │ │ │ + adceq r7, r1, r8, lsr lr │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281e34 │ │ │ │ ldr r1, [pc, #24] @ 281e38 │ │ │ │ ldr r0, [pc, #24] @ 281e3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, r8, lsr r4 │ │ │ │ - addseq r4, r3, ip, lsl #3 │ │ │ │ - addseq lr, fp, r0, lsr fp │ │ │ │ + @ instruction: 0x00b451f8 │ │ │ │ + addseq r3, r3, ip, asr #30 │ │ │ │ + @ instruction: 0x009be8f0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281e74 │ │ │ │ ldr r1, [pc, #28] @ 281e78 │ │ │ │ ldr r0, [pc, #28] @ 281e7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b453fc │ │ │ │ - addseq r4, r3, r0, asr r1 │ │ │ │ - addseq r4, r3, r8, ror #2 │ │ │ │ + @ instruction: 0x00b451bc │ │ │ │ + addseq r3, r3, r0, lsl pc │ │ │ │ + addseq r3, r3, r8, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281eb4 │ │ │ │ ldr r1, [pc, #28] @ 281eb8 │ │ │ │ ldr r0, [pc, #28] @ 281ebc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281ec0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, r0, lsl sl │ │ │ │ - addseq r3, r4, r8, ror #29 │ │ │ │ - addseq r9, r4, ip, lsr pc │ │ │ │ + @ instruction: 0x00b457d0 │ │ │ │ + addseq r3, r4, r8, lsr #25 │ │ │ │ + @ instruction: 0x00949cfc │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281ef8 │ │ │ │ ldr r1, [pc, #28] @ 281efc │ │ │ │ ldr r0, [pc, #28] @ 281f00 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281f04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, ip, asr #19 │ │ │ │ - addseq r3, r4, r4, lsr #29 │ │ │ │ - @ instruction: 0x00949ef8 │ │ │ │ + adcseq r5, r4, ip, lsl #15 │ │ │ │ + addseq r3, r4, r4, ror #24 │ │ │ │ + @ instruction: 0x00949cb8 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281f3c │ │ │ │ ldr r1, [pc, #28] @ 281f40 │ │ │ │ ldr r0, [pc, #28] @ 281f44 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 281f48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r5, r4, r8, lsl #19 │ │ │ │ - addseq r3, r4, r0, ror #28 │ │ │ │ - @ instruction: 0x00949eb4 │ │ │ │ + adcseq r5, r4, r8, asr #14 │ │ │ │ + addseq r3, r4, r0, lsr #24 │ │ │ │ + addseq r9, r4, r4, ror ip │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 281f7c │ │ │ │ ldr r1, [pc, #24] @ 281f80 │ │ │ │ ldr r0, [pc, #24] @ 281f84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r6, r4, r4, lsr #29 │ │ │ │ - adceq fp, r1, r8, lsr #26 │ │ │ │ - adceq fp, r1, r8, lsr sp │ │ │ │ + adcseq r6, r4, r4, ror #24 │ │ │ │ + adceq fp, r1, r8, ror #21 │ │ │ │ + strdeq fp, [r1], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281fbc │ │ │ │ ldr r1, [pc, #28] @ 281fc0 │ │ │ │ ldr r0, [pc, #28] @ 281fc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b48cd8 │ │ │ │ - addseq r4, r3, r8 │ │ │ │ - addseq lr, fp, ip, lsr #19 │ │ │ │ + umlalseq r8, r4, r8, sl │ │ │ │ + addseq r3, r3, r8, asr #27 │ │ │ │ + addseq lr, fp, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 281ffc │ │ │ │ ldr r1, [pc, #28] @ 282000 │ │ │ │ ldr r0, [pc, #28] @ 282004 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlalseq r8, r4, r8, ip │ │ │ │ - addseq r3, r3, r8, asr #31 │ │ │ │ - addseq r3, r3, r0, ror #31 │ │ │ │ + adcseq r8, r4, r8, asr sl │ │ │ │ + addseq r3, r3, r8, lsl #27 │ │ │ │ + addseq r3, r3, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28203c │ │ │ │ ldr r1, [pc, #28] @ 282040 │ │ │ │ ldr r0, [pc, #28] @ 282044 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r8, asr ip │ │ │ │ - adceq r5, r2, r8, ror r7 │ │ │ │ - addseq sl, r8, r4, asr #6 │ │ │ │ + adcseq r8, r4, r8, lsl sl │ │ │ │ + adceq r5, r2, r8, lsr r5 │ │ │ │ + addseq sl, r8, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28207c │ │ │ │ ldr r1, [pc, #28] @ 282080 │ │ │ │ ldr r0, [pc, #28] @ 282084 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, ip, ror #4 │ │ │ │ - addseq r3, r3, r8, asr #30 │ │ │ │ - addseq lr, fp, ip, ror #17 │ │ │ │ + adcseq r9, r4, ip, lsr #32 │ │ │ │ + addseq r3, r3, r8, lsl #26 │ │ │ │ + addseq lr, fp, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2820bc │ │ │ │ ldr r1, [pc, #28] @ 2820c0 │ │ │ │ ldr r0, [pc, #28] @ 2820c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2820c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, ip, lsr #4 │ │ │ │ - adceq r5, r4, r8, asr #10 │ │ │ │ - addseq sl, r8, r0, asr #5 │ │ │ │ + adcseq r8, r4, ip, ror #31 │ │ │ │ + adceq r5, r4, r8, lsl #6 │ │ │ │ + addseq sl, r8, r0, lsl #1 │ │ │ │ andeq r0, r0, r7, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282100 │ │ │ │ ldr r1, [pc, #28] @ 282104 │ │ │ │ ldr r0, [pc, #28] @ 282108 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28210c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r8, ror #3 │ │ │ │ - adceq r5, r4, r4, lsl #10 │ │ │ │ - addseq sl, r8, ip, ror r2 │ │ │ │ + adcseq r8, r4, r8, lsr #31 │ │ │ │ + adceq r5, r4, r4, asr #5 │ │ │ │ + addseq sl, r8, ip, lsr r0 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282144 │ │ │ │ ldr r1, [pc, #28] @ 282148 │ │ │ │ ldr r0, [pc, #28] @ 28214c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282150 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r4, lsr #3 │ │ │ │ - adceq r5, r4, r0, asr #9 │ │ │ │ - addseq sl, r8, r8, lsr r2 │ │ │ │ + adcseq r8, r4, r4, ror #30 │ │ │ │ + adceq r5, r4, r0, lsl #5 │ │ │ │ + @ instruction: 0x00989ff8 │ │ │ │ andeq r1, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282188 │ │ │ │ ldr r1, [pc, #28] @ 28218c │ │ │ │ ldr r0, [pc, #28] @ 282190 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282194 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r0, ror #2 │ │ │ │ - adceq r5, r4, ip, ror r4 │ │ │ │ - @ instruction: 0x0098a1f4 │ │ │ │ + adcseq r8, r4, r0, lsr #30 │ │ │ │ + adceq r5, r4, ip, lsr r2 │ │ │ │ + @ instruction: 0x00989fb4 │ │ │ │ @ instruction: 0x000001bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2821cc │ │ │ │ ldr r1, [pc, #28] @ 2821d0 │ │ │ │ ldr r0, [pc, #28] @ 2821d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2821d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #536 @ 0x218 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, ip, lsl r1 │ │ │ │ - adceq r5, r4, r8, lsr r4 │ │ │ │ - @ instruction: 0x0098a1b0 │ │ │ │ + @ instruction: 0x00b48edc │ │ │ │ + strdeq r5, [r4], r8 @ │ │ │ │ + addseq r9, r8, r0, ror pc │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282210 │ │ │ │ ldr r1, [pc, #28] @ 282214 │ │ │ │ ldr r0, [pc, #28] @ 282218 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - ldrsbeq r9, [r4], r8 @ │ │ │ │ - @ instruction: 0x00933db4 │ │ │ │ - addseq r3, r3, ip, asr #27 │ │ │ │ + umlalseq r8, r4, r8, lr │ │ │ │ + addseq r3, r3, r4, ror fp │ │ │ │ + addseq r3, r3, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282250 │ │ │ │ ldr r1, [pc, #28] @ 282254 │ │ │ │ ldr r0, [pc, #28] @ 282258 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28225c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlalseq r9, r4, r8, r0 │ │ │ │ - @ instruction: 0x00a453b4 │ │ │ │ - addseq sl, r8, ip, lsr #2 │ │ │ │ + adcseq r8, r4, r8, asr lr │ │ │ │ + adceq r5, r4, r4, ror r1 │ │ │ │ + addseq r9, r8, ip, ror #29 │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282294 │ │ │ │ ldr r1, [pc, #28] @ 282298 │ │ │ │ ldr r0, [pc, #28] @ 28229c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2822a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r4, asr r0 │ │ │ │ - adceq r5, r4, r0, ror r3 │ │ │ │ - addseq sl, r8, r8, ror #1 │ │ │ │ + adcseq r8, r4, r4, lsl lr │ │ │ │ + adceq r5, r4, r0, lsr r1 │ │ │ │ + addseq r9, r8, r8, lsr #29 │ │ │ │ @ instruction: 0x000011b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2822d8 │ │ │ │ ldr r1, [pc, #28] @ 2822dc │ │ │ │ ldr r0, [pc, #28] @ 2822e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2822e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r9, r4, r0, lsl r0 │ │ │ │ - adceq r5, r4, ip, lsr #6 │ │ │ │ - addseq sl, r8, r4, lsr #1 │ │ │ │ + @ instruction: 0x00b48dd0 │ │ │ │ + adceq r5, r4, ip, ror #1 │ │ │ │ + addseq r9, r8, r4, ror #28 │ │ │ │ andeq r1, r0, r6, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28231c │ │ │ │ ldr r1, [pc, #28] @ 282320 │ │ │ │ ldr r0, [pc, #28] @ 282324 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282328 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, ip, asr #31 │ │ │ │ - adceq r5, r4, r8, ror #5 │ │ │ │ - adceq r6, r2, r4, ror #30 │ │ │ │ + adcseq r8, r4, ip, lsl #27 │ │ │ │ + adceq r5, r4, r8, lsr #1 │ │ │ │ + adceq r6, r2, r4, lsr #26 │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282360 │ │ │ │ ldr r1, [pc, #28] @ 282364 │ │ │ │ ldr r0, [pc, #28] @ 282368 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 28236c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r8, lsl #31 │ │ │ │ - adceq r5, r4, r4, lsr #5 │ │ │ │ - addseq sl, r8, ip, lsl r0 │ │ │ │ + adcseq r8, r4, r8, asr #26 │ │ │ │ + adceq r5, r4, r4, rrx │ │ │ │ + @ instruction: 0x00989ddc │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2823a4 │ │ │ │ ldr r1, [pc, #28] @ 2823a8 │ │ │ │ ldr r0, [pc, #28] @ 2823ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2823b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #740 @ 0x2e4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r4, asr #30 │ │ │ │ - adceq r5, r4, r0, ror #4 │ │ │ │ - adceq r6, r2, r0, lsr pc │ │ │ │ + adcseq r8, r4, r4, lsl #26 │ │ │ │ + adceq r5, r4, r0, lsr #32 │ │ │ │ + strdeq r6, [r2], r0 @ │ │ │ │ strheq r2, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2823e8 │ │ │ │ ldr r1, [pc, #28] @ 2823ec │ │ │ │ ldr r0, [pc, #28] @ 2823f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2823f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r0, lsl #30 │ │ │ │ - adceq r5, r4, ip, lsl r2 │ │ │ │ - addseq r7, lr, ip, lsl fp │ │ │ │ + adcseq r8, r4, r0, asr #25 │ │ │ │ + ldrdeq r4, [r4], ip @ │ │ │ │ + @ instruction: 0x009e78dc │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28242c │ │ │ │ ldr r1, [pc, #28] @ 282430 │ │ │ │ ldr r0, [pc, #28] @ 282434 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #784 @ 0x310 │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b48ebc │ │ │ │ - ldrdeq r5, [r4], ip @ │ │ │ │ - addseq r9, r8, r4, asr pc │ │ │ │ + adcseq r8, r4, ip, ror ip │ │ │ │ + umlaleq r4, r4, ip, pc @ │ │ │ │ + addseq r9, r8, r4, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28246c │ │ │ │ ldr r1, [pc, #28] @ 282470 │ │ │ │ ldr r0, [pc, #28] @ 282474 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282478 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #816 @ 0x330 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, ip, ror lr │ │ │ │ - umlaleq r5, r4, r8, r1 │ │ │ │ - addseq r9, r8, r0, lsl pc │ │ │ │ + adcseq r8, r4, ip, lsr ip │ │ │ │ + adceq r4, r4, r8, asr pc │ │ │ │ + @ instruction: 0x00989cd0 │ │ │ │ ldrdeq r2, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2824b0 │ │ │ │ ldr r1, [pc, #28] @ 2824b4 │ │ │ │ ldr r0, [pc, #28] @ 2824b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2824bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r8, r4, r8, lsr lr │ │ │ │ - adceq r5, r4, r4, asr r1 │ │ │ │ - addseq r9, r8, ip, asr #29 │ │ │ │ + @ instruction: 0x00b48bf8 │ │ │ │ + adceq r4, r4, r4, lsl pc │ │ │ │ + addseq r9, r8, ip, lsl #25 │ │ │ │ andeq r1, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2824f0 │ │ │ │ ldr r1, [pc, #24] @ 2824f4 │ │ │ │ ldr r0, [pc, #24] @ 2824f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r0, asr #4 │ │ │ │ - umlaleq r8, r2, r0, sp │ │ │ │ - adceq r8, r2, r8, lsr #27 │ │ │ │ + adcseq sl, r4, r0 │ │ │ │ + adceq r8, r2, r0, asr fp │ │ │ │ + adceq r8, r2, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282530 │ │ │ │ ldr r1, [pc, #28] @ 282534 │ │ │ │ ldr r0, [pc, #28] @ 282538 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r4, lsl #4 │ │ │ │ - adceq r8, r2, r0, lsl #27 │ │ │ │ - addseq r9, r8, r0, asr lr │ │ │ │ + adcseq r9, r4, r4, asr #31 │ │ │ │ + adceq r8, r2, r0, asr #22 │ │ │ │ + addseq r9, r8, r0, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282570 │ │ │ │ ldr r1, [pc, #28] @ 282574 │ │ │ │ ldr r0, [pc, #28] @ 282578 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r8, ror r3 │ │ │ │ - adceq r8, r4, ip, ror #22 │ │ │ │ - adceq r8, r2, r0, asr pc │ │ │ │ + adcseq sl, r4, r8, lsr r1 │ │ │ │ + adceq r8, r4, ip, lsr #18 │ │ │ │ + adceq r8, r2, r0, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2825b0 │ │ │ │ ldr r1, [pc, #28] @ 2825b4 │ │ │ │ ldr r0, [pc, #28] @ 2825b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r8, lsr r3 │ │ │ │ - adceq r8, r4, ip, lsr #22 │ │ │ │ - adceq r8, r2, ip, lsl pc │ │ │ │ + ldrsheq sl, [r4], r8 @ │ │ │ │ + adceq r8, r4, ip, ror #17 │ │ │ │ + ldrdeq r8, [r2], ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2825f0 │ │ │ │ ldr r1, [pc, #28] @ 2825f4 │ │ │ │ ldr r0, [pc, #28] @ 2825f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2825fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4a2f8 │ │ │ │ - adceq r8, r4, r8, ror #21 │ │ │ │ - adceq r8, r2, r0, lsl #30 │ │ │ │ + ldrheq sl, [r4], r8 @ │ │ │ │ + adceq r8, r4, r8, lsr #17 │ │ │ │ + adceq r8, r2, r0, asr #25 │ │ │ │ andeq r0, r0, r2, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27ee30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -3032,17 +3032,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 282650 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r4, ror #27 │ │ │ │ - addseq r3, r3, ip, ror r9 │ │ │ │ - umullseq r3, r3, r4, r9 @ │ │ │ │ + adcseq sl, r4, r4, lsr #23 │ │ │ │ + addseq r3, r3, ip, lsr r7 │ │ │ │ + addseq r3, r3, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27ee30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -3053,457 +3053,457 @@ │ │ │ │ ldr r0, [pc, #28] @ 2826a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2826a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4aef8 │ │ │ │ - adceq pc, r2, r0, lsl r2 @ │ │ │ │ - addseq r9, r8, r0, ror #25 │ │ │ │ + @ instruction: 0x00b4acb8 │ │ │ │ + ldrdeq lr, [r2], r0 @ │ │ │ │ + addseq r9, r8, r0, lsr #21 │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2826e0 │ │ │ │ ldr r1, [pc, #28] @ 2826e4 │ │ │ │ ldr r0, [pc, #28] @ 2826e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2826ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4aeb4 │ │ │ │ - adceq pc, r2, ip, asr #3 │ │ │ │ - umullseq r9, r8, ip, ip │ │ │ │ + adcseq sl, r4, r4, ror ip │ │ │ │ + adceq lr, r2, ip, lsl #31 │ │ │ │ + addseq r9, r8, ip, asr sl │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282724 │ │ │ │ ldr r1, [pc, #28] @ 282728 │ │ │ │ ldr r0, [pc, #28] @ 28272c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r0, ror lr │ │ │ │ - adceq pc, r2, ip, lsl #3 │ │ │ │ - addseq r9, r8, ip, asr ip │ │ │ │ + adcseq sl, r4, r0, lsr ip │ │ │ │ + adceq lr, r2, ip, asr #30 │ │ │ │ + addseq r9, r8, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282764 │ │ │ │ ldr r1, [pc, #28] @ 282768 │ │ │ │ ldr r0, [pc, #28] @ 28276c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r0, lsr lr │ │ │ │ - adceq pc, r2, r8, asr #2 │ │ │ │ - addseq r9, r8, r8, lsl ip │ │ │ │ + @ instruction: 0x00b4abf0 │ │ │ │ + adceq lr, r2, r8, lsl #30 │ │ │ │ + @ instruction: 0x009899d8 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2827a8 │ │ │ │ ldr r1, [pc, #28] @ 2827ac │ │ │ │ ldr r0, [pc, #28] @ 2827b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2827b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, ip, ror #27 │ │ │ │ - adceq pc, r2, r4, lsl #2 │ │ │ │ - @ instruction: 0x00989bd4 │ │ │ │ + adcseq sl, r4, ip, lsr #23 │ │ │ │ + adceq lr, r2, r4, asr #29 │ │ │ │ + umullseq r9, r8, r4, r9 │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2827ec │ │ │ │ ldr r1, [pc, #28] @ 2827f0 │ │ │ │ ldr r0, [pc, #28] @ 2827f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2827f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sl, r4, r8, lsr #27 │ │ │ │ - adceq pc, r2, r0, asr #1 │ │ │ │ - umullseq r9, r8, r0, fp │ │ │ │ + adcseq sl, r4, r8, ror #22 │ │ │ │ + adceq lr, r2, r0, lsl #29 │ │ │ │ + addseq r9, r8, r0, asr r9 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28282c │ │ │ │ ldr r1, [pc, #24] @ 282830 │ │ │ │ ldr r0, [pc, #24] @ 282834 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4b3fc │ │ │ │ - adceq r8, r2, r4, asr sl │ │ │ │ - adceq r8, r2, ip, ror #20 │ │ │ │ + @ instruction: 0x00b4b1bc │ │ │ │ + adceq r8, r2, r4, lsl r8 │ │ │ │ + adceq r8, r2, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28286c │ │ │ │ ldr r1, [pc, #28] @ 282870 │ │ │ │ ldr r0, [pc, #28] @ 282874 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq fp, r4, r8, lsr r6 │ │ │ │ - addseq r3, r3, r8, asr r7 │ │ │ │ - addseq r3, r3, r0, ror r7 │ │ │ │ + @ instruction: 0x00b4b3f8 │ │ │ │ + addseq r3, r3, r8, lsl r5 │ │ │ │ + addseq r3, r3, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2828ac │ │ │ │ ldr r1, [pc, #28] @ 2828b0 │ │ │ │ ldr r0, [pc, #28] @ 2828b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2828b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq fp, r4, r0, lsl r8 │ │ │ │ - adceq r0, r3, r0, lsr #8 │ │ │ │ - umlaleq r0, r3, ip, r4 │ │ │ │ + @ instruction: 0x00b4b5d0 │ │ │ │ + adceq r0, r3, r0, ror #3 │ │ │ │ + adceq r0, r3, ip, asr r2 │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2828f0 │ │ │ │ ldr r1, [pc, #28] @ 2828f4 │ │ │ │ ldr r0, [pc, #28] @ 2828f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2828fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq fp, r4, ip, asr #15 │ │ │ │ - ldrdeq r0, [r3], ip @ │ │ │ │ - adceq r0, r3, r8, asr r4 │ │ │ │ + adcseq fp, r4, ip, lsl #11 │ │ │ │ + umlaleq r0, r3, ip, r1 │ │ │ │ + adceq r0, r3, r8, lsl r2 │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282934 │ │ │ │ ldr r1, [pc, #28] @ 282938 │ │ │ │ ldr r0, [pc, #28] @ 28293c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4bab8 │ │ │ │ - strdeq r0, [r3], r4 @ │ │ │ │ - addseq r9, r8, ip, asr #20 │ │ │ │ + adcseq fp, r4, r8, ror r8 │ │ │ │ + @ instruction: 0x00a306b4 │ │ │ │ + addseq r9, r8, ip, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282974 │ │ │ │ ldr r1, [pc, #28] @ 282978 │ │ │ │ ldr r0, [pc, #28] @ 28297c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282980 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq fp, r4, r8, ror sl │ │ │ │ - @ instruction: 0x00a308b0 │ │ │ │ - adceq r0, r3, r8, ror #17 │ │ │ │ + adcseq fp, r4, r8, lsr r8 │ │ │ │ + adceq r0, r3, r0, ror r6 │ │ │ │ + adceq r0, r3, r8, lsr #13 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2829b4 │ │ │ │ ldr r1, [pc, #24] @ 2829b8 │ │ │ │ ldr r0, [pc, #24] @ 2829bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r0, ror #10 │ │ │ │ - addseq r3, r3, ip, lsl #12 │ │ │ │ - @ instruction: 0x009bdfb0 │ │ │ │ + adcseq ip, r4, r0, lsr #6 │ │ │ │ + addseq r3, r3, ip, asr #7 │ │ │ │ + addseq sp, fp, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2829f4 │ │ │ │ ldr r1, [pc, #28] @ 2829f8 │ │ │ │ ldr r0, [pc, #28] @ 2829fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r4, lsr #11 │ │ │ │ - @ instruction: 0x009335d0 │ │ │ │ - addseq r3, r3, r8, ror #11 │ │ │ │ + adcseq ip, r4, r4, ror #6 │ │ │ │ + umullseq r3, r3, r0, r3 @ │ │ │ │ + addseq r3, r3, r8, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282a30 │ │ │ │ ldr r1, [pc, #24] @ 282a34 │ │ │ │ ldr r0, [pc, #24] @ 282a38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4ccdc │ │ │ │ - strdeq r7, [r3], r0 @ │ │ │ │ - adceq r7, r3, r0, lsl #4 │ │ │ │ + umlalseq ip, r4, ip, sl │ │ │ │ + @ instruction: 0x00a36fb0 │ │ │ │ + adceq r6, r3, r0, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282a70 │ │ │ │ ldr r1, [pc, #28] @ 282a74 │ │ │ │ ldr r0, [pc, #28] @ 282a78 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282a7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r0, asr sp │ │ │ │ - adceq r7, r3, r8, lsl #13 │ │ │ │ - umlaleq r7, r3, r4, r6 │ │ │ │ + adcseq ip, r4, r0, lsl fp │ │ │ │ + adceq r7, r3, r8, asr #8 │ │ │ │ + adceq r7, r3, r4, asr r4 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282ab4 │ │ │ │ ldr r1, [pc, #28] @ 282ab8 │ │ │ │ ldr r0, [pc, #28] @ 282abc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282ac0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq ip, r4, r8, asr #30 │ │ │ │ - adceq r8, r3, r4, asr #11 │ │ │ │ - adceq r8, r3, r0, ror r7 │ │ │ │ + adcseq ip, r4, r8, lsl #26 │ │ │ │ + adceq r8, r3, r4, lsl #7 │ │ │ │ + adceq r8, r3, r0, lsr r5 │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282af8 │ │ │ │ ldr r1, [pc, #28] @ 282afc │ │ │ │ ldr r0, [pc, #28] @ 282b00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, ip, lsr #8 │ │ │ │ - strdeq sl, [r3], r4 @ │ │ │ │ - addseq r9, r8, r8, lsl #17 │ │ │ │ + adcseq sp, r4, ip, ror #3 │ │ │ │ + @ instruction: 0x00a3a4b4 │ │ │ │ + addseq r9, r8, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282b38 │ │ │ │ ldr r1, [pc, #28] @ 282b3c │ │ │ │ ldr r0, [pc, #28] @ 282b40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, ip, ror #7 │ │ │ │ - addseq r3, r3, ip, lsl #9 │ │ │ │ - addseq r3, r3, r4, lsr #9 │ │ │ │ + adcseq sp, r4, ip, lsr #3 │ │ │ │ + addseq r3, r3, ip, asr #4 │ │ │ │ + addseq r3, r3, r4, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282b78 │ │ │ │ ldr r1, [pc, #28] @ 282b7c │ │ │ │ ldr r0, [pc, #28] @ 282b80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, r0, lsr #16 │ │ │ │ - addseq r3, r3, ip, asr #8 │ │ │ │ - addseq r3, r3, r4, ror #8 │ │ │ │ + adcseq sp, r4, r0, ror #11 │ │ │ │ + addseq r3, r3, ip, lsl #4 │ │ │ │ + addseq r3, r3, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282bb8 │ │ │ │ ldr r1, [pc, #28] @ 282bbc │ │ │ │ ldr r0, [pc, #28] @ 282bc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, r8, asr #31 │ │ │ │ - adceq sp, r3, r8, lsl #7 │ │ │ │ - strdeq sp, [r3], r0 @ │ │ │ │ + adcseq sp, r4, r8, lsl #27 │ │ │ │ + adceq sp, r3, r8, asr #2 │ │ │ │ + @ instruction: 0x00a3d1b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282bf8 │ │ │ │ ldr r1, [pc, #28] @ 282bfc │ │ │ │ ldr r0, [pc, #28] @ 282c00 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282c04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, r8, lsl #31 │ │ │ │ - adceq sp, r3, r4, asr #6 │ │ │ │ - @ instruction: 0x00a3d3bc │ │ │ │ + adcseq sp, r4, r8, asr #26 │ │ │ │ + adceq sp, r3, r4, lsl #2 │ │ │ │ + adceq sp, r3, ip, ror r1 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282c3c │ │ │ │ ldr r1, [pc, #28] @ 282c40 │ │ │ │ ldr r0, [pc, #28] @ 282c44 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 282c48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, r4, asr #30 │ │ │ │ - adceq sp, r3, r0, lsl #6 │ │ │ │ - adceq sp, r3, r8, lsl #7 │ │ │ │ + adcseq sp, r4, r4, lsl #26 │ │ │ │ + adceq sp, r3, r0, asr #1 │ │ │ │ + adceq sp, r3, r8, asr #2 │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282c80 │ │ │ │ ldr r1, [pc, #28] @ 282c84 │ │ │ │ ldr r0, [pc, #28] @ 282c88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #169 @ 0xa9 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, r0, lsl #30 │ │ │ │ - adceq sp, r3, r0, asr #5 │ │ │ │ - adceq sp, r3, r0, lsl #7 │ │ │ │ + adcseq sp, r4, r0, asr #25 │ │ │ │ + adceq sp, r3, r0, lsl #1 │ │ │ │ + adceq sp, r3, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282cc0 │ │ │ │ ldr r1, [pc, #28] @ 282cc4 │ │ │ │ ldr r0, [pc, #28] @ 282cc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, r0, asr #29 │ │ │ │ - adceq sp, r3, r0, lsl #5 │ │ │ │ - adceq sp, r3, r8, ror #5 │ │ │ │ + adcseq sp, r4, r0, lsl #25 │ │ │ │ + adceq sp, r3, r0, asr #32 │ │ │ │ + adceq sp, r3, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282d00 │ │ │ │ ldr r1, [pc, #28] @ 282d04 │ │ │ │ ldr r0, [pc, #28] @ 282d08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq sp, r4, r0, lsl #29 │ │ │ │ - adceq sp, r3, r0, asr #4 │ │ │ │ - adceq sp, r3, r0, asr #6 │ │ │ │ + adcseq sp, r4, r0, asr #24 │ │ │ │ + adceq sp, r3, r0 │ │ │ │ + adceq sp, r3, r0, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282d40 │ │ │ │ ldr r1, [pc, #28] @ 282d44 │ │ │ │ ldr r0, [pc, #28] @ 282d48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq lr, r4, r8, lsr #1 │ │ │ │ - @ instruction: 0x00a3e2bc │ │ │ │ - adceq lr, r3, r4, ror r3 │ │ │ │ + adcseq sp, r4, r8, ror #28 │ │ │ │ + adceq lr, r3, ip, ror r0 │ │ │ │ + adceq lr, r3, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282d7c │ │ │ │ ldr r1, [pc, #24] @ 282d80 │ │ │ │ ldr r0, [pc, #24] @ 282d84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4e8f8 │ │ │ │ - @ instruction: 0x00a424b4 │ │ │ │ - addseq r9, r8, ip, ror #31 │ │ │ │ + @ instruction: 0x00b4e6b8 │ │ │ │ + adceq r2, r4, r4, ror r2 │ │ │ │ + addseq r9, r8, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27ee30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -3514,927 +3514,927 @@ │ │ │ │ ldr r0, [pc, #28] @ 282dd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4f1d0 │ │ │ │ - @ instruction: 0x009331f4 │ │ │ │ - addseq r3, r3, ip, lsl #4 │ │ │ │ + umlalseq lr, r4, r0, pc @ │ │ │ │ + @ instruction: 0x00932fb4 │ │ │ │ + addseq r2, r3, ip, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 282e10 │ │ │ │ ldr r1, [pc, #28] @ 282e14 │ │ │ │ ldr r0, [pc, #28] @ 282e18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b4f3d4 │ │ │ │ - @ instruction: 0x009331b4 │ │ │ │ - addseq r3, r3, ip, asr #3 │ │ │ │ + umlalseq pc, r4, r4, r1 @ │ │ │ │ + addseq r2, r3, r4, ror pc │ │ │ │ + addseq r2, r3, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282e4c │ │ │ │ ldr r1, [pc, #24] @ 282e50 │ │ │ │ ldr r0, [pc, #24] @ 282e54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq pc, r4, ip, ror r5 @ │ │ │ │ - addseq r3, r3, r4, ror r1 │ │ │ │ - addseq r3, r3, ip, lsl #3 │ │ │ │ + adcseq pc, r4, ip, lsr r3 @ │ │ │ │ + addseq r2, r3, r4, lsr pc │ │ │ │ + addseq r2, r3, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282e88 │ │ │ │ ldr r1, [pc, #24] @ 282e8c │ │ │ │ ldr r0, [pc, #24] @ 282e90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r0, r5, r8, ror #17 │ │ │ │ - addseq r3, r3, r8, lsr r1 │ │ │ │ - addseq r3, r3, r0, asr r1 │ │ │ │ + adcseq r0, r5, r8, lsr #13 │ │ │ │ + @ instruction: 0x00932ef8 │ │ │ │ + addseq r2, r3, r0, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282ec4 │ │ │ │ ldr r1, [pc, #24] @ 282ec8 │ │ │ │ ldr r0, [pc, #24] @ 282ecc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r0, r5, r4, asr sl │ │ │ │ - ldrsheq r3, [r3], ip │ │ │ │ - addseq r3, r3, r4, lsl r1 │ │ │ │ + adcseq r0, r5, r4, lsl r8 │ │ │ │ + @ instruction: 0x00932ebc │ │ │ │ + @ instruction: 0x00932ed4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282f00 │ │ │ │ ldr r1, [pc, #24] @ 282f04 │ │ │ │ ldr r0, [pc, #24] @ 282f08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b50ef8 │ │ │ │ - addseq r3, r3, r0, asr #1 │ │ │ │ - ldrsbeq r3, [r3], r8 │ │ │ │ + @ instruction: 0x00b50cb8 │ │ │ │ + addseq r2, r3, r0, lsl #29 │ │ │ │ + umullseq r2, r3, r8, lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282f3c │ │ │ │ ldr r1, [pc, #24] @ 282f40 │ │ │ │ ldr r0, [pc, #24] @ 282f44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r1, r5, r0, ror #5 │ │ │ │ - addseq r3, r3, r4, lsl #1 │ │ │ │ - umullseq r3, r3, ip, r0 @ │ │ │ │ + adcseq r1, r5, r0, lsr #1 │ │ │ │ + addseq r2, r3, r4, asr #28 │ │ │ │ + addseq r2, r3, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282f78 │ │ │ │ ldr r1, [pc, #24] @ 282f7c │ │ │ │ ldr r0, [pc, #24] @ 282f80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r1, r5, ip, asr r4 │ │ │ │ - addseq r3, r3, r8, asr #32 │ │ │ │ - addseq r3, r3, r0, rrx │ │ │ │ + adcseq r1, r5, ip, lsl r2 │ │ │ │ + addseq r2, r3, r8, lsl #28 │ │ │ │ + addseq r2, r3, r0, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282fb4 │ │ │ │ ldr r1, [pc, #24] @ 282fb8 │ │ │ │ ldr r0, [pc, #24] @ 282fbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r1, r5, r4, asr #18 │ │ │ │ - addseq r3, r3, ip │ │ │ │ - addseq r3, r3, r4, lsr #32 │ │ │ │ + adcseq r1, r5, r4, lsl #14 │ │ │ │ + addseq r2, r3, ip, asr #27 │ │ │ │ + addseq r2, r3, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 282ff0 │ │ │ │ ldr r1, [pc, #24] @ 282ff4 │ │ │ │ ldr r0, [pc, #24] @ 282ff8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r1, r5, r8, asr sp │ │ │ │ - @ instruction: 0x00932fd0 │ │ │ │ - addseq r2, r3, r8, ror #31 │ │ │ │ + adcseq r1, r5, r8, lsl fp │ │ │ │ + umullseq r2, r3, r0, sp │ │ │ │ + addseq r2, r3, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28302c │ │ │ │ ldr r1, [pc, #24] @ 283030 │ │ │ │ ldr r0, [pc, #24] @ 283034 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b51dfc │ │ │ │ - umullseq r2, r3, r4, pc @ │ │ │ │ - addseq r2, r3, ip, lsr #31 │ │ │ │ + @ instruction: 0x00b51bbc │ │ │ │ + addseq r2, r3, r4, asr sp │ │ │ │ + addseq r2, r3, ip, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283068 │ │ │ │ ldr r1, [pc, #24] @ 28306c │ │ │ │ ldr r0, [pc, #24] @ 283070 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b51ff4 │ │ │ │ - addseq r2, r3, r8, asr pc │ │ │ │ - addseq r2, r3, r0, ror pc │ │ │ │ + @ instruction: 0x00b51db4 │ │ │ │ + addseq r2, r3, r8, lsl sp │ │ │ │ + addseq r2, r3, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2830a4 │ │ │ │ ldr r1, [pc, #24] @ 2830a8 │ │ │ │ ldr r0, [pc, #24] @ 2830ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b527b0 │ │ │ │ - addseq r2, r3, ip, lsl pc │ │ │ │ - addseq r2, r3, r4, lsr pc │ │ │ │ + adcseq r2, r5, r0, ror r5 │ │ │ │ + @ instruction: 0x00932cdc │ │ │ │ + @ instruction: 0x00932cf4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2830e0 │ │ │ │ ldr r1, [pc, #24] @ 2830e4 │ │ │ │ ldr r0, [pc, #24] @ 2830e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r2, r5, r0, lsr #24 │ │ │ │ - addseq r2, r3, r0, ror #29 │ │ │ │ - @ instruction: 0x00932ef8 │ │ │ │ + adcseq r2, r5, r0, ror #19 │ │ │ │ + addseq r2, r3, r0, lsr #25 │ │ │ │ + @ instruction: 0x00932cb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28311c │ │ │ │ ldr r1, [pc, #24] @ 283120 │ │ │ │ ldr r0, [pc, #24] @ 283124 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b52ddc │ │ │ │ - addseq r2, r3, r4, lsr #29 │ │ │ │ - @ instruction: 0x00932ebc │ │ │ │ + umlalseq r2, r5, ip, fp │ │ │ │ + addseq r2, r3, r4, ror #24 │ │ │ │ + addseq r2, r3, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283158 │ │ │ │ ldr r1, [pc, #24] @ 28315c │ │ │ │ ldr r0, [pc, #24] @ 283160 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r8, lsl r1 │ │ │ │ - addseq r2, r3, r8, ror #28 │ │ │ │ - addseq r2, r3, r0, lsl #29 │ │ │ │ + @ instruction: 0x00b52ed8 │ │ │ │ + addseq r2, r3, r8, lsr #24 │ │ │ │ + addseq r2, r3, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283194 │ │ │ │ ldr r1, [pc, #24] @ 283198 │ │ │ │ ldr r0, [pc, #24] @ 28319c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b537b0 │ │ │ │ - addseq r2, r3, ip, lsr #28 │ │ │ │ - addseq r2, r3, r4, asr #28 │ │ │ │ + adcseq r3, r5, r0, ror r5 │ │ │ │ + addseq r2, r3, ip, ror #23 │ │ │ │ + addseq r2, r3, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2831d4 │ │ │ │ ldr r1, [pc, #28] @ 2831d8 │ │ │ │ ldr r0, [pc, #28] @ 2831dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlalseq r3, r5, r8, r7 │ │ │ │ - adceq fp, r6, r8, lsr r5 │ │ │ │ - adceq fp, r6, ip, asr r6 │ │ │ │ + adcseq r3, r5, r8, asr r5 │ │ │ │ + strdeq fp, [r6], r8 @ │ │ │ │ + adceq fp, r6, ip, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283214 │ │ │ │ ldr r1, [pc, #28] @ 283218 │ │ │ │ ldr r0, [pc, #28] @ 28321c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r8, asr r8 │ │ │ │ - @ instruction: 0x00a6b6b4 │ │ │ │ - adceq fp, r6, ip, asr #13 │ │ │ │ + adcseq r3, r5, r8, lsl r6 │ │ │ │ + adceq fp, r6, r4, ror r4 │ │ │ │ + adceq fp, r6, ip, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283250 │ │ │ │ ldr r1, [pc, #24] @ 283254 │ │ │ │ ldr r0, [pc, #24] @ 283258 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r4, ror #17 │ │ │ │ - addseq r2, r3, r0, ror sp │ │ │ │ - addseq r2, r3, r8, lsl #27 │ │ │ │ + adcseq r3, r5, r4, lsr #13 │ │ │ │ + addseq r2, r3, r0, lsr fp │ │ │ │ + addseq r2, r3, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28328c │ │ │ │ ldr r1, [pc, #24] @ 283290 │ │ │ │ ldr r0, [pc, #24] @ 283294 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b53afc │ │ │ │ - addseq r2, r3, r4, lsr sp │ │ │ │ - @ instruction: 0x009bd6d8 │ │ │ │ + @ instruction: 0x00b538bc │ │ │ │ + @ instruction: 0x00932af4 │ │ │ │ + umullseq sp, fp, r8, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2832cc │ │ │ │ ldr r1, [pc, #28] @ 2832d0 │ │ │ │ ldr r0, [pc, #28] @ 2832d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2832d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r0, asr #21 │ │ │ │ - adceq ip, r6, r0, lsr #7 │ │ │ │ - strdeq ip, [r6], r4 @ │ │ │ │ + adcseq r3, r5, r0, lsl #17 │ │ │ │ + adceq ip, r6, r0, ror #2 │ │ │ │ + @ instruction: 0x00a6c1b4 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283310 │ │ │ │ ldr r1, [pc, #28] @ 283314 │ │ │ │ ldr r0, [pc, #28] @ 283318 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, ip, ror sl │ │ │ │ - @ instruction: 0x00932cb4 │ │ │ │ - addseq r2, r3, ip, asr #25 │ │ │ │ + adcseq r3, r5, ip, lsr r8 │ │ │ │ + addseq r2, r3, r4, ror sl │ │ │ │ + addseq r2, r3, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283350 │ │ │ │ ldr r1, [pc, #28] @ 283354 │ │ │ │ ldr r0, [pc, #28] @ 283358 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r8, ror #26 │ │ │ │ - addseq r2, r3, r4, ror ip │ │ │ │ - addseq sp, fp, r8, lsl r6 │ │ │ │ + adcseq r3, r5, r8, lsr #22 │ │ │ │ + addseq r2, r3, r4, lsr sl │ │ │ │ + @ instruction: 0x009bd3d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283390 │ │ │ │ ldr r1, [pc, #28] @ 283394 │ │ │ │ ldr r0, [pc, #28] @ 283398 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r8, lsr #26 │ │ │ │ - adceq ip, r6, ip, lsl #11 │ │ │ │ - @ instruction: 0x009e13bc │ │ │ │ + adcseq r3, r5, r8, ror #21 │ │ │ │ + adceq ip, r6, ip, asr #6 │ │ │ │ + addseq r1, lr, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2833d0 │ │ │ │ ldr r1, [pc, #28] @ 2833d4 │ │ │ │ ldr r0, [pc, #28] @ 2833d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r8, asr #30 │ │ │ │ - @ instruction: 0x00932bf4 │ │ │ │ - umullseq sp, fp, r8, r5 │ │ │ │ + adcseq r3, r5, r8, lsl #26 │ │ │ │ + @ instruction: 0x009329b4 │ │ │ │ + addseq sp, fp, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283410 │ │ │ │ ldr r1, [pc, #28] @ 283414 │ │ │ │ ldr r0, [pc, #28] @ 283418 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r3, r5, r8, lsl #30 │ │ │ │ - @ instruction: 0x00932bb4 │ │ │ │ - addseq r2, r3, ip, asr #23 │ │ │ │ + adcseq r3, r5, r8, asr #25 │ │ │ │ + addseq r2, r3, r4, ror r9 │ │ │ │ + addseq r2, r3, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28344c │ │ │ │ ldr r1, [pc, #24] @ 283450 │ │ │ │ ldr r0, [pc, #24] @ 283454 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r4 │ │ │ │ - ldrdeq ip, [r6], r0 @ │ │ │ │ - adceq ip, r6, r0, ror #21 │ │ │ │ + adcseq r3, r5, r4, asr #27 │ │ │ │ + umlaleq ip, r6, r0, r8 │ │ │ │ + adceq ip, r6, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283488 │ │ │ │ ldr r1, [pc, #24] @ 28348c │ │ │ │ ldr r0, [pc, #24] @ 283490 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r4, lsl r0 │ │ │ │ - addseq r2, r3, r8, lsr fp │ │ │ │ - addseq r2, r3, r0, asr fp │ │ │ │ + @ instruction: 0x00b53dd4 │ │ │ │ + @ instruction: 0x009328f8 │ │ │ │ + addseq r2, r3, r0, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2834c4 │ │ │ │ ldr r1, [pc, #24] @ 2834c8 │ │ │ │ ldr r0, [pc, #24] @ 2834cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r0, lsr #32 │ │ │ │ - @ instruction: 0x00932afc │ │ │ │ - addseq r2, r3, r4, lsl fp │ │ │ │ + adcseq r3, r5, r0, ror #27 │ │ │ │ + @ instruction: 0x009328bc │ │ │ │ + @ instruction: 0x009328d4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283500 │ │ │ │ ldr r1, [pc, #24] @ 283504 │ │ │ │ ldr r0, [pc, #24] @ 283508 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r0, rrx │ │ │ │ - addseq r2, r3, r0, asr #21 │ │ │ │ - addseq sp, fp, r4, ror #8 │ │ │ │ + adcseq r3, r5, r0, lsr #28 │ │ │ │ + addseq r2, r3, r0, lsl #17 │ │ │ │ + addseq sp, fp, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283540 │ │ │ │ ldr r1, [pc, #28] @ 283544 │ │ │ │ ldr r0, [pc, #28] @ 283548 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r0, asr r0 │ │ │ │ - addseq r2, r3, r4, lsl #21 │ │ │ │ - addseq sp, fp, r8, lsr #8 │ │ │ │ + adcseq r3, r5, r0, lsl lr │ │ │ │ + addseq r2, r3, r4, asr #16 │ │ │ │ + addseq sp, fp, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283580 │ │ │ │ ldr r1, [pc, #28] @ 283584 │ │ │ │ ldr r0, [pc, #28] @ 283588 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r0, lsl r0 │ │ │ │ - addseq r2, r3, r4, asr #20 │ │ │ │ - addseq r2, r3, ip, asr sl │ │ │ │ + @ instruction: 0x00b53dd0 │ │ │ │ + addseq r2, r3, r4, lsl #16 │ │ │ │ + addseq r2, r3, ip, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2835c0 │ │ │ │ ldr r1, [pc, #28] @ 2835c4 │ │ │ │ ldr r0, [pc, #28] @ 2835c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, ip, lsr #2 │ │ │ │ - addseq r2, r3, r4, lsl #20 │ │ │ │ - addseq r2, r3, ip, lsl sl │ │ │ │ + adcseq r3, r5, ip, ror #29 │ │ │ │ + addseq r2, r3, r4, asr #15 │ │ │ │ + @ instruction: 0x009327dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2835fc │ │ │ │ ldr r1, [pc, #24] @ 283600 │ │ │ │ ldr r0, [pc, #24] @ 283604 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlalseq r4, r5, r0, r1 │ │ │ │ - addseq r2, r3, r4, asr #19 │ │ │ │ - addseq sp, fp, r8, ror #6 │ │ │ │ + adcseq r3, r5, r0, asr pc │ │ │ │ + addseq r2, r3, r4, lsl #15 │ │ │ │ + addseq sp, fp, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28363c │ │ │ │ ldr r1, [pc, #28] @ 283640 │ │ │ │ ldr r0, [pc, #28] @ 283644 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r4, asr r1 │ │ │ │ - addseq r2, r3, r8, lsl #19 │ │ │ │ - addseq r2, r3, r0, lsr #19 │ │ │ │ + adcseq r3, r5, r4, lsl pc │ │ │ │ + addseq r2, r3, r8, asr #14 │ │ │ │ + addseq r2, r3, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 28367c │ │ │ │ ldr r1, [pc, #28] @ 283680 │ │ │ │ ldr r0, [pc, #28] @ 283684 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 283688 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r8, lsr #4 │ │ │ │ - adceq sp, r6, r8, lsr r1 │ │ │ │ - adceq sp, r6, r0, asr r1 │ │ │ │ + adcseq r3, r5, r8, ror #31 │ │ │ │ + strdeq ip, [r6], r8 @ │ │ │ │ + adceq ip, r6, r0, lsl pc │ │ │ │ @ instruction: 0x000003be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2836c0 │ │ │ │ ldr r1, [pc, #28] @ 2836c4 │ │ │ │ ldr r0, [pc, #28] @ 2836c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2836cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r4, ror #3 │ │ │ │ - strdeq sp, [r6], r4 @ │ │ │ │ - adceq sp, r6, r0, asr #2 │ │ │ │ + adcseq r3, r5, r4, lsr #31 │ │ │ │ + @ instruction: 0x00a6ceb4 │ │ │ │ + adceq ip, r6, r0, lsl #30 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283700 │ │ │ │ ldr r1, [pc, #24] @ 283704 │ │ │ │ ldr r0, [pc, #24] @ 283708 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r4, lsl r4 │ │ │ │ - @ instruction: 0x00a6dab8 │ │ │ │ - ldrdeq sp, [r6], r0 @ │ │ │ │ + @ instruction: 0x00b541d4 │ │ │ │ + adceq sp, r6, r8, ror r8 │ │ │ │ + umlaleq sp, r6, r0, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283740 │ │ │ │ ldr r1, [pc, #28] @ 283744 │ │ │ │ ldr r0, [pc, #28] @ 283748 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b543d8 │ │ │ │ - adceq sp, r6, ip, ror sl │ │ │ │ - umlaleq sp, r6, r4, sl │ │ │ │ + umlalseq r4, r5, r8, r1 │ │ │ │ + adceq sp, r6, ip, lsr r8 │ │ │ │ + adceq sp, r6, r4, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283780 │ │ │ │ ldr r1, [pc, #28] @ 283784 │ │ │ │ ldr r0, [pc, #28] @ 283788 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlalseq r4, r5, r8, r3 │ │ │ │ - adceq sp, r6, ip, lsr sl │ │ │ │ - adceq sp, r6, r8, ror #20 │ │ │ │ + adcseq r4, r5, r8, asr r1 │ │ │ │ + strdeq sp, [r6], ip @ │ │ │ │ + adceq sp, r6, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2837c0 │ │ │ │ ldr r1, [pc, #28] @ 2837c4 │ │ │ │ ldr r0, [pc, #28] @ 2837c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r8, asr r3 │ │ │ │ - strdeq sp, [r6], ip @ │ │ │ │ - adceq sp, r6, r8, lsr #20 │ │ │ │ + adcseq r4, r5, r8, lsl r1 │ │ │ │ + @ instruction: 0x00a6d7bc │ │ │ │ + adceq sp, r6, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283800 │ │ │ │ ldr r1, [pc, #28] @ 283804 │ │ │ │ ldr r0, [pc, #28] @ 283808 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r0, lsl r8 │ │ │ │ - addseq r2, r3, r4, asr #15 │ │ │ │ - @ instruction: 0x009327dc │ │ │ │ + @ instruction: 0x00b545d0 │ │ │ │ + addseq r2, r3, r4, lsl #11 │ │ │ │ + umullseq r2, r3, ip, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283840 │ │ │ │ ldr r1, [pc, #28] @ 283844 │ │ │ │ ldr r0, [pc, #28] @ 283848 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, ip, ror #16 │ │ │ │ - addseq r2, r3, r4, lsl #15 │ │ │ │ - addseq sp, fp, r8, lsr #2 │ │ │ │ + adcseq r4, r5, ip, lsr #12 │ │ │ │ + addseq r2, r3, r4, asr #10 │ │ │ │ + addseq ip, fp, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 28387c │ │ │ │ ldr r1, [pc, #24] @ 283880 │ │ │ │ ldr r0, [pc, #24] @ 283884 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b549dc │ │ │ │ - addseq r2, r3, r4, asr #14 │ │ │ │ - addseq sp, fp, r8, ror #1 │ │ │ │ + umlalseq r4, r5, ip, r7 │ │ │ │ + addseq r2, r3, r4, lsl #10 │ │ │ │ + addseq ip, fp, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2838bc │ │ │ │ ldr r1, [pc, #28] @ 2838c0 │ │ │ │ ldr r0, [pc, #28] @ 2838c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r0, lsr #19 │ │ │ │ - addseq r2, r3, r8, lsl #14 │ │ │ │ - addseq r2, r3, r0, lsr #14 │ │ │ │ + adcseq r4, r5, r0, ror #14 │ │ │ │ + addseq r2, r3, r8, asr #9 │ │ │ │ + addseq r2, r3, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2838fc │ │ │ │ ldr r1, [pc, #28] @ 283900 │ │ │ │ ldr r0, [pc, #28] @ 283904 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, ip, lsr lr │ │ │ │ - addseq r9, r3, r0, lsr #31 │ │ │ │ - @ instruction: 0x00939fb4 │ │ │ │ + @ instruction: 0x00b54bfc │ │ │ │ + addseq r9, r3, r0, ror #26 │ │ │ │ + addseq r9, r3, r4, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283938 │ │ │ │ ldr r1, [pc, #24] @ 28393c │ │ │ │ ldr r0, [pc, #24] @ 283940 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b54ef8 │ │ │ │ - addseq ip, r4, r8, ror #2 │ │ │ │ - addseq ip, r4, ip, ror r1 │ │ │ │ + @ instruction: 0x00b54cb8 │ │ │ │ + addseq fp, r4, r8, lsr #30 │ │ │ │ + addseq fp, r4, ip, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283978 │ │ │ │ ldr r1, [pc, #28] @ 28397c │ │ │ │ ldr r0, [pc, #28] @ 283980 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00b54ebc │ │ │ │ - addseq ip, r4, ip, lsr #2 │ │ │ │ - addseq ip, r4, ip, ror r1 │ │ │ │ + adcseq r4, r5, ip, ror ip │ │ │ │ + addseq fp, r4, ip, ror #29 │ │ │ │ + addseq fp, r4, ip, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 2839b8 │ │ │ │ ldr r1, [pc, #28] @ 2839bc │ │ │ │ ldr r0, [pc, #28] @ 2839c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, ip, ror lr │ │ │ │ - addseq ip, r4, ip, ror #1 │ │ │ │ - addseq ip, r4, ip, lsr r1 │ │ │ │ + adcseq r4, r5, ip, lsr ip │ │ │ │ + addseq fp, r4, ip, lsr #29 │ │ │ │ + @ instruction: 0x0094befc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 2839f4 │ │ │ │ ldr r1, [pc, #24] @ 2839f8 │ │ │ │ ldr r0, [pc, #24] @ 2839fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlalseq r4, r5, ip, lr │ │ │ │ - addseq ip, r4, ip, lsr #1 │ │ │ │ - ldrsheq ip, [r4], ip @ │ │ │ │ + adcseq r4, r5, ip, asr ip │ │ │ │ + addseq fp, r4, ip, ror #28 │ │ │ │ + @ instruction: 0x0094bebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283a34 │ │ │ │ ldr r1, [pc, #28] @ 283a38 │ │ │ │ ldr r0, [pc, #28] @ 283a3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r0, ror #28 │ │ │ │ - addseq ip, r4, r0, ror r0 │ │ │ │ - addseq ip, r4, r0, asr #1 │ │ │ │ + adcseq r4, r5, r0, lsr #24 │ │ │ │ + addseq fp, r4, r0, lsr lr │ │ │ │ + addseq fp, r4, r0, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283a74 │ │ │ │ ldr r1, [pc, #28] @ 283a78 │ │ │ │ ldr r0, [pc, #28] @ 283a7c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r4, r5, r0, lsr #28 │ │ │ │ - addseq ip, r4, r0, lsr r0 │ │ │ │ - addseq ip, r4, r0, lsl #1 │ │ │ │ + adcseq r4, r5, r0, ror #23 │ │ │ │ + @ instruction: 0x0094bdf0 │ │ │ │ + addseq fp, r4, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 283ab0 │ │ │ │ ldr r1, [pc, #24] @ 283ab4 │ │ │ │ ldr r0, [pc, #24] @ 283ab8 │ │ │ │ ldr r2, [pc, #24] @ 283abc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r8, lsl r5 │ │ │ │ - adceq r0, r7, r0, lsr #4 │ │ │ │ - @ instruction: 0x00a702b4 │ │ │ │ + @ instruction: 0x00b552d8 │ │ │ │ + adceq pc, r6, r0, ror #31 │ │ │ │ + adceq r0, r7, r4, ror r0 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283af4 │ │ │ │ ldr r1, [pc, #28] @ 283af8 │ │ │ │ ldr r0, [pc, #28] @ 283afc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #420 @ 0x1a4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlalseq r5, r5, r8, r7 @ │ │ │ │ - adceq r0, r7, r0, lsr #23 │ │ │ │ - adceq ip, r0, r8, asr #30 │ │ │ │ + adcseq r5, r5, r8, asr r5 │ │ │ │ + adceq r0, r7, r0, ror #18 │ │ │ │ + adceq ip, r0, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283b34 │ │ │ │ ldr r1, [pc, #28] @ 283b38 │ │ │ │ ldr r0, [pc, #28] @ 283b3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 283b40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r8, asr r7 │ │ │ │ - adceq r0, r7, ip, asr fp │ │ │ │ - adceq ip, r0, r4, lsl #30 │ │ │ │ + adcseq r5, r5, r8, lsl r5 │ │ │ │ + adceq r0, r7, ip, lsl r9 │ │ │ │ + adceq ip, r0, r4, asr #25 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283b78 │ │ │ │ ldr r1, [pc, #28] @ 283b7c │ │ │ │ ldr r0, [pc, #28] @ 283b80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 283b84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r5, r5, r4, lsl r7 │ │ │ │ - adceq r0, r7, r8, lsl fp │ │ │ │ - adceq r0, r7, r8, lsr #23 │ │ │ │ + @ instruction: 0x00b554d4 │ │ │ │ + ldrdeq r0, [r7], r8 @ │ │ │ │ + adceq r0, r7, r8, ror #18 │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 283bbc │ │ │ │ ldr r1, [pc, #28] @ 283bc0 │ │ │ │ ldr r0, [pc, #28] @ 283bc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #18 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adcseq r9, r5, r4, lsl #5 │ │ │ │ - strdeq r2, [r7], r4 @ │ │ │ │ - adceq r2, r7, ip, lsl #26 │ │ │ │ + adcseq r9, r5, r4, asr #32 │ │ │ │ + @ instruction: 0x00a72ab4 │ │ │ │ + adceq r2, r7, ip, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 283bd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r4, r0, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 283ca8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 27ea34 │ │ │ │ ldr r5, [pc, #156] @ 283cac │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl b6c018 │ │ │ │ + bl b6bdd8 │ │ │ │ ldr r2, [pc, #148] @ 283cb0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #144] @ 283cb4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ @@ -4458,72 +4458,72 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl b7e514 │ │ │ │ + bl b7e2d4 │ │ │ │ ldr r0, [pc, #40] @ 283cc4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b bb3d28 │ │ │ │ + b bb3ae8 │ │ │ │ smlawbeq r7, r4, r9, r1 │ │ │ │ tsteq r8, ip, ror #3 │ │ │ │ muleq r0, r0, r9 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, r4, ror #22 │ │ │ │ strheq r6, [r0], -ip │ │ │ │ andeq ip, r4, r0, lsl #4 │ │ │ │ andeq ip, r4, ip, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 283cd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq lr, r4, ip, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 283cec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq pc, r4, ip, ror r8 @ │ │ │ │ ldr r0, [pc, #8] @ 283d00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq pc, r4, r8, ror r8 @ │ │ │ │ ldr r0, [pc, #8] @ 283d14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x00055bb4 │ │ │ │ ldr r0, [pc, #8] @ 283d28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq sp, r5, r8, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 283d3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq sp, r5, r4, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 283d50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r0, r6, ip, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 283d64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r2, r6, r8, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 283d78 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strdeq r4, [r6], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #260] @ 283e98 │ │ │ │ ldr r2, [pc, #260] @ 283e9c │ │ │ │ @@ -4584,3212 +4584,3212 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #44] @ 283eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, ror r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bge fed2e954 <__bss_end__@@Base+0xfd810a84> │ │ │ │ bge fed2e954 <__bss_end__@@Base+0xfd810a84> │ │ │ │ @ instruction: 0x01271c74 │ │ │ │ @ instruction: 0x01271c58 │ │ │ │ tsteq r8, r4, asr #31 │ │ │ │ - addseq fp, r3, r8, asr sl │ │ │ │ + addseq fp, r3, r8, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 283ec8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r8, r9, ip, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 283edc │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r2, sl, ip, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 283ef0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strdeq sl, [sl], -r0 │ │ │ │ ldr r0, [pc, #8] @ 283f04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq sl, sl, ip, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 283f18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strdeq fp, [sl], -r0 │ │ │ │ ldr r0, [pc, #8] @ 283f2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq lr, sl, r8, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 283f40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r1, fp, r0, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 283f54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r1, fp, r0, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 283f68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r2, fp, r4, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 283f7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x000b37b4 │ │ │ │ ldr r0, [pc, #8] @ 283f90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x000b46b0 │ │ │ │ ldr r0, [pc, #8] @ 283fa4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ muleq fp, r8, r6 │ │ │ │ ldr r0, [pc, #8] @ 283fb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ ldrdeq r8, [fp], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 283fcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq sl, fp, r8, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 283fe0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq sp, fp, r8, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 283ff4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq sp, fp, r4, asr ip │ │ │ │ ldr r0, [pc, #8] @ 284008 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq pc, fp, ip, asr r4 @ │ │ │ │ ldr r0, [pc, #8] @ 28401c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r0, ip, ip, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 284030 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ muleq ip, r4, sl │ │ │ │ ldr r0, [pc, #8] @ 284044 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ muleq ip, r0, r3 │ │ │ │ ldr r0, [pc, #8] @ 284058 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r8, ip, r8, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 28406c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq ip, ip, ip, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 284080 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strdeq pc, [ip], -r0 │ │ │ │ ldr r0, [pc, #8] @ 284094 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r2, sp, ip, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 2840a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r4, sp, r0, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 2840bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r5, sp, r4, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 2840d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r6, sp, r4, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 2840e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r7, sp, r0, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 2840f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r7, sp, r8, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 28410c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq sl, sp, r0, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 284120 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq fp, sp, r8, lsl #10 │ │ │ │ ldr r0, [pc, #8] @ 284134 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq fp, sp, r4, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 284148 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq fp, sp, r8, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 28415c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq ip, sp, r8, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 284170 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq sp, sp, r4, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 284184 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq sp, sp, r0, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 284198 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq sp, sp, r0, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 2841ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r0, lr, r4, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 2841c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r0, lr, r0, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 2841d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r1, lr, r8, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 2841e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r3, lr, r4, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 2841fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r3, lr, r0, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 284210 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r4, lr, r8, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 284224 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r4, lr, r4, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 284238 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r5, lr, r0, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 28424c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r6, lr, r8, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 284260 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r6, lr, r4, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 284274 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r8, lr, r8, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 284288 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r8, lr, r4, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 28429c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strdeq r1, [pc], -r8 │ │ │ │ ldr r0, [pc, #8] @ 2842b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r6, pc, r0, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 2842c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq r6, pc, r0, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 2842d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq fp, pc, r0, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 2842ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq ip, pc, r0, asr r7 @ │ │ │ │ ldr r0, [pc, #8] @ 284300 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq sp, pc, r4, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 284314 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq sp, pc, ip, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 284328 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq sp, pc, r8, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 28433c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq lr, pc, r4, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 284350 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andeq lr, pc, r8, lsl ip @ │ │ │ │ ldr r0, [pc, #8] @ 284364 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r8, r0, r8, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 284378 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r8, r0, r0, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 28438c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r9, r0, r8, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 2843a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r2, r1, r8, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 2843b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r5, r3, r8, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 2843c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mulseq r3, ip, r6 │ │ │ │ ldr r0, [pc, #8] @ 2843dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r6, r3, r8, ror lr │ │ │ │ ldr r0, [pc, #8] @ 2843f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001376d8 │ │ │ │ ldr r0, [pc, #8] @ 284404 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r8, r3, r8, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 284418 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r8, r3, r0, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 28442c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sl, r3, ip, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 284440 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x0013ecb0 │ │ │ │ ldr r0, [pc, #8] @ 284454 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r5, r4, ip, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 284468 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r7, r4, r4, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 28447c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x0014b9f0 │ │ │ │ ldr r0, [pc, #8] @ 284490 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq ip, r4, r0, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 2844a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r0, r5, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 2844b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r2, r5, r4, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 2844cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r6, r5, r0, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 2844e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x00156ffc │ │ │ │ ldr r0, [pc, #8] @ 2844f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r7, r5, r0, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 284508 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r7, r5, ip, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 28451c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mulseq r5, r8, r6 │ │ │ │ ldr r0, [pc, #8] @ 284530 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sl, r5, ip, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 284544 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sl, r5, r0, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 284558 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x0015b5f8 │ │ │ │ ldr r0, [pc, #8] @ 28456c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x0015c9d0 │ │ │ │ ldr r0, [pc, #8] @ 284580 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x0015d8fc │ │ │ │ ldr r0, [pc, #8] @ 284594 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq lr, r5, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 2845a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq lr, r5, r8, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 2845bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq pc, r5, r4, ror r7 @ │ │ │ │ ldr r0, [pc, #8] @ 2845d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r0, r6, r0, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 2845e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x00163abc │ │ │ │ ldr r0, [pc, #8] @ 2845f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x00164ed8 │ │ │ │ ldr r0, [pc, #8] @ 28460c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r5, r6, r8, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 284620 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sl, r6, r0, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 284634 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mulseq r6, r0, lr │ │ │ │ ldr r0, [pc, #8] @ 284648 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x0016b5dc │ │ │ │ ldr r0, [pc, #8] @ 28465c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq ip, r6, r0, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 284670 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sp, r6, ip, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 284684 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sp, r6, r0, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 284698 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq pc, r6, r8, asr #12 │ │ │ │ ldr r0, [pc, #8] @ 2846ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq pc, r6, ip, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 2846c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r0, r7, r4, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 2846d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r1, r7, r4, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 2846e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r1, r7, r4, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 2846fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r5, r7, r4, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 284710 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq ip, r7, r4, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 284724 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq ip, r7, r4, asr sl │ │ │ │ ldr r0, [pc, #8] @ 284738 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq ip, r7, r8, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 28474c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sp, r7, r4, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 284760 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mulseq r7, r0, r5 │ │ │ │ ldr r0, [pc, #8] @ 284774 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x00187afc │ │ │ │ ldr r0, [pc, #8] @ 284788 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r9, r8, r8, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 28479c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sl, r8, r8 │ │ │ │ ldr r0, [pc, #8] @ 2847b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sp, r8, r8, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 2847c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq lr, r8, r4, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 2847d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ ldrheq pc, [r8], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 2847ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r0, r9, ip, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 284800 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r0, r9, ip, ror ip │ │ │ │ ldr r0, [pc, #8] @ 284814 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x00190df4 │ │ │ │ ldr r0, [pc, #8] @ 284828 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001966fc │ │ │ │ ldr r0, [pc, #8] @ 28483c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001972b0 │ │ │ │ ldr r0, [pc, #8] @ 284850 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001978bc │ │ │ │ ldr r0, [pc, #8] @ 284864 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r8, r9, ip, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 284878 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r8, r9, r0, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 28488c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x0019b8f4 │ │ │ │ ldr r0, [pc, #8] @ 2848a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001a4ab0 │ │ │ │ ldr r0, [pc, #8] @ 2848b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r5, sl, r0, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 2848c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r6, sl, r8, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 2848dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r8, sl, r4, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 2848f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mulseq sl, r0, sp │ │ │ │ ldr r0, [pc, #8] @ 284904 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r9, sl, ip, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 284918 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r9, sl, r0, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 28492c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r9, sl, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 284940 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sl, sl, r4, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 284954 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001ab4bc │ │ │ │ ldr r0, [pc, #8] @ 284968 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq fp, sl, ip, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 28497c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq ip, sl, r8, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 284990 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sp, sl, r4, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 2849a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sp, sl, ip, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 2849b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sp, sl, ip, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 2849cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001aebd4 │ │ │ │ ldr r0, [pc, #8] @ 2849e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r0, fp, r4, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 2849f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r1, fp, r8, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 284a08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r1, fp, r4, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 284a1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r2, fp, ip, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 284a30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r7, fp, r4, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 284a44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r8, fp, r8, ror sl │ │ │ │ ldr r0, [pc, #8] @ 284a58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r8, fp, r4, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 284a6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r9, fp, r4, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 284a80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001b9bb8 │ │ │ │ ldr r0, [pc, #8] @ 284a94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sl, fp, r4, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 284aa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sl, fp, ip, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 284abc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sl, fp, ip, asr ip │ │ │ │ ldr r0, [pc, #8] @ 284ad0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ ldrsbeq fp, [fp], -ip │ │ │ │ ldr r0, [pc, #8] @ 284ae4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mulseq fp, r0, r3 │ │ │ │ ldr r0, [pc, #8] @ 284af8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq fp, fp, r4, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 284b0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sp, fp, ip, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 284b20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq pc, fp, ip, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 284b34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq pc, fp, ip, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 284b48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r0, ip, r8, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 284b5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r0, ip, ip, lsr #10 │ │ │ │ ldr r0, [pc, #8] @ 284b70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r0, ip, r8, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 284b84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r1, ip, r4, asr sp │ │ │ │ ldr r0, [pc, #8] @ 284b98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ ldrsbeq r2, [ip], -r8 │ │ │ │ ldr r0, [pc, #8] @ 284bac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r2, ip, r4, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 284bc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r2, ip, r0, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 284bd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001c46dc │ │ │ │ ldr r0, [pc, #8] @ 284be8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001c4fd0 │ │ │ │ ldr r0, [pc, #8] @ 284bfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mulseq ip, r8, lr │ │ │ │ ldr r0, [pc, #8] @ 284c10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r6, ip, ip, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 284c24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r6, ip, r0, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 284c38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r6, ip, r0, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 284c4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r7, ip, ip │ │ │ │ ldr r0, [pc, #8] @ 284c60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mulseq ip, r8, r7 │ │ │ │ ldr r0, [pc, #8] @ 284c74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sl, ip, ip, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 284c88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq fp, ip, r0, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 284c9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq lr, ip, r0, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 284cb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq pc, ip, r0, lsl r1 @ │ │ │ │ ldr r0, [pc, #8] @ 284cc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001cfbf0 │ │ │ │ ldr r0, [pc, #8] @ 284cd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r0, sp, r8 │ │ │ │ ldr r0, [pc, #8] @ 284cec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001d07d8 │ │ │ │ ldr r0, [pc, #8] @ 284d00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001d08dc │ │ │ │ ldr r0, [pc, #8] @ 284d14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001d0fdc │ │ │ │ ldr r0, [pc, #8] @ 284d28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r2, sp, ip, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 284d3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r3, sp, r8, asr #26 │ │ │ │ ldr r0, [pc, #8] @ 284d50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r5, sp, r0, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 284d64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r6, sp, r0, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 284d78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r7, sp, ip, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 284d8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r8, sp, r0, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 284da0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001d88f8 │ │ │ │ ldr r0, [pc, #8] @ 284db4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sl, sp, r0, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 284dc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sl, sp, ip, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 284ddc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sl, sp, ip, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 284df0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mulseq sp, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 284e04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq sp, sp, ip, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 284e18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mulseq sp, ip, r1 │ │ │ │ ldr r0, [pc, #8] @ 284e2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001deab0 │ │ │ │ ldr r0, [pc, #8] @ 284e40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq lr, sp, r4, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 284e54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001df8f0 │ │ │ │ ldr r0, [pc, #8] @ 284e68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r0, lr, ip, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 284e7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001e0cb0 │ │ │ │ ldr r0, [pc, #8] @ 284e90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001e19b8 │ │ │ │ ldr r0, [pc, #8] @ 284ea4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r5, lr, ip, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 284eb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r6, lr, ip, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 284ecc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001e74f8 │ │ │ │ ldr r0, [pc, #8] @ 284ee0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r8, lr, r4, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 284ef4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mulseq lr, ip, pc @ │ │ │ │ ldr r0, [pc, #8] @ 284f08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq fp, lr, r4, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 284f1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001ed3d0 │ │ │ │ ldr r0, [pc, #8] @ 284f30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ ldrheq pc, [lr], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 284f44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq pc, lr, ip, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 284f58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq pc, lr, r0, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 284f6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r0, pc, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 284f80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r0, pc, r0, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 284f94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r0, pc, r0, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 284fa8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r1, pc, ip, asr sp @ │ │ │ │ ldr r0, [pc, #8] @ 284fbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r2, pc, r4, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 284fd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r3, pc, ip, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 284fe4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r6, pc, r8, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 284ff8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r6, pc, r8, ror r8 @ │ │ │ │ ldr r0, [pc, #8] @ 28500c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r8, pc, r8, lsr r0 @ │ │ │ │ ldr r0, [pc, #8] @ 285020 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001f89f0 │ │ │ │ ldr r0, [pc, #8] @ 285034 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r9, pc, r0, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 285048 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq r9, pc, r0, asr sp @ │ │ │ │ ldr r0, [pc, #8] @ 28505c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001fa5b8 │ │ │ │ ldr r0, [pc, #8] @ 285070 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x001faed4 │ │ │ │ ldr r0, [pc, #8] @ 285084 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq ip, pc, r4, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 285098 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq ip, pc, r0, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 2850ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 2850c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x002047b8 │ │ │ │ ldr r0, [pc, #8] @ 2850d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq lr, r0, ip, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 2850e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq sp, r1, r4, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 2850fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strdeq pc, [r1], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 285110 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x0022b3bc │ │ │ │ ldr r0, [pc, #8] @ 285124 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq pc, r2, r8, lsl r2 @ │ │ │ │ ldr r0, [pc, #8] @ 285138 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r2, r3, r0, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 28514c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x002379b4 │ │ │ │ ldr r0, [pc, #8] @ 285160 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r9, r3, r4, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 285174 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq fp, r3, r8, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 285188 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq fp, r3, r4, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 28519c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq ip, r3, r8, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 2851b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq sp, r3, r8, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 2851c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq lr, r3, r8, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 2851d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r0, r4, r4, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 2851ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r4, r4, r8, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 285200 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r5, r4, ip, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 285214 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r5, r4, r0, asr pc │ │ │ │ ldr r0, [pc, #8] @ 285228 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r8, r4, r8, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 28523c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r9, r4, ip, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 285250 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq ip, r4, r0, rrx │ │ │ │ ldr r0, [pc, #8] @ 285264 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq lr, r4, r8, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 285278 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ ldrdeq r3, [r5], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 28528c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mlaeq r5, r8, sl, ip │ │ │ │ ldr r0, [pc, #8] @ 2852a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq sp, r5, ip │ │ │ │ ldr r0, [pc, #8] @ 2852b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strdeq sp, [r5], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 2852c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq lr, r5, r8, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 2852dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq pc, r5, ip, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 2852f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r2, r8, ip, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 285304 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r4, r8, r4, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 285318 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r5, r8, r8, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 28532c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r5, r8, r0, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 285340 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r8, r8, r0, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 285354 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strdeq r9, [r8], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 285368 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq sl, r8, r0, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 28537c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq sl, r8, ip, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 285390 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq fp, r8, ip, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 2853a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mlaeq r8, r4, lr, fp │ │ │ │ ldr r0, [pc, #8] @ 2853b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq pc, r8, r0, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 2853cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r7, r9, r0, asr sp │ │ │ │ ldr r0, [pc, #8] @ 2853e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r9, r9, r8, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 2853f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r4, sl, r4, asr fp │ │ │ │ ldr r0, [pc, #8] @ 285408 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r5, sl, r4, ror #10 │ │ │ │ ldr r0, [pc, #8] @ 28541c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strdeq r5, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 285430 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r5, sl, ip, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 285444 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r6, sl, ip, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 285458 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r6, sl, ip, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 28546c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mlaeq sl, r4, fp, r6 │ │ │ │ ldr r0, [pc, #8] @ 285480 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mlaeq sl, r0, r6, r8 │ │ │ │ ldr r0, [pc, #8] @ 285494 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r8, sl, r0, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 2854a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r8, sl, r4, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 2854bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r9, sl, r4, ror r8 │ │ │ │ ldr r0, [pc, #8] @ 2854d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq sl, sl, r4, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 2854e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ ldrdeq sl, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 2854f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq ip, sl, ip, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 28550c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq lr, sl, r8, rrx │ │ │ │ ldr r0, [pc, #8] @ 285520 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq lr, sl, r8, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 285534 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ ldrdeq pc, [sl], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 285548 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq pc, sl, r0, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 28555c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r0, fp, r0, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 285570 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strdeq r1, [fp], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 285584 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strdeq r2, [fp], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 285598 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r2, fp, r8, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 2855ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r3, fp, r0, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 2855c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r9, fp, r4, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 2855d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r1, ip, r0, lsl #23 │ │ │ │ ldr r0, [pc, #8] @ 2855e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mlaeq ip, r4, r9, r3 │ │ │ │ ldr r0, [pc, #8] @ 2855fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r9, ip, r8, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 285610 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq sl, ip, r0, ror lr │ │ │ │ ldr r0, [pc, #8] @ 285624 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r2, sp, ip, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 285638 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq lr, sp, ip, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 28564c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r3, lr, ip, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 285660 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq sl, lr, ip, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 285674 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq fp, lr, r8, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 285688 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ ldrdeq ip, [lr], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 28569c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq sp, lr, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 2856b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r4, pc, ip, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 2856c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq r6, pc, r4, ror r7 @ │ │ │ │ ldr r0, [pc, #8] @ 2856d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq ip, pc, ip, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 2856ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq ip, pc, r8, asr sl @ │ │ │ │ ldr r0, [pc, #8] @ 285700 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ ldrdeq sp, [pc], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 285714 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq lr, pc, ip, asr r6 @ │ │ │ │ ldr r0, [pc, #8] @ 285728 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eoreq pc, pc, r8, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 28573c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r0, r0, r4, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 285750 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r2, r0, r0, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 285764 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r2, r0, ip, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 285778 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r3, r0, r8, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 28578c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ ldrheq r4, [r0], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 2857a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r4, r0, r4, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 2857b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r5, r0, ip, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 2857c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r5, r0, r0, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 2857dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x003067b4 │ │ │ │ ldr r0, [pc, #8] @ 2857f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r7, r0, r8, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 285804 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r8, r0, ip, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 285818 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r9, r0, r0, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 28582c │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x0030a4d4 │ │ │ │ ldr r0, [pc, #8] @ 285840 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x0030effc │ │ │ │ ldr r0, [pc, #8] @ 285854 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x003102b8 │ │ │ │ ldr r0, [pc, #8] @ 285868 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r5, r1, r0, rrx │ │ │ │ ldr r0, [pc, #8] @ 28587c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r5, r1, r4, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 285890 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x003177d8 │ │ │ │ ldr r0, [pc, #8] @ 2858a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x003181d8 │ │ │ │ ldr r0, [pc, #8] @ 2858b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mlaseq r1, r4, r9, r8 │ │ │ │ ldr r0, [pc, #8] @ 2858cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r9, r1, r4, lsl #1 │ │ │ │ ldr r0, [pc, #8] @ 2858e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r9, r1, r8, ror #16 │ │ │ │ ldr r0, [pc, #8] @ 2858f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r9, r1, r0, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 285908 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq ip, r1, r4, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 28591c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq sp, r1, r4, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 285930 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq lr, r1, ip, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 285944 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq lr, r1, r4, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 285958 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq pc, r1, r4, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 28596c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r0, r2, ip, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 285980 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r0, r2, r0, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 285994 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r1, r2, r4, ror sl │ │ │ │ ldr r0, [pc, #8] @ 2859a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r4, r2, ip, asr lr │ │ │ │ ldr r0, [pc, #8] @ 2859bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r5, r2, r0, ror ip │ │ │ │ ldr r0, [pc, #8] @ 2859d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r6, r2, r0, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 2859e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r7, r2, r0, ror r9 │ │ │ │ ldr r0, [pc, #8] @ 2859f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x00327ddc │ │ │ │ ldr r0, [pc, #8] @ 285a0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x003298bc │ │ │ │ ldr r0, [pc, #8] @ 285a20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mlaseq r2, ip, r3, sl │ │ │ │ ldr r0, [pc, #8] @ 285a34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq sl, r2, ip, asr lr │ │ │ │ ldr r0, [pc, #8] @ 285a48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq ip, r2, r4, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 285a5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq ip, r2, r8, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 285a70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq lr, r2, r0, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 285a84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq pc, r2, r0, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 285a98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r0, r3, ip, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 285aac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r1, r3, r0, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 285ac0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r2, r3, r8, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 285ad4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r3, r3, ip, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 285ae8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r3, r3, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 285afc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r4, r3, r8, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 285b10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x003375b8 │ │ │ │ ldr r0, [pc, #8] @ 285b24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r7, r3, r0, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 285b38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r8, r3, r8, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 285b4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq lr, r3, ip, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 285b60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq pc, r3, ip, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 285b74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x003489bc │ │ │ │ ldr r0, [pc, #8] @ 285b88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r2, r5, r4, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 285b9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r2, r5, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 285bb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq lr, r5, r8, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 285bc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq lr, r5, ip, ror #17 │ │ │ │ ldr r0, [pc, #8] @ 285bd8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq pc, r5, ip, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 285bec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r9, r6, r4, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 285c00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x0036abf8 │ │ │ │ ldr r0, [pc, #8] @ 285c14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq sl, r6, r0, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 285c28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r1, r7, r8, asr sl │ │ │ │ ldr r0, [pc, #8] @ 285c3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mlaseq r7, r0, ip, r1 │ │ │ │ ldr r0, [pc, #8] @ 285c50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r2, r7, ip, lsr r2 │ │ │ │ ldr r0, [pc, #8] @ 285c64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r3, r7, ip, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 285c78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r4, r7, r8, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 285c8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x00374fd0 │ │ │ │ ldr r0, [pc, #8] @ 285ca0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x003766bc │ │ │ │ ldr r0, [pc, #8] @ 285cb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r6, r7, r4, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 285cc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mlaseq r7, r0, sp, r6 │ │ │ │ ldr r0, [pc, #8] @ 285cdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r8, r7, r4, asr lr │ │ │ │ ldr r0, [pc, #8] @ 285cf0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r9, r7, r8, asr lr │ │ │ │ ldr r0, [pc, #8] @ 285d04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x0037b8bc │ │ │ │ ldr r0, [pc, #8] @ 285d18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq ip, r7, r0, lsl #20 │ │ │ │ ldr r0, [pc, #8] @ 285d2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r2, r8, ip, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 285d40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r4, r8, ip, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 285d54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r5, r8, r0, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 285d68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r5, r8, r0, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 285d7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x00385fb8 │ │ │ │ ldr r0, [pc, #8] @ 285d90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x003888f0 │ │ │ │ ldr r0, [pc, #8] @ 285da4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mlaseq r8, r4, r5, lr │ │ │ │ ldr r0, [pc, #8] @ 285db8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r2, r9, r8, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 285dcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r3, r9, r0, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 285de0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r9, r9, ip, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 285df4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mlaseq r9, ip, sl, fp │ │ │ │ ldr r0, [pc, #8] @ 285e08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mlaseq r9, r4, pc, sp @ │ │ │ │ ldr r0, [pc, #8] @ 285e1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq lr, r9, r0, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 285e30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r3, sl, ip, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 285e44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq fp, sl, r0, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 285e58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq ip, sl, ip, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 285e6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x003ac9bc │ │ │ │ ldr r0, [pc, #8] @ 285e80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq ip, sl, r4, asr fp │ │ │ │ ldr r0, [pc, #8] @ 285e94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq ip, sl, ip, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 285ea8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq ip, sl, r0, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 285ebc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq sp, sl, r8, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 285ed0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x003ad1d4 │ │ │ │ ldr r0, [pc, #8] @ 285ee4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq sp, sl, r8, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 285ef8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq sp, sl, r8, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 285f0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mlaseq sl, r8, r8, sp │ │ │ │ ldr r0, [pc, #8] @ 285f20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq sp, sl, ip, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 285f34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq sp, sl, r0, asr sp │ │ │ │ ldr r0, [pc, #8] @ 285f48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r5, fp, r8, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 285f5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r6, fp, ip, ror #22 │ │ │ │ ldr r0, [pc, #8] @ 285f70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r7, fp, r4, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 285f84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x003b86f0 │ │ │ │ ldr r0, [pc, #8] @ 285f98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r9, fp, r0, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 285fac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq sl, fp, r8, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 285fc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq sl, fp, r0, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 285fd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x003bb3b0 │ │ │ │ ldr r0, [pc, #8] @ 285fe8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x003bbeb4 │ │ │ │ ldr r0, [pc, #8] @ 285ffc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq ip, fp, r0, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 286010 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mlaseq fp, ip, r7, ip │ │ │ │ ldr r0, [pc, #8] @ 286024 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x003bdad4 │ │ │ │ ldr r0, [pc, #8] @ 286038 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x003c13b8 │ │ │ │ ldr r0, [pc, #8] @ 28604c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r1, ip, ip, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 286060 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r1, ip, r0, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 286074 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r1, ip, r8, asr #28 │ │ │ │ ldr r0, [pc, #8] @ 286088 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x003c3dd0 │ │ │ │ ldr r0, [pc, #8] @ 28609c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r4, ip, r0, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 2860b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r8, ip, r0, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 2860c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r8, ip, ip, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 2860d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r8, ip, r8, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 2860ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r9, ip, r0, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 286100 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r4, sp, r0, ror fp │ │ │ │ ldr r0, [pc, #8] @ 286114 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r4, sp, r4, lsr #25 │ │ │ │ ldr r0, [pc, #8] @ 286128 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r6, sp, r8, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 28613c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ mlaseq sp, r0, fp, r6 │ │ │ │ ldr r0, [pc, #8] @ 286150 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r7, sp, r4, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 286164 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq r7, sp, r4, lsl #25 │ │ │ │ ldr r0, [pc, #8] @ 286178 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq lr, sp, ip, lsr #16 │ │ │ │ ldr r0, [pc, #4] @ 286188 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6b958 │ │ │ │ + b b6b718 │ │ │ │ @ instruction: 0x01272498 │ │ │ │ ldr r0, [pc, #8] @ 28619c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq lr, lr, ip, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 2861b0 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ eorseq lr, pc, r0, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 2861c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r0, r0, ip, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 2861d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x00401c90 │ │ │ │ ldr r0, [pc, #8] @ 2861ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r3, r0, r4, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 286200 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r3, r0, r0, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 286214 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r0, r0, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 286228 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ ldrdeq r5, [r0], #-8 │ │ │ │ ldr r0, [pc, #8] @ 28623c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r5, r0, r0, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 286250 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r5, r0, r8, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 286264 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r5, r0, r8, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 286278 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r6, r0, r0, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 28628c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r7, r0, ip, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 2862a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r7, r0, r8, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 2862b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strdeq r7, [r0], #-184 @ 0xffffff48 │ │ │ │ ldr r0, [pc, #8] @ 2862c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r7, r0, r8, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 2862dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r8, r0, r8, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 2862f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq sl, r0, r8, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 286304 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strheq fp, [r0], #-16 │ │ │ │ ldr r0, [pc, #8] @ 286318 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq ip, r0, r4, asr pc │ │ │ │ ldr r0, [pc, #8] @ 28632c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq lr, r0, ip, lsr #19 │ │ │ │ ldr r0, [pc, #8] @ 286340 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq pc, r0, r8, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 286354 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r6, r1, ip, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 286368 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq pc, r1, ip, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 28637c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq sp, r2, r0, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 286390 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ ldrdeq lr, [r2], #-64 @ 0xffffffc0 │ │ │ │ ldr r0, [pc, #4] @ 2863a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6b958 │ │ │ │ + b b6b718 │ │ │ │ @ instruction: 0x012734b4 │ │ │ │ ldr r0, [pc, #8] @ 2863b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ ldrdeq r5, [r4], #-80 @ 0xffffffb0 │ │ │ │ ldr r0, [pc, #8] @ 2863c8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r1, r5, ip, ror #1 │ │ │ │ ldr r0, [pc, #4] @ 2863d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6b958 │ │ │ │ + b b6b718 │ │ │ │ @ instruction: 0x012834b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ 286488 │ │ │ │ ldr r3, [pc, #148] @ 28648c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 922e14 │ │ │ │ + bl 922bd4 │ │ │ │ ldr r2, [pc, #128] @ 286490 │ │ │ │ ldr r1, [pc, #128] @ 286494 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b5b918 │ │ │ │ + bl b5b6d8 │ │ │ │ ldr r0, [pc, #92] @ 286498 │ │ │ │ ldr r2, [pc, #92] @ 28649c │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [pc, #88] @ 2864a0 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r3, #4 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b5b918 │ │ │ │ + bl b5b6d8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ tsteq r8, r0, lsl sl │ │ │ │ andeq r1, r0, r8, ror fp │ │ │ │ ldrdeq r5, [r0], -r4 │ │ │ │ - addseq r6, sp, r8, lsr r9 │ │ │ │ + @ instruction: 0x009d66f8 │ │ │ │ @ instruction: 0x00001ebc │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - addseq r6, sp, r4, lsl r9 │ │ │ │ + @ instruction: 0x009d66d4 │ │ │ │ ldr r0, [pc, #8] @ 2864b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r8, r5, r4, lsr #26 │ │ │ │ ldr r0, [pc, #8] @ 2864c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strdeq sl, [r5], #-160 @ 0xffffff60 │ │ │ │ ldr r0, [pc, #8] @ 2864dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq fp, r5, r4, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 2864f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq ip, r5, ip, lsl r6 │ │ │ │ ldr r3, [pc, #16] @ 28650c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ strb r2, [r3, #124] @ 0x7c │ │ │ │ - b b6b958 │ │ │ │ + b b6b718 │ │ │ │ smlawbeq r8, ip, sl, r3 │ │ │ │ ldr r0, [pc, #8] @ 286520 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r7, r6, r4, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 286534 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq sp, r6, r8, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 286548 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq lr, r6, r4, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 28655c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r9, r7, r0, asr sp │ │ │ │ ldr r0, [pc, #8] @ 286570 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r9, r7, r0, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 286584 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x0047a29c │ │ │ │ ldr r0, [pc, #8] @ 286598 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r2, r8, r4, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 2865ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r3, r8, r0, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 2865c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r8, ip, ror #6 │ │ │ │ ldr r1, [pc, #12] @ 2865d8 │ │ │ │ ldr r2, [pc, #12] @ 2865dc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ b 70c7fc │ │ │ │ - adcseq sp, r2, ip, ror #22 │ │ │ │ + adcseq sp, r2, ip, lsr #18 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldr r0, [pc, #8] @ 2865f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r0, r9, r8, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 286604 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r1, r9, ip, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 286618 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r9, r8, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 28662c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r9, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 286640 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r9, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 286654 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r9, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 286668 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r9, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 28667c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r9, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 286690 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r9, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 2866a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r9, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 2866b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r9, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 2866cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r9, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 2866e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r9, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 2866f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r9, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 286708 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r9, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 28671c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r9, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 286730 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r9, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 286744 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r9, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 286758 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r9, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 28676c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r9, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 286780 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, r9, r4, lsr r8 │ │ │ │ ldr r0, [pc, #8] @ 286794 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r5, r9, r8, lsl r5 │ │ │ │ ldr r0, [pc, #8] @ 2867a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r5, r9, r0, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 2867bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r5, r9, r8, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 2867d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r5, r9, r4, asr #11 │ │ │ │ ldr r0, [pc, #8] @ 2867e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r5, r9, r0, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 2867f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r5, r9, ip, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 28680c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r5, r9, r4, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 286820 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strheq r5, [r9], #-96 @ 0xffffffa0 │ │ │ │ ldr r0, [pc, #8] @ 286834 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r5, r9, ip, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 286848 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r5, r9, r8, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 28685c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r3, sl, r8, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 286870 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r3, sl, r8, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 286884 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strheq r4, [sl], #-20 @ 0xffffffec │ │ │ │ ldr r0, [pc, #8] @ 286898 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strheq r4, [sl], #-16 │ │ │ │ ldr r0, [pc, #8] @ 2868ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ ldrdeq r5, [sl], #-28 @ 0xffffffe4 │ │ │ │ ldr r0, [pc, #8] @ 2868c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ ldrdeq r5, [sl], #-24 @ 0xffffffe8 │ │ │ │ ldr r0, [pc, #8] @ 2868d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r6, sl, r4, asr ip │ │ │ │ ldr r0, [pc, #8] @ 2868e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r6, sl, ip, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 2868fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r9, sl, ip, rrx │ │ │ │ ldr r0, [pc, #8] @ 286910 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r9, sl, r8, rrx │ │ │ │ ldr r0, [pc, #8] @ 286924 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq fp, sl, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 286938 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq fp, sl, r0, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 28694c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq fp, sl, r0, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 286960 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq lr, sl, r8, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 286974 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r0, fp, r0, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 286988 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r1, fp, r4, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 28699c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r1, fp, r0, lsr r7 │ │ │ │ ldr r0, [pc, #8] @ 2869b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, fp, r8, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 2869c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, fp, r4, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 2869d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r6, fp, r0, asr pc │ │ │ │ ldr r0, [pc, #8] @ 2869ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strdeq r7, [fp], #-32 @ 0xffffffe0 │ │ │ │ ldr r0, [pc, #8] @ 286a00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r8, fp, r4, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 286a14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq sl, fp, r4, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 286a28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r7, ip, r8, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 286a3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ ldrdeq r8, [ip], #-28 @ 0xffffffe4 │ │ │ │ ldr r0, [pc, #8] @ 286a50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r8, ip, r4, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 286a64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x004ca094 │ │ │ │ ldr r0, [pc, #8] @ 286a78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq sl, ip, r8, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 286a8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq fp, ip, r4, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 286aa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq ip, ip, r4, lsr r6 │ │ │ │ ldr r0, [pc, #8] @ 286ab4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq sp, ip, r8, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 286ac8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq lr, ip, r8, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 286adc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq pc, ip, r4, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 286af0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r0, sp, r0, ror #8 │ │ │ │ ldr r0, [pc, #8] @ 286b04 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strdeq r1, [sp], #-144 @ 0xffffff70 │ │ │ │ ldr r0, [pc, #8] @ 286b18 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r1, sp, r0, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 286b2c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, sp, ip, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 286b40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x004d5b94 │ │ │ │ ldr r0, [pc, #8] @ 286b54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r5, sp, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 286b68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r6, sp, r0, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 286b7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r6, sp, r4, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 286b90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ @ instruction: 0x004d8c90 │ │ │ │ ldr r0, [pc, #8] @ 286ba4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq sp, sp, r8, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 286bb8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strdeq lr, [sp], #-76 @ 0xffffffb4 │ │ │ │ ldr r0, [pc, #8] @ 286bcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r0, lr, r4, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 286be0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r2, lr, ip, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 286bf4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, lr, r0, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 286c08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, lr, r0, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 286c1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r6, lr, r0, ror #24 │ │ │ │ ldr r0, [pc, #8] @ 286c30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq fp, lr, r8, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 286c44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ strdeq ip, [lr], #-180 @ 0xffffff4c │ │ │ │ ldr r0, [pc, #8] @ 286c58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq lr, lr, r8, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 286c6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r2, pc, r0, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 286c80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r4, pc, r0, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 286c94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq r5, pc, r0, lsl r1 @ │ │ │ │ ldr r0, [pc, #8] @ 286ca8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq sl, pc, ip, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 286cbc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq sp, pc, ip, lsl r2 @ │ │ │ │ ldr r0, [pc, #8] @ 286cd0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq sp, pc, r8, ror r5 @ │ │ │ │ ldr r0, [pc, #8] @ 286ce4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subeq lr, pc, ip, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 286cf8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ + b b6e7c4 │ │ │ │ subseq sp, r1, r8, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 286d0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - subseq r9, lr, r0, lsr #28 │ │ │ │ + b b6e7c4 │ │ │ │ + subseq r9, lr, r0, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 286d20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - ldrsheq sl, [lr], #-144 @ 0xffffff70 │ │ │ │ + b b6e7c4 │ │ │ │ + ldrheq sl, [lr], #-112 @ 0xffffff90 │ │ │ │ ldr r0, [pc, #8] @ 286d34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - subseq pc, lr, r8, asr #26 │ │ │ │ + b b6e7c4 │ │ │ │ + subseq pc, lr, r8, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 286d48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - ldrsheq r1, [pc], #-96 @ │ │ │ │ + b b6e7c4 │ │ │ │ + ldrheq r1, [pc], #-64 @ │ │ │ │ ldr r0, [pc, #8] @ 286d5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - subseq r4, pc, r8, lsr r9 @ │ │ │ │ + b b6e7c4 │ │ │ │ + ldrsheq r4, [pc], #-104 @ │ │ │ │ ldr r0, [pc, #8] @ 286d70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - subseq lr, pc, ip │ │ │ │ + b b6e7c4 │ │ │ │ + subseq sp, pc, ip, asr #27 │ │ │ │ ldr r0, [pc, #8] @ 286d84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq r3, r0, r8, lsr fp │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq r3, [r0], #-136 @ 0xffffff78 @ │ │ │ │ ldr r0, [pc, #8] @ 286d98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - ldrdeq r4, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + b b6e7c4 │ │ │ │ + @ instruction: 0x0060479c │ │ │ │ ldr r0, [pc, #8] @ 286dac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq sp, r0, r8, lsr #17 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq sp, r0, r8, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 286dc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - ldrdeq r1, [r1], #-196 @ 0xffffff3c @ │ │ │ │ + b b6e7c4 │ │ │ │ + @ instruction: 0x00611a94 │ │ │ │ ldr r0, [pc, #8] @ 286dd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq r6, r1, r8, lsr #25 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r6, r1, r8, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 286de8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - strdeq pc, [r1], #-156 @ 0xffffff64 @ │ │ │ │ + b b6e7c4 │ │ │ │ + strheq pc, [r1], #-124 @ 0xffffff84 @ │ │ │ │ ldr r0, [pc, #8] @ 286dfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - strheq r8, [r2], #-16 @ │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r7, r2, r0, ror pc │ │ │ │ ldr r0, [pc, #8] @ 286e10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - ldrdeq r9, [r2], #-200 @ 0xffffff38 @ │ │ │ │ + b b6e7c4 │ │ │ │ + @ instruction: 0x00629a98 │ │ │ │ ldr r0, [pc, #8] @ 286e24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq pc, r3, ip, ror #4 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq pc, r3, ip, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 286e38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq r2, r4, r8, lsr r1 │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq r1, [r4], #-232 @ 0xffffff18 @ │ │ │ │ ldr r0, [pc, #8] @ 286e4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq r3, r4, r4, lsr r2 │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq r2, [r4], #-244 @ 0xffffff0c @ │ │ │ │ ldr r0, [pc, #8] @ 286e60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq r3, r4, ip, asr #22 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r3, r4, ip, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 286e74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq r4, r4, ip, lsr #3 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r3, r4, ip, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 286e88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq r5, r4, r4, asr r2 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r5, r4, r4, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 286e9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq r5, r4, r0, asr r2 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r5, r4, r0, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 286eb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq sl, r4, r8, ror #8 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq sl, r4, r8, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 286ec4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - strdeq sl, [r4], #-244 @ 0xffffff0c @ │ │ │ │ + b b6e7c4 │ │ │ │ + strheq sl, [r4], #-212 @ 0xffffff2c @ │ │ │ │ ldr r0, [pc, #8] @ 286ed8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq fp, r4, r4, lsr r2 │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq sl, [r4], #-244 @ 0xffffff0c @ │ │ │ │ ldr r0, [pc, #8] @ 286eec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - ldrdeq fp, [r4], #-68 @ 0xffffffbc @ │ │ │ │ + b b6e7c4 │ │ │ │ + @ instruction: 0x0064b294 │ │ │ │ ldr r0, [pc, #8] @ 286f00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq fp, r4, r8, lsr r7 │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq fp, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ ldr r0, [pc, #8] @ 286f14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq fp, r4, r4, lsl #20 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq fp, r4, r4, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 286f28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq fp, r4, r0, asr #25 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq fp, r4, r0, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 286f3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq fp, r4, ip, ror pc │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq fp, r4, ip, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 286f50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq ip, r4, ip, lsl r2 │ │ │ │ + b b6e7c4 │ │ │ │ + ldrdeq fp, [r4], #-252 @ 0xffffff04 @ │ │ │ │ ldr r0, [pc, #8] @ 286f64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq ip, r4, ip, asr #9 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq ip, r4, ip, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 286f78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq ip, r4, r8, lsr r5 │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq ip, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ ldr r0, [pc, #8] @ 286f8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq ip, r4, r0, lsl #20 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq ip, r4, r0, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 286fa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq ip, r4, ip, asr ip │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq ip, r4, ip, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 286fb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq ip, r4, r0, lsl #30 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq ip, r4, r0, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 286fc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq sp, r4, r8, lsr r1 │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq ip, [r4], #-232 @ 0xffffff18 @ │ │ │ │ ldr r0, [pc, #8] @ 286fdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq sp, r4, r4, ror #8 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq sp, r4, r4, lsr #4 │ │ │ │ ldr r0, [pc, #8] @ 286ff0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq sp, r4, r4, lsr r7 │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq sp, [r4], #-68 @ 0xffffffbc @ │ │ │ │ ldr r0, [pc, #8] @ 287004 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq sp, r4, r4, ror #20 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq sp, r4, r4, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 287018 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq sp, r4, r8, lsl #27 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq sp, r4, r8, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 28702c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq lr, r4, r4, asr r2 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq lr, r4, r4, lsl r0 │ │ │ │ ldr r0, [pc, #8] @ 287040 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq lr, r4, r8, ror #25 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq lr, r4, r8, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 287054 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq lr, r4, r0, ror pc │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq lr, r4, r0, lsr sp │ │ │ │ ldr r0, [pc, #8] @ 287068 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq pc, r4, ip, lsr #28 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq pc, r4, ip, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 28707c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq r2, r5, r0, lsr r5 │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq r2, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 2870cc │ │ │ │ ldr r0, [pc, #52] @ 2870d0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -7801,514 +7801,514 @@ │ │ │ │ ldr r0, [pc, #28] @ 2870d4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ b 27cdf0 │ │ │ │ - rsbeq fp, r7, r0, lsr #15 │ │ │ │ + rsbeq fp, r7, r0, ror #10 │ │ │ │ tsteq sp, r4, ror #24 │ │ │ │ @ instruction: 0x011d129c │ │ │ │ ldr r0, [pc, #8] @ 2870e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq r0, r8, ip, lsl #11 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r0, r8, ip, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 2870fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq r0, r8, r4, asr #19 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r0, r8, r4, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 287110 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq lr, r9, r4, asr #15 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq lr, r9, r4, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 287124 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - strheq r1, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r1, sl, r0, ror r4 │ │ │ │ ldr r0, [pc, #8] @ 287138 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - @ instruction: 0x006a3990 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r3, sl, r0, asr r7 │ │ │ │ ldr r0, [pc, #8] @ 28714c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq r3, sl, ip, lsr ip │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq r3, [sl], #-156 @ 0xffffff64 @ │ │ │ │ ldr r0, [pc, #8] @ 287160 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq r5, sl, r0, asr r3 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r5, sl, r0, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 287174 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq r5, sl, r4, ror #6 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r5, sl, r4, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 287188 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq r5, sl, ip, asr #15 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r5, sl, ip, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 28719c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - @ instruction: 0x006a6f90 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r6, sl, r0, asr sp │ │ │ │ ldr r0, [pc, #8] @ 2871b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - ldrdeq r8, [sl], #-84 @ 0xffffffac @ │ │ │ │ + b b6e7c4 │ │ │ │ + @ instruction: 0x006a8394 │ │ │ │ ldr r0, [pc, #8] @ 2871c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq pc, sl, ip, lsr #32 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq lr, sl, ip, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 2871d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq r0, fp, r4, asr #6 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r0, fp, r4, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 2871ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq r5, fp, r8, ror #28 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r5, fp, r8, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 287200 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - strdeq r6, [pc], #-64 @ │ │ │ │ + b b6e7c4 │ │ │ │ + strheq r6, [pc], #-32 @ │ │ │ │ ldr r0, [pc, #8] @ 287214 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - strheq r6, [pc], #-168 @ │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r6, pc, r8, ror r8 @ │ │ │ │ ldr r0, [pc, #8] @ 287228 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - strheq r7, [pc], #-132 @ │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r7, pc, r4, ror r6 @ │ │ │ │ ldr r0, [pc, #8] @ 28723c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq r8, pc, ip, lsr #16 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r8, pc, ip, ror #11 │ │ │ │ ldr r0, [pc, #8] @ 287250 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq r8, pc, r8, lsl #27 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq r8, pc, r8, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 287264 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq ip, pc, ip, ror #5 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq ip, pc, ip, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 287278 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbeq sp, pc, r8, lsr #24 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbeq sp, pc, r8, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 28728c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r1, r0, r8, lsr #32 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r0, r0, r8, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 2872a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r3, r0, r8, ror r1 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r2, r0, r8, lsr pc │ │ │ │ ldr r0, [pc, #8] @ 2872b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r3, r0, ip, lsl #19 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r3, r0, ip, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 2872c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq pc, r0, r0, asr #30 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq pc, r0, r0, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 2872dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r0, r1, ip, ror #22 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r0, r1, ip, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 2872f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r1, r1, r4, lsl r0 │ │ │ │ + b b6e7c4 │ │ │ │ + ldrsbeq r0, [r1], #-212 @ 0xffffff2c @ │ │ │ │ ldr r0, [pc, #8] @ 287304 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r1, r1, ip, lsl #25 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r1, r1, ip, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 287318 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r2, r1, r8, ror r0 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r1, r1, r8, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 28732c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r2, r1, r8, lsr r8 │ │ │ │ + b b6e7c4 │ │ │ │ + ldrsheq r2, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ ldr r0, [pc, #8] @ 287340 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r6, r1, r8, lsr #30 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r6, r1, r8, ror #25 │ │ │ │ ldr r0, [pc, #8] @ 287354 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r7, r1, r8, ror r3 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r7, r1, r8, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 287368 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r7, r1, ip, ror #12 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r7, r1, ip, lsr #8 │ │ │ │ ldr r0, [pc, #8] @ 28737c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r8, r1, r8, asr r0 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r7, r1, r8, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 287390 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r8, r1, r4, asr ip │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r8, r1, r4, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 2873a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r0, r3, r0, asr r8 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r0, r3, r0, lsl r6 │ │ │ │ ldr r0, [pc, #4] @ 2873b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6b958 │ │ │ │ + b b6b718 │ │ │ │ @ instruction: 0x01293d40 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #236] @ 2874bc │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #384 @ 0x180 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #432 @ 0x1b0 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #480 @ 0x1e0 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #576 @ 0x240 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #672 @ 0x2a0 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #720 @ 0x2d0 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #816 @ 0x330 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #864 @ 0x360 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #1008 @ 0x3f0 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #1248 @ 0x4e0 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #1296 @ 0x510 │ │ │ │ - bl 9d8350 │ │ │ │ + bl 9d8110 │ │ │ │ add r0, r4, #1344 @ 0x540 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9d8350 │ │ │ │ + b 9d8110 │ │ │ │ tsteq r3, ip, ror sl │ │ │ │ ldr r0, [pc, #8] @ 2874d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq fp, r5, ip, lsl #11 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq fp, r5, ip, asr #6 │ │ │ │ ldr r0, [pc, #8] @ 2874e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - ldrsbeq fp, [r5], #-152 @ 0xffffff68 @ │ │ │ │ + b b6e7c4 │ │ │ │ + @ instruction: 0x0075b798 │ │ │ │ ldr r0, [pc, #8] @ 2874f8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq lr, r5, r0, lsr #20 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq lr, r5, r0, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 28750c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r1, r6, r0, lsr r0 │ │ │ │ + b b6e7c4 │ │ │ │ + ldrsheq r0, [r6], #-208 @ 0xffffff30 @ │ │ │ │ ldr r0, [pc, #8] @ 287520 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r2, r6, r0, lsl #5 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r2, r6, r0, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 287534 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - ldrheq sp, [r6], #-156 @ 0xffffff64 @ │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq sp, r6, ip, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 287548 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq lr, r6, r4, ror #21 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq lr, r6, r4, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 28755c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - @ instruction: 0x0076f490 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq pc, r6, r0, asr r2 @ │ │ │ │ ldr r0, [pc, #8] @ 287570 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - ldrsheq r3, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + b b6e7c4 │ │ │ │ + ldrheq r3, [r7], #-100 @ 0xffffff9c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2875a0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl b6b958 │ │ │ │ + bl b6b718 │ │ │ │ add r0, r4, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8a3e0 │ │ │ │ + b b8a1a0 │ │ │ │ @ instruction: 0x01293b98 │ │ │ │ ldr r0, [pc, #8] @ 2875b4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r3, r8, r4, asr #12 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r3, r8, r4, lsl #8 │ │ │ │ ldr r0, [pc, #8] @ 2875c8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r8, r8, r0, lsl lr │ │ │ │ + b b6e7c4 │ │ │ │ + ldrsbeq r8, [r8], #-176 @ 0xffffff50 @ │ │ │ │ ldr r0, [pc, #8] @ 2875dc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - @ instruction: 0x00789794 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r9, r8, r4, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 2875f0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r0, r9, r8, asr r8 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r0, r9, r8, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 287604 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r5, fp, r8, lsl #24 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r5, fp, r8, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 287618 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r7, fp, r4, asr #21 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r7, fp, r4, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 28762c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq sl, fp, r0, lsr #26 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq sl, fp, r0, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 287640 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq sl, fp, r4, asr #28 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq sl, fp, r4, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 287654 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq fp, fp, r0, lsl sl │ │ │ │ + b b6e7c4 │ │ │ │ + ldrsbeq fp, [fp], #-112 @ 0xffffff90 @ │ │ │ │ ldr r0, [pc, #8] @ 287668 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq sp, fp, r4, lsr #7 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq sp, fp, r4, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 28767c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - ldrsbeq r0, [ip], #-4 @ │ │ │ │ + b b6e7c4 │ │ │ │ + @ instruction: 0x007bfe94 │ │ │ │ ldr r0, [pc, #8] @ 287690 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r4, ip, r0, ror #5 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r4, ip, r0, lsr #1 │ │ │ │ ldr r0, [pc, #8] @ 2876a4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r8, ip, r0, lsl r2 │ │ │ │ + b b6e7c4 │ │ │ │ + ldrsbeq r7, [ip], #-240 @ 0xffffff10 @ │ │ │ │ ldr r0, [pc, #8] @ 2876b8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq lr, ip, r4, asr pc │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq lr, ip, r4, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 2876cc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r1, sp, ip, lsl #10 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r1, sp, ip, asr #5 │ │ │ │ ldr r0, [pc, #8] @ 2876e0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r1, sp, ip, asr #28 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r1, sp, ip, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 2876f4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r2, sp, r4, lsl r8 │ │ │ │ + b b6e7c4 │ │ │ │ + ldrsbeq r2, [sp], #-84 @ 0xffffffac @ │ │ │ │ ldr r0, [pc, #8] @ 287708 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq sl, sp, ip, lsl r9 │ │ │ │ + b b6e7c4 │ │ │ │ + ldrsbeq sl, [sp], #-108 @ 0xffffff94 @ │ │ │ │ ldr r0, [pc, #8] @ 28771c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq sp, sp, r8, lsr #24 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq sp, sp, r8, ror #19 │ │ │ │ ldr r0, [pc, #8] @ 287730 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r2, lr, r8, asr #15 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r2, lr, r8, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 287744 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq r8, lr, r8, lsr #19 │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r8, lr, r8, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 287758 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - ldrheq sp, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq sp, lr, ip, ror sl │ │ │ │ ldr r0, [pc, #8] @ 28776c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - rsbseq sp, lr, ip, lsl lr │ │ │ │ + b b6e7c4 │ │ │ │ + ldrsbeq sp, [lr], #-188 @ 0xffffff44 @ │ │ │ │ ldr r0, [pc, #8] @ 287780 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - ldrheq r3, [pc], #-136 @ │ │ │ │ + b b6e7c4 │ │ │ │ + rsbseq r3, pc, r8, ror r6 @ │ │ │ │ ldr r0, [pc, #8] @ 287794 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r1, r0, ip, lsr #20 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r1, r0, ip, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 2877a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r2, r0, r4, lsr #32 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r1, r0, r4, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 2877bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r3, r0, ip, asr r4 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r3, r0, ip, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 2877d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - umulleq r3, r0, r8, ip │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r3, r0, r8, asr sl │ │ │ │ ldr r0, [pc, #8] @ 2877e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r3, r0, r8, lsl #26 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r3, r0, r8, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 2877f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r4, r0, r8, lsr #32 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r3, r0, r8, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 28780c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r4, r0, ip, ror #16 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r4, r0, ip, lsr #12 │ │ │ │ ldr r0, [pc, #8] @ 287820 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r5, r0, r0, ror #2 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r4, r0, r0, lsr #30 │ │ │ │ ldr r0, [pc, #8] @ 287834 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq sl, r0, r4, rrx │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r9, r0, r4, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 287848 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq sl, r0, r0, lsr #12 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq sl, r0, r0, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 28785c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq fp, r0, r8, lsr r2 │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq sl, [r0], r8 │ │ │ │ ldr r0, [pc, #8] @ 287870 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - umulleq lr, r0, r8, r5 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq lr, r0, r8, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 287884 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq lr, r0, ip, lsr pc │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq lr, [r0], ip │ │ │ │ ldr r0, [pc, #8] @ 287898 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq pc, r0, r4, asr #10 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq pc, r0, r4, lsl #6 │ │ │ │ │ │ │ │ 0028789c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #156] @ 287950 │ │ │ │ @@ -8332,471 +8332,471 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl b6d0f0 │ │ │ │ + bl b6ceb0 │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #64] @ 287964 │ │ │ │ ldr r3, [pc, #44] @ 287954 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 28794c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl a9c508 │ │ │ │ + bl a9c2c8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, asr r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0129396c │ │ │ │ - addeq r4, r1, r4, lsl #24 │ │ │ │ - ldrdeq pc, [r3], ip @ │ │ │ │ + addeq r4, r1, r4, asr #19 │ │ │ │ + umlaleq pc, r3, ip, r6 @ │ │ │ │ tsteq r8, r0, ror #9 │ │ │ │ ldr r0, [pc, #8] @ 287978 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r8, asr #8 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r8, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 28798c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r4, asr #8 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r4, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 2879a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r0, asr #8 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r0, lsl #4 │ │ │ │ ldr r0, [pc, #8] @ 2879b4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, ip, lsr r4 │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq r7, [ip], ip │ │ │ │ ldr r0, [pc, #8] @ 2879c8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r8, lsr r4 │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq r7, [ip], r8 │ │ │ │ ldr r0, [pc, #8] @ 2879dc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r4, lsr r4 │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq r7, [ip], r4 │ │ │ │ ldr r0, [pc, #8] @ 2879f0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r0, lsr r4 │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq r7, [ip], r0 │ │ │ │ ldr r0, [pc, #8] @ 287a04 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, ip, lsr #8 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 287a18 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r8, lsr #8 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r8, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 287a2c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r4, lsr #8 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r4, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 287a40 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r0, lsr #8 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r0, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 287a54 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, ip, lsl r4 │ │ │ │ + b b6e7c4 │ │ │ │ + ldrdeq r7, [ip], ip │ │ │ │ ldr r0, [pc, #8] @ 287a68 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r8, lsl r4 │ │ │ │ + b b6e7c4 │ │ │ │ + ldrdeq r7, [ip], r8 │ │ │ │ ldr r0, [pc, #8] @ 287a7c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r4, lsl r4 │ │ │ │ + b b6e7c4 │ │ │ │ + ldrdeq r7, [ip], r4 │ │ │ │ ldr r0, [pc, #8] @ 287a90 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r0, lsl r4 │ │ │ │ + b b6e7c4 │ │ │ │ + ldrdeq r7, [ip], r0 │ │ │ │ ldr r0, [pc, #8] @ 287aa4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, ip, lsl #8 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, ip, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 287ab8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r8, lsl #8 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r8, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 287acc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r4, lsl #8 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r4, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 287ae0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r0, lsl #8 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r0, asr #3 │ │ │ │ ldr r0, [pc, #8] @ 287af4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - strdeq r7, [ip], ip │ │ │ │ + b b6e7c4 │ │ │ │ + @ instruction: 0x008c71bc │ │ │ │ ldr r0, [pc, #8] @ 287b08 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - strdeq r7, [ip], r8 │ │ │ │ + b b6e7c4 │ │ │ │ + @ instruction: 0x008c71b8 │ │ │ │ ldr r0, [pc, #8] @ 287b1c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - strdeq r7, [ip], r4 │ │ │ │ + b b6e7c4 │ │ │ │ + @ instruction: 0x008c71b4 │ │ │ │ ldr r0, [pc, #8] @ 287b30 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - strdeq r7, [ip], r0 │ │ │ │ + b b6e7c4 │ │ │ │ + @ instruction: 0x008c71b0 │ │ │ │ ldr r0, [pc, #8] @ 287b44 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, ip, ror #7 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, ip, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 287b58 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r8, ror #7 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r8, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 287b6c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r4, ror #7 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r4, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 287b80 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r0, ror #7 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r0, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 287b94 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - ldrdeq r7, [ip], ip │ │ │ │ + b b6e7c4 │ │ │ │ + umulleq r7, ip, ip, r1 │ │ │ │ ldr r0, [pc, #8] @ 287ba8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - ldrdeq r7, [ip], r8 │ │ │ │ + b b6e7c4 │ │ │ │ + umulleq r7, ip, r8, r1 │ │ │ │ ldr r0, [pc, #8] @ 287bbc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - ldrdeq r7, [ip], r4 │ │ │ │ + b b6e7c4 │ │ │ │ + umulleq r7, ip, r4, r1 │ │ │ │ ldr r0, [pc, #8] @ 287bd0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - ldrdeq r7, [ip], r0 │ │ │ │ + b b6e7c4 │ │ │ │ + umulleq r7, ip, r0, r1 │ │ │ │ ldr r0, [pc, #8] @ 287be4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, ip, asr #7 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, ip, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 287bf8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r8, asr #7 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r8, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 287c0c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r4, asr #7 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r4, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 287c20 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r0, asr #7 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r0, lsl #3 │ │ │ │ ldr r0, [pc, #8] @ 287c34 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - @ instruction: 0x008c73bc │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, ip, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 287c48 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - @ instruction: 0x008c73b8 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r8, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 287c5c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - @ instruction: 0x008c73b4 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 287c70 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - @ instruction: 0x008c73b0 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r0, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 287c84 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, ip, lsr #7 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, ip, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 287c98 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r8, lsr #7 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r8, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 287cac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r4, lsr #7 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r4, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 287cc0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r0, lsr #7 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r0, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 287cd4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - umulleq r7, ip, ip, r3 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, ip, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 287ce8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - umulleq r7, ip, r8, r3 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r8, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 287cfc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - umulleq r7, ip, r4, r3 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r4, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 287d10 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - umulleq r7, ip, r0, r3 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r0, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 287d24 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, ip, lsl #7 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, ip, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 287d38 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r8, lsl #7 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r8, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 287d4c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r4, lsl #7 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r4, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 287d60 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r0, lsl #7 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r0, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 287d74 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, ip, ror r3 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, ip, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 287d88 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r8, ror r3 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r8, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 287d9c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r4, ror r3 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r4, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 287db0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r0, ror r3 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r0, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 287dc4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, ip, ror #6 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, ip, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 287dd8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r8, ror #6 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r8, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 287dec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r4, ror #6 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r4, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 287e00 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r0, ror #6 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r0, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 287e14 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, ip, asr r3 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, ip, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 287e28 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r8, asr r3 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r8, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 287e3c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r4, asr r3 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r4, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 287e50 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r0, asr r3 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r0, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 287e64 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, ip, asr #6 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, ip, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 287e78 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r8, asr #6 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r8, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 287e8c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r4, asr #6 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r4, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 287ea0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r0, asr #6 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r0, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 287eb4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, ip, lsr r3 │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq r7, [ip], ip │ │ │ │ ldr r0, [pc, #8] @ 287ec8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r8, lsr r3 │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq r7, [ip], r8 │ │ │ │ ldr r0, [pc, #8] @ 287edc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r4, lsr r3 │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq r7, [ip], r4 │ │ │ │ ldr r0, [pc, #8] @ 287ef0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r0, lsr r3 │ │ │ │ + b b6e7c4 │ │ │ │ + strdeq r7, [ip], r0 │ │ │ │ ldr r0, [pc, #8] @ 287f04 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, ip, lsr #6 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, ip, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 287f18 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r8, lsr #6 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r8, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 287f2c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r4, lsr #6 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 287f40 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r0, lsr #6 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r0, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 287f54 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, ip, lsl r3 │ │ │ │ + b b6e7c4 │ │ │ │ + ldrdeq r7, [ip], ip │ │ │ │ ldr r0, [pc, #8] @ 287f68 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r8, lsl r3 │ │ │ │ + b b6e7c4 │ │ │ │ + ldrdeq r7, [ip], r8 │ │ │ │ ldr r0, [pc, #8] @ 287f7c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r4, lsl r3 │ │ │ │ + b b6e7c4 │ │ │ │ + ldrdeq r7, [ip], r4 │ │ │ │ ldr r0, [pc, #8] @ 287f90 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r0, lsl r3 │ │ │ │ + b b6e7c4 │ │ │ │ + ldrdeq r7, [ip], r0 │ │ │ │ ldr r0, [pc, #8] @ 287fa4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, ip, lsl #6 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, ip, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 287fb8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r8, lsl #6 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r8, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 287fcc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r4, lsl #6 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r4, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 287fe0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addeq r7, ip, r0, lsl #6 │ │ │ │ + b b6e7c4 │ │ │ │ + addeq r7, ip, r0, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 287ff4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - strdeq r7, [ip], ip │ │ │ │ + b b6e7c4 │ │ │ │ + strheq r7, [ip], ip │ │ │ │ ldr r0, [pc, #8] @ 288008 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - strdeq r7, [ip], r8 │ │ │ │ + b b6e7c4 │ │ │ │ + strheq r7, [ip], r8 │ │ │ │ ldr r0, [pc, #8] @ 28801c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - strdeq r7, [ip], r4 │ │ │ │ + b b6e7c4 │ │ │ │ + strheq r7, [ip], r4 │ │ │ │ ldr r0, [pc, #8] @ 288030 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - strdeq r7, [ip], r0 │ │ │ │ + b b6e7c4 │ │ │ │ + strheq r7, [ip], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 288188 │ │ │ │ ldr r2, [pc, #316] @ 28818c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -8914,15 +8914,15 @@ │ │ │ │ rsb r2, r2, #31 │ │ │ │ rsb r3, r3, #31 │ │ │ │ str r4, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ pop {r4, lr} │ │ │ │ - b b6685c │ │ │ │ + b b6661c │ │ │ │ bl 27e1c4 │ │ │ │ subs r4, r0, #0 │ │ │ │ movle r1, #64 @ 0x40 │ │ │ │ movle r4, r1 │ │ │ │ ble 2881ec │ │ │ │ mov r1, r4 │ │ │ │ b 2881d4 │ │ │ │ @@ -8939,61 +8939,61 @@ │ │ │ │ ldr r0, [pc, #40] @ 2882a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x012958e8 │ │ │ │ - adcseq pc, r4, r0, asr #25 │ │ │ │ - adceq r9, r6, r4, lsl r6 │ │ │ │ - adceq r9, r6, r0, asr #12 │ │ │ │ - adcseq pc, r4, r0, lsr #25 │ │ │ │ - strdeq r9, [r6], r4 @ │ │ │ │ - adceq r9, r6, r4, lsl #12 │ │ │ │ + adcseq pc, r4, r0, lsl #21 │ │ │ │ + ldrdeq r9, [r6], r4 @ │ │ │ │ + adceq r9, r6, r0, lsl #8 │ │ │ │ + adcseq pc, r4, r0, ror #20 │ │ │ │ + @ instruction: 0x00a693b4 │ │ │ │ + adceq r9, r6, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #28] @ 2882d8 │ │ │ │ ldr r1, [pc, #28] @ 2882dc │ │ │ │ ldr r0, [pc, #28] @ 2882e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl bb3d40 │ │ │ │ + bl bb3b00 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7b5fc │ │ │ │ - addeq r3, pc, r4, lsr #8 │ │ │ │ - addeq r2, pc, r4, lsr ip @ │ │ │ │ - @ instruction: 0x008f2cb0 │ │ │ │ + b b7b3bc │ │ │ │ + addeq r3, pc, r4, ror #3 │ │ │ │ + strdeq r2, [pc], r4 │ │ │ │ + addeq r2, pc, r0, ror sl @ │ │ │ │ ldr r0, [pc, #8] @ 2882f4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - b b6b958 │ │ │ │ + b b6b718 │ │ │ │ @ instruction: 0x01295998 │ │ │ │ ldr r0, [pc, #8] @ 288308 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addseq r0, r0, r4, lsr #20 │ │ │ │ + b b6e7c4 │ │ │ │ + addseq r0, r0, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 28840c │ │ │ │ ldr r3, [pc, #232] @ 288410 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #228] @ 288414 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl b6b958 │ │ │ │ + bl b6b718 │ │ │ │ ldr r0, [pc, #200] @ 288418 │ │ │ │ mov r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -9024,29 +9024,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ - bl b64460 │ │ │ │ + bl b64220 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 288374 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #44] @ 288424 │ │ │ │ cmp r3, r2 │ │ │ │ asrgt r3, r3, #1 │ │ │ │ subgt r4, r3, #2496 @ 0x9c0 │ │ │ │ subgt r4, r4, #4 │ │ │ │ b 288378 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, ror #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01295a0c │ │ │ │ - umlaleq fp, r6, r4, r6 │ │ │ │ + adceq fp, r6, r4, asr r4 │ │ │ │ @ instruction: 0x012959b8 │ │ │ │ tsteq r8, r0, ror sl │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ ldr r3, [pc, #36] @ 288454 │ │ │ │ ldr r2, [pc, #36] @ 288458 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -9054,35 +9054,35 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @ instruction: 0x0129597c │ │ │ │ - addseq sl, r0, ip, lsl #9 │ │ │ │ + addseq sl, r0, ip, asr #4 │ │ │ │ ldr r0, [pc, #8] @ 28846c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - b b6b958 │ │ │ │ + b b6b718 │ │ │ │ @ instruction: 0x01295954 │ │ │ │ ldr r0, [pc, #8] @ 288480 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - @ instruction: 0x0091f9bc │ │ │ │ + b b6e7c4 │ │ │ │ + addseq pc, r1, ip, ror r7 @ │ │ │ │ ldr r0, [pc, #8] @ 288494 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - @ instruction: 0x0091f9b8 │ │ │ │ + b b6e7c4 │ │ │ │ + addseq pc, r1, r8, ror r7 @ │ │ │ │ ldr r0, [pc, #8] @ 2884a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b6ea04 │ │ │ │ - addseq pc, r1, r4, ror #26 │ │ │ │ + b b6e7c4 │ │ │ │ + addseq pc, r1, r4, lsr #22 │ │ │ │ │ │ │ │ 002884ac <_start@@Base>: │ │ │ │ mov fp, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r1} @ (ldr r1, [sp], #4) │ │ │ │ mov r2, sp │ │ │ │ push {r2} @ (str r2, [sp, #-4]!) │ │ │ │ @@ -9261,15 +9261,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 938bb4 │ │ │ │ + bl 938974 │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x0126cc40 │ │ │ │ │ │ │ │ @@ -9332,24 +9332,24 @@ │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ beq 2888f0 │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 288844 │ │ │ │ ldr r0, [pc, #392] @ 288a20 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 93dbe0 │ │ │ │ + bl 93d9a0 │ │ │ │ ldr r2, [pc, #372] @ 288a24 │ │ │ │ ldr r3, [pc, #344] @ 288a0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -9435,23 +9435,23 @@ │ │ │ │ b 288890 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, ror #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r8, ip, lsr r6 │ │ │ │ andeq r1, r0, r4, lsl #11 │ │ │ │ smlawbeq r6, ip, fp, ip │ │ │ │ - @ instruction: 0x0092b5d8 │ │ │ │ + umullseq fp, r2, r8, r3 │ │ │ │ @ instruction: 0x0126caec │ │ │ │ tsteq r8, r4, asr r5 │ │ │ │ @ instruction: 0x0126ca64 │ │ │ │ - adceq r1, r0, r8, asr #5 │ │ │ │ + adceq r1, r0, r8, lsl #1 │ │ │ │ @ instruction: 0x0126ca14 │ │ │ │ - @ instruction: 0x0094adbc │ │ │ │ + addseq sl, r4, ip, ror fp │ │ │ │ smlawteq r6, r8, r9, ip │ │ │ │ - addseq fp, r2, r8, lsr #8 │ │ │ │ + addseq fp, r2, r8, ror #3 │ │ │ │ │ │ │ │ 00288a40 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #228] @ 288b30 │ │ │ │ cmp r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 288b08 │ │ │ │ @@ -9495,39 +9495,39 @@ │ │ │ │ bls 288afc │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #32] │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 288b0c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 93e6f8 │ │ │ │ - b 93e6f8 │ │ │ │ + b 93e4b8 │ │ │ │ + b 93e4b8 │ │ │ │ ldr r0, [pc, #48] @ 288b44 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 938bb4 │ │ │ │ + b 938974 │ │ │ │ mov r0, #22 │ │ │ │ b 288ab4 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 288ab4 │ │ │ │ @ instruction: 0x011803b8 │ │ │ │ @ instruction: 0x0126c918 │ │ │ │ - umlaleq pc, r6, r2, fp @ │ │ │ │ + adceq pc, r6, r2, asr r9 @ │ │ │ │ andeq r1, r0, r4, lsl #11 │ │ │ │ @ instruction: 0x0126c8ac │ │ │ │ - addseq fp, r2, r0, lsl r3 │ │ │ │ + ldrsbeq fp, [r2], r0 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #712] @ 0x2c8 │ │ │ │ asr r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 288b68 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ umlalseq sl, r5, r8, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 288cb8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -9562,15 +9562,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 27f1c0 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 927eb8 │ │ │ │ + bl 927c78 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 27f3c4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 288c6c │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ @@ -9584,15 +9584,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -9605,22 +9605,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 288cd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0126c908 │ │ │ │ - adceq r3, r1, r8, asr r2 │ │ │ │ - adceq r3, r1, r0, lsr r2 │ │ │ │ - adceq pc, r6, r0, asr #20 │ │ │ │ - addseq fp, r2, ip, lsl #4 │ │ │ │ - @ instruction: 0x0092b1d4 │ │ │ │ - adceq pc, r6, r4, ror #19 │ │ │ │ - addseq fp, r2, ip, ror r1 │ │ │ │ - umullseq fp, r2, r0, r1 │ │ │ │ + adceq r3, r1, r8, lsl r0 │ │ │ │ + strdeq r2, [r1], r0 @ │ │ │ │ + adceq pc, r6, r0, lsl #16 │ │ │ │ + addseq sl, r2, ip, asr #31 │ │ │ │ + umullseq sl, r2, r4, pc @ │ │ │ │ + adceq pc, r6, r4, lsr #15 │ │ │ │ + addseq sl, r2, ip, lsr pc │ │ │ │ + addseq sl, r2, r0, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #108] @ 288d60 │ │ │ │ ldr r2, [pc, #108] @ 288d64 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -9633,19 +9633,19 @@ │ │ │ │ bl 28b3a0 │ │ │ │ ldr r0, [r4, #620] @ 0x26c │ │ │ │ cmp r0, #0 │ │ │ │ beq 288d28 │ │ │ │ mov r1, #1 │ │ │ │ bl 27c988 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl b85598 │ │ │ │ + bl b85358 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl b6b9b0 │ │ │ │ + bl b6b770 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl b6c40c │ │ │ │ + bl b6c1cc │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ bl 27cec8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ b 27cec8 │ │ │ │ ldr r0, [r0, #708] @ 0x2c4 │ │ │ │ bl 27cec8 │ │ │ │ @@ -9654,33 +9654,33 @@ │ │ │ │ muleq r0, r4, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a138 │ │ │ │ + bl 929ef8 │ │ │ │ ldr r6, [pc, #144] @ 288e1c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 288dd8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #112] @ 288e20 │ │ │ │ ldr r2, [pc, #112] @ 288e24 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [r0, #153] @ 0x99 │ │ │ │ strbne r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 288e04 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -9693,17 +9693,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 66a8b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 66b3ac │ │ │ │ - addseq pc, sp, r0, ror #2 │ │ │ │ - ldrdeq pc, [r6], r8 @ │ │ │ │ - addseq fp, r2, r4, asr #1 │ │ │ │ + addseq lr, sp, r0, lsr #30 │ │ │ │ + umlaleq pc, r6, r8, r6 @ │ │ │ │ + addseq sl, r2, r4, lsl #29 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #264] @ 288f50 │ │ │ │ @@ -9713,35 +9713,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 288f54 │ │ │ │ ldr r1, [pc, #248] @ 288f58 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #228] @ 288f5c │ │ │ │ ldr r1, [pc, #228] @ 288f60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #196] @ 288f64 │ │ │ │ ldr r1, [pc, #196] @ 288f68 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #164] @ 288f6c │ │ │ │ ldr r3, [pc, #164] @ 288f70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #148] @ 288f74 │ │ │ │ @@ -9770,21 +9770,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq pc, r6, r0, asr #16 │ │ │ │ - addseq fp, r2, ip, lsr r0 │ │ │ │ - umullseq sl, r5, r4, r0 │ │ │ │ - addseq fp, r2, ip, lsr r0 │ │ │ │ - addseq fp, r2, r4, asr r0 │ │ │ │ - addseq fp, r2, r8, lsr r0 │ │ │ │ - @ instruction: 0x009dfebc │ │ │ │ + adceq pc, r6, r0, lsl #12 │ │ │ │ + @ instruction: 0x0092adfc │ │ │ │ + addseq r9, r5, r4, asr lr │ │ │ │ + @ instruction: 0x0092adfc │ │ │ │ + addseq sl, r2, r4, lsl lr │ │ │ │ + @ instruction: 0x0092adf8 │ │ │ │ + addseq pc, sp, ip, ror ip @ │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ @@ -9797,54 +9797,54 @@ │ │ │ │ ldr r5, [pc, #308] @ 2890dc │ │ │ │ add r8, pc, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r8, #124 @ 0x7c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ bl 36c1c0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r5, #0 │ │ │ │ mvn r8, #0 │ │ │ │ mvn r9, #0 │ │ │ │ ldr r6, [pc, #216] @ 2890e0 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93b508 │ │ │ │ + bl 93b2c8 │ │ │ │ add r2, r4, #720 @ 0x2d0 │ │ │ │ mov r3, #1 │ │ │ │ strd r8, [r2, #-8] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #608] @ 0x260 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ bl 27cbb0 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ bl 27cbb0 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl b6c304 │ │ │ │ + bl b6c0c4 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl b6b958 │ │ │ │ + bl b6b718 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl b85584 │ │ │ │ + bl b85344 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r2, #588]! @ 0x24c │ │ │ │ str r2, [r4, #592] @ 0x250 │ │ │ │ str r5, [r3, #640]! @ 0x280 │ │ │ │ str r3, [r4, #644] @ 0x284 │ │ │ │ mov r3, r4 │ │ │ │ @@ -9867,17 +9867,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 2d05a8 │ │ │ │ str r0, [r4, #708] @ 0x2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2d05b0 │ │ │ │ - adceq pc, r6, r4, ror #13 │ │ │ │ - addseq sl, r2, r8, lsr #30 │ │ │ │ - @ instruction: 0x009dfdbc │ │ │ │ + adceq pc, r6, r4, lsr #9 │ │ │ │ + addseq sl, r2, r8, ror #25 │ │ │ │ + addseq pc, sp, ip, ror fp @ │ │ │ │ tstpeq r7, r0, lsl #28 @ p-variant is OBSOLETE │ │ │ │ muleq r0, r4, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #60] @ 28913c │ │ │ │ @@ -9890,15 +9890,15 @@ │ │ │ │ bne 289134 │ │ │ │ mov r0, r4 │ │ │ │ bl 36c324 │ │ │ │ mov r0, r4 │ │ │ │ bl 28abd4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 907978 │ │ │ │ + b 907738 │ │ │ │ bl 2d05c4 │ │ │ │ b 289118 │ │ │ │ tstpeq r7, r4, lsl #26 @ p-variant is OBSOLETE │ │ │ │ muleq r0, r4, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -9929,18 +9929,18 @@ │ │ │ │ strb r3, [r4, #126] @ 0x7e │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 66a930 │ │ │ │ ldr r1, [r0, #712] @ 0x2c8 │ │ │ │ ldr r0, [pc, #92] @ 289228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r7, [r3, #172] @ 0xac │ │ │ │ - bl b7c52c │ │ │ │ + bl b7c2ec │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 289174 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 289214 │ │ │ │ mov r0, r4 │ │ │ │ @@ -9948,19 +9948,19 @@ │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl b7c534 │ │ │ │ + bl b7c2f4 │ │ │ │ b 289174 │ │ │ │ tstpeq r7, r8, lsr #25 @ p-variant is OBSOLETE │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq sl, r2, ip, lsr #26 │ │ │ │ + addseq sl, r2, ip, ror #21 │ │ │ │ │ │ │ │ 0028922c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ 2892c4 │ │ │ │ @@ -10024,29 +10024,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 931c4c │ │ │ │ + bl 931a0c │ │ │ │ ldr ip, [pc, #160] @ 2893dc │ │ │ │ ldr r2, [pc, #160] @ 2893e0 │ │ │ │ ldr r1, [pc, #160] @ 2893e4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9299a4 │ │ │ │ + bl 929764 │ │ │ │ cmp r0, r5 │ │ │ │ beq 2893b8 │ │ │ │ ldr r2, [pc, #108] @ 2893e8 │ │ │ │ ldr r3, [pc, #88] @ 2893d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -10059,25 +10059,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b739a8 │ │ │ │ + bl b73768 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9313e4 │ │ │ │ + bl 9311a4 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0117faf4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r6, r8, asr #6 │ │ │ │ - addseq sl, r2, r0, asr fp │ │ │ │ - addseq r9, r5, r8, lsr #23 │ │ │ │ + adceq pc, r6, r8, lsl #2 │ │ │ │ + addseq sl, r2, r0, lsl r9 │ │ │ │ + addseq r9, r5, r8, ror #18 │ │ │ │ tstpeq r7, r8, lsl #21 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002893ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10101,25 +10101,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66b06c │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ and r3, r3, r4 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 66b110 │ │ │ │ - addseq sl, r2, r4, ror #19 │ │ │ │ + addseq sl, r2, r4, lsr #15 │ │ │ │ │ │ │ │ 00289460 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r0, #127] @ 0x7f │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ mvn r3, #0 │ │ │ │ add r0, r4, #8704 @ 0x2200 │ │ │ │ strh r3, [r0, #58] @ 0x3a │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -10168,16 +10168,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ ldr r4, [pc, #308] @ 289684 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ - bl 929998 │ │ │ │ + bl 9304dc │ │ │ │ + bl 929758 │ │ │ │ ldr r3, [pc, #296] @ 289688 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2895b0 │ │ │ │ ldr r2, [pc, #276] @ 28968c │ │ │ │ @@ -10215,22 +10215,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 28969c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 289570 │ │ │ │ ldr r2, [pc, #104] @ 2896a0 │ │ │ │ ldr r3, [pc, #60] @ 289678 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -10238,64 +10238,64 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 28966c │ │ │ │ ldr r0, [pc, #72] @ 2896a4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - adceq pc, r6, ip, ror r1 @ │ │ │ │ + adceq lr, r6, ip, lsr pc │ │ │ │ tstpeq r7, r4, ror #17 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sl, r2, r4, ror #18 │ │ │ │ - addseq r9, r5, r0, asr #19 │ │ │ │ + addseq sl, r2, r4, lsr #14 │ │ │ │ + addseq r9, r5, r0, lsl #15 │ │ │ │ tstpeq r7, r8, lsr #17 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tstpeq r7, ip, lsl #17 @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, r0, ror #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq sl, r2, r4, ror #17 │ │ │ │ + addseq sl, r2, r4, lsr #13 │ │ │ │ tstpeq r7, ip, asr #15 @ p-variant is OBSOLETE │ │ │ │ - addseq sl, r2, r8, asr #17 │ │ │ │ + addseq sl, r2, r8, lsl #13 │ │ │ │ │ │ │ │ 002896a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #236] @ 2897ac │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930c48 │ │ │ │ + bl 930a08 │ │ │ │ ldr r2, [pc, #216] @ 2897b0 │ │ │ │ ldr r1, [pc, #216] @ 2897b4 │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 289774 │ │ │ │ cmp r4, #0 │ │ │ │ beq 289790 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930430 │ │ │ │ + bl 9301f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 289750 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c28 │ │ │ │ + bl 9309e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 289750 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -10321,29 +10321,29 @@ │ │ │ │ ldr r1, [pc, #40] @ 2897c0 │ │ │ │ ldr r0, [pc, #40] @ 2897c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq lr, r6, r0, asr #31 │ │ │ │ - @ instruction: 0x0092a7fc │ │ │ │ - addseq pc, sp, r4, lsl #13 │ │ │ │ - addseq sl, r2, r8, lsr #13 │ │ │ │ - @ instruction: 0x0092a7b4 │ │ │ │ - addseq sl, r2, ip, lsl #13 │ │ │ │ - addseq sl, r2, ip, lsr #15 │ │ │ │ + adceq lr, r6, r0, lsl #27 │ │ │ │ + @ instruction: 0x0092a5bc │ │ │ │ + addseq pc, sp, r4, asr #8 │ │ │ │ + addseq sl, r2, r8, ror #8 │ │ │ │ + addseq sl, r2, r4, ror r5 │ │ │ │ + addseq sl, r2, ip, asr #8 │ │ │ │ + addseq sl, r2, ip, ror #10 │ │ │ │ │ │ │ │ 002897c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9078ac │ │ │ │ + bl 90766c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2897f8 │ │ │ │ mov r0, r5 │ │ │ │ bl 28aa70 │ │ │ │ mov r0, r5 │ │ │ │ bl 36c24c │ │ │ │ mov r0, r4 │ │ │ │ @@ -10359,32 +10359,32 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 36c324 │ │ │ │ mov r0, r4 │ │ │ │ bl 28abd4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 907978 │ │ │ │ + b 907738 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #312] @ 289994 │ │ │ │ ldr r2, [pc, #312] @ 289998 │ │ │ │ ldr r1, [pc, #312] @ 28999c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 27d36c │ │ │ │ ldrb r3, [r5, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 289918 │ │ │ │ @@ -10447,46 +10447,46 @@ │ │ │ │ b 2898d0 │ │ │ │ ldr r1, [pc, #56] @ 2899bc │ │ │ │ ldr r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d654 │ │ │ │ b 2898c4 │ │ │ │ - ldrdeq lr, [r6], r0 @ │ │ │ │ - addseq sl, r2, r4, lsl r6 │ │ │ │ - addseq lr, sp, r8, ror r6 │ │ │ │ - addseq sl, r2, r0, lsr #14 │ │ │ │ - addseq sl, r2, r8, lsr #14 │ │ │ │ - addseq sl, r2, r4, lsr #14 │ │ │ │ - addseq sl, r2, ip, lsl #13 │ │ │ │ - addseq sl, r2, r0, lsl #13 │ │ │ │ - addseq sl, r2, ip, lsr #13 │ │ │ │ - addseq sl, r2, r0, lsl #13 │ │ │ │ - addseq sl, r2, r8, asr r6 │ │ │ │ + umlaleq lr, r6, r0, ip │ │ │ │ + @ instruction: 0x0092a3d4 │ │ │ │ + addseq lr, sp, r8, lsr r4 │ │ │ │ + addseq sl, r2, r0, ror #9 │ │ │ │ + addseq sl, r2, r8, ror #9 │ │ │ │ + addseq sl, r2, r4, ror #9 │ │ │ │ + addseq sl, r2, ip, asr #8 │ │ │ │ + addseq sl, r2, r0, asr #8 │ │ │ │ + addseq sl, r2, ip, ror #8 │ │ │ │ + addseq sl, r2, r0, asr #8 │ │ │ │ + addseq sl, r2, r8, lsl r4 │ │ │ │ │ │ │ │ 002899c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #2164] @ 28a260 │ │ │ │ ldr r2, [pc, #2164] @ 28a264 │ │ │ │ ldr r1, [pc, #2164] @ 28a268 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ ldrne r3, [r4, #8] │ │ │ │ streq fp, [sp, #28] │ │ │ │ strne r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ mov r8, r0 │ │ │ │ @@ -10681,15 +10681,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 289d78 │ │ │ │ ldr fp, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ orrs r0, fp, r0 │ │ │ │ bne 289b28 │ │ │ │ ldr r3, [pc, #1316] @ 28a278 │ │ │ │ ldr ip, [pc, #1316] @ 28a27c │ │ │ │ @@ -10697,15 +10697,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -10744,15 +10744,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ mul r1, fp, r1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ mul r3, ip, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul r5, r3, r5 │ │ │ │ @@ -10794,15 +10794,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27cec8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a178 │ │ │ │ @@ -10813,15 +10813,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r5, r3 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mul r2, r3, r2 │ │ │ │ mov r1, r2 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ str r0, [sp, #32] │ │ │ │ b 289e38 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [pc, #820] @ 28a290 │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ ldr ip, [pc, #816] @ 28a294 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -10830,15 +10830,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 289d78 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 289bb8 │ │ │ │ ldr r3, [pc, #752] @ 28a29c │ │ │ │ @@ -10847,15 +10847,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 289d78 │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 289bd8 │ │ │ │ ldr r3, [pc, #696] @ 28a2a8 │ │ │ │ @@ -10864,15 +10864,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 289d78 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sl, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sl, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #208] @ 0xd0 │ │ │ │ @@ -10901,15 +10901,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 289efc │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 289bf8 │ │ │ │ ldr r3, [pc, #504] @ 28a2c0 │ │ │ │ @@ -10918,15 +10918,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 289d78 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ sbcs r2, r2, #0 │ │ │ │ blt 289c18 │ │ │ │ ldr r3, [pc, #448] @ 28a2cc │ │ │ │ @@ -10935,15 +10935,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 289d78 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 289c38 │ │ │ │ ldr r3, [pc, #392] @ 28a2d8 │ │ │ │ @@ -10952,15 +10952,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 289d78 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ bne 28a1c4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 289dfc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -10970,15 +10970,15 @@ │ │ │ │ mul r1, r5, r1 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ str r0, [sp, #32] │ │ │ │ b 289e38 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ bne 289e38 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -10987,15 +10987,15 @@ │ │ │ │ mul r1, r6, r1 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, fp, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b 289e38 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ streq r1, [sp, #24] │ │ │ │ beq 28a018 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -11012,47 +11012,47 @@ │ │ │ │ str r9, [sl, #200] @ 0xc8 │ │ │ │ str fp, [sl, #204] @ 0xcc │ │ │ │ str r3, [sl, #180] @ 0xb4 │ │ │ │ str r5, [sl, #216] @ 0xd8 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ strb r3, [r8, #179] @ 0xb3 │ │ │ │ b 289eb0 │ │ │ │ - adceq lr, r6, r0, asr #26 │ │ │ │ - addseq sl, r2, r4, lsl #9 │ │ │ │ - @ instruction: 0x009de4f0 │ │ │ │ - adceq lr, r6, r8, lsl sl │ │ │ │ - addseq sl, r2, ip, lsl #11 │ │ │ │ - addseq sl, r2, ip, lsr #4 │ │ │ │ + adceq lr, r6, r0, lsl #22 │ │ │ │ + addseq sl, r2, r4, asr #4 │ │ │ │ + @ instruction: 0x009de2b0 │ │ │ │ ldrdeq lr, [r6], r8 @ │ │ │ │ - @ instruction: 0x0092a2d4 │ │ │ │ - @ instruction: 0x0092a1f0 │ │ │ │ - adceq lr, r6, ip, asr r8 │ │ │ │ - addseq sl, r2, r4, lsr #6 │ │ │ │ - addseq sl, r2, r4, ror r0 │ │ │ │ - adceq lr, r6, r4, asr #15 │ │ │ │ - @ instruction: 0x0092a2f4 │ │ │ │ - @ instruction: 0x00929fd8 │ │ │ │ - adceq lr, r6, ip, ror r7 │ │ │ │ - addseq sl, r2, r8, asr #1 │ │ │ │ - umullseq r9, r2, r8, pc @ │ │ │ │ - adceq lr, r6, r8, lsr r7 │ │ │ │ - addseq sl, r2, r0, asr #1 │ │ │ │ - addseq r9, r2, r4, asr pc │ │ │ │ - @ instruction: 0x00a6e6b0 │ │ │ │ - addseq sl, r2, r0, lsr #2 │ │ │ │ - addseq r9, r2, ip, asr #29 │ │ │ │ - adceq lr, r6, r0, ror #12 │ │ │ │ - addseq sl, r2, r4, lsr #32 │ │ │ │ - addseq r9, r2, ip, ror lr │ │ │ │ + addseq sl, r2, ip, asr #6 │ │ │ │ + addseq r9, r2, ip, ror #31 │ │ │ │ + umlaleq lr, r6, r8, r7 │ │ │ │ + umullseq sl, r2, r4, r0 │ │ │ │ + @ instruction: 0x00929fb0 │ │ │ │ adceq lr, r6, ip, lsl r6 │ │ │ │ - addseq sl, r2, r8, lsl r0 │ │ │ │ - addseq r9, r2, r8, lsr lr │ │ │ │ - ldrdeq lr, [r6], r8 @ │ │ │ │ - addseq sl, r2, ip │ │ │ │ - @ instruction: 0x00929df4 │ │ │ │ + addseq sl, r2, r4, ror #1 │ │ │ │ + addseq r9, r2, r4, lsr lr │ │ │ │ + adceq lr, r6, r4, lsl #11 │ │ │ │ + ldrheq sl, [r2], r4 │ │ │ │ + umullseq r9, r2, r8, sp │ │ │ │ + adceq lr, r6, ip, lsr r5 │ │ │ │ + addseq r9, r2, r8, lsl #29 │ │ │ │ + addseq r9, r2, r8, asr sp │ │ │ │ + strdeq lr, [r6], r8 @ │ │ │ │ + addseq r9, r2, r0, lsl #29 │ │ │ │ + addseq r9, r2, r4, lsl sp │ │ │ │ + adceq lr, r6, r0, ror r4 │ │ │ │ + addseq r9, r2, r0, ror #29 │ │ │ │ + addseq r9, r2, ip, lsl #25 │ │ │ │ + adceq lr, r6, r0, lsr #8 │ │ │ │ + addseq r9, r2, r4, ror #27 │ │ │ │ + addseq r9, r2, ip, lsr ip │ │ │ │ + ldrdeq lr, [r6], ip @ │ │ │ │ + @ instruction: 0x00929dd8 │ │ │ │ + @ instruction: 0x00929bf8 │ │ │ │ + umlaleq lr, r6, r8, r3 │ │ │ │ + addseq r9, r2, ip, asr #27 │ │ │ │ + @ instruction: 0x00929bb4 │ │ │ │ │ │ │ │ 0028a2e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -11062,25 +11062,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #860] @ 28a688 │ │ │ │ ldr r2, [pc, #860] @ 28a68c │ │ │ │ ldr r1, [pc, #860] @ 28a690 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r7, [pc, #832] @ 28a694 │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ beq 28a414 │ │ │ │ @@ -11109,27 +11109,27 @@ │ │ │ │ lsr r3, r3, lr │ │ │ │ tst r3, #1 │ │ │ │ beq 28a374 │ │ │ │ ldr r3, [pc, #708] @ 28a698 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [pc, #692] @ 28a69c │ │ │ │ ldr ip, [pc, #692] @ 28a6a0 │ │ │ │ ldr r1, [pc, #692] @ 28a6a4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #684] @ 28a6a8 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 28a518 │ │ │ │ ldr r9, [pc, #656] @ 28a6ac │ │ │ │ ldr r3, [pc, #656] @ 28a6b0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #20 │ │ │ │ @@ -11142,21 +11142,21 @@ │ │ │ │ add r3, sl, r1 │ │ │ │ ldrb r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28a600 │ │ │ │ cmp r4, #0 │ │ │ │ beq 28a5b4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r1, [pc, #584] @ 28a6b4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ cmp r4, #2 │ │ │ │ beq 28a4c4 │ │ │ │ cmp r4, #3 │ │ │ │ beq 28a574 │ │ │ │ cmp r4, #4 │ │ │ │ beq 28a558 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -11175,27 +11175,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 28a4a8 │ │ │ │ ldr r3, [pc, #480] @ 28a6b8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [pc, #460] @ 28a6bc │ │ │ │ ldr ip, [pc, #460] @ 28a6c0 │ │ │ │ ldr r1, [pc, #460] @ 28a6c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #452] @ 28a6c8 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #424] @ 28a6cc │ │ │ │ ldr r3, [pc, #348] @ 28a684 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -11232,91 +11232,91 @@ │ │ │ │ bne 28a434 │ │ │ │ b 28a4b4 │ │ │ │ ldr r3, [pc, #252] @ 28a6b8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [pc, #252] @ 28a6d0 │ │ │ │ ldr ip, [pc, #252] @ 28a6d4 │ │ │ │ ldr r1, [pc, #252] @ 28a6d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 28a6dc │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 28a518 │ │ │ │ ldr r3, [pc, #144] @ 28a698 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [pc, #196] @ 28a6e0 │ │ │ │ ldr ip, [pc, #196] @ 28a6e4 │ │ │ │ ldr r1, [pc, #196] @ 28a6e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 28a6ec │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 28a518 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #148] @ 28a6f0 │ │ │ │ ldr r2, [pc, #148] @ 28a6f4 │ │ │ │ ldr r1, [pc, #148] @ 28a6f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ b 28a4a8 │ │ │ │ tsteq r7, r4, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r6, r0, lsl #8 │ │ │ │ - addseq r9, r2, r4, asr #22 │ │ │ │ - addseq sp, sp, r4, lsr #23 │ │ │ │ + adceq lr, r6, r0, asr #3 │ │ │ │ + addseq r9, r2, r4, lsl #18 │ │ │ │ + addseq sp, sp, r4, ror #18 │ │ │ │ tsteq r7, ip, lsr #21 │ │ │ │ @ instruction: 0x00004fbc │ │ │ │ - adceq lr, r6, r0, asr #6 │ │ │ │ - @ instruction: 0x00929ef8 │ │ │ │ - addseq r9, r2, r8, asr fp │ │ │ │ + adceq lr, r6, r0, lsl #2 │ │ │ │ + @ instruction: 0x00929cb8 │ │ │ │ + addseq r9, r2, r8, lsl r9 │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - adceq lr, r6, r4, lsl r3 │ │ │ │ - addseq r9, r2, r0, ror #20 │ │ │ │ - addseq sp, sp, ip, ror sl │ │ │ │ + ldrdeq lr, [r6], r4 @ │ │ │ │ + addseq r9, r2, r0, lsr #16 │ │ │ │ + addseq sp, sp, ip, lsr r8 │ │ │ │ andeq r2, r0, r8, ror #4 │ │ │ │ - adceq lr, r6, ip, lsr r2 │ │ │ │ - umullseq r9, r2, r0, lr │ │ │ │ - addseq r9, r2, r0, asr sl │ │ │ │ + strdeq sp, [r6], ip @ │ │ │ │ + addseq r9, r2, r0, asr ip │ │ │ │ + addseq r9, r2, r0, lsl r8 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ tsteq r7, r0, ror #17 │ │ │ │ - adceq lr, r6, r4, asr r1 │ │ │ │ - addseq r9, r2, r0, lsl #27 │ │ │ │ - addseq r9, r2, ip, ror #18 │ │ │ │ + adceq sp, r6, r4, lsl pc │ │ │ │ + addseq r9, r2, r0, asr #22 │ │ │ │ + addseq r9, r2, ip, lsr #14 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - adceq lr, r6, ip, lsl #2 │ │ │ │ - addseq r9, r2, r8, lsl #26 │ │ │ │ - addseq r9, r2, r4, lsr #18 │ │ │ │ + adceq sp, r6, ip, asr #29 │ │ │ │ + addseq r9, r2, r8, asr #21 │ │ │ │ + addseq r9, r2, r4, ror #13 │ │ │ │ andeq r0, r0, lr, lsr r1 │ │ │ │ - ldrdeq lr, [r6], r0 @ │ │ │ │ - addseq r9, r2, r4, lsl r8 │ │ │ │ - addseq sp, sp, r8, ror r8 │ │ │ │ + umlaleq sp, r6, r0, lr │ │ │ │ + @ instruction: 0x009295d4 │ │ │ │ + addseq sp, sp, r8, lsr r6 │ │ │ │ │ │ │ │ 0028a6fc : │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r1, [r0, #204] @ 0xcc │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ @@ -11391,15 +11391,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 28a878 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #104] @ 28a87c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -11409,42 +11409,42 @@ │ │ │ │ ldr r1, [pc, #56] @ 28a888 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 28a88c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 28a820 │ │ │ │ bl 27f6f0 │ │ │ │ - adceq sp, r6, ip, lsr #30 │ │ │ │ - @ instruction: 0x00929bd0 │ │ │ │ - addseq r9, r2, r4, asr #14 │ │ │ │ + adceq sp, r6, ip, ror #25 │ │ │ │ + umullseq r9, r2, r0, r9 │ │ │ │ + addseq r9, r2, r4, lsl #10 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - adceq sp, r6, r0, ror #29 │ │ │ │ - addseq r9, r2, r4, ror #23 │ │ │ │ - @ instruction: 0x009296fc │ │ │ │ + adceq sp, r6, r0, lsr #25 │ │ │ │ + addseq r9, r2, r4, lsr #19 │ │ │ │ + @ instruction: 0x009294bc │ │ │ │ muleq r0, r1, r1 │ │ │ │ ldr r3, [pc, #28] @ 28a8b4 │ │ │ │ ldr r2, [pc, #28] @ 28a8b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 28a8bc │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ tsteq r7, ip, ror #10 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - @ instruction: 0x00929bdc │ │ │ │ + umullseq r9, r2, ip, r9 │ │ │ │ ldr r1, [pc, #8] @ 28a8d0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6be4c │ │ │ │ - addseq r9, r2, r0, asr #23 │ │ │ │ + b b6bc0c │ │ │ │ + addseq r9, r2, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ 28a950 │ │ │ │ ldr r2, [pc, #100] @ 28a954 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -11464,40 +11464,40 @@ │ │ │ │ ldr ip, [r4, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [ip] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [r4, #592] @ 0x250 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 66ae3c │ │ │ │ tsteq r7, r8, lsl r5 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addseq r9, r2, r4, lsr #10 │ │ │ │ + addseq r9, r2, r4, ror #5 │ │ │ │ │ │ │ │ 0028a95c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 28a9a0 │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r0], #4 │ │ │ │ - bl b6b958 │ │ │ │ + bl b6b718 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl b6c304 │ │ │ │ + bl b6c0c4 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl b6c304 │ │ │ │ + bl b6c0c4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ pop {r4, lr} │ │ │ │ - b b6c304 │ │ │ │ + b b6c0c4 │ │ │ │ @ instruction: 0x0126ab1c │ │ │ │ │ │ │ │ 0028a9a4 : │ │ │ │ ldr r3, [pc, #40] @ 28a9d4 │ │ │ │ ldr r2, [pc, #40] @ 28a9d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -11508,26 +11508,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r0, r0, #4 │ │ │ │ bx r3 │ │ │ │ tsteq r7, r8, asr r4 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ ldrdeq sl, [r6, -r0]! │ │ │ │ - addseq r9, r2, r8, ror #8 │ │ │ │ + addseq r9, r2, r8, lsr #4 │ │ │ │ │ │ │ │ 0028a9e4 : │ │ │ │ ldr r0, [pc, #20] @ 28aa00 │ │ │ │ ldr r1, [pc, #20] @ 28aa04 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, r0, #4 │ │ │ │ - b b6be4c │ │ │ │ + b b6bc0c │ │ │ │ @ instruction: 0x0126aaa4 │ │ │ │ - addseq r9, r2, ip, lsr r4 │ │ │ │ + @ instruction: 0x009291fc │ │ │ │ │ │ │ │ 0028aa08 : │ │ │ │ ldr r3, [pc, #68] @ 28aa54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28aa44 │ │ │ │ @@ -11581,15 +11581,15 @@ │ │ │ │ bne 28ab80 │ │ │ │ ldr r5, [pc, #220] @ 28abb0 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r3, [r4, #632] @ 0x278 │ │ │ │ str r6, [r4, #636] @ 0x27c │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [pc, #192] @ 28abb4 │ │ │ │ add r4, r4, #632 @ 0x278 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #200] @ 0xc8 │ │ │ │ str r4, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -11631,24 +11631,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r7, ip, ror r3 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ strdeq sl, [r6, -r0]! │ │ │ │ - addseq r9, r2, r4, ror #19 │ │ │ │ + addseq r9, r2, r4, lsr #15 │ │ │ │ tsteq r8, ip, lsr #10 │ │ │ │ @ instruction: 0x0126a99c │ │ │ │ tsteq r8, r4, ror #9 │ │ │ │ - adceq sp, r6, ip, asr ip │ │ │ │ - addseq r9, r2, r4, asr #5 │ │ │ │ - addseq r9, r2, r8, lsr r9 │ │ │ │ - adceq sp, r6, r4, lsr ip │ │ │ │ - umullseq r9, r2, ip, r2 │ │ │ │ - addseq r9, r2, r8, lsr r9 │ │ │ │ + adceq sp, r6, ip, lsl sl │ │ │ │ + addseq r9, r2, r4, lsl #1 │ │ │ │ + @ instruction: 0x009296f8 │ │ │ │ + strdeq sp, [r6], r4 @ │ │ │ │ + addseq r9, r2, ip, asr r0 │ │ │ │ + @ instruction: 0x009296f8 │ │ │ │ │ │ │ │ 0028abd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 28ac8c │ │ │ │ @@ -11692,15 +11692,15 @@ │ │ │ │ b 28ac3c │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 28a8c0 │ │ │ │ tsteq r7, r8, lsl r2 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ smlawbeq r6, ip, r8, sl │ │ │ │ - addseq r9, r2, r8, ror r8 │ │ │ │ + addseq r9, r2, r8, lsr r6 │ │ │ │ @ instruction: 0x0126a848 │ │ │ │ tsteq r8, ip, lsl #7 │ │ │ │ │ │ │ │ 0028aca4 : │ │ │ │ ldr r3, [pc, #60] @ 28ace8 │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -11778,41 +11778,41 @@ │ │ │ │ strh r3, [sp, #16] │ │ │ │ ldr r5, [pc, #112] @ 28ae40 │ │ │ │ bl 28a8d4 │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ add r9, sp, #18 │ │ │ │ b 28ae10 │ │ │ │ ldr r3, [pc, #96] @ 28ae44 │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr sl, [r5, r0] │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r2, [pc, #76] @ 28ae48 │ │ │ │ mov r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ str sl, [r5, r4] │ │ │ │ ldrb r4, [r9] │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 28addc │ │ │ │ b 28ad60 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrsheq lr, [r7, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrheq lr, [r7, -ip] │ │ │ │ @ instruction: 0x0117e09c │ │ │ │ ldrdeq sl, [r6, -r8]! │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ - addseq r9, r2, r0, lsr r0 │ │ │ │ + @ instruction: 0x00928df0 │ │ │ │ │ │ │ │ 0028ae4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -11831,15 +11831,15 @@ │ │ │ │ │ │ │ │ 0028ae90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #492] @ 28b094 │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ ldr r7, [pc, #484] @ 28b098 │ │ │ │ ldrb r2, [r3, #112] @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 28b068 │ │ │ │ @@ -11882,15 +11882,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28af3c │ │ │ │ ldr r3, [pc, #324] @ 28b0ac │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3] │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldr r3, [pc, #308] @ 28b0b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r5 │ │ │ │ bne 28af9c │ │ │ │ b 28afcc │ │ │ │ @@ -11931,16 +11931,16 @@ │ │ │ │ bgt 28aff8 │ │ │ │ ldr r0, [pc, #152] @ 28b0bc │ │ │ │ ldr r1, [pc, #152] @ 28b0c0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b6be4c │ │ │ │ - bl bb3d20 │ │ │ │ + bl b6bc0c │ │ │ │ + bl bb3ae0 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -11959,33 +11959,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ andeq r0, r0, r8 │ │ │ │ tsteq r7, r0, asr pc │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ smlawbeq r6, r4, r5, sl │ │ │ │ - addseq r8, r2, ip, lsl pc │ │ │ │ + @ instruction: 0x00928cdc │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0x0126a528 │ │ │ │ tsteq r8, r8, lsl #1 │ │ │ │ smlawteq r6, r0, r4, sl │ │ │ │ - addseq r8, r2, ip, lsr lr │ │ │ │ + @ instruction: 0x00928bfc │ │ │ │ @ instruction: 0x0126a46c │ │ │ │ - addseq r8, r2, r4, lsl #28 │ │ │ │ - adceq sp, r6, ip, asr #14 │ │ │ │ - addseq r9, r2, r0, ror r4 │ │ │ │ - @ instruction: 0x00928db0 │ │ │ │ + addseq r8, r2, r4, asr #23 │ │ │ │ + adceq sp, r6, ip, lsl #10 │ │ │ │ + addseq r9, r2, r0, lsr r2 │ │ │ │ + addseq r8, r2, r0, ror fp │ │ │ │ │ │ │ │ 0028b0d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ 28b170 │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r2, [pc, #128] @ 28b174 │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r3, #128] @ 0x80 │ │ │ │ @@ -12006,37 +12006,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r0], #88 @ 0x58 │ │ │ │ - bl b6c4b8 │ │ │ │ + bl b6c278 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b6be4c │ │ │ │ + b b6bc0c │ │ │ │ andeq r0, r0, r8 │ │ │ │ tsteq r7, r0, lsl sp │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ @ instruction: 0x0126a360 │ │ │ │ - @ instruction: 0x00928cf8 │ │ │ │ + @ instruction: 0x00928ab8 │ │ │ │ │ │ │ │ 0028b184 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #208] @ 28b26c │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldr r5, [pc, #188] @ 28b270 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -12080,30 +12080,30 @@ │ │ │ │ bne 28b23c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ b 28b208 │ │ │ │ tsteq r7, r8, ror #24 │ │ │ │ @ instruction: 0x0126a2e0 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - umullseq r9, r2, ip, r2 │ │ │ │ + addseq r9, r2, ip, asr r0 │ │ │ │ smlawbeq r6, r0, r2, sl │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ - @ instruction: 0x00928bf4 │ │ │ │ + @ instruction: 0x009289b4 │ │ │ │ │ │ │ │ 0028b288 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #164] @ 28b344 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r0, #112] @ 0x70 │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldr r5, [pc, #144] @ 28b348 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -12131,20 +12131,20 @@ │ │ │ │ strb r7, [r4, #113] @ 0x71 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ bne 28b308 │ │ │ │ add r0, r5, #32 │ │ │ │ - bl b6c468 │ │ │ │ + bl b6c228 │ │ │ │ b 28b308 │ │ │ │ tsteq r7, r4, ror #22 │ │ │ │ ldrdeq sl, [r6, -ip]! │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - umullseq r9, r2, r8, r1 │ │ │ │ + addseq r8, r2, r8, asr pc │ │ │ │ smlawbeq r6, r0, r1, sl │ │ │ │ │ │ │ │ 0028b358 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -12219,15 +12219,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r5, #588] @ 0x24c │ │ │ │ streq r9, [r5, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r4] │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28b508 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ blx r3 │ │ │ │ @@ -12236,30 +12236,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28b450 │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [r4, #14] │ │ │ │ ldr r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne 28b460 │ │ │ │ ldr r1, [pc, #108] @ 28b554 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #104] @ 28b558 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r0, [pc, #96] @ 28b55c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - b b6c4b8 │ │ │ │ + b b6c278 │ │ │ │ bl 66b110 │ │ │ │ bl 28ae90 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 28b0d0 │ │ │ │ @@ -12267,19 +12267,19 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 66b06c │ │ │ │ b 28b4a4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #28] @ 28b560 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b6be4c │ │ │ │ + b b6bc0c │ │ │ │ @ instruction: 0x0117d9f4 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addseq r8, r2, r4, lsl #20 │ │ │ │ - addseq r8, r2, r0, asr #18 │ │ │ │ + addseq r8, r2, r4, asr #15 │ │ │ │ + addseq r8, r2, r0, lsl #14 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ @ instruction: 0x01269f94 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ │ │ │ │ 0028b564 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -12371,44 +12371,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 28b74c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 28b61c │ │ │ │ ldr r0, [pc, #60] @ 28b750 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 28b61c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r0, lsl #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r7, ip, asr r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r7, r0, ror #15 │ │ │ │ andeq r3, r0, ip, lsl #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq r8, r2, r0, lsl #28 │ │ │ │ - addseq r8, r2, r8, lsr #28 │ │ │ │ + addseq r8, r2, r0, asr #23 │ │ │ │ + addseq r8, r2, r8, ror #23 │ │ │ │ │ │ │ │ 0028b754 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #332] @ 28b8b8 │ │ │ │ @@ -12472,44 +12472,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 28b8d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 28b7d0 │ │ │ │ ldr r0, [pc, #60] @ 28b8dc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 28b7d0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0117d694 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r7, r0, asr r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r7, ip, lsr #12 │ │ │ │ andeq r3, r0, r8, ror #9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq r8, r2, r0, ror #25 │ │ │ │ - addseq r8, r2, r4, lsl #26 │ │ │ │ + addseq r8, r2, r0, lsr #21 │ │ │ │ + addseq r8, r2, r4, asr #21 │ │ │ │ │ │ │ │ 0028b8e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -12788,20 +12788,20 @@ │ │ │ │ blx r6 │ │ │ │ cmp r8, r4 │ │ │ │ bgt 28bcfc │ │ │ │ b 28bb94 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0117d2dc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r8, r2, r0, ror sl │ │ │ │ + addseq r8, r2, r0, lsr r8 │ │ │ │ tsteq r7, r8, ror #4 │ │ │ │ - addseq r8, r2, r8, ror #19 │ │ │ │ - addseq r8, r2, ip, lsl #19 │ │ │ │ - addseq r8, r2, r4, lsr r9 │ │ │ │ - addseq r8, r2, r4, ror #17 │ │ │ │ + addseq r8, r2, r8, lsr #15 │ │ │ │ + addseq r8, r2, ip, asr #14 │ │ │ │ + @ instruction: 0x009286f4 │ │ │ │ + addseq r8, r2, r4, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #332] @ 28beb4 │ │ │ │ ldr r8, [r0, #4] │ │ │ │ mov r5, r1 │ │ │ │ @@ -12824,15 +12824,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 28bb08 │ │ │ │ cmp r6, fp │ │ │ │ bge 28be14 │ │ │ │ ldr r4, [sl, #140] @ 0x8c │ │ │ │ sub r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldr r3, [pc, #224] @ 28beb8 │ │ │ │ ldr r1, [pc, #224] @ 28bebc │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mul r2, r0, r4 │ │ │ │ @@ -12883,20 +12883,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r8, r2, r0, lsl #17 │ │ │ │ - strdeq r2, [r0], r4 @ │ │ │ │ - addseq r8, r2, ip, lsl r8 │ │ │ │ - addseq r8, r2, r8, lsl #16 │ │ │ │ - addseq r8, r2, r4, ror #15 │ │ │ │ - adceq r6, r6, ip, asr #9 │ │ │ │ + addseq r8, r2, r0, asr #12 │ │ │ │ + @ instruction: 0x00a025b4 │ │ │ │ + @ instruction: 0x009285dc │ │ │ │ + addseq r8, r2, r8, asr #11 │ │ │ │ + addseq r8, r2, r4, lsr #11 │ │ │ │ + adceq r6, r6, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ @@ -12922,15 +12922,15 @@ │ │ │ │ bl 27e47c │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #3 │ │ │ │ beq 28bf9c │ │ │ │ cmp r1, #6 │ │ │ │ beq 28bf88 │ │ │ │ ldr r7, [pc, #92] @ 28bfb0 │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ ldr r3, [r7, r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28bf0c │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27cae4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -12983,15 +12983,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ bl 28becc │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bne 28c0fc │ │ │ │ ldr r3, [pc, #356] @ 28c1a0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ str sl, [sp, #12] │ │ │ │ add r8, sp, #16 │ │ │ │ add r7, sp, #28 │ │ │ │ add r6, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ rsb r3, sl, #1024 @ 0x400 │ │ │ │ @@ -13074,16 +13074,16 @@ │ │ │ │ blx r4 │ │ │ │ b 28c0f0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r8, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ tsteq r7, r0, lsl #26 │ │ │ │ - addseq r8, r2, r0, asr #9 │ │ │ │ - @ instruction: 0x009284f4 │ │ │ │ + addseq r8, r2, r0, lsl #5 │ │ │ │ + @ instruction: 0x009282b4 │ │ │ │ │ │ │ │ 0028c1b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -13108,15 +13108,15 @@ │ │ │ │ bl 28becc │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ bne 28c288 │ │ │ │ ldr r3, [pc, #200] @ 28c2ec │ │ │ │ str r0, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r4, [r3, r0] │ │ │ │ add r8, sp, #24 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #20 │ │ │ │ b 28c250 │ │ │ │ mov r1, r4 │ │ │ │ @@ -13159,15 +13159,15 @@ │ │ │ │ blx r3 │ │ │ │ b 28c27c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r4, lsr ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ tsteq r7, r4, ror fp │ │ │ │ - addseq r8, r2, ip, asr #7 │ │ │ │ + addseq r8, r2, ip, lsl #3 │ │ │ │ │ │ │ │ 0028c2f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #552] @ 28c538 │ │ │ │ @@ -13194,15 +13194,15 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 28becc │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 28c504 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ mov ip, r0 │ │ │ │ adds r0, fp, sl │ │ │ │ adc r1, r9, #0 │ │ │ │ adds r4, r0, #1024 @ 0x400 │ │ │ │ bic r4, r4, #1020 @ 0x3fc │ │ │ │ bic r4, r4, #3 │ │ │ │ adc lr, r1, #0 │ │ │ │ @@ -13309,19 +13309,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r7, ip, ror #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ - @ instruction: 0x009281d0 │ │ │ │ + umullseq r7, r2, r0, pc @ │ │ │ │ tsteq r7, r8, lsr r9 │ │ │ │ - @ instruction: 0x00a6c2b8 │ │ │ │ - @ instruction: 0x009281dc │ │ │ │ - addseq r8, r2, ip, ror #3 │ │ │ │ + adceq ip, r6, r8, ror r0 │ │ │ │ + umullseq r7, r2, ip, pc @ │ │ │ │ + addseq r7, r2, ip, lsr #31 │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 0028c55c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -13354,15 +13354,15 @@ │ │ │ │ bhi 28c698 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #224] @ 28c6c4 │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ blx r5 │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -13409,30 +13409,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r7, r8, lsl #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, ip │ │ │ │ @ instruction: 0x0117c7d4 │ │ │ │ - addseq r8, r2, r0, asr #1 │ │ │ │ - adceq ip, r6, ip, lsr r1 │ │ │ │ - addseq r8, r2, ip, asr r0 │ │ │ │ - addseq r8, r2, r8, ror r0 │ │ │ │ + addseq r7, r2, r0, lsl #29 │ │ │ │ + strdeq fp, [r6], ip @ │ │ │ │ + addseq r7, r2, ip, lsl lr │ │ │ │ + addseq r7, r2, r8, lsr lr │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, #24] @ 28c708 │ │ │ │ ldr lr, [r3] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, lr │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ - @ instruction: 0x009c0ff8 │ │ │ │ + @ instruction: 0x009c0db8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [lr, #72] @ 0x48 │ │ │ │ @@ -13570,28 +13570,28 @@ │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r4, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ tsteq r7, ip, ror #11 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r1, r0, r8, lsr #11 │ │ │ │ - addseq r7, r2, ip, asr #29 │ │ │ │ + addseq r7, r2, ip, lsl #25 │ │ │ │ tsteq r7, r4, lsr #10 │ │ │ │ andeq r6, r0, r8, lsr r9 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ mov r2, ip │ │ │ │ - bl 90dc48 │ │ │ │ + bl 90da08 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -13611,15 +13611,15 @@ │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ - bl 90dc2c │ │ │ │ + bl 90d9ec │ │ │ │ mov r7, #0 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [pc, #372] @ 28cb74 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ @@ -13714,18 +13714,18 @@ │ │ │ │ b 28cad0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r4, asr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r7, r8, lsl #8 │ │ │ │ andeq r1, r0, r8, lsr #11 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - addseq r7, r2, ip, ror #25 │ │ │ │ + addseq r7, r2, ip, lsr #21 │ │ │ │ tsteq r7, ip, lsr #6 │ │ │ │ andeq r4, r0, r4, lsr #7 │ │ │ │ - @ instruction: 0x00927ab0 │ │ │ │ + addseq r7, r2, r0, ror r8 │ │ │ │ │ │ │ │ 0028cb90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -13875,42 +13875,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 28ce04 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ b 28cdbc │ │ │ │ - addseq r1, sl, r4, lsr #6 │ │ │ │ - @ instruction: 0x009279f4 │ │ │ │ - addseq r7, r2, r0, lsl #19 │ │ │ │ + addseq r1, sl, r4, ror #1 │ │ │ │ + @ instruction: 0x009277b4 │ │ │ │ + addseq r7, r2, r0, asr #14 │ │ │ │ │ │ │ │ 0028ce08 : │ │ │ │ ldr r3, [pc, #4] @ 28ce14 │ │ │ │ add r3, pc, r3 │ │ │ │ b 28ccf4 │ │ │ │ - addseq r7, r2, ip, ror r9 │ │ │ │ + addseq r7, r2, ip, lsr r7 │ │ │ │ │ │ │ │ 0028ce18 : │ │ │ │ ldr r3, [pc, #4] @ 28ce24 │ │ │ │ add r3, pc, r3 │ │ │ │ b 28ccf4 │ │ │ │ - addseq r7, r2, r4, ror r9 │ │ │ │ + addseq r7, r2, r4, lsr r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr lr, [r2] │ │ │ │ ldr r1, [pc, #28] @ 28ce58 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov ip, lr │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx ip │ │ │ │ - umlaleq r1, r2, r4, sl │ │ │ │ + adceq r1, r2, r4, asr r8 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ beq 28ce94 │ │ │ │ @@ -13924,16 +13924,16 @@ │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r1, [pc, #20] @ 28ceb4 │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, pc, r1 │ │ │ │ bx ip │ │ │ │ - addseq r7, r2, r0, lsl r9 │ │ │ │ - addseq r7, r2, r4, lsl #18 │ │ │ │ + @ instruction: 0x009276d0 │ │ │ │ + addseq r7, r2, r4, asr #13 │ │ │ │ │ │ │ │ 0028ceb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ @@ -14016,17 +14016,17 @@ │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - addseq r7, r2, r0, lsl #16 │ │ │ │ - adceq fp, r6, ip, lsl r8 │ │ │ │ - addseq r7, r2, r0, ror #15 │ │ │ │ + addseq r7, r2, r0, asr #11 │ │ │ │ + ldrdeq fp, [r6], ip @ │ │ │ │ + addseq r7, r2, r0, lsr #11 │ │ │ │ │ │ │ │ 0028d01c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -14105,15 +14105,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x01268498 │ │ │ │ - adceq r1, r0, r8, lsl #9 │ │ │ │ + adceq r1, r0, r8, asr #4 │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr ip, [r0, #12] │ │ │ │ ldr r6, [r0, #16] │ │ │ │ ldr r5, [r0, #20] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -14651,21 +14651,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 28da04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq fp, r6, r4, lsr r5 │ │ │ │ - adceq fp, r6, r0, asr #1 │ │ │ │ - addseq r6, r2, r4, asr lr │ │ │ │ + strdeq fp, [r6], r4 @ │ │ │ │ + adceq sl, r6, r0, lsl #29 │ │ │ │ + addseq r6, r2, r4, lsl ip │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq fp, r6, r4, lsr #1 │ │ │ │ - addseq r6, r2, r8, lsr lr │ │ │ │ - addseq r6, r2, r0, asr lr │ │ │ │ + adceq sl, r6, r4, ror #28 │ │ │ │ + @ instruction: 0x00926bf8 │ │ │ │ + addseq r6, r2, r0, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ @@ -14749,24 +14749,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #56] @ 28db9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq sl, r6, r8, ror pc │ │ │ │ - addseq r6, r2, r4, lsl #26 │ │ │ │ + adceq sl, r6, r8, lsr sp │ │ │ │ + addseq r6, r2, r4, asr #21 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq sl, r6, r0, asr pc │ │ │ │ - addseq r6, r2, r0, lsr sp │ │ │ │ - @ instruction: 0x00926cdc │ │ │ │ + adceq sl, r6, r0, lsl sp │ │ │ │ + @ instruction: 0x00926af0 │ │ │ │ + umullseq r6, r2, ip, sl │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - adceq sl, r6, r4, lsr #30 │ │ │ │ - addseq r6, r2, r4, lsl #26 │ │ │ │ - @ instruction: 0x00926cb0 │ │ │ │ + adceq sl, r6, r4, ror #25 │ │ │ │ + addseq r6, r2, r4, asr #21 │ │ │ │ + addseq r6, r2, r0, ror sl │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3644] @ 28e9f4 │ │ │ │ ldr ip, [pc, #3644] @ 28e9f8 │ │ │ │ @@ -15680,46 +15680,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r7, ip, asr #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrheq fp, [r7, -r0] │ │ │ │ - adceq sl, r6, ip, ror r9 │ │ │ │ + adceq sl, r6, ip, lsr r7 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq sl, r6, r0, ror #15 │ │ │ │ - addseq r6, r2, r4, ror r5 │ │ │ │ - addseq r6, r2, ip, lsl #11 │ │ │ │ + adceq sl, r6, r0, lsr #11 │ │ │ │ + addseq r6, r2, r4, lsr r3 │ │ │ │ + addseq r6, r2, ip, asr #6 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq sl, r6, r0, lsr #4 │ │ │ │ - adceq sl, r6, r8, lsr #4 │ │ │ │ - addseq r6, r2, r8, lsl r0 │ │ │ │ - addseq r6, r2, r4, lsr r0 │ │ │ │ - umlaleq sl, r6, r4, r1 │ │ │ │ - addseq r5, r2, ip, asr #31 │ │ │ │ - addseq r5, r2, r0, lsr #30 │ │ │ │ + adceq r9, r6, r0, ror #31 │ │ │ │ + adceq r9, r6, r8, ror #31 │ │ │ │ + @ instruction: 0x00925dd8 │ │ │ │ + @ instruction: 0x00925df4 │ │ │ │ + adceq r9, r6, r4, asr pc │ │ │ │ + addseq r5, r2, ip, lsl #27 │ │ │ │ + addseq r5, r2, r0, ror #25 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq sl, r6, r8, ror #2 │ │ │ │ - @ instruction: 0x00925fd0 │ │ │ │ - addseq r5, r2, r4, asr pc │ │ │ │ - adceq sl, r6, ip, lsr r1 │ │ │ │ - umullseq r5, r2, r0, pc @ │ │ │ │ - addseq r5, r2, r8, asr #29 │ │ │ │ + adceq r9, r6, r8, lsr #30 │ │ │ │ + umullseq r5, r2, r0, sp │ │ │ │ + addseq r5, r2, r4, lsl sp │ │ │ │ + strdeq r9, [r6], ip @ │ │ │ │ + addseq r5, r2, r0, asr sp │ │ │ │ + addseq r5, r2, r8, lsl #25 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq sl, r6, ip, lsl #2 │ │ │ │ - umullseq r5, r2, r8, lr │ │ │ │ + adceq r9, r6, ip, asr #29 │ │ │ │ + addseq r5, r2, r8, asr ip │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq sl, r6, r4, ror #1 │ │ │ │ - addseq r5, r2, r8, lsl #30 │ │ │ │ - addseq r5, r2, r0, ror lr │ │ │ │ + adceq r9, r6, r4, lsr #29 │ │ │ │ + addseq r5, r2, r8, asr #25 │ │ │ │ + addseq r5, r2, r0, lsr ip │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq sl, r6, r0, asr #1 │ │ │ │ - addseq r5, r2, r0, asr lr │ │ │ │ - umlaleq sl, r6, r4, r0 │ │ │ │ - addseq r5, r2, r8, lsr #28 │ │ │ │ + adceq r9, r6, r0, lsl #29 │ │ │ │ + addseq r5, r2, r0, lsl ip │ │ │ │ + adceq r9, r6, r4, asr lr │ │ │ │ + addseq r5, r2, r8, ror #23 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3624] @ 28f8c4 │ │ │ │ ldr ip, [pc, #3624] @ 28f8c8 │ │ │ │ @@ -16629,44 +16629,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r7, r8, ror #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r7, r4, asr #3 │ │ │ │ - adceq r9, r6, r5, lsr #21 │ │ │ │ - adceq r9, r6, r4, asr #15 │ │ │ │ - addseq r5, r2, r8, asr r5 │ │ │ │ - addseq r5, r2, r0, ror r5 │ │ │ │ - adceq r9, r6, r1, ror #6 │ │ │ │ - adceq r9, r6, r4, asr r3 │ │ │ │ - addseq r5, r2, r4, asr #2 │ │ │ │ - addseq r5, r2, r0, ror #2 │ │ │ │ - adceq r9, r6, r4, asr #5 │ │ │ │ - ldrsheq r5, [r2], ip │ │ │ │ - addseq r5, r2, r0, asr r0 │ │ │ │ + adceq r9, r6, r5, ror #16 │ │ │ │ + adceq r9, r6, r4, lsl #11 │ │ │ │ + addseq r5, r2, r8, lsl r3 │ │ │ │ + addseq r5, r2, r0, lsr r3 │ │ │ │ + adceq r9, r6, r1, lsr #2 │ │ │ │ + adceq r9, r6, r4, lsl r1 │ │ │ │ + addseq r4, r2, r4, lsl #30 │ │ │ │ + addseq r4, r2, r0, lsr #30 │ │ │ │ + adceq r9, r6, r4, lsl #1 │ │ │ │ + @ instruction: 0x00924ebc │ │ │ │ + addseq r4, r2, r0, lsl lr │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - umlaleq r9, r6, r8, r2 │ │ │ │ - addseq r5, r2, r0, lsl #2 │ │ │ │ - addseq r5, r2, r4, lsl #1 │ │ │ │ - adceq r9, r6, ip, ror #4 │ │ │ │ - addseq r5, r2, r0, asr #1 │ │ │ │ - @ instruction: 0x00924ff8 │ │ │ │ + adceq r9, r6, r8, asr r0 │ │ │ │ + addseq r4, r2, r0, asr #29 │ │ │ │ + addseq r4, r2, r4, asr #28 │ │ │ │ + adceq r9, r6, ip, lsr #32 │ │ │ │ + addseq r4, r2, r0, lsl #29 │ │ │ │ + @ instruction: 0x00924db8 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq r9, r6, ip, lsr r2 │ │ │ │ - addseq r4, r2, r8, asr #31 │ │ │ │ + strdeq r8, [r6], ip @ │ │ │ │ + addseq r4, r2, r8, lsl #27 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r9, r6, r4, lsl r2 │ │ │ │ - addseq r5, r2, r8, lsr r0 │ │ │ │ - addseq r4, r2, r0, lsr #31 │ │ │ │ + ldrdeq r8, [r6], r4 @ │ │ │ │ + @ instruction: 0x00924df8 │ │ │ │ + addseq r4, r2, r0, ror #26 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - strdeq r9, [r6], r0 @ │ │ │ │ - addseq r4, r2, r0, lsl #31 │ │ │ │ - adceq r9, r6, r4, asr #3 │ │ │ │ - addseq r4, r2, r8, asr pc │ │ │ │ + @ instruction: 0x00a68fb0 │ │ │ │ + addseq r4, r2, r0, asr #26 │ │ │ │ + adceq r8, r6, r4, lsl #31 │ │ │ │ + addseq r4, r2, r8, lsl sp │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3828] @ 29085c │ │ │ │ ldr ip, [pc, #3828] @ 290860 │ │ │ │ @@ -17628,48 +17628,48 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ @ instruction: 0x0117949c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x011792d4 │ │ │ │ - adceq r8, r6, r6, asr #23 │ │ │ │ + adceq r8, r6, r6, lsl #19 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - strdeq r8, [r6], ip @ │ │ │ │ - umullseq r4, r2, r0, r7 │ │ │ │ - addseq r4, r2, r8, lsr #15 │ │ │ │ + @ instruction: 0x00a687bc │ │ │ │ + addseq r4, r2, r0, asr r5 │ │ │ │ + addseq r4, r2, r8, ror #10 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq r8, r6, r2, lsr #8 │ │ │ │ + adceq r8, r6, r2, ror #3 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - adceq r8, r6, r0, asr #7 │ │ │ │ - @ instruction: 0x009241b0 │ │ │ │ - addseq r4, r2, ip, asr #3 │ │ │ │ - adceq r8, r6, ip, lsr #6 │ │ │ │ - addseq r4, r2, r4, ror #2 │ │ │ │ - ldrheq r4, [r2], r8 │ │ │ │ + adceq r8, r6, r0, lsl #3 │ │ │ │ + addseq r3, r2, r0, ror pc │ │ │ │ + addseq r3, r2, ip, lsl #31 │ │ │ │ + adceq r8, r6, ip, ror #1 │ │ │ │ + addseq r3, r2, r4, lsr #30 │ │ │ │ + addseq r3, r2, r8, ror lr │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq r8, r6, r0, lsl #6 │ │ │ │ - addseq r4, r2, r8, ror #2 │ │ │ │ - addseq r4, r2, ip, ror #1 │ │ │ │ - ldrdeq r8, [r6], r4 @ │ │ │ │ - addseq r4, r2, r8, lsr #2 │ │ │ │ - addseq r4, r2, r0, rrx │ │ │ │ + adceq r8, r6, r0, asr #1 │ │ │ │ + addseq r3, r2, r8, lsr #30 │ │ │ │ + addseq r3, r2, ip, lsr #29 │ │ │ │ + umlaleq r8, r6, r4, r0 │ │ │ │ + addseq r3, r2, r8, ror #29 │ │ │ │ + addseq r3, r2, r0, lsr #28 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq r8, r6, r4, lsr #5 │ │ │ │ - addseq r4, r2, r0, lsr r0 │ │ │ │ + adceq r8, r6, r4, rrx │ │ │ │ + @ instruction: 0x00923df0 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r8, r6, ip, ror r2 │ │ │ │ - addseq r4, r2, r0, lsr #1 │ │ │ │ - addseq r4, r2, r8 │ │ │ │ + adceq r8, r6, ip, lsr r0 │ │ │ │ + addseq r3, r2, r0, ror #28 │ │ │ │ + addseq r3, r2, r8, asr #27 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq r8, r6, r8, asr r2 │ │ │ │ - addseq r3, r2, r8, ror #31 │ │ │ │ - adceq r8, r6, ip, lsr #4 │ │ │ │ - addseq r3, r2, r0, asr #31 │ │ │ │ + adceq r8, r6, r8, lsl r0 │ │ │ │ + addseq r3, r2, r8, lsr #27 │ │ │ │ + adceq r7, r6, ip, ror #31 │ │ │ │ + addseq r3, r2, r0, lsl #27 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3608] @ 29172c │ │ │ │ ldr ip, [pc, #3608] @ 291730 │ │ │ │ @@ -18575,44 +18575,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ @ instruction: 0x011784f0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r7, r8, asr r3 │ │ │ │ - adceq r7, r6, fp, asr #24 │ │ │ │ - adceq r7, r6, r8, asr r9 │ │ │ │ - addseq r3, r2, ip, ror #13 │ │ │ │ - addseq r3, r2, r4, lsl #14 │ │ │ │ - adceq r7, r6, r3, lsl r5 │ │ │ │ - adceq r7, r6, ip, ror #9 │ │ │ │ - @ instruction: 0x009232dc │ │ │ │ - @ instruction: 0x009232f8 │ │ │ │ - adceq r7, r6, ip, asr r4 │ │ │ │ - umullseq r3, r2, r4, r2 │ │ │ │ - addseq r3, r2, r8, ror #3 │ │ │ │ + adceq r7, r6, fp, lsl #20 │ │ │ │ + adceq r7, r6, r8, lsl r7 │ │ │ │ + addseq r3, r2, ip, lsr #9 │ │ │ │ + addseq r3, r2, r4, asr #9 │ │ │ │ + ldrdeq r7, [r6], r3 @ │ │ │ │ + adceq r7, r6, ip, lsr #5 │ │ │ │ + umullseq r3, r2, ip, r0 │ │ │ │ + ldrheq r3, [r2], r8 │ │ │ │ + adceq r7, r6, ip, lsl r2 │ │ │ │ + addseq r3, r2, r4, asr r0 │ │ │ │ + addseq r2, r2, r8, lsr #31 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq r7, r6, r0, lsr r4 │ │ │ │ - umullseq r3, r2, r8, r2 │ │ │ │ - addseq r3, r2, ip, lsl r2 │ │ │ │ - adceq r7, r6, r4, lsl #8 │ │ │ │ - addseq r3, r2, r8, asr r2 │ │ │ │ - umullseq r3, r2, r0, r1 │ │ │ │ + strdeq r7, [r6], r0 @ │ │ │ │ + addseq r3, r2, r8, asr r0 │ │ │ │ + @ instruction: 0x00922fdc │ │ │ │ + adceq r7, r6, r4, asr #3 │ │ │ │ + addseq r3, r2, r8, lsl r0 │ │ │ │ + addseq r2, r2, r0, asr pc │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - ldrdeq r7, [r6], r4 @ │ │ │ │ - addseq r3, r2, r0, ror #2 │ │ │ │ + umlaleq r7, r6, r4, r1 │ │ │ │ + addseq r2, r2, r0, lsr #30 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r7, r6, ip, lsr #7 │ │ │ │ - @ instruction: 0x009231d0 │ │ │ │ - addseq r3, r2, r8, lsr r1 │ │ │ │ + adceq r7, r6, ip, ror #2 │ │ │ │ + umullseq r2, r2, r0, pc @ │ │ │ │ + @ instruction: 0x00922ef8 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq r7, r6, r8, lsl #7 │ │ │ │ - addseq r3, r2, r8, lsl r1 │ │ │ │ - adceq r7, r6, ip, asr r3 │ │ │ │ - ldrsheq r3, [r2], r0 │ │ │ │ + adceq r7, r6, r8, asr #2 │ │ │ │ + @ instruction: 0x00922ed8 │ │ │ │ + adceq r7, r6, ip, lsl r1 │ │ │ │ + @ instruction: 0x00922eb0 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #380] @ 29194c │ │ │ │ mov r4, r0 │ │ │ │ @@ -18707,22 +18707,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 29196c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq r7, r6, r8, lsr #5 │ │ │ │ - adceq r7, r6, ip, ror r0 │ │ │ │ + adceq r7, r6, r8, rrx │ │ │ │ + adceq r6, r6, ip, lsr lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrcc r0, [r0], r0 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ - adceq r7, r6, r8, asr #2 │ │ │ │ - addseq r2, r2, r4, asr #31 │ │ │ │ + adceq r6, r6, r8, lsl #30 │ │ │ │ + addseq r2, r2, r4, lsl #27 │ │ │ │ andeq r0, r0, sp, ror #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -19741,51 +19741,51 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 291f04 │ │ │ │ tsteq r7, r4, asr r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ tsteq r7, ip, asr #3 │ │ │ │ - adceq r6, r6, lr, asr r9 │ │ │ │ + adceq r6, r6, lr, lsl r7 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - ldrdeq r5, [r6], r2 @ │ │ │ │ + umlaleq r5, r6, r2, r9 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - @ instruction: 0x00a65ab0 │ │ │ │ - addseq r1, r2, r0, lsr #17 │ │ │ │ - @ instruction: 0x009218bc │ │ │ │ + adceq r5, r6, r0, ror r8 │ │ │ │ + addseq r1, r2, r0, ror #12 │ │ │ │ + addseq r1, r2, ip, ror r6 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - adceq r5, r6, r8, lsl #17 │ │ │ │ - addseq r1, r2, r4, lsl r6 │ │ │ │ + adceq r5, r6, r8, asr #12 │ │ │ │ + @ instruction: 0x009213d4 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r5, r6, r0, ror #16 │ │ │ │ - addseq r1, r2, r4, lsl #13 │ │ │ │ - addseq r1, r2, ip, ror #11 │ │ │ │ + adceq r5, r6, r0, lsr #12 │ │ │ │ + addseq r1, r2, r4, asr #8 │ │ │ │ + addseq r1, r2, ip, lsr #7 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq r5, r6, r8, lsr r8 │ │ │ │ - addseq r1, r2, r0, lsr #13 │ │ │ │ - addseq r1, r2, r4, lsr #12 │ │ │ │ - adceq r5, r6, ip, lsl #16 │ │ │ │ - addseq r1, r2, r0, ror #12 │ │ │ │ - umullseq r1, r2, r8, r5 │ │ │ │ + strdeq r5, [r6], r8 @ │ │ │ │ + addseq r1, r2, r0, ror #8 │ │ │ │ + addseq r1, r2, r4, ror #7 │ │ │ │ + adceq r5, r6, ip, asr #11 │ │ │ │ + addseq r1, r2, r0, lsr #8 │ │ │ │ + addseq r1, r2, r8, asr r3 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq r5, r6, r4, ror #15 │ │ │ │ - addseq r1, r2, ip, lsl r6 │ │ │ │ - addseq r1, r2, r0, ror r5 │ │ │ │ + adceq r5, r6, r4, lsr #11 │ │ │ │ + @ instruction: 0x009213dc │ │ │ │ + addseq r1, r2, r0, lsr r3 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - @ instruction: 0x00a657bc │ │ │ │ - addseq r1, r2, r8, asr #10 │ │ │ │ + adceq r5, r6, ip, ror r5 │ │ │ │ + addseq r1, r2, r8, lsl #6 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - umlaleq r5, r6, r8, r7 │ │ │ │ - addseq r1, r2, r8, lsr #10 │ │ │ │ - adceq r5, r6, r0, ror r7 │ │ │ │ - addseq r1, r2, r4, lsl #10 │ │ │ │ - addseq r1, r2, ip, lsl r5 │ │ │ │ + adceq r5, r6, r8, asr r5 │ │ │ │ + addseq r1, r2, r8, ror #5 │ │ │ │ + adceq r5, r6, r0, lsr r5 │ │ │ │ + addseq r1, r2, r4, asr #5 │ │ │ │ + @ instruction: 0x009212dc │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bgt 292fe0 │ │ │ │ ands r1, r1, #63 @ 0x3f │ │ │ │ beq 292e04 │ │ │ │ sub sl, r1, #32 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ rsb sl, r1, #32 │ │ │ │ @@ -20452,15 +20452,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -20480,15 +20480,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 2935f4 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -21207,38 +21207,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2940bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ @ instruction: 0x01175ab8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r5, r6, r3, lsl #6 │ │ │ │ + adceq r5, r6, r3, asr #1 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r7, r8, lsr r7 │ │ │ │ - umlaleq r5, r6, ip, r0 │ │ │ │ - addseq r0, r2, r0, lsr pc │ │ │ │ - addseq r0, r2, r8, lsr #28 │ │ │ │ + adceq r4, r6, ip, asr lr │ │ │ │ + @ instruction: 0x00920cf0 │ │ │ │ + addseq r0, r2, r8, ror #23 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - strdeq r4, [r6], r4 @ │ │ │ │ - addseq r0, r2, r8, lsl #27 │ │ │ │ - addseq r0, r2, r0, lsr #27 │ │ │ │ - adceq r4, r6, r3, lsl #24 │ │ │ │ - umlaleq r4, r6, ip, fp │ │ │ │ - addseq r0, r2, ip, lsl #19 │ │ │ │ - addseq r0, r2, r8, lsr #19 │ │ │ │ - adceq r4, r6, r4, asr #21 │ │ │ │ - addseq r0, r2, r0, asr r8 │ │ │ │ + @ instruction: 0x00a64db4 │ │ │ │ + addseq r0, r2, r8, asr #22 │ │ │ │ + addseq r0, r2, r0, ror #22 │ │ │ │ + adceq r4, r6, r3, asr #19 │ │ │ │ + adceq r4, r6, ip, asr r9 │ │ │ │ + addseq r0, r2, ip, asr #14 │ │ │ │ + addseq r0, r2, r8, ror #14 │ │ │ │ + adceq r4, r6, r4, lsl #17 │ │ │ │ + addseq r0, r2, r0, lsl r6 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r4, r6, r8, lsl #21 │ │ │ │ - @ instruction: 0x009208f0 │ │ │ │ - addseq r0, r2, r4, ror r8 │ │ │ │ - adceq r4, r6, r0, ror #20 │ │ │ │ - @ instruction: 0x009207f0 │ │ │ │ - adceq r4, r6, r4, lsr sl │ │ │ │ - addseq r0, r2, r8, asr #15 │ │ │ │ + adceq r4, r6, r8, asr #16 │ │ │ │ + @ instruction: 0x009206b0 │ │ │ │ + addseq r0, r2, r4, lsr r6 │ │ │ │ + adceq r4, r6, r0, lsr #16 │ │ │ │ + @ instruction: 0x009205b0 │ │ │ │ + strdeq r4, [r6], r4 @ │ │ │ │ + addseq r0, r2, r8, lsl #11 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3588] @ 294edc │ │ │ │ ldr ip, [pc, #3588] @ 294ee0 │ │ │ │ @@ -21333,15 +21333,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r6 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -21361,15 +21361,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 2943b8 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -22138,42 +22138,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r7, ip, lsr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r4, r6, ip, asr #10 │ │ │ │ + adceq r4, r6, ip, lsl #6 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r7, r0, ror #18 │ │ │ │ - adceq r4, r6, r0, ror r3 │ │ │ │ - addseq r0, r2, r4, lsl #2 │ │ │ │ - addseq r0, r2, ip, lsl r1 │ │ │ │ + adceq r4, r6, r0, lsr r1 │ │ │ │ + addseq pc, r1, r4, asr #29 │ │ │ │ + @ instruction: 0x0091fedc │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq r4, r6, r8, asr #4 │ │ │ │ - ldrsbeq r0, [r2], ip │ │ │ │ - @ instruction: 0x0091ffd4 │ │ │ │ + adceq r4, r6, r8 │ │ │ │ + umullseq pc, r1, ip, lr @ │ │ │ │ + umullseq pc, r1, r4, sp @ │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - ldrdeq r3, [r6], r4 @ │ │ │ │ + umlaleq r3, r6, r4, fp │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - adceq r3, r6, r8, lsl sp │ │ │ │ - addseq pc, r1, r8, lsl #22 │ │ │ │ - addseq pc, r1, r4, lsr #22 │ │ │ │ - adceq r3, r6, r0, asr #24 │ │ │ │ - addseq pc, r1, ip, asr #19 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r3, r6, r0, lsl #24 │ │ │ │ - addseq pc, r1, r8, ror #20 │ │ │ │ - addseq pc, r1, ip, ror #19 │ │ │ │ ldrdeq r3, [r6], r8 @ │ │ │ │ - addseq pc, r1, r8, ror #18 │ │ │ │ - adceq r3, r6, ip, lsr #23 │ │ │ │ - addseq pc, r1, r0, asr #18 │ │ │ │ + addseq pc, r1, r8, asr #17 │ │ │ │ + addseq pc, r1, r4, ror #17 │ │ │ │ + adceq r3, r6, r0, lsl #20 │ │ │ │ + addseq pc, r1, ip, lsl #15 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + adceq r3, r6, r0, asr #19 │ │ │ │ + addseq pc, r1, r8, lsr #16 │ │ │ │ + addseq pc, r1, ip, lsr #15 │ │ │ │ + umlaleq r3, r6, r8, r9 │ │ │ │ + addseq pc, r1, r8, lsr #14 │ │ │ │ + adceq r3, r6, ip, ror #18 │ │ │ │ + addseq pc, r1, r0, lsl #14 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r0, #23 │ │ │ │ bic r3, r0, #-16777216 @ 0xff000000 │ │ │ │ @@ -22354,23 +22354,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 295268 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r3, r6, r5, ror #17 │ │ │ │ + adceq r3, r6, r5, lsr #13 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - adceq r3, r6, r4, ror #16 │ │ │ │ - @ instruction: 0x0091f5f8 │ │ │ │ + adceq r3, r6, r4, lsr #12 │ │ │ │ + @ instruction: 0x0091f3b8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq r3, r6, r8, asr #16 │ │ │ │ - addseq pc, r1, r8, lsr r6 @ │ │ │ │ - addseq pc, r1, r4, asr r6 @ │ │ │ │ + adceq r3, r6, r8, lsl #12 │ │ │ │ + @ instruction: 0x0091f3f8 │ │ │ │ + addseq pc, r1, r4, lsl r4 @ │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #260] @ 29537c │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 295344 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ @@ -22431,18 +22431,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 29538c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq r3, r6, r1, lsr #12 │ │ │ │ + adceq r3, r6, r1, ror #7 │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ - adceq r3, r6, r8, lsl r7 │ │ │ │ - umullseq pc, r1, r4, r5 @ │ │ │ │ + ldrdeq r3, [r6], r8 @ │ │ │ │ + addseq pc, r1, r4, asr r3 @ │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #636] @ 295624 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -22602,21 +22602,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 295644 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r3, r6, r7, lsl #9 │ │ │ │ - adceq r3, r6, sp, asr #8 │ │ │ │ - umlaleq r3, r6, r4, r4 │ │ │ │ - addseq pc, r1, r0, lsr #4 │ │ │ │ + adceq r3, r6, r7, asr #4 │ │ │ │ + adceq r3, r6, sp, lsl #4 │ │ │ │ + adceq r3, r6, r4, asr r2 │ │ │ │ + addseq lr, r1, r0, ror #31 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - adceq r3, r6, r0, ror r4 │ │ │ │ - @ instruction: 0x0091f1fc │ │ │ │ + adceq r3, r6, r0, lsr r2 │ │ │ │ + @ instruction: 0x0091efbc │ │ │ │ muleq r0, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -22712,19 +22712,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq r3, r6, fp, lsr r2 │ │ │ │ + strdeq r2, [r6], fp @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - @ instruction: 0x00a632b4 │ │ │ │ - addseq pc, r1, r4, asr #32 │ │ │ │ + adceq r3, r6, r4, ror r0 │ │ │ │ + addseq lr, r1, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #436] @ 2959c8 │ │ │ │ @@ -22834,19 +22834,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 2959dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - umlaleq r3, r6, sp, r0 │ │ │ │ + adceq r2, r6, sp, asr lr │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq r3, r6, ip, asr #1 │ │ │ │ - addseq lr, r1, r8, asr lr │ │ │ │ + adceq r2, r6, ip, lsl #29 │ │ │ │ + addseq lr, r1, r8, lsl ip │ │ │ │ muleq r0, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -22928,19 +22928,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 295b54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - @ instruction: 0x00a62eb3 │ │ │ │ + adceq r2, r6, r3, ror ip │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq r2, r6, r4, asr pc │ │ │ │ - addseq lr, r1, r0, ror #25 │ │ │ │ + adceq r2, r6, r4, lsl sp │ │ │ │ + addseq lr, r1, r0, lsr #21 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #10 │ │ │ │ lsr r4, r0, #15 │ │ │ │ @@ -23162,17 +23162,17 @@ │ │ │ │ mov r7, #3 │ │ │ │ lsl r0, r0, r5 │ │ │ │ rsb r5, r5, #39 @ 0x27 │ │ │ │ b 295ba0 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 295d2c │ │ │ │ - umlaleq r2, r6, r4, ip │ │ │ │ - addseq lr, r1, r4, asr #22 │ │ │ │ - addseq lr, r1, r0, lsr #20 │ │ │ │ + adceq r2, r6, r4, asr sl │ │ │ │ + addseq lr, r1, r4, lsl #18 │ │ │ │ + addseq lr, r1, r0, ror #15 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #23 │ │ │ │ lsr r4, r0, #31 │ │ │ │ @@ -23396,17 +23396,17 @@ │ │ │ │ sub r5, r5, lr │ │ │ │ lsl r0, r0, lr │ │ │ │ mov r7, #3 │ │ │ │ b 295f40 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 2960cc │ │ │ │ - strdeq r2, [r6], r4 @ │ │ │ │ - addseq lr, r1, r4, lsr #15 │ │ │ │ - addseq lr, r1, r0, lsl #13 │ │ │ │ + @ instruction: 0x00a626b4 │ │ │ │ + addseq lr, r1, r4, ror #10 │ │ │ │ + addseq lr, r1, r0, asr #8 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr ip, r1, #20 │ │ │ │ lsl ip, ip, #21 │ │ │ │ @@ -23654,17 +23654,17 @@ │ │ │ │ lsl r5, r0, r5 │ │ │ │ mov r6, #3 │ │ │ │ b 296308 │ │ │ │ orr r9, r2, #4 │ │ │ │ mov r2, #2 │ │ │ │ b 2964b0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r2, r6, r0, lsl r5 │ │ │ │ - addseq lr, r1, r0, asr #7 │ │ │ │ - umullseq lr, r1, ip, r2 │ │ │ │ + ldrdeq r2, [r6], r0 @ │ │ │ │ + addseq lr, r1, r0, lsl #3 │ │ │ │ + addseq lr, r1, ip, asr r0 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr lr, r0, #7 │ │ │ │ @@ -23887,17 +23887,17 @@ │ │ │ │ sub lr, lr, r4 │ │ │ │ lsl r0, r0, r4 │ │ │ │ mov r7, #3 │ │ │ │ b 2966f0 │ │ │ │ orr r4, r4, #4 │ │ │ │ mov r1, #2 │ │ │ │ b 296878 │ │ │ │ - adceq r2, r6, r8, asr #2 │ │ │ │ - @ instruction: 0x0091dff8 │ │ │ │ - @ instruction: 0x0091ded4 │ │ │ │ + adceq r1, r6, r8, lsl #30 │ │ │ │ + @ instruction: 0x0091ddb8 │ │ │ │ + umullseq sp, r1, r4, ip │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ @@ -24306,17 +24306,17 @@ │ │ │ │ orr r7, r7, r6, lsl r8 │ │ │ │ sub r3, r3, r8 │ │ │ │ b 296f78 │ │ │ │ orr r5, r5, #4 │ │ │ │ mov r3, #2 │ │ │ │ b 296cd0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - umlaleq r1, r6, ip, ip │ │ │ │ - addseq sp, r1, ip, asr #22 │ │ │ │ - addseq sp, r1, r8, lsr #20 │ │ │ │ + adceq r1, r6, ip, asr sl │ │ │ │ + addseq sp, r1, ip, lsl #18 │ │ │ │ + addseq sp, r1, r8, ror #15 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -24535,22 +24535,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 297478 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 29747c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq r1, r6, ip, lsr #18 │ │ │ │ - adceq r1, r6, r9, asr #13 │ │ │ │ + adceq r1, r6, ip, ror #13 │ │ │ │ + adceq r1, r6, r9, lsl #9 │ │ │ │ svcvc 0x00800000 │ │ │ │ - adceq r1, r6, r0, lsl #13 │ │ │ │ - addseq sp, r1, r0, ror r4 │ │ │ │ - addseq sp, r1, ip, lsl #9 │ │ │ │ - adceq r1, r6, ip, lsr #12 │ │ │ │ - addseq sp, r1, r0, asr #7 │ │ │ │ + adceq r1, r6, r0, asr #8 │ │ │ │ + addseq sp, r1, r0, lsr r2 │ │ │ │ + addseq sp, r1, ip, asr #4 │ │ │ │ + adceq r1, r6, ip, ror #7 │ │ │ │ + addseq sp, r1, r0, lsl #3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2756] @ 297f60 │ │ │ │ @@ -24624,15 +24624,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2976a4 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -25242,38 +25242,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 297fc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r7, r0, ror #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r1, r6, r9, r2 │ │ │ │ + adceq r1, r6, r9, asr r0 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r7, r8, lsl #13 │ │ │ │ - umlaleq r0, r6, ip, pc @ │ │ │ │ - addseq ip, r1, r0, lsr sp │ │ │ │ - addseq ip, r1, r8, asr #26 │ │ │ │ - adceq r0, r6, r1, asr #24 │ │ │ │ - adceq r0, r6, r0, asr #25 │ │ │ │ - addseq ip, r1, r0, asr sl │ │ │ │ + adceq r0, r6, ip, asr sp │ │ │ │ + @ instruction: 0x0091caf0 │ │ │ │ + addseq ip, r1, r8, lsl #22 │ │ │ │ + adceq r0, r6, r1, lsl #20 │ │ │ │ + adceq r0, r6, r0, lsl #21 │ │ │ │ + addseq ip, r1, r0, lsl r8 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r0, r6, r0, asr ip │ │ │ │ - addseq ip, r1, r0, asr #20 │ │ │ │ - addseq ip, r1, ip, asr sl │ │ │ │ - @ instruction: 0x00a60bb4 │ │ │ │ - addseq ip, r1, r0, lsl #21 │ │ │ │ - addseq ip, r1, r0, asr #18 │ │ │ │ + adceq r0, r6, r0, lsl sl │ │ │ │ + addseq ip, r1, r0, lsl #16 │ │ │ │ + addseq ip, r1, ip, lsl r8 │ │ │ │ + adceq r0, r6, r4, ror r9 │ │ │ │ + addseq ip, r1, r0, asr #16 │ │ │ │ + addseq ip, r1, r0, lsl #14 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r0, r6, ip, lsl #23 │ │ │ │ - @ instruction: 0x0091c9f4 │ │ │ │ - addseq ip, r1, r8, ror r9 │ │ │ │ - adceq r0, r6, r4, asr fp │ │ │ │ - addseq ip, r1, r4, ror #17 │ │ │ │ - adceq r0, r6, r8, lsr #22 │ │ │ │ - @ instruction: 0x0091c8bc │ │ │ │ + adceq r0, r6, ip, asr #18 │ │ │ │ + @ instruction: 0x0091c7b4 │ │ │ │ + addseq ip, r1, r8, lsr r7 │ │ │ │ + adceq r0, r6, r4, lsl r9 │ │ │ │ + addseq ip, r1, r4, lsr #13 │ │ │ │ + adceq r0, r6, r8, ror #17 │ │ │ │ + addseq ip, r1, ip, ror r6 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3012] @ 298ba8 │ │ │ │ ldr ip, [pc, #3012] @ 298bac │ │ │ │ @@ -25356,15 +25356,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ bne 298224 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -26029,42 +26029,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r7, r0, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r0, r6, r6, lsr r7 │ │ │ │ + strdeq r0, [r6], r6 @ │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x01170af4 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq r0, r6, ip, lsr #7 │ │ │ │ - addseq ip, r1, r0, asr #2 │ │ │ │ - addseq ip, r1, r8, asr r1 │ │ │ │ - adceq r0, r6, lr, lsr #32 │ │ │ │ - umlaleq r0, r6, r0, r0 │ │ │ │ - addseq fp, r1, r0, lsr #28 │ │ │ │ + adceq r0, r6, ip, ror #2 │ │ │ │ + addseq fp, r1, r0, lsl #30 │ │ │ │ + addseq fp, r1, r8, lsl pc │ │ │ │ + adceq pc, r5, lr, ror #27 │ │ │ │ + adceq pc, r5, r0, asr lr @ │ │ │ │ + addseq fp, r1, r0, ror #23 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r0, r6, r0, lsl r0 │ │ │ │ - addseq fp, r1, r0, lsl #28 │ │ │ │ - addseq fp, r1, ip, lsl lr │ │ │ │ - adceq pc, r5, ip, ror #30 │ │ │ │ - addseq fp, r1, r8, lsr lr │ │ │ │ - @ instruction: 0x0091bcf8 │ │ │ │ + ldrdeq pc, [r5], r0 @ │ │ │ │ + addseq fp, r1, r0, asr #23 │ │ │ │ + @ instruction: 0x0091bbdc │ │ │ │ + adceq pc, r5, ip, lsr #26 │ │ │ │ + @ instruction: 0x0091bbf8 │ │ │ │ + @ instruction: 0x0091bab8 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq pc, r5, r4, asr #30 │ │ │ │ - addseq fp, r1, ip, lsr #27 │ │ │ │ - addseq fp, r1, r0, lsr sp │ │ │ │ - adceq pc, r5, ip, lsl #30 │ │ │ │ - umullseq fp, r1, ip, ip │ │ │ │ - adceq pc, r5, r0, ror #29 │ │ │ │ - addseq fp, r1, r4, ror ip │ │ │ │ + adceq pc, r5, r4, lsl #26 │ │ │ │ + addseq fp, r1, ip, ror #22 │ │ │ │ + @ instruction: 0x0091baf0 │ │ │ │ + adceq pc, r5, ip, asr #25 │ │ │ │ + addseq fp, r1, ip, asr sl │ │ │ │ + adceq pc, r5, r0, lsr #25 │ │ │ │ + addseq fp, r1, r4, lsr sl │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r1, #20 │ │ │ │ bic r3, r1, #-16777216 @ 0xff000000 │ │ │ │ @@ -26129,30 +26129,30 @@ │ │ │ │ umull r1, r9, r2, r0 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, r1, r1 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r2, r2, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr r3, r3, #9 │ │ │ │ @@ -26391,24 +26391,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ @ instruction: 0x011701b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - umlaleq pc, r5, r8, sp @ │ │ │ │ - @ instruction: 0x00a5fabf │ │ │ │ + adceq pc, r5, r8, asr fp @ │ │ │ │ + adceq pc, r5, pc, ror r8 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tstpeq r6, r4, lsr pc @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - adceq pc, r5, r4, lsr #19 │ │ │ │ - umullseq fp, r1, r4, r7 │ │ │ │ - @ instruction: 0x0091b7b0 │ │ │ │ - adceq pc, r5, r8, lsr r9 @ │ │ │ │ - addseq fp, r1, ip, asr #13 │ │ │ │ + adceq pc, r5, r4, ror #14 │ │ │ │ + addseq fp, r1, r4, asr r5 │ │ │ │ + addseq fp, r1, r0, ror r5 │ │ │ │ + strdeq pc, [r5], r8 @ │ │ │ │ + addseq fp, r1, ip, lsl #9 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 2991c8 │ │ │ │ ldr ip, [pc, #40] @ 2991cc │ │ │ │ @@ -26418,17 +26418,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - ldrdeq pc, [r5], r0 @ │ │ │ │ - addseq fp, r1, r8, lsr r7 │ │ │ │ - @ instruction: 0x0091b6bc │ │ │ │ + umlaleq pc, r5, r0, r6 @ │ │ │ │ + @ instruction: 0x0091b4f8 │ │ │ │ + addseq fp, r1, ip, ror r4 │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r2, #25] │ │ │ │ ldr ip, [r0, #4] │ │ │ │ cmp lr, #0 │ │ │ │ ldrbne lr, [r1, #4] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsrne lr, lr, #4 │ │ │ │ @@ -26889,20 +26889,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 29993c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq pc, r5, r8, asr r2 @ │ │ │ │ - addseq fp, r1, r8, lsl #2 │ │ │ │ - addseq sl, r1, r4, ror #31 │ │ │ │ + adceq pc, r5, r8, lsl r0 @ │ │ │ │ + addseq sl, r1, r8, asr #29 │ │ │ │ + addseq sl, r1, r4, lsr #27 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ - adceq pc, r5, r4, ror r1 @ │ │ │ │ - @ instruction: 0x0091aff0 │ │ │ │ + adceq lr, r5, r4, lsr pc │ │ │ │ + @ instruction: 0x0091adb0 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -27858,64 +27858,64 @@ │ │ │ │ lsr r9, r7, sl │ │ │ │ orrne r8, r8, #1 │ │ │ │ mov r7, r5 │ │ │ │ b 29a0c4 │ │ │ │ tstpeq r6, r4, lsr #9 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r6, r0, asr r2 @ p-variant is OBSOLETE │ │ │ │ - adceq lr, r5, r8, ror #27 │ │ │ │ - adceq lr, r5, r0, lsl sl │ │ │ │ - adceq lr, r5, ip, ror #19 │ │ │ │ - adceq lr, r5, r0, lsr fp │ │ │ │ - adceq lr, r5, ip, lsl #22 │ │ │ │ - umlaleq lr, r5, r4, r9 │ │ │ │ - adceq lr, r5, r4, lsr #15 │ │ │ │ + adceq lr, r5, r8, lsr #23 │ │ │ │ + ldrdeq lr, [r5], r0 @ │ │ │ │ + adceq lr, r5, ip, lsr #15 │ │ │ │ + strdeq lr, [r5], r0 @ │ │ │ │ + adceq lr, r5, ip, asr #17 │ │ │ │ + adceq lr, r5, r4, asr r7 │ │ │ │ + adceq lr, r5, r4, ror #10 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - adceq lr, r5, r8, lsl #11 │ │ │ │ - adceq lr, r5, r4, lsl r5 │ │ │ │ - adceq lr, r5, ip, lsl r1 │ │ │ │ - adceq lr, r5, ip, lsr r0 │ │ │ │ - @ instruction: 0x00919dd0 │ │ │ │ - addseq r9, r1, r8, ror #27 │ │ │ │ + adceq lr, r5, r8, asr #6 │ │ │ │ + ldrdeq lr, [r5], r4 @ │ │ │ │ + ldrdeq sp, [r5], ip @ │ │ │ │ + strdeq sp, [r5], ip @ │ │ │ │ + umullseq r9, r1, r0, fp │ │ │ │ + addseq r9, r1, r8, lsr #23 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - adceq sp, r5, ip, lsr #24 │ │ │ │ + adceq sp, r5, ip, ror #19 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq sp, r5, r4, asr #15 │ │ │ │ - @ instruction: 0x009195b4 │ │ │ │ - @ instruction: 0x009195d0 │ │ │ │ - adceq sp, r5, r4, lsr r5 │ │ │ │ - @ instruction: 0x009193b4 │ │ │ │ + adceq sp, r5, r4, lsl #11 │ │ │ │ + addseq r9, r1, r4, ror r3 │ │ │ │ + umullseq r9, r1, r0, r3 │ │ │ │ + strdeq sp, [r5], r4 @ │ │ │ │ + addseq r9, r1, r4, ror r1 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - adceq sp, r5, r8, lsl #8 │ │ │ │ - addseq r9, r1, ip, lsr #4 │ │ │ │ - umullseq r9, r1, r4, r1 │ │ │ │ + adceq sp, r5, r8, asr #3 │ │ │ │ + addseq r8, r1, ip, ror #31 │ │ │ │ + addseq r8, r1, r4, asr pc │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq sp, r5, r0, ror #7 │ │ │ │ - addseq r9, r1, r8, asr #4 │ │ │ │ - addseq r9, r1, ip, asr #3 │ │ │ │ - @ instruction: 0x00a5d3b4 │ │ │ │ - addseq r9, r1, r8, lsl #4 │ │ │ │ - addseq r9, r1, r0, asr #2 │ │ │ │ + adceq sp, r5, r0, lsr #3 │ │ │ │ + addseq r9, r1, r8 │ │ │ │ + addseq r8, r1, ip, lsl #31 │ │ │ │ + adceq sp, r5, r4, ror r1 │ │ │ │ + addseq r8, r1, r8, asr #31 │ │ │ │ + addseq r8, r1, r0, lsl #30 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq sp, r5, ip, lsl #7 │ │ │ │ - addseq r9, r1, r4, asr #3 │ │ │ │ - addseq r9, r1, r8, lsl r1 │ │ │ │ + adceq sp, r5, ip, asr #2 │ │ │ │ + addseq r8, r1, r4, lsl #31 │ │ │ │ + @ instruction: 0x00918ed8 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq sp, r5, r4, asr #6 │ │ │ │ - ldrsbeq r9, [r1], r8 │ │ │ │ - ldrsheq r9, [r1], r0 │ │ │ │ - adceq sp, r5, r4, lsr #6 │ │ │ │ - ldrheq r9, [r1], r0 │ │ │ │ - adceq sp, r5, r0, lsl #6 │ │ │ │ - addseq r9, r1, ip, ror r1 │ │ │ │ + adceq sp, r5, r4, lsl #2 │ │ │ │ + umullseq r8, r1, r8, lr │ │ │ │ + @ instruction: 0x00918eb0 │ │ │ │ + adceq sp, r5, r4, ror #1 │ │ │ │ + addseq r8, r1, r0, ror lr │ │ │ │ + adceq sp, r5, r0, asr #1 │ │ │ │ + addseq r8, r1, ip, lsr pc │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - ldrdeq sp, [r5], ip @ │ │ │ │ - addseq r9, r1, ip, rrx │ │ │ │ - @ instruction: 0x00a5d2b0 │ │ │ │ - addseq r9, r1, r4, asr #32 │ │ │ │ + umlaleq sp, r5, ip, r0 │ │ │ │ + addseq r8, r1, ip, lsr #28 │ │ │ │ + adceq sp, r5, r0, ror r0 │ │ │ │ + addseq r8, r1, r4, lsl #28 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ cmp r2, #0 │ │ │ │ bne 29b338 │ │ │ │ ldrb r8, [r1, #9] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -29174,17 +29174,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 29bce4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq ip, r5, ip, ror #28 │ │ │ │ - adceq ip, r5, r0, asr #27 │ │ │ │ - addseq r8, r1, ip, lsr ip │ │ │ │ + adceq ip, r5, ip, lsr #24 │ │ │ │ + adceq ip, r5, r0, lsl #23 │ │ │ │ + @ instruction: 0x009189fc │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr ip, [r1, #4] │ │ │ │ sub r4, r5, ip │ │ │ │ cmp r4, #0 │ │ │ │ bgt 29bd90 │ │ │ │ @@ -29448,17 +29448,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 29c128 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq ip, r5, r0, ror r9 │ │ │ │ - addseq r8, r1, r0, ror #14 │ │ │ │ - addseq r8, r1, ip, ror r7 │ │ │ │ + adceq ip, r5, r0, lsr r7 │ │ │ │ + addseq r8, r1, r0, lsr #10 │ │ │ │ + addseq r8, r1, ip, lsr r5 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #5 │ │ │ │ beq 29c180 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -29512,16 +29512,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ bl 299188 │ │ │ │ - adceq ip, r5, r8, ror r8 │ │ │ │ - addseq r8, r1, r8, lsl #12 │ │ │ │ + adceq ip, r5, r8, lsr r6 │ │ │ │ + addseq r8, r1, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -29654,17 +29654,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq ip, r5, r5, lsr #13 │ │ │ │ - adceq ip, r5, ip, lsr r6 │ │ │ │ - addseq r8, r1, ip, asr #7 │ │ │ │ + adceq ip, r5, r5, ror #8 │ │ │ │ + strdeq ip, [r5], ip @ │ │ │ │ + addseq r8, r1, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -29840,21 +29840,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 29c75c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #964 @ 0x3c4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - strdeq ip, [r5], r8 @ │ │ │ │ - addseq r8, r1, r8, lsl #3 │ │ │ │ + @ instruction: 0x00a5c1b8 │ │ │ │ + addseq r7, r1, r8, asr #30 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - adceq ip, r5, r8, asr r3 │ │ │ │ - addseq r8, r1, r4, ror #1 │ │ │ │ + adceq ip, r5, r8, lsl r1 │ │ │ │ + addseq r7, r1, r4, lsr #29 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -29948,23 +29948,23 @@ │ │ │ │ sbcs r3, fp, r7 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 29c8f8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -29989,15 +29989,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs fp, #0 │ │ │ │ bcs 29c99c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov fp, r1 │ │ │ │ orr fp, fp, r4 │ │ │ │ cmp r0, #4 │ │ │ │ sbcs r3, fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ movcc r4, #4 │ │ │ │ movcc fp, #0 │ │ │ │ @@ -30008,21 +30008,21 @@ │ │ │ │ add r1, sp, #28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #96] @ 0x60 │ │ │ │ adcs r3, r3, r2 │ │ │ │ @@ -30123,23 +30123,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r5, #0 │ │ │ │ bcs 29cbb4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, r7 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -30168,15 +30168,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ movcs r3, r5 │ │ │ │ mvncs r0, #4 │ │ │ │ bcs 29d070 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ cmp r0, #5 │ │ │ │ orr r2, r1, r5 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ bcs 29d068 │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, fp, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -30197,24 +30197,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -30657,17 +30657,17 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2] │ │ │ │ b 29d014 │ │ │ │ tsteq r6, ip, ror r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r6, r8, ror #27 │ │ │ │ - adceq fp, r5, r0, lsl #17 │ │ │ │ - addseq r7, r1, r8, ror #14 │ │ │ │ - addseq r7, r1, ip, lsl #12 │ │ │ │ + adceq fp, r5, r0, asr #12 │ │ │ │ + addseq r7, r1, r8, lsr #10 │ │ │ │ + addseq r7, r1, ip, asr #7 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ tsteq r6, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -30963,21 +30963,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 29d8e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #996 @ 0x3e4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq fp, r5, r2, ror r4 │ │ │ │ - adceq fp, r5, r0, lsr r4 │ │ │ │ - adceq fp, r5, ip, ror #3 │ │ │ │ - addseq r6, r1, r8, ror pc │ │ │ │ + adceq fp, r5, r2, lsr r2 │ │ │ │ + strdeq fp, [r5], r0 @ │ │ │ │ + adceq sl, r5, ip, lsr #31 │ │ │ │ + addseq r6, r1, r8, lsr sp │ │ │ │ muleq r0, r5, r4 │ │ │ │ - adceq fp, r5, r8, asr #3 │ │ │ │ - addseq r6, r1, r4, asr pc │ │ │ │ + adceq sl, r5, r8, lsl #31 │ │ │ │ + addseq r6, r1, r4, lsl sp │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #388] @ 29da88 │ │ │ │ ldrb ip, [r0] │ │ │ │ @@ -31074,19 +31074,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1024 @ 0x400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq fp, r5, lr, lsl r0 │ │ │ │ + ldrdeq sl, [r5], lr @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq fp, r5, r0, lsl r0 │ │ │ │ - umullseq r6, r1, ip, sp │ │ │ │ + ldrdeq sl, [r5], r0 @ │ │ │ │ + addseq r6, r1, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #332] @ 29dc08 │ │ │ │ @@ -31170,19 +31170,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #32] @ 29dc1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq sl, r5, r0, ror lr │ │ │ │ + adceq sl, r5, r0, lsr ip │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - umlaleq sl, r5, r0, lr │ │ │ │ - addseq r6, r1, r8, lsl ip │ │ │ │ + adceq sl, r5, r0, asr ip │ │ │ │ + @ instruction: 0x009169d8 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -31365,21 +31365,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ mov r2, #3280 @ 0xcd0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r6, ip, lsr #3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sl, r5, ip, ror #27 │ │ │ │ - adceq sl, r5, r2, ror #24 │ │ │ │ + adceq sl, r5, ip, lsr #23 │ │ │ │ + adceq sl, r5, r2, lsr #20 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ tsteq r6, r8, lsr #32 │ │ │ │ - adceq sl, r5, r8, lsl #23 │ │ │ │ - addseq r6, r1, r8, lsl #20 │ │ │ │ + adceq sl, r5, r8, asr #18 │ │ │ │ + addseq r6, r1, r8, asr #15 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ @@ -31544,21 +31544,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 29e1fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ @ instruction: 0x0116ae9c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq sl, [r5], ip @ │ │ │ │ - adceq sl, r5, r8, asr r9 │ │ │ │ + umlaleq sl, r5, ip, r8 │ │ │ │ + adceq sl, r5, r8, lsl r7 │ │ │ │ andeq r1, r0, r1 │ │ │ │ tsteq r6, r8, lsl sp │ │ │ │ andeq r2, r0, r1 │ │ │ │ - adceq sl, r5, r0, asr #17 │ │ │ │ - addseq r6, r1, r8, lsr r7 │ │ │ │ + adceq sl, r5, r0, lsl #13 │ │ │ │ + @ instruction: 0x009164f8 │ │ │ │ andeq r0, r0, sp, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -32089,20 +32089,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #36] @ 29ea7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq sl, r5, r6, ror #13 │ │ │ │ - adceq sl, r5, r0, asr r0 │ │ │ │ - addseq r5, r1, r4, ror #27 │ │ │ │ - @ instruction: 0x00915dfc │ │ │ │ - adceq sl, r5, r0, lsr r0 │ │ │ │ - @ instruction: 0x00915dbc │ │ │ │ + adceq sl, r5, r6, lsr #9 │ │ │ │ + adceq r9, r5, r0, lsl lr │ │ │ │ + addseq r5, r1, r4, lsr #23 │ │ │ │ + @ instruction: 0x00915bbc │ │ │ │ + strdeq r9, [r5], r0 @ │ │ │ │ + addseq r5, r1, ip, ror fp │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #508] @ 29ec98 │ │ │ │ @@ -32232,22 +32232,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 29ecc0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r6, ip, asr r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r9, r5, lr, lsl #29 │ │ │ │ - adceq r9, r5, ip, lsl #31 │ │ │ │ + adceq r9, r5, lr, asr #24 │ │ │ │ + adceq r9, r5, ip, asr #26 │ │ │ │ tsteq r6, r8, asr #5 │ │ │ │ - strdeq r9, [r5], ip @ │ │ │ │ - adceq r9, r5, ip, lsl #29 │ │ │ │ - adceq r9, r5, r4, ror #28 │ │ │ │ - strdeq r9, [r5], ip @ │ │ │ │ - addseq r5, r1, r8, ror ip │ │ │ │ + @ instruction: 0x00a59cbc │ │ │ │ + adceq r9, r5, ip, asr #24 │ │ │ │ + adceq r9, r5, r4, lsr #24 │ │ │ │ + @ instruction: 0x00a59bbc │ │ │ │ + addseq r5, r1, r8, lsr sl │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r1] │ │ │ │ mov r3, #1 │ │ │ │ @@ -32341,19 +32341,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 29ee68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq r9, r5, r8, ror sp │ │ │ │ + adceq r9, r5, r8, lsr fp │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r9, r5, r0, asr #24 │ │ │ │ - addseq r5, r1, ip, asr #19 │ │ │ │ + adceq r9, r5, r0, lsl #20 │ │ │ │ + addseq r5, r1, ip, lsl #15 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -32456,19 +32456,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 29f030 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r9, r5, r0, lsr #21 │ │ │ │ - addseq r5, r1, ip, lsr #16 │ │ │ │ - adceq r9, r5, r0, ror sl │ │ │ │ - addseq r5, r1, r0, ror #16 │ │ │ │ - addseq r5, r1, ip, ror r8 │ │ │ │ + adceq r9, r5, r0, ror #16 │ │ │ │ + addseq r5, r1, ip, ror #11 │ │ │ │ + adceq r9, r5, r0, lsr r8 │ │ │ │ + addseq r5, r1, r0, lsr #12 │ │ │ │ + addseq r5, r1, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -32619,20 +32619,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - ldrdeq r9, [r5], r4 @ │ │ │ │ - adceq r9, r5, r8, lsl #16 │ │ │ │ - @ instruction: 0x009155f8 │ │ │ │ - addseq r5, r1, r4, lsl r6 │ │ │ │ - adceq r9, r5, r8, ror #15 │ │ │ │ - addseq r5, r1, r8, ror r5 │ │ │ │ + umlaleq r9, r5, r4, r6 │ │ │ │ + adceq r9, r5, r8, asr #11 │ │ │ │ + @ instruction: 0x009153b8 │ │ │ │ + @ instruction: 0x009153d4 │ │ │ │ + adceq r9, r5, r8, lsr #11 │ │ │ │ + addseq r5, r1, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -32783,29 +32783,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 29f574 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - ldrdeq r9, [r5], r0 @ │ │ │ │ - @ instruction: 0x009153f4 │ │ │ │ - addseq r5, r1, ip, asr r3 │ │ │ │ + umlaleq r9, r5, r0, r3 │ │ │ │ + @ instruction: 0x009151b4 │ │ │ │ + addseq r5, r1, ip, lsl r1 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - adceq r9, r5, r8, lsr #11 │ │ │ │ - addseq r5, r1, r0, ror #7 │ │ │ │ - addseq r5, r1, r4, lsr r3 │ │ │ │ + adceq r9, r5, r8, ror #6 │ │ │ │ + addseq r5, r1, r0, lsr #3 │ │ │ │ + ldrsheq r5, [r1], r4 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - adceq r9, r5, ip, ror r5 │ │ │ │ - @ instruction: 0x009153d0 │ │ │ │ - addseq r5, r1, r8, lsl #6 │ │ │ │ + adceq r9, r5, ip, lsr r3 │ │ │ │ + umullseq r5, r1, r0, r1 │ │ │ │ + addseq r5, r1, r8, asr #1 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - adceq r9, r5, r4, asr r5 │ │ │ │ - addseq r5, r1, r4, asr #6 │ │ │ │ - addseq r5, r1, r0, ror #6 │ │ │ │ + adceq r9, r5, r4, lsl r3 │ │ │ │ + addseq r5, r1, r4, lsl #2 │ │ │ │ + addseq r5, r1, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -32973,21 +32973,21 @@ │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #44] @ 29f850 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - adceq r9, r5, r4, lsl #6 │ │ │ │ - umullseq r5, r1, r0, r0 │ │ │ │ + adceq r9, r5, r4, asr #1 │ │ │ │ + addseq r4, r1, r0, asr lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - adceq r9, r5, r8, ror #4 │ │ │ │ - @ instruction: 0x00914ff0 │ │ │ │ + adceq r9, r5, r8, lsr #32 │ │ │ │ + @ instruction: 0x00914db0 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #328] @ 29f9b8 │ │ │ │ @@ -33072,15 +33072,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01169590 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r9, [r5], ip @ │ │ │ │ + umlaleq r8, r5, ip, pc @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0x01169490 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -33166,15 +33166,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r6, r8, lsl r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r9, r5, r0, ror r0 │ │ │ │ + adceq r8, r5, r0, lsr lr │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r6, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -33259,15 +33259,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r6, r0, lsr #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r5, ip, ror #29 │ │ │ │ + adceq r8, r5, ip, lsr #25 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x0116919c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -33356,15 +33356,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r6, r4, lsr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r5, ip, ror #26 │ │ │ │ + adceq r8, r5, ip, lsr #22 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r6, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov ip, r0 │ │ │ │ @@ -33540,35 +33540,35 @@ │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -33616,15 +33616,15 @@ │ │ │ │ b 29ffb0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldm r0, {r0, r2, r4, r5} │ │ │ │ b 29ffb0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -33783,21 +33783,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r6, ip, lsr #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r6, r8, ror #26 │ │ │ │ - @ instruction: 0x00a585bd │ │ │ │ - adceq r8, r5, r4, lsl #12 │ │ │ │ - addseq r4, r1, ip, lsl #7 │ │ │ │ + adceq r8, r5, sp, ror r3 │ │ │ │ + adceq r8, r5, r4, asr #7 │ │ │ │ + addseq r4, r1, ip, asr #2 │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - adceq r8, r5, r0, asr #11 │ │ │ │ - @ instruction: 0x009143b0 │ │ │ │ - addseq r4, r1, ip, asr #7 │ │ │ │ + adceq r8, r5, r0, lsl #7 │ │ │ │ + addseq r4, r1, r0, ror r1 │ │ │ │ + addseq r4, r1, ip, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2080] @ 2a0d30 │ │ │ │ ldr r3, [pc, #2080] @ 2a0d34 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -33864,23 +33864,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 2a0628 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -33905,29 +33905,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r3, #0 │ │ │ │ bcs 2a06cc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r3, r1 │ │ │ │ orr r3, r3, r9 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ movcc r0, #2 │ │ │ │ movcc r3, #0 │ │ │ │ subs r0, r0, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r1, r2 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ sub r9, fp, #62 @ 0x3e │ │ │ │ sbcs r4, r8, r4 │ │ │ │ @@ -34058,23 +34058,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs sl, #0 │ │ │ │ bcs 2a0930 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, r5 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -34102,15 +34102,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ movcs r3, sl │ │ │ │ mvncs r0, #2 │ │ │ │ bcs 2a0b24 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ cmp r0, #3 │ │ │ │ orr r3, r1, sl │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 2a0b1c │ │ │ │ mov r3, #0 │ │ │ │ rsb r1, r9, #0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -34122,15 +34122,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs ip, r1, ip │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -34319,22 +34319,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011688f0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r6, ip, ror #10 │ │ │ │ - adceq r7, r5, r0, lsr #29 │ │ │ │ - addseq r3, r1, r8, lsl #27 │ │ │ │ - addseq r3, r1, r8, lsr #24 │ │ │ │ + adceq r7, r5, r0, ror #24 │ │ │ │ + addseq r3, r1, r8, asr #22 │ │ │ │ + addseq r3, r1, r8, ror #19 │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ tsteq r6, ip, ror #2 │ │ │ │ - adceq r7, r5, r0, ror #26 │ │ │ │ - addseq r3, r1, r0, asr fp │ │ │ │ - addseq r3, r1, ip, ror #22 │ │ │ │ + adceq r7, r5, r0, lsr #22 │ │ │ │ + addseq r3, r1, r0, lsl r9 │ │ │ │ + addseq r3, r1, ip, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r7, [r1] │ │ │ │ mov lr, #1 │ │ │ │ lsl ip, lr, r7 │ │ │ │ @@ -34368,15 +34368,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r6, r0 │ │ │ │ umull ip, r3, r5, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov sl, r2 │ │ │ │ @@ -34396,15 +34396,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r6, lr │ │ │ │ bne 2a0f30 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r5, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r8, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -34536,21 +34536,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 2a10b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r7, r5, ip, lsl sl │ │ │ │ - @ instruction: 0x009138b0 │ │ │ │ - addseq r3, r1, r8, lsr #15 │ │ │ │ + ldrdeq r7, [r5], ip @ │ │ │ │ + addseq r3, r1, r0, ror r6 │ │ │ │ + addseq r3, r1, r8, ror #10 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - strdeq r7, [r5], r0 @ │ │ │ │ - addseq r3, r1, r0, ror #15 │ │ │ │ - @ instruction: 0x009137fc │ │ │ │ + @ instruction: 0x00a577b0 │ │ │ │ + addseq r3, r1, r0, lsr #11 │ │ │ │ + @ instruction: 0x009135bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #576] @ 2a1314 │ │ │ │ ldr r3, [pc, #576] @ 2a1318 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -34583,15 +34583,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -34696,22 +34696,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r6, r0, lsr sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r6, r8, asr #24 │ │ │ │ - adceq r7, r5, r4, lsr r8 │ │ │ │ - addseq r3, r1, r0, lsl #14 │ │ │ │ - addseq r3, r1, r0, asr #11 │ │ │ │ + strdeq r7, [r5], r4 @ │ │ │ │ + addseq r3, r1, r0, asr #9 │ │ │ │ + addseq r3, r1, r0, lsl #7 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ tsteq r6, r0, asr #22 │ │ │ │ - adceq r7, r5, ip, ror r7 │ │ │ │ - addseq r3, r1, ip, ror #10 │ │ │ │ - addseq r3, r1, r8, lsl #11 │ │ │ │ + adceq r7, r5, ip, lsr r5 │ │ │ │ + addseq r3, r1, ip, lsr #6 │ │ │ │ + addseq r3, r1, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2100] @ 2a1b90 │ │ │ │ mov r7, r3 │ │ │ │ @@ -34771,15 +34771,15 @@ │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r1, sp, #24 │ │ │ │ strb r3, [sp, #17] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ blt 2a14a0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -35239,29 +35239,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r6, r4, lsr #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r6, r8, lsl r8 │ │ │ │ - adceq r7, r5, ip, asr r0 │ │ │ │ - umullseq r2, r1, ip, pc @ │ │ │ │ - addseq r2, r1, r4, ror #27 │ │ │ │ + adceq r6, r5, ip, lsl lr │ │ │ │ + addseq r2, r1, ip, asr sp │ │ │ │ + addseq r2, r1, r4, lsr #23 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq r7, r5, ip, lsl r0 │ │ │ │ - addseq r2, r1, ip, lsl #28 │ │ │ │ - addseq r2, r1, r8, lsr #28 │ │ │ │ - @ instruction: 0x00a56fb4 │ │ │ │ - addseq r2, r1, r0, asr #26 │ │ │ │ - adceq r6, r5, r0, lsr pc │ │ │ │ - @ instruction: 0x00912dfc │ │ │ │ - @ instruction: 0x00912cbc │ │ │ │ - adceq r6, r5, r0, lsl #30 │ │ │ │ - umullseq r2, r1, r4, ip │ │ │ │ - addseq r2, r1, ip, lsl lr │ │ │ │ + ldrdeq r6, [r5], ip @ │ │ │ │ + addseq r2, r1, ip, asr #23 │ │ │ │ + addseq r2, r1, r8, ror #23 │ │ │ │ + adceq r6, r5, r4, ror sp │ │ │ │ + addseq r2, r1, r0, lsl #22 │ │ │ │ + strdeq r6, [r5], r0 @ │ │ │ │ + @ instruction: 0x00912bbc │ │ │ │ + addseq r2, r1, ip, ror sl │ │ │ │ + adceq r6, r5, r0, asr #25 │ │ │ │ + addseq r2, r1, r4, asr sl │ │ │ │ + @ instruction: 0x00912bdc │ │ │ │ │ │ │ │ 002a1bd8 : │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a1c34 │ │ │ │ ands ip, r3, #1 │ │ │ │ mvnne ip, #0 │ │ │ │ @@ -35293,17 +35293,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r6, r5, r8, lsr #28 │ │ │ │ - addseq r2, r1, r8, lsl ip │ │ │ │ - addseq r2, r1, r4, lsr ip │ │ │ │ + adceq r6, r5, r8, ror #23 │ │ │ │ + @ instruction: 0x009129d8 │ │ │ │ + @ instruction: 0x009129f4 │ │ │ │ │ │ │ │ 002a1c78 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsl r1, r1, #15 │ │ │ │ lsl r2, r2, #31 │ │ │ │ add r1, r1, #32512 @ 0x7f00 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -35768,17 +35768,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a2380 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2a2384 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r6, r5, r8, lsl r7 │ │ │ │ - addseq r2, r1, r4, lsl #10 │ │ │ │ - addseq r2, r1, ip, ror #12 │ │ │ │ + ldrdeq r6, [r5], r8 @ │ │ │ │ + addseq r2, r1, r4, asr #5 │ │ │ │ + addseq r2, r1, ip, lsr #8 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 002a2388 : │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, sp, #16 │ │ │ │ @@ -35905,23 +35905,23 @@ │ │ │ │ beq 2a25bc │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2a25e0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb22a8 │ │ │ │ + bl bb2068 │ │ │ │ ldr r3, [pc, #268] @ 2a268c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2a2618 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb28a4 │ │ │ │ + bl bb2664 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2628 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -36004,23 +36004,23 @@ │ │ │ │ beq 2a2740 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2a2764 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb22a4 │ │ │ │ + bl bb2064 │ │ │ │ ldr r3, [pc, #268] @ 2a2810 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2a279c │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb28a4 │ │ │ │ + bl bb2664 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a27ac │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -36112,29 +36112,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 2a2958 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb17c4 │ │ │ │ + bl bb1584 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 2a2a4c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2a29a0 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb20d8 │ │ │ │ + bl bb1e98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a29b0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -36257,29 +36257,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 2a2b94 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb17c0 │ │ │ │ + bl bb1580 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 2a2c88 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2a2bdc │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb20d8 │ │ │ │ + bl bb1e98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2bec │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -36447,15 +36447,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r6, r4, asr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r5, r5, ip, sp @ │ │ │ │ + adceq r5, r5, ip, asr fp │ │ │ │ tsteq r6, r8, ror r0 │ │ │ │ │ │ │ │ 002a2dd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -36531,15 +36531,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r6, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r5, r5, r4, asr ip │ │ │ │ + adceq r5, r5, r4, lsl sl │ │ │ │ tsteq r6, r0, lsr pc │ │ │ │ │ │ │ │ 002a2f1c : │ │ │ │ mov r3, #0 │ │ │ │ b 2908fc │ │ │ │ │ │ │ │ 002a2f24 : │ │ │ │ @@ -36835,15 +36835,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 2a3478 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -37462,39 +37462,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 2a3dcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r6, r4, lsl #23 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r5, r5, r3, asr r5 │ │ │ │ + adceq r5, r5, r3, lsl r3 │ │ │ │ tsteq r6, ip, lsr #17 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r5, r5, r4, lsr #3 │ │ │ │ - addseq r0, r1, r8, lsr pc │ │ │ │ - addseq r0, r1, r0, asr pc │ │ │ │ - ldrdeq r4, [r5], r7 @ │ │ │ │ - @ instruction: 0x00a54ebc │ │ │ │ - addseq r0, r1, ip, asr #24 │ │ │ │ + adceq r4, r5, r4, ror #30 │ │ │ │ + @ instruction: 0x00910cf8 │ │ │ │ + addseq r0, r1, r0, lsl sp │ │ │ │ + umlaleq r4, r5, r7, ip │ │ │ │ + adceq r4, r5, ip, ror ip │ │ │ │ + addseq r0, r1, ip, lsl #20 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r4, r5, r0, asr lr │ │ │ │ - addseq r0, r1, r0, asr #24 │ │ │ │ - addseq r0, r1, ip, asr ip │ │ │ │ - @ instruction: 0x00a54db4 │ │ │ │ - addseq r0, r1, r0, lsl #25 │ │ │ │ - addseq r0, r1, r0, asr #22 │ │ │ │ + adceq r4, r5, r0, lsl ip │ │ │ │ + addseq r0, r1, r0, lsl #20 │ │ │ │ + addseq r0, r1, ip, lsl sl │ │ │ │ + adceq r4, r5, r4, ror fp │ │ │ │ + addseq r0, r1, r0, asr #20 │ │ │ │ + addseq r0, r1, r0, lsl #18 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r4, r5, ip, lsl #27 │ │ │ │ - @ instruction: 0x00910bf4 │ │ │ │ - addseq r0, r1, r8, ror fp │ │ │ │ - adceq r4, r5, r4, asr sp │ │ │ │ - addseq r0, r1, r4, ror #21 │ │ │ │ - adceq r4, r5, r8, lsr #26 │ │ │ │ - @ instruction: 0x00910abc │ │ │ │ + adceq r4, r5, ip, asr #22 │ │ │ │ + @ instruction: 0x009109b4 │ │ │ │ + addseq r0, r1, r8, lsr r9 │ │ │ │ + adceq r4, r5, r4, lsl fp │ │ │ │ + addseq r0, r1, r4, lsr #17 │ │ │ │ + adceq r4, r5, r8, ror #21 │ │ │ │ + addseq r0, r1, ip, ror r8 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a3dd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -37516,23 +37516,23 @@ │ │ │ │ beq 2a3e80 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2a3ea0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb24ec │ │ │ │ + bl bb22ac │ │ │ │ ldr r3, [pc, #264] @ 2a3f4c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2a3ed8 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb28a4 │ │ │ │ + bl bb2664 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a3ee8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -37623,29 +37623,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 2a406c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1b78 │ │ │ │ + bl bb1938 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #372] @ 2a4160 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2a40b4 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb20d8 │ │ │ │ + bl bb1e98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a40c4 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -37802,15 +37802,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r6, ip, ror ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r5, r4, asr #17 │ │ │ │ + adceq r4, r5, r4, lsl #13 │ │ │ │ tsteq r6, r4, lsr #23 │ │ │ │ │ │ │ │ 002a42a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -37884,15 +37884,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 2a44c4 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -38504,38 +38504,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2a4df0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r6, r8, lsr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r5, ip, lsl r5 │ │ │ │ + ldrdeq r4, [r5], ip @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r6, ip, ror r8 │ │ │ │ - adceq r4, r5, ip, ror r1 │ │ │ │ - addseq pc, r0, r0, lsl pc @ │ │ │ │ - addseq pc, r0, r8, lsr #30 │ │ │ │ - adceq r3, r5, r4, asr #29 │ │ │ │ - umlaleq r3, r5, ip, lr │ │ │ │ - addseq pc, r0, ip, lsr #24 │ │ │ │ + adceq r3, r5, ip, lsr pc │ │ │ │ + @ instruction: 0x0090fcd0 │ │ │ │ + addseq pc, r0, r8, ror #25 │ │ │ │ + adceq r3, r5, r4, lsl #25 │ │ │ │ + adceq r3, r5, ip, asr ip │ │ │ │ + addseq pc, r0, ip, ror #19 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r3, r5, ip, lsr #28 │ │ │ │ - addseq pc, r0, ip, lsl ip @ │ │ │ │ - addseq pc, r0, r8, lsr ip @ │ │ │ │ - adceq r3, r5, ip, lsl #27 │ │ │ │ - addseq pc, r0, r8, asr ip @ │ │ │ │ - addseq pc, r0, r8, lsl fp @ │ │ │ │ + adceq r3, r5, ip, ror #23 │ │ │ │ + @ instruction: 0x0090f9dc │ │ │ │ + @ instruction: 0x0090f9f8 │ │ │ │ + adceq r3, r5, ip, asr #22 │ │ │ │ + addseq pc, r0, r8, lsl sl @ │ │ │ │ + @ instruction: 0x0090f8d8 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r3, r5, r4, ror #26 │ │ │ │ - addseq pc, r0, ip, asr #23 │ │ │ │ - addseq pc, r0, r0, asr fp @ │ │ │ │ - adceq r3, r5, ip, lsr #26 │ │ │ │ - @ instruction: 0x0090fabc │ │ │ │ - adceq r3, r5, r0, lsl #26 │ │ │ │ - umullseq pc, r0, r4, sl @ │ │ │ │ + adceq r3, r5, r4, lsr #22 │ │ │ │ + addseq pc, r0, ip, lsl #19 │ │ │ │ + addseq pc, r0, r0, lsl r9 @ │ │ │ │ + adceq r3, r5, ip, ror #21 │ │ │ │ + addseq pc, r0, ip, ror r8 @ │ │ │ │ + adceq r3, r5, r0, asr #21 │ │ │ │ + addseq pc, r0, r4, asr r8 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002a4df4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -38665,30 +38665,30 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ strd r4, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -39513,45 +39513,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x01163fd4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r3, r5, sp, asr #15 │ │ │ │ + adceq r3, r5, sp, lsl #11 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ tsteq r6, r8, ror sl │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - adceq r2, r5, r9, lsl #29 │ │ │ │ - adceq r2, r5, r4, lsl lr │ │ │ │ - addseq lr, r0, r4, lsr #23 │ │ │ │ + adceq r2, r5, r9, asr #24 │ │ │ │ + ldrdeq r2, [r5], r4 @ │ │ │ │ + addseq lr, r0, r4, ror #18 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r2, r5, r0, asr sp │ │ │ │ - addseq lr, r0, r0, asr #22 │ │ │ │ - addseq lr, r0, ip, asr fp │ │ │ │ + adceq r2, r5, r0, lsl fp │ │ │ │ + addseq lr, r0, r0, lsl #18 │ │ │ │ + addseq lr, r0, ip, lsl r9 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - adceq r2, r5, r4, ror #21 │ │ │ │ - @ instruction: 0x0090e9b0 │ │ │ │ - addseq lr, r0, ip, ror #16 │ │ │ │ + adceq r2, r5, r4, lsr #17 │ │ │ │ + addseq lr, r0, r0, ror r7 │ │ │ │ + addseq lr, r0, ip, lsr #12 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - adceq r2, r5, r8, lsr #21 │ │ │ │ - addseq lr, r0, r0, lsl r9 │ │ │ │ - umullseq lr, r0, r4, r8 │ │ │ │ - adceq r2, r5, r0, lsl #21 │ │ │ │ - addseq lr, r0, ip, lsl #16 │ │ │ │ + adceq r2, r5, r8, ror #16 │ │ │ │ + @ instruction: 0x0090e6d0 │ │ │ │ + addseq lr, r0, r4, asr r6 │ │ │ │ + adceq r2, r5, r0, asr #16 │ │ │ │ + addseq lr, r0, ip, asr #11 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq r2, r5, ip, asr sl │ │ │ │ - addseq lr, r0, ip, ror #15 │ │ │ │ - adceq r2, r5, r4, lsr sl │ │ │ │ - addseq lr, r0, r8, asr #15 │ │ │ │ - addseq lr, r0, r0, ror #15 │ │ │ │ + adceq r2, r5, ip, lsl r8 │ │ │ │ + addseq lr, r0, ip, lsr #11 │ │ │ │ + strdeq r2, [r5], r4 @ │ │ │ │ + addseq lr, r0, r8, lsl #11 │ │ │ │ + addseq lr, r0, r0, lsr #11 │ │ │ │ cmp r3, #0 │ │ │ │ clzeq lr, ip │ │ │ │ addeq lr, lr, #32 │ │ │ │ clzne lr, r3 │ │ │ │ rsb sl, lr, #64 @ 0x40 │ │ │ │ lsr r5, r1, sl │ │ │ │ lsl r3, r3, lr │ │ │ │ @@ -39852,34 +39852,34 @@ │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mov r2, r4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -40659,58 +40659,58 @@ │ │ │ │ ldrb r8, [r5, #1] │ │ │ │ mov ip, r1 │ │ │ │ mov r0, r1 │ │ │ │ strh r3, [r9] │ │ │ │ b 2a6a5c │ │ │ │ tsteq r6, ip, ror sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r5, sl, asr #10 │ │ │ │ - adceq r2, r5, r4, lsr #10 │ │ │ │ - adceq r2, r5, ip, lsl #11 │ │ │ │ + adceq r2, r5, sl, lsl #6 │ │ │ │ + adceq r2, r5, r4, ror #5 │ │ │ │ + adceq r2, r5, ip, asr #6 │ │ │ │ tsteq r6, ip, asr #17 │ │ │ │ - adceq r2, r5, r4, lsr #9 │ │ │ │ - adceq r2, r5, r0, lsr #7 │ │ │ │ - addseq lr, r0, ip, ror #4 │ │ │ │ - addseq lr, r0, r8, lsr #2 │ │ │ │ + adceq r2, r5, r4, ror #4 │ │ │ │ + adceq r2, r5, r0, ror #2 │ │ │ │ + addseq lr, r0, ip, lsr #32 │ │ │ │ + addseq sp, r0, r8, ror #29 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - strdeq r2, [r5], r8 @ │ │ │ │ - umlaleq r2, r5, ip, r1 │ │ │ │ - adceq r2, r5, r0, asr r0 │ │ │ │ + strheq r2, [r5], r8 @ │ │ │ │ + adceq r1, r5, ip, asr pc │ │ │ │ + adceq r1, r5, r0, lsl lr │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - adceq r1, r5, ip, ror #31 │ │ │ │ - adceq r1, r5, r8, ror pc │ │ │ │ - adceq r1, r5, r4, lsl sp │ │ │ │ + adceq r1, r5, ip, lsr #27 │ │ │ │ + adceq r1, r5, r8, lsr sp │ │ │ │ + ldrdeq r1, [r5], r4 @ │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - adceq r1, r5, r4, asr sl │ │ │ │ - adceq r1, r5, r0, ror r9 │ │ │ │ - addseq sp, r0, r4, lsl #14 │ │ │ │ - addseq sp, r0, ip, lsl r7 │ │ │ │ + adceq r1, r5, r4, lsl r8 │ │ │ │ + adceq r1, r5, r0, lsr r7 │ │ │ │ + addseq sp, r0, r4, asr #9 │ │ │ │ + @ instruction: 0x0090d4dc │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r1, r5, r4, lsr #10 │ │ │ │ - addseq sp, r0, r4, lsl r3 │ │ │ │ - addseq sp, r0, r0, lsr r3 │ │ │ │ - umlaleq r1, r5, r4, r2 │ │ │ │ - addseq sp, r0, r4, lsl r1 │ │ │ │ + adceq r1, r5, r4, ror #5 │ │ │ │ + ldrsbeq sp, [r0], r4 │ │ │ │ + ldrsheq sp, [r0], r0 │ │ │ │ + adceq r1, r5, r4, asr r0 │ │ │ │ + @ instruction: 0x0090ced4 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - adceq r1, r5, r4, lsr #2 │ │ │ │ - addseq ip, r0, ip, lsl #31 │ │ │ │ - addseq ip, r0, r0, lsl pc │ │ │ │ - ldrdeq r1, [r5], r8 @ │ │ │ │ - addseq ip, r0, r4, ror #28 │ │ │ │ - strheq r1, [r5], r4 @ │ │ │ │ - addseq ip, r0, r0, lsr pc │ │ │ │ + adceq r0, r5, r4, ror #29 │ │ │ │ + addseq ip, r0, ip, asr #26 │ │ │ │ + @ instruction: 0x0090ccd0 │ │ │ │ + umlaleq r0, r5, r8, lr │ │ │ │ + addseq ip, r0, r4, lsr #24 │ │ │ │ + adceq r0, r5, r4, ror lr │ │ │ │ + @ instruction: 0x0090ccf0 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - adceq r1, r5, r8, lsl #1 │ │ │ │ - addseq ip, r0, ip, lsl lr │ │ │ │ + adceq r0, r5, r8, asr #28 │ │ │ │ + @ instruction: 0x0090cbdc │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq r1, r5, ip, rrx │ │ │ │ - addseq ip, r0, r0, lsl #28 │ │ │ │ - addseq ip, r0, r8, lsl lr │ │ │ │ - adceq r1, r5, ip, asr #32 │ │ │ │ - @ instruction: 0x0090cddc │ │ │ │ + adceq r0, r5, ip, lsr #28 │ │ │ │ + addseq ip, r0, r0, asr #23 │ │ │ │ + @ instruction: 0x0090cbd8 │ │ │ │ + adceq r0, r5, ip, lsl #28 │ │ │ │ + umullseq ip, r0, ip, fp │ │ │ │ ldrb r1, [r9, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2a7670 │ │ │ │ ldrb r6, [r9, #9] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2a7004 │ │ │ │ @@ -41500,15 +41500,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 2a7c94 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -42391,45 +42391,45 @@ │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add r2, r2, r1, lsl #20 │ │ │ │ b 2a8788 │ │ │ │ @ instruction: 0x0116139c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r5, r2, ror #23 │ │ │ │ + adceq r0, r5, r2, lsr #19 │ │ │ │ @ instruction: 0x01160dd8 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq r0, r5, r0, asr r6 │ │ │ │ - addseq ip, r0, r4, ror #7 │ │ │ │ - @ instruction: 0x0090c3fc │ │ │ │ - adceq r0, r5, r0, lsr #7 │ │ │ │ - addseq ip, r0, ip, lsr #2 │ │ │ │ + adceq r0, r5, r0, lsl r4 │ │ │ │ + addseq ip, r0, r4, lsr #3 │ │ │ │ + @ instruction: 0x0090c1bc │ │ │ │ + adceq r0, r5, r0, ror #2 │ │ │ │ + addseq fp, r0, ip, ror #29 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r0, r5, ip, lsr r3 │ │ │ │ - addseq ip, r0, ip, ror r2 │ │ │ │ - addseq ip, r0, r4, asr #1 │ │ │ │ + strdeq r0, [r5], ip @ │ │ │ │ + addseq ip, r0, ip, lsr r0 │ │ │ │ + addseq fp, r0, r4, lsl #29 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq r0, r5, ip, lsr #5 │ │ │ │ - umullseq ip, r0, ip, r0 │ │ │ │ - ldrheq ip, [r0], r8 │ │ │ │ - adceq pc, r4, r0, asr fp @ │ │ │ │ - @ instruction: 0x0090b9b8 │ │ │ │ - addseq fp, r0, ip, lsr r9 │ │ │ │ - adceq pc, r4, r4, lsr #22 │ │ │ │ - @ instruction: 0x0090b9f0 │ │ │ │ - @ instruction: 0x0090b8b0 │ │ │ │ - strdeq pc, [r4], r8 @ │ │ │ │ - addseq fp, r0, r4, lsl #17 │ │ │ │ - adceq pc, r4, r8, asr #21 │ │ │ │ - addseq fp, r0, ip, asr r8 │ │ │ │ + adceq r0, r5, ip, rrx │ │ │ │ + addseq fp, r0, ip, asr lr │ │ │ │ + addseq fp, r0, r8, ror lr │ │ │ │ + adceq pc, r4, r0, lsl r9 @ │ │ │ │ + addseq fp, r0, r8, ror r7 │ │ │ │ + @ instruction: 0x0090b6fc │ │ │ │ + adceq pc, r4, r4, ror #17 │ │ │ │ + @ instruction: 0x0090b7b0 │ │ │ │ + addseq fp, r0, r0, ror r6 │ │ │ │ + @ instruction: 0x00a4f8b8 │ │ │ │ + addseq fp, r0, r4, asr #12 │ │ │ │ + adceq pc, r4, r8, lsl #17 │ │ │ │ + addseq fp, r0, ip, lsl r6 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq pc, r4, ip, lsr #21 │ │ │ │ - addseq fp, r0, r0, asr #16 │ │ │ │ - addseq fp, r0, r8, asr #19 │ │ │ │ + adceq pc, r4, ip, ror #16 │ │ │ │ + addseq fp, r0, r0, lsl #12 │ │ │ │ + addseq fp, r0, r8, lsl #15 │ │ │ │ adds r0, r7, r0 │ │ │ │ adc r2, r6, r2 │ │ │ │ b 2a8788 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 2a81d4 │ │ │ │ mov r5, #6 │ │ │ │ @@ -42905,15 +42905,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 2a9278 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -43792,44 +43792,44 @@ │ │ │ │ add r2, r2, r1, lsl #7 │ │ │ │ b 2a9d1c │ │ │ │ adds lr, r7, lr │ │ │ │ adc r2, r6, r2 │ │ │ │ b 2a9d1c │ │ │ │ @ instruction: 0x0115fdb8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r4, r6, lsl #12 │ │ │ │ + adceq pc, r4, r6, asr #7 │ │ │ │ svcvc 0x00800000 │ │ │ │ tstpeq r5, r8, lsl #16 @ p-variant is OBSOLETE │ │ │ │ - adceq lr, r4, r8, lsl #28 │ │ │ │ - umullseq sl, r0, r4, fp │ │ │ │ + adceq lr, r4, r8, asr #23 │ │ │ │ + addseq sl, r0, r4, asr r9 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq lr, r4, r4, lsr #27 │ │ │ │ - addseq sl, r0, r4, ror #25 │ │ │ │ - addseq sl, r0, ip, lsr #22 │ │ │ │ + adceq lr, r4, r4, ror #22 │ │ │ │ + addseq sl, r0, r4, lsr #21 │ │ │ │ + addseq sl, r0, ip, ror #17 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq lr, r4, r4, ror #25 │ │ │ │ - addseq sl, r0, r8, ror sl │ │ │ │ - umullseq sl, r0, r0, sl │ │ │ │ - adceq lr, r4, ip, lsr #25 │ │ │ │ - umullseq sl, r0, ip, sl │ │ │ │ - @ instruction: 0x0090aab8 │ │ │ │ - adceq lr, r4, ip, lsl #11 │ │ │ │ - @ instruction: 0x0090a3f4 │ │ │ │ - addseq sl, r0, r8, ror r3 │ │ │ │ - adceq lr, r4, r0, ror #10 │ │ │ │ - addseq sl, r0, ip, lsr #8 │ │ │ │ - addseq sl, r0, ip, ror #5 │ │ │ │ - adceq lr, r4, r4, lsr r5 │ │ │ │ - addseq sl, r0, r0, asr #5 │ │ │ │ - adceq lr, r4, r4, lsl #10 │ │ │ │ - umullseq sl, r0, r8, r2 │ │ │ │ + adceq lr, r4, r4, lsr #21 │ │ │ │ + addseq sl, r0, r8, lsr r8 │ │ │ │ + addseq sl, r0, r0, asr r8 │ │ │ │ + adceq lr, r4, ip, ror #20 │ │ │ │ + addseq sl, r0, ip, asr r8 │ │ │ │ + addseq sl, r0, r8, ror r8 │ │ │ │ + adceq lr, r4, ip, asr #6 │ │ │ │ + @ instruction: 0x0090a1b4 │ │ │ │ + addseq sl, r0, r8, lsr r1 │ │ │ │ + adceq lr, r4, r0, lsr #6 │ │ │ │ + addseq sl, r0, ip, ror #3 │ │ │ │ + addseq sl, r0, ip, lsr #1 │ │ │ │ + strdeq lr, [r4], r4 @ │ │ │ │ + addseq sl, r0, r0, lsl #1 │ │ │ │ + adceq lr, r4, r4, asr #5 │ │ │ │ + addseq sl, r0, r8, asr r0 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq lr, r4, r8, ror #9 │ │ │ │ - addseq sl, r0, ip, ror r2 │ │ │ │ - addseq sl, r0, r4, lsl #8 │ │ │ │ + adceq lr, r4, r8, lsr #5 │ │ │ │ + addseq sl, r0, ip, lsr r0 │ │ │ │ + addseq sl, r0, r4, asr #3 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 2a97a8 │ │ │ │ mov r5, #6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ @@ -44296,15 +44296,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr ip, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp ip, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #100] @ 0x64 │ │ │ │ blt 2aa82c │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -45171,48 +45171,48 @@ │ │ │ │ movne r2, #24 │ │ │ │ bne 2aafb8 │ │ │ │ mov r2, #0 │ │ │ │ b 2aafb8 │ │ │ │ tsteq r5, r4, asr #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq lr, r4, sl, asr r0 │ │ │ │ + adceq sp, r4, sl, lsl lr │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r0, lsr r2 │ │ │ │ - strdeq sp, [r4], r4 @ │ │ │ │ - addseq r9, r0, r0, lsl #11 │ │ │ │ + @ instruction: 0x00a4d5b4 │ │ │ │ + addseq r9, r0, r0, asr #6 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - adceq sp, r4, r8, lsl #15 │ │ │ │ - addseq r9, r0, r8, asr #13 │ │ │ │ - addseq r9, r0, r0, lsl r5 │ │ │ │ + adceq sp, r4, r8, asr #10 │ │ │ │ + addseq r9, r0, r8, lsl #9 │ │ │ │ + @ instruction: 0x009092d0 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - @ instruction: 0x00a4d6b8 │ │ │ │ - addseq r9, r0, ip, asr #8 │ │ │ │ - addseq r9, r0, r4, ror #8 │ │ │ │ - adceq sp, r4, r0, lsl #13 │ │ │ │ - addseq r9, r0, r0, ror r4 │ │ │ │ - addseq r9, r0, ip, lsl #9 │ │ │ │ + adceq sp, r4, r8, ror r4 │ │ │ │ + addseq r9, r0, ip, lsl #4 │ │ │ │ + addseq r9, r0, r4, lsr #4 │ │ │ │ + adceq sp, r4, r0, asr #8 │ │ │ │ + addseq r9, r0, r0, lsr r2 │ │ │ │ + addseq r9, r0, ip, asr #4 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - ldrdeq ip, [r4], ip @ │ │ │ │ - addseq r8, r0, r4, asr #26 │ │ │ │ - addseq r8, r0, r8, asr #25 │ │ │ │ - @ instruction: 0x00a4ceb0 │ │ │ │ - addseq r8, r0, ip, ror sp │ │ │ │ - addseq r8, r0, ip, lsr ip │ │ │ │ - adceq ip, r4, r8, lsl #29 │ │ │ │ - addseq r8, r0, r4, lsl ip │ │ │ │ - adceq ip, r4, r8, asr lr │ │ │ │ - addseq r8, r0, ip, ror #23 │ │ │ │ + umlaleq ip, r4, ip, ip │ │ │ │ + addseq r8, r0, r4, lsl #22 │ │ │ │ + addseq r8, r0, r8, lsl #21 │ │ │ │ + adceq ip, r4, r0, ror ip │ │ │ │ + addseq r8, r0, ip, lsr fp │ │ │ │ + @ instruction: 0x009089fc │ │ │ │ + adceq ip, r4, r8, asr #24 │ │ │ │ + @ instruction: 0x009089d4 │ │ │ │ + adceq ip, r4, r8, lsl ip │ │ │ │ + addseq r8, r0, ip, lsr #19 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq ip, r4, ip, lsr lr │ │ │ │ - @ instruction: 0x00908bd0 │ │ │ │ - addseq r8, r0, r8, asr sp │ │ │ │ + strdeq ip, [r4], ip @ │ │ │ │ + umullseq r8, r0, r0, r9 │ │ │ │ + addseq r8, r0, r8, lsl fp │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov r7, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ lsl r7, r7, r3 │ │ │ │ @@ -45690,26 +45690,26 @@ │ │ │ │ ldr r3, [pc, #236] @ 2abe78 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r9, r0 │ │ │ │ beq 2abe68 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb28a4 │ │ │ │ + bl bb2664 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2abdd4 │ │ │ │ b 2abce0 │ │ │ │ lsr r1, r3, #1 │ │ │ │ eor r5, r5, r4 │ │ │ │ tst r6, #1 │ │ │ │ eor r1, r1, r5, lsr #31 │ │ │ │ mov r0, r7 │ │ │ │ lsl r1, r1, #31 │ │ │ │ addne r0, r7, #-2147483648 @ 0x80000000 │ │ │ │ - bl bb22a8 │ │ │ │ + bl bb2068 │ │ │ │ mov r9, r0 │ │ │ │ tst r6, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -45858,15 +45858,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ beq 2ac17c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #344] @ 2ac194 │ │ │ │ - bl bb20d8 │ │ │ │ + bl bb1e98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ac08c │ │ │ │ b 2abf2c │ │ │ │ eor r2, r7, r5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ tst fp, #1 │ │ │ │ eor r3, r3, r2, lsr #31 │ │ │ │ @@ -45876,15 +45876,15 @@ │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ movne r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ ldrne r0, [sp, #88] @ 0x58 │ │ │ │ addne r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r3, r5 │ │ │ │ - bl bb17c4 │ │ │ │ + bl bb1584 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ tst fp, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ @@ -46052,15 +46052,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, asr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq ip, r4, r4, r8 │ │ │ │ + adceq ip, r4, r4, asr r6 │ │ │ │ tsteq r5, ip, lsl #22 │ │ │ │ │ │ │ │ 002ac340 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -46179,15 +46179,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #97] @ 0x61 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ blt 2ac580 │ │ │ │ @@ -47072,44 +47072,44 @@ │ │ │ │ lsr ip, r9, lr │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ orrne ip, ip, #1 │ │ │ │ b 2ac7a0 │ │ │ │ tsteq r5, r8, lsr #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r4, r2, lsl r3 │ │ │ │ + ldrdeq ip, [r4], r2 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x0115c4fc │ │ │ │ - ldrdeq fp, [r4], ip @ │ │ │ │ - addseq r7, r0, r8, ror #16 │ │ │ │ + umlaleq fp, r4, ip, r8 │ │ │ │ + addseq r7, r0, r8, lsr #12 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq fp, r4, r8, ror sl │ │ │ │ - @ instruction: 0x009079b8 │ │ │ │ - addseq r7, r0, r0, lsl #16 │ │ │ │ + adceq fp, r4, r8, lsr r8 │ │ │ │ + addseq r7, r0, r8, ror r7 │ │ │ │ + addseq r7, r0, r0, asr #11 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - @ instruction: 0x00a4b9bc │ │ │ │ - addseq r7, r0, r0, asr r7 │ │ │ │ - addseq r7, r0, r8, ror #14 │ │ │ │ - adceq fp, r4, r4, lsl #19 │ │ │ │ - addseq r7, r0, r4, ror r7 │ │ │ │ - umullseq r7, r0, r0, r7 │ │ │ │ - adceq fp, r4, r0, lsl #4 │ │ │ │ - addseq r7, r0, r8, rrx │ │ │ │ - addseq r6, r0, ip, ror #31 │ │ │ │ - ldrdeq fp, [r4], r4 @ │ │ │ │ - addseq r7, r0, r0, lsr #1 │ │ │ │ - addseq r6, r0, r0, ror #30 │ │ │ │ - adceq fp, r4, ip, lsr #3 │ │ │ │ - addseq r6, r0, r8, lsr pc │ │ │ │ - adceq fp, r4, ip, ror r1 │ │ │ │ - addseq r6, r0, r0, lsl pc │ │ │ │ + adceq fp, r4, ip, ror r7 │ │ │ │ + addseq r7, r0, r0, lsl r5 │ │ │ │ + addseq r7, r0, r8, lsr #10 │ │ │ │ + adceq fp, r4, r4, asr #14 │ │ │ │ + addseq r7, r0, r4, lsr r5 │ │ │ │ + addseq r7, r0, r0, asr r5 │ │ │ │ + adceq sl, r4, r0, asr #31 │ │ │ │ + addseq r6, r0, r8, lsr #28 │ │ │ │ + addseq r6, r0, ip, lsr #27 │ │ │ │ + umlaleq sl, r4, r4, pc @ │ │ │ │ + addseq r6, r0, r0, ror #28 │ │ │ │ + addseq r6, r0, r0, lsr #26 │ │ │ │ + adceq sl, r4, ip, ror #30 │ │ │ │ + @ instruction: 0x00906cf8 │ │ │ │ + adceq sl, r4, ip, lsr pc │ │ │ │ + @ instruction: 0x00906cd0 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq fp, r4, r0, ror #2 │ │ │ │ - @ instruction: 0x00906ef4 │ │ │ │ - addseq r7, r0, ip, ror r0 │ │ │ │ + adceq sl, r4, r0, lsr #30 │ │ │ │ + @ instruction: 0x00906cb4 │ │ │ │ + addseq r6, r0, ip, lsr lr │ │ │ │ mov r3, r2 │ │ │ │ mov lr, #1 │ │ │ │ bic r2, r3, #-33554432 @ 0xfe000000 │ │ │ │ sub r2, r2, #8388608 @ 0x800000 │ │ │ │ orrs lr, lr, r2 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -47661,31 +47661,31 @@ │ │ │ │ strd r2, [sp, #136] @ 0x88 │ │ │ │ strd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #264 @ 0x108 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ adds lr, lr, r3 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -48444,30 +48444,30 @@ │ │ │ │ orreq r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #5 │ │ │ │ str r2, [r3, #12] │ │ │ │ strb r1, [r3] │ │ │ │ b 2aea74 │ │ │ │ @ instruction: 0x0115b494 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq sl, r4, sl, r7 │ │ │ │ + adceq sl, r4, sl, asr r5 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ @ instruction: 0x0115a8f8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - adceq r9, r4, r0, lsr #21 │ │ │ │ - addseq r5, r0, r0, ror #19 │ │ │ │ - addseq r5, r0, ip, lsr #16 │ │ │ │ + adceq r9, r4, r0, ror #16 │ │ │ │ + addseq r5, r0, r0, lsr #15 │ │ │ │ + addseq r5, r0, ip, ror #11 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - adceq r9, r4, r4, asr sl │ │ │ │ - addseq r5, r0, r4, asr #16 │ │ │ │ - addseq r5, r0, r0, ror #16 │ │ │ │ - adceq r9, r4, r0, lsr #20 │ │ │ │ - addseq r5, r0, ip, lsr #15 │ │ │ │ + adceq r9, r4, r4, lsl r8 │ │ │ │ + addseq r5, r0, r4, lsl #12 │ │ │ │ + addseq r5, r0, r0, lsr #12 │ │ │ │ + adceq r9, r4, r0, ror #15 │ │ │ │ + addseq r5, r0, ip, ror #10 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r4, r8, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ sbcs ip, sl, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movcc lr, #1 │ │ │ │ @@ -50025,31 +50025,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - adceq r8, r4, r0, lsr sl │ │ │ │ - @ instruction: 0x009047bc │ │ │ │ - adceq r8, r4, r4, lsl #20 │ │ │ │ - @ instruction: 0x009048d0 │ │ │ │ - umullseq r4, r0, r4, r7 │ │ │ │ - ldrdeq r8, [r4], r8 @ │ │ │ │ - addseq r4, r0, r0, asr #16 │ │ │ │ - addseq r4, r0, r4, asr #15 │ │ │ │ - @ instruction: 0x00a489b0 │ │ │ │ - addseq r4, r0, ip, lsr r7 │ │ │ │ + strdeq r8, [r4], r0 @ │ │ │ │ + addseq r4, r0, ip, ror r5 │ │ │ │ + adceq r8, r4, r4, asr #15 │ │ │ │ + umullseq r4, r0, r0, r6 │ │ │ │ + addseq r4, r0, r4, asr r5 │ │ │ │ + umlaleq r8, r4, r8, r7 │ │ │ │ + addseq r4, r0, r0, lsl #12 │ │ │ │ + addseq r4, r0, r4, lsl #11 │ │ │ │ + adceq r8, r4, r0, ror r7 │ │ │ │ + @ instruction: 0x009044fc │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - adceq r8, r4, r8, lsl #19 │ │ │ │ - addseq r4, r0, r8, lsl r7 │ │ │ │ - addseq r4, r0, r0, lsr #17 │ │ │ │ - adceq r8, r4, r0, ror #18 │ │ │ │ - @ instruction: 0x009046f4 │ │ │ │ - addseq r4, r0, ip, lsl #14 │ │ │ │ + adceq r8, r4, r8, asr #14 │ │ │ │ + @ instruction: 0x009044d8 │ │ │ │ + addseq r4, r0, r0, ror #12 │ │ │ │ + adceq r8, r4, r0, lsr #14 │ │ │ │ + @ instruction: 0x009044b4 │ │ │ │ + addseq r4, r0, ip, asr #9 │ │ │ │ │ │ │ │ 002b0180 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -50133,15 +50133,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, ror #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r4, ip, lsr #17 │ │ │ │ + adceq r8, r4, ip, ror #12 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ tsteq r5, ip, ror #22 │ │ │ │ │ │ │ │ 002b02f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -50164,23 +50164,23 @@ │ │ │ │ beq 2b03a0 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2b03ac │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb2684 │ │ │ │ + bl bb2444 │ │ │ │ ldr r3, [pc, #248] @ 2b045c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 2b03ec │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl bb28a4 │ │ │ │ + bl bb2664 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b03fc │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -50268,29 +50268,29 @@ │ │ │ │ orrs r2, r2, #0 │ │ │ │ mov fp, #0 │ │ │ │ beq 2b0560 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1de4 │ │ │ │ + bl bb1ba4 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #348] @ 2b065c │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, fp │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 2b05b8 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl bb20d8 │ │ │ │ + bl bb1e98 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2b05c8 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -50441,15 +50441,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsl #15 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r4, r8, asr #7 │ │ │ │ + adceq r8, r4, r8, lsl #3 │ │ │ │ tsteq r5, r8, lsr #13 │ │ │ │ │ │ │ │ 002b07a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -50535,15 +50535,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -50563,15 +50563,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 2b0a70 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -51288,38 +51288,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2b1530 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r5, r4, lsr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r4, sl, ror #31 │ │ │ │ + adceq r7, r4, sl, lsr #27 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r5, r8, asr #5 │ │ │ │ - adceq r7, r4, r8, lsr #24 │ │ │ │ - @ instruction: 0x00903abc │ │ │ │ - @ instruction: 0x009039b4 │ │ │ │ + adceq r7, r4, r8, ror #19 │ │ │ │ + addseq r3, r0, ip, ror r8 │ │ │ │ + addseq r3, r0, r4, ror r7 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - adceq r7, r4, r0, lsl #23 │ │ │ │ - addseq r3, r0, r4, lsl r9 │ │ │ │ - addseq r3, r0, ip, lsr #18 │ │ │ │ - strdeq r7, [r4], r6 @ │ │ │ │ - adceq r7, r4, ip, lsr #14 │ │ │ │ - addseq r3, r0, ip, lsl r5 │ │ │ │ - addseq r3, r0, r8, lsr r5 │ │ │ │ - adceq r7, r4, r4, asr r6 │ │ │ │ - addseq r3, r0, r0, ror #7 │ │ │ │ + adceq r7, r4, r0, asr #18 │ │ │ │ + @ instruction: 0x009036d4 │ │ │ │ + addseq r3, r0, ip, ror #13 │ │ │ │ + @ instruction: 0x00a476b6 │ │ │ │ + adceq r7, r4, ip, ror #9 │ │ │ │ + @ instruction: 0x009032dc │ │ │ │ + @ instruction: 0x009032f8 │ │ │ │ + adceq r7, r4, r4, lsl r4 │ │ │ │ + addseq r3, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r7, r4, r4, lsl r6 │ │ │ │ - addseq r3, r0, ip, ror r4 │ │ │ │ - addseq r3, r0, r0, lsl #8 │ │ │ │ - adceq r7, r4, ip, ror #11 │ │ │ │ - addseq r3, r0, ip, ror r3 │ │ │ │ - adceq r7, r4, r0, asr #11 │ │ │ │ - addseq r3, r0, r4, asr r3 │ │ │ │ + ldrdeq r7, [r4], r4 @ │ │ │ │ + addseq r3, r0, ip, lsr r2 │ │ │ │ + addseq r3, r0, r0, asr #3 │ │ │ │ + adceq r7, r4, ip, lsr #7 │ │ │ │ + addseq r3, r0, ip, lsr r1 │ │ │ │ + adceq r7, r4, r0, lsl #7 │ │ │ │ + addseq r3, r0, r4, lsl r1 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002b1534 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51460,26 +51460,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 2b1780 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -51508,15 +51508,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 2b183c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -51525,26 +51525,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov ip, #0 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -51612,23 +51612,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 2b19e0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -51657,35 +51657,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 2b1a94 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -52316,44 +52316,44 @@ │ │ │ │ movne ip, #1 │ │ │ │ lsl lr, ip, #14 │ │ │ │ mov r4, #0 │ │ │ │ b 2b2180 │ │ │ │ @ instruction: 0x01157890 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r6, r4, r3, asr #27 │ │ │ │ + adceq r6, r4, r3, lsl #23 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ tsteq r5, r0, ror #31 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - adceq r6, r4, r0, ror r7 │ │ │ │ - addseq r2, r0, r4, lsl #12 │ │ │ │ - @ instruction: 0x009024f8 │ │ │ │ + adceq r6, r4, r0, lsr r5 │ │ │ │ + addseq r2, r0, r4, asr #7 │ │ │ │ + @ instruction: 0x009022b8 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - adceq r6, r4, r3, lsr #6 │ │ │ │ + adceq r6, r4, r3, ror #1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - adceq r6, r4, r8, asr #32 │ │ │ │ - addseq r1, r0, r8, lsr lr │ │ │ │ - addseq r1, r0, r4, asr lr │ │ │ │ + adceq r5, r4, r8, lsl #28 │ │ │ │ + @ instruction: 0x00901bf8 │ │ │ │ + addseq r1, r0, r4, lsl ip │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - strdeq r5, [r4], ip @ │ │ │ │ - addseq r1, r0, r8, lsl #25 │ │ │ │ + @ instruction: 0x00a45cbc │ │ │ │ + addseq r1, r0, r8, asr #20 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - adceq r5, r4, r8, ror #28 │ │ │ │ - @ instruction: 0x00901cd0 │ │ │ │ - addseq r1, r0, r4, asr ip │ │ │ │ - adceq r5, r4, r4, lsr #28 │ │ │ │ - @ instruction: 0x00901bb8 │ │ │ │ - @ instruction: 0x00901bd0 │ │ │ │ - adceq r5, r4, r4, lsl #28 │ │ │ │ - umullseq r1, r0, r4, fp │ │ │ │ - adceq r5, r4, r0, ror #27 │ │ │ │ - addseq r1, r0, ip, ror #22 │ │ │ │ + adceq r5, r4, r8, lsr #24 │ │ │ │ + umullseq r1, r0, r0, sl │ │ │ │ + addseq r1, r0, r4, lsl sl │ │ │ │ + adceq r5, r4, r4, ror #23 │ │ │ │ + addseq r1, r0, r8, ror r9 │ │ │ │ + umullseq r1, r0, r0, r9 │ │ │ │ + adceq r5, r4, r4, asr #23 │ │ │ │ + addseq r1, r0, r4, asr r9 │ │ │ │ + adceq r5, r4, r0, lsr #23 │ │ │ │ + addseq r1, r0, ip, lsr #18 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ cmp r1, r0 │ │ │ │ cmpeq r6, ip │ │ │ │ @@ -52960,26 +52960,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 2b2ee8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -53008,15 +53008,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 2b2fa4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -53025,26 +53025,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -53112,23 +53112,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 2b3148 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, r8, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r7, r0 │ │ │ │ @@ -53157,35 +53157,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 2b31fc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -53359,17 +53359,17 @@ │ │ │ │ bl 29c228 │ │ │ │ mov r1, r0 │ │ │ │ b 2b3374 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, r4, ror r0 │ │ │ │ - adceq r5, r4, r4, asr #12 │ │ │ │ - @ instruction: 0x009014d8 │ │ │ │ - addseq r1, r0, ip, asr #7 │ │ │ │ + adceq r5, r4, r4, lsl #8 │ │ │ │ + umullseq r1, r0, r8, r2 │ │ │ │ + addseq r1, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ │ │ │ │ 002b352c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53453,15 +53453,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011558b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r5, r4, r0, lsl #10 │ │ │ │ + adceq r5, r4, r0, asr #5 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x011557bc │ │ │ │ │ │ │ │ 002b369c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -53551,15 +53551,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, asr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r5, r4, ip, lsl #7 │ │ │ │ + adceq r5, r4, ip, asr #2 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, ip, lsr r6 │ │ │ │ │ │ │ │ 002b3818 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -53654,15 +53654,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r5, r4, r4, lsl r2 │ │ │ │ + ldrdeq r4, [r4], r4 @ │ │ │ │ @ instruction: 0x011554b0 │ │ │ │ │ │ │ │ 002b39a8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54013,19 +54013,19 @@ │ │ │ │ bl 29ee6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b3e5c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r4, r0, ror ip │ │ │ │ - adceq r4, r4, ip, lsl #24 │ │ │ │ + adceq r4, r4, r0, lsr sl │ │ │ │ + adceq r4, r4, ip, asr #19 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r8, asr pc │ │ │ │ - umlaleq r4, r4, r0, fp @ │ │ │ │ + adceq r4, r4, r0, asr r9 │ │ │ │ │ │ │ │ 002b3f30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -54107,19 +54107,19 @@ │ │ │ │ bl 29ee6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b3fc8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01154eb4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r4, r4, lsl #22 │ │ │ │ - adceq r4, r4, r0, lsr #21 │ │ │ │ + adceq r4, r4, r4, asr #17 │ │ │ │ + adceq r4, r4, r0, ror #16 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r8, ror #27 │ │ │ │ - adceq r4, r4, r0, lsr #20 │ │ │ │ + adceq r4, r4, r0, ror #15 │ │ │ │ │ │ │ │ 002b40a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -54203,28 +54203,28 @@ │ │ │ │ bl 29ee6c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 2b413c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r4, r4, ror r9 │ │ │ │ - adceq r4, r4, r8, lsr #18 │ │ │ │ + adceq r4, r4, r4, lsr r7 │ │ │ │ + adceq r4, r4, r8, ror #13 │ │ │ │ tsteq r5, ip, ror ip │ │ │ │ │ │ │ │ 002b4210 : │ │ │ │ lsr r2, r0, #23 │ │ │ │ add r2, r2, #1 │ │ │ │ tst r2, #254 @ 0xfe │ │ │ │ beq 2b4248 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb1abc │ │ │ │ + bl bb187c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bics r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ bne 2b4268 │ │ │ │ @@ -54323,16 +54323,16 @@ │ │ │ │ bl 29ee6c │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 2b4308 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, ror fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a447b8 │ │ │ │ - adceq r4, r4, r4, ror #14 │ │ │ │ + adceq r4, r4, r8, ror r5 │ │ │ │ + adceq r4, r4, r4, lsr #10 │ │ │ │ tsteq r5, r0, asr #21 │ │ │ │ │ │ │ │ 002b43e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -54409,16 +54409,16 @@ │ │ │ │ bl 29ee6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b4474 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011549f8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r4, r4, lsr r6 │ │ │ │ strdeq r4, [r4], r4 @ │ │ │ │ + @ instruction: 0x00a443b4 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, ip, lsr r9 │ │ │ │ │ │ │ │ 002b4534 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54494,16 +54494,16 @@ │ │ │ │ bl 29ee6c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b45c0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsr #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r4, [r4], r4 @ │ │ │ │ - adceq r4, r4, r8, lsr #9 │ │ │ │ + @ instruction: 0x00a442b4 │ │ │ │ + adceq r4, r4, r8, ror #4 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x011547f0 │ │ │ │ │ │ │ │ 002b4680 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54579,16 +54579,16 @@ │ │ │ │ bl 29ee6c │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b470c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, ror #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r4, r8, lsr #7 │ │ │ │ - adceq r4, r4, ip, asr r3 │ │ │ │ + adceq r4, r4, r8, ror #2 │ │ │ │ + adceq r4, r4, ip, lsl r1 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r4, lsr #13 │ │ │ │ │ │ │ │ 002b47cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54666,16 +54666,16 @@ │ │ │ │ bl 29ee6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b4858 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, lsl r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r4, r8, asr r2 │ │ │ │ - adceq r4, r4, r4, lsl r2 │ │ │ │ + adceq r4, r4, r8, lsl r0 │ │ │ │ + ldrdeq r3, [r4], r4 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r5, r8, asr r5 │ │ │ │ │ │ │ │ 002b4920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54755,16 +54755,16 @@ │ │ │ │ bl 29ee6c │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b49b4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011544b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r4, [r4], r4 @ │ │ │ │ - strheq r4, [r4], r8 @ │ │ │ │ + @ instruction: 0x00a43eb4 │ │ │ │ + adceq r3, r4, r8, ror lr │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x011543fc │ │ │ │ │ │ │ │ 002b4a7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54870,17 +54870,17 @@ │ │ │ │ b 2b4b70 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 2b4bf4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr r3 │ │ │ │ - umlaleq r3, r4, r4, pc @ │ │ │ │ + adceq r3, r4, r4, asr sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r4, r0, lsl #30 │ │ │ │ + adceq r3, r4, r0, asr #25 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r0, asr r2 │ │ │ │ │ │ │ │ 002b4c44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -54986,17 +54986,17 @@ │ │ │ │ b 2b4d38 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 2b4dbc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, ror r1 │ │ │ │ - adceq r3, r4, ip, asr #27 │ │ │ │ + adceq r3, r4, ip, lsl #23 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r4, r8, lsr sp │ │ │ │ + strdeq r3, [r4], r8 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r8, lsl #1 │ │ │ │ │ │ │ │ 002b4e0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -55077,15 +55077,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 29c12c │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 2b4ed8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01153fd0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r3, [r4], r8 @ │ │ │ │ + @ instruction: 0x00a439b8 │ │ │ │ tsteq r5, r4, lsl #30 │ │ │ │ │ │ │ │ 002b4f64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55166,15 +55166,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 29c12c │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 2b5034 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, ror lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a43abc │ │ │ │ + adceq r3, r4, ip, ror r8 │ │ │ │ tsteq r5, r8, lsr #27 │ │ │ │ │ │ │ │ 002b50c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -55300,20 +55300,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r5, r4, lsl sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r4, ip, lsl #17 │ │ │ │ + adceq r3, r4, ip, asr #12 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x01153bdc │ │ │ │ - ldrdeq r3, [r4], r0 @ │ │ │ │ - addeq pc, pc, r0, asr #11 │ │ │ │ - ldrdeq pc, [pc], ip │ │ │ │ + umlaleq r3, r4, r0, r5 │ │ │ │ + addeq pc, pc, r0, lsl #7 │ │ │ │ + umulleq pc, pc, ip, r3 @ │ │ │ │ │ │ │ │ 002b52e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ @@ -55438,20 +55438,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x01153af4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r4, ip, ror #12 │ │ │ │ + adceq r3, r4, ip, lsr #8 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x011539bc │ │ │ │ - @ instruction: 0x00a435b0 │ │ │ │ - addeq pc, pc, r0, lsr #7 │ │ │ │ - @ instruction: 0x008ff3bc │ │ │ │ + adceq r3, r4, r0, ror r3 │ │ │ │ + addeq pc, pc, r0, ror #2 │ │ │ │ + addeq pc, pc, ip, ror r1 @ │ │ │ │ │ │ │ │ 002b5500 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -55552,17 +55552,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011538dc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, r4, asr r8 │ │ │ │ - strdeq r3, [r4], r4 @ │ │ │ │ - addeq pc, pc, r4, ror #3 │ │ │ │ - addeq pc, pc, r0, lsl #4 │ │ │ │ + @ instruction: 0x00a431b4 │ │ │ │ + addeq lr, pc, r4, lsr #31 │ │ │ │ + addeq lr, pc, r0, asr #31 │ │ │ │ │ │ │ │ 002b56b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -55641,15 +55641,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 29c12c │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 2b5780 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r4, r0, asr r3 │ │ │ │ + adceq r3, r4, r0, lsl r1 │ │ │ │ tsteq r5, ip, asr r6 │ │ │ │ │ │ │ │ 002b580c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55730,15 +55730,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 29c12c │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 2b58dc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011535d4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r4, r4, lsl r2 │ │ │ │ + ldrdeq r2, [r4], r4 @ │ │ │ │ tsteq r5, r0, lsl #10 │ │ │ │ │ │ │ │ 002b5968 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -55813,15 +55813,15 @@ │ │ │ │ mov r0, sp │ │ │ │ bl 29c12c │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2b5a1c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, ror #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strheq r3, [r4], r4 @ │ │ │ │ + adceq r2, r4, r4, ror lr │ │ │ │ tsteq r5, r0, asr #7 │ │ │ │ │ │ │ │ 002b5aac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -55915,20 +55915,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r5, r8, lsr r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r8, ror pc │ │ │ │ - adceq r2, r4, r4, asr #29 │ │ │ │ - adceq r2, r4, r4, lsl pc │ │ │ │ + adceq r2, r4, r8, lsr sp │ │ │ │ + adceq r2, r4, r4, lsl #25 │ │ │ │ + ldrdeq r2, [r4], r4 @ │ │ │ │ tsteq r5, r8, ror #4 │ │ │ │ - adceq r2, r4, r8, ror #28 │ │ │ │ - strdeq lr, [pc], r8 │ │ │ │ + adceq r2, r4, r8, lsr #24 │ │ │ │ + @ instruction: 0x008fe9b8 │ │ │ │ │ │ │ │ 002b5c4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 2b5dc8 │ │ │ │ @@ -56020,21 +56020,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ @ instruction: 0x01153198 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r2, [r4], r8 @ │ │ │ │ - adceq r2, r4, sl, lsr #26 │ │ │ │ - adceq r2, r4, r4, ror sp │ │ │ │ + umlaleq r2, r4, r8, fp │ │ │ │ + adceq r2, r4, sl, ror #21 │ │ │ │ + adceq r2, r4, r4, lsr fp │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r5, r4, asr #1 │ │ │ │ - adceq r2, r4, ip, asr #25 │ │ │ │ - addeq lr, pc, ip, asr sl @ │ │ │ │ + adceq r2, r4, ip, lsl #21 │ │ │ │ + addeq lr, pc, ip, lsl r8 @ │ │ │ │ │ │ │ │ 002b5dec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -56129,21 +56129,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r5, ip, ror #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r4, lsr #24 │ │ │ │ - adceq r2, r4, r4, lsl #23 │ │ │ │ - adceq r2, r4, r8, asr #23 │ │ │ │ + adceq r2, r4, r4, ror #19 │ │ │ │ + adceq r2, r4, r4, asr #18 │ │ │ │ + adceq r2, r4, r8, lsl #19 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r5, r8, lsl pc │ │ │ │ - adceq r2, r4, r0, lsr #22 │ │ │ │ - @ instruction: 0x008fe8b0 │ │ │ │ + adceq r2, r4, r0, ror #17 │ │ │ │ + addeq lr, pc, r0, ror r6 @ │ │ │ │ │ │ │ │ 002b5f98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 2b611c │ │ │ │ @@ -56237,21 +56237,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r5, ip, asr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r2, r4, ip, sl │ │ │ │ - adceq r2, r4, sl, ror #19 │ │ │ │ - adceq r2, r4, r8, lsr #20 │ │ │ │ + adceq r2, r4, ip, asr r8 │ │ │ │ + adceq r2, r4, sl, lsr #15 │ │ │ │ + adceq r2, r4, r8, ror #15 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r5, r8, ror sp │ │ │ │ - adceq r2, r4, r8, ror r9 │ │ │ │ - addeq lr, pc, r8, lsl #14 │ │ │ │ + adceq r2, r4, r8, lsr r7 │ │ │ │ + addeq lr, pc, r8, asr #9 │ │ │ │ │ │ │ │ 002b6140 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -56344,19 +56344,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r5, ip, lsl #25 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r2, [r4], r0 @ │ │ │ │ - adceq r2, r4, ip, lsl r8 │ │ │ │ + umlaleq r2, r4, r0, r6 │ │ │ │ + ldrdeq r2, [r4], ip @ │ │ │ │ @ instruction: 0x01152bd4 │ │ │ │ - ldrdeq r2, [r4], r8 @ │ │ │ │ - addeq lr, pc, r4, ror #10 │ │ │ │ + umlaleq r2, r4, r8, r5 │ │ │ │ + addeq lr, pc, r4, lsr #6 │ │ │ │ │ │ │ │ 002b62dc : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -56449,19 +56449,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r5, r0, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r6, lsr #13 │ │ │ │ + adceq r2, r4, r6, ror #8 │ │ │ │ tsteq r5, ip, asr sl │ │ │ │ - adceq r2, r4, r4, lsl #13 │ │ │ │ - adceq r2, r4, ip, lsr r6 │ │ │ │ - addeq lr, pc, r8, asr #7 │ │ │ │ + adceq r2, r4, r4, asr #8 │ │ │ │ + strdeq r2, [r4], ip @ │ │ │ │ + addeq lr, pc, r8, lsl #3 │ │ │ │ │ │ │ │ 002b6478 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -56522,15 +56522,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, ror #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r4, lsr #11 │ │ │ │ + adceq r2, r4, r4, ror #6 │ │ │ │ @ instruction: 0x011528d0 │ │ │ │ │ │ │ │ 002b6588 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56592,15 +56592,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, asr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r2, r4, r4, r4 │ │ │ │ + adceq r2, r4, r4, asr r2 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r0, asr #15 │ │ │ │ │ │ │ │ 002b66a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56662,15 +56662,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, asr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, ip, ror r3 │ │ │ │ + adceq r2, r4, ip, lsr r1 │ │ │ │ tsteq r5, r8, lsr #13 │ │ │ │ │ │ │ │ 002b67a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56729,15 +56729,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r4, ror r2 │ │ │ │ + adceq r2, r4, r4, lsr r0 │ │ │ │ tsteq r5, r0, lsr #11 │ │ │ │ │ │ │ │ 002b68ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56799,15 +56799,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r0, ror r1 │ │ │ │ + adceq r1, r4, r0, lsr pc │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x0115249c │ │ │ │ │ │ │ │ 002b69c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56869,15 +56869,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r8, asr r0 │ │ │ │ + adceq r1, r4, r8, lsl lr │ │ │ │ tsteq r5, r4, lsl #7 │ │ │ │ │ │ │ │ 002b6acc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56936,15 +56936,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsl r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r0, asr pc │ │ │ │ + adceq r1, r4, r0, lsl sp │ │ │ │ tsteq r5, ip, ror r2 │ │ │ │ │ │ │ │ 002b6bd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57005,15 +57005,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - adceq r1, r4, r8, lsl #29 │ │ │ │ + adceq r1, r4, r8, asr #24 │ │ │ │ tsteq r5, r0, lsl #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r4, ror r1 │ │ │ │ │ │ │ │ 002b6cec : │ │ │ │ @@ -57076,15 +57076,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - adceq r1, r4, ip, ror #26 │ │ │ │ + adceq r1, r4, ip, lsr #22 │ │ │ │ tsteq r5, r4, ror #1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, r8, asr r0 │ │ │ │ │ │ │ │ 002b6df8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57144,15 +57144,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - adceq r1, r4, r0, ror #24 │ │ │ │ + adceq r1, r4, r0, lsr #20 │ │ │ │ @ instruction: 0x01151fd8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, ip, asr #30 │ │ │ │ │ │ │ │ 002b6f00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57216,15 +57216,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, ror #29 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r0, lsr fp │ │ │ │ + strdeq r1, [r4], r0 @ │ │ │ │ tsteq r5, r8, asr #28 │ │ │ │ │ │ │ │ 002b7010 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57286,15 +57286,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01151dd4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r0, lsr #20 │ │ │ │ + adceq r1, r4, r0, ror #15 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r8, lsr sp │ │ │ │ │ │ │ │ 002b7128 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57356,15 +57356,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01151cbc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r8, lsl #18 │ │ │ │ + adceq r1, r4, r8, asr #13 │ │ │ │ tsteq r5, r0, lsr #24 │ │ │ │ │ │ │ │ 002b7230 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57423,15 +57423,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01151bb4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r0, lsl #16 │ │ │ │ + adceq r1, r4, r0, asr #11 │ │ │ │ tsteq r5, r8, lsl fp │ │ │ │ │ │ │ │ 002b7334 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57491,15 +57491,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01151ab0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r1, [r4], r8 @ │ │ │ │ + @ instruction: 0x00a414b8 │ │ │ │ tsteq r5, ip, lsl sl │ │ │ │ │ │ │ │ 002b743c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57559,15 +57559,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr #19 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r1, [r4], r0 @ │ │ │ │ + @ instruction: 0x00a413b0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r4, lsl r9 │ │ │ │ │ │ │ │ 002b754c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57627,15 +57627,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01151898 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r0, ror #9 │ │ │ │ + adceq r1, r4, r0, lsr #5 │ │ │ │ tsteq r5, r4, lsl #16 │ │ │ │ │ │ │ │ 002b764c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57692,15 +57692,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01151798 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r0, ror #7 │ │ │ │ + adceq r1, r4, r0, lsr #3 │ │ │ │ tsteq r5, r4, lsl #14 │ │ │ │ │ │ │ │ 002b7748 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57760,15 +57760,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0115169c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r1, r4, r4, ror #5 │ │ │ │ + adceq r1, r4, r4, lsr #1 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r8, lsl #12 │ │ │ │ │ │ │ │ 002b7858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57828,15 +57828,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsl #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r1, [r4], r4 @ │ │ │ │ + umlaleq r0, r4, r4, pc @ │ │ │ │ @ instruction: 0x011514f8 │ │ │ │ │ │ │ │ 002b7958 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57893,15 +57893,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsl #9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r1, [r4], r4 @ │ │ │ │ + umlaleq r0, r4, r4, lr │ │ │ │ @ instruction: 0x011513f8 │ │ │ │ │ │ │ │ 002b7a54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57964,15 +57964,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01151390 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r4, r0, asr #31 │ │ │ │ + adceq r0, r4, r0, lsl #27 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x011512f0 │ │ │ │ │ │ │ │ 002b7b70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -58035,15 +58035,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, ror r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r4, r4, lsr #29 │ │ │ │ + adceq r0, r4, r4, ror #24 │ │ │ │ @ instruction: 0x011511d4 │ │ │ │ │ │ │ │ 002b7c7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58103,15 +58103,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, ror #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r0, r4, r8, sp │ │ │ │ + adceq r0, r4, r8, asr fp │ │ │ │ tsteq r5, r8, asr #1 │ │ │ │ │ │ │ │ 002b7d84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -58179,15 +58179,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, lsr r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r4, ip, ror ip │ │ │ │ + adceq r0, r4, ip, lsr sl │ │ │ │ tsteq r5, r4, lsr #31 │ │ │ │ │ │ │ │ 002b7eac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -58254,15 +58254,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r4, lsl pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r4, r4, asr fp │ │ │ │ + adceq r0, r4, r4, lsl r9 │ │ │ │ tsteq r5, ip, ror lr │ │ │ │ │ │ │ │ 002b7fd0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58401,17 +58401,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r5, r8, asr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, ip, asr #25 │ │ │ │ - umlaleq r0, r4, r8, r8 │ │ │ │ - addeq ip, pc, r8, lsl #13 │ │ │ │ - addeq ip, pc, r4, lsr #13 │ │ │ │ + adceq r0, r4, r8, asr r6 │ │ │ │ + addeq ip, pc, r8, asr #8 │ │ │ │ + addeq ip, pc, r4, ror #8 │ │ │ │ │ │ │ │ 002b8210 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -58498,17 +58498,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r5, r8, asr #23 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, ip, asr #22 │ │ │ │ - adceq r0, r4, ip, lsl r7 │ │ │ │ - addeq ip, pc, ip, lsl #10 │ │ │ │ - addeq ip, pc, r8, lsr #10 │ │ │ │ + ldrdeq r0, [r4], ip @ │ │ │ │ + addeq ip, pc, ip, asr #5 │ │ │ │ + addeq ip, pc, r8, ror #5 │ │ │ │ │ │ │ │ 002b838c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #220] @ 2b8480 │ │ │ │ @@ -58566,15 +58566,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, asr sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r4, r0, lsr #13 │ │ │ │ + adceq r0, r4, r0, ror #8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r8, asr #19 │ │ │ │ │ │ │ │ 002b8498 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58633,15 +58633,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, asr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r0, r4, r4, r5 │ │ │ │ + adceq r0, r4, r4, asr r3 │ │ │ │ @ instruction: 0x011508bc │ │ │ │ │ │ │ │ 002b8594 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58697,15 +58697,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r0, r4, r8, r4 │ │ │ │ + adceq r0, r4, r8, asr r2 │ │ │ │ tsteq r5, r0, asr #15 │ │ │ │ │ │ │ │ 002b868c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58764,15 +58764,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, asr r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r4, r0, lsr #7 │ │ │ │ + adceq r0, r4, r0, ror #2 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tsteq r5, r8, asr #13 │ │ │ │ │ │ │ │ 002b8798 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -58831,15 +58831,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, ip, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r0, r4, r4, r2 │ │ │ │ + adceq r0, r4, r4, asr r0 │ │ │ │ @ instruction: 0x011505bc │ │ │ │ │ │ │ │ 002b8894 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58895,15 +58895,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r0, r4, r8, r1 │ │ │ │ + adceq pc, r3, r8, asr pc @ │ │ │ │ tsteq r5, r0, asr #9 │ │ │ │ │ │ │ │ 002b898c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -58965,15 +58965,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, asr r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r0, r4, r8, lsl #1 │ │ │ │ + adceq pc, r3, r8, asr #28 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x011503bc │ │ │ │ │ │ │ │ 002b8aa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -59035,15 +59035,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, asr #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, r0, ror pc @ │ │ │ │ + adceq pc, r3, r0, lsr sp @ │ │ │ │ tsteq r5, r4, lsr #5 │ │ │ │ │ │ │ │ 002b8bac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59102,15 +59102,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, r8, ror #28 │ │ │ │ + adceq pc, r3, r8, lsr #24 │ │ │ │ @ instruction: 0x0115019c │ │ │ │ │ │ │ │ 002b8cb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -59177,15 +59177,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r0, lsl r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, r0, asr sp @ │ │ │ │ + adceq pc, r3, r0, lsl fp @ │ │ │ │ tsteq r5, ip, ror r0 │ │ │ │ │ │ │ │ 002b8dd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -59251,15 +59251,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, ip, ror #31 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, ip, lsr #24 │ │ │ │ + adceq pc, r3, ip, ror #19 │ │ │ │ tstpeq r4, r8, asr pc @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b8ef4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59395,17 +59395,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tstpeq r4, r4, lsr #28 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r4, ip, lsr #27 @ p-variant is OBSOLETE │ │ │ │ - adceq pc, r3, r0, lsl #19 │ │ │ │ - addeq fp, pc, r0, ror r7 @ │ │ │ │ - addeq fp, pc, ip, lsl #15 │ │ │ │ + adceq pc, r3, r0, asr #14 │ │ │ │ + addeq fp, pc, r0, lsr r5 @ │ │ │ │ + addeq fp, pc, ip, asr #10 │ │ │ │ │ │ │ │ 002b9128 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -59489,17 +59489,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0114fcb0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r4, r8, lsr ip @ p-variant is OBSOLETE │ │ │ │ - adceq pc, r3, r0, lsl r8 @ │ │ │ │ - addeq fp, pc, r0, lsl #12 │ │ │ │ - addeq fp, pc, ip, lsl r6 @ │ │ │ │ + ldrdeq pc, [r3], r0 @ │ │ │ │ + addeq fp, pc, r0, asr #7 │ │ │ │ + ldrdeq fp, [pc], ip │ │ │ │ │ │ │ │ 002b9298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #224] @ 2b9390 │ │ │ │ @@ -59558,15 +59558,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, ip, asr #22 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq pc, r3, ip, r7 @ │ │ │ │ + adceq pc, r3, ip, asr r5 @ │ │ │ │ @ instruction: 0x0114fab8 │ │ │ │ │ │ │ │ 002b93a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59626,15 +59626,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r4, asr #20 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq pc, r3, r4, r6 @ │ │ │ │ + adceq pc, r3, r4, asr r4 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ @ instruction: 0x0114f9b0 │ │ │ │ │ │ │ │ 002b94b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -59694,15 +59694,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r4, lsr r9 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, r4, lsl #11 │ │ │ │ + adceq pc, r3, r4, asr #6 │ │ │ │ tstpeq r4, r0, lsr #17 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b95b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59759,15 +59759,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r4, lsr r8 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, r4, lsl #9 │ │ │ │ + adceq pc, r3, r4, asr #4 │ │ │ │ tstpeq r4, r0, lsr #15 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b96ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59826,15 +59826,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r8, lsr r7 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, r8, lsl #7 │ │ │ │ + adceq pc, r3, r8, asr #2 │ │ │ │ tstpeq r4, r8, lsr #13 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b97b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -59893,15 +59893,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r4, lsr r6 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, r4, lsl #5 │ │ │ │ + adceq pc, r3, r4, asr #32 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ tstpeq r4, r4, lsr #11 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b98bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -59960,15 +59960,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r8, lsr #10 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, r8, ror r1 @ │ │ │ │ + adceq lr, r3, r8, lsr pc │ │ │ │ @ instruction: 0x0114f498 │ │ │ │ │ │ │ │ 002b99b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -60024,15 +60024,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, ip, lsr #8 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq pc, r3, ip, ror r0 @ │ │ │ │ + adceq lr, r3, ip, lsr lr │ │ │ │ @ instruction: 0x0114f39c │ │ │ │ │ │ │ │ 002b9ab0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60084,15 +60084,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r3, ip, lsr #31 │ │ │ │ + adceq lr, r3, ip, ror #26 │ │ │ │ tstpeq r4, r0, lsr #6 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0114f2b0 │ │ │ │ │ │ │ │ 002b9ba0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -60145,15 +60145,15 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00a3eebc │ │ │ │ + adceq lr, r3, ip, ror ip │ │ │ │ tstpeq r4, r0, lsr r2 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r4, r0, asr #3 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b9c8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -60213,15 +60213,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r8, asr r1 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq lr, r3, r0, sp │ │ │ │ + adceq lr, r3, r0, asr fp │ │ │ │ tstpeq r4, r8, asr #1 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 002b9d8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60280,15 +60280,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tstpeq r4, r8, asr r0 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq lr, r3, r0, ip │ │ │ │ + adceq lr, r3, r0, asr sl │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r8, asr #31 │ │ │ │ │ │ │ │ 002b9e94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60346,15 +60346,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, asr pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r8, lsl #23 │ │ │ │ + adceq lr, r3, r8, asr #18 │ │ │ │ tsteq r4, r0, asr #29 │ │ │ │ │ │ │ │ 002b9f90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60410,15 +60410,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, ip, lsl #21 │ │ │ │ + adceq lr, r3, ip, asr #16 │ │ │ │ tsteq r4, r4, asr #27 │ │ │ │ │ │ │ │ 002ba088 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60477,15 +60477,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq lr, r3, r4, r9 │ │ │ │ + adceq lr, r3, r4, asr r7 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, ip, asr #25 │ │ │ │ │ │ │ │ 002ba190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -60543,15 +60543,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, ip, lsl #17 │ │ │ │ + adceq lr, r3, ip, asr #12 │ │ │ │ tsteq r4, r4, asr #23 │ │ │ │ │ │ │ │ 002ba28c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60607,15 +60607,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq lr, r3, r0, r7 │ │ │ │ + adceq lr, r3, r0, asr r5 │ │ │ │ tsteq r4, r8, asr #21 │ │ │ │ │ │ │ │ 002ba384 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60673,15 +60673,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq lr, [r3], r4 @ │ │ │ │ + umlaleq lr, r3, r4, r4 │ │ │ │ tsteq r4, ip, asr #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, ip, asr #19 │ │ │ │ │ │ │ │ 002ba490 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -60740,15 +60740,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r3, r8, asr #11 │ │ │ │ + adceq lr, r3, r8, lsl #7 │ │ │ │ tsteq r4, r0, asr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, asr #17 │ │ │ │ │ │ │ │ 002ba590 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -60805,15 +60805,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r3, r8, asr #9 │ │ │ │ + adceq lr, r3, r8, lsl #5 │ │ │ │ tsteq r4, r0, asr #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, asr #15 │ │ │ │ │ │ │ │ 002ba68c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -60873,15 +60873,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r4, lsr #7 │ │ │ │ + adceq lr, r3, r4, ror #2 │ │ │ │ tsteq r4, r8, asr #13 │ │ │ │ │ │ │ │ 002ba78c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -60940,15 +60940,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r4, lsr #5 │ │ │ │ + adceq lr, r3, r4, rrx │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r8, asr #11 │ │ │ │ │ │ │ │ 002ba894 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61006,15 +61006,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, asr r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq lr, r3, ip, r1 │ │ │ │ + adceq sp, r3, ip, asr pc │ │ │ │ tsteq r4, r0, asr #9 │ │ │ │ │ │ │ │ 002ba990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61070,15 +61070,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r0, lsr #1 │ │ │ │ + adceq sp, r3, r0, ror #28 │ │ │ │ tsteq r4, r4, asr #7 │ │ │ │ │ │ │ │ 002baa88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61134,15 +61134,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r4, lsr #31 │ │ │ │ + adceq sp, r3, r4, ror #26 │ │ │ │ @ instruction: 0x0114e2d4 │ │ │ │ │ │ │ │ 002bab80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61199,15 +61199,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, ip, lsr #29 │ │ │ │ + adceq sp, r3, ip, ror #24 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0114e1dc │ │ │ │ │ │ │ │ 002bac80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61263,15 +61263,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, ip, lsr #27 │ │ │ │ + adceq sp, r3, ip, ror #22 │ │ │ │ ldrsbeq lr, [r4, -ip] │ │ │ │ │ │ │ │ 002bad74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61325,15 +61325,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, ror r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a3dcb8 │ │ │ │ + adceq sp, r3, r8, ror sl │ │ │ │ tsteq r4, r8, ror #31 │ │ │ │ │ │ │ │ 002bae64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61390,15 +61390,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r8, asr #23 │ │ │ │ + adceq sp, r3, r8, lsl #19 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0114def8 │ │ │ │ │ │ │ │ 002baf64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61454,15 +61454,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl #29 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r8, asr #21 │ │ │ │ + adceq sp, r3, r8, lsl #17 │ │ │ │ @ instruction: 0x0114ddf8 │ │ │ │ │ │ │ │ 002bb058 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61516,15 +61516,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq sp, [r3], r4 @ │ │ │ │ + umlaleq sp, r3, r4, r7 │ │ │ │ tsteq r4, r4, lsl #26 │ │ │ │ │ │ │ │ 002bb148 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61584,15 +61584,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114dc9c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, ip, asr #17 │ │ │ │ + adceq sp, r3, ip, lsl #13 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r8, lsl #24 │ │ │ │ │ │ │ │ 002bb254 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61651,15 +61651,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114db90 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r0, asr #15 │ │ │ │ + adceq sp, r3, r0, lsl #11 │ │ │ │ @ instruction: 0x0114dafc │ │ │ │ │ │ │ │ 002bb354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -61716,15 +61716,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114da90 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r0, asr #13 │ │ │ │ + adceq sp, r3, r0, lsl #9 │ │ │ │ @ instruction: 0x0114d9fc │ │ │ │ │ │ │ │ 002bb450 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61789,15 +61789,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, ror r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a3d5b0 │ │ │ │ + adceq sp, r3, r0, ror r3 │ │ │ │ tsteq r4, r4, ror #17 │ │ │ │ │ │ │ │ 002bb56c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -61861,15 +61861,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq sp, r3, r4, r4 │ │ │ │ + adceq sp, r3, r4, asr r2 │ │ │ │ tsteq r4, r8, asr #15 │ │ │ │ │ │ │ │ 002bb684 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -61975,15 +61975,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsr #13 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r0, ror #5 │ │ │ │ + adceq sp, r3, r0, lsr #1 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, ip, lsl r6 │ │ │ │ │ │ │ │ 002bb840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62038,15 +62038,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, ip, ror #3 │ │ │ │ + adceq ip, r3, ip, lsr #31 │ │ │ │ tsteq r4, r0, lsr #10 │ │ │ │ │ │ │ │ 002bb930 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62099,15 +62099,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114d4b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq sp, [r3], ip @ │ │ │ │ + @ instruction: 0x00a3cebc │ │ │ │ tsteq r4, r0, lsr r4 │ │ │ │ │ │ │ │ 002bba1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62163,15 +62163,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr #7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r8 │ │ │ │ + adceq ip, r3, r8, asr #27 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r4, asr #6 │ │ │ │ │ │ │ │ 002bbb18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62226,15 +62226,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r4, lsl pc │ │ │ │ + ldrdeq ip, [r3], r4 @ │ │ │ │ tsteq r4, r8, asr #4 │ │ │ │ │ │ │ │ 002bbc08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62287,15 +62287,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114d1dc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r4, lsr #28 │ │ │ │ + adceq ip, r3, r4, ror #23 │ │ │ │ tsteq r4, r8, asr r1 │ │ │ │ │ │ │ │ 002bbcf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62354,15 +62354,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrsheq sp, [r4, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, ip, lsl sp │ │ │ │ + ldrdeq ip, [r3], ip @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r0, rrx │ │ │ │ │ │ │ │ 002bbdfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62420,15 +62420,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r8, lsl ip │ │ │ │ + ldrdeq ip, [r3], r8 @ │ │ │ │ tsteq r4, r8, asr pc │ │ │ │ │ │ │ │ 002bbef8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62484,15 +62484,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror #29 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, ip, lsl fp │ │ │ │ + ldrdeq ip, [r3], ip @ │ │ │ │ tsteq r4, ip, asr lr │ │ │ │ │ │ │ │ 002bbff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -62556,15 +62556,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114cdd0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r0, lsl sl │ │ │ │ + ldrdeq ip, [r3], r0 @ │ │ │ │ tsteq r4, r8, asr #26 │ │ │ │ │ │ │ │ 002bc108 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -62627,15 +62627,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114ccb8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq ip, [r3], r8 @ │ │ │ │ + @ instruction: 0x00a3c6b8 │ │ │ │ tsteq r4, r0, lsr ip │ │ │ │ │ │ │ │ 002bc21c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62741,15 +62741,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r8, asr r7 │ │ │ │ + adceq ip, r3, r8, lsl r5 │ │ │ │ tsteq r4, r0, lsl #21 │ │ │ │ │ │ │ │ 002bc3d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62806,15 +62806,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r0, ror #12 │ │ │ │ + adceq ip, r3, r0, lsr #8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ tsteq r4, r8, lsl #19 │ │ │ │ │ │ │ │ 002bc4d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62870,15 +62870,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r0, ror #10 │ │ │ │ + adceq ip, r3, r0, lsr #6 │ │ │ │ tsteq r4, r8, lsl #17 │ │ │ │ │ │ │ │ 002bc5c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62932,15 +62932,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, ip, ror #8 │ │ │ │ + adceq ip, r3, ip, lsr #4 │ │ │ │ @ instruction: 0x0114c794 │ │ │ │ │ │ │ │ 002bc6b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -62995,15 +62995,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, ip, ror r3 │ │ │ │ + adceq ip, r3, ip, lsr r1 │ │ │ │ tsteq r4, r8, lsr #13 │ │ │ │ │ │ │ │ 002bc7ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -63059,15 +63059,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r8, lsl #5 │ │ │ │ + adceq ip, r3, r8, asr #32 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x0114c5b4 │ │ │ │ │ │ │ │ 002bc8a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63122,15 +63122,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, ip, lsl #3 │ │ │ │ + adceq fp, r3, ip, asr #30 │ │ │ │ @ instruction: 0x0114c4b8 │ │ │ │ │ │ │ │ 002bc998 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -63183,15 +63183,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq ip, r3, ip, r0 │ │ │ │ + adceq fp, r3, ip, asr lr │ │ │ │ tsteq r4, r8, asr #7 │ │ │ │ │ │ │ │ 002bca84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63274,15 +63274,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 2bcaf8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq fp, r3, ip, lsr #30 │ │ │ │ + adceq fp, r3, ip, ror #25 │ │ │ │ tsteq r4, r4, lsl #5 │ │ │ │ │ │ │ │ 002bcbe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63366,15 +63366,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 2bcc60 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114c1f8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq fp, r3, r4, asr #27 │ │ │ │ + adceq fp, r3, r4, lsl #23 │ │ │ │ tsteq r4, ip, lsl r1 │ │ │ │ │ │ │ │ 002bcd50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63458,15 +63458,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 2bcdc8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114c090 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq fp, r3, ip, asr ip │ │ │ │ + adceq fp, r3, ip, lsl sl │ │ │ │ @ instruction: 0x0114bfb4 │ │ │ │ │ │ │ │ 002bceb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63542,15 +63542,15 @@ │ │ │ │ rsc r3, r3, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 2bcf2c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, r0, lsl fp │ │ │ │ + ldrdeq fp, [r3], r0 @ │ │ │ │ tsteq r4, r8, ror #28 │ │ │ │ │ │ │ │ 002bd000 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63625,15 +63625,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 2bd070 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, ip, asr #19 │ │ │ │ + adceq fp, r3, ip, lsl #15 │ │ │ │ tsteq r4, r4, lsr #26 │ │ │ │ │ │ │ │ 002bd144 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63708,15 +63708,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 2bd1b4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr #25 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, r8, lsl #17 │ │ │ │ + adceq fp, r3, r8, asr #12 │ │ │ │ tsteq r4, r0, ror #23 │ │ │ │ │ │ │ │ 002bd288 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63791,15 +63791,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 2bd2f8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, r4, asr #14 │ │ │ │ + adceq fp, r3, r4, lsl #10 │ │ │ │ @ instruction: 0x0114ba9c │ │ │ │ │ │ │ │ 002bd3cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -63817,15 +63817,15 @@ │ │ │ │ bne 2bd468 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bd468 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bd468 │ │ │ │ - bl bb2470 │ │ │ │ + bl bb2230 │ │ │ │ ldr r2, [pc, #284] @ 2bd54c │ │ │ │ ldr r3, [pc, #276] @ 2bd548 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63893,15 +63893,15 @@ │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bd428 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsr #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0114b9d4 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq fp, r3, ip, ror #10 │ │ │ │ + adceq fp, r3, ip, lsr #6 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bd55c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ b 2bd3cc │ │ │ │ @@ -63929,15 +63929,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 2bd610 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 2bd610 │ │ │ │ - bl bb2470 │ │ │ │ + bl bb2230 │ │ │ │ ldr r2, [pc, #260] @ 2bd6dc │ │ │ │ ldr r3, [pc, #252] @ 2bd6d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63998,15 +63998,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bd5d0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, ror r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, ip, lsr #16 │ │ │ │ - ldrdeq fp, [r3], ip @ │ │ │ │ + umlaleq fp, r3, ip, r1 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bd6e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64021,15 +64021,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bd778 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bd778 │ │ │ │ - bl bb2440 │ │ │ │ + bl bb2200 │ │ │ │ ldr r2, [pc, #260] @ 2bd844 │ │ │ │ ldr r3, [pc, #252] @ 2bd840 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64090,15 +64090,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bd738 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r4, asr #13 │ │ │ │ - adceq fp, r3, r4, ror r2 │ │ │ │ + adceq fp, r3, r4, lsr r0 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bd850 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64113,15 +64113,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bd8e0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bd8e0 │ │ │ │ - bl bb2440 │ │ │ │ + bl bb2200 │ │ │ │ ldr r2, [pc, #260] @ 2bd9ac │ │ │ │ ldr r3, [pc, #252] @ 2bd9a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64182,15 +64182,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 2bd8a0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114b598 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, ip, asr r5 │ │ │ │ - adceq fp, r3, ip, lsl #2 │ │ │ │ + adceq sl, r3, ip, asr #29 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bd9b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64208,15 +64208,15 @@ │ │ │ │ bne 2bda50 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bda50 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bda50 │ │ │ │ - bl bb1b18 │ │ │ │ + bl bb18d8 │ │ │ │ ldr r2, [pc, #284] @ 2bdb38 │ │ │ │ ldr r3, [pc, #276] @ 2bdb34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64284,15 +64284,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2bda14 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, ror #7 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq sl, r3, r4, lsl #31 │ │ │ │ + adceq sl, r3, r4, asr #26 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002bdb48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64310,15 +64310,15 @@ │ │ │ │ bne 2bdbe0 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bdbe0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bdbe0 │ │ │ │ - bl bb1a94 │ │ │ │ + bl bb1854 │ │ │ │ ldr r2, [pc, #284] @ 2bdcc8 │ │ │ │ ldr r3, [pc, #276] @ 2bdcc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64386,15 +64386,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2bdba4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114b29c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, asr r2 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strdeq sl, [r3], r4 @ │ │ │ │ + @ instruction: 0x00a3abb4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002bdcd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64412,15 +64412,15 @@ │ │ │ │ bne 2bdd70 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bdd70 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bdd70 │ │ │ │ - bl bb1a94 │ │ │ │ + bl bb1854 │ │ │ │ ldr r2, [pc, #284] @ 2bde58 │ │ │ │ ldr r3, [pc, #276] @ 2bde54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64488,15 +64488,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2bdd34 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, asr #1 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq sl, r3, r4, ror #24 │ │ │ │ + adceq sl, r3, r4, lsr #20 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002bde68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64512,15 +64512,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 2bdef8 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 2bdef8 │ │ │ │ - bl bb1b18 │ │ │ │ + bl bb18d8 │ │ │ │ ldr r2, [pc, #260] @ 2bdfc8 │ │ │ │ ldr r3, [pc, #252] @ 2bdfc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64581,15 +64581,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2bdebc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, asr #30 │ │ │ │ - strdeq sl, [r3], r4 @ │ │ │ │ + @ instruction: 0x00a3a8b4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002bdfd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64604,15 +64604,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2be060 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2be060 │ │ │ │ - bl bb1a94 │ │ │ │ + bl bb1854 │ │ │ │ ldr r2, [pc, #260] @ 2be130 │ │ │ │ ldr r3, [pc, #252] @ 2be12c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64673,15 +64673,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2be024 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0114add8 │ │ │ │ - adceq sl, r3, ip, lsl #19 │ │ │ │ + adceq sl, r3, ip, asr #14 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002be13c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -64696,15 +64696,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2be1c8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2be1c8 │ │ │ │ - bl bb1a94 │ │ │ │ + bl bb1854 │ │ │ │ ldr r2, [pc, #260] @ 2be298 │ │ │ │ ldr r3, [pc, #252] @ 2be294 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -64765,15 +64765,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 2be18c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr #25 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, ror ip │ │ │ │ - adceq sl, r3, r4, lsr #16 │ │ │ │ + adceq sl, r3, r4, ror #11 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002be2a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -64857,15 +64857,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 2be318 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq sl, r3, ip, lsl #14 │ │ │ │ + adceq sl, r3, ip, asr #9 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r0, ror #20 │ │ │ │ │ │ │ │ 002be410 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ @@ -65432,15 +65432,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r9, r3, r4, ror #28 │ │ │ │ + adceq r9, r3, r4, lsr #24 │ │ │ │ @ instruction: 0x0114a1b4 │ │ │ │ │ │ │ │ 002beca0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65506,15 +65506,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r9, r3, r8, asr #26 │ │ │ │ + adceq r9, r3, r8, lsl #22 │ │ │ │ @ instruction: 0x0114a094 │ │ │ │ │ │ │ │ 002bedc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65580,15 +65580,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r9, r3, r8, lsr #24 │ │ │ │ + adceq r9, r3, r8, ror #19 │ │ │ │ tsteq r4, r4, ror pc │ │ │ │ │ │ │ │ 002beee0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65650,15 +65650,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsl #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r9, r3, r0, lsl fp │ │ │ │ + ldrdeq r9, [r3], r0 @ │ │ │ │ tsteq r4, r0, ror #28 │ │ │ │ │ │ │ │ 002beff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65713,15 +65713,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01149dfc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r9, r3, r0, lsr #20 │ │ │ │ + adceq r9, r3, r0, ror #15 │ │ │ │ tsteq r4, r8, ror #26 │ │ │ │ │ │ │ │ 002bf0e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65776,15 +65776,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsl #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r9, r3, ip, lsr #18 │ │ │ │ + adceq r9, r3, ip, ror #13 │ │ │ │ tsteq r4, r4, ror ip │ │ │ │ │ │ │ │ 002bf1d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65839,15 +65839,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsl ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r9, r3, r8, lsr r8 │ │ │ │ + strdeq r9, [r3], r8 @ │ │ │ │ tsteq r4, r0, lsl #23 │ │ │ │ │ │ │ │ 002bf2cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65865,15 +65865,15 @@ │ │ │ │ bne 2bf368 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bf368 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bf368 │ │ │ │ - bl bb2460 │ │ │ │ + bl bb2220 │ │ │ │ ldr r2, [pc, #240] @ 2bf420 │ │ │ │ ldr r3, [pc, #232] @ 2bf41c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -65929,15 +65929,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 2bf380 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, lsr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01149ad4 │ │ │ │ - adceq r9, r3, ip, ror #13 │ │ │ │ + adceq r9, r3, ip, lsr #9 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bf430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65956,15 +65956,15 @@ │ │ │ │ bne 2bf4cc │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bf4cc │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bf4cc │ │ │ │ - bl bb2438 │ │ │ │ + bl bb21f8 │ │ │ │ ldr r2, [pc, #220] @ 2bf570 │ │ │ │ ldr r3, [pc, #212] @ 2bf56c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66015,15 +66015,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bf4e4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011499b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, ror r9 │ │ │ │ - adceq r9, r3, ip, lsl #11 │ │ │ │ + adceq r9, r3, ip, asr #6 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bf580 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66042,15 +66042,15 @@ │ │ │ │ bne 2bf61c │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bf61c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bf61c │ │ │ │ - bl bb2438 │ │ │ │ + bl bb21f8 │ │ │ │ ldr r2, [pc, #220] @ 2bf6c0 │ │ │ │ ldr r3, [pc, #212] @ 2bf6bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66101,15 +66101,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bf634 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, lsr #16 │ │ │ │ - adceq r9, r3, ip, lsr r4 │ │ │ │ + strdeq r9, [r3], ip @ │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bf6d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66126,15 +66126,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 2bf764 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bf764 │ │ │ │ - bl bb2460 │ │ │ │ + bl bb2220 │ │ │ │ ldr r2, [pc, #212] @ 2bf800 │ │ │ │ ldr r3, [pc, #204] @ 2bf7fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66183,15 +66183,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2bf724 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011496d8 │ │ │ │ - adceq r9, r3, r0, asr #5 │ │ │ │ + adceq r9, r3, r0, lsl #1 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bf80c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66206,15 +66206,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bf898 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bf898 │ │ │ │ - bl bb2438 │ │ │ │ + bl bb21f8 │ │ │ │ ldr r2, [pc, #184] @ 2bf91c │ │ │ │ ldr r3, [pc, #176] @ 2bf918 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66256,15 +66256,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2bf85c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011495dc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, lsr #11 │ │ │ │ - @ instruction: 0x00a391b0 │ │ │ │ + adceq r8, r3, r0, ror pc │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bf928 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66279,15 +66279,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2bf9b4 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bf9b4 │ │ │ │ - bl bb2438 │ │ │ │ + bl bb21f8 │ │ │ │ ldr r2, [pc, #184] @ 2bfa38 │ │ │ │ ldr r3, [pc, #176] @ 2bfa34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66329,15 +66329,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2bf978 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, asr #9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r4, lsl #9 │ │ │ │ - umlaleq r9, r3, r4, r0 │ │ │ │ + adceq r8, r3, r4, asr lr │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002bfa44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66355,15 +66355,15 @@ │ │ │ │ bne 2bfadc │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2bfadc │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2bfadc │ │ │ │ - bl bb1b04 │ │ │ │ + bl bb18c4 │ │ │ │ ldr r2, [pc, #240] @ 2bfb98 │ │ │ │ ldr r3, [pc, #232] @ 2bfb94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66419,15 +66419,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 2bfaf4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, lsr #7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, ip, asr r3 │ │ │ │ - adceq r8, r3, r8, ror pc │ │ │ │ + adceq r8, r3, r8, lsr sp │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bfba8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66446,15 +66446,15 @@ │ │ │ │ bne 2bfc40 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bfc40 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bfc40 │ │ │ │ - bl bb1a70 │ │ │ │ + bl bb1830 │ │ │ │ ldr r2, [pc, #220] @ 2bfce8 │ │ │ │ ldr r3, [pc, #212] @ 2bfce4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66505,15 +66505,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bfc58 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011491f8 │ │ │ │ - adceq r8, r3, r8, lsl lr │ │ │ │ + ldrdeq r8, [r3], r8 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bfcf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66532,15 +66532,15 @@ │ │ │ │ bne 2bfd90 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 2bfd90 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2bfd90 │ │ │ │ - bl bb1a70 │ │ │ │ + bl bb1830 │ │ │ │ ldr r2, [pc, #220] @ 2bfe38 │ │ │ │ ldr r3, [pc, #212] @ 2bfe34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66591,15 +66591,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2bfda8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror #1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, lsr #1 │ │ │ │ - adceq r8, r3, r8, asr #25 │ │ │ │ + adceq r8, r3, r8, lsl #21 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002bfe48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66616,15 +66616,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 2bfed8 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2bfed8 │ │ │ │ - bl bb1b04 │ │ │ │ + bl bb18c4 │ │ │ │ ldr r2, [pc, #212] @ 2bff78 │ │ │ │ ldr r3, [pc, #204] @ 2bff74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66673,15 +66673,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 2bfe9c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, ror #30 │ │ │ │ - adceq r8, r3, ip, asr #22 │ │ │ │ + adceq r8, r3, ip, lsl #18 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002bff84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66696,15 +66696,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2c000c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2c000c │ │ │ │ - bl bb1a70 │ │ │ │ + bl bb1830 │ │ │ │ ldr r2, [pc, #184] @ 2c0094 │ │ │ │ ldr r3, [pc, #176] @ 2c0090 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66746,15 +66746,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 2bffd4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, lsr #28 │ │ │ │ - adceq r8, r3, ip, lsr sl │ │ │ │ + strdeq r8, [r3], ip @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002c00a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66769,15 +66769,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2c0128 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2c0128 │ │ │ │ - bl bb1a70 │ │ │ │ + bl bb1830 │ │ │ │ ldr r2, [pc, #184] @ 2c01b0 │ │ │ │ ldr r3, [pc, #176] @ 2c01ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -66819,15 +66819,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 2c00f0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, asr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, ip, lsl #26 │ │ │ │ - adceq r8, r3, r0, lsr #18 │ │ │ │ + adceq r8, r3, r0, ror #13 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 002c01bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -66896,15 +66896,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r8, r3, ip, lsl r8 │ │ │ │ + ldrdeq r8, [r3], ip @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, ip, ror #22 │ │ │ │ │ │ │ │ 002c02ec : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -66985,15 +66985,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r8, [r3], r4 @ │ │ │ │ + umlaleq r8, r3, r4, r4 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r4, lsr #20 │ │ │ │ │ │ │ │ 002c0430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67049,15 +67049,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011489bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r3, r0, ror #11 │ │ │ │ + adceq r8, r3, r0, lsr #7 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r8, lsr #18 │ │ │ │ │ │ │ │ 002c0528 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67113,15 +67113,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r8, r3, r8, ror #9 │ │ │ │ + adceq r8, r3, r8, lsr #5 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r0, lsr r8 │ │ │ │ │ │ │ │ 002c0620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67177,15 +67177,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, asr #15 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r8, [r3], r0 @ │ │ │ │ + @ instruction: 0x00a381b0 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r8, lsr r7 │ │ │ │ │ │ │ │ 002c0718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67710,15 +67710,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, lsr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r3, r8, ror #26 │ │ │ │ + adceq r7, r3, r8, lsr #22 │ │ │ │ tsteq r4, r8 │ │ │ │ │ │ │ │ 002c0e50 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67818,15 +67818,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r3, r0, asr #23 │ │ │ │ + adceq r7, r3, r0, lsl #19 │ │ │ │ tsteq r4, r0, ror #28 │ │ │ │ │ │ │ │ 002c0ff8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67926,15 +67926,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, ror #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r3, r8, lsl sl │ │ │ │ + ldrdeq r7, [r3], r8 @ │ │ │ │ @ instruction: 0x01147cb8 │ │ │ │ │ │ │ │ 002c11a0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68034,15 +68034,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r3, r0, ror r8 │ │ │ │ + adceq r7, r3, r0, lsr r6 │ │ │ │ tsteq r4, r0, lsl fp │ │ │ │ │ │ │ │ 002c1348 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68142,15 +68142,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01147a94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r3, r8, asr #13 │ │ │ │ + adceq r7, r3, r8, lsl #9 │ │ │ │ tsteq r4, r8, ror #18 │ │ │ │ │ │ │ │ 002c14f0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68250,15 +68250,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, ror #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r3, r0, lsr #10 │ │ │ │ + adceq r7, r3, r0, ror #5 │ │ │ │ tsteq r4, r0, asr #15 │ │ │ │ │ │ │ │ 002c1698 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68358,15 +68358,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r4, asr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r3, r8, ror r3 │ │ │ │ + adceq r7, r3, r8, lsr r1 │ │ │ │ tsteq r4, r8, lsl r6 │ │ │ │ │ │ │ │ 002c1840 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68466,15 +68466,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0114759c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r7, [r3], r0 @ │ │ │ │ + umlaleq r6, r3, r0, pc @ │ │ │ │ tsteq r4, r0, ror r4 │ │ │ │ │ │ │ │ 002c19e8 : │ │ │ │ mov r3, #0 │ │ │ │ b 295b58 │ │ │ │ │ │ │ │ 002c19f0 : │ │ │ │ @@ -68503,46 +68503,46 @@ │ │ │ │ b 295ef8 │ │ │ │ ldr r3, [pc, #180] @ 2c1b00 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c1ab0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb28e0 │ │ │ │ + bl bb26a0 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1abc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb2890 │ │ │ │ + bl bb2650 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1abc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb28a4 │ │ │ │ + bl bb2664 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 2c1a2c │ │ │ │ b 2c1a54 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb28e0 │ │ │ │ + bl bb26a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1a2c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb28b8 │ │ │ │ + bl bb2678 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1a2c │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68572,46 +68572,46 @@ │ │ │ │ b 295ef8 │ │ │ │ ldr r3, [pc, #180] @ 2c1c0c │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c1bbc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb28e0 │ │ │ │ + bl bb26a0 │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1bc8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb2890 │ │ │ │ + bl bb2650 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1bc8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb28a4 │ │ │ │ + bl bb2664 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 2c1b38 │ │ │ │ b 2c1b60 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb28e0 │ │ │ │ + bl bb26a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1b38 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb28b8 │ │ │ │ + bl bb2678 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1b38 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68658,33 +68658,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 2c1d28 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2114 │ │ │ │ + bl bb1ed4 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1d38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb20c4 │ │ │ │ + bl bb1e84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1d38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb20d8 │ │ │ │ + bl bb1e98 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68694,22 +68694,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 2c1c54 │ │ │ │ b 2c1ca8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb2114 │ │ │ │ + bl bb1ed4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1c54 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb20ec │ │ │ │ + bl bb1eac │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 2c1c54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -68756,33 +68756,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 2c1ea8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2114 │ │ │ │ + bl bb1ed4 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1eb8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb20c4 │ │ │ │ + bl bb1e84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1eb8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb20d8 │ │ │ │ + bl bb1e98 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -68792,22 +68792,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 2c1dd4 │ │ │ │ b 2c1e28 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb2114 │ │ │ │ + bl bb1ed4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2c1dd4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl bb20ec │ │ │ │ + bl bb1eac │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 2c1dd4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -69006,21 +69006,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 2c2204 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r4, ip, lsl #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r6, r3, ip, asr #19 │ │ │ │ - adceq r6, r3, ip, lsr r9 │ │ │ │ + adceq r6, r3, ip, lsl #15 │ │ │ │ + strdeq r6, [r3], ip @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r6, r3, ip, asr #18 │ │ │ │ + adceq r6, r3, ip, lsl #14 │ │ │ │ tsteq r4, r0, lsr #25 │ │ │ │ - @ instruction: 0x00a368b4 │ │ │ │ - addeq r2, pc, r0, asr #12 │ │ │ │ + adceq r6, r3, r4, ror r6 │ │ │ │ + addeq r2, pc, r0, lsl #8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c2208 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -69118,22 +69118,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 2c23c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ @ instruction: 0x01146bd8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r6, r3, r8, lsl #16 │ │ │ │ - adceq r6, r3, r6, lsl #15 │ │ │ │ + adceq r6, r3, r8, asr #11 │ │ │ │ + adceq r6, r3, r6, asr #10 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - umlaleq r6, r3, r0, r7 │ │ │ │ + adceq r6, r3, r0, asr r5 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r4, r0, ror #21 │ │ │ │ - strdeq r6, [r3], ip @ │ │ │ │ - addeq r2, pc, r8, lsl #9 │ │ │ │ + @ instruction: 0x00a364bc │ │ │ │ + addeq r2, pc, r8, asr #4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c23c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -69230,24 +69230,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #52] @ 2c2580 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - umlaleq r6, r3, r8, r6 │ │ │ │ + adceq r6, r3, r8, asr r4 │ │ │ │ tsteq r4, ip, lsl #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r6, r3, ip, asr #11 │ │ │ │ + adceq r6, r3, ip, lsl #7 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - ldrdeq r6, [r3], r0 @ │ │ │ │ + umlaleq r6, r3, r0, r3 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r4, r0, lsr #18 │ │ │ │ - adceq r6, r3, ip, lsr r5 │ │ │ │ - addeq r2, pc, r8, asr #5 │ │ │ │ + strdeq r6, [r3], ip @ │ │ │ │ + addeq r2, pc, r8, lsl #1 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c2584 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -69347,22 +69347,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 2c2744 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r4, ip, asr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r6, r3, ip, r4 │ │ │ │ - adceq r6, r3, r6, lsl r4 │ │ │ │ + adceq r6, r3, ip, asr r2 │ │ │ │ + ldrdeq r6, [r3], r6 @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - adceq r6, r3, r4, lsl r4 │ │ │ │ + ldrdeq r6, [r3], r4 @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ tsteq r4, r4, ror #14 │ │ │ │ - adceq r6, r3, r8, ror r3 │ │ │ │ - addeq r2, pc, r4, lsl #2 │ │ │ │ + adceq r6, r3, r8, lsr r1 │ │ │ │ + addeq r1, pc, r4, asr #29 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c2748 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69459,20 +69459,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2c28f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r4, r4, lsl #13 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r6, r3, r8, asr #5 │ │ │ │ - adceq r6, r3, r8, lsr r2 │ │ │ │ + adceq r6, r3, r8, lsl #1 │ │ │ │ + strdeq r5, [r3], r8 @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ tsteq r4, r8, lsr #11 │ │ │ │ - adceq r6, r3, r0, asr #3 │ │ │ │ - addeq r1, pc, ip, asr #30 │ │ │ │ + adceq r5, r3, r0, lsl #31 │ │ │ │ + addeq r1, pc, ip, lsl #26 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c28f8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -69565,19 +69565,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 2c2a90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r4, r4, ror #9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r6, r3, lr, lsr #1 │ │ │ │ + adceq r5, r3, lr, ror #28 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ tsteq r4, ip, lsl r4 │ │ │ │ - adceq r6, r3, r0, lsr #32 │ │ │ │ - addeq r1, pc, ip, lsr #27 │ │ │ │ + adceq r5, r3, r0, ror #27 │ │ │ │ + addeq r1, pc, ip, ror #22 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002c2a94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -69795,22 +69795,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2c2e28 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2c2e2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq r5, r3, ip, ror pc │ │ │ │ - umlaleq r5, r3, r8, lr │ │ │ │ + adceq r5, r3, ip, lsr sp │ │ │ │ + adceq r5, r3, r8, asr ip │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - ldrdeq r5, [r3], r0 @ │ │ │ │ - addeq r1, pc, r0, asr #21 │ │ │ │ - ldrdeq r1, [pc], ip │ │ │ │ - adceq r5, r3, ip, ror ip │ │ │ │ - addeq r1, pc, r0, lsl sl @ │ │ │ │ + umlaleq r5, r3, r0, sl │ │ │ │ + addeq r1, pc, r0, lsl #17 │ │ │ │ + umulleq r1, pc, ip, r8 @ │ │ │ │ + adceq r5, r3, ip, lsr sl │ │ │ │ + ldrdeq r1, [pc], r0 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002c2e30 : │ │ │ │ ldrh r3, [r1] │ │ │ │ tst r3, #16 │ │ │ │ beq 2c2ea0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ @@ -69980,31 +69980,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ adds sl, r0, r0 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #8 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ subs r3, r3, #2 │ │ │ │ sbc r0, r0, #0 │ │ │ │ lsr r3, r3, #9 │ │ │ │ orr r3, r3, r0, lsl #23 │ │ │ │ adds ip, r3, #1 │ │ │ │ @@ -70130,23 +70130,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r4, r4, asr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r5, r3, ip, ror sl │ │ │ │ - adceq r5, r3, ip, lsl #20 │ │ │ │ + adceq r5, r3, ip, lsr r8 │ │ │ │ + adceq r5, r3, ip, asr #15 │ │ │ │ tsteq r4, r4, lsr ip │ │ │ │ - adceq r5, r3, r0, lsl r8 │ │ │ │ - umlaleq r5, r3, r4, r7 │ │ │ │ - addeq r1, pc, r4, lsr #10 │ │ │ │ - adceq r5, r3, r8, ror #14 │ │ │ │ - addeq r1, pc, r8, asr r5 @ │ │ │ │ - addeq r1, pc, r4, ror r5 @ │ │ │ │ + ldrdeq r5, [r3], r0 @ │ │ │ │ + adceq r5, r3, r4, asr r5 │ │ │ │ + addeq r1, pc, r4, ror #5 │ │ │ │ + adceq r5, r3, r8, lsr #10 │ │ │ │ + addeq r1, pc, r8, lsl r3 @ │ │ │ │ + addeq r1, pc, r4, lsr r3 @ │ │ │ │ │ │ │ │ 002c3354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r0, #7 │ │ │ │ @@ -70361,22 +70361,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 2c36e0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 2c36e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq r5, r3, r0, asr #13 │ │ │ │ - adceq r5, r3, sl, ror #11 │ │ │ │ + adceq r5, r3, r0, lsl #9 │ │ │ │ + adceq r5, r3, sl, lsr #7 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ - adceq r5, r3, r8, lsl r4 │ │ │ │ - addeq r1, pc, r8, lsl #4 │ │ │ │ - addeq r1, pc, r4, lsr #4 │ │ │ │ - adceq r5, r3, r4, asr #7 │ │ │ │ - addeq r1, pc, r8, asr r1 @ │ │ │ │ + ldrdeq r5, [r3], r8 @ │ │ │ │ + addeq r0, pc, r8, asr #31 │ │ │ │ + addeq r0, pc, r4, ror #31 │ │ │ │ + adceq r5, r3, r4, lsl #3 │ │ │ │ + addeq r0, pc, r8, lsl pc @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002c36e8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -70476,59 +70476,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ adds r8, r8, r8 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adcs r2, sl, sl │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -70556,43 +70556,43 @@ │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -70648,33 +70648,33 @@ │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ strd r6, [sp] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r8, [sp, #96] @ 0x60 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr ip, [sp, #168] @ 0xa8 │ │ │ │ adcs r1, r1, r0 │ │ │ │ @@ -70734,37 +70734,37 @@ │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ strd sl, [sp, #136] @ 0x88 │ │ │ │ strd sl, [sp, #144] @ 0x90 │ │ │ │ strd sl, [sp, #152] @ 0x98 │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr ip, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ @@ -70820,15 +70820,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc r7, r7, #0 │ │ │ │ str ip, [sp, #124] @ 0x7c │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ rsbs ip, ip, #0 │ │ │ │ ldr lr, [sp, #116] @ 0x74 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ sbcs lr, r3, lr │ │ │ │ @@ -71313,35 +71313,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r4, r4, ror #13 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq r5, r3, r4, asr #4 │ │ │ │ - adceq r4, r3, r6, lsl #22 │ │ │ │ + adceq r5, r3, r4 │ │ │ │ + adceq r4, r3, r6, asr #17 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ @ instruction: 0x01144db0 │ │ │ │ - adceq r4, r3, r2, asr #17 │ │ │ │ + adceq r4, r3, r2, lsl #13 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - adceq r4, r3, r0, lsl r7 │ │ │ │ - addeq r0, pc, r0, lsl #10 │ │ │ │ - addeq r0, pc, ip, lsl r5 @ │ │ │ │ - umlaleq r4, r3, ip, r6 │ │ │ │ - addeq r0, pc, ip, lsr #8 │ │ │ │ + ldrdeq r4, [r3], r0 @ │ │ │ │ + addeq r0, pc, r0, asr #5 │ │ │ │ + ldrdeq r0, [pc], ip │ │ │ │ + adceq r4, r3, ip, asr r4 │ │ │ │ + addeq r0, pc, ip, ror #3 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ - adceq r4, r3, r8, lsr #10 │ │ │ │ - umulleq r0, pc, r0, r3 @ │ │ │ │ - addeq r0, pc, r4, lsl r3 @ │ │ │ │ - adceq r4, r3, r4, lsl #10 │ │ │ │ - umulleq r0, pc, r0, r2 @ │ │ │ │ + adceq r4, r3, r8, ror #5 │ │ │ │ + addeq r0, pc, r0, asr r1 @ │ │ │ │ + ldrdeq r0, [pc], r4 │ │ │ │ + adceq r4, r3, r4, asr #5 │ │ │ │ + addeq r0, pc, r0, asr r0 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002c45f4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -71437,59 +71437,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r8 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ adds r5, r5, r5 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ adcs r7, r7, r7 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -71515,39 +71515,39 @@ │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r5, r7} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -71604,33 +71604,33 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ @@ -71690,35 +71690,35 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ adcs r0, r0, r3 │ │ │ │ @@ -71776,15 +71776,15 @@ │ │ │ │ lsr r7, r7, #13 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ mul r1, r5, r7 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r1, r6, r4, r1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ umull r3, r0, r5, r6 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, r0 │ │ │ │ @@ -71958,19 +71958,19 @@ │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r0, ror #15 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r3, r8, asr #6 │ │ │ │ + adceq r4, r3, r8, lsl #2 │ │ │ │ tsteq r4, ip, ror pc │ │ │ │ - adceq r3, r3, r0, ror #22 │ │ │ │ - strdeq r3, [r3], r8 @ │ │ │ │ - addeq pc, lr, r8, lsl #17 │ │ │ │ + adceq r3, r3, r0, lsr #18 │ │ │ │ + @ instruction: 0x00a338b8 │ │ │ │ + addeq pc, lr, r8, asr #12 │ │ │ │ │ │ │ │ 002c4fbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 2c50c4 │ │ │ │ @@ -72033,15 +72033,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r3, r0, ror sl │ │ │ │ + adceq r3, r3, r0, lsr r8 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r4, ip, ror sp │ │ │ │ │ │ │ │ 002c50d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -72109,15 +72109,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, ip, lsl #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r3, r3, r8, asr #18 │ │ │ │ + adceq r3, r3, r8, lsl #14 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ tsteq r4, r4, asr ip │ │ │ │ │ │ │ │ 002c5200 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c5248 │ │ │ │ @@ -72145,17 +72145,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c5284 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r3, r3, r4, lsl r8 │ │ │ │ - addeq pc, lr, r4, lsl #12 │ │ │ │ - addeq pc, lr, r0, lsr #12 │ │ │ │ + ldrdeq r3, [r3], r4 @ │ │ │ │ + addeq pc, lr, r4, asr #7 │ │ │ │ + addeq pc, lr, r0, ror #7 │ │ │ │ │ │ │ │ 002c5288 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c52d4 │ │ │ │ lsr r2, r3, #7 │ │ │ │ lsl r0, r3, #24 │ │ │ │ @@ -72182,17 +72182,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c5310 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r3, r3, r8, lsl #15 │ │ │ │ - addeq pc, lr, r8, ror r5 @ │ │ │ │ - umulleq pc, lr, r4, r5 @ │ │ │ │ + adceq r3, r3, r8, asr #10 │ │ │ │ + addeq pc, lr, r8, lsr r3 @ │ │ │ │ + addeq pc, lr, r4, asr r3 @ │ │ │ │ │ │ │ │ 002c5314 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2c536c │ │ │ │ lsr r2, r3, #7 │ │ │ │ ands r0, r3, #1 │ │ │ │ @@ -72222,17 +72222,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c53a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - strdeq r3, [r3], r0 @ │ │ │ │ - addeq pc, lr, r0, ror #9 │ │ │ │ - strdeq pc, [lr], ip │ │ │ │ + @ instruction: 0x00a334b0 │ │ │ │ + addeq pc, lr, r0, lsr #5 │ │ │ │ + @ instruction: 0x008ef2bc │ │ │ │ │ │ │ │ 002c53ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ @@ -72271,17 +72271,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c5464 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r3, r3, r4, lsr r6 │ │ │ │ - addeq pc, lr, r4, lsr #8 │ │ │ │ - addeq pc, lr, r0, asr #8 │ │ │ │ + strdeq r3, [r3], r4 @ │ │ │ │ + addeq pc, lr, r4, ror #3 │ │ │ │ + addeq pc, lr, r0, lsl #4 │ │ │ │ │ │ │ │ 002c5468 : │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2c54a0 │ │ │ │ lsr r3, r0, #7 │ │ │ │ lsl r3, r3, #15 │ │ │ │ @@ -72303,17 +72303,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2c54dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a335bc │ │ │ │ - addeq pc, lr, ip, lsr #7 │ │ │ │ - addeq pc, lr, r8, asr #7 │ │ │ │ + adceq r3, r3, ip, ror r3 │ │ │ │ + addeq pc, lr, ip, ror #2 │ │ │ │ + addeq pc, lr, r8, lsl #3 │ │ │ │ │ │ │ │ 002c54e0 : │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ bne 2c5528 │ │ │ │ lsl r3, r0, #22 │ │ │ │ @@ -73214,21 +73214,21 @@ │ │ │ │ lsr r9, r1, #1 │ │ │ │ orrs r8, r8, r3 │ │ │ │ orr r9, r9, r4, lsl #31 │ │ │ │ lsr r1, r4, #1 │ │ │ │ bne 2c60a4 │ │ │ │ b 2c5f9c │ │ │ │ bl 27ee30 │ │ │ │ - adceq r2, r3, lr, ror #31 │ │ │ │ - @ instruction: 0x00a32fbf │ │ │ │ + adceq r2, r3, lr, lsr #27 │ │ │ │ + adceq r2, r3, pc, ror sp │ │ │ │ strdeq r7, [r0], -ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r2, r3, r0, lsl #16 │ │ │ │ - addeq lr, lr, ip, ror r6 │ │ │ │ + adceq r2, r3, r0, asr #11 │ │ │ │ + addeq lr, lr, ip, lsr r4 │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ │ │ │ │ 002c62d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -73502,22 +73502,22 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ bicle r7, pc, r0, lsl #16 │ │ │ │ ldrshlt r1, [r2, #-119]! @ 0xffffff89 │ │ │ │ @ instruction: 0x011429b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r3, r4, asr #11 │ │ │ │ - adceq r2, r3, r4, asr #10 │ │ │ │ + adceq r2, r3, r4, lsl #7 │ │ │ │ + adceq r2, r3, r4, lsl #6 │ │ │ │ svcvc 0x00800000 │ │ │ │ tsteq r4, r8, asr #15 │ │ │ │ - strdeq r2, [r3], r4 @ │ │ │ │ - ldrdeq r2, [r3], r0 @ │ │ │ │ - adceq r2, r3, ip, lsl #7 │ │ │ │ - addeq lr, lr, r4, lsl #4 │ │ │ │ + @ instruction: 0x00a321b4 │ │ │ │ + umlaleq r2, r3, r0, r1 │ │ │ │ + adceq r2, r3, ip, asr #2 │ │ │ │ + addeq sp, lr, r4, asr #31 │ │ │ │ andeq r1, r0, fp, lsr #9 │ │ │ │ │ │ │ │ 002c6744 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -73662,15 +73662,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2c6968 │ │ │ │ mov r0, r4 │ │ │ │ bl 2c68fc │ │ │ │ - bl 90c560 │ │ │ │ + bl 90c320 │ │ │ │ b 2c6960 │ │ │ │ │ │ │ │ 002c6970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -73690,59 +73690,59 @@ │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ ldr r2, [pc, #16] @ 2c69dc │ │ │ │ str r2, [r0, #728] @ 0x2d8 │ │ │ │ bl 2c6944 │ │ │ │ - addeq lr, lr, r8, rrx │ │ │ │ - adceq r2, r3, ip, lsr #16 │ │ │ │ - addeq lr, lr, r4, asr #32 │ │ │ │ + addeq sp, lr, r8, lsr #28 │ │ │ │ + adceq r2, r3, ip, ror #11 │ │ │ │ + addeq sp, lr, r4, lsl #28 │ │ │ │ andeq r0, r1, r5 │ │ │ │ │ │ │ │ 002c69e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6a04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb1798 │ │ │ │ + bl bb1558 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6a2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6a50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb1558 │ │ │ │ + bl bb1318 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6a78 : │ │ │ │ @@ -73782,53 +73782,53 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c6af0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6b18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6b48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6b70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -73851,15 +73851,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r2, [pc, #64] @ 2c6c40 │ │ │ │ ldr r3, [pc, #56] @ 2c6c3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -73894,15 +73894,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl b700c4 │ │ │ │ + bl b6fe84 │ │ │ │ ldr r2, [pc, #64] @ 2c6ce4 │ │ │ │ ldr r3, [pc, #56] @ 2c6ce0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -73964,15 +73964,15 @@ │ │ │ │ 002c6d78 : │ │ │ │ orrs ip, r0, r1 │ │ │ │ beq 2c6db0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb2ab0 │ │ │ │ + bl bb2870 │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -73990,36 +73990,36 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002c6dd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb2b80 │ │ │ │ + bl bb2940 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6dfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb2ad8 │ │ │ │ + bl bb2898 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6e1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl bb2b1c │ │ │ │ + bl bb28dc │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002c6e40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -81689,20 +81689,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2ce104 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ tsteq r3, r4, lsr #26 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ - umulleq r6, lr, r4, r3 │ │ │ │ + addeq r6, lr, r4, asr r1 │ │ │ │ ldr r1, [pc, #8] @ 2ce118 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6c300 │ │ │ │ - addeq r6, lr, r8, ror r3 │ │ │ │ + b b6c0c0 │ │ │ │ + addeq r6, lr, r8, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #496] @ 2ce324 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -81779,26 +81779,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 27cec8 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r6 │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b83fb8 │ │ │ │ + bl b83d78 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 27cec8 │ │ │ │ bl 27d9b4 │ │ │ │ ldr r1, [pc, #160] @ 2ce32c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 2ce330 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74a88 │ │ │ │ + bl b74848 │ │ │ │ b 2ce220 │ │ │ │ str r2, [r4, #4] │ │ │ │ b 2ce1ec │ │ │ │ ldr ip, [pc, #132] @ 2ce334 │ │ │ │ ldr r3, [pc, #132] @ 2ce338 │ │ │ │ ldr r1, [pc, #132] @ 2ce33c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -81823,32 +81823,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 2ce35c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ ldr r0, [pc, #68] @ 2ce360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ bl 27ee30 │ │ │ │ tsteq r3, r4, asr #25 │ │ │ │ andeq r6, r0, r0, ror #29 │ │ │ │ - adceq sl, r2, r8, ror #30 │ │ │ │ - addseq r6, sp, r8, lsl #2 │ │ │ │ - adceq r4, r0, r8, ror #23 │ │ │ │ - adceq sl, r2, r8, lsr pc │ │ │ │ - addeq r7, lr, r4, asr #16 │ │ │ │ - addeq r7, lr, ip, lsr r8 │ │ │ │ - adceq sl, r2, r0, lsl pc │ │ │ │ - addeq r7, lr, ip, lsl r8 │ │ │ │ + adceq sl, r2, r8, lsr #26 │ │ │ │ + addseq r5, sp, r8, asr #29 │ │ │ │ + adceq r4, r0, r8, lsr #19 │ │ │ │ + strdeq sl, [r2], r8 @ │ │ │ │ + addeq r7, lr, r4, lsl #12 │ │ │ │ + strdeq r7, [lr], ip │ │ │ │ + ldrdeq sl, [r2], r0 @ │ │ │ │ + ldrdeq r7, [lr], ip │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - addeq r7, lr, r8, lsr #16 │ │ │ │ - adceq sl, r2, ip, ror #29 │ │ │ │ - strdeq r7, [lr], r8 │ │ │ │ + addeq r7, lr, r8, ror #11 │ │ │ │ + adceq sl, r2, ip, lsr #25 │ │ │ │ + @ instruction: 0x008e75b8 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - addeq r7, lr, r0, lsr #16 │ │ │ │ + addeq r7, lr, r0, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #696] @ 2ce638 │ │ │ │ mov r7, r3 │ │ │ │ @@ -81952,58 +81952,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b51eb0 │ │ │ │ + bl b51c70 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2ce48c │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ bl 27d4b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ce614 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1c0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #268] @ 2ce660 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74a88 │ │ │ │ + bl b74848 │ │ │ │ ldr r0, [pc, #256] @ 2ce664 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b743d8 │ │ │ │ + bl b74198 │ │ │ │ b 2ce4a4 │ │ │ │ ldr r3, [pc, #240] @ 2ce668 │ │ │ │ ldr ip, [pc, #240] @ 2ce66c │ │ │ │ ldr r1, [pc, #240] @ 2ce670 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, #1 │ │ │ │ b 2ce4d4 │ │ │ │ ldr r3, [pc, #200] @ 2ce674 │ │ │ │ ldr ip, [pc, #200] @ 2ce678 │ │ │ │ ldr r1, [pc, #200] @ 2ce67c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2ce59c │ │ │ │ mov r0, #20 │ │ │ │ bl 27cbb0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1c0 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -82024,44 +82024,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 27cc28 │ │ │ │ mov r7, r0 │ │ │ │ b 2ce54c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsl #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, lr, r8, ror #15 │ │ │ │ - addeq r7, lr, ip, ror #15 │ │ │ │ - strdeq r7, [lr], ip │ │ │ │ - @ instruction: 0x008e77b0 │ │ │ │ - addseq pc, sp, ip, lsr #19 │ │ │ │ - addseq ip, r4, r4, lsr sl │ │ │ │ - addeq r7, lr, ip, lsr #15 │ │ │ │ + addeq r7, lr, r8, lsr #11 │ │ │ │ + addeq r7, lr, ip, lsr #11 │ │ │ │ + @ instruction: 0x008e75bc │ │ │ │ + addeq r7, lr, r0, ror r5 │ │ │ │ + addseq pc, sp, ip, ror #14 │ │ │ │ + @ instruction: 0x0094c7f4 │ │ │ │ + addeq r7, lr, ip, ror #10 │ │ │ │ tsteq r3, r8, lsr #18 │ │ │ │ - strdeq r7, [lr], r4 │ │ │ │ - addeq r7, lr, r4, lsl #14 │ │ │ │ - adceq sl, r2, r4, ror ip │ │ │ │ - addeq r7, lr, r8, ror r6 │ │ │ │ - addeq r7, lr, ip, ror r5 │ │ │ │ - adceq sl, r2, ip, lsr ip │ │ │ │ - addeq r7, lr, r8, ror #12 │ │ │ │ - addeq r7, lr, r8, asr #10 │ │ │ │ - addseq r7, fp, r8, asr fp │ │ │ │ - addeq r7, lr, r0, lsr #12 │ │ │ │ + @ instruction: 0x008e74b4 │ │ │ │ + addeq r7, lr, r4, asr #9 │ │ │ │ + adceq sl, r2, r4, lsr sl │ │ │ │ + addeq r7, lr, r8, lsr r4 │ │ │ │ + addeq r7, lr, ip, lsr r3 │ │ │ │ + strdeq sl, [r2], ip @ │ │ │ │ + addeq r7, lr, r8, lsr #8 │ │ │ │ + addeq r7, lr, r8, lsl #6 │ │ │ │ + addseq r7, fp, r8, lsl r9 │ │ │ │ + addeq r7, lr, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #128] @ 0x80 │ │ │ │ ldr r4, [pc, #144] @ 2ce734 │ │ │ │ cmp ip, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 2ce708 │ │ │ │ mov r6, r1 │ │ │ │ - bl 90bb38 │ │ │ │ + bl 90b8f8 │ │ │ │ ldr r3, [pc, #120] @ 2ce738 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [pc, #112] @ 2ce73c │ │ │ │ ldr r5, [pc, #112] @ 2ce740 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -82073,35 +82073,35 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2ce11c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #72] @ 2ce748 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b6c300 │ │ │ │ + b b6c0c0 │ │ │ │ ldr r3, [pc, #60] @ 2ce74c │ │ │ │ ldr lr, [pc, #60] @ 2ce750 │ │ │ │ ldr r1, [pc, #60] @ 2ce754 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r3, ip, asr r7 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ andeq r6, r0, r0, ror #29 │ │ │ │ - addeq r7, lr, r0, lsr r4 │ │ │ │ + strdeq r7, [lr], r0 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ - ldrdeq sl, [r2], ip @ │ │ │ │ - addeq r7, lr, ip, ror #10 │ │ │ │ - addeq r7, lr, r4, ror #7 │ │ │ │ + umlaleq sl, r2, ip, r8 │ │ │ │ + addeq r7, lr, ip, lsr #6 │ │ │ │ + addeq r7, lr, r4, lsr #3 │ │ │ │ │ │ │ │ 002ce758 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 2ce834 │ │ │ │ @@ -82131,15 +82131,15 @@ │ │ │ │ ldr ip, [pc, #128] @ 2ce850 │ │ │ │ eor r2, r2, r2, lsr #13 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r0, [r0, ip] │ │ │ │ mov r3, #0 │ │ │ │ eor r2, r2, r2, lsr #16 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ - bl b7e9c8 │ │ │ │ + bl b7e788 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ce80c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -82154,22 +82154,22 @@ │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ - blhi 9b1b00 │ │ │ │ + blhi 9b1b00 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ tsteq r3, r4, asr r6 │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ andeq r6, r0, r0, ror #29 │ │ │ │ - ldrdeq sl, [r2], r8 @ │ │ │ │ - addseq pc, r6, r8, asr #19 │ │ │ │ - addeq r7, lr, r0, ror #5 │ │ │ │ + umlaleq sl, r2, r8, r7 │ │ │ │ + addseq pc, r6, r8, lsl #15 │ │ │ │ + addeq r7, lr, r0, lsr #1 │ │ │ │ │ │ │ │ 002ce860 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #212] @ 2ce94c │ │ │ │ @@ -82183,34 +82183,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl b75a38 │ │ │ │ + bl b757f8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl b78ccc │ │ │ │ + bl b78a8c │ │ │ │ ldr r6, [pc, #148] @ 2ce958 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2ce940 │ │ │ │ ldr r3, [pc, #136] @ 2ce95c │ │ │ │ ldr r1, [pc, #136] @ 2ce960 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b782fc │ │ │ │ + bl b780bc │ │ │ │ mov r0, r4 │ │ │ │ - bl b788ec │ │ │ │ + bl b786ac │ │ │ │ ldr r2, [pc, #96] @ 2ce964 │ │ │ │ ldr r3, [pc, #72] @ 2ce950 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -82225,15 +82225,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsl #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, lr, r4, lsl r4 │ │ │ │ + ldrdeq r7, [lr], r4 │ │ │ │ tsteq r3, r4, asr #10 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ tsteq r3, r0, lsl #10 │ │ │ │ │ │ │ │ 002ce968 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -82279,15 +82279,15 @@ │ │ │ │ bl 27f3e8 │ │ │ │ ldr r1, [pc, #136] @ 2cea9c │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r4] │ │ │ │ str r8, [r4, #4] │ │ │ │ strb r5, [r4, #8] │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cea54 │ │ │ │ ldr r1, [pc, #100] @ 2ceaa0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -82304,22 +82304,22 @@ │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ce11c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #36] @ 2ceaac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b6c300 │ │ │ │ + b b6c0c0 │ │ │ │ tsteq r3, r4, lsl #9 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ andeq r6, r0, r0, ror #29 │ │ │ │ - ldrdeq r5, [lr], ip │ │ │ │ + umulleq r5, lr, ip, r8 │ │ │ │ tsteq r3, r4, lsl #19 │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - addeq r7, lr, r0, lsr #1 │ │ │ │ + addeq r6, lr, r0, ror #28 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ │ │ │ │ 002ceab0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -82338,15 +82338,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 27cbb0 │ │ │ │ ldr fp, [pc, #1248] @ 2cefe0 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 8d6c88 │ │ │ │ + bl 8d6a48 │ │ │ │ mov r3, #2 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r3, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ bl 70c514 │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -82365,15 +82365,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ beq 2cef78 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, r8 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r8, #8] │ │ │ │ - bl b83f24 │ │ │ │ + bl b83ce4 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 27ea34 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -82473,15 +82473,15 @@ │ │ │ │ strb r3, [r5, #64] @ 0x40 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 2ceed8 │ │ │ │ ldr r1, [pc, #744] @ 2cf004 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl b6c300 │ │ │ │ + bl b6c0c0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #12] │ │ │ │ ldreq r3, [sp, #36] @ 0x24 │ │ │ │ streq r2, [r3, #4] │ │ │ │ b 2ceb40 │ │ │ │ @@ -82495,17 +82495,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, r5 │ │ │ │ - bl b83fb8 │ │ │ │ + bl b83d78 │ │ │ │ mov r7, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 27cec8 │ │ │ │ ldr r2, [pc, #632] @ 2cf014 │ │ │ │ ldr r3, [pc, #572] @ 2cefdc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -82532,15 +82532,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 27ec38 │ │ │ │ b 2ced80 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #496] @ 2cf024 │ │ │ │ @@ -82551,44 +82551,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2cee14 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #448] @ 2cf030 │ │ │ │ ldr r2, [pc, #448] @ 2cf034 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #444] @ 2cf038 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2cee14 │ │ │ │ ldr r4, [r4] │ │ │ │ bl 27d9b4 │ │ │ │ ldr r3, [pc, #400] @ 2cf03c │ │ │ │ ldr r1, [pc, #400] @ 2cf040 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #392] @ 2cf044 │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2cee14 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r4, [pc, #348] @ 2cf048 │ │ │ │ ldr r3, [pc, #348] @ 2cf04c │ │ │ │ ldr r2, [pc, #348] @ 2cf050 │ │ │ │ @@ -82596,22 +82596,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2cef80 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl b6c300 │ │ │ │ + bl b6c0c0 │ │ │ │ b 2ced8c │ │ │ │ mov r1, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #268] @ 2cf054 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #264] @ 2cf058 │ │ │ │ @@ -82620,25 +82620,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2cee14 │ │ │ │ mov r7, #0 │ │ │ │ b 2ced8c │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 2ce968 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl b6c300 │ │ │ │ + bl b6c0c0 │ │ │ │ b 2ced8c │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ b 2cec3c │ │ │ │ ldr r3, [pc, #172] @ 2cf060 │ │ │ │ ldr ip, [pc, #172] @ 2cf064 │ │ │ │ ldr r1, [pc, #172] @ 2cf068 │ │ │ │ @@ -82650,47 +82650,47 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsr #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r8, lsl #6 │ │ │ │ andeq r3, r0, r8, ror sl │ │ │ │ - addeq r7, lr, r0, lsr #2 │ │ │ │ - addeq r7, lr, r0, asr #2 │ │ │ │ + addeq r6, lr, r0, ror #29 │ │ │ │ + addeq r6, lr, r0, lsl #30 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ andeq r6, r0, r0, ror #29 │ │ │ │ - addeq r6, lr, r8, ror #29 │ │ │ │ + addeq r6, lr, r8, lsr #25 │ │ │ │ strbcs pc, [r5, #-1169] @ 0xfffffb6f @ │ │ │ │ svcmi 0x006cdd1d │ │ │ │ - addeq r6, lr, r4, ror #27 │ │ │ │ - umlaleq sl, r2, r8, r4 │ │ │ │ - addeq r6, lr, r0, asr pc │ │ │ │ - addeq r6, lr, r0, lsr #27 │ │ │ │ + addeq r6, lr, r4, lsr #23 │ │ │ │ + adceq sl, r2, r8, asr r2 │ │ │ │ + addeq r6, lr, r0, lsl sp │ │ │ │ + addeq r6, lr, r0, ror #22 │ │ │ │ tsteq r3, r8, rrx │ │ │ │ - adceq sl, r2, r4, lsl #8 │ │ │ │ - @ instruction: 0x008e6ebc │ │ │ │ - addeq r6, lr, ip, lsl #26 │ │ │ │ - adceq sl, r2, ip, lsr #7 │ │ │ │ - addeq r6, lr, r0, lsr #31 │ │ │ │ - addeq r6, lr, ip, lsr #25 │ │ │ │ - adceq sl, r2, r4, ror r3 │ │ │ │ - addeq r6, lr, r8, ror #28 │ │ │ │ - addeq r6, lr, r4, ror ip │ │ │ │ - addeq r6, lr, r0, lsl #29 │ │ │ │ + adceq sl, r2, r4, asr #3 │ │ │ │ + addeq r6, lr, ip, ror ip │ │ │ │ + addeq r6, lr, ip, asr #21 │ │ │ │ + adceq sl, r2, ip, ror #2 │ │ │ │ + addeq r6, lr, r0, ror #26 │ │ │ │ + addeq r6, lr, ip, ror #20 │ │ │ │ + adceq sl, r2, r4, lsr r1 │ │ │ │ + addeq r6, lr, r8, lsr #24 │ │ │ │ + addeq r6, lr, r4, lsr sl │ │ │ │ addeq r6, lr, r0, asr #24 │ │ │ │ - adceq sl, r2, r4, lsr r3 │ │ │ │ - addeq r6, lr, r8, lsl #24 │ │ │ │ - adceq sl, r2, r0, lsl #6 │ │ │ │ - addeq r6, lr, r4, asr pc │ │ │ │ - addeq r6, lr, ip, lsl lr │ │ │ │ - umlaleq sl, r2, r8, r2 │ │ │ │ - umulleq r6, lr, r4, fp │ │ │ │ - adceq sl, r2, r8, lsr r2 │ │ │ │ - adceq r3, r0, r0, ror #29 │ │ │ │ - addeq r6, lr, r0, asr #22 │ │ │ │ + addeq r6, lr, r0, lsl #20 │ │ │ │ + strdeq sl, [r2], r4 @ │ │ │ │ + addeq r6, lr, r8, asr #19 │ │ │ │ + adceq sl, r2, r0, asr #1 │ │ │ │ + addeq r6, lr, r4, lsl sp │ │ │ │ + ldrdeq r6, [lr], ip │ │ │ │ + adceq sl, r2, r8, asr r0 │ │ │ │ + addeq r6, lr, r4, asr r9 │ │ │ │ + strdeq r9, [r2], r8 @ │ │ │ │ + adceq r3, r0, r0, lsr #25 │ │ │ │ + addeq r6, lr, r0, lsl #18 │ │ │ │ │ │ │ │ 002cf06c : │ │ │ │ mov r3, #0 │ │ │ │ b 2ce968 │ │ │ │ │ │ │ │ 002cf074 : │ │ │ │ mov r3, #1 │ │ │ │ @@ -82707,15 +82707,15 @@ │ │ │ │ b 2d0564 │ │ │ │ │ │ │ │ 002cf094 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2cf0d4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82730,15 +82730,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2cf16c │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82773,15 +82773,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2cf218 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2cf1dc │ │ │ │ @@ -82811,15 +82811,15 @@ │ │ │ │ @ instruction: 0x0113ee90 │ │ │ │ │ │ │ │ 002cf21c : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2cf25c │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82834,15 +82834,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2cf2f4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -82877,15 +82877,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 2cf3a0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2cf364 │ │ │ │ @@ -82959,15 +82959,15 @@ │ │ │ │ 002cf424 : │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002cf42c : │ │ │ │ ldr r3, [pc, #40] @ 2cf45c │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -82992,21 +82992,21 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, r2 │ │ │ │ movcs r4, r2 │ │ │ │ ldr r2, [pc, #60] @ 2cf4e8 │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r0, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 90dc48 │ │ │ │ + bl 90da08 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -83024,15 +83024,15 @@ │ │ │ │ │ │ │ │ 002cf4fc : │ │ │ │ ldr r3, [pc, #192] @ 2cf5c4 │ │ │ │ push {r4, lr} │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #184] @ 2cf5c8 │ │ │ │ mov r1, r0 │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ ldr r3, [pc, #172] @ 2cf5cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb lr, [ip, #25] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -83081,15 +83081,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ 2cf62c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [r3, #16] │ │ │ │ ldr r1, [r2, #132] @ 0x84 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ ldrd r2, [r3] │ │ │ │ str ip, [sp] │ │ │ │ @@ -83143,15 +83143,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #188] @ 2cf76c │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #168] @ 2cf770 │ │ │ │ lsr r1, r1, #4 │ │ │ │ add r2, r2, #8704 @ 0x2200 │ │ │ │ and r1, r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -83190,17 +83190,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 2cf77c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ @ instruction: 0x0113dcf4 │ │ │ │ - adceq r9, r2, ip, lsl #23 │ │ │ │ - adceq r9, r2, r8, lsl #22 │ │ │ │ - addeq r6, lr, r0, lsr r7 │ │ │ │ + adceq r9, r2, ip, asr #18 │ │ │ │ + adceq r9, r2, r8, asr #17 │ │ │ │ + strdeq r6, [lr], r0 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ │ │ │ │ 002cf780 : │ │ │ │ b 2d137c │ │ │ │ │ │ │ │ 002cf784 : │ │ │ │ ldr r3, [pc, #52] @ 2cf7c0 │ │ │ │ @@ -83213,33 +83213,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 2cf7c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ tsteq r3, r8, ror r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x009944f4 │ │ │ │ + @ instruction: 0x009942b4 │ │ │ │ │ │ │ │ 002cf7cc : │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne 2cf7f8 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ - b b51eb0 │ │ │ │ + b b51c70 │ │ │ │ │ │ │ │ 002cf800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #332] @ 2cf964 │ │ │ │ @@ -83248,19 +83248,19 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r3, [pc, #324] @ 2cf96c │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cf938 │ │ │ │ - bl 93b1b8 │ │ │ │ + bl 93af78 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 27f094 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -83327,27 +83327,27 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, ror #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r0, ror fp │ │ │ │ tsteq r3, r8, lsl #10 │ │ │ │ - adceq r9, r2, r0, lsr #18 │ │ │ │ - addeq r6, lr, r8, asr r5 │ │ │ │ - addeq r6, lr, r4, asr #10 │ │ │ │ + adceq r9, r2, r0, ror #13 │ │ │ │ + addeq r6, lr, r8, lsl r3 │ │ │ │ + addeq r6, lr, r4, lsl #6 │ │ │ │ │ │ │ │ 002cf980 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #164] @ 2cfa3c │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cfa14 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -83359,15 +83359,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 2cfa40 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldm r5, {r2, r3} │ │ │ │ - bl 8f5034 │ │ │ │ + bl 8f4df4 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -83381,49 +83381,49 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r3, ip, lsl #20 │ │ │ │ tsteq r3, ip, asr #19 │ │ │ │ - adceq r9, r2, r4, asr #16 │ │ │ │ - addeq r6, lr, ip, ror r4 │ │ │ │ - addeq r6, lr, r8, ror #8 │ │ │ │ + adceq r9, r2, r4, lsl #12 │ │ │ │ + addeq r6, lr, ip, lsr r2 │ │ │ │ + addeq r6, lr, r8, lsr #4 │ │ │ │ │ │ │ │ 002cfa50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ 2cfab8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2cfa90 │ │ │ │ sub r2, r2, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 93b2e0 │ │ │ │ + b 93b0a0 │ │ │ │ ldr r3, [pc, #36] @ 2cfabc │ │ │ │ ldr ip, [pc, #36] @ 2cfac0 │ │ │ │ ldr r1, [pc, #36] @ 2cfac4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r3, ip, lsr r9 │ │ │ │ - adceq r9, r2, r8, asr #15 │ │ │ │ - addeq r6, lr, r0, lsl #8 │ │ │ │ - addeq r6, lr, ip, ror #7 │ │ │ │ + adceq r9, r2, r8, lsl #11 │ │ │ │ + addeq r6, lr, r0, asr #3 │ │ │ │ + addeq r6, lr, ip, lsr #3 │ │ │ │ │ │ │ │ 002cfac8 : │ │ │ │ b 2d1394 │ │ │ │ │ │ │ │ 002cfacc : │ │ │ │ b 2d1474 │ │ │ │ │ │ │ │ @@ -83456,17 +83456,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfb5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq r9, r2, r4, lsr r7 │ │ │ │ - addeq r6, lr, r8, ror r3 │ │ │ │ - addeq r6, lr, r4, asr r3 │ │ │ │ + strdeq r9, [r2], r4 @ │ │ │ │ + addeq r6, lr, r8, lsr r1 │ │ │ │ + addeq r6, lr, r4, lsl r1 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cfb60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -83507,17 +83507,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfc20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq r9, r2, r0, ror r6 │ │ │ │ - @ instruction: 0x008e62b4 │ │ │ │ - umulleq r6, lr, r0, r2 │ │ │ │ + adceq r9, r2, r0, lsr r4 │ │ │ │ + addeq r6, lr, r4, ror r0 │ │ │ │ + addeq r6, lr, r0, asr r0 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cfc24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83548,17 +83548,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfcbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - ldrdeq r9, [r2], r4 @ │ │ │ │ - addeq r6, lr, r8, lsl r2 │ │ │ │ - strdeq r6, [lr], r4 │ │ │ │ + umlaleq r9, r2, r4, r3 │ │ │ │ + ldrdeq r5, [lr], r8 │ │ │ │ + @ instruction: 0x008e5fb4 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cfcc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83592,17 +83592,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfd64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq r9, r2, ip, lsr #10 │ │ │ │ - addeq r6, lr, r0, ror r1 │ │ │ │ - addeq r6, lr, ip, asr #2 │ │ │ │ + adceq r9, r2, ip, ror #5 │ │ │ │ + addeq r5, lr, r0, lsr pc │ │ │ │ + addeq r5, lr, ip, lsl #30 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 002cfd68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -83659,17 +83659,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2cfe68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq r9, r2, r8, lsr #8 │ │ │ │ - addeq r6, lr, ip, rrx │ │ │ │ - addeq r6, lr, r8, asr #32 │ │ │ │ + adceq r9, r2, r8, ror #3 │ │ │ │ + addeq r5, lr, ip, lsr #28 │ │ │ │ + addeq r5, lr, r8, lsl #28 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r0] │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ bx r3 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ @@ -83683,32 +83683,32 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 2cfebc │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ tsteq r3, ip, ror #30 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ - ldrdeq r4, [lr], ip │ │ │ │ + umulleq r4, lr, ip, r3 │ │ │ │ ldr r3, [pc, #20] @ 2cfedc │ │ │ │ ldr r1, [pc, #20] @ 2cfee0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r0, r0, #712 @ 0x2c8 │ │ │ │ b 28ae4c │ │ │ │ @ instruction: 0x012256b0 │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ str r1, [r3] │ │ │ │ - b 90d2fc │ │ │ │ + b 90d0bc │ │ │ │ ldr r1, [pc, #8] @ 2cff00 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6c300 │ │ │ │ - umulleq r4, lr, r0, r5 │ │ │ │ + b b6c0c0 │ │ │ │ + addeq r4, lr, r0, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 2cff80 │ │ │ │ add r1, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -83791,15 +83791,15 @@ │ │ │ │ beq 2d00d0 │ │ │ │ ldr r9, [pc, #256] @ 2d015c │ │ │ │ add r8, r7, #64 @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6c300 │ │ │ │ + bl b6c0c0 │ │ │ │ bl 28ae90 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ @@ -83814,23 +83814,23 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 2d00a0 │ │ │ │ ldr r3, [pc, #160] @ 2d0160 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ - bl 90bb38 │ │ │ │ + bl 90b8f8 │ │ │ │ bl 28b0d0 │ │ │ │ ldr r0, [pc, #140] @ 2d0164 │ │ │ │ ldr r1, [pc, #140] @ 2d0168 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #136] @ 2d016c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl b6c300 │ │ │ │ + bl b6c0c0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2cff04 │ │ │ │ ldr r3, [pc, #104] @ 2d0170 │ │ │ │ ldr ip, [pc, #104] @ 2d0174 │ │ │ │ @@ -83847,29 +83847,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r3, r0, ror #28 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ - addeq r5, lr, r0, lsl pc │ │ │ │ + ldrdeq r5, [lr], r0 │ │ │ │ @ instruction: 0x012255b0 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0x01225538 │ │ │ │ - addeq r5, lr, r8, ror lr │ │ │ │ + addeq r5, lr, r8, lsr ip │ │ │ │ @ instruction: 0x012254b8 │ │ │ │ @ instruction: 0x012254a0 │ │ │ │ - strdeq r5, [lr], r4 │ │ │ │ + @ instruction: 0x008e5bb4 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - adceq r9, r2, ip, ror #3 │ │ │ │ - umlaleq r2, r0, r0, sp │ │ │ │ + adceq r8, r2, ip, lsr #31 │ │ │ │ + adceq r2, r0, r0, asr fp │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - adceq r9, r2, r4, asr #3 │ │ │ │ - umulleq r5, lr, ip, sp │ │ │ │ - addeq r4, lr, r8, ror #6 │ │ │ │ + adceq r8, r2, r4, lsl #31 │ │ │ │ + addeq r5, lr, ip, asr fp │ │ │ │ + addeq r4, lr, r8, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d01e0 │ │ │ │ @@ -84081,15 +84081,15 @@ │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ str sl, [r0] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [r0, #12] │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ str r9, [r7, r5, lsl #2] │ │ │ │ ldr r0, [pc, #112] @ 2d055c │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r9, r9, #12 │ │ │ │ lsr ip, r6, #5 │ │ │ │ @@ -84110,15 +84110,15 @@ │ │ │ │ b 2d0464 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsr sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r4, lsl sl │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ @ instruction: 0x01225168 │ │ │ │ - addeq r4, lr, r4, ror r0 │ │ │ │ + addeq r3, lr, r4, lsr lr │ │ │ │ @ instruction: 0x01138998 │ │ │ │ @ instruction: 0x012250ec │ │ │ │ smlawbeq r2, ip, r0, r5 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ │ │ │ │ 002d0564 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -84184,15 +84184,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d0654 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b6c300 │ │ │ │ + b b6c0c0 │ │ │ │ ldr r3, [pc, #84] @ 2d06b0 │ │ │ │ ldr ip, [pc, #84] @ 2d06b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 2d06b8 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ @@ -84206,22 +84206,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #284 @ 0x11c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r3, r4, lsl r8 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ @ instruction: 0x01224f6c │ │ │ │ - addeq r5, lr, r4, asr #17 │ │ │ │ + addeq r5, lr, r4, lsl #13 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - umlaleq r8, r2, r8, ip │ │ │ │ - adceq r2, r0, ip, lsr r8 │ │ │ │ + adceq r8, r2, r8, asr sl │ │ │ │ + strdeq r2, [r0], ip @ │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - adceq r8, r2, r0, ror ip │ │ │ │ - addeq r5, lr, ip, asr #16 │ │ │ │ - addeq r3, lr, r8, lsl lr │ │ │ │ + adceq r8, r2, r0, lsr sl │ │ │ │ + addeq r5, lr, ip, lsl #12 │ │ │ │ + ldrdeq r3, [lr], r8 │ │ │ │ │ │ │ │ 002d06c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -84265,15 +84265,15 @@ │ │ │ │ sub r0, r0, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 27c964 │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6c300 │ │ │ │ + bl b6c0c0 │ │ │ │ ldr r2, [pc, #88] @ 2d07f0 │ │ │ │ ldr r3, [pc, #60] @ 2d07d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -84288,15 +84288,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsl r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011386f4 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ @ instruction: 0x01224e44 │ │ │ │ - umulleq r5, lr, ip, r7 │ │ │ │ + addeq r5, lr, ip, asr r5 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ tsteq r3, ip, ror #12 │ │ │ │ │ │ │ │ 002d07f4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -84346,16 +84346,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2d08d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq r8, r2, r8, asr #20 │ │ │ │ - addeq r5, lr, r0, lsr #12 │ │ │ │ + adceq r8, r2, r8, lsl #16 │ │ │ │ + addeq r5, lr, r0, ror #7 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 002d08d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -84394,17 +84394,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d098c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r4, r4, lsl #15 │ │ │ │ - umlaleq r8, r2, r0, r9 │ │ │ │ - addeq r5, lr, r8, ror #10 │ │ │ │ - addeq r5, lr, r4, ror r5 │ │ │ │ + adceq r8, r2, r0, asr r7 │ │ │ │ + addeq r5, lr, r8, lsr #6 │ │ │ │ + addeq r5, lr, r4, lsr r3 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ │ │ │ │ 002d0990 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -84452,17 +84452,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d0a6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011486b4 │ │ │ │ - @ instruction: 0x00a288b0 │ │ │ │ - addeq r5, lr, r8, lsl #9 │ │ │ │ - umulleq r5, lr, r4, r4 │ │ │ │ + adceq r8, r2, r0, ror r6 │ │ │ │ + addeq r5, lr, r8, asr #4 │ │ │ │ + addeq r5, lr, r4, asr r2 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 002d0a70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -84517,17 +84517,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d0b68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011485d0 │ │ │ │ - @ instruction: 0x00a287b4 │ │ │ │ - addeq r5, lr, ip, lsl #7 │ │ │ │ - umulleq r5, lr, r8, r3 │ │ │ │ + adceq r8, r2, r4, ror r5 │ │ │ │ + addeq r5, lr, ip, asr #2 │ │ │ │ + addeq r5, lr, r8, asr r1 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ │ │ │ │ 002d0b6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84769,17 +84769,17 @@ │ │ │ │ ldr r4, [pc, #128] @ 2d0f70 │ │ │ │ ldr r1, [pc, #128] @ 2d0f74 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7f000 │ │ │ │ + bl b7edc0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7e648 │ │ │ │ + bl b7e408 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -84856,16 +84856,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - @ instruction: 0x00a282b8 │ │ │ │ - umulleq r4, lr, r0, lr │ │ │ │ + adceq r8, r2, r8, ror r0 │ │ │ │ + addeq r4, lr, r0, asr ip │ │ │ │ │ │ │ │ 002d1060 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r1, r0, #8192 @ 0x2000 │ │ │ │ @@ -84936,16 +84936,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 2d1198 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq r8, r2, r0, lsl #3 │ │ │ │ - addeq r4, lr, r4, asr sp │ │ │ │ + adceq r7, r2, r0, asr #30 │ │ │ │ + addeq r4, lr, r4, lsl fp │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ │ │ │ │ 002d119c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85012,31 +85012,31 @@ │ │ │ │ bne 2d1284 │ │ │ │ ldr r0, [pc, #76] @ 2d12ec │ │ │ │ ldr r1, [pc, #76] @ 2d12f0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl b6c300 │ │ │ │ + bl b6c0c0 │ │ │ │ ldr r3, [pc, #56] @ 2d12f4 │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ - bl 90bb38 │ │ │ │ + bl 90b8f8 │ │ │ │ bl 28b0d0 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2d0230 │ │ │ │ tsteq r3, r4, lsl #24 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ @ instruction: 0x01224364 │ │ │ │ - @ instruction: 0x008e4cb4 │ │ │ │ + addeq r4, lr, r4, ror sl │ │ │ │ muleq r0, lr, r2 │ │ │ │ muleq r0, ip, ip │ │ │ │ ldrdeq r4, [r2, -r8]! │ │ │ │ - addeq r4, lr, r0, lsr ip │ │ │ │ + strdeq r4, [lr], r0 │ │ │ │ tsteq r3, r8, ror #1 │ │ │ │ │ │ │ │ 002d12f8 : │ │ │ │ ldr r3, [pc, #40] @ 2d1328 │ │ │ │ ldr r2, [pc, #40] @ 2d132c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -85047,34 +85047,34 @@ │ │ │ │ ldr r2, [pc, #24] @ 2d1338 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bx r3 │ │ │ │ tsteq r3, r4, lsl #22 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ @ instruction: 0x01224264 │ │ │ │ - @ instruction: 0x008e4bb8 │ │ │ │ + addeq r4, lr, r8, ror r9 │ │ │ │ @ instruction: 0x000002bb │ │ │ │ │ │ │ │ 002d133c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1354 │ │ │ │ ldr r0, [pc, #36] @ 2d1370 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b b6c018 │ │ │ │ + b b6bdd8 │ │ │ │ ldr r0, [pc, #24] @ 2d1374 │ │ │ │ ldr r1, [pc, #24] @ 2d1378 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b b6c300 │ │ │ │ + b b6c0c0 │ │ │ │ @ instruction: 0x01224230 │ │ │ │ @ instruction: 0x0122421c │ │ │ │ - addeq r4, lr, r4, ror fp │ │ │ │ + addeq r4, lr, r4, lsr r9 │ │ │ │ │ │ │ │ 002d137c : │ │ │ │ ldr r3, [pc, #12] @ 2d1390 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -85117,28 +85117,28 @@ │ │ │ │ strne r2, [r3, #8] │ │ │ │ ldr r3, [pc, #72] @ 2d146c │ │ │ │ ldr r2, [pc, #72] @ 2d1470 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #64 @ 0x40 │ │ │ │ str r4, [r3, #52]! @ 0x34 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl b6c300 │ │ │ │ + bl b6c0c0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x012241b8 │ │ │ │ tsteq r3, r0, asr #20 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ - ldrdeq r4, [lr], ip │ │ │ │ + umulleq r4, lr, ip, r8 │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - addeq r4, lr, r0, asr #21 │ │ │ │ + addeq r4, lr, r0, lsl #17 │ │ │ │ @ instruction: 0x01224154 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002d1474 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -85168,27 +85168,27 @@ │ │ │ │ str r3, [r1] │ │ │ │ ldr r1, [pc, #64] @ 2d1528 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #48] @ 2d152c │ │ │ │ - bl b6c300 │ │ │ │ + bl b6c0c0 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ bl 27c988 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 27cec8 │ │ │ │ tsteq r3, r8, ror r9 │ │ │ │ andeq r4, r0, r4, ror #10 │ │ │ │ ldrdeq r4, [r2, -r4]! @ │ │ │ │ - addeq r4, lr, r8, lsr #20 │ │ │ │ + addeq r4, lr, r8, ror #15 │ │ │ │ strheq r4, [r2, -r0]! │ │ │ │ - addeq r4, lr, r4, ror #19 │ │ │ │ + addeq r4, lr, r4, lsr #15 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 002d1530 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -85230,17 +85230,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #17 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011378bc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - adceq r7, r2, ip, lsr lr │ │ │ │ - addeq r4, lr, r4, ror #18 │ │ │ │ - addeq r4, lr, r8, ror r9 │ │ │ │ + strdeq r7, [r2], ip @ │ │ │ │ + addeq r4, lr, r4, lsr #14 │ │ │ │ + addeq r4, lr, r8, lsr r7 │ │ │ │ │ │ │ │ 002d15f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #152] @ 2d16a4 │ │ │ │ @@ -85281,17 +85281,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011377f8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - adceq r7, r2, r8, ror sp │ │ │ │ - addeq r4, lr, r0, lsr #17 │ │ │ │ - @ instruction: 0x008e48b4 │ │ │ │ + adceq r7, r2, r8, lsr fp │ │ │ │ + addeq r4, lr, r0, ror #12 │ │ │ │ + addeq r4, lr, r4, ror r6 │ │ │ │ │ │ │ │ 002d16b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 2d178c │ │ │ │ @@ -85302,33 +85302,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ ldr r1, [pc, #148] @ 2d1798 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cdc8 │ │ │ │ + bl b5cb88 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl ba4e6c │ │ │ │ + bl ba4c2c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1744 │ │ │ │ - bl b739a8 │ │ │ │ + bl b73768 │ │ │ │ ldr r2, [pc, #80] @ 2d179c │ │ │ │ ldr r3, [pc, #64] @ 2d1790 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -85341,16 +85341,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsr r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, fp, r8, lsr #14 │ │ │ │ - addeq r4, lr, r8, lsr r5 │ │ │ │ + addseq lr, fp, r8, ror #9 │ │ │ │ + strdeq r4, [lr], r8 │ │ │ │ @ instruction: 0x011376b8 │ │ │ │ │ │ │ │ 002d17a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -85363,21 +85363,21 @@ │ │ │ │ ldr r1, [pc, #236] @ 2d18bc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5d14c │ │ │ │ + bl b5cf0c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d18a4 │ │ │ │ mov r1, sp │ │ │ │ - bl ba4cf8 │ │ │ │ + bl ba4ab8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d189c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d1850 │ │ │ │ ldr r6, [pc, #160] @ 2d18c0 │ │ │ │ @@ -85386,20 +85386,20 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d1824 │ │ │ │ mov r0, r7 │ │ │ │ - bl b2ae94 │ │ │ │ + bl b2ac54 │ │ │ │ ldr r2, [pc, #100] @ 2d18c4 │ │ │ │ ldr r3, [pc, #84] @ 2d18b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -85409,26 +85409,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl b739a8 │ │ │ │ + bl b73768 │ │ │ │ b 2d1858 │ │ │ │ ldr r0, [pc, #28] @ 2d18c8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d17f8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, fp, r8, lsr r6 │ │ │ │ - addeq r4, lr, ip, asr #14 │ │ │ │ + @ instruction: 0x009be3f8 │ │ │ │ + addeq r4, lr, ip, lsl #10 │ │ │ │ tsteq r3, r4, lsr #11 │ │ │ │ - addseq lr, sp, r8, asr #19 │ │ │ │ + addseq lr, sp, r8, lsl #15 │ │ │ │ │ │ │ │ 002d18cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -85442,15 +85442,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 27e230 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b993b0 │ │ │ │ + bl b99170 │ │ │ │ cmp r6, #2 │ │ │ │ beq 2d1968 │ │ │ │ ldr r2, [pc, #172] @ 2d19d8 │ │ │ │ ldr r3, [pc, #164] @ 2d19d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -85475,31 +85475,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 27cc28 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba42d8 │ │ │ │ + bl ba4098 │ │ │ │ b 2d19b0 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl b992a8 │ │ │ │ + bl b99068 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba4328 │ │ │ │ + bl ba40e8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2d19a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 27cec8 │ │ │ │ b 2d1924 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsl r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011374d8 │ │ │ │ - addeq r4, lr, r8, lsl #12 │ │ │ │ + addeq r4, lr, r8, asr #7 │ │ │ │ │ │ │ │ 002d19e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -85513,15 +85513,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 27e230 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b993b0 │ │ │ │ + bl b99170 │ │ │ │ cmp r5, #2 │ │ │ │ beq 2d1a84 │ │ │ │ cmp r5, #3 │ │ │ │ beq 2d1ae8 │ │ │ │ ldr r2, [pc, #256] @ 2d1b48 │ │ │ │ ldr r3, [pc, #248] @ 2d1b44 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -85548,31 +85548,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 27cc28 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba42d8 │ │ │ │ + bl ba4098 │ │ │ │ b 2d1acc │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl b992a8 │ │ │ │ + bl b99068 │ │ │ │ mov r0, r5 │ │ │ │ - bl ba4328 │ │ │ │ + bl ba40e8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2d1ac0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27cec8 │ │ │ │ b 2d1a40 │ │ │ │ ldr r2, [pc, #96] @ 2d1b50 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl b99350 │ │ │ │ + bl b99110 │ │ │ │ ldr r2, [pc, #80] @ 2d1b54 │ │ │ │ ldr r3, [pc, #60] @ 2d1b44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -85580,58 +85580,58 @@ │ │ │ │ bne 2d1b3c │ │ │ │ ldr r2, [pc, #48] @ 2d1b58 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b99350 │ │ │ │ + b b99110 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsl #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011373bc │ │ │ │ - addeq r4, lr, r8, ror #9 │ │ │ │ - addseq r4, fp, r4, lsl #13 │ │ │ │ + addeq r4, lr, r8, lsr #5 │ │ │ │ + addseq r4, fp, r4, asr #8 │ │ │ │ tsteq r3, r0, lsl #6 │ │ │ │ - addseq sl, r6, r4, lsr #7 │ │ │ │ + addseq sl, r6, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, #4 │ │ │ │ bl 27f094 │ │ │ │ mov r5, r0 │ │ │ │ - bl 933bbc │ │ │ │ + bl 93397c │ │ │ │ cmp r4, r0 │ │ │ │ beq 2d1c44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9343d4 │ │ │ │ + bl 934194 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ ldr r3, [pc, #152] @ 2d1c50 │ │ │ │ ldr r1, [pc, #152] @ 2d1c54 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #124] @ 2d1c58 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 931054 │ │ │ │ + bl 930e14 │ │ │ │ ldr r1, [pc, #108] @ 2d1c5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27dd08 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r6, r6, #2 │ │ │ │ @@ -85650,29 +85650,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27c988 │ │ │ │ ldr r8, [pc, #20] @ 2d1c60 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2d1ba8 │ │ │ │ - addseq ip, fp, r8, lsl sl │ │ │ │ - addeq r4, lr, r0, asr #7 │ │ │ │ + @ instruction: 0x009bc7d8 │ │ │ │ + addeq r4, lr, r0, lsl #3 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - addseq ip, fp, r8, lsl #19 │ │ │ │ + addseq ip, fp, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 9343d4 │ │ │ │ + bl 934194 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 9343d4 │ │ │ │ + bl 934194 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27e62c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -85707,21 +85707,21 @@ │ │ │ │ ldr r1, [pc, #240] @ 2d1e08 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5d14c │ │ │ │ + bl b5cf0c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2d1de8 │ │ │ │ mov r1, sp │ │ │ │ - bl a97c9c │ │ │ │ + bl a97a5c │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2d1da4 │ │ │ │ mov r0, r5 │ │ │ │ bl 6d9018 │ │ │ │ ldr r2, [pc, #164] @ 2d1e0c │ │ │ │ @@ -85746,34 +85746,34 @@ │ │ │ │ ldr r7, [pc, #92] @ 2d1e10 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d1db8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b17d90 │ │ │ │ + bl b17b50 │ │ │ │ ldr r1, [sp] │ │ │ │ b 2d1d58 │ │ │ │ ldr r1, [pc, #36] @ 2d1e14 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ b 2d1d60 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r7, [r3, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, r7, r4, lsl r6 │ │ │ │ + @ instruction: 0x0097b3d4 │ │ │ │ @ instruction: 0x0113709c │ │ │ │ - ldrdeq r4, [lr], r0 │ │ │ │ - addeq r4, lr, r0, lsr #3 │ │ │ │ + umulleq r3, lr, r0, pc @ │ │ │ │ + addeq r3, lr, r0, ror #30 │ │ │ │ │ │ │ │ 002d1e18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 2d1f98 │ │ │ │ @@ -85786,44 +85786,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5d0c0 │ │ │ │ + bl b5ce80 │ │ │ │ ldr r1, [pc, #312] @ 2d1fa4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ ldr r1, [pc, #296] @ 2d1fa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ ldr r1, [pc, #280] @ 2d1fac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 2d1f28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 935310 │ │ │ │ + bl 9350d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d1f5c │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 9339a8 │ │ │ │ + bl 933768 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 6d9018 │ │ │ │ ldr r2, [pc, #196] @ 2d1fb0 │ │ │ │ ldr r3, [pc, #172] @ 2d1f9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -85838,50 +85838,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl b5e8bc │ │ │ │ + bl b5e67c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2d1edc │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl a97e48 │ │ │ │ + bl a97c08 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2d1edc │ │ │ │ ldr r2, [pc, #80] @ 2d1fb4 │ │ │ │ ldr r3, [pc, #80] @ 2d1fb8 │ │ │ │ ldr r1, [pc, #80] @ 2d1fbc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl b73cd8 │ │ │ │ + bl b73a98 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2d1edc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01136fd4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r4, lr, ip, asr #2 │ │ │ │ - addseq fp, r7, r8, asr #9 │ │ │ │ - addseq r5, fp, r0, lsl #2 │ │ │ │ - addseq r2, r9, ip, lsr #17 │ │ │ │ + addeq r3, lr, ip, lsl #30 │ │ │ │ + addseq fp, r7, r8, lsl #5 │ │ │ │ + addseq r4, fp, r0, asr #29 │ │ │ │ + addseq r2, r9, ip, ror #12 │ │ │ │ tsteq r3, r8, lsl pc │ │ │ │ - addseq fp, r8, r4, lsr #3 │ │ │ │ - adceq r7, r2, ip, ror #9 │ │ │ │ - addeq r4, lr, ip, lsr #32 │ │ │ │ + addseq sl, r8, r4, ror #30 │ │ │ │ + adceq r7, r2, ip, lsr #5 │ │ │ │ + addeq r3, lr, ip, ror #27 │ │ │ │ │ │ │ │ 002d1fc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #324] @ 2d211c │ │ │ │ @@ -85893,26 +85893,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ ldr r1, [pc, #280] @ 2d2128 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl a97ef4 │ │ │ │ + bl a97cb4 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2d20c4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d2068 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -85939,24 +85939,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl b5ec04 │ │ │ │ + bl b5e9c4 │ │ │ │ b 2d2068 │ │ │ │ mov r1, #1 │ │ │ │ - bl b5eb94 │ │ │ │ + bl b5e954 │ │ │ │ ldr r1, [pc, #92] @ 2d2130 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 27ca60 │ │ │ │ b 2d2044 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 2d2134 │ │ │ │ ldr r1, [pc, #52] @ 2d2138 │ │ │ │ @@ -85965,21 +85965,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r3, ip, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, r7, r4, asr #6 │ │ │ │ - addseq r4, fp, r0, ror pc │ │ │ │ + addseq fp, r7, r4, lsl #2 │ │ │ │ + addseq r4, fp, r0, lsr sp │ │ │ │ tsteq r3, r8, lsl #27 │ │ │ │ - addseq r6, r6, r4, asr sl │ │ │ │ - adceq r7, r2, r4, ror #6 │ │ │ │ - addeq r3, lr, r8, lsr #29 │ │ │ │ - addeq r3, lr, r0, asr #29 │ │ │ │ + addseq r6, r6, r4, lsl r8 │ │ │ │ + adceq r7, r2, r4, lsr #2 │ │ │ │ + addeq r3, lr, r8, ror #24 │ │ │ │ + addeq r3, lr, r0, lsl #25 │ │ │ │ │ │ │ │ 002d2140 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, r1 │ │ │ │ @@ -85991,21 +85991,21 @@ │ │ │ │ ldr r1, [pc, #220] @ 2d224c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5d14c │ │ │ │ + bl b5cf0c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #3] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d2204 │ │ │ │ add r1, sp, #3 │ │ │ │ - bl 935310 │ │ │ │ + bl 9350d0 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2d2228 │ │ │ │ ldrb r3, [sp, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2210 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -86023,36 +86023,36 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 92a138 │ │ │ │ + bl 929ef8 │ │ │ │ mov r1, r0 │ │ │ │ b 2d21b4 │ │ │ │ ldr r1, [pc, #60] @ 2d2254 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ b 2d21c0 │ │ │ │ ldr r1, [pc, #40] @ 2d2258 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ b 2d21c0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsr #25 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x0097b1bc │ │ │ │ + addseq sl, r7, ip, ror pc │ │ │ │ tsteq r3, ip, lsr ip │ │ │ │ - strdeq r3, [lr], r4 │ │ │ │ - @ instruction: 0x008e3db8 │ │ │ │ + @ instruction: 0x008e3bb4 │ │ │ │ + addeq r3, lr, r8, ror fp │ │ │ │ │ │ │ │ 002d225c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #148] @ 2d2308 │ │ │ │ @@ -86064,19 +86064,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2d2310 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 937124 │ │ │ │ + bl 936ee4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d9018 │ │ │ │ ldr r2, [pc, #76] @ 2d2314 │ │ │ │ ldr r3, [pc, #64] @ 2d230c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -86092,15 +86092,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsl #23 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, lr, r0, lsr #20 │ │ │ │ + addeq pc, lr, r0, ror #15 │ │ │ │ tsteq r3, ip, lsr fp │ │ │ │ │ │ │ │ 002d2318 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -86113,19 +86113,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 2d23cc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 937274 │ │ │ │ + bl 937034 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d9018 │ │ │ │ ldr r2, [pc, #76] @ 2d23d0 │ │ │ │ ldr r3, [pc, #64] @ 2d23c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -86141,15 +86141,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, asr #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r5, r3, r8, ror #2 │ │ │ │ + addseq r4, r3, r8, lsr #30 │ │ │ │ tsteq r3, r0, lsl #21 │ │ │ │ │ │ │ │ 002d23d4 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -86161,43 +86161,43 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 27e230 │ │ │ │ ldr r8, [pc, #120] @ 2d2484 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b993b0 │ │ │ │ + bl b99170 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 93106c │ │ │ │ + bl 930e2c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2d2478 │ │ │ │ mov r4, r9 │ │ │ │ b 2d2440 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d2478 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 930c38 │ │ │ │ + bl 9309f8 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 27e890 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d2434 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b99350 │ │ │ │ + bl b99110 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d2440 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 27df30 │ │ │ │ - addeq r3, lr, r8, lsr #24 │ │ │ │ + addeq r3, lr, r8, ror #19 │ │ │ │ │ │ │ │ 002d2488 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -86206,19 +86206,19 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 27e230 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b993b0 │ │ │ │ + bl b99170 │ │ │ │ ldr r0, [pc, #112] @ 2d253c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a97c9c │ │ │ │ + bl a97a5c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2d2530 │ │ │ │ ldr r8, [pc, #92] @ 2d2540 │ │ │ │ mov r4, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2d24f8 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -86230,26 +86230,26 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 27cf7c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d24ec │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b99350 │ │ │ │ + bl b99110 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d24f8 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b17d90 │ │ │ │ - addeq r3, lr, r4, ror fp │ │ │ │ - addeq r3, lr, r8, ror #22 │ │ │ │ + b b17b50 │ │ │ │ + addeq r3, lr, r4, lsr r9 │ │ │ │ + addeq r3, lr, r8, lsr #18 │ │ │ │ ldr r0, [pc, #4] @ 2d2550 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ @ instruction: 0x00b10bf0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 2d25f0 │ │ │ │ ldr r2, [pc, #132] @ 2d25f4 │ │ │ │ @@ -86257,44 +86257,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #100] @ 2d25fc │ │ │ │ ldr r1, [pc, #100] @ 2d2600 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #68] @ 2d2604 │ │ │ │ ldr r3, [pc, #68] @ 2d2608 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r6, r2, r4, lsl pc │ │ │ │ - ldrdeq r3, [lr], r8 │ │ │ │ - @ instruction: 0x008e3ab0 │ │ │ │ - ldrdeq r3, [lr], ip │ │ │ │ - strdeq r3, [lr], r4 │ │ │ │ + ldrdeq r6, [r2], r4 @ │ │ │ │ + umulleq r3, lr, r8, r8 │ │ │ │ + addeq r3, lr, r0, ror r8 │ │ │ │ + umulleq r3, lr, ip, r8 │ │ │ │ + @ instruction: 0x008e38b4 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 2d26a0 │ │ │ │ @@ -86304,15 +86304,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 2d26a8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2678 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -86324,21 +86324,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 2d26b0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2d2658 │ │ │ │ - adceq r6, r2, r4, ror #28 │ │ │ │ - addeq r3, lr, r0, ror sl │ │ │ │ - addeq r3, lr, r8, lsl #21 │ │ │ │ - addeq r3, lr, r0, ror sl │ │ │ │ - addeq r3, lr, r0, asr sl │ │ │ │ + adceq r6, r2, r4, lsr #24 │ │ │ │ + addeq r3, lr, r0, lsr r8 │ │ │ │ + addeq r3, lr, r8, asr #16 │ │ │ │ + addeq r3, lr, r0, lsr r8 │ │ │ │ + addeq r3, lr, r0, lsl r8 │ │ │ │ │ │ │ │ 002d26b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #956] @ 2d2a88 │ │ │ │ @@ -86355,15 +86355,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr fp, [pc, #900] @ 2d2a9c │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #896] @ 2d2aa0 │ │ │ │ add fp, pc, fp │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ @@ -86464,27 +86464,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 2d2ab4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d27c4 │ │ │ │ bl 27df84 │ │ │ │ ldr r3, [pc, #436] @ 2d2ab8 │ │ │ │ ldr ip, [pc, #436] @ 2d2abc │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #432] @ 2d2ac0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -86492,15 +86492,15 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 2d2804 │ │ │ │ ldr r3, [pc, #380] @ 2d2ac4 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -86517,22 +86517,22 @@ │ │ │ │ beq 2d2a58 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2d2ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2d2740 │ │ │ │ ldr r3, [pc, #264] @ 2d2acc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d27fc │ │ │ │ @@ -86551,63 +86551,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 2d2ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d27fc │ │ │ │ ldr r0, [pc, #140] @ 2d2ad4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d27c4 │ │ │ │ ldr r0, [pc, #120] @ 2d2ad8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2d2740 │ │ │ │ ldr r0, [pc, #100] @ 2d2adc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d27fc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00a26dbc │ │ │ │ + adceq r6, r2, ip, ror fp │ │ │ │ tsteq r3, r4, lsr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x008e39b0 │ │ │ │ - ldrdeq r3, [lr], r4 │ │ │ │ + addeq r3, lr, r0, ror r7 │ │ │ │ + umulleq r3, lr, r4, r7 │ │ │ │ tsteq r3, r8, ror #13 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x011365f8 │ │ │ │ andeq r3, r0, ip, lsr r7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008e38bc │ │ │ │ - adceq r6, r2, r8, ror fp │ │ │ │ - addeq r3, lr, r4, ror r8 │ │ │ │ - @ instruction: 0x008e37bc │ │ │ │ + addeq r3, lr, ip, ror r6 │ │ │ │ + adceq r6, r2, r8, lsr r9 │ │ │ │ + addeq r3, lr, r4, lsr r6 │ │ │ │ + addeq r3, lr, ip, ror r5 │ │ │ │ @ instruction: 0x000071b0 │ │ │ │ - addeq r3, lr, r4, ror #14 │ │ │ │ + addeq r3, lr, r4, lsr #10 │ │ │ │ andeq r4, r0, ip, lsr r3 │ │ │ │ - addeq r3, lr, r0, lsl r8 │ │ │ │ - @ instruction: 0x008e37b4 │ │ │ │ - strdeq r3, [lr], r0 │ │ │ │ - addeq r3, lr, r4, lsl #16 │ │ │ │ + ldrdeq r3, [lr], r0 │ │ │ │ + addeq r3, lr, r4, ror r5 │ │ │ │ + @ instruction: 0x008e34b0 │ │ │ │ + addeq r3, lr, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 2d2b30 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #52] @ 2d2b34 │ │ │ │ @@ -86615,28 +86615,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2d26b4 │ │ │ │ - adceq r6, r2, r8, lsl #19 │ │ │ │ - umulleq r3, lr, ip, r7 │ │ │ │ - addeq r3, lr, r0, asr #15 │ │ │ │ + adceq r6, r2, r8, asr #14 │ │ │ │ + addeq r3, lr, ip, asr r5 │ │ │ │ + addeq r3, lr, r0, lsl #11 │ │ │ │ │ │ │ │ 002d2b3c : │ │ │ │ add r1, r0, #4 │ │ │ │ ldr r0, [pc, #4] @ 2d2b4c │ │ │ │ add r0, pc, r0 │ │ │ │ - b b76318 │ │ │ │ + b b760d8 │ │ │ │ @ instruction: 0x01222abc │ │ │ │ │ │ │ │ 002d2b50 : │ │ │ │ cmp r1, #2 │ │ │ │ bhi 2d2b90 │ │ │ │ ldr r3, [pc, #68] @ 2d2ba4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -86717,23 +86717,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 2d2e14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d2cdc │ │ │ │ ldr r3, [pc, #312] @ 2d2e04 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d2d2c │ │ │ │ mov r4, #1 │ │ │ │ @@ -86775,55 +86775,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mvn ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2d2e1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d2cd8 │ │ │ │ ldr r0, [pc, #96] @ 2d2e20 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d2cd8 │ │ │ │ ldr r0, [pc, #72] @ 2d2e24 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d2cdc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsr r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, ip, lsr #4 │ │ │ │ @ instruction: 0x01222a0c │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r0, lsr #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r3, lr, r8, ror #12 │ │ │ │ + addeq r3, lr, r8, lsr #8 │ │ │ │ tsteq r3, r0, lsr #2 │ │ │ │ - addeq r3, lr, r4, ror r5 │ │ │ │ - umulleq r3, lr, r8, r5 │ │ │ │ - addeq r3, lr, ip, ror r5 │ │ │ │ + addeq r3, lr, r4, lsr r3 │ │ │ │ + addeq r3, lr, r8, asr r3 │ │ │ │ + addeq r3, lr, ip, lsr r3 │ │ │ │ │ │ │ │ 002d2e28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ @@ -86847,15 +86847,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d2f4c │ │ │ │ ldr r5, [pc, #292] @ 2d2fb8 │ │ │ │ add r1, sp, #4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl b76384 │ │ │ │ + bl b76144 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r5, r4 │ │ │ │ beq 2d2f08 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -86921,20 +86921,20 @@ │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x01135fbc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0122276c │ │ │ │ @ instruction: 0x0122270c │ │ │ │ @ instruction: 0x01135ef4 │ │ │ │ - adceq r6, r2, r4, asr #11 │ │ │ │ - addeq r3, lr, r0, ror r3 │ │ │ │ - addeq r3, lr, r0, asr #8 │ │ │ │ - umlaleq r6, r2, ip, r5 │ │ │ │ - addeq r3, lr, r8, asr #6 │ │ │ │ - addeq r3, lr, r4, ror #7 │ │ │ │ + adceq r6, r2, r4, lsl #7 │ │ │ │ + addeq r3, lr, r0, lsr r1 │ │ │ │ + addeq r3, lr, r0, lsl #4 │ │ │ │ + adceq r6, r2, ip, asr r3 │ │ │ │ + addeq r3, lr, r8, lsl #2 │ │ │ │ + addeq r3, lr, r4, lsr #3 │ │ │ │ │ │ │ │ 002d2fdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -87002,15 +87002,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq 2d30fc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne 2d30cc │ │ │ │ add r0, r7, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b76348 │ │ │ │ + b b76108 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cbb0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -87133,17 +87133,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d32e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r6, r2, r0, ror r2 │ │ │ │ - addeq r3, lr, ip, lsl r0 │ │ │ │ - addeq r3, lr, r0, lsl r1 │ │ │ │ + adceq r6, r2, r0, lsr r0 │ │ │ │ + ldrdeq r2, [lr], ip │ │ │ │ + ldrdeq r2, [lr], r0 │ │ │ │ │ │ │ │ 002d32e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #356] @ 2d3464 │ │ │ │ @@ -87181,15 +87181,15 @@ │ │ │ │ strne r2, [r3, #16] │ │ │ │ ldr r3, [pc, #252] @ 2d3480 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - bl b76384 │ │ │ │ + bl b76144 │ │ │ │ ldr r2, [pc, #228] @ 2d3484 │ │ │ │ ldr r3, [pc, #196] @ 2d3468 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -87220,41 +87220,41 @@ │ │ │ │ beq 2d3450 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2d3494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d3340 │ │ │ │ ldr r0, [pc, #64] @ 2d3498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d3340 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01135af0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x012222b8 │ │ │ │ @ instruction: 0x012222b0 │ │ │ │ @ instruction: 0x01222298 │ │ │ │ smlawbeq r2, r0, r2, r2 │ │ │ │ tsteq r3, r4, ror #20 │ │ │ │ @ instruction: 0x00001bb0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008e2fb0 │ │ │ │ - addeq r2, lr, r8, asr #31 │ │ │ │ + addeq r2, lr, r0, ror sp │ │ │ │ + addeq r2, lr, r8, lsl #27 │ │ │ │ │ │ │ │ 002d349c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -87302,20 +87302,20 @@ │ │ │ │ bl 27f490 │ │ │ │ mov r2, #1 │ │ │ │ b 2d350c │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2d3574 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adcseq pc, r0, r0, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 2d3588 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ @ instruction: 0x00b0fbf0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 2d3624 │ │ │ │ ldr r3, [pc, #128] @ 2d3628 │ │ │ │ @@ -87326,45 +87326,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r1, r3] │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93429c │ │ │ │ + bl 93405c │ │ │ │ ldr r3, [pc, #84] @ 2d3630 │ │ │ │ ldr r2, [pc, #84] @ 2d3634 │ │ │ │ ldr r1, [pc, #84] @ 2d3638 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 931ea4 │ │ │ │ + bl 931c64 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r3, r8, asr r8 │ │ │ │ andeq r6, r0, r8, lsr sl │ │ │ │ - addseq pc, r0, r4, asr #18 │ │ │ │ + addseq pc, r0, r4, lsl #14 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - addeq r2, lr, r0, asr lr │ │ │ │ - addseq r7, r2, r4, lsl #28 │ │ │ │ + addeq r2, lr, r0, lsl ip │ │ │ │ + addseq r7, r2, r4, asr #23 │ │ │ │ ldr r0, [pc, #4] @ 2d3648 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b74a88 │ │ │ │ - addeq r2, lr, r0, lsl #28 │ │ │ │ + b b74848 │ │ │ │ + addeq r2, lr, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -87452,39 +87452,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2d3824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d3734 │ │ │ │ ldr r0, [pc, #52] @ 2d3828 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d3734 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, lsl #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r8, ror #13 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r0, asr #13 │ │ │ │ andeq r2, r0, ip, asr sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, lr, ip, lsl #25 │ │ │ │ - addeq r2, lr, r8, lsr #25 │ │ │ │ + addeq r2, lr, ip, asr #20 │ │ │ │ + addeq r2, lr, r8, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #452] @ 2d3a08 │ │ │ │ ldr r2, [pc, #452] @ 2d3a0c │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -87529,18 +87529,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d38b8 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 2d394c │ │ │ │ mov r0, #0 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #272] @ 2d3a18 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ ldr r2, [pc, #264] @ 2d3a1c │ │ │ │ ldr r3, [pc, #244] @ 2d3a0c │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -87548,15 +87548,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2d3a04 │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r4, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8d990 │ │ │ │ + b b8d750 │ │ │ │ ldr r3, [pc, #204] @ 2d3a20 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d38f8 │ │ │ │ @@ -87578,44 +87578,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2d3a30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d38f8 │ │ │ │ ldr r7, [pc, #40] @ 2d3a14 │ │ │ │ mov r4, #0 │ │ │ │ b 2d38e8 │ │ │ │ ldr r0, [pc, #60] @ 2d3a34 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d38f8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011355bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01135598 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0x011354f0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r4, ror #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, lr, r4, ror #21 │ │ │ │ - strdeq r2, [lr], r4 │ │ │ │ + addeq r2, lr, r4, lsr #17 │ │ │ │ + @ instruction: 0x008e28b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -87641,15 +87641,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d3a90 │ │ │ │ mov r0, r4 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cec8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -87664,27 +87664,27 @@ │ │ │ │ ldr r3, [pc, #76] @ 2d3b50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5] │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #32] @ 2d3b50 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8d990 │ │ │ │ + b b8d750 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 2d3c18 │ │ │ │ @@ -87692,75 +87692,75 @@ │ │ │ │ ldr r1, [pc, #172] @ 2d3c20 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2d3ba8 │ │ │ │ bl 2d36e4 │ │ │ │ ldr r5, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ beq 2d3bcc │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cec8 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ beq 2d3bf8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 27cec8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq r5, r2, r4, lsl #20 │ │ │ │ - umulleq r2, lr, r0, r9 │ │ │ │ - addeq r2, lr, r4, lsr #19 │ │ │ │ + adceq r5, r2, r4, asr #15 │ │ │ │ + addeq r2, lr, r0, asr r7 │ │ │ │ + addeq r2, lr, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #596] @ 2d3e90 │ │ │ │ ldr r2, [pc, #596] @ 2d3e94 │ │ │ │ ldr r1, [pc, #596] @ 2d3e98 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #568] @ 2d3e9c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2d3e28 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl b8a3e0 │ │ │ │ + bl b8a1a0 │ │ │ │ mvn r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cbb0 │ │ │ │ ldr ip, [pc, #520] @ 2d3ea0 │ │ │ │ ldr r6, [pc, #520] @ 2d3ea4 │ │ │ │ @@ -87768,48 +87768,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #512] @ 2d3ea8 │ │ │ │ mov r1, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r5, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d3dec │ │ │ │ ldr r7, [pc, #472] @ 2d3eac │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d3d94 │ │ │ │ mov r0, #5 │ │ │ │ - bl 92aa24 │ │ │ │ + bl 92a7e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d3d94 │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d3d1c │ │ │ │ b 2d3d30 │ │ │ │ ldr r5, [r5, #136] @ 0x88 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d3d30 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d3d0c │ │ │ │ ldr r1, [pc, #376] @ 2d3eb0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d3e3c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -87886,23 +87886,23 @@ │ │ │ │ bne 2d3e64 │ │ │ │ b 2d3dcc │ │ │ │ ldr r3, [pc, #52] @ 2d3eb8 │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ b 2d3d6c │ │ │ │ - adceq r5, r2, r4, lsr r9 │ │ │ │ - addeq r2, lr, r4, asr #17 │ │ │ │ - ldrdeq r2, [lr], r8 │ │ │ │ + strdeq r5, [r2], r4 @ │ │ │ │ + addeq r2, lr, r4, lsl #13 │ │ │ │ + umulleq r2, lr, r8, r6 │ │ │ │ @ instruction: 0x012219b0 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ @ instruction: 0x01145894 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r2, lr, r0, ror #16 │ │ │ │ - strdeq r2, [lr], ip │ │ │ │ + addeq r2, lr, r0, lsr #12 │ │ │ │ + @ instruction: 0x008e25bc │ │ │ │ tsteq r4, r0, lsr #15 │ │ │ │ @ instruction: 0x011456b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 2d3f20 │ │ │ │ @@ -87914,96 +87914,96 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b543d4 │ │ │ │ - umlaleq r5, r2, r8, r6 │ │ │ │ - addeq r2, lr, r8, asr #12 │ │ │ │ - addeq r2, lr, ip, lsl r6 │ │ │ │ + b b54194 │ │ │ │ + adceq r5, r2, r8, asr r4 │ │ │ │ + addeq r2, lr, r8, lsl #8 │ │ │ │ + ldrdeq r2, [lr], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 2d3fac │ │ │ │ ldr r2, [pc, #104] @ 2d3fb0 │ │ │ │ ldr r1, [pc, #104] @ 2d3fb4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2d3f8c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9313e4 │ │ │ │ + b 9311a4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r5, r2, r0, lsr r6 │ │ │ │ - @ instruction: 0x008e25b8 │ │ │ │ - ldrdeq r2, [lr], r8 │ │ │ │ + strdeq r5, [r2], r0 @ │ │ │ │ + addeq r2, lr, r8, ror r3 │ │ │ │ + umulleq r2, lr, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r1, #0 │ │ │ │ beq 2d4020 │ │ │ │ ldr r5, [pc, #92] @ 2d403c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, r0 │ │ │ │ beq 2d4020 │ │ │ │ ldr r0, [pc, #68] @ 2d4040 │ │ │ │ ldr r2, [pc, #68] @ 2d4044 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - addeq r2, lr, r8, asr r5 │ │ │ │ - adceq r5, r2, ip, ror r5 │ │ │ │ - addeq r2, lr, r0, lsl #10 │ │ │ │ + addeq r2, lr, r8, lsl r3 │ │ │ │ + adceq r5, r2, ip, lsr r3 │ │ │ │ + addeq r2, lr, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -88024,24 +88024,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8a5dc │ │ │ │ + b b8a39c │ │ │ │ │ │ │ │ 002d40bc : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - b b8a5dc │ │ │ │ + b b8a39c │ │ │ │ │ │ │ │ 002d40d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -88064,41 +88064,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8a5dc │ │ │ │ + b b8a39c │ │ │ │ │ │ │ │ 002d414c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8a6e0 │ │ │ │ + bl b8a4a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d4188 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8a3f8 │ │ │ │ - bl b89000 │ │ │ │ + b b8a1b8 │ │ │ │ + bl b88dc0 │ │ │ │ ldr r3, [pc, #20] @ 2d41a8 │ │ │ │ ldr r1, [pc, #20] @ 2d41ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl b88090 │ │ │ │ + bl b87e50 │ │ │ │ b 2d4174 │ │ │ │ - @ instruction: 0x008e23b8 │ │ │ │ + addeq r2, lr, r8, ror r1 │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ │ │ │ │ 002d41b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -88123,23 +88123,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #176] @ 2d42e0 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8d990 │ │ │ │ + b b8d750 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ blt 2d4298 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -88151,15 +88151,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx r2 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8d578 │ │ │ │ + b b8d338 │ │ │ │ ldr r3, [pc, #68] @ 2d42e4 │ │ │ │ ldr r1, [pc, #68] @ 2d42e8 │ │ │ │ ldr r0, [pc, #68] @ 2d42ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ @@ -88171,20 +88171,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - ldrdeq r5, [r2], r4 @ │ │ │ │ - @ instruction: 0x008e22bc │ │ │ │ - ldrdeq r2, [lr], r4 │ │ │ │ - @ instruction: 0x00a252b0 │ │ │ │ - umulleq r2, lr, r8, r2 │ │ │ │ - addeq r2, lr, r4, lsr #5 │ │ │ │ + umlaleq r5, r2, r4, r0 │ │ │ │ + addeq r2, lr, ip, ror r0 │ │ │ │ + umulleq r2, lr, r4, r0 │ │ │ │ + adceq r5, r2, r0, ror r0 │ │ │ │ + addeq r2, lr, r8, asr r0 │ │ │ │ + addeq r2, lr, r4, rrx │ │ │ │ │ │ │ │ 002d42fc : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002d4304 : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -88250,16 +88250,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq r5, [r2], ip @ │ │ │ │ - adceq r5, r2, ip, asr #3 │ │ │ │ + @ instruction: 0x00a24fbc │ │ │ │ + adceq r4, r2, ip, lsl #31 │ │ │ │ │ │ │ │ 002d43f8 : │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -88306,17 +88306,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - ldrdeq r5, [r2], r4 @ │ │ │ │ - strheq r2, [lr], r8 │ │ │ │ - addeq r2, lr, r4, ror #1 │ │ │ │ + umlaleq r4, r2, r4, lr │ │ │ │ + addeq r1, lr, r8, ror lr │ │ │ │ + addeq r1, lr, r4, lsr #29 │ │ │ │ │ │ │ │ 002d44cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -88405,30 +88405,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2d46dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d4538 │ │ │ │ ldr r0, [pc, #112] @ 2d46e0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d4538 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 2d46e4 │ │ │ │ ldr r1, [pc, #80] @ 2d46e8 │ │ │ │ ldr r0, [pc, #80] @ 2d46ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ @@ -88439,23 +88439,23 @@ │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r3, r8, lsl r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r4, ror #17 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x01134890 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq r2, lr, r8, ror r0 │ │ │ │ + addeq r1, lr, r8, lsr lr │ │ │ │ andeq r7, r0, ip, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, lr, r0, ror #30 │ │ │ │ - umulleq r1, lr, r4, pc @ │ │ │ │ - adceq r4, r2, r0, ror #29 │ │ │ │ - addeq r1, lr, r0, asr #29 │ │ │ │ - addeq r1, lr, r8, lsr #31 │ │ │ │ + addeq r1, lr, r0, lsr #26 │ │ │ │ + addeq r1, lr, r4, asr sp │ │ │ │ + adceq r4, r2, r0, lsr #25 │ │ │ │ + addeq r1, lr, r0, lsl #25 │ │ │ │ + addeq r1, lr, r8, ror #26 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 002d46f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -88517,41 +88517,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2d4860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d4748 │ │ │ │ ldr r0, [pc, #60] @ 2d4864 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d4748 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011346f8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011346d8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0x01134698 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, lr, r4, asr lr │ │ │ │ - addeq r1, lr, ip, ror #28 │ │ │ │ + addeq r1, lr, r4, lsl ip │ │ │ │ + addeq r1, lr, ip, lsr #24 │ │ │ │ │ │ │ │ 002d4868 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #304] @ 2d49b0 │ │ │ │ @@ -88613,39 +88613,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2d49d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d48c4 │ │ │ │ ldr r0, [pc, #52] @ 2d49d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d48c4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r4, lsl #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r8, asr r5 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r8, lsr #10 │ │ │ │ andeq r2, r0, ip, lsr #9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, lr, r8, lsr #26 │ │ │ │ - addeq r1, lr, ip, asr #26 │ │ │ │ + addeq r1, lr, r8, ror #21 │ │ │ │ + addeq r1, lr, ip, lsl #22 │ │ │ │ │ │ │ │ 002d49d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -88739,17 +88739,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsl r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r4, r2, r8, asr fp │ │ │ │ + adceq r4, r2, r8, lsl r9 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strdeq r5, [r2], r8 @ │ │ │ │ + strheq r5, [r2], r8 @ │ │ │ │ tsteq r3, r4, ror #5 │ │ │ │ │ │ │ │ 002d4b74 : │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 2d36e4 │ │ │ │ @@ -88777,23 +88777,23 @@ │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ bcs 2d4d30 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl bb214c │ │ │ │ + bl bb1f0c │ │ │ │ add r4, sl, sl, lsl #1 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ lsl r6, r4, #2 │ │ │ │ mov r1, r3 │ │ │ │ add r4, r5, r4, lsl #2 │ │ │ │ str r0, [r5, r6] │ │ │ │ mov r0, r2 │ │ │ │ - bl bb214c │ │ │ │ + bl bb1f0c │ │ │ │ cmp r9, #0 │ │ │ │ streq sl, [r4, #8] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 2d4cb4 │ │ │ │ @@ -88877,18 +88877,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #32] @ 2d4d84 │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b73d80 │ │ │ │ - adceq r4, r2, r0, lsr r8 │ │ │ │ - addeq r1, lr, r8, asr #19 │ │ │ │ - addeq r1, lr, ip, lsl #16 │ │ │ │ + b b73b40 │ │ │ │ + strdeq r4, [r2], r0 @ │ │ │ │ + addeq r1, lr, r8, lsl #15 │ │ │ │ + addeq r1, lr, ip, asr #11 │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ │ │ │ │ 002d4d88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88902,31 +88902,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #52] @ 2d4e04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r3, [pc, #36] @ 2d4e08 │ │ │ │ ldr r1, [pc, #36] @ 2d4e0c │ │ │ │ ldr r0, [pc, #36] @ 2d4e10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1456 @ 0x5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addeq r1, lr, r8, ror r9 │ │ │ │ - umlaleq r4, r2, r0, r7 │ │ │ │ - addeq r1, lr, r4, ror r7 │ │ │ │ - addeq sp, pc, r8, asr #10 │ │ │ │ + addeq r1, lr, r8, lsr r7 │ │ │ │ + adceq r4, r2, r0, asr r5 │ │ │ │ + addeq r1, lr, r4, lsr r5 │ │ │ │ + addeq sp, pc, r8, lsl #6 │ │ │ │ │ │ │ │ 002d4e14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1476] @ 2d53f0 │ │ │ │ @@ -89019,27 +89019,27 @@ │ │ │ │ beq 2d530c │ │ │ │ cmp r3, #2 │ │ │ │ beq 2d51cc │ │ │ │ ldr r5, [pc, #1136] @ 2d5404 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ beq 2d5124 │ │ │ │ ldr ip, [pc, #1108] @ 2d5408 │ │ │ │ ldr r2, [pc, #1108] @ 2d540c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2d5020 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2d5000 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ @@ -89090,15 +89090,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #880] @ 2d5424 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r6, [pc, #868] @ 2d5428 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2d5334 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -89120,27 +89120,27 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d364c │ │ │ │ b 2d4f8c │ │ │ │ ldr r5, [pc, #776] @ 2d5434 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d5020 │ │ │ │ ldr ip, [pc, #756] @ 2d5438 │ │ │ │ ldr r2, [pc, #756] @ 2d543c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #1552 @ 0x610 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ bl 2e3d70 │ │ │ │ b 2d5020 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d52fc │ │ │ │ mov r0, r4 │ │ │ │ @@ -89157,15 +89157,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #652] @ 2d544c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2d50bc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 2d4f8c │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ @@ -89201,15 +89201,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #492] @ 2d545c │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2d50bc │ │ │ │ ldr r3, [pc, #476] @ 2d5460 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d4e70 │ │ │ │ ldr r3, [pc, #460] @ 2d5464 │ │ │ │ @@ -89226,22 +89226,22 @@ │ │ │ │ beq 2d53ac │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2d546c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d4e70 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d4f38 │ │ │ │ b 2d518c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -89283,15 +89283,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ b 2d5390 │ │ │ │ ldr r0, [pc, #196] @ 2d5478 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d4e70 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 2d547c │ │ │ │ ldr r1, [pc, #172] @ 2d5480 │ │ │ │ ldr r0, [pc, #172] @ 2d5484 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ @@ -89301,47 +89301,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x01133fd8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r0, asr #31 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0122079c │ │ │ │ - addeq r1, lr, r0, lsr #11 │ │ │ │ - adceq r4, r2, r4, asr #11 │ │ │ │ - addeq r1, lr, ip, asr #10 │ │ │ │ + addeq r1, lr, r0, ror #6 │ │ │ │ + adceq r4, r2, r4, lsl #7 │ │ │ │ + addeq r1, lr, ip, lsl #6 │ │ │ │ @ instruction: 0x01133ddc │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - adceq r4, r2, r0, ror #9 │ │ │ │ - @ instruction: 0x008e14b0 │ │ │ │ - addeq r1, lr, r4, asr #14 │ │ │ │ + adceq r4, r2, r0, lsr #5 │ │ │ │ + addeq r1, lr, r0, ror r2 │ │ │ │ + addeq r1, lr, r4, lsl #10 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ @ instruction: 0x01220550 │ │ │ │ @ instruction: 0x0122051c │ │ │ │ @ instruction: 0x0122050c │ │ │ │ - addeq r1, lr, ip, lsr r7 │ │ │ │ - adceq r4, r2, r4, lsr r4 │ │ │ │ - @ instruction: 0x008e13bc │ │ │ │ - ldrdeq r4, [r2], r4 @ │ │ │ │ - addeq r1, lr, ip, lsl #13 │ │ │ │ - addeq r1, lr, r4, lsr #7 │ │ │ │ + strdeq r1, [lr], ip │ │ │ │ + strdeq r4, [r2], r4 @ │ │ │ │ + addeq r1, lr, ip, ror r1 │ │ │ │ + umlaleq r4, r2, r4, r1 │ │ │ │ + addeq r1, lr, ip, asr #8 │ │ │ │ + addeq r1, lr, r4, ror #2 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - adceq r4, r2, r4, lsr #6 │ │ │ │ - @ instruction: 0x008e15b8 │ │ │ │ - strdeq r1, [lr], r4 │ │ │ │ + adceq r4, r2, r4, ror #1 │ │ │ │ + addeq r1, lr, r8, ror r3 │ │ │ │ + strheq r1, [lr], r4 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ andeq r4, r0, ip, lsr r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, lr, ip, lsl #9 │ │ │ │ - adceq r4, r2, ip, lsr r2 │ │ │ │ - adceq r4, r2, r4, lsl r2 │ │ │ │ - addeq r1, lr, r0, lsl #8 │ │ │ │ - adceq r4, r2, r4, lsr #3 │ │ │ │ - addeq r1, lr, r4, lsl #3 │ │ │ │ - addeq r1, lr, ip, lsl #7 │ │ │ │ + addeq r1, lr, ip, asr #4 │ │ │ │ + strdeq r3, [r2], ip @ │ │ │ │ + ldrdeq r3, [r2], r4 @ │ │ │ │ + addeq r1, lr, r0, asr #3 │ │ │ │ + adceq r3, r2, r4, ror #30 │ │ │ │ + addeq r0, lr, r4, asr #30 │ │ │ │ + addeq r1, lr, ip, asr #2 │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ │ │ │ │ 002d548c : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -89356,15 +89356,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr ip, [r1, #12] │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r3, ip │ │ │ │ ldr r0, [r1] │ │ │ │ - b b8d990 │ │ │ │ + b b8d750 │ │ │ │ │ │ │ │ 002d54dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 2d5644 │ │ │ │ @@ -89433,40 +89433,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2d5664 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d5530 │ │ │ │ ldr r0, [pc, #56] @ 2d5668 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d5530 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsl r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011338f0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, ip, lsl #17 │ │ │ │ andeq r2, r0, r8, lsl #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, lr, ip, asr r2 │ │ │ │ - addeq r1, lr, r4, lsl #5 │ │ │ │ + addeq r1, lr, ip, lsl r0 │ │ │ │ + addeq r1, lr, r4, asr #32 │ │ │ │ │ │ │ │ 002d566c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -89498,17 +89498,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1600 @ 0x640 │ │ │ │ ldr r2, [pc, #24] @ 2d5704 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlaleq r3, r2, ip, lr │ │ │ │ - addeq r0, lr, ip, ror lr │ │ │ │ - strdeq r1, [lr], r4 │ │ │ │ + adceq r3, r2, ip, asr ip │ │ │ │ + addeq r0, lr, ip, lsr ip │ │ │ │ + @ instruction: 0x008e0fb4 │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002d5708 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89537,24 +89537,24 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #76] @ 2d57e4 │ │ │ │ mov r3, #0 │ │ │ │ rsbs r4, r6, #0 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ and r4, r4, #1000 @ 0x3e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d990 │ │ │ │ + bl b8d750 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ @@ -89667,19 +89667,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ ldr r2, [pc, #32] @ 2d59a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r8, ror #24 │ │ │ │ - adceq r3, r2, r0, lsr ip │ │ │ │ - adceq r3, r2, r8, lsl #24 │ │ │ │ - addeq r0, lr, r8, ror #23 │ │ │ │ - addeq r0, lr, ip, ror pc │ │ │ │ + adceq r3, r2, r8, lsr #20 │ │ │ │ + strdeq r3, [r2], r0 @ │ │ │ │ + adceq r3, r2, r8, asr #19 │ │ │ │ + addeq r0, lr, r8, lsr #19 │ │ │ │ + addeq r0, lr, ip, lsr sp │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ │ │ │ │ 002d59a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89875,15 +89875,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r0, #156] @ 0x9c │ │ │ │ str r8, [r0, #160] @ 0xa0 │ │ │ │ strb r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2d5d1c │ │ │ │ @@ -89913,17 +89913,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - strdeq r3, [r2], r4 @ │ │ │ │ - umulleq r0, lr, ip, r8 │ │ │ │ - addeq r0, lr, ip, ror r8 │ │ │ │ + @ instruction: 0x00a236b4 │ │ │ │ + addeq r0, lr, ip, asr r6 │ │ │ │ + addeq r0, lr, ip, lsr r6 │ │ │ │ │ │ │ │ 002d5d48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 2d5e24 │ │ │ │ @@ -89934,15 +89934,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 2d82f0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2d82d8 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ @@ -89973,17 +89973,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq r3, r2, r0, lsl r8 │ │ │ │ - umulleq r0, lr, r8, r7 │ │ │ │ - @ instruction: 0x008e07bc │ │ │ │ + ldrdeq r3, [r2], r0 @ │ │ │ │ + addeq r0, lr, r8, asr r5 │ │ │ │ + addeq r0, lr, ip, ror r5 │ │ │ │ │ │ │ │ 002d5e30 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d5e48 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -89998,17 +89998,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ ldr r2, [pc, #24] @ 2d5e8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r4, lsl r7 │ │ │ │ - strdeq r0, [lr], r4 │ │ │ │ - addeq r0, lr, r4, lsr #21 │ │ │ │ + ldrdeq r3, [r2], r4 @ │ │ │ │ + @ instruction: 0x008e04b4 │ │ │ │ + addeq r0, lr, r4, ror #16 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 002d5e90 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d5ea8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -90024,17 +90024,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 2d5eec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a236b4 │ │ │ │ - umulleq r0, lr, r4, r6 │ │ │ │ - addeq r0, lr, r4, asr #20 │ │ │ │ + adceq r3, r2, r4, ror r4 │ │ │ │ + addeq r0, lr, r4, asr r4 │ │ │ │ + addeq r0, lr, r4, lsl #16 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 002d5ef0 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d5f08 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -90050,17 +90050,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ ldr r2, [pc, #24] @ 2d5f4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r3, r2, r4, asr r6 │ │ │ │ - addeq r0, lr, r4, lsr r6 │ │ │ │ - addeq r0, lr, r4, ror #19 │ │ │ │ + adceq r3, r2, r4, lsl r4 │ │ │ │ + strdeq r0, [lr], r4 │ │ │ │ + addeq r0, lr, r4, lsr #15 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ │ │ │ │ 002d5f50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -90366,17 +90366,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1744 @ 0x6d0 │ │ │ │ ldr r2, [pc, #24] @ 2d6404 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlaleq r3, r2, ip, r1 │ │ │ │ - addeq r0, lr, ip, ror r1 │ │ │ │ - addeq r0, lr, ip, lsr #10 │ │ │ │ + adceq r2, r2, ip, asr pc │ │ │ │ + addeq pc, sp, ip, lsr pc @ │ │ │ │ + addeq r0, lr, ip, ror #5 │ │ │ │ andeq r0, r0, r3, ror #8 │ │ │ │ │ │ │ │ 002d6408 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -90389,33 +90389,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 27cc28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93497c │ │ │ │ + bl 93473c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 93426c │ │ │ │ + bl 93402c │ │ │ │ mov r0, r5 │ │ │ │ bl 27cec8 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2d6438 │ │ │ │ ldr r3, [pc, #32] @ 2d6498 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq r4, r0, lsr #2 │ │ │ │ - strdeq r0, [lr], r0 @ │ │ │ │ - umullseq r7, r7, r0, r0 @ │ │ │ │ + @ instruction: 0x008e02b0 │ │ │ │ + addseq r6, r7, r0, asr lr │ │ │ │ msreq CPSR_c, ip @ │ │ │ │ │ │ │ │ 002d649c : │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -90435,15 +90435,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2d64ec │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d6514 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d64e0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -90452,15 +90452,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq r4, r4, ror r0 │ │ │ │ - addeq r0, lr, ip, asr r0 │ │ │ │ + addeq pc, sp, ip, lsl lr @ │ │ │ │ tsteq r4, r4, lsr #32 │ │ │ │ │ │ │ │ 002d6540 : │ │ │ │ ldr r3, [pc, #56] @ 2d6580 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -90505,27 +90505,27 @@ │ │ │ │ b 2d65f0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d6658 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 934f3c │ │ │ │ + bl 934cfc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r7, r0 │ │ │ │ bne 2d65e4 │ │ │ │ ldr r1, [pc, #108] @ 2d6690 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 933734 │ │ │ │ + bl 9334f4 │ │ │ │ cmp sl, r0 │ │ │ │ bne 2d65e4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -90538,32 +90538,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ tsteq r4, r0, lsr #31 │ │ │ │ tsteq r3, ip, asr r8 │ │ │ │ - @ instruction: 0x00a22fb8 │ │ │ │ + adceq r2, r2, r8, ror sp │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq ip, r0, r4, lsr #18 │ │ │ │ - @ instruction: 0x008dd8bc │ │ │ │ - addseq r4, r2, ip, asr #27 │ │ │ │ + addseq ip, r0, r4, ror #13 │ │ │ │ + addeq sp, sp, ip, ror r6 │ │ │ │ + addseq r4, r2, ip, lsl #23 │ │ │ │ │ │ │ │ 002d6694 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bl 38193c │ │ │ │ mov r1, r5 │ │ │ │ - bl 929cf8 │ │ │ │ + bl 929ab8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d66f8 │ │ │ │ mov r1, r6 │ │ │ │ bl 2d6584 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d6734 │ │ │ │ mov r0, r4 │ │ │ │ @@ -90583,73 +90583,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #80] @ 2d6778 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73cd8 │ │ │ │ + bl b73a98 │ │ │ │ b 2d66d8 │ │ │ │ ldr r3, [pc, #64] @ 2d677c │ │ │ │ ldr r2, [pc, #64] @ 2d6780 │ │ │ │ ldr r1, [pc, #64] @ 2d6784 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ 2d6788 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2d66d8 │ │ │ │ - adceq r2, r2, r0, ror lr │ │ │ │ - @ instruction: 0x009869fc │ │ │ │ - addeq pc, sp, ip, lsr lr @ │ │ │ │ + adceq r2, r2, r0, lsr ip │ │ │ │ + @ instruction: 0x009867bc │ │ │ │ + strdeq pc, [sp], ip │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ - adceq r2, r2, r8, lsr lr │ │ │ │ - addeq r0, lr, r8, ror #3 │ │ │ │ - addeq pc, sp, r8, lsl #28 │ │ │ │ + strdeq r2, [r2], r8 @ │ │ │ │ + addeq pc, sp, r8, lsr #31 │ │ │ │ + addeq pc, sp, r8, asr #23 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 002d678c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #96] @ 2d6804 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d67e8 │ │ │ │ ldr ip, [pc, #68] @ 2d6808 │ │ │ │ ldr r2, [pc, #68] @ 2d680c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umulleq pc, sp, r0, sp @ │ │ │ │ - @ instruction: 0x00a22db4 │ │ │ │ - addeq pc, sp, r0, asr #26 │ │ │ │ + addeq pc, sp, r0, asr fp @ │ │ │ │ + adceq r2, r2, r4, ror fp │ │ │ │ + addeq pc, sp, r0, lsl #22 │ │ │ │ │ │ │ │ 002d6810 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -90659,62 +90659,62 @@ │ │ │ │ beq 2d6864 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 2d6878 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - strdeq pc, [sp], r4 │ │ │ │ + @ instruction: 0x008dfab4 │ │ │ │ │ │ │ │ 002d687c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2d68bc │ │ │ │ ldr r1, [pc, #88] @ 2d68f4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d68cc │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 2d68f8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umulleq pc, sp, ip, ip @ │ │ │ │ - addeq r0, lr, ip, lsl #1 │ │ │ │ + addeq pc, sp, ip, asr sl @ │ │ │ │ + addeq pc, sp, ip, asr #28 │ │ │ │ │ │ │ │ 002d68fc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6924 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -90732,55 +90732,55 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d6960 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2d6964 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r8, lsr ip │ │ │ │ - addeq pc, sp, ip, lsl ip @ │ │ │ │ - addeq pc, sp, r8, lsr #24 │ │ │ │ + strdeq r2, [r2], r8 @ │ │ │ │ + ldrdeq pc, [sp], ip │ │ │ │ + addeq pc, sp, r8, ror #19 │ │ │ │ andeq r0, r0, r2, asr #10 │ │ │ │ │ │ │ │ 002d6968 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #472] @ 2d6b58 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6a98 │ │ │ │ ldr r7, [pc, #444] @ 2d6b5c │ │ │ │ ldr r2, [pc, #444] @ 2d6b60 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6b24 │ │ │ │ add r1, r7, #1760 @ 0x6e0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #384] @ 2d6b64 │ │ │ │ ldr r1, [pc, #384] @ 2d6b68 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #368] @ 2d6b6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2d6af4 │ │ │ │ ldr r7, [pc, #348] @ 2d6b70 │ │ │ │ @@ -90788,24 +90788,24 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ b 2d6a28 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d6af4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ ldr r2, [pc, #312] @ 2d6b74 │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6a1c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne 2d6a1c │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -90818,38 +90818,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27cc28 │ │ │ │ ldr r5, [pc, #220] @ 2d6b7c │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6b0c │ │ │ │ ldr r0, [pc, #196] @ 2d6b80 │ │ │ │ ldr r2, [pc, #196] @ 2d6b84 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ bl 2e39e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6b0c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27f1c0 │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d6ae8 │ │ │ │ ldr r0, [r6, #144] @ 0x90 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ b 2d6ae8 │ │ │ │ ldr r0, [pc, #116] @ 2d6b88 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27cc28 │ │ │ │ @@ -90858,32 +90858,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 2d6b8c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27d9c0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b 2d6a84 │ │ │ │ - @ instruction: 0x008dfbb4 │ │ │ │ - ldrdeq r2, [r2], r8 @ │ │ │ │ - addeq pc, sp, r0, ror #22 │ │ │ │ - @ instruction: 0x008dd4b0 │ │ │ │ - addseq ip, r0, ip, lsl #10 │ │ │ │ + addeq pc, sp, r4, ror r9 @ │ │ │ │ + umlaleq r2, r2, r8, r9 @ │ │ │ │ + addeq pc, sp, r0, lsr #18 │ │ │ │ + addeq sp, sp, r0, ror r2 │ │ │ │ + addseq ip, r0, ip, asr #5 │ │ │ │ tsteq r4, r4, asr #22 │ │ │ │ - adceq r2, r2, r8, ror #22 │ │ │ │ - ldrdeq pc, [sp], r0 │ │ │ │ - strdeq pc, [sp], r0 │ │ │ │ - addeq pc, sp, r4, asr #27 │ │ │ │ - @ instruction: 0x00a22abc │ │ │ │ - addeq pc, sp, r8, asr #20 │ │ │ │ - addeq pc, sp, ip, ror #28 │ │ │ │ - addseq r3, r7, r4, lsr #16 │ │ │ │ + adceq r2, r2, r8, lsr #18 │ │ │ │ + umulleq pc, sp, r0, r8 @ │ │ │ │ + @ instruction: 0x008dfcb0 │ │ │ │ + addeq pc, sp, r4, lsl #23 │ │ │ │ + adceq r2, r2, ip, ror r8 │ │ │ │ + addeq pc, sp, r8, lsl #16 │ │ │ │ + addeq pc, sp, ip, lsr #24 │ │ │ │ + addseq r3, r7, r4, ror #11 │ │ │ │ │ │ │ │ 002d6b90 : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #20] │ │ │ │ mvneq r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -90895,37 +90895,37 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r0, #0 │ │ │ │ beq 2d6c04 │ │ │ │ ldr r5, [pc, #84] @ 2d6c1c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6c04 │ │ │ │ ldr ip, [pc, #64] @ 2d6c20 │ │ │ │ ldr r2, [pc, #64] @ 2d6c24 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq pc, sp, r0, ror r9 @ │ │ │ │ - umlaleq r2, r2, r8, r9 @ │ │ │ │ - addeq pc, sp, r4, lsr #18 │ │ │ │ + addeq pc, sp, r0, lsr r7 @ │ │ │ │ + adceq r2, r2, r8, asr r7 │ │ │ │ + addeq pc, sp, r4, ror #13 │ │ │ │ │ │ │ │ 002d6c28 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2d6c60 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #2 │ │ │ │ beq 2d6c78 │ │ │ │ @@ -91117,28 +91117,28 @@ │ │ │ │ b 2d6f10 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d708c │ │ │ │ ldr r1, [pc, #728] @ 2d71f0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d6f04 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne 2d6f04 │ │ │ │ ldr r3, [pc, #696] @ 2d71f4 │ │ │ │ ldr r1, [pc, #696] @ 2d71f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 934f3c │ │ │ │ + bl 934cfc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d6f04 │ │ │ │ ldr r3, [pc, #664] @ 2d71fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d70bc │ │ │ │ @@ -91156,28 +91156,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r0, #148] @ 0x94 │ │ │ │ str r9, [r4, #120] @ 0x78 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ beq 2d6ff0 │ │ │ │ ldr r3, [pc, #540] @ 2d71f4 │ │ │ │ ldr r1, [pc, #560] @ 2d720c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 934640 │ │ │ │ + bl 934400 │ │ │ │ ldr r2, [pc, #536] @ 2d7210 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1856 @ 0x740 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d49d8 │ │ │ │ @@ -91190,15 +91190,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #484] @ 2d7218 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ ldr r2, [pc, #464] @ 2d721c │ │ │ │ ldr r3, [pc, #400] @ 2d71e0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -91217,15 +91217,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d713c │ │ │ │ ldr r0, [pc, #376] @ 2d7220 │ │ │ │ mov fp, #480 @ 0x1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 931c4c │ │ │ │ + bl 931a0c │ │ │ │ mov r5, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2d6f90 │ │ │ │ ldr r3, [pc, #352] @ 2d7224 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -91244,22 +91244,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2d7230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d6f70 │ │ │ │ ldr r3, [pc, #240] @ 2d7234 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d70a0 │ │ │ │ ldr r3, [pc, #208] @ 2d7228 │ │ │ │ @@ -91275,58 +91275,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2d7238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d70a0 │ │ │ │ ldr r0, [pc, #128] @ 2d723c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d6f70 │ │ │ │ ldr r0, [pc, #112] @ 2d7240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d70a0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, asr #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r4, ror #12 │ │ │ │ tsteq r3, r8, lsr #30 │ │ │ │ - adceq r2, r2, r4, lsl #13 │ │ │ │ - addeq pc, sp, ip, lsl r6 @ │ │ │ │ + adceq r2, r2, r4, asr #8 │ │ │ │ + ldrdeq pc, [sp], ip │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - @ instruction: 0x0090bfb8 │ │ │ │ + addseq fp, r0, r8, ror sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r2, [r2], ip @ │ │ │ │ - addeq pc, sp, r4, ror #10 │ │ │ │ - addeq pc, sp, r8, lsl #11 │ │ │ │ - addseq fp, r0, r8, lsl pc │ │ │ │ - adceq r2, r2, r0, lsl #11 │ │ │ │ + umlaleq r2, r2, ip, r3 @ │ │ │ │ + addeq pc, sp, r4, lsr #6 │ │ │ │ + addeq pc, sp, r8, asr #6 │ │ │ │ + @ instruction: 0x0090bcd8 │ │ │ │ + adceq r2, r2, r0, asr #6 │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0x01131db8 │ │ │ │ - addeq pc, sp, ip, lsl #9 │ │ │ │ + addeq pc, sp, ip, asr #4 │ │ │ │ andeq r5, r0, ip, lsr #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, sp, r8, asr r8 @ │ │ │ │ + addeq pc, sp, r8, lsl r6 @ │ │ │ │ andeq r4, r0, r0, lsr #23 │ │ │ │ - addeq pc, sp, ip, lsl r8 @ │ │ │ │ - strdeq pc, [sp], r0 │ │ │ │ - addeq pc, sp, r8, lsl r8 @ │ │ │ │ + ldrdeq pc, [sp], ip │ │ │ │ + @ instruction: 0x008df5b0 │ │ │ │ + ldrdeq pc, [sp], r8 │ │ │ │ │ │ │ │ 002d7244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #400] @ 2d73ec │ │ │ │ @@ -91355,15 +91355,15 @@ │ │ │ │ ldr r3, [pc, #324] @ 2d73fc │ │ │ │ ldr r1, [pc, #324] @ 2d7400 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 934640 │ │ │ │ + bl 934400 │ │ │ │ ldr r3, [pc, #300] @ 2d7404 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ @@ -91412,43 +91412,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2d741c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d72b0 │ │ │ │ ldr r0, [pc, #68] @ 2d7420 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2d72b0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, lsr #23 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, ip, ror fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq fp, r0, r8, lsr ip │ │ │ │ - adceq r2, r2, r0, lsr #5 │ │ │ │ - adceq r2, r2, r0, ror r2 │ │ │ │ + @ instruction: 0x0090b9f8 │ │ │ │ + adceq r2, r2, r0, rrx │ │ │ │ + adceq r2, r2, r0, lsr r0 │ │ │ │ tsteq r3, r0, ror #21 │ │ │ │ andeq r3, r0, ip, lsl #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, sp, r0, lsr r6 @ │ │ │ │ - addeq pc, sp, r0, asr #12 │ │ │ │ + strdeq pc, [sp], r0 │ │ │ │ + addeq pc, sp, r0, lsl #8 │ │ │ │ │ │ │ │ 002d7424 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 2d74d8 │ │ │ │ @@ -91460,15 +91460,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2d7460 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2d74a8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d7454 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2d7454 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -91489,15 +91489,15 @@ │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq r4, r4, lsl #2 │ │ │ │ - addeq pc, sp, r8, ror #1 │ │ │ │ + addeq lr, sp, r8, lsr #29 │ │ │ │ │ │ │ │ 002d74e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -91505,15 +91505,15 @@ │ │ │ │ ldr r1, [pc, #208] @ 2d75d0 │ │ │ │ cmp r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldreq r7, [r0, #28] │ │ │ │ movne r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d75a8 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2d7548 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2d755c │ │ │ │ @@ -91552,18 +91552,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #28] @ 2d75e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addeq pc, sp, r4, lsr r0 @ │ │ │ │ - adceq r1, r2, r4, asr #31 │ │ │ │ - addeq lr, sp, r4, lsr #31 │ │ │ │ - addeq pc, sp, r0, ror r4 @ │ │ │ │ + strdeq lr, [sp], r4 │ │ │ │ + adceq r1, r2, r4, lsl #27 │ │ │ │ + addeq lr, sp, r4, ror #26 │ │ │ │ + addeq pc, sp, r0, lsr r2 @ │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ │ │ │ │ 002d75e4 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -91637,17 +91637,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2d7718 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0121df60 │ │ │ │ - adceq r1, r2, r8, lsl #29 │ │ │ │ - addeq lr, sp, ip, ror #28 │ │ │ │ - addeq pc, sp, r4, asr r3 @ │ │ │ │ + adceq r1, r2, r8, asr #24 │ │ │ │ + addeq lr, sp, ip, lsr #24 │ │ │ │ + addeq pc, sp, r4, lsl r1 @ │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ │ │ │ │ 002d771c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -91694,45 +91694,45 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #128] @ 2d785c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2d7860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6ec9c │ │ │ │ + bl b6ea5c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d7834 │ │ │ │ ldr r3, [pc, #84] @ 2d7864 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d778c │ │ │ │ cmp r9, #1 │ │ │ │ moveq r0, r3 │ │ │ │ beq 2d7794 │ │ │ │ mov r9, #1 │ │ │ │ b 2d7774 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b739a8 │ │ │ │ + bl b73768 │ │ │ │ b 2d7808 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, asr #13 │ │ │ │ - adceq r1, r2, r4, lsr lr │ │ │ │ + strdeq r1, [r2], r4 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0121debc │ │ │ │ @ instruction: 0x01131694 │ │ │ │ tsteq r3, r8, ror #12 │ │ │ │ andeq r6, r0, r4, asr r1 │ │ │ │ - addeq pc, sp, r8, ror r2 @ │ │ │ │ + addeq pc, sp, r8, lsr r0 @ │ │ │ │ @ instruction: 0x0121de04 │ │ │ │ │ │ │ │ 002d7868 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -91791,55 +91791,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #268] @ 2d7a64 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2d7a68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b6ec9c │ │ │ │ + bl b6ea5c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d79ec │ │ │ │ ldr r3, [pc, #224] @ 2d7a6c │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d78d0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r1, [pc, #176] @ 2d7a70 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e890 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d79fc │ │ │ │ ldr r2, [pc, #160] @ 2d7a74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #156] @ 2d7a78 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b739a8 │ │ │ │ + bl b73768 │ │ │ │ b 2d7984 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r1, [pc, #108] @ 2d7a7c │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e890 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d79cc │ │ │ │ ldr r2, [pc, #92] @ 2d7a80 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -91856,24 +91856,24 @@ │ │ │ │ tsteq r3, ip, ror r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r8, ror #10 │ │ │ │ @ instruction: 0x0121dd54 │ │ │ │ tsteq r3, r0, lsr #10 │ │ │ │ tsteq r3, ip, ror #9 │ │ │ │ andeq r6, r0, r4, asr r1 │ │ │ │ - strdeq pc, [sp], ip │ │ │ │ + @ instruction: 0x008deebc │ │ │ │ smlawbeq r1, r4, ip, sp │ │ │ │ - addseq r3, r6, r8, ror r8 │ │ │ │ - addeq pc, sp, r4, lsr #1 │ │ │ │ - strdeq pc, [sp], r4 │ │ │ │ - strheq pc, [sp], r4 @ │ │ │ │ - addeq pc, sp, r0, ror r0 @ │ │ │ │ - adceq r1, r2, r4, asr #22 │ │ │ │ - addeq lr, sp, r8, lsr #22 │ │ │ │ - addeq pc, sp, r0, rrx │ │ │ │ + addseq r3, r6, r8, lsr r6 │ │ │ │ + addeq lr, sp, r4, ror #28 │ │ │ │ + @ instruction: 0x008deeb4 │ │ │ │ + addeq lr, sp, r4, ror lr │ │ │ │ + addeq lr, sp, r0, lsr lr │ │ │ │ + adceq r1, r2, r4, lsl #18 │ │ │ │ + addeq lr, sp, r8, ror #17 │ │ │ │ + addeq lr, sp, r0, lsr #28 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ │ │ │ │ 002d7a94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -91910,21 +91910,21 @@ │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #44] @ 2d7b54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0121db4c │ │ │ │ - adceq r1, r2, r8, lsl #21 │ │ │ │ - addeq lr, sp, r8, ror #20 │ │ │ │ - addeq lr, sp, r0, lsr #31 │ │ │ │ + adceq r1, r2, r8, asr #16 │ │ │ │ + addeq lr, sp, r8, lsr #16 │ │ │ │ + addeq lr, sp, r0, ror #26 │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ - adceq r1, r2, r0, ror #20 │ │ │ │ - addeq lr, sp, r0, asr #20 │ │ │ │ - strdeq lr, [sp], r0 │ │ │ │ + adceq r1, r2, r0, lsr #16 │ │ │ │ + addeq lr, sp, r0, lsl #16 │ │ │ │ + @ instruction: 0x008dedb0 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 002d7b58 : │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 2d7bd0 │ │ │ │ ldr r3, [pc, #156] @ 2d7c08 │ │ │ │ @@ -91965,19 +91965,19 @@ │ │ │ │ add r3, r3, #2032 @ 0x7f0 │ │ │ │ ldr r2, [pc, #36] @ 2d7c20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0121daa8 │ │ │ │ - umulleq lr, sp, r8, pc @ │ │ │ │ - addeq lr, sp, ip, ror pc │ │ │ │ - adceq r1, r2, ip, lsl #19 │ │ │ │ - addeq lr, sp, ip, ror #18 │ │ │ │ - addeq lr, sp, r4, lsr #29 │ │ │ │ + addeq lr, sp, r8, asr sp │ │ │ │ + addeq lr, sp, ip, lsr sp │ │ │ │ + adceq r1, r2, ip, asr #14 │ │ │ │ + addeq lr, sp, ip, lsr #14 │ │ │ │ + addeq lr, sp, r4, ror #24 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ │ │ │ │ 002d7c24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -92005,30 +92005,30 @@ │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, sp │ │ │ │ b 2d7cb8 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 27d3e4 │ │ │ │ cmp r4, #8 │ │ │ │ beq 2d7d04 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7c9c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6ec9c │ │ │ │ + bl b6ea5c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d7d3c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d7c9c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -92044,27 +92044,27 @@ │ │ │ │ bne 2d7d48 │ │ │ │ ldr r0, [pc, #64] @ 2d7d70 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27d3e4 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl b739a8 │ │ │ │ + bl b73768 │ │ │ │ b 2d7cec │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, asr #3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq lr, [sp], r4 │ │ │ │ - ldrdeq r3, [pc], ip │ │ │ │ + @ instruction: 0x008decb4 │ │ │ │ + umulleq r3, pc, ip, sl @ │ │ │ │ tsteq r3, r8, lsl #3 │ │ │ │ @ instruction: 0x0121d990 │ │ │ │ - addeq lr, sp, ip, ror #27 │ │ │ │ + addeq lr, sp, ip, lsr #23 │ │ │ │ andeq r6, r0, r4, asr r1 │ │ │ │ ldrsheq r1, [r3, -r8] │ │ │ │ - addeq lr, sp, r8, lsr lr │ │ │ │ + strdeq lr, [sp], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3472] @ 0xd90 │ │ │ │ ldr ip, [pc, #800] @ 2d80ac │ │ │ │ ldr r3, [pc, #800] @ 2d80b0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -92265,31 +92265,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r3, r8, ror r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, sp, r8, asr #28 │ │ │ │ + addeq lr, sp, r8, lsl #24 │ │ │ │ tsteq r3, r8, ror #31 │ │ │ │ - addeq lr, sp, ip, asr #28 │ │ │ │ - addeq lr, sp, ip, asr lr │ │ │ │ + addeq lr, sp, ip, lsl #24 │ │ │ │ + addeq lr, sp, ip, lsl ip │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - @ instruction: 0x00a22ebc │ │ │ │ - addeq lr, sp, r8, ror #27 │ │ │ │ + adceq r2, r2, ip, ror ip │ │ │ │ + addeq lr, sp, r8, lsr #23 │ │ │ │ tsteq r3, r8, lsl pc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - adceq r2, r2, r4, asr #26 │ │ │ │ - addeq lr, sp, r4, lsl ip │ │ │ │ - adceq r2, r2, r8, lsl sp │ │ │ │ - addeq lr, sp, r8, lsl #24 │ │ │ │ - strdeq r2, [r2], r4 @ │ │ │ │ - addeq lr, sp, r0, asr #24 │ │ │ │ - addeq lr, sp, r8, asr #24 │ │ │ │ + adceq r2, r2, r4, lsl #22 │ │ │ │ + ldrdeq lr, [sp], r4 │ │ │ │ + ldrdeq r2, [r2], r8 @ │ │ │ │ + addeq lr, sp, r8, asr #19 │ │ │ │ + @ instruction: 0x00a22ab4 │ │ │ │ + addeq lr, sp, r0, lsl #20 │ │ │ │ + addeq lr, sp, r8, lsl #20 │ │ │ │ │ │ │ │ 002d80f8 : │ │ │ │ ldrh r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #304] @ 2d8238 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92366,16 +92366,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ bl 27d084 │ │ │ │ b 2d81a4 │ │ │ │ tsteq r3, r0, lsl #26 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq lr, sp, r4, lsr #23 │ │ │ │ - addeq lr, sp, r4, asr #23 │ │ │ │ + addeq lr, sp, r4, ror #18 │ │ │ │ + addeq lr, sp, r4, lsl #19 │ │ │ │ │ │ │ │ 002d8248 : │ │ │ │ ldr r0, [pc, #4] @ 2d8254 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2d7d74 │ │ │ │ @ instruction: 0x011412f8 │ │ │ │ │ │ │ │ @@ -92725,17 +92725,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2d8788 │ │ │ │ ldr r0, [pc, #24] @ 2d878c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #70 @ 0x46 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r0, asr #12 │ │ │ │ - addeq lr, sp, r4, ror r8 │ │ │ │ - addeq lr, sp, ip, ror r8 │ │ │ │ + adceq r2, r2, r0, lsl #8 │ │ │ │ + addeq lr, sp, r4, lsr r6 │ │ │ │ + addeq lr, sp, ip, lsr r6 │ │ │ │ │ │ │ │ 002d8790 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d87c0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d87a8 │ │ │ │ @@ -92755,17 +92755,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d87fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - ldrdeq r2, [r2], r4 @ │ │ │ │ - addeq lr, sp, r8, lsl #16 │ │ │ │ - addeq lr, sp, r0, lsl r8 │ │ │ │ + umlaleq r2, r2, r4, r3 @ │ │ │ │ + addeq lr, sp, r8, asr #11 │ │ │ │ + ldrdeq lr, [sp], r0 │ │ │ │ │ │ │ │ 002d8800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -92792,17 +92792,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8888 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r8, asr #10 │ │ │ │ - addeq lr, sp, ip, ror r7 │ │ │ │ - addeq lr, sp, r4, lsl #15 │ │ │ │ + adceq r2, r2, r8, lsl #6 │ │ │ │ + addeq lr, sp, ip, lsr r5 │ │ │ │ + addeq lr, sp, r4, asr #10 │ │ │ │ │ │ │ │ 002d888c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d88ac │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92818,17 +92818,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d88e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r8, ror #9 │ │ │ │ - addeq lr, sp, ip, lsl r7 │ │ │ │ - addeq lr, sp, r4, lsr #14 │ │ │ │ + adceq r2, r2, r8, lsr #5 │ │ │ │ + ldrdeq lr, [sp], ip │ │ │ │ + addeq lr, sp, r4, ror #9 │ │ │ │ │ │ │ │ 002d88ec : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d890c │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92844,17 +92844,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8948 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r8, lsl #9 │ │ │ │ - @ instruction: 0x008de6bc │ │ │ │ - addeq lr, sp, r4, asr #13 │ │ │ │ + adceq r2, r2, r8, asr #4 │ │ │ │ + addeq lr, sp, ip, ror r4 │ │ │ │ + addeq lr, sp, r4, lsl #9 │ │ │ │ │ │ │ │ 002d894c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d896c │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92870,17 +92870,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d89a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r8, lsr #8 │ │ │ │ - addeq lr, sp, ip, asr r6 │ │ │ │ - addeq lr, sp, r4, ror #12 │ │ │ │ + adceq r2, r2, r8, ror #3 │ │ │ │ + addeq lr, sp, ip, lsl r4 │ │ │ │ + addeq lr, sp, r4, lsr #8 │ │ │ │ │ │ │ │ 002d89ac : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d89cc │ │ │ │ ldr r0, [r0, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92896,17 +92896,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8a08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, r8, asr #7 │ │ │ │ - strdeq lr, [sp], ip │ │ │ │ - addeq lr, sp, r4, lsl #12 │ │ │ │ + adceq r2, r2, r8, lsl #3 │ │ │ │ + @ instruction: 0x008de3bc │ │ │ │ + addeq lr, sp, r4, asr #7 │ │ │ │ │ │ │ │ 002d8a0c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8a28 │ │ │ │ ldrd r0, [r0, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -92921,17 +92921,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8a64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, ip, ror #6 │ │ │ │ - addeq lr, sp, r0, lsr #11 │ │ │ │ - addeq lr, sp, r8, lsr #11 │ │ │ │ + adceq r2, r2, ip, lsr #2 │ │ │ │ + addeq lr, sp, r0, ror #6 │ │ │ │ + addeq lr, sp, r8, ror #6 │ │ │ │ │ │ │ │ 002d8a68 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8a88 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92947,17 +92947,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8ac4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, ip, lsl #6 │ │ │ │ - addeq lr, sp, r0, asr #10 │ │ │ │ - addeq lr, sp, r8, asr #10 │ │ │ │ + adceq r2, r2, ip, asr #1 │ │ │ │ + addeq lr, sp, r0, lsl #6 │ │ │ │ + addeq lr, sp, r8, lsl #6 │ │ │ │ │ │ │ │ 002d8ac8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8ae8 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92973,17 +92973,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8b24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, ip, lsr #5 │ │ │ │ - addeq lr, sp, r0, ror #9 │ │ │ │ - addeq lr, sp, r8, ror #9 │ │ │ │ + adceq r2, r2, ip, rrx │ │ │ │ + addeq lr, sp, r0, lsr #5 │ │ │ │ + addeq lr, sp, r8, lsr #5 │ │ │ │ │ │ │ │ 002d8b28 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8b48 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -92999,17 +92999,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8b84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, ip, asr #4 │ │ │ │ - addeq lr, sp, r0, lsl #9 │ │ │ │ - addeq lr, sp, r8, lsl #9 │ │ │ │ + adceq r2, r2, ip │ │ │ │ + addeq lr, sp, r0, asr #4 │ │ │ │ + addeq lr, sp, r8, asr #4 │ │ │ │ │ │ │ │ 002d8b88 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8ba8 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93025,17 +93025,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8be4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, ip, ror #3 │ │ │ │ - addeq lr, sp, r0, lsr #8 │ │ │ │ - addeq lr, sp, r8, lsr #8 │ │ │ │ + adceq r1, r2, ip, lsr #31 │ │ │ │ + addeq lr, sp, r0, ror #3 │ │ │ │ + addeq lr, sp, r8, ror #3 │ │ │ │ │ │ │ │ 002d8be8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8c08 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93051,17 +93051,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8c44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, ip, lsl #3 │ │ │ │ - addeq lr, sp, r0, asr #7 │ │ │ │ - addeq lr, sp, r8, asr #7 │ │ │ │ + adceq r1, r2, ip, asr #30 │ │ │ │ + addeq lr, sp, r0, lsl #3 │ │ │ │ + addeq lr, sp, r8, lsl #3 │ │ │ │ │ │ │ │ 002d8c48 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8c68 │ │ │ │ ldrb r0, [r0, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93077,17 +93077,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8ca4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, ip, lsr #2 │ │ │ │ - addeq lr, sp, r0, ror #6 │ │ │ │ - addeq lr, sp, r8, ror #6 │ │ │ │ + adceq r1, r2, ip, ror #29 │ │ │ │ + addeq lr, sp, r0, lsr #2 │ │ │ │ + addeq lr, sp, r8, lsr #2 │ │ │ │ │ │ │ │ 002d8ca8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8cc8 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93103,17 +93103,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8d04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, ip, asr #1 │ │ │ │ - addeq lr, sp, r0, lsl #6 │ │ │ │ - addeq lr, sp, r8, lsl #6 │ │ │ │ + adceq r1, r2, ip, lsl #29 │ │ │ │ + addeq lr, sp, r0, asr #1 │ │ │ │ + addeq lr, sp, r8, asr #1 │ │ │ │ │ │ │ │ 002d8d08 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8d28 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93129,17 +93129,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8d64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, ip, rrx │ │ │ │ - addeq lr, sp, r0, lsr #5 │ │ │ │ - addeq lr, sp, r8, lsr #5 │ │ │ │ + adceq r1, r2, ip, lsr #28 │ │ │ │ + addeq lr, sp, r0, rrx │ │ │ │ + addeq lr, sp, r8, rrx │ │ │ │ │ │ │ │ 002d8d68 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8d88 │ │ │ │ ldrb r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93155,17 +93155,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8dc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r2, r2, ip │ │ │ │ - addeq lr, sp, r0, asr #4 │ │ │ │ - addeq lr, sp, r8, asr #4 │ │ │ │ + adceq r1, r2, ip, asr #27 │ │ │ │ + addeq lr, sp, r0 │ │ │ │ + addeq lr, sp, r8 │ │ │ │ │ │ │ │ 002d8dc8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8de8 │ │ │ │ ldrb r0, [r0, #65] @ 0x41 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -93181,17 +93181,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8e24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #420 @ 0x1a4 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, ip, lsr #31 │ │ │ │ - addeq lr, sp, r0, ror #3 │ │ │ │ - addeq lr, sp, r8, ror #3 │ │ │ │ + adceq r1, r2, ip, ror #26 │ │ │ │ + addeq sp, sp, r0, lsr #31 │ │ │ │ + addeq sp, sp, r8, lsr #31 │ │ │ │ │ │ │ │ 002d8e28 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8e4c │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93208,17 +93208,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8e88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r8, asr #30 │ │ │ │ - addeq lr, sp, ip, ror r1 │ │ │ │ - addeq lr, sp, r4, lsl #3 │ │ │ │ + adceq r1, r2, r8, lsl #26 │ │ │ │ + addeq sp, sp, ip, lsr pc │ │ │ │ + addeq sp, sp, r4, asr #30 │ │ │ │ │ │ │ │ 002d8e8c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8eb0 │ │ │ │ str r1, [r0, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93235,17 +93235,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8eec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r4, ror #29 │ │ │ │ - addeq lr, sp, r8, lsl r1 │ │ │ │ - addeq lr, sp, r0, lsr #2 │ │ │ │ + adceq r1, r2, r4, lsr #25 │ │ │ │ + ldrdeq sp, [sp], r8 │ │ │ │ + addeq sp, sp, r0, ror #29 │ │ │ │ │ │ │ │ 002d8ef0 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8f14 │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93262,17 +93262,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8f50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r0, lsl #29 │ │ │ │ - strheq lr, [sp], r4 │ │ │ │ - strheq lr, [sp], ip │ │ │ │ + adceq r1, r2, r0, asr #24 │ │ │ │ + addeq sp, sp, r4, ror lr │ │ │ │ + addeq sp, sp, ip, ror lr │ │ │ │ │ │ │ │ 002d8f54 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8f78 │ │ │ │ strb r1, [r0, #65] @ 0x41 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93289,17 +93289,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d8fb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, ip, lsl lr │ │ │ │ - addeq lr, sp, r0, asr r0 │ │ │ │ - addeq lr, sp, r8, asr r0 │ │ │ │ + ldrdeq r1, [r2], ip @ │ │ │ │ + addeq sp, sp, r0, lsl lr │ │ │ │ + addeq sp, sp, r8, lsl lr │ │ │ │ │ │ │ │ 002d8fb8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d8fdc │ │ │ │ str r1, [r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -93316,31 +93316,31 @@ │ │ │ │ ldr r0, [pc, #28] @ 2d9018 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a21db8 │ │ │ │ - addeq sp, sp, ip, ror #31 │ │ │ │ - strdeq sp, [sp], r4 │ │ │ │ + adceq r1, r2, r8, ror fp │ │ │ │ + addeq sp, sp, ip, lsr #27 │ │ │ │ + @ instruction: 0x008dddb4 │ │ │ │ │ │ │ │ 002d901c : │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ bhi 2d903c │ │ │ │ ldr r3, [pc, #28] @ 2d9048 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - adceq r1, r2, ip, asr #31 │ │ │ │ + adceq r1, r2, ip, lsl #27 │ │ │ │ │ │ │ │ 002d904c : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2d9078 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #161 @ 0xa1 │ │ │ │ @@ -93368,30 +93368,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27f7a8 │ │ │ │ - adceq r1, r2, r8, asr pc │ │ │ │ + adceq r1, r2, r8, lsl sp │ │ │ │ │ │ │ │ 002d90d4 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi 2d90f8 │ │ │ │ ldr r3, [pc, #32] @ 2d9104 │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1408 @ 0x580 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - adceq r1, r2, r0, lsl pc │ │ │ │ + ldrdeq r1, [r2], r0 @ │ │ │ │ │ │ │ │ 002d9108 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2d9168 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d9180 │ │ │ │ @@ -93430,18 +93430,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r1, r2, r4, asr #29 │ │ │ │ - adceq r1, r2, r8, asr lr │ │ │ │ - addeq sp, sp, r0, ror #28 │ │ │ │ - addeq sp, sp, r0, ror lr │ │ │ │ + adceq r1, r2, r4, lsl #25 │ │ │ │ + adceq r1, r2, r8, lsl ip │ │ │ │ + addeq sp, sp, r0, lsr #24 │ │ │ │ + addeq sp, sp, r0, lsr ip │ │ │ │ │ │ │ │ 002d91c8 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2d9208 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #161 @ 0xa1 │ │ │ │ @@ -93497,15 +93497,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 27f7a8 │ │ │ │ - umlaleq r1, r2, ip, sp │ │ │ │ + adceq r1, r2, ip, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -93613,16 +93613,16 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r6 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d9388 │ │ │ │ ldr r3, [r5] │ │ │ │ b 2d9338 │ │ │ │ - strdeq pc, [r5], r4 @ │ │ │ │ - adceq pc, r5, r0, lsr #20 │ │ │ │ + @ instruction: 0x00a5f8b4 │ │ │ │ + adceq pc, r5, r0, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ @@ -93693,24 +93693,24 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 2d95bc │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq 2d95f8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27cf7c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d95b0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldrb r3, [r0, r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d95b0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -93902,15 +93902,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tstpeq r3, r8, ror #27 @ p-variant is OBSOLETE │ │ │ │ ldr r0, [pc, #4] @ 2d98d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adcseq r9, r0, r8, lsl #18 │ │ │ │ ldr r2, [pc, #192] @ 2d99a0 │ │ │ │ subs r3, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ beq 2d9900 │ │ │ │ ldr r0, [pc, #176] @ 2d99a4 │ │ │ │ @@ -93973,201 +93973,201 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #248] @ 2d9af0 │ │ │ │ ldr r3, [pc, #248] @ 2d9af4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #244] @ 2d9af8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #232] @ 2d9afc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93564c │ │ │ │ + bl 93540c │ │ │ │ ldr r3, [pc, #220] @ 2d9b00 │ │ │ │ ldr r2, [pc, #220] @ 2d9b04 │ │ │ │ ldr r1, [pc, #220] @ 2d9b08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93564c │ │ │ │ + bl 93540c │ │ │ │ ldr r3, [pc, #200] @ 2d9b0c │ │ │ │ ldr r2, [pc, #200] @ 2d9b10 │ │ │ │ ldr r1, [pc, #200] @ 2d9b14 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93564c │ │ │ │ + bl 93540c │ │ │ │ ldr r3, [pc, #180] @ 2d9b18 │ │ │ │ ldr r2, [pc, #180] @ 2d9b1c │ │ │ │ ldr r1, [pc, #180] @ 2d9b20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93564c │ │ │ │ + bl 93540c │ │ │ │ ldr r3, [pc, #160] @ 2d9b24 │ │ │ │ ldr r2, [pc, #160] @ 2d9b28 │ │ │ │ ldr r1, [pc, #160] @ 2d9b2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93564c │ │ │ │ + bl 93540c │ │ │ │ ldr r3, [pc, #140] @ 2d9b30 │ │ │ │ ldr r2, [pc, #140] @ 2d9b34 │ │ │ │ ldr r1, [pc, #140] @ 2d9b38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93564c │ │ │ │ + bl 93540c │ │ │ │ ldr r3, [pc, #120] @ 2d9b3c │ │ │ │ ldr r2, [pc, #120] @ 2d9b40 │ │ │ │ ldr r1, [pc, #120] @ 2d9b44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 93564c │ │ │ │ - @ instruction: 0x00a5f4bc │ │ │ │ - addeq ip, sp, r8, ror r6 │ │ │ │ - addeq ip, sp, r0, asr r6 │ │ │ │ + b 93540c │ │ │ │ + adceq pc, r5, ip, ror r2 @ │ │ │ │ + addeq ip, sp, r8, lsr r4 │ │ │ │ + addeq ip, sp, r0, lsl r4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror #24 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ - @ instruction: 0x009b63f8 │ │ │ │ + @ instruction: 0x009b61b8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ - addseq fp, sp, r0, lsr #4 │ │ │ │ + addseq sl, sp, r0, ror #31 │ │ │ │ andeq r0, r0, r8, lsr sl │ │ │ │ andeq r0, r0, ip, lsr #18 │ │ │ │ - adceq sl, r1, ip, lsl r9 │ │ │ │ + ldrdeq sl, [r1], ip @ │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - ldrdeq sp, [sp], r0 │ │ │ │ + umulleq sp, sp, r0, r3 @ │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - @ instruction: 0x008dd5bc │ │ │ │ + addeq sp, sp, ip, ror r3 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x009413d4 │ │ │ │ + umullseq r1, r4, r4, r1 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - addeq sp, sp, r8, lsl #11 │ │ │ │ + addeq sp, sp, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2d9b9c │ │ │ │ ldr r2, [pc, #60] @ 2d9ba0 │ │ │ │ ldr r1, [pc, #60] @ 2d9ba4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrsh r1, [r0, #38] @ 0x26 │ │ │ │ ldr r0, [pc, #24] @ 2d9ba8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cc28 │ │ │ │ - adceq pc, r5, ip, lsr #6 │ │ │ │ - strdeq sp, [sp], r0 │ │ │ │ - addeq sp, sp, r0, lsl #10 │ │ │ │ - addseq r4, ip, ip, asr r2 │ │ │ │ + adceq pc, r5, ip, ror #1 │ │ │ │ + @ instruction: 0x008dd2b0 │ │ │ │ + addeq sp, sp, r0, asr #5 │ │ │ │ + addseq r4, ip, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2d9c00 │ │ │ │ ldr r2, [pc, #60] @ 2d9c04 │ │ │ │ ldr r1, [pc, #60] @ 2d9c08 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrsh r1, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 2d9c0c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cc28 │ │ │ │ - adceq pc, r5, r8, asr #5 │ │ │ │ - addeq sp, sp, ip, lsl #9 │ │ │ │ - umulleq sp, sp, ip, r4 @ │ │ │ │ - @ instruction: 0x009c41f8 │ │ │ │ + adceq pc, r5, r8, lsl #1 │ │ │ │ + addeq sp, sp, ip, asr #4 │ │ │ │ + addeq sp, sp, ip, asr r2 │ │ │ │ + @ instruction: 0x009c3fb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2d9c64 │ │ │ │ ldr r2, [pc, #60] @ 2d9c68 │ │ │ │ ldr r1, [pc, #60] @ 2d9c6c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrsh r1, [r0, #34] @ 0x22 │ │ │ │ ldr r0, [pc, #24] @ 2d9c70 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cc28 │ │ │ │ - adceq pc, r5, r4, ror #4 │ │ │ │ - addeq sp, sp, r8, lsr #8 │ │ │ │ - addeq sp, sp, r8, lsr r4 │ │ │ │ - umullseq r4, ip, r4, r1 │ │ │ │ + adceq pc, r5, r4, lsr #32 │ │ │ │ + addeq sp, sp, r8, ror #3 │ │ │ │ + strdeq sp, [sp], r8 │ │ │ │ + addseq r3, ip, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 2d9cc8 │ │ │ │ ldr r2, [pc, #60] @ 2d9ccc │ │ │ │ ldr r1, [pc, #60] @ 2d9cd0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrsh r1, [r0, #32] │ │ │ │ ldr r0, [pc, #24] @ 2d9cd4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cc28 │ │ │ │ - adceq pc, r5, r0, lsl #4 │ │ │ │ - addeq sp, sp, r4, asr #7 │ │ │ │ - ldrdeq sp, [sp], r4 │ │ │ │ - addseq r4, ip, r0, lsr r1 │ │ │ │ + adceq lr, r5, r0, asr #31 │ │ │ │ + addeq sp, sp, r4, lsl #3 │ │ │ │ + umulleq sp, sp, r4, r1 @ │ │ │ │ + @ instruction: 0x009c3ef0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #400] @ 2d9e80 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #396] @ 2d9e84 │ │ │ │ @@ -94183,46 +94183,46 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #28 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cmp r2, r3 │ │ │ │ beq 2d9e50 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9813e8 │ │ │ │ + bl 9811a8 │ │ │ │ ldr r9, [pc, #312] @ 2d9e94 │ │ │ │ ldr r8, [pc, #312] @ 2d9e98 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #276] @ 2d9e9c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98851c │ │ │ │ + bl 9882dc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ - bl 981744 │ │ │ │ + bl 981504 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ cmp r6, #0 │ │ │ │ beq 2d9df8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ ldr r2, [pc, #228] @ 2d9ea0 │ │ │ │ ldr r3, [pc, #200] @ 2d9e88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94237,55 +94237,55 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r6 │ │ │ │ - bl 9892dc │ │ │ │ + bl 98909c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #108] @ 2d9ea4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 988da8 │ │ │ │ + bl 988b68 │ │ │ │ str r0, [r4, #24] │ │ │ │ b 2d9db4 │ │ │ │ ldr ip, [pc, #80] @ 2d9ea8 │ │ │ │ ldr r2, [pc, #80] @ 2d9eac │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r5, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #496 @ 0x1f0 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2d9db4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - umlaleq pc, r5, r8, r1 @ │ │ │ │ + adceq lr, r5, r8, asr pc │ │ │ │ tstpeq r2, r4, lsl #2 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, sp, r8, asr #6 │ │ │ │ - addeq sp, sp, r8, asr #6 │ │ │ │ - addeq sp, sp, r4, asr #6 │ │ │ │ - addeq sp, sp, r8, asr r3 │ │ │ │ - addeq sp, sp, r0, asr #6 │ │ │ │ + addeq sp, sp, r8, lsl #2 │ │ │ │ + addeq sp, sp, r8, lsl #2 │ │ │ │ + addeq sp, sp, r4, lsl #2 │ │ │ │ + addeq sp, sp, r8, lsl r1 │ │ │ │ + addeq sp, sp, r0, lsl #2 │ │ │ │ tstpeq r2, r8, asr #32 @ p-variant is OBSOLETE │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ - @ instruction: 0x009b5fb4 │ │ │ │ - addeq sp, sp, r8, lsr #4 │ │ │ │ + addseq r5, fp, r4, ror sp │ │ │ │ + addeq ip, sp, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2d9fbc │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 2d9fc0 │ │ │ │ @@ -94301,22 +94301,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2d9fcc │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b64460 │ │ │ │ + bl b64220 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2d9f44 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc 2d9f74 │ │ │ │ ldr r1, [pc, #132] @ 2d9fd0 │ │ │ │ @@ -94326,15 +94326,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2d9fdc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2d9fe0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r2, [pc, #104] @ 2d9fe4 │ │ │ │ ldr r3, [pc, #68] @ 2d9fc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94345,23 +94345,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r5, r4, asr #31 │ │ │ │ + adceq lr, r5, r4, lsl #27 │ │ │ │ tsteq r2, r4, lsr #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, sp, ip, ror #2 │ │ │ │ - addeq sp, sp, ip, asr r1 │ │ │ │ - addeq sp, sp, r8, lsl #3 │ │ │ │ + addeq ip, sp, ip, lsr #30 │ │ │ │ + addeq ip, sp, ip, lsl pc │ │ │ │ + addeq ip, sp, r8, asr #30 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq lr, r5, r4, lsr pc │ │ │ │ - strdeq sp, [sp], r4 │ │ │ │ + strdeq lr, [r5], r4 @ │ │ │ │ + @ instruction: 0x008dceb4 │ │ │ │ andeq r0, r0, r6, asr r2 │ │ │ │ tsteq r2, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #240] @ 2da0f0 │ │ │ │ @@ -94379,22 +94379,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #196] @ 2da100 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b64460 │ │ │ │ + bl b64220 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da07c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc 2da0ac │ │ │ │ ldr r3, [pc, #128] @ 2da104 │ │ │ │ @@ -94404,15 +94404,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #664 @ 0x298 │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r2, [pc, #96] @ 2da114 │ │ │ │ ldr r3, [pc, #64] @ 2da0f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94422,23 +94422,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r5, ip, lsl #29 │ │ │ │ + adceq lr, r5, ip, asr #24 │ │ │ │ tsteq r2, ip, ror #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, sp, r4, lsr r0 │ │ │ │ - addeq sp, sp, r4, lsr #32 │ │ │ │ - adceq lr, r5, r4, lsl #28 │ │ │ │ - addeq sp, sp, r4, ror r0 │ │ │ │ + strdeq ip, [sp], r4 │ │ │ │ + addeq ip, sp, r4, ror #27 │ │ │ │ + adceq lr, r5, r4, asr #23 │ │ │ │ + addeq ip, sp, r4, lsr lr │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq ip, sp, ip, asr #31 │ │ │ │ + addeq ip, sp, ip, lsl #27 │ │ │ │ tsteq r2, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 2da224 │ │ │ │ mov r4, r1 │ │ │ │ @@ -94455,22 +94455,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 2da234 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b64460 │ │ │ │ + bl b64220 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da1ac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc 2da1dc │ │ │ │ ldr r1, [pc, #132] @ 2da238 │ │ │ │ @@ -94480,15 +94480,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 2da244 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2da248 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r2, [pc, #104] @ 2da24c │ │ │ │ ldr r3, [pc, #68] @ 2da22c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94499,23 +94499,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r5, ip, asr sp │ │ │ │ + adceq lr, r5, ip, lsl fp │ │ │ │ @ instruction: 0x0112ecbc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, sp, r4, lsl #30 │ │ │ │ - strdeq ip, [sp], r4 │ │ │ │ - addeq ip, sp, r0, lsl #31 │ │ │ │ + addeq ip, sp, r4, asr #25 │ │ │ │ + @ instruction: 0x008dccb4 │ │ │ │ + addeq ip, sp, r0, asr #26 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - adceq lr, r5, ip, asr #25 │ │ │ │ - addeq ip, sp, ip, lsl #29 │ │ │ │ + adceq lr, r5, ip, lsl #21 │ │ │ │ + addeq ip, sp, ip, asr #24 │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ tsteq r2, r0, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #240] @ 2da358 │ │ │ │ @@ -94533,22 +94533,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #196] @ 2da368 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b64460 │ │ │ │ + bl b64220 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da2e4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc 2da314 │ │ │ │ ldr r3, [pc, #128] @ 2da36c │ │ │ │ @@ -94558,15 +94558,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #620 @ 0x26c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r2, [pc, #96] @ 2da37c │ │ │ │ ldr r3, [pc, #64] @ 2da360 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -94576,23 +94576,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - adceq lr, r5, r4, lsr #24 │ │ │ │ + adceq lr, r5, r4, ror #19 │ │ │ │ tsteq r2, r4, lsl #23 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, sp, ip, asr #27 │ │ │ │ - @ instruction: 0x008dcdbc │ │ │ │ - umlaleq lr, r5, ip, fp │ │ │ │ - addeq ip, sp, r8, ror #28 │ │ │ │ + addeq ip, sp, ip, lsl #23 │ │ │ │ + addeq ip, sp, ip, ror fp │ │ │ │ + adceq lr, r5, ip, asr r9 │ │ │ │ + addeq ip, sp, r8, lsr #24 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - addeq ip, sp, r4, ror #26 │ │ │ │ + addeq ip, sp, r4, lsr #22 │ │ │ │ tsteq r2, r8, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2da3cc │ │ │ │ ldr r2, [pc, #52] @ 2da3d0 │ │ │ │ @@ -94600,66 +94600,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1c0 │ │ │ │ - strdeq lr, [r5], r4 @ │ │ │ │ - @ instruction: 0x008dccb8 │ │ │ │ - addeq ip, sp, r8, asr #25 │ │ │ │ + @ instruction: 0x00a5e8b4 │ │ │ │ + addeq ip, sp, r8, ror sl │ │ │ │ + addeq ip, sp, r8, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2da424 │ │ │ │ ldr r2, [pc, #52] @ 2da428 │ │ │ │ ldr r1, [pc, #52] @ 2da42c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1c0 │ │ │ │ - umlaleq lr, r5, ip, sl │ │ │ │ - addeq ip, sp, r0, ror #24 │ │ │ │ - addeq ip, sp, r0, ror ip │ │ │ │ + adceq lr, r5, ip, asr r8 │ │ │ │ + addeq ip, sp, r0, lsr #20 │ │ │ │ + addeq ip, sp, r0, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2da47c │ │ │ │ ldr r2, [pc, #52] @ 2da480 │ │ │ │ ldr r1, [pc, #52] @ 2da484 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1c0 │ │ │ │ - adceq lr, r5, r4, asr #20 │ │ │ │ - addeq ip, sp, r8, lsl #24 │ │ │ │ - addeq ip, sp, r8, lsl ip │ │ │ │ + adceq lr, r5, r4, lsl #16 │ │ │ │ + addeq ip, sp, r8, asr #19 │ │ │ │ + ldrdeq ip, [sp], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2da500 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2da504 │ │ │ │ @@ -94667,32 +94667,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq lr, r5, r8, ror #19 │ │ │ │ - addeq ip, sp, ip, lsr #23 │ │ │ │ - @ instruction: 0x008dcbbc │ │ │ │ + adceq lr, r5, r8, lsr #15 │ │ │ │ + addeq ip, sp, ip, ror #18 │ │ │ │ + addeq ip, sp, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 2da584 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 2da588 │ │ │ │ @@ -94700,47 +94700,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq lr, r5, r4, ror #18 │ │ │ │ - addeq ip, sp, r8, lsr #22 │ │ │ │ - addeq ip, sp, r8, lsr fp │ │ │ │ + adceq lr, r5, r4, lsr #14 │ │ │ │ + addeq ip, sp, r8, ror #17 │ │ │ │ + strdeq ip, [sp], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ 2da650 │ │ │ │ ldr r2, [pc, #168] @ 2da654 │ │ │ │ ldr r1, [pc, #168] @ 2da658 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2da640 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2da620 │ │ │ │ @@ -94749,37 +94749,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 2da664 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #0 │ │ │ │ - bl 988bb4 │ │ │ │ + bl 988974 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 9313e4 │ │ │ │ + bl 9311a4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 27cec8 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ bl 27cec8 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27cec8 │ │ │ │ bl 27d21c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b 2da5dc │ │ │ │ - adceq lr, r5, r4, ror #17 │ │ │ │ - addeq ip, sp, r8, lsr #21 │ │ │ │ - @ instruction: 0x008dcab8 │ │ │ │ - umlaleq lr, r5, ip, r8 │ │ │ │ - addeq ip, sp, r4, lsr #21 │ │ │ │ - @ instruction: 0x008dcab8 │ │ │ │ + adceq lr, r5, r4, lsr #13 │ │ │ │ + addeq ip, sp, r8, ror #16 │ │ │ │ + addeq ip, sp, r8, ror r8 │ │ │ │ + adceq lr, r5, ip, asr r6 │ │ │ │ + addeq ip, sp, r4, ror #16 │ │ │ │ + addeq ip, sp, r8, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2da72c │ │ │ │ ldr r6, [pc, #172] @ 2da730 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -94789,15 +94789,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2da6ec │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -94812,42 +94812,42 @@ │ │ │ │ ldr ip, [pc, #68] @ 2da738 │ │ │ │ add r3, r7, #184 @ 0xb8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq lr, r5, r0, lsl r8 │ │ │ │ - addeq ip, sp, ip, asr #19 │ │ │ │ - ldrdeq ip, [sp], r0 │ │ │ │ - umulleq ip, sp, ip, sl │ │ │ │ + ldrdeq lr, [r5], r0 @ │ │ │ │ + addeq ip, sp, ip, lsl #15 │ │ │ │ + umulleq ip, sp, r0, r7 │ │ │ │ + addeq ip, sp, ip, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 2da840 │ │ │ │ ldr r2, [pc, #236] @ 2da844 │ │ │ │ ldr r1, [pc, #236] @ 2da848 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r5, [pc, #204] @ 2da84c │ │ │ │ ldr r3, [pc, #204] @ 2da850 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -94890,22 +94890,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2dd89c │ │ │ │ str r0, [r6] │ │ │ │ b 2da7ac │ │ │ │ - adceq lr, r5, r8, lsr r7 │ │ │ │ - strdeq ip, [sp], r4 │ │ │ │ - addeq ip, sp, r0, lsl r9 │ │ │ │ + strdeq lr, [r5], r8 @ │ │ │ │ + @ instruction: 0x008dc6b4 │ │ │ │ + ldrdeq ip, [sp], r0 │ │ │ │ tsteq r2, r4, lsl #13 │ │ │ │ andeq r4, r0, r4, lsr #11 │ │ │ │ @ instruction: 0x0121aea4 │ │ │ │ - addeq ip, sp, r8, ror #19 │ │ │ │ - ldrdeq ip, [sp], r4 │ │ │ │ + addeq ip, sp, r8, lsr #15 │ │ │ │ + umulleq ip, sp, r4, r7 │ │ │ │ ldrteq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ adcseq r8, r0, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -94933,19 +94933,19 @@ │ │ │ │ bl 27ea34 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 988960 │ │ │ │ + bl 988720 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2da928 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -94972,19 +94972,19 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #29 │ │ │ │ str r5, [sp] │ │ │ │ add r7, r4, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 988960 │ │ │ │ + bl 988720 │ │ │ │ cmp r0, r9 │ │ │ │ blt 2da928 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r8, #6 │ │ │ │ bhi 2daa48 │ │ │ │ ldr r2, [pc, #1612] @ 2db004 │ │ │ │ ldrb r0, [r7] │ │ │ │ @@ -95089,19 +95089,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 988a48 │ │ │ │ + bl 988808 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2da928 │ │ │ │ mov r0, #1 │ │ │ │ b 2da934 │ │ │ │ cmp r2, #0 │ │ │ │ ble 2da928 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ @@ -95383,32 +95383,32 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ asr r3, r3, #16 │ │ │ │ b 2dade0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, ror r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq lr, [r5], r0 @ │ │ │ │ - addeq ip, sp, ip, ror #15 │ │ │ │ - addeq ip, sp, r0, lsl #16 │ │ │ │ + @ instruction: 0x00a5e3b0 │ │ │ │ + addeq ip, sp, ip, lsr #11 │ │ │ │ + addeq ip, sp, r0, asr #11 │ │ │ │ tsteq r2, r8, asr #9 │ │ │ │ adcseq r8, r0, ip, lsl r8 │ │ │ │ - adceq lr, r5, r8, lsl #8 │ │ │ │ - addeq ip, sp, r0, ror r7 │ │ │ │ - addeq ip, sp, r8, lsl #14 │ │ │ │ + adceq lr, r5, r8, asr #3 │ │ │ │ + addeq ip, sp, r0, lsr r5 │ │ │ │ + addeq ip, sp, r8, asr #9 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - adceq lr, r5, r0, asr r3 │ │ │ │ - addeq ip, sp, r4, asr r5 │ │ │ │ - addeq ip, sp, r8, ror #10 │ │ │ │ - adceq lr, r5, sl, asr #5 │ │ │ │ - addeq ip, sp, r0, lsl #12 │ │ │ │ - ldrdeq ip, [sp], r4 │ │ │ │ - @ instruction: 0x00a5e1bc │ │ │ │ - adceq lr, r5, r4, lsl #3 │ │ │ │ - addeq ip, sp, ip, asr r4 │ │ │ │ + adceq lr, r5, r0, lsl r1 │ │ │ │ + addeq ip, sp, r4, lsl r3 │ │ │ │ + addeq ip, sp, r8, lsr #6 │ │ │ │ + adceq lr, r5, sl, lsl #1 │ │ │ │ + addeq ip, sp, r0, asr #7 │ │ │ │ + umulleq ip, sp, r4, r3 │ │ │ │ + adceq sp, r5, ip, ror pc │ │ │ │ + adceq sp, r5, r4, asr #30 │ │ │ │ + addeq ip, sp, ip, lsl r2 │ │ │ │ ldr r3, [pc, #172] @ 2db0f0 │ │ │ │ ldr ip, [pc, r3] │ │ │ │ cmp ip, #0 │ │ │ │ beq 2db0d8 │ │ │ │ mov r2, ip │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ b 2db064 │ │ │ │ @@ -95477,15 +95477,15 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r2] │ │ │ │ add r2, r0, #20 │ │ │ │ ldr r0, [pc, #44] @ 2db18c │ │ │ │ str r2, [r3, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b76384 │ │ │ │ + bl b76144 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -95516,15 +95516,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 2db210 │ │ │ │ ldr r0, [pc, #44] @ 2db214 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2] │ │ │ │ - b b76384 │ │ │ │ + b b76144 │ │ │ │ ldr r0, [pc, #20] @ 2db218 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r0, #4] │ │ │ │ b 2db1ac │ │ │ │ @ instruction: 0x0113e4bc │ │ │ │ tsteq r3, ip, lsl #9 │ │ │ │ @ instruction: 0x0121a45c │ │ │ │ @@ -95545,15 +95545,15 @@ │ │ │ │ add ip, r0, #20 │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [pc, #28] @ 2db27c │ │ │ │ str ip, [r2, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - b b76384 │ │ │ │ + b b76144 │ │ │ │ ldr r2, [pc, #16] @ 2db280 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ b 2db234 │ │ │ │ tsteq r3, r4, lsr r4 │ │ │ │ @ instruction: 0x0121a3e4 │ │ │ │ tsteq r3, r4, lsl #8 │ │ │ │ @@ -95574,15 +95574,15 @@ │ │ │ │ str r4, [r0, #24] │ │ │ │ str r4, [r0, #20] │ │ │ │ bl 27cec8 │ │ │ │ ldr r0, [pc, #28] @ 2db2e4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b76384 │ │ │ │ + b b76144 │ │ │ │ ldr r1, [pc, #12] @ 2db2e8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ b 2db2ac │ │ │ │ @ instruction: 0x0121a37c │ │ │ │ @ instruction: 0x0113e398 │ │ │ │ │ │ │ │ @@ -95609,15 +95609,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 2d6694 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ beq 2db358 │ │ │ │ mov r0, r4 │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ ldr r2, [pc, #72] @ 2db3a8 │ │ │ │ ldr r3, [pc, #64] @ 2db3a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -95667,15 +95667,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [pc, #1508] @ 2dba08 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [pc, #1484] @ 2dba0c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2db8b0 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -95718,15 +95718,15 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 2db454 │ │ │ │ ldr r3, [pc, #1312] @ 2dba14 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [pc, #1280] @ 2dba0c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db450 │ │ │ │ ldr r3, [pc, #1268] @ 2dba18 │ │ │ │ @@ -95748,32 +95748,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 2dba24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db454 │ │ │ │ ldr r3, [pc, #1148] @ 2dba28 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [pc, #1092] @ 2dba0c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db450 │ │ │ │ ldr r3, [pc, #1100] @ 2dba2c │ │ │ │ @@ -95795,32 +95795,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 2dba30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db454 │ │ │ │ ldr r3, [pc, #928] @ 2dba08 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [pc, #904] @ 2dba0c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db450 │ │ │ │ ldr r3, [pc, #920] @ 2dba34 │ │ │ │ @@ -95842,32 +95842,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 2dba38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db454 │ │ │ │ ldr r3, [pc, #740] @ 2dba08 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [pc, #716] @ 2dba0c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 2db450 │ │ │ │ ldr r3, [pc, #740] @ 2dba3c │ │ │ │ @@ -95889,33 +95889,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 2dba40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db454 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ bl 2d90d4 │ │ │ │ ldr r3, [pc, #556] @ 2dba14 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r2, [pc, #524] @ 2dba0c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2db450 │ │ │ │ ldr r2, [pc, #556] @ 2dba44 │ │ │ │ @@ -95940,26 +95940,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 2dba48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db454 │ │ │ │ ldr r3, [pc, #404] @ 2dba4c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2db450 │ │ │ │ @@ -95977,102 +95977,102 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2dba50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db454 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ 2dba54 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db454 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ 2dba58 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db454 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ 2dba5c │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2db450 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ 2dba60 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db454 │ │ │ │ ldr r0, [pc, #168] @ 2dba64 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db454 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 2dba68 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2db454 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, asr #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, ip, lsr #20 │ │ │ │ - adceq sp, r5, ip, ror #22 │ │ │ │ + adceq sp, r5, ip, lsr #18 │ │ │ │ andeq r1, r0, ip, asr #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r0, ror r9 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ muleq r0, r0, ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sp, sp, r0, asr #17 │ │ │ │ + addeq sp, sp, r0, lsl #13 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r1, r0, ip, asr #7 │ │ │ │ - addeq sp, sp, r0, lsl #17 │ │ │ │ + addeq sp, sp, r0, asr #12 │ │ │ │ muleq r0, r8, r4 │ │ │ │ - addeq sp, sp, ip, lsr #16 │ │ │ │ + addeq sp, sp, ip, ror #11 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - ldrdeq sp, [sp], r4 │ │ │ │ + umulleq sp, sp, r4, r5 @ │ │ │ │ andeq r4, r0, r8, lsr #5 │ │ │ │ - addeq sp, sp, r8, lsr #10 │ │ │ │ + addeq sp, sp, r8, ror #5 │ │ │ │ andeq r6, r0, r4, asr r0 │ │ │ │ - addeq sp, sp, r0, ror #13 │ │ │ │ - umulleq sp, sp, r0, r6 @ │ │ │ │ - addeq sp, sp, r8, lsl #12 │ │ │ │ - @ instruction: 0x008dd6bc │ │ │ │ - addeq sp, sp, r8, ror #10 │ │ │ │ - addeq sp, sp, r4, asr r4 │ │ │ │ - @ instruction: 0x008dd4b4 │ │ │ │ + addeq sp, sp, r0, lsr #9 │ │ │ │ + addeq sp, sp, r0, asr r4 │ │ │ │ + addeq sp, sp, r8, asr #7 │ │ │ │ + addeq sp, sp, ip, ror r4 │ │ │ │ + addeq sp, sp, r8, lsr #6 │ │ │ │ + addeq sp, sp, r4, lsl r2 │ │ │ │ + addeq sp, sp, r4, ror r2 │ │ │ │ │ │ │ │ 002dba6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -96110,17 +96110,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 2dbb1c │ │ │ │ ldr r0, [pc, #24] @ 2dbb20 │ │ │ │ ldr r2, [pc, #24] @ 2dbb24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq sp, r5, r0, ror r4 │ │ │ │ - addeq sp, sp, r8, ror #10 │ │ │ │ - addeq sp, sp, r0, ror r5 │ │ │ │ + adceq sp, r5, r0, lsr r2 │ │ │ │ + addeq sp, sp, r8, lsr #6 │ │ │ │ + addeq sp, sp, r0, lsr r3 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -96156,30 +96156,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq 2dbbfc │ │ │ │ cmp r0, #3 │ │ │ │ beq 2dbc78 │ │ │ │ cmp r0, #1 │ │ │ │ bne 2dbc10 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #292] @ 2dbd00 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8d990 │ │ │ │ + b b8d750 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ bl 2dba6c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl b423a4 │ │ │ │ + bl b42164 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #24] │ │ │ │ streq r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ @@ -96233,20 +96233,20 @@ │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ smlawteq r1, ip, sl, r9 │ │ │ │ @ instruction: 0x01219a98 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - adceq sp, r5, r8, asr #5 │ │ │ │ - addeq sp, sp, r8, lsr #8 │ │ │ │ - @ instruction: 0x008dd3bc │ │ │ │ - adceq sp, r5, r0, lsr #5 │ │ │ │ - addeq sp, sp, r8, lsl r4 │ │ │ │ - umulleq sp, sp, r4, r3 @ │ │ │ │ + adceq sp, r5, r8, lsl #1 │ │ │ │ + addeq sp, sp, r8, ror #3 │ │ │ │ + addeq sp, sp, ip, ror r1 │ │ │ │ + adceq sp, r5, r0, rrx │ │ │ │ + ldrdeq sp, [sp], r8 │ │ │ │ + addeq sp, sp, r4, asr r1 │ │ │ │ │ │ │ │ 002dbd1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #328] @ 2dbe7c │ │ │ │ @@ -96316,38 +96316,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2dbea0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2dbd68 │ │ │ │ ldr r0, [pc, #52] @ 2dbea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2dbd68 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sp, [r2, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrheq sp, [r2, -ip] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r4, lsl #18 │ │ │ │ tsteq r2, ip, asr #32 │ │ │ │ andeq r1, r0, r0, lsl #15 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sp, sp, r0, asr #5 │ │ │ │ - ldrdeq sp, [sp], r0 │ │ │ │ + addeq sp, sp, r0, lsl #1 │ │ │ │ + umulleq sp, sp, r0, r0 @ │ │ │ │ │ │ │ │ 002dbea8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 6786c0 │ │ │ │ @@ -96435,15 +96435,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ bl 678394 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2dc00c │ │ │ │ bl 704cd8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b423a4 │ │ │ │ + b b42164 │ │ │ │ tsteq r3, r4, asr #14 │ │ │ │ @ instruction: 0x01219700 │ │ │ │ │ │ │ │ 002dc020 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -96492,27 +96492,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dc0b4 │ │ │ │ ldr r3, [pc, #380] @ 2dc260 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [pc, #360] @ 2dc264 │ │ │ │ ldr ip, [pc, #360] @ 2dc268 │ │ │ │ ldr r1, [pc, #360] @ 2dc26c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, sl │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r2, [pc, #324] @ 2dc270 │ │ │ │ ldr r3, [pc, #296] @ 2dc258 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -96535,27 +96535,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2dc124 │ │ │ │ bl 6786c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dc1c0 │ │ │ │ mov r0, #12 │ │ │ │ bl 678394 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2dc124 │ │ │ │ bl 704cd8 │ │ │ │ b 2dc124 │ │ │ │ mov r0, sl │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ b 2dc124 │ │ │ │ mov r7, #1 │ │ │ │ b 2dc1f4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2dba6c │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -96585,21 +96585,21 @@ │ │ │ │ bl 2dbee8 │ │ │ │ b 2dc1e8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, asr #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r8, lsr #27 │ │ │ │ andeq r6, r0, r8, lsr #20 │ │ │ │ - adceq ip, r5, r8, ror lr │ │ │ │ - addeq sp, sp, ip, asr r0 │ │ │ │ - addeq ip, sp, ip, ror #30 │ │ │ │ + adceq ip, r5, r8, lsr ip │ │ │ │ + addeq ip, sp, ip, lsl lr │ │ │ │ + addeq ip, sp, ip, lsr #26 │ │ │ │ @ instruction: 0x0112ccd8 │ │ │ │ - strdeq ip, [r5], r4 @ │ │ │ │ - ldrdeq ip, [sp], r0 │ │ │ │ - addeq ip, sp, ip, ror #29 │ │ │ │ + @ instruction: 0x00a5cbb4 │ │ │ │ + umulleq ip, sp, r0, sp │ │ │ │ + addeq ip, sp, ip, lsr #25 │ │ │ │ │ │ │ │ 002dc280 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -96692,41 +96692,41 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #12 │ │ │ │ bl 678394 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2dc334 │ │ │ │ b 2dc3c0 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #116] @ 2dc478 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ ldr ip, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8d990 │ │ │ │ + b b8d750 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cbb0 │ │ │ │ ldr r3, [pc, #68] @ 2dc47c │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ 2dc480 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #24] @ 2dc478 │ │ │ │ mov r7, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ str r7, [r5, #8] │ │ │ │ b 2dc348 │ │ │ │ @ instruction: 0x0121930c │ │ │ │ strdeq r9, [r1, -r8]! │ │ │ │ @ instruction: 0x0113d2f8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ tsteq r3, r8, lsr r2 │ │ │ │ @@ -96895,15 +96895,15 @@ │ │ │ │ subs ip, r0, r1 │ │ │ │ mul lr, ip, lr │ │ │ │ asr r5, r1, #31 │ │ │ │ rsc r5, r5, r0, asr #31 │ │ │ │ umull r0, r1, ip, r6 │ │ │ │ mla lr, r6, r5, lr │ │ │ │ add r1, lr, r1 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsr r3, lr, #31 │ │ │ │ @@ -97002,15 +97002,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -97155,15 +97155,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -97207,19 +97207,19 @@ │ │ │ │ @ instruction: 0x0112c2b0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ │ │ │ 002dcbb0 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 2dcbc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b76318 │ │ │ │ + b b760d8 │ │ │ │ smlawbeq r1, ip, sl, r8 │ │ │ │ │ │ │ │ 002dcbc4 : │ │ │ │ - b b76348 │ │ │ │ + b b76108 │ │ │ │ │ │ │ │ 002dcbc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #188] @ 2dcc9c │ │ │ │ @@ -97297,15 +97297,15 @@ │ │ │ │ tst r0, #12 │ │ │ │ beq 2dcd2c │ │ │ │ mov r0, r3 │ │ │ │ bl 2db190 │ │ │ │ ldr r0, [pc, #148] @ 2dcd9c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b76384 │ │ │ │ + bl b76144 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -97316,39 +97316,39 @@ │ │ │ │ ldr r1, [pc, #100] @ 2dcda8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #92] @ 2dcdac │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, #0 │ │ │ │ b 2dcd14 │ │ │ │ ldr r3, [pc, #68] @ 2dcdb0 │ │ │ │ ldr lr, [pc, #68] @ 2dcdb4 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ 2dcdb8 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 2dcdbc │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2dcd5c │ │ │ │ @ instruction: 0x0113c9b8 │ │ │ │ @ instruction: 0x0121893c │ │ │ │ - adceq ip, r5, r8, lsr r2 │ │ │ │ - addeq ip, sp, r8, ror #8 │ │ │ │ - addeq ip, sp, r4, lsr #6 │ │ │ │ + strdeq fp, [r5], r8 @ │ │ │ │ + addeq ip, sp, r8, lsr #4 │ │ │ │ + addeq ip, sp, r4, ror #1 │ │ │ │ andeq r0, r0, fp, asr r2 │ │ │ │ - adceq ip, r5, r0, lsl #4 │ │ │ │ - addeq ip, sp, r8, lsl r4 │ │ │ │ - strdeq ip, [sp], r0 │ │ │ │ + adceq fp, r5, r0, asr #31 │ │ │ │ + ldrdeq ip, [sp], r8 │ │ │ │ + strheq ip, [sp], r0 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ lsr r2, ip, r2 │ │ │ │ orr r2, r2, ip, lsr r1 │ │ │ │ tst r2, #1 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -97484,16 +97484,16 @@ │ │ │ │ eoreq r3, r3, #32 │ │ │ │ streq r3, [r5, #32] │ │ │ │ b 2dcf0c │ │ │ │ ldr r3, [r5, #32] │ │ │ │ eor r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #32] │ │ │ │ b 2dcf0c │ │ │ │ - adceq ip, r5, fp, lsl r1 │ │ │ │ - strdeq ip, [r5], fp @ │ │ │ │ + ldrdeq fp, [r5], fp @ │ │ │ │ + @ instruction: 0x00a5bebb │ │ │ │ │ │ │ │ 002dcfe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -97632,15 +97632,15 @@ │ │ │ │ bne 2dd308 │ │ │ │ ldr r0, [pc, #296] @ 2dd320 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b74a88 │ │ │ │ + b b74848 │ │ │ │ mov r0, #12 │ │ │ │ bl 27cbb0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ @@ -97669,23 +97669,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2dd334 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2dd188 │ │ │ │ ldr r2, [pc, #108] @ 2dd338 │ │ │ │ ldr r3, [pc, #64] @ 2dd310 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -97695,29 +97695,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 2dd33c │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0112bcd0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r4, lsr #25 │ │ │ │ tsteq r2, r4, ror ip │ │ │ │ tsteq r2, r0, lsr ip │ │ │ │ - ldrdeq fp, [sp], r8 │ │ │ │ + umulleq fp, sp, r8, sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ muleq r0, r0, r9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, sp, r0, asr #30 │ │ │ │ + addeq fp, sp, r0, lsl #26 │ │ │ │ tsteq r2, r8, lsr fp │ │ │ │ - addeq fp, sp, r4, asr #30 │ │ │ │ + addeq fp, sp, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #240] @ 2dd448 │ │ │ │ ldr r3, [pc, #240] @ 2dd44c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -97978,27 +97978,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #276] @ 2dd878 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mvn r4, #0 │ │ │ │ b 2dd6fc │ │ │ │ ldr r1, [pc, #248] @ 2dd87c │ │ │ │ ldr r3, [pc, #248] @ 2dd880 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 2dd884 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mvn r4, #0 │ │ │ │ b 2dd6f4 │ │ │ │ ldr r3, [pc, #212] @ 2dd888 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dd4ec │ │ │ │ @@ -98015,52 +98015,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 2dd894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2dd4ec │ │ │ │ ldr r0, [pc, #104] @ 2dd898 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2dd4ec │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, lsl #19 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, lsr r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq lr, r0, r8, ror r0 │ │ │ │ - @ instruction: 0x008dbdb4 │ │ │ │ - @ instruction: 0x008dbdb8 │ │ │ │ - @ instruction: 0x009615b0 │ │ │ │ - ldrdeq fp, [sp], ip │ │ │ │ - addeq r0, pc, r8, lsr #2 │ │ │ │ - umulleq fp, sp, r4, ip │ │ │ │ + addseq sp, r0, r8, lsr lr │ │ │ │ + addeq fp, sp, r4, ror fp │ │ │ │ + addeq fp, sp, r8, ror fp │ │ │ │ + addseq r1, r6, r0, ror r3 │ │ │ │ + umulleq fp, sp, ip, sl │ │ │ │ + addeq pc, lr, r8, ror #29 │ │ │ │ + addeq fp, sp, r4, asr sl │ │ │ │ tsteq r2, r0, lsl #14 │ │ │ │ - addeq fp, sp, ip, asr fp │ │ │ │ - adceq fp, r5, ip, ror r8 │ │ │ │ - addeq fp, sp, r4, lsr fp │ │ │ │ - addeq fp, sp, r4, ror #22 │ │ │ │ - adceq fp, r5, ip, asr #16 │ │ │ │ - addeq fp, sp, r4, lsl #22 │ │ │ │ + addeq fp, sp, ip, lsl r9 │ │ │ │ + adceq fp, r5, ip, lsr r6 │ │ │ │ + strdeq fp, [sp], r4 │ │ │ │ + addeq fp, sp, r4, lsr #18 │ │ │ │ + adceq fp, r5, ip, lsl #12 │ │ │ │ + addeq fp, sp, r4, asr #17 │ │ │ │ andeq r1, r0, ip, ror #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, sp, r8, asr #20 │ │ │ │ - addeq fp, sp, r8, asr sl │ │ │ │ + addeq fp, sp, r8, lsl #16 │ │ │ │ + addeq fp, sp, r8, lsl r8 │ │ │ │ │ │ │ │ 002dd89c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -98189,15 +98189,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ddab8 │ │ │ │ ldr r0, [pc, #184] @ 2ddb60 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74a88 │ │ │ │ + bl b74848 │ │ │ │ mov r0, #0 │ │ │ │ b 2dd9d0 │ │ │ │ ldr r3, [pc, #164] @ 2ddb64 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ddaa0 │ │ │ │ @@ -98214,40 +98214,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2ddb70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ddaa0 │ │ │ │ ldr r0, [pc, #56] @ 2ddb74 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ddaa0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, asr #9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0112b498 │ │ │ │ tsteq r2, ip, lsr #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq fp, sp, ip, asr #17 │ │ │ │ + addeq fp, sp, ip, lsl #13 │ │ │ │ andeq r1, r0, ip, asr #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, sp, r4, lsl #16 │ │ │ │ - addeq fp, sp, ip, lsl r8 │ │ │ │ + addeq fp, sp, r4, asr #11 │ │ │ │ + ldrdeq fp, [sp], ip │ │ │ │ │ │ │ │ 002ddb78 : │ │ │ │ sub r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -98277,15 +98277,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ca90 │ │ │ │ mov r2, r7 │ │ │ │ mul r1, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b6da68 │ │ │ │ + b b6d828 │ │ │ │ │ │ │ │ 002ddc00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r7, r1, #22 │ │ │ │ @@ -98422,17 +98422,17 @@ │ │ │ │ ldr r1, [pc, #28] @ 2dde40 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq fp, r5, r0, ror #6 │ │ │ │ - ldrdeq fp, [r5], ip @ │ │ │ │ - addeq fp, sp, ip, ror #10 │ │ │ │ + adceq fp, r5, r0, lsr #2 │ │ │ │ + umlaleq sl, r5, ip, pc @ │ │ │ │ + addeq fp, sp, ip, lsr #6 │ │ │ │ │ │ │ │ 002dde44 : │ │ │ │ cmp r1, #0 │ │ │ │ beq 2dde68 │ │ │ │ sub r0, r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls 2dde8c │ │ │ │ @@ -98457,15 +98457,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ 2ddec0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andcs r0, r8, r8, lsl #17 │ │ │ │ - adceq fp, r5, r0, ror r1 │ │ │ │ + adceq sl, r5, r0, lsr pc │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ │ │ │ │ 002ddec4 : │ │ │ │ ldr r2, [pc, #140] @ 2ddf58 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq 2ddf18 │ │ │ │ @@ -98710,17 +98710,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2de288 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlaleq sl, r5, r8, sp │ │ │ │ - addeq fp, sp, r8, lsr #2 │ │ │ │ - addeq fp, sp, r8, lsr r1 │ │ │ │ + adceq sl, r5, r8, asr fp │ │ │ │ + addeq sl, sp, r8, ror #29 │ │ │ │ + strdeq sl, [sp], r8 │ │ │ │ │ │ │ │ 002de28c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsl ip, r3, #16 │ │ │ │ @@ -98933,15 +98933,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 2de660 │ │ │ │ mul fp, sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl b6d844 │ │ │ │ + bl b6d604 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2de67c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ @@ -98952,15 +98952,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 2de6f8 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27dab0 │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ ldr r2, [pc, #216] @ 2de6fc │ │ │ │ ldr r3, [pc, #196] @ 2de6ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -98989,19 +98989,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #104] @ 2de714 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl b6da68 │ │ │ │ + bl b6d828 │ │ │ │ b 2de67c │ │ │ │ ldr r1, [pc, #76] @ 2de718 │ │ │ │ ldr r2, [pc, #76] @ 2de71c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -99010,22 +99010,22 @@ │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0112a8b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r8, lsl #17 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ tsteq r2, r0, ror #15 │ │ │ │ - umlaleq sl, r5, r8, r9 │ │ │ │ - addeq sl, sp, ip, asr #26 │ │ │ │ - adceq sl, r5, ip, ror #18 │ │ │ │ - addeq sl, sp, r8, lsr sp │ │ │ │ - addeq sl, sp, ip, ror #25 │ │ │ │ + adceq sl, r5, r8, asr r7 │ │ │ │ + addeq sl, sp, ip, lsl #22 │ │ │ │ + adceq sl, r5, ip, lsr #14 │ │ │ │ + strdeq sl, [sp], r8 │ │ │ │ + addeq sl, sp, ip, lsr #21 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ - adceq sl, r5, r4, lsr r9 │ │ │ │ - ldrdeq sl, [sp], r8 │ │ │ │ + strdeq sl, [r5], r4 @ │ │ │ │ + umulleq sl, sp, r8, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -99041,25 +99041,25 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #208] @ 2de840 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ ldr r1, [pc, #196] @ 2de844 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ ldr r1, [pc, #180] @ 2de848 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5d14c │ │ │ │ + bl b5cf0c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27e878 <__isoc23_strtol@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -99092,28 +99092,28 @@ │ │ │ │ bl 2dbea8 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 2dc484 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2dbea8 │ │ │ │ - addeq sl, sp, r4, ror ip │ │ │ │ - addeq sl, sp, r0, ror ip │ │ │ │ - addeq sl, sp, r4, ror #24 │ │ │ │ + addeq sl, sp, r4, lsr sl │ │ │ │ + addeq sl, sp, r0, lsr sl │ │ │ │ + addeq sl, sp, r4, lsr #20 │ │ │ │ │ │ │ │ 002de84c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #100] @ 2de8cc │ │ │ │ ldr r5, [pc, #100] @ 2de8d0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b5cd5c │ │ │ │ + bl b5cb1c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -99129,15 +99129,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq sl, sp, r4, fp │ │ │ │ + addeq sl, sp, r4, asr r9 │ │ │ │ @ instruction: 0x01216de0 │ │ │ │ tsteq r3, r8, ror #27 │ │ │ │ │ │ │ │ 002de8d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -99153,15 +99153,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl b5cd5c │ │ │ │ + bl b5cb1c │ │ │ │ mov r1, sp │ │ │ │ bl 2dcca0 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d9018 │ │ │ │ ldr r2, [pc, #76] @ 2de990 │ │ │ │ ldr r3, [pc, #64] @ 2de988 │ │ │ │ @@ -99179,15 +99179,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, lsl #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, sl, r8, asr #26 │ │ │ │ + addseq lr, sl, r8, lsl #22 │ │ │ │ tsteq r2, r0, asr #9 │ │ │ │ │ │ │ │ 002de994 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -99216,32 +99216,32 @@ │ │ │ │ moveq r0, r9 │ │ │ │ movne r0, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ bne 2de9d8 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b41ef8 │ │ │ │ + b b41cb8 │ │ │ │ ldr r1, [pc, #28] @ 2dea5c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b a99224 │ │ │ │ - addseq pc, sl, r8, lsl #24 │ │ │ │ - addeq sl, sp, r0, asr #20 │ │ │ │ - addeq sl, sp, r4, ror #20 │ │ │ │ - ldrdeq sl, [sp], r8 │ │ │ │ + b a98fe4 │ │ │ │ + addseq pc, sl, r8, asr #19 │ │ │ │ + addeq sl, sp, r0, lsl #16 │ │ │ │ + addeq sl, sp, r4, lsr #16 │ │ │ │ + umulleq sl, sp, r8, r7 │ │ │ │ │ │ │ │ 002dea60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #964] @ 2dee3c │ │ │ │ @@ -99283,15 +99283,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r8, [r6, #4] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2ded90 │ │ │ │ ldr r3, [pc, #804] @ 2dee58 │ │ │ │ ldr r2, [pc, #804] @ 2dee5c │ │ │ │ ldr ip, [sl, r3] │ │ │ │ ldr r3, [pc, #800] @ 2dee60 │ │ │ │ @@ -99302,59 +99302,59 @@ │ │ │ │ ldr fp, [pc, #788] @ 2dee68 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b 2deba0 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #756] @ 2dee6c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #752] @ 2dee70 │ │ │ │ ldr r1, [pc, #752] @ 2dee74 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2dec24 │ │ │ │ ldr r4, [r8, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldm r4, {r6, r9} │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldrb ip, [r4, #12] │ │ │ │ ldr r1, [pc, #696] @ 2dee78 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ moveq r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ beq 2deb68 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r2, [pc, #628] @ 2dee7c │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sl, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 2deb78 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2decfc │ │ │ │ @@ -99363,44 +99363,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ b 2dec88 │ │ │ │ ldr r1, [pc, #556] @ 2dee84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2decec │ │ │ │ ldr r1, [pc, #532] @ 2dee88 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ beq 2decf8 │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr fp, [r8] │ │ │ │ ldr sl, [r8, #4] │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldrb ip, [r8, #12] │ │ │ │ ldr r1, [pc, #480] @ 2dee8c │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, r4 │ │ │ │ movne r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r2, [r8, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2dec50 │ │ │ │ ldr r2, [pc, #424] @ 2dee90 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2dec50 │ │ │ │ ldr r2, [pc, #416] @ 2dee94 │ │ │ │ @@ -99414,23 +99414,23 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2ded2c │ │ │ │ ldr r1, [pc, #372] @ 2dee98 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2deb00 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl b41e40 │ │ │ │ + bl b41c00 │ │ │ │ ldr r2, [pc, #328] @ 2dee9c │ │ │ │ ldr r3, [pc, #232] @ 2dee40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -99452,73 +99452,73 @@ │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #160] @ 2dee58 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ mov r0, ip │ │ │ │ bne 2dedf0 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #208] @ 2deea0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 2deea4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ b 2ded0c │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [pc, #128] @ 2dee7c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ b 2dedd0 │ │ │ │ ldr r2, [pc, #60] @ 2dee5c │ │ │ │ ldr r7, [sl, r2] │ │ │ │ b 2dec38 │ │ │ │ ldr r1, [pc, #124] @ 2deea8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ b 2ded4c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, lsl #7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r8, asr r3 │ │ │ │ - umulleq sl, sp, r0, r9 │ │ │ │ - @ instruction: 0x009afaf0 │ │ │ │ - addseq r2, r4, r8, ror r9 │ │ │ │ - addeq sl, sp, r8, asr r9 │ │ │ │ + addeq sl, sp, r0, asr r7 │ │ │ │ + @ instruction: 0x009af8b0 │ │ │ │ + addseq r2, r4, r8, lsr r7 │ │ │ │ + addeq sl, sp, r8, lsl r7 │ │ │ │ strdeq r7, [r0], -r4 │ │ │ │ ldrdeq r6, [r0], -r0 │ │ │ │ - addeq sl, sp, ip, lsl #18 │ │ │ │ - addeq sl, sp, ip, lsl r9 │ │ │ │ - addseq pc, sl, ip, ror sl @ │ │ │ │ - ldrdeq ip, [lr], r4 │ │ │ │ - addeq r8, sp, r0, asr r4 │ │ │ │ - addeq sl, sp, r0, lsl #18 │ │ │ │ - addeq sl, sp, ip, lsr #17 │ │ │ │ + addeq sl, sp, ip, asr #13 │ │ │ │ + ldrdeq sl, [sp], ip │ │ │ │ + addseq pc, sl, ip, lsr r8 @ │ │ │ │ + umulleq ip, lr, r4, fp │ │ │ │ + addeq r8, sp, r0, lsl r2 │ │ │ │ + addeq sl, sp, r0, asr #13 │ │ │ │ + addeq sl, sp, ip, ror #12 │ │ │ │ andeq r5, r0, r4, lsl #11 │ │ │ │ - addeq sl, sp, r0, ror #16 │ │ │ │ - addeq sl, sp, r0, asr r8 │ │ │ │ - addeq sl, sp, r8, asr #16 │ │ │ │ - addeq sl, sp, r0, asr #15 │ │ │ │ - addeq ip, lr, r4, ror #24 │ │ │ │ - addeq ip, lr, r8, asr ip │ │ │ │ - @ instruction: 0x008da7b0 │ │ │ │ + addeq sl, sp, r0, lsr #12 │ │ │ │ + addeq sl, sp, r0, lsl r6 │ │ │ │ + addeq sl, sp, r8, lsl #12 │ │ │ │ + addeq sl, sp, r0, lsl #11 │ │ │ │ + addeq ip, lr, r4, lsr #20 │ │ │ │ + addeq ip, lr, r8, lsl sl │ │ │ │ + addeq sl, sp, r0, ror r5 │ │ │ │ ldrheq sl, [r2, -r0] │ │ │ │ - addeq ip, lr, ip, ror fp │ │ │ │ - addeq sl, sp, r8, lsr #13 │ │ │ │ - addeq sl, sp, r0, lsr r6 │ │ │ │ + addeq ip, lr, ip, lsr r9 │ │ │ │ + addeq sl, sp, r8, ror #8 │ │ │ │ + strdeq sl, [sp], r0 │ │ │ │ │ │ │ │ 002deeac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -99530,51 +99530,51 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df110 │ │ │ │ ldr r1, [pc, #584] @ 2df134 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df0c4 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df098 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2df08c │ │ │ │ ldr r2, [pc, #536] @ 2df138 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #532] @ 2df13c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #520] @ 2df140 │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #504] @ 2df144 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r3, [pc, #488] @ 2df148 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r1, [pc, #468] @ 2df14c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df0f0 │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2df0f0 │ │ │ │ ldr r9, [pc, #428] @ 2df150 │ │ │ │ @@ -99583,46 +99583,46 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 2defd4 │ │ │ │ ldr r1, [pc, #412] @ 2df15c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 2df100 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #372] @ 2df160 │ │ │ │ ldrb r0, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #332] @ 2df164 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [pc, #312] @ 2df168 │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [pc, #284] @ 2df16c │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ subs r0, r1, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ ldr r2, [pc, #268] @ 2df170 │ │ │ │ @@ -99642,69 +99642,69 @@ │ │ │ │ b 2def20 │ │ │ │ ldrd r0, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #208] @ 2df17c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2def18 │ │ │ │ b 2df08c │ │ │ │ ldrd r0, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #168] @ 2df180 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2def0c │ │ │ │ b 2df098 │ │ │ │ ldr r1, [pc, #140] @ 2df184 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b41b04 │ │ │ │ + b b418c4 │ │ │ │ ldr r1, [pc, #112] @ 2df188 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b41b04 │ │ │ │ + b b418c4 │ │ │ │ tsteq r2, r4, lsr pc │ │ │ │ - addeq sl, sp, ip, lsl r6 │ │ │ │ - addeq sl, sp, r8, asr #11 │ │ │ │ - addeq sl, sp, r4, lsr #12 │ │ │ │ - addeq sl, sp, r8, lsr #12 │ │ │ │ - addeq sl, sp, r8, lsr #12 │ │ │ │ + ldrdeq sl, [sp], ip │ │ │ │ + addeq sl, sp, r8, lsl #7 │ │ │ │ + addeq sl, sp, r4, ror #7 │ │ │ │ + addeq sl, sp, r8, ror #7 │ │ │ │ + addeq sl, sp, r8, ror #7 │ │ │ │ strheq r7, [r0], -r8 │ │ │ │ - addeq sl, sp, r4, lsl r6 │ │ │ │ - addeq sl, sp, r4, lsl #12 │ │ │ │ - addseq pc, sl, r4, lsr #12 │ │ │ │ - addeq sl, sp, ip, lsr r5 │ │ │ │ - addeq sl, sp, r0, asr #12 │ │ │ │ - addeq sl, sp, ip, asr #11 │ │ │ │ - @ instruction: 0x008da5b8 │ │ │ │ - @ instruction: 0x008da5b0 │ │ │ │ + ldrdeq sl, [sp], r4 │ │ │ │ + addeq sl, sp, r4, asr #7 │ │ │ │ + addseq pc, sl, r4, ror #7 │ │ │ │ + strdeq sl, [sp], ip │ │ │ │ + addeq sl, sp, r0, lsl #8 │ │ │ │ + addeq sl, sp, ip, lsl #7 │ │ │ │ + addeq sl, sp, r8, ror r3 │ │ │ │ + addeq sl, sp, r0, ror r3 │ │ │ │ adcseq r5, r0, ip, ror #15 │ │ │ │ - adceq r1, r0, r8, lsl sl │ │ │ │ - adceq r1, r0, r0, lsl #20 │ │ │ │ - addseq r2, sp, r4, ror sl │ │ │ │ - addeq sl, sp, r0, lsl #9 │ │ │ │ - addeq sl, sp, ip, lsr r4 │ │ │ │ - addeq sl, sp, r4, lsr #9 │ │ │ │ - ldrdeq sl, [sp], ip │ │ │ │ + ldrdeq r1, [r0], r8 @ │ │ │ │ + adceq r1, r0, r0, asr #15 │ │ │ │ + addseq r2, sp, r4, lsr r8 │ │ │ │ + addeq sl, sp, r0, asr #4 │ │ │ │ + strdeq sl, [sp], ip │ │ │ │ + addeq sl, sp, r4, ror #4 │ │ │ │ + umulleq sl, sp, ip, r1 │ │ │ │ │ │ │ │ 002df18c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #364] @ 2df310 │ │ │ │ @@ -99716,32 +99716,32 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ ldr r1, [pc, #320] @ 2df31c │ │ │ │ ldr r6, [pc, #320] @ 2df320 │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ ldr r1, [pc, #300] @ 2df324 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5d14c │ │ │ │ + bl b5cf0c │ │ │ │ ldr r1, [pc, #284] @ 2df328 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5d14c │ │ │ │ + bl b5cf0c │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #264] @ 2df32c │ │ │ │ str r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -99751,15 +99751,15 @@ │ │ │ │ subs r0, r0, r2 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl b51dd8 │ │ │ │ + bl b51b98 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 2df2bc │ │ │ │ mov r0, r5 │ │ │ │ bl 6d9018 │ │ │ │ ldr r2, [pc, #176] @ 2df330 │ │ │ │ @@ -99782,15 +99782,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2df334 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl b51dd8 │ │ │ │ + bl b51b98 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2df270 │ │ │ │ add r9, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -99798,19 +99798,19 @@ │ │ │ │ streq r8, [sp, #32] │ │ │ │ bl 2dfc04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 2df270 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, ror #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, ip, r8, asr r5 │ │ │ │ - addseq r3, sp, r4, ror #18 │ │ │ │ + addseq fp, ip, r8, lsl r3 │ │ │ │ + addseq r3, sp, r4, lsr #14 │ │ │ │ tsteq r2, r4, lsr #24 │ │ │ │ - addeq sl, sp, r4, lsr #8 │ │ │ │ - addseq pc, r7, r8, lsr ip @ │ │ │ │ + addeq sl, sp, r4, ror #3 │ │ │ │ + @ instruction: 0x0097f9f8 │ │ │ │ andeq r1, r0, r0, asr r7 │ │ │ │ tsteq r2, r4, lsl #23 │ │ │ │ andeq r5, r0, ip, lsr #5 │ │ │ │ │ │ │ │ 002df338 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -99825,41 +99825,41 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ ldr r1, [pc, #232] @ 2df470 │ │ │ │ ldr r5, [pc, #232] @ 2df474 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ ldr r1, [pc, #212] @ 2df478 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5d14c │ │ │ │ + bl b5cf0c │ │ │ │ ldr ip, [pc, #196] @ 2df47c │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r5, ip] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl b51dd8 │ │ │ │ + bl b51b98 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2df414 │ │ │ │ add r5, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -99885,18 +99885,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01129ab4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, ip, ip, lsr #7 │ │ │ │ - addeq r3, pc, ip, lsr #9 │ │ │ │ + addseq fp, ip, ip, ror #2 │ │ │ │ + addeq r3, pc, ip, ror #4 │ │ │ │ tsteq r2, r8, ror sl │ │ │ │ - addeq sl, sp, r8, ror r2 │ │ │ │ + addeq sl, sp, r8, lsr r0 │ │ │ │ andeq r5, r0, ip, lsr #5 │ │ │ │ tsteq r2, r0, ror #19 │ │ │ │ │ │ │ │ 002df484 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -99932,15 +99932,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ - b b73d80 │ │ │ │ + b b73b40 │ │ │ │ ldr r1, [pc, #80] @ 2df57c │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 6dcca0 │ │ │ │ ldr ip, [pc, #60] @ 2df580 │ │ │ │ @@ -99949,24 +99949,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ - b b73d80 │ │ │ │ - @ instruction: 0x008da1b8 │ │ │ │ - addseq r3, sp, r0, ror r6 │ │ │ │ - addeq sl, sp, r0, lsr r1 │ │ │ │ - umlaleq r9, r5, r4, fp │ │ │ │ - addeq sl, sp, r8, lsl #2 │ │ │ │ + b b73b40 │ │ │ │ + addeq r9, sp, r8, ror pc │ │ │ │ + addseq r3, sp, r0, lsr r4 │ │ │ │ + strdeq r9, [sp], r0 │ │ │ │ + adceq r9, r5, r4, asr r9 │ │ │ │ + addeq r9, sp, r8, asr #29 │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - addeq sl, sp, r4, lsr #2 │ │ │ │ - adceq r9, r5, r0, asr fp │ │ │ │ - addeq sl, sp, r4, asr #1 │ │ │ │ + addeq r9, sp, r4, ror #29 │ │ │ │ + adceq r9, r5, r0, lsl r9 │ │ │ │ + addeq r9, sp, r4, lsl #29 │ │ │ │ │ │ │ │ 002df58c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #584] @ 2df7ec │ │ │ │ @@ -99978,46 +99978,46 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ ldr r6, [pc, #540] @ 2df7f8 │ │ │ │ mov r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr fp, [pc, #524] @ 2df7fc │ │ │ │ ldr r9, [pc, #524] @ 2df800 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cbf8 │ │ │ │ + bl b5c9b8 │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cfc0 │ │ │ │ + bl b5cd80 │ │ │ │ str r7, [sp, #32] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2df6a4 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl b64460 │ │ │ │ + bl b64220 │ │ │ │ cmp r0, sl │ │ │ │ blt 2df710 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 2df7c8 │ │ │ │ bne 2df710 │ │ │ │ @@ -100047,15 +100047,15 @@ │ │ │ │ moveq r5, fp │ │ │ │ moveq r7, #4 │ │ │ │ bl 27cbb0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b641ac │ │ │ │ + bl b63f6c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2df630 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d9580 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ movne r3, #1 │ │ │ │ @@ -100064,20 +100064,20 @@ │ │ │ │ bne 2df680 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 2df804 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl b4200c │ │ │ │ + bl b41dcc │ │ │ │ mov r0, r5 │ │ │ │ - bl b42068 │ │ │ │ + bl b41e28 │ │ │ │ ldr r2, [pc, #192] @ 2df808 │ │ │ │ ldr r3, [pc, #164] @ 2df7f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -100115,23 +100115,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 2df818 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r2, r0, ror #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r1, ip, ror #11 │ │ │ │ - strheq sl, [sp], r0 │ │ │ │ - ldrdeq r7, [sp], r8 │ │ │ │ - addeq sl, sp, r4, lsr #1 │ │ │ │ - umulleq r9, sp, ip, pc @ │ │ │ │ + adceq r2, r1, ip, lsr #7 │ │ │ │ + addeq r9, sp, r0, ror lr │ │ │ │ + umulleq r7, sp, r8, r2 │ │ │ │ + addeq r9, sp, r4, ror #28 │ │ │ │ + addeq r9, sp, ip, asr sp │ │ │ │ @ instruction: 0x011296bc │ │ │ │ - ldrdeq r9, [r5], r0 @ │ │ │ │ - addeq r9, sp, r4, asr #28 │ │ │ │ - @ instruction: 0x008d9ebc │ │ │ │ + umlaleq r9, r5, r0, r6 │ │ │ │ + addeq r9, sp, r4, lsl #24 │ │ │ │ + addeq r9, sp, ip, ror ip │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ │ │ │ │ 002df81c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -100151,42 +100151,42 @@ │ │ │ │ cmp r0, #0 │ │ │ │ addne r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 27e230 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl b993b0 │ │ │ │ + bl b99170 │ │ │ │ ldr r3, [pc, #108] @ 2df8f4 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b 2df8b0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27cf7c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2df88c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl b992a8 │ │ │ │ + bl b99068 │ │ │ │ b 2df88c │ │ │ │ @ instruction: 0x011295d0 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ │ │ │ │ 002df8f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -100201,46 +100201,46 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ ldr r1, [pc, #276] @ 2dfa5c │ │ │ │ ldr r5, [pc, #276] @ 2dfa60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5d14c │ │ │ │ + bl b5cf0c │ │ │ │ ldr r1, [pc, #256] @ 2dfa64 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cfc0 │ │ │ │ + bl b5cd80 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #228] @ 2dfa68 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5d14c │ │ │ │ + bl b5cf0c │ │ │ │ ldr r3, [pc, #212] @ 2dfa6c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r5, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl b51dd8 │ │ │ │ + bl b51b98 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2dfa14 │ │ │ │ mov r0, r6 │ │ │ │ bl 6d9018 │ │ │ │ ldr r2, [pc, #152] @ 2dfa70 │ │ │ │ ldr r3, [pc, #120] @ 2dfa54 │ │ │ │ @@ -100272,19 +100272,19 @@ │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 2e05a8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 2df9c8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011294f0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq ip, r6, r0, ror r0 │ │ │ │ - @ instruction: 0x009035b0 │ │ │ │ + addseq fp, r6, r0, lsr lr │ │ │ │ + addseq r3, r0, r0, ror r3 │ │ │ │ @ instruction: 0x011294b8 │ │ │ │ - addseq fp, r1, r8, lsl #21 │ │ │ │ - addseq r2, ip, ip, lsr sp │ │ │ │ + addseq fp, r1, r8, asr #16 │ │ │ │ + @ instruction: 0x009c2afc │ │ │ │ muleq r0, ip, r2 │ │ │ │ tsteq r2, ip, lsr #8 │ │ │ │ │ │ │ │ 002dfa74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -100300,49 +100300,49 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ ldr r1, [pc, #292] @ 2dfbf0 │ │ │ │ ldr r5, [pc, #292] @ 2dfbf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [pc, #284] @ 2dfbf8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cbf8 │ │ │ │ + bl b5c9b8 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cfc0 │ │ │ │ + bl b5cd80 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cbf8 │ │ │ │ + bl b5c9b8 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cfc0 │ │ │ │ + bl b5cd80 │ │ │ │ ldr r1, [pc, #188] @ 2dfbfc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5d14c │ │ │ │ + bl b5cf0c │ │ │ │ subs r7, r7, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r2, fp, #0 │ │ │ │ str r5, [sp] │ │ │ │ asr r6, r6, #31 │ │ │ │ @@ -100375,19 +100375,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, ror r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sl, ip, r8, ror #24 │ │ │ │ - addseq r4, r7, r8, lsr #30 │ │ │ │ - umlaleq r4, r1, ip, r8 │ │ │ │ - strdeq r9, [sp], ip │ │ │ │ - umullseq lr, sl, r8, r1 │ │ │ │ + addseq sl, ip, r8, lsr #20 │ │ │ │ + addseq r4, r7, r8, ror #25 │ │ │ │ + adceq r4, r1, ip, asr r6 │ │ │ │ + @ instruction: 0x008d99bc │ │ │ │ + addseq sp, sl, r8, asr pc │ │ │ │ tsteq r2, r0, ror #4 │ │ │ │ │ │ │ │ 002dfc04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -100422,15 +100422,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100460,15 +100460,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100480,40 +100480,40 @@ │ │ │ │ ldr r1, [pc, #108] @ 2dfde0 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73cd8 │ │ │ │ + bl b73a98 │ │ │ │ b 2dfc58 │ │ │ │ ldr r3, [pc, #76] @ 2dfde4 │ │ │ │ ldr r1, [pc, #76] @ 2dfde8 │ │ │ │ ldr r0, [pc, #76] @ 2dfdec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r2, r0, ror #3 │ │ │ │ - adceq r9, r5, r8, lsr r4 │ │ │ │ - addeq r9, sp, ip, lsl #22 │ │ │ │ - addeq r9, sp, r8, asr #21 │ │ │ │ + strdeq r9, [r5], r8 @ │ │ │ │ + addeq r9, sp, ip, asr #17 │ │ │ │ + addeq r9, sp, r8, lsl #17 │ │ │ │ andeq r1, r0, ip, asr #31 │ │ │ │ andeq r2, r0, r8, lsr r5 │ │ │ │ - adceq r9, r5, r0, lsr #7 │ │ │ │ - @ instruction: 0x008d9ab4 │ │ │ │ - addeq r9, sp, r0, lsr sl │ │ │ │ - ldrdeq r9, [sp], ip │ │ │ │ - adceq r9, r5, ip, asr #6 │ │ │ │ - addeq r9, sp, r4, lsr #19 │ │ │ │ - adceq r9, r5, r4, lsr #6 │ │ │ │ - @ instruction: 0x008d99b4 │ │ │ │ - addeq r9, sp, r4, asr #19 │ │ │ │ + adceq r9, r5, r0, ror #2 │ │ │ │ + addeq r9, sp, r4, ror r8 │ │ │ │ + strdeq r9, [sp], r0 │ │ │ │ + umulleq r9, sp, ip, r7 │ │ │ │ + adceq r9, r5, ip, lsl #2 │ │ │ │ + addeq r9, sp, r4, ror #14 │ │ │ │ + adceq r9, r5, r4, ror #1 │ │ │ │ + addeq r9, sp, r4, ror r7 │ │ │ │ + addeq r9, sp, r4, lsl #15 │ │ │ │ │ │ │ │ 002dfdf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -100568,15 +100568,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2dff10 │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ beq 2dfe84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e001c │ │ │ │ @@ -100606,15 +100606,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ movne r0, r8 │ │ │ │ movne r9, r4 │ │ │ │ beq 2dff98 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl b64b98 │ │ │ │ + bl b64958 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2dffe4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adc r3, r9, r3 │ │ │ │ b 2dfeec │ │ │ │ @@ -100631,59 +100631,59 @@ │ │ │ │ ldr r1, [pc, #172] @ 2e0074 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73cd8 │ │ │ │ + bl b73a98 │ │ │ │ b 2dff10 │ │ │ │ ldr r3, [pc, #140] @ 2e0078 │ │ │ │ ldr ip, [pc, #140] @ 2e007c │ │ │ │ ldr r1, [pc, #140] @ 2e0080 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2dff10 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2e0084 │ │ │ │ ldr r1, [pc, #96] @ 2e0088 │ │ │ │ ldr r0, [pc, #96] @ 2e008c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r2, ip, ror #31 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x008d99b8 │ │ │ │ + addeq r9, sp, r8, ror r7 │ │ │ │ @ instruction: 0x01128fb8 │ │ │ │ - addeq r9, sp, ip, lsl #19 │ │ │ │ + addeq r9, sp, ip, asr #14 │ │ │ │ andeq r1, r0, ip, asr #31 │ │ │ │ andeq r2, r0, r8, lsr r5 │ │ │ │ - strdeq r9, [r5], r8 @ │ │ │ │ - addeq r9, sp, ip, asr r9 │ │ │ │ - addeq r9, sp, r8, lsl #17 │ │ │ │ + @ instruction: 0x00a58fb8 │ │ │ │ + addeq r9, sp, ip, lsl r7 │ │ │ │ + addeq r9, sp, r8, asr #12 │ │ │ │ tsteq r2, ip, ror #29 │ │ │ │ - addeq r9, sp, r8, lsl #15 │ │ │ │ - strdeq r9, [r5], r8 @ │ │ │ │ - addeq r9, sp, r0, asr r7 │ │ │ │ - adceq r9, r5, ip, asr #1 │ │ │ │ - addeq r9, sp, r4, lsl #16 │ │ │ │ - addeq r9, sp, ip, asr r7 │ │ │ │ - umlaleq r9, r5, r8, r0 │ │ │ │ - addeq r9, sp, r8, lsr #14 │ │ │ │ - addeq r9, sp, r8, lsr r7 │ │ │ │ + addeq r9, sp, r8, asr #10 │ │ │ │ + @ instruction: 0x00a58eb8 │ │ │ │ + addeq r9, sp, r0, lsl r5 │ │ │ │ + adceq r8, r5, ip, lsl #29 │ │ │ │ + addeq r9, sp, r4, asr #11 │ │ │ │ + addeq r9, sp, ip, lsl r5 │ │ │ │ + adceq r8, r5, r8, asr lr │ │ │ │ + addeq r9, sp, r8, ror #9 │ │ │ │ + strdeq r9, [sp], r8 │ │ │ │ │ │ │ │ 002e0090 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -100708,26 +100708,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq r8, [r5], r0 @ │ │ │ │ - addeq r9, sp, r4, ror #13 │ │ │ │ - addeq r9, sp, r0, ror #12 │ │ │ │ + umlaleq r8, r5, r0, sp │ │ │ │ + addeq r9, sp, r4, lsr #9 │ │ │ │ + addeq r9, sp, r0, lsr #8 │ │ │ │ │ │ │ │ 002e0138 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ 2e022c │ │ │ │ @@ -100762,15 +100762,15 @@ │ │ │ │ mov ip, #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73cd8 │ │ │ │ + bl b73a98 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -100781,25 +100781,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2e01dc │ │ │ │ @ instruction: 0x01128cb4 │ │ │ │ andeq r1, r0, ip, asr #31 │ │ │ │ andeq r2, r0, r8, lsr r5 │ │ │ │ - addeq r9, sp, r8, lsl #11 │ │ │ │ - strdeq r8, [r5], ip @ │ │ │ │ - addeq r9, sp, r8, asr r5 │ │ │ │ - @ instruction: 0x00a58eb4 │ │ │ │ - addeq r9, sp, ip, lsr r6 │ │ │ │ - addeq r9, sp, r0, asr #10 │ │ │ │ + addeq r9, sp, r8, asr #6 │ │ │ │ + @ instruction: 0x00a58cbc │ │ │ │ + addeq r9, sp, r8, lsl r3 │ │ │ │ + adceq r8, r5, r4, ror ip │ │ │ │ + strdeq r9, [sp], ip │ │ │ │ + addeq r9, sp, r0, lsl #6 │ │ │ │ │ │ │ │ 002e0250 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r2, r2, r1 │ │ │ │ @@ -100841,29 +100841,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73cd8 │ │ │ │ + bl b73a98 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r2, r4, ror #22 │ │ │ │ andeq r3, r0, ip, asr r6 │ │ │ │ andeq r2, r0, r0, lsl #30 │ │ │ │ - ldrdeq r8, [r5], r4 @ │ │ │ │ - umulleq r9, sp, r4, r5 │ │ │ │ - addeq r9, sp, r8, ror #10 │ │ │ │ + umlaleq r8, r5, r4, fp │ │ │ │ + addeq r9, sp, r4, asr r3 │ │ │ │ + addeq r9, sp, r8, lsr #6 │ │ │ │ │ │ │ │ 002e0340 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e0380 │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -100961,28 +100961,28 @@ │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b73d80 │ │ │ │ + b b73b40 │ │ │ │ ldr r3, [pc, #172] @ 2e0584 │ │ │ │ ldr ip, [pc, #172] @ 2e0588 │ │ │ │ ldr r1, [pc, #172] @ 2e058c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b73d80 │ │ │ │ + b b73b40 │ │ │ │ ldr r3, [pc, #132] @ 2e0590 │ │ │ │ ldr ip, [pc, #132] @ 2e0594 │ │ │ │ ldr r1, [pc, #132] @ 2e0598 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -100997,33 +100997,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b73cd8 │ │ │ │ - addseq ip, r5, r4, lsr #5 │ │ │ │ + b b73a98 │ │ │ │ + addseq ip, r5, r4, rrx │ │ │ │ tsteq r2, r8, lsl sl │ │ │ │ andeq r1, r0, ip, asr #31 │ │ │ │ andeq r2, r0, r8, lsr r5 │ │ │ │ - addeq r9, sp, r0, ror #8 │ │ │ │ - adceq r8, r5, ip, lsl ip │ │ │ │ - addseq sl, ip, r0, ror r2 │ │ │ │ - addeq r9, sp, ip, asr #8 │ │ │ │ - umulleq r9, sp, ip, r2 │ │ │ │ - adceq r8, r5, r4, ror #23 │ │ │ │ - @ instruction: 0x008d93b8 │ │ │ │ - addeq r9, sp, r0, ror r2 │ │ │ │ - @ instruction: 0x00a58bb0 │ │ │ │ - @ instruction: 0x008d93b0 │ │ │ │ - addeq r9, sp, ip, lsr r2 │ │ │ │ - addeq r9, sp, r0, lsl r2 │ │ │ │ - adceq r8, r5, r0, lsl #23 │ │ │ │ - ldrdeq r9, [sp], r8 │ │ │ │ + addeq r9, sp, r0, lsr #4 │ │ │ │ + ldrdeq r8, [r5], ip @ │ │ │ │ + addseq sl, ip, r0, lsr r0 │ │ │ │ + addeq r9, sp, ip, lsl #4 │ │ │ │ + addeq r9, sp, ip, asr r0 │ │ │ │ + adceq r8, r5, r4, lsr #19 │ │ │ │ + addeq r9, sp, r8, ror r1 │ │ │ │ + addeq r9, sp, r0, lsr r0 │ │ │ │ + adceq r8, r5, r0, ror r9 │ │ │ │ + addeq r9, sp, r0, ror r1 │ │ │ │ + strdeq r8, [sp], ip │ │ │ │ + ldrdeq r8, [sp], r0 │ │ │ │ + adceq r8, r5, r0, asr #18 │ │ │ │ + umulleq r8, sp, r8, pc @ │ │ │ │ │ │ │ │ 002e05a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1960] @ 2e0d68 │ │ │ │ @@ -101058,15 +101058,15 @@ │ │ │ │ beq 2e0aa8 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27e338 │ │ │ │ ldr r2, [pc, #1844] @ 2e0d74 │ │ │ │ ldr r1, [pc, #1844] @ 2e0d78 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b63968 │ │ │ │ + bl b63728 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2e0b00 │ │ │ │ cmp r7, #1 │ │ │ │ movne r8, #0 │ │ │ │ andeq r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -101173,15 +101173,15 @@ │ │ │ │ bl 27d300 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 27f64c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 97f4f8 │ │ │ │ + bl 97f2b8 │ │ │ │ ldr r2, [pc, #1388] @ 2e0d8c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 2e0bc4 │ │ │ │ @@ -101202,23 +101202,23 @@ │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ add r0, sl, #224 @ 0xe0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 27e230 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 98a314 │ │ │ │ + bl 98a0d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e0a2c │ │ │ │ ldr r0, [pc, #1216] @ 2e0d7c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 2de214 │ │ │ │ cmp r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -101237,39 +101237,39 @@ │ │ │ │ bl 2de28c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ccd0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ca90 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 98a314 │ │ │ │ + bl 98a0d4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 2e08d8 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2e0960 │ │ │ │ mov r0, r4 │ │ │ │ bl 2de378 │ │ │ │ mov r0, fp │ │ │ │ bl 27cec8 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e0978 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9313e4 │ │ │ │ + bl 9311a4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0a44 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2e07bc │ │ │ │ ldr r2, [pc, #1036] @ 2e0da0 │ │ │ │ ldr r3, [pc, #980] @ 2e0d6c │ │ │ │ @@ -101312,17 +101312,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 2e0ae8 │ │ │ │ mov r0, fp │ │ │ │ bl 27cec8 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e0a44 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9313e4 │ │ │ │ + bl 9311a4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b63a78 │ │ │ │ + bl b63838 │ │ │ │ b 2e07b4 │ │ │ │ ldr r2, [pc, #864] @ 2e0db8 │ │ │ │ ldr r3, [pc, #784] @ 2e0d6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -101337,15 +101337,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b73d80 │ │ │ │ + b b73b40 │ │ │ │ ldr r2, [pc, #792] @ 2e0dc8 │ │ │ │ ldr r3, [pc, #696] @ 2e0d6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -101377,15 +101377,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #672] @ 2e0de8 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2e098c │ │ │ │ ldr r2, [pc, #660] @ 2e0dec │ │ │ │ ldr r3, [pc, #528] @ 2e0d6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -101403,15 +101403,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #588] @ 2e0dfc │ │ │ │ - bl b73e24 │ │ │ │ + bl b73be4 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2e0a44 │ │ │ │ mov r0, r9 │ │ │ │ bl 2de378 │ │ │ │ b 2e0a44 │ │ │ │ ldr r2, [pc, #564] @ 2e0e00 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -101431,73 +101431,73 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 2e0e0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e0834 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e0c6c │ │ │ │ bl 2de378 │ │ │ │ mov r0, fp │ │ │ │ bl 27cec8 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2e07b4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 9313e4 │ │ │ │ + bl 9311a4 │ │ │ │ b 2e07b4 │ │ │ │ mov r0, fp │ │ │ │ bl 27cec8 │ │ │ │ cmp r8, #0 │ │ │ │ bne 2e0c60 │ │ │ │ b 2e07b4 │ │ │ │ ldr r0, [pc, #392] @ 2e0e10 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e0834 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #368] @ 2e0e14 │ │ │ │ ldr r3, [pc, #368] @ 2e0e18 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #364] @ 2e0e1c │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl b73e24 │ │ │ │ + bl b73be4 │ │ │ │ cmp r9, r4 │ │ │ │ bne 2e0bb8 │ │ │ │ b 2e0a44 │ │ │ │ ldr r3, [pc, #316] @ 2e0e20 │ │ │ │ ldr r2, [pc, #316] @ 2e0e24 │ │ │ │ ldr r1, [pc, #316] @ 2e0e28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, fp │ │ │ │ bl 27cdcc │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e0bb8 │ │ │ │ b 2e0a44 │ │ │ │ ldr r3, [pc, #264] @ 2e0e2c │ │ │ │ ldr r2, [pc, #264] @ 2e0e30 │ │ │ │ @@ -101505,75 +101505,75 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #240] @ 2e0e38 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, fp │ │ │ │ bl 27cdcc │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 27ca30 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e0bb8 │ │ │ │ b 2e0a44 │ │ │ │ tsteq r2, ip, lsr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, ip, lsr #16 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ - addeq r9, sp, ip, ror #5 │ │ │ │ - strdeq r9, [sp], ip │ │ │ │ + addeq r9, sp, ip, lsr #1 │ │ │ │ + strheq r9, [sp], ip │ │ │ │ tsteq r2, r0, asr #12 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq r9, sp, r8, asr r2 │ │ │ │ - adceq r8, r5, r8, ror #16 │ │ │ │ - addeq r6, sp, ip, asr r8 │ │ │ │ - addeq r6, sp, r0, asr #16 │ │ │ │ + addeq r9, sp, r8, lsl r0 │ │ │ │ + adceq r8, r5, r8, lsr #12 │ │ │ │ + addeq r6, sp, ip, lsl r6 │ │ │ │ + addeq r6, sp, r0, lsl #12 │ │ │ │ tsteq r2, r0, ror r4 │ │ │ │ tsteq r2, r4, lsl r4 │ │ │ │ - adceq r8, r5, r4, lsr #13 │ │ │ │ - addeq r8, sp, r0, lsr #30 │ │ │ │ - addeq r8, sp, r0, lsr sp │ │ │ │ + adceq r8, r5, r4, ror #8 │ │ │ │ + addeq r8, sp, r0, ror #25 │ │ │ │ + strdeq r8, [sp], r0 │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ tsteq r2, ip, lsr #7 │ │ │ │ - adceq r8, r5, r0, asr #12 │ │ │ │ - addeq r8, sp, ip, lsl #29 │ │ │ │ - addeq r8, sp, ip, asr #25 │ │ │ │ + adceq r8, r5, r0, lsl #8 │ │ │ │ + addeq r8, sp, ip, asr #24 │ │ │ │ + addeq r8, sp, ip, lsl #21 │ │ │ │ tsteq r2, r4, asr r3 │ │ │ │ - adceq r8, r5, r4, ror #11 │ │ │ │ - umulleq r8, sp, r0, lr │ │ │ │ - addeq r8, sp, r0, ror ip │ │ │ │ + adceq r8, r5, r4, lsr #7 │ │ │ │ + addeq r8, sp, r0, asr ip │ │ │ │ + addeq r8, sp, r0, lsr sl │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - addeq r8, sp, r8, ror #28 │ │ │ │ - umlaleq r8, r5, r8, r5 │ │ │ │ - addeq r8, sp, r4, lsr #24 │ │ │ │ + addeq r8, sp, r8, lsr #24 │ │ │ │ + adceq r8, r5, r8, asr r3 │ │ │ │ + addeq r8, sp, r4, ror #19 │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ tsteq r2, ip, lsr #5 │ │ │ │ - addeq r8, sp, r8, lsr #29 │ │ │ │ - adceq r8, r5, r0, lsr r5 │ │ │ │ - @ instruction: 0x008d8bbc │ │ │ │ + addeq r8, sp, r8, ror #24 │ │ │ │ + strdeq r8, [r5], r0 @ │ │ │ │ + addeq r8, sp, ip, ror r9 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ strdeq r6, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, sp, r0, lsr #28 │ │ │ │ - strdeq r8, [sp], r8 @ │ │ │ │ - strdeq r8, [sp], ip │ │ │ │ - adceq r8, r5, r0, lsl r4 │ │ │ │ - umulleq r8, sp, ip, sl │ │ │ │ - ldrdeq r8, [r5], r4 @ │ │ │ │ - addeq r8, sp, ip, ror #25 │ │ │ │ - addeq r8, sp, ip, asr sl │ │ │ │ - umlaleq r8, r5, r4, r3 │ │ │ │ - ldrdeq r8, [sp], r8 @ │ │ │ │ - addeq r8, sp, r0, lsr #20 │ │ │ │ + addeq r8, sp, r0, ror #23 │ │ │ │ + @ instruction: 0x008d8bb8 │ │ │ │ + @ instruction: 0x008d8abc │ │ │ │ + ldrdeq r8, [r5], r0 @ │ │ │ │ + addeq r8, sp, ip, asr r8 │ │ │ │ + umlaleq r8, r5, r4, r1 │ │ │ │ + addeq r8, sp, ip, lsr #21 │ │ │ │ + addeq r8, sp, ip, lsl r8 │ │ │ │ + adceq r8, r5, r4, asr r1 │ │ │ │ + umulleq r8, sp, r8, sl │ │ │ │ + addeq r8, sp, r0, ror #15 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 2e0f34 │ │ │ │ mov r7, r2 │ │ │ │ @@ -101584,24 +101584,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93071c │ │ │ │ - bl 929b8c │ │ │ │ + bl 9304dc │ │ │ │ + bl 92994c │ │ │ │ ldr r2, [pc, #176] @ 2e0f40 │ │ │ │ ldr r1, [pc, #176] @ 2e0f44 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [r0, #1128] @ 0x468 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e0ec0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e0e3c │ │ │ │ mov r0, r6 │ │ │ │ @@ -101629,20 +101629,20 @@ │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq r8, r5, r8, asr #6 │ │ │ │ - addeq r3, sp, ip, lsr #32 │ │ │ │ - addseq r2, r0, r8, lsl #1 │ │ │ │ - addeq r8, sp, r8, lsl ip │ │ │ │ - addseq sp, r1, r0, ror #20 │ │ │ │ - addeq r8, sp, ip, ror #23 │ │ │ │ + adceq r8, r5, r8, lsl #2 │ │ │ │ + addeq r2, sp, ip, ror #27 │ │ │ │ + addseq r1, r0, r8, asr #28 │ │ │ │ + ldrdeq r8, [sp], r8 @ │ │ │ │ + addseq sp, r1, r0, lsr #16 │ │ │ │ + addeq r8, sp, ip, lsr #19 │ │ │ │ │ │ │ │ 002e0f4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #280] @ 2e107c │ │ │ │ @@ -101655,25 +101655,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r7, [pc, #260] @ 2e1088 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 934f3c │ │ │ │ + bl 934cfc │ │ │ │ ldr r2, [pc, #236] @ 2e108c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #212] @ 2e1090 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2e1010 │ │ │ │ ldr r1, [pc, #196] @ 2e1094 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 27da08 │ │ │ │ @@ -101694,15 +101694,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 2e109c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -101711,37 +101711,37 @@ │ │ │ │ ldr r1, [pc, #68] @ 2e10a4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2e1034 │ │ │ │ @ instruction: 0x01127e9c │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq r1, r0, r4, lsl #31 │ │ │ │ - adceq r8, r5, r0, lsl r2 │ │ │ │ - strdeq r2, [sp], r4 │ │ │ │ - addeq r8, sp, r8, lsl fp │ │ │ │ - addeq r8, sp, r8, asr fp │ │ │ │ - ldrdeq r8, [sp], r0 │ │ │ │ - addeq r8, sp, r0, asr #21 │ │ │ │ + addseq r1, r0, r4, asr #26 │ │ │ │ + ldrdeq r7, [r5], r0 @ │ │ │ │ + @ instruction: 0x008d2cb4 │ │ │ │ ldrdeq r8, [sp], r8 @ │ │ │ │ - addeq r8, sp, ip, ror sl │ │ │ │ + addeq r8, sp, r8, lsl r9 │ │ │ │ + umulleq r8, sp, r0, r8 │ │ │ │ + addeq r8, sp, r0, lsl #17 │ │ │ │ + umulleq r8, sp, r8, r8 │ │ │ │ + addeq r8, sp, ip, lsr r8 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2e10bc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ @ instruction: 0x00b037d0 │ │ │ │ ldr r0, [pc, #8] @ 2e10d0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adcseq r3, r0, r0, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #392] @ 2e1278 │ │ │ │ @@ -101842,60 +101842,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r2, r0, lsl sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umlaleq r8, r5, r0, r1 │ │ │ │ + adceq r7, r5, r0, asr pc │ │ │ │ smlawteq r1, r8, r4, r4 │ │ │ │ tsteq r2, ip, lsr ip │ │ │ │ - adceq r8, r5, ip, ror #1 │ │ │ │ - ldrdeq r8, [r5], ip @ │ │ │ │ - umlaleq r8, r5, r0, r0 │ │ │ │ - addeq r8, sp, ip, lsl r9 │ │ │ │ - addeq r8, sp, r8, lsr #18 │ │ │ │ + adceq r7, r5, ip, lsr #29 │ │ │ │ + umlaleq r7, r5, ip, pc @ │ │ │ │ + adceq r7, r5, r0, asr lr │ │ │ │ + ldrdeq r8, [sp], ip │ │ │ │ + addeq r8, sp, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #240] @ 2e13a8 │ │ │ │ ldr r3, [pc, #240] @ 2e13ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl a9378c │ │ │ │ + bl a9354c │ │ │ │ add r7, r6, #224 @ 0xe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b735b0 │ │ │ │ + bl b73370 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 2e1360 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, sp │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl b73388 │ │ │ │ + bl b73148 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl a937fc │ │ │ │ + bl a935bc │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl a9378c │ │ │ │ + bl a9354c │ │ │ │ ldr r3, [sp] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -101933,89 +101933,89 @@ │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r6, r1 │ │ │ │ bl 27cbb0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a945f4 │ │ │ │ + bl a943b4 │ │ │ │ ldr r1, [pc, #212] @ 2e14cc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b77c14 │ │ │ │ + bl b779d4 │ │ │ │ ldr r1, [pc, #192] @ 2e14d0 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #6] │ │ │ │ strne r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl b77c14 │ │ │ │ + bl b779d4 │ │ │ │ ldr r1, [pc, #148] @ 2e14d4 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #16] │ │ │ │ strne r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl b77c14 │ │ │ │ + bl b779d4 │ │ │ │ ldr r1, [pc, #104] @ 2e14d8 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #32] │ │ │ │ strne r0, [r4, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl b77c14 │ │ │ │ + bl b779d4 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ asrne r3, r0, #31 │ │ │ │ strbne r2, [r4, #48] @ 0x30 │ │ │ │ strne r0, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r4, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r9, r3, r8, lsl #21 │ │ │ │ - addeq r5, sp, ip, asr #24 │ │ │ │ - addseq fp, pc, r0, asr r7 @ │ │ │ │ - addseq r4, pc, r8, lsl #21 │ │ │ │ + addseq r9, r3, r8, asr #16 │ │ │ │ + addeq r5, sp, ip, lsl #20 │ │ │ │ + addseq fp, pc, r0, lsl r5 @ │ │ │ │ + addseq r4, pc, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2e1574 │ │ │ │ ldr r2, [pc, #128] @ 2e1578 │ │ │ │ ldr r1, [pc, #128] @ 2e157c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #96] @ 2e1580 │ │ │ │ ldr ip, [pc, #96] @ 2e1584 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2e1588 │ │ │ │ ldr r2, [pc, #92] @ 2e158c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -102031,17 +102031,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r7, [r5], ip @ │ │ │ │ - umulleq r8, sp, r4, r6 │ │ │ │ - addseq sp, sl, r4, asr #26 │ │ │ │ + @ instruction: 0x00a57bbc │ │ │ │ + addeq r8, sp, r4, asr r4 │ │ │ │ + addseq sp, sl, r4, lsl #22 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -102066,15 +102066,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 2e1630 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ str r6, [r5, #1024] @ 0x400 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -102096,28 +102096,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #64] @ 2e16b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umlaleq r7, r5, r8, ip │ │ │ │ - addeq r8, sp, r8, lsl r5 │ │ │ │ - addeq r8, sp, r8, asr #10 │ │ │ │ + adceq r7, r5, r8, asr sl │ │ │ │ + ldrdeq r8, [sp], r8 @ │ │ │ │ + addeq r8, sp, r8, lsl #6 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2e1700 │ │ │ │ ldr r2, [pc, #52] @ 2e1704 │ │ │ │ @@ -102125,22 +102125,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #40] @ 2e170c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2e12a0 │ │ │ │ - adceq r7, r5, r4, lsr #24 │ │ │ │ - addeq r8, sp, r4, lsr #9 │ │ │ │ - ldrdeq r8, [sp], r4 │ │ │ │ + adceq r7, r5, r4, ror #19 │ │ │ │ + addeq r8, sp, r4, ror #4 │ │ │ │ + umulleq r8, sp, r4, r2 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2e1784 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -102154,23 +102154,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #28] @ 2e1788 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d990 │ │ │ │ + b b8d750 │ │ │ │ @ instruction: 0x01213f30 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ 2e1854 │ │ │ │ @@ -102180,53 +102180,53 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #140] @ 2e1860 │ │ │ │ mov r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #216 @ 0xd8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl b7300c │ │ │ │ + bl b72dcc │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #152] @ 0x98 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #84] @ 2e1864 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ str r4, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq r7, r5, r0, asr fp │ │ │ │ - addeq r4, sp, ip, asr sp │ │ │ │ - addeq r5, sp, r4, lsr #1 │ │ │ │ - addeq r4, sp, r0, asr sp │ │ │ │ + adceq r7, r5, r0, lsl r9 │ │ │ │ + addeq r4, sp, ip, lsl fp │ │ │ │ + addeq r4, sp, r4, ror #28 │ │ │ │ + addeq r4, sp, r0, lsl fp │ │ │ │ adcseq r3, r0, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 2e191c │ │ │ │ mov r6, r1 │ │ │ │ @@ -102237,15 +102237,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ bl 2d6810 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e18fc │ │ │ │ ldr r3, [r4, #204] @ 0xcc │ │ │ │ ldr r1, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, r6, lsl #3 │ │ │ │ lsl r2, r6, #3 │ │ │ │ @@ -102265,17 +102265,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r7, r5, r4, ror sl │ │ │ │ - addeq r4, sp, r8, lsl #25 │ │ │ │ - addeq r4, sp, r4, ror ip │ │ │ │ + adceq r7, r5, r4, lsr r8 │ │ │ │ + addeq r4, sp, r8, asr #20 │ │ │ │ + addeq r4, sp, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #528] @ 2e1b50 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -102283,15 +102283,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #512] @ 2e1b54 │ │ │ │ ldr r1, [pc, #512] @ 2e1b58 │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2e1b34 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 27d300 │ │ │ │ @@ -102406,19 +102406,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 2e1b5c │ │ │ │ ldr r0, [pc, #32] @ 2e1b60 │ │ │ │ ldr r2, [pc, #32] @ 2e1b64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #232 @ 0xe8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00a579b4 │ │ │ │ - @ instruction: 0x008d4bb4 │ │ │ │ - addeq r4, sp, r8, asr #23 │ │ │ │ - addeq r8, sp, r4, asr #32 │ │ │ │ - addeq r8, sp, r0, lsl #1 │ │ │ │ + adceq r7, r5, r4, ror r7 │ │ │ │ + addeq r4, sp, r4, ror r9 │ │ │ │ + addeq r4, sp, r8, lsl #19 │ │ │ │ + addeq r7, sp, r4, lsl #28 │ │ │ │ + addeq r7, sp, r0, asr #28 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -102439,15 +102439,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, r2 │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r6 │ │ │ │ add r0, r2, r0 │ │ │ │ - bl bb1798 │ │ │ │ + bl bb1558 │ │ │ │ ldr r7, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r7, r1, r7 │ │ │ │ addmi r7, r7, r6 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2e1c68 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ @@ -102464,15 +102464,15 @@ │ │ │ │ add r8, r9, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ bl 2e10d4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ @@ -102484,29 +102484,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - adceq r7, r5, r0, ror #13 │ │ │ │ - addeq r4, sp, r8, ror #17 │ │ │ │ - strdeq r4, [sp], ip │ │ │ │ + adceq r7, r5, r0, lsr #9 │ │ │ │ + addeq r4, sp, r8, lsr #13 │ │ │ │ + @ instruction: 0x008d46bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #84] @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #172] @ 0xac │ │ │ │ mov r4, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ ldr r1, [r7, #152] @ 0x98 │ │ │ │ mov r6, r2 │ │ │ │ - bl bb1798 │ │ │ │ + bl bb1558 │ │ │ │ ldr r3, [r7, #144] @ 0x90 │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ suble r4, r3, #1 │ │ │ │ mov lr, #32 │ │ │ │ mov r2, r6 │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -102541,15 +102541,15 @@ │ │ │ │ ldr r2, [pc, #820] @ 2e208c │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #808] @ 2e2090 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ ldr sl, [pc, #792] @ 2e2094 │ │ │ │ cmp r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ beq 2e1f5c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -102567,37 +102567,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e1f84 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e1f18 │ │ │ │ ldr r0, [pc, #712] @ 2e209c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 931c4c │ │ │ │ + bl 931a0c │ │ │ │ ldr r3, [pc, #704] @ 2e20a0 │ │ │ │ ldr r2, [pc, #704] @ 2e20a4 │ │ │ │ ldr r1, [pc, #704] @ 2e20a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #672] @ 2e20ac │ │ │ │ ldr r2, [pc, #672] @ 2e20b0 │ │ │ │ ldr r1, [pc, #672] @ 2e20b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2d46f4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ @@ -102620,15 +102620,15 @@ │ │ │ │ bl 27cc28 │ │ │ │ mov r4, r0 │ │ │ │ bl 27e230 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl a935f4 │ │ │ │ + bl a933b4 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cec8 │ │ │ │ strh r7, [r5, #108] @ 0x6c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #504] @ 2e20bc │ │ │ │ strb r3, [r9] │ │ │ │ ldr r3, [pc, #436] @ 2e2080 │ │ │ │ @@ -102652,24 +102652,24 @@ │ │ │ │ bne 2e1f78 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e1fdc │ │ │ │ ldr r4, [pc, #416] @ 2e20c0 │ │ │ │ mov r7, #384 @ 0x180 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 931c4c │ │ │ │ + bl 931a0c │ │ │ │ ldr r3, [pc, #400] @ 2e20c4 │ │ │ │ ldr r2, [pc, #400] @ 2e20c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r8, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 2e1e04 │ │ │ │ ldrb r8, [r4, #32] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [r4, #40] @ 0x28 │ │ │ │ moveq r3, r8 │ │ │ │ @@ -102695,15 +102695,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e2038 │ │ │ │ ldr r0, [pc, #268] @ 2e20d8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e1dc4 │ │ │ │ ldr r3, [pc, #232] @ 2e20cc │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e1f18 │ │ │ │ ldr r3, [pc, #216] @ 2e20d0 │ │ │ │ @@ -102716,61 +102716,61 @@ │ │ │ │ ldrb r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e2030 │ │ │ │ ldr r0, [pc, #188] @ 2e20dc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e1f18 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2e20e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e1dc4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r7, [r2, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r5, ip, lsr #11 │ │ │ │ - addeq r7, sp, r4, asr lr │ │ │ │ - addeq r7, sp, r8, lsr #28 │ │ │ │ + adceq r7, r5, ip, ror #6 │ │ │ │ + addeq r7, sp, r4, lsl ip │ │ │ │ + addeq r7, sp, r8, ror #23 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ tsteq r2, r8, lsl #1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - umulleq r4, sp, r0, fp │ │ │ │ - adceq r7, r5, r0, lsl r5 │ │ │ │ - addeq r4, sp, ip, lsl r7 │ │ │ │ - addeq r4, sp, r0, ror sl │ │ │ │ - adceq r7, r5, r4, ror #9 │ │ │ │ - strdeq r4, [sp], r4 @ │ │ │ │ - addeq r4, sp, r8, lsl #14 │ │ │ │ - addeq r7, sp, r0, lsr #27 │ │ │ │ + addeq r4, sp, r0, asr r9 │ │ │ │ + ldrdeq r7, [r5], r0 @ │ │ │ │ + ldrdeq r4, [sp], ip │ │ │ │ + addeq r4, sp, r0, lsr r8 │ │ │ │ + adceq r7, r5, r4, lsr #5 │ │ │ │ + @ instruction: 0x008d44b4 │ │ │ │ + addeq r4, sp, r8, asr #9 │ │ │ │ + addeq r7, sp, r0, ror #22 │ │ │ │ tsteq r2, ip, lsr pc │ │ │ │ - addeq r4, sp, r4, asr #18 │ │ │ │ - adceq r7, r5, r0, asr #7 │ │ │ │ - addeq r4, sp, r8, asr #11 │ │ │ │ + addeq r4, sp, r4, lsl #14 │ │ │ │ + adceq r7, r5, r0, lsl #3 │ │ │ │ + addeq r4, sp, r8, lsl #7 │ │ │ │ andeq r4, r0, r8, lsr #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, sp, r0, asr #24 │ │ │ │ - addeq r7, sp, r8, ror #23 │ │ │ │ - addeq r7, sp, ip, ror fp │ │ │ │ + addeq r7, sp, r0, lsl #20 │ │ │ │ + addeq r7, sp, r8, lsr #19 │ │ │ │ + addeq r7, sp, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #444] @ 2e22b8 │ │ │ │ ldr r2, [pc, #444] @ 2e22bc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102778,15 +102778,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 2e22c0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #196 @ 0xc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [r0, #184] @ 0xb8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bgt 2e222c │ │ │ │ ldr r5, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ @@ -102830,15 +102830,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ sub r5, r5, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r5, [sp] │ │ │ │ bl 2d5b04 │ │ │ │ @@ -102866,37 +102866,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bl 2d5a5c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r7, [r5], r8 @ │ │ │ │ - strdeq r4, [sp], ip │ │ │ │ - addeq r4, sp, ip, asr #14 │ │ │ │ - adceq r7, r5, r0, lsr #2 │ │ │ │ - addeq r4, sp, r0, lsr r3 │ │ │ │ - addeq r4, sp, r4, asr #6 │ │ │ │ - umlaleq r7, r5, r0, r0 │ │ │ │ - umulleq r4, sp, r8, r2 │ │ │ │ - addeq r4, sp, ip, lsr #5 │ │ │ │ + @ instruction: 0x00a56fb8 │ │ │ │ + @ instruction: 0x008d41bc │ │ │ │ + addeq r4, sp, ip, lsl #10 │ │ │ │ + adceq r6, r5, r0, ror #29 │ │ │ │ + strdeq r4, [sp], r0 │ │ │ │ + addeq r4, sp, r4, lsl #2 │ │ │ │ + adceq r6, r5, r0, asr lr │ │ │ │ + addeq r4, sp, r8, asr r0 │ │ │ │ + addeq r4, sp, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #424] @ 2e24a0 │ │ │ │ ldr r2, [pc, #424] @ 2e24a4 │ │ │ │ @@ -102914,15 +102914,15 @@ │ │ │ │ str r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r6, r7 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r9 │ │ │ │ suble r7, r6, #1 │ │ │ │ - bl bb1798 │ │ │ │ + bl bb1558 │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r5, r1, r5 │ │ │ │ addmi r5, r5, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ble 2e2408 │ │ │ │ mla r6, r1, r6, r7 │ │ │ │ @@ -102943,15 +102943,15 @@ │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 2e10d4 │ │ │ │ ldr r2, [pc, #228] @ 2e24b8 │ │ │ │ ldr r3, [pc, #204] @ 2e24a4 │ │ │ │ @@ -102993,34 +102993,34 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #96] @ 2e24cc │ │ │ │ strh r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r2, sp, #8 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ bl 2e10d4 │ │ │ │ b 2e23cc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r3, [r1, -ip]! │ │ │ │ - adceq r6, r5, r0, ror #30 │ │ │ │ - addeq r4, sp, r0, ror r1 │ │ │ │ - addeq r4, sp, r4, lsl #3 │ │ │ │ + adceq r6, r5, r0, lsr #26 │ │ │ │ + addeq r3, sp, r0, lsr pc │ │ │ │ + addeq r3, sp, r4, asr #30 │ │ │ │ tsteq r2, r0, lsr sl │ │ │ │ @ instruction: 0x011269f4 │ │ │ │ - adceq r6, r5, r0, lsr #29 │ │ │ │ - addeq r4, sp, r0, lsr #1 │ │ │ │ - strheq r4, [sp], r4 @ │ │ │ │ + adceq r6, r5, r0, ror #24 │ │ │ │ + addeq r3, sp, r0, ror #28 │ │ │ │ + addeq r3, sp, r4, ror lr │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #664] @ 2e2780 │ │ │ │ ldr r2, [pc, #664] @ 2e2784 │ │ │ │ @@ -103038,15 +103038,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ bl 2d75e4 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e2764 │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -103058,15 +103058,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #13 │ │ │ │ str sl, [r6, #180] @ 0xb4 │ │ │ │ str sl, [r6, #188] @ 0xbc │ │ │ │ str r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r4, #16 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27d300 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27f64c │ │ │ │ @@ -103113,15 +103113,15 @@ │ │ │ │ add r4, r4, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r3, [r4, #-1] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, fp │ │ │ │ bl 2e10d4 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -103146,15 +103146,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27d300 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 27f64c │ │ │ │ mov r2, #0 │ │ │ │ @@ -103186,28 +103186,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 2e27b0 │ │ │ │ ldr r0, [pc, #68] @ 2e27b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r6, r5, r8, lsl #28 │ │ │ │ + adceq r6, r5, r8, asr #23 │ │ │ │ tsteq r2, r0, lsl r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r4, sp, r0 │ │ │ │ - addeq r4, sp, r4, lsl r0 │ │ │ │ - strdeq r6, [r5], r4 @ │ │ │ │ - strdeq r3, [sp], ip │ │ │ │ - addeq r3, sp, r8, ror #29 │ │ │ │ - adceq r6, r5, r0, lsr ip │ │ │ │ - addeq r3, sp, r0, asr #28 │ │ │ │ - addeq r3, sp, r4, asr lr │ │ │ │ + addeq r3, sp, r0, asr #27 │ │ │ │ + ldrdeq r3, [sp], r4 │ │ │ │ + @ instruction: 0x00a56ab4 │ │ │ │ + @ instruction: 0x008d3cbc │ │ │ │ + addeq r3, sp, r8, lsr #25 │ │ │ │ + strdeq r6, [r5], r0 @ │ │ │ │ + addeq r3, sp, r0, lsl #24 │ │ │ │ + addeq r3, sp, r4, lsl ip │ │ │ │ tsteq r2, r4, ror #13 │ │ │ │ - addeq r7, sp, r8, lsl r4 │ │ │ │ - addeq r7, sp, r4, lsr #8 │ │ │ │ + ldrdeq r7, [sp], r8 │ │ │ │ + addeq r7, sp, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ 2e2850 │ │ │ │ ldr r7, [pc, #128] @ 2e2854 │ │ │ │ ldr r6, [pc, #128] @ 2e2858 │ │ │ │ @@ -103216,40 +103216,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #88] @ 2e285c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e2824 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e24d0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ bl 2e1928 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2e24d0 │ │ │ │ - adceq r6, r5, r0, lsr #22 │ │ │ │ - addeq r3, sp, r0, lsr sp │ │ │ │ - addeq r4, sp, r4, lsl #1 │ │ │ │ - addeq r4, sp, r0, ror #2 │ │ │ │ + adceq r6, r5, r0, ror #17 │ │ │ │ + strdeq r3, [sp], r0 │ │ │ │ + addeq r3, sp, r4, asr #28 │ │ │ │ + addeq r3, sp, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ 2e2b20 │ │ │ │ ldr r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r2, [pc, #676] @ 2e2b24 │ │ │ │ @@ -103277,15 +103277,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ addne r0, r0, r6 │ │ │ │ moveq r6, #0 │ │ │ │ cmp r3, r1 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r4, #156] @ 0x9c │ │ │ │ str r6, [r4, #172] @ 0xac │ │ │ │ - bl bb1798 │ │ │ │ + bl bb1558 │ │ │ │ ldr r5, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r5, #0 │ │ │ │ mul r1, r5, r1 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ ble 2e2944 │ │ │ │ @@ -103344,15 +103344,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #13 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [r4, #180] @ 0xb4 │ │ │ │ str r6, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ bl 2d75e4 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e2b04 │ │ │ │ lsl r5, r5, #20 │ │ │ │ @@ -103374,15 +103374,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 27db58 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r7, r7, r5 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ ldr r9, [r4, #144] @ 0x90 │ │ │ │ lsl r9, r9, #3 │ │ │ │ mov r3, r0 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r7, [r4, #148] @ 0x94 │ │ │ │ @@ -103421,19 +103421,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #268 @ 0x10c │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r2, r4, lsl #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, ip, lsr #9 │ │ │ │ - adceq r6, r5, ip, lsr r9 │ │ │ │ - addeq r3, sp, r4, asr #22 │ │ │ │ - addeq r3, sp, r8, asr fp │ │ │ │ - addeq r7, sp, r8, ror r0 │ │ │ │ - addeq r7, sp, r4, lsl #1 │ │ │ │ + strdeq r6, [r5], ip @ │ │ │ │ + addeq r3, sp, r4, lsl #18 │ │ │ │ + addeq r3, sp, r8, lsl r9 │ │ │ │ + addeq r6, sp, r8, lsr lr │ │ │ │ + addeq r6, sp, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3612] @ 2e3974 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103452,15 +103452,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #3560] @ 2e3988 │ │ │ │ ldr r3, [pc, #3560] @ 2e398c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r6, #204] @ 0xcc │ │ │ │ @@ -103587,15 +103587,15 @@ │ │ │ │ bge 2e2f58 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl bb1798 │ │ │ │ + bl bb1558 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sl, #176] @ 0xb0 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ strb r9, [r0, r3] │ │ │ │ @@ -103680,15 +103680,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r6, #204 @ 0xcc │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ sub ip, ip, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 2d6cf8 │ │ │ │ b 2e2c68 │ │ │ │ @@ -103722,22 +103722,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2504] @ 2e39c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e2c38 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r1, #148] @ 0x94 │ │ │ │ @@ -103987,15 +103987,15 @@ │ │ │ │ bl 27cc28 │ │ │ │ mov r9, r0 │ │ │ │ bl 27e230 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl a937fc │ │ │ │ + bl a935bc │ │ │ │ b 2e2c3c │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ orr r3, r3, #112 @ 0x70 │ │ │ │ strb r3, [r4, #108] @ 0x6c │ │ │ │ b 2e314c │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ @@ -104133,45 +104133,45 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 2e39d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e2d70 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #836] @ 2e39d8 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl a937fc │ │ │ │ + bl a935bc │ │ │ │ b 2e2c38 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl bb1798 │ │ │ │ + bl bb1558 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r0, r2, r1 │ │ │ │ add r1, r3, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r9, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ @@ -104289,15 +104289,15 @@ │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb1798 │ │ │ │ + bl bb1558 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ mul r0, r1, r0 │ │ │ │ add r9, r9, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ @@ -104327,50 +104327,50 @@ │ │ │ │ add r3, r3, r9 │ │ │ │ b 2e31a8 │ │ │ │ ldr r0, [pc, #148] @ 2e39dc │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e2d70 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 2e39e0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e2c38 │ │ │ │ - umlaleq r6, r5, ip, r7 │ │ │ │ + adceq r6, r5, ip, asr r5 │ │ │ │ tsteq r2, ip, lsl #5 │ │ │ │ tsteq r2, r8, lsl #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, sp, r4, lsl r0 │ │ │ │ - addeq r6, sp, r4, ror #31 │ │ │ │ + ldrdeq r6, [sp], r4 │ │ │ │ + addeq r6, sp, r4, lsr #27 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - strdeq r6, [r5], r6 @ │ │ │ │ - ldrdeq r6, [r5], ip @ │ │ │ │ - adceq r6, r5, r8, lsl #12 │ │ │ │ + @ instruction: 0x00a563b6 │ │ │ │ + umlaleq r6, r5, ip, r3 │ │ │ │ + adceq r6, r5, r8, asr #7 │ │ │ │ @ instruction: 0x01126194 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - adceq r6, r5, r2, lsr #9 │ │ │ │ - ldrdeq r6, [r5], r8 @ │ │ │ │ - addeq r3, sp, r4, ror #11 │ │ │ │ - strdeq r3, [sp], r8 │ │ │ │ + adceq r6, r5, r2, ror #4 │ │ │ │ + umlaleq r6, r5, r8, r1 │ │ │ │ + addeq r3, sp, r4, lsr #7 │ │ │ │ + @ instruction: 0x008d33b8 │ │ │ │ andeq r2, r0, r4, asr #32 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r6, [sp], ip │ │ │ │ - adceq r6, r5, lr, ror #2 │ │ │ │ - addeq r6, sp, r4, ror #17 │ │ │ │ + umulleq r6, sp, ip, sl │ │ │ │ + adceq r5, r5, lr, lsr #30 │ │ │ │ + addeq r6, sp, r4, lsr #13 │ │ │ │ muleq r0, r0, r4 │ │ │ │ - @ instruction: 0x008d65b8 │ │ │ │ - addeq r6, sp, ip, lsr #12 │ │ │ │ - addeq r6, sp, r4, lsr r3 │ │ │ │ - @ instruction: 0x008d63b4 │ │ │ │ + addeq r6, sp, r8, ror r3 │ │ │ │ + addeq r6, sp, ip, ror #7 │ │ │ │ + strdeq r6, [sp], r4 │ │ │ │ + addeq r6, sp, r4, ror r1 │ │ │ │ │ │ │ │ 002e39e4 : │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -104414,21 +104414,21 @@ │ │ │ │ mov r2, r6 │ │ │ │ strh r3, [sp, #4] │ │ │ │ strb r1, [sp, #6] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e3c90 │ │ │ │ add r7, r4, #224 @ 0xe0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b7359c │ │ │ │ + bl b7335c │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r2, r0 │ │ │ │ movcc r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl b730f4 │ │ │ │ + bl b72eb4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e12a0 │ │ │ │ b 2e3b00 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -104541,36 +104541,36 @@ │ │ │ │ beq 2e3ca4 │ │ │ │ mov r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ strb r1, [sp, #4] │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl a935f4 │ │ │ │ + bl a933b4 │ │ │ │ b 2e3a98 │ │ │ │ ldr r1, [pc, #68] @ 2e3cf0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a935f4 │ │ │ │ + bl a933b4 │ │ │ │ mov r6, #1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [sp, #4] │ │ │ │ b 2e3a90 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011253f4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r5, r5, r2, asr #17 │ │ │ │ + adceq r5, r5, r2, lsl #13 │ │ │ │ andeq r5, r0, fp, lsl fp │ │ │ │ @ instruction: 0x011252fc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - addseq r1, lr, r0, asr r9 │ │ │ │ + addseq r1, lr, r0, lsl r7 │ │ │ │ │ │ │ │ 002e3cf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 2e3d68 │ │ │ │ @@ -104585,23 +104585,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #28] @ 2e3d6c │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d990 │ │ │ │ + b b8d750 │ │ │ │ @ instruction: 0x0121194c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 002e3d70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -104613,43 +104613,43 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #144] @ 0x90 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2d5bb4 │ │ │ │ - adceq r5, r5, r8, ror #10 │ │ │ │ - addeq r2, sp, r4, ror r7 │ │ │ │ - addeq r2, sp, r8, lsl #15 │ │ │ │ + adceq r5, r5, r8, lsr #6 │ │ │ │ + addeq r2, sp, r4, lsr r5 │ │ │ │ + addeq r2, sp, r8, asr #10 │ │ │ │ │ │ │ │ 002e3dd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 2e3e14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 930c48 │ │ │ │ + bl 930a08 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #16] @ 2e3e18 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ - b 930074 │ │ │ │ - ldrdeq r5, [sp], r4 │ │ │ │ + b 92fe34 │ │ │ │ + umulleq r5, sp, r4, fp │ │ │ │ adcseq r0, r0, ip, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e3e78 │ │ │ │ mov r0, r1 │ │ │ │ @@ -104657,26 +104657,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 2e3e80 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq r5, sp, ip, lsr #30 │ │ │ │ - ldrdeq r6, [r5], r0 @ │ │ │ │ - addeq r5, sp, r0, lsl pc │ │ │ │ + addeq r5, sp, ip, ror #25 │ │ │ │ + umlaleq r6, r5, r0, r3 │ │ │ │ + ldrdeq r5, [sp], r0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -104684,17 +104684,17 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 2e3ec8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ bl 27ee30 │ │ │ │ - addeq r5, sp, ip, asr #29 │ │ │ │ + addeq r5, sp, ip, lsl #25 │ │ │ │ │ │ │ │ 002e3ecc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ 2e3f18 │ │ │ │ @@ -104711,15 +104711,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r3, ip, asr #15 │ │ │ │ ldr r0, [pc, #4] @ 2e3f28 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adcseq r0, r0, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -104785,15 +104785,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #12] @ 2e4050 │ │ │ │ bl 2dc6a8 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ b 2e3f94 │ │ │ │ - adceq r6, r5, ip, ror r4 │ │ │ │ + adceq r6, r5, ip, lsr r2 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r1] │ │ │ │ @@ -104801,55 +104801,55 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r1 │ │ │ │ bl 27cbb0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a945f4 │ │ │ │ + bl a943b4 │ │ │ │ ldr r1, [pc, #84] @ 2e40ec │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [r4, #6] │ │ │ │ - bl b77c04 │ │ │ │ + bl b779c4 │ │ │ │ ldr r1, [pc, #60] @ 2e40f0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r6, [r4, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl b77c04 │ │ │ │ + bl b779c4 │ │ │ │ strb r0, [r4, #9] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r6, sp, ip, lsr r1 │ │ │ │ - addeq r6, sp, r8, lsl r2 │ │ │ │ + strdeq r5, [sp], ip │ │ │ │ + ldrdeq r5, [sp], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2e418c │ │ │ │ ldr r2, [pc, #128] @ 2e4190 │ │ │ │ ldr r1, [pc, #128] @ 2e4194 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #96] @ 2e4198 │ │ │ │ ldr ip, [pc, #96] @ 2e419c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 2e41a0 │ │ │ │ ldr r2, [pc, #92] @ 2e41a4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -104865,17 +104865,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r6, r5, r8, lsr r3 │ │ │ │ - addeq r5, sp, ip, ror sl │ │ │ │ - addseq fp, sl, ip, lsr #2 │ │ │ │ + strdeq r6, [r5], r8 @ │ │ │ │ + addeq r5, sp, ip, lsr r8 │ │ │ │ + addseq sl, sl, ip, ror #29 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -104889,53 +104889,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #128 @ 0x80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ b 2e423c │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 93071c │ │ │ │ - bl a9378c │ │ │ │ + bl 9304dc │ │ │ │ + bl a9354c │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2e425c │ │ │ │ ldr lr, [r5, #136] @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ cmp ip, lr │ │ │ │ movcc r4, ip │ │ │ │ movcs r4, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ - bl a937fc │ │ │ │ + bl a935bc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl b9242c │ │ │ │ + bl b921ec │ │ │ │ mov r0, r7 │ │ │ │ - bl b92214 │ │ │ │ + bl b91fd4 │ │ │ │ ldr r4, [pc, #56] @ 2e4284 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e41e0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq r6, r5, r4, lsl #5 │ │ │ │ - addeq r5, sp, ip, asr #19 │ │ │ │ - addseq fp, sl, r4 │ │ │ │ + adceq r6, r5, r4, asr #32 │ │ │ │ + addeq r5, sp, ip, lsl #15 │ │ │ │ + addseq sl, sl, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ ldrb r5, [r1, #16] │ │ │ │ mov r9, r0 │ │ │ │ @@ -104996,23 +104996,23 @@ │ │ │ │ sub r3, r5, r4 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ movcs r3, #1024 @ 0x400 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl b921f4 │ │ │ │ + bl b91fb4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl b923dc │ │ │ │ + bl b9219c │ │ │ │ add r1, r6, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl b923dc │ │ │ │ + bl b9219c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r4, r3 │ │ │ │ cmp r5, r4 │ │ │ │ bhi 2e437c │ │ │ │ mov r0, r9 │ │ │ │ bl 2e41ac │ │ │ │ ldr r2, [pc, #268] @ 2e44e8 │ │ │ │ @@ -105033,15 +105033,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r4, [pc, #204] @ 2e44ec │ │ │ │ add r4, pc, r4 │ │ │ │ b 2e4334 │ │ │ │ ldr r0, [pc, #196] @ 2e44f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ b 2e43d4 │ │ │ │ ldr r4, [pc, #184] @ 2e44f4 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2e4334 │ │ │ │ ldr r3, [pc, #176] @ 2e44f8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -105060,43 +105060,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2e4504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e4348 │ │ │ │ ldr r0, [pc, #68] @ 2e4508 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e4348 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, asr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, lsl #22 │ │ │ │ adcseq r0, r0, ip, lsl r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r8, lsr #20 │ │ │ │ - addeq r5, sp, r8, lsl #19 │ │ │ │ - @ instruction: 0x008d59bc │ │ │ │ - addeq r5, sp, ip, ror #18 │ │ │ │ + addeq r5, sp, r8, asr #14 │ │ │ │ + addeq r5, sp, ip, ror r7 │ │ │ │ + addeq r5, sp, ip, lsr #14 │ │ │ │ muleq r0, r8, r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r5, [sp], r8 │ │ │ │ - addeq r5, sp, r8, lsl #18 │ │ │ │ + @ instruction: 0x008d56b8 │ │ │ │ + addeq r5, sp, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -105586,22 +105586,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1968] @ 2e549c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2e4b68 │ │ │ │ ldr r2, [pc, #1940] @ 2e54a0 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ @@ -105628,22 +105628,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1808] @ 2e54a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -105818,25 +105818,25 @@ │ │ │ │ cmp fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 2e4ee8 │ │ │ │ b 2e4ee4 │ │ │ │ ldr r0, [pc, #1132] @ 2e54d8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 2e4b68 │ │ │ │ ldr r0, [pc, #1100] @ 2e54dc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e4d98 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ bhi 2e50f4 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 2e4f54 │ │ │ │ mov r0, r9 │ │ │ │ bl 2d2e28 │ │ │ │ @@ -105878,22 +105878,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 2e54ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2e4fb4 │ │ │ │ ldr r2, [pc, #852] @ 2e54e4 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e4fb4 │ │ │ │ @@ -105922,23 +105922,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 2e54f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e4ef4 │ │ │ │ add r2, r6, #276 @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r2 │ │ │ │ bl 2d3184 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -105959,15 +105959,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 2e50e8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #604] @ 2e54fc │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 2e4fb4 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2e5358 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e50c0 │ │ │ │ @@ -105990,41 +105990,41 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 2e5504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e50c0 │ │ │ │ bl 2d2e28 │ │ │ │ b 2e50c0 │ │ │ │ ldr fp, [pc, #424] @ 2e5508 │ │ │ │ add fp, pc, fp │ │ │ │ b 2e52b8 │ │ │ │ ldr r0, [pc, #416] @ 2e550c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e4ef4 │ │ │ │ ldr r0, [pc, #400] @ 2e5510 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e50c0 │ │ │ │ ldr r3, [pc, #380] @ 2e5514 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e5258 │ │ │ │ ldr r3, [pc, #232] @ 2e5494 │ │ │ │ @@ -106040,21 +106040,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2e5518 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e5258 │ │ │ │ add sl, r6, sl, lsl #2 │ │ │ │ ldr r3, [sl, #308] @ 0x134 │ │ │ │ ldr r2, [pc, #260] @ 2e551c │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [sl, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #56] @ 2e545c │ │ │ │ @@ -106066,67 +106066,67 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2e5294 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2d3238 │ │ │ │ ldr r0, [pc, #208] @ 2e5520 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e5258 │ │ │ │ tsteq r2, r4, ror r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, ror #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, ip, lsr #8 │ │ │ │ adceq pc, pc, r8, lsr #30 │ │ │ │ - adceq r5, r5, r8, lsl #19 │ │ │ │ + adceq r5, r5, r8, asr #14 │ │ │ │ adceq pc, pc, r4, lsr #28 │ │ │ │ - addeq r5, sp, r0, ror r2 │ │ │ │ + addeq r5, sp, r0, lsr r0 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - addeq r5, sp, r0, ror r2 │ │ │ │ + addeq r5, sp, r0, lsr r0 │ │ │ │ @ instruction: 0x011241dc │ │ │ │ - addeq r5, sp, r4, asr #2 │ │ │ │ + addeq r4, sp, r4, lsl #30 │ │ │ │ andeq r5, r0, ip, asr #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r5, sp, r0, ror r1 │ │ │ │ + addeq r4, sp, r0, lsr pc │ │ │ │ andeq r6, r0, r8, lsl #6 │ │ │ │ - addeq r5, sp, r4, ror r0 │ │ │ │ - adceq r5, r5, r0, lsl #13 │ │ │ │ - umulleq r4, sp, ip, pc @ │ │ │ │ + addeq r4, sp, r4, lsr lr │ │ │ │ + adceq r5, r5, r0, asr #8 │ │ │ │ + addeq r4, sp, ip, asr sp │ │ │ │ tsteq r2, r8, ror #31 │ │ │ │ tsteq r2, ip, asr pc │ │ │ │ - addeq r5, sp, ip, ror #7 │ │ │ │ + addeq r5, sp, ip, lsr #3 │ │ │ │ ldrdeq pc, [pc], r4 @ │ │ │ │ - addeq r4, sp, r4, lsr lr │ │ │ │ - adceq r5, r5, r8, lsr #8 │ │ │ │ - addeq r4, sp, ip, ror #31 │ │ │ │ + strdeq r4, [sp], r4 @ │ │ │ │ + adceq r5, r5, r8, ror #3 │ │ │ │ + addeq r4, sp, ip, lsr #27 │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ strdeq pc, [pc], r8 @ │ │ │ │ - addeq r4, sp, ip, asr #26 │ │ │ │ - addeq r4, sp, r4, lsl lr │ │ │ │ - addeq r4, sp, r0, lsr #27 │ │ │ │ + addeq r4, sp, ip, lsl #22 │ │ │ │ + ldrdeq r4, [sp], r4 @ │ │ │ │ + addeq r4, sp, r0, ror #22 │ │ │ │ tsteq r2, ip, lsr sp │ │ │ │ andeq r2, r0, ip, asr #19 │ │ │ │ - addeq r4, sp, r8, ror ip │ │ │ │ - addeq r4, sp, r8, lsl #28 │ │ │ │ + addeq r4, sp, r8, lsr sl │ │ │ │ + addeq r4, sp, r8, asr #23 │ │ │ │ andeq r1, r0, r0, asr #22 │ │ │ │ - addeq r4, sp, r8, ror ip │ │ │ │ + addeq r4, sp, r8, lsr sl │ │ │ │ @ instruction: 0x01123b90 │ │ │ │ - addeq r4, sp, ip, lsl #26 │ │ │ │ + addeq r4, sp, ip, asr #21 │ │ │ │ andeq r5, r0, r8, ror pc │ │ │ │ - addeq r4, sp, r0, asr #23 │ │ │ │ - addeq r4, sp, r8, asr #20 │ │ │ │ - addeq r4, sp, r0, ror fp │ │ │ │ - addeq r4, sp, r8, asr #23 │ │ │ │ + addeq r4, sp, r0, lsl #19 │ │ │ │ + addeq r4, sp, r8, lsl #16 │ │ │ │ + addeq r4, sp, r0, lsr r9 │ │ │ │ + addeq r4, sp, r8, lsl #19 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - ldrdeq r4, [sp], r0 │ │ │ │ + umulleq r4, sp, r0, r9 │ │ │ │ tsteq r2, r4, ror #19 │ │ │ │ - addeq r4, sp, ip, lsr #23 │ │ │ │ + addeq r4, sp, ip, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -106147,19 +106147,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b a9356c │ │ │ │ + b a9332c │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 2d3148 │ │ │ │ sub r9, r6, #4 │ │ │ │ @@ -106300,17 +106300,17 @@ │ │ │ │ strb r3, [r0, #19] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ b 2e56dc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e57e0 │ │ │ │ b 2e56fc │ │ │ │ - ldrdeq r4, [r5], r0 @ │ │ │ │ - addeq r4, sp, ip, lsl r6 │ │ │ │ - addseq r9, sl, ip, asr #25 │ │ │ │ + umlaleq r4, r5, r0, ip │ │ │ │ + ldrdeq r4, [sp], ip │ │ │ │ + addseq r9, sl, ip, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #416] @ 2e59bc │ │ │ │ ldr r1, [pc, #416] @ 2e59c0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106324,15 +106324,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e5930 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl b92238 │ │ │ │ + bl b91ff8 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ bl 27ea34 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ @@ -106400,38 +106400,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2e59e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e5854 │ │ │ │ ldr r0, [pc, #52] @ 2e59e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e5854 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, ror #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r8, asr #11 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, ip, asr #10 │ │ │ │ tsteq r2, r0, lsl r5 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, sp, ip, lsl #13 │ │ │ │ - addeq r4, sp, r0, lsr #13 │ │ │ │ + addeq r4, sp, ip, asr #8 │ │ │ │ + addeq r4, sp, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #892] @ 2e5d7c │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106447,15 +106447,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr sl, [pc, #832] @ 2e5d90 │ │ │ │ cmp r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ movne r4, r9 │ │ │ │ movne r8, #0 │ │ │ │ movne r5, r0 │ │ │ │ addne r7, r5, #96 @ 0x60 │ │ │ │ @@ -106590,23 +106590,23 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #296] @ 2e5d9c │ │ │ │ ldr r0, [pc, #296] @ 2e5da0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ b 2e5bd0 │ │ │ │ ldr r1, [pc, #276] @ 2e5da4 │ │ │ │ ldr r0, [pc, #276] @ 2e5da8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #20 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ b 2e5bf4 │ │ │ │ ldr r3, [pc, #252] @ 2e5dac │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e5b34 │ │ │ │ ldr r3, [pc, #236] @ 2e5db0 │ │ │ │ @@ -106623,85 +106623,85 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2e5db8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2e5b34 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e4958 │ │ │ │ b 2e5bf4 │ │ │ │ ldr r0, [pc, #120] @ 2e5dbc │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 2e5b34 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 2e5dc0 │ │ │ │ ldr r1, [pc, #96] @ 2e5dc4 │ │ │ │ ldr r0, [pc, #96] @ 2e5dc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq r4, r5, r8, asr #20 │ │ │ │ + adceq r4, r5, r8, lsl #16 │ │ │ │ tsteq r2, ip, ror #7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r4, sp, r8, ror #11 │ │ │ │ - addeq r4, sp, r8, lsr r6 │ │ │ │ + addeq r4, sp, r8, lsr #7 │ │ │ │ + strdeq r4, [sp], r8 │ │ │ │ @ instruction: 0x011233b4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x011231dc │ │ │ │ - ldrdeq r4, [r5], r4 @ │ │ │ │ - addeq r4, sp, ip, ror r4 │ │ │ │ - @ instruction: 0x00a547b8 │ │ │ │ - addeq r4, sp, r0, asr #8 │ │ │ │ + umlaleq r4, r5, r4, r5 │ │ │ │ + addeq r4, sp, ip, lsr r2 │ │ │ │ + adceq r4, r5, r8, ror r5 │ │ │ │ + addeq r4, sp, r0, lsl #4 │ │ │ │ andeq r2, r0, r0, ror #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, sp, r0, ror r3 │ │ │ │ - addeq r4, sp, r8, ror r3 │ │ │ │ - adceq r4, r5, r4, ror #13 │ │ │ │ - @ instruction: 0x008d42b0 │ │ │ │ - addeq r4, sp, r0, lsl r3 │ │ │ │ + addeq r4, sp, r0, lsr r1 │ │ │ │ + addeq r4, sp, r8, lsr r1 │ │ │ │ + adceq r4, r5, r4, lsr #9 │ │ │ │ + addeq r4, sp, r0, ror r0 │ │ │ │ + ldrdeq r4, [sp], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 2e5e14 │ │ │ │ ldr r2, [pc, #48] @ 2e5e18 │ │ │ │ ldr r1, [pc, #48] @ 2e5e1c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2e41ac │ │ │ │ - adceq r4, r5, r0, ror #12 │ │ │ │ - addeq r4, sp, r4, lsr #4 │ │ │ │ - addeq r4, sp, ip, ror #4 │ │ │ │ + adceq r4, r5, r0, lsr #8 │ │ │ │ + addeq r3, sp, r4, ror #31 │ │ │ │ + addeq r4, sp, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #124] @ 2e5eb4 │ │ │ │ ldr r5, [pc, #124] @ 2e5eb8 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -106709,72 +106709,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #88] @ 2e5ec0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - bl b92008 │ │ │ │ + bl b91dc8 │ │ │ │ ldr ip, [pc, #72] @ 2e5ec4 │ │ │ │ mov r2, #924 @ 0x39c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r4, r5, r0, lsl r6 │ │ │ │ - ldrdeq r4, [sp], r4 @ │ │ │ │ - addeq r4, sp, r0, lsl r2 │ │ │ │ - addeq r4, sp, ip, lsr #5 │ │ │ │ - addeq r4, sp, r4, lsr #5 │ │ │ │ + ldrdeq r4, [r5], r0 @ │ │ │ │ + umulleq r3, sp, r4, pc @ │ │ │ │ + ldrdeq r3, [sp], r0 │ │ │ │ + addeq r4, sp, ip, rrx │ │ │ │ + addeq r4, sp, r4, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2e5f38 │ │ │ │ ldr r2, [pc, #88] @ 2e5f3c │ │ │ │ ldr r1, [pc, #88] @ 2e5f40 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 6ac31c │ │ │ │ mov r0, r4 │ │ │ │ bl 2e5804 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e5f28 │ │ │ │ bl 2db284 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b92244 │ │ │ │ - adceq r4, r5, r4, ror #10 │ │ │ │ - addeq r4, sp, r8, lsr #2 │ │ │ │ - addeq r4, sp, r0, ror r1 │ │ │ │ + b b92004 │ │ │ │ + adceq r4, r5, r4, lsr #6 │ │ │ │ + addeq r3, sp, r8, ror #29 │ │ │ │ + addeq r3, sp, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #220] @ 2e6038 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -106784,15 +106784,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 6ac294 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e5fe8 │ │ │ │ @@ -106828,17 +106828,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 2e6044 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #232 @ 0xe8 │ │ │ │ bl 2db0f4 │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ b 2e5fe0 │ │ │ │ - adceq r4, r5, ip, ror #9 │ │ │ │ - addeq r4, sp, r4, ror #1 │ │ │ │ - addeq r4, sp, r0, lsr #1 │ │ │ │ + adceq r4, r5, ip, lsr #5 │ │ │ │ + addeq r3, sp, r4, lsr #29 │ │ │ │ + addeq r3, sp, r0, ror #28 │ │ │ │ adceq lr, pc, r8, lsl r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #548] @ 2e6284 │ │ │ │ ldr lr, [pc, #548] @ 2e6288 │ │ │ │ @@ -106855,15 +106855,15 @@ │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #488] @ 2e6298 │ │ │ │ ldr r3, [pc, #488] @ 2e629c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -106914,21 +106914,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 2e62b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r0, r8 │ │ │ │ bl 2e5804 │ │ │ │ ldr r2, [pc, #252] @ 2e62b8 │ │ │ │ ldr r3, [pc, #204] @ 2e628c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -106936,74 +106936,74 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2e6280 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b a9356c │ │ │ │ + b a9332c │ │ │ │ ldr r3, [pc, #188] @ 2e62b0 │ │ │ │ subs r9, r4, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movne r9, #1 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e625c │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 2e62bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e60d0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e6138 │ │ │ │ b 2e61ac │ │ │ │ ldr r0, [pc, #92] @ 2e62c0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e6244 │ │ │ │ ldr r0, [pc, #76] @ 2e62c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e61ac │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - adceq r4, r5, r4, ror #7 │ │ │ │ + adceq r4, r5, r4, lsr #3 │ │ │ │ @ instruction: 0x01122d98 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r3, sp, ip, lsl #31 │ │ │ │ - ldrdeq r3, [sp], r4 │ │ │ │ + addeq r3, sp, ip, asr #26 │ │ │ │ + umulleq r3, sp, r4, sp │ │ │ │ tsteq r2, r4, asr sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, ip, lsr #26 │ │ │ │ andeq r1, r0, r0, ror #5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r7, r0, ip, lsl #1 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r3, [sp], r8 │ │ │ │ + @ instruction: 0x008d3db8 │ │ │ │ tsteq r2, r8, asr #24 │ │ │ │ - addeq r3, sp, r8, lsl pc │ │ │ │ - addeq r3, sp, ip, lsl pc │ │ │ │ - addeq r3, sp, r8, asr #30 │ │ │ │ + ldrdeq r3, [sp], r8 │ │ │ │ + ldrdeq r3, [sp], ip │ │ │ │ + addeq r3, sp, r8, lsl #26 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2e62d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq lr, pc, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 2e63ec │ │ │ │ ldr r2, [pc, #248] @ 2e63f0 │ │ │ │ @@ -107011,44 +107011,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #216] @ 2e63f8 │ │ │ │ ldr r3, [pc, #216] @ 2e63fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #212] @ 2e6400 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #204] @ 2e6404 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #196] @ 2e6408 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 93564c │ │ │ │ + bl 93540c │ │ │ │ ldr r3, [pc, #184] @ 2e640c │ │ │ │ ldr r2, [pc, #184] @ 2e6410 │ │ │ │ ldr r1, [pc, #184] @ 2e6414 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9357c0 │ │ │ │ + bl 935580 │ │ │ │ ldr r3, [pc, #164] @ 2e6418 │ │ │ │ ldr r2, [pc, #164] @ 2e641c │ │ │ │ ldr r1, [pc, #164] @ 2e6420 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9357c0 │ │ │ │ + bl 935580 │ │ │ │ ldr r0, [pc, #144] @ 2e6424 │ │ │ │ ldr r3, [pc, #144] @ 2e6428 │ │ │ │ ldr ip, [pc, #144] @ 2e642c │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [pc, #140] @ 2e6430 │ │ │ │ ldr r1, [pc, #140] @ 2e6434 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -107056,42 +107056,42 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 935934 │ │ │ │ + bl 9356f4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq r4, r5, r0, lsl r2 │ │ │ │ - addeq pc, ip, r0, asr sp @ │ │ │ │ - addeq pc, ip, r8, lsr #26 │ │ │ │ + ldrdeq r3, [r5], r0 @ │ │ │ │ + addeq pc, ip, r0, lsl fp @ │ │ │ │ + addeq pc, ip, r8, ror #21 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ - addeq r4, sp, r4, asr #1 │ │ │ │ + addeq r3, sp, r4, lsl #29 │ │ │ │ @ instruction: 0x01122ad0 │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ muleq r0, ip, lr │ │ │ │ - umulleq r4, sp, r8, r0 │ │ │ │ + addeq r3, sp, r8, asr lr │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - addseq sl, lr, r4, asr sl │ │ │ │ + addseq sl, lr, r4, lsl r8 │ │ │ │ muleq r0, r8, sl │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - addeq r4, sp, r0, asr r0 │ │ │ │ - addeq r4, sp, r8, asr r0 │ │ │ │ + addeq r3, sp, r0, lsl lr │ │ │ │ + addeq r3, sp, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ ldr r1, [pc, #216] @ 2e652c │ │ │ │ mov r5, r0 │ │ │ │ @@ -107170,15 +107170,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r5, #0 │ │ │ │ add r9, sp, #44 @ 0x2c │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ add sl, sp, #140 @ 0x8c │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb r5, [sp, #14] │ │ │ │ @@ -107257,27 +107257,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #920] @ 2e6a80 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2e68c8 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #900] @ 2e6a84 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl b73e24 │ │ │ │ + bl b73be4 │ │ │ │ ldr r2, [pc, #864] @ 2e6a88 │ │ │ │ ldr r3, [pc, #812] @ 2e6a58 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -107296,15 +107296,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl b73f1c │ │ │ │ + bl b73cdc │ │ │ │ b 2e6720 │ │ │ │ sub r2, r3, #352 @ 0x160 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ bcc 2e67f8 │ │ │ │ ldrb r2, [r0, #-100] @ 0xffffff9c │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ @@ -107353,15 +107353,15 @@ │ │ │ │ ldr ip, [pc, #568] @ 2e6a90 │ │ │ │ ldr r2, [pc, #568] @ 2e6a94 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2e6720 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #536] @ 2e6a98 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r2, sp, #15 │ │ │ │ strb r3, [sp, #15] │ │ │ │ bl 27dea0 <__ioctl_time64@plt> │ │ │ │ @@ -107375,24 +107375,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #488] @ 2e6aa8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 27d90c │ │ │ │ b 2e6720 │ │ │ │ ldr r1, [pc, #464] @ 2e6aac │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b89730 │ │ │ │ + bl b894f0 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #29] │ │ │ │ beq 2e6970 │ │ │ │ ldr r3, [pc, #424] @ 2e6ab0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -107411,15 +107411,15 @@ │ │ │ │ ldr r2, [pc, #372] @ 2e6ab4 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #356] @ 2e6ab8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2e68c8 │ │ │ │ ldrb r3, [sp, #15] │ │ │ │ tst r3, #1 │ │ │ │ bne 2e697c │ │ │ │ ldrb r3, [sp, #13] │ │ │ │ b 2e6668 │ │ │ │ mov r0, r4 │ │ │ │ @@ -107457,66 +107457,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2e68c8 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [pc, #176] @ 2e6ad0 │ │ │ │ ldr r2, [pc, #176] @ 2e6ad4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #172] @ 2e6ad8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2e68c8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00a53fb8 │ │ │ │ + adceq r3, r5, r8, ror sp │ │ │ │ tsteq r2, r8, lsr #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r3, sp, ip, lsr #29 │ │ │ │ - addeq r3, sp, ip, lsr #29 │ │ │ │ + addeq r3, sp, ip, ror #24 │ │ │ │ + addeq r3, sp, ip, ror #24 │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ andhi r4, r1, r0, lsr #10 │ │ │ │ rsbhi r4, r0, r1, lsr #10 │ │ │ │ rsbhi r4, r0, r8, lsl r5 │ │ │ │ - adceq r3, r5, r8, lsr lr │ │ │ │ - addeq r3, sp, r8, lsl lr │ │ │ │ - addeq r3, sp, r8, lsr sp │ │ │ │ + strdeq r3, [r5], r8 @ │ │ │ │ + ldrdeq r3, [sp], r8 │ │ │ │ + strdeq r3, [sp], r8 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - addeq r3, sp, ip, asr sp │ │ │ │ + addeq r3, sp, ip, lsl fp │ │ │ │ @ instruction: 0x011226dc │ │ │ │ andhi r4, r1, r2, lsr #10 │ │ │ │ - addeq r3, sp, r8, ror #23 │ │ │ │ + addeq r3, sp, r8, lsr #19 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andhi r4, r1, r3, lsr #10 │ │ │ │ - adceq r3, r5, r0, ror #24 │ │ │ │ - addeq r3, sp, r4, ror #24 │ │ │ │ - addeq r3, sp, r0, ror #22 │ │ │ │ + adceq r3, r5, r0, lsr #20 │ │ │ │ + addeq r3, sp, r4, lsr #20 │ │ │ │ + addeq r3, sp, r0, lsr #18 │ │ │ │ muleq r0, fp, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ tsteq r3, r4, asr #27 │ │ │ │ - addeq r3, sp, ip, lsr fp │ │ │ │ + strdeq r3, [sp], ip │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andshi r4, r8, r0, asr #10 │ │ │ │ andshi r4, r8, r1, asr #10 │ │ │ │ - adceq r3, r5, r8, lsl fp │ │ │ │ - addeq r3, sp, r8, lsr #21 │ │ │ │ - addeq r3, sp, ip, lsl sl │ │ │ │ - adceq r3, r5, r0, ror #21 │ │ │ │ - umulleq r3, sp, r8, sl │ │ │ │ - addeq r3, sp, r4, ror #19 │ │ │ │ + ldrdeq r3, [r5], r8 @ │ │ │ │ + addeq r3, sp, r8, ror #16 │ │ │ │ + ldrdeq r3, [sp], ip │ │ │ │ + adceq r3, r5, r0, lsr #17 │ │ │ │ + addeq r3, sp, r8, asr r8 │ │ │ │ + addeq r3, sp, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #1224] @ 2e6fbc │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -107644,15 +107644,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 27ed88 <__fprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl b89730 │ │ │ │ + bl b894f0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 27d90c │ │ │ │ ldrh r1, [r6, #10] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2e6e68 │ │ │ │ @@ -107823,20 +107823,20 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ bl 2dc484 │ │ │ │ b 2e6b08 │ │ │ │ tsteq r2, r0, lsl #6 │ │ │ │ rscseq pc, pc, r0, lsl #30 │ │ │ │ - umlaleq r3, r5, r8, r9 │ │ │ │ - adceq r3, r5, ip, ror #17 │ │ │ │ + adceq r3, r5, r8, asr r7 │ │ │ │ + adceq r3, r5, ip, lsr #13 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - adceq r3, r5, r4, asr #16 │ │ │ │ - addeq r3, sp, r0, ror #16 │ │ │ │ - adceq r3, r5, lr, asr r7 │ │ │ │ + adceq r3, r5, r4, lsl #12 │ │ │ │ + addeq r3, sp, r0, lsr #12 │ │ │ │ + adceq r3, r5, lr, lsl r5 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2e7044 │ │ │ │ mov r4, r1 │ │ │ │ @@ -107845,53 +107845,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ str r4, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r3, r5, ip, lsl #10 │ │ │ │ - addeq r3, sp, r4, lsl r4 │ │ │ │ - addeq r3, sp, r4, lsr #8 │ │ │ │ + adceq r3, r5, ip, asr #5 │ │ │ │ + ldrdeq r3, [sp], r4 │ │ │ │ + addeq r3, sp, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e70ac │ │ │ │ ldr r2, [pc, #68] @ 2e70b0 │ │ │ │ ldr r1, [pc, #68] @ 2e70b4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r3, r5, r0, lsr #9 │ │ │ │ - addeq r3, sp, r8, lsr #7 │ │ │ │ - @ instruction: 0x008d33b8 │ │ │ │ + adceq r3, r5, r0, ror #4 │ │ │ │ + addeq r3, sp, r8, ror #2 │ │ │ │ + addeq r3, sp, r8, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2e711c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2e7120 │ │ │ │ @@ -107899,53 +107899,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r3, r5, r4, lsr r4 │ │ │ │ - addeq r3, sp, ip, lsr r3 │ │ │ │ - addeq r3, sp, ip, asr #6 │ │ │ │ + strdeq r3, [r5], r4 @ │ │ │ │ + strdeq r3, [sp], ip │ │ │ │ + addeq r3, sp, ip, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e7184 │ │ │ │ ldr r2, [pc, #68] @ 2e7188 │ │ │ │ ldr r1, [pc, #68] @ 2e718c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq r3, r5, r8, asr #7 │ │ │ │ - ldrdeq r3, [sp], r0 │ │ │ │ - addeq r3, sp, r0, ror #5 │ │ │ │ + adceq r3, r5, r8, lsl #3 │ │ │ │ + umulleq r3, sp, r0, r0 │ │ │ │ + addeq r3, sp, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2e71f4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2e71f8 │ │ │ │ @@ -107953,90 +107953,90 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r3, r5, ip, asr r3 │ │ │ │ - addeq r3, sp, r4, ror #4 │ │ │ │ - addeq r3, sp, r4, ror r2 │ │ │ │ + adceq r3, r5, ip, lsl r1 │ │ │ │ + addeq r3, sp, r4, lsr #32 │ │ │ │ + addeq r3, sp, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2e725c │ │ │ │ ldr r2, [pc, #68] @ 2e7260 │ │ │ │ ldr r1, [pc, #68] @ 2e7264 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r3, [r5], r0 @ │ │ │ │ - strdeq r3, [sp], r8 │ │ │ │ - addeq r3, sp, r8, lsl #4 │ │ │ │ + strheq r3, [r5], r0 @ │ │ │ │ + @ instruction: 0x008d2fb8 │ │ │ │ + addeq r2, sp, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2e72b4 │ │ │ │ ldr r2, [pc, #52] @ 2e72b8 │ │ │ │ ldr r1, [pc, #52] @ 2e72bc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1c0 │ │ │ │ - adceq r3, r5, r8, lsl #5 │ │ │ │ - umulleq r3, sp, r0, r1 │ │ │ │ - addeq r3, sp, r0, lsr #3 │ │ │ │ + adceq r3, r5, r8, asr #32 │ │ │ │ + addeq r2, sp, r0, asr pc │ │ │ │ + addeq r2, sp, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 2e736c │ │ │ │ ldr r2, [pc, #148] @ 2e7370 │ │ │ │ ldr r1, [pc, #148] @ 2e7374 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e734c │ │ │ │ ldr r2, [r0, #860] @ 0x35c │ │ │ │ ldr r1, [r0, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -108046,28 +108046,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #864] @ 0x360 │ │ │ │ str r3, [r4, #860] @ 0x35c │ │ │ │ - bl b89730 │ │ │ │ + bl b894f0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 27d90c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27cec8 │ │ │ │ ldr r3, [pc, #20] @ 2e7378 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ b 2e7324 │ │ │ │ - adceq r3, r5, r0, lsr r2 │ │ │ │ - addeq r3, sp, r4, lsr r1 │ │ │ │ - addeq r3, sp, r4, asr #2 │ │ │ │ + strdeq r2, [r5], r0 @ │ │ │ │ + strdeq r2, [sp], r4 │ │ │ │ + addeq r2, sp, r4, lsl #30 │ │ │ │ tsteq r3, ip, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2e7440 │ │ │ │ ldr r6, [pc, #172] @ 2e7444 │ │ │ │ @@ -108078,15 +108078,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e7400 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -108101,27 +108101,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2e744c │ │ │ │ ldr r2, [pc, #68] @ 2e7450 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq r3, r5, r8, ror r1 │ │ │ │ - addeq r3, sp, r8, ror r0 │ │ │ │ - addeq r3, sp, ip, ror r0 │ │ │ │ - addeq r3, sp, r4, lsr r1 │ │ │ │ + adceq r2, r5, r8, lsr pc │ │ │ │ + addeq r2, sp, r8, lsr lr │ │ │ │ + addeq r2, sp, ip, lsr lr │ │ │ │ + strdeq r2, [sp], r4 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ │ │ │ │ 002e7454 : │ │ │ │ ldr r3, [pc, #176] @ 2e750c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -108155,27 +108155,27 @@ │ │ │ │ popge {r4, pc} │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27d258 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ 2e751c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74a88 │ │ │ │ + bl b74848 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r3, r4, lsl #5 │ │ │ │ @ instruction: 0x0120e600 │ │ │ │ - strheq r3, [sp], ip │ │ │ │ + addeq r2, sp, ip, ror lr │ │ │ │ @ instruction: 0x0120e5bc │ │ │ │ - addeq r3, sp, r0, lsl #1 │ │ │ │ + addeq r2, sp, r0, asr #28 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r0, #456] @ 0x1c8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2e75c8 │ │ │ │ cmp r3, #3 │ │ │ │ beq 2e7588 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -108342,36 +108342,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #96] @ 2e782c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - adceq r2, r5, r8, ror #30 │ │ │ │ - addseq r9, pc, ip, asr r4 @ │ │ │ │ - addseq pc, sl, r8, asr #4 │ │ │ │ - addeq r2, sp, r4, asr #30 │ │ │ │ - addeq r2, sp, r4, lsr pc │ │ │ │ - addeq r2, sp, r8, lsr #30 │ │ │ │ - addeq r2, sp, ip, lsl pc │ │ │ │ - addseq r1, r7, r8, ror r2 │ │ │ │ - adceq r2, r5, sp, asr #29 │ │ │ │ - @ instruction: 0x009af1d8 │ │ │ │ - addeq r4, lr, ip, asr r2 │ │ │ │ - addseq r5, r7, r8, ror #29 │ │ │ │ - addeq r2, sp, ip, ror #28 │ │ │ │ - addeq r2, sp, r8, lsl #29 │ │ │ │ - addeq r2, sp, r4, lsl #29 │ │ │ │ - ldrdeq r2, [sp], r4 │ │ │ │ - ldrdeq r2, [sp], r4 │ │ │ │ - umulleq r2, sp, r8, lr │ │ │ │ - addeq r2, sp, r0, ror lr │ │ │ │ - addeq r2, sp, r8, asr #28 │ │ │ │ - addeq r2, sp, r0, lsr #28 │ │ │ │ - addeq r2, sp, r4, lsl #29 │ │ │ │ + adceq r2, r5, r8, lsr #26 │ │ │ │ + addseq r9, pc, ip, lsl r2 @ │ │ │ │ + addseq pc, sl, r8 │ │ │ │ + addeq r2, sp, r4, lsl #26 │ │ │ │ + strdeq r2, [sp], r4 │ │ │ │ + addeq r2, sp, r8, ror #25 │ │ │ │ + ldrdeq r2, [sp], ip │ │ │ │ + addseq r1, r7, r8, lsr r0 │ │ │ │ + adceq r2, r5, sp, lsl #25 │ │ │ │ + umullseq lr, sl, r8, pc @ │ │ │ │ + addeq r4, lr, ip, lsl r0 │ │ │ │ + addseq r5, r7, r8, lsr #25 │ │ │ │ + addeq r2, sp, ip, lsr #24 │ │ │ │ + addeq r2, sp, r8, asr #24 │ │ │ │ + addeq r2, sp, r4, asr #24 │ │ │ │ + umulleq r2, sp, r4, ip │ │ │ │ + umulleq r2, sp, r4, ip │ │ │ │ + addeq r2, sp, r8, asr ip │ │ │ │ + addeq r2, sp, r0, lsr ip │ │ │ │ + addeq r2, sp, r8, lsl #24 │ │ │ │ + addeq r2, sp, r0, ror #23 │ │ │ │ + addeq r2, sp, r4, asr #24 │ │ │ │ ldr ip, [pc, #656] @ 2e7ac8 │ │ │ │ sub r0, r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r0, #18 │ │ │ │ bhi 2e7850 │ │ │ │ ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -108530,16 +108530,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - adceq r2, r5, sl, asr sp │ │ │ │ - adceq r2, r5, r1, ror #24 │ │ │ │ + adceq r2, r5, sl, lsl fp │ │ │ │ + adceq r2, r5, r1, lsr #20 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -108556,26 +108556,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi 2e7bf4 │ │ │ │ ldr r2, [pc, #216] @ 2e7bfc │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr ip, [pc, #196] @ 2e7c00 │ │ │ │ ldr r3, [pc, #196] @ 2e7c04 │ │ │ │ ldr r1, [pc, #196] @ 2e7c08 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -108608,17 +108608,17 @@ │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 2e7bac │ │ │ │ bl 27ee30 │ │ │ │ tsteq r2, r8, lsl #6 │ │ │ │ andeq r4, r0, r0, asr #18 │ │ │ │ - addeq r2, sp, r4, lsr #22 │ │ │ │ - adceq r2, r5, r8, lsr #26 │ │ │ │ - addeq r2, sp, ip, lsl #22 │ │ │ │ + addeq r2, sp, r4, ror #17 │ │ │ │ + adceq r2, r5, r8, ror #21 │ │ │ │ + addeq r2, sp, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #244] @ 2e7d1c │ │ │ │ mov r9, r3 │ │ │ │ @@ -108629,33 +108629,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 9813c8 │ │ │ │ + bl 981188 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2e7ca0 │ │ │ │ mov r0, #28 │ │ │ │ bl 27cbb0 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e7ad8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b26624 │ │ │ │ + bl b263e4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e7ce4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b41d2c │ │ │ │ + bl b41aec │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b74200 │ │ │ │ + bl b73fc0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ 2e7d24 │ │ │ │ ldr r3, [pc, #112] @ 2e7d20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -108773,50 +108773,50 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #28] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2e7f1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e7dcc │ │ │ │ ldr r0, [pc, #64] @ 2e7f20 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8, r9, sl} │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e7dcc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, asr #1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, ip, lsl #1 │ │ │ │ tsteq r2, r0, lsr r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, r8, ror lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008d27bc │ │ │ │ - addeq r2, sp, r0, asr #16 │ │ │ │ + addeq r2, sp, ip, ror r5 │ │ │ │ + addeq r2, sp, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ 2e8068 │ │ │ │ @@ -108840,22 +108840,22 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8034 │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9813c8 │ │ │ │ + bl 981188 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2e7fc0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2e7ad8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b26624 │ │ │ │ + bl b263e4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e7600 │ │ │ │ bl 27f1c0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ bne 2e801c │ │ │ │ @@ -108872,38 +108872,38 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl b41bbc │ │ │ │ + bl b4197c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b74200 │ │ │ │ + bl b73fc0 │ │ │ │ mov r5, #0 │ │ │ │ b 2e7fdc │ │ │ │ ldr r3, [pc, #56] @ 2e8074 │ │ │ │ ldr r0, [pc, #56] @ 2e8078 │ │ │ │ ldr r1, [pc, #56] @ 2e807c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #165 @ 0xa5 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2e7fc0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, asr #29 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, lsr #28 │ │ │ │ - adceq r2, r5, r8, lsr #16 │ │ │ │ - addeq r2, sp, r0, ror r7 │ │ │ │ - addeq r2, sp, ip, lsl #12 │ │ │ │ + adceq r2, r5, r8, ror #11 │ │ │ │ + addeq r2, sp, r0, lsr r5 │ │ │ │ + addeq r2, sp, ip, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [sp, #44] @ 0x2c │ │ │ │ ldrb r7, [sp, #40] @ 0x28 │ │ │ │ @@ -108931,20 +108931,20 @@ │ │ │ │ movne r2, #20 │ │ │ │ moveq r2, #1 │ │ │ │ b 2e80c4 │ │ │ │ ldr r1, [pc, #188] @ 2e81c0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ ldr r1, [pc, #172] @ 2e81c4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ orrs r0, r9, r0 │ │ │ │ beq 2e8180 │ │ │ │ mov r3, #19 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r8] │ │ │ │ bne 2e8158 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -108961,107 +108961,107 @@ │ │ │ │ b 2e80d0 │ │ │ │ cmp r9, #0 │ │ │ │ ldreq r3, [pc, #88] @ 2e81d0 │ │ │ │ movne r3, #260 @ 0x104 │ │ │ │ str r3, [r6] │ │ │ │ b 2e80d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ ldr r3, [pc, #68] @ 2e81d4 │ │ │ │ ldr ip, [pc, #68] @ 2e81d8 │ │ │ │ ldr r1, [pc, #68] @ 2e81dc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 2e81e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mvn r0, #0 │ │ │ │ b 2e80d4 │ │ │ │ - addeq r2, sp, ip, asr #13 │ │ │ │ - addeq r2, sp, ip, asr #13 │ │ │ │ + addeq r2, sp, ip, lsl #9 │ │ │ │ + addeq r2, sp, ip, lsl #9 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - ldrdeq r2, [r5], r4 @ │ │ │ │ - addeq r2, sp, ip, asr r6 │ │ │ │ - @ instruction: 0x008d24b8 │ │ │ │ + umlaleq r2, r5, r4, r4 │ │ │ │ + addeq r2, sp, ip, lsl r4 │ │ │ │ + addeq r2, sp, r8, ror r2 │ │ │ │ andeq r0, r0, r7, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ beq 2e825c │ │ │ │ - bl 98af6c │ │ │ │ + bl 98ad2c │ │ │ │ ldr r1, [pc, #216] @ 2e82ec │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #28] │ │ │ │ - bl 98afdc │ │ │ │ + bl 98ad9c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 98b1a0 │ │ │ │ + bl 98af60 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e82d0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2e821c │ │ │ │ ldr r1, [pc, #164] @ 2e82f0 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98b484 │ │ │ │ + bl 98b244 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2e82b8 │ │ │ │ - bl 98af6c │ │ │ │ + bl 98ad2c │ │ │ │ ldr r1, [pc, #132] @ 2e82f4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #32] │ │ │ │ - bl 98afdc │ │ │ │ + bl 98ad9c │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 98b1a0 │ │ │ │ + bl 98af60 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e82d0 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2e8278 │ │ │ │ ldr r1, [pc, #80] @ 2e82f8 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - bl 98b484 │ │ │ │ + bl 98b244 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r2, sp, r0, lsl #12 │ │ │ │ + addeq r2, sp, r0, asr #7 │ │ │ │ andeq sl, r0, ip, lsl r6 │ │ │ │ - @ instruction: 0x008d25b0 │ │ │ │ + addeq r2, sp, r0, ror r3 │ │ │ │ andeq sl, r0, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -109146,15 +109146,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #10 │ │ │ │ ldr r5, [pc, #668] @ 2e8704 │ │ │ │ movne r5, #0 │ │ │ │ - bl b6586c │ │ │ │ + bl b6562c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2e86b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc r2, r0, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ @@ -109179,15 +109179,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb sl, [r4, #19] │ │ │ │ strb r3, [r4, #21] │ │ │ │ strb fp, [r4, #20] │ │ │ │ str r4, [r8] │ │ │ │ bge 2e83ac │ │ │ │ mov r0, r4 │ │ │ │ - bl b26624 │ │ │ │ + bl b263e4 │ │ │ │ b 2e83ac │ │ │ │ cmp r6, #0 │ │ │ │ beq 2e8688 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 27d240 │ │ │ │ @@ -109224,15 +109224,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 2e8714 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 2e8718 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mvn r5, #0 │ │ │ │ b 2e84e8 │ │ │ │ cmn r7, #1 │ │ │ │ beq 2e8658 │ │ │ │ ldr r0, [pc, #352] @ 2e871c │ │ │ │ add r1, r7, #5696 @ 0x1640 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -109256,146 +109256,146 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #272] @ 2e872c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2e85a4 │ │ │ │ ldr r1, [pc, #256] @ 2e8730 │ │ │ │ ldr r3, [pc, #256] @ 2e8734 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #248] @ 2e8738 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 2e873c │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2e85a4 │ │ │ │ ldr r1, [pc, #224] @ 2e8740 │ │ │ │ ldr r3, [pc, #224] @ 2e8744 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #216] @ 2e8748 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 2e874c │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2e85a4 │ │ │ │ ldr r1, [pc, #192] @ 2e8750 │ │ │ │ ldr r3, [pc, #192] @ 2e8754 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #184] @ 2e8758 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 2e875c │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2e85a4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #156] @ 2e8760 │ │ │ │ ldr r2, [pc, #156] @ 2e8764 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #152] @ 2e8768 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #136] @ 2e876c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2e85a4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, ror #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r2, sp, r0, asr #9 │ │ │ │ + addeq r2, sp, r0, lsl #5 │ │ │ │ tsteq r2, r0, asr sl │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - addseq r5, fp, ip, asr #18 │ │ │ │ - @ instruction: 0x008d22b4 │ │ │ │ - adceq r2, r5, r0, ror #5 │ │ │ │ - strheq r2, [sp], ip │ │ │ │ + addseq r5, fp, ip, lsl #14 │ │ │ │ + addeq r2, sp, r4, ror r0 │ │ │ │ + adceq r2, r5, r0, lsr #1 │ │ │ │ + addeq r1, sp, ip, ror lr │ │ │ │ andeq r0, r0, r2, lsr #29 │ │ │ │ - addseq r5, fp, r8, lsr #16 │ │ │ │ - adceq r2, r5, r4, ror #4 │ │ │ │ - ldrdeq r2, [sp], r0 │ │ │ │ - addeq r2, sp, ip, lsr r0 │ │ │ │ + addseq r5, fp, r8, ror #11 │ │ │ │ + adceq r2, r5, r4, lsr #32 │ │ │ │ + umulleq r2, sp, r0, r0 │ │ │ │ + strdeq r1, [sp], ip │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ - addeq r2, sp, r4, asr #4 │ │ │ │ - adceq r2, r5, r0, lsr r2 │ │ │ │ - addeq r2, sp, ip │ │ │ │ + addeq r2, sp, r4 │ │ │ │ + strdeq r1, [r5], r0 @ │ │ │ │ + addeq r1, sp, ip, asr #27 │ │ │ │ @ instruction: 0x00000eb9 │ │ │ │ - addeq r2, sp, r0, lsr r2 │ │ │ │ - adceq r2, r5, r0, lsl #4 │ │ │ │ - ldrdeq r1, [sp], ip │ │ │ │ + strdeq r1, [sp], r0 │ │ │ │ + adceq r1, r5, r0, asr #31 │ │ │ │ + umulleq r1, sp, ip, sp │ │ │ │ andeq r0, r0, fp, asr #29 │ │ │ │ - addeq r2, sp, ip, asr #3 │ │ │ │ - ldrdeq r2, [r5], r0 @ │ │ │ │ - addeq r1, sp, ip, lsr #31 │ │ │ │ + addeq r1, sp, ip, lsl #31 │ │ │ │ + umlaleq r1, r5, r0, pc @ │ │ │ │ + addeq r1, sp, ip, ror #26 │ │ │ │ @ instruction: 0x00000eb2 │ │ │ │ - umlaleq r2, r5, ip, r1 │ │ │ │ - addeq r2, sp, r8, ror #3 │ │ │ │ - addeq r1, sp, r4, ror pc │ │ │ │ + adceq r1, r5, ip, asr pc │ │ │ │ + addeq r1, sp, r8, lsr #31 │ │ │ │ + addeq r1, sp, r4, lsr sp │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e879c │ │ │ │ - bl 98b770 │ │ │ │ + bl 98b530 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 9313e4 │ │ │ │ + bl 9311a4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ beq 2e87bc │ │ │ │ - bl 98b770 │ │ │ │ + bl 98b530 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 9313e4 │ │ │ │ + bl 9311a4 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r5, #3008 @ 0xbc0 │ │ │ │ mov r1, #0 │ │ │ │ str r6, [r4, #32] │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r0, [r5, #3020] @ 0xbcc │ │ │ │ cmp r0, r6 │ │ │ │ beq 2e87ec │ │ │ │ - bl 9313e4 │ │ │ │ + bl 9311a4 │ │ │ │ str r6, [r5, #3020] @ 0xbcc │ │ │ │ ldr r0, [r5, #3024] @ 0xbd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8804 │ │ │ │ - bl 930294 │ │ │ │ + bl 930054 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3024] @ 0xbd0 │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r5, #3028] @ 0xbd4 │ │ │ │ bl 27cec8 │ │ │ │ str r6, [r5, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ bne 2e8860 │ │ │ │ ldr r0, [r5, #3032] @ 0xbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8838 │ │ │ │ - bl 930294 │ │ │ │ + bl 930054 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3032] @ 0xbd8 │ │ │ │ ldr r0, [r5, #3036] @ 0xbdc │ │ │ │ bl 27cec8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3036] @ 0xbdc │ │ │ │ mov r0, #0 │ │ │ │ @@ -109406,15 +109406,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ bl 2d9808 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ b 2e8820 │ │ │ │ ldr r0, [pc, #4] @ 2e887c │ │ │ │ add r0, pc, r0 │ │ │ │ - b b75d00 │ │ │ │ + b b75ac0 │ │ │ │ @ instruction: 0x01130e94 │ │ │ │ ldr r1, [pc, #76] @ 2e88d4 │ │ │ │ ldr r2, [pc, #76] @ 2e88d8 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq ip, r1 │ │ │ │ @@ -109431,17 +109431,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2e88e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - @ instruction: 0x00a51fb0 │ │ │ │ - umulleq r1, sp, r4, sp │ │ │ │ - addeq r2, sp, r4, lsr #32 │ │ │ │ + adceq r1, r5, r0, ror sp │ │ │ │ + addeq r1, sp, r4, asr fp │ │ │ │ + addeq r1, sp, r4, ror #27 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #516] @ 2e8b08 │ │ │ │ ldr r3, [pc, #516] @ 2e8b0c │ │ │ │ @@ -109497,15 +109497,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ beq 2e8a0c │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r2, [r4, #24] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl b6b958 │ │ │ │ + bl b6b718 │ │ │ │ bl 3048f4 │ │ │ │ ldr r3, [pc, #312] @ 2e8b2c │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 2d4e14 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -109553,49 +109553,49 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #8 │ │ │ │ str lr, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2e8b48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [r8] │ │ │ │ b 2e89b0 │ │ │ │ ldr r0, [pc, #88] @ 2e8b4c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [r8] │ │ │ │ b 2e89b0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, lsl #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq fp, r8, r8, ror #23 │ │ │ │ @ instruction: 0x011204d4 │ │ │ │ tsteq r3, r0, asr #27 │ │ │ │ andeq fp, r8, r4, lsr #23 │ │ │ │ andeq r4, r0, r4, lsr #11 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strheq ip, [pc], r0 @ │ │ │ │ ldrdeq r5, [sp, -r4] │ │ │ │ @ instruction: 0x011203f0 │ │ │ │ - addeq r1, sp, r8, ror #29 │ │ │ │ + addeq r1, sp, r8, lsr #25 │ │ │ │ adceq ip, pc, r8 │ │ │ │ andeq r3, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, sp, r8, lsr #28 │ │ │ │ - addeq r1, sp, r4, lsr lr │ │ │ │ + addeq r1, sp, r8, ror #23 │ │ │ │ + strdeq r1, [sp], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #316] @ 2e8ca4 │ │ │ │ ldr r3, [pc, #316] @ 2e8ca8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -109613,15 +109613,15 @@ │ │ │ │ b 2e8bf4 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb r3, [r7, #537] @ 0x219 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8bbc │ │ │ │ - bl 99d198 │ │ │ │ + bl 99cf58 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r7, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e8bdc │ │ │ │ ldr r0, [r7, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8bdc │ │ │ │ @@ -109639,28 +109639,28 @@ │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 27cbb0 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 9813d8 │ │ │ │ + bl 981198 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2e8c3c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 2e7ad8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b26624 │ │ │ │ + bl b263e4 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e8b9c │ │ │ │ - bl b74200 │ │ │ │ + bl b73fc0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b41c18 │ │ │ │ + bl b419d8 │ │ │ │ mov r5, #0 │ │ │ │ b 2e8bdc │ │ │ │ mov r6, r4 │ │ │ │ ldr r2, [pc, #68] @ 2e8cac │ │ │ │ ldr r3, [pc, #60] @ 2e8ca8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -109736,15 +109736,15 @@ │ │ │ │ asr r8, r8, #4 │ │ │ │ asr r7, r7, #4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl b71f90 │ │ │ │ + bl b71d50 │ │ │ │ cmp r6, r4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bne 2e8d90 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -109867,15 +109867,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r3, #456] @ 0x1c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e9010 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #0 │ │ │ │ - bl 988bb4 │ │ │ │ + bl 988974 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #296] @ 2e90e4 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [pc, #276] @ 2e90d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -109924,41 +109924,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e90f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e8f64 │ │ │ │ ldr r0, [pc, #56] @ 2e90f8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e8f64 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0111fed8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0111feb8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tstpeq r1, r4, asr #28 @ p-variant is OBSOLETE │ │ │ │ andeq r4, r0, r8, lsl #25 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r1, sp, ip, r8 │ │ │ │ - addeq r1, sp, r0, ror #17 │ │ │ │ + addeq r1, sp, ip, asr r6 │ │ │ │ + addeq r1, sp, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #536] @ 2e9330 │ │ │ │ mov r4, r2 │ │ │ │ @@ -109975,28 +109975,28 @@ │ │ │ │ beq 2e91d8 │ │ │ │ cmn r3, #2 │ │ │ │ beq 2e918c │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ beq 2e926c │ │ │ │ mov r0, r4 │ │ │ │ - bl b739a0 │ │ │ │ + bl b73760 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #464] @ 2e933c │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e9278 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e918c │ │ │ │ mov r0, r6 │ │ │ │ bl 2e8f14 │ │ │ │ mov r0, r4 │ │ │ │ - bl b74200 │ │ │ │ + bl b73fc0 │ │ │ │ ldr r2, [pc, #420] @ 2e9340 │ │ │ │ ldr r3, [pc, #404] @ 2e9334 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -110033,23 +110033,23 @@ │ │ │ │ beq 2e9314 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 2e9350 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e9178 │ │ │ │ ldr r8, [pc, #224] @ 2e9354 │ │ │ │ add r8, pc, r8 │ │ │ │ b 2e9164 │ │ │ │ ldr r3, [pc, #216] @ 2e9358 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -110068,52 +110068,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2e935c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e9178 │ │ │ │ ldr r0, [pc, #96] @ 2e9360 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e9178 │ │ │ │ ldr r0, [pc, #72] @ 2e9364 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e9178 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, r8, ror #25 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0111fcd4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tstpeq r1, r8, ror #24 @ p-variant is OBSOLETE │ │ │ │ andeq r1, r0, ip, lsr #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r1, sp, r4, r7 │ │ │ │ - addeq r1, sp, ip, ror r7 │ │ │ │ + addeq r1, sp, r4, asr r5 │ │ │ │ + addeq r1, sp, ip, lsr r5 │ │ │ │ andeq r5, r0, ip, ror #8 │ │ │ │ - addeq r1, sp, r4, ror r7 │ │ │ │ - addeq r1, sp, ip, lsr #15 │ │ │ │ - addeq r1, sp, r4, lsl r7 │ │ │ │ + addeq r1, sp, r4, lsr r5 │ │ │ │ + addeq r1, sp, ip, ror #10 │ │ │ │ + ldrdeq r1, [sp], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #560] @ 2e95b4 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -110135,33 +110135,33 @@ │ │ │ │ ldr r2, [pc, #504] @ 2e95c0 │ │ │ │ umull r1, r2, r3, r2 │ │ │ │ cmp r4, r2, lsr #2 │ │ │ │ bcc 2e9470 │ │ │ │ add r4, ip, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl b921f4 │ │ │ │ + bl b91fb4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e942c │ │ │ │ mov r0, r4 │ │ │ │ - bl b92214 │ │ │ │ + bl b91fd4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e942c │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2e9468 │ │ │ │ ldr r2, [pc, #436] @ 2e95c4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #29 │ │ │ │ - bl 988da8 │ │ │ │ + bl 988b68 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #404] @ 2e95c8 │ │ │ │ ldr r3, [pc, #384] @ 2e95b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -110169,15 +110169,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2e95b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b923dc │ │ │ │ + b b9219c │ │ │ │ bl 27d21c │ │ │ │ b 2e9408 │ │ │ │ ldr r2, [pc, #340] @ 2e95cc │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e9504 │ │ │ │ @@ -110233,48 +110233,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2e95e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e9484 │ │ │ │ ldr r0, [pc, #76] @ 2e95e8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e9484 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tstpeq r1, ip, ror sl @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r1, r0, ror #20 @ p-variant is OBSOLETE │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r3, r0, ip, lsr r6 │ │ │ │ @ instruction: 0x0111f9d0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tstpeq r1, ip, ror #18 @ p-variant is OBSOLETE │ │ │ │ tstpeq r1, r8, lsr r9 @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, r0, asr r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, sp, r0, ror r5 │ │ │ │ - addeq r1, sp, r4, asr #11 │ │ │ │ + addeq r1, sp, r0, lsr r3 │ │ │ │ + addeq r1, sp, r4, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ ldr r2, [pc, #748] @ 2e98f8 │ │ │ │ @@ -110296,29 +110296,29 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e9730 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ mov r3, r8 │ │ │ │ - bl 988a48 │ │ │ │ + bl 988808 │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 2e9764 │ │ │ │ ldr r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, r5 │ │ │ │ subhi r3, r3, r5 │ │ │ │ bhi 2e9688 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e9820 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ - bl b9242c │ │ │ │ + bl b921ec │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ bcc 2e96b4 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 2e9778 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -110329,15 +110329,15 @@ │ │ │ │ ldr r2, [pc, #564] @ 2e9904 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #25 │ │ │ │ - bl 988da8 │ │ │ │ + bl 988b68 │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [pc, #532] @ 2e9908 │ │ │ │ ldr r3, [pc, #516] @ 2e98fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -110355,15 +110355,15 @@ │ │ │ │ ldr r2, [r4, #508] @ 0x1fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e964c │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ - bl 988a48 │ │ │ │ + bl 988808 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrgt r3, [r4, #508] @ 0x1fc │ │ │ │ subgt r3, r3, r5 │ │ │ │ strgt r3, [r4, #508] @ 0x1fc │ │ │ │ bgt 2e966c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -110394,24 +110394,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2e991c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2e96b4 │ │ │ │ bl 27d21c │ │ │ │ b 2e96c8 │ │ │ │ ldr r3, [pc, #228] @ 2e990c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -110437,53 +110437,53 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2e9924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e9684 │ │ │ │ ldr r0, [pc, #96] @ 2e9928 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e9684 │ │ │ │ ldr r0, [pc, #80] @ 2e992c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 2e96b4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0111f7f4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r1, r0, ror #15 @ p-variant is OBSOLETE │ │ │ │ andeq r3, r0, ip, ror r3 │ │ │ │ tstpeq r1, r0, lsl r7 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, r4, asr #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, sp, r8, ror #8 │ │ │ │ + addeq r1, sp, r8, lsr #4 │ │ │ │ andeq r2, r0, r4, lsr #30 │ │ │ │ - addeq r1, sp, r8, lsl #6 │ │ │ │ - addeq r1, sp, r4, asr r3 │ │ │ │ - strdeq r1, [sp], ip │ │ │ │ + addeq r1, sp, r8, asr #1 │ │ │ │ + addeq r1, sp, r4, lsl r1 │ │ │ │ + @ instruction: 0x008d11bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ 2e9998 │ │ │ │ ldr ip, [pc, #80] @ 2e999c │ │ │ │ ldm r0, {r5, lr} │ │ │ │ @@ -110504,17 +110504,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2e99ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - adceq r0, r5, ip, ror #29 │ │ │ │ - ldrdeq r0, [sp], r0 @ │ │ │ │ - addeq r0, sp, r0, ror #30 │ │ │ │ + adceq r0, r5, ip, lsr #25 │ │ │ │ + umulleq r0, sp, r0, sl │ │ │ │ + addeq r0, sp, r0, lsr #26 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #820] @ 2e9cfc │ │ │ │ ldr r3, [pc, #820] @ 2e9d00 │ │ │ │ @@ -110726,17 +110726,17 @@ │ │ │ │ tstpeq r1, ip, lsr r4 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ tstpeq r1, ip, ror #2 @ p-variant is OBSOLETE │ │ │ │ - adceq r0, r5, r8, lsl #23 │ │ │ │ - addeq r0, sp, ip, ror #18 │ │ │ │ - strdeq r0, [sp], ip │ │ │ │ + adceq r0, r5, r8, asr #18 │ │ │ │ + addeq r0, sp, ip, lsr #14 │ │ │ │ + @ instruction: 0x008d09bc │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #2752] @ 2ea804 │ │ │ │ @@ -110768,28 +110768,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ ldr r5, [pc, #2656] @ 2ea810 │ │ │ │ bl 2dce48 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e9e28 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ ldr r2, [pc, #2620] @ 2ea814 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #2616] @ 2ea818 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2dce00 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #2 │ │ │ │ @@ -111285,23 +111285,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 2ea8c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e9fec │ │ │ │ bl 2dce00 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e9f68 │ │ │ │ ldr r3, [pc, #536] @ 2ea828 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -111325,22 +111325,22 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 2ea8cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ea0a0 │ │ │ │ ldr r2, [pc, #560] @ 2ea8d0 │ │ │ │ ldr r3, [pc, #356] @ 2ea808 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -111366,23 +111366,23 @@ │ │ │ │ beq 2ea7f0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2ea8d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ea0a0 │ │ │ │ ldr r3, [pc, #368] @ 2ea8b8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e9fec │ │ │ │ ldr r3, [pc, #352] @ 2ea8bc │ │ │ │ @@ -111398,49 +111398,49 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2ea8d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e9fec │ │ │ │ ldr r0, [pc, #280] @ 2ea8dc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e9fec │ │ │ │ ldr r0, [pc, #264] @ 2ea8e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2e9fec │ │ │ │ ldr r0, [pc, #252] @ 2ea8e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ea0a0 │ │ │ │ ldr r0, [pc, #240] @ 2ea8e8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ea0a0 │ │ │ │ ldrheq pc, [r1, -ip] @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r1, ip, lsl #1 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x008ccab0 │ │ │ │ - addeq ip, ip, r4, lsr #14 │ │ │ │ - adceq r0, r5, ip, lsl #21 │ │ │ │ + addeq ip, ip, r0, ror r8 │ │ │ │ + addeq ip, ip, r4, ror #9 │ │ │ │ + adceq r0, r5, ip, asr #16 │ │ │ │ @ instruction: 0x0111efd4 │ │ │ │ - adceq r0, r5, lr, lsl #14 │ │ │ │ + adceq r0, r5, lr, asr #9 │ │ │ │ tsteq r1, r0, ror #29 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0111eddc │ │ │ │ tsteq r1, r0, lsr sp │ │ │ │ andeq lr, r0, r3, lsl #2 │ │ │ │ tsteq r1, r4, lsl #26 │ │ │ │ @ instruction: 0x0111ecd8 │ │ │ │ @@ -111473,24 +111473,24 @@ │ │ │ │ tsteq r1, ip, asr #18 │ │ │ │ tsteq r1, r0, lsr #18 │ │ │ │ @ instruction: 0x0111e8f4 │ │ │ │ tsteq r1, r8, asr #17 │ │ │ │ andeq r6, r0, r0, ror r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r0, sp, r4, r7 │ │ │ │ + addeq r0, sp, r4, asr r5 │ │ │ │ andeq r4, r0, r0, lsr #10 │ │ │ │ - @ instruction: 0x008d06b4 │ │ │ │ + addeq r0, sp, r4, ror r4 │ │ │ │ tsteq r1, r4, ror #14 │ │ │ │ - addeq r0, sp, ip, lsl #12 │ │ │ │ - ldrdeq r0, [sp], r4 │ │ │ │ - addeq r0, sp, r8, ror #11 │ │ │ │ - ldrdeq r0, [sp], r8 │ │ │ │ - addeq r0, sp, r4, lsl #11 │ │ │ │ - addeq r0, sp, r0, ror r5 │ │ │ │ + addeq r0, sp, ip, asr #7 │ │ │ │ + umulleq r0, sp, r4, r3 │ │ │ │ + addeq r0, sp, r8, lsr #7 │ │ │ │ + umulleq r0, sp, r8, r3 │ │ │ │ + addeq r0, sp, r4, asr #6 │ │ │ │ + addeq r0, sp, r0, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub r3, r2, #65 @ 0x41 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #412] @ 2eaaa8 │ │ │ │ @@ -111521,15 +111521,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2d90d4 │ │ │ │ ldr r3, [pc, #316] @ 2eaab4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [pc, #296] @ 2eaab8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 2eaa00 │ │ │ │ ldr r2, [pc, #276] @ 2eaabc │ │ │ │ @@ -111574,45 +111574,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2eaacc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ea9a0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #64] @ 2eaad0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ea9a0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0111e4f4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r4, ror #9 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, ip, asr r4 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, sp, r0, asr r3 │ │ │ │ - addeq r0, sp, r0, lsl #7 │ │ │ │ + addeq r0, sp, r0, lsl r1 │ │ │ │ + addeq r0, sp, r0, asr #2 │ │ │ │ │ │ │ │ 002eaad4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -111633,15 +111633,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2eab60 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r3 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl b26624 │ │ │ │ + bl b263e4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -111652,46 +111652,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2e8b50 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 9813c8 │ │ │ │ + bl 981188 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2eabf8 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2eac4c │ │ │ │ bls 2eac10 │ │ │ │ sub r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2eac74 │ │ │ │ ldr r3, [pc, #200] @ 2eac80 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r1, [pc, #184] @ 2eac84 │ │ │ │ ldr r3, [pc, #184] @ 2eac88 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #176] @ 2eac8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ 2eac90 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, r6 │ │ │ │ - bl b26624 │ │ │ │ + bl b263e4 │ │ │ │ mov r0, r4 │ │ │ │ - bl b41cd0 │ │ │ │ + bl b41a90 │ │ │ │ mov r4, #0 │ │ │ │ b 2eab40 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ bl 27f1c0 │ │ │ │ @@ -111715,17 +111715,17 @@ │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 2eac2c │ │ │ │ bl 27ee30 │ │ │ │ tsteq r2, ip, lsl #24 │ │ │ │ tsteq r1, r0, lsl #6 │ │ │ │ andeq r4, r0, r0, asr #18 │ │ │ │ - umulleq pc, ip, r8, sl @ │ │ │ │ - umlaleq pc, r4, r4, ip @ │ │ │ │ - addeq pc, ip, r8, ror sl @ │ │ │ │ + addeq pc, ip, r8, asr r8 @ │ │ │ │ + adceq pc, r4, r4, asr sl @ │ │ │ │ + addeq pc, ip, r8, lsr r8 @ │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ │ │ │ │ 002eac94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -111766,21 +111766,21 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ead70 │ │ │ │ ldr r3, [pc, #308] @ 2eae70 │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 934f3c │ │ │ │ + bl 934cfc │ │ │ │ ldr r2, [pc, #288] @ 2eae74 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne r6, #0 │ │ │ │ bne 2eadb4 │ │ │ │ @@ -111838,18 +111838,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ tsteq r2, ip, asr sl │ │ │ │ tsteq r1, r0, asr r1 │ │ │ │ - adceq pc, r4, r0, lsr #23 │ │ │ │ - addeq r8, pc, r8, lsr #4 │ │ │ │ + adceq pc, r4, r0, ror #18 │ │ │ │ + addeq r7, pc, r8, ror #31 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq r9, ip, r4, asr #2 │ │ │ │ + addeq r8, ip, r4, lsl #30 │ │ │ │ │ │ │ │ 002eae78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #348] @ 2eafec │ │ │ │ @@ -111871,24 +111871,24 @@ │ │ │ │ bl 27e890 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2eaeb0 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eaf44 │ │ │ │ ldr r5, [pc, #264] @ 2eaff0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #256] @ 2eaff4 │ │ │ │ ldr r1, [pc, #256] @ 2eaff8 │ │ │ │ add ip, r5, #204 @ 0xcc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eafbc │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -111905,15 +111905,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #596 @ 0x254 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -111923,41 +111923,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #108] @ 2eb014 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2eaf70 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ ldr ip, [pc, #80] @ 2eb018 │ │ │ │ ldr r1, [pc, #80] @ 2eb01c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 2eb020 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2eaf70 │ │ │ │ tsteq r2, r8, ror r8 │ │ │ │ - adceq pc, r4, r4, lsl #19 │ │ │ │ - @ instruction: 0x008cb1b0 │ │ │ │ - addeq fp, ip, r8, asr #3 │ │ │ │ - adceq pc, r4, ip, lsl r9 @ │ │ │ │ - addeq pc, ip, r4, lsl pc @ │ │ │ │ - addeq pc, ip, r0, lsl #14 │ │ │ │ - ldrdeq pc, [r4], r0 @ │ │ │ │ - @ instruction: 0x008cfeb4 │ │ │ │ - @ instruction: 0x008cf6b4 │ │ │ │ + adceq pc, r4, r4, asr #14 │ │ │ │ + addeq sl, ip, r0, ror pc │ │ │ │ + addeq sl, ip, r8, lsl #31 │ │ │ │ + ldrdeq pc, [r4], ip @ │ │ │ │ + ldrdeq pc, [ip], r4 │ │ │ │ + addeq pc, ip, r0, asr #9 │ │ │ │ + umlaleq pc, r4, r0, r6 @ │ │ │ │ + addeq pc, ip, r4, ror ip @ │ │ │ │ + addeq pc, ip, r4, ror r4 @ │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - @ instruction: 0x008cfeb8 │ │ │ │ - addeq pc, ip, r8, lsl #13 │ │ │ │ + addeq pc, ip, r8, ror ip @ │ │ │ │ + addeq pc, ip, r8, asr #8 │ │ │ │ andeq r0, r0, sl, asr r2 │ │ │ │ │ │ │ │ 002eb024 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -112086,17 +112086,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r1, r0, asr #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r4, asr ip │ │ │ │ - adceq pc, r4, r0, ror #12 │ │ │ │ - addeq pc, ip, r4, asr #8 │ │ │ │ - ldrdeq pc, [ip], r4 │ │ │ │ + adceq pc, r4, r0, lsr #8 │ │ │ │ + addeq pc, ip, r4, lsl #4 │ │ │ │ + umulleq pc, ip, r4, r4 @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002eb248 : │ │ │ │ add r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r0, #2968] @ 0xb98 │ │ │ │ b 27ca90 │ │ │ │ │ │ │ │ @@ -112267,17 +112267,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r1, r0, lsl sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r4, lsl #19 │ │ │ │ - adceq pc, r4, r4, lsr #7 │ │ │ │ - addeq pc, ip, r8, lsl #3 │ │ │ │ - addeq pc, ip, r8, lsl r4 @ │ │ │ │ + adceq pc, r4, r4, ror #2 │ │ │ │ + addeq lr, ip, r8, asr #30 │ │ │ │ + ldrdeq pc, [ip], r8 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002eb504 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -112401,15 +112401,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3023ac │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3023f8 │ │ │ │ - adceq pc, r4, r8, lsr #2 │ │ │ │ + adceq lr, r4, r8, ror #29 │ │ │ │ │ │ │ │ 002eb700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #724] @ 2eb9ec │ │ │ │ @@ -112444,23 +112444,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb7ac │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2e7f24 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2eb7ac │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl b4b180 │ │ │ │ + bl b4af40 │ │ │ │ mov r0, r4 │ │ │ │ - bl b41bbc │ │ │ │ + bl b4197c │ │ │ │ add r0, r5, #584 @ 0x248 │ │ │ │ - bl b92244 │ │ │ │ + bl b92004 │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl b92244 │ │ │ │ + bl b92004 │ │ │ │ ldr r0, [r5, #540] @ 0x21c │ │ │ │ - bl b41c18 │ │ │ │ + bl b419d8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f52cc │ │ │ │ mov r0, r6 │ │ │ │ bl 2fa9d0 │ │ │ │ mov r0, r6 │ │ │ │ bl 302444 │ │ │ │ mov r0, r6 │ │ │ │ @@ -112499,43 +112499,43 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb944 │ │ │ │ ldr r1, [pc, #400] @ 2eba04 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r3, [r4, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb894 │ │ │ │ add r0, r4, #788 @ 0x314 │ │ │ │ bl 2d30a8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6b9b0 │ │ │ │ + bl b6b770 │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eb8ac │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ add r0, r5, #728 @ 0x2d8 │ │ │ │ - bl b92244 │ │ │ │ + bl b92004 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ bl 27cec8 │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ bne 2eb8b8 │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ bl 27cec8 │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 9313e4 │ │ │ │ + bl 9311a4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ str r4, [r6, #12] │ │ │ │ - bl 9313e4 │ │ │ │ + bl 9311a4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ str r4, [r6, #8] │ │ │ │ ldr r0, [r5, #772] @ 0x304 │ │ │ │ bl 27cec8 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ @@ -112574,44 +112574,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2eba18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2eb750 │ │ │ │ ldr r0, [pc, #68] @ 2eba1c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2eb750 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, ip, ror #13 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, ip, asr #13 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - ldrdeq pc, [ip], ip │ │ │ │ - ldrdeq pc, [ip], ip │ │ │ │ + umulleq pc, ip, ip, r5 @ │ │ │ │ + umulleq pc, ip, ip, r4 @ │ │ │ │ tsteq r1, ip, ror #9 │ │ │ │ andeq r2, r0, ip, lsr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, ip, r8, ror #9 │ │ │ │ - addeq pc, ip, ip, lsr #10 │ │ │ │ + addeq pc, ip, r8, lsr #5 │ │ │ │ + addeq pc, ip, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #4000] @ 2ec9d8 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -112725,15 +112725,15 @@ │ │ │ │ add r6, r6, r6, lsl #2 │ │ │ │ lsl r5, r6, #6 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl b72ab0 │ │ │ │ + bl b72870 │ │ │ │ cmp r5, r0 │ │ │ │ mov r6, r0 │ │ │ │ beq 2ebeb8 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [pc, #3540] @ 2ec9f4 │ │ │ │ ldr r0, [r9, #2928] @ 0xb70 │ │ │ │ bl 27ccd0 │ │ │ │ @@ -112891,26 +112891,26 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl b72ab0 │ │ │ │ + bl b72870 │ │ │ │ cmp r4, r0 │ │ │ │ bne 2ebcb4 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, r1 │ │ │ │ bl 2de378 │ │ │ │ ldr r1, [pc, #2880] @ 2eca00 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2ec37c │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 2ebf50 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -113059,15 +113059,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, r6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl b72ab0 │ │ │ │ + bl b72870 │ │ │ │ cmp r4, r0 │ │ │ │ beq 2ec280 │ │ │ │ ldr r6, [pc, #2216] @ 2ec9f8 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ umull r3, r6, r0, r6 │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ lsr r6, r6, #8 │ │ │ │ @@ -113076,22 +113076,22 @@ │ │ │ │ lsl r4, r4, #3 │ │ │ │ add r7, r4, #24 │ │ │ │ add r7, r8, r7 │ │ │ │ lsl r3, r6, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl b72bec │ │ │ │ + bl b729ac │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ sub sl, r3, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl b721b0 │ │ │ │ + bl b71f70 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub fp, r3, r6 │ │ │ │ cmp fp, #1 │ │ │ │ ble 2ec2b4 │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, #1 │ │ │ │ lsl r7, r3, #2 │ │ │ │ @@ -113101,15 +113101,15 @@ │ │ │ │ lsl r9, r2, r9 │ │ │ │ rsb r7, r7, #64 @ 0x40 │ │ │ │ mov r4, r2 │ │ │ │ b 2ec1f4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl b721b0 │ │ │ │ + bl b71f70 │ │ │ │ cmp fp, r4 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ beq 2ec204 │ │ │ │ ldr r3, [r8, #64] @ 0x40 │ │ │ │ add r0, r7, r8 │ │ │ │ tst r9, r3 │ │ │ │ bne 2ec1d8 │ │ │ │ @@ -113193,23 +113193,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1700] @ 2eca18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ebf44 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #1684] @ 2eca1c │ │ │ │ ldr r3, [ip] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ adds r3, r3, #50 @ 0x32 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -113367,39 +113367,39 @@ │ │ │ │ subs r5, r5, #1 │ │ │ │ sbc r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r3, r4, #1 │ │ │ │ add r6, r3, r4 │ │ │ │ - bl bb1b18 │ │ │ │ + bl bb18d8 │ │ │ │ ldr r3, [pc, #1040] @ 2eca28 │ │ │ │ mov r2, #0 │ │ │ │ - bl bb1de4 │ │ │ │ + bl bb1ba4 │ │ │ │ rsb r4, r4, r6, lsl #3 │ │ │ │ add r4, r8, r4, lsl #3 │ │ │ │ add r4, sl, r4 │ │ │ │ add r4, r4, #86016 @ 0x15000 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl bb1b18 │ │ │ │ + bl bb18d8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl bb17c4 │ │ │ │ + bl bb1584 │ │ │ │ ldr r3, [pc, #980] @ 2eca2c │ │ │ │ mov r2, #0 │ │ │ │ - bl bb1de4 │ │ │ │ + bl bb1ba4 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #960] @ 2eca30 │ │ │ │ - bl bb1de4 │ │ │ │ + bl bb1ba4 │ │ │ │ strd r0, [r4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ ble 2ec8b8 │ │ │ │ cmp r7, #0 │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ @@ -113508,15 +113508,15 @@ │ │ │ │ add r5, r7, r4 │ │ │ │ add sl, r7, r3 │ │ │ │ strb r0, [r1, fp] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ - bl b71f90 │ │ │ │ + bl b71d50 │ │ │ │ cmp r5, sl │ │ │ │ bne 2ec830 │ │ │ │ add r3, r7, #102400 @ 0x19000 │ │ │ │ ldr r7, [r3, #816] @ 0x330 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2ec7fc │ │ │ │ @@ -113573,82 +113573,82 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 2eca3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ebf44 │ │ │ │ ldr r0, [pc, #196] @ 2eca40 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ebf44 │ │ │ │ ldr r0, [pc, #168] @ 2eca44 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ebf44 │ │ │ │ ldr r3, [pc, #140] @ 2eca48 │ │ │ │ ldr r1, [pc, #140] @ 2eca4c │ │ │ │ ldr r0, [pc, #140] @ 2eca50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 2eca54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r1, ip, asr #7 │ │ │ │ @ instruction: 0x0111d3b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r3, r0, r0, lsl sp │ │ │ │ - @ instruction: 0x008cf4bc │ │ │ │ + addeq pc, ip, ip, ror r2 @ │ │ │ │ @ instruction: 0xfff85ee0 │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ @ instruction: 0x0111cfb8 │ │ │ │ - umulleq pc, ip, r0, r0 @ │ │ │ │ + addeq lr, ip, r0, asr lr │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, r4, lsr lr │ │ │ │ andeq r5, r0, ip, lsr r7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, ip, r0, lsl #24 │ │ │ │ + addeq lr, ip, r0, asr #19 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ tsteq r1, r8, asr #20 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ eormi r0, r4, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ andeq r4, r0, r4, asr #13 │ │ │ │ - addeq lr, ip, ip, ror #13 │ │ │ │ - addeq lr, ip, ip, lsr r7 │ │ │ │ - addeq lr, ip, r4, asr #12 │ │ │ │ - adceq sp, r4, ip, lsr #29 │ │ │ │ - umulleq sp, ip, r0, ip │ │ │ │ - umulleq lr, ip, r4, r5 │ │ │ │ + addeq lr, ip, ip, lsr #9 │ │ │ │ + strdeq lr, [ip], ip │ │ │ │ + addeq lr, ip, r4, lsl #8 │ │ │ │ + adceq sp, r4, ip, ror #24 │ │ │ │ + addeq sp, ip, r0, asr sl │ │ │ │ + addeq lr, ip, r4, asr r3 │ │ │ │ andeq r0, r0, lr, ror #24 │ │ │ │ │ │ │ │ 002eca58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -113708,24 +113708,24 @@ │ │ │ │ beq 2ecb4c │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ecc14 │ │ │ │ add r7, r5, #584 @ 0x248 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ - bl b921f4 │ │ │ │ + bl b91fb4 │ │ │ │ mov r0, r7 │ │ │ │ - bl b92224 │ │ │ │ + bl b91fe4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 988960 │ │ │ │ + bl 988720 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble 2ecd20 │ │ │ │ ldr r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r3, r1 │ │ │ │ str r3, [r5, #592] @ 0x250 │ │ │ │ ldr r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -113747,15 +113747,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ecd30 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r5, #684] @ 0x2ac │ │ │ │ bne 2ecba8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl b9242c │ │ │ │ + bl b921ec │ │ │ │ b 2ecba8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2ecaf0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8f14 │ │ │ │ b 2ecaf0 │ │ │ │ @@ -113794,21 +113794,21 @@ │ │ │ │ bne 2ecd3c │ │ │ │ ldr r2, [pc, #280] @ 2ecdb8 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 988da8 │ │ │ │ + bl 988b68 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #252] @ 2ecdbc │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ b 2ecad0 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ecd00 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ecd00 │ │ │ │ @@ -113859,23 +113859,23 @@ │ │ │ │ tsteq r1, r8, lsl #7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r8, asr r3 │ │ │ │ tsteq r1, ip, lsl #6 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq lr, ip, r8, ror #5 │ │ │ │ + addeq lr, ip, r8, lsr #1 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - umulleq lr, ip, r0, r2 │ │ │ │ - adceq sp, r4, r0, lsl fp │ │ │ │ - strdeq sp, [ip], r8 │ │ │ │ - addeq sp, ip, r8, lsl #23 │ │ │ │ - adceq sp, r4, ip, ror #21 │ │ │ │ - ldrdeq sp, [ip], r0 │ │ │ │ - addeq sp, ip, r0, ror #22 │ │ │ │ + addeq lr, ip, r0, asr r0 │ │ │ │ + ldrdeq sp, [r4], r0 @ │ │ │ │ + @ instruction: 0x008cd6b8 │ │ │ │ + addeq sp, ip, r8, asr #18 │ │ │ │ + adceq sp, r4, ip, lsr #17 │ │ │ │ + umulleq sp, ip, r0, r6 │ │ │ │ + addeq sp, ip, r0, lsr #18 │ │ │ │ andeq r0, r0, r3, ror #11 │ │ │ │ │ │ │ │ 002ecddc : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble 2ecdfc │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ @@ -113918,15 +113918,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 988a48 │ │ │ │ + bl 988808 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2eced4 │ │ │ │ ldr r2, [pc, #92] @ 2ecef8 │ │ │ │ ldr r3, [pc, #84] @ 2ecef4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -113975,15 +113975,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 988960 │ │ │ │ + bl 988720 │ │ │ │ cmp r0, #0 │ │ │ │ ble 2ecfa8 │ │ │ │ ldr r2, [pc, #92] @ 2ecfcc │ │ │ │ ldr r3, [pc, #84] @ 2ecfc8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -114034,17 +114034,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2ed04c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - adceq sp, r4, ip, asr #16 │ │ │ │ - addeq sp, ip, r0, lsr r6 │ │ │ │ - addeq sp, ip, r0, asr #17 │ │ │ │ + adceq sp, r4, ip, lsl #12 │ │ │ │ + strdeq sp, [ip], r0 │ │ │ │ + addeq sp, ip, r0, lsl #13 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002ed050 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114101,17 +114101,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r1, ip, lsl #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r4, lsr sp │ │ │ │ - adceq sp, r4, r4, asr r7 │ │ │ │ - addeq sp, ip, r8, lsr r5 │ │ │ │ - addeq sp, ip, r8, asr #15 │ │ │ │ + adceq sp, r4, r4, lsl r5 │ │ │ │ + strdeq sp, [ip], r8 │ │ │ │ + addeq sp, ip, r8, lsl #11 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002ed154 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114168,17 +114168,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r1, r8, lsl #25 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r0, lsr ip │ │ │ │ - adceq sp, r4, r0, asr r6 │ │ │ │ - addeq sp, ip, r4, lsr r4 │ │ │ │ - addeq sp, ip, r4, asr #13 │ │ │ │ + adceq sp, r4, r0, lsl r4 │ │ │ │ + strdeq sp, [ip], r4 │ │ │ │ + addeq sp, ip, r4, lsl #9 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r8, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r8, #412] @ 0x19c │ │ │ │ @@ -114315,15 +114315,15 @@ │ │ │ │ bne 2ed654 │ │ │ │ ldr r1, [pc, #536] @ 2ed69c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b6be4c │ │ │ │ + b b6bc0c │ │ │ │ ldr r3, [pc, #488] @ 2ed688 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #500] @ 2ed6a0 │ │ │ │ add r8, r8, #692 @ 0x2b4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -114409,15 +114409,15 @@ │ │ │ │ bne 2ed654 │ │ │ │ ldr r1, [pc, #176] @ 2ed6ac │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b6be4c │ │ │ │ + b b6bc0c │ │ │ │ ldr r2, [pc, #152] @ 2ed6b0 │ │ │ │ ldr r3, [pc, #100] @ 2ed680 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -114441,27 +114441,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r1, r4, lsl #23 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r4, ror #22 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq sp, ip, r8, ror ip │ │ │ │ + addeq sp, ip, r8, lsr sl │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r4, lsr #19 │ │ │ │ - addeq sp, ip, ip, asr #21 │ │ │ │ - addeq sp, ip, r0, lsr #21 │ │ │ │ + addeq sp, ip, ip, lsl #17 │ │ │ │ + addeq sp, ip, r0, ror #16 │ │ │ │ @ instruction: 0xfffffec6 │ │ │ │ tsteq r1, ip, lsr #16 │ │ │ │ - addeq sp, ip, r4, asr r9 │ │ │ │ + addeq sp, ip, r4, lsl r7 │ │ │ │ tsteq r1, ip, ror #15 │ │ │ │ - adceq sp, r4, r8, lsl #4 │ │ │ │ - addeq ip, ip, ip, ror #31 │ │ │ │ - addeq sp, ip, ip, ror r2 │ │ │ │ + adceq ip, r4, r8, asr #31 │ │ │ │ + addeq ip, ip, ip, lsr #27 │ │ │ │ + addeq sp, ip, ip, lsr r0 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -114556,17 +114556,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r1, ip, ror r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r8, lsr #12 │ │ │ │ - adceq sp, r4, r8, asr #32 │ │ │ │ - addeq ip, ip, ip, lsr #28 │ │ │ │ - strheq sp, [ip], ip │ │ │ │ + adceq ip, r4, r8, lsl #28 │ │ │ │ + addeq ip, ip, ip, ror #23 │ │ │ │ + addeq ip, ip, ip, ror lr │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002ed860 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114599,17 +114599,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 2ed900 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - umlaleq ip, r4, r8, pc @ │ │ │ │ - addeq ip, ip, ip, ror sp │ │ │ │ - addeq sp, ip, ip │ │ │ │ + adceq ip, r4, r8, asr sp │ │ │ │ + addeq ip, ip, ip, lsr fp │ │ │ │ + addeq ip, ip, ip, asr #27 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002ed904 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -114641,15 +114641,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #96] @ 2ed9e8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - b b6be4c │ │ │ │ + b b6bc0c │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ed9bc │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ed9bc │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ @@ -114661,16 +114661,16 @@ │ │ │ │ bl 27d21c │ │ │ │ b 2ed978 │ │ │ │ mov r0, r4 │ │ │ │ bl 307584 │ │ │ │ b 2ed960 │ │ │ │ tsteq r1, r8, ror #9 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq sp, ip, r4, lsl r6 │ │ │ │ - addeq sp, ip, r8, asr #11 │ │ │ │ + ldrdeq sp, [ip], r4 │ │ │ │ + addeq sp, ip, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3016] @ 0xbc8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #1060] @ 2ede30 │ │ │ │ @@ -114833,15 +114833,15 @@ │ │ │ │ bl 2ed904 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2edcec │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2edd38 │ │ │ │ - bl 99d198 │ │ │ │ + bl 99cf58 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2edcc4 │ │ │ │ ldr r0, [r5, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -114852,17 +114852,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 2edcec │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 2e7f24 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2edcec │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl b4af6c │ │ │ │ + bl b4ad2c │ │ │ │ mov r0, r4 │ │ │ │ - bl b41bbc │ │ │ │ + bl b4197c │ │ │ │ ldr r3, [pc, #348] @ 2ede50 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #680] @ 0x2a8 │ │ │ │ str r2, [r5, #684] @ 0x2ac │ │ │ │ b 2eda94 │ │ │ │ mov r0, r4 │ │ │ │ @@ -114943,28 +114943,28 @@ │ │ │ │ @ instruction: 0x0111b3f4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0111b3b0 │ │ │ │ tsteq r1, r8, ror #6 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ muleq r0, r0, ip │ │ │ │ - ldrdeq sp, [ip], r8 │ │ │ │ + umulleq sp, ip, r8, r3 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - @ instruction: 0x009a1abc │ │ │ │ - umlaleq ip, r4, ip, sl │ │ │ │ - addeq ip, ip, r0, lsl #17 │ │ │ │ - addeq sp, ip, r8, lsr #7 │ │ │ │ + addseq r1, sl, ip, ror r8 │ │ │ │ + adceq ip, r4, ip, asr r8 │ │ │ │ + addeq ip, ip, r0, asr #12 │ │ │ │ + addeq sp, ip, r8, ror #2 │ │ │ │ muleq r0, r2, sl │ │ │ │ - adceq ip, r4, r8, ror sl │ │ │ │ - addeq ip, ip, ip, asr r8 │ │ │ │ - addeq ip, ip, ip, ror #21 │ │ │ │ + adceq ip, r4, r8, lsr r8 │ │ │ │ + addeq ip, ip, ip, lsl r6 │ │ │ │ + addeq ip, ip, ip, lsr #17 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ - adceq ip, r4, r4, asr sl │ │ │ │ - addeq ip, ip, ip, lsr r8 │ │ │ │ - addeq sp, ip, r4, lsl #6 │ │ │ │ + adceq ip, r4, r4, lsl r8 │ │ │ │ + strdeq ip, [ip], ip @ │ │ │ │ + addeq sp, ip, r4, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub r5, r0, #20480 @ 0x5000 │ │ │ │ ldr r2, [r5, #3732] @ 0xe94 │ │ │ │ mov r3, r0 │ │ │ │ @@ -115080,15 +115080,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 2eb024 │ │ │ │ ldr r1, [pc, #96] @ 2ee0c8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ mov r0, r8 │ │ │ │ bl 2ed904 │ │ │ │ b 2edef0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 2ee0cc │ │ │ │ ldr r1, [pc, #64] @ 2ee0d0 │ │ │ │ ldr r0, [pc, #64] @ 2ee0d4 │ │ │ │ @@ -115099,21 +115099,21 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r1, r4, asr pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, ip, lsr #30 │ │ │ │ tsteq r1, ip, lsl #30 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - strdeq ip, [ip], ip @ │ │ │ │ + @ instruction: 0x008ccdbc │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq ip, ip, r4, ror #29 │ │ │ │ - ldrdeq ip, [r4], ip @ │ │ │ │ - addeq ip, ip, r0, asr #11 │ │ │ │ - addeq ip, ip, r0, asr r8 │ │ │ │ + addeq ip, ip, r4, lsr #25 │ │ │ │ + umlaleq ip, r4, ip, r5 │ │ │ │ + addeq ip, ip, r0, lsl #7 │ │ │ │ + addeq ip, ip, r0, lsl r6 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #452] @ 2ee2bc │ │ │ │ @@ -115203,15 +115203,15 @@ │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9368 │ │ │ │ ldr r1, [pc, #132] @ 2ee2d8 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r2, [pc, #116] @ 2ee2dc │ │ │ │ ldr r3, [pc, #84] @ 2ee2c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115231,22 +115231,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r1, ip, lsl #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0111acf8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq ip, ip, ip, lsl lr │ │ │ │ + ldrdeq ip, [ip], ip @ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - strdeq ip, [ip], ip @ │ │ │ │ + @ instruction: 0x008ccabc │ │ │ │ @ instruction: 0x0111ab9c │ │ │ │ - adceq ip, r4, r8, asr #11 │ │ │ │ - addeq ip, ip, ip, lsr #7 │ │ │ │ - addeq ip, ip, ip, lsr r6 │ │ │ │ + adceq ip, r4, r8, lsl #7 │ │ │ │ + addeq ip, ip, ip, ror #2 │ │ │ │ + strdeq ip, [ip], ip @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #380] @ 2ee484 │ │ │ │ ldr r2, [pc, #380] @ 2ee488 │ │ │ │ @@ -115322,43 +115322,43 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2ee4a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ee344 │ │ │ │ ldr r0, [pc, #56] @ 2ee4a8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ee344 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0111aafc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0111aadc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, r4, ror sl │ │ │ │ andeq r6, r0, r4, asr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq ip, ip, r4, sp @ │ │ │ │ - @ instruction: 0x008ccdb8 │ │ │ │ + addeq ip, ip, r4, asr fp │ │ │ │ + addeq ip, ip, r8, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 2ee668 │ │ │ │ mov r7, r1 │ │ │ │ @@ -115438,15 +115438,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9368 │ │ │ │ ldr r1, [pc, #132] @ 2ee684 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r2, [pc, #116] @ 2ee688 │ │ │ │ ldr r3, [pc, #84] @ 2ee66c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115466,22 +115466,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r1, r8, lsr r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r4, lsr #18 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq ip, ip, r8, asr #20 │ │ │ │ + addeq ip, ip, r8, lsl #16 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq ip, ip, r0, asr r9 │ │ │ │ + addeq ip, ip, r0, lsl r7 │ │ │ │ @ instruction: 0x0111a7f0 │ │ │ │ - adceq ip, r4, ip, lsl r2 │ │ │ │ - addeq ip, ip, r0 │ │ │ │ - umulleq ip, ip, r0, r2 @ │ │ │ │ + ldrdeq fp, [r4], ip @ │ │ │ │ + addeq fp, ip, r0, asr #27 │ │ │ │ + addeq ip, ip, r0, asr r0 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #864] @ 2eea18 │ │ │ │ @@ -115579,15 +115579,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9368 │ │ │ │ ldr r1, [pc, #516] @ 2eea38 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r2, [pc, #500] @ 2eea3c │ │ │ │ ldr r3, [pc, #464] @ 2eea1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115619,23 +115619,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 2eea4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ee82c │ │ │ │ ldr r3, [pc, #324] @ 2eea50 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ee70c │ │ │ │ ldr r3, [pc, #292] @ 2eea44 │ │ │ │ @@ -115652,40 +115652,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2eea54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ee70c │ │ │ │ ldr r0, [pc, #192] @ 2eea58 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ee70c │ │ │ │ ldr r0, [pc, #164] @ 2eea5c │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ee82c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 2eea60 │ │ │ │ ldr r1, [pc, #136] @ 2eea64 │ │ │ │ ldr r0, [pc, #136] @ 2eea68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 2eea6c │ │ │ │ @@ -115705,32 +115705,32 @@ │ │ │ │ tsteq r1, r8, asr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r4, lsl r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq ip, ip, ip, lsr #16 │ │ │ │ - addeq ip, ip, ip, lsl r7 │ │ │ │ + addeq ip, ip, ip, ror #11 │ │ │ │ + ldrdeq ip, [ip], ip @ │ │ │ │ @ instruction: 0x0111a5bc │ │ │ │ andeq r6, r0, r4, asr #29 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, ip, ip, lsl sl │ │ │ │ + ldrdeq ip, [ip], ip @ │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - ldrdeq ip, [ip], r8 │ │ │ │ - addeq ip, ip, r8, lsr #18 │ │ │ │ - @ instruction: 0x008cc9b4 │ │ │ │ - umlaleq fp, r4, r0, lr │ │ │ │ - addeq fp, ip, r4, ror ip │ │ │ │ - addeq fp, ip, r4, lsl #30 │ │ │ │ + umulleq ip, ip, r8, r6 @ │ │ │ │ + addeq ip, ip, r8, ror #13 │ │ │ │ + addeq ip, ip, r4, ror r7 │ │ │ │ + adceq fp, r4, r0, asr ip │ │ │ │ + addeq fp, ip, r4, lsr sl │ │ │ │ + addeq fp, ip, r4, asr #25 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ - adceq fp, r4, ip, ror #28 │ │ │ │ - addeq fp, ip, r0, asr ip │ │ │ │ - addeq fp, ip, r0, ror #29 │ │ │ │ + adceq fp, r4, ip, lsr #24 │ │ │ │ + addeq fp, ip, r0, lsl sl │ │ │ │ + addeq fp, ip, r0, lsr #25 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #1100] @ 2eeee4 │ │ │ │ ldr lr, [r0] │ │ │ │ @@ -115810,15 +115810,15 @@ │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9368 │ │ │ │ ldr r1, [pc, #820] @ 2eef04 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r2, [pc, #804] @ 2eef08 │ │ │ │ ldr r3, [pc, #768] @ 2eeee8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115901,15 +115901,15 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9368 │ │ │ │ ldr r1, [pc, #472] @ 2eef14 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r2, [pc, #456] @ 2eef18 │ │ │ │ ldr r3, [pc, #404] @ 2eeee8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115934,22 +115934,22 @@ │ │ │ │ beq 2eee6c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2eef28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2eec64 │ │ │ │ ldr r3, [pc, #312] @ 2eef2c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eeafc │ │ │ │ ldr r3, [pc, #280] @ 2eef20 │ │ │ │ @@ -115966,34 +115966,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 2eef30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2eeafc │ │ │ │ ldr r0, [pc, #192] @ 2eef34 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2eec64 │ │ │ │ ldr r0, [pc, #172] @ 2eef38 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2eeafc │ │ │ │ ldr r3, [pc, #152] @ 2eef3c │ │ │ │ ldr r1, [pc, #152] @ 2eef40 │ │ │ │ ldr r0, [pc, #152] @ 2eef44 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 2eef48 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -116012,36 +116012,36 @@ │ │ │ │ tsteq r1, r4, ror #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r4, lsr r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq ip, ip, r8, lsr r4 │ │ │ │ - addeq ip, ip, r0, lsl #7 │ │ │ │ + strdeq ip, [ip], r8 │ │ │ │ + addeq ip, ip, r0, asr #2 │ │ │ │ tsteq r1, r0, lsr #4 │ │ │ │ tsteq r1, ip, ror #3 │ │ │ │ - ldrdeq ip, [ip], r0 │ │ │ │ - addeq ip, ip, r4, lsl r2 │ │ │ │ + umulleq ip, ip, r0, r0 @ │ │ │ │ + ldrdeq fp, [ip], r4 │ │ │ │ ldrheq sl, [r1, -r4] │ │ │ │ andeq r5, r0, r4, lsl #4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, ip, r8, ror r6 │ │ │ │ + addeq ip, ip, r8, lsr r4 │ │ │ │ muleq r0, r4, r1 │ │ │ │ - addeq ip, ip, r4, ror #10 │ │ │ │ - addeq ip, ip, r8, lsr r6 │ │ │ │ - addeq ip, ip, r8, lsl #11 │ │ │ │ - adceq fp, r4, r4, asr #19 │ │ │ │ - addeq fp, ip, r8, lsr #15 │ │ │ │ - addeq fp, ip, r8, lsr sl │ │ │ │ + addeq ip, ip, r4, lsr #6 │ │ │ │ + strdeq ip, [ip], r8 │ │ │ │ + addeq ip, ip, r8, asr #6 │ │ │ │ + adceq fp, r4, r4, lsl #15 │ │ │ │ + addeq fp, ip, r8, ror #10 │ │ │ │ + strdeq fp, [ip], r8 │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ - adceq fp, r4, r0, lsr #19 │ │ │ │ - addeq fp, ip, r4, lsl #15 │ │ │ │ - addeq fp, ip, r4, lsl sl │ │ │ │ + adceq fp, r4, r0, ror #14 │ │ │ │ + addeq fp, ip, r4, asr #10 │ │ │ │ + ldrdeq fp, [ip], r4 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1132] @ 2ef3e0 │ │ │ │ ldr r2, [pc, #1132] @ 2ef3e4 │ │ │ │ @@ -116254,15 +116254,15 @@ │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e9368 │ │ │ │ ldr r1, [pc, #324] @ 2ef404 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r2, [pc, #308] @ 2ef408 │ │ │ │ ldr r3, [pc, #268] @ 2ef3e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -116294,33 +116294,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r8, r9, sl} │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2ef418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2eefb4 │ │ │ │ ldr r0, [pc, #128] @ 2ef41c │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2eefb4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 2ef420 │ │ │ │ ldr r1, [pc, #92] @ 2ef424 │ │ │ │ ldr r0, [pc, #92] @ 2ef428 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2ef42c │ │ │ │ @@ -116329,28 +116329,28 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x01119e90 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, ror lr │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq fp, ip, r4, lsl #31 │ │ │ │ + addeq fp, ip, r4, asr #26 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - umulleq fp, ip, r0, ip │ │ │ │ + addeq fp, ip, r0, asr sl │ │ │ │ tsteq r1, r0, lsr fp │ │ │ │ andeq r6, r0, r4, lsr r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, ip, ip, ror #2 │ │ │ │ - addeq ip, ip, r0, asr #3 │ │ │ │ - adceq fp, r4, r4, lsr #9 │ │ │ │ - addeq fp, ip, r8, lsl #5 │ │ │ │ - addeq fp, ip, r8, lsl r5 │ │ │ │ + addeq fp, ip, ip, lsr #30 │ │ │ │ + addeq fp, ip, r0, lsl #31 │ │ │ │ + adceq fp, r4, r4, ror #4 │ │ │ │ + addeq fp, ip, r8, asr #32 │ │ │ │ + ldrdeq fp, [ip], r8 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ @@ -116458,15 +116458,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ bl 2eb024 │ │ │ │ ldr r1, [pc, #540] @ 2ef80c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r2, [pc, #524] @ 2ef810 │ │ │ │ ldr r3, [pc, #488] @ 2ef7f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -116519,24 +116519,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2ef824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ef4f8 │ │ │ │ ldr r2, [pc, #264] @ 2ef828 │ │ │ │ ldr r3, [pc, #204] @ 2ef7f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -116553,15 +116553,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #196] @ 2ef82c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ef4f8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2ef830 │ │ │ │ ldr r1, [pc, #168] @ 2ef834 │ │ │ │ ldr r0, [pc, #168] @ 2ef838 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 2ef83c │ │ │ │ @@ -116588,37 +116588,37 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r1, r0, lsr #19 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01119990 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq fp, ip, r0, asr #20 │ │ │ │ + addeq fp, ip, r0, lsl #16 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq fp, ip, r0, ror #18 │ │ │ │ + addeq fp, ip, r0, lsr #14 │ │ │ │ tsteq r1, r0, lsl #16 │ │ │ │ tsteq r1, ip, asr #15 │ │ │ │ andeq r5, r0, r4, asr #14 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq fp, [ip], r4 │ │ │ │ + @ instruction: 0x008cbcb4 │ │ │ │ tsteq r1, r4, ror #13 │ │ │ │ - strdeq fp, [ip], r8 │ │ │ │ - adceq fp, r4, r0, ror #1 │ │ │ │ - addeq sl, ip, r4, asr #29 │ │ │ │ - addeq fp, ip, ip, ror #19 │ │ │ │ + @ instruction: 0x008cbcb8 │ │ │ │ + adceq sl, r4, r0, lsr #29 │ │ │ │ + addeq sl, ip, r4, lsl #25 │ │ │ │ + addeq fp, ip, ip, lsr #15 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - strheq fp, [r4], ip @ │ │ │ │ - addeq sl, ip, r0, lsr #29 │ │ │ │ - addeq fp, ip, ip, lsl #28 │ │ │ │ + adceq sl, r4, ip, ror lr │ │ │ │ + addeq sl, ip, r0, ror #24 │ │ │ │ + addeq fp, ip, ip, asr #23 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ - umlaleq fp, r4, r8, r0 │ │ │ │ - addeq sl, ip, ip, ror lr │ │ │ │ - addeq fp, ip, ip, lsl #2 │ │ │ │ + adceq sl, r4, r8, asr lr │ │ │ │ + addeq sl, ip, ip, lsr ip │ │ │ │ + addeq sl, ip, ip, asr #29 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #3820] @ 2f0768 │ │ │ │ @@ -116667,15 +116667,15 @@ │ │ │ │ cmp r7, #4 │ │ │ │ bne 2efe14 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ cmp r1, #1 │ │ │ │ beq 2f0b00 │ │ │ │ ldr r0, [pc, #3644] @ 2f0778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ b 2f00d8 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2f0af8 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f05e0 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -116709,15 +116709,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ beq 2f0e2c │ │ │ │ ldr r0, [pc, #3480] @ 2f077c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ b 2efe14 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2f057c │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r7, #8 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -116798,26 +116798,26 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #14] │ │ │ │ ldrb r3, [r6, #15] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl bb2ad8 │ │ │ │ + bl bb2898 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsl sl, sl, #16 │ │ │ │ lsr sl, sl, #16 │ │ │ │ lsl r2, r3, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ - bl bb2ad8 │ │ │ │ + bl bb2898 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp sl, #0 │ │ │ │ lsl r3, sl, r3 │ │ │ │ moveq sl, #255 @ 0xff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ and r3, sl, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ @@ -117130,15 +117130,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 2eb024 │ │ │ │ ldr r1, [pc, #1856] @ 2f07b0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed904 │ │ │ │ subs r7, r7, #1 │ │ │ │ bcs 2efd70 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f00ac │ │ │ │ @@ -117455,15 +117455,15 @@ │ │ │ │ andne r3, r3, #15 │ │ │ │ strbne r3, [r2, #4] │ │ │ │ b 2f0084 │ │ │ │ mov r0, #8 │ │ │ │ b 2efe34 │ │ │ │ ldr r0, [pc, #580] @ 2f07d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2efe14 │ │ │ │ b 2f00e4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r8, #1 │ │ │ │ lslne r0, r0, #2 │ │ │ │ @@ -117577,77 +117577,77 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r5, #616] @ 0x268 │ │ │ │ bl 2f654c │ │ │ │ b 2efc74 │ │ │ │ tsteq r1, r8, lsl #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, ror r5 │ │ │ │ - adceq sl, r4, r6, ror lr │ │ │ │ - addeq fp, ip, r4, lsl #29 │ │ │ │ - addeq fp, ip, r0, asr pc │ │ │ │ + adceq sl, r4, r6, lsr ip │ │ │ │ + addeq fp, ip, r4, asr #24 │ │ │ │ + addeq fp, ip, r0, lsl sp │ │ │ │ tsteq r0, r1, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffb768 │ │ │ │ - ldrdeq sl, [r4], r4 @ │ │ │ │ - umlaleq sl, r4, r0, sl │ │ │ │ + umlaleq sl, r4, r4, r7 │ │ │ │ + adceq sl, r4, r0, asr r8 │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ tsteq r1, r8, asr #31 │ │ │ │ - addeq sl, ip, ip, ror #31 │ │ │ │ + addeq sl, ip, ip, lsr #27 │ │ │ │ @ instruction: 0xfffffefe │ │ │ │ - addeq sl, ip, r4, ror #29 │ │ │ │ + addeq sl, ip, r4, lsr #25 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ adcgt lr, r1, lr, asr #11 │ │ │ │ tsteq r2, r8, lsl #9 │ │ │ │ - addeq sl, ip, r8, lsr #22 │ │ │ │ + addeq sl, ip, r8, ror #17 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - addeq sl, ip, r0, lsr #20 │ │ │ │ + addeq sl, ip, r0, ror #15 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - addeq fp, ip, ip, lsl #4 │ │ │ │ + addeq sl, ip, ip, asr #31 │ │ │ │ andeq r4, r0, r4, lsr #11 │ │ │ │ @ instruction: 0xffff91d4 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq sl, ip, r0, asr #13 │ │ │ │ + addeq sl, ip, r0, lsl #9 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - @ instruction: 0x008ca4b0 │ │ │ │ - addeq sl, ip, r8, ror #24 │ │ │ │ - addeq sl, ip, ip, lsl ip │ │ │ │ - addeq sl, ip, ip, lsl #23 │ │ │ │ - addeq sl, ip, r4, lsl sp │ │ │ │ + addeq sl, ip, r0, ror r2 │ │ │ │ + addeq sl, ip, r8, lsr #20 │ │ │ │ + ldrdeq sl, [ip], ip │ │ │ │ + addeq sl, ip, ip, asr #18 │ │ │ │ + ldrdeq sl, [ip], r4 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ - ldrdeq r9, [r4], ip @ │ │ │ │ + umlaleq r9, r4, ip, r9 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - addeq sl, ip, r8, asr #25 │ │ │ │ + addeq sl, ip, r8, lsl #21 │ │ │ │ andeq r5, r0, r4, asr #26 │ │ │ │ - ldrdeq sl, [ip], r4 │ │ │ │ + umulleq sl, ip, r4, sl │ │ │ │ @ instruction: 0xffffdc44 │ │ │ │ @ instruction: 0xffff6c88 │ │ │ │ @ instruction: 0xffffd840 │ │ │ │ - addeq sl, ip, ip, asr #21 │ │ │ │ + addeq sl, ip, ip, lsl #17 │ │ │ │ andeq r5, r0, r8, lsl #28 │ │ │ │ - ldrdeq sl, [ip], r8 │ │ │ │ + umulleq sl, ip, r8, r6 │ │ │ │ andeq r2, r0, r4, ror r5 │ │ │ │ - addeq sl, ip, r0, lsl #18 │ │ │ │ + addeq sl, ip, r0, asr #13 │ │ │ │ @ instruction: 0x000057b4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sl, ip, r4, asr r9 │ │ │ │ - addeq sl, ip, r4, lsr fp │ │ │ │ - addeq sl, ip, r0, ror #15 │ │ │ │ - addeq sl, ip, ip, ror #19 │ │ │ │ - addeq sl, ip, r8, lsr r8 │ │ │ │ + addeq sl, ip, r4, lsl r7 │ │ │ │ + strdeq sl, [ip], r4 │ │ │ │ + addeq sl, ip, r0, lsr #11 │ │ │ │ + addeq sl, ip, ip, lsr #15 │ │ │ │ strdeq sl, [ip], r8 │ │ │ │ - adceq r9, r4, ip, lsl #15 │ │ │ │ - addeq r9, ip, r0, ror r5 │ │ │ │ - addeq r9, ip, r0, lsl #16 │ │ │ │ + @ instruction: 0x008ca6b8 │ │ │ │ + adceq r9, r4, ip, asr #10 │ │ │ │ + addeq r9, ip, r0, lsr r3 │ │ │ │ + addeq r9, ip, r0, asr #11 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ ldr r3, [pc, #-160] @ 2f07dc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #-168] @ 2f07e0 │ │ │ │ add r2, r5, #692 @ 0x2b4 │ │ │ │ mov r0, r2 │ │ │ │ @@ -117782,33 +117782,33 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ bne 2f0984 │ │ │ │ ldr r1, [pc, #-692] @ 2f07ec │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r1, [r5, #656] @ 0x290 │ │ │ │ b 2efc48 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2eef5c │ │ │ │ b 2efe14 │ │ │ │ mov r0, #4 │ │ │ │ b 2efe34 │ │ │ │ ldr r0, [pc, #-740] @ 2f07f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2efe14 │ │ │ │ b 2f00e4 │ │ │ │ ldr r0, [pc, #-764] @ 2f07f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ b 2f00d8 │ │ │ │ mov r0, #2 │ │ │ │ b 2efe34 │ │ │ │ ldrb r3, [r6, #3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2f0e24 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -117816,24 +117816,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ee4ac │ │ │ │ b 2efe14 │ │ │ │ ldr r0, [pc, #-820] @ 2f07f8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r5, r4, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2efe14 │ │ │ │ b 2f00e4 │ │ │ │ ldr r0, [pc, #-852] @ 2f07fc │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2efe14 │ │ │ │ b 2f00e4 │ │ │ │ mov ip, r9 │ │ │ │ b 2efbcc │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ @@ -117852,15 +117852,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2d90d4 │ │ │ │ ldr r3, [pc, #-948] @ 2f0800 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [pc, #-960] @ 2f080c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 2f0e88 │ │ │ │ mov r3, r7 │ │ │ │ @@ -117939,25 +117939,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1328] @ 2f0814 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2efe14 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2f0c58 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 2f0c58 │ │ │ │ @@ -117989,26 +117989,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1524] @ 2f081c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f017c │ │ │ │ mov r0, #3 │ │ │ │ bl 678ea4 │ │ │ │ b 2efe14 │ │ │ │ bl 679610 │ │ │ │ b 2efe14 │ │ │ │ ldr r2, [pc, #-1556] @ 2f0820 │ │ │ │ @@ -118028,15 +118028,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 65703c │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #660] @ 0x294 │ │ │ │ bne 2efe14 │ │ │ │ ldr r0, [pc, #-1620] @ 2f082c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ b 2efe14 │ │ │ │ ldr r3, [pc, #-1632] @ 2f0830 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0bdc │ │ │ │ ldr r3, [pc, #-1632] @ 2f0844 │ │ │ │ @@ -118054,25 +118054,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1756] @ 2f0834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f0bdc │ │ │ │ ldr r3, [pc, #-1768] @ 2f0838 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ef9bc │ │ │ │ ldr r3, [pc, #-1776] @ 2f0844 │ │ │ │ @@ -118089,22 +118089,22 @@ │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1876] @ 2f083c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ef9c0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1892] @ 2f0840 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0c08 │ │ │ │ @@ -118122,68 +118122,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1992] @ 2f084c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f0c08 │ │ │ │ ldr r0, [pc, #-2004] @ 2f0850 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f017c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-2040] @ 2f0854 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f0bdc │ │ │ │ mov r0, r5 │ │ │ │ - bl bb2ad8 │ │ │ │ + bl bb2898 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ lsl r3, r5, r3 │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ and r0, r5, #255 @ 0xff │ │ │ │ b 2efbb8 │ │ │ │ ldr r0, [pc, #-2096] @ 2f0858 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2efe14 │ │ │ │ ldr r0, [pc, #-2128] @ 2f085c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2ef9bc │ │ │ │ ldr r0, [pc, #-2148] @ 2f0860 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f0c08 │ │ │ │ ldr r3, [pc, #-2168] @ 2f0864 │ │ │ │ ldr r1, [pc, #-2168] @ 2f0868 │ │ │ │ ldr r0, [pc, #-2168] @ 2f086c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2172] @ 2f0870 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -118304,18 +118304,18 @@ │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x01117cd0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r8, asr ip │ │ │ │ tsteq r1, r4, lsl ip │ │ │ │ - strdeq r9, [r4], r0 @ │ │ │ │ - adceq r9, r4, ip, asr #11 │ │ │ │ - @ instruction: 0x008c93b0 │ │ │ │ - addeq r9, ip, r0, asr #12 │ │ │ │ + @ instruction: 0x00a493b0 │ │ │ │ + adceq r9, r4, ip, lsl #7 │ │ │ │ + addeq r9, ip, r0, ror r1 │ │ │ │ + addeq r9, ip, r0, lsl #8 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1644] @ 2f1968 │ │ │ │ ldr r3, [pc, #1644] @ 2f196c │ │ │ │ @@ -118354,15 +118354,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ strb sl, [fp, #688] @ 0x2b0 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f1368 │ │ │ │ ldr r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -118395,15 +118395,15 @@ │ │ │ │ strne r3, [r8, #420] @ 0x1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ strb r3, [r8, #688] @ 0x2b0 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f13ec │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r4, r6, #569344 @ 0x8b000 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r0, [r4, #2920] @ 0xb68 │ │ │ │ @@ -118507,15 +118507,15 @@ │ │ │ │ bl 2eb024 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e99b0 │ │ │ │ ldr r1, [pc, #936] @ 2f199c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed904 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1628 │ │ │ │ ldr r3, [r7, #428] @ 0x1ac │ │ │ │ tst r3, #3 │ │ │ │ @@ -118658,23 +118658,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 2f19b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f14bc │ │ │ │ ldr r3, [pc, #308] @ 2f19bc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1728 │ │ │ │ ldr r3, [pc, #276] @ 2f19b0 │ │ │ │ @@ -118690,78 +118690,78 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 2f19c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f1728 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #184] @ 2f19c4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f14bc │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #156] @ 2f19c8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f1728 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 2f19cc │ │ │ │ ldr r1, [pc, #128] @ 2f19d0 │ │ │ │ ldr r0, [pc, #128] @ 2f19d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2f19d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r1, r8, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, ip, ror #21 │ │ │ │ - strdeq r9, [ip], ip │ │ │ │ + @ instruction: 0x008c99bc │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r9, ip, r8, ror #22 │ │ │ │ + addeq r9, ip, r8, lsr #18 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffff9ef4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xffff8440 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r9, ip, r4, asr #20 │ │ │ │ + addeq r9, ip, r4, lsl #16 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ - addeq r9, ip, ip, asr r9 │ │ │ │ + addeq r9, ip, ip, lsl r7 │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ tsteq r1, r4, lsr #13 │ │ │ │ muleq r0, r8, fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq sl, [ip], r0 │ │ │ │ + @ instruction: 0x008ca1b0 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - addeq sl, ip, ip, asr #5 │ │ │ │ - addeq sl, ip, ip, lsr #7 │ │ │ │ - addeq sl, ip, r8, ror #5 │ │ │ │ - adceq r8, r4, ip, lsl pc │ │ │ │ - addeq r8, ip, r0, lsl #26 │ │ │ │ - umulleq r8, ip, r0, pc @ │ │ │ │ + addeq sl, ip, ip, lsl #1 │ │ │ │ + addeq sl, ip, ip, ror #2 │ │ │ │ + addeq sl, ip, r8, lsr #1 │ │ │ │ + ldrdeq r8, [r4], ip @ │ │ │ │ + addeq r8, ip, r0, asr #21 │ │ │ │ + addeq r8, ip, r0, asr sp │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1756] @ 2f20d0 │ │ │ │ ldr r3, [pc, #1756] @ 2f20d4 │ │ │ │ @@ -118837,22 +118837,22 @@ │ │ │ │ bne 2f1abc │ │ │ │ add sl, sp, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str sl, [sp] │ │ │ │ - bl 994b84 │ │ │ │ + bl 994944 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2f1c28 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r6, #480 @ 0x1e0 │ │ │ │ - bl 995390 │ │ │ │ + bl 995150 │ │ │ │ ldr sl, [r6, #472] @ 0x1d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f1d08 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #16 │ │ │ │ bl 27e998 │ │ │ │ @@ -118870,15 +118870,15 @@ │ │ │ │ bl 2ed904 │ │ │ │ ldr r3, [pc, #1352] @ 2f20e0 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r6, #680] @ 0x2a8 │ │ │ │ str r2, [r6, #684] @ 0x2ac │ │ │ │ - bl 9953d8 │ │ │ │ + bl 995198 │ │ │ │ ldr r2, [pc, #1328] @ 2f20e4 │ │ │ │ ldr r3, [pc, #1308] @ 2f20d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -118893,34 +118893,34 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f1e30 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f1110 │ │ │ │ mov r0, r9 │ │ │ │ - bl 9953d8 │ │ │ │ + bl 995198 │ │ │ │ b 2f1bac │ │ │ │ ldr r3, [pc, #1224] @ 2f20dc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f1db0 │ │ │ │ mov r9, #0 │ │ │ │ b 2f1bf8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r4, [r6, #472] @ 0x1d8 │ │ │ │ - bl b739a0 │ │ │ │ + bl b73760 │ │ │ │ ldr r3, [pc, #1184] @ 2f20dc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 2f1ec8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74200 │ │ │ │ + bl b73fc0 │ │ │ │ b 2f1c20 │ │ │ │ ldr r3, [pc, #1148] @ 2f20dc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 2f1c20 │ │ │ │ ldr r3, [pc, #1140] @ 2f20e8 │ │ │ │ @@ -118942,40 +118942,40 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr ip, [pc, #1056] @ 2f20f4 │ │ │ │ ldr r3, [pc, #1056] @ 2f20f8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 2f20fc │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f1c20 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b739a0 │ │ │ │ + bl b73760 │ │ │ │ ldr r3, [pc, #964] @ 2f20dc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2f1f58 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74200 │ │ │ │ + bl b73fc0 │ │ │ │ b 2f1bf8 │ │ │ │ ldr r3, [pc, #964] @ 2f2100 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1b7c │ │ │ │ ldr r3, [pc, #924] @ 2f20ec │ │ │ │ @@ -118991,22 +118991,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 2f2104 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f1b7c │ │ │ │ ldr r3, [pc, #816] @ 2f20e8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1c20 │ │ │ │ ldr r3, [pc, #800] @ 2f20ec │ │ │ │ @@ -119023,15 +119023,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, fp │ │ │ │ str fp, [r0, #4] │ │ │ │ str fp, [r0, #8] │ │ │ │ str fp, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr ip, [pc, #752] @ 2f2108 │ │ │ │ ldr r3, [pc, #752] @ 2f210c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #740] @ 2f2110 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -119054,29 +119054,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #640] @ 2f2114 │ │ │ │ ldr r2, [pc, #640] @ 2f2118 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 2f211c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f1bf8 │ │ │ │ ldr r3, [pc, #536] @ 2f20e8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1c4c │ │ │ │ ldr r3, [pc, #520] @ 2f20ec │ │ │ │ @@ -119092,27 +119092,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #500] @ 2f2120 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2f2124 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f1c4c │ │ │ │ ldr r3, [pc, #392] @ 2f20e8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f1d28 │ │ │ │ ldr r3, [pc, #376] @ 2f20ec │ │ │ │ @@ -119128,124 +119128,124 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #364] @ 2f2128 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2f212c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f1d28 │ │ │ │ ldr r0, [pc, #320] @ 2f2130 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f1b7c │ │ │ │ ldr r1, [pc, #300] @ 2f2134 │ │ │ │ ldr r3, [pc, #300] @ 2f2138 │ │ │ │ ldr r0, [pc, #300] @ 2f213c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f1bf8 │ │ │ │ ldr r0, [pc, #268] @ 2f2140 │ │ │ │ ldr r3, [pc, #268] @ 2f2144 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #260] @ 2f2148 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f1c20 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #232] @ 2f214c │ │ │ │ ldr r0, [pc, #232] @ 2f2150 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f1d28 │ │ │ │ ldr r0, [pc, #208] @ 2f2154 │ │ │ │ ldr r3, [pc, #208] @ 2f2158 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #200] @ 2f215c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f1c20 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #172] @ 2f2160 │ │ │ │ ldr r0, [pc, #172] @ 2f2164 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f1c4c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r0, lsl r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011173b4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffbe4c │ │ │ │ tsteq r1, r0, asr r2 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x0099c8fc │ │ │ │ - addeq sl, ip, ip, lsl #1 │ │ │ │ - addeq sl, ip, r4, lsr #32 │ │ │ │ - andeq r4, r0, r8, lsr #9 │ │ │ │ - umulleq sl, ip, r4, r0 │ │ │ │ - @ instruction: 0x0099c7b8 │ │ │ │ - addeq r9, ip, ip, lsr #31 │ │ │ │ - addeq r9, ip, r0, ror #29 │ │ │ │ - addseq ip, r9, ip, lsr r7 │ │ │ │ - addeq r9, ip, r0, lsl #31 │ │ │ │ + @ instruction: 0x0099c6bc │ │ │ │ addeq r9, ip, ip, asr #28 │ │ │ │ - @ instruction: 0x008c9eb0 │ │ │ │ - @ instruction: 0x008c9dbc │ │ │ │ - addeq r9, ip, r8, lsr lr │ │ │ │ - addeq r9, ip, ip, lsr #26 │ │ │ │ - addeq r9, ip, ip, lsl #29 │ │ │ │ - addseq ip, r9, r4, asr #11 │ │ │ │ - addeq r9, ip, r4, lsl #28 │ │ │ │ - addeq r9, ip, ip, asr sp │ │ │ │ - umullseq ip, r9, ip, r5 │ │ │ │ - addeq r9, ip, r8, lsl #27 │ │ │ │ - addeq r9, ip, ip, lsr #26 │ │ │ │ - umulleq r9, ip, r0, sp │ │ │ │ - addeq r9, ip, ip, lsl #26 │ │ │ │ - addseq ip, r9, ip, asr #10 │ │ │ │ - ldrdeq r9, [ip], r4 │ │ │ │ - ldrdeq r9, [ip], ip │ │ │ │ - addeq r9, ip, r8, lsr #26 │ │ │ │ - @ instruction: 0x008c9cb8 │ │ │ │ + addeq r9, ip, r4, ror #27 │ │ │ │ + andeq r4, r0, r8, lsr #9 │ │ │ │ + addeq r9, ip, r4, asr lr │ │ │ │ + addseq ip, r9, r8, ror r5 │ │ │ │ + addeq r9, ip, ip, ror #26 │ │ │ │ + addeq r9, ip, r0, lsr #25 │ │ │ │ + @ instruction: 0x0099c4fc │ │ │ │ + addeq r9, ip, r0, asr #26 │ │ │ │ + addeq r9, ip, ip, lsl #24 │ │ │ │ + addeq r9, ip, r0, ror ip │ │ │ │ + addeq r9, ip, ip, ror fp │ │ │ │ + strdeq r9, [ip], r8 │ │ │ │ + addeq r9, ip, ip, ror #21 │ │ │ │ + addeq r9, ip, ip, asr #24 │ │ │ │ + addseq ip, r9, r4, lsl #7 │ │ │ │ + addeq r9, ip, r4, asr #23 │ │ │ │ + addeq r9, ip, ip, lsl fp │ │ │ │ + addseq ip, r9, ip, asr r3 │ │ │ │ + addeq r9, ip, r8, asr #22 │ │ │ │ + addeq r9, ip, ip, ror #21 │ │ │ │ + addeq r9, ip, r0, asr fp │ │ │ │ + addeq r9, ip, ip, asr #21 │ │ │ │ + addseq ip, r9, ip, lsl #6 │ │ │ │ + umulleq r9, ip, r4, sl │ │ │ │ + umulleq r9, ip, ip, sl │ │ │ │ + addeq r9, ip, r8, ror #21 │ │ │ │ + addeq r9, ip, r8, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #1136] @ 2f25f8 │ │ │ │ @@ -119283,97 +119283,97 @@ │ │ │ │ bl 27cbb0 │ │ │ │ add r3, pc, #996 @ 0x3e4 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ - bl 931254 │ │ │ │ + bl 931014 │ │ │ │ ldr r3, [pc, #996] @ 2f260c │ │ │ │ ldr r2, [pc, #996] @ 2f2610 │ │ │ │ ldr r1, [pc, #996] @ 2f2614 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #29 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 931254 │ │ │ │ + bl 931014 │ │ │ │ ldr r1, [pc, #956] @ 2f2618 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #584 @ 0x248 │ │ │ │ str r7, [r4, #412] @ 0x19c │ │ │ │ - bl b92008 │ │ │ │ + bl b91dc8 │ │ │ │ ldr r1, [pc, #936] @ 2f261c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ - bl b92008 │ │ │ │ + bl b91dc8 │ │ │ │ ldr r1, [pc, #920] @ 2f2620 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl b92008 │ │ │ │ + bl b91dc8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #900] @ 2f2624 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b92008 │ │ │ │ + bl b91dc8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #880] @ 2f2628 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b92008 │ │ │ │ + bl b91dc8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #860] @ 2f262c │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b92008 │ │ │ │ + bl b91dc8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #840] @ 2f2630 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b92008 │ │ │ │ + bl b91dc8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #820] @ 2f2634 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b92008 │ │ │ │ + bl b91dc8 │ │ │ │ ldr r1, [pc, #804] @ 2f2638 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b92008 │ │ │ │ + bl b91dc8 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #784] @ 2f263c │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b92008 │ │ │ │ + bl b91dc8 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #764] @ 2f2640 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl b92008 │ │ │ │ + bl b91dc8 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #744] @ 2f2644 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl b92008 │ │ │ │ + bl b91dc8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f26a4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ @@ -119391,15 +119391,15 @@ │ │ │ │ add r0, r7, #40 @ 0x28 │ │ │ │ mov r2, #30 │ │ │ │ mov r3, #0 │ │ │ │ bl 2d548c │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 988b30 │ │ │ │ + bl 9888f0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f2770 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ beq 2f2754 │ │ │ │ add r3, r7, #569344 @ 0x8b000 │ │ │ │ @@ -119412,56 +119412,56 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 988da8 │ │ │ │ + bl 988b68 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 27cbb0 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 9813d8 │ │ │ │ + bl 981198 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2f246c │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl 2e7ad8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b26624 │ │ │ │ + bl b263e4 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ ldrb r2, [r4, #537] @ 0x219 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f249c │ │ │ │ ldr r0, [r4, #540] @ 0x21c │ │ │ │ - bl b41c18 │ │ │ │ + bl b419d8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ - bl b74200 │ │ │ │ + bl b73fc0 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f24c8 │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ bl 2e7f24 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2f24c8 │ │ │ │ ldr r1, [r4, #540] @ 0x21c │ │ │ │ - bl b4ad58 │ │ │ │ + bl b4ab18 │ │ │ │ mov r0, r6 │ │ │ │ - bl b41bbc │ │ │ │ + bl b4197c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2e7520 │ │ │ │ ldr r2, [pc, #368] @ 2f264c │ │ │ │ mvn r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov ip, #3 │ │ │ │ @@ -119469,22 +119469,22 @@ │ │ │ │ str r3, [r4, #436] @ 0x1b4 │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ str ip, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ - bl b6b958 │ │ │ │ + bl b6b718 │ │ │ │ ldr r2, [pc, #320] @ 2f2650 │ │ │ │ ldr r0, [pc, #320] @ 2f2654 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r0, [r4, #720] @ 0x2d0 │ │ │ │ str r3, [r8, #820] @ 0x334 │ │ │ │ str r6, [r8, #816] @ 0x330 │ │ │ │ str r5, [r3] │ │ │ │ @@ -119535,51 +119535,51 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r1, r8, ror ip │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ tsteq r1, ip, asr #24 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - adceq r8, r4, r0, asr #12 │ │ │ │ - addeq r4, ip, ip, ror #28 │ │ │ │ - addeq r4, ip, r0, lsl #29 │ │ │ │ - ldrdeq r9, [ip], ip │ │ │ │ - ldrdeq r9, [ip], r4 │ │ │ │ - ldrdeq r9, [ip], r0 │ │ │ │ - addeq r9, ip, ip, asr #25 │ │ │ │ - addeq r9, ip, r4, asr #25 │ │ │ │ - addeq r9, ip, r0, asr #25 │ │ │ │ - addeq r9, ip, r0, asr #25 │ │ │ │ - @ instruction: 0x008c9cbc │ │ │ │ - @ instruction: 0x008c9cbc │ │ │ │ - @ instruction: 0x008c9cb0 │ │ │ │ - addeq r9, ip, r4, lsr #25 │ │ │ │ - umulleq r9, ip, ip, ip │ │ │ │ + adceq r8, r4, r0, lsl #8 │ │ │ │ + addeq r4, ip, ip, lsr #24 │ │ │ │ + addeq r4, ip, r0, asr #24 │ │ │ │ + umulleq r9, ip, ip, sl │ │ │ │ + umulleq r9, ip, r4, sl │ │ │ │ + umulleq r9, ip, r0, sl │ │ │ │ + addeq r9, ip, ip, lsl #21 │ │ │ │ + addeq r9, ip, r4, lsl #21 │ │ │ │ + addeq r9, ip, r0, lsl #21 │ │ │ │ + addeq r9, ip, r0, lsl #21 │ │ │ │ + addeq r9, ip, ip, ror sl │ │ │ │ + addeq r9, ip, ip, ror sl │ │ │ │ + addeq r9, ip, r0, ror sl │ │ │ │ + addeq r9, ip, r4, ror #20 │ │ │ │ + addeq r9, ip, ip, asr sl │ │ │ │ andeq r6, r0, r0, lsr #31 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - strdeq r9, [ip], r8 │ │ │ │ + @ instruction: 0x008c98b8 │ │ │ │ @ instruction: 0xffff6360 │ │ │ │ tsteq r1, r0, asr r8 │ │ │ │ @ instruction: 0x00002ebc │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r9, ip, r4, lsl #18 │ │ │ │ + addeq r9, ip, r4, asr #13 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ @ instruction: 0xffffb748 │ │ │ │ @ instruction: 0xffffa2f4 │ │ │ │ tsteq r1, r4, lsl #13 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r6, r0, r4, lsl r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r9, ip, r0, r6 │ │ │ │ - addeq r9, ip, r0, asr #13 │ │ │ │ - adceq r8, r4, ip │ │ │ │ - strdeq r7, [ip], r0 │ │ │ │ - addeq r8, ip, r0, lsl #1 │ │ │ │ + addeq r9, ip, r0, asr r4 │ │ │ │ + addeq r9, ip, r0, lsl #9 │ │ │ │ + adceq r7, r4, ip, asr #27 │ │ │ │ + @ instruction: 0x008c7bb0 │ │ │ │ + addeq r7, ip, r0, asr #28 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ cmp r9, #0 │ │ │ │ addne r3, r7, #569344 @ 0x8b000 │ │ │ │ ldrne r3, [r3, #3008] @ 0xbc0 │ │ │ │ bne 2f2378 │ │ │ │ add r2, r7, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r2, #3004] @ 0xbbc │ │ │ │ @@ -119588,15 +119588,15 @@ │ │ │ │ b 2f2380 │ │ │ │ ldr r2, [pc, #-116] @ 2f265c │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 988da8 │ │ │ │ + bl 988b68 │ │ │ │ b 2f2424 │ │ │ │ ldr r1, [pc, #-144] @ 2f2660 │ │ │ │ ldr r3, [pc, #-144] @ 2f2664 │ │ │ │ ldm r5, {r0, r2} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ bne 2f2854 │ │ │ │ @@ -119622,15 +119622,15 @@ │ │ │ │ bl 2dcbb0 │ │ │ │ b 2f2560 │ │ │ │ ldr r2, [pc, #-232] @ 2f2674 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ str r9, [sp] │ │ │ │ - bl 988da8 │ │ │ │ + bl 988b68 │ │ │ │ b 2f2424 │ │ │ │ bl 27d21c │ │ │ │ b 2f23dc │ │ │ │ ldr r2, [pc, #-264] @ 2f2678 │ │ │ │ ldr r3, [pc, #-264] @ 2f267c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -119665,28 +119665,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-420] @ 2f268c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f21e0 │ │ │ │ ldr r0, [pc, #-432] @ 2f2690 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f21d8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-456] @ 2f2694 │ │ │ │ ldr r1, [pc, #-456] @ 2f2698 │ │ │ │ ldr r0, [pc, #-456] @ 2f269c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-460] @ 2f26a0 │ │ │ │ @@ -119710,53 +119710,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ sub r7, r8, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r8, r6 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ beq 2f2938 │ │ │ │ ldr r1, [pc, #108] @ 2f2950 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98851c │ │ │ │ + bl 9882dc │ │ │ │ ldr ip, [pc, #100] @ 2f2954 │ │ │ │ ldr r2, [pc, #100] @ 2f2958 │ │ │ │ ldr r1, [pc, #100] @ 2f295c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #0 │ │ │ │ - bl 9892dc │ │ │ │ + bl 98909c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2f2168 │ │ │ │ ldr r1, [pc, #32] @ 2f2960 │ │ │ │ add r1, pc, r1 │ │ │ │ b 2f28e4 │ │ │ │ - adceq r7, r4, ip, asr #31 │ │ │ │ - strdeq r4, [ip], ip │ │ │ │ - addeq r4, ip, r8, ror #15 │ │ │ │ - addeq r9, ip, r8, asr r7 │ │ │ │ - adceq r7, r4, r8, ror pc │ │ │ │ - addeq r4, ip, r4, lsr #15 │ │ │ │ - @ instruction: 0x008c47b0 │ │ │ │ - addeq r9, ip, ip, ror #13 │ │ │ │ + adceq r7, r4, ip, lsl #27 │ │ │ │ + @ instruction: 0x008c45bc │ │ │ │ + addeq r4, ip, r8, lsr #11 │ │ │ │ + addeq r9, ip, r8, lsl r5 │ │ │ │ + adceq r7, r4, r8, lsr sp │ │ │ │ + addeq r4, ip, r4, ror #10 │ │ │ │ + addeq r4, ip, r0, ror r5 │ │ │ │ + addeq r9, ip, ip, lsr #9 │ │ │ │ │ │ │ │ 002f2964 : │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ lsl r3, r3, #24 │ │ │ │ @@ -119800,15 +119800,15 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl ba4170 │ │ │ │ + bl ba3f30 │ │ │ │ ldr r6, [pc, #436] @ 2f2bd8 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, r7 │ │ │ │ bne 2f2ac0 │ │ │ │ ldr r1, [pc, #424] @ 2f2bdc │ │ │ │ ldr r3, [pc, #424] @ 2f2be0 │ │ │ │ ldm r4, {r0, r2} │ │ │ │ @@ -119844,23 +119844,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [r8, #472] @ 0x1d8 │ │ │ │ - bl b739a0 │ │ │ │ + bl b73760 │ │ │ │ ldr r3, [pc, #280] @ 2f2bec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 2f2af8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74200 │ │ │ │ + bl b73fc0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f1110 │ │ │ │ b 2f2a7c │ │ │ │ ldr r3, [pc, #240] @ 2f2bf0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -119878,35 +119878,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #160] @ 2f2bfc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2f2c00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f2ae4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #116] @ 2f2c04 │ │ │ │ ldr r0, [pc, #116] @ 2f2c08 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f2ae4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 2f2c0c │ │ │ │ ldr r1, [pc, #88] @ 2f2c10 │ │ │ │ ldr r0, [pc, #88] @ 2f2c14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2f2c18 │ │ │ │ @@ -119921,21 +119921,21 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xffffef64 │ │ │ │ tsteq r1, r0, lsl #7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, ip, r8, ror #9 │ │ │ │ - umulleq r9, ip, r0, r1 │ │ │ │ - @ instruction: 0x008c94b4 │ │ │ │ - ldrdeq r9, [ip], ip │ │ │ │ - @ instruction: 0x00a47cb4 │ │ │ │ - umulleq r7, ip, r8, sl │ │ │ │ - addeq r7, ip, r8, lsr #26 │ │ │ │ + addeq r9, ip, r8, lsr #5 │ │ │ │ + addeq r8, ip, r0, asr pc │ │ │ │ + addeq r9, ip, r4, ror r2 │ │ │ │ + umulleq r8, ip, ip, pc @ │ │ │ │ + adceq r7, r4, r4, ror sl │ │ │ │ + addeq r7, ip, r8, asr r8 │ │ │ │ + addeq r7, ip, r8, ror #21 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1160] @ 2f30bc │ │ │ │ ldr ip, [pc, #1160] @ 2f30c0 │ │ │ │ @@ -120112,22 +120112,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 2f30f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2f2e10 │ │ │ │ ldr r3, [pc, #460] @ 2f30f4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2e2c │ │ │ │ @@ -120144,28 +120144,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #372] @ 2f30f8 │ │ │ │ ldr r3, [pc, #372] @ 2f30fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2f3100 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f2e2c │ │ │ │ ldr r3, [pc, #328] @ 2f3104 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f2e88 │ │ │ │ ldr r3, [pc, #280] @ 2f30e8 │ │ │ │ @@ -120182,85 +120182,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2f3108 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f2e88 │ │ │ │ ldr r0, [pc, #208] @ 2f310c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 2f2e10 │ │ │ │ ldr r0, [pc, #184] @ 2f3110 │ │ │ │ ldr r3, [pc, #184] @ 2f3114 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #176] @ 2f3118 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f2e2c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 2f311c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f2e88 │ │ │ │ ldr r3, [pc, #128] @ 2f3120 │ │ │ │ ldr r1, [pc, #128] @ 2f3124 │ │ │ │ ldr r0, [pc, #128] @ 2f3128 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2f312c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r1, ip, asr #3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, ip, ip, ror #7 │ │ │ │ + addeq r9, ip, ip, lsr #3 │ │ │ │ tsteq r1, r0, lsl #3 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ ldrheq r6, [r1, -r4] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffab54 │ │ │ │ andeq r5, r0, r8, lsl #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, ip, ip, asr r1 │ │ │ │ + addeq r8, ip, ip, lsl pc │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - addseq fp, r9, ip, asr #12 │ │ │ │ - addeq r9, ip, r8, ror #2 │ │ │ │ - addeq r8, ip, r0, ror #26 │ │ │ │ + addseq fp, r9, ip, lsl #8 │ │ │ │ + addeq r8, ip, r8, lsr #30 │ │ │ │ + addeq r8, ip, r0, lsr #22 │ │ │ │ andeq r4, r0, r8, lsr #9 │ │ │ │ - addeq r8, ip, r0, lsl lr │ │ │ │ - addeq r9, ip, r8, ror r0 │ │ │ │ - addseq fp, r9, r8, ror r5 │ │ │ │ - addeq r9, ip, ip, lsl #1 │ │ │ │ - addeq r8, ip, r8, lsl #26 │ │ │ │ - strdeq r8, [ip], r8 @ │ │ │ │ - adceq r7, r4, r8, asr #15 │ │ │ │ - addeq r7, ip, ip, lsr #11 │ │ │ │ - addeq r7, ip, ip, lsr r8 │ │ │ │ + ldrdeq r8, [ip], r0 │ │ │ │ + addeq r8, ip, r8, lsr lr │ │ │ │ + addseq fp, r9, r8, lsr r3 │ │ │ │ + addeq r8, ip, ip, asr #28 │ │ │ │ + addeq r8, ip, r8, asr #21 │ │ │ │ + @ instruction: 0x008c8bb8 │ │ │ │ + adceq r7, r4, r8, lsl #11 │ │ │ │ + addeq r7, ip, ip, ror #6 │ │ │ │ + strdeq r7, [ip], ip │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1032] @ 2f3550 │ │ │ │ ldr r3, [pc, #1032] @ 2f3554 │ │ │ │ @@ -120350,24 +120350,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 2f3578 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f3194 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 2ed154 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed904 │ │ │ │ b 2f3234 │ │ │ │ @@ -120389,22 +120389,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2f3580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [pc, #524] @ 2f3584 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2f3390 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ @@ -120431,28 +120431,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #396] @ 2f358c │ │ │ │ ldr r3, [pc, #396] @ 2f3590 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 2f3594 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f3194 │ │ │ │ ldr r3, [pc, #352] @ 2f3598 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 2f339c │ │ │ │ add r2, r2, r2 │ │ │ │ @@ -120460,15 +120460,15 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #320] @ 2f359c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f3194 │ │ │ │ ldr r3, [pc, #296] @ 2f35a0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f3240 │ │ │ │ ldr r3, [pc, #228] @ 2f3570 │ │ │ │ @@ -120485,74 +120485,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 2f35a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f3240 │ │ │ │ ldr r0, [pc, #176] @ 2f35a8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f336c │ │ │ │ ldr r0, [pc, #156] @ 2f35ac │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f3240 │ │ │ │ ldr r0, [pc, #136] @ 2f35b0 │ │ │ │ ldr r3, [pc, #136] @ 2f35b4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #128] @ 2f35b8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f3194 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01115cbc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01115c98 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, r0, ror #24 │ │ │ │ - adceq r7, r4, lr, lsr #12 │ │ │ │ + adceq r7, r4, lr, ror #7 │ │ │ │ @ instruction: 0xffffa79c │ │ │ │ andeq r6, r0, ip, lsl #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, ip, r4, asr #28 │ │ │ │ + addeq r8, ip, r4, lsl #24 │ │ │ │ andeq r5, r0, r8, lsl #20 │ │ │ │ - addeq r8, ip, r8, lsl #26 │ │ │ │ - @ instruction: 0x00a474b6 │ │ │ │ + addeq r8, ip, r8, asr #21 │ │ │ │ + adceq r7, r4, r6, ror r2 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x0099b1d0 │ │ │ │ - @ instruction: 0x008c8dbc │ │ │ │ - addeq r8, ip, r4, ror #17 │ │ │ │ - adceq r7, r4, sl, lsl #8 │ │ │ │ - addeq r8, ip, r4, lsl sp │ │ │ │ + umullseq sl, r9, r0, pc @ │ │ │ │ + addeq r8, ip, ip, ror fp │ │ │ │ + addeq r8, ip, r4, lsr #13 │ │ │ │ + adceq r7, r4, sl, asr #3 │ │ │ │ + ldrdeq r8, [ip], r4 │ │ │ │ andeq r4, r0, r8, lsr #9 │ │ │ │ - addeq r8, ip, r4, asr r9 │ │ │ │ - @ instruction: 0x008c8bbc │ │ │ │ - addeq r8, ip, r0, ror r9 │ │ │ │ - addseq fp, r9, r8, lsr #1 │ │ │ │ - addeq r8, ip, ip, lsl #25 │ │ │ │ - addeq r8, ip, r8, lsr r8 │ │ │ │ + addeq r8, ip, r4, lsl r7 │ │ │ │ + addeq r8, ip, ip, ror r9 │ │ │ │ + addeq r8, ip, r0, lsr r7 │ │ │ │ + addseq sl, r9, r8, ror #28 │ │ │ │ + addeq r8, ip, ip, asr #20 │ │ │ │ + strdeq r8, [ip], r8 @ │ │ │ │ │ │ │ │ 002f35bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ add ip, r2, ip │ │ │ │ add r3, r1, r3 │ │ │ │ @@ -120643,35 +120643,35 @@ │ │ │ │ add r3, r8, r3, lsl #3 │ │ │ │ add r3, sl, r3 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb17c4 │ │ │ │ + bl bb1584 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ cmp r9, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bge 2f3700 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ ble 2f36cc │ │ │ │ cmp r5, #0 │ │ │ │ beq 2f37a0 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb1a94 │ │ │ │ + bl bb1854 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb1de4 │ │ │ │ + bl bb1ba4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -120723,20 +120723,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 2f3884 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - addeq r8, ip, r8, lsl r8 │ │ │ │ + ldrdeq r8, [ip], r8 @ │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xffffa658 │ │ │ │ - adceq r7, r4, r0, lsr #32 │ │ │ │ - addeq r6, ip, r4, lsl #28 │ │ │ │ - umulleq r7, ip, r4, r0 │ │ │ │ + adceq r6, r4, r0, ror #27 │ │ │ │ + addeq r6, ip, r4, asr #23 │ │ │ │ + addeq r6, ip, r4, asr lr │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 002f3888 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -120815,22 +120815,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ beq 2f39d0 │ │ │ │ add r4, r4, #569344 @ 0x8b000 │ │ │ │ b 2f3978 │ │ │ │ ldr r0, [pc, #28] @ 2f39e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a9959c │ │ │ │ + bl a9935c │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x01125dd0 │ │ │ │ - addeq r8, ip, r0, lsl r8 │ │ │ │ + ldrdeq r8, [ip], r0 │ │ │ │ │ │ │ │ 002f39ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #136] @ 2f3a8c │ │ │ │ @@ -120887,17 +120887,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #1 │ │ │ │ beq 2f3b0c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f3af0 │ │ │ │ - bl 98b770 │ │ │ │ + bl 98b530 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 9313e4 │ │ │ │ + bl 9311a4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e81e4 │ │ │ │ @@ -120915,21 +120915,21 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ mov r2, #4000 @ 0xfa0 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, r4 │ │ │ │ b 2f3b0c │ │ │ │ tsteq r2, r0, ror #24 │ │ │ │ - adceq r6, r4, r8, lsr sp │ │ │ │ - addeq r7, ip, ip, lsl r3 │ │ │ │ - addeq r6, ip, ip, lsl fp │ │ │ │ + strdeq r6, [r4], r8 @ │ │ │ │ + ldrdeq r7, [ip], ip │ │ │ │ + ldrdeq r6, [ip], ip │ │ │ │ │ │ │ │ 002f3b68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r2, [pc, #3916] @ 2f4acc │ │ │ │ @@ -120960,25 +120960,25 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 27e890 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f3bc8 │ │ │ │ ldr r0, [pc, #3816] @ 2f4adc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b783b8 │ │ │ │ + bl b78178 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8770 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2f3fe0 │ │ │ │ ldr r1, [pc, #3784] @ 2f4ae0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b77c04 │ │ │ │ + bl b779c4 │ │ │ │ ldr r1, [pc, #3768] @ 2f4ae4 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -120991,68 +120991,68 @@ │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ ldr r8, [pc, #3716] @ 2f4ae8 │ │ │ │ ldr r9, [pc, #3716] @ 2f4aec │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - bl b77c14 │ │ │ │ + bl b779d4 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl b778f0 │ │ │ │ + bl b776b0 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b778f0 │ │ │ │ + bl b776b0 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b77c04 │ │ │ │ + bl b779c4 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b77c04 │ │ │ │ + bl b779c4 │ │ │ │ ldr r1, [pc, #3624] @ 2f4af0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b778f0 │ │ │ │ + bl b776b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ beq 2f459c │ │ │ │ ldr r1, [pc, #3596] @ 2f4af4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e890 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r0 │ │ │ │ streq r7, [sp, #44] @ 0x2c │ │ │ │ beq 2f3ee8 │ │ │ │ ldr r1, [pc, #3572] @ 2f4af8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b778f0 │ │ │ │ + bl b776b0 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2f3d24 │ │ │ │ mov r0, #1 │ │ │ │ - bl 99dc80 │ │ │ │ + bl 99da40 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2f4624 │ │ │ │ ldr r2, [pc, #3536] @ 2f4afc │ │ │ │ subs r3, r5, #0 │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, r7, #0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movne r7, #1 │ │ │ │ - bl b779dc │ │ │ │ + bl b7779c │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mov fp, r3 │ │ │ │ @@ -121076,15 +121076,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 27cbb0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b77a00 │ │ │ │ + bl b777c0 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 2f3d6c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -121094,15 +121094,15 @@ │ │ │ │ beq 2f46fc │ │ │ │ mvn r5, #0 │ │ │ │ ldr r2, [pc, #3324] @ 2f4b00 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl b779dc │ │ │ │ + bl b7779c │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ mov r4, r3 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ @@ -121142,49 +121142,49 @@ │ │ │ │ bne 2f46e8 │ │ │ │ mov r0, #8 │ │ │ │ bl 27cbb0 │ │ │ │ str r0, [r6] │ │ │ │ str fp, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b77a00 │ │ │ │ + bl b777c0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f3e34 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #3092] @ 2f4b04 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b778f0 │ │ │ │ + bl b776b0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f452c │ │ │ │ ldr r1, [pc, #3072] @ 2f4b08 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b778f0 │ │ │ │ + bl b776b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f4024 │ │ │ │ ldr r3, [pc, #3052] @ 2f4b0c │ │ │ │ ldr r2, [pc, #3052] @ 2f4b10 │ │ │ │ ldr r1, [pc, #3052] @ 2f4b14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #3036] @ 2f4b18 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8770 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f3f5c │ │ │ │ mov r0, r7 │ │ │ │ - bl b26680 │ │ │ │ + bl b26440 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f3fe0 │ │ │ │ ldr r2, [pc, #2988] @ 2f4b1c │ │ │ │ ldr r3, [pc, #2912] @ 2f4ad4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -121192,32 +121192,32 @@ │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f45f0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b26680 │ │ │ │ + b b26440 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl b783b8 │ │ │ │ + bl b78178 │ │ │ │ cmp r4, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 2f3c00 │ │ │ │ ldr r3, [pc, #2916] @ 2f4b20 │ │ │ │ ldr ip, [pc, #2916] @ 2f4b24 │ │ │ │ ldr r1, [pc, #2916] @ 2f4b28 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2908] @ 2f4b2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r2, [pc, #2888] @ 2f4b30 │ │ │ │ ldr r3, [pc, #2792] @ 2f4ad4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121229,93 +121229,93 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 997c70 │ │ │ │ + bl 997a30 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #2988] @ 0xbac │ │ │ │ beq 2f3f44 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 994b6c │ │ │ │ + bl 99492c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2f46b8 │ │ │ │ ldr r1, [pc, #2776] @ 2f4b34 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b77c04 │ │ │ │ + bl b779c4 │ │ │ │ ldr r1, [pc, #2760] @ 2f4b38 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #2748] @ 2f4b3c │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ - bl b77c14 │ │ │ │ + bl b779d4 │ │ │ │ ldr r1, [pc, #2732] @ 2f4b40 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl b77c04 │ │ │ │ + bl b779c4 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl b778f0 │ │ │ │ + bl b776b0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f4104 │ │ │ │ - bl 934c50 │ │ │ │ + bl 934a10 │ │ │ │ mov r1, r5 │ │ │ │ - bl 934904 │ │ │ │ + bl 9346c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f4710 │ │ │ │ mov r1, r6 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ add r6, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #3020] @ 0xbcc │ │ │ │ beq 2f4744 │ │ │ │ - bl 931254 │ │ │ │ + bl 931014 │ │ │ │ ldr r0, [r6, #3020] @ 0xbcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - bl 998ed8 │ │ │ │ + bl 998c98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f3f44 │ │ │ │ ldr r1, [pc, #2616] @ 2f4b44 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b778f0 │ │ │ │ + bl b776b0 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 2f4130 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f4778 │ │ │ │ ldr r1, [pc, #2576] @ 2f4b48 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b778f0 │ │ │ │ + bl b776b0 │ │ │ │ eor r3, r8, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ tst r6, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 2f4688 │ │ │ │ ldr r1, [pc, #2540] @ 2f4b4c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b778f0 │ │ │ │ + bl b776b0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f461c │ │ │ │ ldr r1, [pc, #2520] @ 2f4b50 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e890 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f4708 │ │ │ │ @@ -121334,37 +121334,37 @@ │ │ │ │ bne 2f490c │ │ │ │ ldr r1, [pc, #2460] @ 2f4b5c │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl b77c14 │ │ │ │ + bl b779d4 │ │ │ │ ldr r1, [pc, #2436] @ 2f4b60 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl b77c04 │ │ │ │ + bl b779c4 │ │ │ │ ldr r1, [pc, #2412] @ 2f4b64 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #3016] @ 0xbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl b77c04 │ │ │ │ + bl b779c4 │ │ │ │ ldrb r3, [r5, #3016] @ 0xbc8 │ │ │ │ ldr r1, [pc, #2388] @ 2f4b68 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r0, r3 │ │ │ │ strb r3, [r5, #3017] @ 0xbc9 │ │ │ │ mov r0, fp │ │ │ │ - bl b77c04 │ │ │ │ + bl b779c4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r5, #3018] @ 0xbca │ │ │ │ beq 2f4248 │ │ │ │ mov r0, r3 │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r5, #3028] @ 0xbd4 │ │ │ │ @@ -121416,34 +121416,34 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f47bc │ │ │ │ ldr r1, [pc, #2160] @ 2f4b7c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl b778f0 │ │ │ │ + bl b776b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f47d4 │ │ │ │ mov r1, sl │ │ │ │ bl 658388 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #3040] @ 0xbe0 │ │ │ │ beq 2f3f44 │ │ │ │ ldr r1, [pc, #2112] @ 2f4b80 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b778f0 │ │ │ │ + bl b776b0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f4820 │ │ │ │ ldr r1, [pc, #2092] @ 2f4b84 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b77c14 │ │ │ │ + bl b779d4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d6694 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -121474,104 +121474,104 @@ │ │ │ │ beq 2f47e0 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2f4a0c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f4a9c │ │ │ │ - bl 9813e8 │ │ │ │ + bl 9811a8 │ │ │ │ ldr r3, [pc, #1916] @ 2f4b88 │ │ │ │ ldr r2, [pc, #1916] @ 2f4b8c │ │ │ │ ldr r1, [pc, #1916] @ 2f4b90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #1884] @ 2f4b94 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98851c │ │ │ │ + bl 9882dc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 981744 │ │ │ │ + bl 981504 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f4a88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f2168 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9313e4 │ │ │ │ + bl 9311a4 │ │ │ │ ldr r1, [pc, #1820] @ 2f4b98 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b778f0 │ │ │ │ + bl b776b0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f44f0 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f44f0 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f44f0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 9813c8 │ │ │ │ + bl 981188 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2f4814 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f44dc │ │ │ │ ldr r0, [pc, #1740] @ 2f4b9c │ │ │ │ ldmib r4, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl a9959c │ │ │ │ + bl a9935c │ │ │ │ mov r0, r4 │ │ │ │ - bl b26624 │ │ │ │ + bl b263e4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f44f0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b26680 │ │ │ │ + bl b26440 │ │ │ │ ldr r2, [pc, #1704] @ 2f4ba0 │ │ │ │ ldr r3, [pc, #1496] @ 2f4ad4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2f3f8c │ │ │ │ b 2f45f0 │ │ │ │ ldr r0, [pc, #1668] @ 2f4ba4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b783b8 │ │ │ │ + bl b78178 │ │ │ │ b 2f3fb4 │ │ │ │ ldr r1, [pc, #1652] @ 2f4ba8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl b77c04 │ │ │ │ + bl b779c4 │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 2f4040 │ │ │ │ b 2f4054 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f45f4 │ │ │ │ - bl b26680 │ │ │ │ + bl b26440 │ │ │ │ ldr r2, [pc, #1596] @ 2f4bac │ │ │ │ ldr r3, [pc, #1376] @ 2f4ad4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121583,20 +121583,20 @@ │ │ │ │ b 2e8770 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b 2f3ee8 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f4558 │ │ │ │ - bl b26680 │ │ │ │ + bl b26440 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f4568 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl b26680 │ │ │ │ + bl b26440 │ │ │ │ ldr r2, [pc, #1500] @ 2f4bb0 │ │ │ │ ldr r3, [pc, #1276] @ 2f4ad4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -121621,52 +121621,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1412] @ 2f4bc0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1408] @ 2f4bc4 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r2, [pc, #1392] @ 2f4bc8 │ │ │ │ ldr r3, [pc, #1144] @ 2f4ad4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 2f458c │ │ │ │ b 2f45f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl b783b8 │ │ │ │ + bl b78178 │ │ │ │ b 2f3fb4 │ │ │ │ ldr r3, [pc, #1340] @ 2f4bcc │ │ │ │ ldr r2, [pc, #1340] @ 2f4bd0 │ │ │ │ ldr r1, [pc, #1340] @ 2f4bd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1324] @ 2f4bd8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2f3f44 │ │ │ │ ldr r3, [pc, #1308] @ 2f4bdc │ │ │ │ ldr r2, [pc, #1308] @ 2f4be0 │ │ │ │ ldr r1, [pc, #1308] @ 2f4be4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1292] @ 2f4be8 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2f3f44 │ │ │ │ bl 27cec8 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [fp, #4] │ │ │ │ b 2f3eb8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -121681,40 +121681,40 @@ │ │ │ │ ldr r3, [pc, #1228] @ 2f4bf4 │ │ │ │ ldr r2, [pc, #1228] @ 2f4bf8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2f3f44 │ │ │ │ ldr r3, [pc, #1200] @ 2f4bfc │ │ │ │ ldr r1, [pc, #1200] @ 2f4c00 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1192] @ 2f4c04 │ │ │ │ ldr r2, [pc, #1192] @ 2f4c08 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2f3f44 │ │ │ │ ldr r3, [pc, #1164] @ 2f4c0c │ │ │ │ ldr r2, [pc, #1164] @ 2f4c10 │ │ │ │ ldr r1, [pc, #1164] @ 2f4c14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1148] @ 2f4c18 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2f3f44 │ │ │ │ mov r0, sl │ │ │ │ bl 307450 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f42f4 │ │ │ │ b 2f3f44 │ │ │ │ ldr r0, [pc, #1112] @ 2f4c1c │ │ │ │ @@ -121732,25 +121732,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2e81e4 │ │ │ │ cmn r0, #1 │ │ │ │ beq 2f49f0 │ │ │ │ ldr r1, [pc, #1052] @ 2f4c20 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b778f0 │ │ │ │ + bl b776b0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f49d4 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2f44e8 │ │ │ │ b 2f44f0 │ │ │ │ bl 2d64b4 │ │ │ │ mov r5, r0 │ │ │ │ b 2f4390 │ │ │ │ mov r0, sl │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ b 2f3f44 │ │ │ │ ldr r3, [pc, #996] @ 2f4c24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 2f42ac │ │ │ │ ldr r3, [pc, #980] @ 2f4c28 │ │ │ │ @@ -121771,26 +121771,26 @@ │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 2f4c30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f42ac │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f3fe0 │ │ │ │ ldr r2, [pc, #844] @ 2f4c34 │ │ │ │ ldr r3, [pc, #488] @ 2f4ad4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -121807,15 +121807,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #788] @ 2f4c44 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2f3f44 │ │ │ │ ldr r3, [pc, #736] @ 2f4c24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f42ec │ │ │ │ @@ -121836,191 +121836,191 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 2f4c48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f42ec │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f4814 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f4814 │ │ │ │ b 2f44a4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8770 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2f3f68 │ │ │ │ mov r0, r7 │ │ │ │ - bl b26680 │ │ │ │ + bl b26440 │ │ │ │ b 2f3f68 │ │ │ │ ldr r3, [pc, #568] @ 2f4c4c │ │ │ │ ldr r2, [pc, #568] @ 2f4c50 │ │ │ │ ldr r1, [pc, #568] @ 2f4c54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #3936 @ 0xf60 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8770 │ │ │ │ mov r0, r7 │ │ │ │ - bl b26680 │ │ │ │ + bl b26440 │ │ │ │ b 2f3f68 │ │ │ │ ldr r0, [pc, #516] @ 2f4c58 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f42ac │ │ │ │ ldr r0, [pc, #492] @ 2f4c5c │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 2f42ec │ │ │ │ mov r0, r5 │ │ │ │ - bl 9313e4 │ │ │ │ + bl 9311a4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8770 │ │ │ │ b 2f3f68 │ │ │ │ ldr r3, [pc, #444] @ 2f4c60 │ │ │ │ ldr r2, [pc, #444] @ 2f4c64 │ │ │ │ ldr r1, [pc, #444] @ 2f4c68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ ldr r2, [pc, #428] @ 2f4c6c │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 2f4a90 │ │ │ │ tsteq r1, r4, lsl #5 │ │ │ │ tsteq r1, r0, ror r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r8, ror #22 │ │ │ │ tsteq r2, r4, lsl fp │ │ │ │ - addeq r8, ip, ip, lsr r9 │ │ │ │ - umullseq r7, fp, r4, r3 │ │ │ │ - addeq r8, ip, r4, ror #11 │ │ │ │ - addeq r8, ip, r8, ror #11 │ │ │ │ - addseq r2, sl, r0, asr #23 │ │ │ │ - addeq r7, sp, r4, ror #24 │ │ │ │ - addeq r8, ip, r4, asr r5 │ │ │ │ - addseq r2, sl, r8, asr #22 │ │ │ │ - addeq r8, ip, r4, asr r4 │ │ │ │ + strdeq r8, [ip], ip │ │ │ │ + addseq r7, fp, r4, asr r1 │ │ │ │ addeq r8, ip, r4, lsr #7 │ │ │ │ - addseq lr, fp, r8, lsr ip │ │ │ │ - adceq r6, r4, r4, asr #18 │ │ │ │ - addeq r8, ip, r0, lsl #7 │ │ │ │ - addeq r6, ip, ip, lsl r7 │ │ │ │ + addeq r8, ip, r8, lsr #7 │ │ │ │ + addseq r2, sl, r0, lsl #19 │ │ │ │ + addeq r7, sp, r4, lsr #20 │ │ │ │ + addeq r8, ip, r4, lsl r3 │ │ │ │ + addseq r2, sl, r8, lsl #18 │ │ │ │ + addeq r8, ip, r4, lsl r2 │ │ │ │ + addeq r8, ip, r4, ror #2 │ │ │ │ + @ instruction: 0x009be9f8 │ │ │ │ + adceq r6, r4, r4, lsl #14 │ │ │ │ + addeq r8, ip, r0, asr #2 │ │ │ │ + ldrdeq r6, [ip], ip │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ @ instruction: 0x01114e94 │ │ │ │ - adceq r6, r4, ip, lsr #17 │ │ │ │ - addeq r8, ip, ip, ror #4 │ │ │ │ - addeq r6, ip, ip, lsl #13 │ │ │ │ + adceq r6, r4, ip, ror #12 │ │ │ │ + addeq r8, ip, ip, lsr #32 │ │ │ │ + addeq r6, ip, ip, asr #8 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ tsteq r1, ip, lsl lr │ │ │ │ - addeq r8, ip, ip, lsr #5 │ │ │ │ - addeq r8, ip, r4, lsr #5 │ │ │ │ - addeq r2, ip, ip, asr #32 │ │ │ │ - addseq r2, sl, ip, lsl r8 │ │ │ │ - addeq r8, ip, ip, lsl r2 │ │ │ │ - addeq r8, ip, r4, ror r2 │ │ │ │ - strdeq r9, [sp], r8 │ │ │ │ - addeq r8, ip, r8, ror r2 │ │ │ │ - addeq r8, ip, r8, ror #4 │ │ │ │ - addeq r8, ip, r0, ror #4 │ │ │ │ - addseq r4, sl, r4, ror r2 │ │ │ │ - addeq r8, ip, r4, asr r2 │ │ │ │ - addeq r8, ip, r0, asr #4 │ │ │ │ - addeq r8, ip, r4, lsr r2 │ │ │ │ + addeq r8, ip, ip, rrx │ │ │ │ + addeq r8, ip, r4, rrx │ │ │ │ + addeq r1, ip, ip, lsl #28 │ │ │ │ + @ instruction: 0x009a25dc │ │ │ │ + ldrdeq r7, [ip], ip │ │ │ │ + addeq r8, ip, r4, lsr r0 │ │ │ │ + strheq r9, [sp], r8 │ │ │ │ + addeq r8, ip, r8, lsr r0 │ │ │ │ + addeq r8, ip, r8, lsr #32 │ │ │ │ + addeq r8, ip, r0, lsr #32 │ │ │ │ + addseq r4, sl, r4, lsr r0 │ │ │ │ + addeq r8, ip, r4, lsl r0 │ │ │ │ + addeq r8, ip, r0 │ │ │ │ + strdeq r7, [ip], r4 │ │ │ │ @ instruction: 0x0008bbbc │ │ │ │ @ instruction: 0x0008bbb8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq fp, r8, r4, asr #23 │ │ │ │ - addeq r8, ip, r4, ror #3 │ │ │ │ - ldrdeq r5, [ip], r8 │ │ │ │ - umullseq r7, r0, r4, r0 │ │ │ │ - adceq r6, r4, ip, asr r4 │ │ │ │ - addeq r2, ip, r8, lsl #25 │ │ │ │ - umulleq r2, ip, ip, ip │ │ │ │ - addeq r8, ip, ip, lsl r1 │ │ │ │ - addseq r6, fp, r0, asr fp │ │ │ │ - addeq r8, ip, ip, lsl #1 │ │ │ │ + addeq r7, ip, r4, lsr #31 │ │ │ │ + umulleq r5, ip, r8, r0 │ │ │ │ + addseq r6, r0, r4, asr lr │ │ │ │ + adceq r6, r4, ip, lsl r2 │ │ │ │ + addeq r2, ip, r8, asr #20 │ │ │ │ + addeq r2, ip, ip, asr sl │ │ │ │ + ldrdeq r7, [ip], ip │ │ │ │ + addseq r6, fp, r0, lsl r9 │ │ │ │ + addeq r7, ip, ip, asr #28 │ │ │ │ tsteq r1, ip, lsl #18 │ │ │ │ tsteq r2, r8, ror #3 │ │ │ │ - addseq lr, fp, ip, lsl #12 │ │ │ │ + addseq lr, fp, ip, asr #7 │ │ │ │ @ instruction: 0x01114894 │ │ │ │ tsteq r1, r0, lsr r8 │ │ │ │ tsteq r1, r8, lsl #16 │ │ │ │ - addeq r7, ip, r8, lsr ip │ │ │ │ - adceq r6, r4, r4, lsr r2 │ │ │ │ - addeq r6, ip, r0, lsl r0 │ │ │ │ + strdeq r7, [ip], r8 │ │ │ │ + strdeq r5, [r4], r4 @ │ │ │ │ + ldrdeq r5, [ip], r0 │ │ │ │ andeq r0, r0, r8, lsl pc │ │ │ │ tsteq r1, ip, lsr #15 │ │ │ │ - ldrdeq r6, [r4], r4 @ │ │ │ │ - addeq r7, ip, r4, lsr #26 │ │ │ │ - addeq r5, ip, ip, lsr #31 │ │ │ │ + umlaleq r5, r4, r4, pc @ │ │ │ │ + addeq r7, ip, r4, ror #21 │ │ │ │ + addeq r5, ip, ip, ror #26 │ │ │ │ andeq r1, r0, fp, lsl r0 │ │ │ │ - adceq r6, r4, r4, lsr #3 │ │ │ │ - addeq r7, ip, r4, lsl ip │ │ │ │ - addeq r5, ip, ip, ror pc │ │ │ │ + adceq r5, r4, r4, ror #30 │ │ │ │ + ldrdeq r7, [ip], r4 │ │ │ │ + addeq r5, ip, ip, lsr sp │ │ │ │ andeq r0, r0, sl, ror #31 │ │ │ │ - addeq r7, ip, ip, lsl ip │ │ │ │ - addeq r5, ip, r4, lsr #30 │ │ │ │ - adceq r6, r4, r4, asr #2 │ │ │ │ + ldrdeq r7, [ip], ip │ │ │ │ + addeq r5, ip, r4, ror #25 │ │ │ │ + adceq r5, r4, r4, lsl #30 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r7, ip, r8, lsl #24 │ │ │ │ - strdeq r5, [ip], r0 │ │ │ │ - adceq r6, r4, r0, lsl r1 │ │ │ │ + addeq r7, ip, r8, asr #19 │ │ │ │ + @ instruction: 0x008c5cb0 │ │ │ │ + ldrdeq r5, [r4], r0 @ │ │ │ │ andeq r1, r0, r7 │ │ │ │ - adceq r6, r4, r4, ror #1 │ │ │ │ - strdeq r7, [ip], ip │ │ │ │ - @ instruction: 0x008c5ebc │ │ │ │ + adceq r5, r4, r4, lsr #29 │ │ │ │ + @ instruction: 0x008c79bc │ │ │ │ + addeq r5, ip, ip, ror ip │ │ │ │ andeq r1, r0, r5, lsl r0 │ │ │ │ @ instruction: 0xffff9b24 │ │ │ │ - addseq r6, fp, r8, asr #15 │ │ │ │ + addseq r6, fp, r8, lsl #11 │ │ │ │ andeq r7, r0, ip, lsl #3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, ip, ip, lsl #23 │ │ │ │ + addeq r7, ip, ip, asr #18 │ │ │ │ tsteq r1, ip, lsl r5 │ │ │ │ - adceq r5, r4, r0, asr pc │ │ │ │ - strdeq r7, [ip], ip │ │ │ │ - addeq r5, ip, r8, lsr #26 │ │ │ │ + adceq r5, r4, r0, lsl sp │ │ │ │ + @ instruction: 0x008c78bc │ │ │ │ + addeq r5, ip, r8, ror #21 │ │ │ │ andeq r1, r0, r8, lsr #32 │ │ │ │ - umulleq r7, ip, r0, sl │ │ │ │ - adceq r5, r4, r0, asr lr │ │ │ │ - addeq r7, ip, r4, ror #21 │ │ │ │ - addeq r5, ip, r0, lsr ip │ │ │ │ - addeq r7, ip, r8, asr sl │ │ │ │ - addeq r7, ip, r4, lsr sl │ │ │ │ - adceq r5, r4, r0, asr #27 │ │ │ │ - addeq r7, ip, ip, ror sl │ │ │ │ - umulleq r5, ip, r8, fp │ │ │ │ + addeq r7, ip, r0, asr r8 │ │ │ │ + adceq r5, r4, r0, lsl ip │ │ │ │ + addeq r7, ip, r4, lsr #17 │ │ │ │ + strdeq r5, [ip], r0 │ │ │ │ + addeq r7, ip, r8, lsl r8 │ │ │ │ + strdeq r7, [ip], r4 │ │ │ │ + adceq r5, r4, r0, lsl #23 │ │ │ │ + addeq r7, ip, ip, lsr r8 │ │ │ │ + addeq r5, ip, r8, asr r9 │ │ │ │ andeq r0, r0, r4, ror #30 │ │ │ │ │ │ │ │ 002f4c70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -122042,76 +122042,76 @@ │ │ │ │ ldr r1, [r5, #2976] @ 0xba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27e890 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f4cac │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 9815bc │ │ │ │ + bl 98137c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f4d44 │ │ │ │ ldr r3, [pc, #120] @ 2f4d64 │ │ │ │ ldr r2, [pc, #120] @ 2f4d68 │ │ │ │ ldr r1, [pc, #120] @ 2f4d6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #92] @ 2f4d70 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98851c │ │ │ │ + bl 9882dc │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2f2168 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9313e4 │ │ │ │ + b 9311a4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2f4cd0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq r2, r0, lsl #21 │ │ │ │ - adceq r5, r4, ip, ror fp │ │ │ │ - addeq r2, ip, r8, lsr #7 │ │ │ │ - @ instruction: 0x008c23b8 │ │ │ │ - addeq r7, ip, r8, lsr #6 │ │ │ │ + adceq r5, r4, ip, lsr r9 │ │ │ │ + addeq r2, ip, r8, ror #2 │ │ │ │ + addeq r2, ip, r8, ror r1 │ │ │ │ + addeq r7, ip, r8, ror #1 │ │ │ │ │ │ │ │ 002f4d74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #232] @ 2f4e78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75a38 │ │ │ │ + bl b757f8 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ bne 2f4e54 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2f4e54 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl b78ccc │ │ │ │ + bl b78a8c │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2f4e70 │ │ │ │ - bl b788d4 │ │ │ │ + bl b78694 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -122132,34 +122132,34 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 27cc28 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl b783b8 │ │ │ │ + bl b78178 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f4e14 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b788dc │ │ │ │ + b b7869c │ │ │ │ ldr r1, [pc, #40] @ 2f4e84 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e890 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ b 2f4db0 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ - @ instruction: 0x009a1af8 │ │ │ │ - addeq r7, ip, r4, lsl #15 │ │ │ │ - addeq r7, ip, ip, ror r7 │ │ │ │ - addeq r0, ip, ip, asr #26 │ │ │ │ + @ instruction: 0x009a18b8 │ │ │ │ + addeq r7, ip, r4, asr #10 │ │ │ │ + addeq r7, ip, ip, lsr r5 │ │ │ │ + addeq r0, ip, ip, lsl #22 │ │ │ │ │ │ │ │ 002f4e88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -122170,15 +122170,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl b788d4 │ │ │ │ + bl b78694 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f4f9c │ │ │ │ ldr r3, [pc, #236] @ 2f4fc8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f4ef8 │ │ │ │ @@ -122219,15 +122219,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, sp │ │ │ │ mov r0, r5 │ │ │ │ bl 2e88ec │ │ │ │ b 2f4f10 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ mvn r0, #0 │ │ │ │ b 2f4f34 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ 2f4fd0 │ │ │ │ ldr r1, [pc, #44] @ 2f4fd4 │ │ │ │ ldr r0, [pc, #44] @ 2f4fd8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -122236,17 +122236,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r1, ip, asr pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, lsr r8 │ │ │ │ tsteq r1, r8, asr #29 │ │ │ │ - adceq r5, r4, r4, asr #17 │ │ │ │ - addeq r5, ip, r8, lsr #13 │ │ │ │ - addseq r2, r1, r0, lsl #10 │ │ │ │ + adceq r5, r4, r4, lsl #13 │ │ │ │ + addeq r5, ip, r8, ror #8 │ │ │ │ + addseq r2, r1, r0, asr #5 │ │ │ │ andeq r1, r0, pc, asr #1 │ │ │ │ │ │ │ │ 002f4fe0 : │ │ │ │ mul r2, r1, r2 │ │ │ │ add r0, r2, #15 │ │ │ │ bic r0, r0, #15 │ │ │ │ b 27cbb0 │ │ │ │ @@ -122273,15 +122273,15 @@ │ │ │ │ bl 2eb024 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r4, #552 @ 0x228 │ │ │ │ ldr fp, [r4, #560] @ 0x230 │ │ │ │ bl 2ed050 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ - bl b92238 │ │ │ │ + bl b91ff8 │ │ │ │ ldr ip, [r4, #764] @ 0x2fc │ │ │ │ mov lr, r5 │ │ │ │ ldm r5!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #32 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -122359,15 +122359,15 @@ │ │ │ │ ldrb r2, [r3, #5] │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #764] @ 0x2fc │ │ │ │ ldr r1, [r9, #8] │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b921f4 │ │ │ │ + bl b91fb4 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ str r3, [r7, #64] @ 0x40 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -122429,18 +122429,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27c904 │ │ │ │ b 2f526c │ │ │ │ tsteq r1, r0, asr #26 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - addeq r7, ip, r4, ror r4 │ │ │ │ + addeq r7, ip, r4, lsr r2 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r7, ip, ip, asr r3 │ │ │ │ - strdeq r7, [ip], r0 │ │ │ │ + addeq r7, ip, ip, lsl r1 │ │ │ │ + strheq r7, [ip], r0 │ │ │ │ │ │ │ │ 002f52cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -122448,15 +122448,15 @@ │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f52fc │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bl 27ef2c │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ pop {r4, lr} │ │ │ │ - b b92244 │ │ │ │ + b b92004 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2456] @ 0x998 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -122976,17 +122976,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x01113ad4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r4, lsr #15 │ │ │ │ - adceq r4, r4, r4, asr pc │ │ │ │ - @ instruction: 0x008c6ab4 │ │ │ │ - ldrdeq r6, [ip], r0 │ │ │ │ + adceq r4, r4, r4, lsl sp │ │ │ │ + addeq r6, ip, r4, ror r8 │ │ │ │ + umulleq r6, ip, r0, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2448] @ 0x990 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -123522,17 +123522,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r1, ip, lsl #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r4, asr pc │ │ │ │ - ldrdeq r4, [r4], r0 @ │ │ │ │ - addeq r6, ip, r0, lsr r2 │ │ │ │ - addeq r6, ip, ip, asr #4 │ │ │ │ + umlaleq r4, r4, r0, r4 @ │ │ │ │ + strdeq r5, [ip], r0 │ │ │ │ + addeq r6, ip, ip │ │ │ │ │ │ │ │ 002f63d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -123725,25 +123725,25 @@ │ │ │ │ ldrb r9, [r4, #646] @ 0x286 │ │ │ │ and sl, sl, r2, lsr r0 │ │ │ │ ldrb r0, [r4, #642] @ 0x282 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ and r9, r9, r2, lsr r0 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r3, r8, r0 │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ strb r0, [r7, r5] │ │ │ │ ldrb r1, [r4, #645] @ 0x285 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, sl, r8, r0 │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ strb r0, [r6, #1] │ │ │ │ ldrb r1, [r4, #646] @ 0x286 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ and r0, r0, r8 │ │ │ │ strb r0, [r6, #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -123775,15 +123775,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ b 27f3e8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #40] @ 2f67d8 │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ bl 27cec8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -123797,15 +123797,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #552 @ 0x228 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b92238 │ │ │ │ + bl b91ff8 │ │ │ │ ldr ip, [r5, #760] @ 0x2f8 │ │ │ │ mov lr, r4 │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -124120,15 +124120,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 2f6a40 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 27f5e0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl b921f4 │ │ │ │ + bl b91fb4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #552] @ 2f6f48 │ │ │ │ bl 2de214 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 27ccd0 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -124148,15 +124148,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ bl 27e7e8 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 27f5e0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl b921f4 │ │ │ │ + bl b91fb4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #440] @ 2f6f48 │ │ │ │ bl 2de214 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 27ccd0 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -124210,15 +124210,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #192] @ 0xc0 │ │ │ │ bl 2ecfd0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl b92238 │ │ │ │ + bl b91ff8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #196] @ 2f6f4c │ │ │ │ ldr r3, [pc, #156] @ 2f6f28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -124256,17 +124256,17 @@ │ │ │ │ bl 27ca30 │ │ │ │ mvn r0, #0 │ │ │ │ b 2f6e80 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r8, lsr #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - adceq r3, r4, r8, lsl pc │ │ │ │ + ldrdeq r3, [r4], r8 @ │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - addeq r2, ip, r0, lsl lr │ │ │ │ + ldrdeq r2, [ip], r0 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ tsteq r1, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -124276,15 +124276,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 27cc7c │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #176] @ 0xb0 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, r4, r1 │ │ │ │ - bl b921f4 │ │ │ │ + bl b91fb4 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r3, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #176] @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 27d9c0 │ │ │ │ @@ -124395,15 +124395,15 @@ │ │ │ │ beq 2f728c │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r1, r2 │ │ │ │ bne 2f7230 │ │ │ │ add r1, r4, #64 @ 0x40 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl b921f4 │ │ │ │ + bl b91fb4 │ │ │ │ lsl r3, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ add r7, r9, r7, lsl #3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r3, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ @@ -124439,15 +124439,15 @@ │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ bl 2ecfd0 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl b92238 │ │ │ │ + bl b91ff8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -124522,18 +124522,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27c904 │ │ │ │ b 2f7320 │ │ │ │ tsteq r1, r0, lsl sp │ │ │ │ andeq r1, r0, r0, asr #23 │ │ │ │ andeq r3, r0, ip, asr sp │ │ │ │ - ldrdeq r5, [ip], r0 │ │ │ │ + umulleq r5, ip, r0, r0 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r5, ip, r4, lsr #6 │ │ │ │ - addeq r5, ip, r4, asr r2 │ │ │ │ + addeq r5, ip, r4, ror #1 │ │ │ │ + addeq r5, ip, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ add r3, r0, #86016 @ 0x15000 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #664] @ 2f7620 │ │ │ │ @@ -124653,15 +124653,15 @@ │ │ │ │ bgt 2f7438 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ beq 2f75d8 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r4, lsl #5 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi 2f75d8 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #1 │ │ │ │ mul ip, r3, r3 │ │ │ │ @@ -124680,15 +124680,15 @@ │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne 2f75b0 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ sub r1, r5, r4 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ b 2f75dc │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #72] @ 2f762c │ │ │ │ ldr r3, [pc, #60] @ 2f7624 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -124857,15 +124857,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2f7904 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -124883,15 +124883,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2f78e0 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ b 2f7908 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2f7954 │ │ │ │ ldr r3, [pc, #60] @ 2f7950 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -125059,15 +125059,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 2f7c2c │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -125085,15 +125085,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 2f7c08 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ b 2f7c30 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2f7c7c │ │ │ │ ldr r3, [pc, #60] @ 2f7c78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -125240,32 +125240,32 @@ │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r2, r4, r8, lsr sp │ │ │ │ - adceq r2, r4, r0, lsl #26 │ │ │ │ - adceq r2, r4, r8, asr #25 │ │ │ │ - umlaleq r2, r4, r0, ip │ │ │ │ - adceq r2, r4, r0, asr ip │ │ │ │ + strdeq r2, [r4], r8 @ │ │ │ │ + adceq r2, r4, r0, asr #21 │ │ │ │ + adceq r2, r4, r8, lsl #21 │ │ │ │ + adceq r2, r4, r0, asr sl │ │ │ │ + adceq r2, r4, r0, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ ldr r2, [r3, #140] @ 0x8c │ │ │ │ add r0, r3, #136 @ 0x88 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ - bl b921f4 │ │ │ │ + bl b91fb4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3, #160] @ 0xa0 │ │ │ │ ldr ip, [r3, #144] @ 0x90 │ │ │ │ @@ -125480,15 +125480,15 @@ │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r6, #560] @ 0x230 │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ b 2f80d8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r0, lsr lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a42ab4 │ │ │ │ + adceq r2, r4, r4, ror r8 │ │ │ │ @ instruction: 0xffffe4ec │ │ │ │ @ instruction: 0xffffe468 │ │ │ │ tsteq r1, ip, ror #24 │ │ │ │ tsteq r1, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -125552,15 +125552,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq r2, r4, r4, ror #15 │ │ │ │ + adceq r2, r4, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 2f860c │ │ │ │ mov r7, r3 │ │ │ │ @@ -125608,15 +125608,15 @@ │ │ │ │ add r3, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2f85e8 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl b921f4 │ │ │ │ + bl b91fb4 │ │ │ │ mov r0, r8 │ │ │ │ bl 27e914 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27e8d8 │ │ │ │ @@ -125692,15 +125692,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ bl 2ecfd0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl b92238 │ │ │ │ + bl b91ff8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #116] @ 2f8624 │ │ │ │ ldr r3, [pc, #92] @ 2f8610 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ @@ -126230,15 +126230,15 @@ │ │ │ │ b 2f8d6c │ │ │ │ mov r8, r9 │ │ │ │ mov fp, #0 │ │ │ │ b 2f8c98 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011106b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r2, r4, r4, lsr r3 │ │ │ │ + strdeq r2, [r4], r4 @ │ │ │ │ tsteq r1, r4, lsr #7 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -126249,15 +126249,15 @@ │ │ │ │ ldr ip, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [pc, #3816] @ 2f9d38 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ add r5, sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f9604 │ │ │ │ @@ -126303,25 +126303,25 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrb r3, [r9, #5] │ │ │ │ ldr r5, [pc, #3600] @ 2f9d3c │ │ │ │ mul r2, r1, r2 │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ cmp r0, #1 │ │ │ │ ble 2f91a0 │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movlt r1, r0 │ │ │ │ movge r1, #256 @ 0x100 │ │ │ │ ldrb r3, [r7, #621] @ 0x26d │ │ │ │ ldr ip, [sp, #28] │ │ │ │ @@ -126447,20 +126447,20 @@ │ │ │ │ ldrb r1, [r9, #4] │ │ │ │ mov r2, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r6, r1 │ │ │ │ ldrd r0, [r6] │ │ │ │ - bl bb2100 │ │ │ │ + bl bb1ec0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ clz r8, r0 │ │ │ │ ldrd r0, [r6, #8] │ │ │ │ - bl bb20d8 │ │ │ │ + bl bb1e98 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f92bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ b 2f8f18 │ │ │ │ @@ -126640,15 +126640,15 @@ │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r3, r2, r2, lsl #1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ lsl r4, r2, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl b921f4 │ │ │ │ + bl b91fb4 │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r5, [r3, #6] │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ mov sl, r2 │ │ │ │ bne 2f9aec │ │ │ │ @@ -126749,15 +126749,15 @@ │ │ │ │ ldr r0, [pc, #1864] @ 2f9d58 │ │ │ │ bl 27f3e8 │ │ │ │ ldr r3, [pc, #1860] @ 2f9d5c │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sl, r4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #4]! │ │ │ │ - bl b6d0cc │ │ │ │ + bl b6ce8c │ │ │ │ b 2f8e74 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2f9074 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 2f8fbc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2f9230 │ │ │ │ @@ -126800,15 +126800,15 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 2f96b0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 2fac98 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ - bl bb3d20 │ │ │ │ + bl bb3ae0 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r5, [sl, r0] │ │ │ │ beq 2f9710 │ │ │ │ ldr r2, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bne 2f982c │ │ │ │ @@ -127020,15 +127020,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r3, ip │ │ │ │ bne 2f9530 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, #2 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl b92238 │ │ │ │ + bl b91ff8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov ip, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #3 │ │ │ │ @@ -127203,26 +127203,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ b 2f9008 │ │ │ │ mov ip, #0 │ │ │ │ b 2f9288 │ │ │ │ tstpeq r0, r8, asr #31 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - adceq r1, r4, ip, ror fp │ │ │ │ - adceq r1, r4, r0, ror r9 │ │ │ │ + adceq r1, r4, ip, lsr r9 │ │ │ │ + adceq r1, r4, r0, lsr r7 │ │ │ │ tstpeq r0, ip, lsr ip @ p-variant is OBSOLETE │ │ │ │ - adceq r1, r4, ip, lsl #15 │ │ │ │ + adceq r1, r4, ip, asr #10 │ │ │ │ tstpeq r0, ip, lsr #21 @ p-variant is OBSOLETE │ │ │ │ - adceq r1, r4, ip, lsl #14 │ │ │ │ - adceq r1, r4, r8, lsl #13 │ │ │ │ + adceq r1, r4, ip, asr #9 │ │ │ │ + adceq r1, r4, r8, asr #8 │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xffffd17c │ │ │ │ @ instruction: 0x0110f5f8 │ │ │ │ - adceq r1, r4, r0, asr #4 │ │ │ │ - adceq r1, r4, r4, lsl #4 │ │ │ │ + adceq r1, r4, r0 │ │ │ │ + adceq r0, r4, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ ldrb r1, [sp, #84] @ 0x54 │ │ │ │ @@ -127244,15 +127244,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ bge 2f9e3c │ │ │ │ cmp r6, sl │ │ │ │ movlt r7, r6 │ │ │ │ movge r7, sl │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ble 2f9e1c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov lr, r3 │ │ │ │ mov ip, #0 │ │ │ │ @@ -127320,15 +127320,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strdeq r0, [r4], ip @ │ │ │ │ + @ instruction: 0x00a40abc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r9, r0, #86016 @ 0x15000 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ @@ -127366,15 +127366,15 @@ │ │ │ │ ldr r1, [pc, #2520] @ 2fa98c │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r1, r1, #640 @ 0x280 │ │ │ │ add r1, r1, r0, lsl #3 │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ - bl bb20c4 │ │ │ │ + bl bb1e84 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2fa920 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ blt 2fa858 │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ @@ -127384,15 +127384,15 @@ │ │ │ │ ldr r3, [pc, #2452] @ 2fa990 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r6, r1 │ │ │ │ movlt r1, r6 │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bge 2fa978 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r3 │ │ │ │ @@ -127991,16 +127991,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ b 2fa294 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ b 2fa15c │ │ │ │ - strdeq r0, [r4], ip @ │ │ │ │ - @ instruction: 0x00a40ab8 │ │ │ │ + @ instruction: 0x00a408bc │ │ │ │ + adceq r0, r4, r8, ror r8 │ │ │ │ │ │ │ │ 002fa994 : │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [ip, #760] @ 0x2f8 │ │ │ │ mov lr, #7 │ │ │ │ str lr, [ip] │ │ │ │ @@ -128035,28 +128035,28 @@ │ │ │ │ bl 27ef2c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bne 2fa9ec │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b92244 │ │ │ │ + bl b92004 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl b92244 │ │ │ │ + bl b92004 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl b92244 │ │ │ │ + bl b92004 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl b92244 │ │ │ │ + bl b92004 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - b b92244 │ │ │ │ + b b92004 │ │ │ │ │ │ │ │ 002faa5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -128308,21 +128308,21 @@ │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ mov r7, r1 │ │ │ │ - bl b92238 │ │ │ │ + bl b91ff8 │ │ │ │ mul r1, r9, r5 │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ mla r1, sl, r1, sl │ │ │ │ add r0, r0, #8 │ │ │ │ add sl, r6, #552 @ 0x228 │ │ │ │ - bl b921f4 │ │ │ │ + bl b91fb4 │ │ │ │ mov fp, sl │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr ip, [r6, #772] @ 0x304 │ │ │ │ ldm sl, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -128437,15 +128437,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq pc, r3, ip, asr #28 │ │ │ │ + adceq pc, r3, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2984] @ 0xba8 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -128747,19 +128747,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r0, ip, lsr #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, asr #23 │ │ │ │ - adceq pc, r3, ip, lsr #21 │ │ │ │ + adceq pc, r3, ip, ror #16 │ │ │ │ @ instruction: 0x0110d990 │ │ │ │ - adceq pc, r3, r8, asr #18 │ │ │ │ - addeq r1, ip, ip, ror r1 │ │ │ │ - umulleq r1, ip, r0, r1 │ │ │ │ + adceq pc, r3, r8, lsl #14 │ │ │ │ + addeq r0, ip, ip, lsr pc │ │ │ │ + addeq r0, ip, r0, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ mul r2, r1, r2 │ │ │ │ @@ -128990,15 +128990,15 @@ │ │ │ │ bhi 2fb768 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ lsl r6, r3, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asr r2, r6, #1 │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, r8, r1 │ │ │ │ mul r3, r2, r3 │ │ │ │ lsl r8, r1, #2 │ │ │ │ @@ -129015,15 +129015,15 @@ │ │ │ │ mov r9, #1 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 2fb9d8 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r5, r5, r8 │ │ │ │ @@ -129854,20 +129854,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r0, r0, asr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, ip, lsr fp │ │ │ │ + strdeq lr, [r3], ip @ │ │ │ │ @ instruction: 0x0110c9d0 │ │ │ │ tsteq r0, r8, lsl #19 │ │ │ │ - strdeq lr, [r3], r8 @ │ │ │ │ - addeq r0, ip, ip, lsr #32 │ │ │ │ - addeq r0, ip, r0, asr #32 │ │ │ │ + @ instruction: 0x00a3e5b8 │ │ │ │ + addeq pc, fp, ip, ror #27 │ │ │ │ + addeq pc, fp, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -130220,19 +130220,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r0, r4, ror r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq lr, r3, r8, ror r5 │ │ │ │ + adceq lr, r3, r8, lsr r3 │ │ │ │ tsteq r0, r8, ror #8 │ │ │ │ - adceq lr, r3, r0, asr #4 │ │ │ │ - addeq pc, fp, r4, ror sl @ │ │ │ │ - addeq pc, fp, r8, lsl #21 │ │ │ │ + adceq lr, r3, r0 │ │ │ │ + addeq pc, fp, r4, lsr r8 @ │ │ │ │ + addeq pc, fp, r8, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -130583,19 +130583,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r0, r0, asr #3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r8, asr #31 │ │ │ │ + adceq sp, r3, r8, lsl #27 │ │ │ │ @ instruction: 0x0110beb8 │ │ │ │ - umlaleq sp, r3, r4, ip │ │ │ │ - addeq pc, fp, r8, asr #9 │ │ │ │ - ldrdeq pc, [fp], ip │ │ │ │ + adceq sp, r3, r4, asr sl │ │ │ │ + addeq pc, fp, r8, lsl #5 │ │ │ │ + umulleq pc, fp, ip, r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -131331,20 +131331,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r0, ip, lsr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r3, r8, lsr #8 │ │ │ │ + adceq sp, r3, r8, ror #3 │ │ │ │ @ instruction: 0x0110b2bc │ │ │ │ tsteq r0, r4, ror r2 │ │ │ │ - adceq sp, r3, r4, ror #1 │ │ │ │ - addeq lr, fp, r8, lsl r9 │ │ │ │ - addeq lr, fp, ip, lsr #18 │ │ │ │ + adceq ip, r3, r4, lsr #29 │ │ │ │ + ldrdeq lr, [fp], r8 │ │ │ │ + addeq lr, fp, ip, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -131697,19 +131697,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r0, r0, rrx │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r3, r4, ror #28 │ │ │ │ + adceq ip, r3, r4, lsr #24 │ │ │ │ tsteq r0, r4, asr sp │ │ │ │ - adceq ip, r3, ip, lsr #22 │ │ │ │ - addeq lr, fp, r0, ror #6 │ │ │ │ - addeq lr, fp, r4, ror r3 │ │ │ │ + adceq ip, r3, ip, ror #17 │ │ │ │ + addeq lr, fp, r0, lsr #2 │ │ │ │ + addeq lr, fp, r4, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -132060,19 +132060,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r0, ip, lsr #21 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00a3c8b4 │ │ │ │ + adceq ip, r3, r4, ror r6 │ │ │ │ tsteq r0, r4, lsr #15 │ │ │ │ - adceq ip, r3, r0, lsl #11 │ │ │ │ - @ instruction: 0x008bddb4 │ │ │ │ - addeq sp, fp, r8, asr #27 │ │ │ │ + adceq ip, r3, r0, asr #6 │ │ │ │ + addeq sp, fp, r4, ror fp │ │ │ │ + addeq sp, fp, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -132818,20 +132818,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0110a4f8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, r4, asr #25 │ │ │ │ + adceq fp, r3, r4, lsl #21 │ │ │ │ tsteq r0, r8, asr #23 │ │ │ │ tsteq r0, r8, ror fp │ │ │ │ - adceq fp, r3, r8, lsr #19 │ │ │ │ - ldrdeq sp, [fp], ip │ │ │ │ - strdeq sp, [fp], r0 │ │ │ │ + adceq fp, r3, r8, ror #14 │ │ │ │ + umulleq ip, fp, ip, pc @ │ │ │ │ + @ instruction: 0x008bcfb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -133577,20 +133577,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r0, ip, lsl r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq fp, r3, r8, ror #1 │ │ │ │ + adceq sl, r3, r8, lsr #29 │ │ │ │ tsteq r0, ip, ror #31 │ │ │ │ @ instruction: 0x01108f9c │ │ │ │ - adceq sl, r3, ip, asr #27 │ │ │ │ - addeq ip, fp, r0, lsl #12 │ │ │ │ - addeq ip, fp, r4, lsl r6 │ │ │ │ + adceq sl, r3, ip, lsl #23 │ │ │ │ + addeq ip, fp, r0, asr #7 │ │ │ │ + ldrdeq ip, [fp], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -134347,20 +134347,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r0, r0, asr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sl, r3, r0, ror #9 │ │ │ │ + adceq sl, r3, r0, lsr #5 │ │ │ │ tsteq r0, r4, ror #7 │ │ │ │ @ instruction: 0x01108394 │ │ │ │ - adceq sl, r3, r4, asr #3 │ │ │ │ - strdeq fp, [fp], r8 │ │ │ │ - addeq fp, fp, ip, lsl #20 │ │ │ │ + adceq r9, r3, r4, lsl #31 │ │ │ │ + @ instruction: 0x008bb7b8 │ │ │ │ + addeq fp, fp, ip, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -135117,20 +135117,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r0, r8, lsr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r9, [r3], r8 @ │ │ │ │ + umlaleq r9, r3, r8, r6 │ │ │ │ @ instruction: 0x011077dc │ │ │ │ tsteq r0, ip, lsl #15 │ │ │ │ - @ instruction: 0x00a395bc │ │ │ │ - strdeq sl, [fp], r0 │ │ │ │ - addeq sl, fp, r4, lsl #28 │ │ │ │ + adceq r9, r3, ip, ror r3 │ │ │ │ + @ instruction: 0x008babb0 │ │ │ │ + addeq sl, fp, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r4, #86016 @ 0x15000 │ │ │ │ @@ -135145,15 +135145,15 @@ │ │ │ │ ldr r5, [r8, #656] @ 0x290 │ │ │ │ cmp r3, #17 │ │ │ │ mov sl, r2 │ │ │ │ movne r6, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ beq 301d3c │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl b92238 │ │ │ │ + bl b91ff8 │ │ │ │ add lr, r8, #552 @ 0x228 │ │ │ │ ldr ip, [r8, #772] @ 0x304 │ │ │ │ mov fp, lr │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ @@ -135226,15 +135226,15 @@ │ │ │ │ ldr r5, [r8, #772] @ 0x304 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r0, r5, #104 @ 0x68 │ │ │ │ - bl b92238 │ │ │ │ + bl b91ff8 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r6, r5, #136 @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ beq 301aac │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #2360] @ 302390 │ │ │ │ mvn r1, #0 │ │ │ │ @@ -135259,15 +135259,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r4, [r5, #176] @ 0xb0 │ │ │ │ bne 30235c │ │ │ │ ldr r0, [r8, #772] @ 0x304 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b921f4 │ │ │ │ + bl b91fb4 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ @@ -135826,19 +135826,19 @@ │ │ │ │ bl 27c904 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8, #772] @ 0x304 │ │ │ │ b 301b28 │ │ │ │ tsteq r0, r8, lsr r5 │ │ │ │ andeq r1, r0, r0, asr #23 │ │ │ │ andeq r3, r0, ip, asr sp │ │ │ │ - addeq sl, fp, r4, lsl fp │ │ │ │ + ldrdeq sl, [fp], r4 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq sl, fp, r0, asr r3 │ │ │ │ - addeq sl, fp, r8, lsr #4 │ │ │ │ + addeq sl, fp, r0, lsl r1 │ │ │ │ + addeq r9, fp, r8, ror #31 │ │ │ │ │ │ │ │ 003023ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -135888,22 +135888,22 @@ │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 302474 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 27ef2c │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl b92244 │ │ │ │ + bl b92004 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b92244 │ │ │ │ + bl b92004 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - b b92244 │ │ │ │ + b b92004 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #656] @ 302740 │ │ │ │ ldr r3, [pc, #656] @ 302744 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -135991,22 +135991,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 302764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30264c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq 302598 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -136032,66 +136032,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #168] @ 30276c │ │ │ │ ldr r3, [pc, #168] @ 302770 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 302774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 302500 │ │ │ │ ldr r0, [pc, #124] @ 302778 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 302634 │ │ │ │ ldr r0, [pc, #100] @ 30277c │ │ │ │ ldr r3, [pc, #100] @ 302780 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 302784 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 302500 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, asr r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, lsr r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r0, ror #17 │ │ │ │ andeq r1, r0, ip, asr sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sl, fp, r4, lsl #1 │ │ │ │ + addeq r9, fp, r4, asr #28 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - addseq fp, r8, ip, lsl #30 │ │ │ │ - addeq sl, fp, r4, lsr #1 │ │ │ │ - addeq r9, fp, r0, lsr #12 │ │ │ │ - addeq sl, fp, r4, lsl r0 │ │ │ │ - @ instruction: 0x0098beb8 │ │ │ │ - addeq sl, fp, r8, asr #32 │ │ │ │ - addeq r9, fp, r8, asr #12 │ │ │ │ + addseq fp, r8, ip, asr #25 │ │ │ │ + addeq r9, fp, r4, ror #28 │ │ │ │ + addeq r9, fp, r0, ror #7 │ │ │ │ + ldrdeq r9, [fp], r4 │ │ │ │ + addseq fp, r8, r8, ror ip │ │ │ │ + addeq r9, fp, r8, lsl #28 │ │ │ │ + addeq r9, fp, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1220] @ 302c64 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -136168,55 +136168,55 @@ │ │ │ │ bne 302980 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 98415c │ │ │ │ + bl 983f1c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 302a90 │ │ │ │ ldr fp, [pc, #916] @ 302c80 │ │ │ │ ldr r9, [pc, #916] @ 302c84 │ │ │ │ ldr sl, [pc, #916] @ 302c88 │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #884] @ 302c8c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98851c │ │ │ │ + bl 9882dc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9313e4 │ │ │ │ + bl 9311a4 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ bne 302ac0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9848ec │ │ │ │ + bl 9846ac │ │ │ │ ldr r1, [pc, #816] @ 302c90 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r7, #496] @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 984634 │ │ │ │ + bl 9843f4 │ │ │ │ b 302818 │ │ │ │ bl 27d21c │ │ │ │ str r5, [r4, #16] │ │ │ │ b 3028c0 │ │ │ │ ldr r3, [pc, #768] @ 302c94 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ @@ -136225,22 +136225,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 302c98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ cmp r3, r5 │ │ │ │ beq 302898 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -136263,38 +136263,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #576] @ 302ca0 │ │ │ │ ldr r3, [pc, #576] @ 302ca4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 302ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3027fc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ - bl b739a0 │ │ │ │ + bl b73760 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 302b90 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74200 │ │ │ │ + bl b73fc0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ece2c │ │ │ │ b 302818 │ │ │ │ ldr r3, [pc, #484] @ 302cac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -136312,43 +136312,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #396] @ 302cb0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 302cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 302950 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 302cb8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3029dc │ │ │ │ ldr r0, [pc, #336] @ 302cbc │ │ │ │ ldr r3, [pc, #336] @ 302cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #328] @ 302cc4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3027fc │ │ │ │ ldr r3, [pc, #260] @ 302c9c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 302aac │ │ │ │ ldr r3, [pc, #208] @ 302c7c │ │ │ │ @@ -136364,76 +136364,76 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #212] @ 302cc8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 302ccc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 302aac │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #168] @ 302cd0 │ │ │ │ ldr r0, [pc, #168] @ 302cd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 302950 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #144] @ 302cd8 │ │ │ │ ldr r0, [pc, #144] @ 302cdc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 302aac │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, asr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, lsr r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r4, ror #11 │ │ │ │ andeq r4, r0, r0, lsr sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r4, fp, ip, lsr #15 │ │ │ │ - addeq r4, fp, r8, asr #15 │ │ │ │ - adceq r8, r3, r4, ror sl │ │ │ │ - addeq r9, fp, ip, asr #30 │ │ │ │ + addeq r4, fp, ip, ror #10 │ │ │ │ + addeq r4, fp, r8, lsl #11 │ │ │ │ + adceq r8, r3, r4, lsr r8 │ │ │ │ + addeq r9, fp, ip, lsl #26 │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, fp, ip, lsr #27 │ │ │ │ + addeq r9, fp, ip, ror #22 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - addseq fp, r8, r0, ror fp │ │ │ │ - addeq r9, fp, r8, asr #27 │ │ │ │ - addeq r9, fp, r4, lsl #5 │ │ │ │ + addseq fp, r8, r0, lsr r9 │ │ │ │ + addeq r9, fp, r8, lsl #23 │ │ │ │ + addeq r9, fp, r4, asr #32 │ │ │ │ andeq r3, r0, ip, lsl #31 │ │ │ │ - @ instruction: 0x00955df4 │ │ │ │ - addeq r9, fp, r0, lsr sp │ │ │ │ - addeq r9, fp, r4, lsl #25 │ │ │ │ - addseq fp, r8, r4, ror #20 │ │ │ │ - @ instruction: 0x008b9cb4 │ │ │ │ - strdeq r9, [fp], r4 │ │ │ │ - addeq r9, fp, r8, asr ip │ │ │ │ - strdeq r9, [fp], r8 │ │ │ │ - @ instruction: 0x00955cf0 │ │ │ │ - umulleq r9, fp, r4, ip │ │ │ │ - addeq r9, fp, r4, lsl #24 │ │ │ │ - addeq r9, fp, r4, lsr #2 │ │ │ │ + @ instruction: 0x00955bb4 │ │ │ │ + strdeq r9, [fp], r0 │ │ │ │ + addeq r9, fp, r4, asr #20 │ │ │ │ + addseq fp, r8, r4, lsr #16 │ │ │ │ + addeq r9, fp, r4, ror sl │ │ │ │ + @ instruction: 0x008b8fb4 │ │ │ │ + addeq r9, fp, r8, lsl sl │ │ │ │ + @ instruction: 0x008b8eb8 │ │ │ │ + @ instruction: 0x00955ab0 │ │ │ │ + addeq r9, fp, r4, asr sl │ │ │ │ + addeq r9, fp, r4, asr #19 │ │ │ │ + addeq r8, fp, r4, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #816] @ 303028 │ │ │ │ ldr r3, [pc, #816] @ 30302c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -136442,15 +136442,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 98c48c │ │ │ │ + bl 98c24c │ │ │ │ ldr r5, [pc, #772] @ 303030 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, r6 │ │ │ │ bne 302da0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 302d98 │ │ │ │ @@ -136459,15 +136459,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #29 │ │ │ │ - bl 988da8 │ │ │ │ + bl 988b68 │ │ │ │ add r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #708] @ 303038 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r6, #476] @ 0x1dc │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -136477,25 +136477,25 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ bl 27d21c │ │ │ │ b 302d40 │ │ │ │ add r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r7, [r3, #472] @ 0x1d8 │ │ │ │ - bl b739a0 │ │ │ │ + bl b73760 │ │ │ │ ldr r3, [pc, #644] @ 30303c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ bne 302eac │ │ │ │ mov r0, r4 │ │ │ │ bl 2ece2c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl b74200 │ │ │ │ + bl b73fc0 │ │ │ │ ldr r2, [pc, #608] @ 303040 │ │ │ │ ldr r3, [pc, #584] @ 30302c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136563,26 +136563,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r6, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #324] @ 303054 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 303058 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 302dc8 │ │ │ │ ldr r3, [pc, #264] @ 303048 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 302e60 │ │ │ │ ldr r3, [pc, #248] @ 30304c │ │ │ │ @@ -136599,72 +136599,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #188] @ 30305c │ │ │ │ ldr r2, [pc, #188] @ 303060 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 303064 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 302e60 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #136] @ 303068 │ │ │ │ ldr r0, [pc, #136] @ 30306c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 302dc8 │ │ │ │ ldr r1, [pc, #112] @ 303070 │ │ │ │ ldr r3, [pc, #112] @ 303074 │ │ │ │ ldr r0, [pc, #112] @ 303078 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 302e60 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, lsl #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrsbeq r6, [r0, -ip] │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ - strdeq r8, [r3], r4 @ │ │ │ │ + @ instruction: 0x00a383b4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r4, lsr #32 │ │ │ │ - ldrdeq r8, [r3], r4 @ │ │ │ │ + umlaleq r8, r3, r4, r2 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r9, [fp], r0 │ │ │ │ - ldrdeq r8, [fp], ip │ │ │ │ - addseq fp, r8, r0, lsr r6 │ │ │ │ - addeq r9, fp, r4, ror r9 │ │ │ │ - addeq r8, fp, r0, asr #26 │ │ │ │ - addeq r9, fp, r0, lsr #18 │ │ │ │ - addeq r8, fp, ip, lsl #27 │ │ │ │ - addseq fp, r8, ip, asr #11 │ │ │ │ - addeq r9, fp, ip, lsl #18 │ │ │ │ - addeq r8, fp, r4, ror #26 │ │ │ │ + @ instruction: 0x008b97b0 │ │ │ │ + umulleq r8, fp, ip, fp │ │ │ │ + @ instruction: 0x0098b3f0 │ │ │ │ + addeq r9, fp, r4, lsr r7 │ │ │ │ + addeq r8, fp, r0, lsl #22 │ │ │ │ + addeq r9, fp, r0, ror #13 │ │ │ │ + addeq r8, fp, ip, asr #22 │ │ │ │ + addseq fp, r8, ip, lsl #7 │ │ │ │ + addeq r9, fp, ip, asr #13 │ │ │ │ + addeq r8, fp, r4, lsr #22 │ │ │ │ │ │ │ │ 0030307c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -136692,28 +136692,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 98c48c │ │ │ │ + bl 98c24c │ │ │ │ cmp r0, #0 │ │ │ │ bne 303188 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 303180 │ │ │ │ ldr r2, [pc, #136] @ 3031a8 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 988da8 │ │ │ │ + bl 988b68 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #104] @ 3031ac │ │ │ │ ldr r3, [pc, #92] @ 3031a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -136729,15 +136729,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d21c │ │ │ │ b 303118 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ece2c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl b74200 │ │ │ │ + bl b73fc0 │ │ │ │ b 30313c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, lsr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ tsteq r0, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -136752,23 +136752,23 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 98c48c │ │ │ │ + bl 98c24c │ │ │ │ ldr r5, [pc, #176] @ 3032ac │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 303258 │ │ │ │ bl 2ece2c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b74200 │ │ │ │ + bl b73fc0 │ │ │ │ ldr r2, [pc, #148] @ 3032b0 │ │ │ │ ldr r3, [pc, #136] @ 3032a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136791,15 +136791,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 988da8 │ │ │ │ + bl 988b68 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 303214 │ │ │ │ bl 27d21c │ │ │ │ b 303268 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, lsr ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @@ -136826,51 +136826,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bne 3033f4 │ │ │ │ ands r5, r5, #24 │ │ │ │ bne 3033e8 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 987e5c │ │ │ │ + bl 987c1c │ │ │ │ ldr r9, [pc, #420] @ 3034c0 │ │ │ │ ldr r7, [pc, #420] @ 3034c4 │ │ │ │ ldr sl, [pc, #420] @ 3034c8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #384] @ 3034cc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98851c │ │ │ │ + bl 9882dc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9313e4 │ │ │ │ + bl 9311a4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #344] @ 3034d0 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 303404 │ │ │ │ ldr r1, [pc, #320] @ 3034d4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 98805c │ │ │ │ + bl 987e1c │ │ │ │ ldr r2, [pc, #300] @ 3034d8 │ │ │ │ ldr r3, [pc, #264] @ 3034b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -136909,53 +136909,53 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #128] @ 3034e8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3034ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 30338c │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 3034f0 │ │ │ │ ldr r0, [pc, #84] @ 3034f4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 30338c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, lsr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsl fp │ │ │ │ - addeq r3, fp, ip, ror sp │ │ │ │ - umulleq r3, fp, r8, sp │ │ │ │ - adceq r8, r3, r0, ror r0 │ │ │ │ - addeq r9, fp, ip, ror #11 │ │ │ │ + addeq r3, fp, ip, lsr fp │ │ │ │ + addeq r3, fp, r8, asr fp │ │ │ │ + adceq r7, r3, r0, lsr lr │ │ │ │ + addeq r9, fp, ip, lsr #7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ tsteq r0, r8, asr sl │ │ │ │ andeq r3, r0, ip, lsl #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq ip, r9, ip, ror pc │ │ │ │ - addeq r9, fp, ip, ror #7 │ │ │ │ - addseq ip, r9, r8, asr #30 │ │ │ │ - addeq r9, fp, ip, lsl r4 │ │ │ │ + addseq ip, r9, ip, lsr sp │ │ │ │ + addeq r9, fp, ip, lsr #3 │ │ │ │ + addseq ip, r9, r8, lsl #26 │ │ │ │ + ldrdeq r9, [fp], ip │ │ │ │ │ │ │ │ 003034f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ @@ -136980,57 +136980,57 @@ │ │ │ │ add r9, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r9, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 98415c │ │ │ │ + bl 983f1c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 303660 │ │ │ │ ldr fp, [pc, #440] @ 30373c │ │ │ │ ldr r8, [pc, #440] @ 303740 │ │ │ │ ldr sl, [pc, #440] @ 303744 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #408] @ 303748 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 98851c │ │ │ │ + bl 9882dc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 9313e4 │ │ │ │ + bl 9311a4 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #368] @ 30374c │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 303680 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9848ec │ │ │ │ + bl 9846ac │ │ │ │ ldr r1, [pc, #336] @ 303750 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r9, #496] @ 0x1f0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 984634 │ │ │ │ + bl 9843f4 │ │ │ │ ldr r2, [pc, #304] @ 303754 │ │ │ │ ldr r3, [pc, #268] @ 303734 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -137041,15 +137041,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74200 │ │ │ │ + bl b73fc0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ece2c │ │ │ │ b 30361c │ │ │ │ bl 27d21c │ │ │ │ str r6, [r4, #16] │ │ │ │ b 30354c │ │ │ │ ldr r3, [pc, #208] @ 303758 │ │ │ │ @@ -137070,53 +137070,53 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #128] @ 303764 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 303768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3035f0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 30376c │ │ │ │ ldr r0, [pc, #84] @ 303770 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3035f0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, ror #17 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011058d4 │ │ │ │ - addeq r3, fp, r4, lsl fp │ │ │ │ - addeq r3, fp, r0, lsr fp │ │ │ │ - adceq r7, r3, r8, lsl #28 │ │ │ │ - addeq r9, fp, r0, lsr #7 │ │ │ │ + ldrdeq r3, [fp], r4 │ │ │ │ + strdeq r3, [fp], r0 │ │ │ │ + adceq r7, r3, r8, asr #23 │ │ │ │ + addeq r9, fp, r0, ror #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ tsteq r0, r0, ror #15 │ │ │ │ andeq r3, r0, ip, lsl #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq r5, r5, r4, lsr r2 │ │ │ │ - addeq r9, fp, r0, ror r1 │ │ │ │ - addseq r5, r5, r0, lsl #4 │ │ │ │ - addeq r9, fp, r4, lsr #3 │ │ │ │ + @ instruction: 0x00954ff4 │ │ │ │ + addeq r8, fp, r0, lsr pc │ │ │ │ + addseq r4, r5, r0, asr #31 │ │ │ │ + addeq r8, fp, r4, ror #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov lr, #102400 @ 0x19000 │ │ │ │ sub ip, sp, ip │ │ │ │ sub lr, ip, lr │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -137175,15 +137175,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 303830 │ │ │ │ ldr r5, [pc, #1400] @ 303de8 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldrb r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3041e8 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #1364] @ 303dec │ │ │ │ ldr r3, [pc, #1364] @ 303df0 │ │ │ │ ldr ip, [r0] │ │ │ │ @@ -137207,15 +137207,15 @@ │ │ │ │ ldrb r3, [r0, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3039bc │ │ │ │ ldr r1, [pc, #1284] @ 303df8 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #1260] @ 303dfc │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ @@ -137230,17 +137230,17 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r0, r9 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r5, [r6, #8] │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ mov r0, r4 │ │ │ │ - bl b6c4b8 │ │ │ │ + bl b6c278 │ │ │ │ mov r0, r6 │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #1164] @ 303e04 │ │ │ │ ldr r3, [pc, #1104] @ 303dcc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #102400 @ 0x19000 │ │ │ │ @@ -137256,34 +137256,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl b92214 │ │ │ │ + bl b91fd4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 303fc4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [pc, #1064] @ 303e08 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [pc, #1036] @ 303e0c │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr sl, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl b92008 │ │ │ │ + bl b91dc8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add ip, sl, #86016 @ 0x15000 │ │ │ │ mov r5, #0 │ │ │ │ add fp, sp, #81920 @ 0x14000 │ │ │ │ add fp, fp, #912 @ 0x390 │ │ │ │ str r5, [r3, #-824] @ 0xfffffcc8 │ │ │ │ str r5, [r3, #-820] @ 0xfffffccc │ │ │ │ @@ -137419,15 +137419,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -137436,15 +137436,15 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #396] @ 303e14 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 303b68 │ │ │ │ mov r6, r3 │ │ │ │ b 303868 │ │ │ │ ldr r1, [pc, #368] @ 303e18 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -137461,15 +137461,15 @@ │ │ │ │ bne 3040a4 │ │ │ │ ldr r0, [pc, #312] @ 303e1c │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r1, [fp, #3712] @ 0xe80 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ cmp r6, r1 │ │ │ │ ldr r0, [r9] │ │ │ │ bcs 303bdc │ │ │ │ sub r1, r1, r6 │ │ │ │ @@ -137493,20 +137493,20 @@ │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ ldr r1, [pc, #188] @ 303e20 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sl] │ │ │ │ add r0, r3, #86016 @ 0x15000 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl b92244 │ │ │ │ + bl b92004 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -137519,47 +137519,47 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r0, ip, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r9, r1, r8, lsr r3 │ │ │ │ tsteq r0, r4, lsl r6 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r9, fp, r8, asr r1 │ │ │ │ - addeq r9, fp, r8, lsr r1 │ │ │ │ + addeq r8, fp, r8, lsl pc │ │ │ │ + strdeq r8, [fp], r8 @ │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ - strdeq r9, [fp], r0 │ │ │ │ + @ instruction: 0x008b8eb0 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - umulleq r7, fp, r0, r6 │ │ │ │ - addeq r7, fp, ip, asr r6 │ │ │ │ - addeq r9, fp, r0, asr r0 │ │ │ │ - addeq r9, fp, ip, lsl r0 │ │ │ │ + addeq r7, fp, r0, asr r4 │ │ │ │ + addeq r7, fp, ip, lsl r4 │ │ │ │ + addeq r8, fp, r0, lsl lr │ │ │ │ + ldrdeq r8, [fp], ip │ │ │ │ tsteq r0, ip, lsl #9 │ │ │ │ - addeq r7, fp, r0, ror r5 │ │ │ │ - addeq r8, fp, r8, lsl #31 │ │ │ │ + addeq r7, fp, r0, lsr r3 │ │ │ │ + addeq r8, fp, r8, asr #26 │ │ │ │ andeq r3, r0, r4, ror pc │ │ │ │ - addeq r8, fp, r8, ror lr │ │ │ │ + addeq r8, fp, r8, lsr ip │ │ │ │ andeq r2, r0, ip, lsl #9 │ │ │ │ - addeq r8, fp, r0, lsl sp │ │ │ │ - addeq r7, fp, ip, ror #3 │ │ │ │ - addeq r7, fp, ip, lsr #1 │ │ │ │ - addeq r6, fp, r0, ror #31 │ │ │ │ + ldrdeq r8, [fp], r0 │ │ │ │ + addeq r6, fp, ip, lsr #31 │ │ │ │ + addeq r6, fp, ip, ror #28 │ │ │ │ + addeq r6, fp, r0, lsr #27 │ │ │ │ andeq r2, r0, ip, lsr r5 │ │ │ │ - @ instruction: 0x008b89bc │ │ │ │ - umulleq r8, fp, r4, r8 │ │ │ │ - addeq r8, fp, r4, lsr sl │ │ │ │ + addeq r8, fp, ip, ror r7 │ │ │ │ + addeq r8, fp, r4, asr r6 │ │ │ │ + strdeq r8, [fp], r4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ muleq r0, r8, ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r8, [fp], r8 @ │ │ │ │ - addeq r8, fp, r8, lsr #17 │ │ │ │ - ldrdeq r8, [fp], r4 │ │ │ │ - adceq r7, r3, r4, ror #2 │ │ │ │ - addeq r8, fp, ip, lsr #14 │ │ │ │ + umulleq r8, fp, r8, r7 │ │ │ │ + addeq r8, fp, r8, ror #12 │ │ │ │ + umulleq r8, fp, r4, r7 │ │ │ │ + adceq r6, r3, r4, lsr #30 │ │ │ │ + addeq r8, fp, ip, ror #9 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r6, sl │ │ │ │ mov ip, r9 │ │ │ │ asr r5, r3, #8 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ @@ -137573,15 +137573,15 @@ │ │ │ │ ldr r8, [pc, #-124] @ 303e24 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r1, r8 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ strb r5, [r3, sl] │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ add r3, r3, sl │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r6] │ │ │ │ @@ -137597,46 +137597,46 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r5, r3, #86016 @ 0x15000 │ │ │ │ add r5, r5, #552 @ 0x228 │ │ │ │ beq 303f80 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl b9267c │ │ │ │ + bl b9243c │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl b92244 │ │ │ │ + bl b92004 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ ldr r1, [fp, #4036] @ 0xfc4 │ │ │ │ ldr r2, [fp, #3672] @ 0xe58 │ │ │ │ str r1, [r3, #772] @ 0x304 │ │ │ │ str r2, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl b880ec │ │ │ │ + bl b87eac │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #-324] @ 303e28 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ b 303900 │ │ │ │ mov r0, r5 │ │ │ │ - bl b92238 │ │ │ │ + bl b91ff8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl b92244 │ │ │ │ + bl b92004 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -137649,15 +137649,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ add r0, r3, #84992 @ 0x14c00 │ │ │ │ add r1, r1, #86016 @ 0x15000 │ │ │ │ sub r3, r3, #832 @ 0x340 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, r0, #744 @ 0x2e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl b92470 │ │ │ │ + bl b92230 │ │ │ │ b 3039d4 │ │ │ │ ldr r1, [pc, #-456] @ 303e2c │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 303b48 │ │ │ │ ldr r1, [pc, #-452] @ 303e44 │ │ │ │ @@ -137677,15 +137677,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -137694,29 +137694,29 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-608] @ 303e30 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 303b48 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -137725,23 +137725,23 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-728] @ 303e34 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 303cf8 │ │ │ │ ldr r0, [pc, #-748] @ 303e38 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 303b68 │ │ │ │ ldr r3, [pc, #-776] @ 303e3c │ │ │ │ mov r5, r7 │ │ │ │ ldr ip, [r8, r3] │ │ │ │ str r7, [sp, #32] │ │ │ │ b 303e88 │ │ │ │ ldr r3, [pc, #-792] @ 303e40 │ │ │ │ @@ -137764,45 +137764,45 @@ │ │ │ │ sub r8, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ mov r0, r8 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-912] @ 303e4c │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 303e94 │ │ │ │ mvn r0, #0 │ │ │ │ b 303970 │ │ │ │ ldr r0, [pc, #-936] @ 303e50 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 303b48 │ │ │ │ ldr r0, [pc, #-968] @ 303e54 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 303e94 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-996] @ 303e58 │ │ │ │ ldr r0, [pc, #-996] @ 303e5c │ │ │ │ ldr r2, [pc, #-996] @ 303e60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -137810,26 +137810,26 @@ │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl b6d510 │ │ │ │ + bl b6d2d0 │ │ │ │ mov r0, r4 │ │ │ │ bl 303778 │ │ │ │ cmp r0, #0 │ │ │ │ beq 30426c │ │ │ │ ldr r5, [pc, #48] @ 3042b4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl b6c40c │ │ │ │ + bl b6c1cc │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl b6b9b0 │ │ │ │ + bl b6b770 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cec8 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -137867,15 +137867,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -137889,18 +137889,18 @@ │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ tsteq r0, r4, lsr #22 │ │ │ │ tsteq pc, r0, ror r7 @ │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r8, fp, r4, asr #12 │ │ │ │ - adceq r7, r3, r4, lsr r0 │ │ │ │ - addeq r8, fp, ip, ror #11 │ │ │ │ - addeq r6, fp, r4, ror r5 │ │ │ │ + addeq r8, fp, r4, lsl #8 │ │ │ │ + strdeq r6, [r3], r4 @ │ │ │ │ + addeq r8, fp, ip, lsr #7 │ │ │ │ + addeq r6, fp, r4, lsr r3 │ │ │ │ │ │ │ │ 003043ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -137952,15 +137952,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2] │ │ │ │ str r4, [r3, #4]! │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r3, [r4, #20] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r2, [pc, #280] @ 3045b4 │ │ │ │ ldr r3, [pc, #244] @ 304594 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -137993,52 +137993,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3045c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 304418 │ │ │ │ ldr r0, [pc, #88] @ 3045c8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 304418 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, lsr sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, lsl #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r0, asr r6 @ │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r8, fp, r4, lsl r5 │ │ │ │ - strdeq r8, [fp], r8 @ │ │ │ │ + ldrdeq r8, [fp], r4 │ │ │ │ + @ instruction: 0x008b82b8 │ │ │ │ @ instruction: 0x011f15f8 │ │ │ │ tsteq r0, r8, ror #18 │ │ │ │ andeq r3, r0, r4, lsl #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, fp, ip, asr #13 │ │ │ │ - addeq r8, fp, ip, lsl #14 │ │ │ │ + addeq r8, fp, ip, lsl #9 │ │ │ │ + addeq r8, fp, ip, asr #9 │ │ │ │ │ │ │ │ 003045cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ 30467c │ │ │ │ @@ -138064,33 +138064,33 @@ │ │ │ │ beq 304650 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl b6c4b8 │ │ │ │ + bl b6c278 │ │ │ │ b 304658 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cec8 │ │ │ │ ldr r3, [pc, #44] @ 30468c │ │ │ │ ldr r1, [pc, #44] @ 304690 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - b b6be4c │ │ │ │ + b b6bc0c │ │ │ │ tsteq r0, ip, lsl r8 │ │ │ │ tsteq pc, r4, lsl #9 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r8, fp, r4, asr r3 │ │ │ │ + addeq r8, fp, r4, lsl r1 │ │ │ │ tsteq pc, r0, lsl r4 @ │ │ │ │ - strdeq r8, [fp], r4 │ │ │ │ + strheq r8, [fp], r4 │ │ │ │ │ │ │ │ 00304694 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #296] @ 3047d4 │ │ │ │ @@ -138113,20 +138113,20 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r8, r5 │ │ │ │ addeq r8, r8, #552 @ 0x228 │ │ │ │ beq 304710 │ │ │ │ add r8, r5, #552 @ 0x228 │ │ │ │ mov r0, r8 │ │ │ │ - bl b92214 │ │ │ │ + bl b91fd4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30478c │ │ │ │ add r1, r5, #728 @ 0x2d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl b9267c │ │ │ │ + bl b9243c │ │ │ │ ldr r3, [r5, #420] @ 0x1a4 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r3, [r5, #560] @ 0x230 │ │ │ │ streq r3, [r5, #544] @ 0x220 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -138135,49 +138135,49 @@ │ │ │ │ ldrb r3, [r5, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 304770 │ │ │ │ ldr r1, [pc, #140] @ 3047e0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ed904 │ │ │ │ ldr r1, [pc, #108] @ 3047e4 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b6be4c │ │ │ │ + b b6bc0c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 3047cc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 304710 │ │ │ │ ldr r2, [pc, #60] @ 3047e8 │ │ │ │ mov r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 988da8 │ │ │ │ + bl 988b68 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 304710 │ │ │ │ bl 27d21c │ │ │ │ b 304798 │ │ │ │ tsteq r0, r8, asr r7 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r6, fp, r4, lsl #17 │ │ │ │ - strdeq r6, [fp], ip │ │ │ │ - ldrdeq r6, [fp], r8 │ │ │ │ + addeq r6, fp, r4, asr #12 │ │ │ │ + @ instruction: 0x008b65bc │ │ │ │ + umulleq r6, fp, r8, r5 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ │ │ │ │ 003047ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -138227,26 +138227,26 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 30486c │ │ │ │ ldr r1, [pc, #52] @ 3048f0 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 304694 │ │ │ │ @ instruction: 0x011045fc │ │ │ │ tsteq pc, r4, ror #4 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r8, fp, r8, lsr r1 │ │ │ │ + strdeq r7, [fp], r8 │ │ │ │ tsteq pc, r4, lsr #4 │ │ │ │ - addeq r8, fp, r0, lsl r1 │ │ │ │ + ldrdeq r7, [fp], r0 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ - addeq r8, fp, r4, lsr #1 │ │ │ │ + addeq r7, fp, r4, ror #28 │ │ │ │ │ │ │ │ 003048f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 3049a4 │ │ │ │ @@ -138261,41 +138261,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #104 @ 0x68 │ │ │ │ bl 27cbb0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b6c304 │ │ │ │ + bl b6c0c4 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl b6b958 │ │ │ │ + bl b6b718 │ │ │ │ ldr r2, [pc, #80] @ 3049a8 │ │ │ │ ldr r1, [pc, #80] @ 3049ac │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #92]! @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ mov r3, r4 │ │ │ │ - bl b6d0f0 │ │ │ │ + bl b6ceb0 │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq pc, r4, ror #2 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - addeq r8, fp, r8, asr r3 │ │ │ │ + addeq r8, fp, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ ldr r2, [pc, #588] @ 304c18 │ │ │ │ mov r6, r0 │ │ │ │ @@ -138395,15 +138395,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ecfd0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ mov r0, r6 │ │ │ │ bl 2ed904 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cec8 │ │ │ │ ldr r2, [pc, #184] @ 304c30 │ │ │ │ ldr r3, [pc, #160] @ 304c1c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -138445,17 +138445,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 304a94 │ │ │ │ tsteq r0, r0, lsr r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011043f8 │ │ │ │ - addeq r7, fp, r0, lsr fp │ │ │ │ + strdeq r7, [fp], r0 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r6, fp, r4, ror r4 │ │ │ │ + addeq r6, fp, r4, lsr r2 │ │ │ │ tsteq r0, ip, lsl #5 │ │ │ │ tsteq r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 304d04 │ │ │ │ @@ -138497,22 +138497,22 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed154 │ │ │ │ ldr r1, [pc, #36] @ 304d10 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2ed904 │ │ │ │ @ instruction: 0x011041b4 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - ldrdeq r6, [fp], r8 │ │ │ │ - addeq r6, fp, r4, ror #4 │ │ │ │ + umulleq r6, fp, r8, r0 │ │ │ │ + addeq r6, fp, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #132] @ 304db0 │ │ │ │ ldr r3, [pc, #132] @ 304db4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -138843,15 +138843,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bl 2d349c │ │ │ │ b 3050e8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01103ed4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, asr #28 │ │ │ │ - addeq r7, fp, r8, ror r5 │ │ │ │ + addeq r7, fp, r8, lsr r3 │ │ │ │ tsteq r0, r4, lsl #26 │ │ │ │ tsteq r0, ip, ror ip │ │ │ │ tsteq r0, r4, lsr #24 │ │ │ │ │ │ │ │ 00305264 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -138947,15 +138947,15 @@ │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, lsr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01103af8 │ │ │ │ blne 3053e4 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - addseq r1, r9, ip, ror #9 │ │ │ │ + addseq r1, r9, ip, lsr #5 │ │ │ │ tsteq r0, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldrb r2, [r5, #504] @ 0x1f8 │ │ │ │ @@ -139028,40 +139028,40 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 305588 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3054b4 │ │ │ │ ldr r0, [pc, #56] @ 30558c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3054b4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011039f0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, ror #19 │ │ │ │ @ instruction: 0x011039bc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, asr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r7, fp, r0, r7 │ │ │ │ - addeq r7, fp, r8, asr #15 │ │ │ │ + addeq r7, fp, r0, asr r5 │ │ │ │ + addeq r7, fp, r8, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r2 │ │ │ │ @@ -139160,29 +139160,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 305858 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3055f8 │ │ │ │ ldr r0, [pc, #244] @ 30585c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3055f8 │ │ │ │ ldr r3, [pc, #224] @ 305860 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3056c8 │ │ │ │ ldr r3, [pc, #188] @ 305850 │ │ │ │ @@ -139199,54 +139199,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #132] @ 305864 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 305868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3056c8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 30586c │ │ │ │ ldr r0, [pc, #84] @ 305870 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3056c8 │ │ │ │ tsteq r0, r8, asr #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, lsr #16 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ @ instruction: 0x011037b0 │ │ │ │ andeq r1, r0, r8, lsr #19 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, fp, r8, lsl #12 │ │ │ │ - addeq r7, fp, r4, asr #12 │ │ │ │ + addeq r7, fp, r8, asr #7 │ │ │ │ + addeq r7, fp, r4, lsl #8 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - addeq r7, fp, r0, lsl r6 │ │ │ │ - addeq r6, fp, r8, lsl #10 │ │ │ │ - ldrdeq r7, [fp], r8 │ │ │ │ - addeq r6, fp, r4, asr r5 │ │ │ │ + ldrdeq r7, [fp], r0 │ │ │ │ + addeq r6, fp, r8, asr #5 │ │ │ │ + umulleq r7, fp, r8, r3 │ │ │ │ + addeq r6, fp, r4, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #592] @ 305adc │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -139322,28 +139322,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr ip, [pc, #308] @ 305b00 │ │ │ │ ldr r3, [pc, #308] @ 305b04 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 305b08 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 30593c │ │ │ │ ldr r3, [pc, #240] @ 305af4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30593c │ │ │ │ ldr r3, [pc, #224] @ 305af8 │ │ │ │ @@ -139361,15 +139361,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr ip, [pc, #164] @ 305b0c │ │ │ │ ldr r3, [pc, #164] @ 305b10 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 305b14 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -139380,48 +139380,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 305b20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 30593c │ │ │ │ ldr r0, [pc, #108] @ 305b24 │ │ │ │ ldr r3, [pc, #108] @ 305b28 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 305b2c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 30593c │ │ │ │ tsteq r0, ip, ror #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, asr #10 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ tsteq r0, r4, lsl r5 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq r8, r8, r4, lsl #24 │ │ │ │ - addeq r7, fp, r8, lsr r4 │ │ │ │ - addeq r6, fp, ip, lsr #6 │ │ │ │ - addseq r8, r8, r8, ror #22 │ │ │ │ - @ instruction: 0x008b73b4 │ │ │ │ - umulleq r6, fp, r0, r2 │ │ │ │ - addseq r8, r8, r4, asr #22 │ │ │ │ - addeq r7, fp, r0, ror r3 │ │ │ │ - ldrdeq r6, [fp], r4 │ │ │ │ - addseq r8, r8, r8, lsl fp │ │ │ │ - addeq r7, fp, ip, asr r3 │ │ │ │ - addeq r6, fp, r8, lsr #5 │ │ │ │ + addseq r8, r8, r4, asr #19 │ │ │ │ + strdeq r7, [fp], r8 │ │ │ │ + addeq r6, fp, ip, ror #1 │ │ │ │ + addseq r8, r8, r8, lsr #18 │ │ │ │ + addeq r7, fp, r4, ror r1 │ │ │ │ + addeq r6, fp, r0, asr r0 │ │ │ │ + addseq r8, r8, r4, lsl #18 │ │ │ │ + addeq r7, fp, r0, lsr r1 │ │ │ │ + umulleq r6, fp, r4, r0 │ │ │ │ + @ instruction: 0x009888d8 │ │ │ │ + addeq r7, fp, ip, lsl r1 │ │ │ │ + addeq r6, fp, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r7, r0, #86016 @ 0x15000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1404] @ 3060cc │ │ │ │ @@ -139457,15 +139457,15 @@ │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 305c00 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 99e888 │ │ │ │ + bl 99e648 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 305dfc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 305d80 │ │ │ │ @@ -139505,23 +139505,23 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 3060ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [r7, #528] @ 0x210 │ │ │ │ bne 305bd4 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -139545,24 +139545,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 3060f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 305c00 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 305bd4 │ │ │ │ b 305ce4 │ │ │ │ @@ -139583,46 +139583,46 @@ │ │ │ │ beq 305e40 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 3060f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 305bfc │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl b739a0 │ │ │ │ + bl b73760 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 305fc4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b74200 │ │ │ │ + bl b73fc0 │ │ │ │ mvn r4, #0 │ │ │ │ b 305c00 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #712] @ 3060fc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 305cc0 │ │ │ │ ldr r0, [pc, #696] @ 306100 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 305bfc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ bl 27dcc0 │ │ │ │ ldr r3, [pc, #616] @ 3060d8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -139648,33 +139648,33 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #548] @ 306108 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 30610c │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 305e20 │ │ │ │ ldr r0, [pc, #504] @ 306110 │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 305c00 │ │ │ │ ldr r3, [pc, #424] @ 3060d8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 305e20 │ │ │ │ ldr r3, [pc, #448] @ 306104 │ │ │ │ @@ -139697,15 +139697,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr ip, [pc, #364] @ 306114 │ │ │ │ ldr r3, [pc, #364] @ 306118 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 30611c │ │ │ │ @@ -139729,88 +139729,88 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #248] @ 306120 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 306124 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 305e18 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #200] @ 306128 │ │ │ │ ldr r0, [pc, #200] @ 30612c │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 305e18 │ │ │ │ ldr r3, [pc, #172] @ 306130 │ │ │ │ ldr r0, [pc, #172] @ 306134 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 305e20 │ │ │ │ ldr ip, [pc, #144] @ 306138 │ │ │ │ ldr r3, [pc, #144] @ 30613c │ │ │ │ ldr r0, [pc, #144] @ 306140 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 305e20 │ │ │ │ @ instruction: 0x011032b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, ror r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x011031fc │ │ │ │ andeq r5, r0, r4, ror #3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008b71b4 │ │ │ │ + addeq r6, fp, r4, ror pc │ │ │ │ andeq r1, r0, r8, ror r7 │ │ │ │ - addeq r7, fp, r4, lsr #3 │ │ │ │ - addeq r7, fp, r0, lsl r1 │ │ │ │ - addeq r7, fp, r8, lsl #1 │ │ │ │ - addeq r7, fp, r4, lsl #2 │ │ │ │ - andeq r7, r0, r8, asr r0 │ │ │ │ - addeq r6, fp, r4, asr pc │ │ │ │ - addeq r5, fp, r8, lsl lr │ │ │ │ - addeq r7, fp, r4, lsr r0 │ │ │ │ - addseq r8, r8, r8, lsr #12 │ │ │ │ - addeq r6, fp, r8, lsr #29 │ │ │ │ - addeq r5, fp, ip, asr #26 │ │ │ │ addeq r6, fp, r4, ror #30 │ │ │ │ - addeq r5, fp, r0, asr #25 │ │ │ │ - addeq r6, fp, ip, lsr #30 │ │ │ │ - addeq r5, fp, r4, lsl sp │ │ │ │ - @ instruction: 0x008b6db4 │ │ │ │ - strdeq r5, [fp], r0 │ │ │ │ - addseq r8, r8, r4, lsr #10 │ │ │ │ - addeq r6, fp, r4, lsr #27 │ │ │ │ - addeq r5, fp, r4, asr #25 │ │ │ │ + ldrdeq r6, [fp], r0 │ │ │ │ + addeq r6, fp, r8, asr #28 │ │ │ │ + addeq r6, fp, r4, asr #29 │ │ │ │ + andeq r7, r0, r8, asr r0 │ │ │ │ + addeq r6, fp, r4, lsl sp │ │ │ │ + ldrdeq r5, [fp], r8 │ │ │ │ + strdeq r6, [fp], r4 │ │ │ │ + addseq r8, r8, r8, ror #7 │ │ │ │ + addeq r6, fp, r8, ror #24 │ │ │ │ + addeq r5, fp, ip, lsl #22 │ │ │ │ + addeq r6, fp, r4, lsr #26 │ │ │ │ + addeq r5, fp, r0, lsl #21 │ │ │ │ + addeq r6, fp, ip, ror #25 │ │ │ │ + ldrdeq r5, [fp], r4 │ │ │ │ + addeq r6, fp, r4, ror fp │ │ │ │ + @ instruction: 0x008b5ab0 │ │ │ │ + addseq r8, r8, r4, ror #5 │ │ │ │ + addeq r6, fp, r4, ror #22 │ │ │ │ + addeq r5, fp, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ subs r8, r2, #0 │ │ │ │ ldr r2, [pc, #1716] @ 306814 │ │ │ │ ldr r3, [pc, #1716] @ 306818 │ │ │ │ @@ -139937,26 +139937,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1200] @ 306838 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3061e4 │ │ │ │ ldr r3, [pc, #1188] @ 30683c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306270 │ │ │ │ ldr r3, [pc, #1156] @ 306830 │ │ │ │ @@ -139973,23 +139973,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 306840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 306270 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3064b8 │ │ │ │ ldr r3, [pc, #1052] @ 306844 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -140010,28 +140010,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr ip, [pc, #956] @ 306848 │ │ │ │ ldr r3, [pc, #956] @ 30684c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 306850 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed154 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed154 │ │ │ │ ldr r1, [pc, #892] @ 306854 │ │ │ │ @@ -140049,21 +140049,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 306858 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3061e4 │ │ │ │ ldr r0, [pc, #816] @ 30685c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 306270 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 27d264 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -140097,29 +140097,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #632] @ 306860 │ │ │ │ ldr r2, [pc, #632] @ 306864 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 306868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 306558 │ │ │ │ ldr r3, [pc, #508] @ 306820 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, ip │ │ │ │ bne 3066cc │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -140142,27 +140142,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #464] @ 30686c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 306870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 306558 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ 306844 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306630 │ │ │ │ @@ -140181,110 +140181,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #316] @ 306874 │ │ │ │ ldr r2, [pc, #316] @ 306878 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 30687c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 306558 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 306880 │ │ │ │ ldr r0, [pc, #264] @ 306884 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 306558 │ │ │ │ ldr r0, [pc, #240] @ 306888 │ │ │ │ ldr r3, [pc, #240] @ 30688c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 306890 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3064b8 │ │ │ │ ldr r1, [pc, #208] @ 306894 │ │ │ │ ldr r3, [pc, #208] @ 306898 │ │ │ │ ldr r0, [pc, #208] @ 30689c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 306558 │ │ │ │ ldr r1, [pc, #176] @ 3068a0 │ │ │ │ ldr r3, [pc, #176] @ 3068a4 │ │ │ │ ldr r0, [pc, #176] @ 3068a8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 306558 │ │ │ │ tsteq r0, r4, lsr #25 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, lsl #25 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r4, ror fp │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ andeq r6, r0, ip, rrx │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, fp, r8, asr ip │ │ │ │ + addeq r6, fp, r8, lsl sl │ │ │ │ andeq r4, r0, r8, lsr #9 │ │ │ │ - addeq r5, fp, r0, lsr sl │ │ │ │ + strdeq r5, [fp], r0 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - addseq r8, r8, r4, asr #2 │ │ │ │ - addeq r6, fp, r8, ror ip │ │ │ │ - addeq r5, fp, r8, asr r8 │ │ │ │ - addeq r6, fp, r4, asr #24 │ │ │ │ - addeq r6, fp, r4, asr fp │ │ │ │ - addeq r5, fp, r4, asr r9 │ │ │ │ - addseq r7, r8, r8, ror #31 │ │ │ │ - addeq r6, fp, r8, lsl #22 │ │ │ │ - strdeq r5, [fp], r8 │ │ │ │ - addeq r6, fp, r0, asr #20 │ │ │ │ - addeq r5, fp, ip, asr #12 │ │ │ │ - addeq r6, fp, r8, ror #16 │ │ │ │ - addeq r6, fp, r4, lsl #17 │ │ │ │ - addeq r5, fp, r8, lsr #11 │ │ │ │ - addeq r6, fp, r4, ror #18 │ │ │ │ - strdeq r5, [fp], r8 │ │ │ │ - addseq r7, r8, r8, lsr lr │ │ │ │ - addeq r6, fp, r4, ror #18 │ │ │ │ - addeq r5, fp, r8, asr #11 │ │ │ │ - addseq r7, r8, r8, lsl #28 │ │ │ │ - addeq r6, fp, r4, lsr #18 │ │ │ │ - addeq r5, fp, r0, lsr #11 │ │ │ │ - addeq r6, fp, ip, lsr #15 │ │ │ │ - addeq r6, fp, r4, asr #15 │ │ │ │ - addeq r5, fp, r4, ror r5 │ │ │ │ + addseq r7, r8, r4, lsl #30 │ │ │ │ + addeq r6, fp, r8, lsr sl │ │ │ │ + addeq r5, fp, r8, lsl r6 │ │ │ │ + addeq r6, fp, r4, lsl #20 │ │ │ │ + addeq r6, fp, r4, lsl r9 │ │ │ │ + addeq r5, fp, r4, lsl r7 │ │ │ │ + addseq r7, r8, r8, lsr #27 │ │ │ │ + addeq r6, fp, r8, asr #17 │ │ │ │ + @ instruction: 0x008b54b8 │ │ │ │ + addeq r6, fp, r0, lsl #16 │ │ │ │ + addeq r5, fp, ip, lsl #8 │ │ │ │ + addeq r6, fp, r8, lsr #12 │ │ │ │ + addeq r6, fp, r4, asr #12 │ │ │ │ + addeq r5, fp, r8, ror #6 │ │ │ │ + addeq r6, fp, r4, lsr #14 │ │ │ │ + @ instruction: 0x008b53b8 │ │ │ │ + @ instruction: 0x00987bf8 │ │ │ │ + addeq r6, fp, r4, lsr #14 │ │ │ │ + addeq r5, fp, r8, lsl #7 │ │ │ │ + addseq r7, r8, r8, asr #23 │ │ │ │ + addeq r6, fp, r4, ror #13 │ │ │ │ + addeq r5, fp, r0, ror #6 │ │ │ │ + addeq r6, fp, ip, ror #10 │ │ │ │ + addeq r6, fp, r4, lsl #11 │ │ │ │ + addeq r5, fp, r4, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 306a88 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -140369,57 +140369,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr ip, [pc, #136] @ 306ab0 │ │ │ │ ldr r3, [pc, #136] @ 306ab4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 306ab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3069ac │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 306abc │ │ │ │ ldr r3, [pc, #88] @ 306ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 306ac4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3069ac │ │ │ │ tsteq r0, r4, lsr r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, lsl r5 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ @ instruction: 0x011024dc │ │ │ │ @ instruction: 0x0110249c │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq r7, r8, r8, lsr #23 │ │ │ │ - addeq r6, fp, r8, lsl #14 │ │ │ │ - @ instruction: 0x008b52bc │ │ │ │ - addseq r7, r8, ip, ror #22 │ │ │ │ - addeq r6, fp, r4, asr #13 │ │ │ │ - strdeq r5, [fp], ip │ │ │ │ + addseq r7, r8, r8, ror #18 │ │ │ │ + addeq r6, fp, r8, asr #9 │ │ │ │ + addeq r5, fp, ip, ror r0 │ │ │ │ + addseq r7, r8, ip, lsr #18 │ │ │ │ + addeq r6, fp, r4, lsl #9 │ │ │ │ + strheq r5, [fp], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1720] @ 30719c │ │ │ │ subs r8, r2, #0 │ │ │ │ @@ -140548,26 +140548,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 3071c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 306b60 │ │ │ │ ldr r3, [pc, #1184] @ 3071c4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306bec │ │ │ │ ldr r3, [pc, #1152] @ 3071b8 │ │ │ │ @@ -140584,22 +140584,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 3071c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 306bec │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306e40 │ │ │ │ ldr r3, [pc, #1052] @ 3071cc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -140620,28 +140620,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr ip, [pc, #956] @ 3071d0 │ │ │ │ ldr r3, [pc, #956] @ 3071d4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 3071d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed154 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ed154 │ │ │ │ ldr r1, [pc, #892] @ 3071dc │ │ │ │ @@ -140659,21 +140659,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 3071e0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 306b60 │ │ │ │ ldr r0, [pc, #816] @ 3071e4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 306bec │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 27d264 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -140707,29 +140707,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #632] @ 3071e8 │ │ │ │ ldr r2, [pc, #632] @ 3071ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 3071f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 306ee0 │ │ │ │ ldr r2, [pc, #508] @ 3071a8 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ bne 307054 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -140752,27 +140752,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #464] @ 3071f4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 3071f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 306ee0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ 3071cc │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 306fb8 │ │ │ │ @@ -140791,110 +140791,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #316] @ 3071fc │ │ │ │ ldr r2, [pc, #316] @ 307200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 307204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 306ee0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 307208 │ │ │ │ ldr r0, [pc, #264] @ 30720c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 306ee0 │ │ │ │ ldr r0, [pc, #240] @ 307210 │ │ │ │ ldr r3, [pc, #240] @ 307214 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 307218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 306e40 │ │ │ │ ldr r1, [pc, #208] @ 30721c │ │ │ │ ldr r3, [pc, #208] @ 307220 │ │ │ │ ldr r0, [pc, #208] @ 307224 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 306ee0 │ │ │ │ ldr r1, [pc, #176] @ 307228 │ │ │ │ ldr r3, [pc, #176] @ 30722c │ │ │ │ ldr r0, [pc, #176] @ 307230 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 306ee0 │ │ │ │ tsteq r0, ip, lsl r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011022fc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r8, ror #3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r6, r0, r4, asr #9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, fp, r0, asr #8 │ │ │ │ + addeq r6, fp, r0, lsl #4 │ │ │ │ andeq r4, r0, r8, lsr #9 │ │ │ │ - addeq r5, fp, r8, lsr #1 │ │ │ │ + addeq r4, fp, r8, ror #28 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ - @ instruction: 0x009877bc │ │ │ │ - strdeq r6, [fp], r0 │ │ │ │ - ldrdeq r4, [fp], r0 │ │ │ │ - @ instruction: 0x008b62bc │ │ │ │ - addeq r6, fp, ip, lsr r3 │ │ │ │ - addeq r4, fp, ip, asr #31 │ │ │ │ - addseq r7, r8, r0, ror #12 │ │ │ │ - addeq r6, fp, r0, lsl #3 │ │ │ │ - addeq r4, fp, r0, ror sp │ │ │ │ - addeq r6, fp, r8, lsr #4 │ │ │ │ - addeq r4, fp, r4, asr #25 │ │ │ │ - addeq r5, fp, r0, ror #29 │ │ │ │ + addseq r7, r8, ip, ror r5 │ │ │ │ + strheq r6, [fp], r0 │ │ │ │ + umulleq r4, fp, r0, ip │ │ │ │ + addeq r6, fp, ip, ror r0 │ │ │ │ + strdeq r6, [fp], ip │ │ │ │ + addeq r4, fp, ip, lsl #27 │ │ │ │ + addseq r7, r8, r0, lsr #8 │ │ │ │ + addeq r5, fp, r0, asr #30 │ │ │ │ + addeq r4, fp, r0, lsr fp │ │ │ │ + addeq r5, fp, r8, ror #31 │ │ │ │ + addeq r4, fp, r4, lsl #21 │ │ │ │ + addeq r5, fp, r0, lsr #25 │ │ │ │ + @ instruction: 0x008b5cbc │ │ │ │ + addeq r4, fp, r0, ror #19 │ │ │ │ + addeq r5, fp, ip, lsl #30 │ │ │ │ + addeq r4, fp, r0, lsr sl │ │ │ │ + addseq r7, r8, r0, ror r2 │ │ │ │ + umulleq r5, fp, ip, sp │ │ │ │ + addeq r4, fp, r0, lsl #20 │ │ │ │ + addseq r7, r8, r0, asr #4 │ │ │ │ + addeq r5, fp, ip, asr sp │ │ │ │ + ldrdeq r4, [fp], r8 │ │ │ │ + addeq r5, fp, r4, ror #23 │ │ │ │ strdeq r5, [fp], ip │ │ │ │ - addeq r4, fp, r0, lsr #24 │ │ │ │ - addeq r6, fp, ip, asr #2 │ │ │ │ - addeq r4, fp, r0, ror ip │ │ │ │ - @ instruction: 0x009874b0 │ │ │ │ - ldrdeq r5, [fp], ip │ │ │ │ - addeq r4, fp, r0, asr #24 │ │ │ │ - addseq r7, r8, r0, lsl #9 │ │ │ │ - umulleq r5, fp, ip, pc @ │ │ │ │ - addeq r4, fp, r8, lsl ip │ │ │ │ - addeq r5, fp, r4, lsr #28 │ │ │ │ - addeq r5, fp, ip, lsr lr │ │ │ │ - addeq r4, fp, ip, ror #23 │ │ │ │ + addeq r4, fp, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 307410 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -140979,57 +140979,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr ip, [pc, #136] @ 307438 │ │ │ │ ldr r3, [pc, #136] @ 30743c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 307440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 307334 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 307444 │ │ │ │ ldr r3, [pc, #88] @ 307448 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 30744c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 307334 │ │ │ │ tsteq r0, ip, lsr #23 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsl #23 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ tsteq r0, r4, asr fp │ │ │ │ tsteq r0, r4, lsl fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addseq r7, r8, r0, lsr #4 │ │ │ │ - @ instruction: 0x008b5eb0 │ │ │ │ - addeq r4, fp, r4, lsr r9 │ │ │ │ - addseq r7, r8, r4, ror #3 │ │ │ │ - addeq r5, fp, ip, ror #28 │ │ │ │ - addeq r4, fp, r4, ror r9 │ │ │ │ + addseq r6, r8, r0, ror #31 │ │ │ │ + addeq r5, fp, r0, ror ip │ │ │ │ + strdeq r4, [fp], r4 @ │ │ │ │ + addseq r6, r8, r4, lsr #31 │ │ │ │ + addeq r5, fp, ip, lsr #24 │ │ │ │ + addeq r4, fp, r4, lsr r7 │ │ │ │ │ │ │ │ 00307450 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #140] @ 3074f4 │ │ │ │ @@ -141057,26 +141057,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq pc, r7, r8, asr sl @ │ │ │ │ - ldrdeq r5, [fp], r8 │ │ │ │ - adceq r3, r3, ip, lsl #30 │ │ │ │ - @ instruction: 0x008b5db8 │ │ │ │ + addseq pc, r7, r8, lsl r8 @ │ │ │ │ + umulleq r5, fp, r8, fp │ │ │ │ + adceq r3, r3, ip, asr #25 │ │ │ │ + addeq r5, fp, r8, ror fp │ │ │ │ │ │ │ │ 00307504 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -141153,15 +141153,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #25 │ │ │ │ - bl 988da8 │ │ │ │ + bl 988b68 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #672] @ 3078f4 │ │ │ │ ldr r3, [pc, #656] @ 3078e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -141184,15 +141184,15 @@ │ │ │ │ bhi 3076b8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ bne 307810 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r8, [r4, #560] @ 0x230 │ │ │ │ - bl b9242c │ │ │ │ + bl b921ec │ │ │ │ ldr r2, [r4, #548] @ 0x224 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 3076dc │ │ │ │ cmp r2, r3 │ │ │ │ bhi 30776c │ │ │ │ mov r2, #0 │ │ │ │ @@ -141256,24 +141256,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 30790c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 3076dc │ │ │ │ ldr r2, [pc, #228] @ 3078fc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3076b8 │ │ │ │ @@ -141296,54 +141296,54 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 307914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 3076b8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 307918 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 3076dc │ │ │ │ ldr r0, [pc, #76] @ 30791c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 3076b8 │ │ │ │ tsteq r0, r4, ror #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, asr #16 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ @ instruction: 0x011017b0 │ │ │ │ tsteq r0, ip, asr #13 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, r4, asr #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r3, fp, r0, ror r4 │ │ │ │ + addeq r3, fp, r0, lsr r2 │ │ │ │ andeq r2, r0, r4, lsr #30 │ │ │ │ - addeq r3, fp, r4, lsr #6 │ │ │ │ - addeq r3, fp, ip, lsr #8 │ │ │ │ - addeq r3, fp, r8, asr #6 │ │ │ │ + addeq r3, fp, r4, ror #1 │ │ │ │ + addeq r3, fp, ip, ror #3 │ │ │ │ + addeq r3, fp, r8, lsl #2 │ │ │ │ │ │ │ │ 00307920 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ @@ -141402,19 +141402,19 @@ │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ bl 27e3d4 │ │ │ │ cmp r0, r6 │ │ │ │ bne 307a3c │ │ │ │ add r7, r7, #584 @ 0x248 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r0, r7 │ │ │ │ - bl b921f4 │ │ │ │ + bl b91fb4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - bl b923dc │ │ │ │ + bl b9219c │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 3079a0 │ │ │ │ mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ecddc │ │ │ │ b 3079a0 │ │ │ │ @@ -141446,44 +141446,44 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 9813c8 │ │ │ │ + bl 981188 │ │ │ │ ldr r8, [pc, #2736] @ 308584 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 307d18 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307b00 │ │ │ │ ldr r0, [pc, #2712] @ 308588 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cc28 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b26624 │ │ │ │ + bl b263e4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sl │ │ │ │ - bl 9813d8 │ │ │ │ + bl 981198 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 307dfc │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307d0c │ │ │ │ ldr r0, [pc, #2656] @ 30858c │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cc28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b26624 │ │ │ │ + bl b263e4 │ │ │ │ add r7, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [pc, #2628] @ 308590 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ add fp, r7, #500 @ 0x1f4 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -141507,15 +141507,15 @@ │ │ │ │ bne 307bb4 │ │ │ │ ldr r3, [pc, #2536] @ 308594 │ │ │ │ ldr r2, [r7, #476] @ 0x1dc │ │ │ │ cmp r2, r3 │ │ │ │ beq 307f04 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 9813c8 │ │ │ │ + bl 981188 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ beq 307bd8 │ │ │ │ ldr r3, [r0] │ │ │ │ subs r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r7, #504] @ 0x1f8 │ │ │ │ @@ -141524,15 +141524,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 9813c8 │ │ │ │ + bl 981188 │ │ │ │ cmp r0, #0 │ │ │ │ beq 307c18 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 307e44 │ │ │ │ ldr r3, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #19 │ │ │ │ @@ -141591,29 +141591,29 @@ │ │ │ │ bl 2ed904 │ │ │ │ ldr r1, [pc, #2220] @ 3085a8 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ecefc │ │ │ │ b 307d50 │ │ │ │ - bl b26624 │ │ │ │ + bl b263e4 │ │ │ │ mov r9, #0 │ │ │ │ b 307b40 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r3, #472] @ 0x1d8 │ │ │ │ - bl b739a0 │ │ │ │ + bl b73760 │ │ │ │ ldr r3, [pc, #2164] @ 3085a4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 307ffc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b74200 │ │ │ │ + bl b73fc0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ece2c │ │ │ │ ldr r2, [pc, #2132] @ 3085ac │ │ │ │ ldr r3, [pc, #2084] @ 308580 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -141654,15 +141654,15 @@ │ │ │ │ bne 3081c0 │ │ │ │ mov r0, fp │ │ │ │ bl 27f064 │ │ │ │ b 307dbc │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r9, [r3, #472] @ 0x1d8 │ │ │ │ - bl b739a0 │ │ │ │ + bl b73760 │ │ │ │ ldr r3, [pc, #1936] @ 3085a4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 308308 │ │ │ │ mov r0, r4 │ │ │ │ @@ -141703,33 +141703,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #1764] @ 3085bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1732] @ 3085c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 307df0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 99d10c │ │ │ │ + bl 99cecc │ │ │ │ cmp r0, #0 │ │ │ │ blt 308250 │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ @@ -141765,27 +141765,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #1524] @ 3085c4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 3085c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 307df0 │ │ │ │ ldr r3, [pc, #1452] @ 3085b0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 307d40 │ │ │ │ ldr r3, [pc, #1436] @ 3085b4 │ │ │ │ @@ -141801,27 +141801,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #1388] @ 3085cc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 3085d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 307d40 │ │ │ │ ldr r3, [pc, #1344] @ 3085d4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 308398 │ │ │ │ ldr r3, [pc, #1292] @ 3085b4 │ │ │ │ @@ -141837,23 +141837,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1236] @ 3085d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307cb8 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -141876,29 +141876,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #1104] @ 3085dc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #1092] @ 3085e0 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 3085e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 307df0 │ │ │ │ ldr r3, [pc, #1000] @ 3085b0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 307df0 │ │ │ │ ldr r3, [pc, #984] @ 3085b4 │ │ │ │ @@ -141914,31 +141914,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #964] @ 3085e8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 3085ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 307df0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl b739a0 │ │ │ │ + bl b73760 │ │ │ │ ldr r3, [pc, #832] @ 3085a4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 307df0 │ │ │ │ ldr r3, [pc, #820] @ 3085b0 │ │ │ │ @@ -141960,27 +141960,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #788] @ 3085f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 3085f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 307df0 │ │ │ │ ldr r3, [pc, #672] @ 3085b0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 307e24 │ │ │ │ ldr r3, [pc, #656] @ 3085b4 │ │ │ │ @@ -141996,27 +141996,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #652] @ 3085f8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 3085fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 307e24 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 307cb8 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ b 308128 │ │ │ │ ldr r3, [pc, #508] @ 3085b0 │ │ │ │ @@ -142036,162 +142036,162 @@ │ │ │ │ beq 3084bc │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #500] @ 308600 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 308604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 307dbc │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #452] @ 308608 │ │ │ │ ldr r0, [pc, #452] @ 30860c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 307d40 │ │ │ │ ldr r0, [pc, #428] @ 308610 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 308108 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #404] @ 308614 │ │ │ │ ldr r0, [pc, #404] @ 308618 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 307e24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #376] @ 30861c │ │ │ │ ldr r0, [pc, #376] @ 308620 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 307df0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #348] @ 308624 │ │ │ │ ldr r0, [pc, #348] @ 308628 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 307dbc │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #320] @ 30862c │ │ │ │ ldr r0, [pc, #320] @ 308630 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 307df0 │ │ │ │ ldr r3, [pc, #296] @ 308634 │ │ │ │ ldr r0, [pc, #296] @ 308638 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #288] @ 30863c │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 307df0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #256] @ 308640 │ │ │ │ ldr r0, [pc, #256] @ 308644 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 307df0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #228] @ 308648 │ │ │ │ ldr r0, [pc, #228] @ 30864c │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 307df0 │ │ │ │ tsteq r0, r8, lsl #7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, lsr r3 │ │ │ │ - addeq r5, fp, r4, asr #15 │ │ │ │ - addeq r5, fp, r8, lsl #15 │ │ │ │ - addseq lr, r8, r4, lsr #26 │ │ │ │ + addeq r5, fp, r4, lsl #11 │ │ │ │ + addeq r5, fp, r8, asr #10 │ │ │ │ + addseq lr, r8, r4, ror #21 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ - addseq r6, r8, r4, ror #18 │ │ │ │ - addseq r4, r9, r0, lsl #3 │ │ │ │ + addseq r6, r8, r4, lsr #14 │ │ │ │ + addseq r3, r9, r0, asr #30 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ tsteq r0, ip, lsr #1 │ │ │ │ andeq r7, r0, r8, asr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r5, fp, ip, lsl #9 │ │ │ │ - addeq r3, fp, r0, lsl lr │ │ │ │ - addeq r5, fp, r4, asr r3 │ │ │ │ - addeq r3, fp, r8, lsl sp │ │ │ │ - addeq r5, fp, ip, asr r2 │ │ │ │ - addeq r3, fp, r8, lsl #25 │ │ │ │ + addeq r5, fp, ip, asr #4 │ │ │ │ + ldrdeq r3, [fp], r0 │ │ │ │ + addeq r5, fp, r4, lsl r1 │ │ │ │ + ldrdeq r3, [fp], r8 │ │ │ │ + addeq r5, fp, ip, lsl r0 │ │ │ │ + addeq r3, fp, r8, asr #20 │ │ │ │ andeq r5, r0, r4, lsl #14 │ │ │ │ - addeq r5, fp, r0, lsl #5 │ │ │ │ - addseq r6, r8, r4, asr #8 │ │ │ │ - addeq r5, fp, r8, ror r2 │ │ │ │ - addeq r3, fp, r4, asr fp │ │ │ │ - addeq r5, fp, r0, lsr #2 │ │ │ │ - addeq r3, fp, r4, asr #21 │ │ │ │ - addeq r5, fp, ip, lsr #32 │ │ │ │ - addeq r3, fp, ip, lsl #20 │ │ │ │ - addeq r4, fp, r8, ror #30 │ │ │ │ - addeq r3, fp, ip, ror r9 │ │ │ │ + addeq r5, fp, r0, asr #32 │ │ │ │ + addseq r6, r8, r4, lsl #4 │ │ │ │ + addeq r5, fp, r8, lsr r0 │ │ │ │ + addeq r3, fp, r4, lsl r9 │ │ │ │ addeq r4, fp, r0, ror #29 │ │ │ │ - ldrdeq r3, [fp], ip │ │ │ │ - addeq r4, fp, r8, ror lr │ │ │ │ - addeq r3, fp, r8, lsr #18 │ │ │ │ - addeq r4, fp, ip, ror #30 │ │ │ │ - addeq r4, fp, r4, asr lr │ │ │ │ - strdeq r3, [fp], r0 │ │ │ │ - umulleq r4, fp, ip, lr │ │ │ │ - addeq r3, fp, ip, asr #17 │ │ │ │ - addeq r4, fp, r4, lsr #28 │ │ │ │ - addeq r3, fp, r8, lsr #17 │ │ │ │ - addeq r4, fp, r4, ror lr │ │ │ │ addeq r3, fp, r4, lsl #17 │ │ │ │ - addseq r6, r8, r4, asr #1 │ │ │ │ - addeq r3, fp, r8, asr r8 │ │ │ │ - strdeq r4, [fp], r8 │ │ │ │ - addeq r4, fp, r4, asr #27 │ │ │ │ - addeq r3, fp, r0, lsr r8 │ │ │ │ - @ instruction: 0x008b4dbc │ │ │ │ - addeq r3, fp, ip, lsl #16 │ │ │ │ + addeq r4, fp, ip, ror #27 │ │ │ │ + addeq r3, fp, ip, asr #15 │ │ │ │ + addeq r4, fp, r8, lsr #26 │ │ │ │ + addeq r3, fp, ip, lsr r7 │ │ │ │ + addeq r4, fp, r0, lsr #25 │ │ │ │ + umulleq r3, fp, ip, r6 │ │ │ │ + addeq r4, fp, r8, lsr ip │ │ │ │ + addeq r3, fp, r8, ror #13 │ │ │ │ + addeq r4, fp, ip, lsr #26 │ │ │ │ + addeq r4, fp, r4, lsl ip │ │ │ │ + @ instruction: 0x008b36b0 │ │ │ │ + addeq r4, fp, ip, asr ip │ │ │ │ + addeq r3, fp, ip, lsl #13 │ │ │ │ + addeq r4, fp, r4, ror #23 │ │ │ │ + addeq r3, fp, r8, ror #12 │ │ │ │ + addeq r4, fp, r4, lsr ip │ │ │ │ + addeq r3, fp, r4, asr #12 │ │ │ │ + addseq r5, r8, r4, lsl #29 │ │ │ │ + addeq r3, fp, r8, lsl r6 │ │ │ │ + @ instruction: 0x008b4cb8 │ │ │ │ + addeq r4, fp, r4, lsl #23 │ │ │ │ + strdeq r3, [fp], r0 │ │ │ │ + addeq r4, fp, ip, ror fp │ │ │ │ + addeq r3, fp, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r6, [r0] │ │ │ │ @@ -142234,15 +142234,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r4, r3 │ │ │ │ beq 308724 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30871c │ │ │ │ pop {r4, lr} │ │ │ │ - b b63d5c │ │ │ │ + b b63b1c │ │ │ │ pop {r4, lr} │ │ │ │ b 27ef5c │ │ │ │ bl 27ec80 │ │ │ │ b 30870c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -142340,18 +142340,18 @@ │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 308798 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x011006b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, ror #12 │ │ │ │ - addeq r4, fp, r0, asr #24 │ │ │ │ - addeq r4, fp, r0, lsr ip │ │ │ │ - addeq r4, fp, ip, lsl ip │ │ │ │ - addeq r4, fp, ip, lsl #24 │ │ │ │ + addeq r4, fp, r0, lsl #20 │ │ │ │ + strdeq r4, [fp], r0 │ │ │ │ + ldrdeq r4, [fp], ip │ │ │ │ + addeq r4, fp, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #380] @ 308a68 │ │ │ │ ldr r3, [pc, #380] @ 308a6c │ │ │ │ @@ -142449,18 +142449,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 308918 │ │ │ │ b 308948 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, lsl r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011004b4 │ │ │ │ - addeq r4, fp, r8, lsr #21 │ │ │ │ - addeq r4, fp, r8, ror sl │ │ │ │ - addeq r4, fp, r8, asr #20 │ │ │ │ - addeq r4, fp, r8, ror #19 │ │ │ │ + addeq r4, fp, r8, ror #16 │ │ │ │ + addeq r4, fp, r8, lsr r8 │ │ │ │ + addeq r4, fp, r8, lsl #16 │ │ │ │ + addeq r4, fp, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -142545,25 +142545,25 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r1, [pc, #968] @ 308fac │ │ │ │ cmp r7, #0 │ │ │ │ cmpne r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r7, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl b778f0 │ │ │ │ + bl b776b0 │ │ │ │ ldr r1, [pc, #944] @ 308fb0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b778f0 │ │ │ │ + bl b776b0 │ │ │ │ ldr r1, [pc, #928] @ 308fb4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b778f0 │ │ │ │ + bl b776b0 │ │ │ │ cmp r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 308ee4 │ │ │ │ ldr r1, [pc, #900] @ 308fb8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e890 │ │ │ │ @@ -142601,32 +142601,32 @@ │ │ │ │ tst r3, #40 @ 0x28 │ │ │ │ beq 308dd4 │ │ │ │ ldr r1, [pc, #764] @ 308fc4 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b77c14 │ │ │ │ + bl b779d4 │ │ │ │ ldr r7, [pc, #744] @ 308fc8 │ │ │ │ ldr r1, [pc, #744] @ 308fcc │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #560] @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ - bl b77c14 │ │ │ │ + bl b779d4 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ ldr r2, [pc, #684] @ 308fd0 │ │ │ │ ldr r3, [pc, #632] @ 308fa0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -142668,33 +142668,33 @@ │ │ │ │ bne 308c58 │ │ │ │ bic r6, r6, #1024 @ 0x400 │ │ │ │ orr r6, r6, #512 @ 0x200 │ │ │ │ b 308c90 │ │ │ │ ldr r1, [pc, #516] @ 308fe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b77888 │ │ │ │ + bl b77648 │ │ │ │ cmp r0, #0 │ │ │ │ bne 308e78 │ │ │ │ ldr r1, [pc, #496] @ 308fe4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b77888 │ │ │ │ + bl b77648 │ │ │ │ cmp r0, #0 │ │ │ │ beq 308d04 │ │ │ │ ldr ip, [pc, #476] @ 308fe8 │ │ │ │ ldr r3, [pc, #476] @ 308fec │ │ │ │ ldr r1, [pc, #476] @ 308ff0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mvn r6, #0 │ │ │ │ b 308d10 │ │ │ │ ldr r1, [pc, #440] @ 308ff4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e890 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -142715,125 +142715,125 @@ │ │ │ │ ldr r1, [pc, #380] @ 309004 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #376] @ 309008 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 308e2c │ │ │ │ ldr r1, [pc, #352] @ 30900c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73740 │ │ │ │ + bl b73500 │ │ │ │ b 308e2c │ │ │ │ ldr ip, [pc, #336] @ 309010 │ │ │ │ ldr r3, [pc, #336] @ 309014 │ │ │ │ ldr r1, [pc, #336] @ 309018 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #332] @ 30901c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 308e2c │ │ │ │ ldr r0, [pc, #308] @ 309020 │ │ │ │ ldr r3, [pc, #308] @ 309024 │ │ │ │ ldr r1, [pc, #308] @ 309028 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1504 @ 0x5e0 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r1, [pc, #280] @ 30902c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b737dc │ │ │ │ + bl b7359c │ │ │ │ b 308e2c │ │ │ │ ldr r1, [pc, #264] @ 309030 │ │ │ │ ldr r3, [pc, #264] @ 309034 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #256] @ 309038 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #252] @ 30903c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r1, [pc, #240] @ 309040 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b737dc │ │ │ │ + bl b7359c │ │ │ │ b 308e2c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #220] @ 309044 │ │ │ │ ldr r3, [pc, #220] @ 309048 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #212] @ 30904c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #208] @ 309050 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r1, [pc, #196] @ 309054 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b737dc │ │ │ │ + bl b7359c │ │ │ │ b 308e2c │ │ │ │ tsteq r0, r4, ror #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsr r2 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - umulleq r4, fp, r4, r8 │ │ │ │ - addseq r4, r4, r4, lsr r7 │ │ │ │ - addeq r4, fp, ip, ror r8 │ │ │ │ - addseq r4, r4, r0, lsl #10 │ │ │ │ - addeq r4, fp, r8, lsl #18 │ │ │ │ - strdeq r4, [fp], r8 │ │ │ │ - addeq r4, fp, ip, lsr #18 │ │ │ │ + addeq r4, fp, r4, asr r6 │ │ │ │ + @ instruction: 0x009444f4 │ │ │ │ + addeq r4, fp, ip, lsr r6 │ │ │ │ + addseq r4, r4, r0, asr #5 │ │ │ │ + addeq r4, fp, r8, asr #13 │ │ │ │ + @ instruction: 0x008b46b8 │ │ │ │ + addeq r4, fp, ip, ror #13 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r4, fp, ip, lsl r9 │ │ │ │ + ldrdeq r4, [fp], ip │ │ │ │ tsteq r0, r0, ror #1 │ │ │ │ - @ instruction: 0x008b47b4 │ │ │ │ - addeq r4, fp, r4, lsr #15 │ │ │ │ - @ instruction: 0x008c2bb0 │ │ │ │ - addeq r4, fp, ip, lsl r8 │ │ │ │ - addeq r4, fp, ip, lsl #16 │ │ │ │ - addeq r4, fp, r8, lsr #16 │ │ │ │ - adceq r2, r3, ip, asr #11 │ │ │ │ - addeq r4, fp, r0, lsl #13 │ │ │ │ - addeq r4, fp, ip, lsr r7 │ │ │ │ - ldrdeq r4, [fp], r8 │ │ │ │ - addeq r4, fp, r4, lsl #15 │ │ │ │ - adceq r2, r3, r4, asr r5 │ │ │ │ - addeq r4, fp, r8, lsl #12 │ │ │ │ + addeq r4, fp, r4, ror r5 │ │ │ │ + addeq r4, fp, r4, ror #10 │ │ │ │ + addeq r2, ip, r0, ror r9 │ │ │ │ + ldrdeq r4, [fp], ip │ │ │ │ + addeq r4, fp, ip, asr #11 │ │ │ │ + addeq r4, fp, r8, ror #11 │ │ │ │ + adceq r2, r3, ip, lsl #7 │ │ │ │ + addeq r4, fp, r0, asr #8 │ │ │ │ + strdeq r4, [fp], ip │ │ │ │ + umulleq r4, fp, r8, r4 │ │ │ │ + addeq r4, fp, r4, asr #10 │ │ │ │ + adceq r2, r3, r4, lsl r3 │ │ │ │ + addeq r4, fp, r8, asr #7 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - addeq r4, fp, r8, lsr #14 │ │ │ │ - addseq r2, r4, r4, lsr #22 │ │ │ │ - adceq r2, r3, r4, lsl r5 │ │ │ │ - addeq r4, fp, r8, asr #11 │ │ │ │ + addeq r4, fp, r8, ror #9 │ │ │ │ + addseq r2, r4, r4, ror #17 │ │ │ │ + ldrdeq r2, [r3], r4 @ │ │ │ │ + addeq r4, fp, r8, lsl #7 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ - @ instruction: 0x008b45bc │ │ │ │ - adceq r2, r3, r8, ror #9 │ │ │ │ - umulleq r4, fp, r8, r5 │ │ │ │ - @ instruction: 0x008b45b8 │ │ │ │ - addeq r4, fp, r8, asr r6 │ │ │ │ - adceq r2, r3, r4, lsr #9 │ │ │ │ - addeq r4, fp, r8, asr r5 │ │ │ │ + addeq r4, fp, ip, ror r3 │ │ │ │ + adceq r2, r3, r8, lsr #5 │ │ │ │ + addeq r4, fp, r8, asr r3 │ │ │ │ + addeq r4, fp, r8, ror r3 │ │ │ │ + addeq r4, fp, r8, lsl r4 │ │ │ │ + adceq r2, r3, r4, ror #4 │ │ │ │ + addeq r4, fp, r8, lsl r3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r4, fp, r0, asr r6 │ │ │ │ + addeq r4, fp, r0, lsl r4 │ │ │ │ + umulleq r4, fp, r8, r3 │ │ │ │ + adceq r2, r3, r4, lsr #4 │ │ │ │ ldrdeq r4, [fp], r8 │ │ │ │ - adceq r2, r3, r4, ror #8 │ │ │ │ - addeq r4, fp, r8, lsl r5 │ │ │ │ andeq r0, r0, pc, ror #11 │ │ │ │ - addeq r4, fp, ip, lsr r5 │ │ │ │ + strdeq r4, [fp], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #524] @ 30927c │ │ │ │ ldr r3, [pc, #524] @ 309280 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -142938,15 +142938,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #156] @ 3092b8 │ │ │ │ - bl b73e24 │ │ │ │ + bl b73be4 │ │ │ │ mov r0, r6 │ │ │ │ bl 27cec8 │ │ │ │ mvn r0, #0 │ │ │ │ b 309144 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #132] @ 3092bc │ │ │ │ ldr r3, [pc, #132] @ 3092c0 │ │ │ │ @@ -142958,15 +142958,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #1424 @ 0x590 │ │ │ │ - bl b73e24 │ │ │ │ + bl b73be4 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27d90c │ │ │ │ b 30921c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010ffd94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq pc, r4, ror #26 @ p-variant is OBSOLETE │ │ │ │ @@ -142975,21 +142975,21 @@ │ │ │ │ andeq lr, r0, r3, asr pc │ │ │ │ andeq r5, r0, r0, asr #32 │ │ │ │ @ instruction: 0x010ffcb8 │ │ │ │ stmdapl r6, {r1, r6, r8, r9, ip, lr}^ │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, r8, asr sp │ │ │ │ andeq r2, r0, ip, lsl r5 │ │ │ │ - umulleq r4, fp, ip, r4 │ │ │ │ - adceq r2, r3, r8, ror #3 │ │ │ │ - umulleq r4, fp, r4, r2 │ │ │ │ + addeq r4, fp, ip, asr r2 │ │ │ │ + adceq r1, r3, r8, lsr #31 │ │ │ │ + addeq r4, fp, r4, asr r0 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ - addeq r4, fp, r0, ror #8 │ │ │ │ - umlaleq r2, r3, r4, r1 │ │ │ │ - addeq r4, fp, r4, asr #4 │ │ │ │ + addeq r4, fp, r0, lsr #4 │ │ │ │ + adceq r1, r3, r4, asr pc │ │ │ │ + addeq r4, fp, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r5, r1 │ │ │ │ tst r0, #32 │ │ │ │ @@ -143143,27 +143143,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 30957c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addeq r4, fp, r4, asr #7 │ │ │ │ - umulleq r4, fp, r4, r3 │ │ │ │ - @ instruction: 0x0095a8d0 │ │ │ │ - umullseq r4, r9, r4, sp │ │ │ │ - addseq ip, r5, r0, lsr r6 │ │ │ │ - addeq r4, fp, r8, lsl #4 │ │ │ │ - ldrdeq r1, [r3], r0 @ │ │ │ │ - addeq r3, fp, r0, lsl #31 │ │ │ │ - addeq r4, fp, ip, asr #3 │ │ │ │ + addeq r4, fp, r4, lsl #3 │ │ │ │ + addeq r4, fp, r4, asr r1 │ │ │ │ + umullseq sl, r5, r0, r6 │ │ │ │ + addseq r4, r9, r4, asr fp │ │ │ │ + @ instruction: 0x0095c3f0 │ │ │ │ + addeq r3, fp, r8, asr #31 │ │ │ │ + umlaleq r1, r3, r0, ip │ │ │ │ + addeq r3, fp, r0, asr #26 │ │ │ │ + addeq r3, fp, ip, lsl #31 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - adceq r1, r3, ip, lsr #29 │ │ │ │ - addeq r3, fp, r0, ror #30 │ │ │ │ - addeq r4, fp, ip, lsr #3 │ │ │ │ + adceq r1, r3, ip, ror #24 │ │ │ │ + addeq r3, fp, r0, lsr #26 │ │ │ │ + addeq r3, fp, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #156] @ 309634 │ │ │ │ ldr r9, [pc, #156] @ 309638 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -143201,16 +143201,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #18] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addeq r4, fp, r4, lsr #2 │ │ │ │ - addeq r4, fp, r4, lsr r1 │ │ │ │ + addeq r3, fp, r4, ror #29 │ │ │ │ + strdeq r3, [fp], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r0, #32 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -143277,16 +143277,16 @@ │ │ │ │ bl 27d90c │ │ │ │ str r7, [r9] │ │ │ │ subs r7, r7, #2 │ │ │ │ movne r7, #1 │ │ │ │ ands r7, r7, sl, lsr #31 │ │ │ │ beq 309668 │ │ │ │ b 3096ec │ │ │ │ - addeq r4, fp, ip, asr #32 │ │ │ │ - umulleq r3, fp, r0, pc @ │ │ │ │ + addeq r3, fp, ip, lsl #28 │ │ │ │ + addeq r3, fp, r0, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #356] @ 3098e8 │ │ │ │ ldrb r3, [r2] │ │ │ │ mov r4, r2 │ │ │ │ @@ -143366,29 +143366,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 308650 │ │ │ │ b 3097d0 │ │ │ │ ldr r1, [pc, #64] @ 309900 │ │ │ │ ldr r0, [pc, #64] @ 309904 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74dcc │ │ │ │ + bl b74b8c │ │ │ │ mov r0, r5 │ │ │ │ bl 27d90c │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ b 3097d0 │ │ │ │ bl 27f824 │ │ │ │ tstpeq pc, r8, ror r6 @ p-variant is OBSOLETE @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r8, r0, r1, asr #22 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ tstpeq pc, r8, lsr #12 @ p-variant is OBSOLETE │ │ │ │ - addeq r3, fp, r4, asr #28 │ │ │ │ + addeq r3, fp, r4, lsl #24 │ │ │ │ @ instruction: 0x011ec1b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -143671,38 +143671,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 309dec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ ldrdeq pc, [pc, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, lr, ip, ror #23 │ │ │ │ - addeq r3, fp, r4, asr #26 │ │ │ │ - @ instruction: 0x008b3dbc │ │ │ │ - addeq r3, fp, r4, asr #27 │ │ │ │ - addeq r3, fp, r4, lsr #27 │ │ │ │ - addeq r3, fp, r8, ror sp │ │ │ │ - addseq sl, lr, r8, lsr #32 │ │ │ │ - addeq r3, fp, ip, asr #24 │ │ │ │ - addeq r3, fp, ip, lsr ip │ │ │ │ - addeq r3, fp, ip, lsr #24 │ │ │ │ - addeq r3, fp, ip, lsl ip │ │ │ │ + addeq r1, lr, ip, lsr #19 │ │ │ │ + addeq r3, fp, r4, lsl #22 │ │ │ │ + addeq r3, fp, ip, ror fp │ │ │ │ + addeq r3, fp, r4, lsl #23 │ │ │ │ + addeq r3, fp, r4, ror #22 │ │ │ │ + addeq r3, fp, r8, lsr fp │ │ │ │ + addseq r9, lr, r8, ror #27 │ │ │ │ + addeq r3, fp, ip, lsl #20 │ │ │ │ + strdeq r3, [fp], ip │ │ │ │ + addeq r3, fp, ip, ror #19 │ │ │ │ + ldrdeq r3, [fp], ip │ │ │ │ tstpeq pc, ip, lsl #4 @ p-variant is OBSOLETE │ │ │ │ - addseq r9, lr, ip, lsl #29 │ │ │ │ - addeq r3, fp, r8, asr sl │ │ │ │ - addeq r3, fp, ip, lsr #20 │ │ │ │ - addeq r3, fp, r0, lsl #20 │ │ │ │ - umulleq r1, lr, r8, r8 │ │ │ │ - @ instruction: 0x009e9df8 │ │ │ │ - umlaleq r1, r3, r8, r6 │ │ │ │ - addeq r3, fp, ip, asr #14 │ │ │ │ - addeq r3, fp, r8, asr sl │ │ │ │ - adceq r1, r3, r4, ror r6 │ │ │ │ - addeq r3, fp, r4, lsr #14 │ │ │ │ - addeq r3, fp, r0, asr #20 │ │ │ │ + addseq r9, lr, ip, asr #24 │ │ │ │ + addeq r3, fp, r8, lsl r8 │ │ │ │ + addeq r3, fp, ip, ror #15 │ │ │ │ + addeq r3, fp, r0, asr #15 │ │ │ │ + addeq r1, lr, r8, asr r6 │ │ │ │ + @ instruction: 0x009e9bb8 │ │ │ │ + adceq r1, r3, r8, asr r4 │ │ │ │ + addeq r3, fp, ip, lsl #10 │ │ │ │ + addeq r3, fp, r8, lsl r8 │ │ │ │ + adceq r1, r3, r4, lsr r4 │ │ │ │ + addeq r3, fp, r4, ror #9 │ │ │ │ + addeq r3, fp, r0, lsl #16 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #340] @ 309f60 │ │ │ │ @@ -143792,15 +143792,15 @@ │ │ │ │ str r3, [r0] │ │ │ │ b 309e84 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [pc, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ eoreq r8, r0, r0, lsl #18 │ │ │ │ tsteq pc, r4, ror pc @ │ │ │ │ - strdeq r3, [fp], r4 │ │ │ │ + @ instruction: 0x008b36b4 │ │ │ │ │ │ │ │ 00309f74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ @@ -143879,15 +143879,15 @@ │ │ │ │ beq 30a134 │ │ │ │ mov r5, r8 │ │ │ │ b 309fec │ │ │ │ ldr r1, [pc, #360] @ 30a224 │ │ │ │ ldr r0, [pc, #360] @ 30a228 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74dcc │ │ │ │ + bl b74b8c │ │ │ │ mov r0, r4 │ │ │ │ bl 27d90c │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ mov r5, r8 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -143967,23 +143967,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ bl 27f824 │ │ │ │ tsteq pc, r0, ror lr @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r3, fp, r8, asr #12 │ │ │ │ + addeq r3, fp, r8, lsl #8 │ │ │ │ @ instruction: 0x011eb9b4 │ │ │ │ tsteq pc, r8, lsl #26 │ │ │ │ - adceq r1, r3, r4, lsl #4 │ │ │ │ - @ instruction: 0x008b32b8 │ │ │ │ - addeq r3, fp, r8, asr #12 │ │ │ │ - adceq r1, r3, r0, ror #3 │ │ │ │ - umulleq r3, fp, r4, r2 │ │ │ │ - addeq r3, fp, r0, lsl r6 │ │ │ │ + adceq r0, r3, r4, asr #31 │ │ │ │ + addeq r3, fp, r8, ror r0 │ │ │ │ + addeq r3, fp, r8, lsl #8 │ │ │ │ + adceq r0, r3, r0, lsr #31 │ │ │ │ + addeq r3, fp, r4, asr r0 │ │ │ │ + ldrdeq r3, [fp], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -144159,16 +144159,16 @@ │ │ │ │ str r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r3, fp, r8, asr r2 │ │ │ │ - addeq r3, fp, r8, lsr #4 │ │ │ │ + addeq r3, fp, r8, lsl r0 │ │ │ │ + addeq r2, fp, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -144327,18 +144327,18 @@ │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27d90c │ │ │ │ str r5, [r4] │ │ │ │ b 30a5b8 │ │ │ │ - addeq r3, fp, r4, asr r1 │ │ │ │ - addeq r3, fp, ip, asr #2 │ │ │ │ - addeq r3, fp, r4, lsr r0 │ │ │ │ - addeq r2, fp, r8, ror #31 │ │ │ │ + addeq r2, fp, r4, lsl pc │ │ │ │ + addeq r2, fp, ip, lsl #30 │ │ │ │ + strdeq r2, [fp], r4 │ │ │ │ + addeq r2, fp, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #264] @ 30a8f8 │ │ │ │ ldr r3, [pc, #264] @ 30a8fc │ │ │ │ @@ -144534,16 +144534,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 27f610 │ │ │ │ str r8, [r4] │ │ │ │ b 30a9d8 │ │ │ │ bl 309908 │ │ │ │ mov r5, r0 │ │ │ │ b 30aa68 │ │ │ │ - addeq r2, fp, r0, lsl #27 │ │ │ │ - addeq r2, fp, ip, asr #26 │ │ │ │ + addeq r2, fp, r0, asr #22 │ │ │ │ + addeq r2, fp, ip, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #992] @ 30af04 │ │ │ │ mov r4, r3 │ │ │ │ @@ -144769,15 +144769,15 @@ │ │ │ │ beq 30aca4 │ │ │ │ b 30ae2c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ 30af18 │ │ │ │ ldr r0, [pc, #116] @ 30af1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74dcc │ │ │ │ + bl b74b8c │ │ │ │ mov r0, r5 │ │ │ │ bl 27d90c │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov r3, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -144793,20 +144793,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 30af20 │ │ │ │ ldr r0, [pc, #40] @ 30af24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 30aeac │ │ │ │ ldrdeq lr, [pc, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r2, fp, r4, asr fp │ │ │ │ + addeq r2, fp, r4, lsl r9 │ │ │ │ tsteq pc, r4, ror r2 @ │ │ │ │ - strdeq r2, [fp], ip │ │ │ │ - addeq r2, fp, r0, ror #16 │ │ │ │ + @ instruction: 0x008b28bc │ │ │ │ + addeq r2, fp, r0, lsr #12 │ │ │ │ tsteq lr, ip, asr #23 │ │ │ │ - addeq r2, fp, ip, lsl #16 │ │ │ │ + addeq r2, fp, ip, asr #11 │ │ │ │ tsteq lr, r8, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -144996,18 +144996,18 @@ │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27d90c │ │ │ │ str r5, [r4] │ │ │ │ b 30b014 │ │ │ │ - addeq r2, fp, r4, asr #13 │ │ │ │ - addeq r2, fp, r0, lsl #13 │ │ │ │ - @ instruction: 0x008b25bc │ │ │ │ - addeq r2, fp, r4, ror r5 │ │ │ │ + addeq r2, fp, r4, lsl #9 │ │ │ │ + addeq r2, fp, r0, asr #8 │ │ │ │ + addeq r2, fp, ip, ror r3 │ │ │ │ + addeq r2, fp, r4, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 30b598 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -145194,15 +145194,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 30b49c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #104] @ 30b5b0 │ │ │ │ ldr r0, [pc, #104] @ 30b5b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74dcc │ │ │ │ + bl b74b8c │ │ │ │ mov r0, r5 │ │ │ │ bl 27d90c │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov fp, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -145214,19 +145214,19 @@ │ │ │ │ mvn r5, #0 │ │ │ │ ldr fp, [r0] │ │ │ │ mov r4, r0 │ │ │ │ b 30b364 │ │ │ │ bl 27f824 │ │ │ │ @ instruction: 0x010fdb94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r2, fp, r8, lsl r4 │ │ │ │ + ldrdeq r2, [fp], r8 │ │ │ │ tsteq pc, r8, lsr fp @ │ │ │ │ - addeq r2, fp, r0, asr #7 │ │ │ │ + addeq r2, fp, r0, lsl #3 │ │ │ │ andeq r8, r0, r2, asr #19 │ │ │ │ - @ instruction: 0x008b21bc │ │ │ │ + addeq r1, fp, ip, ror pc │ │ │ │ tsteq lr, r8, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #296] @ 30b6fc │ │ │ │ @@ -145479,16 +145479,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 27f610 │ │ │ │ str r8, [r4] │ │ │ │ b 30b890 │ │ │ │ bl 309908 │ │ │ │ mov r5, r0 │ │ │ │ b 30b928 │ │ │ │ - addeq r1, fp, r8, asr #29 │ │ │ │ - umulleq r1, fp, r4, lr │ │ │ │ + addeq r1, fp, r8, lsl #25 │ │ │ │ + addeq r1, fp, r4, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -145943,47 +145943,47 @@ │ │ │ │ b 30bf60 │ │ │ │ mov r6, r0 │ │ │ │ b 30bdf4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatbeq pc, ip, r0, sp @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq ip, [pc, -r8] │ │ │ │ - addeq r1, fp, r4, ror #11 │ │ │ │ - @ instruction: 0x008b15bc │ │ │ │ - addeq r1, fp, r0, lsr #11 │ │ │ │ + addeq r1, fp, r4, lsr #7 │ │ │ │ + addeq r1, fp, ip, ror r3 │ │ │ │ + addeq r1, fp, r0, ror #6 │ │ │ │ + addeq r1, fp, r8, asr #6 │ │ │ │ + addeq pc, sp, r8, ror #7 │ │ │ │ + addeq r1, fp, r0, asr #10 │ │ │ │ + addeq r1, fp, r0, asr #11 │ │ │ │ + addeq r1, fp, r8, asr #11 │ │ │ │ + addeq r1, fp, r8, lsr #11 │ │ │ │ addeq r1, fp, r8, lsl #11 │ │ │ │ - addeq pc, sp, r8, lsr #12 │ │ │ │ - addeq r1, fp, r0, lsl #15 │ │ │ │ - addeq r1, fp, r0, lsl #16 │ │ │ │ - addeq r1, fp, r8, lsl #16 │ │ │ │ - addeq r1, fp, r8, ror #15 │ │ │ │ - addeq r1, fp, r8, asr #15 │ │ │ │ - addeq r1, fp, r4, lsr #12 │ │ │ │ - @ instruction: 0x008df4bc │ │ │ │ + addeq r1, fp, r4, ror #7 │ │ │ │ + addeq pc, sp, ip, ror r2 @ │ │ │ │ │ │ │ │ 0030c134 : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ b 309f74 │ │ │ │ ldr r2, [pc, #4] @ 30c14c │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e374 │ │ │ │ - strdeq r1, [fp], r8 │ │ │ │ + @ instruction: 0x008b14b8 │ │ │ │ ldr r2, [pc, #4] @ 30c15c │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e374 │ │ │ │ - addeq r1, fp, ip, lsl #14 │ │ │ │ + addeq r1, fp, ip, asr #9 │ │ │ │ ldr r2, [pc, #4] @ 30c16c │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e2b0 │ │ │ │ - ldrdeq r1, [fp], r8 │ │ │ │ + umulleq r1, fp, r8, r4 │ │ │ │ ldr r2, [pc, #4] @ 30c17c │ │ │ │ add r2, pc, r2 │ │ │ │ b 30e2b0 │ │ │ │ - addeq r1, fp, ip, ror #13 │ │ │ │ + addeq r1, fp, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 30c1dc │ │ │ │ add r2, pc, r2 │ │ │ │ bl 30e440 │ │ │ │ @@ -145999,15 +145999,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r1, fp, ip, asr #13 │ │ │ │ + addeq r1, fp, ip, lsl #9 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 30c230 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -146037,15 +146037,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r1, fp, r0, ror #12 │ │ │ │ + addeq r1, fp, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 30c2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 30e440 │ │ │ │ @@ -146061,15 +146061,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x008b15b0 │ │ │ │ + addeq r1, fp, r0, ror r3 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 30c328 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -146099,15 +146099,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r1, fp, r4, asr #10 │ │ │ │ + addeq r1, fp, r4, lsl #6 │ │ │ │ push {r4, r5} │ │ │ │ ldr r2, [r2] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r2, [r1, #268] @ 0x10c │ │ │ │ @@ -146177,28 +146177,28 @@ │ │ │ │ tsteq lr, ip, lsr r6 │ │ │ │ andeq sl, r0, sp, asr #23 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ 30c4a8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6be4c │ │ │ │ - addeq r7, sl, r8, ror #31 │ │ │ │ + b b6bc0c │ │ │ │ + addeq r7, sl, r8, lsr #27 │ │ │ │ ldr r3, [pc, #28] @ 30c4d0 │ │ │ │ ldr r2, [pc, #28] @ 30c4d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 30c4d8 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ tsteq pc, r0, asr r9 @ │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r7, sl, r0, asr #31 │ │ │ │ + addeq r7, sl, r0, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov r0, #552 @ 0x228 │ │ │ │ ldr r5, [r2] │ │ │ │ @@ -146256,18 +146256,18 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, r4, #12 │ │ │ │ str r5, [r4, #268] @ 0x10c │ │ │ │ str r4, [r4, #292] @ 0x124 │ │ │ │ - bl b640c4 │ │ │ │ + bl b63e84 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r4, #4 │ │ │ │ strne r2, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -146632,51 +146632,51 @@ │ │ │ │ beq 30cc80 │ │ │ │ cmp r1, #0 │ │ │ │ beq 30cd24 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq 30ccac │ │ │ │ - bl b7b198 │ │ │ │ + bl b7af58 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 30cbec │ │ │ │ ldr r3, [pc, #384] @ 30cd60 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldr r4, [r4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne 30cc10 │ │ │ │ b 30cc24 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 30cc24 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 27e890 │ │ │ │ cmp r0, #0 │ │ │ │ bne 30cc00 │ │ │ │ - bl b7b198 │ │ │ │ + bl b7af58 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30cd50 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 30cc64 │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ str r4, [r5] │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 30cd30 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 30ccbc │ │ │ │ @@ -146729,15 +146729,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ b 30cbb8 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 30cd6c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ce24 │ │ │ │ + bl b6cbe4 │ │ │ │ b 30cc64 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ bl 27f864 │ │ │ │ smlatbeq pc, r0, r2, ip @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq pc, r8, r2, ip @ │ │ │ │ andeq r5, r0, r4, lsr r5 │ │ │ │ @@ -146860,41 +146860,41 @@ │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [r8, #8] │ │ │ │ ldr r5, [r7], #16 │ │ │ │ ldr r6, [r8, #4] │ │ │ │ - bl b7b198 │ │ │ │ + bl b7af58 │ │ │ │ ldr r9, [pc, #408] @ 30d0f4 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 30cf84 │ │ │ │ ldr r3, [pc, #384] @ 30d0f8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 30cfb8 │ │ │ │ mov r3, #0 │ │ │ │ b 30cfa8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 30cfb8 │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r5, r3 │ │ │ │ bne 30cf98 │ │ │ │ - bl b7b198 │ │ │ │ + bl b7af58 │ │ │ │ ldr sl, [r0, #8] │ │ │ │ mov fp, r0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 30d0f0 │ │ │ │ sub sl, sl, #1 │ │ │ │ cmp sl, #0 │ │ │ │ str sl, [r0, #8] │ │ │ │ @@ -146930,27 +146930,27 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ str sl, [fp] │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 30cfdc │ │ │ │ strb sl, [fp, #4] │ │ │ │ ldr r3, [pc, #108] @ 30d0fc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ce24 │ │ │ │ + bl b6cbe4 │ │ │ │ b 30cfdc │ │ │ │ mov r7, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -146968,17 +146968,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ bl 27f864 │ │ │ │ smlatbeq pc, ip, lr, fp @ │ │ │ │ andeq r5, r0, r4, lsr r5 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ - adceq lr, r2, r0, lsr #7 │ │ │ │ - strdeq r0, [fp], ip │ │ │ │ - addeq r0, fp, r4, ror #15 │ │ │ │ + adceq lr, r2, r0, ror #2 │ │ │ │ + @ instruction: 0x008b05bc │ │ │ │ + addeq r0, fp, r4, lsr #11 │ │ │ │ │ │ │ │ 0030d10c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -147071,18 +147071,18 @@ │ │ │ │ b 30d24c │ │ │ │ mvn r5, #10 │ │ │ │ b 30d24c │ │ │ │ tsteq lr, r0, asr r9 │ │ │ │ ldrdeq fp, [pc, -r4] │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ @ instruction: 0x011e88f8 │ │ │ │ - addeq r7, sl, r0, lsl #6 │ │ │ │ + addeq r7, sl, r0, asr #1 │ │ │ │ tsteq lr, r4, lsr #17 │ │ │ │ - addeq r0, fp, r8, lsl r7 │ │ │ │ - addseq r8, r5, r8, lsl #17 │ │ │ │ + ldrdeq r0, [fp], r8 │ │ │ │ + addseq r8, r5, r8, asr #12 │ │ │ │ tsteq lr, r8, lsr r8 │ │ │ │ tsteq r0, r8, ror r7 │ │ │ │ │ │ │ │ 0030d2ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -147151,18 +147151,18 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ str r3, [r4, #276] @ 0x114 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl b640c4 │ │ │ │ + bl b63e84 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r4, #4 │ │ │ │ strne r4, [r3, #8] │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [pc, #84] @ 30d450 │ │ │ │ @@ -147182,15 +147182,15 @@ │ │ │ │ b 30d404 │ │ │ │ mvn r4, #10 │ │ │ │ b 30d404 │ │ │ │ @ instruction: 0x011e87b0 │ │ │ │ tsteq pc, r4, lsr fp @ │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ tsteq lr, ip, asr r7 │ │ │ │ - addeq r7, sl, r4, ror #2 │ │ │ │ + addeq r6, sl, r4, lsr #30 │ │ │ │ @ instruction: 0x011e86d0 │ │ │ │ tsteq lr, r0, lsl #13 │ │ │ │ tsteq r0, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -147206,15 +147206,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r4] │ │ │ │ - bl b6b958 │ │ │ │ + bl b6b718 │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #716] @ 30d784 │ │ │ │ ldm r3, {r1, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 30c58c │ │ │ │ @@ -147389,50 +147389,50 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x010fb990 │ │ │ │ @ instruction: 0x011e85f8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, asr r5 │ │ │ │ - addeq r0, fp, r4, ror #8 │ │ │ │ - @ instruction: 0x009585dc │ │ │ │ + addeq r0, fp, r4, lsr #4 │ │ │ │ + umullseq r8, r5, ip, r3 │ │ │ │ tsteq pc, r8, lsl r9 @ │ │ │ │ andeq r5, r0, r8, lsr #2 │ │ │ │ - addeq r0, fp, r4, lsl #8 │ │ │ │ - @ instruction: 0x008b03b4 │ │ │ │ + addeq r0, fp, r4, asr #3 │ │ │ │ + addeq r0, fp, r4, ror r1 │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - addeq lr, ip, r4, lsl r2 │ │ │ │ + ldrdeq sp, [ip], r4 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - addeq r0, fp, ip, ror #6 │ │ │ │ - addeq r0, fp, r4, asr r3 │ │ │ │ - addeq r0, fp, r0, asr #6 │ │ │ │ + addeq r0, fp, ip, lsr #2 │ │ │ │ + addeq r0, fp, r4, lsl r1 │ │ │ │ + addeq r0, fp, r0, lsl #2 │ │ │ │ smlatbeq pc, r8, r7, fp @ │ │ │ │ - adceq sp, r2, r8, asr #27 │ │ │ │ - addeq r0, fp, ip, lsl #4 │ │ │ │ - addeq pc, sl, r8, asr #31 │ │ │ │ + adceq sp, r2, r8, lsl #23 │ │ │ │ + addeq pc, sl, ip, asr #31 │ │ │ │ + addeq pc, sl, r8, lsl #27 │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ - adceq sp, r2, r4, lsr #27 │ │ │ │ - addeq r0, fp, r8, ror #3 │ │ │ │ - addeq pc, sl, r4, lsr #31 │ │ │ │ + adceq sp, r2, r4, ror #22 │ │ │ │ + addeq pc, sl, r8, lsr #31 │ │ │ │ + addeq pc, sl, r4, ror #26 │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - adceq sp, r2, r0, lsl #27 │ │ │ │ - addeq r0, fp, r4, asr #3 │ │ │ │ - addeq pc, sl, r0, lsl #31 │ │ │ │ + adceq sp, r2, r0, asr #22 │ │ │ │ + addeq pc, sl, r4, lsl #31 │ │ │ │ + addeq pc, sl, r0, asr #26 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - adceq sp, r2, ip, asr sp │ │ │ │ - addeq r0, fp, r0, lsr #3 │ │ │ │ - addeq pc, sl, ip, asr pc @ │ │ │ │ + adceq sp, r2, ip, lsl fp │ │ │ │ + addeq pc, sl, r0, ror #30 │ │ │ │ + addeq pc, sl, ip, lsl sp @ │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ - adceq sp, r2, r8, lsr sp │ │ │ │ - addeq r0, fp, ip, ror r1 │ │ │ │ - addeq pc, sl, r8, lsr pc @ │ │ │ │ + strdeq sp, [r2], r8 @ │ │ │ │ + addeq pc, sl, ip, lsr pc @ │ │ │ │ + strdeq pc, [sl], r8 │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - adceq sp, r2, r4, lsl sp │ │ │ │ - addeq r0, fp, r8, asr r1 │ │ │ │ - addeq pc, sl, r4, lsl pc @ │ │ │ │ + ldrdeq sp, [r2], r4 @ │ │ │ │ + addeq pc, sl, r8, lsl pc @ │ │ │ │ + ldrdeq pc, [sl], r4 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ │ │ │ │ 0030d818 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -147614,51 +147614,51 @@ │ │ │ │ bne 30d95c │ │ │ │ ldr ip, [pc, #156] @ 30db8c │ │ │ │ add ip, pc, ip │ │ │ │ b 30d964 │ │ │ │ ldr r0, [pc, #148] @ 30db90 │ │ │ │ add r0, pc, r0 │ │ │ │ b 30d84c │ │ │ │ - addeq r0, fp, ip, lsl #2 │ │ │ │ - addeq r0, fp, r0, lsl r1 │ │ │ │ - addeq r0, fp, r8, lsl #2 │ │ │ │ - addeq r0, fp, r0, lsl #2 │ │ │ │ - strdeq r0, [fp], r8 │ │ │ │ - addeq r0, fp, ip, ror #1 │ │ │ │ - addeq r0, fp, r0, ror #1 │ │ │ │ - ldrdeq r0, [fp], r8 │ │ │ │ - addeq r0, fp, ip, asr #1 │ │ │ │ - addeq r0, fp, r4, asr #1 │ │ │ │ - addeq r0, fp, r0, asr #1 │ │ │ │ - strheq r0, [fp], ip │ │ │ │ - strheq r0, [fp], r8 │ │ │ │ + addeq pc, sl, ip, asr #29 │ │ │ │ + ldrdeq pc, [sl], r0 │ │ │ │ + addeq pc, sl, r8, asr #29 │ │ │ │ + addeq pc, sl, r0, asr #29 │ │ │ │ + @ instruction: 0x008afeb8 │ │ │ │ + addeq pc, sl, ip, lsr #29 │ │ │ │ + addeq pc, sl, r0, lsr #29 │ │ │ │ + umulleq pc, sl, r8, lr @ │ │ │ │ + addeq pc, sl, ip, lsl #29 │ │ │ │ + addeq pc, sl, r4, lsl #29 │ │ │ │ + addeq pc, sl, r0, lsl #29 │ │ │ │ + addeq pc, sl, ip, ror lr @ │ │ │ │ + addeq pc, sl, r8, ror lr @ │ │ │ │ andseq r1, r0, r0 │ │ │ │ - strheq r0, [fp], r0 @ │ │ │ │ - umullseq r0, r8, r0, ip │ │ │ │ + addeq pc, sl, r0, ror lr @ │ │ │ │ + addseq r0, r8, r0, asr sl │ │ │ │ subeq r4, r0, r0 │ │ │ │ - addeq r0, fp, r0, lsr #1 │ │ │ │ - umulleq r0, fp, ip, r0 │ │ │ │ - addeq pc, sl, ip, lsl #31 │ │ │ │ - addseq r0, r8, r8, ror #23 │ │ │ │ - @ instruction: 0x00980bd8 │ │ │ │ - addseq r0, r8, r8, asr #23 │ │ │ │ - @ instruction: 0x00980bb8 │ │ │ │ - addseq r0, r8, r4, lsr #23 │ │ │ │ - umullseq r0, r8, r0, fp │ │ │ │ - addseq r0, r8, ip, ror fp │ │ │ │ - addseq r0, r8, r8, ror #22 │ │ │ │ - addseq r0, r8, r8, asr fp │ │ │ │ - addseq r0, r8, r8, asr #22 │ │ │ │ - addseq r0, r8, r8, lsr fp │ │ │ │ - addseq r0, r8, r8, lsr #22 │ │ │ │ - addseq r0, r8, r4, lsl fp │ │ │ │ - addeq pc, sl, r0, lsr #30 │ │ │ │ - @ instruction: 0x00980af0 │ │ │ │ - addseq r0, r8, r4, ror #21 │ │ │ │ - addeq pc, sl, r4, ror #28 │ │ │ │ + addeq pc, sl, r0, ror #28 │ │ │ │ + addeq pc, sl, ip, asr lr @ │ │ │ │ + addeq pc, sl, ip, asr #26 │ │ │ │ + addseq r0, r8, r8, lsr #19 │ │ │ │ + umullseq r0, r8, r8, r9 │ │ │ │ + addseq r0, r8, r8, lsl #19 │ │ │ │ + addseq r0, r8, r8, ror r9 │ │ │ │ + addseq r0, r8, r4, ror #18 │ │ │ │ + addseq r0, r8, r0, asr r9 │ │ │ │ + addseq r0, r8, ip, lsr r9 │ │ │ │ + addseq r0, r8, r8, lsr #18 │ │ │ │ + addseq r0, r8, r8, lsl r9 │ │ │ │ + addseq r0, r8, r8, lsl #18 │ │ │ │ + @ instruction: 0x009808f8 │ │ │ │ + addseq r0, r8, r8, ror #17 │ │ │ │ + @ instruction: 0x009808d4 │ │ │ │ + addeq pc, sl, r0, ror #25 │ │ │ │ + @ instruction: 0x009808b0 │ │ │ │ + addseq r0, r8, r4, lsr #17 │ │ │ │ + addeq pc, sl, r4, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -147698,16 +147698,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 30dc20 │ │ │ │ - addeq pc, sl, ip, asr #28 │ │ │ │ - addeq pc, sl, r8, lsr lr @ │ │ │ │ + addeq pc, sl, ip, lsl #24 │ │ │ │ + strdeq pc, [sl], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 30dcd4 │ │ │ │ mov r4, r2 │ │ │ │ @@ -147731,15 +147731,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq pc, sl, ip, lsl #27 │ │ │ │ + addeq pc, sl, ip, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 30dd54 │ │ │ │ mov r4, r2 │ │ │ │ @@ -147763,15 +147763,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq pc, sl, ip, lsl #26 │ │ │ │ + addeq pc, sl, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #88] @ 30ddcc │ │ │ │ mov r4, r2 │ │ │ │ @@ -147793,15 +147793,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umulleq pc, sl, r4, ip @ │ │ │ │ + addeq pc, sl, r4, asr sl @ │ │ │ │ │ │ │ │ 0030ddd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -148381,15 +148381,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r4, lsr #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r2, r8, lsr #29 │ │ │ │ + adceq ip, r2, r8, ror #24 │ │ │ │ smlabteq pc, r4, r7, sl @ │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldm r1, {r0, r3} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq ip, r0 │ │ │ │ moveq r0, #1 │ │ │ │ @@ -148622,17 +148622,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 30ea50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 30ea54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq ip, r2, ip, ror #20 │ │ │ │ - addeq pc, sl, r8 │ │ │ │ - addeq pc, sl, r4, lsl r0 @ │ │ │ │ + adceq ip, r2, ip, lsr #16 │ │ │ │ + addeq lr, sl, r8, asr #27 │ │ │ │ + ldrdeq lr, [sl], r4 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #232] @ 30eb5c │ │ │ │ @@ -148664,23 +148664,23 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, sp │ │ │ │ blx r8 │ │ │ │ ldm sp, {r1, r2} │ │ │ │ mov r0, r7 │ │ │ │ - bl b9760c │ │ │ │ + bl b973cc │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl b975c4 │ │ │ │ + bl b97384 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl b97848 │ │ │ │ + bl b97608 │ │ │ │ ldr r2, [pc, #72] @ 30eb64 │ │ │ │ ldr r3, [pc, #64] @ 30eb60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -148812,17 +148812,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 30ed48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq ip, r2, r4, ror r7 │ │ │ │ - addeq lr, sl, r4, lsl sp │ │ │ │ - addeq lr, sl, r0, lsr sp │ │ │ │ + adceq ip, r2, r4, lsr r5 │ │ │ │ + ldrdeq lr, [sl], r4 │ │ │ │ + strdeq lr, [sl], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #408] @ 30ef04 │ │ │ │ @@ -149110,30 +149110,30 @@ │ │ │ │ ldr r1, [pc, #32] @ 30f1f4 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 65ef2c │ │ │ │ b 30f0fc │ │ │ │ - addseq r4, r5, r8, lsr #23 │ │ │ │ - ldrdeq lr, [sl], r0 │ │ │ │ - addeq lr, sl, r8, lsr #17 │ │ │ │ - @ instruction: 0x008ae8b0 │ │ │ │ + addseq r4, r5, r8, ror #18 │ │ │ │ + umulleq lr, sl, r0, r6 │ │ │ │ + addeq lr, sl, r8, ror #12 │ │ │ │ + addeq lr, sl, r0, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl bb1b04 │ │ │ │ + bl bb18c4 │ │ │ │ bl 27e464 │ │ │ │ - bl bb214c │ │ │ │ + bl bb1f0c │ │ │ │ and r8, r4, #255 @ 0xff │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #352] @ 30f39c │ │ │ │ add ip, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ addge ip, ip, r0 │ │ │ │ @@ -149250,21 +149250,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl 27ea94 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 30f480 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl b6b958 │ │ │ │ + bl b6b718 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 30f498 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ - bl b6b958 │ │ │ │ + bl b6b718 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -149277,31 +149277,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 30f4c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ add r0, r4, #24 │ │ │ │ - bl b8a6f0 │ │ │ │ + bl b8a4b0 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne 30f42c │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl b8a6f0 │ │ │ │ + bl b8a4b0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq ip, r2, r4, lsr r0 │ │ │ │ - ldrdeq lr, [sl], r0 │ │ │ │ - ldrdeq lr, [sl], ip │ │ │ │ + strdeq fp, [r2], r4 @ │ │ │ │ + umulleq lr, sl, r0, r3 │ │ │ │ + umulleq lr, sl, ip, r3 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 30f5a0 │ │ │ │ @@ -149326,15 +149326,15 @@ │ │ │ │ sub r4, r4, #24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 30f558 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 30f558 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb1798 │ │ │ │ + bl bb1558 │ │ │ │ cmp r4, r1 │ │ │ │ subne r4, r4, r1 │ │ │ │ moveq r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 30f5a8 │ │ │ │ ldr r3, [pc, #64] @ 30f5a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -149385,15 +149385,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 30fb58 │ │ │ │ ldr r0, [pc, #1400] @ 30fba0 │ │ │ │ ldr r1, [pc, #1400] @ 30fba4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #3 │ │ │ │ - bl b74ec4 │ │ │ │ + bl b74c84 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #8 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [r6, #8] │ │ │ │ add r1, r5, r2 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 27d9c0 │ │ │ │ @@ -149443,15 +149443,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl b7e9c0 │ │ │ │ + bl b7e780 │ │ │ │ add r9, sp, #32 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 30f9f4 │ │ │ │ ldr r4, [sl, #8] │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ @@ -149505,15 +149505,15 @@ │ │ │ │ eor r4, r4, r4, lsr #15 │ │ │ │ mul r4, sl, r4 │ │ │ │ mov r1, r9 │ │ │ │ eor r4, r4, r4, lsr #13 │ │ │ │ mul r3, r4, r3 │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7e9c0 │ │ │ │ + bl b7e780 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 30f85c │ │ │ │ ldr r2, [r8, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ lsl r3, r3, r2 │ │ │ │ sub r0, r2, #32 │ │ │ │ @@ -149553,23 +149553,23 @@ │ │ │ │ bl 30f1f8 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4352 @ 0x1100 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl b7e9c8 │ │ │ │ + bl b7e788 │ │ │ │ b 30f820 │ │ │ │ ldr r3, [pc, #740] @ 30fbc8 │ │ │ │ ldr r1, [pc, #740] @ 30fbcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b74ec4 │ │ │ │ + bl b74c84 │ │ │ │ ldr r2, [r5] │ │ │ │ str r2, [sp, #8] │ │ │ │ mul r4, sl, r2 │ │ │ │ ldr r0, [pc, #676] @ 30fbb0 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #672] @ 30fbb4 │ │ │ │ mla r0, sl, r2, r0 │ │ │ │ @@ -149619,15 +149619,15 @@ │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ str r8, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r8, [r9, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl b7e9c0 │ │ │ │ + bl b7e780 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 30fa68 │ │ │ │ ldrd r2, [sl, #16] │ │ │ │ strd r2, [r6, #8] │ │ │ │ b 30f654 │ │ │ │ mov r0, #16 │ │ │ │ bl 27cbb0 │ │ │ │ @@ -149644,15 +149644,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, fp, #4288 @ 0x10c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sl, #8] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ - bl b7e9c8 │ │ │ │ + bl b7e788 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ add r3, r3, #4416 @ 0x1140 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ adds r2, r2, #1 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ adc r2, r1, #0 │ │ │ │ @@ -149712,50 +149712,50 @@ │ │ │ │ ldr r1, [r0, #4] │ │ │ │ bic r1, r1, ip │ │ │ │ str r1, [r0, #4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl b7e9c8 │ │ │ │ + bl b7e788 │ │ │ │ b 30f9e8 │ │ │ │ ldr r0, [pc, #116] @ 30fbd4 │ │ │ │ ldr r1, [pc, #116] @ 30fbd8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #2 │ │ │ │ - bl b74dcc │ │ │ │ + bl b74b8c │ │ │ │ mvn r0, #18 │ │ │ │ b 30f6a0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [pc, #84] @ 30fbdc │ │ │ │ add r0, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74dcc │ │ │ │ + bl b74b8c │ │ │ │ mvn r0, #22 │ │ │ │ b 30f6a0 │ │ │ │ tsteq pc, r0, lsr r8 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r4, ror r4 │ │ │ │ - umulleq lr, sl, r0, r5 │ │ │ │ + addeq lr, sl, r0, asr r3 │ │ │ │ tsteq pc, ip, asr r7 @ │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x9773d6da │ │ │ │ bicvs r8, r8, r0, asr r6 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ @ instruction: 0x011e61b8 │ │ │ │ - addeq lr, sl, ip, lsr #3 │ │ │ │ + addeq sp, sl, ip, ror #30 │ │ │ │ strbhi ip, [fp, #2680]! @ 0xa78 │ │ │ │ tsteq lr, ip, lsr pc │ │ │ │ - @ instruction: 0x008adfb0 │ │ │ │ - addeq sp, sl, r4, asr #30 │ │ │ │ + addeq sp, sl, r0, ror sp │ │ │ │ + addeq sp, sl, r4, lsl #26 │ │ │ │ │ │ │ │ 0030fbe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0] │ │ │ │ @@ -150057,16 +150057,16 @@ │ │ │ │ b 30fe7c │ │ │ │ mvn r6, #1 │ │ │ │ b 30fe90 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq pc, ip, ror #30 │ │ │ │ - umullseq r1, r5, r8, r8 │ │ │ │ - addseq r3, r5, r4, asr #25 │ │ │ │ + addseq r1, r5, r8, asr r6 │ │ │ │ + addseq r3, r5, r4, lsl #21 │ │ │ │ │ │ │ │ 0031008c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -150195,30 +150195,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 310374 │ │ │ │ cmp r2, #2 │ │ │ │ beq 3103a0 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt 310230 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r3, [pc, #328] @ 3103ec │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #324] @ 3103f0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r5, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r5 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ beq 3103cc │ │ │ │ mov r7, #0 │ │ │ │ add r8, r9, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -150233,15 +150233,15 @@ │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r7, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3102ec │ │ │ │ mov r5, r1 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r2, [pc, #188] @ 3103f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r7 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -150273,24 +150273,24 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r4, [r3, #164] @ 0xa4 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #156] @ 0x9c │ │ │ │ b 310288 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ b 310364 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatbeq pc, r4, ip, r8 @ │ │ │ │ smlabbeq pc, r8, ip, r8 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq pc, r4, lsr ip @ │ │ │ │ tsteq lr, r8, ror r8 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq sp, sl, r0, lsl #20 │ │ │ │ + addeq sp, sl, r0, asr #15 │ │ │ │ tsteq lr, r8, ror #14 │ │ │ │ │ │ │ │ 003103f8 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -150359,17 +150359,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 310520 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq sl, r2, r8, lsr #31 │ │ │ │ - addeq sp, sl, r8, asr #15 │ │ │ │ - addeq sp, sl, r0, asr #10 │ │ │ │ + adceq sl, r2, r8, ror #26 │ │ │ │ + addeq sp, sl, r8, lsl #11 │ │ │ │ + addeq sp, sl, r0, lsl #6 │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #852] @ 310890 │ │ │ │ ldr r3, [pc, #852] @ 310894 │ │ │ │ @@ -150451,15 +150451,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl b8a580 │ │ │ │ + bl b8a340 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3106e0 │ │ │ │ ldr r2, [pc, #532] @ 3108ac │ │ │ │ ldr r3, [pc, #504] @ 310894 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -150523,22 +150523,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 3108c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 31063c │ │ │ │ ldr r3, [pc, #240] @ 3108c4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31073c │ │ │ │ @@ -150556,57 +150556,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3108c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 31073c │ │ │ │ ldr r0, [pc, #116] @ 3108cc │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 31063c │ │ │ │ ldr r0, [pc, #88] @ 3108d0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 31073c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabteq pc, r8, r8, r8 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010f8894 │ │ │ │ - addseq r5, fp, r4, ror #29 │ │ │ │ - addseq r6, r4, r8, lsl lr │ │ │ │ + addseq r5, fp, r4, lsr #25 │ │ │ │ + @ instruction: 0x00946bd8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq sp, sl, r4, lsr #14 │ │ │ │ + addeq sp, sl, r4, ror #9 │ │ │ │ tsteq pc, ip, ror #14 │ │ │ │ tsteq pc, ip, lsl r7 @ │ │ │ │ andeq r6, r0, r4, lsl #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sp, sl, r8, asr r5 │ │ │ │ + addeq sp, sl, r8, lsl r3 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - umulleq sp, sl, r0, r4 │ │ │ │ - addeq sp, sl, r4, ror #9 │ │ │ │ - addeq sp, sl, r0, lsl #9 │ │ │ │ + addeq sp, sl, r0, asr r2 │ │ │ │ + addeq sp, sl, r4, lsr #5 │ │ │ │ + addeq sp, sl, r0, asr #4 │ │ │ │ mvn r1, #29 │ │ │ │ b 310524 │ │ │ │ mvn r1, #94 @ 0x5e │ │ │ │ b 310524 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -150897,30 +150897,30 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 310e84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 3109b4 │ │ │ │ ldr r3, [r9, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 310e24 │ │ │ │ add r7, sp, #112 @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ @@ -150937,42 +150937,42 @@ │ │ │ │ b 310aa8 │ │ │ │ cmp r0, #0 │ │ │ │ orr r2, r2, #4096 @ 0x1000 │ │ │ │ bne 310bb0 │ │ │ │ b 310c20 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ b 310df8 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b3ac │ │ │ │ + bl b8b16c │ │ │ │ b 310dd0 │ │ │ │ ldr r0, [pc, #76] @ 310e88 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 3109b4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r4, lsl #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, sl, r8, lsl #8 │ │ │ │ + addeq sp, sl, r8, asr #3 │ │ │ │ tsteq pc, r4, ror r4 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r8, lsl #6 │ │ │ │ movshi r0, #0 │ │ │ │ andeq r5, r0, r0, ror #13 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008acfbc │ │ │ │ - addeq ip, sl, ip, ror pc │ │ │ │ + addeq ip, sl, ip, ror sp │ │ │ │ + addeq ip, sl, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #900] @ 31122c │ │ │ │ ldr r3, [pc, #900] @ 311230 │ │ │ │ @@ -151122,25 +151122,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 311254 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 310f30 │ │ │ │ ldr r3, [pc, #284] @ 311258 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 311060 │ │ │ │ @@ -151165,61 +151165,61 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 31125c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 311060 │ │ │ │ ldr r0, [pc, #116] @ 311260 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 310f30 │ │ │ │ ldr r0, [pc, #92] @ 311264 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 311060 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8, asr pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r4, ip, lsl r5 │ │ │ │ + @ instruction: 0x009462dc │ │ │ │ strdeq r7, [pc, -r8] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r4, asr #28 │ │ │ │ - addeq ip, sl, ip, lsl lr │ │ │ │ + ldrdeq ip, [sl], ip @ │ │ │ │ andeq r6, r0, r0, ror #25 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, sl, r0, ror #25 │ │ │ │ + addeq ip, sl, r0, lsr #21 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - addeq ip, sl, ip, ror ip │ │ │ │ - addeq ip, sl, r0, asr #24 │ │ │ │ - umulleq ip, sl, r8, ip │ │ │ │ + addeq ip, sl, ip, lsr sl │ │ │ │ + addeq ip, sl, r0, lsl #20 │ │ │ │ + addeq ip, sl, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #504] @ 311478 │ │ │ │ ldr r1, [pc, #504] @ 31147c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -151323,46 +151323,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 31149c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 3112e0 │ │ │ │ ldr r0, [pc, #68] @ 3114a0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 3112e0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq pc, r4, fp, r7 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r4, r4, ror r1 │ │ │ │ + addseq r5, r4, r4, lsr pc │ │ │ │ tsteq pc, r8, asr #22 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, ip, ror sl @ │ │ │ │ andeq r5, r0, r4, asr #23 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008acab8 │ │ │ │ - ldrdeq ip, [sl], r0 │ │ │ │ + addeq ip, sl, r8, ror r8 │ │ │ │ + umulleq ip, sl, r0, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 31166c │ │ │ │ ldr r1, [pc, #432] @ 311670 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -151448,46 +151448,46 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 311690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 311520 │ │ │ │ ldr r0, [pc, #68] @ 311694 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 311520 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8, asr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r5, r4, r0, lsr pc │ │ │ │ + @ instruction: 0x00945cf0 │ │ │ │ tsteq pc, r8, lsl #18 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq pc, r8, r8, r7 @ │ │ │ │ andeq r5, r0, r4, lsl #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, sl, r8, lsl r9 │ │ │ │ - addeq ip, sl, r8, lsr #18 │ │ │ │ + ldrdeq ip, [sl], r8 │ │ │ │ + addeq ip, sl, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr ip, [pc, #1268] @ 311bac │ │ │ │ @@ -151554,15 +151554,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq 3119a4 │ │ │ │ mvn r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb68 │ │ │ │ mov r0, r8 │ │ │ │ - bl b97cf8 │ │ │ │ + bl b97ab8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 310524 │ │ │ │ ldr r2, [pc, #1000] @ 311bc0 │ │ │ │ ldr r3, [pc, #980] @ 311bb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -151580,15 +151580,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmn r3, #1 │ │ │ │ beq 3117ac │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ - bl b975c4 │ │ │ │ + bl b97384 │ │ │ │ mov sl, #0 │ │ │ │ mov fp, r5 │ │ │ │ b 31186c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, r3, r4 │ │ │ │ @@ -151598,21 +151598,21 @@ │ │ │ │ cmpne sl, r2 │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bcs 3118d0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b97d34 │ │ │ │ + bl b97af4 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ sub r3, r3, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b97848 │ │ │ │ + bl b97608 │ │ │ │ ldrd r4, [sp, #64] @ 0x40 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 31af84 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -151620,15 +151620,15 @@ │ │ │ │ cmn r4, #4 │ │ │ │ bne 3118c0 │ │ │ │ ldrb r3, [fp, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31188c │ │ │ │ mov r5, fp │ │ │ │ mov r0, r7 │ │ │ │ - bl b97cf8 │ │ │ │ + bl b97ab8 │ │ │ │ b 3117b0 │ │ │ │ mov r5, fp │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #740] @ 311bc4 │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ @@ -151662,26 +151662,26 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 311bd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3118c4 │ │ │ │ ldr sl, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ cmp r3, sl │ │ │ │ sbcs r0, r2, r1 │ │ │ │ @@ -151766,69 +151766,69 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 311be0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 311780 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #120] @ 311be4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 311780 │ │ │ │ mvn r4, #27 │ │ │ │ b 3117b0 │ │ │ │ ldr r0, [pc, #84] @ 311be8 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3118c4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8, asr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, sl, r0, asr #17 │ │ │ │ + addeq ip, sl, r0, lsl #13 │ │ │ │ ldrdeq r7, [pc, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, ip, lsr #12 │ │ │ │ - addseq r5, r4, r4, lsr fp │ │ │ │ + @ instruction: 0x009458f4 │ │ │ │ andeq r1, r0, r0, asr #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq ip, sl, r0, r6 │ │ │ │ - addseq r5, r4, r8, lsr #20 │ │ │ │ + addeq ip, sl, r0, asr r4 │ │ │ │ + addseq r5, r4, r8, ror #15 │ │ │ │ andeq r4, r0, r0, asr fp │ │ │ │ - addeq ip, sl, ip, asr r4 │ │ │ │ - addeq ip, sl, ip, ror r4 │ │ │ │ - ldrdeq ip, [sl], r0 │ │ │ │ + addeq ip, sl, ip, lsl r2 │ │ │ │ + addeq ip, sl, ip, lsr r2 │ │ │ │ + umulleq ip, sl, r0, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3688] @ 0xe68 │ │ │ │ ldr ip, [pc, #2140] @ 312460 │ │ │ │ ldr r1, [pc, #2140] @ 312464 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -151947,15 +151947,15 @@ │ │ │ │ ldr r1, [sp, #348] @ 0x15c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ str r5, [sp] │ │ │ │ bl 65e49c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl b97cf8 │ │ │ │ + bl b97ab8 │ │ │ │ cmp r4, #0 │ │ │ │ addge r4, r4, fp │ │ │ │ mov r7, #0 │ │ │ │ b 311ccc │ │ │ │ ldr r3, [sl, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ bne 312240 │ │ │ │ @@ -152048,15 +152048,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 312280 │ │ │ │ ldr r1, [pc, #1308] @ 31248c │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 27cec8 │ │ │ │ cmp r4, #0 │ │ │ │ blt 311cdc │ │ │ │ cmp r7, #0 │ │ │ │ movlt r4, r7 │ │ │ │ blt 311cdc │ │ │ │ @@ -152094,15 +152094,15 @@ │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ beq 312094 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ cmp r4, #0 │ │ │ │ blt 312354 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 65eef0 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 65eef0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ @@ -152117,18 +152117,18 @@ │ │ │ │ add r7, r7, r4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 311ea0 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8a6fc │ │ │ │ + bl b8a4bc │ │ │ │ b 311ed4 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8ac18 │ │ │ │ + bl b8a9d8 │ │ │ │ b 312034 │ │ │ │ mov r7, #0 │ │ │ │ add fp, sp, #324 @ 0x144 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #11 │ │ │ │ @@ -152143,35 +152143,35 @@ │ │ │ │ str r7, [sp, #348] @ 0x15c │ │ │ │ str r7, [sp, #352] @ 0x160 │ │ │ │ str r7, [sp, #356] @ 0x164 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ bl 30ea58 │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ mov r0, sl │ │ │ │ - bl b975c4 │ │ │ │ + bl b97384 │ │ │ │ b 312128 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r7, r7, r4 │ │ │ │ adc r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r7, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ bcs 31228c │ │ │ │ mov r0, sl │ │ │ │ - bl b97d34 │ │ │ │ + bl b97af4 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r3, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl b97848 │ │ │ │ + bl b97608 │ │ │ │ ldrd r0, [r5, #-8] │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ strd r0, [sp] │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 31b070 │ │ │ │ @@ -152179,17 +152179,17 @@ │ │ │ │ bge 3120fc │ │ │ │ cmn r4, #4 │ │ │ │ bne 312180 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312148 │ │ │ │ mov r0, sl │ │ │ │ - bl b97cf8 │ │ │ │ + bl b97ab8 │ │ │ │ mov r0, fp │ │ │ │ - bl b97cf8 │ │ │ │ + bl b97ab8 │ │ │ │ b 311ccc │ │ │ │ ldr r3, [pc, #760] @ 312494 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 311c90 │ │ │ │ ldr r3, [pc, #744] @ 312498 │ │ │ │ @@ -152211,47 +152211,47 @@ │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ stm sp, {r8, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 3124a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 311c90 │ │ │ │ ldr r0, [pc, #604] @ 3124a4 │ │ │ │ ldr r1, [pc, #604] @ 3124a8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl b74ec4 │ │ │ │ + bl b74c84 │ │ │ │ mvn r4, #94 @ 0x5e │ │ │ │ b 311cdc │ │ │ │ subs r1, r1, r7 │ │ │ │ sbc r2, r2, r0 │ │ │ │ cmp ip, r1 │ │ │ │ mov r5, r1 │ │ │ │ sbcs r1, r3, r2 │ │ │ │ movcc r5, ip │ │ │ │ movcc r2, r3 │ │ │ │ b 311d7c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8ac18 │ │ │ │ + bl b8a9d8 │ │ │ │ b 311f7c │ │ │ │ ldr r2, [pc, #536] @ 3124ac │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ bl 30e774 │ │ │ │ @@ -152283,25 +152283,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ 3124b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 311cdc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 319eac │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ @@ -152320,15 +152320,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 312450 │ │ │ │ ldr r1, [pc, #264] @ 3124b8 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 319eac │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 65eef0 │ │ │ │ @@ -152347,54 +152347,54 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #164] @ 3124bc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 311c90 │ │ │ │ ldr r0, [pc, #136] @ 3124c0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 311cdc │ │ │ │ add r0, r8, #24 │ │ │ │ - bl b8ac18 │ │ │ │ + bl b8a9d8 │ │ │ │ b 3123bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ mrseq r7, (UNDEF: 47) │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, sl, ip, asr r3 │ │ │ │ + addeq ip, sl, ip, lsl r1 │ │ │ │ @ instruction: 0x010f719c │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r8, lsl #2 │ │ │ │ - addseq r5, r4, ip, lsl #13 │ │ │ │ - strdeq ip, [sl], ip @ │ │ │ │ - umullseq r4, sl, ip, r3 │ │ │ │ - addeq ip, sl, r4, ror #5 │ │ │ │ + addseq r5, r4, ip, asr #8 │ │ │ │ + strheq ip, [sl], ip @ │ │ │ │ + addseq r4, sl, ip, asr r1 │ │ │ │ + addeq ip, sl, r4, lsr #1 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq ip, sl, r4, lsl #4 │ │ │ │ - addseq r5, r4, r4, ror r4 │ │ │ │ + addeq fp, sl, r4, asr #31 │ │ │ │ + addseq r5, r4, r4, lsr r2 │ │ │ │ andeq r3, r0, r8, asr #17 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, sl, ip, ror #28 │ │ │ │ + addeq fp, sl, ip, lsr #24 │ │ │ │ tsteq lr, r4, asr r8 │ │ │ │ - addeq fp, sl, ip, asr #29 │ │ │ │ - addseq r5, r4, r0, lsl #3 │ │ │ │ + addeq fp, sl, ip, lsl #25 │ │ │ │ + addseq r4, r4, r0, asr #30 │ │ │ │ andeq r3, r0, r0, lsl #10 │ │ │ │ - addeq fp, sl, ip, lsr lr │ │ │ │ - addeq fp, sl, r4, asr #27 │ │ │ │ - addeq fp, sl, r0, asr #25 │ │ │ │ - addeq fp, sl, r4, lsl #27 │ │ │ │ + strdeq fp, [sl], ip │ │ │ │ + addeq fp, sl, r4, lsl #23 │ │ │ │ + addeq fp, sl, r0, lsl #21 │ │ │ │ + addeq fp, sl, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #2316] @ 312dec │ │ │ │ sub sp, sp, #268 @ 0x10c │ │ │ │ @@ -152635,15 +152635,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -152651,15 +152651,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1328] @ 312e14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 3125cc │ │ │ │ mvn r2, #0 │ │ │ │ lsl r3, r1, #23 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #152] @ 0x98 │ │ │ │ @@ -152795,15 +152795,15 @@ │ │ │ │ ldr r0, [pc, #780] @ 312e1c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 3125cc │ │ │ │ ldrsb r0, [sp, #74] @ 0x4a │ │ │ │ bl 30e580 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -152884,40 +152884,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 312794 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ b 312794 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b3ac │ │ │ │ + bl b8b16c │ │ │ │ b 312760 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ b 31298c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b3ac │ │ │ │ + bl b8b16c │ │ │ │ b 312958 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ b 312aa0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b3ac │ │ │ │ + bl b8b16c │ │ │ │ b 312a6c │ │ │ │ ldr r3, [pc, #300] @ 312e28 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3127fc │ │ │ │ ldr r3, [pc, #252] @ 312e0c │ │ │ │ @@ -152940,65 +152940,65 @@ │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 312e2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3127fc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b3ac │ │ │ │ + bl b8b16c │ │ │ │ b 312c60 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #96] @ 312e30 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3127fc │ │ │ │ tsteq pc, r8, lsl r9 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq fp, sl, r0, ip │ │ │ │ + addeq fp, sl, r0, asr sl │ │ │ │ tsteq pc, r0, ror #16 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r6, [pc, -ip] │ │ │ │ - @ instruction: 0x008abab4 │ │ │ │ + addeq fp, sl, r4, ror r8 │ │ │ │ andeq r3, r0, ip, lsr #19 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, sl, ip, lsl r9 │ │ │ │ - umulleq sl, sl, r0, pc @ │ │ │ │ - addeq fp, sl, r8, lsr #14 │ │ │ │ + ldrdeq fp, [sl], ip │ │ │ │ + addeq sl, sl, r0, asr sp │ │ │ │ + addeq fp, sl, r8, ror #9 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - addeq fp, sl, ip, ror #9 │ │ │ │ - addeq fp, sl, r0, lsl #10 │ │ │ │ + addeq fp, sl, ip, lsr #5 │ │ │ │ + addeq fp, sl, r0, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr r3, [pc, #3588] @ 313c50 │ │ │ │ sub sp, sp, #388 @ 0x184 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -153180,30 +153180,30 @@ │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cec8 │ │ │ │ ldrh r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ bl 27f1f0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #2872] @ 313c6c │ │ │ │ ldr r2, [pc, #2872] @ 313c70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldrb sl, [r5, #7] │ │ │ │ cmp sl, #0 │ │ │ │ bne 313358 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ add r2, r2, #16 │ │ │ │ @@ -153320,15 +153320,15 @@ │ │ │ │ b 3130c4 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ mvn r4, #21 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 312ffc │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ mvn r4, #3 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb68 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 27cec8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -153375,34 +153375,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #2112] @ 313c80 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r7, r8, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 313c84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 313014 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ mov r8, #1 │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ lsr r7, r4, #31 │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ cmp r7, #0 │ │ │ │ bne 313360 │ │ │ │ cmn r4, #4 │ │ │ │ beq 313670 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -153515,15 +153515,15 @@ │ │ │ │ bne 313548 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3135c0 │ │ │ │ b 313548 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ cmp sl, #0 │ │ │ │ beq 31335c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb68 │ │ │ │ mvn r4, #3 │ │ │ │ b 31336c │ │ │ │ @@ -153549,15 +153549,15 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ str sl, [sp, #144] @ 0x90 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #1424] @ 313c88 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -153565,15 +153565,15 @@ │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov fp, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1376] @ 313c8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 3130c4 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ @@ -153707,25 +153707,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #788] @ 313ca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 31388c │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 30f3a4 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 313a00 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #12] │ │ │ │ @@ -153811,28 +153811,28 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 313ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 3130c4 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r4, r8 │ │ │ │ b 31387c │ │ │ │ ldr r0, [pc, #336] @ 313cac │ │ │ │ @@ -153841,96 +153841,96 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #324] @ 313cb0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 313014 │ │ │ │ ldr r0, [pc, #296] @ 313cb4 │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #284] @ 313cb8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov fp, r4 │ │ │ │ b 313730 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bge 31378c │ │ │ │ b 313360 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ b 3137f4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b3ac │ │ │ │ + bl b8b16c │ │ │ │ b 3137bc │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ mov r8, #1 │ │ │ │ mov sl, r7 │ │ │ │ str r7, [sp, #28] │ │ │ │ b 313494 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #168] @ 313cbc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 31388c │ │ │ │ ldr r0, [pc, #144] @ 313cc0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 3130c4 │ │ │ │ @ instruction: 0x010f5fb8 │ │ │ │ smlatbeq pc, r4, pc, r5 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, sl, r4, asr r4 │ │ │ │ - addseq r3, fp, r0, lsr #10 │ │ │ │ + addeq fp, sl, r4, lsl r2 │ │ │ │ + addseq r3, fp, r0, ror #5 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010f5db0 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq sl, sl, r8, ror fp │ │ │ │ + addeq sl, sl, r8, lsr r9 │ │ │ │ andeq r1, r0, r4, lsr r9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq sl, [sl], ip │ │ │ │ - ldrdeq sl, [sl], ip │ │ │ │ - @ instruction: 0x0097aed8 │ │ │ │ - addeq sl, sl, r0, lsl ip │ │ │ │ - addseq r0, lr, r0, lsl #6 │ │ │ │ - addeq r1, pc, ip, lsr #18 │ │ │ │ - addseq r0, lr, r4, lsr r2 │ │ │ │ + @ instruction: 0x008aadbc │ │ │ │ + umulleq sl, sl, ip, ip @ │ │ │ │ + umullseq sl, r7, r8, ip │ │ │ │ + ldrdeq sl, [sl], r0 │ │ │ │ + addseq r0, lr, r0, asr #1 │ │ │ │ + addeq r1, pc, ip, ror #13 │ │ │ │ + @ instruction: 0x009dfff4 │ │ │ │ andeq r3, r0, r0, lsl #20 │ │ │ │ - addeq sl, sl, r0, asr #20 │ │ │ │ - addeq sl, sl, r0, asr #17 │ │ │ │ - addeq sl, sl, r4, lsl #16 │ │ │ │ - addeq sl, sl, r0, ror #17 │ │ │ │ - addeq sl, sl, r8, lsl r8 │ │ │ │ - addseq sl, r7, r4, asr #20 │ │ │ │ - addeq sl, sl, r8, ror #15 │ │ │ │ - addeq sl, sl, ip, ror #15 │ │ │ │ - addeq sl, sl, r4, asr r7 │ │ │ │ + addeq sl, sl, r0, lsl #16 │ │ │ │ + addeq sl, sl, r0, lsl #13 │ │ │ │ + addeq sl, sl, r4, asr #11 │ │ │ │ + addeq sl, sl, r0, lsr #13 │ │ │ │ + ldrdeq sl, [sl], r8 │ │ │ │ + addseq sl, r7, r4, lsl #16 │ │ │ │ + addeq sl, sl, r8, lsr #11 │ │ │ │ + addeq sl, sl, ip, lsr #11 │ │ │ │ + addeq sl, sl, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #1256] @ 3141cc │ │ │ │ @@ -154092,15 +154092,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #1520 @ 0x5f0 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 6ac294 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 31409c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -154134,15 +154134,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #108] @ 0x6c │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -154151,15 +154151,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 314204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 313db4 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 27ecf8 │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -154209,70 +154209,70 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r6, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 314210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 313e80 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #152] @ 314214 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 313db4 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ 314218 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 313e80 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r4, lsl r1 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sl, sl, r4, ror #13 │ │ │ │ + addeq sl, sl, r4, lsr #9 │ │ │ │ tsteq pc, r8, ror r0 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r1, sl, r8, asr pc │ │ │ │ - addeq r1, pc, r0, lsr #6 │ │ │ │ + addseq r1, sl, r8, lsl sp │ │ │ │ + addeq r1, pc, r0, ror #1 │ │ │ │ tsteq pc, r4, asr pc @ │ │ │ │ - adceq r7, r2, ip, asr #10 │ │ │ │ - addeq sl, sl, r0, lsl #11 │ │ │ │ - addeq r9, sl, r4, ror #21 │ │ │ │ + adceq r7, r2, ip, lsl #6 │ │ │ │ + addeq sl, sl, r0, asr #6 │ │ │ │ + addeq r9, sl, r4, lsr #17 │ │ │ │ andeq r1, r0, ip, asr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq sl, [sl], r8 │ │ │ │ - umulleq r2, sl, r8, sl │ │ │ │ + @ instruction: 0x008aa1b8 │ │ │ │ + addeq r2, sl, r8, asr r8 │ │ │ │ andeq r4, r0, r0, lsr #3 │ │ │ │ - addeq sl, sl, r8, asr #7 │ │ │ │ - addeq sl, sl, r0, lsl #6 │ │ │ │ - @ instruction: 0x008aa3bc │ │ │ │ + addeq sl, sl, r8, lsl #3 │ │ │ │ + addeq sl, sl, r0, asr #1 │ │ │ │ + addeq sl, sl, ip, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 314560 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #808] @ 314564 │ │ │ │ @@ -154366,22 +154366,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ bge 3142f4 │ │ │ │ ldr r0, [pc, #472] @ 314584 │ │ │ │ mvn r4, #89 @ 0x59 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ b 314338 │ │ │ │ ldr r0, [pc, #456] @ 314588 │ │ │ │ ldr r1, [pc, #456] @ 31458c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b74ec4 │ │ │ │ + bl b74c84 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b 314308 │ │ │ │ ldr r1, [pc, #432] @ 314590 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 65ef2c │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -154410,26 +154410,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 3145a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3142a4 │ │ │ │ ldr r3, [pc, #264] @ 3145a4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 314338 │ │ │ │ ldr r3, [pc, #232] @ 314598 │ │ │ │ @@ -154449,60 +154449,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3145a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 314338 │ │ │ │ ldr r0, [pc, #132] @ 3145ac │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3142a4 │ │ │ │ ldr r0, [pc, #108] @ 3145b0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 314338 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabteq pc, r8, fp, r4 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, ip, ip, ror r7 │ │ │ │ + addeq r6, ip, ip, lsr r5 │ │ │ │ smlabbeq pc, r0, fp, r4 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq sl, sl, r0, ror r3 │ │ │ │ - addeq sl, sl, r0, ror #6 │ │ │ │ - ldrdeq r6, [ip], r0 │ │ │ │ + addeq sl, sl, r0, lsr r1 │ │ │ │ + addeq sl, sl, r0, lsr #2 │ │ │ │ + umulleq r6, ip, r0, r4 │ │ │ │ @ instruction: 0x010f4ab0 │ │ │ │ - umulleq sl, sl, r0, r2 @ │ │ │ │ + addeq sl, sl, r0, asr r0 │ │ │ │ @ instruction: 0x011e16dc │ │ │ │ - addeq sl, sl, r4, asr #5 │ │ │ │ - addseq ip, ip, r4, lsr #13 │ │ │ │ + addeq sl, sl, r4, lsl #1 │ │ │ │ + addseq ip, ip, r4, ror #8 │ │ │ │ andeq r4, r0, r4, lsr r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sl, sl, r0, lsr r1 │ │ │ │ + strdeq r9, [sl], r0 │ │ │ │ @ instruction: 0x00005fb4 │ │ │ │ - addeq sl, sl, r0, lsr r2 │ │ │ │ - addeq sl, sl, r4, asr #1 │ │ │ │ - addeq sl, sl, ip, lsr r2 │ │ │ │ + strdeq r9, [sl], r0 │ │ │ │ + addeq r9, sl, r4, lsl #29 │ │ │ │ + strdeq r9, [sl], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #472] @ 3147a4 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #468] @ 3147a8 │ │ │ │ @@ -154621,15 +154621,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strh r3, [sp, #28] │ │ │ │ b 314648 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, lsr r8 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sl, sl, r0, lsr #3 │ │ │ │ + addeq r9, sl, r0, ror #30 │ │ │ │ smlatbeq pc, r0, r7, r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ @@ -154806,28 +154806,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 30eb68 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3149f4 │ │ │ │ b 3149e8 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b3ac │ │ │ │ + bl b8b16c │ │ │ │ b 314968 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 30eb68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 30eb68 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 314860 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ b 314a00 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -154922,26 +154922,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 30eb68 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31485c │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ b 31485c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31485c │ │ │ │ b 314c58 │ │ │ │ tsteq pc, r8, lsl r6 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq r9, sl, r4, pc @ │ │ │ │ + addeq r9, sl, r4, asr sp │ │ │ │ smlabbeq pc, r0, r5, r4 @ │ │ │ │ - addseq ip, r4, r0, asr ip │ │ │ │ + addseq ip, r4, r0, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #992] @ 31508c │ │ │ │ ldr r3, [pc, #992] @ 315090 │ │ │ │ @@ -155091,28 +155091,28 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 3150b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb68 │ │ │ │ b 314d70 │ │ │ │ ldrb r2, [fp, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 314e04 │ │ │ │ @@ -155148,15 +155148,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -155165,53 +155165,53 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #144] @ 3150bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 314d60 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #124] @ 3150c0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 314d60 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 3150c4 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 314f3c │ │ │ │ tsteq pc, r4, asr r1 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, sl, r0, asr #21 │ │ │ │ + addeq r9, sl, r0, lsl #17 │ │ │ │ smlabteq pc, r8, r0, r4 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r8, ror r0 @ │ │ │ │ - strdeq r0, [pc], ip │ │ │ │ + strheq r0, [pc], ip │ │ │ │ andeq r6, r0, ip, ror pc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, sl, ip, lsl r9 │ │ │ │ + ldrdeq r9, [sl], ip │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ - addeq r9, sl, ip, lsr #15 │ │ │ │ - addeq r9, sl, r4, asr #15 │ │ │ │ - addeq r9, sl, r0, lsr r8 │ │ │ │ + addeq r9, sl, ip, ror #10 │ │ │ │ + addeq r9, sl, r4, lsl #11 │ │ │ │ + strdeq r9, [sl], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #612] @ 315344 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #608] @ 315348 │ │ │ │ @@ -155340,48 +155340,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, sl, fp} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 315368 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 315160 │ │ │ │ ldr r0, [pc, #76] @ 31536c │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 315160 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, ip, lsl sp @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umullseq lr, r5, ip, r5 │ │ │ │ + addseq lr, r5, ip, asr r3 │ │ │ │ smlabteq pc, r8, ip, r3 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r8, ror ip @ │ │ │ │ andeq r5, r0, ip, ror #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, sl, ip, ror #11 │ │ │ │ - addeq r9, sl, r8, lsl #12 │ │ │ │ + addeq r9, sl, ip, lsr #7 │ │ │ │ + addeq r9, sl, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr ip, [pc, #888] @ 315700 │ │ │ │ ldr r3, [pc, #888] @ 315704 │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ @@ -155513,15 +155513,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -155529,15 +155529,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 315728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 31543c │ │ │ │ ldr r3, [pc, #316] @ 31572c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3154bc │ │ │ │ @@ -155563,68 +155563,68 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 315730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3154bc │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #112] @ 315734 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 31543c │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 315738 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3154bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8, ror sl @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, sl, r4, ror r5 │ │ │ │ + addeq r9, sl, r4, lsr r3 │ │ │ │ strdeq r3, [pc, -r8] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq r9, sl, r8, ror r5 │ │ │ │ + addeq r9, sl, r8, lsr r3 │ │ │ │ tsteq pc, r0, lsr #18 │ │ │ │ andeq r6, r0, ip, ror #14 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r9, sl, r8, r3 │ │ │ │ + addeq r9, sl, r8, asr r1 │ │ │ │ andeq r6, r0, r8, lsr #24 │ │ │ │ - addeq r9, sl, r4, ror r3 │ │ │ │ - strdeq r9, [sl], ip │ │ │ │ - addeq r9, sl, ip, ror r3 │ │ │ │ + addeq r9, sl, r4, lsr r1 │ │ │ │ + strheq r9, [sl], ip │ │ │ │ + addeq r9, sl, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr ip, [pc, #808] @ 315a7c │ │ │ │ ldr r3, [pc, #808] @ 315a80 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ @@ -155755,30 +155755,30 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {sl, fp} │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 315aa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 31580c │ │ │ │ ldr r3, [pc, #248] @ 315aa8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3158d4 │ │ │ │ ldr r3, [pc, #216] @ 315a9c │ │ │ │ @@ -155797,57 +155797,57 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 315aac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3158d4 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #92] @ 315ab0 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 31580c │ │ │ │ ldr r0, [pc, #76] @ 315ab4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3158d4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatbeq pc, ip, r6, r3 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, sl, r8, ror #5 │ │ │ │ + addeq r9, sl, r8, lsr #1 │ │ │ │ tsteq pc, r8, lsl r6 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq pc, ip, r5, r3 @ │ │ │ │ - addseq r0, r0, ip, lsr r5 │ │ │ │ + @ instruction: 0x009002fc │ │ │ │ andeq r2, r0, ip, lsr #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, sl, r0, lsr #2 │ │ │ │ + addeq r8, sl, r0, ror #29 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - addeq r9, sl, r0, lsr #2 │ │ │ │ - strheq r9, [sl], r4 │ │ │ │ - addeq r9, sl, r4, lsl r1 │ │ │ │ + addeq r8, sl, r0, ror #29 │ │ │ │ + addeq r8, sl, r4, ror lr │ │ │ │ + ldrdeq r8, [sl], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #436] @ 315c84 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #432] @ 315c88 │ │ │ │ @@ -155933,47 +155933,47 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 315ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 315b3c │ │ │ │ ldr r0, [pc, #72] @ 315cac │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 315b3c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, lsr r3 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, sl, r8, lsl #31 │ │ │ │ + addeq r1, sl, r8, asr #26 │ │ │ │ smlatteq pc, ip, r2, r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r8, ror r2 @ │ │ │ │ @ instruction: 0x000013b4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, sl, r0, ror #30 │ │ │ │ - addeq r8, sl, ip, ror pc │ │ │ │ + addeq r8, sl, r0, lsr #26 │ │ │ │ + addeq r8, sl, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ @@ -156117,15 +156117,15 @@ │ │ │ │ str r8, [sp, #100] @ 0x64 │ │ │ │ b 315e60 │ │ │ │ ldr r0, [pc, #796] @ 31621c │ │ │ │ ldr r1, [pc, #796] @ 316220 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #15 │ │ │ │ - bl b74ec4 │ │ │ │ + bl b74c84 │ │ │ │ mvn r9, #19 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 310524 │ │ │ │ @@ -156148,22 +156148,22 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #688] @ 316228 │ │ │ │ ldr r1, [pc, #688] @ 31622c │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #14 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bl b74ec4 │ │ │ │ + bl b74c84 │ │ │ │ b 315d60 │ │ │ │ ldr r0, [pc, #664] @ 316230 │ │ │ │ ldr r1, [pc, #664] @ 316234 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl b74ec4 │ │ │ │ + bl b74c84 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ mvn r9, #94 @ 0x5e │ │ │ │ bl 30eb68 │ │ │ │ b 315f20 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ @@ -156220,25 +156220,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 316248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 315f14 │ │ │ │ ldr r3, [pc, #364] @ 31624c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 315d50 │ │ │ │ ldr r3, [pc, #332] @ 316240 │ │ │ │ @@ -156260,28 +156260,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 316250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 315d50 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ movne r9, fp │ │ │ │ @@ -156292,51 +156292,51 @@ │ │ │ │ mvn r9, #0 │ │ │ │ b 315fc4 │ │ │ │ ldr r0, [pc, #152] @ 316254 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd sl, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 315d50 │ │ │ │ mov r6, r4 │ │ │ │ b 31600c │ │ │ │ ldr r0, [pc, #116] @ 316258 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 315f14 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, ip, lsr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq r8, sl, r8, r2 │ │ │ │ + addeq r8, sl, r8, asr r0 │ │ │ │ ldrdeq r3, [pc, -ip] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - umullseq sp, r4, r0, lr │ │ │ │ - addeq r8, sl, r4, lsr #30 │ │ │ │ + addseq sp, r4, r0, asr ip │ │ │ │ + addeq r8, sl, r4, ror #25 │ │ │ │ @ instruction: 0x011dfb9c │ │ │ │ - addeq r8, sl, r8, asr #27 │ │ │ │ + addeq r8, sl, r8, lsl #23 │ │ │ │ ldrdeq r2, [pc, -r0] │ │ │ │ tstpeq sp, r4, lsr #22 @ p-variant is OBSOLETE │ │ │ │ - addeq r8, sl, ip, lsl sp │ │ │ │ + ldrdeq r8, [sl], ip │ │ │ │ tstpeq sp, r4, lsl #22 @ p-variant is OBSOLETE │ │ │ │ - addeq r8, sl, r4, ror #26 │ │ │ │ - addseq r1, r4, r0, lsl #8 │ │ │ │ + addeq r8, sl, r4, lsr #22 │ │ │ │ + addseq r1, r4, r0, asr #3 │ │ │ │ andeq r4, r0, r4, asr #17 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, sl, ip, lsl #25 │ │ │ │ + addeq r8, sl, ip, asr #20 │ │ │ │ andeq r3, r0, r0, lsr sl │ │ │ │ - umulleq r8, sl, ip, sl │ │ │ │ - umulleq r8, sl, ip, sl │ │ │ │ - @ instruction: 0x008a8bb0 │ │ │ │ + addeq r8, sl, ip, asr r8 │ │ │ │ + addeq r8, sl, ip, asr r8 │ │ │ │ + addeq r8, sl, r0, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #636] @ 3164f0 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -156466,53 +156466,53 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 316514 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 316308 │ │ │ │ ldr r0, [pc, #76] @ 316518 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 316308 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq pc, r0, fp, r2 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, sl, ip, lsl fp │ │ │ │ + ldrdeq r8, [sl], ip │ │ │ │ tsteq pc, r0, lsr #22 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010f2ab8 │ │ │ │ andeq r6, r0, r4, lsr #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, sl, r8, lsr #18 │ │ │ │ - addeq r8, sl, r4, asr r9 │ │ │ │ + addeq r8, sl, r8, ror #13 │ │ │ │ + addeq r8, sl, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #1236] @ 316a08 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #1232] @ 316a0c │ │ │ │ @@ -156726,28 +156726,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 316a34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 3165bc │ │ │ │ ldr fp, [r6, #4] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 27ecf8 │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -156781,69 +156781,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 316a3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb68 │ │ │ │ b 3166d8 │ │ │ │ ldr r0, [pc, #140] @ 316a40 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 3165bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #104] @ 316a44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb68 │ │ │ │ b 3166d8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabteq pc, r8, r8, r2 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sp, r5, r0, asr r1 │ │ │ │ + addseq ip, r5, r0, lsl pc │ │ │ │ tsteq pc, r0, ror r8 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r4, [sp], r4 @ │ │ │ │ + umulleq r4, sp, r4, ip │ │ │ │ tsteq pc, r4, lsl #14 │ │ │ │ - addeq r4, sp, ip, lsr #27 │ │ │ │ + addeq r4, sp, ip, ror #22 │ │ │ │ andeq r2, r0, r8, lsr #17 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008a85b0 │ │ │ │ + addeq r8, sl, r0, ror r3 │ │ │ │ andeq r4, r0, r0, ror #22 │ │ │ │ - addeq r8, sl, r8, asr r5 │ │ │ │ - strdeq r8, [sl], r8 @ │ │ │ │ - addeq r8, sl, r0, asr #10 │ │ │ │ + addeq r8, sl, r8, lsl r3 │ │ │ │ + @ instruction: 0x008a82b8 │ │ │ │ + addeq r8, sl, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1032] @ 316e6c │ │ │ │ ldr r3, [pc, #1032] @ 316e70 │ │ │ │ @@ -157020,15 +157020,15 @@ │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ @@ -157042,15 +157042,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 316e90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 316adc │ │ │ │ ldr r3, [pc, #256] @ 316e94 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 316bd4 │ │ │ │ @@ -157069,60 +157069,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 316e98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 316bd4 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #12] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #96] @ 316e9c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 316adc │ │ │ │ ldr r0, [pc, #72] @ 316ea0 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 316bd4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010f239c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x008a84b8 │ │ │ │ + addeq r8, sl, r8, ror r2 │ │ │ │ tsteq pc, ip, asr #6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, ip, lsl #4 │ │ │ │ muleq r0, ip, r7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, sl, r0, ror #3 │ │ │ │ + addeq r7, sl, r0, lsr #31 │ │ │ │ ldrdeq r6, [r0], -r8 │ │ │ │ - addeq r8, sl, ip, lsr r2 │ │ │ │ - umulleq r8, sl, r8, r1 │ │ │ │ - addeq r8, sl, r8, lsl r2 │ │ │ │ + strdeq r7, [sl], ip │ │ │ │ + addeq r7, sl, r8, asr pc │ │ │ │ + ldrdeq r7, [sl], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3696] @ 0xe70 │ │ │ │ ldr r7, [pc, #1180] @ 317358 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1176] @ 31735c │ │ │ │ @@ -157240,15 +157240,15 @@ │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ ldr sl, [ip, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ sub sl, sl, #24 │ │ │ │ strd r2, [sp, #240] @ 0xf0 │ │ │ │ beq 3170a8 │ │ │ │ mov r0, sl │ │ │ │ - bl bb1798 │ │ │ │ + bl bb1558 │ │ │ │ cmp sl, r1 │ │ │ │ subne sl, sl, r1 │ │ │ │ moveq sl, r1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r6, [fp, #48] @ 0x30 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -157338,28 +157338,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 317384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 316fb4 │ │ │ │ ldr r3, [pc, #292] @ 317388 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 316f60 │ │ │ │ @@ -157381,65 +157381,65 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 31738c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 316f60 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r3, fp │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #116] @ 317390 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 316f60 │ │ │ │ ldr r0, [pc, #96] @ 317394 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 316fb4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8, lsr pc @ │ │ │ │ tsteq pc, ip, lsr pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, sl, ip, ror #2 │ │ │ │ + addeq r7, sl, ip, lsr #30 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r0, lsr lr @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq r5, r5, r0, lsl r4 │ │ │ │ + @ instruction: 0x009551d0 │ │ │ │ andeq r5, r0, r0, lsr #13 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, sl, r0, asr #29 │ │ │ │ + addeq r7, sl, r0, lsl #25 │ │ │ │ andeq r1, r0, r0, ror #6 │ │ │ │ - addeq r7, sl, r0, lsr #27 │ │ │ │ - addeq r7, sl, r0, asr #27 │ │ │ │ - addeq r7, sl, r4, lsr lr │ │ │ │ + addeq r7, sl, r0, ror #22 │ │ │ │ + addeq r7, sl, r0, lsl #23 │ │ │ │ + strdeq r7, [sl], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #656] @ 317640 │ │ │ │ ldr r3, [pc, #656] @ 317644 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -157541,23 +157541,23 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 317668 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 31741c │ │ │ │ ldr r3, [pc, #236] @ 31766c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 317488 │ │ │ │ @@ -157577,54 +157577,54 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #32 │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 317670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 317488 │ │ │ │ ldr r0, [pc, #108] @ 317674 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 31741c │ │ │ │ ldr r0, [pc, #80] @ 317678 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 317488 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r4, asr sl @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r0, r4, r0, asr #32 │ │ │ │ + addseq pc, r3, r0, lsl #28 │ │ │ │ tsteq pc, ip, lsl #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq pc, sl, r4, asr r0 @ │ │ │ │ + addseq lr, sl, r4, lsl lr │ │ │ │ tsteq pc, r4, asr r9 @ │ │ │ │ andeq r4, r0, r0, lsl #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, sl, ip, asr ip │ │ │ │ + addeq r7, sl, ip, lsl sl │ │ │ │ andeq r6, r0, r8, lsl #14 │ │ │ │ - addeq r7, sl, r4, lsr #24 │ │ │ │ - addeq r7, sl, r4, ror #23 │ │ │ │ - addeq r7, sl, r0, lsr #24 │ │ │ │ + addeq r7, sl, r4, ror #19 │ │ │ │ + addeq r7, sl, r4, lsr #19 │ │ │ │ + addeq r7, sl, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #464] @ 317864 │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r1, [pc, #460] @ 317868 │ │ │ │ @@ -157732,24 +157732,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ bne 317850 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #7 │ │ │ │ b 3177d8 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b3ac │ │ │ │ + bl b8b16c │ │ │ │ b 317810 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ b 317834 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r8, ror #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x0095bfd8 │ │ │ │ + umullseq fp, r5, r8, sp │ │ │ │ ldrdeq r1, [pc, -ip] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1060] @ 317cb4 │ │ │ │ @@ -157920,27 +157920,27 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 317ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 30eb68 │ │ │ │ b 31796c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne 317a00 │ │ │ │ @@ -157977,15 +157977,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -157994,52 +157994,52 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #140] @ 317cec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 317958 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #124] @ 317cf0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 317958 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 317cf4 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 317b6c │ │ │ │ tsteq pc, r0, ror r5 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, sl, r8, ror #18 │ │ │ │ + addeq r7, sl, r8, lsr #14 │ │ │ │ smlabteq pc, ip, r4, r1 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, ip, ror r4 @ │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ - addeq sp, lr, ip, asr #13 │ │ │ │ + addeq sp, lr, ip, lsl #9 │ │ │ │ @ instruction: 0x00002ab0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, sl, r4, lsr #15 │ │ │ │ + addeq r7, sl, r4, ror #10 │ │ │ │ muleq r0, ip, r6 │ │ │ │ - addeq r7, sl, r8, lsr #12 │ │ │ │ - addeq r7, sl, r0, asr r6 │ │ │ │ - @ instruction: 0x008a76b4 │ │ │ │ + addeq r7, sl, r8, ror #7 │ │ │ │ + addeq r7, sl, r0, lsl r4 │ │ │ │ + addeq r7, sl, r4, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1004] @ 318100 │ │ │ │ ldr r3, [pc, #1004] @ 318104 │ │ │ │ @@ -158193,26 +158193,26 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 318128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 30eb68 │ │ │ │ b 317de0 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 317e7c │ │ │ │ @@ -158248,15 +158248,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -158265,54 +158265,54 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ 318130 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 317dd0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #128] @ 318134 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 317dd0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 318138 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 317fac │ │ │ │ smlatteq pc, ip, r0, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, sl, r8, lsr #12 │ │ │ │ + addeq r7, sl, r8, ror #7 │ │ │ │ qaddeq r1, ip, pc @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ mrseq r1, CPSR │ │ │ │ - addeq sp, lr, r8, lsl #5 │ │ │ │ + addeq sp, lr, r8, asr #32 │ │ │ │ andeq r4, r0, r4, lsl sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, sl, r8, lsl #9 │ │ │ │ + addeq r7, sl, r8, asr #4 │ │ │ │ andeq r3, r0, r0, lsr #18 │ │ │ │ - addeq r7, sl, ip, lsl #6 │ │ │ │ - addeq r7, sl, ip, lsr #6 │ │ │ │ - addeq r7, sl, ip, lsl #7 │ │ │ │ + addeq r7, sl, ip, asr #1 │ │ │ │ + addeq r7, sl, ip, ror #1 │ │ │ │ + addeq r7, sl, ip, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1092] @ 31859c │ │ │ │ ldr r3, [pc, #1092] @ 3185a0 │ │ │ │ @@ -158454,15 +158454,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -158471,15 +158471,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #492] @ 3185c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 318214 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 30e5c4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ str r8, [sp, #8] │ │ │ │ bic r0, r0, #73728 @ 0x12000 │ │ │ │ @@ -158550,64 +158550,64 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3185cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3182e0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #128] @ 3185d0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 318214 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #92] @ 3185d4 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3182e0 │ │ │ │ smlatbeq pc, r8, ip, r0 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, sl, ip, lsl #6 │ │ │ │ + addeq r7, sl, ip, asr #1 │ │ │ │ tsteq pc, r4, lsl ip @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq pc, r0, fp, r0 @ │ │ │ │ andeq r3, r0, r4, lsr #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, sl, r0, lsl #2 │ │ │ │ - addeq r5, sl, r8, lsl #28 │ │ │ │ + addeq r6, sl, r0, asr #29 │ │ │ │ + addeq r5, sl, r8, asr #23 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - addeq r7, sl, ip, lsl r0 │ │ │ │ - addeq r6, sl, r0, asr #31 │ │ │ │ - addeq r7, sl, r4, lsr #32 │ │ │ │ + ldrdeq r6, [sl], ip │ │ │ │ + addeq r6, sl, r0, lsl #27 │ │ │ │ + addeq r6, sl, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1236] @ 318ac8 │ │ │ │ ldr r3, [pc, #1236] @ 318acc │ │ │ │ @@ -158784,27 +158784,27 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 318af4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3186dc │ │ │ │ ldr r2, [pc, #512] @ 318af8 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r1, #7 │ │ │ │ @@ -158852,28 +158852,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 318b00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 3186b4 │ │ │ │ mov r0, r5 │ │ │ │ bl 30e5c4 │ │ │ │ bic r9, r0, #73728 @ 0x12000 │ │ │ │ bic r9, r9, #320 @ 0x140 │ │ │ │ b 3187a8 │ │ │ │ @@ -158904,44 +158904,44 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #128] @ 318b08 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3186dc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 318b0c │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 3186b4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, ip, lsl #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010f07b8 │ │ │ │ - addseq sl, ip, r8, ror fp │ │ │ │ + addseq sl, ip, r8, lsr r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r0, lsl #14 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - addeq r5, sl, r0, ror sl │ │ │ │ + addeq r5, sl, r0, lsr r8 │ │ │ │ andeq r4, r0, r0, asr r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, sl, r0, lsl #27 │ │ │ │ - addeq pc, r9, r4, lsl #3 │ │ │ │ + addeq r6, sl, r0, asr #22 │ │ │ │ + addeq lr, r9, r4, asr #30 │ │ │ │ andeq r1, r0, r4, asr r1 │ │ │ │ - addeq r6, sl, r8, lsl #24 │ │ │ │ - addeq r5, sl, r0, asr #16 │ │ │ │ - addeq r6, sl, r0, lsr ip │ │ │ │ - addeq r6, sl, r4, lsl #23 │ │ │ │ + addeq r6, sl, r8, asr #19 │ │ │ │ + addeq r5, sl, r0, lsl #12 │ │ │ │ + strdeq r6, [sl], r0 │ │ │ │ + addeq r6, sl, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #412] @ 318cc8 │ │ │ │ ldr r3, [pc, #412] @ 318ccc │ │ │ │ @@ -158978,15 +158978,15 @@ │ │ │ │ bl 31b2ec │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 318c68 │ │ │ │ ldr r0, [r8, #60] @ 0x3c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ sub r0, r0, #24 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [pc, #256] @ 318cd4 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldrd r0, [sp, #120] @ 0x78 │ │ │ │ @@ -158999,25 +158999,25 @@ │ │ │ │ movne fp, r9 │ │ │ │ asrne r4, r9, #31 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ moveq r9, fp │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mul r1, r9, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #7 │ │ │ │ @@ -159046,16 +159046,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [pc, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x0093e8b0 │ │ │ │ - addeq r6, sl, r8, lsr fp │ │ │ │ + addseq lr, r3, r0, ror r6 │ │ │ │ + strdeq r6, [sl], r8 │ │ │ │ tsteq pc, ip, ror r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #568] @ 318f2c │ │ │ │ ldr r1, [pc, #568] @ 318f30 │ │ │ │ @@ -159099,17 +159099,17 @@ │ │ │ │ bne 318d74 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ add r6, r4, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl b8a3f8 │ │ │ │ + bl b8a1b8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8a580 │ │ │ │ + bl b8a340 │ │ │ │ cmp r0, #0 │ │ │ │ beq 318e08 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 310524 │ │ │ │ ldr r2, [pc, #372] @ 318f40 │ │ │ │ ldr r3, [pc, #352] @ 318f30 │ │ │ │ @@ -159147,15 +159147,15 @@ │ │ │ │ strne r1, [r3, #24] │ │ │ │ str r4, [r2] │ │ │ │ mov r1, #7 │ │ │ │ str r2, [r4, #24] │ │ │ │ b 318dbc │ │ │ │ ldr r0, [pc, #224] @ 318f44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74a88 │ │ │ │ + bl b74848 │ │ │ │ mov r1, #7 │ │ │ │ b 318dbc │ │ │ │ ldr r2, [pc, #208] @ 318f48 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 318d5c │ │ │ │ @@ -159174,49 +159174,49 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 318f54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 318d5c │ │ │ │ ldr r0, [pc, #72] @ 318f58 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 318d5c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq pc, r0, lsl r1 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sl, sp, r4, ror #27 │ │ │ │ + addseq sl, sp, r4, lsr #23 │ │ │ │ ldrdeq r0, [pc, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq pc, r8, lsr r0 @ │ │ │ │ - addeq r6, sl, r4, lsl r9 │ │ │ │ + ldrdeq r6, [sl], r4 │ │ │ │ andeq r3, r0, r8, ror #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, sl, r4, lsr #16 │ │ │ │ - addeq r6, sl, r8, lsr r8 │ │ │ │ + addeq r6, sl, r4, ror #11 │ │ │ │ + strdeq r6, [sl], r8 │ │ │ │ │ │ │ │ 00318f5c : │ │ │ │ ldrh r0, [r0] │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00318f68 : │ │ │ │ @@ -159267,20 +159267,20 @@ │ │ │ │ bne 319030 │ │ │ │ ldr r5, [pc, #168] @ 3190cc │ │ │ │ add r5, pc, r5 │ │ │ │ b 319030 │ │ │ │ ldr r5, [pc, #160] @ 3190d0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl b8a3e0 │ │ │ │ + bl b8a1a0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl b89a98 │ │ │ │ + bl b89858 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8a0e8 │ │ │ │ + b b89ea8 │ │ │ │ ldr r5, [pc, #128] @ 3190d4 │ │ │ │ add r5, pc, r5 │ │ │ │ b 319030 │ │ │ │ ldr r3, [pc, #120] @ 3190d8 │ │ │ │ sub r2, r2, #100 @ 0x64 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ lsr r3, r3, r2 │ │ │ │ @@ -159352,41 +159352,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ beq 319218 │ │ │ │ ldr r1, [pc, #192] @ 319238 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b7ef08 │ │ │ │ + bl b7ecc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7e618 │ │ │ │ + bl b7e3d8 │ │ │ │ ldr r3, [r6, #288] @ 0x120 │ │ │ │ add r5, r4, #4352 @ 0x1100 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #32 │ │ │ │ beq 31922c │ │ │ │ ldr r1, [pc, #148] @ 31923c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b7ef08 │ │ │ │ + bl b7ecc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7e618 │ │ │ │ + bl b7e3d8 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3191ec │ │ │ │ ldr r1, [pc, #104] @ 319240 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl b7ef08 │ │ │ │ + bl b7ecc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7e618 │ │ │ │ + bl b7e3d8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27cec8 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ bl 27cec8 │ │ │ │ ldr r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -159502,15 +159502,15 @@ │ │ │ │ ldr r3, [r9, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ bl 27e410 │ │ │ │ str r0, [r4, #8] │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b0cc │ │ │ │ + bl b8ae8c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 319678 │ │ │ │ @@ -159540,29 +159540,29 @@ │ │ │ │ ldr r1, [pc, #700] @ 319710 │ │ │ │ add ip, r4, #4288 @ 0x10c0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, ip, #56 @ 0x38 │ │ │ │ strd sl, [ip, #48] @ 0x30 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b7e514 │ │ │ │ + bl b7e2d4 │ │ │ │ ldr r1, [pc, #672] @ 319714 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #65536 @ 0x10000 │ │ │ │ add r0, r5, #8 │ │ │ │ - bl b7e514 │ │ │ │ + bl b7e2d4 │ │ │ │ ldr r1, [pc, #648] @ 319718 │ │ │ │ mov r3, #1 │ │ │ │ add r0, r4, #4352 @ 0x1100 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl b7e514 │ │ │ │ + bl b7e2d4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #48] @ 0x30 │ │ │ │ mov lr, #1 │ │ │ │ add r0, r9, #16 │ │ │ │ add ip, r6, #376 @ 0x178 │ │ │ │ add r1, r4, #4480 @ 0x1180 │ │ │ │ @@ -159576,15 +159576,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 27cec8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #24] │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ ldr r2, [pc, #536] @ 31971c │ │ │ │ ldr r3, [pc, #504] @ 319700 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -159606,15 +159606,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #448] @ 31972c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, r4 │ │ │ │ bl 3190f4 │ │ │ │ mov r7, #1 │ │ │ │ b 3194dc │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27d258 │ │ │ │ @@ -159625,15 +159625,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #400] @ 31973c │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 319574 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, sl │ │ │ │ beq 3196c8 │ │ │ │ ldr r3, [pc, #360] @ 319740 │ │ │ │ ldr r2, [pc, #360] @ 319744 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -159641,64 +159641,64 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #340] @ 31974c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 319574 │ │ │ │ mov r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #316] @ 319750 │ │ │ │ ldr r2, [pc, #316] @ 319754 │ │ │ │ ldr r1, [pc, #316] @ 319758 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ stm sp, {r2, fp} │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #296] @ 31975c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 319574 │ │ │ │ ldr r1, [r9, #4] │ │ │ │ ldr r3, [pc, #276] @ 319760 │ │ │ │ ldr r2, [pc, #276] @ 319764 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #272] @ 319768 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #256] @ 31976c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 319574 │ │ │ │ ldr r1, [pc, #240] @ 319770 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b73740 │ │ │ │ + bl b73500 │ │ │ │ b 319574 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #216] @ 319774 │ │ │ │ ldr r2, [pc, #216] @ 319778 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 31977c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #196] @ 319780 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 319574 │ │ │ │ ldr r1, [pc, #180] @ 319784 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3195d0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 319788 │ │ │ │ ldr r1, [pc, #168] @ 31978c │ │ │ │ @@ -159709,48 +159709,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ smlatbeq lr, r8, fp, pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq lr, ip, ror fp @ p-variant is OBSOLETE │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq ip, r9, r8, lsr r9 │ │ │ │ + @ instruction: 0x0099c6f8 │ │ │ │ @ instruction: 0xffff5220 │ │ │ │ @ instruction: 0xffff5288 │ │ │ │ @ instruction: 0xffff521c │ │ │ │ tstpeq lr, r0, lsl #18 @ p-variant is OBSOLETE │ │ │ │ - adceq r1, r2, r4, asr #30 │ │ │ │ - addeq r6, sl, r4, ror #6 │ │ │ │ - ldrdeq r4, [sl], r4 @ │ │ │ │ + adceq r1, r2, r4, lsl #26 │ │ │ │ + addeq r6, sl, r4, lsr #2 │ │ │ │ + umulleq r4, sl, r4, r2 │ │ │ │ andeq r1, r0, r6, ror #1 │ │ │ │ - strdeq r1, [r2], ip @ │ │ │ │ - ldrdeq r6, [sl], r8 │ │ │ │ - umulleq r4, sl, r4, r4 │ │ │ │ + @ instruction: 0x00a21cbc │ │ │ │ + umulleq r6, sl, r8, r0 │ │ │ │ + addeq r4, sl, r4, asr r2 │ │ │ │ ldrdeq r1, [r0], -lr │ │ │ │ - @ instruction: 0x00a21eb8 │ │ │ │ - ldrdeq r6, [sl], r8 │ │ │ │ - addeq r4, sl, r8, asr #8 │ │ │ │ + adceq r1, r2, r8, ror ip │ │ │ │ + umulleq r5, sl, r8, pc @ │ │ │ │ + addeq r4, sl, r8, lsl #4 │ │ │ │ strheq r1, [r0], -r0 │ │ │ │ - adceq r1, r2, r0, lsl #29 │ │ │ │ - addeq r6, sl, r0, lsl #4 │ │ │ │ - addeq r4, sl, ip, lsl #8 │ │ │ │ + adceq r1, r2, r0, asr #24 │ │ │ │ + addeq r5, sl, r0, asr #31 │ │ │ │ + addeq r4, sl, ip, asr #3 │ │ │ │ andeq r1, r0, r2, asr #1 │ │ │ │ - adceq r1, r2, r4, asr #28 │ │ │ │ - addeq r6, sl, r4, asr #4 │ │ │ │ - ldrdeq r4, [sl], r4 @ │ │ │ │ + adceq r1, r2, r4, lsl #24 │ │ │ │ + addeq r6, sl, r4 │ │ │ │ + umulleq r4, sl, r4, r1 │ │ │ │ andeq r1, r0, r3, ror #1 │ │ │ │ - ldrdeq r6, [sl], r4 │ │ │ │ - strdeq r1, [r2], r4 @ │ │ │ │ - addeq r6, sl, r8, asr #2 │ │ │ │ - addeq r4, sl, r4, lsl #7 │ │ │ │ + umulleq r5, sl, r4, pc @ │ │ │ │ + @ instruction: 0x00a21bb4 │ │ │ │ + addeq r5, sl, r8, lsl #30 │ │ │ │ + addeq r4, sl, r4, asr #2 │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - addeq sp, r9, r0, ror #8 │ │ │ │ - @ instruction: 0x00a21db8 │ │ │ │ - addeq r4, sl, r4, asr r3 │ │ │ │ - strheq r6, [sl], r8 │ │ │ │ + addeq sp, r9, r0, lsr #4 │ │ │ │ + adceq r1, r2, r8, ror fp │ │ │ │ + addeq r4, sl, r4, lsl r1 │ │ │ │ + addeq r5, sl, r8, ror lr │ │ │ │ muleq r0, lr, r0 │ │ │ │ │ │ │ │ 00319798 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -159768,31 +159768,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 27ea34 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, sp │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ beq 319808 │ │ │ │ - bl b89000 │ │ │ │ + bl b88dc0 │ │ │ │ mov r1, #1 │ │ │ │ - bl b6748c │ │ │ │ + bl b6724c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3197f0 │ │ │ │ ldr r0, [pc, #128] @ 319890 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b89a98 │ │ │ │ - bl b8a0e8 │ │ │ │ + bl b89858 │ │ │ │ + bl b89ea8 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 319840 │ │ │ │ - bl b89000 │ │ │ │ + bl b88dc0 │ │ │ │ mov r1, #1 │ │ │ │ - bl b6748c │ │ │ │ + bl b6724c │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 319828 │ │ │ │ ldr r2, [pc, #76] @ 319894 │ │ │ │ ldr r3, [pc, #64] @ 31988c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -159825,43 +159825,43 @@ │ │ │ │ cmp r7, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ bne 319978 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #172] @ 319984 │ │ │ │ ldr r2, [pc, #172] @ 319988 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r8, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r8 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r8, [r4, #16] │ │ │ │ add r1, r5, #16 │ │ │ │ str r7, [r0] │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add r0, r8, #16 │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 31995c │ │ │ │ mov r4, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -159872,15 +159872,15 @@ │ │ │ │ ldr r4, [r4] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 31993c │ │ │ │ mvn r4, #3 │ │ │ │ b 319940 │ │ │ │ tstpeq lr, ip, asr #10 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - ldrdeq r4, [sl], r0 │ │ │ │ + umulleq r4, sl, r0, r1 │ │ │ │ │ │ │ │ 0031998c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -159900,28 +159900,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ ldr r5, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #32] │ │ │ │ bne 319d8c │ │ │ │ mov r9, r0 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #960] @ 319dbc │ │ │ │ ldr r2, [pc, #960] @ 319dc0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp] │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r7, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r7 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr fp, [r9, #16] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -160074,22 +160074,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq 319d40 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #304] @ 319dd0 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b6be4c │ │ │ │ + bl b6bc0c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 30fcd8 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp] │ │ │ │ movlt r3, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r2, [pc, #260] @ 319dd4 │ │ │ │ ldr r3, [pc, #224] @ 319db4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -160114,19 +160114,19 @@ │ │ │ │ bl 27cbb0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r3] │ │ │ │ b 319b84 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl b8ac18 │ │ │ │ + bl b8a9d8 │ │ │ │ b 319cac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl b8a6fc │ │ │ │ + bl b8a4bc │ │ │ │ b 319a9c │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mov r4, #0 │ │ │ │ b 319c6c │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mvn r4, #3 │ │ │ │ str r5, [sp] │ │ │ │ @@ -160144,19 +160144,19 @@ │ │ │ │ str r2, [sp] │ │ │ │ b 319c6c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tstpeq lr, r4, asr r4 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq lr, ip, lsr #8 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - @ instruction: 0x008a42b0 │ │ │ │ + addeq r4, sl, r0, ror r0 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r4, sl, r8, ror #13 │ │ │ │ - umullseq sl, r4, r8, r1 │ │ │ │ - ldrdeq r4, [sl], r0 │ │ │ │ + addeq r4, sl, r8, lsr #9 │ │ │ │ + addseq r9, r4, r8, asr pc │ │ │ │ + umulleq r4, sl, r0, r2 │ │ │ │ tstpeq lr, r4, lsr r1 @ p-variant is OBSOLETE │ │ │ │ │ │ │ │ 00319dd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160164,55 +160164,55 @@ │ │ │ │ ldr r5, [pc, #172] @ 319ea0 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 319e94 │ │ │ │ mov r6, r1 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #144] @ 319ea4 │ │ │ │ ldr r2, [pc, #144] @ 319ea8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r5, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bge 319e74 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ asr r5, r4, #31 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ mvn r5, #0 │ │ │ │ b 319e78 │ │ │ │ tstpeq lr, ip @ p-variant is OBSOLETE │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - umulleq r3, sl, r0, lr │ │ │ │ + addeq r3, sl, r0, asr ip │ │ │ │ │ │ │ │ 00319eac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -160228,42 +160228,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [r0, #16] │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #92] @ 319f68 │ │ │ │ ldr r2, [pc, #92] @ 319f6c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b8a148 │ │ │ │ + b b89f08 │ │ │ │ tsteq lr, ip, lsr pc │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - umulleq r3, sl, r8, sp │ │ │ │ + addeq r3, sl, r8, asr fp │ │ │ │ │ │ │ │ 00319f70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -160277,40 +160277,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #84] @ 31a01c │ │ │ │ ldr r2, [pc, #84] @ 31a020 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8a148 │ │ │ │ + b b89f08 │ │ │ │ tsteq lr, r4, ror lr │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - ldrdeq r3, [sl], ip │ │ │ │ + umulleq r3, sl, ip, sl │ │ │ │ │ │ │ │ 0031a024 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -160348,43 +160348,43 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #8 │ │ │ │ tst r3, #2 │ │ │ │ str r9, [sp, #24] │ │ │ │ bne 31a200 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #348] @ 31a238 │ │ │ │ ldr r2, [pc, #348] @ 31a23c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r9, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r9 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #96] @ 0x60 │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 31a194 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31a1f0 │ │ │ │ ldr r2, [pc, #228] @ 31a240 │ │ │ │ ldr r3, [pc, #208] @ 31a230 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -160416,38 +160416,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31a210 │ │ │ │ mov r0, r6 │ │ │ │ bl 30fcd8 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31a154 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ b 31a154 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31a0d0 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 31a1d8 │ │ │ │ mvn r4, #3 │ │ │ │ b 31a154 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabteq lr, r0, sp, lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r0, ror sp │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r3, sl, ip, asr #23 │ │ │ │ + addeq r3, sl, ip, lsl #19 │ │ │ │ smlatbeq lr, r8, ip, lr │ │ │ │ │ │ │ │ 0031a244 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -160459,37 +160459,37 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ bne 31a3b4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ bne 31a384 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r2, [pc, #304] @ 31a3c0 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 31a3c4 │ │ │ │ ldr r0, [r7, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r8, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r8 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ add r1, r6, #8 │ │ │ │ add r0, r4, #16 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 31a334 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31a394 │ │ │ │ ldr r3, [pc, #212] @ 31a3c8 │ │ │ │ ldr r2, [pc, #212] @ 31a3cc │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -160505,15 +160505,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r8, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31a3a4 │ │ │ │ cmp r8, #0 │ │ │ │ beq 31a2ec │ │ │ │ mov r0, r6 │ │ │ │ @@ -160525,28 +160525,28 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 310144 │ │ │ │ b 31a314 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31a284 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ b 31a2ec │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ b 31a350 │ │ │ │ mvn r6, #3 │ │ │ │ b 31a318 │ │ │ │ smlatbeq lr, r0, fp, lr │ │ │ │ - addeq r3, sl, ip, lsl sl │ │ │ │ + ldrdeq r3, [sl], ip │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r4, r0, ip, ror ip │ │ │ │ │ │ │ │ 0031a3d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -160556,40 +160556,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 31a4a8 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31a4a0 │ │ │ │ mov r7, r1 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r2, [pc, #160] @ 31a4ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 31a4b0 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31a464 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ cmp r4, #0 │ │ │ │ bne 31a484 │ │ │ │ ldr r3, [pc, #60] @ 31a4b4 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -160599,15 +160599,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31a484 │ │ │ │ tsteq lr, r4, lsl sl │ │ │ │ - addeq r3, sl, r4, lsr #17 │ │ │ │ + addeq r3, sl, r4, ror #12 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ │ │ │ │ 0031a4b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -160625,76 +160625,76 @@ │ │ │ │ moveq r4, r0 │ │ │ │ beq 31a578 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31a5b4 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #228] @ 31a5fc │ │ │ │ ldr r2, [pc, #228] @ 31a600 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r8, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r8 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31a594 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31a5c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31a578 │ │ │ │ b 31a5c4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31a50c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31a578 │ │ │ │ tsteq lr, ip, lsr #18 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - umulleq r3, sl, r0, r7 │ │ │ │ + addeq r3, sl, r0, asr r5 │ │ │ │ │ │ │ │ 0031a604 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160705,71 +160705,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31a714 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31a6d8 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #208] @ 31a720 │ │ │ │ ldr r2, [pc, #208] @ 31a724 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31a6ac │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31a6e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31a644 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31a6bc │ │ │ │ smlatteq lr, r0, r7, lr │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r3, sl, r8, asr r6 │ │ │ │ + addeq r3, sl, r8, lsl r4 │ │ │ │ │ │ │ │ 0031a728 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -160778,49 +160778,49 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 31a81c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #188] @ 31a828 │ │ │ │ ldr r2, [pc, #188] @ 31a82c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ add r0, r8, #16 │ │ │ │ mov r3, r7 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31a7e0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ rsb r4, r8, #0 │ │ │ │ bne 31a7c4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 31a604 │ │ │ │ @@ -160829,15 +160829,15 @@ │ │ │ │ movne r4, r0 │ │ │ │ moveq r4, #0 │ │ │ │ b 31a7c4 │ │ │ │ mvn r4, #3 │ │ │ │ b 31a7c4 │ │ │ │ smlabteq lr, r0, r6, lr │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r3, sl, r8, lsr r5 │ │ │ │ + strdeq r3, [sl], r8 │ │ │ │ │ │ │ │ 0031a830 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -160849,38 +160849,38 @@ │ │ │ │ bne 31a9a8 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bne 31a988 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r2, [pc, #308] @ 31a9b4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 31a9b8 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r9, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r9 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ ldr r7, [r3, #64] @ 0x40 │ │ │ │ add r0, r4, #16 │ │ │ │ add r3, r6, #16 │ │ │ │ blx r7 │ │ │ │ cmn r0, #1 │ │ │ │ beq 31a938 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31a928 │ │ │ │ ldr r3, [pc, #212] @ 31a9bc │ │ │ │ ldr r2, [pc, #212] @ 31a9c0 │ │ │ │ ldr r1, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -160896,19 +160896,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ b 31a8e0 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31a998 │ │ │ │ cmp r7, #0 │ │ │ │ beq 31a8e0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -160920,24 +160920,24 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 310144 │ │ │ │ b 31a908 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31a874 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ b 31a954 │ │ │ │ mvn r6, #3 │ │ │ │ b 31a90c │ │ │ │ @ instruction: 0x010ee5b8 │ │ │ │ - addeq r3, sl, ip, lsr #8 │ │ │ │ + addeq r3, sl, ip, ror #3 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r4, r0, ip, ror ip │ │ │ │ │ │ │ │ 0031a9c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -160982,28 +160982,28 @@ │ │ │ │ str sl, [sp, #28] │ │ │ │ lsl r3, r3, #20 │ │ │ │ lsr r3, r3, #20 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 31ac0c │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r2, [pc, #508] @ 31ac88 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 31ac8c │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov sl, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, sl │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ add sl, r5, #16 │ │ │ │ @@ -161013,15 +161013,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ blx ip │ │ │ │ cmp r0, #0 │ │ │ │ bge 31ab80 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r7, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31abfc │ │ │ │ cmp r7, #0 │ │ │ │ bne 31ab40 │ │ │ │ ldr r3, [pc, #368] @ 31ac90 │ │ │ │ @@ -161073,54 +161073,54 @@ │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r0, sl │ │ │ │ rsb r7, r7, #0 │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 30fcd8 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31ab10 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ b 31ab10 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b3ac │ │ │ │ + bl b8b16c │ │ │ │ b 31aa80 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 30fcd8 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31ab40 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ b 31ab40 │ │ │ │ mov r0, r6 │ │ │ │ bl 310144 │ │ │ │ b 31ab40 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ bl 31008c │ │ │ │ b 31abe4 │ │ │ │ mvn r7, #3 │ │ │ │ b 31ab40 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r8, lsl r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq lr, ip, r3, lr │ │ │ │ - addeq r3, sl, r0, lsr #4 │ │ │ │ + addeq r2, sl, r0, ror #31 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ andeq r4, r0, ip, ror ip │ │ │ │ @ instruction: 0x010ee2bc │ │ │ │ │ │ │ │ 0031ac9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -161131,40 +161131,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 31ad74 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31ad6c │ │ │ │ mov r7, r1 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r2, [pc, #160] @ 31ad78 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 31ad7c │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31ad30 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ cmp r4, #0 │ │ │ │ bne 31ad50 │ │ │ │ ldr r3, [pc, #60] @ 31ad80 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -161174,15 +161174,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31ad50 │ │ │ │ tsteq lr, r8, asr #2 │ │ │ │ - ldrdeq r2, [sl], r8 │ │ │ │ + umulleq r2, sl, r8, sp │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ │ │ │ │ 0031ad84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -161192,54 +161192,54 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31ae44 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #140] @ 31ae50 │ │ │ │ ldr r2, [pc, #140] @ 31ae54 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31ae24 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31ae28 │ │ │ │ tsteq lr, r0, rrx │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r0, ror #29 │ │ │ │ + addeq r2, sl, r0, lsr #25 │ │ │ │ │ │ │ │ 0031ae58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -161251,72 +161251,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31af70 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31af34 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #212] @ 31af7c │ │ │ │ ldr r2, [pc, #212] @ 31af80 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r8, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r8 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add r1, r4, #8 │ │ │ │ ldr r7, [r2, #44] @ 0x2c │ │ │ │ add r0, r5, #16 │ │ │ │ add r2, r6, #8 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31af08 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31af44 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31ae9c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31af18 │ │ │ │ smlabbeq lr, ip, pc, sp @ │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r0, lsl #28 │ │ │ │ + addeq r2, sl, r0, asr #23 │ │ │ │ │ │ │ │ 0031af84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -161328,56 +161328,56 @@ │ │ │ │ bne 31b05c │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 65e244 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #148] @ 31b068 │ │ │ │ ldr r2, [pc, #148] @ 31b06c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r6, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r6 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #92] @ 0x5c │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b03c │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b040 │ │ │ │ tsteq lr, ip, asr lr │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - ldrdeq r2, [sl], r0 │ │ │ │ + umulleq r2, sl, r0, sl │ │ │ │ │ │ │ │ 0031b070 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -161389,56 +161389,56 @@ │ │ │ │ bne 31b148 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 65e244 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #148] @ 31b154 │ │ │ │ ldr r2, [pc, #148] @ 31b158 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r6, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r6 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #88] @ 0x58 │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b128 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b12c │ │ │ │ tsteq lr, r0, ror sp │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r4, ror #23 │ │ │ │ + addeq r2, sl, r4, lsr #19 │ │ │ │ │ │ │ │ 0031b15c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -161449,31 +161449,31 @@ │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 31b2d8 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ bne 31b2b0 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #316] @ 31b2e4 │ │ │ │ ldr r2, [pc, #316] @ 31b2e8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, #4096 @ 0x1000 │ │ │ │ add r8, r6, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 27f3e8 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ @@ -161484,15 +161484,15 @@ │ │ │ │ blt 31b254 │ │ │ │ cmp r9, r4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ beq 31b2c0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5] │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b284 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -161502,45 +161502,45 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 27cec8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5] │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ beq 31b238 │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31b19c │ │ │ │ lsl r9, r9, #1 │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r9 │ │ │ │ bl 27f3e8 │ │ │ │ mov r2, r0 │ │ │ │ b 31b1ec │ │ │ │ mvn r4, #3 │ │ │ │ b 31b238 │ │ │ │ smlabbeq lr, r8, ip, sp │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r0, lsl #22 │ │ │ │ + addeq r2, sl, r0, asr #17 │ │ │ │ │ │ │ │ 0031b2ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -161551,71 +161551,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31b3fc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31b3c0 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #208] @ 31b408 │ │ │ │ ldr r2, [pc, #208] @ 31b40c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b394 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b3d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31b32c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b3a4 │ │ │ │ strdeq sp, [lr, -r8] │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r0, ror r9 │ │ │ │ + addeq r2, sl, r0, lsr r7 │ │ │ │ │ │ │ │ 0031b410 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -161644,41 +161644,41 @@ │ │ │ │ bne 31b570 │ │ │ │ mov r0, r4 │ │ │ │ bl 30fc94 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b550 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #228] @ 31b588 │ │ │ │ ldr r2, [pc, #228] @ 31b58c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r7, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r7 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b500 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b560 │ │ │ │ ldr r2, [pc, #120] @ 31b590 │ │ │ │ ldr r3, [pc, #100] @ 31b580 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -161692,28 +161692,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31b498 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ b 31b510 │ │ │ │ mvn r4, #3 │ │ │ │ b 31b510 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [lr, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010ed990 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r4, lsl #16 │ │ │ │ + addeq r2, sl, r4, asr #11 │ │ │ │ smlatteq lr, ip, r8, sp │ │ │ │ │ │ │ │ 0031b594 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161725,71 +161725,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31b6a4 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31b668 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #208] @ 31b6b0 │ │ │ │ ldr r2, [pc, #208] @ 31b6b4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b63c │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b678 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31b5d4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b64c │ │ │ │ tsteq lr, r0, asr r8 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r8, asr #13 │ │ │ │ + addeq r2, sl, r8, lsl #9 │ │ │ │ │ │ │ │ 0031b6b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -161820,41 +161820,41 @@ │ │ │ │ mov r4, r1 │ │ │ │ bl 30fc94 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ tst r3, #2 │ │ │ │ str r6, [sp, #12] │ │ │ │ bne 31b800 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #228] @ 31b838 │ │ │ │ ldr r2, [pc, #228] @ 31b83c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r6, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r6 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r2, r9 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b7b0 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b810 │ │ │ │ ldr r2, [pc, #120] @ 31b840 │ │ │ │ ldr r3, [pc, #100] @ 31b830 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -161868,28 +161868,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31b748 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ b 31b7c0 │ │ │ │ mvn r4, #3 │ │ │ │ b 31b7c0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, ip, lsr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r0, lsl #14 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r4, asr r5 │ │ │ │ + addeq r2, sl, r4, lsl r3 │ │ │ │ tsteq lr, ip, lsr r6 │ │ │ │ │ │ │ │ 0031b844 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -161902,72 +161902,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31b95c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31b920 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #212] @ 31b968 │ │ │ │ ldr r2, [pc, #212] @ 31b96c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r8, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r8 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #108] @ 0x6c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31b8f4 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31b930 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31b888 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31b904 │ │ │ │ smlatbeq lr, r0, r5, sp │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r4, lsl r4 │ │ │ │ + ldrdeq r2, [sl], r4 │ │ │ │ │ │ │ │ 0031b970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -162007,43 +162007,43 @@ │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ add r6, sp, #8 │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 31bb54 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #348] @ 31bb8c │ │ │ │ ldr r2, [pc, #348] @ 31bb90 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r9, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r9 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #28] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 31bae8 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31bb44 │ │ │ │ ldr r2, [pc, #228] @ 31bb94 │ │ │ │ ldr r3, [pc, #208] @ 31bb84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -162075,38 +162075,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31bb64 │ │ │ │ mov r0, r6 │ │ │ │ bl 30fcd8 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31baa8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ b 31baa8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31ba24 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 31bb2c │ │ │ │ mvn r4, #3 │ │ │ │ b 31baa8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r4, ror r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r4, lsr #8 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r8, ror r2 │ │ │ │ + addeq r2, sl, r8, lsr r0 │ │ │ │ tsteq lr, r4, asr r3 │ │ │ │ │ │ │ │ 0031bb98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -162117,69 +162117,69 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31bc9c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r6, r1 │ │ │ │ tst r3, #2 │ │ │ │ bne 31bc60 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr ip, [pc, #200] @ 31bca8 │ │ │ │ ldr r2, [pc, #200] @ 31bcac │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31bc34 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31bc70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31bbd4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31bc44 │ │ │ │ tsteq lr, ip, asr #4 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r2, sl, r8, asr #1 │ │ │ │ + addeq r1, sl, r8, lsl #29 │ │ │ │ │ │ │ │ 0031bcb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -162191,72 +162191,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31bdc8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31bd8c │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #212] @ 31bdd4 │ │ │ │ ldr r2, [pc, #212] @ 31bdd8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r8, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r8 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #144] @ 0x90 │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31bd60 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31bd9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31bcf4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31bd70 │ │ │ │ tsteq lr, r4, lsr r1 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, r8, lsr #31 │ │ │ │ + addeq r1, sl, r8, ror #26 │ │ │ │ │ │ │ │ 0031bddc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -162264,53 +162264,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 31be98 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #136] @ 31bea4 │ │ │ │ ldr r2, [pc, #136] @ 31bea8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31be78 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31be7c │ │ │ │ tsteq lr, r8 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, r8, lsl #29 │ │ │ │ + addeq r1, sl, r8, asr #24 │ │ │ │ │ │ │ │ 0031beac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -162319,29 +162319,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r0, #16] │ │ │ │ sub sp, sp, #20 │ │ │ │ bne 31bf7c │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #152] @ 31bf88 │ │ │ │ ldr r2, [pc, #152] @ 31bf8c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r7, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r7 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r9, #12] │ │ │ │ ldr lr, [lr, #4] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r1, r4 │ │ │ │ str lr, [sp] │ │ │ │ mov r3, r5 │ │ │ │ @@ -162349,27 +162349,27 @@ │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31bf5c │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31bf60 │ │ │ │ tsteq lr, ip, lsr pc │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - @ instruction: 0x008a1db4 │ │ │ │ + addeq r1, sl, r4, ror fp │ │ │ │ │ │ │ │ 0031bf90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -162408,44 +162408,44 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #16 │ │ │ │ tst r3, #2 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 31c174 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #356] @ 31c1b0 │ │ │ │ ldr r2, [pc, #356] @ 31c1b4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov sl, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, sl │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r9 │ │ │ │ add r9, r5, #16 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr sl, [r3, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 31c108 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 31c164 │ │ │ │ ldr r2, [pc, #232] @ 31c1b8 │ │ │ │ ldr r3, [pc, #208] @ 31c1a4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -162477,39 +162477,39 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 31c184 │ │ │ │ mov r0, r6 │ │ │ │ bl 30fcd8 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 31c0c8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ b 31c0c8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31c040 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 31c14c │ │ │ │ mvn r4, #3 │ │ │ │ b 31c0c8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r4, asr lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r4, lsl #28 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, ip, asr ip │ │ │ │ + addeq r1, sl, ip, lsl sl │ │ │ │ tsteq lr, r4, lsr sp │ │ │ │ │ │ │ │ 0031c1bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -162535,42 +162535,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r9, [r0, #7] │ │ │ │ cmp r9, #0 │ │ │ │ bne 31c2f0 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #188] @ 31c2fc │ │ │ │ ldr r2, [pc, #188] @ 31c300 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r6, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r6 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ ldr r6, [r2, #136] @ 0x88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c2a0 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -162586,34 +162586,34 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c200 │ │ │ │ tsteq lr, r4, lsr #24 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, r4, ror #20 │ │ │ │ - b b8a0e8 │ │ │ │ + addeq r1, sl, r4, lsr #16 │ │ │ │ + b b89ea8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl b8a0e8 │ │ │ │ + bl b89ea8 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0031c32c : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #16] @ 31c348 │ │ │ │ ldr r0, [pc, #16] @ 31c34c │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r3 │ │ │ │ - b b8c4fc │ │ │ │ + b b8c2bc │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ │ │ │ │ 0031c350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -162627,72 +162627,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 31c468 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31c42c │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #212] @ 31c474 │ │ │ │ ldr r2, [pc, #212] @ 31c478 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r8, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r8 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r2, #124] @ 0x7c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c400 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c43c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31c394 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c410 │ │ │ │ @ instruction: 0x010eca94 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, r8, lsl #18 │ │ │ │ + addeq r1, sl, r8, asr #13 │ │ │ │ │ │ │ │ 0031c47c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -162704,74 +162704,74 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 31c59c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31c560 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #220] @ 31c5a8 │ │ │ │ ldr r2, [pc, #220] @ 31c5ac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r8, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r8 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r0, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c534 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c570 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31c4c0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c544 │ │ │ │ tsteq lr, r8, ror #18 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - ldrdeq r1, [sl], ip │ │ │ │ + umulleq r1, sl, ip, r5 │ │ │ │ │ │ │ │ 0031c5b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -162783,29 +162783,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 31c6d8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 31c69c │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #228] @ 31c6e4 │ │ │ │ ldr r2, [pc, #228] @ 31c6e8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r8, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r8 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r5, #16 │ │ │ │ @@ -162814,45 +162814,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c670 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c6ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31c5f4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c680 │ │ │ │ tsteq lr, r4, lsr r8 │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, r8, lsr #13 │ │ │ │ + addeq r1, sl, r8, ror #8 │ │ │ │ │ │ │ │ 0031c6ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -162863,71 +162863,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 31c7fc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 31c7c0 │ │ │ │ - bl b8bc28 │ │ │ │ + bl b8b9e8 │ │ │ │ ldr r3, [pc, #208] @ 31c808 │ │ │ │ ldr r2, [pc, #208] @ 31c80c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b880ec │ │ │ │ - bl b8a148 │ │ │ │ + bl b87eac │ │ │ │ + bl b89f08 │ │ │ │ mov r0, r4 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31c794 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl b8a148 │ │ │ │ + bl b89f08 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 31c7d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b11c │ │ │ │ + bl b8aedc │ │ │ │ b 31c72c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl b8b274 │ │ │ │ + bl b8b034 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 31c7a4 │ │ │ │ strdeq ip, [lr, -r8] │ │ │ │ ldrdeq r6, [r0], -ip │ │ │ │ - addeq r1, sl, r0, ror r5 │ │ │ │ + addeq r1, sl, r0, lsr r3 │ │ │ │ │ │ │ │ 0031c810 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -162949,15 +162949,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r3, [sl], r4 │ │ │ │ + umulleq r2, sl, r4, lr │ │ │ │ │ │ │ │ 0031c880 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -162978,15 +162978,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r3, sl, r4, rrx │ │ │ │ + addeq r2, sl, r4, lsr #28 │ │ │ │ │ │ │ │ 0031c8ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -163005,15 +163005,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r2, [sl], r8 │ │ │ │ + @ instruction: 0x008a2db8 │ │ │ │ │ │ │ │ 0031c950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -163038,82 +163038,82 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r2, sl, ip, lsl #31 │ │ │ │ + addeq r2, sl, ip, asr #26 │ │ │ │ │ │ │ │ 0031c9cc : │ │ │ │ b 27e710 │ │ │ │ │ │ │ │ 0031c9d0 : │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 31ca00 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r9, ip, r4, asr r8 │ │ │ │ │ │ │ │ 0031ca04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ 31cab0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #144] @ 31cab4 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r2, [pc, #132] @ 31cab8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31ca90 │ │ │ │ ldr r2, [pc, #92] @ 31cabc │ │ │ │ add r5, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r2, sl, ip, lsl #30 │ │ │ │ - adceq lr, r1, r4, asr #22 │ │ │ │ - ldrdeq r2, [sl], r8 │ │ │ │ - addeq r2, sl, r4, ror #29 │ │ │ │ + addeq r2, sl, ip, asr #25 │ │ │ │ + adceq lr, r1, r4, lsl #18 │ │ │ │ + umulleq r2, sl, r8, ip │ │ │ │ + addeq r2, sl, r4, lsr #25 │ │ │ │ │ │ │ │ 0031cac0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -163128,59 +163128,59 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ 31cbb8 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #160] @ 31cbbc │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 31cb88 │ │ │ │ ldr sl, [pc, #136] @ 31cbc0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add sl, pc, sl │ │ │ │ add ip, r7, #52 @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 31cb88 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ blx fp │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 31caf8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq lr, r1, ip, lsl #21 │ │ │ │ - addeq r7, r9, r8, lsr #7 │ │ │ │ - strdeq r6, [ip], r8 │ │ │ │ - addeq r2, sl, r8, asr lr │ │ │ │ - addeq r2, sl, ip, asr #28 │ │ │ │ + adceq lr, r1, ip, asr #16 │ │ │ │ + addeq r7, r9, r8, ror #2 │ │ │ │ + @ instruction: 0x008c61b8 │ │ │ │ + addeq r2, sl, r8, lsl ip │ │ │ │ + addeq r2, sl, ip, lsl #24 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r1, r0 │ │ │ │ @@ -163347,21 +163347,21 @@ │ │ │ │ ldr r1, [pc, #40] @ 31ce90 │ │ │ │ ldr r0, [pc, #40] @ 31ce94 │ │ │ │ ldr r2, [pc, #40] @ 31ce98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlaleq lr, r1, r8, r7 │ │ │ │ - addeq r2, sl, r0, ror #22 │ │ │ │ - addeq r2, sl, r0, ror fp │ │ │ │ + adceq lr, r1, r8, asr r5 │ │ │ │ + addeq r2, sl, r0, lsr #18 │ │ │ │ + addeq r2, sl, r0, lsr r9 │ │ │ │ andeq r0, r0, sl, lsl r6 │ │ │ │ - adceq lr, r1, r8, ror r7 │ │ │ │ - addeq r2, sl, r0, asr #22 │ │ │ │ - addeq r2, sl, ip, asr fp │ │ │ │ + adceq lr, r1, r8, lsr r5 │ │ │ │ + addeq r2, sl, r0, lsl #18 │ │ │ │ + addeq r2, sl, ip, lsl r9 │ │ │ │ andeq r0, r0, lr, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -163385,18 +163385,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 31cf20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addeq r2, sl, r0, lsl fp │ │ │ │ - adceq lr, r1, r8, ror #13 │ │ │ │ - @ instruction: 0x008a2ab0 │ │ │ │ - ldrdeq r2, [sl], r8 │ │ │ │ + ldrdeq r2, [sl], r0 │ │ │ │ + adceq lr, r1, r8, lsr #9 │ │ │ │ + addeq r2, sl, r0, ror r8 │ │ │ │ + umulleq r2, sl, r8, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #476] @ 31d120 │ │ │ │ @@ -163518,19 +163518,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x010ebeb8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r8, r4, r0, asr #22 │ │ │ │ + addseq r8, r4, r0, lsl #18 │ │ │ │ smlabteq lr, ip, sp, fp │ │ │ │ - ldrdeq lr, [r1], ip @ │ │ │ │ - addeq r2, sl, r4, lsr #17 │ │ │ │ - addeq r2, sl, ip, ror #17 │ │ │ │ + umlaleq lr, r1, ip, r2 │ │ │ │ + addeq r2, sl, r4, ror #12 │ │ │ │ + addeq r2, sl, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr ip, [pc, #120] @ 31d1d0 │ │ │ │ ldr r3, [pc, #120] @ 31d1d4 │ │ │ │ @@ -163562,15 +163562,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatbeq lr, ip, ip, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r4, r0, asr #22 │ │ │ │ + addseq r6, r4, r0, lsl #18 │ │ │ │ tsteq lr, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ 31d2e0 │ │ │ │ @@ -163631,17 +163631,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r8, lsl #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010ebb90 │ │ │ │ - adceq lr, r1, r8, lsr #6 │ │ │ │ - addeq r2, sl, r0, ror #14 │ │ │ │ - addeq r2, sl, ip, ror #13 │ │ │ │ + adceq lr, r1, r8, ror #1 │ │ │ │ + addeq r2, sl, r0, lsr #10 │ │ │ │ + addeq r2, sl, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #328] @ 31d45c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -164372,17 +164372,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ smlabteq lr, ip, r0, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r0, lsr r0 │ │ │ │ - adceq sp, r1, r0, asr #15 │ │ │ │ - addeq r1, sl, r4, lsl #23 │ │ │ │ - addeq r1, sl, r0, lsl #24 │ │ │ │ + adceq sp, r1, r0, lsl #11 │ │ │ │ + addeq r1, sl, r4, asr #18 │ │ │ │ + addeq r1, sl, r0, asr #19 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 0031de58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -164419,17 +164419,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 31df08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq sp, r8, asr #24 │ │ │ │ - adceq sp, r1, r4, lsl #14 │ │ │ │ - addeq r1, sl, r8, asr #21 │ │ │ │ - addeq r1, sl, r0, ror #22 │ │ │ │ + adceq sp, r1, r4, asr #9 │ │ │ │ + addeq r1, sl, r8, lsl #17 │ │ │ │ + addeq r1, sl, r0, lsr #18 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ │ │ │ │ 0031df0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -164586,18 +164586,18 @@ │ │ │ │ ldr r2, [pc, #36] @ 31e198 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq lr, ip, ror lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sp, r1, ip, lsl #12 │ │ │ │ + adceq sp, r1, ip, asr #7 │ │ │ │ smlatbeq lr, r4, sp, sl │ │ │ │ - adceq sp, r1, r0, lsl #9 │ │ │ │ - addeq r1, sl, r0, asr #16 │ │ │ │ + adceq sp, r1, r0, asr #4 │ │ │ │ + addeq r1, sl, r0, lsl #12 │ │ │ │ andeq r0, r0, r9, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 31e2a8 │ │ │ │ @@ -165415,15 +165415,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq sp, r0, ror #25 │ │ │ │ - addseq r4, r4, r0, lsr #29 │ │ │ │ + addseq r4, r4, r0, ror #24 │ │ │ │ │ │ │ │ 0031ee50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r0, #6 │ │ │ │ @@ -165460,17 +165460,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 31ef04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq sp, r8, lsr ip │ │ │ │ - adceq ip, r1, r8, lsl #14 │ │ │ │ - addeq r0, sl, ip, asr #21 │ │ │ │ - addeq r0, sl, r0, ror fp │ │ │ │ + adceq ip, r1, r8, asr #9 │ │ │ │ + addeq r0, sl, ip, lsl #17 │ │ │ │ + addeq r0, sl, r0, lsr r9 │ │ │ │ andeq r0, r0, r2, ror #4 │ │ │ │ │ │ │ │ 0031ef08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -166246,15 +166246,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq sp, r0, ror r0 │ │ │ │ - addseq r4, r4, r8, lsr r2 │ │ │ │ + @ instruction: 0x00943ff8 │ │ │ │ │ │ │ │ 0031faa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -166284,15 +166284,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq sp, ip, ror #31 │ │ │ │ - @ instruction: 0x009441b4 │ │ │ │ + addseq r3, r4, r4, ror pc │ │ │ │ │ │ │ │ 0031fb34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -166326,15 +166326,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r8, asr pc │ │ │ │ - addseq r4, r4, r0, lsr #2 │ │ │ │ + addseq r3, r4, r0, ror #29 │ │ │ │ │ │ │ │ 0031fbd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166371,15 +166371,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, ip, lsr #29 │ │ │ │ - addseq r4, r4, r0, lsl #1 │ │ │ │ + addseq r3, r4, r0, asr #28 │ │ │ │ │ │ │ │ 0031fc80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166419,15 +166419,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r0, lsl #28 │ │ │ │ - @ instruction: 0x00943fd4 │ │ │ │ + umullseq r3, r4, r4, sp │ │ │ │ │ │ │ │ 0031fd38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166470,15 +166470,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r8, asr #26 │ │ │ │ - addseq r3, r4, ip, lsl pc │ │ │ │ + @ instruction: 0x00943cdc │ │ │ │ │ │ │ │ 0031fdfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -166524,15 +166524,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r4, lsl #25 │ │ │ │ - addseq r3, r4, r8, asr lr │ │ │ │ + addseq r3, r4, r8, lsl ip │ │ │ │ │ │ │ │ 0031fecc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -166801,19 +166801,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq lr, r4, lsl #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r4, ror #22 │ │ │ │ - addseq r3, r4, ip, asr #20 │ │ │ │ + addseq r3, r4, ip, lsl #16 │ │ │ │ tsteq lr, r0, ror #22 │ │ │ │ - strdeq fp, [r1], r4 @ │ │ │ │ - @ instruction: 0x0089f6b8 │ │ │ │ - addeq pc, r9, r8, ror #14 │ │ │ │ + strheq fp, [r1], r4 @ │ │ │ │ + addeq pc, r9, r8, ror r4 @ │ │ │ │ + addeq pc, r9, r8, lsr #10 │ │ │ │ andeq r0, r0, r3, lsl #7 │ │ │ │ │ │ │ │ 0032032c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -167051,17 +167051,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ ldrdeq r8, [lr, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r8, lsr r5 │ │ │ │ smlabbeq lr, ip, r7, r8 │ │ │ │ - adceq sl, r1, r0, lsr #30 │ │ │ │ - addeq pc, r9, r4, ror #5 │ │ │ │ - addeq pc, r9, ip, lsr #7 │ │ │ │ + adceq sl, r1, r0, ror #25 │ │ │ │ + addeq pc, r9, r4, lsr #1 │ │ │ │ + addeq pc, r9, ip, ror #2 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 003206fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -167234,17 +167234,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq lr, r4, ror r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011d51fc │ │ │ │ smlabteq lr, r0, r4, r8 │ │ │ │ - adceq sl, r1, r4, asr ip │ │ │ │ - addeq pc, r9, r8, lsl r0 @ │ │ │ │ - strdeq pc, [r9], r0 │ │ │ │ + adceq sl, r1, r4, lsl sl │ │ │ │ + ldrdeq lr, [r9], r8 │ │ │ │ + @ instruction: 0x0089eeb0 │ │ │ │ andeq r0, r0, ip, lsl r4 │ │ │ │ │ │ │ │ 003209c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -167601,19 +167601,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ smlatteq lr, r0, pc, r7 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r4, ror #24 │ │ │ │ - addseq r2, r4, r0, lsl lr │ │ │ │ + @ instruction: 0x00942bd0 │ │ │ │ tsteq lr, r0, asr #30 │ │ │ │ - ldrdeq sl, [r1], r4 @ │ │ │ │ - umulleq lr, r9, r8, sl │ │ │ │ - addeq lr, r9, ip, ror fp │ │ │ │ + umlaleq sl, r1, r4, r4 │ │ │ │ + addeq lr, r9, r8, asr r8 │ │ │ │ + addeq lr, r9, ip, lsr r9 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 00320f4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -167928,15 +167928,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ strdeq r7, [lr, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r0, ror r7 │ │ │ │ - addseq r2, r4, r0, lsl r9 │ │ │ │ + @ instruction: 0x009426d0 │ │ │ │ tsteq lr, r8, lsr #20 │ │ │ │ │ │ │ │ 00321430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168117,15 +168117,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatteq lr, r8, r7, r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r8, asr r4 │ │ │ │ - addseq r2, r4, ip, lsl r6 │ │ │ │ + @ instruction: 0x009423dc │ │ │ │ tsteq lr, ip, asr #14 │ │ │ │ │ │ │ │ 0032170c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -168197,15 +168197,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r7, [lr, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r0, asr r3 │ │ │ │ - addseq r2, r4, ip, asr #9 │ │ │ │ + addseq r2, r4, ip, lsl #5 │ │ │ │ tsteq lr, r4, lsl r6 │ │ │ │ │ │ │ │ 00321844 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -168245,15 +168245,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r8, asr #4 │ │ │ │ - addseq r2, r4, r0, ror #7 │ │ │ │ + addseq r2, r4, r0, lsr #3 │ │ │ │ │ │ │ │ 003218f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ @@ -168292,15 +168292,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @ instruction: 0x011d4194 │ │ │ │ - addseq r2, r4, ip, lsr #6 │ │ │ │ + addseq r2, r4, ip, ror #1 │ │ │ │ │ │ │ │ 003219ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168406,17 +168406,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 321b6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011d3fd0 │ │ │ │ - adceq r9, r1, r0, lsr #21 │ │ │ │ - addeq sp, r9, r4, ror #28 │ │ │ │ - addeq sp, r9, r8, asr pc │ │ │ │ + adceq r9, r1, r0, ror #16 │ │ │ │ + addeq sp, r9, r4, lsr #24 │ │ │ │ + addeq sp, r9, r8, lsl sp │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 00321b70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -168675,17 +168675,17 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ swpeq r7, r8, [lr] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, ip, lsl sp │ │ │ │ tsteq lr, r4, lsl #30 │ │ │ │ - umlaleq r9, r1, ip, r6 │ │ │ │ - addeq sp, r9, r8, ror #22 │ │ │ │ - addeq sp, r9, ip, asr sl │ │ │ │ + adceq r9, r1, ip, asr r4 │ │ │ │ + addeq sp, r9, r8, lsr #18 │ │ │ │ + addeq sp, r9, ip, lsl r8 │ │ │ │ andeq r0, r0, fp, lsr r5 │ │ │ │ │ │ │ │ 00321f8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -168899,17 +168899,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq lr, r4, ror #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x011d38d8 │ │ │ │ smlatbeq lr, ip, fp, r6 │ │ │ │ - adceq r9, r1, r0, asr #6 │ │ │ │ - addeq sp, r9, r4, lsl #14 │ │ │ │ - addeq sp, r9, r8, lsl r8 │ │ │ │ + adceq r9, r1, r0, lsl #2 │ │ │ │ + addeq sp, r9, r4, asr #9 │ │ │ │ + ldrdeq sp, [r9], r8 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ │ │ │ │ 003222dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -169247,33 +169247,33 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ smlabteq lr, ip, r9, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r4, asr r6 │ │ │ │ ldrdeq r6, [lr, -ip] │ │ │ │ - adceq r8, r1, r0, ror lr │ │ │ │ - addeq sp, r9, r4, lsr r2 │ │ │ │ - umulleq sp, r9, r8, r3 │ │ │ │ + adceq r8, r1, r0, lsr ip │ │ │ │ + strdeq ip, [r9], r4 │ │ │ │ + addeq sp, r9, r8, asr r1 │ │ │ │ andeq r0, r0, pc, lsr #12 │ │ │ │ - adceq r8, r1, ip, asr #28 │ │ │ │ - addeq sp, r9, r0, lsl r2 │ │ │ │ - addeq sp, r9, r4, ror #6 │ │ │ │ + adceq r8, r1, ip, lsl #24 │ │ │ │ + ldrdeq ip, [r9], r0 │ │ │ │ + addeq sp, r9, r4, lsr #2 │ │ │ │ andeq r0, r0, lr, lsr #12 │ │ │ │ - adceq r8, r1, r8, lsr #28 │ │ │ │ - addeq sp, r9, ip, ror #3 │ │ │ │ - addeq sp, r9, r0, lsr r3 │ │ │ │ + adceq r8, r1, r8, ror #23 │ │ │ │ + addeq ip, r9, ip, lsr #31 │ │ │ │ + strdeq sp, [r9], r0 │ │ │ │ andeq r0, r0, sp, lsr #12 │ │ │ │ - adceq r8, r1, r4, lsl #28 │ │ │ │ - addeq sp, r9, r8, asr #3 │ │ │ │ - strdeq sp, [r9], ip │ │ │ │ + adceq r8, r1, r4, asr #23 │ │ │ │ + addeq ip, r9, r8, lsl #31 │ │ │ │ + strheq sp, [r9], ip │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ - adceq r8, r1, r0, ror #27 │ │ │ │ - addeq sp, r9, r4, lsr #3 │ │ │ │ - addeq sp, r9, r4, asr #5 │ │ │ │ + adceq r8, r1, r0, lsr #23 │ │ │ │ + addeq ip, r9, r4, ror #30 │ │ │ │ + addeq sp, r9, r4, lsl #1 │ │ │ │ andeq r0, r0, fp, lsr #12 │ │ │ │ │ │ │ │ 0032287c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169534,19 +169534,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x010e62b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r4, lsr pc │ │ │ │ - addseq r1, r4, r8, asr #1 │ │ │ │ + addseq r0, r4, r8, lsl #29 │ │ │ │ strdeq r6, [lr, -r4] │ │ │ │ - adceq r8, r1, r8, lsl #19 │ │ │ │ - addeq ip, r9, ip, asr #26 │ │ │ │ - addeq ip, r9, r0, asr #29 │ │ │ │ + adceq r8, r1, r8, asr #14 │ │ │ │ + addeq ip, r9, ip, lsl #22 │ │ │ │ + addeq ip, r9, r0, lsl #25 │ │ │ │ andeq r0, r0, r9, ror r6 │ │ │ │ │ │ │ │ 00322c98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169733,15 +169733,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq sp, r0, asr #23 │ │ │ │ - @ instruction: 0x00940db4 │ │ │ │ + addseq r0, r4, r4, ror fp │ │ │ │ │ │ │ │ 00322f88 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #115 @ 0x73 │ │ │ │ b 31e19c │ │ │ │ @@ -169890,19 +169890,19 @@ │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010e5db0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, r9, r4, lsr #20 │ │ │ │ + addeq ip, r9, r4, ror #15 │ │ │ │ @ instruction: 0x010e5c98 │ │ │ │ - adceq r8, r1, r0, lsr r4 │ │ │ │ - addeq ip, r9, r8, lsl #19 │ │ │ │ - strdeq ip, [r9], r0 │ │ │ │ + strdeq r8, [r1], r0 @ │ │ │ │ + addeq ip, r9, r8, asr #14 │ │ │ │ + @ instruction: 0x0089c5b0 │ │ │ │ @ instruction: 0x000006b5 │ │ │ │ │ │ │ │ 003231f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -169950,15 +169950,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [lr, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq ip, [r9], ip @ │ │ │ │ + @ instruction: 0x0089c6bc │ │ │ │ smlabbeq lr, r4, fp, r5 │ │ │ │ │ │ │ │ 003232d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -169994,17 +169994,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 323370 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 323374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umlaleq r8, r1, r4, r2 │ │ │ │ - addeq ip, r9, r8, asr r6 │ │ │ │ - addeq ip, r9, r8, lsl r8 │ │ │ │ + adceq r8, r1, r4, asr r0 │ │ │ │ + addeq ip, r9, r8, lsl r4 │ │ │ │ + ldrdeq ip, [r9], r8 │ │ │ │ andeq r0, r0, r5, ror #13 │ │ │ │ │ │ │ │ 00323378 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -170300,33 +170300,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabteq lr, r8, r8, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, r9, r0, asr r6 │ │ │ │ - addeq ip, r9, r4, asr #12 │ │ │ │ - addeq ip, r9, r8, lsr r5 │ │ │ │ - addeq ip, r9, r0, lsr #11 │ │ │ │ - addeq ip, r9, r0, lsl #11 │ │ │ │ - addeq ip, r9, r4, lsl #10 │ │ │ │ - umulleq ip, r9, r0, r4 │ │ │ │ - addeq ip, r9, ip, lsr #9 │ │ │ │ + addeq ip, r9, r0, lsl r4 │ │ │ │ + addeq ip, r9, r4, lsl #8 │ │ │ │ + strdeq ip, [r9], r8 │ │ │ │ + addeq ip, r9, r0, ror #6 │ │ │ │ + addeq ip, r9, r0, asr #6 │ │ │ │ + addeq ip, r9, r4, asr #5 │ │ │ │ + addeq ip, r9, r0, asr r2 │ │ │ │ + addeq ip, r9, ip, ror #4 │ │ │ │ @ instruction: 0x010e56bc │ │ │ │ - adceq r7, r1, r8, asr #28 │ │ │ │ - strdeq ip, [r9], ip @ │ │ │ │ - addeq ip, r9, r8, lsl #4 │ │ │ │ + adceq r7, r1, r8, lsl #24 │ │ │ │ + @ instruction: 0x0089c1bc │ │ │ │ + addeq fp, r9, r8, asr #31 │ │ │ │ andeq r0, r0, pc, lsl #14 │ │ │ │ - adceq r7, r1, r4, lsr #28 │ │ │ │ - addeq ip, r9, r4, ror #3 │ │ │ │ + adceq r7, r1, r4, ror #23 │ │ │ │ + addeq fp, r9, r4, lsr #31 │ │ │ │ andeq r0, r0, r7, lsl r7 │ │ │ │ - strdeq r7, [r1], ip @ │ │ │ │ - addeq ip, r9, ip, asr #7 │ │ │ │ - @ instruction: 0x0089c1bc │ │ │ │ + @ instruction: 0x00a17bbc │ │ │ │ + addeq ip, r9, ip, lsl #3 │ │ │ │ + addeq fp, r9, ip, ror pc │ │ │ │ andeq r0, r0, r3, lsl r7 │ │ │ │ │ │ │ │ 00323860 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -170413,16 +170413,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq lr, r0, r5, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, r9, r4, lsr r3 │ │ │ │ - addeq ip, r9, ip, ror #4 │ │ │ │ + strdeq ip, [r9], r4 │ │ │ │ + addeq ip, r9, ip, lsr #32 │ │ │ │ smlabbeq lr, r0, r4, r5 │ │ │ │ │ │ │ │ 003239d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -170509,16 +170509,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r8, lsl #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, r9, r4, asr #3 │ │ │ │ - strdeq ip, [r9], r4 │ │ │ │ + addeq fp, r9, r4, lsl #31 │ │ │ │ + @ instruction: 0x0089beb4 │ │ │ │ tsteq lr, r8, lsl #6 │ │ │ │ │ │ │ │ 00323b50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -170918,17 +170918,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq lr, r4, ror #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq lr, r4, ip, r4 │ │ │ │ - adceq r7, r1, r8, ror r4 │ │ │ │ - addeq fp, r9, ip, lsr r8 │ │ │ │ - addeq fp, r9, r8, lsl #21 │ │ │ │ + adceq r7, r1, r8, lsr r2 │ │ │ │ + strdeq fp, [r9], ip │ │ │ │ + addeq fp, r9, r8, asr #16 │ │ │ │ andeq r0, r0, r9, lsr #15 │ │ │ │ │ │ │ │ 003241a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -171027,19 +171027,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 324350 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq lr, r0, asr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, r9, r0, lsl sl │ │ │ │ + ldrdeq fp, [r9], r0 │ │ │ │ tsteq lr, r4, lsr fp │ │ │ │ - adceq r7, r1, r8, asr #5 │ │ │ │ - addeq fp, r9, ip, lsl #13 │ │ │ │ - strdeq fp, [r9], r4 │ │ │ │ + adceq r7, r1, r8, lsl #1 │ │ │ │ + addeq fp, r9, ip, asr #8 │ │ │ │ + @ instruction: 0x0089b6b4 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ │ │ │ │ 00324354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -171302,15 +171302,15 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ bl 27e5d8 │ │ │ │ b 324650 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq lr, ip, sl, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, r9, r8, lsl #17 │ │ │ │ + addeq fp, r9, r8, asr #12 │ │ │ │ smlatbeq lr, r0, r7, r4 │ │ │ │ │ │ │ │ 00324788 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -171325,25 +171325,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #792] @ 324af8 │ │ │ │ ldr r2, [pc, #792] @ 324afc │ │ │ │ ldr r1, [pc, #792] @ 324b00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r8, [r7, #176] @ 0xb0 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r2, #19 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r8, [sp, #28] │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ @@ -171526,30 +171526,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 324b38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq lr, r4, asr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r6, r1, r0, lsl #28 │ │ │ │ - umulleq pc, r8, r4, r6 @ │ │ │ │ - @ instruction: 0x009436f8 │ │ │ │ - addeq fp, r9, ip, lsl r4 │ │ │ │ + adceq r6, r1, r0, asr #23 │ │ │ │ + addeq pc, r8, r4, asr r4 @ │ │ │ │ + @ instruction: 0x009434b8 │ │ │ │ + ldrdeq fp, [r9], ip │ │ │ │ smlabteq lr, r0, r3, r4 │ │ │ │ - adceq r6, r1, r4, asr fp │ │ │ │ - addeq sl, r9, r8, lsl pc │ │ │ │ - addeq fp, r9, r0, lsl r2 │ │ │ │ + adceq r6, r1, r4, lsl r9 │ │ │ │ + ldrdeq sl, [r9], r8 │ │ │ │ + ldrdeq sl, [r9], r0 │ │ │ │ muleq r0, r9, r8 │ │ │ │ - adceq r6, r1, r0, lsr fp │ │ │ │ - strdeq sl, [r9], r4 │ │ │ │ - addeq fp, r9, r0, asr #3 │ │ │ │ + strdeq r6, [r1], r0 @ │ │ │ │ + @ instruction: 0x0089acb4 │ │ │ │ + addeq sl, r9, r0, lsl #31 │ │ │ │ andeq r0, r0, r6, lsl #17 │ │ │ │ - adceq r6, r1, ip, lsl #22 │ │ │ │ - ldrdeq sl, [r9], r0 │ │ │ │ - addeq fp, r9, r0, ror r1 │ │ │ │ + adceq r6, r1, ip, asr #17 │ │ │ │ + umulleq sl, r9, r0, ip │ │ │ │ + addeq sl, r9, r0, lsr pc │ │ │ │ andeq r0, r0, sl, ror r8 │ │ │ │ │ │ │ │ 00324b3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -172148,23 +172148,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 3254cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ smlatbeq lr, r8, r2, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, r9, ip, lsr r1 │ │ │ │ - addeq sl, r9, r8, ror #30 │ │ │ │ - addeq sl, r9, r0, lsl pc │ │ │ │ - addeq sl, r9, r8, asr r9 │ │ │ │ - addseq sl, r6, r8, asr r4 │ │ │ │ + strdeq sl, [r9], ip │ │ │ │ + addeq sl, r9, r8, lsr #26 │ │ │ │ + ldrdeq sl, [r9], r0 │ │ │ │ + addeq sl, r9, r8, lsl r7 │ │ │ │ + addseq sl, r6, r8, lsl r2 │ │ │ │ tsteq lr, ip, lsl sl │ │ │ │ - adceq r6, r1, ip, asr r1 │ │ │ │ - addeq sl, r9, r0, lsr #10 │ │ │ │ - addeq sl, r9, r8, asr #16 │ │ │ │ + adceq r5, r1, ip, lsl pc │ │ │ │ + addeq sl, r9, r0, ror #5 │ │ │ │ + addeq sl, r9, r8, lsl #12 │ │ │ │ andeq r0, r0, pc, lsr #18 │ │ │ │ │ │ │ │ 003254d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -172191,22 +172191,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ add sl, pc, sl │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ - bl 934d1c │ │ │ │ + bl 934adc │ │ │ │ ldr r2, [pc, #676] @ 3257fc │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #29 │ │ │ │ bl 27ea34 │ │ │ │ ldr r3, [pc, #632] @ 325800 │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ @@ -172239,15 +172239,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r6, [sp, #23] │ │ │ │ bl 27e5d8 │ │ │ │ ldr r1, [pc, #508] @ 325804 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, r6 │ │ │ │ beq 32578c │ │ │ │ mov r6, #0 │ │ │ │ mov r3, #6 │ │ │ │ mov r9, r6 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov sl, #8 │ │ │ │ @@ -172338,21 +172338,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #132] @ 325818 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ subs r6, r0, #0 │ │ │ │ bne 325618 │ │ │ │ ldr r1, [pc, #112] @ 32581c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 3257d0 │ │ │ │ mov r9, r6 │ │ │ │ mov r3, #7 │ │ │ │ ldr r6, [pc, #84] @ 325820 │ │ │ │ b 325624 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @@ -172360,28 +172360,28 @@ │ │ │ │ ldr r2, [pc, #76] @ 325828 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, sl, #436 @ 0x1b4 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq lr, r4, lsl r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq sl, [r9], ip │ │ │ │ - addseq r9, r6, r4, lsr #1 │ │ │ │ - adceq r6, r1, r8, lsr #1 │ │ │ │ - umulleq sl, r9, r4, r7 │ │ │ │ - addeq sl, r9, r0, lsl #15 │ │ │ │ - addeq sl, r9, r8, lsl #14 │ │ │ │ - addeq sl, r9, r0, asr r6 │ │ │ │ - addeq sl, r9, r0, lsl r6 │ │ │ │ - addeq sl, r9, ip, lsr r4 │ │ │ │ + umulleq sl, r9, ip, r5 │ │ │ │ + addseq r8, r6, r4, ror #28 │ │ │ │ + adceq r5, r1, r8, ror #28 │ │ │ │ + addeq sl, r9, r4, asr r5 │ │ │ │ + addeq sl, r9, r0, asr #10 │ │ │ │ + addeq sl, r9, r8, asr #9 │ │ │ │ + addeq sl, r9, r0, lsl r4 │ │ │ │ + ldrdeq sl, [r9], r0 │ │ │ │ + strdeq sl, [r9], ip │ │ │ │ @ instruction: 0x010e36b4 │ │ │ │ - addeq sl, r9, r4, lsl #11 │ │ │ │ - addeq sl, r9, ip, ror r5 │ │ │ │ + addeq sl, r9, r4, asr #6 │ │ │ │ + addeq sl, r9, ip, lsr r3 │ │ │ │ cdp2 0, 13, cr0, cr4, cr0, {2} │ │ │ │ - ldrdeq sl, [r9], r8 │ │ │ │ + umulleq r9, r9, r8, pc @ │ │ │ │ andeq r0, r0, r3, asr r9 │ │ │ │ │ │ │ │ 0032582c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ @@ -172853,17 +172853,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 325fa8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq sp, r8, lsr r2 │ │ │ │ @ instruction: 0xffff73b0 │ │ │ │ - adceq r5, r1, r8, ror #12 │ │ │ │ - addeq r9, r9, ip, lsr #20 │ │ │ │ - @ instruction: 0x00899db4 │ │ │ │ + adceq r5, r1, r8, lsr #8 │ │ │ │ + addeq r9, r9, ip, ror #15 │ │ │ │ + addeq r9, r9, r4, ror fp │ │ │ │ andeq r0, r0, sp, ror #19 │ │ │ │ │ │ │ │ 00325fac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -173193,20 +173193,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #202 @ 0xca │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ smlabteq lr, r4, sl, r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq lr, ip, r9, r2 │ │ │ │ - adceq r5, r1, ip, lsr #6 │ │ │ │ - addeq r9, r9, r4, lsl #18 │ │ │ │ - addeq r9, r9, r0, lsr #18 │ │ │ │ - adceq r5, r1, ip, lsl #6 │ │ │ │ - addeq r9, r9, r4, ror #17 │ │ │ │ - addeq r9, r9, r4, lsr #18 │ │ │ │ + adceq r5, r1, ip, ror #1 │ │ │ │ + addeq r9, r9, r4, asr #13 │ │ │ │ + addeq r9, r9, r0, ror #13 │ │ │ │ + adceq r5, r1, ip, asr #1 │ │ │ │ + addeq r9, r9, r4, lsr #13 │ │ │ │ + addeq r9, r9, r4, ror #13 │ │ │ │ │ │ │ │ 003264dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov r7, r2 │ │ │ │ @@ -173337,29 +173337,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq lr, r8, lsl #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r8, lsl #16 │ │ │ │ - adceq r5, r1, r8, ror #2 │ │ │ │ - addeq r9, r9, r0, asr #14 │ │ │ │ - addeq r9, r9, r4, lsl r8 │ │ │ │ - adceq r5, r1, r4, asr #2 │ │ │ │ - addeq r9, r9, ip, lsl r7 │ │ │ │ - ldrdeq r9, [r9], r0 │ │ │ │ - adceq r5, r1, r0, lsr #2 │ │ │ │ - strdeq r9, [r9], r8 │ │ │ │ - addeq r9, r9, r4, lsl #15 │ │ │ │ - strdeq r5, [r1], ip @ │ │ │ │ + adceq r4, r1, r8, lsr #30 │ │ │ │ + addeq r9, r9, r0, lsl #10 │ │ │ │ ldrdeq r9, [r9], r4 │ │ │ │ - addeq r9, r9, r0, asr #14 │ │ │ │ - ldrdeq r5, [r1], r8 @ │ │ │ │ - @ instruction: 0x008996b0 │ │ │ │ - @ instruction: 0x009876dc │ │ │ │ + adceq r4, r1, r4, lsl #30 │ │ │ │ + ldrdeq r9, [r9], ip │ │ │ │ + umulleq r9, r9, r0, r5 @ │ │ │ │ + adceq r4, r1, r0, ror #29 │ │ │ │ + @ instruction: 0x008994b8 │ │ │ │ + addeq r9, r9, r4, asr #10 │ │ │ │ + @ instruction: 0x00a14ebc │ │ │ │ + umulleq r9, r9, r4, r4 @ │ │ │ │ + addeq r9, r9, r0, lsl #10 │ │ │ │ + umlaleq r4, r1, r8, lr │ │ │ │ + addeq r9, r9, r0, ror r4 │ │ │ │ + umullseq r7, r8, ip, r4 │ │ │ │ │ │ │ │ 00326738 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ mov r9, r2 │ │ │ │ @@ -173538,36 +173538,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ smlatbeq lr, r8, r6, r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r0, lsr #10 │ │ │ │ - adceq r4, r1, ip, ror lr │ │ │ │ - addeq r9, r9, r0, asr r4 │ │ │ │ - addeq r9, r9, ip, asr r5 │ │ │ │ + adceq r4, r1, ip, lsr ip │ │ │ │ + addeq r9, r9, r0, lsl r2 │ │ │ │ + addeq r9, r9, ip, lsl r3 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ - adceq r4, r1, ip, asr #28 │ │ │ │ - addeq r9, r9, r0, lsr #8 │ │ │ │ - addeq r9, r9, r0, lsr #10 │ │ │ │ + adceq r4, r1, ip, lsl #24 │ │ │ │ + addeq r9, r9, r0, ror #3 │ │ │ │ + addeq r9, r9, r0, ror #5 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - adceq r4, r1, r8, lsr #28 │ │ │ │ - strdeq r9, [r9], ip │ │ │ │ - addeq r9, r9, r4, lsl r5 │ │ │ │ + adceq r4, r1, r8, ror #23 │ │ │ │ + @ instruction: 0x008991bc │ │ │ │ + ldrdeq r9, [r9], r4 │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - adceq r4, r1, r4, lsl #28 │ │ │ │ - ldrdeq r9, [r9], ip │ │ │ │ - addeq r9, r9, r0, lsr #10 │ │ │ │ - adceq r4, r1, r0, ror #27 │ │ │ │ - @ instruction: 0x008993b4 │ │ │ │ - addeq r9, r9, r8, lsr r5 │ │ │ │ + adceq r4, r1, r4, asr #23 │ │ │ │ + umulleq r9, r9, ip, r1 @ │ │ │ │ + addeq r9, r9, r0, ror #5 │ │ │ │ + adceq r4, r1, r0, lsr #23 │ │ │ │ + addeq r9, r9, r4, ror r1 │ │ │ │ + strdeq r9, [r9], r8 │ │ │ │ andeq r0, r0, r1, lsr #2 │ │ │ │ - @ instruction: 0x00a14dbc │ │ │ │ - umulleq r9, r9, r0, r3 @ │ │ │ │ - addeq r9, r9, r8, lsr r5 │ │ │ │ + adceq r4, r1, ip, ror fp │ │ │ │ + addeq r9, r9, r0, asr r1 │ │ │ │ + strdeq r9, [r9], r8 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 00326a74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -173684,37 +173684,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq lr, ip, ror #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r4, ror #4 │ │ │ │ - adceq r4, r1, r4, asr #23 │ │ │ │ - umulleq r9, r9, r8, r1 @ │ │ │ │ - addeq r9, r9, r0, asr #6 │ │ │ │ + adceq r4, r1, r4, lsl #19 │ │ │ │ + addeq r8, r9, r8, asr pc │ │ │ │ + addeq r9, r9, r0, lsl #2 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - adceq r4, r1, r0, lsr #23 │ │ │ │ - addeq r9, r9, r4, ror r1 │ │ │ │ - strdeq r9, [r9], r8 │ │ │ │ + adceq r4, r1, r0, ror #18 │ │ │ │ + addeq r8, r9, r4, lsr pc │ │ │ │ + strheq r9, [r9], r8 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ - adceq r4, r1, ip, ror fp │ │ │ │ - addeq r9, r9, r4, asr r1 │ │ │ │ - addeq r9, r9, r0, ror #4 │ │ │ │ + adceq r4, r1, ip, lsr r9 │ │ │ │ + addeq r8, r9, r4, lsl pc │ │ │ │ + addeq r9, r9, r0, lsr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ ldrh r0, [r0] │ │ │ │ lsl r2, r2, #3 │ │ │ │ asr r0, r0, r2 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 326cb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b75d00 │ │ │ │ + b b75ac0 │ │ │ │ tsteq pc, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -173751,15 +173751,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ - bl b24c18 │ │ │ │ + bl b249d8 │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 6792a8 │ │ │ │ pop {r4, lr} │ │ │ │ b 678f60 │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -173794,30 +173794,30 @@ │ │ │ │ bx lr │ │ │ │ @ instruction: 0xffff8001 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r3, [pc, #92] @ 326e78 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r5, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ 0x38 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ adds r0, r4, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #36 @ 0x24 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r1, r4 │ │ │ │ bic r0, r0, #-16777216 @ 0xff000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -173850,22 +173850,22 @@ │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r1, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ str r5, [r6, #-8]! │ │ │ │ - bl b503d8 │ │ │ │ + bl b50198 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl b33108 │ │ │ │ + bl b32ec8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b52758 │ │ │ │ + bl b52518 │ │ │ │ ldr r3, [r9, #-8] │ │ │ │ cmp r3, r5 │ │ │ │ beq 327398 │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ subs r1, r0, r5 │ │ │ │ movne r1, #1 │ │ │ │ @@ -173920,23 +173920,23 @@ │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, fp │ │ │ │ bl 27d90c │ │ │ │ mov r0, r5 │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r8 │ │ │ │ bl 27f5d4 │ │ │ │ ldr r0, [r9, #-8] │ │ │ │ - bl b32cc8 │ │ │ │ + bl b32a88 │ │ │ │ ldr r2, [pc, #1276] @ 327520 │ │ │ │ ldr r3, [pc, #1252] @ 32750c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #8192 @ 0x2000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -174065,15 +174065,15 @@ │ │ │ │ ldrb r2, [fp, #9] │ │ │ │ orr r1, r1, r2, lsl #24 │ │ │ │ cmp sl, r1 │ │ │ │ beq 327240 │ │ │ │ ldr r0, [pc, #760] @ 327530 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74a88 │ │ │ │ + bl b74848 │ │ │ │ lsr r2, sl, #8 │ │ │ │ strb r2, [fp, #7] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsr r2, sl, #16 │ │ │ │ strb r2, [fp, #8] │ │ │ │ lsr r2, sl, #24 │ │ │ │ strb sl, [fp, #6] │ │ │ │ @@ -174151,29 +174151,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #440] @ 32753c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 327540 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r5 │ │ │ │ b 327004 │ │ │ │ ldr r3, [pc, #408] @ 327544 │ │ │ │ ldr r2, [pc, #408] @ 327548 │ │ │ │ ldr r1, [pc, #408] @ 32754c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #392] @ 327550 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r5, #0 │ │ │ │ b 327004 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r7, [sp, #24] │ │ │ │ ldr r4, [r4] │ │ │ │ ldr r8, [sp, #20] │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -174186,30 +174186,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 327004 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3272f8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrb r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne 327314 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r7, r3, r7 │ │ │ │ bne 327338 │ │ │ │ ldr r0, [pc, #260] @ 327560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74a88 │ │ │ │ + bl b74848 │ │ │ │ b 327338 │ │ │ │ ldr fp, [pc, #248] @ 327564 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 3270e8 │ │ │ │ ldr r3, [pc, #232] @ 327568 │ │ │ │ @@ -174221,15 +174221,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 327004 │ │ │ │ mov r0, #2 │ │ │ │ str r0, [r7, #4] │ │ │ │ bl 27cbb0 │ │ │ │ str r0, [r7] │ │ │ │ b 327108 │ │ │ │ ldr r3, [pc, #168] @ 327578 │ │ │ │ @@ -174241,48 +174241,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 327004 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, r4, asr pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r2, r0, lsr #24 │ │ │ │ - adceq r4, r1, r8, asr r8 │ │ │ │ - addeq r9, r9, ip, asr #32 │ │ │ │ - @ instruction: 0x00898fb8 │ │ │ │ + addseq r6, r2, r0, ror #19 │ │ │ │ + adceq r4, r1, r8, lsl r6 │ │ │ │ + addeq r8, r9, ip, lsl #28 │ │ │ │ + addeq r8, r9, r8, ror sp │ │ │ │ smlatteq lr, r0, sp, r1 │ │ │ │ tsteq ip, r0, asr #19 │ │ │ │ tsteq ip, ip, lsr #19 │ │ │ │ tsteq ip, r8, lsr #18 │ │ │ │ - addeq r8, r9, ip, ror lr │ │ │ │ - addeq r8, r9, r8, lsr ip │ │ │ │ - @ instruction: 0x00a144b0 │ │ │ │ - addeq r8, r9, ip, lsl #24 │ │ │ │ + addeq r8, r9, ip, lsr ip │ │ │ │ + strdeq r8, [r9], r8 @ │ │ │ │ + adceq r4, r1, r0, ror r2 │ │ │ │ + addeq r8, r9, ip, asr #19 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - adceq r4, r1, ip, ror r4 │ │ │ │ - addeq r8, r9, ip, lsr #24 │ │ │ │ - ldrdeq r8, [r9], r4 │ │ │ │ + adceq r4, r1, ip, lsr r2 │ │ │ │ + addeq r8, r9, ip, ror #19 │ │ │ │ + umulleq r8, r9, r4, r9 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - addeq r8, r9, r0, lsl ip │ │ │ │ - umulleq r8, r9, r8, fp │ │ │ │ - adceq r4, r1, r8, lsr #8 │ │ │ │ - addeq r8, r9, r0, lsr #25 │ │ │ │ - adceq r4, r1, r4, asr #7 │ │ │ │ - addeq r8, r9, r8, lsl #24 │ │ │ │ - strdeq r8, [r9], ip │ │ │ │ - adceq r4, r1, r0, lsr #7 │ │ │ │ + ldrdeq r8, [r9], r0 │ │ │ │ + addeq r8, r9, r8, asr r9 │ │ │ │ + adceq r4, r1, r8, ror #3 │ │ │ │ + addeq r8, r9, r0, ror #20 │ │ │ │ + adceq r4, r1, r4, lsl #3 │ │ │ │ + addeq r8, r9, r8, asr #19 │ │ │ │ + @ instruction: 0x008988bc │ │ │ │ + adceq r4, r1, r0, ror #2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq r8, r9, r8, ror #22 │ │ │ │ - addeq r8, r9, ip, lsr #21 │ │ │ │ - adceq r4, r1, r0, asr r3 │ │ │ │ + addeq r8, r9, r8, lsr #18 │ │ │ │ + addeq r8, r9, ip, ror #16 │ │ │ │ + adceq r4, r1, r0, lsl r1 │ │ │ │ │ │ │ │ 00327584 : │ │ │ │ ldrb r3, [r0, #-2] │ │ │ │ ldrb r0, [r0, #-1] │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -174386,34 +174386,34 @@ │ │ │ │ 00327700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #120] @ 3277a0 │ │ │ │ mov r5, #0 │ │ │ │ add r4, r4, #376 @ 0x178 │ │ │ │ mov r8, r0 │ │ │ │ umull r9, r0, r2, r3 │ │ │ │ ldr r2, [r4, #-196] @ 0xffffff3c │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r5 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #76 @ 0x4c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r9 │ │ │ │ add r3, pc, #52 @ 0x34 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ cmp r8, r0 │ │ │ │ ldrh r0, [r4] │ │ │ │ sbcs r6, r7, r6 │ │ │ │ orrcs r0, r0, #1 │ │ │ │ strhcs r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -174485,42 +174485,42 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ mov r5, r2 │ │ │ │ - bl 8dd800 │ │ │ │ + bl 8dd5c0 │ │ │ │ ldr r2, [pc, #96] @ 3278f8 │ │ │ │ add r6, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #84] @ 3278fc │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ - umulleq r8, r9, r0, r8 │ │ │ │ + addeq r8, r9, r0, asr r6 │ │ │ │ strdeq lr, [fp], r4 @ │ │ │ │ │ │ │ │ 00327900 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -174532,58 +174532,58 @@ │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ umull r7, r0, r1, r3 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #64 @ 0x40 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8d990 │ │ │ │ + b b8d750 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8d578 │ │ │ │ + b b8d338 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mlaseq r6, r9, lr, r9 │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fe9da190 <__bss_end__@@Base+0xfd4bc2c0> │ │ │ │ │ │ │ │ 0032798c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r3, [pc, #120] @ 327a28 │ │ │ │ mov r4, #0 │ │ │ │ mov r2, r0 │ │ │ │ umull r7, r0, r2, r3 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #84 @ 0x54 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r7 │ │ │ │ add r3, pc, #60 @ 0x3c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ adds r3, r0, #8388608 @ 0x800000 │ │ │ │ lsr r3, r3, #23 │ │ │ │ lsl r3, r3, #23 │ │ │ │ adc r5, r5, #0 │ │ │ │ str r3, [r6, #176] @ 0xb0 │ │ │ │ str r5, [r6, #180] @ 0xb4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -174660,55 +174660,55 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r4 │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ str r7, [r5], #8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dd800 │ │ │ │ + bl 8dd5c0 │ │ │ │ ldr r2, [pc, #92] @ 327ba4 │ │ │ │ ldr r3, [pc, #92] @ 327ba8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @ instruction: 0xfffff1a8 │ │ │ │ adceq lr, fp, ip, asr r7 │ │ │ │ - addeq r8, r9, r8, ror #11 │ │ │ │ + addeq r8, r9, r8, lsr #7 │ │ │ │ │ │ │ │ 00327bac : │ │ │ │ push {r4, r5} │ │ │ │ mov r3, r0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r0] │ │ │ │ strd r4, [r3, #176] @ 0xb0 │ │ │ │ pop {r4, r5} │ │ │ │ - b b8d578 │ │ │ │ + b b8d338 │ │ │ │ │ │ │ │ 00327bcc : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ cmp r3, #0 │ │ │ │ bxne lr │ │ │ │ cmp r1, #0 │ │ │ │ beq 327c04 │ │ │ │ @@ -174755,34 +174755,34 @@ │ │ │ │ ldr r3, [pc, #280] @ 327d98 │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #560]! @ 0x230 │ │ │ │ bl 679218 │ │ │ │ bl 679230 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dd800 │ │ │ │ + bl 8dd5c0 │ │ │ │ ldr r2, [pc, #252] @ 327d9c │ │ │ │ ldr r3, [pc, #252] @ 327da0 │ │ │ │ add fp, r4, #384 @ 0x180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ bl 50e140 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 327d48 │ │ │ │ ldr r3, [pc, #172] @ 327da4 │ │ │ │ eor r5, r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ @@ -174822,17 +174822,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010e11b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffff0f4 │ │ │ │ strdeq lr, [fp], ip @ │ │ │ │ - umulleq r8, r9, ip, r4 │ │ │ │ - adceq r3, r1, r8, lsr fp │ │ │ │ - addeq r8, r9, r4, lsl r4 │ │ │ │ + addeq r8, r9, ip, asr r2 │ │ │ │ + strdeq r3, [r1], r8 @ │ │ │ │ + ldrdeq r8, [r9], r4 │ │ │ │ strheq r1, [lr, -r4] │ │ │ │ │ │ │ │ 00327db0 : │ │ │ │ ldrb r3, [r0, #555] @ 0x22b │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ strh r3, [r0] │ │ │ │ mov r0, #0 │ │ │ │ @@ -174953,22 +174953,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 328084 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 327ef0 │ │ │ │ ldr r3, [pc, #208] @ 328088 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327eb4 │ │ │ │ ldr r3, [pc, #176] @ 32807c │ │ │ │ @@ -174985,49 +174985,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 32808c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 327eb4 │ │ │ │ ldr r0, [pc, #88] @ 328090 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 327ef0 │ │ │ │ ldr r0, [pc, #68] @ 328094 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 327eb4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ bl 27ee30 │ │ │ │ @ instruction: 0x010e0f98 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r4, ror pc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq lr, r8, lsl #30 │ │ │ │ andeq r5, r0, ip, asr #3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r9, r0, lsr r2 │ │ │ │ + strdeq r7, [r9], r0 │ │ │ │ andeq r1, r0, r0, lsl #23 │ │ │ │ - addeq r8, r9, ip, lsr r1 │ │ │ │ - ldrdeq r8, [r9], r8 @ │ │ │ │ - addeq r8, r9, r0, asr r1 │ │ │ │ + strdeq r7, [r9], ip │ │ │ │ + umulleq r7, r9, r8, pc @ │ │ │ │ + addeq r7, r9, r0, lsl pc │ │ │ │ │ │ │ │ 00328098 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #480] @ 328290 │ │ │ │ @@ -175098,15 +175098,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3282b0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 328244 │ │ │ │ ldr r3, [pc, #208] @ 3282b4 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -175125,50 +175125,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 3282b8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328100 │ │ │ │ ldr r0, [pc, #92] @ 3282bc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328100 │ │ │ │ ldr r0, [pc, #72] @ 3282c0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328100 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ bl 27ee30 │ │ │ │ tsteq lr, r0, asr sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq lr, r8, lsr sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r0, [lr, -ip] │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r9, r8, ror #1 │ │ │ │ + addeq r7, r9, r8, lsr #29 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - addeq r8, r9, r8 │ │ │ │ - addeq r8, r9, r8, lsr #32 │ │ │ │ - addeq r8, r9, r4, lsl #1 │ │ │ │ + addeq r7, r9, r8, asr #27 │ │ │ │ + addeq r7, r9, r8, ror #27 │ │ │ │ + addeq r7, r9, r4, asr #28 │ │ │ │ │ │ │ │ 003282c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -175186,15 +175186,15 @@ │ │ │ │ ldrb r2, [r3] │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldrh r1, [r7, #2] │ │ │ │ mov r0, r4 │ │ │ │ ands r1, r1, #1 │ │ │ │ mvnne r5, r5 │ │ │ │ andne r1, r5, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 327900 │ │ │ │ @@ -175285,22 +175285,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 3284b8 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #42 @ 0x2a │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - strdeq r7, [r9], r0 │ │ │ │ - umulleq r7, r9, r8, pc @ │ │ │ │ - addeq r7, r9, r0, lsr #16 │ │ │ │ - strdeq r7, [r9], r8 │ │ │ │ - adceq r3, r1, ip, lsl r4 │ │ │ │ - addeq r7, r9, r0, ror #29 │ │ │ │ - strdeq r3, [r1], r8 @ │ │ │ │ - @ instruction: 0x00897ebc │ │ │ │ + @ instruction: 0x008975b0 │ │ │ │ + addeq r7, r9, r8, asr sp │ │ │ │ + addeq r7, r9, r0, ror #11 │ │ │ │ + @ instruction: 0x00897cb8 │ │ │ │ + ldrdeq r3, [r1], ip @ │ │ │ │ + addeq r7, r9, r0, lsr #25 │ │ │ │ + @ instruction: 0x00a131b8 │ │ │ │ + addeq r7, r9, ip, ror ip │ │ │ │ │ │ │ │ 003284bc : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003284c0 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -175338,15 +175338,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 93310c │ │ │ │ + bl 932ecc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 328598 │ │ │ │ ldr r3, [r5, #180] @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, r0 │ │ │ │ ldrhi r0, [r5, #184] @ 0xb8 │ │ │ │ @@ -175365,43 +175365,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ mov r0, #0 │ │ │ │ b 328558 │ │ │ │ mov r0, r6 │ │ │ │ - bl 934514 │ │ │ │ + bl 9342d4 │ │ │ │ ldr ip, [pc, #76] @ 328604 │ │ │ │ ldr r3, [pc, #76] @ 328608 │ │ │ │ ldr r1, [pc, #76] @ 32860c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cec8 │ │ │ │ b 3285a0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq lr, ip, lsl #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, lr, r0, lsr #2 │ │ │ │ + addeq r0, lr, r0, ror #29 │ │ │ │ smlatbeq lr, r4, r8, r0 │ │ │ │ - ldrdeq r7, [r9], r8 │ │ │ │ - adceq r3, r1, r4, lsr r3 │ │ │ │ - @ instruction: 0x00897db4 │ │ │ │ + umulleq r7, r9, r8, fp │ │ │ │ + strdeq r3, [r1], r4 @ │ │ │ │ + addeq r7, r9, r4, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #32 │ │ │ │ @@ -175430,31 +175430,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ cmp r0, r6 │ │ │ │ beq 3286b8 │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r5, r7, r0, lsr #15 │ │ │ │ - adceq r3, r1, r0, ror r2 │ │ │ │ - addeq fp, r8, ip, lsl #16 │ │ │ │ - addeq sl, fp, r8, ror #16 │ │ │ │ + addseq r5, r7, r0, ror #10 │ │ │ │ + adceq r3, r1, r0, lsr r0 │ │ │ │ + addeq fp, r8, ip, asr #11 │ │ │ │ + addeq sl, fp, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1928] @ 328e84 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1924] @ 328e88 │ │ │ │ @@ -175533,22 +175533,22 @@ │ │ │ │ beq 328d40 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1612] @ 328ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328790 │ │ │ │ ldr r2, [r4, #184] @ 0xb8 │ │ │ │ and r3, r6, #2 │ │ │ │ orrs r0, r3, #0 │ │ │ │ add r0, r2, r7, lsl #4 │ │ │ │ bne 328b14 │ │ │ │ and r1, r6, #4 │ │ │ │ @@ -175583,22 +175583,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1420] @ 328eac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328790 │ │ │ │ ldr r3, [pc, #1376] @ 328e90 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 328790 │ │ │ │ ldr r3, [pc, #1388] @ 328eb0 │ │ │ │ @@ -175618,39 +175618,39 @@ │ │ │ │ beq 328d70 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1288] @ 328eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328790 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ add r7, r3, r7, lsl #4 │ │ │ │ ldr r3, [pc, #1228] @ 328e90 │ │ │ │ str r6, [r7, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r8, [r4, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 328c24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 328610 │ │ │ │ mov r4, r0 │ │ │ │ - bl b336e0 │ │ │ │ + bl b334a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b32d24 │ │ │ │ + bl b32ae4 │ │ │ │ b 328790 │ │ │ │ ldr r2, [pc, #1168] @ 328e90 │ │ │ │ strb r3, [r0, #6] │ │ │ │ ldr r3, [r5, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328790 │ │ │ │ @@ -175673,22 +175673,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 328ebc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328790 │ │ │ │ ldr r3, [pc, #1064] @ 328ec0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328790 │ │ │ │ ldr r3, [pc, #1008] @ 328e9c │ │ │ │ @@ -175705,23 +175705,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #952] @ 328ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328790 │ │ │ │ ldr r3, [pc, #884] @ 328e90 │ │ │ │ strb r1, [r0, #5] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328790 │ │ │ │ @@ -175744,34 +175744,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 328ecc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328790 │ │ │ │ ldr r3, [pc, #796] @ 328ed0 │ │ │ │ ldr r0, [r2, r7, lsl #4] │ │ │ │ ldr r1, [pc, #792] @ 328ed4 │ │ │ │ ldr r2, [pc, #792] @ 328ed8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r6, r0 │ │ │ │ bl 37d418 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ bl 36ce64 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -175779,17 +175779,17 @@ │ │ │ │ ldr r3, [pc, #656] @ 328e90 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 328d9c │ │ │ │ ldr r0, [r6, #20] │ │ │ │ ldr r1, [r6, #24] │ │ │ │ - bl b396c0 │ │ │ │ + bl b39480 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b74200 │ │ │ │ + bl b73fc0 │ │ │ │ b 328790 │ │ │ │ ldr r3, [pc, #688] @ 328edc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3289d8 │ │ │ │ ldr r3, [pc, #604] @ 328e9c │ │ │ │ @@ -175804,27 +175804,27 @@ │ │ │ │ beq 328d54 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #584] @ 328ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [r4, #176] @ 0xb0 │ │ │ │ b 3289d8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930294 │ │ │ │ + bl 930054 │ │ │ │ ldr r3, [pc, #476] @ 328e90 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328790 │ │ │ │ ldr r3, [pc, #540] @ 328ee4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -175845,45 +175845,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 328ee8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328790 │ │ │ │ ldr r0, [pc, #420] @ 328eec │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328790 │ │ │ │ ldr r0, [pc, #404] @ 328ef0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [r4, #176] @ 0xb0 │ │ │ │ b 3289d8 │ │ │ │ ldr r0, [pc, #380] @ 328ef4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328790 │ │ │ │ ldr r0, [pc, #364] @ 328ef8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328790 │ │ │ │ ldr r3, [pc, #344] @ 328efc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328c0c │ │ │ │ ldr r3, [pc, #228] @ 328e9c │ │ │ │ @@ -175900,86 +175900,86 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 328f00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328c0c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 328f04 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328790 │ │ │ │ ldr r0, [pc, #204] @ 328f08 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328790 │ │ │ │ ldr r0, [pc, #188] @ 328f0c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328c0c │ │ │ │ ldr r0, [pc, #172] @ 328f10 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328790 │ │ │ │ ldr r0, [pc, #156] @ 328f14 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328790 │ │ │ │ tsteq lr, r4, lsl #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r0, [lr, -ip] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq lr, ip, ror #12 │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r9, r4, ror #23 │ │ │ │ + addeq r7, r9, r4, lsr #19 │ │ │ │ andeq r6, r0, r8, ror #15 │ │ │ │ - addeq r7, r9, r8, ror sp │ │ │ │ + addeq r7, r9, r8, lsr fp │ │ │ │ andeq r2, r0, r0, lsl sl │ │ │ │ - addeq r7, r9, r4, lsr sl │ │ │ │ + strdeq r7, [r9], r4 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - addeq r7, r9, ip, lsl #23 │ │ │ │ + addeq r7, r9, ip, asr #18 │ │ │ │ andeq r3, r0, r0, ror r8 │ │ │ │ - umulleq r7, r9, r4, r9 │ │ │ │ + addeq r7, r9, r4, asr r7 │ │ │ │ ldrdeq r6, [r0], -r8 │ │ │ │ - addeq r7, r9, ip, ror #19 │ │ │ │ - adceq r2, r1, r8, lsr sp │ │ │ │ - addeq sl, fp, r0, lsr r3 │ │ │ │ - ldrdeq fp, [r8], r4 │ │ │ │ + addeq r7, r9, ip, lsr #15 │ │ │ │ + strdeq r2, [r1], r8 @ │ │ │ │ + strdeq sl, [fp], r0 │ │ │ │ + umulleq fp, r8, r4, r0 │ │ │ │ andeq r1, r0, r0, asr sp │ │ │ │ - addeq r7, r9, ip, ror r8 │ │ │ │ + addeq r7, r9, ip, lsr r6 │ │ │ │ andeq r2, r0, r0, lsr #12 │ │ │ │ - addeq r7, r9, r0, asr sl │ │ │ │ - addeq r7, r9, r8, lsr #14 │ │ │ │ - strdeq r7, [r9], r8 │ │ │ │ - umulleq r7, r9, r8, r6 │ │ │ │ - addeq r7, r9, r0, asr r7 │ │ │ │ + addeq r7, r9, r0, lsl r8 │ │ │ │ + addeq r7, r9, r8, ror #9 │ │ │ │ + @ instruction: 0x008975b8 │ │ │ │ + addeq r7, r9, r8, asr r4 │ │ │ │ + addeq r7, r9, r0, lsl r5 │ │ │ │ andeq r6, r0, r4, asr #2 │ │ │ │ - addeq r7, r9, r0, ror #17 │ │ │ │ - addeq r7, r9, ip, lsr #15 │ │ │ │ - addeq r7, r9, ip, lsl r8 │ │ │ │ - strdeq r7, [r9], r0 │ │ │ │ - addeq r7, r9, r4, ror #16 │ │ │ │ - addeq r7, r9, r0, asr r9 │ │ │ │ + addeq r7, r9, r0, lsr #13 │ │ │ │ + addeq r7, r9, ip, ror #10 │ │ │ │ + ldrdeq r7, [r9], ip │ │ │ │ + @ instruction: 0x008976b0 │ │ │ │ + addeq r7, r9, r4, lsr #12 │ │ │ │ + addeq r7, r9, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [r0, #180] @ 0xb4 │ │ │ │ ldr r7, [r0, #176] @ 0xb0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -176065,30 +176065,30 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 3295ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328f84 │ │ │ │ cmp r0, #0 │ │ │ │ beq 329428 │ │ │ │ ldr r1, [pc, #1260] @ 3295b0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933734 │ │ │ │ + bl 9334f4 │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #1208] @ 32959c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176113,25 +176113,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1116] @ 3295b8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 32940c │ │ │ │ cmp r0, #0 │ │ │ │ beq 329458 │ │ │ │ ldr r1, [pc, #1100] @ 3295bc │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933734 │ │ │ │ + bl 9334f4 │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [pc, #1036] @ 32959c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176156,25 +176156,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #956] @ 3295c4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 32940c │ │ │ │ cmp r0, #0 │ │ │ │ beq 329448 │ │ │ │ ldr r1, [pc, #940] @ 3295c8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933734 │ │ │ │ + bl 9334f4 │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #864] @ 32959c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176199,25 +176199,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3295d0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 32940c │ │ │ │ cmp r0, #0 │ │ │ │ beq 329468 │ │ │ │ ldr r1, [pc, #780] @ 3295d4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933734 │ │ │ │ + bl 9334f4 │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #692] @ 32959c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176242,25 +176242,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 3295dc │ │ │ │ add r0, pc, r0 │ │ │ │ b 32940c │ │ │ │ cmp r0, #0 │ │ │ │ beq 329438 │ │ │ │ ldr r1, [pc, #620] @ 3295e0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933734 │ │ │ │ + bl 9334f4 │ │ │ │ ldr r7, [r6, #176] @ 0xb0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [pc, #520] @ 32959c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -176285,24 +176285,24 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 3295e8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328f84 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ b 3290dc │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -176338,94 +176338,94 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 3295f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328ff8 │ │ │ │ ldr r0, [pc, #248] @ 3295f4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328ff8 │ │ │ │ ldr r0, [pc, #232] @ 3295f8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328f84 │ │ │ │ ldr r0, [pc, #216] @ 3295fc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328f84 │ │ │ │ ldr r0, [pc, #196] @ 329600 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328f84 │ │ │ │ ldr r0, [pc, #180] @ 329604 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328f84 │ │ │ │ ldr r0, [pc, #164] @ 329608 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328f84 │ │ │ │ ldr r0, [pc, #148] @ 32960c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 328f84 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabteq sp, r4, lr, pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010dfeb4 │ │ │ │ tstpeq sp, r8, ror lr @ p-variant is OBSOLETE │ │ │ │ - adceq r2, r1, r0, lsl #18 │ │ │ │ + adceq r2, r1, r0, asr #13 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r9, r4, lsl #19 │ │ │ │ - addseq r2, r8, r4, lsl #1 │ │ │ │ + addeq r7, r9, r4, asr #14 │ │ │ │ + addseq r1, r8, r4, asr #28 │ │ │ │ andeq r1, r0, r8, asr #14 │ │ │ │ - addeq r7, r9, r8, ror #16 │ │ │ │ - addseq r1, r6, r0, lsr #7 │ │ │ │ + addeq r7, r9, r8, lsr #12 │ │ │ │ + addseq r1, r6, r0, ror #2 │ │ │ │ andeq r1, r0, ip, ror #24 │ │ │ │ - addeq r7, r9, ip, asr #14 │ │ │ │ - @ instruction: 0x009612f4 │ │ │ │ + addeq r7, r9, ip, lsl #10 │ │ │ │ + ldrheq r1, [r6], r4 │ │ │ │ andeq r3, r0, r4, ror r7 │ │ │ │ - addeq r7, r9, r0, lsr r6 │ │ │ │ - addeq fp, fp, r0, lsl #22 │ │ │ │ + strdeq r7, [r9], r0 │ │ │ │ + addeq fp, fp, r0, asr #17 │ │ │ │ ldrdeq r6, [r0], -r4 │ │ │ │ - addeq r7, r9, r4, lsr #9 │ │ │ │ - addeq fp, fp, r4, asr sl │ │ │ │ + addeq r7, r9, r4, ror #4 │ │ │ │ + addeq fp, fp, r4, lsl r8 │ │ │ │ andeq r6, r0, r8, lsl #15 │ │ │ │ - addeq r7, r9, r8, ror #8 │ │ │ │ + addeq r7, r9, r8, lsr #4 │ │ │ │ andeq r2, r0, r0, lsl sl │ │ │ │ - strdeq r6, [r9], r4 │ │ │ │ - addeq r6, r9, r4, lsl pc │ │ │ │ - addeq r7, r9, r0, lsr #7 │ │ │ │ - addeq r7, r9, r4, asr #10 │ │ │ │ + @ instruction: 0x00896cb4 │ │ │ │ + ldrdeq r6, [r9], r4 │ │ │ │ + addeq r7, r9, r0, ror #2 │ │ │ │ addeq r7, r9, r4, lsl #6 │ │ │ │ - addeq r7, r9, ip, lsr #9 │ │ │ │ - @ instruction: 0x008973bc │ │ │ │ - addeq r7, r9, r8, lsl r4 │ │ │ │ + addeq r7, r9, r4, asr #1 │ │ │ │ + addeq r7, r9, ip, ror #4 │ │ │ │ + addeq r7, r9, ip, ror r1 │ │ │ │ + ldrdeq r7, [r9], r8 │ │ │ │ │ │ │ │ 00329610 : │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -176467,25 +176467,25 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r2 │ │ │ │ mov r8, r1 │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 92a138 │ │ │ │ + bl 929ef8 │ │ │ │ ldr r3, [pc, #172] @ 32977c │ │ │ │ ldr r2, [pc, #172] @ 329780 │ │ │ │ ldr r1, [pc, #172] @ 329784 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ str r0, [r4, #180] @ 0xb4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 329720 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -176505,26 +176505,26 @@ │ │ │ │ mov fp, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ - b 8e3da4 │ │ │ │ - adceq r2, r1, r0, lsr #4 │ │ │ │ - addeq sl, r8, r0, lsr #15 │ │ │ │ - addseq lr, r3, r4, lsl #16 │ │ │ │ - addeq r7, r9, r0, ror #6 │ │ │ │ + b 8e3b64 │ │ │ │ + adceq r1, r1, r0, ror #31 │ │ │ │ + addeq sl, r8, r0, ror #10 │ │ │ │ + addseq lr, r3, r4, asr #11 │ │ │ │ + addeq r7, r9, r0, lsr #2 │ │ │ │ strdeq ip, [fp], r0 @ │ │ │ │ │ │ │ │ 00329790 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -176535,22 +176535,22 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r3 │ │ │ │ add sl, pc, sl │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r8, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r9 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrb r3, [r0, #67] @ 0x43 │ │ │ │ cmp r3, #0 │ │ │ │ bne 329818 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -176573,22 +176573,22 @@ │ │ │ │ add r8, r8, #24 │ │ │ │ strb r3, [r0, #5] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 31ca04 │ │ │ │ - adceq r2, r1, r0, asr #2 │ │ │ │ - ldrdeq sl, [r8], r0 │ │ │ │ - addeq r9, fp, r8, lsr #14 │ │ │ │ + adceq r1, r1, r0, lsl #30 │ │ │ │ + umulleq sl, r8, r0, r4 │ │ │ │ + addeq r9, fp, r8, ror #9 │ │ │ │ │ │ │ │ 00329884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov lr, r1 │ │ │ │ @@ -176608,29 +176608,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 31ca04 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r2, r1, r8, lsr #32 │ │ │ │ - addeq r9, fp, r0, lsr #12 │ │ │ │ - addeq sl, r8, r4, asr #11 │ │ │ │ + adceq r1, r1, r8, ror #27 │ │ │ │ + addeq r9, fp, r0, ror #7 │ │ │ │ + addeq sl, r8, r4, lsl #7 │ │ │ │ │ │ │ │ 00329924 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #264] @ 329a44 │ │ │ │ @@ -176646,15 +176646,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 93310c │ │ │ │ + bl 932ecc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3299ec │ │ │ │ ldr r3, [r5, #180] @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, r0 │ │ │ │ bls 3299f8 │ │ │ │ @@ -176676,42 +176676,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ b 3299a8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 934514 │ │ │ │ + bl 9342d4 │ │ │ │ ldr ip, [pc, #76] @ 329a54 │ │ │ │ ldr r3, [pc, #76] @ 329a58 │ │ │ │ ldr r1, [pc, #76] @ 329a5c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cec8 │ │ │ │ b 3299a8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabteq sp, r4, r4, pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq pc, [sp], r8 │ │ │ │ + umulleq pc, sp, r8, sl @ │ │ │ │ tstpeq sp, r4, asr r4 @ p-variant is OBSOLETE │ │ │ │ - addeq r6, r9, r8, lsl #19 │ │ │ │ - adceq r1, r1, r4, ror #29 │ │ │ │ - addeq r6, r9, r4, ror #18 │ │ │ │ + addeq r6, r9, r8, asr #14 │ │ │ │ + adceq r1, r1, r4, lsr #25 │ │ │ │ + addeq r6, r9, r4, lsr #14 │ │ │ │ │ │ │ │ 00329a60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -177731,83 +177731,83 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 320f4c │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [pc, #208] @ 32ab2c │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ b 32ab7c │ │ │ │ - addeq r7, r9, r8, lsr #32 │ │ │ │ - addseq sl, r3, r0, lsl #4 │ │ │ │ - strdeq r6, [r9], r4 │ │ │ │ - addeq r6, r9, ip, ror #31 │ │ │ │ - ldrdeq r6, [r9], ip │ │ │ │ - addeq r6, r9, r8, ror #31 │ │ │ │ - addeq r6, r9, r8, lsr #31 │ │ │ │ - addeq r6, r9, r8, lsr #31 │ │ │ │ - addeq r6, r9, r8, ror pc │ │ │ │ - addeq r6, r9, r8, asr pc │ │ │ │ - addeq r6, r9, r8, asr pc │ │ │ │ - addeq r6, r9, r4, lsl pc │ │ │ │ - strdeq r6, [r9], r8 │ │ │ │ - addeq r6, r9, r0, lsl #29 │ │ │ │ - addeq r6, r9, r8, ror lr │ │ │ │ - addeq r6, r9, r8, asr #29 │ │ │ │ - addeq r6, r9, r4, ror lr │ │ │ │ - addeq r6, r9, r0, lsl #29 │ │ │ │ - addeq r6, r9, r0, ror #28 │ │ │ │ - addeq r6, r9, r4, asr #28 │ │ │ │ - addeq r6, r9, r8, lsr #28 │ │ │ │ - addeq r6, r9, ip, lsl #28 │ │ │ │ - ldrdeq r6, [r9], r0 │ │ │ │ + addeq r6, r9, r8, ror #27 │ │ │ │ + addseq r9, r3, r0, asr #31 │ │ │ │ + @ instruction: 0x00896db4 │ │ │ │ + addeq r6, r9, ip, lsr #27 │ │ │ │ + umulleq r6, r9, ip, sp │ │ │ │ addeq r6, r9, r8, lsr #27 │ │ │ │ - addeq r6, r9, r8, ror sp │ │ │ │ - addeq r6, r9, ip, asr sp │ │ │ │ - addeq r6, r9, r0, lsl #26 │ │ │ │ - addeq r6, r9, r4, ror #25 │ │ │ │ - addeq r2, pc, ip, asr #12 │ │ │ │ - addeq r6, r9, ip, lsl ip │ │ │ │ + addeq r6, r9, r8, ror #26 │ │ │ │ + addeq r6, r9, r8, ror #26 │ │ │ │ + addeq r6, r9, r8, lsr sp │ │ │ │ + addeq r6, r9, r8, lsl sp │ │ │ │ + addeq r6, r9, r8, lsl sp │ │ │ │ + ldrdeq r6, [r9], r4 │ │ │ │ + @ instruction: 0x00896cb8 │ │ │ │ + addeq r6, r9, r0, asr #24 │ │ │ │ + addeq r6, r9, r8, lsr ip │ │ │ │ + addeq r6, r9, r8, lsl #25 │ │ │ │ + addeq r6, r9, r4, lsr ip │ │ │ │ + addeq r6, r9, r0, asr #24 │ │ │ │ + addeq r6, r9, r0, lsr #24 │ │ │ │ + addeq r6, r9, r4, lsl #24 │ │ │ │ + addeq r6, r9, r8, ror #23 │ │ │ │ + addeq r6, r9, ip, asr #23 │ │ │ │ + umulleq r6, r9, r0, fp │ │ │ │ + addeq r6, r9, r8, ror #22 │ │ │ │ + addeq r6, r9, r8, lsr fp │ │ │ │ + addeq r6, r9, ip, lsl fp │ │ │ │ + addeq r6, r9, r0, asr #21 │ │ │ │ + addeq r6, r9, r4, lsr #21 │ │ │ │ + addeq r2, pc, ip, lsl #8 │ │ │ │ + ldrdeq r6, [r9], ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq r6, r9, ip, lsr #22 │ │ │ │ - addeq r6, r9, r8, lsl sl │ │ │ │ - addeq r6, r9, ip, lsr #18 │ │ │ │ - addeq r6, r9, r4, lsr #18 │ │ │ │ - addeq r6, r9, r4, lsl r9 │ │ │ │ - strdeq r6, [r9], ip │ │ │ │ addeq r6, r9, ip, ror #17 │ │ │ │ - ldrdeq r6, [r9], ip │ │ │ │ - addeq r6, r9, ip, asr #17 │ │ │ │ - @ instruction: 0x008968bc │ │ │ │ - addeq r6, r9, ip, lsr #17 │ │ │ │ - strdeq sp, [sp], r4 │ │ │ │ - umullseq r9, r3, r4, pc @ │ │ │ │ - addseq r2, r3, ip, asr #17 │ │ │ │ - ldrdeq r6, [r9], r0 │ │ │ │ - addeq r6, r9, ip, lsr #6 │ │ │ │ - addeq r6, r9, r4, ror r2 │ │ │ │ - addeq r6, r9, r4, ror #3 │ │ │ │ - addeq r6, r9, r0, ror #3 │ │ │ │ - addeq r6, r9, r0, lsl #1 │ │ │ │ - addeq r6, r9, r0, lsl #1 │ │ │ │ - addeq r5, r9, r4, lsl #30 │ │ │ │ - addeq r5, r9, r0, lsl pc │ │ │ │ - addeq r5, r9, r4, asr #31 │ │ │ │ - addeq r1, pc, ip, lsl r9 @ │ │ │ │ - addeq r5, r9, r0, ror pc │ │ │ │ - addeq r5, r9, r0, asr #31 │ │ │ │ - addeq r5, r9, r4, ror pc │ │ │ │ - addeq r5, r9, ip, ror pc │ │ │ │ - addeq r5, r9, r0, lsl #30 │ │ │ │ - addeq r5, r9, ip, lsl #30 │ │ │ │ - @ instruction: 0x00895eb0 │ │ │ │ - addeq r5, r9, r8, lsl #28 │ │ │ │ - umulleq r5, r9, r0, lr │ │ │ │ - addeq r5, r9, ip, asr #27 │ │ │ │ - strdeq r0, [r1], r0 @ │ │ │ │ - addeq r5, r9, ip, ror #8 │ │ │ │ - addeq r5, r9, r0, lsr #24 │ │ │ │ + ldrdeq r6, [r9], r8 │ │ │ │ + addeq r6, r9, ip, ror #13 │ │ │ │ + addeq r6, r9, r4, ror #13 │ │ │ │ + ldrdeq r6, [r9], r4 │ │ │ │ + @ instruction: 0x008966bc │ │ │ │ + addeq r6, r9, ip, lsr #13 │ │ │ │ + umulleq r6, r9, ip, r6 │ │ │ │ + addeq r6, r9, ip, lsl #13 │ │ │ │ + addeq r6, r9, ip, ror r6 │ │ │ │ + addeq r6, r9, ip, ror #12 │ │ │ │ + @ instruction: 0x008dddb4 │ │ │ │ + addseq r9, r3, r4, asr sp │ │ │ │ + addseq r2, r3, ip, lsl #13 │ │ │ │ + umulleq r6, r9, r0, r1 │ │ │ │ + addeq r6, r9, ip, ror #1 │ │ │ │ + addeq r6, r9, r4, lsr r0 │ │ │ │ + addeq r5, r9, r4, lsr #31 │ │ │ │ + addeq r5, r9, r0, lsr #31 │ │ │ │ + addeq r5, r9, r0, asr #28 │ │ │ │ + addeq r5, r9, r0, asr #28 │ │ │ │ + addeq r5, r9, r4, asr #25 │ │ │ │ + ldrdeq r5, [r9], r0 │ │ │ │ + addeq r5, r9, r4, lsl #27 │ │ │ │ + ldrdeq r1, [pc], ip │ │ │ │ + addeq r5, r9, r0, lsr sp │ │ │ │ + addeq r5, r9, r0, lsl #27 │ │ │ │ + addeq r5, r9, r4, lsr sp │ │ │ │ + addeq r5, r9, ip, lsr sp │ │ │ │ + addeq r5, r9, r0, asr #25 │ │ │ │ + addeq r5, r9, ip, asr #25 │ │ │ │ + addeq r5, r9, r0, ror ip │ │ │ │ + addeq r5, r9, r8, asr #23 │ │ │ │ + addeq r5, r9, r0, asr ip │ │ │ │ + addeq r5, r9, ip, lsl #23 │ │ │ │ + @ instruction: 0x00a107b0 │ │ │ │ + addeq r5, r9, ip, lsr #4 │ │ │ │ + addeq r5, r9, r0, ror #19 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ bl 3219ac │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 31edb0 │ │ │ │ @@ -178090,37 +178090,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 32b054 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 32af68 │ │ │ │ ldr r0, [pc, #48] @ 32b058 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 32af68 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [sp, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010ddebc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010dde94 │ │ │ │ andeq r3, r0, r4, asr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x00895cbc │ │ │ │ - strdeq r5, [r9], r8 │ │ │ │ + addeq r5, r9, ip, ror sl │ │ │ │ + @ instruction: 0x00895ab8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #152] @ 32b110 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -178158,16 +178158,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 31df70 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 31df70 │ │ │ │ - addeq r8, sp, r8, lsr #28 │ │ │ │ - addeq r5, r9, r4, ror ip │ │ │ │ + addeq r8, sp, r8, ror #23 │ │ │ │ + addeq r5, r9, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #700] @ 32b3ec │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [pc, #696] @ 32b3f0 │ │ │ │ @@ -178241,25 +178241,25 @@ │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 32b410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 32b1e0 │ │ │ │ ldr r3, [pc, #364] @ 32b400 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b1e0 │ │ │ │ ldr r3, [pc, #364] @ 32b414 │ │ │ │ @@ -178281,23 +178281,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 32b418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 32b1e0 │ │ │ │ ldr r3, [pc, #240] @ 32b41c │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b1e0 │ │ │ │ ldr r3, [pc, #200] @ 32b408 │ │ │ │ @@ -178314,58 +178314,58 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 32b420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 32b1e0 │ │ │ │ ldr r0, [pc, #116] @ 32b424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 32b1e0 │ │ │ │ ldr r0, [pc, #104] @ 32b428 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 32b1e0 │ │ │ │ ldr r0, [pc, #84] @ 32b42c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 32b1e0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [sp, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010ddcb0 │ │ │ │ andeq r0, r0, ip, ror #31 │ │ │ │ tsteq sp, ip, ror #24 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, ip, lsl #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r5, r9, r4, ror fp │ │ │ │ + addeq r5, r9, r4, lsr r9 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ - addeq r5, r9, r4, lsl #23 │ │ │ │ + addeq r5, r9, r4, asr #18 │ │ │ │ andeq r1, r0, r4, ror r4 │ │ │ │ - addeq r5, r9, r4, asr #19 │ │ │ │ - addeq r5, r9, r4, lsl #20 │ │ │ │ - umulleq r5, r9, r0, sl │ │ │ │ - addeq r5, r9, r0, lsr #22 │ │ │ │ + addeq r5, r9, r4, lsl #15 │ │ │ │ + addeq r5, r9, r4, asr #15 │ │ │ │ + addeq r5, r9, r0, asr r8 │ │ │ │ + addeq r5, r9, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #3336] @ 32c150 │ │ │ │ ldr r2, [pc, #3336] @ 32c154 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -178390,15 +178390,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ strd r0, [sp] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 8efd10 │ │ │ │ + bl 8efad0 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ ldrb r6, [r4, #4] │ │ │ │ ldrb r5, [r4] │ │ │ │ orr r6, r6, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ orr r6, r6, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ @@ -178415,29 +178415,29 @@ │ │ │ │ bne 32b75c │ │ │ │ cmp r6, #1 │ │ │ │ bne 32b64c │ │ │ │ cmp r5, #65536 @ 0x10000 │ │ │ │ beq 32b8fc │ │ │ │ cmp r5, #0 │ │ │ │ beq 32b5bc │ │ │ │ - bl b98558 │ │ │ │ + bl b98318 │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 32b684 │ │ │ │ ldr r8, [pc, #3128] @ 32c160 │ │ │ │ mov sl, fp │ │ │ │ add r8, pc, r8 │ │ │ │ b 32b53c │ │ │ │ ldr sl, [sl, #4] │ │ │ │ cmp sl, #0 │ │ │ │ beq 32b680 │ │ │ │ ldr r6, [sl] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93310c │ │ │ │ + bl 932ecc │ │ │ │ add r0, r0, #1 │ │ │ │ cmp r5, r0 │ │ │ │ bne 32b530 │ │ │ │ mov r0, fp │ │ │ │ bl 27df30 │ │ │ │ ldrb r2, [r4, #9] │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ @@ -178475,15 +178475,15 @@ │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ - bl 8efd10 │ │ │ │ + bl 8efad0 │ │ │ │ ldr r2, [pc, #2900] @ 32c164 │ │ │ │ ldr r3, [pc, #2880] @ 32c154 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -178492,27 +178492,27 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27cec8 │ │ │ │ ldr r0, [pc, #2852] @ 32c168 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r6, [sp, #40] @ 0x28 │ │ │ │ - bl 8efd10 │ │ │ │ + bl 8efad0 │ │ │ │ b 32b608 │ │ │ │ mov r0, fp │ │ │ │ bl 27df30 │ │ │ │ ldrb r2, [r4, #9] │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #10] │ │ │ │ @@ -178526,15 +178526,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8efd10 │ │ │ │ + bl 8efad0 │ │ │ │ b 32b608 │ │ │ │ ldr r3, [pc, #2700] @ 32c16c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b488 │ │ │ │ ldr r3, [pc, #2684] @ 32c170 │ │ │ │ @@ -178551,23 +178551,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ strd r2, [sp] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2596] @ 32c178 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 32b488 │ │ │ │ ldr r3, [pc, #2584] @ 32c17c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, sl │ │ │ │ beq 32b83c │ │ │ │ ldr r3, [pc, #2552] @ 32c170 │ │ │ │ @@ -178591,23 +178591,23 @@ │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 32c180 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ ldrb fp, [r4, #4] │ │ │ │ orr fp, fp, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ orr fp, fp, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #7] │ │ │ │ orr fp, fp, r3, lsl #24 │ │ │ │ @@ -178642,22 +178642,22 @@ │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2252] @ 32c188 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 32b650 │ │ │ │ cmp r6, #0 │ │ │ │ beq 32b6a8 │ │ │ │ cmp r3, #5 │ │ │ │ beq 32bb60 │ │ │ │ cmp r3, #6 │ │ │ │ beq 32ba3c │ │ │ │ @@ -178741,33 +178741,33 @@ │ │ │ │ bl 27d9c0 │ │ │ │ mov r3, #1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8efd10 │ │ │ │ + bl 8efad0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cec8 │ │ │ │ b 32b608 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ ldr r2, [r6, #124] @ 0x7c │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 32b8f4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #1848] @ 32c194 │ │ │ │ ldr r2, [pc, #1848] @ 32c198 │ │ │ │ ldr r1, [pc, #1848] @ 32c19c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r9] │ │ │ │ ldrb r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ ldrb r9, [r4, #16] │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #17] │ │ │ │ @@ -178816,31 +178816,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r2, [sp] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ - bl 8efd10 │ │ │ │ + bl 8efad0 │ │ │ │ b 32b608 │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ ldr r2, [r6, #124] @ 0x7c │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 32b8f4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #1568] @ 32c1a0 │ │ │ │ ldr r2, [pc, #1568] @ 32c1a4 │ │ │ │ ldr r1, [pc, #1568] @ 32c1a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r9] │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #17] │ │ │ │ @@ -178910,15 +178910,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ asr r3, r5, #31 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8efd10 │ │ │ │ + bl 8efad0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27cec8 │ │ │ │ b 32b608 │ │ │ │ mov r2, #113 @ 0x71 │ │ │ │ b 32b5a0 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -178937,33 +178937,33 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [pc, #1152] @ 32c1ac │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ strd r6, [sp] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ - bl 8efd10 │ │ │ │ + bl 8efad0 │ │ │ │ b 32b608 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #3 │ │ │ │ b 32b5e4 │ │ │ │ ldr sl, [pc, #1112] @ 32c1b0 │ │ │ │ add sl, pc, sl │ │ │ │ b 32b95c │ │ │ │ ldr r0, [pc, #1104] @ 32c1b4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 32b7f8 │ │ │ │ ldr r0, [pc, #1080] @ 32c1b8 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 32b488 │ │ │ │ mov r9, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r7, r9 │ │ │ │ mov sl, #3 │ │ │ │ mov fp, r8 │ │ │ │ b 32b9a0 │ │ │ │ @@ -178998,23 +178998,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #8] │ │ │ │ stm sp, {r5, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 32c1c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ ldrb r5, [r4, #12] │ │ │ │ ldr fp, [r6, #4] │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #14] │ │ │ │ orr r5, r5, r3, lsl #16 │ │ │ │ ldrb r3, [r4, #15] │ │ │ │ @@ -179052,22 +179052,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 32c1c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ ldrb r5, [r4, #12] │ │ │ │ ldrb r9, [r4, #16] │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #17] │ │ │ │ orr r9, r9, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #14] │ │ │ │ @@ -179097,24 +179097,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #484] @ 32c1ac │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 32c1d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 32bd0c │ │ │ │ ldr r3, [pc, #484] @ 32c1d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32bbe4 │ │ │ │ ldr r3, [pc, #364] @ 32c170 │ │ │ │ @@ -179130,23 +179130,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 32c1d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ ldrb r5, [r4, #16] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #17] │ │ │ │ orr r5, r5, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #14] │ │ │ │ @@ -179160,33 +179160,33 @@ │ │ │ │ b 32bbe4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #304] @ 32c1dc │ │ │ │ mov r3, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 32be54 │ │ │ │ ldr r0, [pc, #280] @ 32c1e0 │ │ │ │ ldr r2, [pc, #224] @ 32c1ac │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 32bd0c │ │ │ │ ldr r0, [pc, #260] @ 32c1e4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 32c064 │ │ │ │ ldr r0, [pc, #240] @ 32c1e8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 32bf28 │ │ │ │ ldr r3, [pc, #220] @ 32c1ec │ │ │ │ ldr r1, [pc, #220] @ 32c1f0 │ │ │ │ ldr r0, [pc, #220] @ 32c1f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #216] @ 32c1f8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -179202,68 +179202,68 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #728 @ 0x2d8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x010dd9bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010dd99c │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq lr, sp, r8, lsl r1 │ │ │ │ + ldrdeq sp, [sp], r8 │ │ │ │ strdeq sp, [sp, -r4] │ │ │ │ - addeq r5, r9, r4, ror #20 │ │ │ │ + addeq r5, r9, r4, lsr #16 │ │ │ │ @ instruction: 0x000061b8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r5, [r9], ip │ │ │ │ + @ instruction: 0x008955bc │ │ │ │ andeq r2, r0, ip, ror r6 │ │ │ │ - ldrdeq r5, [r9], r4 │ │ │ │ + umulleq r5, r9, r4, r5 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - umulleq r5, r9, r8, r7 │ │ │ │ - addeq r5, r9, ip, ror #11 │ │ │ │ + addeq r5, r9, r8, asr r5 │ │ │ │ + addeq r5, r9, ip, lsr #7 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - adceq pc, r0, ip, ror #29 │ │ │ │ - umulleq r5, r9, ip, r7 │ │ │ │ - @ instruction: 0x008957b0 │ │ │ │ - adceq pc, r0, r8, asr #27 │ │ │ │ - addeq r5, r9, ip, ror r6 │ │ │ │ - umulleq r5, r9, r0, r6 │ │ │ │ + adceq pc, r0, ip, lsr #25 │ │ │ │ + addeq r5, r9, ip, asr r5 │ │ │ │ + addeq r5, r9, r0, ror r5 │ │ │ │ + adceq pc, r0, r8, lsl #23 │ │ │ │ + addeq r5, r9, ip, lsr r4 │ │ │ │ + addeq r5, r9, r0, asr r4 │ │ │ │ andeq r0, r0, ip, ror #31 │ │ │ │ - strdeq r5, [r9], r4 │ │ │ │ - addeq r5, r9, r4, lsr #5 │ │ │ │ - addeq r5, r9, r0, lsl r2 │ │ │ │ + @ instruction: 0x00894fb4 │ │ │ │ + addeq r5, r9, r4, rrx │ │ │ │ + ldrdeq r4, [r9], r0 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - addeq r5, r9, r8, lsr #5 │ │ │ │ + addeq r5, r9, r8, rrx │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - ldrdeq r5, [r9], r0 │ │ │ │ + umulleq r5, r9, r0, r1 │ │ │ │ andeq r6, r0, ip, lsl #24 │ │ │ │ - addeq r5, r9, ip, lsr #3 │ │ │ │ + addeq r4, r9, ip, ror #30 │ │ │ │ andeq r2, r0, r0, lsl #11 │ │ │ │ - addeq r5, r9, ip, asr #3 │ │ │ │ - umulleq r5, r9, r0, r0 │ │ │ │ - addeq r5, r9, r4, lsl #2 │ │ │ │ - umulleq r5, r9, r4, r1 │ │ │ │ - addeq r5, r9, r4, asr #4 │ │ │ │ - adceq pc, r0, r8, lsr r8 @ │ │ │ │ - addeq r5, r9, r0, lsr #3 │ │ │ │ - addeq r5, r9, r4, ror #4 │ │ │ │ + addeq r4, r9, ip, lsl #31 │ │ │ │ + addeq r4, r9, r0, asr lr │ │ │ │ + addeq r4, r9, r4, asr #29 │ │ │ │ + addeq r4, r9, r4, asr pc │ │ │ │ + addeq r5, r9, r4 │ │ │ │ + strdeq pc, [r0], r8 @ │ │ │ │ + addeq r4, r9, r0, ror #30 │ │ │ │ + addeq r5, r9, r4, lsr #32 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - adceq pc, r0, r4, lsl r8 @ │ │ │ │ - addeq r5, r9, r0, lsl #3 │ │ │ │ - umulleq r5, r9, r0, r1 │ │ │ │ + ldrdeq pc, [r0], r4 @ │ │ │ │ + addeq r4, r9, r0, asr #30 │ │ │ │ + addeq r4, r9, r0, asr pc │ │ │ │ │ │ │ │ 0032c208 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r1, #1 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ bl 27c988 │ │ │ │ - bl b98558 │ │ │ │ + bl b98318 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ mov r4, r3 │ │ │ │ bl 27f094 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -179279,38 +179279,38 @@ │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [pc, #1068] @ 32c6ac │ │ │ │ ldr r6, [r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 933734 │ │ │ │ + bl 9334f4 │ │ │ │ ldr r3, [pc, #1048] @ 32c6b0 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r3 │ │ │ │ - bl 933734 │ │ │ │ + bl 9334f4 │ │ │ │ mov r2, #0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #1008] @ 32c6b4 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 933734 │ │ │ │ + bl 9334f4 │ │ │ │ ldr r1, [pc, #992] @ 32c6b8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93310c │ │ │ │ + bl 932ecc │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 3232d0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r5, r5, #1 │ │ │ │ lsl r5, r5, #17 │ │ │ │ @@ -179381,26 +179381,26 @@ │ │ │ │ strb fp, [r4, #55] @ 0x37 │ │ │ │ strb sl, [r4, #35] @ 0x23 │ │ │ │ strb r9, [r4, #39] @ 0x27 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 933734 │ │ │ │ + bl 9334f4 │ │ │ │ mov r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 93310c │ │ │ │ + bl 932ecc │ │ │ │ mov r1, #48 @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 3232d0 │ │ │ │ add r8, r8, #1 │ │ │ │ mov r3, #1 │ │ │ │ lsl r2, r8, #17 │ │ │ │ @@ -179458,15 +179458,15 @@ │ │ │ │ lsr r2, r3, #8 │ │ │ │ strb r3, [r0, #44] @ 0x2c │ │ │ │ strb r2, [r0, #45] @ 0x2d │ │ │ │ ldr r1, [pc, #376] @ 32c6c8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93310c │ │ │ │ + bl 932ecc │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 3232d0 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ mov r3, r0 │ │ │ │ @@ -179542,23 +179542,23 @@ │ │ │ │ strb r4, [r0, #8] │ │ │ │ strb r3, [r0, #9] │ │ │ │ lsr r3, r4, #16 │ │ │ │ lsr r4, r4, #24 │ │ │ │ strb r3, [r0, #10] │ │ │ │ strb r4, [r0, #11] │ │ │ │ b 32c624 │ │ │ │ - strdeq pc, [r0], r0 @ │ │ │ │ - addeq r8, fp, r4, asr #22 │ │ │ │ - addseq lr, r5, r8, ror r2 │ │ │ │ - addseq lr, r7, r4, lsl #29 │ │ │ │ - addeq sp, sp, r8, ror #6 │ │ │ │ - addeq r5, r9, r0, ror #1 │ │ │ │ - strdeq r4, [r9], r0 │ │ │ │ - addeq r4, r9, r4, lsl #28 │ │ │ │ - strdeq sp, [sp], r0 │ │ │ │ + @ instruction: 0x00a0f4b0 │ │ │ │ + addeq r8, fp, r4, lsl #18 │ │ │ │ + addseq lr, r5, r8, lsr r0 │ │ │ │ + addseq lr, r7, r4, asr #24 │ │ │ │ + addeq sp, sp, r8, lsr #2 │ │ │ │ + addeq r4, r9, r0, lsr #29 │ │ │ │ + @ instruction: 0x00894bb0 │ │ │ │ + addeq r4, r9, r4, asr #23 │ │ │ │ + @ instruction: 0x008dceb0 │ │ │ │ andseq r3, r2, r6, asr r4 │ │ │ │ │ │ │ │ 0032c6d0 : │ │ │ │ ldr r3, [r1, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -179575,22 +179575,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 31ca04 │ │ │ │ - adceq pc, r0, r4, asr #4 │ │ │ │ - addeq r7, r8, r4, lsl #15 │ │ │ │ - addeq r6, fp, r0, ror #15 │ │ │ │ + adceq pc, r0, r4 │ │ │ │ + addeq r7, r8, r4, asr #10 │ │ │ │ + addeq r6, fp, r0, lsr #11 │ │ │ │ │ │ │ │ 0032c744 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -179612,19 +179612,19 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ ldr r2, [pc, #144] @ 32c834 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f094 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #4] │ │ │ │ bl 3232d0 │ │ │ │ @@ -179644,26 +179644,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addeq r4, r9, r8, lsl #25 │ │ │ │ + addeq r4, r9, r8, asr #20 │ │ │ │ adceq r9, fp, r0, lsr #24 │ │ │ │ - addeq r4, r9, r4, lsr #24 │ │ │ │ + addeq r4, r9, r4, ror #19 │ │ │ │ │ │ │ │ 0032c83c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r9, r0 │ │ │ │ - bl b98558 │ │ │ │ + bl b98318 │ │ │ │ ldr r4, [pc, #200] @ 32c928 │ │ │ │ add r4, pc, r4 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 32c918 │ │ │ │ ldr r3, [pc, #188] @ 32c92c │ │ │ │ ldr fp, [pc, #188] @ 32c930 │ │ │ │ ldr r8, [r4, r3] │ │ │ │ @@ -179678,26 +179678,26 @@ │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r9, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r7 │ │ │ │ - bl 93310c │ │ │ │ + bl 932ecc │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 933734 │ │ │ │ + bl 9334f4 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 933734 │ │ │ │ + bl 9334f4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ mov r1, #5 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ @@ -179710,17 +179710,17 @@ │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27df30 │ │ │ │ smlatbeq sp, r8, r5, ip │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - @ instruction: 0x0097e8d0 │ │ │ │ - addeq r8, fp, ip, asr #10 │ │ │ │ - addseq sp, r5, r4, lsl #25 │ │ │ │ + umullseq lr, r7, r0, r6 │ │ │ │ + addeq r8, fp, ip, lsl #6 │ │ │ │ + addseq sp, r5, r4, asr #20 │ │ │ │ │ │ │ │ 0032c93c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -179759,56 +179759,56 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ smlatbeq sp, r0, r4, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, ip, asr r4 │ │ │ │ - addeq r4, r9, r8, ror r9 │ │ │ │ - addeq r4, r9, r0, ror r9 │ │ │ │ - addeq r4, r9, ip, ror #18 │ │ │ │ - addeq r4, r9, r0, lsl #19 │ │ │ │ - addeq r4, r9, r8, lsr r9 │ │ │ │ - addeq r4, r9, r0, lsr r9 │ │ │ │ - addeq r4, r9, r8, lsr #18 │ │ │ │ - addeq r3, r9, r8, lsl #31 │ │ │ │ - addeq r4, r9, r8, lsl #4 │ │ │ │ - addeq r4, r9, r4, lsr #17 │ │ │ │ - addeq r4, r9, r0, ror r8 │ │ │ │ - addeq r4, r9, r0, lsr #16 │ │ │ │ - addeq r4, r9, r4, lsr #16 │ │ │ │ - @ instruction: 0x008947b4 │ │ │ │ - umulleq r4, r9, r8, r7 │ │ │ │ + addeq r4, r9, r8, lsr r7 │ │ │ │ + addeq r4, r9, r0, lsr r7 │ │ │ │ + addeq r4, r9, ip, lsr #14 │ │ │ │ + addeq r4, r9, r0, asr #14 │ │ │ │ + strdeq r4, [r9], r8 │ │ │ │ + strdeq r4, [r9], r0 │ │ │ │ + addeq r4, r9, r8, ror #13 │ │ │ │ + addeq r3, r9, r8, asr #26 │ │ │ │ + addeq r3, r9, r8, asr #31 │ │ │ │ + addeq r4, r9, r4, ror #12 │ │ │ │ + addeq r4, r9, r0, lsr r6 │ │ │ │ + addeq r4, r9, r0, ror #11 │ │ │ │ + addeq r4, r9, r4, ror #11 │ │ │ │ + addeq r4, r9, r4, ror r5 │ │ │ │ + addeq r4, r9, r8, asr r5 │ │ │ │ andeq r7, r0, r0, lsr #31 │ │ │ │ - addeq r4, r9, ip, asr r7 │ │ │ │ - addeq r4, r9, ip, lsr r7 │ │ │ │ - andeq r7, r0, r0, ror #31 │ │ │ │ - addeq r4, r9, r8, asr #13 │ │ │ │ - umulleq r4, r9, ip, r6 │ │ │ │ - addeq r4, r9, r4, lsl #13 │ │ │ │ - addeq r4, r9, r8, ror #11 │ │ │ │ - addeq r4, r9, r0, lsr #6 │ │ │ │ - addeq r4, r9, r8, ror #5 │ │ │ │ - @ instruction: 0x008942b8 │ │ │ │ - addeq r4, r9, r0, asr #3 │ │ │ │ + addeq r4, r9, ip, lsl r5 │ │ │ │ strdeq r4, [r9], ip │ │ │ │ - addeq r4, r9, r0, ror r0 │ │ │ │ - addeq r3, r9, r0, lsr pc │ │ │ │ - addeq r3, r9, r8, asr sp │ │ │ │ - addeq r3, r9, r8, lsr sp │ │ │ │ - addeq r3, r9, r0, lsr #26 │ │ │ │ - umulleq r3, r9, ip, ip │ │ │ │ - addseq pc, r2, r0, asr r7 @ │ │ │ │ - umulleq r3, r9, r8, r4 │ │ │ │ - umulleq r3, r9, r8, ip │ │ │ │ - umulleq r3, r9, ip, ip │ │ │ │ - umulleq r3, r9, ip, ip │ │ │ │ - addeq r3, r9, r8, asr fp │ │ │ │ - addeq r3, r9, r4, ror fp │ │ │ │ - addeq r3, r9, r8, lsr #22 │ │ │ │ + andeq r7, r0, r0, ror #31 │ │ │ │ + addeq r4, r9, r8, lsl #9 │ │ │ │ + addeq r4, r9, ip, asr r4 │ │ │ │ + addeq r4, r9, r4, asr #8 │ │ │ │ + addeq r4, r9, r8, lsr #7 │ │ │ │ + addeq r4, r9, r0, ror #1 │ │ │ │ + addeq r4, r9, r8, lsr #1 │ │ │ │ + addeq r4, r9, r8, ror r0 │ │ │ │ + addeq r3, r9, r0, lsl #31 │ │ │ │ + @ instruction: 0x00893ebc │ │ │ │ + addeq r3, r9, r0, lsr lr │ │ │ │ + strdeq r3, [r9], r0 │ │ │ │ + addeq r3, r9, r8, lsl fp │ │ │ │ + strdeq r3, [r9], r8 │ │ │ │ + addeq r3, r9, r0, ror #21 │ │ │ │ + addeq r3, r9, ip, asr sl │ │ │ │ + addseq pc, r2, r0, lsl r5 @ │ │ │ │ + addeq r3, r9, r8, asr r2 │ │ │ │ + addeq r3, r9, r8, asr sl │ │ │ │ + addeq r3, r9, ip, asr sl │ │ │ │ + addeq r3, r9, ip, asr sl │ │ │ │ + addeq r3, r9, r8, lsl r9 │ │ │ │ + addeq r3, r9, r4, lsr r9 │ │ │ │ + addeq r3, r9, r8, ror #17 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ ldr r3, [pc, #-196] @ 32c9ec │ │ │ │ mov fp, #1 │ │ │ │ @@ -181233,15 +181233,15 @@ │ │ │ │ bl 326738 │ │ │ │ mov r6, r8 │ │ │ │ bl 31df0c │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 3231f8 │ │ │ │ - bl b98558 │ │ │ │ + bl b98318 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 32c9a0 │ │ │ │ mov r2, #19 │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #109 @ 0x6d │ │ │ │ bl 27ea34 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ @@ -181282,182 +181282,182 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 32e1b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27df30 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addeq r3, r9, r8, lsl #18 │ │ │ │ - addeq r3, r9, r4, lsl #18 │ │ │ │ - addeq r3, r9, r8, ror r8 │ │ │ │ - addeq r3, r9, r0, lsl r8 │ │ │ │ - addeq r3, r9, ip, ror r3 │ │ │ │ - addeq r3, r9, ip, asr #7 │ │ │ │ - umulleq r1, r9, r8, sl │ │ │ │ - umulleq r3, r9, r0, r4 │ │ │ │ + addeq r3, r9, r8, asr #13 │ │ │ │ + addeq r3, r9, r4, asr #13 │ │ │ │ + addeq r3, r9, r8, lsr r6 │ │ │ │ + ldrdeq r3, [r9], r0 │ │ │ │ + addeq r3, r9, ip, lsr r1 │ │ │ │ + addeq r3, r9, ip, lsl #3 │ │ │ │ + addeq r1, r9, r8, asr r8 │ │ │ │ + addeq r3, r9, r0, asr r2 │ │ │ │ tsteq sp, ip, ror ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldr r0, [pc, #4] @ 32e1ec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r8, fp, r8, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 32e200 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r8, fp, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 32e298 │ │ │ │ ldr r3, [pc, #124] @ 32e29c │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93564c │ │ │ │ + bl 93540c │ │ │ │ ldr r2, [pc, #96] @ 32e2a0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r5, [pc, #80] @ 32e2a4 │ │ │ │ ldr r0, [pc, #80] @ 32e2a8 │ │ │ │ ldr r2, [pc, #80] @ 32e2ac │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 931ea4 │ │ │ │ + bl 931c64 │ │ │ │ ldr r2, [pc, #44] @ 32e2b0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 93612c │ │ │ │ - addeq r3, r9, r4, lsr #7 │ │ │ │ + b 935eec │ │ │ │ + addeq r3, r9, r4, ror #2 │ │ │ │ andeq r0, r0, ip, lsl r7 │ │ │ │ - addeq r3, r9, r4, lsl #7 │ │ │ │ - addseq ip, r7, ip, ror #29 │ │ │ │ + addeq r3, r9, r4, asr #2 │ │ │ │ + addseq ip, r7, ip, lsr #25 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ - addeq r4, sl, r0, lsr #29 │ │ │ │ - addeq r3, r9, ip, ror #6 │ │ │ │ + addeq r4, sl, r0, ror #24 │ │ │ │ + addeq r3, r9, ip, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #124] @ 32e348 │ │ │ │ ldr r3, [pc, #124] @ 32e34c │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93564c │ │ │ │ + bl 93540c │ │ │ │ ldr r2, [pc, #96] @ 32e350 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r5, [pc, #80] @ 32e354 │ │ │ │ ldr r0, [pc, #80] @ 32e358 │ │ │ │ ldr r2, [pc, #80] @ 32e35c │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r3} │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 931ea4 │ │ │ │ + bl 931c64 │ │ │ │ ldr r2, [pc, #44] @ 32e360 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 93612c │ │ │ │ - addeq r3, r9, r0, asr r3 │ │ │ │ + b 935eec │ │ │ │ + addeq r3, r9, r0, lsl r1 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ - addeq r3, r9, r0, lsr r3 │ │ │ │ - addseq ip, r7, ip, lsr lr │ │ │ │ + strdeq r3, [r9], r0 │ │ │ │ + @ instruction: 0x0097cbfc │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ - strdeq r4, [sl], r0 │ │ │ │ - addeq r3, r9, r8, lsr r3 │ │ │ │ + @ instruction: 0x008a4bb0 │ │ │ │ + strdeq r3, [r9], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #360] @ 32e4e4 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 92a138 │ │ │ │ + bl 929ef8 │ │ │ │ ldr r2, [pc, #344] @ 32e4e8 │ │ │ │ ldr r1, [pc, #344] @ 32e4ec │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r9, [pc, #320] @ 32e4f0 │ │ │ │ ldr sl, [pc, #320] @ 32e4f4 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e47c │ │ │ │ ldr r8, [pc, #288] @ 32e4f8 │ │ │ │ add r3, r7, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 32e49c │ │ │ │ ldr r1, [pc, #232] @ 32e4fc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 934d1c │ │ │ │ + bl 934adc │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 32e4b4 │ │ │ │ ldr r3, [pc, #208] @ 32e500 │ │ │ │ ldr r1, [pc, #208] @ 32e504 │ │ │ │ ldr r9, [sl, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ - bl 933734 │ │ │ │ + bl 9334f4 │ │ │ │ ldr r1, [pc, #192] @ 32e508 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ and r5, r0, #255 @ 0xff │ │ │ │ mov r0, fp │ │ │ │ - bl 933734 │ │ │ │ + bl 9334f4 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bhi 32e4cc │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -181470,97 +181470,97 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 32e50c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b743d8 │ │ │ │ + bl b74198 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r0, [pc, #84] @ 32e510 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b743d8 │ │ │ │ + bl b74198 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r0, [pc, #64] @ 32e514 │ │ │ │ add r3, r7, #32 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r1, r8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - adceq sp, r0, r8, lsl r6 │ │ │ │ - addeq r5, r8, ip, ror #21 │ │ │ │ - addseq r9, r3, r0, asr fp │ │ │ │ - addeq r3, r9, r4, lsl #6 │ │ │ │ + ldrdeq sp, [r0], r8 @ │ │ │ │ + addeq r5, r8, ip, lsr #17 │ │ │ │ + addseq r9, r3, r0, lsl r9 │ │ │ │ + addeq r3, r9, r4, asr #1 │ │ │ │ tsteq sp, ip, asr #20 │ │ │ │ - strdeq r3, [r9], r4 │ │ │ │ - @ instruction: 0x0088b6bc │ │ │ │ + strheq r3, [r9], r4 │ │ │ │ + addeq fp, r8, ip, ror r4 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - strdeq r3, [r9], r8 │ │ │ │ - addeq r6, fp, r0, lsl #19 │ │ │ │ - addeq r3, r9, r8, lsr r2 │ │ │ │ - addeq r3, r9, r4, asr #4 │ │ │ │ - addeq r3, r9, r0, ror #4 │ │ │ │ + strheq r3, [r9], r8 │ │ │ │ + addeq r6, fp, r0, asr #14 │ │ │ │ + strdeq r2, [r9], r8 │ │ │ │ + addeq r3, r9, r4 │ │ │ │ + addeq r3, r9, r0, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #300] @ 32e65c │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ - bl 92a138 │ │ │ │ + bl 929ef8 │ │ │ │ ldr r2, [pc, #284] @ 32e660 │ │ │ │ ldr r1, [pc, #284] @ 32e664 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [pc, #260] @ 32e668 │ │ │ │ ldr r9, [pc, #260] @ 32e66c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e60c │ │ │ │ ldr r2, [pc, #228] @ 32e670 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r6, #256] @ 0x100 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r2, [r0, #24] │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 32e62c │ │ │ │ ldr r1, [pc, #176] @ 32e674 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 934d1c │ │ │ │ + bl 934adc │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e644 │ │ │ │ ldr r3, [pc, #152] @ 32e678 │ │ │ │ ldr r1, [pc, #152] @ 32e67c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 933734 │ │ │ │ + bl 9334f4 │ │ │ │ ldr r2, [pc, #132] @ 32e680 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 323f80 │ │ │ │ mov r0, #0 │ │ │ │ @@ -181570,139 +181570,139 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #80] @ 32e684 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b743d8 │ │ │ │ + bl b74198 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r0, [pc, #60] @ 32e688 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b743d8 │ │ │ │ + bl b74198 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ - adceq sp, r0, r4, ror #8 │ │ │ │ - addeq r5, r8, r8, lsr r9 │ │ │ │ - umullseq r9, r3, ip, r9 │ │ │ │ - strdeq r3, [r9], r4 │ │ │ │ + adceq sp, r0, r4, lsr #4 │ │ │ │ + strdeq r5, [r8], r8 │ │ │ │ + addseq r9, r3, ip, asr r7 │ │ │ │ + @ instruction: 0x00892fb4 │ │ │ │ @ instruction: 0x010da898 │ │ │ │ - addeq r3, r9, ip, lsr r1 │ │ │ │ - addeq r3, r9, r0, asr #3 │ │ │ │ + strdeq r2, [r9], ip │ │ │ │ + addeq r2, r9, r0, lsl #31 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - ldrdeq r3, [r9], r8 │ │ │ │ - addeq r3, r9, ip, asr #3 │ │ │ │ - addeq r3, r9, r8, lsr r1 │ │ │ │ - addeq r3, r9, r8, asr #2 │ │ │ │ + umulleq r2, r9, r8, pc @ │ │ │ │ + addeq r2, r9, ip, lsl #31 │ │ │ │ + strdeq r2, [r9], r8 │ │ │ │ + addeq r2, r9, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 32e6f8 │ │ │ │ ldr r2, [pc, #84] @ 32e6fc │ │ │ │ ldr r1, [pc, #84] @ 32e700 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq sp, r0, r0, lsl #6 │ │ │ │ - addeq r3, r9, r8, lsl r0 │ │ │ │ - strdeq r2, [r9], ip │ │ │ │ + adceq sp, r0, r0, asr #1 │ │ │ │ + ldrdeq r2, [r9], r8 │ │ │ │ + @ instruction: 0x00892dbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 32e770 │ │ │ │ ldr r2, [pc, #84] @ 32e774 │ │ │ │ ldr r1, [pc, #84] @ 32e778 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - adceq sp, r0, r8, lsl #5 │ │ │ │ - addeq r2, r9, r0, lsr #31 │ │ │ │ - addeq r3, r9, r8, lsr #32 │ │ │ │ + adceq sp, r0, r8, asr #32 │ │ │ │ + addeq r2, r9, r0, ror #26 │ │ │ │ + addeq r2, r9, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32e7c8 │ │ │ │ ldr r2, [pc, #52] @ 32e7cc │ │ │ │ ldr r1, [pc, #52] @ 32e7d0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cec8 │ │ │ │ - adceq sp, r0, r0, lsl r2 │ │ │ │ - addeq r2, r9, r8, lsr #30 │ │ │ │ - addeq r2, r9, ip, lsl #30 │ │ │ │ + ldrdeq ip, [r0], r0 @ │ │ │ │ + addeq r2, r9, r8, ror #25 │ │ │ │ + addeq r2, r9, ip, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 32e820 │ │ │ │ ldr r2, [pc, #52] @ 32e824 │ │ │ │ ldr r1, [pc, #52] @ 32e828 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cec8 │ │ │ │ - @ instruction: 0x00a0d1b8 │ │ │ │ - ldrdeq r2, [r9], r0 │ │ │ │ - addeq r2, r9, r8, asr pc │ │ │ │ + adceq ip, r0, r8, ror pc │ │ │ │ + umulleq r2, r9, r0, ip │ │ │ │ + addeq r2, r9, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #228] @ 32e928 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -181719,23 +181719,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b543d4 │ │ │ │ + bl b54194 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32e8c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ strls r3, [r6, #24] │ │ │ │ bhi 32e90c │ │ │ │ ldr r2, [pc, #108] @ 32e93c │ │ │ │ @@ -181755,25 +181755,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #44] @ 32e940 │ │ │ │ ldr r0, [pc, #44] @ 32e944 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b743d8 │ │ │ │ + bl b74198 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ - adceq sp, r0, r4, ror #2 │ │ │ │ + adceq ip, r0, r4, lsr #30 │ │ │ │ smlatbeq sp, ip, r5, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r2, r9, r8, ror #29 │ │ │ │ - addeq r2, r9, r8, asr lr │ │ │ │ + addeq r2, r9, r8, lsr #25 │ │ │ │ + addeq r2, r9, r8, lsl ip │ │ │ │ tsteq sp, r4, lsr r5 │ │ │ │ - addeq r2, r9, r0, lsr #27 │ │ │ │ - @ instruction: 0x00892ebc │ │ │ │ + addeq r2, r9, r0, ror #22 │ │ │ │ + addeq r2, r9, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 32e9b8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 32e9bc │ │ │ │ @@ -181781,30 +181781,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq sp, r0, r0, asr #32 │ │ │ │ - addeq r2, r9, r8, asr sp │ │ │ │ - addeq r2, r9, ip, lsr sp │ │ │ │ + adceq ip, r0, r0, lsl #28 │ │ │ │ + addeq r2, r9, r8, lsl fp │ │ │ │ + strdeq r2, [r9], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 32ea34 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #84] @ 32ea38 │ │ │ │ @@ -181812,30 +181812,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - adceq ip, r0, r4, asr #31 │ │ │ │ - ldrdeq r2, [r9], ip │ │ │ │ - addeq r2, r9, r4, ror #26 │ │ │ │ + adceq ip, r0, r4, lsl #27 │ │ │ │ + umulleq r2, r9, ip, sl │ │ │ │ + addeq r2, r9, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 32eb7c │ │ │ │ ldr r3, [pc, #288] @ 32eb80 │ │ │ │ @@ -181853,32 +181853,32 @@ │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r7, r0 │ │ │ │ - bl 92a138 │ │ │ │ + bl 929ef8 │ │ │ │ ldr r2, [pc, #216] @ 32eb90 │ │ │ │ ldr r1, [pc, #216] @ 32eb94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b543d4 │ │ │ │ + bl b54194 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32eb1c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ bhi 32eb64 │ │ │ │ str r3, [r7, #24] │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ @@ -181904,26 +181904,26 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 32eb9c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b743d8 │ │ │ │ + bl b74198 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ smlatbeq sp, r8, r3, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq ip, r0, r8, lsr pc │ │ │ │ - addeq r2, r9, r0, lsr ip │ │ │ │ - addeq r2, r9, r0, asr #24 │ │ │ │ - addeq r5, r8, r8, asr #7 │ │ │ │ - addseq r9, r3, ip, lsr #8 │ │ │ │ + strdeq ip, [r0], r8 @ │ │ │ │ + strdeq r2, [r9], r0 │ │ │ │ + addeq r2, r9, r0, lsl #20 │ │ │ │ + addeq r5, r8, r8, lsl #3 │ │ │ │ + addseq r9, r3, ip, ror #3 │ │ │ │ smlatteq sp, r0, r2, sl │ │ │ │ - addeq r2, r9, r8, ror #24 │ │ │ │ + addeq r2, r9, r8, lsr #20 │ │ │ │ │ │ │ │ 0032eba0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -182008,79 +182008,79 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r4, asr #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r2, [r9], r4 │ │ │ │ + @ instruction: 0x008929b4 │ │ │ │ tsteq sp, r4, asr #2 │ │ │ │ │ │ │ │ 0032ed10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 933bbc │ │ │ │ + bl 93397c │ │ │ │ ldr r1, [pc, #32] @ 32ed50 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 931060 │ │ │ │ - bl 933bbc │ │ │ │ + bl 930e20 │ │ │ │ + bl 93397c │ │ │ │ ldr r1, [pc, #16] @ 32ed54 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 931060 │ │ │ │ + b 930e20 │ │ │ │ @ instruction: 0xfffff62c │ │ │ │ @ instruction: 0xfffff7cc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #384] @ 32eef0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32eed0 │ │ │ │ ldr r5, [pc, #352] @ 32eef4 │ │ │ │ ldr r2, [pc, #352] @ 32eef8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #121 @ 0x79 │ │ │ │ ldr r4, [r4] │ │ │ │ mov r6, r2 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #316] @ 32eefc │ │ │ │ add ip, r5, #12 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #109 @ 0x6d │ │ │ │ add r5, r5, #20 │ │ │ │ mov r6, #1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #280] @ 32ef00 │ │ │ │ ldr r1, [pc, #280] @ 32ef04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r8, #1756] @ 0x6dc │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r5, [r0, #112] @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ bl 31db2c │ │ │ │ mov r2, #0 │ │ │ │ @@ -182118,34 +182118,34 @@ │ │ │ │ adds r2, r2, r1 │ │ │ │ mov r6, #8 │ │ │ │ adc r3, r0, r3 │ │ │ │ str r6, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 31db2c │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dd848 │ │ │ │ + bl 8dd608 │ │ │ │ str r6, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 31db2c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - umulleq r2, r9, r0, sl │ │ │ │ - adceq ip, r0, r8, ror #24 │ │ │ │ - addeq r2, r9, r0, ror sl │ │ │ │ - addeq r2, r9, r0, ror #20 │ │ │ │ - addeq r2, r9, r4, asr #20 │ │ │ │ - addeq r2, r9, r8, asr sl │ │ │ │ + addeq r2, r9, r0, asr r8 │ │ │ │ + adceq ip, r0, r8, lsr #20 │ │ │ │ + addeq r2, r9, r0, lsr r8 │ │ │ │ + addeq r2, r9, r0, lsr #16 │ │ │ │ + addeq r2, r9, r4, lsl #16 │ │ │ │ + addeq r2, r9, r8, lsl r8 │ │ │ │ │ │ │ │ 0032ef08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #428] @ 32f0cc │ │ │ │ @@ -182255,16 +182255,16 @@ │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 31df70 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatteq sp, r4, lr, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r4, sp, ip, ror #30 │ │ │ │ - addeq r2, r9, r4, ror #17 │ │ │ │ + addeq r4, sp, ip, lsr #26 │ │ │ │ + addeq r2, r9, r4, lsr #13 │ │ │ │ tsteq sp, ip, ror #26 │ │ │ │ │ │ │ │ 0032f0e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -182298,19 +182298,19 @@ │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 323378 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 323024 │ │ │ │ bl 31de58 │ │ │ │ mov r5, r0 │ │ │ │ - bl 933bbc │ │ │ │ + bl 93397c │ │ │ │ ldr r1, [pc, #600] @ 32f3dc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 931060 │ │ │ │ + bl 930e20 │ │ │ │ ldr r7, [r7, #180] @ 0xb4 │ │ │ │ ldr sl, [r5] │ │ │ │ cmp r7, #0 │ │ │ │ beq 32f344 │ │ │ │ ldr r9, [pc, #572] @ 32f3e0 │ │ │ │ ldr r3, [pc, #572] @ 32f3e4 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -182395,15 +182395,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 32f3a4 │ │ │ │ ldr r1, [pc, #248] @ 32f3e8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #109 @ 0x6d │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #4 │ │ │ │ add r6, r6, #1 │ │ │ │ ldrb r2, [r0, #1744] @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ mov r3, #0 │ │ │ │ bl 31db2c │ │ │ │ @@ -182450,23 +182450,23 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r4, lsl #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r2, r9, ip, lsr r7 │ │ │ │ + strdeq r2, [r9], ip │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ - adceq ip, r0, r8, asr r8 │ │ │ │ - addeq r2, r9, r0, ror #12 │ │ │ │ - addeq r2, r9, r8, lsr r5 │ │ │ │ + adceq ip, r0, r8, lsl r6 │ │ │ │ + addeq r2, r9, r0, lsr #8 │ │ │ │ + strdeq r2, [r9], r8 │ │ │ │ @ instruction: 0x010d9a9c │ │ │ │ - adceq ip, r0, ip, asr #12 │ │ │ │ - addeq r2, r9, r0, ror #9 │ │ │ │ - addeq r2, r9, ip, asr #9 │ │ │ │ + adceq ip, r0, ip, lsl #8 │ │ │ │ + addeq r2, r9, r0, lsr #5 │ │ │ │ + addeq r2, r9, ip, lsl #5 │ │ │ │ │ │ │ │ 0032f3fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182814,26 +182814,26 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 31df70 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 31df70 │ │ │ │ - addeq r2, r9, r0, lsl #9 │ │ │ │ - umulleq r2, r9, r8, r4 │ │ │ │ - addeq r2, r9, r4, asr r4 │ │ │ │ - addeq r2, r9, ip, lsr #8 │ │ │ │ - addeq r2, r9, r4, lsl #8 │ │ │ │ - ldrdeq r2, [r9], r0 │ │ │ │ - addeq r2, r9, r8, lsl #7 │ │ │ │ - addeq r2, r9, ip, lsl #7 │ │ │ │ - addeq r2, r9, r4, ror #6 │ │ │ │ - addeq r2, r9, r0, asr r3 │ │ │ │ - addeq r2, r9, ip, lsl #4 │ │ │ │ + addeq r2, r9, r0, asr #4 │ │ │ │ + addeq r2, r9, r8, asr r2 │ │ │ │ + addeq r2, r9, r4, lsl r2 │ │ │ │ + addeq r2, r9, ip, ror #3 │ │ │ │ + addeq r2, r9, r4, asr #3 │ │ │ │ + umulleq r2, r9, r0, r1 │ │ │ │ + addeq r2, r9, r8, asr #2 │ │ │ │ addeq r2, r9, ip, asr #2 │ │ │ │ + addeq r2, r9, r4, lsr #2 │ │ │ │ + addeq r2, r9, r0, lsl r1 │ │ │ │ + addeq r1, r9, ip, asr #31 │ │ │ │ + addeq r1, r9, ip, lsl #30 │ │ │ │ orrs r2, r2, r3 │ │ │ │ moveq r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, #0 │ │ │ │ ldreq r0, [r0, #336] @ 0x150 │ │ │ │ movne r0, #0 │ │ │ │ streq r2, [r3, #336] @ 0x150 │ │ │ │ @@ -182850,43 +182850,43 @@ │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 32fa14 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r6, fp, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 92a138 │ │ │ │ - bl 930c20 │ │ │ │ + bl 929ef8 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #60] @ 32fa78 │ │ │ │ ldr r2, [pc, #60] @ 32fa7c │ │ │ │ ldr r1, [pc, #60] @ 32fa80 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrb r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq fp, [r0], ip @ │ │ │ │ - addeq r4, r8, ip, lsr r4 │ │ │ │ - addseq r8, r3, r0, lsr #9 │ │ │ │ + @ instruction: 0x00a0bdbc │ │ │ │ + strdeq r4, [r8], ip │ │ │ │ + addseq r8, r3, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #272] @ 32fbac │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -182894,46 +182894,46 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #256] @ 32fbb0 │ │ │ │ ldr r1, [pc, #256] @ 32fbb4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #236] @ 32fbb8 │ │ │ │ ldr r1, [pc, #236] @ 32fbbc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #204] @ 32fbc0 │ │ │ │ ldr r1, [pc, #204] @ 32fbc4 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #172] @ 32fbc8 │ │ │ │ ldr r1, [pc, #172] @ 32fbcc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr r7, [pc, #156] @ 32fbd0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #140] @ 32fbd4 │ │ │ │ ldr lr, [pc, #140] @ 32fbd8 │ │ │ │ ldr ip, [pc, #140] @ 32fbdc │ │ │ │ ldr r0, [pc, #140] @ 32fbe0 │ │ │ │ ldr r1, [pc, #140] @ 32fbe4 │ │ │ │ ldr r2, [pc, #140] @ 32fbe8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -182953,22 +182953,22 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq fp, r0, r0, lsr #31 │ │ │ │ - addeq r4, r8, r8, ror #7 │ │ │ │ - addeq r3, fp, r0, asr #8 │ │ │ │ - addeq r1, r9, ip, ror lr │ │ │ │ - umulleq r1, r9, r0, lr │ │ │ │ - addeq pc, r8, r8, lsl lr @ │ │ │ │ - addeq pc, r8, r8, lsr lr @ │ │ │ │ - addeq r1, r9, r4, asr lr │ │ │ │ + adceq fp, r0, r0, ror #26 │ │ │ │ + addeq r4, r8, r8, lsr #3 │ │ │ │ + addeq r3, fp, r0, lsl #4 │ │ │ │ + addeq r1, r9, ip, lsr ip │ │ │ │ + addeq r1, r9, r0, asr ip │ │ │ │ + ldrdeq pc, [r8], r8 │ │ │ │ + strdeq pc, [r8], r8 │ │ │ │ + addeq r1, r9, r4, lsl ip │ │ │ │ smlatbeq r8, ip, r4, lr │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ adceq r6, fp, ip, lsl #18 │ │ │ │ @ instruction: 0x000004b8 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ andeq r0, r0, r0, asr r2 │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ @@ -183019,28 +183019,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 329610 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3284c8 │ │ │ │ - adceq fp, r0, r4, lsr #27 │ │ │ │ - addeq r1, r9, r8, ror #25 │ │ │ │ - addeq r1, r9, r8, lsl #26 │ │ │ │ + adceq fp, r0, r4, ror #22 │ │ │ │ + addeq r1, r9, r8, lsr #21 │ │ │ │ + addeq r1, r9, r8, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #172] @ 32fdb0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #168] @ 32fdb4 │ │ │ │ @@ -183048,52 +183048,52 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ tst r4, #8 │ │ │ │ mov r3, r0 │ │ │ │ bne 32fd84 │ │ │ │ tst r4, #64 @ 0x40 │ │ │ │ beq 32fd74 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r3, #1800] @ 0x708 │ │ │ │ ldr r4, [r3, #1812] @ 0x714 │ │ │ │ orr r2, r2, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r3, #1800] @ 0x708 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ tst r4, #16 │ │ │ │ beq 32fd8c │ │ │ │ mov r1, #4 │ │ │ │ b 32fd44 │ │ │ │ mov r1, #1 │ │ │ │ b 32fd44 │ │ │ │ tst r4, #4 │ │ │ │ movne r1, #8 │ │ │ │ bne 32fd44 │ │ │ │ ldr r0, [pc, #28] @ 32fdbc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b74a88 │ │ │ │ - adceq fp, r0, r0, lsr sp │ │ │ │ - addeq r1, r9, r0, ror ip │ │ │ │ - umulleq r1, r9, r8, ip │ │ │ │ - addeq r1, r9, r4, lsr #24 │ │ │ │ + b b74848 │ │ │ │ + strdeq fp, [r0], r0 @ │ │ │ │ + addeq r1, r9, r0, lsr sl │ │ │ │ + addeq r1, r9, r8, asr sl │ │ │ │ + addeq r1, r9, r4, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #224] @ 32feb8 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -183102,67 +183102,67 @@ │ │ │ │ ldr r2, [pc, #212] @ 32fec0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #184] @ 32fec4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fe38 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #752 @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 329924 │ │ │ │ ldr r1, [pc, #136] @ 32fec8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fe6c │ │ │ │ add r0, r6, #1104 @ 0x450 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3284d4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ ldr ip, [pc, #80] @ 32fecc │ │ │ │ ldr r1, [pc, #80] @ 32fed0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 32fed4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #96 @ 0x60 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adceq fp, r0, r4, ror #24 │ │ │ │ - addeq r1, r9, r4, asr #23 │ │ │ │ - umulleq r1, r9, ip, fp │ │ │ │ - addeq r1, r9, r8, ror #23 │ │ │ │ - addseq r8, r3, r8, lsr #30 │ │ │ │ - umulleq r1, r9, ip, fp │ │ │ │ - addeq r1, r9, r4, ror fp │ │ │ │ + adceq fp, r0, r4, lsr #20 │ │ │ │ + addeq r1, r9, r4, lsl #19 │ │ │ │ + addeq r1, r9, ip, asr r9 │ │ │ │ + addeq r1, r9, r8, lsr #19 │ │ │ │ + addseq r8, r3, r8, ror #25 │ │ │ │ + addeq r1, r9, ip, asr r9 │ │ │ │ + addeq r1, r9, r4, lsr r9 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #268] @ 32fffc │ │ │ │ mov r4, r1 │ │ │ │ @@ -183173,79 +183173,79 @@ │ │ │ │ add ip, r3, #84 @ 0x54 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #224] @ 330008 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ff54 │ │ │ │ ldr r1, [pc, #200] @ 33000c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ffe0 │ │ │ │ ldr r1, [pc, #180] @ 330010 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ff8c │ │ │ │ add r1, r5, #1104 @ 0x450 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3284d8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ ldr r3, [pc, #120] @ 330014 │ │ │ │ ldr ip, [pc, #120] @ 330018 │ │ │ │ ldr r1, [pc, #120] @ 33001c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r5, #752 @ 0x2f0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 329884 │ │ │ │ - adceq fp, r0, ip, asr #22 │ │ │ │ - addeq r1, r9, r8, lsr #21 │ │ │ │ - addeq r1, r9, r0, lsl #21 │ │ │ │ - addeq r1, r9, ip, asr #21 │ │ │ │ - ldrdeq r1, [r9], ip │ │ │ │ - addseq r8, r3, ip, lsl #28 │ │ │ │ - umlaleq fp, r0, r8, sl │ │ │ │ - addeq r1, r9, ip, lsr #21 │ │ │ │ - addeq r1, r9, r0, asr sl │ │ │ │ + adceq fp, r0, ip, lsl #18 │ │ │ │ + addeq r1, r9, r8, ror #16 │ │ │ │ + addeq r1, r9, r0, asr #16 │ │ │ │ + addeq r1, r9, ip, lsl #17 │ │ │ │ + umulleq r1, r9, ip, r0 │ │ │ │ + addseq r8, r3, ip, asr #23 │ │ │ │ + adceq fp, r0, r8, asr r8 │ │ │ │ + addeq r1, r9, ip, ror #16 │ │ │ │ + addeq r1, r9, r0, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #280] @ 330150 │ │ │ │ mov r4, r1 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -183255,26 +183255,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r8, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #236] @ 33015c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3300cc │ │ │ │ ldr r1, [pc, #212] @ 330160 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3300b0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 32c6d0 │ │ │ │ @@ -183284,52 +183284,52 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 329790 │ │ │ │ ldr r1, [pc, #144] @ 330164 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 330104 │ │ │ │ add r1, r6, #1104 @ 0x450 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3284cc │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ ldr ip, [pc, #84] @ 330168 │ │ │ │ ldr r1, [pc, #84] @ 33016c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #244 @ 0xf4 │ │ │ │ add r3, r8, #144 @ 0x90 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r7 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - adceq fp, r0, r4, lsl #20 │ │ │ │ - addeq r1, r9, r4, ror #18 │ │ │ │ - addeq r1, r9, ip, lsr r9 │ │ │ │ - addeq r1, r9, r4, lsl #19 │ │ │ │ - umulleq r1, r9, r4, r1 │ │ │ │ - umullseq r8, r3, r4, ip │ │ │ │ - addeq r1, r9, r4, ror r9 │ │ │ │ - addeq r1, r9, r0, ror #17 │ │ │ │ + adceq fp, r0, r4, asr #15 │ │ │ │ + addeq r1, r9, r4, lsr #14 │ │ │ │ + strdeq r1, [r9], ip │ │ │ │ + addeq r1, r9, r4, asr #14 │ │ │ │ + addeq r0, r9, r4, asr pc │ │ │ │ + addseq r8, r3, r4, asr sl │ │ │ │ + addeq r1, r9, r4, lsr r7 │ │ │ │ + addeq r1, r9, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #344] @ 3302e0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -183337,29 +183337,29 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #328] @ 3302e4 │ │ │ │ ldr r1, [pc, #328] @ 3302e8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #308] @ 3302ec │ │ │ │ ldr r1, [pc, #308] @ 3302f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, r5, #84 @ 0x54 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [r0, #1808] @ 0x710 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl bb2ad8 │ │ │ │ + bl bb2898 │ │ │ │ cmp r8, #0 │ │ │ │ beq 3302b0 │ │ │ │ add r5, r5, #184 @ 0xb8 │ │ │ │ ldr r2, [r5], #4 │ │ │ │ mov r6, r0 │ │ │ │ ands r2, r2, r8 │ │ │ │ mov r4, #0 │ │ │ │ @@ -183387,15 +183387,15 @@ │ │ │ │ add fp, sl, #1296 @ 0x510 │ │ │ │ mov r8, #12 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ - bl 8dcc2c │ │ │ │ + bl 8dc9ec │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ bl 3813a8 │ │ │ │ mov r8, #0 │ │ │ │ add r2, sl, #1104 @ 0x450 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ @@ -183412,23 +183412,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 3302f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ bl 27ee30 │ │ │ │ - @ instruction: 0x00a0b8b4 │ │ │ │ - umulleq r1, r9, r0, r6 │ │ │ │ - addeq r1, r9, r0, lsr #13 │ │ │ │ - ldrdeq r1, [r9], r4 │ │ │ │ - strdeq r1, [r9], ip │ │ │ │ - addeq r1, r9, ip, asr r8 │ │ │ │ - addeq r1, r9, r0, lsl #16 │ │ │ │ + adceq fp, r0, r4, ror r6 │ │ │ │ + addeq r1, r9, r0, asr r4 │ │ │ │ + addeq r1, r9, r0, ror #8 │ │ │ │ + umulleq r1, r9, r4, r5 │ │ │ │ + @ instruction: 0x008915bc │ │ │ │ + addeq r1, r9, ip, lsl r6 │ │ │ │ + addeq r1, r9, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #364] @ 330480 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -183436,51 +183436,51 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #348] @ 330484 │ │ │ │ ldr r1, [pc, #348] @ 330488 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #328] @ 33048c │ │ │ │ ldr r2, [pc, #328] @ 330490 │ │ │ │ add ip, r5, #84 @ 0x54 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r5, r5, #168 @ 0xa8 │ │ │ │ ldr sl, [pc, #300] @ 330494 │ │ │ │ mov r8, #4 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #280] @ 330498 │ │ │ │ ldr r1, [pc, #280] @ 33049c │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ str r6, [sp] │ │ │ │ add r6, r4, #1456 @ 0x5b0 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sl, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ mov r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 3813a8 │ │ │ │ add r1, r4, #1808 @ 0x710 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #4 │ │ │ │ bl 3812a8 │ │ │ │ @@ -183489,15 +183489,15 @@ │ │ │ │ strb r3, [r4, #752] @ 0x2f0 │ │ │ │ add r3, r4, #944 @ 0x3b0 │ │ │ │ mov r0, r3 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 8dcc2c │ │ │ │ + bl 8dc9ec │ │ │ │ ldr r8, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ bl 3813a8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r8, #0 │ │ │ │ @@ -183512,30 +183512,30 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #3 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sl, #152 @ 0x98 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3813a8 │ │ │ │ - adceq fp, r0, r8, lsr #14 │ │ │ │ - addeq r3, r8, r0, ror fp │ │ │ │ - addeq r2, fp, r8, asr #23 │ │ │ │ - addeq r1, r9, r0, ror r6 │ │ │ │ - addeq r1, r9, r8, lsr r6 │ │ │ │ + adceq fp, r0, r8, ror #9 │ │ │ │ + addeq r3, r8, r0, lsr r9 │ │ │ │ + addeq r2, fp, r8, lsl #19 │ │ │ │ + addeq r1, r9, r0, lsr r4 │ │ │ │ + strdeq r1, [r9], r8 │ │ │ │ strdeq r6, [fp], ip @ │ │ │ │ - addeq r1, r9, r8, lsr #9 │ │ │ │ - @ instruction: 0x008914bc │ │ │ │ - strdeq r1, [r9], r4 │ │ │ │ - addeq r1, r9, r0, asr #13 │ │ │ │ + addeq r1, r9, r8, ror #4 │ │ │ │ + addeq r1, r9, ip, ror r2 │ │ │ │ + @ instruction: 0x008914b4 │ │ │ │ + addeq r1, r9, r0, lsl #9 │ │ │ │ │ │ │ │ 003304a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r7, [pc, #896] @ 330840 │ │ │ │ @@ -183549,15 +183549,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, r7, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr sl, [pc, #844] @ 33084c │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, r0 │ │ │ │ bl 321040 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, r0 │ │ │ │ @@ -183641,15 +183641,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 320e08 │ │ │ │ ldr r4, [r9, #1808] @ 0x710 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb2ad8 │ │ │ │ + bl bb2898 │ │ │ │ mov r1, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 31f330 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 31df70 │ │ │ │ @@ -183758,36 +183758,36 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ ldr r0, [pc, #84] @ 33088c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ bl 27ee30 │ │ │ │ - adceq fp, r0, r8, ror #10 │ │ │ │ - ldrdeq r1, [r9], r4 │ │ │ │ - addeq r1, r9, ip, lsr #9 │ │ │ │ - addeq r1, r9, r8, lsl r6 │ │ │ │ - umullseq r3, r3, r4, r7 @ │ │ │ │ - addeq r1, r9, ip, lsr #11 │ │ │ │ - addeq r0, r9, r8, lsr r5 │ │ │ │ - umulleq r1, r9, r0, r5 │ │ │ │ - addeq r0, r9, r4, lsr r5 │ │ │ │ - addeq r0, r9, r0, lsr #10 │ │ │ │ - addeq r1, r9, ip, asr r5 │ │ │ │ - addeq r1, r9, r4, ror #9 │ │ │ │ - addeq r1, r9, r0, asr #9 │ │ │ │ - adceq fp, r0, ip, lsl #7 │ │ │ │ - addeq r1, r9, r8, lsr #9 │ │ │ │ - addeq r1, r9, r8, lsl r4 │ │ │ │ - addeq r0, r9, r0, ror #8 │ │ │ │ - adceq fp, r0, r8, lsr #4 │ │ │ │ - ldrdeq r1, [r9], ip │ │ │ │ - addeq r1, r9, r0, lsr #5 │ │ │ │ + adceq fp, r0, r8, lsr #6 │ │ │ │ + umulleq r1, r9, r4, r2 │ │ │ │ + addeq r1, r9, ip, ror #4 │ │ │ │ + ldrdeq r1, [r9], r8 │ │ │ │ + addseq r3, r3, r4, asr r5 │ │ │ │ + addeq r1, r9, ip, ror #6 │ │ │ │ + strdeq r0, [r9], r8 │ │ │ │ + addeq r1, r9, r0, asr r3 │ │ │ │ + strdeq r0, [r9], r4 │ │ │ │ + addeq r0, r9, r0, ror #5 │ │ │ │ + addeq r1, r9, ip, lsl r3 │ │ │ │ + addeq r1, r9, r4, lsr #5 │ │ │ │ + addeq r1, r9, r0, lsl #5 │ │ │ │ + adceq fp, r0, ip, asr #2 │ │ │ │ + addeq r1, r9, r8, ror #4 │ │ │ │ + ldrdeq r1, [r9], r8 │ │ │ │ + addeq r0, r9, r0, lsr #4 │ │ │ │ + adceq sl, r0, r8, ror #31 │ │ │ │ + umulleq r0, r9, ip, pc @ │ │ │ │ + addeq r1, r9, r0, rrx │ │ │ │ │ │ │ │ 00330890 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -183815,18 +183815,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 31df70 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 31df70 │ │ │ │ - addeq r1, r9, r4, lsr #5 │ │ │ │ - addeq r1, r9, r8, lsr #5 │ │ │ │ - strdeq r0, [r9], r0 @ │ │ │ │ - addeq r0, r9, ip, ror #3 │ │ │ │ + addeq r1, r9, r4, rrx │ │ │ │ + addeq r1, r9, r8, rrx │ │ │ │ + @ instruction: 0x0088ffb0 │ │ │ │ + addeq pc, r8, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2976] @ 0xba0 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, r1 │ │ │ │ @@ -184090,15 +184090,15 @@ │ │ │ │ add r3, r3, r6, lsl #4 │ │ │ │ add r2, sp, r2, lsl #2 │ │ │ │ ldrb r5, [r3, #1] │ │ │ │ ldr r2, [r2, #564] @ 0x234 │ │ │ │ ldrd r0, [r3, #8] │ │ │ │ mla r5, r2, r8, r5 │ │ │ │ ldrd r2, [r7, #16] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ lsl r5, r5, #1 │ │ │ │ add r6, r6, #1 │ │ │ │ strh r0, [sl, r5] │ │ │ │ ldr r3, [r7, #24] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r6, r2 │ │ │ │ bcc 330d3c │ │ │ │ @@ -184251,17 +184251,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ smlatbeq sp, ip, r4, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq sp, r8, lr, r7 │ │ │ │ - adceq sl, r0, r8, asr fp │ │ │ │ - addeq r0, r9, r4, lsr ip │ │ │ │ - addeq r0, r9, r0, asr #24 │ │ │ │ + adceq sl, r0, r8, lsl r9 │ │ │ │ + strdeq r0, [r9], r4 │ │ │ │ + addeq r0, r9, r0, lsl #20 │ │ │ │ │ │ │ │ 00330ff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -184313,15 +184313,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ strdeq r7, [sp, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r0, [r9], ip │ │ │ │ + umulleq r0, r9, ip, r9 │ │ │ │ tsteq sp, r8, ror sp │ │ │ │ │ │ │ │ 003310dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -184562,19 +184562,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq sp, r8, lsl #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r0, [r9], r8 │ │ │ │ - addeq r0, r9, r8, lsr #21 │ │ │ │ - addeq r0, r9, r8, ror sl │ │ │ │ + @ instruction: 0x008908b8 │ │ │ │ + addeq r0, r9, r8, ror #16 │ │ │ │ + addeq r0, r9, r8, lsr r8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addeq lr, r8, ip, ror #16 │ │ │ │ + addeq lr, r8, ip, lsr #12 │ │ │ │ @ instruction: 0x010d799c │ │ │ │ │ │ │ │ 003314c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -184601,16 +184601,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r0, r9, r8, asr #14 │ │ │ │ - addeq r0, r9, ip, lsr r7 │ │ │ │ + addeq r0, r9, r8, lsl #10 │ │ │ │ + strdeq r0, [r9], ip │ │ │ │ │ │ │ │ 0033154c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov sl, r2 │ │ │ │ @@ -184761,23 +184761,23 @@ │ │ │ │ ldr r8, [pc, #568] @ 3319e0 │ │ │ │ ldr r0, [pc, #568] @ 3319e4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [pc, #564] @ 3319e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 934d1c │ │ │ │ + bl 934adc │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #544] @ 3319ec │ │ │ │ add r3, r9, #24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r1, r8 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 331998 │ │ │ │ ldr sl, [r3, #1816] @ 0x718 │ │ │ │ ldr fp, [r3, #1820] @ 0x71c │ │ │ │ orrs r3, sl, fp │ │ │ │ bne 3318d8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -184789,35 +184789,35 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 8efd10 │ │ │ │ + bl 8efad0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r3, r3, r1 │ │ │ │ beq 33196c │ │ │ │ mov r0, sl │ │ │ │ mov sl, #1 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp, #40] @ 0x28 │ │ │ │ - bl 8efd10 │ │ │ │ + bl 8efad0 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, r7 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8efd10 │ │ │ │ + bl 8efad0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27c988 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ cmp r0, #0 │ │ │ │ bne 3319c0 │ │ │ │ ldr r2, [pc, #336] @ 3319f0 │ │ │ │ @@ -184839,15 +184839,15 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8efd10 │ │ │ │ + bl 8efad0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ adds sl, sl, #8 │ │ │ │ adc fp, fp, #0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ bne 331808 │ │ │ │ b 331940 │ │ │ │ @@ -184856,111 +184856,111 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #208] @ 3319fc │ │ │ │ ldr r2, [pc, #208] @ 331a00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 331880 │ │ │ │ ldr r0, [pc, #188] @ 331a04 │ │ │ │ ldr r3, [pc, #188] @ 331a08 │ │ │ │ ldr r1, [pc, #188] @ 331a0c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [pc, #180] @ 331a10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 331880 │ │ │ │ ldr r0, [pc, #160] @ 331a14 │ │ │ │ ldr r3, [pc, #160] @ 331a18 │ │ │ │ ldr r1, [pc, #160] @ 331a1c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [pc, #152] @ 331a20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 331880 │ │ │ │ ldr r0, [pc, #132] @ 331a24 │ │ │ │ ldr r1, [pc, #132] @ 331a28 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ add r0, sp, #28 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 331880 │ │ │ │ - bl b739a8 │ │ │ │ + bl b73768 │ │ │ │ mvn r0, #0 │ │ │ │ b 331898 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010d7898 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r9, r0, asr #15 │ │ │ │ + addeq r0, r9, r0, lsl #11 │ │ │ │ andeq r4, r0, r2 │ │ │ │ - addeq r0, r9, r0, lsl r2 │ │ │ │ - addseq ip, r5, r8, lsl lr │ │ │ │ - adceq sl, r0, ip, ror #6 │ │ │ │ - @ instruction: 0x008901bc │ │ │ │ + ldrdeq pc, [r8], r0 │ │ │ │ + @ instruction: 0x0095cbd8 │ │ │ │ + adceq sl, r0, ip, lsr #2 │ │ │ │ + addeq pc, r8, ip, ror pc @ │ │ │ │ tsteq sp, r4, ror #10 │ │ │ │ - addeq r0, r9, ip, asr r3 │ │ │ │ - adceq sl, r0, r0, lsl #4 │ │ │ │ - addeq r0, r9, r8, lsr r3 │ │ │ │ + addeq r0, r9, ip, lsl r1 │ │ │ │ + adceq r9, r0, r0, asr #31 │ │ │ │ + strdeq r0, [r9], r8 │ │ │ │ muleq r0, r1, r1 │ │ │ │ - addeq r0, r9, ip, ror #6 │ │ │ │ - ldrdeq sl, [r0], r4 @ │ │ │ │ - addeq r0, r9, ip, lsl #6 │ │ │ │ + addeq r0, r9, ip, lsr #2 │ │ │ │ + umlaleq r9, r0, r4, pc @ │ │ │ │ + addeq r0, r9, ip, asr #1 │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ - addeq r0, r9, r8, ror #6 │ │ │ │ - adceq sl, r0, r8, lsr #3 │ │ │ │ - addeq r0, r9, r0, ror #5 │ │ │ │ + addeq r0, r9, r8, lsr #2 │ │ │ │ + adceq r9, r0, r8, ror #30 │ │ │ │ + addeq r0, r9, r0, lsr #1 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - strdeq r0, [r9], ip │ │ │ │ - addeq r0, r9, r0, asr #5 │ │ │ │ + strheq r0, [r9], ip │ │ │ │ + addeq r0, r9, r0, lsl #1 │ │ │ │ │ │ │ │ 00331a2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ 331aa4 │ │ │ │ ldr r0, [pc, #96] @ 331aa8 │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 934d1c │ │ │ │ + bl 934adc │ │ │ │ ldr ip, [pc, #72] @ 331aac │ │ │ │ ldr r2, [pc, #72] @ 331ab0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r0, [r0, #1824] @ 0x720 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq pc, r8, r4, ror pc @ │ │ │ │ - addseq ip, r5, ip, ror fp │ │ │ │ - adceq sl, r0, r8, asr #1 │ │ │ │ - addeq pc, r8, r0, lsr #30 │ │ │ │ + addeq pc, r8, r4, lsr sp @ │ │ │ │ + addseq ip, r5, ip, lsr r9 │ │ │ │ + adceq r9, r0, r8, lsl #29 │ │ │ │ + addeq pc, r8, r0, ror #25 │ │ │ │ │ │ │ │ 00331ab4 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00331ab8 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -185007,26 +185007,26 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 331ba0 │ │ │ │ ldr ip, [pc, #200] @ 331c30 │ │ │ │ ldr r2, [pc, #200] @ 331c34 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r4, [r0, #1264] @ 0x4f0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 331ba0 │ │ │ │ mov r0, r4 │ │ │ │ bl 516954 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 331be4 │ │ │ │ @@ -185060,18 +185060,18 @@ │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 27e5d8 │ │ │ │ b 331ba0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r7, [sp, -r8] │ │ │ │ - addeq r0, r9, ip, lsl r2 │ │ │ │ + ldrdeq pc, [r8], ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq sl, r0, ip, lsl r0 │ │ │ │ - strdeq r0, [r9], r0 @ │ │ │ │ + ldrdeq r9, [r0], ip @ │ │ │ │ + @ instruction: 0x0088ffb0 │ │ │ │ tsteq sp, ip, asr r2 │ │ │ │ │ │ │ │ 00331c3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -185107,15 +185107,15 @@ │ │ │ │ add fp, sp, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, #8 │ │ │ │ mov sl, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 931060 │ │ │ │ + bl 930e20 │ │ │ │ ldr r1, [pc, #596] @ 331f3c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27dd08 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ bl 323024 │ │ │ │ @@ -185257,15 +185257,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatbeq sp, r0, r1, r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r9, r4, ror #1 │ │ │ │ + addeq pc, r8, r4, lsr #29 │ │ │ │ @ instruction: 0xfffffe44 │ │ │ │ @ instruction: 0xfffffde4 │ │ │ │ tsteq sp, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -185281,15 +185281,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #680] @ 33222c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r5, [pc, #656] @ 332230 │ │ │ │ ldr r3, [pc, #656] @ 332234 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -185346,22 +185346,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 332248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ add r1, r4, #2096 @ 0x830 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r1] │ │ │ │ mov r6, #0 │ │ │ │ @@ -185410,22 +185410,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 332250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 331fe0 │ │ │ │ ldr r2, [pc, #144] @ 332254 │ │ │ │ ldr r3, [pc, #88] @ 332220 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -185433,41 +185433,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 332214 │ │ │ │ ldr r0, [pc, #112] @ 332258 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r0, [pc, #92] @ 33225c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6] │ │ │ │ b 3320c0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - adceq r9, r0, r0, lsl #25 │ │ │ │ + adceq r9, r0, r0, asr #20 │ │ │ │ @ instruction: 0x010d6e98 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, r8, r4, lsl #28 │ │ │ │ - addeq pc, r8, r0, lsl lr @ │ │ │ │ + addeq pc, r8, r4, asr #23 │ │ │ │ + ldrdeq pc, [r8], r0 │ │ │ │ andeq r0, r0, r9, ror #7 │ │ │ │ tsteq sp, r4, ror #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sp, ip, lsl lr │ │ │ │ andeq r3, r0, ip, asr #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq pc, [r8], r0 │ │ │ │ + @ instruction: 0x0088fab0 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - addeq pc, r8, r8, asr #24 │ │ │ │ + addeq pc, r8, r8, lsl #20 │ │ │ │ tsteq sp, r0, asr #24 │ │ │ │ - addeq pc, r8, r4, asr #24 │ │ │ │ - ldrdeq pc, [r8], r4 │ │ │ │ + addeq pc, r8, r4, lsl #20 │ │ │ │ + umulleq pc, r8, r4, r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #432] @ 332428 │ │ │ │ ldr ip, [pc, #432] @ 33242c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -185551,51 +185551,51 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 33244c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3322c0 │ │ │ │ ldr r0, [pc, #64] @ 332450 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3322c0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq sp, ip, fp, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r4, ror fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sp, ip, lsr fp │ │ │ │ - umlaleq r9, r0, r0, r8 │ │ │ │ + adceq r9, r0, r0, asr r6 │ │ │ │ andeq r1, r0, r0, lsr lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r8, r8, asr sl @ │ │ │ │ - umulleq pc, r8, r0, sl @ │ │ │ │ + addeq pc, r8, r8, lsl r8 @ │ │ │ │ + addeq pc, r8, r0, asr r8 @ │ │ │ │ ldr r0, [pc, #4] @ 332460 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r4, fp, r8, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1596] @ 332ab8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -185622,15 +185622,15 @@ │ │ │ │ add r2, r2, #12 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #1528] @ 332ad4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ addeq r4, sp, #24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #1508] @ 332ad8 │ │ │ │ ldr sl, [r6, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 332814 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ @@ -185642,22 +185642,22 @@ │ │ │ │ bne 33259c │ │ │ │ bl 68afe0 │ │ │ │ ldr r1, [pc, #1456] @ 332adc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #1748] @ 0x6d4 │ │ │ │ ldr r0, [r5, #1744] @ 0x6d0 │ │ │ │ - bl 93310c │ │ │ │ + bl 932ecc │ │ │ │ str r0, [r5, #1752] @ 0x6d8 │ │ │ │ ldr r9, [r4] │ │ │ │ cmp r9, #0 │ │ │ │ beq 3325d4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ ldr r2, [pc, #1408] @ 332ae0 │ │ │ │ ldr r3, [pc, #1368] @ 332abc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -185667,30 +185667,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 9343d4 │ │ │ │ + bl 934194 │ │ │ │ ldr r3, [pc, #1340] @ 332ae4 │ │ │ │ ldr ip, [pc, #1340] @ 332ae8 │ │ │ │ ldr r1, [pc, #1340] @ 332aec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1332] @ 332af0 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 33254c │ │ │ │ ldr r0, [r5, #1748] @ 0x6d4 │ │ │ │ - bl 8e321c │ │ │ │ + bl 8e2fdc │ │ │ │ ands r1, r0, #7 │ │ │ │ mov r8, r0 │ │ │ │ str r0, [r5, #2128] @ 0x850 │ │ │ │ bne 332a8c │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ ldrb r3, [r0] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -185726,15 +185726,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #1152] @ 332b00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ bne 33254c │ │ │ │ ldr r2, [pc, #1124] @ 332b04 │ │ │ │ ldr r3, [pc, #1124] @ 332b08 │ │ │ │ mov r8, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -185743,15 +185743,15 @@ │ │ │ │ add r0, r5, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 5175d0 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -185767,15 +185767,15 @@ │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r8, r8, #8 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 8e586c │ │ │ │ + bl 8e562c │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 33254c │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #1 │ │ │ │ @@ -185804,34 +185804,34 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 332b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 33254c │ │ │ │ ldr r3, [pc, #820] @ 332b20 │ │ │ │ ldr ip, [pc, #820] @ 332b24 │ │ │ │ ldr r1, [pc, #820] @ 332b28 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #956 @ 0x3bc │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 33254c │ │ │ │ ldr r3, [pc, #784] @ 332b2c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332504 │ │ │ │ ldr r3, [pc, #740] @ 332b14 │ │ │ │ @@ -185847,21 +185847,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 332b30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 332504 │ │ │ │ ldrb r3, [r8, #1] │ │ │ │ ldrb r2, [r8] │ │ │ │ ldrb r1, [r8, #5] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r8, #4] │ │ │ │ ldr r0, [pc, #652] @ 332b34 │ │ │ │ @@ -185882,15 +185882,15 @@ │ │ │ │ ldrb r3, [r8, #12] │ │ │ │ ldrb r0, [r8, #15] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r8, #14] │ │ │ │ mov r1, r9 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ orr r0, r3, r0, lsl #24 │ │ │ │ - bl bb1558 │ │ │ │ + bl bb1318 │ │ │ │ cmp r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 332a34 │ │ │ │ ldrb r3, [r8, #16] │ │ │ │ ldrb r2, [r8, #17] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ @@ -185898,15 +185898,15 @@ │ │ │ │ ldrb r3, [r8, #18] │ │ │ │ ldrb r2, [r8, #19] │ │ │ │ orrs r3, r3, r2, lsl #8 │ │ │ │ bne 332a34 │ │ │ │ ldr r8, [r5, #1752] @ 0x6d8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl bb1558 │ │ │ │ + bl bb1318 │ │ │ │ cmp r8, r9 │ │ │ │ cmpcs r1, #0 │ │ │ │ streq fp, [r5, #2132] @ 0x854 │ │ │ │ streq r0, [r5, #2136] @ 0x858 │ │ │ │ beq 33268c │ │ │ │ ldr r3, [pc, #484] @ 332b3c │ │ │ │ ldr r2, [pc, #484] @ 332b40 │ │ │ │ @@ -185915,15 +185915,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 33268c │ │ │ │ mov r3, #82 @ 0x52 │ │ │ │ strb r3, [r8, #1] │ │ │ │ strb r3, [r8, #7] │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ strb r3, [r8, #2] │ │ │ │ strb r3, [r8, #4] │ │ │ │ @@ -185946,20 +185946,20 @@ │ │ │ │ strb r3, [r8, #17] │ │ │ │ strb r1, [r8, #16] │ │ │ │ strb r1, [r8, #18] │ │ │ │ strb r1, [r8, #19] │ │ │ │ ldr r1, [r5, #1756] @ 0x6dc │ │ │ │ ldr r0, [r5, #1752] @ 0x6d8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add fp, r1, #23 │ │ │ │ add fp, fp, r0, lsl #3 │ │ │ │ mov r0, fp │ │ │ │ - bl bb1558 │ │ │ │ + bl bb1318 │ │ │ │ sub r1, fp, r1 │ │ │ │ lsr r3, r1, #8 │ │ │ │ strb r1, [r8, #12] │ │ │ │ strb r3, [r8, #13] │ │ │ │ lsr r3, r1, #16 │ │ │ │ lsr r1, r1, #24 │ │ │ │ strb r3, [r8, #14] │ │ │ │ @@ -185971,25 +185971,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #28 │ │ │ │ ldr r2, [pc, #252] @ 332b54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 33268c │ │ │ │ ldr r0, [pc, #236] @ 332b58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 332504 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #220] @ 332b5c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 33254c │ │ │ │ ldr r3, [pc, #204] @ 332b60 │ │ │ │ ldr ip, [pc, #204] @ 332b64 │ │ │ │ ldr r1, [pc, #204] @ 332b68 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #196] @ 332b6c │ │ │ │ @@ -185998,55 +185998,55 @@ │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ smlabbeq sp, r4, r9, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r4, ror #18 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - @ instruction: 0x0088f8bc │ │ │ │ - adceq r9, r0, r4, lsl r7 │ │ │ │ + addeq pc, r8, ip, ror r6 @ │ │ │ │ + ldrdeq r9, [r0], r4 @ │ │ │ │ @ instruction: 0x000003b7 │ │ │ │ - addeq pc, r8, r8, lsr #17 │ │ │ │ + addeq pc, r8, r8, ror #12 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r7, r5, r4, ror #31 │ │ │ │ + addseq r7, r5, r4, lsr #27 │ │ │ │ smlatbeq sp, r4, r8, r6 │ │ │ │ - adceq r9, r0, ip, lsr #12 │ │ │ │ - umulleq pc, r8, r8, r9 @ │ │ │ │ - addeq pc, r8, r8, asr #15 │ │ │ │ + adceq r9, r0, ip, ror #7 │ │ │ │ + addeq pc, r8, r8, asr r7 @ │ │ │ │ + addeq pc, r8, r8, lsl #11 │ │ │ │ @ instruction: 0x000003bf │ │ │ │ - adceq r9, r0, r0, ror r5 │ │ │ │ - addeq pc, r8, r0, lsr r9 @ │ │ │ │ - addeq pc, r8, r8, lsl #14 │ │ │ │ + adceq r9, r0, r0, lsr r3 │ │ │ │ + strdeq pc, [r8], r0 │ │ │ │ + addeq pc, r8, r8, asr #9 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ adceq r4, fp, r8, ror r0 │ │ │ │ - strdeq pc, [r8], r0 │ │ │ │ - addeq pc, r8, r8, lsl #18 │ │ │ │ + @ instruction: 0x0088f4b0 │ │ │ │ + addeq pc, r8, r8, asr #13 │ │ │ │ andeq r6, r0, ip, lsr #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r8, ip, asr r8 @ │ │ │ │ - adceq r9, r0, r8, ror #7 │ │ │ │ - addeq pc, r8, r4, lsr r7 @ │ │ │ │ - addeq pc, r8, ip, lsl #11 │ │ │ │ + addeq pc, r8, ip, lsl r6 @ │ │ │ │ + adceq r9, r0, r8, lsr #3 │ │ │ │ + strdeq pc, [r8], r4 │ │ │ │ + addeq pc, r8, ip, asr #6 │ │ │ │ andeq r6, r0, r0, asr #2 │ │ │ │ - addeq pc, r8, r0, ror #12 │ │ │ │ + addeq pc, r8, r0, lsr #8 │ │ │ │ ldrbpl r5, [r3], #-581 @ 0xfffffdbb │ │ │ │ subpl r5, pc, #1392508928 @ 0x53000000 │ │ │ │ - adceq r9, r0, ip, ror r2 │ │ │ │ - addeq pc, r8, r4, lsl #13 │ │ │ │ - addeq pc, r8, r8, lsl r4 @ │ │ │ │ - umlaleq r9, r0, r8, r1 │ │ │ │ - addeq pc, r8, r8, ror r5 @ │ │ │ │ - addeq pc, r8, r0, lsr r3 @ │ │ │ │ + adceq r9, r0, ip, lsr r0 │ │ │ │ + addeq pc, r8, r4, asr #8 │ │ │ │ + ldrdeq pc, [r8], r8 │ │ │ │ + adceq r8, r0, r8, asr pc │ │ │ │ + addeq pc, r8, r8, lsr r3 @ │ │ │ │ + strdeq pc, [r8], r0 │ │ │ │ andeq r0, r0, r5, asr #3 │ │ │ │ - addeq pc, r8, r0, lsr #9 │ │ │ │ - strdeq pc, [r8], r4 │ │ │ │ - adceq r9, r0, r4, asr #2 │ │ │ │ - addeq pc, r8, ip, asr #9 │ │ │ │ - addeq pc, r8, r0, ror #5 │ │ │ │ + addeq pc, r8, r0, ror #4 │ │ │ │ + @ instruction: 0x0088f3b4 │ │ │ │ + adceq r8, r0, r4, lsl #30 │ │ │ │ + addeq pc, r8, ip, lsl #5 │ │ │ │ + addeq pc, r8, r0, lsr #1 │ │ │ │ andeq r0, r0, r9, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #656] @ 332e18 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -186062,27 +186062,27 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 332e28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #600] @ 332e2c │ │ │ │ ldr r1, [pc, #600] @ 332e30 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #580] @ 332e34 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #564] @ 332e38 │ │ │ │ ldr r8, [r6, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 332cdc │ │ │ │ ldr r3, [pc, #544] @ 332e3c │ │ │ │ @@ -186093,26 +186093,26 @@ │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ strb r7, [r5, #112] @ 0x70 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #504] @ 332e48 │ │ │ │ ldr r1, [pc, #504] @ 332e4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ strh r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #468] @ 332e50 │ │ │ │ ldr r2, [r8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cmp r2, r7 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ @@ -186153,21 +186153,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 332e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 332c14 │ │ │ │ ldr r3, [pc, #268] @ 332e68 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 332c98 │ │ │ │ ldr r3, [pc, #236] @ 332e5c │ │ │ │ @@ -186183,66 +186183,66 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 332e6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 332c98 │ │ │ │ ldr r2, [pc, #156] @ 332e70 │ │ │ │ ldr r3, [pc, #72] @ 332e20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 332e14 │ │ │ │ ldr r0, [pc, #124] @ 332e74 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r0, [pc, #108] @ 332e78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 332c14 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - adceq r9, r0, r4, asr r0 │ │ │ │ + adceq r8, r0, r4, lsl lr │ │ │ │ tsteq sp, r8, ror #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, r8, r0, ror #5 │ │ │ │ - addeq r0, fp, r8, lsr r3 │ │ │ │ - addeq pc, r8, r8, asr #9 │ │ │ │ - addeq r6, r8, ip, ror #29 │ │ │ │ + addeq r1, r8, r0, lsr #1 │ │ │ │ + strdeq r0, [fp], r8 │ │ │ │ + addeq pc, r8, r8, lsl #5 │ │ │ │ + addeq r6, r8, ip, lsr #25 │ │ │ │ tsteq sp, r8, lsl r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffff840 │ │ │ │ @ instruction: 0xfffff308 │ │ │ │ andseq r1, r2, r6, lsr fp │ │ │ │ ldrdeq r3, [fp], r0 @ │ │ │ │ smlatteq r8, r8, r4, fp │ │ │ │ - umulleq pc, r8, r0, r4 @ │ │ │ │ + addeq pc, r8, r0, asr r2 @ │ │ │ │ tsteq sp, r4, ror #2 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r8, r0, lsl #7 │ │ │ │ + addeq pc, r8, r0, asr #2 │ │ │ │ andeq r3, r0, r0, lsr #5 │ │ │ │ - addeq pc, r8, r0, lsl #7 │ │ │ │ + addeq pc, r8, r0, asr #2 │ │ │ │ tsteq sp, r0, lsr r0 │ │ │ │ - addeq pc, r8, r4, ror r3 @ │ │ │ │ - addeq pc, r8, r8, ror #5 │ │ │ │ + addeq pc, r8, r4, lsr r1 @ │ │ │ │ + addeq pc, r8, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 332ebc │ │ │ │ ldr ip, [pc, #40] @ 332ec0 │ │ │ │ ldr r1, [pc, #40] @ 332ec4 │ │ │ │ @@ -186251,17 +186251,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 332ec8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - adceq r8, r0, r0, asr #26 │ │ │ │ - addeq pc, r8, r4, ror #5 │ │ │ │ - ldrdeq lr, [r8], ip │ │ │ │ + adceq r8, r0, r0, lsl #22 │ │ │ │ + addeq pc, r8, r4, lsr #1 │ │ │ │ + umulleq lr, r8, ip, ip │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -186423,15 +186423,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 333284 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ - bl 8e321c │ │ │ │ + bl 8e2fdc │ │ │ │ ldr r3, [pc, #288] @ 333298 │ │ │ │ str r0, [r4, #2128] @ 0x850 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3331d0 │ │ │ │ @@ -186477,42 +186477,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3332ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 33318c │ │ │ │ ldr r0, [pc, #60] @ 3332b0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 33318c │ │ │ │ bl 332e7c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabteq sp, r4, ip, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010d5cb4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sp, r0, ror ip │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r8, r0, asr #30 │ │ │ │ - addeq lr, r8, r8, ror #30 │ │ │ │ + addeq lr, r8, r0, lsl #26 │ │ │ │ + addeq lr, r8, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #2576] @ 333cdc │ │ │ │ ldr r1, [pc, #2576] @ 333ce0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -186605,26 +186605,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 333d00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 333314 │ │ │ │ strb r6, [r4, #2096] @ 0x830 │ │ │ │ b 33332c │ │ │ │ ldr r3, [r4, #2112] @ 0x840 │ │ │ │ str r3, [r4, #2100] @ 0x834 │ │ │ │ b 33332c │ │ │ │ ldrb r3, [r4, #2112] @ 0x840 │ │ │ │ @@ -186681,15 +186681,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #1 │ │ │ │ bl 517e8c │ │ │ │ add r4, r4, #2112 @ 0x840 │ │ │ │ strd r0, [r4] │ │ │ │ b 33332c │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ mov r1, #0 │ │ │ │ @@ -186724,22 +186724,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 8dd848 │ │ │ │ + bl 8dd608 │ │ │ │ ldr r2, [r4, #2100] @ 0x834 │ │ │ │ sub r3, r0, #128 @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ bhi 333a5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e321c │ │ │ │ + bl 8e2fdc │ │ │ │ ldr r5, [r4, #2100] @ 0x834 │ │ │ │ mov r2, #4 │ │ │ │ add r8, r0, r5 │ │ │ │ add r1, r8, #20 │ │ │ │ add r0, sp, #36 @ 0x24 │ │ │ │ bl 27d9c0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -186847,15 +186847,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 333cd8 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 8e321c │ │ │ │ + bl 8e2fdc │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 333a5c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 27d9c0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -186964,15 +186964,15 @@ │ │ │ │ ldrb r2, [r2, #23] │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ orrs r3, r3, r2, lsl #24 │ │ │ │ beq 333a64 │ │ │ │ add r7, r4, #1920 @ 0x780 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dd848 │ │ │ │ + bl 8dd608 │ │ │ │ ldr lr, [r4, #2120] @ 0x848 │ │ │ │ ldr r8, [r4, #2124] @ 0x84c │ │ │ │ orrs r3, lr, r8 │ │ │ │ mov r6, r0 │ │ │ │ beq 333aec │ │ │ │ mov ip, #0 │ │ │ │ cmp r8, ip │ │ │ │ @@ -186993,15 +186993,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 3335e8 │ │ │ │ ldr r0, [pc, #716] @ 333d14 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 333314 │ │ │ │ mov r3, #3 │ │ │ │ b 333a38 │ │ │ │ mov r3, #4 │ │ │ │ b 333a38 │ │ │ │ cmp ip, #0 │ │ │ │ beq 3339a8 │ │ │ │ @@ -187089,15 +187089,15 @@ │ │ │ │ orr r2, r2, sl, lsl #24 │ │ │ │ cmp r8, r2 │ │ │ │ cmpeq lr, r3 │ │ │ │ bne 333b54 │ │ │ │ cmp r5, #0 │ │ │ │ beq 333a20 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8e321c │ │ │ │ + bl 8e2fdc │ │ │ │ ldr r2, [r4, #2128] @ 0x850 │ │ │ │ ldr r1, [r4, #1752] @ 0x6d8 │ │ │ │ ldrb r3, [r2, #8] │ │ │ │ ldr r8, [r4, #2100] @ 0x834 │ │ │ │ mov r7, r0 │ │ │ │ ldrb r0, [r2, #9] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ @@ -187105,15 +187105,15 @@ │ │ │ │ ldrb r2, [r2, #11] │ │ │ │ orr r3, r3, r0, lsl #16 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ mul r5, r3, r5 │ │ │ │ cmp r5, r1 │ │ │ │ bcs 333cd8 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 8e321c │ │ │ │ + bl 8e2fdc │ │ │ │ mov r2, #4 │ │ │ │ add r5, r0, r5 │ │ │ │ add r1, r5, #20 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 27d9c0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #127 @ 0x7f │ │ │ │ @@ -187137,15 +187137,15 @@ │ │ │ │ orr r9, r9, r2, lsl #16 │ │ │ │ orr r9, r9, r3, lsl #24 │ │ │ │ mul r9, r5, r9 │ │ │ │ ldr r3, [r4, #1752] @ 0x6d8 │ │ │ │ cmp r9, r3 │ │ │ │ bcs 333cd8 │ │ │ │ ldr r0, [r4, #1748] @ 0x6d4 │ │ │ │ - bl 8e321c │ │ │ │ + bl 8e2fdc │ │ │ │ adds r9, r0, r9 │ │ │ │ beq 333a5c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ bl 27d9c0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ @@ -187160,24 +187160,24 @@ │ │ │ │ b 333a38 │ │ │ │ bl 332e7c │ │ │ │ tsteq sp, r8, lsr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sp, r4, lsl fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r5, [sp, -r0] │ │ │ │ - adceq r8, r0, r6, lsr #16 │ │ │ │ + adceq r8, r0, r6, ror #11 │ │ │ │ strheq r6, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r8, r0, lsr #27 │ │ │ │ - adceq r8, r0, r0, lsr #14 │ │ │ │ - adceq r8, r0, r4, lsl #13 │ │ │ │ - addeq lr, r8, r8, asr #22 │ │ │ │ - addeq r6, r8, ip, ror #10 │ │ │ │ - addeq lr, r8, r0, lsl r8 │ │ │ │ + addeq lr, r8, r0, ror #22 │ │ │ │ + adceq r8, r0, r0, ror #9 │ │ │ │ + adceq r8, r0, r4, asr #8 │ │ │ │ + addeq lr, r8, r8, lsl #18 │ │ │ │ + addeq r6, r8, ip, lsr #6 │ │ │ │ + ldrdeq lr, [r8], r0 │ │ │ │ │ │ │ │ 00333d18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -187206,15 +187206,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r9, [pc, #1280] @ 334298 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #0 │ │ │ │ bl 517e8c │ │ │ │ ldr r3, [pc, #1256] @ 33429c │ │ │ │ mov r2, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [pc, #1244] @ 3342a0 │ │ │ │ @@ -187491,29 +187491,29 @@ │ │ │ │ add r9, sp, #8 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3342c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 333ed0 │ │ │ │ ldr r0, [pc, #132] @ 3342c8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 333ed0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 3342cc │ │ │ │ ldr ip, [pc, #108] @ 3342d0 │ │ │ │ ldr r1, [pc, #108] @ 3342d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -187521,33 +187521,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ smlabteq sp, ip, r0, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - adceq r7, r0, r4, ror #28 │ │ │ │ - addeq lr, r8, r8, lsr #6 │ │ │ │ - addeq r5, r8, ip, asr #26 │ │ │ │ + adceq r7, r0, r4, lsr #24 │ │ │ │ + addeq lr, r8, r8, ror #1 │ │ │ │ + addeq r5, r8, ip, lsl #22 │ │ │ │ tsteq sp, r0, ror r0 │ │ │ │ - addeq lr, r8, r4, ror #9 │ │ │ │ + addeq lr, r8, r4, lsr #5 │ │ │ │ eoreq r0, r0, r1 │ │ │ │ eoreq r0, r0, r3 │ │ │ │ subeq r0, r0, r2 │ │ │ │ eoreq r0, r0, r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq sp, r4, ip, r4 │ │ │ │ andeq r4, r0, r4, asr #23 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r8, r0, ror r0 │ │ │ │ - addeq lr, r8, ip, lsl #1 │ │ │ │ - adceq r7, r0, r8, ror r9 │ │ │ │ - umulleq lr, r8, r4, r0 │ │ │ │ - addeq sp, r8, r4, lsl fp │ │ │ │ + addeq sp, r8, r0, lsr lr │ │ │ │ + addeq sp, r8, ip, asr #28 │ │ │ │ + adceq r7, r0, r8, lsr r7 │ │ │ │ + addeq sp, r8, r4, asr lr │ │ │ │ + ldrdeq sp, [r8], r4 │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ │ │ │ │ 003342dc : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003342e0 : │ │ │ │ mov r0, #0 │ │ │ │ @@ -187572,15 +187572,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 33439c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, ip │ │ │ │ str r2, [sp] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 932f14 │ │ │ │ + bl 932cd4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3343b0 │ │ │ │ ldr r2, [pc, #76] @ 3343a0 │ │ │ │ ldr r3, [pc, #56] @ 334390 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -187595,19 +187595,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ tsteq sp, r4, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r4, [sp, -ip] │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq sp, lr, r8, lsr #23 │ │ │ │ + addeq sp, lr, r8, ror #18 │ │ │ │ @ instruction: 0x010d4ab0 │ │ │ │ - addeq sp, r8, ip, ror #31 │ │ │ │ - addeq lr, r8, r8 │ │ │ │ - addeq lr, r8, r8 │ │ │ │ + addeq sp, r8, ip, lsr #27 │ │ │ │ + addeq sp, r8, r8, asr #27 │ │ │ │ + addeq sp, r8, r8, asr #27 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ bl 31ec50 │ │ │ │ mov r1, #0 │ │ │ │ ldr r5, [pc, #-36] @ 3343a4 │ │ │ │ ldr r7, [pc, #-36] @ 3343a8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -187882,29 +187882,29 @@ │ │ │ │ b 33485c │ │ │ │ cdp2 1, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrc2 1, 6, r5, cr4, cr10, {2} │ │ │ │ andeq r0, r0, r0 │ │ │ │ cdp2 0, 13, cr5, cr4, cr0, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addeq sp, r8, r8, ror #30 │ │ │ │ - addeq sp, r8, r4, asr pc │ │ │ │ - addeq sp, r8, r0, asr #30 │ │ │ │ - addeq sp, r8, r4, lsl #30 │ │ │ │ - ldrdeq sp, [r8], r8 │ │ │ │ - addeq sp, r8, r4, lsl #29 │ │ │ │ - addeq sp, r8, r8, asr lr │ │ │ │ - ldrdeq sp, [r8], ip │ │ │ │ + addeq sp, r8, r8, lsr #26 │ │ │ │ + addeq sp, r8, r4, lsl sp │ │ │ │ + addeq sp, r8, r0, lsl #26 │ │ │ │ + addeq sp, r8, r4, asr #25 │ │ │ │ + umulleq sp, r8, r8, ip │ │ │ │ + addeq sp, r8, r4, asr #24 │ │ │ │ + addeq sp, r8, r8, lsl ip │ │ │ │ + umulleq sp, r8, ip, fp │ │ │ │ + umulleq sp, r8, r8, fp │ │ │ │ + addeq fp, r8, ip, lsr #8 │ │ │ │ ldrdeq sp, [r8], r8 │ │ │ │ - addeq fp, r8, ip, ror #12 │ │ │ │ - addeq sp, r8, r8, lsl sp │ │ │ │ - addeq pc, ip, r8, asr #14 │ │ │ │ - addeq sp, r8, ip, asr ip │ │ │ │ - addeq sp, r8, r0, lsr #23 │ │ │ │ - addeq sp, r8, r0, lsl #11 │ │ │ │ + addeq pc, ip, r8, lsl #10 │ │ │ │ + addeq sp, r8, ip, lsl sl │ │ │ │ + addeq sp, r8, r0, ror #18 │ │ │ │ + addeq sp, r8, r0, asr #6 │ │ │ │ tsteq sp, ip, asr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #2 │ │ │ │ bl 3210b8 │ │ │ │ @@ -188409,35 +188409,35 @@ │ │ │ │ add r2, sp, #11 │ │ │ │ strb r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 934d1c │ │ │ │ + bl 934adc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3350f0 │ │ │ │ ldr r4, [pc, #212] @ 335134 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r2, [pc, #208] @ 335138 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #184] @ 33513c │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #22 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #140] @ 335140 │ │ │ │ ldr r3, [pc, #112] @ 335128 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -188460,65 +188460,65 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 3350ac │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [sp, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sl, r8, ip, lsl r9 │ │ │ │ - umullseq r9, r5, r4, r5 │ │ │ │ - adceq r6, r0, r4, lsl #24 │ │ │ │ - addeq sl, r8, r8, lsr #17 │ │ │ │ - addeq sp, r8, r4, ror #7 │ │ │ │ + ldrdeq sl, [r8], ip │ │ │ │ + addseq r9, r5, r4, asr r3 │ │ │ │ + adceq r6, r0, r4, asr #19 │ │ │ │ + addeq sl, r8, r8, ror #12 │ │ │ │ + addeq sp, r8, r4, lsr #3 │ │ │ │ tsteq sp, r0, asr sp │ │ │ │ - adceq r6, r0, r8, ror #22 │ │ │ │ - addeq sp, r8, ip, lsl #7 │ │ │ │ - addeq sp, r8, ip, ror #6 │ │ │ │ + adceq r6, r0, r8, lsr #18 │ │ │ │ + addeq sp, r8, ip, asr #2 │ │ │ │ + addeq sp, r8, ip, lsr #2 │ │ │ │ ldr r0, [pc, #4] @ 33515c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r1, fp, r4, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3351d8 │ │ │ │ ldr r2, [pc, #96] @ 3351dc │ │ │ │ ldr r1, [pc, #96] @ 3351e0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #68] @ 3351e4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #56] @ 3351e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r6, r0, ip, asr #22 │ │ │ │ - addeq lr, r7, r4, lsl sp │ │ │ │ - addeq sp, sl, r8, ror #26 │ │ │ │ + adceq r6, r0, ip, lsl #18 │ │ │ │ + ldrdeq lr, [r7], r4 │ │ │ │ + addeq sp, sl, r8, lsr #22 │ │ │ │ andeq r0, r0, ip, lsr r7 │ │ │ │ adceq r1, fp, ip, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r3 │ │ │ │ @@ -188545,15 +188545,15 @@ │ │ │ │ ldr r0, [pc, #788] @ 33556c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, r1, #16 │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ cmp r4, #37 @ 0x25 │ │ │ │ sbcs r1, r5, #0 │ │ │ │ bcs 3352b0 │ │ │ │ cmp r4, #16 │ │ │ │ sbcs r1, r5, #0 │ │ │ │ bcs 335308 │ │ │ │ cmp r4, #13 │ │ │ │ @@ -188623,15 +188623,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #480] @ 335578 │ │ │ │ ldr r0, [pc, #480] @ 33557c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r6] │ │ │ │ b 335230 │ │ │ │ str r2, [r0, #968] @ 0x3c8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -188668,15 +188668,15 @@ │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #312] @ 335580 │ │ │ │ ldr r0, [pc, #312] @ 335584 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r1, [pc, #256] @ 335564 │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -188736,23 +188736,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ strdeq r3, [sp, -r4] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - adceq r6, r0, r8, ror sl │ │ │ │ - ldrdeq sp, [r8], r4 │ │ │ │ + adceq r6, r0, r8, lsr r8 │ │ │ │ + umulleq sp, r8, r4, r0 │ │ │ │ andeq r1, r1, r0, lsl r1 │ │ │ │ andseq r1, r1, r0, lsl #2 │ │ │ │ - adceq r6, r0, r4, lsr r9 │ │ │ │ - addeq sp, r8, ip, lsl r1 │ │ │ │ - adceq r6, r0, r4, lsl #17 │ │ │ │ - umulleq sp, r8, r0, r0 │ │ │ │ - ldrdeq r6, [r0], r8 @ │ │ │ │ + strdeq r6, [r0], r4 @ │ │ │ │ + ldrdeq ip, [r8], ip @ │ │ │ │ + adceq r6, r0, r4, asr #12 │ │ │ │ + addeq ip, r8, r0, asr lr │ │ │ │ + umlaleq r6, r0, r8, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -188854,15 +188854,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ b 3355d8 │ │ │ │ ldr r1, [pc, #384] @ 3358b4 │ │ │ │ ldr r0, [pc, #384] @ 3358b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r6] │ │ │ │ b 3355cc │ │ │ │ ldr r0, [r0, #972] @ 0x3cc │ │ │ │ b 3355d8 │ │ │ │ ldr r2, [pc, #328] @ 3358a4 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -188916,71 +188916,71 @@ │ │ │ │ ldr r1, [pc, #156] @ 3358c0 │ │ │ │ ldr r0, [pc, #156] @ 3358c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3355d4 │ │ │ │ ldr r1, [pc, #128] @ 3358c8 │ │ │ │ ldr r0, [pc, #128] @ 3358cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 335768 │ │ │ │ ldr r1, [pc, #108] @ 3358d0 │ │ │ │ ldr r0, [pc, #108] @ 3358d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3357c4 │ │ │ │ ldr r1, [pc, #88] @ 3358d8 │ │ │ │ ldr r0, [pc, #88] @ 3358dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 335784 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r3, r3, #22 │ │ │ │ b 335714 │ │ │ │ tsteq sp, r4, asr r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ andeq r1, r1, r0, lsl r1 │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ - umlaleq r6, r0, r8, r5 │ │ │ │ - addeq ip, r8, r0, lsl #27 │ │ │ │ - adceq r6, r0, r2, ror #9 │ │ │ │ - adceq r6, r0, r8, lsr #9 │ │ │ │ - addeq ip, r8, ip, lsl #26 │ │ │ │ - adceq r6, r0, r4, lsl #9 │ │ │ │ - umulleq ip, r8, r4, ip │ │ │ │ - adceq r6, r0, r8, ror #8 │ │ │ │ - addeq ip, r8, r8, ror ip │ │ │ │ - adceq r6, r0, ip, asr #8 │ │ │ │ - addeq ip, r8, ip, asr ip │ │ │ │ + adceq r6, r0, r8, asr r3 │ │ │ │ + addeq ip, r8, r0, asr #22 │ │ │ │ + adceq r6, r0, r2, lsr #5 │ │ │ │ + adceq r6, r0, r8, ror #4 │ │ │ │ + addeq ip, r8, ip, asr #21 │ │ │ │ + adceq r6, r0, r4, asr #4 │ │ │ │ + addeq ip, r8, r4, asr sl │ │ │ │ + adceq r6, r0, r8, lsr #4 │ │ │ │ + addeq ip, r8, r8, lsr sl │ │ │ │ + adceq r6, r0, ip, lsl #4 │ │ │ │ + addeq ip, r8, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 335988 │ │ │ │ ldr r2, [pc, #144] @ 33598c │ │ │ │ ldr r1, [pc, #144] @ 335990 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r5, [pc, #112] @ 335994 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r4, #0 │ │ │ │ add ip, r0, #928 @ 0x3a0 │ │ │ │ add r1, r0, #944 @ 0x3b0 │ │ │ │ strd r2, [ip, #-8] │ │ │ │ @@ -189000,17 +189000,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq r6, [r0], r0 @ │ │ │ │ - addeq ip, r8, r0, asr #24 │ │ │ │ - addeq ip, r8, r0, ror #24 │ │ │ │ + umlaleq r6, r0, r0, r1 │ │ │ │ + addeq ip, r8, r0, lsl #20 │ │ │ │ + addeq ip, r8, r0, lsr #20 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #188] @ 335a6c │ │ │ │ ldr r8, [pc, #188] @ 335a70 │ │ │ │ @@ -189020,105 +189020,105 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #56 @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr sl, [pc, #148] @ 335a78 │ │ │ │ ldr r7, [pc, #148] @ 335a7c │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r6, #1000 @ 0x3e8 │ │ │ │ bl 3812a8 │ │ │ │ ldr r2, [pc, #96] @ 335a80 │ │ │ │ add fp, r6, #752 @ 0x2f0 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, fp │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3813a8 │ │ │ │ - adceq r6, r0, ip, lsl r3 │ │ │ │ - @ instruction: 0x0088cbb4 │ │ │ │ - addeq ip, r8, r0, lsl #23 │ │ │ │ - addeq fp, r8, r8, asr #28 │ │ │ │ - addeq fp, r8, ip, asr lr │ │ │ │ + ldrdeq r6, [r0], ip @ │ │ │ │ + addeq ip, r8, r4, ror r9 │ │ │ │ + addeq ip, r8, r0, asr #18 │ │ │ │ + addeq fp, r8, r8, lsl #24 │ │ │ │ + addeq fp, r8, ip, lsl ip │ │ │ │ umlaleq r0, fp, r4, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ 335ad8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ @ instruction: 0x00ab0db8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 335b80 │ │ │ │ ldr r2, [pc, #140] @ 335b84 │ │ │ │ ldr r1, [pc, #140] @ 335b88 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #112] @ 335b8c │ │ │ │ ldr r1, [pc, #112] @ 335b90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r1, [pc, #92] @ 335b94 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #76] @ 335b98 │ │ │ │ ldr r2, [pc, #76] @ 335b9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -189126,22 +189126,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adceq r6, r0, ip, lsl #5 │ │ │ │ - umulleq lr, r7, r4, r3 │ │ │ │ - strdeq sp, [sl], r0 │ │ │ │ + adceq r6, r0, ip, asr #32 │ │ │ │ + addeq lr, r7, r4, asr r1 │ │ │ │ + @ instruction: 0x008ad1b0 │ │ │ │ andeq r0, r0, r0, ror r7 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ @ instruction: 0x01088bb8 │ │ │ │ adceq r0, fp, r4, lsl #26 │ │ │ │ - @ instruction: 0x0088cabc │ │ │ │ + addeq ip, r8, ip, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #936] @ 335f60 │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -189157,15 +189157,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #896] @ 335f6c │ │ │ │ ldr r1, [pc, #896] @ 335f70 │ │ │ │ mov r6, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #876] @ 335f74 │ │ │ │ lsr r1, r5, #2 │ │ │ │ orr r1, r1, r6, lsl #30 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #860] @ 335f78 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -189220,15 +189220,15 @@ │ │ │ │ sub r3, r1, #12 │ │ │ │ ldr r1, [pc, #672] @ 335f88 │ │ │ │ ldr r0, [pc, #672] @ 335f8c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 335cb0 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ cmp r3, #8 │ │ │ │ bhi 335d48 │ │ │ │ ldr r3, [pc, #624] @ 335f84 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -189237,15 +189237,15 @@ │ │ │ │ sub r3, r1, #4 │ │ │ │ ldr r1, [pc, #612] @ 335f90 │ │ │ │ ldr r0, [pc, #612] @ 335f94 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 335cb0 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ lsr r3, r3, #1 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r3, r1 │ │ │ │ bls 335f3c │ │ │ │ add r0, r4, r1, lsl #2 │ │ │ │ @@ -189279,15 +189279,15 @@ │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ sub r1, r1, #4 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, r2, lsl r1 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [r4, #936] @ 0x3a8 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ and r9, r5, #2 │ │ │ │ orrs r3, r9, #0 │ │ │ │ moveq r8, sl │ │ │ │ beq 335c3c │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ bne 335f18 │ │ │ │ @@ -189301,15 +189301,15 @@ │ │ │ │ ldr r1, [pc, #372] @ 335f9c │ │ │ │ ldr r0, [pc, #372] @ 335fa0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 335cb0 │ │ │ │ ldr r3, [pc, #344] @ 335fa4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335c50 │ │ │ │ ldr r3, [pc, #292] @ 335f84 │ │ │ │ @@ -189326,42 +189326,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 335fac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 335c50 │ │ │ │ ldr r0, [pc, #216] @ 335fb0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 335c50 │ │ │ │ sub r3, r1, #28 │ │ │ │ ldr r1, [pc, #184] @ 335fb4 │ │ │ │ ldr r0, [pc, #184] @ 335fb8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 335cb0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #156] @ 335fbc │ │ │ │ ldr r1, [pc, #156] @ 335fc0 │ │ │ │ ldr r0, [pc, #156] @ 335fc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -189374,43 +189374,43 @@ │ │ │ │ ldr r0, [pc, #132] @ 335fd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #92 @ 0x5c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - ldrdeq r6, [r0], r0 @ │ │ │ │ + umlaleq r5, r0, r0, pc @ │ │ │ │ tsteq sp, r8, lsr r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, r8, r8, lsr sl │ │ │ │ - addeq ip, r8, ip, asr sl │ │ │ │ + strdeq ip, [r8], r8 │ │ │ │ + addeq ip, r8, ip, lsl r8 │ │ │ │ strdeq r3, [sp, -r8] │ │ │ │ - adceq r6, r0, ip, lsl #2 │ │ │ │ + adceq r5, r0, ip, asr #29 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq sp, ip, r1, r3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - adceq r6, r0, r0, lsr #1 │ │ │ │ - addeq ip, r8, ip, ror #18 │ │ │ │ - adceq r6, r0, ip, asr r0 │ │ │ │ - addeq ip, r8, ip, lsr #19 │ │ │ │ + adceq r5, r0, r0, ror #28 │ │ │ │ + addeq ip, r8, ip, lsr #14 │ │ │ │ + adceq r5, r0, ip, lsl lr │ │ │ │ + addeq ip, r8, ip, ror #14 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - adceq r5, r0, r0, ror #30 │ │ │ │ - addeq ip, r8, ip, asr r9 │ │ │ │ + adceq r5, r0, r0, lsr #26 │ │ │ │ + addeq ip, r8, ip, lsl r7 │ │ │ │ andeq r4, r0, r0, asr #15 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r8, r4, ror #17 │ │ │ │ - addeq ip, r8, r8, lsl #18 │ │ │ │ - adceq r5, r0, ip, lsl #29 │ │ │ │ - umulleq ip, r8, r8, r7 │ │ │ │ - adceq r5, r0, r4, ror #28 │ │ │ │ - strdeq ip, [r8], r8 │ │ │ │ - addeq ip, r8, r8, asr r8 │ │ │ │ - adceq r5, r0, r0, asr #28 │ │ │ │ - ldrdeq ip, [r8], r4 │ │ │ │ - addeq ip, r8, r4, ror #15 │ │ │ │ + addeq ip, r8, r4, lsr #13 │ │ │ │ + addeq ip, r8, r8, asr #13 │ │ │ │ + adceq r5, r0, ip, asr #24 │ │ │ │ + addeq ip, r8, r8, asr r5 │ │ │ │ + adceq r5, r0, r4, lsr #24 │ │ │ │ + @ instruction: 0x0088c5b8 │ │ │ │ + addeq ip, r8, r8, lsl r6 │ │ │ │ + adceq r5, r0, r0, lsl #24 │ │ │ │ + umulleq ip, r8, r4, r5 │ │ │ │ + addeq ip, r8, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #540] @ 336208 │ │ │ │ ldr r6, [pc, #540] @ 33620c │ │ │ │ ldr r5, [pc, #540] @ 336210 │ │ │ │ @@ -189422,49 +189422,49 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #22 │ │ │ │ mov r7, r0 │ │ │ │ str r9, [sp, #20] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [pc, #488] @ 336214 │ │ │ │ ldr r1, [pc, #488] @ 336218 │ │ │ │ mov sl, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #116 @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ str r9, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov fp, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add r1, sl, #132 @ 0x84 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #22 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r6, sl │ │ │ │ ldr r2, [pc, #404] @ 33621c │ │ │ │ ldr r1, [pc, #404] @ 336220 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, #0 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r6, #156 @ 0x9c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #368] @ 336224 │ │ │ │ ldr r2, [sl, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ bl 36c5ac │ │ │ │ @@ -189475,15 +189475,15 @@ │ │ │ │ add r3, r4, #752 @ 0x2f0 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r3 │ │ │ │ strd r6, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 8dcc2c │ │ │ │ + bl 8dc9ec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ bl 3813a8 │ │ │ │ ldr r3, [sl, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3361e8 │ │ │ │ mov fp, #0 │ │ │ │ @@ -189491,102 +189491,102 @@ │ │ │ │ mov r7, fp │ │ │ │ mov r5, fp │ │ │ │ b 3361b4 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #232] @ 336228 │ │ │ │ ldr r1, [pc, #232] @ 33622c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r0, r0, #156 @ 0x9c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r5 │ │ │ │ bl 36c8e0 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 380fe8 │ │ │ │ add r1, r4, #752 @ 0x2f0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldr r3, [sl, #100] @ 0x64 │ │ │ │ adds fp, fp, #256 @ 0x100 │ │ │ │ add r4, r4, #1136 @ 0x470 │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #8 │ │ │ │ bls 3361e8 │ │ │ │ ldr r6, [pc, #116] @ 336230 │ │ │ │ mov r3, #19 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ bl 381784 │ │ │ │ mov r3, #19 │ │ │ │ cmp r0, #0 │ │ │ │ bne 336124 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - umlaleq r5, r0, r8, sp │ │ │ │ - addeq ip, r8, r0, lsr r6 │ │ │ │ - addeq ip, r8, r4, lsr #16 │ │ │ │ - strdeq fp, [r8], ip │ │ │ │ - addeq fp, r8, ip, lsl #16 │ │ │ │ - addeq sp, r7, r0, lsl lr │ │ │ │ - addeq ip, sl, ip, ror #28 │ │ │ │ + adceq r5, r0, r8, asr fp │ │ │ │ + strdeq ip, [r8], r0 │ │ │ │ + addeq ip, r8, r4, ror #11 │ │ │ │ + @ instruction: 0x0088b5bc │ │ │ │ + addeq fp, r8, ip, asr #11 │ │ │ │ + ldrdeq sp, [r7], r0 │ │ │ │ + addeq ip, sl, ip, lsr #24 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - addeq sp, r7, r4, asr sp │ │ │ │ - @ instruction: 0x008acdb0 │ │ │ │ - addeq fp, r8, r8, lsl #13 │ │ │ │ + addeq sp, r7, r4, lsl fp │ │ │ │ + addeq ip, sl, r0, ror fp │ │ │ │ + addeq fp, r8, r8, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ 336288 │ │ │ │ ldr r2, [pc, #60] @ 33628c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #56] @ 336290 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #208 @ 0xd0 │ │ │ │ add r1, r4, #164 @ 0xa4 │ │ │ │ add r0, r0, #932 @ 0x3a4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27d9c0 │ │ │ │ - adceq r5, r0, ip, lsr fp │ │ │ │ - ldrdeq ip, [r8], r0 │ │ │ │ - addeq ip, r8, ip, ror #7 │ │ │ │ + strdeq r5, [r0], ip @ │ │ │ │ + umulleq ip, r8, r0, r1 │ │ │ │ + addeq ip, r8, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ 336394 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -189594,25 +189594,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #216] @ 336398 │ │ │ │ ldr r1, [pc, #216] @ 33639c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #196] @ 3363a0 │ │ │ │ ldr r1, [pc, #196] @ 3363a4 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r7, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [r4, #924] @ 0x39c │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #156] @ 3363a8 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cc28 │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ cmp r3, #1 │ │ │ │ @@ -189628,38 +189628,38 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ add r2, r2, #416 @ 0x1a0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ bl 3813a8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 27cec8 │ │ │ │ ldr r1, [pc, #48] @ 3363b0 │ │ │ │ ldr r0, [pc, #48] @ 3363b4 │ │ │ │ ldr r2, [pc, #48] @ 3363b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #372 @ 0x174 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - ldrdeq r5, [r0], ip @ │ │ │ │ - addeq ip, r8, ip, ror #6 │ │ │ │ - addeq ip, r8, r4, lsl #7 │ │ │ │ - addeq fp, r8, ip, asr #10 │ │ │ │ - addeq fp, r8, r0, ror #10 │ │ │ │ - addeq ip, r8, r0, lsr #10 │ │ │ │ + umlaleq r5, r0, ip, r8 │ │ │ │ + addeq ip, r8, ip, lsr #2 │ │ │ │ + addeq ip, r8, r4, asr #2 │ │ │ │ + addeq fp, r8, ip, lsl #6 │ │ │ │ + addeq fp, r8, r0, lsr #6 │ │ │ │ + addeq ip, r8, r0, ror #5 │ │ │ │ adceq r0, fp, r4, lsl r5 │ │ │ │ - umulleq ip, r8, ip, r3 │ │ │ │ - @ instruction: 0x0088c4b8 │ │ │ │ + addeq ip, r8, ip, asr r1 │ │ │ │ + addeq ip, r8, r8, ror r2 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ 336454 │ │ │ │ ldr r2, [pc, #128] @ 336458 │ │ │ │ @@ -189667,157 +189667,157 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #96] @ 336460 │ │ │ │ ldr r1, [pc, #96] @ 336464 │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #64] @ 336468 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r5, r0, ip, lsr #19 │ │ │ │ - @ instruction: 0x0087dab4 │ │ │ │ - addeq ip, sl, r0, lsl fp │ │ │ │ - addeq ip, r8, r8, lsr #4 │ │ │ │ - addeq ip, r8, r4, lsl r4 │ │ │ │ - addeq ip, r8, ip, lsr #8 │ │ │ │ + adceq r5, r0, ip, ror #14 │ │ │ │ + addeq sp, r7, r4, ror r8 │ │ │ │ + ldrdeq ip, [sl], r0 │ │ │ │ + addeq fp, r8, r8, ror #31 │ │ │ │ + ldrdeq ip, [r8], r4 │ │ │ │ + addeq ip, r8, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ 336504 │ │ │ │ ldr r2, [pc, #128] @ 336508 │ │ │ │ ldr r1, [pc, #128] @ 33650c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #96] @ 336510 │ │ │ │ ldr r1, [pc, #96] @ 336514 │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #64] @ 336518 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r5, [r0], ip @ │ │ │ │ - addeq sp, r7, r4, lsl #20 │ │ │ │ - addeq ip, sl, r0, ror #20 │ │ │ │ - addeq ip, r8, r8, ror r1 │ │ │ │ - addeq ip, r8, r4, ror #6 │ │ │ │ - umulleq ip, r8, r8, r3 │ │ │ │ + @ instruction: 0x00a056bc │ │ │ │ + addeq sp, r7, r4, asr #15 │ │ │ │ + addeq ip, sl, r0, lsr #16 │ │ │ │ + addeq fp, r8, r8, lsr pc │ │ │ │ + addeq ip, r8, r4, lsr #2 │ │ │ │ + addeq ip, r8, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ 3365b4 │ │ │ │ ldr r2, [pc, #128] @ 3365b8 │ │ │ │ ldr r1, [pc, #128] @ 3365bc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #96] @ 3365c0 │ │ │ │ ldr r1, [pc, #96] @ 3365c4 │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #64] @ 3365c8 │ │ │ │ mov r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adceq r5, r0, ip, asr #16 │ │ │ │ - addeq sp, r7, r4, asr r9 │ │ │ │ - @ instruction: 0x008ac9b0 │ │ │ │ - addeq ip, r8, r8, asr #1 │ │ │ │ - @ instruction: 0x0088c2b4 │ │ │ │ - addeq ip, r8, r4, lsl #6 │ │ │ │ + adceq r5, r0, ip, lsl #12 │ │ │ │ + addeq sp, r7, r4, lsl r7 │ │ │ │ + addeq ip, sl, r0, ror r7 │ │ │ │ + addeq fp, r8, r8, lsl #29 │ │ │ │ + addeq ip, r8, r4, ror r0 │ │ │ │ + addeq ip, r8, r4, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ 336670 │ │ │ │ ldr r2, [pc, #140] @ 336674 │ │ │ │ ldr r1, [pc, #140] @ 336678 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #108] @ 33667c │ │ │ │ ldr r1, [pc, #108] @ 336680 │ │ │ │ add r4, r4, #400 @ 0x190 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #76] @ 336684 │ │ │ │ ldr r3, [pc, #76] @ 336688 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -189826,38 +189826,38 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umlaleq r5, r0, ip, r7 │ │ │ │ - addeq sp, r7, r4, lsr #17 │ │ │ │ - addeq ip, sl, r0, lsl #18 │ │ │ │ - addeq ip, r8, r8, lsl r0 │ │ │ │ - addeq ip, r8, r4, lsl #4 │ │ │ │ + adceq r5, r0, ip, asr r5 │ │ │ │ + addeq sp, r7, r4, ror #12 │ │ │ │ + addeq ip, sl, r0, asr #13 │ │ │ │ + ldrdeq fp, [r8], r8 │ │ │ │ + addeq fp, r8, r4, asr #31 │ │ │ │ @ instruction: 0xfffff994 │ │ │ │ - addeq ip, r8, ip, ror #4 │ │ │ │ + addeq ip, r8, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #112] @ 336720 │ │ │ │ ldr r2, [pc, #112] @ 336724 │ │ │ │ ldr r1, [pc, #112] @ 336728 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ cmp r1, #0 │ │ │ │ beq 336710 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r2 │ │ │ │ ldrb lr, [r3, #1864] @ 0x748 │ │ │ │ @@ -189869,18 +189869,18 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bne 3366e8 │ │ │ │ subs r1, r0, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c4e8 │ │ │ │ - ldrdeq r5, [r0], r4 @ │ │ │ │ - addeq fp, r8, ip, ror #30 │ │ │ │ - addeq ip, r8, r0, ror #2 │ │ │ │ + b 92c2a8 │ │ │ │ + umlaleq r5, r0, r4, r4 │ │ │ │ + addeq fp, r8, ip, lsr #26 │ │ │ │ + addeq fp, r8, r0, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #828] @ 336a84 │ │ │ │ mov r7, r3 │ │ │ │ @@ -189898,15 +189898,15 @@ │ │ │ │ ldr r2, [pc, #788] @ 336a90 │ │ │ │ ldr r1, [pc, #788] @ 336a94 │ │ │ │ mov r3, #25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr sl, [pc, #764] @ 336a98 │ │ │ │ ldr r3, [pc, #764] @ 336a9c │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [sl, r3] │ │ │ │ lsr r5, r8, #2 │ │ │ │ ldr r3, [r3] │ │ │ │ orr r5, r5, r7, lsl #30 │ │ │ │ @@ -189985,15 +189985,15 @@ │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, #420 @ 0x1a4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3367ec │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ b 3367ec │ │ │ │ and r6, r6, #15 │ │ │ │ b 3367ec │ │ │ │ and r3, r6, #1 │ │ │ │ @@ -190020,26 +190020,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 336ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3367bc │ │ │ │ ldr r3, [pc, #244] @ 336aa8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3367f4 │ │ │ │ ldr r2, [pc, #260] @ 336acc │ │ │ │ @@ -190056,15 +190056,15 @@ │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ sub r3, r5, #4 │ │ │ │ add r1, r1, #420 @ 0x1a4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [pc, #148] @ 336aa8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3367f4 │ │ │ │ ldr r2, [pc, #176] @ 336ad8 │ │ │ │ ldr r3, [pc, #96] @ 336a8c │ │ │ │ @@ -190084,42 +190084,42 @@ │ │ │ │ b 3369fc │ │ │ │ ldr r0, [pc, #124] @ 336ae4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3367bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010d26b4 │ │ │ │ - adceq r5, r0, r0, lsr r6 │ │ │ │ + strdeq r5, [r0], r0 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, r8, ip, lsr #29 │ │ │ │ - addeq fp, r8, r8, asr #29 │ │ │ │ + addeq fp, r8, ip, ror #24 │ │ │ │ + addeq fp, r8, r8, lsl #25 │ │ │ │ tsteq sp, r8, ror #12 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - umlaleq r5, r0, r6, r5 │ │ │ │ + adceq r5, r0, r6, asr r3 │ │ │ │ tsteq sp, r8, lsl #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlabbeq sp, ip, r5, r2 │ │ │ │ - adceq r5, r0, r8, ror #9 │ │ │ │ - @ instruction: 0x0088bdbc │ │ │ │ - @ instruction: 0x00a054bc │ │ │ │ - addeq ip, r8, r8, rrx │ │ │ │ + adceq r5, r0, r8, lsr #5 │ │ │ │ + addeq fp, r8, ip, ror fp │ │ │ │ + adceq r5, r0, ip, ror r2 │ │ │ │ + addeq fp, r8, r8, lsr #28 │ │ │ │ andeq r3, r0, r4, lsr #16 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, r8, ip, lsr #30 │ │ │ │ + addeq fp, r8, ip, ror #25 │ │ │ │ tsteq sp, ip, lsr r4 │ │ │ │ - umlaleq r5, r0, r8, r3 │ │ │ │ - strdeq fp, [r8], r0 │ │ │ │ + adceq r5, r0, r8, asr r1 │ │ │ │ + @ instruction: 0x0088bab0 │ │ │ │ ldrdeq r2, [sp, -ip] │ │ │ │ - adceq r5, r0, r8, lsr r3 │ │ │ │ - addeq fp, r8, ip, asr #24 │ │ │ │ - addeq fp, r8, r4, lsr #29 │ │ │ │ + strdeq r5, [r0], r8 @ │ │ │ │ + addeq fp, r8, ip, lsl #20 │ │ │ │ + addeq fp, r8, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #324] @ 336c44 │ │ │ │ ldr r6, [pc, #324] @ 336c48 │ │ │ │ ldr r5, [pc, #324] @ 336c4c │ │ │ │ @@ -190129,29 +190129,29 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r8, #104 @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #22 │ │ │ │ mov fp, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add ip, r8, #132 @ 0x84 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #22 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, #16 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ cmp r5, #0 │ │ │ │ beq 336c24 │ │ │ │ ldr r3, [pc, #216] @ 336c50 │ │ │ │ ldr sl, [pc, #216] @ 336c54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r4, #928 @ 0x3a0 │ │ │ │ add r8, r8, #156 @ 0x9c │ │ │ │ @@ -190164,62 +190164,62 @@ │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #184] @ 336c60 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #136] @ 336c64 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #100] @ 336c68 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r3, [r9, #100] @ 0x64 │ │ │ │ add r7, r7, #1 │ │ │ │ add r4, r4, #1136 @ 0x470 │ │ │ │ cmp r3, r7 │ │ │ │ add r4, r4, #8 │ │ │ │ bhi 336b94 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adceq r5, r0, r4, lsl #5 │ │ │ │ - addeq fp, r8, ip, lsl fp │ │ │ │ - addeq fp, r8, r0, lsl sp │ │ │ │ - addeq fp, r8, r8, ror #27 │ │ │ │ - addeq fp, r8, r8, asr #21 │ │ │ │ - addeq sp, r7, ip, ror #5 │ │ │ │ - addeq ip, sl, r8, asr #6 │ │ │ │ + adceq r5, r0, r4, asr #32 │ │ │ │ + ldrdeq fp, [r8], ip │ │ │ │ + ldrdeq fp, [r8], r0 │ │ │ │ + addeq fp, r8, r8, lsr #23 │ │ │ │ + addeq fp, r8, r8, lsl #17 │ │ │ │ + addeq sp, r7, ip, lsr #1 │ │ │ │ + addeq ip, sl, r8, lsl #2 │ │ │ │ andeq r0, r0, r8, ror r4 │ │ │ │ - umulleq fp, r8, r0, sp │ │ │ │ - addeq fp, r8, r4, ror sp │ │ │ │ + addeq fp, r8, r0, asr fp │ │ │ │ + addeq fp, r8, r4, lsr fp │ │ │ │ ldr r0, [pc, #4] @ 336c78 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ @ instruction: 0x00aafdb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 336d2c │ │ │ │ ldr r2, [pc, #152] @ 336d30 │ │ │ │ @@ -190227,25 +190227,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #120] @ 336d38 │ │ │ │ ldr r1, [pc, #120] @ 336d3c │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #88] @ 336d40 │ │ │ │ ldr r1, [pc, #88] @ 336d44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr ip, [pc, #76] @ 336d48 │ │ │ │ mov r2, #1 │ │ │ │ @@ -190256,22 +190256,22 @@ │ │ │ │ ldr r3, [pc, #60] @ 336d50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9282c4 │ │ │ │ - adceq r5, r0, r8, lsr #5 │ │ │ │ - addeq sp, r7, r0, lsl r2 │ │ │ │ - addeq sp, r7, r8, lsr #4 │ │ │ │ - ldrdeq sp, [r7], r4 │ │ │ │ - addeq ip, sl, r0, lsr r2 │ │ │ │ + b 928084 │ │ │ │ + adceq r5, r0, r8, rrx │ │ │ │ + ldrdeq ip, [r7], r0 │ │ │ │ + addeq ip, r7, r8, ror #31 │ │ │ │ + umulleq ip, r7, r4, pc @ │ │ │ │ + strdeq fp, [sl], r0 │ │ │ │ adceq pc, sl, r8, lsr sp @ │ │ │ │ - strdeq fp, [r8], ip │ │ │ │ + @ instruction: 0x0088babc │ │ │ │ andeq r0, r0, ip, lsl #11 │ │ │ │ @ instruction: 0x01087ab0 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -190286,15 +190286,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ and r2, r2, #15 │ │ │ │ bne 336dfc │ │ │ │ add r2, r2, #242 @ 0xf2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r2, lsl #2] │ │ │ │ lsl r0, r0, #10 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ ldr r3, [pc, #148] @ 336e40 │ │ │ │ cmp r0, r3 │ │ │ │ movcs r0, r3 │ │ │ │ tst r5, #2097152 @ 0x200000 │ │ │ │ str r0, [r4, #960] @ 0x3c0 │ │ │ │ bne 336de0 │ │ │ │ bic r5, r5, #8192 @ 0x2000 │ │ │ │ @@ -190306,15 +190306,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ orr r5, r5, #262144 @ 0x40000 │ │ │ │ str r5, [r4, #956] @ 0x3bc │ │ │ │ ldr r0, [r4, #952] @ 0x3b8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r5, [r4, #956] @ 0x3bc │ │ │ │ b 336dbc │ │ │ │ ldr r1, [pc, #64] @ 336e44 │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mov r0, #0 │ │ │ │ @@ -190324,20 +190324,20 @@ │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 336e48 │ │ │ │ ldr r0, [pc, #32] @ 336e4c │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ smlabbeq sp, r0, r0, r2 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - adceq r5, r0, ip, lsl r1 │ │ │ │ - addeq fp, r8, ip, asr #23 │ │ │ │ + ldrdeq r4, [r0], ip @ │ │ │ │ + addeq fp, r8, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #876] @ 3371d8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -190356,15 +190356,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r7, [pc, #836] @ 3371ec │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #88] @ 0x58 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #812] @ 3371f0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r9, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 337098 │ │ │ │ @@ -190414,15 +190414,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ tst r8, #262144 @ 0x40000 │ │ │ │ ldr r4, [r6, #956] @ 0x3bc │ │ │ │ bne 337084 │ │ │ │ tst r4, #262144 @ 0x40000 │ │ │ │ orrne r9, r8, #262144 @ 0x40000 │ │ │ │ tst r9, #65536 @ 0x10000 │ │ │ │ str r9, [r6, #956] @ 0x3bc │ │ │ │ @@ -190431,15 +190431,15 @@ │ │ │ │ beq 336f00 │ │ │ │ tst r9, #8192 @ 0x2000 │ │ │ │ beq 337140 │ │ │ │ tst r4, #8192 @ 0x2000 │ │ │ │ bne 336f00 │ │ │ │ mov r0, #1 │ │ │ │ ldr r7, [r6, #964] @ 0x3c4 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r3, [pc, #536] @ 337208 │ │ │ │ mov r2, #20 │ │ │ │ and r3, r3, r9 │ │ │ │ add r3, r3, #2 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #24] │ │ │ │ @@ -190448,15 +190448,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ smull r0, r1, r3, r2 │ │ │ │ ldrd r2, [r7, #24] │ │ │ │ strd r0, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ add r0, sp, #24 │ │ │ │ strd r8, [sp, #32] │ │ │ │ - bl b70054 │ │ │ │ + bl b6fe14 │ │ │ │ ldr r0, [pc, #472] @ 33720c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #416] @ 3371dc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ @@ -190470,19 +190470,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ bne 3371d4 │ │ │ │ adds r2, r2, r4 │ │ │ │ adc r3, r5, r3 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8d990 │ │ │ │ + b b8d750 │ │ │ │ ldr r0, [r6, #952] @ 0x3b8 │ │ │ │ mov r1, #0 │ │ │ │ bic r9, r8, #262144 @ 0x40000 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 336fb8 │ │ │ │ ldr r3, [pc, #368] @ 337210 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336ed8 │ │ │ │ ldr r3, [pc, #320] @ 3371f4 │ │ │ │ @@ -190499,28 +190499,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 337218 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 336ed8 │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ ldr r2, [pc, #232] @ 33721c │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r6, #956] @ 0x3bc │ │ │ │ str r3, [r6, #960] @ 0x3c0 │ │ │ │ b 336f00 │ │ │ │ ldr r2, [pc, #216] @ 337220 │ │ │ │ ldr r3, [pc, #144] @ 3371dc │ │ │ │ @@ -190530,15 +190530,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3371d4 │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8d578 │ │ │ │ + b b8d338 │ │ │ │ ldr r2, [pc, #168] @ 337224 │ │ │ │ ldr r3, [pc, #92] @ 3371dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -190553,96 +190553,96 @@ │ │ │ │ b 336f94 │ │ │ │ ldr r0, [pc, #116] @ 337230 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 336ed8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010d1f94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strheq r5, [r0], r4 @ │ │ │ │ - addeq ip, sl, ip, asr #32 │ │ │ │ - strdeq ip, [r7], r0 │ │ │ │ + adceq r4, r0, r4, ror lr │ │ │ │ + addeq fp, sl, ip, lsl #28 │ │ │ │ + @ instruction: 0x0087cdb0 │ │ │ │ tsteq sp, r4, asr #30 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ strdeq r1, [sp, -ip] │ │ │ │ smlatbeq sp, r4, lr, r1 │ │ │ │ - adceq r4, r0, r0, asr #31 │ │ │ │ - addeq fp, r8, ip, lsr #22 │ │ │ │ + adceq r4, r0, r0, lsl #27 │ │ │ │ + addeq fp, r8, ip, ror #17 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ smlabteq sp, r8, sp, r1 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq fp, [r8], ip │ │ │ │ + @ instruction: 0x0088b6bc │ │ │ │ andeq r0, ip, r1 │ │ │ │ @ instruction: 0x010d1cbc │ │ │ │ smlabbeq sp, r8, ip, r1 │ │ │ │ - adceq r4, r0, r4, lsr #27 │ │ │ │ - addeq fp, r8, r8, ror #17 │ │ │ │ - umulleq fp, r8, ip, r8 │ │ │ │ + adceq r4, r0, r4, ror #22 │ │ │ │ + addeq fp, r8, r8, lsr #13 │ │ │ │ + addeq fp, r8, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 337284 │ │ │ │ ldr r2, [pc, #56] @ 337288 │ │ │ │ ldr r1, [pc, #56] @ 33728c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c4e8 │ │ │ │ - strdeq r4, [r0], r4 @ │ │ │ │ - addeq fp, r8, r8, ror r8 │ │ │ │ - umulleq fp, r8, r4, r8 │ │ │ │ + b 92c2a8 │ │ │ │ + @ instruction: 0x00a04ab4 │ │ │ │ + addeq fp, r8, r8, lsr r6 │ │ │ │ + addeq fp, r8, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 337308 │ │ │ │ ldr r2, [pc, #96] @ 33730c │ │ │ │ ldr r1, [pc, #96] @ 337310 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ ldr r2, [pc, #52] @ 337314 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ str r3, [r4, #960] @ 0x3c0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umlaleq r4, r0, r8, ip │ │ │ │ - addeq fp, r8, ip, lsl r8 │ │ │ │ - addeq fp, r8, r8, lsr r8 │ │ │ │ + adceq r4, r0, r8, asr sl │ │ │ │ + ldrdeq fp, [r8], ip │ │ │ │ + strdeq fp, [r8], r8 │ │ │ │ andeq r0, ip, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #448] @ 3374f4 │ │ │ │ @@ -190670,15 +190670,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #352] @ 33750c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 337428 │ │ │ │ ldr r2, [pc, #336] @ 337510 │ │ │ │ ldr r3, [pc, #308] @ 3374f8 │ │ │ │ @@ -190727,57 +190727,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 337520 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3373b8 │ │ │ │ ldr r1, [pc, #104] @ 337524 │ │ │ │ ldr r0, [pc, #104] @ 337528 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 337410 │ │ │ │ ldr r0, [pc, #84] @ 33752c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3373b8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabteq sp, ip, sl, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq sp, r8, sl, r1 │ │ │ │ - adceq r4, r0, r0, asr #23 │ │ │ │ - addeq ip, r7, r0, lsl #22 │ │ │ │ - addeq fp, sl, ip, asr fp │ │ │ │ + adceq r4, r0, r0, lsl #19 │ │ │ │ + addeq ip, r7, r0, asr #17 │ │ │ │ + addeq fp, sl, ip, lsl r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sp, r4, asr #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r5, r0, r4, ror #9 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, r8, r8, asr r6 │ │ │ │ - adceq r4, r0, r8, lsl #21 │ │ │ │ - strdeq fp, [r8], r0 │ │ │ │ - addeq fp, r8, r4, ror #12 │ │ │ │ + addeq fp, r8, r8, lsl r4 │ │ │ │ + adceq r4, r0, r8, asr #16 │ │ │ │ + @ instruction: 0x0088b3b0 │ │ │ │ + addeq fp, r8, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #428] @ 3376f4 │ │ │ │ ldr r7, [pc, #428] @ 3376f8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -190786,156 +190786,156 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #92 @ 0x5c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #388] @ 337700 │ │ │ │ ldr r1, [pc, #388] @ 337704 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r5, #952 @ 0x3b8 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ mov fp, r0 │ │ │ │ bl 3812a8 │ │ │ │ ldr r3, [pc, #328] @ 337708 │ │ │ │ mov r1, sl │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ str sl, [sp] │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ ldr r2, [pc, #296] @ 33770c │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ bl 3813a8 │ │ │ │ ldr r2, [pc, #248] @ 337710 │ │ │ │ ldr r1, [pc, #248] @ 337714 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #224] @ 337718 │ │ │ │ mov r3, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl 92dc78 │ │ │ │ + bl 92da38 │ │ │ │ ldr r8, [pc, #204] @ 33771c │ │ │ │ add r4, r5, #968 @ 0x3c8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r5, #1000 @ 0x3e8 │ │ │ │ str r0, [r5, #964] @ 0x3c4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #3 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #4 │ │ │ │ - bl 935d38 │ │ │ │ + bl 935af8 │ │ │ │ cmp r4, r7 │ │ │ │ bne 33765c │ │ │ │ ldr r1, [pc, #156] @ 337720 │ │ │ │ mov r3, #2 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935d38 │ │ │ │ + bl 935af8 │ │ │ │ ldr r6, [r5, #1004] @ 0x3ec │ │ │ │ ldr r0, [pc, #132] @ 337724 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ ldr r4, [pc, #124] @ 337728 │ │ │ │ add r5, r5, #1008 @ 0x3f0 │ │ │ │ mov r1, r6 │ │ │ │ cmp r0, r4 │ │ │ │ movcc r3, r0 │ │ │ │ movcs r3, r4 │ │ │ │ strh r3, [r5] │ │ │ │ ldr r0, [pc, #100] @ 33772c │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ cmp r0, r4 │ │ │ │ movcs r0, r4 │ │ │ │ strh r0, [r5, #2] │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strdeq r4, [r0], ip @ │ │ │ │ - addeq fp, r8, r0, lsr #11 │ │ │ │ - addeq fp, r8, r4, ror r5 │ │ │ │ - @ instruction: 0x0088a2b0 │ │ │ │ - addeq sl, r8, r0, asr #5 │ │ │ │ + @ instruction: 0x00a047bc │ │ │ │ + addeq fp, r8, r0, ror #6 │ │ │ │ + addeq fp, r8, r4, lsr r3 │ │ │ │ + addeq sl, r8, r0, ror r0 │ │ │ │ + addeq sl, r8, r0, lsl #1 │ │ │ │ @ instruction: 0xfffff78c │ │ │ │ adceq pc, sl, ip, lsr r4 @ │ │ │ │ - addeq ip, r7, r0, lsl #17 │ │ │ │ - ldrdeq fp, [sl], r8 │ │ │ │ - @ instruction: 0x008b0ab0 │ │ │ │ - addeq fp, r8, r8, lsr #10 │ │ │ │ - strdeq fp, [r8], r8 │ │ │ │ + addeq ip, r7, r0, asr #12 │ │ │ │ + umulleq fp, sl, r8, r6 │ │ │ │ + addeq r0, fp, r0, ror r8 │ │ │ │ + addeq fp, r8, r8, ror #5 │ │ │ │ + @ instruction: 0x0088b2b8 │ │ │ │ cdpne 0, 8, cr8, cr4, cr0, {0} │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ blpl fe697734 <__bss_end__@@Base+0xfd179864> │ │ │ │ ldr r0, [pc, #4] @ 33773c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq pc, sl, r4, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 33779c │ │ │ │ ldr r2, [pc, #68] @ 3377a0 │ │ │ │ ldr r1, [pc, #68] @ 3377a4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #40] @ 3377a8 │ │ │ │ ldr r1, [pc, #40] @ 3377ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92a068 │ │ │ │ - adceq r4, r0, r0, lsl #17 │ │ │ │ - addeq ip, r7, r4, lsr r7 │ │ │ │ - umulleq fp, sl, r0, r7 │ │ │ │ + b 929e28 │ │ │ │ + adceq r4, r0, r0, asr #12 │ │ │ │ + strdeq ip, [r7], r4 │ │ │ │ + addeq fp, sl, r0, asr r5 │ │ │ │ adceq pc, sl, r8, lsr r3 @ │ │ │ │ andeq r0, r0, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #176] @ 337878 │ │ │ │ @@ -190945,71 +190945,71 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 33787c │ │ │ │ ldr r1, [pc, #160] @ 337880 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #140] @ 337884 │ │ │ │ ldr r1, [pc, #140] @ 337888 │ │ │ │ add r4, r4, #32 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #100] @ 33788c │ │ │ │ ldr r3, [pc, #100] @ 337890 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 3813a8 │ │ │ │ add r1, r4, #1232 @ 0x4d0 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3812a8 │ │ │ │ - adceq r4, r0, r8, lsl r8 │ │ │ │ - addeq sl, r8, r0, asr r0 │ │ │ │ - addeq sl, r8, r0, rrx │ │ │ │ - @ instruction: 0x0088b3bc │ │ │ │ - ldrdeq fp, [r8], r8 │ │ │ │ + ldrdeq r4, [r0], r8 @ │ │ │ │ + addeq r9, r8, r0, lsl lr │ │ │ │ + addeq r9, r8, r0, lsr #28 │ │ │ │ + addeq fp, r8, ip, ror r1 │ │ │ │ + umulleq fp, r8, r8, r1 │ │ │ │ umlaleq pc, sl, r0, r2 @ │ │ │ │ - addeq fp, r8, r0, asr #7 │ │ │ │ + addeq fp, r8, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #152] @ 337944 │ │ │ │ ldr r2, [pc, #152] @ 337948 │ │ │ │ ldr r1, [pc, #152] @ 33794c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ mvn r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ ldr r0, [pc, #104] @ 337950 │ │ │ │ strd r0, [r2, #-8] │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ @@ -191030,18 +191030,18 @@ │ │ │ │ bl 27ea34 │ │ │ │ mov r1, #0 │ │ │ │ add r3, r4, #1232 @ 0x4d0 │ │ │ │ strh r1, [r3, #8] │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c4e8 │ │ │ │ - adceq r4, r0, r0, lsr r7 │ │ │ │ - strdeq fp, [r8], ip │ │ │ │ - addeq fp, r8, r8, lsl r3 │ │ │ │ + b 92c2a8 │ │ │ │ + strdeq r4, [r0], r0 @ │ │ │ │ + strheq fp, [r8], ip │ │ │ │ + ldrdeq fp, [r8], r8 │ │ │ │ andeq r1, r0, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r1, r2, #2 │ │ │ │ ldr ip, [pc, #384] @ 337af0 │ │ │ │ @@ -191103,15 +191103,15 @@ │ │ │ │ orr r2, r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ bics r2, r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -191136,20 +191136,20 @@ │ │ │ │ cmp r3, r6 │ │ │ │ str r2, [r4, #924] @ 0x39c │ │ │ │ orrcc r2, r1, #768 @ 0x300 │ │ │ │ strcc r2, [r4, #924] @ 0x39c │ │ │ │ b 337a50 │ │ │ │ ldr r0, [pc, #20] @ 337afc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 33799c │ │ │ │ @ instruction: 0x010d1490 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - adceq r4, r0, ip, lsl #12 │ │ │ │ - addeq fp, r8, r4, lsl r1 │ │ │ │ + adceq r4, r0, ip, asr #7 │ │ │ │ + ldrdeq sl, [r8], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r2, #2 │ │ │ │ ldr lr, [pc, #728] @ 337df4 │ │ │ │ orr ip, ip, r3, lsl #30 │ │ │ │ @@ -191176,15 +191176,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #636] @ 337e00 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ tst r3, #16 │ │ │ │ beq 337c60 │ │ │ │ ldr r3, [pc, #604] @ 337dfc │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -191202,15 +191202,15 @@ │ │ │ │ orrhi r2, r0, #768 @ 0x300 │ │ │ │ strhi r2, [r4, #924] @ 0x39c │ │ │ │ bics r2, r2, ip │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ moveq r1, #0 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #928] @ 0x3a0 │ │ │ │ bic r0, r0, r1 │ │ │ │ add r5, r4, #1232 @ 0x4d0 │ │ │ │ b 337bbc │ │ │ │ lsl ip, r1, #22 │ │ │ │ @@ -191277,28 +191277,28 @@ │ │ │ │ bics ip, r0, ip │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r2, #8] │ │ │ │ movne r1, #1 │ │ │ │ str r0, [r4, #924] @ 0x39c │ │ │ │ moveq r1, #0 │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #928] @ 0x3a0 │ │ │ │ b 337bbc │ │ │ │ ldr r3, [pc, #196] @ 337dfc │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 337bac │ │ │ │ ldr r0, [pc, #188] @ 337e08 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 337bac │ │ │ │ ldr r0, [pc, #172] @ 337e0c │ │ │ │ add r0, pc, r0 │ │ │ │ b 337d50 │ │ │ │ add r2, r6, #476 @ 0x1dc │ │ │ │ lsl r2, r2, #1 │ │ │ │ strh r1, [r4, r2] │ │ │ │ @@ -191326,26 +191326,26 @@ │ │ │ │ orrhi r3, r0, #768 @ 0x300 │ │ │ │ bics ip, r3, ip │ │ │ │ strh r1, [r2, #8] │ │ │ │ str r3, [r4, #924] @ 0x39c │ │ │ │ ldr r0, [r4, #1244] @ 0x4dc │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr ip, [r4, #928] @ 0x3a0 │ │ │ │ b 337bbc │ │ │ │ smlatteq sp, r4, r2, r1 │ │ │ │ - umlaleq r4, r0, r3, r4 │ │ │ │ + adceq r4, r0, r3, asr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq fp, r8, r4, lsr #1 │ │ │ │ + addeq sl, r8, r4, ror #28 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq sl, r8, r0, asr pc │ │ │ │ - strdeq sl, [r8], ip │ │ │ │ + addeq sl, r8, r0, lsl sp │ │ │ │ + @ instruction: 0x0088acbc │ │ │ │ │ │ │ │ 00337e10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #104] @ 337e90 │ │ │ │ @@ -191373,17 +191373,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 337e9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x011bdc9c │ │ │ │ - umlaleq r4, r0, r0, r1 │ │ │ │ - addeq sl, r8, r8, lsl #29 │ │ │ │ - umulleq sl, r8, r8, lr │ │ │ │ + adceq r3, r0, r0, asr pc │ │ │ │ + addeq sl, r8, r8, asr #24 │ │ │ │ + addeq sl, r8, r8, asr ip │ │ │ │ │ │ │ │ 00337ea0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 337f1c │ │ │ │ @@ -191410,17 +191410,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq fp, ip, lsl #24 │ │ │ │ - adceq r4, r0, r8, lsl #2 │ │ │ │ - addeq sl, r8, r0, lsl #28 │ │ │ │ - addeq sl, r8, r0, lsl lr │ │ │ │ + adceq r3, r0, r8, asr #29 │ │ │ │ + addeq sl, r8, r0, asr #23 │ │ │ │ + ldrdeq sl, [r8], r0 │ │ │ │ │ │ │ │ 00337f2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #140] @ 337fd0 │ │ │ │ @@ -191457,17 +191457,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #20] @ 337fdc │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 27d3e4 │ │ │ │ tsteq fp, r0, lsl #23 │ │ │ │ - strdeq sl, [r8], r0 │ │ │ │ - addeq sl, r8, ip, ror #27 │ │ │ │ - @ instruction: 0x0088adb4 │ │ │ │ + @ instruction: 0x0088abb0 │ │ │ │ + addeq sl, r8, ip, lsr #23 │ │ │ │ + addeq sl, r8, r4, ror fp │ │ │ │ │ │ │ │ 00337fe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #156] @ 338094 │ │ │ │ @@ -191498,27 +191498,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #48] @ 33809c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ bl 337f2c │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r0, [pc, #24] @ 3380a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ tsteq fp, ip, asr #21 │ │ │ │ tsteq fp, r0, lsl #21 │ │ │ │ - umulleq sl, r8, ip, sp │ │ │ │ - addeq sl, r8, r0, ror #26 │ │ │ │ + addeq sl, r8, ip, asr fp │ │ │ │ + addeq sl, r8, r0, lsr #22 │ │ │ │ │ │ │ │ 003380a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 338280 │ │ │ │ @@ -191527,23 +191527,23 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 934d1c │ │ │ │ + bl 934adc │ │ │ │ ldr r1, [pc, #420] @ 33828c │ │ │ │ ldr r7, [pc, #420] @ 338290 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 934d1c │ │ │ │ + bl 934adc │ │ │ │ cmp r5, #0 │ │ │ │ beq 33820c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 33819c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -191553,49 +191553,49 @@ │ │ │ │ ldr r1, [pc, #364] @ 33829c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #348] @ 3382a0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3381e0 │ │ │ │ - bl 929638 │ │ │ │ + bl 9293f8 │ │ │ │ ldr r3, [pc, #320] @ 3382a4 │ │ │ │ ldr r1, [pc, #320] @ 3382a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927c9c │ │ │ │ + bl 927a5c │ │ │ │ ldr r3, [pc, #300] @ 3382ac │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 929acc │ │ │ │ + b 92988c │ │ │ │ cmp r6, #0 │ │ │ │ beq 33822c │ │ │ │ ldr r3, [pc, #260] @ 3382b0 │ │ │ │ ldr r2, [pc, #260] @ 3382b4 │ │ │ │ ldr r1, [pc, #260] @ 3382b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #212] @ 3382a0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 338158 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33825c │ │ │ │ @@ -191614,53 +191614,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #140] @ 3382c0 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r0, [pc, #120] @ 3382c4 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r3, [pc, #100] @ 3382c8 │ │ │ │ ldr r1, [pc, #100] @ 3382cc │ │ │ │ ldr r0, [pc, #100] @ 3382d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r6, r5, r0, lsl r5 │ │ │ │ + @ instruction: 0x009562d0 │ │ │ │ @ instruction: 0x011bd9fc │ │ │ │ - addeq sl, r8, ip, asr sp │ │ │ │ - addeq r6, ip, ip, lsl #16 │ │ │ │ + addeq sl, r8, ip, lsl fp │ │ │ │ + addeq r6, ip, ip, asr #11 │ │ │ │ tsteq sp, r4, lsl sp │ │ │ │ - adceq r3, r0, r0, ror #29 │ │ │ │ - addeq fp, r7, r0, ror #26 │ │ │ │ - addeq r3, sp, r8, asr #32 │ │ │ │ + adceq r3, r0, r0, lsr #25 │ │ │ │ + addeq fp, r7, r0, lsr #22 │ │ │ │ + addeq r2, sp, r8, lsl #28 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ tsteq fp, ip, asr r9 │ │ │ │ - addeq r4, r8, r4, lsl #7 │ │ │ │ + addeq r4, r8, r4, asr #2 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - adceq r3, r0, ip, asr lr │ │ │ │ - ldrdeq fp, [r7], r8 │ │ │ │ - addeq r2, sp, r0, asr #31 │ │ │ │ + adceq r3, r0, ip, lsl ip │ │ │ │ + umulleq fp, r7, r8, sl │ │ │ │ + addeq r2, sp, r0, lsl #27 │ │ │ │ tsteq fp, ip, asr #17 │ │ │ │ - strdeq sl, [r8], r8 │ │ │ │ - addeq sl, r8, r0, lsl #24 │ │ │ │ - adceq r3, r0, r4, lsr #27 │ │ │ │ - umulleq sl, r8, ip, sl │ │ │ │ - strdeq sl, [r8], ip │ │ │ │ + @ instruction: 0x0088a9b8 │ │ │ │ + addeq sl, r8, r0, asr #19 │ │ │ │ + adceq r3, r0, r4, ror #22 │ │ │ │ + addeq sl, r8, ip, asr r8 │ │ │ │ + @ instruction: 0x0088a9bc │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -191669,15 +191669,15 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 33833c │ │ │ │ cmp r5, #2 │ │ │ │ beq 3383fc │ │ │ │ cmp r5, #4 │ │ │ │ beq 338378 │ │ │ │ @@ -191867,39 +191867,39 @@ │ │ │ │ ldr r0, [r6, #1760] @ 0x6e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r3, [r0], r4 @ │ │ │ │ + @ instruction: 0x00a03ab4 │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - adceq r3, r0, r1, lsl #25 │ │ │ │ + adceq r3, r0, r1, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 338680 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ ldr r3, [pc, #32] @ 338684 │ │ │ │ ldr r1, [pc, #32] @ 338688 │ │ │ │ ldr r0, [pc, #32] @ 33868c │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 337ea0 │ │ │ │ strdeq lr, [sl], ip @ │ │ │ │ - addeq sl, r8, r8, lsl #16 │ │ │ │ - addeq sl, r8, ip, lsl #16 │ │ │ │ - addeq sl, r8, r4, lsr #16 │ │ │ │ + addeq sl, r8, r8, asr #11 │ │ │ │ + addeq sl, r8, ip, asr #11 │ │ │ │ + addeq sl, r8, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 33884c │ │ │ │ mov r3, r2 │ │ │ │ @@ -192005,15 +192005,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [ip, #11] │ │ │ │ tst r3, #16 │ │ │ │ bne 33878c │ │ │ │ b 3387f8 │ │ │ │ tsteq sp, r0, asr r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r3, [r0], ip @ │ │ │ │ + umlaleq r3, r0, ip, r7 │ │ │ │ smlabteq sp, r0, r6, r0 │ │ │ │ tsteq sp, r8, lsr r6 │ │ │ │ tsteq sp, r4, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -192115,20 +192115,20 @@ │ │ │ │ bl 653fb8 │ │ │ │ str r5, [r4, #2108] @ 0x83c │ │ │ │ b 338904 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq sp, r4, r5, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - addeq sl, r8, r4, asr #11 │ │ │ │ + addeq sl, r8, r4, lsl #7 │ │ │ │ strdeq r0, [sp, -r8] │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ - addeq sl, r8, r8, lsl r5 │ │ │ │ + ldrdeq sl, [r8], r8 │ │ │ │ andeq r1, r0, r8, lsr r0 │ │ │ │ - strdeq sl, [r8], r0 │ │ │ │ + @ instruction: 0x0088a2b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #1888 @ 0x760 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -192164,25 +192164,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 338b80 │ │ │ │ ldr r1, [pc, #192] @ 338b84 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #172] @ 338b88 │ │ │ │ ldr r1, [pc, #172] @ 338b8c │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #140] @ 338b90 │ │ │ │ ldr r1, [pc, #140] @ 338b94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [pc, #128] @ 338b98 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -192200,29 +192200,29 @@ │ │ │ │ ldr r1, [pc, #92] @ 338ba8 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r1, [pc, #64] @ 338bac │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92a068 │ │ │ │ - strdeq r3, [r0], ip @ │ │ │ │ - ldrdeq fp, [r7], r8 │ │ │ │ - addeq sl, sl, r0, lsr r4 │ │ │ │ - addeq r9, r8, r8, asr #11 │ │ │ │ - addeq r0, r8, ip, ror #31 │ │ │ │ + b 929e28 │ │ │ │ + @ instruction: 0x00a033bc │ │ │ │ + umulleq fp, r7, r8, r1 │ │ │ │ + strdeq sl, [sl], r0 │ │ │ │ + addeq r9, r8, r8, lsl #7 │ │ │ │ + addeq r0, r8, ip, lsr #27 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ - addeq sl, r8, r8, ror #6 │ │ │ │ + addeq sl, r8, r8, lsr #2 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ adceq lr, sl, r8, lsl r0 │ │ │ │ ldrcs r8, [r5], #-134 @ 0xffffff7a │ │ │ │ smlatteq r8, r8, pc, r5 @ │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -192231,15 +192231,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 338c04 │ │ │ │ cmp r6, #2 │ │ │ │ beq 338c44 │ │ │ │ cmp r6, #4 │ │ │ │ beq 338c20 │ │ │ │ @@ -192294,16 +192294,16 @@ │ │ │ │ b 656790 │ │ │ │ ldr r1, [pc, #16] @ 338cd8 │ │ │ │ ldr r0, [pc, #16] @ 338cdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ b 652a9c │ │ │ │ - strdeq sl, [r8], r0 │ │ │ │ - addeq sl, r8, ip, asr #3 │ │ │ │ + @ instruction: 0x00889fb0 │ │ │ │ + addeq r9, r8, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r5, [r1] │ │ │ │ @@ -192360,29 +192360,29 @@ │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [r7, #4] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 8ef940 │ │ │ │ + bl 8ef700 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r2, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r2, [pc, #80] @ 338e88 │ │ │ │ str r3, [r4, #16] │ │ │ │ @@ -192414,15 +192414,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -192731,15 +192731,15 @@ │ │ │ │ strb r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ sub r2, r7, #20 │ │ │ │ sub r3, r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strb r9, [r7, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub r2, r7, #12 │ │ │ │ @@ -192747,15 +192747,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, fp │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 8ef940 │ │ │ │ + bl 8ef700 │ │ │ │ subs r6, r6, r4 │ │ │ │ add fp, fp, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ bne 339364 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ str fp, [r5, #16] │ │ │ │ @@ -192839,30 +192839,30 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ movcc r9, r4 │ │ │ │ movcs r9, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #12 │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8ef940 │ │ │ │ + bl 8ef700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [r3, #2108] @ 0x83c │ │ │ │ mov r2, r9 │ │ │ │ bl 65613c │ │ │ │ cmp r0, #0 │ │ │ │ beq 33963c │ │ │ │ @@ -193125,16 +193125,16 @@ │ │ │ │ bl 27ea34 │ │ │ │ b 3398c4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tstpeq ip, ip, ror r7 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq pc, [ip, -r4] │ │ │ │ smlatteq ip, r8, r4, pc @ │ │ │ │ - addeq r9, r8, r4, lsr #11 │ │ │ │ - addeq r9, r8, r4, asr r5 │ │ │ │ + addeq r9, r8, r4, ror #6 │ │ │ │ + addeq r9, r8, r4, lsl r3 │ │ │ │ smlabbeq ip, r4, r4, pc @ │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 339664 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 339664 │ │ │ │ @@ -193209,15 +193209,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #2104] @ 0x838 │ │ │ │ mov r0, r5 │ │ │ │ bl 655a68 │ │ │ │ ldr r1, [r4, #2108] @ 0x83c │ │ │ │ mov r0, r5 │ │ │ │ @@ -193225,17 +193225,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #2112] @ 0x840 │ │ │ │ bl 655a68 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 657008 │ │ │ │ - adceq r2, r0, r0, lsr #11 │ │ │ │ - addeq r9, r8, r4, lsl #8 │ │ │ │ - addeq r9, r8, r4, asr r3 │ │ │ │ + adceq r2, r0, r0, ror #6 │ │ │ │ + addeq r9, r8, r4, asr #3 │ │ │ │ + addeq r9, r8, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #268] @ 339c94 │ │ │ │ ldr r3, [pc, #268] @ 339c98 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -193323,32 +193323,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1776 @ 0x6f0 │ │ │ │ bl 338ce0 │ │ │ │ add r1, r4, #1792 @ 0x700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 338ce0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #1824 @ 0x720 │ │ │ │ bl 338ce0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 339b70 │ │ │ │ - ldrdeq r2, [r0], r8 @ │ │ │ │ - addeq r9, r8, ip, lsr r2 │ │ │ │ - addeq r9, r8, ip, lsl #3 │ │ │ │ + umlaleq r2, r0, r8, r1 │ │ │ │ + strdeq r8, [r8], ip │ │ │ │ + addeq r8, r8, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #380] @ 339ec8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #376] @ 339ecc │ │ │ │ @@ -193356,15 +193356,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r6, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [pc, #332] @ 339ed4 │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 656f54 │ │ │ │ @@ -193407,27 +193407,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, fp, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r3, [pc, #152] @ 339ee0 │ │ │ │ add r2, fp, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r4, #2432 @ 0x980 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 5175d0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ @@ -193438,27 +193438,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 339ee8 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 339cb4 │ │ │ │ - adceq r2, r0, r4, asr r3 │ │ │ │ - @ instruction: 0x008891b8 │ │ │ │ - addeq r9, r8, ip, lsl #2 │ │ │ │ - addeq r9, r8, r0, lsl r1 │ │ │ │ + adceq r2, r0, r4, lsl r1 │ │ │ │ + addeq r8, r8, r8, ror pc │ │ │ │ + addeq r8, r8, ip, asr #29 │ │ │ │ + ldrdeq r8, [r8], r0 │ │ │ │ adceq ip, sl, ip, lsr sp │ │ │ │ - addeq r9, r8, r0, lsl r1 │ │ │ │ - addeq r9, r8, ip, ror #1 │ │ │ │ - strdeq r9, [r7], r4 │ │ │ │ - addeq r9, sl, r0, asr r0 │ │ │ │ + ldrdeq r8, [r8], r0 │ │ │ │ + addeq r8, r8, ip, lsr #29 │ │ │ │ + @ instruction: 0x00879db4 │ │ │ │ + addeq r8, sl, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ 33a01c │ │ │ │ add r5, r0, #1872 @ 0x750 │ │ │ │ ldr r1, [pc, #276] @ 33a020 │ │ │ │ @@ -193551,15 +193551,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 33a0a8 │ │ │ │ cmp r5, #2 │ │ │ │ beq 33a0f8 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -193864,20 +193864,20 @@ │ │ │ │ andeq r0, r5, r5 │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ tsteq ip, r4, lsr #22 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ ldrdeq lr, [ip, -r8] │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - addeq r8, r8, r4, ror #21 │ │ │ │ + addeq r8, r8, r4, lsr #17 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - umulleq r8, r8, r0, sl @ │ │ │ │ + addeq r8, r8, r0, asr r8 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - addeq r8, r8, ip, asr sl │ │ │ │ + addeq r8, r8, ip, lsl r8 │ │ │ │ tsteq ip, r8, ror #18 │ │ │ │ andeq r8, r0, pc, lsl #30 │ │ │ │ tsteq ip, ip, lsr #18 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ ldr ip, [pc, #56] @ 33a5c8 │ │ │ │ lsr r0, r0, #12 │ │ │ │ lsr r1, r1, #12 │ │ │ │ @@ -193890,33 +193890,33 @@ │ │ │ │ str r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - ldrdeq r1, [r0], r8 @ │ │ │ │ + umlaleq r1, r0, r8, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 33a634 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ and r1, ip, r1, lsr #16 │ │ │ │ and r4, ip, r0, lsr #16 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, #64] @ 33a638 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ add r1, r4, #2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [pc, #36] @ 33a638 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -193925,28 +193925,28 @@ │ │ │ │ andseq r8, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 33a67c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ ldr r3, [pc, #32] @ 33a680 │ │ │ │ ldr r1, [pc, #32] @ 33a684 │ │ │ │ ldr r0, [pc, #32] @ 33a688 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 337ea0 │ │ │ │ strdeq ip, [sl], ip @ │ │ │ │ - addeq r8, r8, r4, asr r9 │ │ │ │ - addeq r8, r8, r8, asr r9 │ │ │ │ - addeq r8, r8, ip, ror #18 │ │ │ │ + addeq r8, r8, r4, lsl r7 │ │ │ │ + addeq r8, r8, r8, lsl r7 │ │ │ │ + addeq r8, r8, ip, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -194179,28 +194179,28 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r7, sl} │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 33ab2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 33a858 │ │ │ │ ldr r3, [pc, #156] @ 33ab30 │ │ │ │ ldr r2, [pc, #156] @ 33ab34 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ @@ -194214,39 +194214,39 @@ │ │ │ │ b 33a8c4 │ │ │ │ ldr r0, [pc, #112] @ 33ab38 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 33a858 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabteq ip, r8, r6, lr │ │ │ │ smlatbeq ip, ip, r6, lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq ip, [sl], r8 @ │ │ │ │ - addeq r8, r8, r4, ror r8 │ │ │ │ - addeq r8, r8, ip, asr r8 │ │ │ │ - @ instruction: 0x00939cb8 │ │ │ │ - addeq fp, sp, ip, lsl #14 │ │ │ │ + addeq r8, r8, r4, lsr r6 │ │ │ │ + addeq r8, r8, ip, lsl r6 │ │ │ │ + addseq r9, r3, r8, ror sl │ │ │ │ + addeq fp, sp, ip, asr #9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq r8, r8, r0, asr r7 │ │ │ │ + addeq r8, r8, r0, lsl r5 │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ strdeq lr, [ip, -r8] │ │ │ │ - addeq r8, r8, r4, lsr #12 │ │ │ │ + addeq r8, r8, r4, ror #7 │ │ │ │ andeq r1, r0, ip, asr r0 │ │ │ │ andeq r5, r0, r0, asr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r8, r8, r0, r5 @ │ │ │ │ + addeq r8, r8, r0, asr r3 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ - ldrdeq r8, [r8], ip │ │ │ │ - addeq r8, r8, r4, lsl #11 │ │ │ │ + umulleq r8, r8, ip, r3 @ │ │ │ │ + addeq r8, r8, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r6, r0, #1984 @ 0x7c0 │ │ │ │ add r4, r6, #4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -194380,24 +194380,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 33b054 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 33ac64 │ │ │ │ add r4, r0, #1968 @ 0x7b0 │ │ │ │ mov r6, #2 │ │ │ │ ldr r3, [pc, #660] @ 33b044 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -194446,24 +194446,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 33b05c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 33ac64 │ │ │ │ ldr r3, [pc, #432] @ 33b060 │ │ │ │ adds r2, r2, r3 │ │ │ │ sbc r3, r3, r3 │ │ │ │ lsr r2, r2, #3 │ │ │ │ orr r2, r2, r3, lsl #29 │ │ │ │ @@ -194519,69 +194519,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 33b068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 33adc0 │ │ │ │ ldr r0, [pc, #156] @ 33b06c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 33ac64 │ │ │ │ ldr r0, [pc, #128] @ 33b070 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 33adc0 │ │ │ │ ldr r0, [pc, #104] @ 33b074 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 33ac64 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [ip, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq ip, r0, r1, lr │ │ │ │ - adceq r1, r0, r0, lsr #9 │ │ │ │ + adceq r1, r0, r0, ror #4 │ │ │ │ @ instruction: 0x010ce198 │ │ │ │ - adceq r1, r0, r2, asr r4 │ │ │ │ + adceq r1, r0, r2, lsl r2 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, r8, lsl sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r8, r0, lsl #7 │ │ │ │ + addeq r8, r8, r0, asr #2 │ │ │ │ andeq r3, r0, r4, lsl #25 │ │ │ │ - strdeq r8, [r8], r4 │ │ │ │ + @ instruction: 0x00887fb4 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - ldrdeq r8, [r8], r0 │ │ │ │ - addeq r8, r8, r4, lsl #3 │ │ │ │ - ldrdeq r8, [r8], r0 │ │ │ │ - addeq r8, r8, r8, asr #1 │ │ │ │ + umulleq r7, r8, r0, pc @ │ │ │ │ + addeq r7, r8, r4, asr #30 │ │ │ │ + umulleq r7, r8, r0, pc @ │ │ │ │ + addeq r7, r8, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #228] @ 33b174 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #224] @ 33b178 │ │ │ │ @@ -194589,15 +194589,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #192] @ 33b180 │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ @@ -194627,28 +194627,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #148 @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 5175d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 33a68c │ │ │ │ - ldrdeq r1, [r0], r4 @ │ │ │ │ - addeq r8, r8, r8, asr #2 │ │ │ │ - addeq r7, r8, r4, lsl pc │ │ │ │ - addeq r7, r8, ip, lsl pc │ │ │ │ + umlaleq r0, r0, r4, lr @ │ │ │ │ + addeq r7, r8, r8, lsl #30 │ │ │ │ + ldrdeq r7, [r8], r4 │ │ │ │ + ldrdeq r7, [r8], ip │ │ │ │ adceq fp, sl, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 33b274 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -194657,25 +194657,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 33b278 │ │ │ │ ldr r1, [pc, #196] @ 33b27c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #176] @ 33b280 │ │ │ │ ldr r1, [pc, #176] @ 33b284 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #144] @ 33b288 │ │ │ │ ldr r2, [pc, #144] @ 33b28c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #136] @ 33b290 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #132] @ 33b294 │ │ │ │ @@ -194693,34 +194693,34 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r1, [pc, #72] @ 33b2a8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9282c4 │ │ │ │ - adceq r0, r0, ip, asr #31 │ │ │ │ - addeq r8, r7, r4, ror #25 │ │ │ │ - addeq r7, sl, ip, lsr sp │ │ │ │ - ldrdeq r6, [r8], r4 │ │ │ │ - strdeq lr, [r7], r8 │ │ │ │ + b 928084 │ │ │ │ + adceq r0, r0, ip, lsl #27 │ │ │ │ + addeq r8, r7, r4, lsr #21 │ │ │ │ + strdeq r7, [sl], ip │ │ │ │ + umulleq r6, r8, r4, ip │ │ │ │ + @ instruction: 0x0087e6b8 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andpl r1, r0, r4, ror r2 │ │ │ │ mcrrmi 9, 4, r4, ip, cr2 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ adceq fp, sl, ip, lsl sl │ │ │ │ - addeq r7, r8, r8, lsl #27 │ │ │ │ + addeq r7, r8, r8, asr #22 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ tsteq r8, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-176] @ 0xffffff50 │ │ │ │ @@ -194821,29 +194821,29 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ sub ip, r5, #48 @ 0x30 │ │ │ │ movcc r6, r4 │ │ │ │ movcs r6, #4096 @ 0x1000 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r5, #24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 8ef940 │ │ │ │ + bl 8ef700 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ bl 65613c │ │ │ │ cmp r0, #0 │ │ │ │ bne 33b410 │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ @@ -194923,15 +194923,15 @@ │ │ │ │ strb r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldm r7, {r0, r1} │ │ │ │ sub r2, r5, #32 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #24 │ │ │ │ @@ -194939,15 +194939,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ asr r2, r6, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 8ef940 │ │ │ │ + bl 8ef700 │ │ │ │ subs r4, r4, r6 │ │ │ │ add sl, sl, r6 │ │ │ │ add r9, r9, r6 │ │ │ │ beq 33b664 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ movcc r2, r4 │ │ │ │ @@ -195007,23 +195007,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 33b88c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 33b694 │ │ │ │ ldr r3, [pc, #292] @ 33b890 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b550 │ │ │ │ @@ -195046,64 +195046,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 33b894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 33b550 │ │ │ │ mov r9, r4 │ │ │ │ b 33b4b8 │ │ │ │ ldr r0, [pc, #112] @ 33b898 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 33b550 │ │ │ │ ldr r0, [pc, #72] @ 33b89c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 33b694 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r4, lsr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq ip, r4, sl, sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq ip, ip, r8, sp │ │ │ │ - @ instruction: 0x00887bb8 │ │ │ │ - addeq r7, r8, r8, asr #23 │ │ │ │ + addeq r7, r8, r8, ror r9 │ │ │ │ + addeq r7, r8, r8, lsl #19 │ │ │ │ andeq r2, r0, r8, ror #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r8, r8, lsr #21 │ │ │ │ + addeq r7, r8, r8, ror #16 │ │ │ │ andeq r6, r0, r0, lsl #18 │ │ │ │ - addeq r7, r8, r0, lsl #21 │ │ │ │ - addeq r7, r8, ip, asr #21 │ │ │ │ - addeq r7, r8, r8, ror #19 │ │ │ │ + addeq r7, r8, r0, asr #16 │ │ │ │ + addeq r7, r8, ip, lsl #17 │ │ │ │ + addeq r7, r8, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #372] @ 33ba2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #368] @ 33ba30 │ │ │ │ @@ -195224,36 +195224,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 33a68c │ │ │ │ - adceq r0, r0, r8, ror #13 │ │ │ │ - addeq r7, r8, ip, asr r7 │ │ │ │ - addeq r7, r8, r8, lsr #10 │ │ │ │ + adceq r0, r0, r8, lsr #9 │ │ │ │ + addeq r7, r8, ip, lsl r5 │ │ │ │ + addeq r7, r8, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 33bb34 │ │ │ │ ldr r2, [pc, #96] @ 33bb38 │ │ │ │ ldr r1, [pc, #96] @ 33bb3c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #1988] @ 0x7c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 653fb8 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -195261,17 +195261,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ bl 655a68 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 657008 │ │ │ │ - umlaleq r0, r0, r4, r6 @ │ │ │ │ - addeq r7, r8, r8, lsl #14 │ │ │ │ - addeq r7, r8, ip, asr #9 │ │ │ │ + adceq r0, r0, r4, asr r4 │ │ │ │ + addeq r7, r8, r8, asr #9 │ │ │ │ + addeq r7, r8, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r3, r2, #48 @ 0x30 │ │ │ │ ldr lr, [pc, #1448] @ 33c108 │ │ │ │ @@ -195373,24 +195373,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 33c138 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 33bbf4 │ │ │ │ lsr r2, r2, #3 │ │ │ │ rsb r2, r2, #388 @ 0x184 │ │ │ │ add r2, r2, #2 │ │ │ │ and r2, r2, #20 │ │ │ │ lsr r3, r2, #1 │ │ │ │ add r3, r3, r2, lsr #2 │ │ │ │ @@ -195459,23 +195459,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #732] @ 33c148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 33bbf4 │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #2004] @ 0x7d4 │ │ │ │ and ip, r4, #1024 @ 0x400 │ │ │ │ and r3, r4, #512 @ 0x200 │ │ │ │ beq 33bef0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -195573,23 +195573,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 33c158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 33bbf4 │ │ │ │ cmp ip, #0 │ │ │ │ beq 33be9c │ │ │ │ b 33bf54 │ │ │ │ ldr r2, [pc, #268] @ 33c15c │ │ │ │ ldr r3, [pc, #184] @ 33c10c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -195601,15 +195601,15 @@ │ │ │ │ bne 33bf80 │ │ │ │ ldr r0, [pc, #236] @ 33c160 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r2, [pc, #212] @ 33c164 │ │ │ │ ldr r3, [pc, #120] @ 33c10c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195618,15 +195618,15 @@ │ │ │ │ ldr r0, [pc, #180] @ 33c168 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r2, [pc, #152] @ 33c16c │ │ │ │ ldr r3, [pc, #52] @ 33c10c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195637,128 +195637,128 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ b 33c0c0 │ │ │ │ smlatbeq ip, r0, r2, sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq ip, ip, r2, sp │ │ │ │ - umlaleq r0, r0, r0, r5 @ │ │ │ │ + adceq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq ip, r8, lsl #4 │ │ │ │ - adceq r0, r0, r9, lsl r5 │ │ │ │ + ldrdeq r0, [r0], r9 @ │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r8, r4, lsr r7 │ │ │ │ + strdeq r7, [r8], r4 │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x00003db0 │ │ │ │ - strdeq r7, [r8], r8 │ │ │ │ + @ instruction: 0x008872b8 │ │ │ │ tsteq ip, r4, asr #30 │ │ │ │ smlatbeq ip, r8, lr, ip │ │ │ │ andeq r4, r0, r0, ror r1 │ │ │ │ - @ instruction: 0x008873b4 │ │ │ │ + addeq r7, r8, r4, ror r1 │ │ │ │ @ instruction: 0x010ccdb4 │ │ │ │ - addeq r7, r8, r8, lsr #7 │ │ │ │ + addeq r7, r8, r8, ror #2 │ │ │ │ tsteq ip, r4, ror sp │ │ │ │ - ldrdeq r7, [r8], r8 │ │ │ │ + umulleq r7, r8, r8, r1 │ │ │ │ tsteq ip, r0, lsr sp │ │ │ │ - @ instruction: 0x008872b0 │ │ │ │ + addeq r7, r8, r0, ror r0 │ │ │ │ ldr r3, [r0, #1888] @ 0x760 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r0, #1888] @ 0x760 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #72] @ 33c1f0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ ldr r2, [pc, #28] @ 33c1f4 │ │ │ │ ldr r1, [pc, #28] @ 33c1f8 │ │ │ │ ldr r0, [pc, #28] @ 33c1fc │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 337e10 │ │ │ │ ldrdeq sl, [sl], r4 @ │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ - addeq r7, r8, r8, lsr #6 │ │ │ │ - addeq r7, r8, r4, lsr r3 │ │ │ │ + addeq r7, r8, r8, ror #1 │ │ │ │ + strdeq r7, [r8], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 33c2c8 │ │ │ │ ldr r2, [pc, #176] @ 33c2cc │ │ │ │ ldr r1, [pc, #176] @ 33c2d0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #144] @ 33c2d4 │ │ │ │ ldr r1, [pc, #144] @ 33c2d8 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #112] @ 33c2dc │ │ │ │ ldr r2, [pc, #112] @ 33c2e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #108] @ 33c2e4 │ │ │ │ ldr ip, [pc, #108] @ 33c2e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #96] @ 33c2ec │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh ip, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #76] @ 33c2f0 │ │ │ │ ldr r1, [pc, #76] @ 33c2f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9282c4 │ │ │ │ - addseq pc, pc, r8, lsl #31 │ │ │ │ - addeq r7, r7, r0, ror ip │ │ │ │ - addeq r6, sl, ip, asr #25 │ │ │ │ - addeq r5, r8, r0, ror #28 │ │ │ │ - addeq sp, r7, r4, lsl #17 │ │ │ │ + b 928084 │ │ │ │ + addseq pc, pc, r8, asr #26 │ │ │ │ + addeq r7, r7, r0, lsr sl │ │ │ │ + addeq r6, sl, ip, lsl #21 │ │ │ │ + addeq r5, r8, r0, lsr #24 │ │ │ │ + addeq sp, r7, r4, asr #12 │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ ldrdeq sl, [sl], r4 @ │ │ │ │ tsteq r8, r4, lsr #32 │ │ │ │ @@ -195891,47 +195891,47 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ bl 27ed88 <__fprintf_chk@plt> │ │ │ │ b 33c440 │ │ │ │ smlabteq ip, r0, sl, ip │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r7, r8, r8, ror #2 │ │ │ │ - addeq r7, r8, r0, asr #2 │ │ │ │ - addseq pc, pc, r8, lsr #27 │ │ │ │ - addeq r7, r8, r8, lsl r1 │ │ │ │ - addseq pc, pc, r0, asr #26 │ │ │ │ - addeq pc, ip, r0, lsl #3 │ │ │ │ - strheq r7, [r8], r0 │ │ │ │ - addeq r7, r8, r4, lsl #1 │ │ │ │ - addeq pc, ip, r8, lsl #2 │ │ │ │ - @ instruction: 0x009ffcbc │ │ │ │ - addeq r7, r8, ip, lsr #32 │ │ │ │ + addeq r6, r8, r8, lsr #30 │ │ │ │ + addeq r6, r8, r0, lsl #30 │ │ │ │ + addseq pc, pc, r8, ror #22 │ │ │ │ + ldrdeq r6, [r8], r8 │ │ │ │ + addseq pc, pc, r0, lsl #22 │ │ │ │ + addeq lr, ip, r0, asr #30 │ │ │ │ + addeq r6, r8, r0, ror lr │ │ │ │ + addeq r6, r8, r4, asr #28 │ │ │ │ + addeq lr, ip, r8, asr #29 │ │ │ │ + addseq pc, pc, ip, ror sl @ │ │ │ │ + addeq r6, r8, ip, ror #27 │ │ │ │ b 33c2f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r3, [r4, #2824] @ 0xb08 │ │ │ │ ldr r2, [r4, #2828] @ 0xb0c │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc r1, r1, r2 │ │ │ │ adds r2, r3, r3 │ │ │ │ adc ip, r1, r1 │ │ │ │ adds r0, r2, r3 │ │ │ │ adc r1, r1, ip │ │ │ │ lsl r1, r1, #3 │ │ │ │ orr r1, r1, r0, lsr #29 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ str r0, [r4, #1848] @ 0x738 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -195956,20 +195956,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r9, #0 │ │ │ │ str r9, [sp, #16] │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r4, #1744] @ 0x6d0 │ │ │ │ strb r3, [r8, #61] @ 0x3d │ │ │ │ strb r3, [r8, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #2856] @ 0xb28 │ │ │ │ cmp r2, #2 │ │ │ │ beq 33c69c │ │ │ │ @@ -195990,61 +195990,61 @@ │ │ │ │ bne 33c814 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33c698 │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 33c85c │ │ │ │ - bl b74200 │ │ │ │ + bl b73fc0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ strd r2, [sp] │ │ │ │ add r5, r4, #2304 @ 0x900 │ │ │ │ ldr r2, [pc, #480] @ 33c894 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dcc2c │ │ │ │ + bl 8dc9ec │ │ │ │ ldr r2, [pc, #460] @ 33c898 │ │ │ │ ldr r3, [pc, #460] @ 33c89c │ │ │ │ add r8, r4, #2480 @ 0x9b0 │ │ │ │ mov r6, #8192 @ 0x2000 │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ add fp, r4, #2640 @ 0xa50 │ │ │ │ ldr r2, [pc, #388] @ 33c8a0 │ │ │ │ mov r3, r8 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8dd4d8 │ │ │ │ + bl 8dd298 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 5175d0 │ │ │ │ ldr ip, [pc, #308] @ 33c8a4 │ │ │ │ ldr r2, [pc, #308] @ 33c8a8 │ │ │ │ @@ -196052,24 +196052,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #276] @ 33c8b0 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 9261f4 │ │ │ │ + bl 925fb4 │ │ │ │ ldr r2, [pc, #244] @ 33c8b4 │ │ │ │ ldr r3, [pc, #244] @ 33c8b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #1820] @ 0x71c │ │ │ │ str r3, [r4, #1824] @ 0x720 │ │ │ │ ldr r2, [pc, #228] @ 33c8bc │ │ │ │ @@ -196091,18 +196091,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #1 │ │ │ │ bne 33c680 │ │ │ │ ldr r1, [pc, #152] @ 33c8c0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b737dc │ │ │ │ + bl b7359c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ b 33c7d0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 33c8c4 │ │ │ │ ldr r2, [pc, #120] @ 33c8c8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ @@ -196112,36 +196112,36 @@ │ │ │ │ ldr r0, [pc, #104] @ 33c8d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 33c8d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq pc, pc, r0, ror #23 │ │ │ │ + addseq pc, pc, r0, lsr #19 │ │ │ │ tsteq ip, r8, lsr #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, r8, r4, asr pc │ │ │ │ - addeq r6, r8, ip, asr pc │ │ │ │ - addeq r6, r8, r0, asr #30 │ │ │ │ + addeq r6, r8, r4, lsl sp │ │ │ │ + addeq r6, r8, ip, lsl sp │ │ │ │ + addeq r6, r8, r0, lsl #26 │ │ │ │ umlaleq sl, sl, ip, r6 @ │ │ │ │ - addeq r6, r8, r0, lsr pc │ │ │ │ - addeq r6, r8, r8, ror #29 │ │ │ │ - addseq pc, pc, r4, lsr sl @ │ │ │ │ - addeq r7, r7, ip, lsl r7 │ │ │ │ - addeq r6, sl, r8, ror r7 │ │ │ │ - addeq r6, r8, r8, lsl #29 │ │ │ │ + strdeq r6, [r8], r0 │ │ │ │ + addeq r6, r8, r8, lsr #25 │ │ │ │ + @ instruction: 0x009ff7f4 │ │ │ │ + ldrdeq r7, [r7], ip │ │ │ │ + addeq r6, sl, r8, lsr r5 │ │ │ │ + addeq r6, r8, r8, asr #24 │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, lsr #6 │ │ │ │ tsteq ip, ip, lsr #12 │ │ │ │ - addeq r6, r8, r0, ror #26 │ │ │ │ - addeq r6, r8, r4, lsr #26 │ │ │ │ + addeq r6, r8, r0, lsr #22 │ │ │ │ + addeq r6, r8, r4, ror #21 │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ - addseq pc, pc, r0, asr #18 │ │ │ │ - ldrdeq r6, [r8], r4 │ │ │ │ - addeq r6, r8, ip, asr sp │ │ │ │ + addseq pc, pc, r0, lsl #14 │ │ │ │ + umulleq r6, r8, r4, sl │ │ │ │ + addeq r6, r8, ip, lsl fp │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ b 33c2f8 │ │ │ │ b 33c2f8 │ │ │ │ ldr r3, [r0, #1828] @ 0x724 │ │ │ │ tst r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -196158,42 +196158,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 929998 │ │ │ │ - addseq pc, pc, ip, lsl #17 │ │ │ │ - addeq r7, r7, r0, ror r5 │ │ │ │ - addeq r6, sl, ip, asr #11 │ │ │ │ + b 929758 │ │ │ │ + addseq pc, pc, ip, asr #12 │ │ │ │ + addeq r7, r7, r0, lsr r3 │ │ │ │ + addeq r6, sl, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 33c99c │ │ │ │ ldr r2, [pc, #48] @ 33c9a0 │ │ │ │ ldr r1, [pc, #48] @ 33c9a4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 511d6c │ │ │ │ - addseq pc, pc, r8, lsr r8 @ │ │ │ │ - addeq r6, r8, r8, asr #23 │ │ │ │ - ldrdeq r6, [r8], ip │ │ │ │ + @ instruction: 0x009ff5f8 │ │ │ │ + addeq r6, r8, r8, lsl #19 │ │ │ │ + umulleq r6, r8, ip, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #768] @ 33ccc4 │ │ │ │ rsbs r2, r6, #380 @ 0x17c │ │ │ │ @@ -196344,15 +196344,15 @@ │ │ │ │ stm sp, {r9, fp} │ │ │ │ bl 27ed88 <__fprintf_chk@plt> │ │ │ │ b 33cb5c │ │ │ │ ldr r0, [pc, #212] @ 33ccec │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r2, [r4, #2836] @ 0xb14 │ │ │ │ cmp r2, r9 │ │ │ │ bne 33cb48 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr r3, [r4, #2844] @ 0xb1c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -196389,26 +196389,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq ip, r4, lsr r4 │ │ │ │ adceq sl, sl, ip, lsr #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r6, r8, r8, asr #20 │ │ │ │ - addeq r6, r8, r0, lsr #22 │ │ │ │ - @ instruction: 0x008869b0 │ │ │ │ - @ instruction: 0x00886ab4 │ │ │ │ - addeq r6, r8, r0, ror #18 │ │ │ │ - umulleq r6, r8, r4, sl │ │ │ │ - addeq r6, r8, r4, lsr sl │ │ │ │ - ldrdeq r6, [r8], ip │ │ │ │ - addeq r6, r8, r8, ror #19 │ │ │ │ - @ instruction: 0x009ff4fc │ │ │ │ - umulleq r6, r8, r0, r8 │ │ │ │ - strdeq r6, [r8], r0 │ │ │ │ + addeq r6, r8, r8, lsl #16 │ │ │ │ + addeq r6, r8, r0, ror #17 │ │ │ │ + addeq r6, r8, r0, ror r7 │ │ │ │ + addeq r6, r8, r4, ror r8 │ │ │ │ + addeq r6, r8, r0, lsr #14 │ │ │ │ + addeq r6, r8, r4, asr r8 │ │ │ │ + strdeq r6, [r8], r4 │ │ │ │ + umulleq r6, r8, ip, r6 │ │ │ │ + addeq r6, r8, r8, lsr #15 │ │ │ │ + @ instruction: 0x009ff2bc │ │ │ │ + addeq r6, r8, r0, asr r6 │ │ │ │ + @ instruction: 0x008867b0 │ │ │ │ @ instruction: 0x000003bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ 33cdc4 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -196421,49 +196421,49 @@ │ │ │ │ ldr r1, [pc, #144] @ 33cdd0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r4, [pc, #116] @ 33cdd4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 33cdd8 │ │ │ │ ldr r7, [r3, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929638 │ │ │ │ + bl 9293f8 │ │ │ │ ldr r1, [pc, #96] @ 33cddc │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 927c9c │ │ │ │ + bl 927a5c │ │ │ │ ldr r3, [pc, #80] @ 33cde0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 929acc │ │ │ │ + bl 92988c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r6, r8, r4, ror #17 │ │ │ │ - addseq pc, pc, ip, ror #8 │ │ │ │ - addeq r7, r7, r0, asr r1 │ │ │ │ - addeq r6, sl, ip, lsr #3 │ │ │ │ + addeq r6, r8, r4, lsr #13 │ │ │ │ + addseq pc, pc, ip, lsr #4 │ │ │ │ + addeq r6, r7, r0, lsl pc │ │ │ │ + addeq r5, sl, ip, ror #30 │ │ │ │ smlatbeq ip, r8, r0, ip │ │ │ │ - addeq r6, r8, r0, asr r9 │ │ │ │ - addeq pc, r7, r4, ror r7 @ │ │ │ │ + addeq r6, r8, r0, lsl r7 │ │ │ │ + addeq pc, r7, r4, lsr r5 @ │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #676] @ 33d0a4 │ │ │ │ @@ -196636,37 +196636,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5, #2844] @ 0xb1c │ │ │ │ str r3, [r5, #2848] @ 0xb20 │ │ │ │ b 33ce94 │ │ │ │ strdeq fp, [ip, -ip] │ │ │ │ strdeq sl, [sl], r8 @ │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r6, r8, r4, asr #12 │ │ │ │ - @ instruction: 0x008867b4 │ │ │ │ - umulleq r6, r8, r0, r5 │ │ │ │ - umulleq r6, r8, r4, r6 │ │ │ │ - addeq r6, r8, r0, asr #10 │ │ │ │ - addeq r6, r8, r4, lsl r6 │ │ │ │ - ldrdeq r6, [r8], r8 │ │ │ │ - addeq r6, r8, r4, ror #11 │ │ │ │ + addeq r6, r8, r4, lsl #8 │ │ │ │ + addeq r6, r8, r4, ror r5 │ │ │ │ + addeq r6, r8, r0, asr r3 │ │ │ │ + addeq r6, r8, r4, asr r4 │ │ │ │ + addeq r6, r8, r0, lsl #6 │ │ │ │ + ldrdeq r6, [r8], r4 │ │ │ │ + umulleq r6, r8, r8, r2 │ │ │ │ + addeq r6, r8, r4, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #224] @ 33d1c8 │ │ │ │ ldr r2, [pc, #224] @ 33d1cc │ │ │ │ ldr r1, [pc, #224] @ 33d1d0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #192] @ 33d1d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, r3, #15232 @ 0x3b80 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -196675,15 +196675,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r1, [r3, #8] │ │ │ │ strne r1, [r4, r2] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ cmp ip, r3 │ │ │ │ bne 33d120 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ add r3, r4, #2832 @ 0xb10 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r5, [r4, #1792] @ 0x700 │ │ │ │ cmp r5, #0 │ │ │ │ beq 33d1b8 │ │ │ │ ldr r6, [pc, #108] @ 33d1d8 │ │ │ │ ldr r8, [pc, #108] @ 33d1dc │ │ │ │ @@ -196693,48 +196693,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r4, #1836] @ 0x72c │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ orr r3, r3, r1, lsl r2 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne 33d180 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 33c2f8 │ │ │ │ - ldrheq pc, [pc], ip @ │ │ │ │ - addeq r6, r8, r4, asr #8 │ │ │ │ - addeq r6, r8, r8, asr r4 │ │ │ │ + addseq lr, pc, ip, ror lr @ │ │ │ │ + addeq r6, r8, r4, lsl #4 │ │ │ │ + addeq r6, r8, r8, lsl r2 │ │ │ │ adceq r9, sl, r4, lsl #28 │ │ │ │ - addseq pc, pc, r8, lsr r0 @ │ │ │ │ - addeq r6, r8, ip, ror #10 │ │ │ │ - addeq r6, r8, r0, lsl #11 │ │ │ │ + @ instruction: 0x009fedf8 │ │ │ │ + addeq r6, r8, ip, lsr #6 │ │ │ │ + addeq r6, r8, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 33d268 │ │ │ │ ldr r2, [pc, #108] @ 33d26c │ │ │ │ ldr r1, [pc, #108] @ 33d270 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr ip, [pc, #80] @ 33d274 │ │ │ │ ldr r1, [pc, #80] @ 33d278 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ ldr ip, [pc, #64] @ 33d27c │ │ │ │ @@ -196745,47 +196745,47 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9282c4 │ │ │ │ - addseq lr, pc, r4, lsr #31 │ │ │ │ - addeq r6, r7, ip, lsl #25 │ │ │ │ - addeq r5, sl, r8, ror #25 │ │ │ │ + b 928084 │ │ │ │ + addseq lr, pc, r4, ror #26 │ │ │ │ + addeq r6, r7, ip, asr #20 │ │ │ │ + addeq r5, sl, r8, lsr #21 │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ smlatbeq r8, r8, r0, r2 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - ldrdeq r6, [r8], r8 │ │ │ │ + umulleq r6, r8, r8, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 33d330 │ │ │ │ ldr r2, [pc, #148] @ 33d334 │ │ │ │ ldr r1, [pc, #148] @ 33d338 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #116] @ 33d33c │ │ │ │ ldr r1, [pc, #116] @ 33d340 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #84] @ 33d344 │ │ │ │ mov r3, #3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 33d348 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -196796,46 +196796,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq lr, pc, r4, lsl #30 │ │ │ │ - addeq r6, r7, ip, ror #23 │ │ │ │ - addeq r5, sl, r8, asr #24 │ │ │ │ - ldrdeq r4, [r8], ip │ │ │ │ - addeq ip, r7, r0, lsl #16 │ │ │ │ + addseq lr, pc, r4, asr #25 │ │ │ │ + addeq r6, r7, ip, lsr #19 │ │ │ │ + addeq r5, sl, r8, lsl #20 │ │ │ │ + umulleq r4, r8, ip, fp │ │ │ │ + addeq ip, r7, r0, asr #11 │ │ │ │ andeq r2, r0, lr, lsr r9 │ │ │ │ - addeq r6, r8, r4, lsl #8 │ │ │ │ + addeq r6, r8, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 33d3f8 │ │ │ │ ldr r2, [pc, #148] @ 33d3fc │ │ │ │ ldr r1, [pc, #148] @ 33d400 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #116] @ 33d404 │ │ │ │ ldr r1, [pc, #116] @ 33d408 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #84] @ 33d40c │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 33d410 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -196846,21 +196846,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq lr, pc, ip, lsr lr @ │ │ │ │ - addeq r6, r7, r4, lsr #22 │ │ │ │ - addeq r5, sl, r0, lsl #23 │ │ │ │ - addeq r4, r8, r4, lsl sp │ │ │ │ - addeq ip, r7, r8, lsr r7 │ │ │ │ + @ instruction: 0x009febfc │ │ │ │ + addeq r6, r7, r4, ror #17 │ │ │ │ + addeq r5, sl, r0, asr #18 │ │ │ │ + ldrdeq r4, [r8], r4 @ │ │ │ │ + strdeq ip, [r7], r8 │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ - addeq r6, r8, r0, ror #6 │ │ │ │ + addeq r6, r8, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #596] @ 33d680 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r6, r1 │ │ │ │ @@ -196926,30 +196926,30 @@ │ │ │ │ str sl, [r7] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ strb r8, [sp, #88] @ 0x58 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #96] @ 0x60 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8ef940 │ │ │ │ + bl 8ef700 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r1, [r3, r4, lsl #4] │ │ │ │ add r3, r3, r4, lsl #4 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ @@ -197011,16 +197011,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrdeq fp, [ip, -r4] │ │ │ │ smlabteq ip, r4, r9, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, r8, r4, lsl #1 │ │ │ │ - addeq r6, r8, r4, lsl #5 │ │ │ │ + addeq r5, r8, r4, asr #28 │ │ │ │ + addeq r6, r8, r4, asr #32 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ smlabteq ip, r0, r7, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #2852] @ 0xb24 │ │ │ │ @@ -197070,17 +197070,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ bl 27ed88 <__fprintf_chk@plt> │ │ │ │ b 33d6c4 │ │ │ │ tsteq ip, r8, asr #14 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - strdeq r5, [r8], ip │ │ │ │ - addseq lr, pc, r4, asr sl @ │ │ │ │ - addeq fp, pc, r8, asr #7 │ │ │ │ + @ instruction: 0x00885bbc │ │ │ │ + addseq lr, pc, r4, lsl r8 @ │ │ │ │ + addeq fp, pc, r8, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ subs r4, r0, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -197095,23 +197095,23 @@ │ │ │ │ ldr r6, [pc, #136] @ 33d850 │ │ │ │ mov r3, #11 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r5, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add ip, r8, #160 @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ cmp r6, #0 │ │ │ │ beq 33d820 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -197122,17 +197122,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x009fe9fc │ │ │ │ - addeq r5, r8, r8, lsr #30 │ │ │ │ - addeq r5, r8, r0, lsr pc │ │ │ │ + @ instruction: 0x009fe7bc │ │ │ │ + addeq r5, r8, r8, ror #25 │ │ │ │ + strdeq r5, [r8], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ add r5, r0, #1920 @ 0x780 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -197243,20 +197243,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ bl 27ed88 <__fprintf_chk@plt> │ │ │ │ b 33d924 │ │ │ │ tsteq ip, r0, ror r5 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - ldrdeq r5, [r8], ip │ │ │ │ - addeq r5, r8, r8, ror #27 │ │ │ │ - umulleq r5, r8, r0, fp │ │ │ │ - ldrdeq r5, [r8], r4 │ │ │ │ - addeq r5, r8, r0, asr fp │ │ │ │ - addeq r5, r8, r8, ror #26 │ │ │ │ + umulleq r5, r8, ip, r9 │ │ │ │ + addeq r5, r8, r8, lsr #23 │ │ │ │ + addeq r5, r8, r0, asr r9 │ │ │ │ + umulleq r5, r8, r4, fp │ │ │ │ + addeq r5, r8, r0, lsl r9 │ │ │ │ + addeq r5, r8, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 33dae4 │ │ │ │ ldr r6, [pc, #136] @ 33dae8 │ │ │ │ ldr r5, [pc, #136] @ 33daec │ │ │ │ @@ -197265,23 +197265,23 @@ │ │ │ │ add r3, r4, #120 @ 0x78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #11 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33dac4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -197289,17 +197289,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq lr, pc, r8, asr #14 │ │ │ │ - addeq r5, r8, r4, ror ip │ │ │ │ - addeq r5, r8, r8, lsl #25 │ │ │ │ + addseq lr, pc, r8, lsl #10 │ │ │ │ + addeq r5, r8, r4, lsr sl │ │ │ │ + addeq r5, r8, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -197327,15 +197327,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ add ip, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ addne r5, r0, #372 @ 0x174 │ │ │ │ addeq r5, r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5] │ │ │ │ lsr r3, r3, #20 │ │ │ │ @@ -197410,15 +197410,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ @@ -197427,15 +197427,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ sub r0, r9, #1312 @ 0x520 │ │ │ │ eor r1, r1, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ sub r0, r0, #12 │ │ │ │ - bl 8ef940 │ │ │ │ + bl 8ef700 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ add r8, r8, r4 │ │ │ │ sub r7, r7, r4 │ │ │ │ @@ -197556,47 +197556,47 @@ │ │ │ │ add r8, sp, #100 @ 0x64 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc sl, sl, #0 │ │ │ │ sub r7, r9, #1744 @ 0x6d0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #104] @ 0x68 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #420 @ 0x1a4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 8ef940 │ │ │ │ + bl 8ef700 │ │ │ │ ldr r3, [r9, #1104] @ 0x450 │ │ │ │ cmp r3, #2 │ │ │ │ bls 33dd9c │ │ │ │ b 33de50 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatteq ip, ip, r2, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010cb2bc │ │ │ │ - addseq lr, pc, r0, ror r6 @ │ │ │ │ - @ instruction: 0x00885abc │ │ │ │ - addeq r5, r8, r8, lsl #23 │ │ │ │ + addseq lr, pc, r0, lsr r4 @ │ │ │ │ + addeq r5, r8, ip, ror r8 │ │ │ │ + addeq r5, r8, r8, asr #18 │ │ │ │ tsteq ip, r0, asr #4 │ │ │ │ - addeq r5, r8, r0, lsr #18 │ │ │ │ - addeq r5, r8, ip, lsl #23 │ │ │ │ + addeq r5, r8, r0, ror #13 │ │ │ │ + addeq r5, r8, ip, asr #18 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - ldrdeq r5, [r8], r4 │ │ │ │ - addeq r5, r8, r8, asr r9 │ │ │ │ + umulleq r5, r8, r4, r4 │ │ │ │ + addeq r5, r8, r8, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ 33e0ac │ │ │ │ ldr r5, [pc, #256] @ 33e0b0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -197607,33 +197607,33 @@ │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r9, [pc, #208] @ 33e0b8 │ │ │ │ add r2, r4, #120 @ 0x78 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmn r3, #1 │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 33e060 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -197650,30 +197650,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0x009fe1fc │ │ │ │ - addeq r5, r8, r4, lsr #14 │ │ │ │ - addeq r5, r8, r8, asr r6 │ │ │ │ - addeq r5, r8, r0, lsl r7 │ │ │ │ - addseq lr, pc, r8, lsr r1 @ │ │ │ │ - addeq r5, r8, r8, ror r7 │ │ │ │ + @ instruction: 0x009fdfbc │ │ │ │ + addeq r5, r8, r4, ror #9 │ │ │ │ + addeq r5, r8, r8, lsl r4 │ │ │ │ ldrdeq r5, [r8], r0 │ │ │ │ + @ instruction: 0x009fdef8 │ │ │ │ + addeq r5, r8, r8, lsr r5 │ │ │ │ + umulleq r5, r8, r0, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [pc, #1304] @ 33e600 │ │ │ │ @@ -197697,15 +197697,15 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 33e428 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ tst r3, #2 │ │ │ │ @@ -197739,15 +197739,15 @@ │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ @@ -197762,29 +197762,29 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 8ef940 │ │ │ │ + bl 8ef700 │ │ │ │ ldrb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ orr r1, r1, #16 │ │ │ │ @@ -197793,15 +197793,15 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8ef940 │ │ │ │ + bl 8ef700 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ orrs r0, r3, r0 │ │ │ │ beq 33e2e0 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ tst r3, #4 │ │ │ │ bne 33e544 │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ @@ -198003,34 +198003,34 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 33c2f8 │ │ │ │ tsteq ip, r0, lsl sp │ │ │ │ tsteq ip, ip, lsl #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umullseq lr, pc, r0, r0 @ │ │ │ │ - addeq r5, r8, ip, lsr #11 │ │ │ │ - addeq r5, r8, r8, ror #9 │ │ │ │ + addseq sp, pc, r0, asr lr @ │ │ │ │ + addeq r5, r8, ip, ror #6 │ │ │ │ + addeq r5, r8, r8, lsr #5 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r5, r8, r0, lsr r2 │ │ │ │ - addseq sp, pc, r0, lsl #29 │ │ │ │ - addeq r5, r8, ip, lsl r5 │ │ │ │ + strdeq r4, [r8], r0 │ │ │ │ + addseq sp, pc, r0, asr #24 │ │ │ │ + ldrdeq r5, [r8], ip │ │ │ │ smlabbeq ip, ip, sl, sl │ │ │ │ - addeq r5, r8, r4, ror #2 │ │ │ │ + addeq r4, r8, r4, lsr #30 │ │ │ │ tsteq ip, r8, lsl sl │ │ │ │ - addeq r5, r8, r8, lsl r4 │ │ │ │ - ldrdeq r5, [r8], r0 │ │ │ │ - addeq r5, r8, r8, ror r3 │ │ │ │ - addeq r5, r8, r4, ror r0 │ │ │ │ - addseq sp, pc, r4, asr #25 │ │ │ │ - addeq r5, r8, ip, lsr #7 │ │ │ │ + ldrdeq r5, [r8], r8 │ │ │ │ + umulleq r4, r8, r0, lr │ │ │ │ + addeq r5, r8, r8, lsr r1 │ │ │ │ + addeq r4, r8, r4, lsr lr │ │ │ │ + addseq sp, pc, r4, lsl #21 │ │ │ │ + addeq r5, r8, ip, ror #2 │ │ │ │ smlatteq ip, r0, r8, sl │ │ │ │ - @ instruction: 0x00884fbc │ │ │ │ - addseq sp, pc, r0, lsl ip @ │ │ │ │ - ldrdeq r5, [r8], ip │ │ │ │ + addeq r4, r8, ip, ror sp │ │ │ │ + @ instruction: 0x009fd9d0 │ │ │ │ + umulleq r5, r8, ip, r0 │ │ │ │ tsteq ip, r0, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #388] @ 33e7fc │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -198060,27 +198060,27 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 33e740 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cmp sl, r2 │ │ │ │ bne 33e6d0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add sl, r2, #160 @ 0xa0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ @@ -198128,24 +198128,24 @@ │ │ │ │ bl 27ed88 <__fprintf_chk@plt> │ │ │ │ ldr r3, [pc, #48] @ 33e820 │ │ │ │ ldr r2, [pc, #48] @ 33e824 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ b 33e7a0 │ │ │ │ smlabbeq ip, r8, r7, sl │ │ │ │ - @ instruction: 0x009fdaf8 │ │ │ │ - addeq r5, r8, r8, lsr #32 │ │ │ │ - addeq r5, r8, ip, lsr r0 │ │ │ │ + @ instruction: 0x009fd8b8 │ │ │ │ + addeq r4, r8, r8, ror #27 │ │ │ │ + strdeq r4, [r8], ip │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - @ instruction: 0x00884db8 │ │ │ │ - addseq sp, pc, r0, lsl sl @ │ │ │ │ - addeq r5, r8, r0, asr r1 │ │ │ │ - addeq r4, r8, r0, ror #26 │ │ │ │ - @ instruction: 0x009fd9b8 │ │ │ │ - addeq r5, r8, ip, asr #1 │ │ │ │ + addeq r4, r8, r8, ror fp │ │ │ │ + @ instruction: 0x009fd7d0 │ │ │ │ + addeq r4, r8, r0, lsl pc │ │ │ │ + addeq r4, r8, r0, lsr #22 │ │ │ │ + addseq sp, pc, r8, ror r7 @ │ │ │ │ + addeq r4, r8, ip, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r1, [pc, #808] @ 33eb6c │ │ │ │ tst r2, #1 │ │ │ │ @@ -198193,30 +198193,30 @@ │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r1, #4 │ │ │ │ umlal r6, r3, r5, r1 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ mov r8, r3 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #80] @ 0x50 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 8ef940 │ │ │ │ + bl 8ef700 │ │ │ │ ldr r3, [r4, #2852] @ 0xb24 │ │ │ │ str r5, [r4, #1860] @ 0x744 │ │ │ │ cmp r3, sl │ │ │ │ bls 33e998 │ │ │ │ ldr r2, [pc, #544] @ 33eb7c │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ ldr r6, [fp, r2] │ │ │ │ @@ -198350,31 +198350,31 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 27ed88 <__fprintf_chk@plt> │ │ │ │ b 33e9d0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010ca5bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq ip, r8, r5, sl │ │ │ │ - addseq sp, pc, r0, lsr #18 │ │ │ │ + addseq sp, pc, r0, ror #13 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - ldrdeq r4, [r8], r4 @ │ │ │ │ - addeq r4, r8, r4, ror #31 │ │ │ │ + umulleq r4, r8, r4, r9 │ │ │ │ + addeq r4, r8, r4, lsr #27 │ │ │ │ tsteq ip, ip, lsr #8 │ │ │ │ - strdeq r4, [r8], r0 │ │ │ │ - addseq sp, pc, r8, asr #14 │ │ │ │ - addeq r4, r8, r0, asr #29 │ │ │ │ - addeq r4, r8, r0, lsr #21 │ │ │ │ - @ instruction: 0x009fd6f8 │ │ │ │ - umulleq r4, r8, r4, lr │ │ │ │ - addeq r4, r8, ip, asr sl │ │ │ │ - @ instruction: 0x009fd6b0 │ │ │ │ - addeq r4, r8, r0, lsl lr │ │ │ │ - addeq r4, r8, r4, lsl #20 │ │ │ │ - addseq sp, pc, ip, asr r6 @ │ │ │ │ - addeq r4, r8, r0, ror #27 │ │ │ │ + @ instruction: 0x008848b0 │ │ │ │ + addseq sp, pc, r8, lsl #10 │ │ │ │ + addeq r4, r8, r0, lsl #25 │ │ │ │ + addeq r4, r8, r0, ror #16 │ │ │ │ + @ instruction: 0x009fd4b8 │ │ │ │ + addeq r4, r8, r4, asr ip │ │ │ │ + addeq r4, r8, ip, lsl r8 │ │ │ │ + addseq sp, pc, r0, ror r4 @ │ │ │ │ + ldrdeq r4, [r8], r0 │ │ │ │ + addeq r4, r8, r4, asr #15 │ │ │ │ + addseq sp, pc, ip, lsl r4 @ │ │ │ │ + addeq r4, r8, r0, lsr #23 │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ tst r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 33e828 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -198416,27 +198416,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #60] @ 33eca8 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9261f4 │ │ │ │ + bl 925fb4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x008849b8 │ │ │ │ + addeq r4, r8, r8, ror r7 │ │ │ │ │ │ │ │ 0033ecac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -198456,15 +198456,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 33ed3c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 33ecf0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -198474,17 +198474,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x009fd4d0 │ │ │ │ - addeq r4, r8, r0, lsl #20 │ │ │ │ - addeq r4, r8, r4, lsl sl │ │ │ │ + umullseq sp, pc, r0, r2 @ │ │ │ │ + addeq r4, r8, r0, asr #15 │ │ │ │ + ldrdeq r4, [r8], r4 @ │ │ │ │ │ │ │ │ 0033ed64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 33edcc │ │ │ │ @@ -198497,25 +198497,25 @@ │ │ │ │ add ip, ip, #188 @ 0xbc │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - addseq sp, pc, r0, lsr #8 │ │ │ │ - addeq r4, r8, r0, lsl #17 │ │ │ │ - addeq r4, r8, r0, asr #18 │ │ │ │ + addseq sp, pc, r0, ror #3 │ │ │ │ + addeq r4, r8, r0, asr #12 │ │ │ │ + addeq r4, r8, r0, lsl #14 │ │ │ │ │ │ │ │ 0033edd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -198530,48 +198530,48 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ - addseq sp, pc, r8, lsr #7 │ │ │ │ - addeq r4, r8, ip, lsl #16 │ │ │ │ - addeq r4, r8, ip, asr #17 │ │ │ │ + addseq sp, pc, r8, ror #2 │ │ │ │ + addeq r4, r8, ip, asr #11 │ │ │ │ + addeq r4, r8, ip, lsl #13 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ addne r0, r0, #32768 @ 0x8000 │ │ │ │ ldrbne r0, [r0, #1589] @ 0x635 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 33eeb0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq fp, sl, r4, lsl ip │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxls lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -198705,21 +198705,21 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ bl 655b48 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 33f05c │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ ldr ip, [pc, #252] @ 33f1ec │ │ │ │ add ip, pc, ip │ │ │ │ b 33f0ac │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ ldr ip, [pc, #232] @ 33f1f0 │ │ │ │ add ip, pc, ip │ │ │ │ b 33f030 │ │ │ │ ldr r2, [pc, #224] @ 33f1f4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -198745,31 +198745,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 33f204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 33f014 │ │ │ │ ldr r0, [pc, #84] @ 33f208 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 33f014 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r0, asr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r4, lsr #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -198777,16 +198777,16 @@ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r6, r0, ip, lsr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ adceq fp, sl, r4, asr #18 │ │ │ │ - addeq r4, r8, r0, lsl lr │ │ │ │ - addeq r4, r8, ip, lsr #28 │ │ │ │ + ldrdeq r4, [r8], r0 │ │ │ │ + addeq r4, r8, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -198939,15 +198939,15 @@ │ │ │ │ mvn r5, #0 │ │ │ │ b 33f3e4 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r6], #32 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #400] @ 33f628 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33f414 │ │ │ │ ldr r2, [pc, #388] @ 33f634 │ │ │ │ @@ -198970,22 +198970,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 33f640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 33f414 │ │ │ │ ldr r2, [pc, #272] @ 33f644 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33f3f8 │ │ │ │ ldr r2, [pc, #240] @ 33f638 │ │ │ │ @@ -199003,32 +199003,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 33f648 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 33f3f8 │ │ │ │ ldr r8, [pc, #144] @ 33f64c │ │ │ │ mvn r5, #0 │ │ │ │ b 33f3e4 │ │ │ │ ldr r0, [pc, #136] @ 33f650 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 33f3f8 │ │ │ │ ldr r2, [pc, #116] @ 33f654 │ │ │ │ ldr r3, [pc, #56] @ 33f61c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -199036,58 +199036,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 33f614 │ │ │ │ ldr r0, [pc, #84] @ 33f658 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r4, lsr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r9, [ip, -r4] │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq ip, r8, r9, r9 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r2, r0, ip, lsr #7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r4, [r8], r4 @ │ │ │ │ + @ instruction: 0x008848b4 │ │ │ │ andeq r3, r0, ip, asr #17 │ │ │ │ - @ instruction: 0x00884ab0 │ │ │ │ + addeq r4, r8, r0, ror r8 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - @ instruction: 0x00884abc │ │ │ │ + addeq r4, r8, ip, ror r8 │ │ │ │ tsteq ip, r4, lsr #16 │ │ │ │ - addeq r4, r8, r8, lsr sl │ │ │ │ + strdeq r4, [r8], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #184] @ 33f72c │ │ │ │ ldr r2, [pc, #184] @ 33f730 │ │ │ │ ldr r1, [pc, #184] @ 33f734 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #152] @ 33f738 │ │ │ │ ldr r1, [pc, #152] @ 33f73c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #120] @ 33f740 │ │ │ │ ldr r2, [pc, #120] @ 33f744 │ │ │ │ ldr r3, [pc, #120] @ 33f748 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ @@ -199095,31 +199095,31 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #92] @ 33f74c │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #72] @ 33f750 │ │ │ │ ldr r1, [pc, #72] @ 33f754 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9282c4 │ │ │ │ - umullseq ip, pc, r4, ip @ │ │ │ │ - addeq r4, r7, r4, lsl r8 │ │ │ │ - addeq r3, sl, r0, ror r8 │ │ │ │ - addeq r4, r8, ip, lsr r0 │ │ │ │ - addeq r4, r8, r0, asr r0 │ │ │ │ + b 928084 │ │ │ │ + addseq ip, pc, r4, asr sl @ │ │ │ │ + ldrdeq r4, [r7], r4 @ │ │ │ │ + addeq r3, sl, r0, lsr r6 │ │ │ │ + strdeq r3, [r8], ip │ │ │ │ + addeq r3, r8, r0, lsl lr │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, asr #13 │ │ │ │ umlaleq fp, sl, r4, r3 │ │ │ │ ldrdeq r0, [r8, -r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -199198,28 +199198,28 @@ │ │ │ │ add r3, r3, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r3, #1589] @ 0x635 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33f8d0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 33f984 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ add ip, r4, #8512 @ 0x2140 │ │ │ │ ldr r2, [pc, #420] @ 33fa4c │ │ │ │ add r3, ip, #32 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip], #16 │ │ │ │ strd r6, [ip, #-8] │ │ │ │ adds r2, r0, r2 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ adc r3, r1, #0 │ │ │ │ - bl b8d7d8 │ │ │ │ + bl b8d598 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ beq 33f914 │ │ │ │ ldr r2, [pc, #356] @ 33fa50 │ │ │ │ ldr r3, [pc, #336] @ 33fa40 │ │ │ │ @@ -199259,15 +199259,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ b 33f8d0 │ │ │ │ ldr r2, [pc, #192] @ 33fa5c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33f878 │ │ │ │ ldr r2, [pc, #176] @ 33fa60 │ │ │ │ @@ -199285,45 +199285,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 33fa68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 33f878 │ │ │ │ ldr r0, [pc, #72] @ 33fa6c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 33f878 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatteq ip, r0, r5, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq ip, r4, r5, r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ tsteq ip, r8, lsl r5 │ │ │ │ smlatteq ip, r8, r4, r9 │ │ │ │ @ instruction: 0x010c94b8 │ │ │ │ andeq r5, r0, r0, ror #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r4, r8, r8, r6 │ │ │ │ - @ instruction: 0x008846b4 │ │ │ │ + addeq r4, r8, r8, asr r4 │ │ │ │ + addeq r4, r8, r4, ror r4 │ │ │ │ ldr ip, [pc, #368] @ 33fbe8 │ │ │ │ lsr r3, r0, #11 │ │ │ │ ldr r2, [pc, #364] @ 33fbec │ │ │ │ tst r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #7 │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -199412,15 +199412,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 33fc00 │ │ │ │ smull ip, r3, r2, r3 │ │ │ │ sub r3, r3, r2, asr #31 │ │ │ │ str r3, [r1] │ │ │ │ b 33faf4 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - addseq ip, pc, ip, lsl #16 │ │ │ │ + addseq ip, pc, ip, asr #11 │ │ │ │ subls r2, r9, #-1828716544 @ 0x93000000 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ bcs fedea6b0 <__bss_end__@@Base+0xfd8cc7e0> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -199487,17 +199487,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ bl 27ed88 <__fprintf_chk@plt> │ │ │ │ b 33fc34 │ │ │ │ ldrdeq r9, [ip, -ip] │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r3, r8, r8, asr r8 │ │ │ │ - addseq ip, pc, r8, lsl r6 @ │ │ │ │ - addeq r8, pc, r4, lsr #28 │ │ │ │ + addeq r3, r8, r8, lsl r6 │ │ │ │ + @ instruction: 0x009fc3d8 │ │ │ │ + addeq r8, pc, r4, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1772] @ 34042c │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r1 │ │ │ │ @@ -199507,15 +199507,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ and r3, r6, #458752 @ 0x70000 │ │ │ │ cmp r3, #458752 @ 0x70000 │ │ │ │ lsr r7, r6, #8 │ │ │ │ lsleq r7, r7, #20 │ │ │ │ lslne r6, r6, #16 │ │ │ │ ldr fp, [pc, #1708] @ 340438 │ │ │ │ lsreq r7, r7, #20 │ │ │ │ @@ -199939,55 +199939,55 @@ │ │ │ │ b 3403ac │ │ │ │ ldr lr, [pc, #140] @ 3404a8 │ │ │ │ add lr, pc, lr │ │ │ │ b 34039c │ │ │ │ ldr ip, [pc, #132] @ 3404ac │ │ │ │ add ip, pc, ip │ │ │ │ b 34038c │ │ │ │ - addseq ip, pc, r4, asr #11 │ │ │ │ - @ instruction: 0x008843b8 │ │ │ │ - addeq r4, r8, r8, asr #7 │ │ │ │ + addseq ip, pc, r4, lsl #7 │ │ │ │ + addeq r4, r8, r8, ror r1 │ │ │ │ + addeq r4, r8, r8, lsl #3 │ │ │ │ tsteq ip, ip, rrx │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r3, r8, r0, ror #13 │ │ │ │ - strdeq r4, [r8], r4 @ │ │ │ │ - addeq r3, r8, r0, lsl #13 │ │ │ │ - @ instruction: 0x009197f4 │ │ │ │ - addseq ip, pc, ip, ror #7 │ │ │ │ - addeq r3, r8, r4, lsr r6 │ │ │ │ - @ instruction: 0x009fc3d0 │ │ │ │ - strdeq r4, [r8], r0 │ │ │ │ - addeq r3, r8, r0, asr #11 │ │ │ │ - ldrdeq r3, [r8], ip │ │ │ │ + addeq r3, r8, r0, lsr #9 │ │ │ │ + strheq r4, [r8], r4 @ │ │ │ │ + addeq r3, r8, r0, asr #8 │ │ │ │ + @ instruction: 0x009195b4 │ │ │ │ + addseq ip, pc, ip, lsr #3 │ │ │ │ + strdeq r3, [r8], r4 │ │ │ │ umullseq ip, pc, r0, r1 @ │ │ │ │ - addeq r4, r8, r4, asr #32 │ │ │ │ - addeq r3, r8, r4, lsr r3 │ │ │ │ - addeq r3, r8, r8, asr #30 │ │ │ │ - addeq r3, r8, ip, ror #3 │ │ │ │ - addeq r9, ip, r8, ror #10 │ │ │ │ - @ instruction: 0x00961bb8 │ │ │ │ - addeq r5, sp, r0, lsl sl │ │ │ │ - addeq fp, sl, ip, asr #3 │ │ │ │ - addeq r3, r8, r8, asr #26 │ │ │ │ - addeq r3, r8, r8, asr #27 │ │ │ │ - addeq r3, r8, r4, lsl sp │ │ │ │ - @ instruction: 0x0094e1d0 │ │ │ │ - strdeq r3, [r8], ip │ │ │ │ - strdeq r3, [r8], r0 │ │ │ │ - addeq r3, r8, r4, ror #25 │ │ │ │ + @ instruction: 0x00883fb0 │ │ │ │ + addeq r3, r8, r0, lsl #7 │ │ │ │ + umulleq r3, r8, ip, r1 │ │ │ │ + addseq fp, pc, r0, asr pc @ │ │ │ │ + addeq r3, r8, r4, lsl #28 │ │ │ │ + strdeq r3, [r8], r4 │ │ │ │ + addeq r3, r8, r8, lsl #26 │ │ │ │ + addeq r2, r8, ip, lsr #31 │ │ │ │ + addeq r9, ip, r8, lsr #6 │ │ │ │ + addseq r1, r6, r8, ror r9 │ │ │ │ + ldrdeq r5, [sp], r0 │ │ │ │ + addeq sl, sl, ip, lsl #31 │ │ │ │ + addeq r3, r8, r8, lsl #22 │ │ │ │ + addeq r3, r8, r8, lsl #23 │ │ │ │ + ldrdeq r3, [r8], r4 │ │ │ │ + umullseq sp, r4, r0, pc @ │ │ │ │ + @ instruction: 0x00883abc │ │ │ │ + @ instruction: 0x00883ab0 │ │ │ │ + addeq r3, r8, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ add ip, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [ip, #24] │ │ │ │ ldr lr, [ip, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc lr, r1, lr │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, lr, #0 │ │ │ │ @@ -200005,22 +200005,22 @@ │ │ │ │ umlal r0, r1, r3, lr │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #304 @ 0x130 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r8, ip, #16 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ ldmdb r8, {r7, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ add r3, pc, #272 @ 0x110 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 340610 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r5, r3, #8192 @ 0x2000 │ │ │ │ @@ -200078,28 +200078,28 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8d7d8 │ │ │ │ + b b8d598 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9f2e68 <__bss_end__@@Base+0xfd4d4f98> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ add r6, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr ip, [r6, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc ip, r1, ip │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, ip, #0 │ │ │ │ @@ -200116,22 +200116,22 @@ │ │ │ │ ldr r2, [r6, #8] │ │ │ │ umlal r0, r1, r3, ip │ │ │ │ ldr r3, [r6, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #296 @ 0x128 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ ldm r6, {r8, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ add r3, pc, #268 @ 0x10c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 3407c4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r5, r2, r8 │ │ │ │ @@ -200188,15 +200188,15 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8d7d8 │ │ │ │ + b b8d598 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe9f3020 <__bss_end__@@Base+0xfd4d5150> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -200208,138 +200208,138 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #100] @ 3408d0 │ │ │ │ ldr r1, [pc, #100] @ 3408d4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #68] @ 3408d8 │ │ │ │ ldr r3, [pc, #68] @ 3408dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq fp, pc, r8, asr #21 │ │ │ │ - addeq r3, r7, r8, asr #12 │ │ │ │ - addeq r2, sl, r4, lsr #13 │ │ │ │ - addeq r2, r8, r0, ror lr │ │ │ │ - addeq r2, r8, r4, lsl #29 │ │ │ │ + addseq fp, pc, r8, lsl #17 │ │ │ │ + addeq r3, r7, r8, lsl #8 │ │ │ │ + addeq r2, sl, r4, ror #8 │ │ │ │ + addeq r2, r8, r0, lsr ip │ │ │ │ + addeq r2, r8, r4, asr #24 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ - addeq r3, r8, r8, ror #18 │ │ │ │ + addeq r3, r8, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 34097c │ │ │ │ ldr r2, [pc, #132] @ 340980 │ │ │ │ ldr r1, [pc, #132] @ 340984 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #100] @ 340988 │ │ │ │ ldr r1, [pc, #100] @ 34098c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #68] @ 340990 │ │ │ │ ldr r3, [pc, #68] @ 340994 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq fp, pc, r0, lsl sl @ │ │ │ │ - umulleq r3, r7, r0, r5 │ │ │ │ - addeq r2, sl, ip, ror #11 │ │ │ │ - @ instruction: 0x00882db8 │ │ │ │ - addeq r2, r8, ip, asr #27 │ │ │ │ + @ instruction: 0x009fb7d0 │ │ │ │ + addeq r3, r7, r0, asr r3 │ │ │ │ + addeq r2, sl, ip, lsr #7 │ │ │ │ + addeq r2, r8, r8, ror fp │ │ │ │ + addeq r2, r8, ip, lsl #23 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - ldrdeq r3, [r8], r8 │ │ │ │ + umulleq r3, r8, r8, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 340a34 │ │ │ │ ldr r2, [pc, #132] @ 340a38 │ │ │ │ ldr r1, [pc, #132] @ 340a3c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #100] @ 340a40 │ │ │ │ ldr r1, [pc, #100] @ 340a44 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #68] @ 340a48 │ │ │ │ ldr r3, [pc, #68] @ 340a4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq fp, pc, r8, asr r9 @ │ │ │ │ - ldrdeq r3, [r7], r8 │ │ │ │ - addeq r2, sl, r4, lsr r5 │ │ │ │ - addeq r2, r8, r0, lsl #26 │ │ │ │ - addeq r2, r8, r4, lsl sp │ │ │ │ + addseq fp, pc, r8, lsl r7 @ │ │ │ │ + umulleq r3, r7, r8, r2 │ │ │ │ + strdeq r2, [sl], r4 │ │ │ │ + addeq r2, r8, r0, asr #21 │ │ │ │ + ldrdeq r2, [r8], r4 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - addeq r3, r8, r0, asr r8 │ │ │ │ + addeq r3, r8, r0, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ add r8, r0, #8512 @ 0x2140 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #592] @ 340cc0 │ │ │ │ @@ -200468,47 +200468,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 340ce8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 340bb0 │ │ │ │ ldr r5, [pc, #72] @ 340cec │ │ │ │ mvn r4, #0 │ │ │ │ b 340b9c │ │ │ │ ldr r0, [pc, #64] @ 340cf0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 340bb0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010c8394 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r0, asr r3 │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq ip, r0, lsr r2 │ │ │ │ andeq r3, r0, ip, asr #17 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r3, r8, r8, asr #7 │ │ │ │ + addeq r3, r8, r8, lsl #3 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - ldrdeq r3, [r8], r8 │ │ │ │ + umulleq r3, r8, r8, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #180] @ 340dc0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -200518,15 +200518,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r3, r0, r6 │ │ │ │ add r3, r3, #34304 @ 0x8600 │ │ │ │ strb r7, [r3] │ │ │ │ add r3, r6, r5, lsl #4 │ │ │ │ add r4, r0, #128 @ 0x80 │ │ │ │ add r8, r0, #34304 @ 0x8600 │ │ │ │ add r0, r0, r3 │ │ │ │ @@ -200552,32 +200552,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x009fb5f8 │ │ │ │ - strdeq r3, [r8], ip │ │ │ │ - addeq r3, r8, ip, ror #7 │ │ │ │ + @ instruction: 0x009fb3b8 │ │ │ │ + @ instruction: 0x008831bc │ │ │ │ + addeq r3, r8, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #204] @ 340eb0 │ │ │ │ ldr r2, [pc, #204] @ 340eb4 │ │ │ │ ldr r1, [pc, #204] @ 340eb8 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r4, [pc, #172] @ 340ebc │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 340e74 │ │ │ │ @@ -200612,36 +200612,36 @@ │ │ │ │ ldr r2, [pc, #44] @ 340ec8 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r6, #92 @ 0x5c │ │ │ │ bl 27ed88 <__fprintf_chk@plt> │ │ │ │ b 340e24 │ │ │ │ - addseq fp, pc, r8, lsr #10 │ │ │ │ - addeq r3, r8, ip, lsl r3 │ │ │ │ - addeq r3, r8, r0, lsr r3 │ │ │ │ + addseq fp, pc, r8, ror #5 │ │ │ │ + ldrdeq r3, [r8], ip │ │ │ │ + strdeq r3, [r8], r0 │ │ │ │ strdeq r7, [ip, -r8] │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - @ instruction: 0x008826b4 │ │ │ │ - addeq r7, pc, r8, lsl #25 │ │ │ │ + addeq r2, r8, r4, ror r4 │ │ │ │ + addeq r7, pc, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 340fe0 │ │ │ │ ldr r2, [pc, #252] @ 340fe4 │ │ │ │ ldr r1, [pc, #252] @ 340fe8 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #220] @ 340fec │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 340fa4 │ │ │ │ @@ -200652,15 +200652,15 @@ │ │ │ │ add r8, r8, #16 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 340f74 │ │ │ │ ldr r6, [r8, r5, lsl #2] │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 340f5c │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ mov r0, r6 │ │ │ │ bl 27cec8 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 340f9c │ │ │ │ @@ -200688,22 +200688,22 @@ │ │ │ │ ldr r2, [pc, #48] @ 340ffc │ │ │ │ ldr r0, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ bl 27ed88 <__fprintf_chk@plt> │ │ │ │ b 340f24 │ │ │ │ - addseq fp, pc, r8, lsr #8 │ │ │ │ - addeq r3, r8, ip, lsl r2 │ │ │ │ - addeq r3, r8, r0, lsr r2 │ │ │ │ + addseq fp, pc, r8, ror #3 │ │ │ │ + ldrdeq r2, [r8], ip │ │ │ │ + strdeq r2, [r8], r0 │ │ │ │ strdeq r7, [ip, -r8] │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r2, r8, r4, lsl #11 │ │ │ │ - addeq r7, pc, r8, asr fp @ │ │ │ │ + addeq r2, r8, r4, asr #6 │ │ │ │ + addeq r7, pc, r8, lsl r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #620] @ 341284 │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -200712,15 +200712,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 34128c │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [pc, #576] @ 341290 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #568] @ 341294 │ │ │ │ add r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -200733,15 +200733,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #124] @ 0x7c │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ add r2, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #1584] @ 0x630 │ │ │ │ cmp r2, #0 │ │ │ │ bne 34121c │ │ │ │ ldr sl, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [sl, #12] │ │ │ │ @@ -200797,15 +200797,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, sl} │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ add r3, sl, #8192 @ 0x2000 │ │ │ │ str fp, [r3, #336] @ 0x150 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sl, #44] @ 0x2c │ │ │ │ mov r2, #17 │ │ │ │ mov r3, #2 │ │ │ │ mov r0, sl │ │ │ │ @@ -200829,15 +200829,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 27cbb0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, r9, sl} │ │ │ │ mov fp, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ b 341198 │ │ │ │ ldr r2, [pc, #128] @ 3412a4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r8, r2] │ │ │ │ ldr r2, [pc, #120] @ 3412a8 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -200857,28 +200857,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 3412b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 3412bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009fb2f8 │ │ │ │ - addeq r3, r8, r4, ror #1 │ │ │ │ - strdeq r3, [r8], r8 │ │ │ │ + ldrheq fp, [pc], r8 │ │ │ │ + addeq r2, r8, r4, lsr #29 │ │ │ │ + @ instruction: 0x00882eb8 │ │ │ │ @ instruction: 0x010c7db8 │ │ │ │ - addeq r2, r8, r0, asr #9 │ │ │ │ + addeq r2, r8, r0, lsl #5 │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r2, r8, ip, lsl #6 │ │ │ │ - addeq r3, r8, ip, lsr r0 │ │ │ │ - addseq fp, pc, r4, lsr #1 │ │ │ │ - addeq r2, r8, r0, lsr #29 │ │ │ │ - addeq r3, r8, r8, lsl r0 │ │ │ │ + addeq r2, r8, ip, asr #1 │ │ │ │ + strdeq r2, [r8], ip │ │ │ │ + addseq sl, pc, r4, ror #28 │ │ │ │ + addeq r2, r8, r0, ror #24 │ │ │ │ + ldrdeq r2, [r8], r8 │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 341344 │ │ │ │ ldr r2, [pc, #108] @ 341348 │ │ │ │ @@ -200888,15 +200888,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 341334 │ │ │ │ ldr r3, [pc, #52] @ 341350 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #284 @ 0x11c │ │ │ │ @@ -200905,17 +200905,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 341000 │ │ │ │ ldr r3, [pc, #24] @ 341354 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #300 @ 0x12c │ │ │ │ b 341320 │ │ │ │ - addseq fp, pc, r8, lsr r0 @ │ │ │ │ - addeq r2, r8, r4, lsr #28 │ │ │ │ - addeq r2, r8, r4, lsr lr │ │ │ │ + @ instruction: 0x009fadf8 │ │ │ │ + addeq r2, r8, r4, ror #23 │ │ │ │ + strdeq r2, [r8], r4 │ │ │ │ adceq r9, sl, r4, lsl #15 │ │ │ │ adceq r9, sl, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 3413dc │ │ │ │ @@ -200926,15 +200926,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3413cc │ │ │ │ ldr r3, [pc, #52] @ 3413e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #316 @ 0x13c │ │ │ │ @@ -200943,17 +200943,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 341000 │ │ │ │ ldr r3, [pc, #24] @ 3413ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #332 @ 0x14c │ │ │ │ b 3413b8 │ │ │ │ - addseq sl, pc, r0, lsr #31 │ │ │ │ - addeq r2, r8, ip, lsl #27 │ │ │ │ - umulleq r2, r8, ip, sp │ │ │ │ + addseq sl, pc, r0, ror #26 │ │ │ │ + addeq r2, r8, ip, asr #22 │ │ │ │ + addeq r2, r8, ip, asr fp │ │ │ │ adceq r9, sl, ip, ror #13 │ │ │ │ adceq r9, sl, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 341474 │ │ │ │ @@ -200964,15 +200964,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 341464 │ │ │ │ ldr r3, [pc, #52] @ 341480 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #348 @ 0x15c │ │ │ │ @@ -200981,17 +200981,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 341000 │ │ │ │ ldr r3, [pc, #24] @ 341484 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #364 @ 0x16c │ │ │ │ b 341450 │ │ │ │ - addseq sl, pc, r8, lsl #30 │ │ │ │ - strdeq r2, [r8], r4 │ │ │ │ - addeq r2, r8, r4, lsl #26 │ │ │ │ + addseq sl, pc, r8, asr #25 │ │ │ │ + @ instruction: 0x00882ab4 │ │ │ │ + addeq r2, r8, r4, asr #21 │ │ │ │ adceq r9, sl, r4, asr r6 │ │ │ │ adceq r9, sl, r4, lsr r6 │ │ │ │ sub r1, r2, #32 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 341510 │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ @@ -201032,15 +201032,15 @@ │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 341544 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r9, sl, ip, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-56] @ 0xffffffc8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -201102,15 +201102,15 @@ │ │ │ │ ldr r3, [r4, #948] @ 0x3b4 │ │ │ │ mov sl, #0 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ str sl, [sp, #8] │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 8efd10 │ │ │ │ + bl 8efad0 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ tst r9, #1 │ │ │ │ and r9, r9, #16384 @ 0x4000 │ │ │ │ beq 3416f8 │ │ │ │ cmp r9, sl │ │ │ │ beq 341788 │ │ │ │ @@ -201140,15 +201140,15 @@ │ │ │ │ tst r3, r2 │ │ │ │ str r5, [r4, #952] @ 0x3b8 │ │ │ │ str r7, [r4, #948] @ 0x3b4 │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ beq 3415e4 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3415e4 │ │ │ │ cmp r9, #0 │ │ │ │ beq 341740 │ │ │ │ mov r1, r7 │ │ │ │ bl 343d58 │ │ │ │ cmp r7, #0 │ │ │ │ beq 3416ac │ │ │ │ @@ -201201,39 +201201,39 @@ │ │ │ │ ldr r1, [pc, #116] @ 341844 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #88] @ 341848 │ │ │ │ ldr r1, [pc, #88] @ 34184c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #68] @ 341850 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, pc, r8, ror #31 │ │ │ │ - addeq r2, r7, r4, asr #13 │ │ │ │ - addeq r1, sl, ip, lsl r7 │ │ │ │ + addseq sl, pc, r8, lsr #27 │ │ │ │ + addeq r2, r7, r4, lsl #9 │ │ │ │ + ldrdeq r1, [sl], ip │ │ │ │ muleq r0, r0, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ adceq r9, sl, ip, ror r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -201244,28 +201244,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 341964 │ │ │ │ ldr r1, [pc, #228] @ 341968 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #208] @ 34196c │ │ │ │ ldr r1, [pc, #208] @ 341970 │ │ │ │ add r4, r4, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ ldr r6, [pc, #180] @ 341974 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ bl 3812a8 │ │ │ │ ldr r2, [pc, #152] @ 341978 │ │ │ │ ldr r3, [pc, #152] @ 34197c │ │ │ │ add sl, r4, #752 @ 0x2f0 │ │ │ │ @@ -201273,72 +201273,72 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 3813a8 │ │ │ │ ldr r3, [pc, #100] @ 341980 │ │ │ │ ldr r2, [pc, #100] @ 341984 │ │ │ │ mov r0, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r6, r3] │ │ │ │ mov r1, r2 │ │ │ │ add r3, r4, #960 @ 0x3c0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 934298 │ │ │ │ + bl 934058 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq sl, pc, ip, asr #30 │ │ │ │ - addeq pc, r7, ip, lsr #31 │ │ │ │ - @ instruction: 0x0087ffbc │ │ │ │ - addeq r2, r8, r4, lsr fp │ │ │ │ - addeq r2, r8, r4, asr #22 │ │ │ │ + addseq sl, pc, ip, lsl #26 │ │ │ │ + addeq pc, r7, ip, ror #26 │ │ │ │ + addeq pc, r7, ip, ror sp @ │ │ │ │ + strdeq r2, [r8], r4 │ │ │ │ + addeq r2, r8, r4, lsl #18 │ │ │ │ tsteq ip, r8, asr #10 │ │ │ │ adceq r9, sl, r0, lsr #15 │ │ │ │ - addeq r2, r8, ip, asr #16 │ │ │ │ + addeq r2, r8, ip, lsl #12 │ │ │ │ muleq r0, r4, sl │ │ │ │ - ldrdeq r2, [r8], ip │ │ │ │ + umulleq r2, r8, ip, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3419e0 │ │ │ │ ldr r2, [pc, #64] @ 3419e4 │ │ │ │ ldr r1, [pc, #64] @ 3419e8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #32] @ 3419ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 343c18 │ │ │ │ - addseq sl, pc, r4, lsl lr @ │ │ │ │ - addeq r2, r8, r4, lsr #20 │ │ │ │ - addeq r2, r8, ip, lsr sl │ │ │ │ + @ instruction: 0x009fabd4 │ │ │ │ + addeq r2, r8, r4, ror #15 │ │ │ │ + strdeq r2, [r8], ip │ │ │ │ @ instruction: 0xfffffb78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 341a68 │ │ │ │ ldr r2, [pc, #96] @ 341a6c │ │ │ │ @@ -201346,15 +201346,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ str r3, [r0, #932] @ 0x3a4 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ str r3, [r0, #944] @ 0x3b0 │ │ │ │ str r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -201362,17 +201362,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, pc, ip, lsr #27 │ │ │ │ - @ instruction: 0x008829bc │ │ │ │ - ldrdeq r2, [r8], r4 │ │ │ │ + addseq sl, pc, ip, ror #22 │ │ │ │ + addeq r2, r8, ip, ror r7 │ │ │ │ + umulleq r2, r8, r4, r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ @@ -201437,15 +201437,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ bic r3, r3, ip │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -201459,15 +201459,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [pc, #104] @ 341c44 │ │ │ │ add r1, r1, #1 │ │ │ │ movne r0, r2 │ │ │ │ str ip, [r4, #956] @ 0x3bc │ │ │ │ str r3, [r4, #952] @ 0x3b8 │ │ │ │ str r3, [r4, #948] @ 0x3b4 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ pop {r4, lr} │ │ │ │ b 343ec4 │ │ │ │ tst ip, #128 @ 0x80 │ │ │ │ beq 341c1c │ │ │ │ ldr r3, [r0, #924] @ 0x39c │ │ │ │ @@ -201479,20 +201479,20 @@ │ │ │ │ ldrb r1, [r4, #957] @ 0x3bd │ │ │ │ tst ip, #512 @ 0x200 │ │ │ │ ldr r0, [pc, #20] @ 341c44 │ │ │ │ add r1, r1, #1 │ │ │ │ movne r0, r3 │ │ │ │ str ip, [r4, #924] @ 0x39c │ │ │ │ b 341bec │ │ │ │ - @ instruction: 0x009facbc │ │ │ │ + addseq sl, pc, ip, ror sl @ │ │ │ │ andeq sp, r5, r0, lsl #24 │ │ │ │ andeq fp, r2, r0, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 341c54 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ ldrdeq r9, [sl], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #196] @ 341d34 │ │ │ │ ldr r2, [pc, #196] @ 341d38 │ │ │ │ @@ -201500,15 +201500,15 @@ │ │ │ │ ldr r1, [pc, #192] @ 341d3c │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #81 @ 0x51 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r5, [pc, #164] @ 341d40 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #256 @ 0x100 │ │ │ │ beq 341ccc │ │ │ │ bhi 341ce8 │ │ │ │ @@ -201535,27 +201535,27 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 341ccc │ │ │ │ ldr r0, [pc, #52] @ 341d4c │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b 341ccc │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ bne 341cfc │ │ │ │ b 341ccc │ │ │ │ - addseq sl, pc, ip, ror #22 │ │ │ │ - ldrdeq r2, [r8], r8 │ │ │ │ - addeq r2, r8, r8, ror #15 │ │ │ │ + addseq sl, pc, ip, lsr #18 │ │ │ │ + umulleq r2, r8, r8, r5 │ │ │ │ + addeq r2, r8, r8, lsr #11 │ │ │ │ tsteq ip, ip, ror #2 │ │ │ │ muleq r0, r4, r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r2, r8, ip, asr r7 │ │ │ │ + addeq r2, r8, ip, lsl r5 │ │ │ │ ldr r1, [r0, #936] @ 0x3a8 │ │ │ │ ldr r3, [r0, #940] @ 0x3ac │ │ │ │ tst r1, #512 @ 0x200 │ │ │ │ orrne r3, r3, #32 │ │ │ │ biceq r3, r3, #32 │ │ │ │ tst r1, #8 │ │ │ │ and r1, r1, #130 @ 0x82 │ │ │ │ @@ -201567,54 +201567,54 @@ │ │ │ │ bicne r3, r3, #1 │ │ │ │ mov r2, r0 │ │ │ │ tst r3, r1 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [r2, #940] @ 0x3ac │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 341e30 │ │ │ │ ldr r2, [pc, #120] @ 341e34 │ │ │ │ ldr r1, [pc, #120] @ 341e38 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #88] @ 341e3c │ │ │ │ ldr r1, [pc, #88] @ 341e40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #56] @ 341e44 │ │ │ │ ldr r1, [pc, #56] @ 341e48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9282c4 │ │ │ │ - addseq sl, pc, ip, lsr #20 │ │ │ │ - addeq r2, r7, ip, asr #1 │ │ │ │ - addeq r1, sl, r8, lsr #2 │ │ │ │ + b 928084 │ │ │ │ + addseq sl, pc, ip, ror #15 │ │ │ │ + addeq r1, r7, ip, lsl #29 │ │ │ │ + addeq r0, sl, r8, ror #29 │ │ │ │ @ instruction: 0xfffffe6c │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ adceq r9, sl, r4, lsl r3 │ │ │ │ tsteq r7, ip, lsl r5 │ │ │ │ ldr r3, [r0, #1200] @ 0x4b0 │ │ │ │ lsrs r3, r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -202015,15 +202015,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #25 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ andeq r0, r0, ip, ror #31 │ │ │ │ - addseq sl, pc, r8, lsr r4 @ │ │ │ │ + @ instruction: 0x009fa1f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #160] @ 342558 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -202031,50 +202031,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #144] @ 34255c │ │ │ │ ldr r1, [pc, #144] @ 342560 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #124] @ 342564 │ │ │ │ ldr r2, [pc, #124] @ 342568 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #81 @ 0x51 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #96] @ 34256c │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r8, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3813a8 │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3812a8 │ │ │ │ - addseq sl, pc, r0, lsr r3 @ │ │ │ │ - addeq pc, r7, r0, ror #6 │ │ │ │ - addeq pc, r7, r0, ror r3 @ │ │ │ │ - addeq r1, r8, r4, lsl #31 │ │ │ │ - addeq r1, r8, r4, ror #30 │ │ │ │ + ldrsheq sl, [pc], r0 │ │ │ │ + addeq pc, r7, r0, lsr #2 │ │ │ │ + addeq pc, r7, r0, lsr r1 @ │ │ │ │ + addeq r1, r8, r4, asr #26 │ │ │ │ + addeq r1, r8, r4, lsr #26 │ │ │ │ adceq r8, sl, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #1204] @ 0x4b4 │ │ │ │ @@ -202101,15 +202101,15 @@ │ │ │ │ ldr r1, [pc, #92] @ 34263c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #81 @ 0x51 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #272 @ 0x110 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ bl 27ea34 │ │ │ │ mov r0, #2688 @ 0xa80 │ │ │ │ mov r3, #11 │ │ │ │ @@ -202117,17 +202117,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ ldr r2, [pc, #24] @ 342640 │ │ │ │ str r3, [r4, #936] @ 0x3a8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27ea34 │ │ │ │ - addseq sl, pc, r8, lsl #4 │ │ │ │ - addeq r1, r8, ip, ror #28 │ │ │ │ - addeq r1, r8, ip, ror lr │ │ │ │ + addseq r9, pc, r8, asr #31 │ │ │ │ + addeq r1, r8, ip, lsr #24 │ │ │ │ + addeq r1, r8, ip, lsr ip │ │ │ │ andeq r2, r0, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -202265,15 +202265,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3426e8 │ │ │ │ b 342820 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffff34 │ │ │ │ tsteq ip, r4, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, r8, r0, asr #30 │ │ │ │ + addeq r1, r8, r0, lsl #26 │ │ │ │ ldrdeq r6, [ip, -ip] │ │ │ │ │ │ │ │ 0034288c : │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcs 3428b8 │ │ │ │ lsl r2, r2, #1 │ │ │ │ @@ -202292,17 +202292,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3428ec │ │ │ │ ldr r0, [pc, #24] @ 3428f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r9, pc, r4, asr #30 │ │ │ │ - addeq r1, r8, r0, ror lr │ │ │ │ - addeq r1, r8, r0, lsl #29 │ │ │ │ + addseq r9, pc, r4, lsl #26 │ │ │ │ + addeq r1, r8, r0, lsr ip │ │ │ │ + addeq r1, r8, r0, asr #24 │ │ │ │ │ │ │ │ 003428f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #504] @ 342b04 │ │ │ │ @@ -202439,18 +202439,18 @@ │ │ │ │ @ instruction: 0xffff8008 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ andeq r4, r0, r3, asr lr │ │ │ │ andeq r4, r0, r1, lsr r3 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ - addeq r1, r8, ip, ror ip │ │ │ │ - addseq r9, pc, ip, lsr #26 │ │ │ │ - addeq r1, r8, r8, asr ip │ │ │ │ - addeq r1, r8, r8, ror #24 │ │ │ │ + addeq r1, r8, ip, lsr sl │ │ │ │ + addseq r9, pc, ip, ror #21 │ │ │ │ + addeq r1, r8, r8, lsl sl │ │ │ │ + addeq r1, r8, r8, lsr #20 │ │ │ │ │ │ │ │ 00342b3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #128] @ 342bd4 │ │ │ │ @@ -202598,24 +202598,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r8, lsl #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, r8, r8, asr fp │ │ │ │ + addeq r1, r8, r8, lsl r9 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ @ instruction: 0xffff8008 │ │ │ │ @ instruction: 0xffff8808 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r4, r0, r3, asr lr │ │ │ │ andeq r4, r0, r1, lsr r3 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - addeq r1, r8, r8, lsr sl │ │ │ │ + strdeq r1, [r8], r8 │ │ │ │ strheq r6, [ip, -r4] │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr ip, [r3, #176] @ 0xb0 │ │ │ │ str r1, [r3, #168] @ 0xa8 │ │ │ │ asr r2, r1, #2 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ asr r1, ip, #2 │ │ │ │ @@ -202631,27 +202631,27 @@ │ │ │ │ asr r3, r3, #4 │ │ │ │ mov r0, #0 │ │ │ │ strb r3, [r2, #236] @ 0xec │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - umullseq r9, pc, r4, sl @ │ │ │ │ + addseq r9, pc, r4, asr r8 @ │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldrb r2, [r0, #236] @ 0xec │ │ │ │ ldr r3, [pc, #28] @ 342e4c │ │ │ │ and r2, r2, #31 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #4 │ │ │ │ str r3, [r0, #232] @ 0xe8 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r9, pc, ip, asr sl @ │ │ │ │ + addseq r9, pc, ip, lsl r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r4, #212] @ 0xd4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -202784,20 +202784,20 @@ │ │ │ │ sub ip, ip, lr, asr #31 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, ip │ │ │ │ ldrb r3, [r3, #512] @ 0x200 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 657544 │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ - addseq r9, pc, r0, asr #18 │ │ │ │ - addseq r9, pc, ip, lsl #18 │ │ │ │ - addseq r9, pc, ip, asr #17 │ │ │ │ - umullseq r9, pc, r8, r8 @ │ │ │ │ - addseq r9, pc, r8, asr r8 @ │ │ │ │ - addseq r9, pc, r4, lsr #16 │ │ │ │ + addseq r9, pc, r0, lsl #14 │ │ │ │ + addseq r9, pc, ip, asr #13 │ │ │ │ + addseq r9, pc, ip, lsl #13 │ │ │ │ + addseq r9, pc, r8, asr r6 @ │ │ │ │ + addseq r9, pc, r8, lsl r6 @ │ │ │ │ + addseq r9, pc, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov fp, r0 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [pc, #736] @ 343398 │ │ │ │ @@ -202986,21 +202986,21 @@ │ │ │ │ bl 656790 │ │ │ │ b 3431ec │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r4, asr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r0, lsl ip │ │ │ │ @ instruction: 0xfffffb88 │ │ │ │ - addeq r1, r8, r0, asr r5 │ │ │ │ - addeq r1, r8, ip, lsr r5 │ │ │ │ - addeq r1, r8, r8, lsr #10 │ │ │ │ + addeq r1, r8, r0, lsl r3 │ │ │ │ + strdeq r1, [r8], ip │ │ │ │ + addeq r1, r8, r8, ror #5 │ │ │ │ muleq r0, r8, r8 │ │ │ │ - addeq r1, r8, r8, ror #9 │ │ │ │ - addeq r1, r8, r4, ror #9 │ │ │ │ - ldrdeq r1, [r8], r8 │ │ │ │ + addeq r1, r8, r8, lsr #5 │ │ │ │ + addeq r1, r8, r4, lsr #5 │ │ │ │ + umulleq r1, r8, r8, r2 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr r2, [r3, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 343404 │ │ │ │ ldr r2, [r3, #232] @ 0xe8 │ │ │ │ ldr ip, [r2, #12] │ │ │ │ str ip, [r3, #244] @ 0xf4 │ │ │ │ @@ -203035,15 +203035,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 343098 │ │ │ │ ldr r0, [pc, #4] @ 343470 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r7, sl, r0, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 343538 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -203052,27 +203052,27 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 34353c │ │ │ │ ldr r1, [pc, #156] @ 343540 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #136] @ 343544 │ │ │ │ ldr r1, [pc, #136] @ 343548 │ │ │ │ add r4, r4, #572 @ 0x23c │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ ldr r4, [pc, #116] @ 34354c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r6, [pc, #100] @ 343550 │ │ │ │ ldr r3, [pc, #100] @ 343554 │ │ │ │ ldr lr, [pc, #100] @ 343558 │ │ │ │ ldr ip, [pc, #100] @ 34355c │ │ │ │ ldr r1, [pc, #100] @ 343560 │ │ │ │ add r6, pc, r6 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -203085,20 +203085,20 @@ │ │ │ │ str r4, [r0, #104] @ 0x68 │ │ │ │ str lr, [r0, #100] @ 0x64 │ │ │ │ str ip, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9282c4 │ │ │ │ - addseq r9, pc, r0, lsl #8 │ │ │ │ - strdeq r0, [r7], r8 │ │ │ │ - addeq pc, r9, r0, asr sl @ │ │ │ │ - addeq r1, r8, ip, asr #6 │ │ │ │ - addeq r1, r8, r0, ror #6 │ │ │ │ + b 928084 │ │ │ │ + addseq r9, pc, r0, asr #3 │ │ │ │ + @ instruction: 0x008707b8 │ │ │ │ + addeq pc, r9, r0, lsl r8 @ │ │ │ │ + addeq r1, r8, ip, lsl #2 │ │ │ │ + addeq r1, r8, r0, lsr #2 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ adceq r7, sl, r4, lsl #27 │ │ │ │ @ instruction: 0xfffff8e0 │ │ │ │ andeq r0, r0, ip, asr #3 │ │ │ │ tsteq r7, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -203112,44 +203112,44 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #588 @ 0x24c │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r4, #1 │ │ │ │ moveq r3, #0 │ │ │ │ streq r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, pc, r8, lsl #6 │ │ │ │ - addeq r1, r8, r0, lsr #5 │ │ │ │ - addeq r0, r8, r8, ror #28 │ │ │ │ + addseq r9, pc, r8, asr #1 │ │ │ │ + addeq r1, r8, r0, rrx │ │ │ │ + addeq r0, r8, r8, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #200] @ 3436bc │ │ │ │ ldr r2, [pc, #200] @ 3436c0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #196] @ 3436c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r7, #588 @ 0x24c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r5, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ str r7, [r4, #232] @ 0xe8 │ │ │ │ str r5, [r0, #152] @ 0x98 │ │ │ │ mov r6, r0 │ │ │ │ bl 3433c4 │ │ │ │ @@ -203183,17 +203183,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - umullseq r9, pc, r8, r2 @ │ │ │ │ - addeq r1, r8, ip, lsr #4 │ │ │ │ - strdeq r0, [r8], r0 @ │ │ │ │ + addseq r9, pc, r8, asr r0 @ │ │ │ │ + addeq r0, r8, ip, ror #31 │ │ │ │ + @ instruction: 0x00880bb0 │ │ │ │ bicgt r1, r3, #6029312 @ 0x5c0000 │ │ │ │ ldmdbvc r9!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc}^ │ │ │ │ rsbseq r7, r9, r9, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -203204,15 +203204,15 @@ │ │ │ │ ldr r1, [pc, #912] @ 343a8c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #588 @ 0x24c │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #1 │ │ │ │ movgt r0, #1 │ │ │ │ bgt 343740 │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, r0, r3 │ │ │ │ @@ -203312,15 +203312,15 @@ │ │ │ │ ldr r1, [pc, #500] @ 343aa0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #596 @ 0x254 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ bl 3435dc │ │ │ │ b 34373c │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r0, #220] @ 0xdc │ │ │ │ b 34373c │ │ │ │ add r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -203425,22 +203425,22 @@ │ │ │ │ bl 342e50 │ │ │ │ b 34373c │ │ │ │ add r2, r0, #8192 @ 0x2000 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r2, #193] @ 0xc1 │ │ │ │ bl 342e50 │ │ │ │ b 34373c │ │ │ │ - addseq r9, pc, r0, lsr #3 │ │ │ │ - addeq r1, r8, r0, lsr r1 │ │ │ │ - strdeq r0, [r8], r8 │ │ │ │ - addseq r9, pc, r0, asr #1 │ │ │ │ - addseq r9, pc, r0, lsr r0 @ │ │ │ │ - addseq r8, pc, r4, ror #31 │ │ │ │ - addeq r0, r8, r0, ror #30 │ │ │ │ - addeq r0, r8, r4, ror pc │ │ │ │ + addseq r8, pc, r0, ror #30 │ │ │ │ + strdeq r0, [r8], r0 @ │ │ │ │ + @ instruction: 0x00880ab8 │ │ │ │ + addseq r8, pc, r0, lsl #29 │ │ │ │ + @ instruction: 0x009f8df0 │ │ │ │ + addseq r8, pc, r4, lsr #27 │ │ │ │ + addeq r0, r8, r0, lsr #26 │ │ │ │ + addeq r0, r8, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #152] @ 343b54 │ │ │ │ ldr r4, [pc, #152] @ 343b58 │ │ │ │ ldr r2, [pc, #152] @ 343b5c │ │ │ │ @@ -203449,15 +203449,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r7, #588 @ 0x24c │ │ │ │ mov r6, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r6 │ │ │ │ add r1, r0, #112 @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 656f54 │ │ │ │ cmp r0, #0 │ │ │ │ bne 343b24 │ │ │ │ @@ -203473,23 +203473,23 @@ │ │ │ │ ldr r1, [pc, #52] @ 343b64 │ │ │ │ add r7, r7, #596 @ 0x254 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3435dc │ │ │ │ - addseq r8, pc, ip, asr #27 │ │ │ │ - addeq r0, r8, r8, lsr r9 │ │ │ │ - addeq r0, r8, r0, ror #26 │ │ │ │ - addeq r0, r8, r0, ror #25 │ │ │ │ - strdeq r0, [r8], r4 │ │ │ │ + addseq r8, pc, ip, lsl #23 │ │ │ │ + strdeq r0, [r8], r8 │ │ │ │ + addeq r0, r8, r0, lsr #22 │ │ │ │ + addeq r0, r8, r0, lsr #21 │ │ │ │ + @ instruction: 0x00880ab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r6, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r6, #172] @ 0xac │ │ │ │ mov r5, r0 │ │ │ │ @@ -203544,28 +203544,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #588 @ 0x24c │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ str r5, [r0, #156] @ 0x9c │ │ │ │ str r4, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, pc, r0, asr ip @ │ │ │ │ - @ instruction: 0x008807b0 │ │ │ │ - addeq r0, r8, r8, ror #23 │ │ │ │ + addseq r8, pc, r0, lsl sl @ │ │ │ │ + addeq r0, r8, r0, ror r5 │ │ │ │ + addeq r0, r8, r8, lsr #19 │ │ │ │ │ │ │ │ 00343c90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ @@ -203798,48 +203798,48 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 344054 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - addseq r8, pc, ip, lsr #23 │ │ │ │ - addeq r0, r8, r0, lsl #19 │ │ │ │ - addeq r0, r8, ip, lsl #20 │ │ │ │ - addeq r0, r8, r4, ror #19 │ │ │ │ - umulleq r0, r8, ip, r9 │ │ │ │ - addeq r0, r8, r8, lsr #19 │ │ │ │ - addeq r0, r8, r0, ror #18 │ │ │ │ - addeq r0, r8, r8, lsl #18 │ │ │ │ - @ instruction: 0x008809bc │ │ │ │ - addeq r0, r8, r4, asr #19 │ │ │ │ - @ instruction: 0x008809b4 │ │ │ │ - strdeq r0, [r8], r0 @ │ │ │ │ + addseq r8, pc, ip, ror #18 │ │ │ │ + addeq r0, r8, r0, asr #14 │ │ │ │ + addeq r0, r8, ip, asr #15 │ │ │ │ + addeq r0, r8, r4, lsr #15 │ │ │ │ + addeq r0, r8, ip, asr r7 │ │ │ │ + addeq r0, r8, r8, ror #14 │ │ │ │ + addeq r0, r8, r0, lsr #14 │ │ │ │ + addeq r0, r8, r8, asr #13 │ │ │ │ + addeq r0, r8, ip, ror r7 │ │ │ │ + addeq r0, r8, r4, lsl #15 │ │ │ │ + addeq r0, r8, r4, ror r7 │ │ │ │ + @ instruction: 0x008806b0 │ │ │ │ ldr r0, [pc, #8] @ 344068 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930098 │ │ │ │ + b 92fe58 │ │ │ │ umlaleq r7, sl, r0, r2 │ │ │ │ ldr r1, [pc, #8] @ 34407c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6be4c │ │ │ │ - addeq r0, r7, r4, lsl r4 │ │ │ │ + b b6bc0c │ │ │ │ + ldrdeq r0, [r7], r4 │ │ │ │ ldr r3, [pc, #28] @ 3440a4 │ │ │ │ ldr r2, [pc, #28] @ 3440a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 3440ac │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ tsteq ip, ip, ror sp │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r0, r7, ip, ror #7 │ │ │ │ + addeq r0, r7, ip, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ 344220 │ │ │ │ mov r8, r3 │ │ │ │ @@ -203855,15 +203855,15 @@ │ │ │ │ ldr r2, [pc, #312] @ 344230 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #296] @ 344234 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #288] @ 344238 │ │ │ │ ldr r3, [pc, #288] @ 34423c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r0, #320] @ 0x140 │ │ │ │ @@ -203906,46 +203906,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 344250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34413c │ │ │ │ ldr r0, [pc, #76] @ 344254 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34413c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r4, lsr sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r8, pc, r4, lsl sl @ │ │ │ │ - addeq r0, r8, r4, ror #17 │ │ │ │ - ldrdeq r0, [r8], r4 │ │ │ │ + @ instruction: 0x009f87d4 │ │ │ │ + addeq r0, r8, r4, lsr #13 │ │ │ │ + umulleq r0, r8, r4, r6 │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ smlatteq ip, ip, ip, r4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq ip, r0, ip, r4 │ │ │ │ andeq r2, r0, r8, asr r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r8, r4, lsl #16 │ │ │ │ - addeq r0, r8, ip, lsr #16 │ │ │ │ + addeq r0, r8, r4, asr #11 │ │ │ │ + addeq r0, r8, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #324] @ 3443b4 │ │ │ │ ldr r2, [pc, #324] @ 3443b8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -203980,15 +203980,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #204] @ 3443cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3442a4 │ │ │ │ ldr r3, [pc, #192] @ 3443d0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3442b8 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -204002,49 +204002,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3443d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3442b8 │ │ │ │ ldr r2, [pc, #92] @ 3443dc │ │ │ │ ldr r3, [pc, #52] @ 3443b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3443b0 │ │ │ │ ldr r0, [pc, #60] @ 3443e0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010c4b94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq ip, r0, fp, r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq ip, r4, asr #22 │ │ │ │ - addeq r0, r8, r8, ror r7 │ │ │ │ + addeq r0, r8, r8, lsr r5 │ │ │ │ andeq r6, r0, r8, lsl ip │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r8, r4, lsr r7 │ │ │ │ + strdeq r0, [r8], r4 │ │ │ │ smlabbeq ip, r4, sl, r4 │ │ │ │ - addeq r0, r8, r4, asr #14 │ │ │ │ + addeq r0, r8, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #476] @ 3445d8 │ │ │ │ ldr r0, [pc, #476] @ 3445dc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -204097,21 +204097,21 @@ │ │ │ │ beq 3445a4 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 3445f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 344438 │ │ │ │ ldr r3, [pc, #256] @ 3445fc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 344438 │ │ │ │ ldr r3, [pc, #224] @ 3445f0 │ │ │ │ @@ -204127,36 +204127,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 344600 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 344438 │ │ │ │ ldr r2, [pc, #144] @ 344604 │ │ │ │ ldr r3, [pc, #100] @ 3445dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3445d4 │ │ │ │ ldr r0, [pc, #112] @ 344608 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r2, [pc, #96] @ 34460c │ │ │ │ ldr r3, [pc, #44] @ 3445dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204170,21 +204170,21 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq ip, r8, r9, r4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq ip, r4, r9, r4 │ │ │ │ andeq r4, r0, ip, lsr #24 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r8, r0, lsr #13 │ │ │ │ + addeq r0, r8, r0, ror #8 │ │ │ │ andeq r4, r0, r8, lsl #6 │ │ │ │ - @ instruction: 0x008805bc │ │ │ │ + addeq r0, r8, ip, ror r3 │ │ │ │ @ instruction: 0x010c4890 │ │ │ │ - addeq r0, r8, r4, asr #11 │ │ │ │ + addeq r0, r8, r4, lsl #7 │ │ │ │ tsteq ip, r8, asr r8 │ │ │ │ - strdeq r0, [r8], r8 │ │ │ │ + @ instruction: 0x008803b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #348] @ 344788 │ │ │ │ ldr lr, [pc, #348] @ 34478c │ │ │ │ ldr ip, [pc, #348] @ 344790 │ │ │ │ @@ -204200,15 +204200,15 @@ │ │ │ │ mov r3, #93 @ 0x5d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #288] @ 34479c │ │ │ │ ldr r3, [pc, #288] @ 3447a0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -204249,48 +204249,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3447b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 344694 │ │ │ │ ldr r0, [pc, #76] @ 3447b8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 344694 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009f84d8 │ │ │ │ + umullseq r8, pc, r8, r2 @ │ │ │ │ smlabteq ip, ip, r7, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r8, r4, ror r3 │ │ │ │ - addeq r0, r8, r8, lsl #7 │ │ │ │ + addeq r0, r8, r4, lsr r1 │ │ │ │ + addeq r0, r8, r8, asr #2 │ │ │ │ smlabbeq ip, r8, r7, r4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq ip, r8, ror #14 │ │ │ │ andeq r5, r0, ip, asr #29 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r0, r8, ip, r4 │ │ │ │ - ldrdeq r0, [r8], r8 │ │ │ │ + addeq r0, r8, ip, asr r2 │ │ │ │ + umulleq r0, r8, r8, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #328] @ 0x148 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #712] @ 344aa4 │ │ │ │ @@ -204438,15 +204438,15 @@ │ │ │ │ ldr r3, [r7, #328] @ 0x148 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r6] │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ strb r4, [r6, #144] @ 0x90 │ │ │ │ str r8, [r6, #64] @ 0x40 │ │ │ │ str r7, [r6, #88] @ 0x58 │ │ │ │ - bl b6b958 │ │ │ │ + bl b6b718 │ │ │ │ ldr r2, [r7, #328] @ 0x148 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #148]! @ 0x94 │ │ │ │ str r3, [r6, #152] @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r6, [r3, r8, lsl #2] │ │ │ │ b 344848 │ │ │ │ @@ -204471,30 +204471,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 344aec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq ip, ip, lsl #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umullseq r8, pc, r1, r2 @ │ │ │ │ + addseq r8, pc, r1, asr r0 @ │ │ │ │ andeq r8, r0, r1 │ │ │ │ tsteq ip, ip, ror r5 │ │ │ │ - addseq r8, pc, r8, lsr #4 │ │ │ │ + addseq r7, pc, r8, ror #31 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - addeq r0, r8, r0, lsr #6 │ │ │ │ + addeq r0, r8, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - addeq r0, r8, r8, asr #5 │ │ │ │ - ldrheq r8, [pc], r8 @ │ │ │ │ - addeq pc, r7, r0, ror pc @ │ │ │ │ + addeq r0, r8, r8, lsl #1 │ │ │ │ + addseq r7, pc, r8, ror lr @ │ │ │ │ + addeq pc, r7, r0, lsr sp @ │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - addseq r8, pc, r0, lsl #1 │ │ │ │ - addeq pc, r7, r8, lsr pc @ │ │ │ │ + addseq r7, pc, r0, asr #28 │ │ │ │ + strdeq pc, [r7], r8 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #244] @ 344bfc │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -204503,34 +204503,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 344c00 │ │ │ │ ldr r1, [pc, #228] @ 344c04 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #208] @ 344c08 │ │ │ │ ldr r1, [pc, #208] @ 344c0c │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #172] @ 344c10 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #144] @ 344c14 │ │ │ │ ldr r2, [pc, #144] @ 344c18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #52 @ 0x34 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -204555,19 +204555,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r8, pc, r0 │ │ │ │ - addeq pc, r6, ip, ror r3 @ │ │ │ │ - ldrdeq lr, [r9], r4 │ │ │ │ - addeq r0, r8, r8, ror r1 │ │ │ │ - umulleq r0, r8, r4, r1 │ │ │ │ + addseq r7, pc, r0, asr #27 │ │ │ │ + addeq pc, r6, ip, lsr r1 @ │ │ │ │ + umulleq lr, r9, r4, r1 │ │ │ │ + addeq pc, r7, r8, lsr pc @ │ │ │ │ + addeq pc, r7, r4, asr pc @ │ │ │ │ smlabbeq r7, r0, r1, sp │ │ │ │ adceq r6, sl, ip, ror #14 │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @@ -204594,15 +204594,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [pc, #392] @ 344e10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, r7 │ │ │ │ beq 344dd8 │ │ │ │ ldr r8, [pc, #356] @ 344e14 │ │ │ │ add r9, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, #8 │ │ │ │ @@ -204626,34 +204626,34 @@ │ │ │ │ beq 344d0c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 344d48 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b96e58 │ │ │ │ + bl b96c18 │ │ │ │ mov r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b4344 │ │ │ │ + bl 8b4104 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ addeq r2, r5, #408 @ 0x198 │ │ │ │ streq r2, [r5, #412] @ 0x19c │ │ │ │ b 344cbc │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 27d9c0 │ │ │ │ b 344d1c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 8b5a10 │ │ │ │ + bl 8b57d0 │ │ │ │ ldr r2, [pc, #168] @ 344e18 │ │ │ │ ldr r3, [pc, #144] @ 344e04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -204683,27 +204683,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r7, pc, r0, asr #29 │ │ │ │ + addseq r7, pc, r0, lsl #25 │ │ │ │ @ instruction: 0x010c41b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, r7, r0, ror #26 │ │ │ │ - addeq pc, r7, r0, ror #26 │ │ │ │ + addeq pc, r7, r0, lsr #22 │ │ │ │ + addeq pc, r7, r0, lsr #22 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ swpeq r4, r4, [ip] │ │ │ │ - addseq r7, pc, r0, asr sp @ │ │ │ │ - addeq pc, r7, ip, asr #30 │ │ │ │ - addeq pc, r7, r8, lsl #24 │ │ │ │ + addseq r7, pc, r0, lsl fp @ │ │ │ │ + addeq pc, r7, ip, lsl #26 │ │ │ │ + addeq pc, r7, r8, asr #19 │ │ │ │ andeq r0, r0, r5, lsr r3 │ │ │ │ - addeq pc, r7, r8, lsl #30 │ │ │ │ + addeq pc, r7, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #32768 @ 0x8000 │ │ │ │ sub sp, sp, #28 │ │ │ │ str ip, [sp, #12] │ │ │ │ @@ -204727,32 +204727,32 @@ │ │ │ │ cmp r2, #7 │ │ │ │ bhi 344f7c │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ - bl b96e58 │ │ │ │ + bl b96c18 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 8b4344 │ │ │ │ + bl 8b4104 │ │ │ │ ldr ip, [pc, #236] @ 344fb4 │ │ │ │ ldr r2, [pc, #236] @ 344fb8 │ │ │ │ ldr r1, [pc, #236] @ 344fbc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b5a10 │ │ │ │ + bl 8b57d0 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 344f90 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 344f00 │ │ │ │ @@ -204793,17 +204793,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ addeq r3, r5, #148 @ 0x94 │ │ │ │ streq r3, [r5, #152] @ 0x98 │ │ │ │ b 344f20 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatbeq ip, r4, pc, r3 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r7, pc, ip, lsr ip @ │ │ │ │ - ldrdeq pc, [r7], ip │ │ │ │ - strdeq pc, [r7], r8 │ │ │ │ + @ instruction: 0x009f79fc │ │ │ │ + umulleq pc, r7, ip, fp @ │ │ │ │ + @ instruction: 0x0087fbb8 │ │ │ │ smlabteq ip, r4, lr, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #356] @ 0x164 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -204850,15 +204850,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #160] @ 345138 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ ldr r0, [pc, #152] @ 34513c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -204868,45 +204868,45 @@ │ │ │ │ ldr r1, [pc, #124] @ 345148 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #96] @ 34514c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 8b6e38 │ │ │ │ + bl 8b6bf8 │ │ │ │ ldr r0, [pc, #88] @ 345150 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #60] @ 345154 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ b 34509c │ │ │ │ ldr r0, [pc, #48] @ 345158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ b 34509c │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - ldrdeq pc, [r7], r4 │ │ │ │ + umulleq pc, r7, r4, sl @ │ │ │ │ andeq r8, r0, r2 │ │ │ │ - addseq r7, pc, r0, asr #20 │ │ │ │ - addeq pc, r7, r8, ror #23 │ │ │ │ - strdeq pc, [r7], ip │ │ │ │ - addeq pc, r7, r4, lsr ip @ │ │ │ │ + addseq r7, pc, r0, lsl #16 │ │ │ │ + addeq pc, r7, r8, lsr #19 │ │ │ │ + @ instruction: 0x0087f9bc │ │ │ │ + strdeq pc, [r7], r4 │ │ │ │ andeq r8, r0, r1 │ │ │ │ - addeq pc, r7, r4, ror ip @ │ │ │ │ - addeq pc, r7, ip, lsl ip @ │ │ │ │ + addeq pc, r7, r4, lsr sl @ │ │ │ │ + ldrdeq pc, [r7], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #400] @ 345304 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #396] @ 345308 │ │ │ │ @@ -204923,15 +204923,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #25 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl b96e58 │ │ │ │ + bl b96c18 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3451f0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -204939,33 +204939,33 @@ │ │ │ │ bhi 3451f0 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 3452e8 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl b96e58 │ │ │ │ + bl b96c18 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 8b4344 │ │ │ │ + bl 8b4104 │ │ │ │ ldr ip, [pc, #240] @ 34530c │ │ │ │ ldr r2, [pc, #240] @ 345310 │ │ │ │ ldr r1, [pc, #240] @ 345314 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b5a10 │ │ │ │ + bl 8b57d0 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 3452d0 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 345254 │ │ │ │ @@ -205007,17 +205007,17 @@ │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, #8 │ │ │ │ bl 27d9c0 │ │ │ │ b 345200 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq ip, ip, ip, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r7, pc, r8, ror #17 │ │ │ │ - addeq pc, r7, r8, lsl #21 │ │ │ │ - addeq pc, r7, r4, lsr #21 │ │ │ │ + addseq r7, pc, r8, lsr #13 │ │ │ │ + addeq pc, r7, r8, asr #16 │ │ │ │ + addeq pc, r7, r4, ror #16 │ │ │ │ tsteq ip, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #228] @ 345418 │ │ │ │ ldr r7, [pc, #228] @ 34541c │ │ │ │ @@ -205026,15 +205026,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ ldr r3, [pc, #212] @ 345424 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [pc, #196] @ 345428 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r0, #408] @ 0x198 │ │ │ │ cmp r5, #0 │ │ │ │ bne 3453f8 │ │ │ │ ldr r3, [pc, #180] @ 34542c │ │ │ │ mov r6, r0 │ │ │ │ @@ -205074,22 +205074,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 345438 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - @ instruction: 0x009f77d0 │ │ │ │ - addeq pc, r7, ip, lsl #13 │ │ │ │ - umulleq pc, r7, r4, r6 @ │ │ │ │ + umullseq r7, pc, r0, r5 @ │ │ │ │ + addeq pc, r7, ip, asr #8 │ │ │ │ + addeq pc, r7, r4, asr r4 @ │ │ │ │ andeq r0, r0, r1, asr #10 │ │ │ │ smlatbeq ip, r4, sl, r3 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - strdeq pc, [r6], ip │ │ │ │ - addeq pc, r7, r8, lsr #19 │ │ │ │ + @ instruction: 0x0086eebc │ │ │ │ + addeq pc, r7, r8, ror #14 │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #256] @ 345554 │ │ │ │ ldr r2, [pc, #256] @ 345558 │ │ │ │ @@ -205104,15 +205104,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3454c0 │ │ │ │ ldr r0, [r9, #8] │ │ │ │ - bl 8b326c │ │ │ │ + bl 8b302c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3454c0 │ │ │ │ ldrb r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3454cc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -205123,15 +205123,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 34406c │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add r7, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl b970d4 │ │ │ │ + bl b96e94 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r6, r0 │ │ │ │ b 345530 │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ sub r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -205155,15 +205155,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 34515c │ │ │ │ cmp r4, #0 │ │ │ │ bne 345480 │ │ │ │ b 3454c0 │ │ │ │ @ instruction: 0x010c39b0 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq pc, r6, r4, lsl r0 @ │ │ │ │ + ldrdeq lr, [r6], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ add fp, r0, #116 @ 0x74 │ │ │ │ ldr r0, [pc, #964] @ 345944 │ │ │ │ @@ -205185,15 +205185,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 345690 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 8b326c │ │ │ │ + bl 8b302c │ │ │ │ ldr r9, [pc, #888] @ 345958 │ │ │ │ ldr r8, [pc, #888] @ 34595c │ │ │ │ ldr sl, [pc, #888] @ 345960 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #208 @ 0xd0 │ │ │ │ add r8, r8, #208 @ 0xd0 │ │ │ │ @@ -205260,29 +205260,29 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 3458d8 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl b96e58 │ │ │ │ + bl b96c18 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 8b4344 │ │ │ │ + bl 8b4104 │ │ │ │ ldr r2, [pc, #588] @ 345968 │ │ │ │ ldr r1, [pc, #588] @ 34596c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b5a10 │ │ │ │ + bl 8b57d0 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 3458b8 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 345748 │ │ │ │ @@ -205296,15 +205296,15 @@ │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cec8 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 345690 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 8b326c │ │ │ │ + bl 8b302c │ │ │ │ cmp r0, #0 │ │ │ │ bne 345600 │ │ │ │ ldr r2, [pc, #460] @ 345970 │ │ │ │ ldr r3, [pc, #416] @ 345948 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -205324,28 +205324,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 34590c │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl b96e58 │ │ │ │ + bl b96c18 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 8b4344 │ │ │ │ + bl 8b4104 │ │ │ │ ldr r1, [pc, #344] @ 345974 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 8b5a10 │ │ │ │ + bl 8b57d0 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 3458ec │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 345844 │ │ │ │ @@ -205365,15 +205365,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r4, #25 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #4 │ │ │ │ - bl b96f2c │ │ │ │ + bl b96cec │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b 345620 │ │ │ │ ldr r2, [r4] │ │ │ │ str r2, [r6, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -205409,26 +205409,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ smlabbeq ip, r0, r8, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, ip, ror #16 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - ldrdeq lr, [r6], r0 │ │ │ │ - addseq r7, pc, r4, lsr #10 │ │ │ │ - addseq r7, pc, r0, lsr #10 │ │ │ │ - addeq pc, r7, r4, asr #13 │ │ │ │ + umulleq lr, r6, r0, ip │ │ │ │ + addseq r7, pc, r4, ror #5 │ │ │ │ + addseq r7, pc, r0, ror #5 │ │ │ │ + addeq pc, r7, r4, lsl #9 │ │ │ │ tsteq ip, ip, ror #14 │ │ │ │ - umulleq pc, r7, r4, r5 @ │ │ │ │ - @ instruction: 0x0087f5b0 │ │ │ │ + addeq pc, r7, r4, asr r3 @ │ │ │ │ + addeq pc, r7, r0, ror r3 @ │ │ │ │ tsteq ip, r0, ror #12 │ │ │ │ - @ instruction: 0x0087f4bc │ │ │ │ - @ instruction: 0x009f71dc │ │ │ │ - umulleq pc, r7, r8, r0 @ │ │ │ │ - umulleq pc, r7, r0, r4 @ │ │ │ │ + addeq pc, r7, ip, ror r2 @ │ │ │ │ + umullseq r6, pc, ip, pc @ │ │ │ │ + addeq lr, r7, r8, asr lr │ │ │ │ + addeq pc, r7, r0, asr r2 @ │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #616] @ 345c0c │ │ │ │ @@ -205454,15 +205454,15 @@ │ │ │ │ beq 3459fc │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 345a78 │ │ │ │ mov r8, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl b96f2c │ │ │ │ + bl b96cec │ │ │ │ cmp r0, r8 │ │ │ │ mov r2, r0 │ │ │ │ beq 345a88 │ │ │ │ ldr r3, [pc, #504] @ 345c18 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -205532,25 +205532,25 @@ │ │ │ │ b 345a34 │ │ │ │ ldr r9, [pc, #260] @ 345c34 │ │ │ │ add r9, pc, r9 │ │ │ │ b 345aa4 │ │ │ │ ldr r0, [pc, #252] @ 345c38 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ b 345a2c │ │ │ │ bl 656790 │ │ │ │ b 345b20 │ │ │ │ ldr r1, [pc, #228] @ 345c3c │ │ │ │ ldr r0, [pc, #228] @ 345c40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 345a2c │ │ │ │ ldr r3, [pc, #204] @ 345c44 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 345ab8 │ │ │ │ ldr r3, [pc, #140] @ 345c18 │ │ │ │ @@ -205566,49 +205566,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 345c4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 345ab8 │ │ │ │ ldr r0, [pc, #88] @ 345c50 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 345ab8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, ip, asr r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r0, lsr #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r8, r0, r1 │ │ │ │ smlabteq ip, r8, r3, r3 │ │ │ │ - addeq lr, r7, ip, ror #29 │ │ │ │ + addeq lr, r7, ip, lsr #25 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - umulleq lr, r6, r8, r9 │ │ │ │ - addeq lr, r7, r8, asr #28 │ │ │ │ - addeq pc, r7, ip, ror r3 @ │ │ │ │ - @ instruction: 0x009f6fb0 │ │ │ │ - umulleq pc, r7, r4, r2 @ │ │ │ │ + addeq lr, r6, r8, asr r7 │ │ │ │ + addeq lr, r7, r8, lsl #24 │ │ │ │ + addeq pc, r7, ip, lsr r1 @ │ │ │ │ + addseq r6, pc, r0, ror sp @ │ │ │ │ + addeq pc, r7, r4, asr r0 @ │ │ │ │ andeq r1, r0, r8, asr r3 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r7, r0, asr r2 @ │ │ │ │ - addeq pc, r7, r4, lsl #5 │ │ │ │ + addeq pc, r7, r0, lsl r0 @ │ │ │ │ + addeq pc, r7, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #688] @ 345f1c │ │ │ │ ldr lr, [pc, #688] @ 345f20 │ │ │ │ ldr ip, [pc, #688] @ 345f24 │ │ │ │ @@ -205624,22 +205624,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #848 @ 0x350 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr sl, [pc, #620] @ 345f30 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b326c │ │ │ │ + bl 8b302c │ │ │ │ cmp r0, r4 │ │ │ │ bne 345d18 │ │ │ │ ldr r2, [pc, #596] @ 345f34 │ │ │ │ ldr r3, [pc, #576] @ 345f24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -205668,29 +205668,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b8f8c │ │ │ │ + bl 8b8d4c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 345e78 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 345d88 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 345e64 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ - bl b96f2c │ │ │ │ + bl b96cec │ │ │ │ cmp r0, #4 │ │ │ │ bne 345d38 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 345d38 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -205710,15 +205710,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx ip │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl b970d4 │ │ │ │ + bl b96e94 │ │ │ │ mov r2, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 27cbb0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub r2, r2, #4 │ │ │ │ @@ -205766,42 +205766,42 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 345f50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 345d2c │ │ │ │ ldr r0, [pc, #68] @ 345f54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 345d2c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - umullseq r6, pc, r8, lr @ │ │ │ │ + addseq r6, pc, r8, asr ip @ │ │ │ │ smlabbeq ip, ip, r1, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, r7, r8, lsr sp │ │ │ │ - addeq lr, r7, ip, asr #26 │ │ │ │ + strdeq lr, [r7], r8 │ │ │ │ + addeq lr, r7, ip, lsl #22 │ │ │ │ tsteq ip, r4, asr #2 │ │ │ │ tsteq ip, r4, lsr #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - umulleq lr, r6, r4, r6 │ │ │ │ + addeq lr, r6, r4, asr r4 │ │ │ │ muleq r0, r4, r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq lr, [r7], r4 │ │ │ │ - addeq pc, r7, r8 │ │ │ │ + umulleq lr, r7, r4, sp │ │ │ │ + addeq lr, r7, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3276] @ 346c3c │ │ │ │ ldr r3, [pc, #3276] @ 346c40 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -205844,15 +205844,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ b 346094 │ │ │ │ mov r7, #4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl b96f2c │ │ │ │ + bl b96cec │ │ │ │ cmp r0, r7 │ │ │ │ beq 3460c8 │ │ │ │ ldr r3, [pc, #3116] @ 346c60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3463c0 │ │ │ │ @@ -205922,30 +205922,30 @@ │ │ │ │ beq 34614c │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #3 │ │ │ │ bhi 3463ac │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ - bl b96e58 │ │ │ │ + bl b96c18 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r2, #4 │ │ │ │ - bl 8b4344 │ │ │ │ + bl 8b4104 │ │ │ │ ldr r1, [pc, #2800] @ 346c6c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 8b5a10 │ │ │ │ + bl 8b57d0 │ │ │ │ b 346040 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -206038,15 +206038,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi 3465bc │ │ │ │ mov r4, #24 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b96f2c │ │ │ │ + bl b96cec │ │ │ │ cmp r0, r4 │ │ │ │ beq 3465cc │ │ │ │ ldr r3, [pc, #2340] @ 346c60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3466e8 │ │ │ │ @@ -206081,15 +206081,15 @@ │ │ │ │ bl 27d9c0 │ │ │ │ b 34615c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2224] @ 346c7c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 346040 │ │ │ │ sub r3, sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 3464a4 │ │ │ │ ldr r3, [pc, #2160] @ 346c60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -206125,26 +206125,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2032] @ 346c8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3463fc │ │ │ │ ldr r0, [pc, #2020] @ 346c90 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ b 346348 │ │ │ │ ldr r3, [pc, #2004] @ 346c94 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3460e4 │ │ │ │ ldr r3, [pc, #1932] @ 346c60 │ │ │ │ @@ -206163,49 +206163,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1884] @ 346c98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3460e4 │ │ │ │ mov sl, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl b96f2c │ │ │ │ + bl b96cec │ │ │ │ cmp r0, sl │ │ │ │ beq 3461dc │ │ │ │ ldr r3, [pc, #1784] @ 346c60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 346348 │ │ │ │ ldr r1, [pc, #1824] @ 346c9c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1820] @ 346ca0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 346348 │ │ │ │ mov r2, #4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ - bl b96f2c │ │ │ │ + bl b96cec │ │ │ │ cmp r0, #4 │ │ │ │ ldrne r0, [pc, #1728] @ 346c74 │ │ │ │ bne 3462c8 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ b 3462c0 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #24 │ │ │ │ @@ -206222,29 +206222,29 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b 346128 │ │ │ │ ldr r7, [pc, #1700] @ 346ca4 │ │ │ │ mov r1, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ ldr r3, [pc, #1684] @ 346ca8 │ │ │ │ ldr r2, [pc, #1684] @ 346cac │ │ │ │ ldr r1, [pc, #1684] @ 346cb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 8b6e38 │ │ │ │ + bl 8b6bf8 │ │ │ │ b 346348 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 346824 │ │ │ │ ldrb r3, [sl, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 346808 │ │ │ │ @@ -206268,32 +206268,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 34406c │ │ │ │ b 34626c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1536] @ 346cbc │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3460e4 │ │ │ │ ldr r0, [pc, #1520] @ 346cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3463fc │ │ │ │ ldr r0, [pc, #1508] @ 346cc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 346428 │ │ │ │ ldr r1, [pc, #1496] @ 346cc8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1492] @ 346ccc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 346348 │ │ │ │ ldr r3, [pc, #1468] @ 346cd0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3465dc │ │ │ │ ldr r3, [pc, #1336] @ 346c60 │ │ │ │ @@ -206309,22 +206309,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1364] @ 346cd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3465dc │ │ │ │ ldr r3, [pc, #1352] @ 346cd8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3461ec │ │ │ │ ldr r3, [pc, #1212] @ 346c60 │ │ │ │ @@ -206340,30 +206340,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 346cdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 3461ec │ │ │ │ ldr r7, [pc, #1232] @ 346ce0 │ │ │ │ add r7, pc, r7 │ │ │ │ b 346668 │ │ │ │ ldr r0, [pc, #1224] @ 346ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3463fc │ │ │ │ ldr r3, [pc, #1212] @ 346ce8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 346654 │ │ │ │ ldr r3, [pc, #1056] @ 346c60 │ │ │ │ @@ -206379,38 +206379,38 @@ │ │ │ │ beq 3468cc │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1108] @ 346cec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 346654 │ │ │ │ ldr r0, [pc, #1096] @ 346cf0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3465dc │ │ │ │ ldr r0, [pc, #1080] @ 346cf4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 3461ec │ │ │ │ ldr r0, [pc, #1060] @ 346cf8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 346654 │ │ │ │ ldr r2, [pc, #1044] @ 346cfc │ │ │ │ ldr r3, [pc, #852] @ 346c40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -206446,44 +206446,44 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi 3469cc │ │ │ │ mov r3, sl │ │ │ │ mov sl, #16 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b96f2c │ │ │ │ + bl b96cec │ │ │ │ cmp r0, sl │ │ │ │ mov r2, r0 │ │ │ │ beq 3469dc │ │ │ │ ldr r3, [pc, #704] @ 346c60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 346b74 │ │ │ │ ldr r1, [pc, #844] @ 346d00 │ │ │ │ ldr r0, [pc, #844] @ 346d04 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 346b74 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #16 │ │ │ │ mov r0, sl │ │ │ │ bl 27d9c0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl b970d4 │ │ │ │ + bl b96e94 │ │ │ │ mul r3, sl, r4 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 346b4c │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cd60 │ │ │ │ @@ -206555,28 +206555,28 @@ │ │ │ │ str r3, [r0, #16] │ │ │ │ str r1, [r0, #12] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, sl │ │ │ │ - bl b96e58 │ │ │ │ + bl b96c18 │ │ │ │ mov r0, sl │ │ │ │ bl 27cec8 │ │ │ │ b 346128 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl b970d4 │ │ │ │ + bl b96e94 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 346d10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [pc, #240] @ 346c74 │ │ │ │ mov r0, sl │ │ │ │ str r3, [r2, #12] │ │ │ │ bl 27cec8 │ │ │ │ b 346128 │ │ │ │ @@ -206599,90 +206599,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 346a84 │ │ │ │ ldr r0, [pc, #260] @ 346d18 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ b 346b78 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 346a84 │ │ │ │ @ instruction: 0x010c2e94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq ip, r4, lr, r2 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq lr, r6, r8, asr #9 │ │ │ │ - addseq r6, pc, r0, lsr #22 │ │ │ │ - @ instruction: 0x0087ecb8 │ │ │ │ - addseq r6, pc, r0, lsl fp @ │ │ │ │ + addeq lr, r6, r8, lsl #5 │ │ │ │ + addseq r6, pc, r0, ror #17 │ │ │ │ + addeq lr, r7, r8, ror sl │ │ │ │ + @ instruction: 0x009f68d0 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r6, pc, r6, lsl #20 │ │ │ │ - addeq lr, r7, ip, asr fp │ │ │ │ - addeq lr, r6, r8, ror #4 │ │ │ │ + addseq r6, pc, r6, asr #15 │ │ │ │ + addeq lr, r7, ip, lsl r9 │ │ │ │ + addeq lr, r6, r8, lsr #32 │ │ │ │ andeq r8, r0, r1 │ │ │ │ smlabbeq ip, r4, sl, r2 │ │ │ │ - addeq lr, r7, r0, lsr #20 │ │ │ │ + addeq lr, r7, r0, ror #15 │ │ │ │ andeq r8, r0, r2 │ │ │ │ andeq r3, r0, r8, asr #16 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r7, ip, asr #28 │ │ │ │ - @ instruction: 0x0087eebc │ │ │ │ + addeq lr, r7, ip, lsl #24 │ │ │ │ + addeq lr, r7, ip, ror ip │ │ │ │ andeq r6, r0, r8, lsr #14 │ │ │ │ - addeq lr, r7, r0, lsl sl │ │ │ │ - addseq r6, pc, r8, lsl #11 │ │ │ │ - addeq lr, r7, r4, ror #16 │ │ │ │ - addeq lr, r7, r0, lsr #24 │ │ │ │ - @ instruction: 0x009f64f0 │ │ │ │ - umulleq lr, r7, r4, r6 │ │ │ │ - @ instruction: 0x0087e6b0 │ │ │ │ - @ instruction: 0xffffe7c4 │ │ │ │ - addeq sp, r6, r0, lsl lr │ │ │ │ - ldrdeq lr, [r7], r0 │ │ │ │ - strdeq lr, [r7], r8 │ │ │ │ ldrdeq lr, [r7], r0 │ │ │ │ - addseq r6, pc, r4, lsl r4 @ │ │ │ │ - strdeq lr, [r7], r0 │ │ │ │ + addseq r6, pc, r8, asr #6 │ │ │ │ + addeq lr, r7, r4, lsr #12 │ │ │ │ + addeq lr, r7, r0, ror #19 │ │ │ │ + @ instruction: 0x009f62b0 │ │ │ │ + addeq lr, r7, r4, asr r4 │ │ │ │ + addeq lr, r7, r0, ror r4 │ │ │ │ + @ instruction: 0xffffe7c4 │ │ │ │ + ldrdeq sp, [r6], r0 │ │ │ │ + umulleq lr, r7, r0, r6 │ │ │ │ + @ instruction: 0x0087e6b8 │ │ │ │ + umulleq lr, r7, r0, r9 │ │ │ │ + @ instruction: 0x009f61d4 │ │ │ │ + @ instruction: 0x0087e4b0 │ │ │ │ andeq r1, r0, r4, asr #18 │ │ │ │ - addeq lr, r7, ip, asr #18 │ │ │ │ + addeq lr, r7, ip, lsl #14 │ │ │ │ andeq r4, r0, ip, asr r0 │ │ │ │ - addeq lr, r7, r4, lsl #19 │ │ │ │ + addeq lr, r7, r4, asr #14 │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ - addeq lr, r7, r4, lsl fp │ │ │ │ + ldrdeq lr, [r7], r4 │ │ │ │ andeq r2, r0, r4, ror r1 │ │ │ │ - addeq lr, r7, r8, lsr #19 │ │ │ │ - addeq lr, r7, r0, lsl #17 │ │ │ │ - addeq lr, r7, r8, lsl r9 │ │ │ │ - addeq lr, r7, r8, lsr #19 │ │ │ │ + addeq lr, r7, r8, ror #14 │ │ │ │ + addeq lr, r7, r0, asr #12 │ │ │ │ + ldrdeq lr, [r7], r8 │ │ │ │ + addeq lr, r7, r8, ror #14 │ │ │ │ tsteq ip, ip, lsl r5 │ │ │ │ - addseq r6, pc, r4, asr r1 @ │ │ │ │ - addeq lr, r7, r0, lsr r4 │ │ │ │ - addeq lr, r7, r0, asr r6 │ │ │ │ - addeq lr, r7, ip, ror #11 │ │ │ │ - addeq lr, r7, ip, lsl #9 │ │ │ │ + addseq r5, pc, r4, lsl pc @ │ │ │ │ + strdeq lr, [r7], r0 │ │ │ │ + addeq lr, r7, r0, lsl r4 │ │ │ │ + addeq lr, r7, ip, lsr #7 │ │ │ │ + addeq lr, r7, ip, asr #4 │ │ │ │ andeq r1, r0, r8, asr #16 │ │ │ │ - addeq lr, r7, r4, lsr #5 │ │ │ │ + addeq lr, r7, r4, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #736] @ 347014 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -206697,27 +206697,27 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #700] @ 347024 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #680] @ 347028 │ │ │ │ ldr r1, [pc, #680] @ 34702c │ │ │ │ add r4, r4, #440 @ 0x1b8 │ │ │ │ ldr r3, [pc, #676] @ 347030 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #664] @ 347034 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ bl 67899c │ │ │ │ ldr r3, [pc, #636] @ 347038 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -206770,15 +206770,15 @@ │ │ │ │ bl 34406c │ │ │ │ ldrb r5, [r4, #32] │ │ │ │ cmp r5, #0 │ │ │ │ beq 346f44 │ │ │ │ cmp r5, #1 │ │ │ │ beq 346f60 │ │ │ │ mov r0, r8 │ │ │ │ - bl b6b9b0 │ │ │ │ + bl b6b770 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cec8 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ ldr r2, [r6, #356] @ 0x164 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -206791,36 +206791,36 @@ │ │ │ │ ldr r0, [r6, #328] @ 0x148 │ │ │ │ bl 27cec8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #328] @ 0x148 │ │ │ │ add r0, r6, #332 @ 0x14c │ │ │ │ bl 657008 │ │ │ │ add r0, r6, #368 @ 0x170 │ │ │ │ - bl b6b9b0 │ │ │ │ + bl b6b770 │ │ │ │ ldr r0, [r6, #304] @ 0x130 │ │ │ │ - bl 8b55d0 │ │ │ │ + bl 8b5390 │ │ │ │ ldr r0, [r6, #308] @ 0x134 │ │ │ │ - bl 8b55d0 │ │ │ │ + bl 8b5390 │ │ │ │ ldr r0, [r6, #312] @ 0x138 │ │ │ │ - bl 8b55d0 │ │ │ │ + bl 8b5390 │ │ │ │ ldr r0, [r6, #316] @ 0x13c │ │ │ │ - bl 8b55d0 │ │ │ │ + bl 8b5390 │ │ │ │ ldr r2, [pc, #308] @ 34704c │ │ │ │ ldr r3, [pc, #256] @ 34701c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 347010 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8b6154 │ │ │ │ + b 8b5f14 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3] │ │ │ │ add r0, r0, #332 @ 0x14c │ │ │ │ bl 653fb8 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ b 346e94 │ │ │ │ @@ -206850,49 +206850,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 34705c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 346dc8 │ │ │ │ ldr r0, [pc, #92] @ 347060 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 346dc8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009f5dd4 │ │ │ │ + umullseq r5, pc, r4, fp @ │ │ │ │ strheq r2, [ip, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, r7, r4, asr pc │ │ │ │ - addeq sp, r7, ip, ror #30 │ │ │ │ - addeq sp, r7, r4, asr #24 │ │ │ │ - addeq sp, r7, r8, asr ip │ │ │ │ + addeq sp, r7, r4, lsl sp │ │ │ │ + addeq sp, r7, ip, lsr #26 │ │ │ │ + addeq sp, r7, r4, lsl #20 │ │ │ │ + addeq sp, r7, r8, lsl sl │ │ │ │ andeq r0, r0, lr, lsl r5 │ │ │ │ tsteq ip, ip, rrx │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq sp, r6, ip, lsl #13 │ │ │ │ + addeq sp, r6, ip, asr #8 │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ smlatteq ip, ip, lr, r1 │ │ │ │ andeq r6, r0, r4, ror #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r7, r0, lsr #7 │ │ │ │ - addeq lr, r7, r4, asr #7 │ │ │ │ + addeq lr, r7, r0, ror #2 │ │ │ │ + addeq lr, r7, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1132] @ 3474e8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1128] @ 3474ec │ │ │ │ @@ -206918,26 +206918,26 @@ │ │ │ │ add r3, r5, #464 @ 0x1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1056] @ 347504 │ │ │ │ addeq r6, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #1044] @ 347508 │ │ │ │ ldr r1, [pc, #1044] @ 34750c │ │ │ │ add r5, r5, #208 @ 0xd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #1008] @ 347510 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ @@ -206982,15 +206982,15 @@ │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ bl 27cd60 │ │ │ │ ldr r3, [r4, #328] @ 0x148 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b61d0 │ │ │ │ + bl 8b5f90 │ │ │ │ ldr r3, [pc, #808] @ 34751c │ │ │ │ strh r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #800] @ 347520 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #324] @ 0x144 │ │ │ │ mov r3, #8192 @ 0x2000 │ │ │ │ @@ -206998,37 +206998,37 @@ │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [sp, #58] @ 0x3a │ │ │ │ - bl 8b5524 │ │ │ │ + bl 8b52e4 │ │ │ │ ldr r2, [pc, #752] @ 347524 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #304] @ 0x130 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5524 │ │ │ │ + bl 8b52e4 │ │ │ │ ldr r2, [pc, #732] @ 347528 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #308] @ 0x134 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5524 │ │ │ │ + bl 8b52e4 │ │ │ │ ldr r2, [pc, #712] @ 34752c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #312] @ 0x138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5524 │ │ │ │ + bl 8b52e4 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [r4, #316] @ 0x13c │ │ │ │ add r0, r4, #368 @ 0x170 │ │ │ │ - bl b6b958 │ │ │ │ + bl b6b718 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #396]! @ 0x18c │ │ │ │ str r3, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #408]! @ 0x198 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ @@ -207058,36 +207058,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #564] @ 34753c │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, r7 │ │ │ │ bl 346d1c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ b 347370 │ │ │ │ ldr r3, [pc, #516] @ 347540 │ │ │ │ ldr ip, [pc, #516] @ 347544 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #512] @ 347548 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #504] @ 34754c │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ ldr r2, [pc, #472] @ 347550 │ │ │ │ ldr r3, [pc, #368] @ 3474ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -207108,28 +207108,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #396] @ 347560 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 347364 │ │ │ │ ldr r3, [pc, #372] @ 347564 │ │ │ │ ldr ip, [pc, #372] @ 347568 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #368] @ 34756c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 347570 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 347364 │ │ │ │ ldr r3, [pc, #336] @ 347574 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 34714c │ │ │ │ ldr r3, [pc, #320] @ 347578 │ │ │ │ @@ -207144,89 +207144,89 @@ │ │ │ │ beq 3474d0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 347580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34714c │ │ │ │ ldr r1, [pc, #232] @ 347584 │ │ │ │ ldr r3, [pc, #232] @ 347588 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #228] @ 34758c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #224] @ 347590 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ ldr r2, [pc, #208] @ 347594 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 34731c │ │ │ │ ldr r0, [pc, #192] @ 347598 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34714c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq ip, r4, sp, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq ip, r4, ror #26 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq r5, pc, r0, asr sl @ │ │ │ │ - addeq sp, r7, r0, lsl r9 │ │ │ │ - strdeq sp, [r7], ip │ │ │ │ + addseq r5, pc, r0, lsl r8 @ │ │ │ │ + ldrdeq sp, [r7], r0 │ │ │ │ + @ instruction: 0x0087d6bc │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - @ instruction: 0x0087dbb4 │ │ │ │ - addeq sp, r7, r0, ror #23 │ │ │ │ + addeq sp, r7, r4, ror r9 │ │ │ │ + addeq sp, r7, r0, lsr #19 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq lr, r7, ip, lsr #6 │ │ │ │ + addeq lr, r7, ip, ror #1 │ │ │ │ @ instruction: 0xffffd244 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xffffd01c │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ - addseq r5, pc, r0, lsl r8 @ │ │ │ │ - @ instruction: 0x0087e1bc │ │ │ │ - addeq sp, r7, r4, asr #13 │ │ │ │ + @ instruction: 0x009f55d0 │ │ │ │ + addeq sp, r7, ip, ror pc │ │ │ │ + addeq sp, r7, r4, lsl #9 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - addseq r5, pc, r4, asr #15 │ │ │ │ - addeq lr, r7, ip, lsr r1 │ │ │ │ - addeq sp, r7, r4, ror r6 │ │ │ │ + addseq r5, pc, r4, lsl #11 │ │ │ │ + strdeq sp, [r7], ip │ │ │ │ + addeq sp, r7, r4, lsr r4 │ │ │ │ andeq r0, r0, sl, lsl r4 │ │ │ │ smlabbeq ip, ip, sl, r1 │ │ │ │ - addseq r5, pc, r0, asr #14 │ │ │ │ - addeq lr, r7, r4, lsl #1 │ │ │ │ - strdeq sp, [r7], r4 │ │ │ │ + addseq r5, pc, r0, lsl #10 │ │ │ │ + addeq sp, r7, r4, asr #28 │ │ │ │ + @ instruction: 0x0087d3b4 │ │ │ │ andeq r0, r0, sp, lsl #8 │ │ │ │ - addseq r5, pc, ip, lsl #14 │ │ │ │ - addeq lr, r7, ip, rrx │ │ │ │ - addeq sp, r7, r0, asr #11 │ │ │ │ + addseq r5, pc, ip, asr #9 │ │ │ │ + addeq sp, r7, ip, lsr #28 │ │ │ │ + addeq sp, r7, r0, lsl #7 │ │ │ │ andeq r0, r0, r3, lsl r4 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sp, r7, r8, ror #30 │ │ │ │ - addeq sp, r7, r0, lsr #10 │ │ │ │ - addseq r5, pc, r8, asr r6 @ │ │ │ │ - addeq lr, r7, r8, asr #32 │ │ │ │ - addeq sp, r7, r8, lsl #10 │ │ │ │ + addeq sp, r7, r8, lsr #26 │ │ │ │ + addeq sp, r7, r0, ror #5 │ │ │ │ + addseq r5, pc, r8, lsl r4 @ │ │ │ │ + addeq sp, r7, r8, lsl #28 │ │ │ │ + addeq sp, r7, r8, asr #5 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - addeq sp, r7, ip, asr #30 │ │ │ │ + addeq sp, r7, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ 34779c │ │ │ │ ldr ip, [pc, #488] @ 3477a0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -207242,25 +207242,25 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #448] @ 3477ac │ │ │ │ ldr r3, [pc, #448] @ 3477b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r4, [pc, #432] @ 3477b4 │ │ │ │ ldr r3, [pc, #432] @ 3477b8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 347700 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b326c │ │ │ │ + bl 8b302c │ │ │ │ cmp r0, #0 │ │ │ │ bne 347670 │ │ │ │ ldr r2, [pc, #392] @ 3477bc │ │ │ │ ldr r3, [pc, #364] @ 3477a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -207274,15 +207274,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b8f8c │ │ │ │ + bl 8b8d4c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3476cc │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, #28 │ │ │ │ bl 27cbb0 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ @@ -207292,15 +207292,15 @@ │ │ │ │ ldr r2, [r6, #400] @ 0x190 │ │ │ │ mov r3, r0 │ │ │ │ add ip, r0, #20 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r2] │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r6, #400] @ 0x190 │ │ │ │ - bl 8b8f8c │ │ │ │ + bl 8b8d4c │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 34768c │ │ │ │ ldr r2, [pc, #236] @ 3477c0 │ │ │ │ ldr r3, [pc, #204] @ 3477a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -207330,46 +207330,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3477d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34761c │ │ │ │ ldr r0, [pc, #76] @ 3477d4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34761c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r5, pc, r4, asr r5 @ │ │ │ │ + addseq r5, pc, r4, lsl r3 @ │ │ │ │ tsteq ip, r0, asr #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, r7, r0, ror #7 │ │ │ │ - strdeq sp, [r7], r4 │ │ │ │ + addeq sp, r7, r0, lsr #3 │ │ │ │ + @ instruction: 0x0087d1b4 │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ tsteq ip, r0, lsl #16 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r1, [ip, -r0] │ │ │ │ tsteq ip, r0, lsr r7 │ │ │ │ andeq r2, r0, r0, asr #5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x0087ddb4 │ │ │ │ - addeq sp, r7, ip, ror #27 │ │ │ │ + addeq sp, r7, r4, ror fp │ │ │ │ + addeq sp, r7, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #660] @ 347a84 │ │ │ │ ldr ip, [pc, #660] @ 347a88 │ │ │ │ mov r6, r1 │ │ │ │ @@ -207385,22 +207385,22 @@ │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 347a94 │ │ │ │ ldr r3, [pc, #620] @ 347a98 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr sl, [pc, #596] @ 347a9c │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b326c │ │ │ │ + bl 8b302c │ │ │ │ cmp r0, r4 │ │ │ │ bne 3478a0 │ │ │ │ ldr r2, [pc, #572] @ 347aa0 │ │ │ │ ldr r3, [pc, #548] @ 347a8c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -207430,29 +207430,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8b8f8c │ │ │ │ + bl 8b8d4c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3479e0 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 347910 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 3479cc │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ - bl b96f2c │ │ │ │ + bl b96cec │ │ │ │ cmp r0, #4 │ │ │ │ bne 3478c0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 3478c0 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -207470,15 +207470,15 @@ │ │ │ │ ldr r1, [pc, #312] @ 347aac │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl b970d4 │ │ │ │ + bl b96e94 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 27cbb0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r3, [r1, #12] │ │ │ │ @@ -207520,43 +207520,43 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 347abc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3478b4 │ │ │ │ ldr r0, [pc, #72] @ 347ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3478b4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r5, pc, r4, lsl r3 @ │ │ │ │ + ldrsbeq r5, [pc], r4 │ │ │ │ tsteq ip, r4, lsl #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, r7, r4, lsr #3 │ │ │ │ - @ instruction: 0x0087d1b8 │ │ │ │ + addeq ip, r7, r4, ror #30 │ │ │ │ + addeq ip, r7, r8, ror pc │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ smlabteq ip, r0, r5, r1 │ │ │ │ smlatbeq ip, r0, r5, r1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq ip, r6, r4, lsl fp │ │ │ │ + ldrdeq ip, [r6], r4 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sp, r7, r0, asr fp │ │ │ │ - addeq sp, r7, r4, lsl #23 │ │ │ │ + addeq sp, r7, r0, lsl r9 │ │ │ │ + addeq sp, r7, r4, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 347b00 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 61edd4 │ │ │ │ @@ -207566,70 +207566,70 @@ │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 337e10 │ │ │ │ @ instruction: 0x00aa38b4 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - addeq sp, r7, r0, asr fp │ │ │ │ - addeq fp, lr, ip, ror #27 │ │ │ │ + addeq sp, r7, r0, lsl r9 │ │ │ │ + addeq fp, lr, ip, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 347c28 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r1 │ │ │ │ - bl 929638 │ │ │ │ + bl 9293f8 │ │ │ │ ldr r7, [pc, #232] @ 347c2c │ │ │ │ add r7, pc, r7 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 347c08 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #216] @ 347c30 │ │ │ │ ldr r2, [pc, #216] @ 347c34 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #192] @ 347c38 │ │ │ │ ldr r1, [pc, #192] @ 347c3c │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #152] @ 347c40 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927c9c │ │ │ │ + bl 927a5c │ │ │ │ ldr r1, [pc, #140] @ 347c44 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #136] @ 347c48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #120] @ 347c4c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 929acc │ │ │ │ + bl 92988c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -207638,27 +207638,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 347c54 │ │ │ │ ldr r0, [pc, #64] @ 347c58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addeq sp, r7, ip, lsr #22 │ │ │ │ + addeq sp, r7, ip, ror #17 │ │ │ │ smlabteq ip, r4, r2, r1 │ │ │ │ - addseq r5, pc, r8, asr #3 │ │ │ │ - addeq sp, r7, r4, lsl #22 │ │ │ │ - addeq ip, r6, ip, lsl r3 │ │ │ │ - addeq fp, r9, ip, ror #6 │ │ │ │ - addeq r4, r7, r8, asr #18 │ │ │ │ - addeq r3, ip, ip, asr #11 │ │ │ │ + addseq r4, pc, r8, lsl #31 │ │ │ │ + addeq sp, r7, r4, asr #17 │ │ │ │ + ldrdeq ip, [r6], ip @ │ │ │ │ + addeq fp, r9, ip, lsr #2 │ │ │ │ + addeq r4, r7, r8, lsl #14 │ │ │ │ + addeq r3, ip, ip, lsl #7 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq r5, pc, ip, lsl #2 │ │ │ │ - addeq sp, r7, r0, asr sl │ │ │ │ - addseq r4, r0, ip, lsr #2 │ │ │ │ + addseq r4, pc, ip, asr #29 │ │ │ │ + addeq sp, r7, r0, lsl r8 │ │ │ │ + addseq r3, r0, ip, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ 347d50 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -207666,41 +207666,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 347d54 │ │ │ │ ldr r1, [pc, #204] @ 347d58 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #184] @ 347d5c │ │ │ │ ldr r1, [pc, #184] @ 347d60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #152] @ 347d64 │ │ │ │ ldr r1, [pc, #152] @ 347d68 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #120] @ 347d6c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ 347d70 │ │ │ │ ldr r3, [pc, #96] @ 347d74 │ │ │ │ ldr r0, [pc, #96] @ 347d78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ @@ -207712,23 +207712,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r5, pc, ip, lsr #1 │ │ │ │ - addeq ip, r6, r0, lsl r2 │ │ │ │ - addeq fp, r9, r8, ror #4 │ │ │ │ - addeq sp, r7, r0, ror #19 │ │ │ │ - addeq sp, r7, r0, lsl #20 │ │ │ │ - ldrdeq sl, [r7], r0 │ │ │ │ - strdeq r1, [r7], r4 │ │ │ │ + addseq r4, pc, ip, ror #28 │ │ │ │ + ldrdeq fp, [r6], r0 │ │ │ │ + addeq fp, r9, r8, lsr #32 │ │ │ │ + addeq sp, r7, r0, lsr #15 │ │ │ │ + addeq sp, r7, r0, asr #15 │ │ │ │ + umulleq sl, r7, r0, r1 │ │ │ │ + @ instruction: 0x00871bb4 │ │ │ │ tsteq r7, r4, lsr #2 │ │ │ │ - addeq sp, r7, r0, lsr r9 │ │ │ │ + strdeq sp, [r7], r0 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 347de0 │ │ │ │ @@ -207738,28 +207738,28 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #40] @ 347dec │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r0, #32000 @ 0x7d00 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8b615c │ │ │ │ - addseq r4, pc, r8, lsl #31 │ │ │ │ - addeq sp, r7, r4, asr #17 │ │ │ │ - addeq sp, r7, ip, lsr #17 │ │ │ │ - addeq ip, r7, r0, lsr #24 │ │ │ │ + b 8b5f1c │ │ │ │ + addseq r4, pc, r8, asr #26 │ │ │ │ + addeq sp, r7, r4, lsl #13 │ │ │ │ + addeq sp, r7, ip, ror #12 │ │ │ │ + addeq ip, r7, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ 347eb0 │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -207768,52 +207768,52 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #128] @ 347ebc │ │ │ │ ldr r1, [pc, #128] @ 347ec0 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r5, #3368] @ 0xd28 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [r5, #3372] @ 0xd2c │ │ │ │ ldr r1, [pc, #68] @ 347ec4 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #64] @ 347ec8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9299a4 │ │ │ │ - addseq r4, pc, r8, lsl pc @ │ │ │ │ - addeq sp, r7, r8, asr #16 │ │ │ │ - addeq sp, r7, ip, lsr #16 │ │ │ │ - addeq ip, r6, r8, asr r0 │ │ │ │ - addeq fp, r9, ip, lsr #1 │ │ │ │ - addeq r3, ip, r4, lsl #6 │ │ │ │ + b 929764 │ │ │ │ + @ instruction: 0x009f4cd8 │ │ │ │ + addeq sp, r7, r8, lsl #12 │ │ │ │ + addeq sp, r7, ip, ror #11 │ │ │ │ + addeq fp, r6, r8, lsl lr │ │ │ │ + addeq sl, r9, ip, ror #28 │ │ │ │ + addeq r3, ip, r4, asr #1 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 00347ecc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -207853,15 +207853,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl a85910 │ │ │ │ + bl a856d0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ blt 348184 │ │ │ │ cmp r7, r1 │ │ │ │ cmpeq r6, r5 │ │ │ │ bne 348114 │ │ │ │ ldr r3, [pc, #600] @ 3481f8 │ │ │ │ @@ -207869,15 +207869,15 @@ │ │ │ │ sbcs r3, r8, r7 │ │ │ │ bcc 3481c8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 9ebafc │ │ │ │ + bl 9eb8bc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r6, r7 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ beq 347f24 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov ip, r5 │ │ │ │ @@ -207911,68 +207911,68 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl a81dd8 │ │ │ │ + bl a81b98 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3480a8 │ │ │ │ ands r0, r0, #2 │ │ │ │ bne 347ff8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ cmp r0, #0 │ │ │ │ bge 347ff8 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ - bl 92a9b8 │ │ │ │ + bl 92a778 │ │ │ │ rsb r5, r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 9eb7a0 │ │ │ │ + bl 9eb560 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ ldr r3, [pc, #284] @ 3481fc │ │ │ │ ldr r1, [pc, #284] @ 348200 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #276] @ 348204 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b73e24 │ │ │ │ + bl b73be4 │ │ │ │ b 347f2c │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 92a9b8 │ │ │ │ + bl 92a778 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 9eb7a0 │ │ │ │ + bl 9eb560 │ │ │ │ ldr r3, [pc, #196] @ 348208 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r1, [pc, #180] @ 34820c │ │ │ │ ldr r3, [pc, #180] @ 348210 │ │ │ │ @@ -207981,31 +207981,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 347f2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 9eb7a0 │ │ │ │ + bl 9eb560 │ │ │ │ ldr ip, [pc, #128] @ 348214 │ │ │ │ ldr r3, [pc, #128] @ 348218 │ │ │ │ ldr r1, [pc, #128] @ 34821c │ │ │ │ add ip, pc, ip │ │ │ │ rsb r5, r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r4, r8 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {r5, ip, lr} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl b73e24 │ │ │ │ + bl b73be4 │ │ │ │ b 347f2c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 348220 │ │ │ │ ldr r1, [pc, #80] @ 348224 │ │ │ │ ldr r0, [pc, #80] @ 348228 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -208013,26 +208013,26 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq ip, r8, lsl pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq ip, r8, lr, r0 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ - addeq sp, r7, r4, lsl #13 │ │ │ │ - ldrdeq sp, [r7], r4 │ │ │ │ - umullseq r4, pc, r8, ip @ │ │ │ │ - @ instruction: 0x0087d5b4 │ │ │ │ - addeq sp, r7, r0, ror #10 │ │ │ │ - addseq r4, pc, ip, lsr #24 │ │ │ │ - addeq sp, r7, ip, lsr r5 │ │ │ │ - addseq r4, pc, r8, ror #23 │ │ │ │ - addeq sp, r7, ip, lsl r5 │ │ │ │ - @ instruction: 0x009f4bb4 │ │ │ │ - addeq sp, r7, r8, ror #9 │ │ │ │ - addeq sp, r7, r8, ror #10 │ │ │ │ + addeq sp, r7, r4, asr #8 │ │ │ │ + umulleq sp, r7, r4, r3 │ │ │ │ + addseq r4, pc, r8, asr sl @ │ │ │ │ + addeq sp, r7, r4, ror r3 │ │ │ │ + addeq sp, r7, r0, lsr #6 │ │ │ │ + addseq r4, pc, ip, ror #19 │ │ │ │ + strdeq sp, [r7], ip │ │ │ │ + addseq r4, pc, r8, lsr #19 │ │ │ │ + ldrdeq sp, [r7], ip │ │ │ │ + addseq r4, pc, r4, ror r9 @ │ │ │ │ + addeq sp, r7, r8, lsr #5 │ │ │ │ + addeq sp, r7, r8, lsr #6 │ │ │ │ │ │ │ │ 0034822c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #844] @ 348590 │ │ │ │ @@ -208064,29 +208064,29 @@ │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r5, r2 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc 34843c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1558 │ │ │ │ + bl bb1318 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3484a8 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ bcs 3484d8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1558 │ │ │ │ + bl bb1318 │ │ │ │ cmp r1, #0 │ │ │ │ bne 34850c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r0, #1 │ │ │ │ beq 348304 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1558 │ │ │ │ + bl bb1318 │ │ │ │ cmp r1, #0 │ │ │ │ bne 34853c │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #648] @ 348598 │ │ │ │ ldr r3, [pc, #640] @ 348594 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -208101,15 +208101,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, r3 │ │ │ │ bne 34858c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9efca0 │ │ │ │ + bl 9efa60 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 34848c │ │ │ │ cmp r0, #0 │ │ │ │ bne 34838c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -208125,18 +208125,18 @@ │ │ │ │ bne 3482b0 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ b 3482b8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9efca0 │ │ │ │ + bl 9efa60 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ebafc │ │ │ │ + bl 9eb8bc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 348470 │ │ │ │ cmp r5, #0 │ │ │ │ bne 3483ec │ │ │ │ cmp r7, #0 │ │ │ │ @@ -208169,15 +208169,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, #0 │ │ │ │ b 348308 │ │ │ │ cmp r7, #0 │ │ │ │ bne 34856c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -208196,81 +208196,81 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 348468 │ │ │ │ ldr r3, [pc, #212] @ 3485b4 │ │ │ │ ldr ip, [pc, #212] @ 3485b8 │ │ │ │ ldr lr, [pc, #212] @ 3485bc │ │ │ │ ldr r1, [pc, #212] @ 3485c0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 348468 │ │ │ │ ldr r3, [pc, #176] @ 3485c4 │ │ │ │ ldr ip, [pc, #176] @ 3485c8 │ │ │ │ ldr r1, [pc, #176] @ 3485cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 348468 │ │ │ │ ldr r3, [pc, #140] @ 3485d0 │ │ │ │ ldr ip, [pc, #140] @ 3485d4 │ │ │ │ ldr r1, [pc, #140] @ 3485d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 348468 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 3483ec │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ b 3483ec │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ bl 27ee30 │ │ │ │ @ instruction: 0x010c0bb8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [ip, -r4] │ │ │ │ - addseq r4, pc, r0, asr #18 │ │ │ │ - addeq sp, r7, r8, asr #6 │ │ │ │ - addeq sp, r7, r0, ror r2 │ │ │ │ - @ instruction: 0x009f48d0 │ │ │ │ - addeq sp, r7, r8, lsl r3 │ │ │ │ - addeq sp, r7, r4, lsl #4 │ │ │ │ - umullseq r4, pc, ip, r8 @ │ │ │ │ - addeq sp, r7, ip, lsl r3 │ │ │ │ + addseq r4, pc, r0, lsl #14 │ │ │ │ + addeq sp, r7, r8, lsl #2 │ │ │ │ + addeq sp, r7, r0, lsr r0 │ │ │ │ + umullseq r4, pc, r0, r6 @ │ │ │ │ + ldrdeq sp, [r7], r8 │ │ │ │ + addeq ip, r7, r4, asr #31 │ │ │ │ + addseq r4, pc, ip, asr r6 @ │ │ │ │ + ldrdeq sp, [r7], ip │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrdeq sp, [r7], r0 │ │ │ │ - addseq r4, pc, ip, ror #16 │ │ │ │ - addeq sp, r7, ip, lsl r3 │ │ │ │ - addeq sp, r7, r0, lsr #3 │ │ │ │ - addseq r4, pc, ip, lsr r8 @ │ │ │ │ - addeq sp, r7, r4, lsr #6 │ │ │ │ - addeq sp, r7, r0, ror r1 │ │ │ │ + umulleq ip, r7, r0, pc @ │ │ │ │ + addseq r4, pc, ip, lsr #12 │ │ │ │ + ldrdeq sp, [r7], ip │ │ │ │ + addeq ip, r7, r0, ror #30 │ │ │ │ + @ instruction: 0x009f45fc │ │ │ │ + addeq sp, r7, r4, ror #1 │ │ │ │ + addeq ip, r7, r0, lsr pc │ │ │ │ │ │ │ │ 003485dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -208290,67 +208290,67 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r9, #0 │ │ │ │ adc r1, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 9ec0c4 │ │ │ │ + bl 9ebe84 │ │ │ │ cmp r0, r5 │ │ │ │ blt 34871c │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3486dc │ │ │ │ cmp r3, #2 │ │ │ │ beq 348674 │ │ │ │ cmp r3, r5 │ │ │ │ bne 34873c │ │ │ │ mov r0, r6 │ │ │ │ - bl 9edeb4 │ │ │ │ + bl 9edc74 │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #4 │ │ │ │ beq 3486ec │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ beq 348708 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9edebc │ │ │ │ + bl 9edc7c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9edb6c │ │ │ │ + bl 9ed92c │ │ │ │ mov r0, r6 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ - bl 9e3f70 │ │ │ │ + bl 9e3d30 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bne 348680 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9edbe8 │ │ │ │ + bl 9ed9a8 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ mov r7, r0 │ │ │ │ bne 34868c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9edbe8 │ │ │ │ + bl 9ed9a8 │ │ │ │ mov r8, r0 │ │ │ │ b 34868c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -208416,27 +208416,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 348910 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 348864 │ │ │ │ ldr r3, [pc, #212] @ 348914 │ │ │ │ ldr r0, [pc, #212] @ 348918 │ │ │ │ ldr r1, [pc, #212] @ 34891c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ ldr r2, [pc, #200] @ 348920 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -208467,27 +208467,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r2, [pc, #60] @ 348930 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 348864 │ │ │ │ - addseq r4, pc, r0, ror r5 @ │ │ │ │ - ldrdeq sp, [r7], r8 │ │ │ │ - umulleq ip, r7, ip, lr │ │ │ │ + addseq r4, pc, r0, lsr r3 @ │ │ │ │ + umulleq ip, r7, r8, lr │ │ │ │ + addeq ip, r7, ip, asr ip │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - addseq r4, pc, r0, asr #10 │ │ │ │ - addeq sp, r7, r8, rrx │ │ │ │ - addeq ip, r7, r8, ror #28 │ │ │ │ + addseq r4, pc, r0, lsl #6 │ │ │ │ + addeq ip, r7, r8, lsr #28 │ │ │ │ + addeq ip, r7, r8, lsr #24 │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - addseq r4, pc, r4, lsr #9 │ │ │ │ - addeq ip, r7, ip, ror #31 │ │ │ │ - addeq ip, r7, ip, asr #27 │ │ │ │ + addseq r4, pc, r4, ror #4 │ │ │ │ + addeq ip, r7, ip, lsr #27 │ │ │ │ + addeq ip, r7, ip, lsl #23 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 00348934 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -208782,25 +208782,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ bl 27ea34 │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [r9] │ │ │ │ - bl 9ed020 │ │ │ │ + bl 9ecde0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ ldr fp, [pc, #440] @ 348fc4 │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ blt 348e94 │ │ │ │ ldrb r3, [sp, #562] @ 0x232 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne 348e94 │ │ │ │ @@ -208821,15 +208821,15 @@ │ │ │ │ ldrb r8, [r4, #6] │ │ │ │ ands r8, r8, #63 @ 0x3f │ │ │ │ beq 348e88 │ │ │ │ add r6, r6, #1 │ │ │ │ mul r2, r6, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ ldr r3, [pc, #328] @ 348fc8 │ │ │ │ sub r2, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bls 348ed8 │ │ │ │ add r4, r4, #16 │ │ │ │ cmp r4, r7 │ │ │ │ bne 348e3c │ │ │ │ @@ -208882,46 +208882,46 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 348fe0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 348f04 │ │ │ │ ldr r0, [pc, #64] @ 348fe4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 348f04 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq ip, r4, ror r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq pc, [fp, -ip] │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ tstpeq fp, r4, ror #30 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r0, ror r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r7, ip, ror r9 │ │ │ │ - addeq ip, r7, r4, lsr #19 │ │ │ │ + addeq ip, r7, ip, lsr r7 │ │ │ │ + addeq ip, r7, r4, ror #14 │ │ │ │ │ │ │ │ 00348fe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ @@ -208941,15 +208941,15 @@ │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - bl 9efd50 │ │ │ │ + bl 9efb10 │ │ │ │ ldr r8, [pc, #800] @ 349378 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3490f0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -209003,15 +209003,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ b 349078 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9ed020 │ │ │ │ + bl 9ecde0 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -209071,32 +209071,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3493a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3490a4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 9ed020 │ │ │ │ + bl 9ecde0 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -209139,31 +209139,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 3493a4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3490a4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [fp, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010bfdb0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tstpeq fp, r8, asr sp @ p-variant is OBSOLETE │ │ │ │ ldreq r4, [r0], #-261 @ 0xfffffefb │ │ │ │ svc 0x00befbef │ │ │ │ mrclt 15, 7, lr, cr11, cr15, {5} │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r7, r0, lsl #14 │ │ │ │ - addeq ip, r7, r0, ror #12 │ │ │ │ + addeq ip, r7, r0, asr #9 │ │ │ │ + addeq ip, r7, r0, lsr #8 │ │ │ │ │ │ │ │ 003493a8 : │ │ │ │ cmp r1, #16 │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ movls r1, #1 │ │ │ │ movhi r1, #0 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ @@ -209171,15 +209171,15 @@ │ │ │ │ andls r1, r1, #1 │ │ │ │ rsb r0, r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3493e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r1, sl, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ lsr r6, r2, #8 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ @@ -209223,15 +209223,15 @@ │ │ │ │ mov fp, #0 │ │ │ │ lsl r2, r2, #3 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ blt 3495a0 │ │ │ │ add r3, r7, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #504 @ 0x1f8 │ │ │ │ add r3, r3, r8 │ │ │ │ @@ -209250,15 +209250,15 @@ │ │ │ │ bic r2, r7, #508 @ 0x1fc │ │ │ │ mov sl, #512 @ 0x200 │ │ │ │ mov fp, #0 │ │ │ │ bic r2, r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ mov r5, r3 │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3495d0 │ │ │ │ ldr r3, [r4, #3296] @ 0xce0 │ │ │ │ ldr r2, [r4, #3300] @ 0xce4 │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ and r0, r3, #256 @ 0x100 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -209308,18 +209308,18 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecc8 <__printf_chk@plt> │ │ │ │ b 349524 │ │ │ │ - addeq ip, r7, ip, lsr #8 │ │ │ │ - addseq r3, pc, r8, lsr r8 @ │ │ │ │ - addseq r3, pc, ip, lsl #16 │ │ │ │ - addeq ip, r7, r0, lsl #8 │ │ │ │ + addeq ip, r7, ip, ror #3 │ │ │ │ + @ instruction: 0x009f35f8 │ │ │ │ + addseq r3, pc, ip, asr #11 │ │ │ │ + addeq ip, r7, r0, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ lsr r7, r2, #8 │ │ │ │ orr r7, r7, r3, lsl #24 │ │ │ │ @@ -209361,15 +209361,15 @@ │ │ │ │ add r5, r4, #141 @ 0x8d │ │ │ │ mov r8, #1536 @ 0x600 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3497b0 │ │ │ │ lsl r3, r7, #4 │ │ │ │ and r3, r3, #496 @ 0x1f0 │ │ │ │ add r3, r3, r6 │ │ │ │ add r5, r5, r3 │ │ │ │ str r5, [r4, #3280] @ 0xcd0 │ │ │ │ @@ -209386,15 +209386,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ mov sl, #512 @ 0x200 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3497e4 │ │ │ │ ldr r3, [r4, #3296] @ 0xce0 │ │ │ │ ldr r2, [r4, #3300] @ 0xce4 │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ lsr r3, r3, #8 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -209439,18 +209439,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #20 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecc8 <__printf_chk@plt> │ │ │ │ b 349744 │ │ │ │ - addseq r3, pc, r8, lsr #12 │ │ │ │ - addeq ip, r7, r8, lsl r2 │ │ │ │ - addseq r3, pc, r4, lsl #12 │ │ │ │ - strdeq ip, [r7], r8 │ │ │ │ + addseq r3, pc, r8, ror #7 │ │ │ │ + ldrdeq fp, [r7], r8 │ │ │ │ + addseq r3, pc, r4, asr #7 │ │ │ │ + @ instruction: 0x0087bfb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ lsr r5, r2, #16 │ │ │ │ orr r5, r5, r3, lsl #16 │ │ │ │ @@ -209492,15 +209492,15 @@ │ │ │ │ mov r8, #3072 @ 0xc00 │ │ │ │ mov r9, #0 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ str ip, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3499c8 │ │ │ │ lsl r5, r5, #6 │ │ │ │ and r5, r5, #448 @ 0x1c0 │ │ │ │ add r5, r5, r6 │ │ │ │ add r7, r7, r5 │ │ │ │ str r7, [r4, #3280] @ 0xcd0 │ │ │ │ @@ -209520,15 +209520,15 @@ │ │ │ │ mov r8, #2048 @ 0x800 │ │ │ │ mov r9, #0 │ │ │ │ orr r3, r3, sl, lsr #23 │ │ │ │ lsl r2, sl, #9 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3499fc │ │ │ │ ldr r3, [r4, #3296] @ 0xce0 │ │ │ │ ldr r2, [r4, #3300] @ 0xce4 │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ lsr r3, r3, #16 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ @@ -209573,18 +209573,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #40 @ 0x28 │ │ │ │ str sl, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecc8 <__printf_chk@plt> │ │ │ │ b 34995c │ │ │ │ - addseq r3, pc, r0, lsl r4 @ │ │ │ │ - addeq ip, r7, r0 │ │ │ │ - addseq r3, pc, ip, ror #7 │ │ │ │ - addeq fp, r7, r0, ror #31 │ │ │ │ + @ instruction: 0x009f31d0 │ │ │ │ + addeq fp, r7, r0, asr #27 │ │ │ │ + addseq r3, pc, ip, lsr #3 │ │ │ │ + addeq fp, r7, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2480] @ 0x9b0 │ │ │ │ ldr ip, [pc, #996] @ 349e30 │ │ │ │ sub sp, sp, #1568 @ 0x620 │ │ │ │ ldr r3, [pc, #992] @ 349e34 │ │ │ │ @@ -209631,15 +209631,15 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr fp, fp, r3, lsl #23 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ and r5, r5, #256 @ 0x100 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ blt 349e00 │ │ │ │ ldr r8, [r4, #3284] @ 0xcd4 │ │ │ │ rsbs lr, r6, #256 @ 0x100 │ │ │ │ @@ -209690,15 +209690,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r6, [sp] │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ bge 349c2c │ │ │ │ ldr r2, [pc, #556] @ 349e38 │ │ │ │ ldr r1, [pc, #556] @ 349e3c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -209746,15 +209746,15 @@ │ │ │ │ lsl r8, r3, #23 │ │ │ │ lsr r1, r9, #9 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ orr r5, r5, r9, lsl #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 349dd4 │ │ │ │ ldr ip, [r4, #3284] @ 0xcd4 │ │ │ │ cmp ip, #0 │ │ │ │ subne r3, r8, #1 │ │ │ │ @@ -209773,15 +209773,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ bge 349c2c │ │ │ │ ldr r2, [pc, #236] @ 349e44 │ │ │ │ ldr r1, [pc, #236] @ 349e48 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -209834,23 +209834,23 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecc8 <__printf_chk@plt> │ │ │ │ b 349c34 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010bf3b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r3, pc, r0, ror #3 │ │ │ │ - strdeq fp, [r7], r4 │ │ │ │ + addseq r2, pc, r0, lsr #31 │ │ │ │ + @ instruction: 0x0087bbb4 │ │ │ │ smlabteq fp, r8, r1, pc @ │ │ │ │ - umullseq r3, pc, r4, r0 @ │ │ │ │ - addeq fp, r7, r8, lsr #25 │ │ │ │ - addseq r3, pc, r0, lsl r0 @ │ │ │ │ - addeq fp, r7, r4, lsl #24 │ │ │ │ - addseq r2, pc, r4, ror #31 │ │ │ │ - ldrdeq fp, [r7], r8 │ │ │ │ + addseq r2, pc, r4, asr lr @ │ │ │ │ + addeq fp, r7, r8, ror #20 │ │ │ │ + @ instruction: 0x009f2dd0 │ │ │ │ + addeq fp, r7, r4, asr #19 │ │ │ │ + addseq r2, pc, r4, lsr #27 │ │ │ │ + umulleq fp, r7, r8, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2488] @ 0x9b8 │ │ │ │ ldr ip, [pc, #976] @ 34a244 │ │ │ │ sub sp, sp, #1568 @ 0x620 │ │ │ │ ldr r3, [pc, #972] @ 34a248 │ │ │ │ @@ -209894,15 +209894,15 @@ │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ lsl r2, r7, #9 │ │ │ │ strd r8, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a218 │ │ │ │ ldr r8, [r4, #3284] @ 0xcd4 │ │ │ │ rsbs lr, r5, #512 @ 0x200 │ │ │ │ rsc r1, fp, #0 │ │ │ │ @@ -209953,15 +209953,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a044 │ │ │ │ ldr r2, [pc, #548] @ 34a24c │ │ │ │ ldr r1, [pc, #548] @ 34a250 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #80 @ 0x50 │ │ │ │ @@ -210008,15 +210008,15 @@ │ │ │ │ lsl r7, r3, #23 │ │ │ │ lsr r1, r6, #9 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ orr r5, r5, r6, lsl #23 │ │ │ │ lsr r7, r7, #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a1ec │ │ │ │ ldr ip, [r4, #3284] @ 0xcd4 │ │ │ │ cmp ip, #0 │ │ │ │ subne r3, r7, #1 │ │ │ │ @@ -210035,15 +210035,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a044 │ │ │ │ ldr r2, [pc, #232] @ 34a258 │ │ │ │ ldr r1, [pc, #232] @ 34a25c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210095,23 +210095,23 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecc8 <__printf_chk@plt> │ │ │ │ b 34a04c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq fp, r8, pc, lr @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r2, pc, r8, asr #27 │ │ │ │ - ldrdeq fp, [r7], ip │ │ │ │ + addseq r2, pc, r8, lsl #23 │ │ │ │ + umulleq fp, r7, ip, r7 │ │ │ │ @ instruction: 0x010bedb0 │ │ │ │ - addseq r2, pc, ip, ror ip @ │ │ │ │ - umulleq fp, r7, r0, r8 │ │ │ │ - @ instruction: 0x009f2bf8 │ │ │ │ - addeq fp, r7, ip, ror #15 │ │ │ │ - @ instruction: 0x009f2bd0 │ │ │ │ - addeq fp, r7, r4, asr #15 │ │ │ │ + addseq r2, pc, ip, lsr sl @ │ │ │ │ + addeq fp, r7, r0, asr r6 │ │ │ │ + @ instruction: 0x009f29b8 │ │ │ │ + addeq fp, r7, ip, lsr #11 │ │ │ │ + umullseq r2, pc, r0, r9 @ │ │ │ │ + addeq fp, r7, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #952] @ 0x3b8 │ │ │ │ ldr ip, [pc, #1004] @ 34a674 │ │ │ │ sub sp, sp, #3104 @ 0xc20 │ │ │ │ ldr r3, [pc, #1000] @ 34a678 │ │ │ │ @@ -210160,15 +210160,15 @@ │ │ │ │ lsl r2, r6, #9 │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a644 │ │ │ │ ldr r8, [r4, #3284] @ 0xcd4 │ │ │ │ rsbs lr, r5, #2048 @ 0x800 │ │ │ │ rsc r3, r7, #0 │ │ │ │ asr r9, r8, #31 │ │ │ │ @@ -210218,15 +210218,15 @@ │ │ │ │ mov r8, #2048 @ 0x800 │ │ │ │ mov r9, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a46c │ │ │ │ ldr r2, [pc, #560] @ 34a67c │ │ │ │ ldr r1, [pc, #560] @ 34a680 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210274,15 +210274,15 @@ │ │ │ │ lsl r8, r3, #23 │ │ │ │ lsr r1, r9, #9 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ orr r5, r5, r9, lsl #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34a618 │ │ │ │ ldr ip, [r4, #3284] @ 0xcd4 │ │ │ │ cmp ip, #0 │ │ │ │ subne r3, r8, #1 │ │ │ │ @@ -210301,15 +210301,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a46c │ │ │ │ ldr r2, [pc, #240] @ 34a688 │ │ │ │ ldr r1, [pc, #240] @ 34a68c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -210363,68 +210363,68 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecc8 <__printf_chk@plt> │ │ │ │ b 34a474 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r4, ror fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r2, pc, r0, lsr #19 │ │ │ │ - @ instruction: 0x0087b5b4 │ │ │ │ + addseq r2, pc, r0, ror #14 │ │ │ │ + addeq fp, r7, r4, ror r3 │ │ │ │ smlabbeq fp, r8, r9, lr │ │ │ │ - addseq r2, pc, r4, asr r8 @ │ │ │ │ - addeq fp, r7, r8, ror #8 │ │ │ │ - addseq r2, pc, ip, asr #15 │ │ │ │ - addeq fp, r7, r0, asr #7 │ │ │ │ - addseq r2, pc, r0, lsr #15 │ │ │ │ - umulleq fp, r7, r4, r3 │ │ │ │ + addseq r2, pc, r4, lsl r6 @ │ │ │ │ + addeq fp, r7, r8, lsr #4 │ │ │ │ + addseq r2, pc, ip, lsl #11 │ │ │ │ + addeq fp, r7, r0, lsl #3 │ │ │ │ + addseq r2, pc, r0, ror #10 │ │ │ │ + addeq fp, r7, r4, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 34a748 │ │ │ │ ldr r2, [pc, #144] @ 34a74c │ │ │ │ ldr r1, [pc, #144] @ 34a750 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #112] @ 34a754 │ │ │ │ ldr r1, [pc, #112] @ 34a758 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #92] @ 34a75c │ │ │ │ ldr r1, [pc, #92] @ 34a760 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r2, pc, r4, lsr r7 @ │ │ │ │ - addeq r9, r6, ip, asr #15 │ │ │ │ - addeq r8, r9, r8, lsr #16 │ │ │ │ + @ instruction: 0x009f24f4 │ │ │ │ + addeq r9, r6, ip, lsl #11 │ │ │ │ + addeq r8, r9, r8, ror #11 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r4, asr r0 │ │ │ │ @ instruction: 0x00aa0cb8 │ │ │ │ tsteq r7, ip, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -210461,17 +210461,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34a80c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 34a810 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r2, pc, r4, lsl #12 │ │ │ │ - addeq fp, r7, r4, lsr r2 │ │ │ │ - addeq fp, r7, r0, asr #4 │ │ │ │ + addseq r2, pc, r4, asr #7 │ │ │ │ + strdeq sl, [r7], r4 │ │ │ │ + addeq fp, r7, r0 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3512] @ 0xdb8 │ │ │ │ ldr ip, [pc, #1124] @ 34ac90 │ │ │ │ ldr r3, [pc, #1124] @ 34ac94 │ │ │ │ @@ -210527,15 +210527,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ lsr fp, r7, #9 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34ac64 │ │ │ │ ldr r0, [pc, #888] @ 34ac9c │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bic r2, r0, r5 │ │ │ │ and r0, r0, r5 │ │ │ │ @@ -210547,15 +210547,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34ac3c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ bl 27ea34 │ │ │ │ ldr r3, [r6, #116] @ 0x74 │ │ │ │ @@ -210584,15 +210584,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34a9c0 │ │ │ │ lsr r2, r4, #9 │ │ │ │ orr r2, r2, fp, lsl #23 │ │ │ │ ldr r1, [pc, #664] @ 34aca4 │ │ │ │ str r2, [sp] │ │ │ │ lsr r2, fp, #9 │ │ │ │ @@ -210609,15 +210609,15 @@ │ │ │ │ lsr r1, fp, #9 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ lsr r7, r4, #9 │ │ │ │ orr r7, r7, fp, lsl #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34ac10 │ │ │ │ sub r2, r5, #1 │ │ │ │ lsl r2, r2, #23 │ │ │ │ lsr r2, r2, #23 │ │ │ │ @@ -210630,15 +210630,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34abc4 │ │ │ │ ldr r2, [pc, #492] @ 34aca8 │ │ │ │ ldr r3, [pc, #468] @ 34ac94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -210691,15 +210691,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr r3, r3, r4, lsr #23 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ lsl r2, r4, #9 │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34ab68 │ │ │ │ ldr r1, [pc, #256] @ 34acb0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ strd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ @@ -210754,29 +210754,29 @@ │ │ │ │ stm sp, {r3, fp} │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecc8 <__printf_chk@plt> │ │ │ │ b 34a91c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrdeq lr, [fp, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, r7, r4, lsl #4 │ │ │ │ + addeq sl, r7, r4, asr #31 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq r2, pc, r4, asr #8 │ │ │ │ - strdeq sl, [r7], r4 │ │ │ │ + addseq r2, pc, r4, lsl #4 │ │ │ │ + @ instruction: 0x0087adb4 │ │ │ │ tsteq fp, r8, asr #6 │ │ │ │ - umullseq r2, pc, ip, r2 @ │ │ │ │ - addeq sl, r7, r8, asr lr │ │ │ │ - addseq r2, pc, r0, lsr #4 │ │ │ │ - addeq sl, r7, r4, lsr lr │ │ │ │ - @ instruction: 0x009f21d4 │ │ │ │ - addeq sl, r7, r4, asr #27 │ │ │ │ - addseq r2, pc, r8, lsr #3 │ │ │ │ - @ instruction: 0x0087adb8 │ │ │ │ - addseq r2, pc, r0, lsl #3 │ │ │ │ - addeq sl, r7, r0, ror sp │ │ │ │ + addseq r2, pc, ip, asr r0 @ │ │ │ │ + addeq sl, r7, r8, lsl ip │ │ │ │ + addseq r1, pc, r0, ror #31 │ │ │ │ + strdeq sl, [r7], r4 │ │ │ │ + umullseq r1, pc, r4, pc @ │ │ │ │ + addeq sl, r7, r4, lsl #23 │ │ │ │ + addseq r1, pc, r8, ror #30 │ │ │ │ + addeq sl, r7, r8, ror fp │ │ │ │ + addseq r1, pc, r0, asr #30 │ │ │ │ + addeq sl, r7, r0, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3512] @ 0xdb8 │ │ │ │ ldr ip, [pc, #1112] @ 34b144 │ │ │ │ ldr r3, [pc, #1112] @ 34b148 │ │ │ │ sub sp, sp, #548 @ 0x224 │ │ │ │ @@ -210831,15 +210831,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ lsr sl, r5, #9 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b118 │ │ │ │ ldr r0, [pc, #876] @ 34b150 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bic r2, r0, r7 │ │ │ │ and r0, r0, r7 │ │ │ │ @@ -210851,15 +210851,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b0f0 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r0, fp │ │ │ │ bl 27ea34 │ │ │ │ ldr r3, [r6, #116] @ 0x74 │ │ │ │ @@ -210888,15 +210888,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, sl │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34ae80 │ │ │ │ lsr r2, r4, #9 │ │ │ │ orr r2, r2, sl, lsl #23 │ │ │ │ ldr r1, [pc, #652] @ 34b158 │ │ │ │ str r2, [sp] │ │ │ │ lsr r2, sl, #9 │ │ │ │ @@ -210913,15 +210913,15 @@ │ │ │ │ lsr r1, sl, #9 │ │ │ │ str fp, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, sl │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ lsr r5, r4, #9 │ │ │ │ orr r5, r5, sl, lsl #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b0c4 │ │ │ │ sub r2, r7, #1 │ │ │ │ lsl r2, r2, #23 │ │ │ │ lsr r2, r2, #23 │ │ │ │ @@ -210934,15 +210934,15 @@ │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b078 │ │ │ │ ldr r2, [pc, #480] @ 34b15c │ │ │ │ ldr r3, [pc, #456] @ 34b148 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -210992,15 +210992,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr r3, r3, r4, lsr #23 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ lsl r2, r4, #9 │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34b01c │ │ │ │ ldr r1, [pc, #256] @ 34b164 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ strd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ @@ -211055,29 +211055,29 @@ │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecc8 <__printf_chk@plt> │ │ │ │ b 34addc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r4, lsl r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sl, r7, r4, asr #26 │ │ │ │ + addeq sl, r7, r4, lsl #22 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq r1, pc, r4, lsl #31 │ │ │ │ - addeq sl, r7, r4, lsr fp │ │ │ │ + addseq r1, pc, r4, asr #26 │ │ │ │ + strdeq sl, [r7], r4 │ │ │ │ smlabbeq fp, r8, lr, sp │ │ │ │ - addseq r1, pc, r8, ror #27 │ │ │ │ - addeq sl, r7, r4, lsr #19 │ │ │ │ - addseq r1, pc, ip, ror #26 │ │ │ │ - addeq sl, r7, r0, lsl #19 │ │ │ │ - addseq r1, pc, r0, lsr #26 │ │ │ │ - addeq sl, r7, r0, lsl r9 │ │ │ │ - @ instruction: 0x009f1cf4 │ │ │ │ - addeq sl, r7, r4, lsl #18 │ │ │ │ - addseq r1, pc, ip, asr #25 │ │ │ │ - @ instruction: 0x0087a8bc │ │ │ │ + addseq r1, pc, r8, lsr #23 │ │ │ │ + addeq sl, r7, r4, ror #14 │ │ │ │ + addseq r1, pc, ip, lsr #22 │ │ │ │ + addeq sl, r7, r0, asr #14 │ │ │ │ + addseq r1, pc, r0, ror #21 │ │ │ │ + ldrdeq sl, [r7], r0 │ │ │ │ + @ instruction: 0x009f1ab4 │ │ │ │ + addeq sl, r7, r4, asr #13 │ │ │ │ + addseq r1, pc, ip, lsl #21 │ │ │ │ + addeq sl, r7, ip, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3512] @ 0xdb8 │ │ │ │ ldr ip, [pc, #1124] @ 34b604 │ │ │ │ ldr r3, [pc, #1124] @ 34b608 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -211132,15 +211132,15 @@ │ │ │ │ mov r8, #512 @ 0x200 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ lsr fp, r7, #9 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b5d8 │ │ │ │ ldr r0, [pc, #888] @ 34b610 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bic r2, r0, r5 │ │ │ │ and r0, r0, r5 │ │ │ │ @@ -211152,15 +211152,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b5b0 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ bl 27ea34 │ │ │ │ ldr r3, [r6, #116] @ 0x74 │ │ │ │ @@ -211189,15 +211189,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34b334 │ │ │ │ lsr r2, r4, #9 │ │ │ │ orr r2, r2, fp, lsl #23 │ │ │ │ ldr r1, [pc, #664] @ 34b618 │ │ │ │ str r2, [sp] │ │ │ │ lsr r2, fp, #9 │ │ │ │ @@ -211214,15 +211214,15 @@ │ │ │ │ lsr r1, fp, #9 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ mov r3, fp │ │ │ │ strd r8, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ lsr r7, r4, #9 │ │ │ │ orr r7, r7, fp, lsl #23 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b584 │ │ │ │ sub r2, r5, #1 │ │ │ │ lsl r2, r2, #23 │ │ │ │ lsr r2, r2, #23 │ │ │ │ @@ -211235,15 +211235,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b538 │ │ │ │ ldr r2, [pc, #492] @ 34b61c │ │ │ │ ldr r3, [pc, #468] @ 34b608 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -211296,15 +211296,15 @@ │ │ │ │ lsl r3, r5, #9 │ │ │ │ str r2, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ orr r3, r3, r4, lsr #23 │ │ │ │ ldr r0, [r6, #128] @ 0x80 │ │ │ │ lsl r2, r4, #9 │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ bge 34b4dc │ │ │ │ ldr r1, [pc, #256] @ 34b624 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ strd r4, [sp] │ │ │ │ mov r0, #1 │ │ │ │ @@ -211359,74 +211359,74 @@ │ │ │ │ stm sp, {r3, fp} │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecc8 <__printf_chk@plt> │ │ │ │ b 34b290 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r4, ror #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq sl, r7, r0, r8 │ │ │ │ + addeq sl, r7, r0, asr r6 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x009f1ad0 │ │ │ │ - addeq sl, r7, r0, lsl #13 │ │ │ │ + umullseq r1, pc, r0, r8 @ │ │ │ │ + addeq sl, r7, r0, asr #8 │ │ │ │ ldrdeq sp, [fp, -r4] │ │ │ │ - addseq r1, pc, r8, lsr #18 │ │ │ │ - addeq sl, r7, r4, ror #9 │ │ │ │ - addseq r1, pc, ip, lsr #17 │ │ │ │ - addeq sl, r7, r0, asr #9 │ │ │ │ - addseq r1, pc, r0, ror #16 │ │ │ │ - addeq sl, r7, r0, asr r4 │ │ │ │ - addseq r1, pc, r4, lsr r8 @ │ │ │ │ - addeq sl, r7, r4, asr #8 │ │ │ │ - addseq r1, pc, ip, lsl #16 │ │ │ │ - strdeq sl, [r7], ip │ │ │ │ + addseq r1, pc, r8, ror #13 │ │ │ │ + addeq sl, r7, r4, lsr #5 │ │ │ │ + addseq r1, pc, ip, ror #12 │ │ │ │ + addeq sl, r7, r0, lsl #5 │ │ │ │ + addseq r1, pc, r0, lsr #12 │ │ │ │ + addeq sl, r7, r0, lsl r2 │ │ │ │ + @ instruction: 0x009f15f4 │ │ │ │ + addeq sl, r7, r4, lsl #4 │ │ │ │ + addseq r1, pc, ip, asr #11 │ │ │ │ + @ instruction: 0x0087a1bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 34b6b4 │ │ │ │ ldr r2, [pc, #84] @ 34b6b8 │ │ │ │ ldr r1, [pc, #84] @ 34b6bc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #3280] @ 0xcd0 │ │ │ │ add r2, r0, #141 @ 0x8d │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [r0, #3328] @ 0xd00 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r1, pc, ip, lsl #15 │ │ │ │ - @ instruction: 0x0087a3b8 │ │ │ │ - ldrdeq sl, [r7], r8 │ │ │ │ + addseq r1, pc, ip, asr #10 │ │ │ │ + addeq sl, r7, r8, ror r1 │ │ │ │ + umulleq sl, r7, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 34b738 │ │ │ │ ldr r2, [pc, #96] @ 34b73c │ │ │ │ ldr r1, [pc, #96] @ 34b740 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [r0, #3328] @ 0xd00 │ │ │ │ cmp r1, #3136 @ 0xc40 │ │ │ │ movls r3, r0 │ │ │ │ addls r2, r3, #141 @ 0x8d │ │ │ │ addls r2, r2, r1 │ │ │ │ movls r0, #0 │ │ │ │ mvnhi r0, #21 │ │ │ │ @@ -211434,32 +211434,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r1, pc, r4, lsl r7 @ │ │ │ │ - addeq sl, r7, r0, asr #6 │ │ │ │ - addeq sl, r7, ip, asr r5 │ │ │ │ + @ instruction: 0x009f14d4 │ │ │ │ + addeq sl, r7, r0, lsl #2 │ │ │ │ + addeq sl, r7, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 34b7d4 │ │ │ │ ldr r2, [pc, #120] @ 34b7d8 │ │ │ │ ldr r1, [pc, #120] @ 34b7dc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r3, r0, #3296 @ 0xce0 │ │ │ │ str r2, [r0, #3288] @ 0xcd8 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r3, [r0, #3308] @ 0xcec │ │ │ │ @@ -211473,17 +211473,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umullseq r1, pc, r0, r6 @ │ │ │ │ - @ instruction: 0x0087a2bc │ │ │ │ - ldrdeq sl, [r7], ip │ │ │ │ + addseq r1, pc, r0, asr r4 @ │ │ │ │ + addeq sl, r7, ip, ror r0 │ │ │ │ + umulleq sl, r7, ip, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #668] @ 34ba94 │ │ │ │ ldr r8, [pc, #668] @ 34ba98 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -211492,15 +211492,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #212 @ 0xd4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #628] @ 34baa0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrb r3, [r0, #97] @ 0x61 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r2, r1, r3, lsl #2 │ │ │ │ ldr r3, [r1, r3, lsl #2] │ │ │ │ @@ -211555,29 +211555,29 @@ │ │ │ │ mov r2, #1 │ │ │ │ str lr, [r4, #112] @ 0x70 │ │ │ │ str ip, [r4, #120] @ 0x78 │ │ │ │ str r1, [r4, #3316] @ 0xcf4 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ beq 34b9b8 │ │ │ │ - bl 9edd44 │ │ │ │ + bl 9edb04 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34ba48 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ strd r2, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, #3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9ec0c4 │ │ │ │ + bl 9ebe84 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34b9e0 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ - bl a85910 │ │ │ │ + bl a856d0 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ ldr ip, [r4, #108] @ 0x6c │ │ │ │ lsl r2, r3, r2 │ │ │ │ add r2, r2, r3, lsl ip │ │ │ │ cmp r0, r2 │ │ │ │ asr r2, r2, #31 │ │ │ │ @@ -211621,15 +211621,15 @@ │ │ │ │ lsl ip, ip, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ ldr r2, [pc, #172] @ 34bacc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -211640,41 +211640,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ mov r2, #424 @ 0x1a8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x009f15f8 │ │ │ │ - addeq sl, r7, ip, lsl r2 │ │ │ │ - addeq sl, r7, ip, lsr r4 │ │ │ │ - @ instruction: 0x009f16d8 │ │ │ │ + @ instruction: 0x009f13b8 │ │ │ │ + ldrdeq r9, [r7], ip │ │ │ │ + strdeq sl, [r7], ip │ │ │ │ + umullseq r1, pc, r8, r4 @ │ │ │ │ @ instruction: 0xfffff8f8 │ │ │ │ @ instruction: 0xffffe9dc │ │ │ │ @ instruction: 0xffffdf84 │ │ │ │ @ instruction: 0xffffef30 │ │ │ │ @ instruction: 0xffffe14c │ │ │ │ @ instruction: 0xffffdaf8 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ @ instruction: 0xffffe4b0 │ │ │ │ @ instruction: 0xffffdc60 │ │ │ │ - addeq sl, r7, r8, asr #4 │ │ │ │ + addeq sl, r7, r8 │ │ │ │ muleq r0, pc, r1 @ │ │ │ │ - umullseq r1, pc, r8, r3 @ │ │ │ │ - addeq sl, r7, r0, lsr #4 │ │ │ │ - addeq r9, r7, ip, asr #31 │ │ │ │ + addseq r1, pc, r8, asr r1 @ │ │ │ │ + addeq r9, r7, r0, ror #31 │ │ │ │ + addeq r9, r7, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #3288] @ 0xcd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ @@ -211707,15 +211707,15 @@ │ │ │ │ ldr r1, [pc, #916] @ 34befc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #236 @ 0xec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 34b744 │ │ │ │ add r2, r0, #141 @ 0x8d │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #3280] @ 0xcd0 │ │ │ │ str r3, [r4, #3284] @ 0xcd4 │ │ │ │ @@ -211929,23 +211929,23 @@ │ │ │ │ ands r3, r3, #255 @ 0xff │ │ │ │ str r0, [r4, #3284] @ 0xcd4 │ │ │ │ strb ip, [r1, r2] │ │ │ │ bne 34bec8 │ │ │ │ b 34bb9c │ │ │ │ mov r0, #2 │ │ │ │ b 34bc84 │ │ │ │ - addseq r1, pc, ip, lsl #5 │ │ │ │ - addeq r8, r6, ip, lsr #6 │ │ │ │ - addeq r7, r9, r8, lsl #7 │ │ │ │ - addseq r1, pc, r4, ror #3 │ │ │ │ - addseq r1, pc, r4, ror #2 │ │ │ │ - addseq r1, pc, ip, lsl #2 │ │ │ │ - umullseq r0, pc, r0, pc @ │ │ │ │ - addeq r9, r7, ip, lsr #28 │ │ │ │ - addseq r1, pc, r8, ror r0 @ │ │ │ │ + addseq r1, pc, ip, asr #32 │ │ │ │ + addeq r8, r6, ip, ror #1 │ │ │ │ + addeq r7, r9, r8, asr #2 │ │ │ │ + addseq r0, pc, r4, lsr #31 │ │ │ │ + addseq r0, pc, r4, lsr #30 │ │ │ │ + addseq r0, pc, ip, asr #29 │ │ │ │ + addseq r0, pc, r0, asr sp @ │ │ │ │ + addeq r9, r7, ip, ror #23 │ │ │ │ + addseq r0, pc, r8, lsr lr @ │ │ │ │ │ │ │ │ 0034bf18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ orr r4, r1, r2, lsl #8 │ │ │ │ @@ -211958,15 +211958,15 @@ │ │ │ │ ldr r2, [pc, #96] @ 34bfac │ │ │ │ orr r4, r4, r3, lsl #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ ldrb r5, [sp, #24] │ │ │ │ ldrb r6, [sp, #28] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r5, #0 │ │ │ │ orr r4, r4, r5, lsl #24 │ │ │ │ ldr r3, [r0, #3308] @ 0xcec │ │ │ │ str r4, [r0, #136] @ 0x88 │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ biceq r3, r3, #128 @ 0x80 │ │ │ │ strb r6, [r0, #140] @ 0x8c │ │ │ │ @@ -211975,17 +211975,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009f0ebc │ │ │ │ - strdeq r9, [r7], ip │ │ │ │ - ldrdeq r9, [r7], ip │ │ │ │ + addseq r0, pc, ip, ror ip @ │ │ │ │ + @ instruction: 0x00879abc │ │ │ │ + umulleq r9, r7, ip, r8 │ │ │ │ │ │ │ │ 0034bfb0 : │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -212002,15 +212002,15 @@ │ │ │ │ ldr r1, [pc, #1008] @ 34c3dc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r3, [r0, #138] @ 0x8a │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34c088 │ │ │ │ ldrb r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34c088 │ │ │ │ @@ -212247,22 +212247,22 @@ │ │ │ │ cmp r5, #53 @ 0x35 │ │ │ │ beq 34c22c │ │ │ │ cmp r5, #224 @ 0xe0 │ │ │ │ beq 34c22c │ │ │ │ cmp r5, #255 @ 0xff │ │ │ │ beq 34c22c │ │ │ │ b 34c074 │ │ │ │ - addseq r0, pc, r4, lsl lr @ │ │ │ │ - addeq r9, r7, r4, lsr sl │ │ │ │ - addeq r9, r7, r4, asr ip │ │ │ │ - @ instruction: 0x009f0ed4 │ │ │ │ - addseq r0, pc, ip, lsl #26 │ │ │ │ - addseq r0, pc, r4, lsr #25 │ │ │ │ - addseq r0, pc, r8, asr ip @ │ │ │ │ - addseq r0, pc, r4, lsr #24 │ │ │ │ + @ instruction: 0x009f0bd4 │ │ │ │ + strdeq r9, [r7], r4 │ │ │ │ + addeq r9, r7, r4, lsl sl │ │ │ │ + umullseq r0, pc, r4, ip @ │ │ │ │ + addseq r0, pc, ip, asr #21 │ │ │ │ + addseq r0, pc, r4, ror #20 │ │ │ │ + addseq r0, pc, r8, lsl sl @ │ │ │ │ + addseq r0, pc, r4, ror #19 │ │ │ │ │ │ │ │ 0034c3f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #292] @ 34c530 │ │ │ │ @@ -212271,15 +212271,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #3284] @ 0xcd4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34c490 │ │ │ │ ldr r3, [r0, #3288] @ 0xcd8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34c46c │ │ │ │ @@ -212336,17 +212336,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, lr │ │ │ │ b 34c4d8 │ │ │ │ - addseq r0, pc, r0, ror #19 │ │ │ │ - addeq r9, r7, r8, lsl #12 │ │ │ │ - addeq r9, r7, r8, lsr #16 │ │ │ │ + addseq r0, pc, r0, lsr #15 │ │ │ │ + addeq r9, r7, r8, asr #7 │ │ │ │ + addeq r9, r7, r8, ror #11 │ │ │ │ │ │ │ │ 0034c53c : │ │ │ │ ldrb r0, [r0, #98] @ 0x62 │ │ │ │ lsl r0, r0, #3 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0034c548 : │ │ │ │ @@ -212363,39 +212363,39 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ beq 34c614 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #172] @ 34c634 │ │ │ │ mov r7, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929638 │ │ │ │ + bl 9293f8 │ │ │ │ ldr r1, [pc, #160] @ 34c638 │ │ │ │ and r2, r7, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927af0 │ │ │ │ + bl 9278b0 │ │ │ │ ldr r1, [pc, #144] @ 34c63c │ │ │ │ and r2, r5, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927af0 │ │ │ │ + bl 9278b0 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r3, [pc, #124] @ 34c640 │ │ │ │ beq 34c60c │ │ │ │ ldr r1, [pc, #120] @ 34c644 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 37fe28 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9299a4 │ │ │ │ + bl 929764 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -212403,31 +212403,31 @@ │ │ │ │ b 34c5e0 │ │ │ │ ldr r1, [pc, #44] @ 34c648 │ │ │ │ ldr r0, [pc, #44] @ 34c64c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #260 @ 0x104 │ │ │ │ bl 66a55c │ │ │ │ - addseq r0, pc, r0, lsr #19 │ │ │ │ + addseq r0, pc, r0, ror #14 │ │ │ │ @ instruction: 0x010bc890 │ │ │ │ - addeq r9, r7, r4, asr #13 │ │ │ │ - addeq r9, r7, ip, lsr r7 │ │ │ │ - addeq r9, r7, r8, lsr r7 │ │ │ │ + addeq r9, r7, r4, lsl #9 │ │ │ │ + strdeq r9, [r7], ip │ │ │ │ + strdeq r9, [r7], r8 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - @ instruction: 0x0095b8b0 │ │ │ │ - @ instruction: 0x009f07d4 │ │ │ │ - umulleq r9, r7, r4, r6 │ │ │ │ + addseq fp, r5, r0, ror r6 │ │ │ │ + umullseq r0, pc, r4, r5 @ │ │ │ │ + addeq r9, r7, r4, asr r4 │ │ │ │ ldr r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 34c670 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930098 │ │ │ │ + b 92fe58 │ │ │ │ @ instruction: 0x00a9edb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -212446,15 +212446,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34c700 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -212463,17 +212463,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 27d258 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 34c724 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b749e8 │ │ │ │ + b b747a8 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - addeq r9, r7, r4, lsl #12 │ │ │ │ + addeq r9, r7, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #288] @ 34c860 │ │ │ │ ldr r3, [pc, #288] @ 34c864 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -212529,65 +212529,65 @@ │ │ │ │ beq 34c848 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 34c880 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34c788 │ │ │ │ ldr r0, [pc, #52] @ 34c884 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34c788 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabteq fp, r4, r6, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010bc698 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, r4, ror r6 │ │ │ │ andeq r1, r0, r8, lsr r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r9, [r7], r4 │ │ │ │ - addeq r9, r7, r4, lsl r5 │ │ │ │ + @ instruction: 0x008792b4 │ │ │ │ + ldrdeq r9, [r7], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 34c92c │ │ │ │ ldr r2, [pc, #140] @ 34c930 │ │ │ │ ldr r1, [pc, #140] @ 34c934 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #112] @ 34c938 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #100] @ 34c93c │ │ │ │ ldr r1, [pc, #100] @ 34c940 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r2, [pc, #76] @ 34c944 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -212595,17 +212595,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, pc, ip, ror sl @ │ │ │ │ - addeq r7, r6, r8, ror #11 │ │ │ │ - addeq r6, r9, r0, asr #12 │ │ │ │ + addseq r1, pc, ip, lsr r8 @ │ │ │ │ + addeq r7, r6, r8, lsr #7 │ │ │ │ + addeq r6, r9, r0, lsl #8 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ tsteq r7, r8, lsr r9 │ │ │ │ adceq lr, r9, r8, lsr #22 │ │ │ │ ldrb r3, [r0, #777] @ 0x309 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34c968 │ │ │ │ @@ -212811,27 +212811,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 34cdf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34cafc │ │ │ │ ldr ip, [pc, #300] @ 34cdf8 │ │ │ │ ldr ip, [r0, ip] │ │ │ │ ldrh ip, [ip] │ │ │ │ cmp ip, #0 │ │ │ │ beq 34ca8c │ │ │ │ ldr ip, [pc, #268] @ 34cdec │ │ │ │ @@ -212851,69 +212851,69 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 34cdfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 34ca8c │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #132] @ 34ce00 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r1, [r4, #1076] @ 0x434 │ │ │ │ b 34ca8c │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 34ce04 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34cafc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, lsr r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r8, lsl r4 │ │ │ │ smlabteq fp, r4, r3, ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r1, pc, r0, asr r8 @ │ │ │ │ - addseq r1, pc, r8, lsr r8 @ │ │ │ │ - addseq r1, pc, r4, lsr r7 @ │ │ │ │ - addeq r9, r7, r8, lsr r3 │ │ │ │ - addseq r1, pc, r0, lsl r7 @ │ │ │ │ - addeq r9, r7, r0, lsl r3 │ │ │ │ + addseq r1, pc, r0, lsl r6 @ │ │ │ │ + @ instruction: 0x009f15f8 │ │ │ │ + @ instruction: 0x009f14f4 │ │ │ │ + strdeq r9, [r7], r8 │ │ │ │ + @ instruction: 0x009f14d0 │ │ │ │ + ldrdeq r9, [r7], r0 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ andeq r6, r0, ip, lsr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, r7, r4, ror #3 │ │ │ │ + addeq r8, r7, r4, lsr #31 │ │ │ │ andeq r6, r0, r8, lsl #4 │ │ │ │ - addeq r9, r7, ip, ror r0 │ │ │ │ - addeq r9, r7, r4, asr #1 │ │ │ │ - addeq r9, r7, r8, asr #2 │ │ │ │ + addeq r8, r7, ip, lsr lr │ │ │ │ + addeq r8, r7, r4, lsl #29 │ │ │ │ + addeq r8, r7, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1100] @ 34d26c │ │ │ │ ldr ip, [pc, #1100] @ 34d270 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -212939,15 +212939,15 @@ │ │ │ │ add r3, r8, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #12 │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [r0, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #764] @ 0x2fc │ │ │ │ add r7, r0, #768 @ 0x300 │ │ │ │ orrs r3, r2, r1 │ │ │ │ mov r4, r0 │ │ │ │ beq 34cf58 │ │ │ │ ldr r3, [r0, #756] @ 0x2f4 │ │ │ │ @@ -212967,21 +212967,21 @@ │ │ │ │ ldr r2, [pc, #928] @ 34d288 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 8e5a6c │ │ │ │ + bl 8e582c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34cf80 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ ldr r2, [pc, #876] @ 34d28c │ │ │ │ ldr r3, [pc, #844] @ 34d270 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -212998,47 +212998,47 @@ │ │ │ │ ldr r1, [pc, #816] @ 34d294 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #812] @ 34d298 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 34cf0c │ │ │ │ mov r0, fp │ │ │ │ - bl 8e321c │ │ │ │ + bl 8e2fdc │ │ │ │ ldr r2, [pc, #780] @ 34d29c │ │ │ │ ldr r1, [pc, #780] @ 34d2a0 │ │ │ │ add r8, r8, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [r4, #1060] @ 0x424 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, fp │ │ │ │ bl 3813a8 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34d20c │ │ │ │ - bl 9edd44 │ │ │ │ + bl 9edb04 │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ movne r2, #1 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ moveq r2, #3 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9ec0c4 │ │ │ │ + bl 9ebe84 │ │ │ │ cmp r0, #0 │ │ │ │ blt 34cf0c │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34d034 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #1060] @ 0x424 │ │ │ │ @@ -213060,28 +213060,28 @@ │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ strh r2, [r3, #2] │ │ │ │ moveq r8, r1 │ │ │ │ ldrb sl, [r4, #768] @ 0x300 │ │ │ │ moveq fp, #1 │ │ │ │ beq 34d084 │ │ │ │ mov r0, sl │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ and fp, r0, #255 @ 0xff │ │ │ │ cmp fp, #1 │ │ │ │ movle r8, #0 │ │ │ │ movgt r8, #1 │ │ │ │ ldrb r9, [r4, #1068] @ 0x42c │ │ │ │ ldr r5, [r4, #756] @ 0x2f4 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r6, [r7, #-8] │ │ │ │ ldr r1, [r7, #-4] │ │ │ │ beq 34d214 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ mov r5, r0 │ │ │ │ umull r3, r2, r5, r6 │ │ │ │ eor r9, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ rsbne r2, r3, #0 │ │ │ │ andne r3, r3, r2 │ │ │ │ clzne r3, r3 │ │ │ │ @@ -213141,89 +213141,89 @@ │ │ │ │ bl 27f3e8 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r4, #1072] @ 0x430 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ b 34cf18 │ │ │ │ ldr ip, [pc, #248] @ 34d2bc │ │ │ │ ldr r1, [pc, #248] @ 34d2c0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #244] @ 34d2c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 34cf0c │ │ │ │ ldr ip, [pc, #220] @ 34d2c8 │ │ │ │ ldr r1, [pc, #220] @ 34d2cc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #216] @ 34d2d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 34cf0c │ │ │ │ strb r0, [r4, #777] @ 0x309 │ │ │ │ b 34d034 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r6, r0 │ │ │ │ b 34d0ac │ │ │ │ ldr ip, [pc, #160] @ 34d2d4 │ │ │ │ ldr r2, [pc, #160] @ 34d2d8 │ │ │ │ ldr r1, [pc, #160] @ 34d2dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 6c73b4 │ │ │ │ b 34cf0c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatteq fp, r4, pc, fp @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq fp, r0, pc, fp @ │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq r1, pc, r8, asr #9 │ │ │ │ - ldrdeq r9, [r7], r4 │ │ │ │ - addeq r9, r7, ip, ror #1 │ │ │ │ + addseq r1, pc, r8, lsl #5 │ │ │ │ + umulleq r8, r7, r4, lr │ │ │ │ + addeq r8, r7, ip, lsr #29 │ │ │ │ adceq lr, r9, r8, lsr r5 │ │ │ │ smlatteq fp, r4, lr, fp │ │ │ │ - addeq r9, r7, ip, lsr #32 │ │ │ │ - addeq r9, r7, ip │ │ │ │ + addeq r8, r7, ip, ror #27 │ │ │ │ + addeq r8, r7, ip, asr #27 │ │ │ │ andeq r0, r0, sl, lsr #6 │ │ │ │ - umulleq r4, r7, r8, r8 │ │ │ │ - addeq r4, r7, ip, lsr #17 │ │ │ │ + addeq r4, r7, r8, asr r6 │ │ │ │ + addeq r4, r7, ip, ror #12 │ │ │ │ cmpeq r9, r1, asr r2 │ │ │ │ @ instruction: 0x07000055 │ │ │ │ streq r0, [r0], #-2567 @ 0xfffff5f9 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ andeq r3, r0, r1, lsr r0 │ │ │ │ andeq r4, r0, r2, asr r9 │ │ │ │ - strdeq r8, [r7], ip │ │ │ │ - addeq r8, r7, r8, lsr #27 │ │ │ │ + @ instruction: 0x00878bbc │ │ │ │ + addeq r8, r7, r8, ror #22 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ - addeq r8, r7, r4, lsl #28 │ │ │ │ - addeq r8, r7, r0, lsl #27 │ │ │ │ + addeq r8, r7, r4, asr #23 │ │ │ │ + addeq r8, r7, r0, asr #22 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ - addseq r1, pc, ip, ror #1 │ │ │ │ - addeq r6, r6, r8, asr ip │ │ │ │ - @ instruction: 0x00895cb4 │ │ │ │ + addseq r0, pc, ip, lsr #29 │ │ │ │ + addeq r6, r6, r8, lsl sl │ │ │ │ + addeq r5, r9, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 34d578 │ │ │ │ mov r8, r3 │ │ │ │ @@ -213341,26 +213341,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 34d5a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34d394 │ │ │ │ ldr r3, [pc, #148] @ 34d5a4 │ │ │ │ ldr r1, [pc, #148] @ 34d5a8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ @@ -213379,34 +213379,34 @@ │ │ │ │ ldr r0, [pc, #96] @ 34d5b8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34d394 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r4, lsl #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq fp, [fp, -ip] │ │ │ │ - addseq r0, pc, ip, asr #31 │ │ │ │ - @ instruction: 0x009f0fb4 │ │ │ │ + addseq r0, pc, ip, lsl #27 │ │ │ │ + addseq r0, pc, r4, ror sp @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, r8, ror #20 │ │ │ │ andeq r7, r0, r4, lsl #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r7, r4, lsl fp │ │ │ │ - addseq r0, pc, r4, lsl lr @ │ │ │ │ - addeq r8, r7, r8, lsl sl │ │ │ │ - @ instruction: 0x009f0df0 │ │ │ │ - strdeq r8, [r7], r0 │ │ │ │ + ldrdeq r8, [r7], r4 │ │ │ │ + @ instruction: 0x009f0bd4 │ │ │ │ + ldrdeq r8, [r7], r8 @ │ │ │ │ + @ instruction: 0x009f0bb0 │ │ │ │ + @ instruction: 0x008787b0 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - addeq r8, r7, r0, lsl #22 │ │ │ │ + addeq r8, r7, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 34d738 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -213420,29 +213420,29 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r5, [pc, #304] @ 34d74c │ │ │ │ ldr r3, [pc, #304] @ 34d750 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 34d6a0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 8e302c │ │ │ │ + bl 8e2dec │ │ │ │ mvn r2, #127 @ 0x7f │ │ │ │ strb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #244] @ 34d754 │ │ │ │ str r3, [r4, #1076] @ 0x434 │ │ │ │ ldr r3, [pc, #216] @ 34d740 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -213479,42 +213479,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 34d764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34d634 │ │ │ │ ldr r0, [pc, #64] @ 34d768 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34d634 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r0, pc, r0, asr sp @ │ │ │ │ + addseq r0, pc, r0, lsl fp @ │ │ │ │ tsteq fp, ip, lsl r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, r7, ip, asr #18 │ │ │ │ - addeq r8, r7, r4, ror #18 │ │ │ │ + addeq r8, r7, ip, lsl #14 │ │ │ │ + addeq r8, r7, r4, lsr #14 │ │ │ │ smlatteq fp, r8, r7, fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq fp, r0, r7, fp │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r7, ip, lsl #19 │ │ │ │ - addeq r8, r7, r0, lsr #19 │ │ │ │ + addeq r8, r7, ip, asr #14 │ │ │ │ + addeq r8, r7, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #3828] @ 34e67c │ │ │ │ ldr r1, [pc, #3828] @ 34e680 │ │ │ │ @@ -213588,23 +213588,23 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3532] @ 34e69c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34db28 │ │ │ │ cmp r7, #152 @ 0x98 │ │ │ │ bne 34dac8 │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq 34df48 │ │ │ │ @@ -213774,15 +213774,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -213790,15 +213790,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2768] @ 34e6a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34da80 │ │ │ │ sub ip, r3, #32 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb lr, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsl lr │ │ │ │ sub r3, r3, #64 @ 0x40 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -213974,23 +213974,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2008] @ 34e6b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34ddec │ │ │ │ cmp lr, #4 │ │ │ │ cmpls r2, #1 │ │ │ │ bne 34dc08 │ │ │ │ cmp sl, #1 │ │ │ │ @@ -214092,28 +214092,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1524] @ 34e6b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34db28 │ │ │ │ lsr r0, r0, ip │ │ │ │ rsb r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsl r3 │ │ │ │ sub r3, ip, #32 │ │ │ │ orr r0, r0, r1, lsr r3 │ │ │ │ @@ -214167,23 +214167,23 @@ │ │ │ │ beq 34e634 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 34e6bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34db28 │ │ │ │ add r3, r4, r3 │ │ │ │ ldrb r6, [r3, #788] @ 0x314 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1168] @ 34e68c │ │ │ │ mov r9, r6 │ │ │ │ @@ -214210,25 +214210,25 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 34e6c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34dc20 │ │ │ │ cmp lr, #1 │ │ │ │ mov r0, r3 │ │ │ │ bhi 34dc84 │ │ │ │ b 34da0c │ │ │ │ add r2, r4, #780 @ 0x30c │ │ │ │ ldrh r1, [r2] │ │ │ │ @@ -214259,23 +214259,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 34e6cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34db28 │ │ │ │ mov r0, r2 │ │ │ │ b 34dc7c │ │ │ │ ldr r3, [pc, #864] @ 34e6c8 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -214295,23 +214295,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 34e6d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34ddec │ │ │ │ ldr r2, [pc, #704] @ 34e6b4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -214333,25 +214333,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #600] @ 34e6d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34dcec │ │ │ │ ldr r3, [pc, #512] @ 34e68c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mvn r9, #0 │ │ │ │ ldr sl, [r2, r3] │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r9 │ │ │ │ @@ -214374,22 +214374,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 34e6dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 34daec │ │ │ │ eor r0, r2, r0, lsl #24 │ │ │ │ and r0, r0, #-16777216 @ 0xff000000 │ │ │ │ eor r0, r0, r2 │ │ │ │ b 34dc7c │ │ │ │ ldr r0, [pc, #424] @ 34e6e0 │ │ │ │ @@ -214397,123 +214397,123 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34da80 │ │ │ │ ldr r0, [pc, #384] @ 34e6e4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34ddec │ │ │ │ ldr r0, [pc, #356] @ 34e6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [r4, #769] @ 0x301 │ │ │ │ ldrb ip, [r4, #768] @ 0x300 │ │ │ │ b 34ddec │ │ │ │ ldr r0, [pc, #328] @ 34e6ec │ │ │ │ mov r2, r3 │ │ │ │ mov r1, fp │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34dcec │ │ │ │ mov r9, r1 │ │ │ │ mov r5, r9 │ │ │ │ mov r6, r9 │ │ │ │ b 34db38 │ │ │ │ ldr r0, [pc, #288] @ 34e6f0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34db28 │ │ │ │ ldr r0, [pc, #264] @ 34e6f4 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ b 34daec │ │ │ │ ldr r0, [pc, #240] @ 34e6f8 │ │ │ │ mov r3, sl │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34dc20 │ │ │ │ ldr r0, [pc, #220] @ 34e6fc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34db28 │ │ │ │ ldr r0, [pc, #196] @ 34e700 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ b 34db28 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #168] @ 34e704 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r5, r9 │ │ │ │ ldrb r7, [r4, #778] @ 0x30a │ │ │ │ mov r6, r9 │ │ │ │ b 34db28 │ │ │ │ tsteq fp, r8, ror r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r0, asr r6 │ │ │ │ tsteq r1, r1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r6, r0, ip, lsr sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r8, r7, r8, r8 │ │ │ │ + addeq r8, r7, r8, asr r6 │ │ │ │ tsteq fp, ip, ror r3 │ │ │ │ ldrdeq r5, [r0], -ip │ │ │ │ - addeq r8, r7, ip, asr r8 │ │ │ │ + addeq r8, r7, ip, lsl r6 │ │ │ │ @ instruction: 0x00003fbc │ │ │ │ - addeq r8, r7, ip, ror #6 │ │ │ │ + addeq r8, r7, ip, lsr #2 │ │ │ │ andeq r5, r0, r4, lsr #22 │ │ │ │ - addeq r8, r7, ip, ror #3 │ │ │ │ - addeq r8, r7, r8, rrx │ │ │ │ + addeq r7, r7, ip, lsr #31 │ │ │ │ + addeq r7, r7, r8, lsr #28 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - strheq r8, [r7], r0 │ │ │ │ + addeq r7, r7, r0, ror lr │ │ │ │ andeq r4, r0, ip, ror #15 │ │ │ │ - addeq r7, r7, r4, ror lr │ │ │ │ - addeq r7, r7, r4, ror #27 │ │ │ │ - addeq r7, r7, r4, lsr lr │ │ │ │ - @ instruction: 0x000027b4 │ │ │ │ - ldrdeq r7, [r7], r0 │ │ │ │ - addeq r7, r7, r4, asr #30 │ │ │ │ - umulleq r7, r7, ip, ip @ │ │ │ │ + addeq r7, r7, r4, lsr ip │ │ │ │ + addeq r7, r7, r4, lsr #23 │ │ │ │ strdeq r7, [r7], r4 │ │ │ │ - addeq r7, r7, r0, asr sp │ │ │ │ - addeq r7, r7, r8, asr #23 │ │ │ │ - addeq r7, r7, r8, lsr fp │ │ │ │ - @ instruction: 0x00877db0 │ │ │ │ - addeq r7, r7, r0, ror #23 │ │ │ │ - addeq r7, r7, ip, lsr ip │ │ │ │ - umulleq r7, r7, ip, ip @ │ │ │ │ + @ instruction: 0x000027b4 │ │ │ │ + umulleq r7, r7, r0, r9 @ │ │ │ │ + addeq r7, r7, r4, lsl #26 │ │ │ │ + addeq r7, r7, ip, asr sl │ │ │ │ + @ instruction: 0x00877ab4 │ │ │ │ + addeq r7, r7, r0, lsl fp │ │ │ │ + addeq r7, r7, r8, lsl #19 │ │ │ │ + strdeq r7, [r7], r8 │ │ │ │ + addeq r7, r7, r0, ror fp │ │ │ │ + addeq r7, r7, r0, lsr #19 │ │ │ │ + strdeq r7, [r7], ip │ │ │ │ + addeq r7, r7, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3992] @ 34f6bc │ │ │ │ mov r6, r3 │ │ │ │ @@ -214565,15 +214565,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi 34ed3c │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 8e302c │ │ │ │ + bl 8e2dec │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e7d0 │ │ │ │ cmp sl, #112 @ 0x70 │ │ │ │ beq 34f178 │ │ │ │ bhi 34ea00 │ │ │ │ cmp sl, #64 @ 0x40 │ │ │ │ beq 34f06c │ │ │ │ @@ -214607,15 +214607,15 @@ │ │ │ │ bne 34ec94 │ │ │ │ mvn r2, #0 │ │ │ │ str r2, [r4, #1076] @ 0x434 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34ed74 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r4, #888 @ 0x378 │ │ │ │ - bl 8e302c │ │ │ │ + bl 8e2dec │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #776] @ 0x308 │ │ │ │ strb r3, [r4, #778] @ 0x30a │ │ │ │ mov r0, #0 │ │ │ │ b 34e76c │ │ │ │ ldrb r3, [r4, #778] @ 0x30a │ │ │ │ cmp r3, #96 @ 0x60 │ │ │ │ @@ -214678,30 +214678,30 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3300] @ 34f6d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e7c8 │ │ │ │ cmp sl, #232 @ 0xe8 │ │ │ │ beq 34ec74 │ │ │ │ bhi 34edf0 │ │ │ │ cmp sl, #144 @ 0x90 │ │ │ │ beq 34f10c │ │ │ │ @@ -214783,25 +214783,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #2932] @ 34f6dc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2924] @ 34f6e0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ea28 │ │ │ │ ldr r2, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add sl, r4, #880 @ 0x370 │ │ │ │ orrs r3, r2, r3 │ │ │ │ bne 34efb4 │ │ │ │ @@ -214841,25 +214841,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #2708] @ 34f6e4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 34f6e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34e8ac │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 34f5b4 │ │ │ │ ldrb r2, [r4, #779] @ 0x30b │ │ │ │ mvn r2, r2, lsl #25 │ │ │ │ mvn r2, r2, lsr #25 │ │ │ │ @@ -214883,22 +214883,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 34f6f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e884 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 34f2dc │ │ │ │ ldr r3, [pc, #2648] @ 34f784 │ │ │ │ @@ -214939,22 +214939,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 34f6f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34e894 │ │ │ │ cmp sl, #240 @ 0xf0 │ │ │ │ beq 34f190 │ │ │ │ cmp sl, #255 @ 0xff │ │ │ │ bne 34e830 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -214978,25 +214978,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #2184] @ 34f6fc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2160] @ 34f700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e88c │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bne 34e830 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -215040,25 +215040,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #1944] @ 34f704 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 34f708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e88c │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ mov r2, #0 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ @@ -215105,15 +215105,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1724] @ 34f710 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34e848 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34ea28 │ │ │ │ ldr r2, [pc, #1776] @ 34f770 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -215133,15 +215133,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #1588] @ 34f714 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1580] @ 34f718 │ │ │ │ add r0, pc, r0 │ │ │ │ b 34eb74 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -215206,25 +215206,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #1304] @ 34f71c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1280] @ 34f720 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e88c │ │ │ │ ldrb r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -215241,15 +215241,15 @@ │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34e7c8 │ │ │ │ ldr r1, [sp, #120] @ 0x78 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -215261,15 +215261,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 34c674 │ │ │ │ ldrb r3, [r4, #779] @ 0x30b │ │ │ │ b 34eec8 │ │ │ │ ldr r0, [pc, #1112] @ 34f728 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34e894 │ │ │ │ ldr r3, [pc, #1032] @ 34f6ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1168] @ 34f784 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -215287,22 +215287,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 34f72c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34ed30 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, fp, r5 │ │ │ │ bl 27ea34 │ │ │ │ ldr r2, [r6, #-8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -215329,22 +215329,22 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 34f734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 34ea9c │ │ │ │ ldr r3, [pc, #860] @ 34f770 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34eeb4 │ │ │ │ @@ -215362,25 +215362,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #708] @ 34f738 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 34f73c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34eeb4 │ │ │ │ ldr r3, [pc, #720] @ 34f770 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34ebc4 │ │ │ │ ldr r3, [pc, #720] @ 34f784 │ │ │ │ @@ -215397,25 +215397,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #576] @ 34f740 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 34f744 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34ebc4 │ │ │ │ ldr r2, [pc, #580] @ 34f770 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34f100 │ │ │ │ ldr r2, [pc, #580] @ 34f784 │ │ │ │ @@ -215431,25 +215431,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #448] @ 34f748 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 34f74c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34f100 │ │ │ │ ldr r2, [pc, #436] @ 34f770 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -215468,25 +215468,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #308] @ 34f750 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 34f754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ec80 │ │ │ │ ldr r2, [pc, #292] @ 34f770 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34ea28 │ │ │ │ @@ -215504,112 +215504,112 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #172] @ 34f758 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 34f75c │ │ │ │ add r0, pc, r0 │ │ │ │ b 34eb74 │ │ │ │ ldrdeq sl, [fp, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq fp, r4, r6, sl │ │ │ │ @ instruction: 0x010ba690 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq pc, lr, ip, asr #22 │ │ │ │ + addseq pc, lr, ip, lsl #18 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addeq r7, r7, ip, ror #21 │ │ │ │ - addeq r7, r7, r4, lsl fp │ │ │ │ - addeq r7, r7, r4, lsl #20 │ │ │ │ - ldrdeq r7, [r7], ip │ │ │ │ - addeq r7, r7, ip, lsl #18 │ │ │ │ + addeq r7, r7, ip, lsr #17 │ │ │ │ + ldrdeq r7, [r7], r4 │ │ │ │ + addeq r7, r7, r4, asr #15 │ │ │ │ + umulleq r7, r7, ip, r8 @ │ │ │ │ + addeq r7, r7, ip, asr #13 │ │ │ │ andeq r6, r0, r0, ror #28 │ │ │ │ - addeq r7, r7, r4, ror #22 │ │ │ │ + addeq r7, r7, r4, lsr #18 │ │ │ │ andeq r4, r0, r4, ror r0 │ │ │ │ - addeq r7, r7, r0, ror #22 │ │ │ │ - addeq r7, r7, r4, ror r8 │ │ │ │ - addeq r7, r7, r8, ror #13 │ │ │ │ - addeq r7, r7, r4, lsr #15 │ │ │ │ - strdeq r7, [r7], r0 │ │ │ │ - @ instruction: 0x009ef2d4 │ │ │ │ - addeq r7, r7, ip, lsl #17 │ │ │ │ - @ instruction: 0x008774bc │ │ │ │ - addeq r7, r7, ip, lsl #9 │ │ │ │ - ldrdeq r7, [r7], r0 │ │ │ │ - addeq r7, r7, r8, asr r3 │ │ │ │ - @ instruction: 0x008772bc │ │ │ │ - @ instruction: 0x008776b0 │ │ │ │ - addeq r7, r7, r4, lsl r5 │ │ │ │ + addeq r7, r7, r0, lsr #18 │ │ │ │ + addeq r7, r7, r4, lsr r6 │ │ │ │ + addeq r7, r7, r8, lsr #9 │ │ │ │ + addeq r7, r7, r4, ror #10 │ │ │ │ + @ instruction: 0x008773b0 │ │ │ │ + umullseq pc, lr, r4, r0 @ │ │ │ │ + addeq r7, r7, ip, asr #12 │ │ │ │ + addeq r7, r7, ip, ror r2 │ │ │ │ + addeq r7, r7, ip, asr #4 │ │ │ │ + umulleq r7, r7, r0, r2 @ │ │ │ │ + addeq r7, r7, r8, lsl r1 │ │ │ │ + addeq r7, r7, ip, ror r0 │ │ │ │ + addeq r7, r7, r0, ror r4 │ │ │ │ + ldrdeq r7, [r7], r4 │ │ │ │ andeq r6, r0, r8, asr #16 │ │ │ │ - strdeq r7, [r7], ip │ │ │ │ - addeq r7, r7, r4, lsl #5 │ │ │ │ - addeq r7, r7, r8, ror #1 │ │ │ │ - addeq r7, r7, r8, asr #5 │ │ │ │ - addeq r7, r7, ip, asr r0 │ │ │ │ - ldrdeq r7, [r7], ip │ │ │ │ - ldrdeq r6, [r7], r4 │ │ │ │ - addeq r7, r7, r8, lsr #1 │ │ │ │ - addeq r6, r7, r0, asr #30 │ │ │ │ - addeq r7, r7, r0, lsl r0 │ │ │ │ - addeq r6, r7, r0, asr #29 │ │ │ │ + @ instruction: 0x008771bc │ │ │ │ + addeq r7, r7, r4, asr #32 │ │ │ │ + addeq r6, r7, r8, lsr #29 │ │ │ │ + addeq r7, r7, r8, lsl #1 │ │ │ │ + addeq r6, r7, ip, lsl lr │ │ │ │ + umulleq r6, r7, ip, lr │ │ │ │ + umulleq r6, r7, r4, sp │ │ │ │ + addeq r6, r7, r8, ror #28 │ │ │ │ + addeq r6, r7, r0, lsl #26 │ │ │ │ + ldrdeq r6, [r7], r0 │ │ │ │ + addeq r6, r7, r0, lsl #25 │ │ │ │ andeq r6, r0, r0, asr #9 │ │ │ │ - addeq r6, r7, r8, lsl sp │ │ │ │ - addeq r6, r7, r4, ror #26 │ │ │ │ - addeq r6, r7, r8, lsr ip │ │ │ │ + ldrdeq r6, [r7], r8 │ │ │ │ + addeq r6, r7, r4, lsr #22 │ │ │ │ + strdeq r6, [r7], r8 │ │ │ │ andeq r2, r0, ip, ror #1 │ │ │ │ - strdeq r6, [r7], r0 │ │ │ │ - addeq r6, r7, ip, lsr #23 │ │ │ │ - addeq r6, r7, ip, asr #29 │ │ │ │ + @ instruction: 0x00876ab0 │ │ │ │ + addeq r6, r7, ip, ror #18 │ │ │ │ + addeq r6, r7, ip, lsl #25 │ │ │ │ andeq r2, r0, r0, asr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r6, r7, r8, asr #25 │ │ │ │ - addeq r6, r7, r8, lsl lr │ │ │ │ - addeq r6, r7, ip, asr #24 │ │ │ │ - addeq r6, r7, r0, lsl #22 │ │ │ │ - addeq r6, r7, r4, ror sp │ │ │ │ - addeq r6, r7, r0, asr ip │ │ │ │ - ldrdeq r6, [r7], r0 │ │ │ │ - ldrdeq r6, [r7], r0 │ │ │ │ - @ instruction: 0x00876ab4 │ │ │ │ - addeq r6, r7, ip, asr #22 │ │ │ │ - umulleq r6, r7, r4, sl │ │ │ │ - ldrdeq r6, [r7], r4 │ │ │ │ - addeq r6, r7, r0, ror sl │ │ │ │ - addeq r6, r7, r4, ror fp │ │ │ │ - addeq r6, r7, ip, asr #20 │ │ │ │ - addeq r6, r7, r8, lsr fp │ │ │ │ - addeq r6, r7, ip, lsr #20 │ │ │ │ - addeq r6, r7, ip, ror #23 │ │ │ │ - addeq r6, r7, r8, ror #21 │ │ │ │ - strdeq r6, [r7], r4 │ │ │ │ - addeq r6, r7, r4, lsr #21 │ │ │ │ + addeq r6, r7, r8, lsl #21 │ │ │ │ ldrdeq r6, [r7], r8 │ │ │ │ - addeq r6, r7, r4, lsr #19 │ │ │ │ - @ instruction: 0x008769b8 │ │ │ │ - ldrdeq r6, [r7], r0 │ │ │ │ + addeq r6, r7, ip, lsl #20 │ │ │ │ + addeq r6, r7, r0, asr #17 │ │ │ │ + addeq r6, r7, r4, lsr fp │ │ │ │ + addeq r6, r7, r0, lsl sl │ │ │ │ + umulleq r6, r7, r0, r8 │ │ │ │ + umulleq r6, r7, r0, sl │ │ │ │ + addeq r6, r7, r4, ror r8 │ │ │ │ + addeq r6, r7, ip, lsl #18 │ │ │ │ + addeq r6, r7, r4, asr r8 │ │ │ │ umulleq r6, r7, r4, r9 │ │ │ │ - addeq r6, r7, r4, ror #19 │ │ │ │ - addeq r6, r7, r0, ror sl │ │ │ │ - addeq r6, r7, r8, asr r9 │ │ │ │ - addeq r6, r7, r4, lsl sl │ │ │ │ - addeq r6, r7, r8, lsr r9 │ │ │ │ - umullseq lr, lr, r0, r6 @ │ │ │ │ - addeq r6, r7, r8, asr #22 │ │ │ │ + addeq r6, r7, r0, lsr r8 │ │ │ │ + addeq r6, r7, r4, lsr r9 │ │ │ │ + addeq r6, r7, ip, lsl #16 │ │ │ │ + strdeq r6, [r7], r8 │ │ │ │ + addeq r6, r7, ip, ror #15 │ │ │ │ + addeq r6, r7, ip, lsr #19 │ │ │ │ + addeq r6, r7, r8, lsr #17 │ │ │ │ + @ instruction: 0x008767b4 │ │ │ │ + addeq r6, r7, r4, ror #16 │ │ │ │ + umulleq r6, r7, r8, r7 │ │ │ │ + addeq r6, r7, r4, ror #14 │ │ │ │ + addeq r6, r7, r8, ror r7 │ │ │ │ + umulleq r6, r7, r0, r8 │ │ │ │ + addeq r6, r7, r4, asr r7 │ │ │ │ + addeq r6, r7, r4, lsr #15 │ │ │ │ + addeq r6, r7, r0, lsr r8 │ │ │ │ + addeq r6, r7, r8, lsl r7 │ │ │ │ ldrdeq r6, [r7], r4 │ │ │ │ + strdeq r6, [r7], r8 │ │ │ │ + addseq lr, lr, r0, asr r4 │ │ │ │ + addeq r6, r7, r8, lsl #18 │ │ │ │ + umulleq r6, r7, r4, r0 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, r7, r4, ror #23 │ │ │ │ - addeq r6, r7, r8, ror #16 │ │ │ │ - addeq r6, r7, ip, lsr #23 │ │ │ │ - addeq r6, r7, r0, lsl #17 │ │ │ │ + addeq r6, r7, r4, lsr #19 │ │ │ │ + addeq r6, r7, r8, lsr #12 │ │ │ │ + addeq r6, r7, ip, ror #18 │ │ │ │ + addeq r6, r7, r0, asr #12 │ │ │ │ ldr r2, [pc, #-208] @ 34f760 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 34f150 │ │ │ │ ldr r2, [pc, #-192] @ 34f784 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ @@ -215626,26 +215626,26 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-336] @ 34f764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34f150 │ │ │ │ ldr r3, [pc, #-340] @ 34f770 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34f184 │ │ │ │ ldr r3, [pc, #-340] @ 34f784 │ │ │ │ @@ -215662,25 +215662,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #-444] @ 34f768 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-468] @ 34f76c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34f184 │ │ │ │ ldr r3, [pc, #-480] @ 34f770 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34f118 │ │ │ │ ldr r3, [pc, #-480] @ 34f784 │ │ │ │ @@ -215697,30 +215697,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #-572] @ 34f774 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-596] @ 34f778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34f118 │ │ │ │ ldr r0, [pc, #-608] @ 34f77c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e884 │ │ │ │ ldr r1, [pc, #-632] @ 34f780 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -215741,154 +215741,154 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-756] @ 34f788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 34efcc │ │ │ │ ldr r0, [pc, #-772] @ 34f78c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34ed30 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #-792] @ 34f790 │ │ │ │ ldr r0, [pc, #-792] @ 34f794 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34eeb4 │ │ │ │ ldr r0, [pc, #-812] @ 34f798 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #1076] @ 0x434 │ │ │ │ b 34ea9c │ │ │ │ ldr r2, [pc, #-832] @ 34f79c │ │ │ │ ldr r0, [pc, #-832] @ 34f7a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34e8ac │ │ │ │ ldr r2, [pc, #-852] @ 34f7a4 │ │ │ │ ldr r0, [pc, #-852] @ 34f7a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34ebc4 │ │ │ │ ldr r2, [pc, #-872] @ 34f7ac │ │ │ │ ldr r0, [pc, #-872] @ 34f7b0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34f100 │ │ │ │ ldr r2, [pc, #-900] @ 34f7b4 │ │ │ │ ldr r0, [pc, #-900] @ 34f7b8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e88c │ │ │ │ ldr r2, [pc, #-928] @ 34f7bc │ │ │ │ ldr r0, [pc, #-928] @ 34f7c0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e88c │ │ │ │ ldr r2, [pc, #-956] @ 34f7c4 │ │ │ │ ldr r0, [pc, #-956] @ 34f7c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ea28 │ │ │ │ ldr r0, [pc, #-980] @ 34f7cc │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #880] @ 0x370 │ │ │ │ b 34efcc │ │ │ │ ldr r2, [pc, #-1000] @ 34f7d0 │ │ │ │ ldr r0, [pc, #-1000] @ 34f7d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34f118 │ │ │ │ ldr r2, [pc, #-1020] @ 34f7d8 │ │ │ │ ldr r0, [pc, #-1020] @ 34f7dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ea28 │ │ │ │ ldr r2, [pc, #-1044] @ 34f7e0 │ │ │ │ ldr r0, [pc, #-1044] @ 34f7e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ea28 │ │ │ │ ldr r2, [pc, #-1068] @ 34f7e8 │ │ │ │ ldr r0, [pc, #-1068] @ 34f7ec │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e88c │ │ │ │ ldr r0, [pc, #-1096] @ 34f7f0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34f150 │ │ │ │ ldr r2, [pc, #-1120] @ 34f7f4 │ │ │ │ ldr r0, [pc, #-1120] @ 34f7f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #776] @ 0x308 │ │ │ │ b 34ec80 │ │ │ │ ldr r2, [pc, #-1144] @ 34f7fc │ │ │ │ ldr r0, [pc, #-1144] @ 34f800 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 34f184 │ │ │ │ ldr r3, [pc, #-1164] @ 34f804 │ │ │ │ ldr lr, [pc, #-1164] @ 34f808 │ │ │ │ ldr r1, [pc, #-1164] @ 34f80c │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #-1172] @ 34f810 │ │ │ │ @@ -215906,34 +215906,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #-1244] @ 34f818 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1268] @ 34f81c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e88c │ │ │ │ ldr r2, [pc, #-1288] @ 34f820 │ │ │ │ ldr r0, [pc, #-1288] @ 34f824 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r9] │ │ │ │ b 34e88c │ │ │ │ │ │ │ │ 0034fd44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -215953,146 +215953,146 @@ │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldrh fp, [sp, #100] @ 0x64 │ │ │ │ ldrh sl, [sp, #104] @ 0x68 │ │ │ │ ldrh r9, [sp, #108] @ 0x6c │ │ │ │ ldr r5, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 929638 │ │ │ │ + bl 9293f8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #432] @ 34ff5c │ │ │ │ cmp r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 34fdc4 │ │ │ │ ldr r1, [pc, #416] @ 34ff60 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 37feb4 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 34ff34 │ │ │ │ ldr r1, [pc, #384] @ 34ff64 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r1, [pc, #368] @ 34ff68 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927c4c │ │ │ │ + bl 927a0c │ │ │ │ ldr r1, [pc, #348] @ 34ff6c │ │ │ │ and r2, r8, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927af0 │ │ │ │ + bl 9278b0 │ │ │ │ ldr r1, [pc, #332] @ 34ff70 │ │ │ │ subs r2, r5, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927ac8 │ │ │ │ + bl 927888 │ │ │ │ ldr r1, [pc, #312] @ 34ff74 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927b48 │ │ │ │ + bl 927908 │ │ │ │ ldr r1, [pc, #296] @ 34ff78 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927b48 │ │ │ │ + bl 927908 │ │ │ │ ldr r1, [pc, #280] @ 34ff7c │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927b48 │ │ │ │ + bl 927908 │ │ │ │ ldr r1, [pc, #264] @ 34ff80 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #252] @ 34ff84 │ │ │ │ - bl 927b48 │ │ │ │ + bl 927908 │ │ │ │ ldr r8, [pc, #248] @ 34ff88 │ │ │ │ ldr r1, [pc, #248] @ 34ff8c │ │ │ │ ldr r7, [pc, #248] @ 34ff90 │ │ │ │ add r5, pc, r5 │ │ │ │ add r9, r5, #104 @ 0x68 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927c9c │ │ │ │ + bl 927a5c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #192] @ 34ff94 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 381860 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, #0 │ │ │ │ bl 3810e0 │ │ │ │ ldr r2, [pc, #132] @ 34ff98 │ │ │ │ ldr r1, [pc, #132] @ 34ff9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 93071c │ │ │ │ + b 9304dc │ │ │ │ ldr r3, [pc, #100] @ 34ffa0 │ │ │ │ ldr r1, [pc, #100] @ 34ffa4 │ │ │ │ ldr r0, [pc, #100] @ 34ffa8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 34ffac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - strdeq r6, [r7], r8 │ │ │ │ + @ instruction: 0x00875fb8 │ │ │ │ qaddeq r9, r8, fp │ │ │ │ - addseq r8, r5, r0, asr #1 │ │ │ │ - addeq r6, r7, ip, ror #23 │ │ │ │ - ldrdeq r6, [r7], ip │ │ │ │ - addeq fp, ip, r0, ror r0 │ │ │ │ - addeq r6, r7, r0, asr #23 │ │ │ │ - addeq r2, ip, ip, lsr r8 │ │ │ │ - addeq r2, ip, r0, lsr r8 │ │ │ │ - umulleq r6, r7, r0, fp │ │ │ │ - addeq r6, r7, r0, lsl #23 │ │ │ │ - umullseq lr, lr, r0, r4 @ │ │ │ │ - addeq r1, r7, r8, lsl #19 │ │ │ │ - addseq pc, r3, r0, ror #30 │ │ │ │ - umulleq r1, r7, ip, r9 │ │ │ │ + addseq r7, r5, r0, lsl #29 │ │ │ │ + addeq r6, r7, ip, lsr #19 │ │ │ │ + umulleq r6, r7, ip, r9 │ │ │ │ + addeq sl, ip, r0, lsr lr │ │ │ │ + addeq r6, r7, r0, lsl #19 │ │ │ │ + strdeq r2, [ip], ip │ │ │ │ + strdeq r2, [ip], r0 │ │ │ │ + addeq r6, r7, r0, asr r9 │ │ │ │ + addeq r6, r7, r0, asr #18 │ │ │ │ + addseq lr, lr, r0, asr r2 │ │ │ │ + addeq r1, r7, r8, asr #14 │ │ │ │ + addseq pc, r3, r0, lsr #26 │ │ │ │ + addeq r1, r7, ip, asr r7 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq r6, r7, r4, lsr r0 │ │ │ │ - addeq r6, r7, ip, asr #32 │ │ │ │ - addseq lr, lr, r4, ror #7 │ │ │ │ - addeq r6, r7, ip, lsr #32 │ │ │ │ - addeq r6, r7, r0, ror #20 │ │ │ │ + strdeq r5, [r7], r4 │ │ │ │ + addeq r5, r7, ip, lsl #28 │ │ │ │ + addseq lr, lr, r4, lsr #3 │ │ │ │ + addeq r5, r7, ip, ror #27 │ │ │ │ + addeq r6, r7, r0, lsr #16 │ │ │ │ andeq r0, r0, lr, asr #7 │ │ │ │ │ │ │ │ 0034ffb0 : │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0034ffb8 : │ │ │ │ @@ -216120,44 +216120,44 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ beq 350098 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b74738 │ │ │ │ + bl b744f8 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl b788cc │ │ │ │ + bl b7868c │ │ │ │ ldr r3, [r6, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3500dc │ │ │ │ ldr r3, [pc, #188] @ 3500fc │ │ │ │ ldr r2, [pc, #188] @ 350100 │ │ │ │ ldr r1, [pc, #188] @ 350104 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ebd90 │ │ │ │ + bl 9ebb50 │ │ │ │ ldr r3, [pc, #144] @ 350108 │ │ │ │ ldr r1, [pc, #144] @ 35010c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 37fe28 │ │ │ │ mov r0, r4 │ │ │ │ - bl b7476c │ │ │ │ + bl b7452c │ │ │ │ ldr r2, [pc, #112] @ 350110 │ │ │ │ ldr r3, [pc, #80] @ 3500f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -216169,30 +216169,30 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 350114 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ tsteq fp, r8, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r4, lsl #28 │ │ │ │ - addseq lr, lr, r0, ror #5 │ │ │ │ - addeq r3, r6, ip, asr #28 │ │ │ │ - addeq r2, r9, r8, lsr #29 │ │ │ │ + addseq lr, lr, r0, lsr #1 │ │ │ │ + addeq r3, r6, ip, lsl #24 │ │ │ │ + addeq r2, r9, r8, ror #24 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq r7, r5, r0, lsl #28 │ │ │ │ + addseq r7, r5, r0, asr #23 │ │ │ │ tsteq fp, r4, ror #26 │ │ │ │ - addeq r6, r7, r0, lsr #18 │ │ │ │ + addeq r6, r7, r0, ror #13 │ │ │ │ ldr r0, [pc, #4] @ 350124 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ ldrdeq fp, [r9], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [r1, #800] @ 0x320 │ │ │ │ mov r9, r2 │ │ │ │ @@ -216224,15 +216224,15 @@ │ │ │ │ cmp r9, ip │ │ │ │ sbcs fp, r3, r5 │ │ │ │ bcs 350174 │ │ │ │ subs r0, r9, r0 │ │ │ │ sbc r1, r3, r1 │ │ │ │ str r2, [r8] │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ add r7, r7, r0 │ │ │ │ str r7, [r8, #4] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -216243,17 +216243,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 350214 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ bl 27ee30 │ │ │ │ - addseq lr, lr, r4, asr #4 │ │ │ │ - umulleq r6, r7, r8, r8 │ │ │ │ - addeq r6, r7, ip, lsr #17 │ │ │ │ + addseq lr, lr, r4 │ │ │ │ + addeq r6, r7, r8, asr r6 │ │ │ │ + addeq r6, r7, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -216271,15 +216271,15 @@ │ │ │ │ add r3, r1, r2 │ │ │ │ asr r1, ip, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ asr r3, r2, #31 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl a861f8 │ │ │ │ + bl a85fb8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3502a4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -216288,17 +216288,17 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ bl 27d258 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 3502c8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b749e8 │ │ │ │ + b b747a8 │ │ │ │ @ instruction: 0xfffffe00 │ │ │ │ - addeq r5, r7, r0, ror #20 │ │ │ │ + addeq r5, r7, r0, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #504] @ 3504e0 │ │ │ │ ldr r1, [pc, #504] @ 3504e4 │ │ │ │ @@ -216338,15 +216338,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #1296] @ 0x510 │ │ │ │ ldr r2, [r1, ip, lsl #2] │ │ │ │ mov r0, #1 │ │ │ │ and r3, r3, #31 │ │ │ │ orr r3, r2, r0, lsl r3 │ │ │ │ str r3, [r1, ip, lsl #2] │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r3, [pc, #336] @ 3504e4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #340] @ 3504f0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -216355,15 +216355,15 @@ │ │ │ │ bne 3504dc │ │ │ │ ldr r3, [pc, #312] @ 3504f4 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #72 @ 0x48 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8d990 │ │ │ │ + b b8d750 │ │ │ │ ldr r0, [r4, #1320] @ 0x528 │ │ │ │ mov r2, r7 │ │ │ │ add r0, r0, r6 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 27ea34 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ @@ -216398,95 +216398,95 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 350504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 350344 │ │ │ │ ldr r0, [pc, #76] @ 350508 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 350344 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, lsl fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq fp, r8, sl, r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, ip, ror #20 │ │ │ │ andeq ip, r0, r0, asr r3 │ │ │ │ andeq r6, r0, r8, asr fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, r7, r8, lsl r6 │ │ │ │ - addeq r6, r7, r8, asr r6 │ │ │ │ + ldrdeq r6, [r7], r8 │ │ │ │ + addeq r6, r7, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 3505b0 │ │ │ │ ldr r2, [pc, #140] @ 3505b4 │ │ │ │ ldr r1, [pc, #140] @ 3505b8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #108] @ 3505bc │ │ │ │ ldr r1, [pc, #108] @ 3505c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #88] @ 3505c4 │ │ │ │ ldr r1, [pc, #88] @ 3505c8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #21 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sp, lr, r0, lsl pc │ │ │ │ - addeq r3, r6, r0, ror #18 │ │ │ │ - @ instruction: 0x008929bc │ │ │ │ + @ instruction: 0x009edcd0 │ │ │ │ + addeq r3, r6, r0, lsr #14 │ │ │ │ + addeq r2, r9, ip, ror r7 │ │ │ │ andeq r0, r0, ip, asr r1 │ │ │ │ andeq r0, r0, ip, lsl ip │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ tsteq r7, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -216497,32 +216497,32 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - addseq sp, lr, r0, asr lr │ │ │ │ - addeq r5, r7, r0, asr #18 │ │ │ │ + addseq sp, lr, r0, lsl ip │ │ │ │ + addeq r5, r7, r0, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 350644 │ │ │ │ ldr r1, [pc, #32] @ 350648 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 35064c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - addseq sp, lr, r0, lsl lr │ │ │ │ - strdeq r5, [r7], ip │ │ │ │ + @ instruction: 0x009edbd0 │ │ │ │ + @ instruction: 0x008756bc │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3506a8 │ │ │ │ ldr r2, [pc, #64] @ 3506ac │ │ │ │ @@ -216530,25 +216530,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #31 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #912 @ 0x390 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ ldr r0, [r4, #1312] @ 0x520 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27cec8 │ │ │ │ - addseq sp, lr, ip, asr #27 │ │ │ │ - ldrdeq r5, [r7], r0 │ │ │ │ - addeq r6, r7, r4, ror #9 │ │ │ │ + addseq sp, lr, ip, lsl #23 │ │ │ │ + umulleq r5, r7, r0, r6 │ │ │ │ + addeq r6, r7, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #1808] @ 350ddc │ │ │ │ ldr ip, [pc, #1808] @ 350de0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -216575,15 +216575,15 @@ │ │ │ │ add r3, r6, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r5, sp, #60 @ 0x3c │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr lr, [r0, #760] @ 0x2f8 │ │ │ │ mov r4, r0 │ │ │ │ cmp lr, #0 │ │ │ │ bne 35075c │ │ │ │ ldr r3, [r0, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq 350938 │ │ │ │ @@ -216647,21 +216647,21 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #32] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ str r9, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 8e5a6c │ │ │ │ + bl 8e582c │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 350960 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ ldr r2, [pc, #1404] @ 350dfc │ │ │ │ ldr r3, [pc, #1372] @ 350de0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -216684,15 +216684,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1320] @ 350e0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 35086c │ │ │ │ ldr r3, [pc, #1296] @ 350e10 │ │ │ │ ldr ip, [pc, #1296] @ 350e14 │ │ │ │ ldr r1, [pc, #1296] @ 350e18 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -216700,46 +216700,46 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #852 @ 0x354 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 35086c │ │ │ │ ldr ip, [pc, #1244] @ 350e1c │ │ │ │ ldr r1, [pc, #1244] @ 350e20 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #1240] @ 350e24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 35086c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 8e321c │ │ │ │ + bl 8e2fdc │ │ │ │ str r0, [r4, #1320] @ 0x528 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 350cfc │ │ │ │ - bl 9edd44 │ │ │ │ + bl 9edb04 │ │ │ │ mov r8, #15 │ │ │ │ mov r9, #0 │ │ │ │ eor r3, r0, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r4, #816] @ 0x330 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 9ec0c4 │ │ │ │ + bl 9ebe84 │ │ │ │ cmp r0, #0 │ │ │ │ blt 35086c │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3509ec │ │ │ │ ldr r2, [r4, #1320] @ 0x528 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -216768,15 +216768,15 @@ │ │ │ │ ldrb r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, #1 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #1288] @ 0x508 │ │ │ │ str r0, [r4, #1312] @ 0x520 │ │ │ │ bls 350d34 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 8dd848 │ │ │ │ + bl 8dd608 │ │ │ │ ldrb lr, [r4, #804] @ 0x324 │ │ │ │ add r3, r4, #944 @ 0x3b0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #980] @ 350e2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ mov r8, ip │ │ │ │ @@ -216785,15 +216785,15 @@ │ │ │ │ umull ip, r3, lr, r8 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r5 │ │ │ │ mla r8, lr, r8, r3 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8dcc2c │ │ │ │ + bl 8dc9ec │ │ │ │ ldrb r0, [r4, #804] @ 0x324 │ │ │ │ mov r1, #168 @ 0xa8 │ │ │ │ bl 27d1b0 │ │ │ │ ldrb r3, [r4, #804] @ 0x324 │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r4, #1112] @ 0x458 │ │ │ │ beq 350b54 │ │ │ │ @@ -216819,23 +216819,23 @@ │ │ │ │ add r0, r0, r5, lsl #3 │ │ │ │ strd r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, r8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 8dd4d8 │ │ │ │ + bl 8dd298 │ │ │ │ ldr r3, [r4, #1112] @ 0x458 │ │ │ │ lsl r5, r5, #3 │ │ │ │ add r3, r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldrb r3, [r4, #804] @ 0x324 │ │ │ │ adds r6, r7, r6 │ │ │ │ add r9, r9, #1 │ │ │ │ adc sl, sl, fp │ │ │ │ cmp r9, r3 │ │ │ │ bcc 350adc │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -216847,27 +216847,27 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ bl 3813a8 │ │ │ │ ldr r3, [pc, #688] @ 350e40 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ str r5, [sp] │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ ldr r8, [pc, #652] @ 350e44 │ │ │ │ mov r3, #13 │ │ │ │ add lr, r4, #848 @ 0x350 │ │ │ │ strb r5, [r4, #821] @ 0x335 │ │ │ │ strh r8, [lr, #2] │ │ │ │ strb r3, [r4, #872] @ 0x368 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ @@ -216917,15 +216917,15 @@ │ │ │ │ add r2, r4, #908 @ 0x38c │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ str r1, [r4, #904] @ 0x388 │ │ │ │ ldr r0, [sp, #64] @ 0x40 │ │ │ │ strh r3, [r2] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ strb r3, [r4, #910] @ 0x38e │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ b 350878 │ │ │ │ ldr lr, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ umull r3, r0, r8, lr │ │ │ │ bne 350808 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ @@ -216941,123 +216941,123 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #388] @ 350e6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 35086c │ │ │ │ str r0, [r4, #816] @ 0x330 │ │ │ │ b 3509ec │ │ │ │ ldr r3, [pc, #356] @ 350e70 │ │ │ │ ldr ip, [pc, #356] @ 350e74 │ │ │ │ ldr r1, [pc, #356] @ 350e78 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #348] @ 350e7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 35086c │ │ │ │ ldr r3, [pc, #324] @ 350e80 │ │ │ │ ldr r2, [pc, #324] @ 350e84 │ │ │ │ ldr r1, [pc, #324] @ 350e88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 3813a8 │ │ │ │ b 350b88 │ │ │ │ ldr r1, [pc, #280] @ 350e8c │ │ │ │ ldr r3, [pc, #280] @ 350e90 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #272] @ 350e94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #268] @ 350e98 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 35086c │ │ │ │ ldr ip, [pc, #248] @ 350e9c │ │ │ │ ldr r2, [pc, #248] @ 350ea0 │ │ │ │ ldr r1, [pc, #248] @ 350ea4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 6c73b4 │ │ │ │ b 35086c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r8, lsr r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r4, lsl r7 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq sp, lr, r0, lsr sp │ │ │ │ - addeq r5, r7, ip, lsl r8 │ │ │ │ - addeq r6, r7, ip, lsr #8 │ │ │ │ + @ instruction: 0x009edaf0 │ │ │ │ + ldrdeq r5, [r7], ip │ │ │ │ + addeq r6, r7, ip, ror #3 │ │ │ │ @ instruction: 0x00a9acbc │ │ │ │ smlabbeq fp, r4, r5, r8 │ │ │ │ - addseq sp, lr, r0, ror #22 │ │ │ │ - addeq r5, r7, ip, ror #13 │ │ │ │ - @ instruction: 0x008761b0 │ │ │ │ + addseq sp, lr, r0, lsr #18 │ │ │ │ + addeq r5, r7, ip, lsr #9 │ │ │ │ + addeq r5, r7, r0, ror pc │ │ │ │ andeq r0, r0, sl, lsr r3 │ │ │ │ - addseq sp, lr, ip, lsr #22 │ │ │ │ - addeq r6, r7, ip, ror #4 │ │ │ │ - addeq r6, r7, r0, ror r1 │ │ │ │ - addeq r5, r7, ip, asr #12 │ │ │ │ - addeq r6, r7, r8, asr #2 │ │ │ │ + addseq sp, lr, ip, ror #17 │ │ │ │ + addeq r6, r7, ip, lsr #32 │ │ │ │ + addeq r5, r7, r0, lsr pc │ │ │ │ + addeq r5, r7, ip, lsl #8 │ │ │ │ + addeq r5, r7, r8, lsl #30 │ │ │ │ andeq r0, r0, r6, lsr r3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addeq r6, r7, r4, lsl r2 │ │ │ │ - addeq r6, r7, r4, asr #3 │ │ │ │ - @ instruction: 0x009ed8d8 │ │ │ │ - @ instruction: 0x00870cb8 │ │ │ │ - ldrdeq r0, [r7], ip │ │ │ │ + ldrdeq r5, [r7], r4 │ │ │ │ + addeq r5, r7, r4, lsl #31 │ │ │ │ + umullseq sp, lr, r8, r6 │ │ │ │ + addeq r0, r7, r8, ror sl │ │ │ │ + umulleq r0, r7, ip, sl │ │ │ │ andeq r0, r0, r0, ror r9 │ │ │ │ andeq r5, r0, r1, asr r2 │ │ │ │ beq 351280 │ │ │ │ andmi r0, r0, r9, asr r2 │ │ │ │ eorseq r2, r6, r0, lsl #14 │ │ │ │ stmdbeq r0, {r8, r9, sl} │ │ │ │ andeq r5, r0, r0, asr r2 │ │ │ │ eorseq r3, r0, r9, asr #2 │ │ │ │ - addseq sp, lr, ip, asr r7 │ │ │ │ - addeq r5, r7, r8, lsl r3 │ │ │ │ - addeq r5, r7, ip, lsr #27 │ │ │ │ + addseq sp, lr, ip, lsl r5 │ │ │ │ + ldrdeq r5, [r7], r8 │ │ │ │ + addeq r5, r7, ip, ror #22 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ - addseq sp, lr, r4, lsr #14 │ │ │ │ - addeq r5, r7, r4, ror #29 │ │ │ │ - addeq r5, r7, r4, ror sp │ │ │ │ + addseq sp, lr, r4, ror #9 │ │ │ │ + addeq r5, r7, r4, lsr #25 │ │ │ │ + addeq r5, r7, r4, lsr fp │ │ │ │ andeq r0, r0, sp, ror #6 │ │ │ │ - @ instruction: 0x009ed6f8 │ │ │ │ - ldrdeq r0, [r7], ip │ │ │ │ - strdeq r0, [r7], r0 @ │ │ │ │ - addeq r5, r7, ip, lsr lr │ │ │ │ - @ instruction: 0x009ed6b8 │ │ │ │ - addeq r5, r7, r0, lsl #26 │ │ │ │ + @ instruction: 0x009ed4b8 │ │ │ │ + umulleq r0, r7, ip, r8 │ │ │ │ + @ instruction: 0x008708b0 │ │ │ │ + strdeq r5, [r7], ip │ │ │ │ + addseq sp, lr, r8, ror r4 │ │ │ │ + addeq r5, r7, r0, asr #21 │ │ │ │ andeq r0, r0, sl, asr r3 │ │ │ │ - umullseq sp, lr, r0, r6 │ │ │ │ - addeq r3, r6, r8, ror #1 │ │ │ │ - addeq r2, r9, r4, asr #2 │ │ │ │ + addseq sp, lr, r0, asr r4 │ │ │ │ + addeq r2, r6, r8, lsr #29 │ │ │ │ + addeq r1, r9, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #648] @ 351148 │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [pc, #644] @ 35114c │ │ │ │ @@ -217194,50 +217194,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 351170 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 350f64 │ │ │ │ bl 3505cc │ │ │ │ bl 35060c │ │ │ │ ldr r0, [pc, #72] @ 351174 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 350f64 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r0, asr #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r4, lsl pc │ │ │ │ - @ instruction: 0x009ed4f0 │ │ │ │ - @ instruction: 0x009ed4d8 │ │ │ │ + @ instruction: 0x009ed2b0 │ │ │ │ + umullseq sp, lr, r8, r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010b7e98 │ │ │ │ andeq r7, r0, r4, lsl #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r7, r0, lsl #30 │ │ │ │ - addeq r4, r7, ip, lsr #30 │ │ │ │ + addeq r4, r7, r0, asr #25 │ │ │ │ + addeq r4, r7, ip, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #324] @ 3512d4 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -217251,15 +217251,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #31 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r5, [pc, #272] @ 3512e8 │ │ │ │ ldr r3, [pc, #272] @ 3512ec │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -217302,42 +217302,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 351300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3511f0 │ │ │ │ ldr r0, [pc, #64] @ 351304 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3511f0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq sp, lr, r8, lsr #5 │ │ │ │ + addseq sp, lr, r8, rrx │ │ │ │ tsteq fp, r0, ror #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq r4, r7, r0, sp │ │ │ │ - addeq r5, r7, r4, lsr #19 │ │ │ │ + addeq r4, r7, r0, asr fp │ │ │ │ + addeq r5, r7, r4, ror #14 │ │ │ │ tsteq fp, ip, lsr #24 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, r0, lsl #24 │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r4, [r7], r0 │ │ │ │ - addeq r4, r7, r4, lsl #28 │ │ │ │ + @ instruction: 0x00874bb0 │ │ │ │ + addeq r4, r7, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #436] @ 3514d4 │ │ │ │ ldr r2, [pc, #436] @ 3514d8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -217367,15 +217367,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3514d0 │ │ │ │ add r0, r4, #1120 @ 0x460 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 8e302c │ │ │ │ + b 8e2dec │ │ │ │ ldr r3, [pc, #320] @ 3514e8 │ │ │ │ ldr r7, [r0, #1316] @ 0x524 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35142c │ │ │ │ ldr r3, [pc, #300] @ 3514ec │ │ │ │ @@ -217391,22 +217391,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3514f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r7, [r4, #1316] @ 0x524 │ │ │ │ cmp r3, #0 │ │ │ │ beq 351358 │ │ │ │ ldr r3, [pc, #196] @ 3514f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -217425,47 +217425,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3514fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 351358 │ │ │ │ ldr r0, [pc, #80] @ 351500 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 351358 │ │ │ │ ldr r0, [pc, #64] @ 351504 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35141c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatteq fp, r4, sl, r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq fp, r4, sl, r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010b7a98 │ │ │ │ andeq r4, r0, r4, ror r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r5, r7, r0, lsr r5 │ │ │ │ + strdeq r5, [r7], r0 │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ - addeq r4, r7, r4, lsl #24 │ │ │ │ - addeq r4, r7, r8, lsl ip │ │ │ │ - @ instruction: 0x008754bc │ │ │ │ + addeq r4, r7, r4, asr #19 │ │ │ │ + ldrdeq r4, [r7], r8 │ │ │ │ + addeq r5, r7, ip, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #964] @ 3518e4 │ │ │ │ ldr r2, [pc, #964] @ 3518e8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -217568,19 +217568,19 @@ │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r1 │ │ │ │ adc r3, r3, r0 │ │ │ │ lsl r9, r3, #3 │ │ │ │ mov r0, #1 │ │ │ │ orr r9, r9, r2, lsr #29 │ │ │ │ lsl r8, r2, #3 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ adds r2, r0, r8 │ │ │ │ adc r3, r9, r1 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl b8d990 │ │ │ │ + bl b8d750 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 351590 │ │ │ │ ldr r3, [pc, #532] @ 3518fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217600,23 +217600,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 351908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 351590 │ │ │ │ ldr r3, [pc, #412] @ 35190c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35155c │ │ │ │ ldr r3, [pc, #380] @ 351900 │ │ │ │ @@ -217633,23 +217633,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 351910 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r7, [r4, #820] @ 0x334 │ │ │ │ b 35155c │ │ │ │ ldr r3, [pc, #284] @ 351914 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3515e4 │ │ │ │ @@ -217667,34 +217667,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 351918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3515e4 │ │ │ │ ldr r0, [pc, #164] @ 35191c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r7, [r4, #820] @ 0x334 │ │ │ │ b 35155c │ │ │ │ ldr r0, [pc, #140] @ 351920 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3515e4 │ │ │ │ ldr r2, [pc, #124] @ 351924 │ │ │ │ ldr r3, [pc, #60] @ 3518e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -217703,34 +217703,34 @@ │ │ │ │ bne 3518e0 │ │ │ │ ldr r0, [pc, #92] @ 351928 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatteq fp, r4, r8, r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq fp, r4, r8, r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, ip, ror #16 │ │ │ │ smlatteq fp, ip, r7, r7 │ │ │ │ andeq r3, r0, r8, asr r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r5, r7, r0, r5 │ │ │ │ + addeq r5, r7, r0, asr r3 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - addeq r5, r7, r0, lsr #9 │ │ │ │ + addeq r5, r7, r0, ror #4 │ │ │ │ andeq r5, r0, r0, lsr #26 │ │ │ │ - addeq r5, r7, ip, lsl r5 │ │ │ │ - addeq r5, r7, r0, asr #8 │ │ │ │ - addeq r5, r7, ip, lsr #10 │ │ │ │ + ldrdeq r5, [r7], ip │ │ │ │ + addeq r5, r7, r0, lsl #4 │ │ │ │ + addeq r5, r7, ip, ror #5 │ │ │ │ tsteq fp, ip, asr r5 │ │ │ │ - addeq r5, r7, r0, ror r4 │ │ │ │ + addeq r5, r7, r0, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldrb r3, [r0, #1288] @ 0x508 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1852] @ 352088 │ │ │ │ @@ -217858,15 +217858,15 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -217875,15 +217875,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1308] @ 3520a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 351a20 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ bne 351c14 │ │ │ │ ldr r3, [pc, #1264] @ 352094 │ │ │ │ ldr sl, [r7, r3] │ │ │ │ ldr r3, [r4, #1304] @ 0x518 │ │ │ │ ldr r2, [r4, #1308] @ 0x51c │ │ │ │ @@ -217959,27 +217959,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 3520b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351ad0 │ │ │ │ subs r3, r8, #14 │ │ │ │ sbc r2, r2, r2 │ │ │ │ cmp r3, #2 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ bcs 351d4c │ │ │ │ @@ -218028,23 +218028,23 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r3, r6} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #680] @ 3520b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351ad0 │ │ │ │ ldr r3, [pc, #656] @ 3520b4 │ │ │ │ ldr r8, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -218064,23 +218064,23 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #540] @ 3520bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351ad0 │ │ │ │ ldrb r2, [r4, #820] @ 0x334 │ │ │ │ ldr r1, [r4, #808] @ 0x328 │ │ │ │ mov r3, r2 │ │ │ │ b 351ae8 │ │ │ │ ldr r3, [pc, #508] @ 3520c0 │ │ │ │ @@ -218103,24 +218103,24 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #388] @ 3520c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sl] │ │ │ │ ldr r6, [r4, #1316] @ 0x524 │ │ │ │ cmp r3, #0 │ │ │ │ beq 351c28 │ │ │ │ ldr r3, [pc, #364] @ 3520c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -218139,93 +218139,93 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 3520cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 351c28 │ │ │ │ ldr r0, [sp, #120] @ 0x78 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #240] @ 3520d0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 351a20 │ │ │ │ ldr r0, [pc, #200] @ 3520d4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351ad0 │ │ │ │ ldr r0, [pc, #176] @ 3520d8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 351f44 │ │ │ │ ldr r0, [pc, #160] @ 3520dc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351ad0 │ │ │ │ ldr r0, [pc, #132] @ 3520e0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 351c28 │ │ │ │ ldr r0, [pc, #116] @ 3520e4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #820] @ 0x334 │ │ │ │ b 351ad0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010b74b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq fp, r4, r4, r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r7, [fp, -ip] │ │ │ │ ldrdeq r5, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r7, r8, lsr #17 │ │ │ │ + addeq r4, r7, r8, ror #12 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - addeq r5, r7, ip, ror #1 │ │ │ │ + addeq r4, r7, ip, lsr #29 │ │ │ │ andeq r6, r0, ip, lsr sl │ │ │ │ - addeq r4, r7, r8, asr r3 │ │ │ │ - addeq r4, r7, r8, asr #5 │ │ │ │ + addeq r4, r7, r8, lsl r1 │ │ │ │ + addeq r4, r7, r8, lsl #1 │ │ │ │ @ instruction: 0x000027b4 │ │ │ │ - addeq r4, r7, r4, lsr #3 │ │ │ │ + addeq r3, r7, r4, ror #30 │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ - ldrdeq r4, [r7], ip │ │ │ │ - umulleq r4, r7, ip, r4 │ │ │ │ - addeq r4, r7, ip, lsl #3 │ │ │ │ - addeq r4, r7, r0, lsl #2 │ │ │ │ - addeq r4, r7, ip, ror #27 │ │ │ │ - addeq r4, r7, ip, rrx │ │ │ │ - addeq r4, r7, r8, lsr #2 │ │ │ │ + umulleq r3, r7, ip, lr │ │ │ │ + addeq r4, r7, ip, asr r2 │ │ │ │ + addeq r3, r7, ip, asr #30 │ │ │ │ + addeq r3, r7, r0, asr #29 │ │ │ │ + addeq r4, r7, ip, lsr #23 │ │ │ │ + addeq r3, r7, ip, lsr #28 │ │ │ │ + addeq r3, r7, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #3860] @ 353014 │ │ │ │ ldr r1, [pc, #3860] @ 353018 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -218342,26 +218342,26 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3372] @ 353030 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 352534 │ │ │ │ ldr r1, [r4, #812] @ 0x32c │ │ │ │ cmp r1, #0 │ │ │ │ bne 352338 │ │ │ │ @@ -218413,23 +218413,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3108] @ 353038 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 352534 │ │ │ │ ldrb r3, [r4, #1288] @ 0x508 │ │ │ │ cmp r3, #0 │ │ │ │ bne 352b1c │ │ │ │ @@ -218477,27 +218477,27 @@ │ │ │ │ beq 353650 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2844] @ 353040 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, #0 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [r4, #812] @ 0x32c │ │ │ │ beq 3521f0 │ │ │ │ @@ -218519,22 +218519,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2700] @ 353044 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3521f0 │ │ │ │ cmp r8, #16 │ │ │ │ beq 3521fc │ │ │ │ cmp r8, #48 @ 0x30 │ │ │ │ beq 35289c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -218559,25 +218559,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r2, #6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2536] @ 35304c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 352534 │ │ │ │ cmp r8, #144 @ 0x90 │ │ │ │ beq 352cdc │ │ │ │ cmp r8, #160 @ 0xa0 │ │ │ │ @@ -218607,23 +218607,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2360] @ 353054 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 352528 │ │ │ │ cmp r8, #128 @ 0x80 │ │ │ │ beq 35223c │ │ │ │ cmp r8, #160 @ 0xa0 │ │ │ │ beq 3521fc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -218648,25 +218648,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r2, #5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2192] @ 353058 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 352534 │ │ │ │ ldr r1, [pc, #2168] @ 35305c │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ @@ -218688,28 +218688,28 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r5, r3 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2028] @ 353060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352158 │ │ │ │ cmp r0, #8 │ │ │ │ bne 352528 │ │ │ │ mov r2, #3 │ │ │ │ mvn r3, #111 @ 0x6f │ │ │ │ str r2, [r4, #808] @ 0x328 │ │ │ │ @@ -218763,23 +218763,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1760] @ 35306c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 352534 │ │ │ │ add r3, r4, #828 @ 0x33c │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ mov r1, #0 │ │ │ │ @@ -218810,24 +218810,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1576] @ 353074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 352534 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -218850,39 +218850,39 @@ │ │ │ │ beq 353700 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1416] @ 35307c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 352534 │ │ │ │ mov r2, #7 │ │ │ │ mvn r3, #103 @ 0x67 │ │ │ │ str r2, [r4, #808] @ 0x328 │ │ │ │ strb r3, [r4, #820] @ 0x334 │ │ │ │ b 3521fc │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #1120 @ 0x460 │ │ │ │ strb r1, [r4, #1288] @ 0x508 │ │ │ │ - bl 8e302c │ │ │ │ + bl 8e2dec │ │ │ │ mov r2, #0 │ │ │ │ b 352434 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3521ec │ │ │ │ ldr r3, [pc, #1412] @ 3530d0 │ │ │ │ @@ -218906,21 +218906,21 @@ │ │ │ │ b 3521fc │ │ │ │ ldr r3, [r4, #1304] @ 0x518 │ │ │ │ ldr r2, [r4, #1308] @ 0x51c │ │ │ │ add r5, r4, #1312 @ 0x520 │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 352528 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [r4, #1304] @ 0x518 │ │ │ │ ldr r3, [r4, #1308] @ 0x51c │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r3, r1 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl b8d990 │ │ │ │ + bl b8d750 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ ldrb r3, [r4, #821] @ 0x335 │ │ │ │ mov r2, #6 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ orr r3, r3, #8 │ │ │ │ @@ -218952,22 +218952,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1032] @ 353084 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352b84 │ │ │ │ ldr r3, [r4, #1304] @ 0x518 │ │ │ │ ldr r2, [r4, #1308] @ 0x51c │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 352d34 │ │ │ │ mov r2, r5 │ │ │ │ @@ -219116,39 +219116,39 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #424] @ 35308c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352158 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3534e8 │ │ │ │ ldr r5, [r4, #816] @ 0x330 │ │ │ │ cmp r5, #0 │ │ │ │ beq 353318 │ │ │ │ ldrb r3, [r4, #821] @ 0x335 │ │ │ │ mov r0, #1 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #821] @ 0x335 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldrb ip, [r4, #868] @ 0x364 │ │ │ │ ldr lr, [pc, #352] @ 353090 │ │ │ │ sub r3, ip, #32 │ │ │ │ lsl r3, lr, r3 │ │ │ │ lsl r2, lr, ip │ │ │ │ rsb ip, ip, #32 │ │ │ │ orr r3, r3, lr, lsr ip │ │ │ │ mov r5, r0 │ │ │ │ adds r2, r2, r5 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl b8d990 │ │ │ │ + bl b8d750 │ │ │ │ b 352d28 │ │ │ │ ldr r3, [pc, #368] @ 3530d0 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 352b74 │ │ │ │ @@ -219165,110 +219165,110 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #212] @ 353094 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 353098 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 352534 │ │ │ │ cmp r0, #0 │ │ │ │ bne 353568 │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352b84 │ │ │ │ ldr r0, [pc, #148] @ 35309c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3521f0 │ │ │ │ tsteq fp, r4, lsl #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq fp, r4, ip, r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq ip, lr, r4, asr r2 │ │ │ │ + addseq ip, lr, r4, lsl r0 │ │ │ │ tsteq fp, r0, lsl #24 │ │ │ │ andeq r3, r0, r4, lsl #22 │ │ │ │ - strdeq r4, [r7], ip │ │ │ │ + @ instruction: 0x008749bc │ │ │ │ andeq r1, r0, r8, lsr #31 │ │ │ │ - addeq r4, r7, r4, lsl #30 │ │ │ │ + addeq r4, r7, r4, asr #25 │ │ │ │ andeq r6, r0, r0, lsr #17 │ │ │ │ - addeq r4, r7, r8, lsr r9 │ │ │ │ - addeq r3, r7, ip, ror #21 │ │ │ │ + strdeq r4, [r7], r8 │ │ │ │ + addeq r3, r7, ip, lsr #17 │ │ │ │ andeq r2, r0, r4, asr #23 │ │ │ │ - addeq r4, r7, r8, lsl fp │ │ │ │ + ldrdeq r4, [r7], r8 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - ldrdeq r4, [r7], ip │ │ │ │ - @ instruction: 0x008749b4 │ │ │ │ + umulleq r4, r7, ip, r7 │ │ │ │ + addeq r4, r7, r4, ror r7 │ │ │ │ andeq r4, r0, r0, ror ip │ │ │ │ - addeq r3, r7, ip, ror #24 │ │ │ │ + addeq r3, r7, ip, lsr #20 │ │ │ │ tsteq fp, r0, asr #10 │ │ │ │ andeq r3, r0, ip, lsr #11 │ │ │ │ - strdeq r4, [r7], r8 │ │ │ │ + @ instruction: 0x008744b8 │ │ │ │ andeq r1, r0, r4, lsl #6 │ │ │ │ - addeq r4, r7, ip, asr #15 │ │ │ │ + addeq r4, r7, ip, lsl #11 │ │ │ │ andeq r2, r0, r4, ror sl │ │ │ │ - addeq r4, r7, r4, lsr #9 │ │ │ │ + addeq r4, r7, r4, ror #4 │ │ │ │ andeq r2, r0, ip, asr #3 │ │ │ │ - umulleq r4, r7, r8, r3 │ │ │ │ - @ instruction: 0x009eb6b2 │ │ │ │ - addeq r3, r7, ip, asr #12 │ │ │ │ + addeq r4, r7, r8, asr r1 │ │ │ │ + addseq fp, lr, r2, ror r4 │ │ │ │ + addeq r3, r7, ip, lsl #8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - addeq r4, r7, r4, ror #7 │ │ │ │ - umulleq r3, r7, ip, r5 │ │ │ │ - addeq r3, r7, r0, asr #1 │ │ │ │ + addeq r4, r7, r4, lsr #3 │ │ │ │ + addeq r3, r7, ip, asr r3 │ │ │ │ + addeq r2, r7, r0, lsl #29 │ │ │ │ andeq r2, r0, r0, ror #4 │ │ │ │ - addeq r2, r7, ip, ror #28 │ │ │ │ - @ instruction: 0x009eb1de │ │ │ │ - addeq r3, r7, r4, ror #23 │ │ │ │ - ldrdeq r3, [r7], r0 │ │ │ │ + addeq r2, r7, ip, lsr #24 │ │ │ │ + umullseq sl, lr, lr, pc @ │ │ │ │ + addeq r3, r7, r4, lsr #19 │ │ │ │ + umulleq r2, r7, r0, pc @ │ │ │ │ andeq r6, r0, ip, lsr r2 │ │ │ │ - addeq r2, r7, r0, lsl sl │ │ │ │ - addeq r3, r7, r0, lsr #21 │ │ │ │ - ldrdeq r3, [r7], r8 │ │ │ │ - addeq r3, r7, r0, ror #1 │ │ │ │ + ldrdeq r2, [r7], r0 │ │ │ │ + addeq r3, r7, r0, ror #16 │ │ │ │ + umulleq r3, r7, r8, ip │ │ │ │ + addeq r2, r7, r0, lsr #29 │ │ │ │ andeq r4, r0, r4, ror #29 │ │ │ │ - addeq r3, r7, ip, asr #26 │ │ │ │ + addeq r3, r7, ip, lsl #22 │ │ │ │ andeq r2, r0, ip, ror #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r3, r7, ip, lsl r9 │ │ │ │ - addeq r2, r7, r0, lsr #31 │ │ │ │ - umulleq r3, r7, r8, r9 │ │ │ │ - addeq r2, r7, r8, asr #31 │ │ │ │ - addeq r3, r7, r0, asr #23 │ │ │ │ - umulleq r3, r7, r8, fp │ │ │ │ - addeq r3, r7, r8, asr #16 │ │ │ │ - @ instruction: 0x00873ab4 │ │ │ │ - addeq r3, r7, r4, lsl sl │ │ │ │ - addeq r3, r7, r4, lsl #19 │ │ │ │ - addeq r3, r7, ip, ror ip │ │ │ │ - addeq r3, r7, ip, asr #17 │ │ │ │ - @ instruction: 0x008727b4 │ │ │ │ - addeq r2, r7, r4, ror r9 │ │ │ │ - addeq r3, r7, ip, ror r7 │ │ │ │ - addeq r2, r7, r4, asr #28 │ │ │ │ - ldrdeq r3, [r7], r8 │ │ │ │ - addeq r3, r7, r8, lsr fp │ │ │ │ - andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r3, [r7], r0 │ │ │ │ - addeq r2, r7, r8, ror #26 │ │ │ │ - umulleq r3, r7, r8, fp │ │ │ │ - addeq r2, r7, ip, ror sp │ │ │ │ + ldrdeq r3, [r7], ip │ │ │ │ + addeq r2, r7, r0, ror #26 │ │ │ │ + addeq r3, r7, r8, asr r7 │ │ │ │ + addeq r2, r7, r8, lsl #27 │ │ │ │ + addeq r3, r7, r0, lsl #19 │ │ │ │ + addeq r3, r7, r8, asr r9 │ │ │ │ + addeq r3, r7, r8, lsl #12 │ │ │ │ + addeq r3, r7, r4, ror r8 │ │ │ │ + ldrdeq r3, [r7], r4 │ │ │ │ + addeq r3, r7, r4, asr #14 │ │ │ │ + addeq r3, r7, ip, lsr sl │ │ │ │ + addeq r3, r7, ip, lsl #13 │ │ │ │ + addeq r2, r7, r4, ror r5 │ │ │ │ + addeq r2, r7, r4, lsr r7 │ │ │ │ + addeq r3, r7, ip, lsr r5 │ │ │ │ + addeq r2, r7, r4, lsl #24 │ │ │ │ + umulleq r3, r7, r8, r8 │ │ │ │ + strdeq r3, [r7], r8 │ │ │ │ + andeq r4, r0, r0, rrx │ │ │ │ + umulleq r3, r7, r0, r9 │ │ │ │ + addeq r2, r7, r8, lsr #22 │ │ │ │ + addeq r3, r7, r8, asr r9 │ │ │ │ + addeq r2, r7, ip, lsr fp │ │ │ │ cmp r3, #0 │ │ │ │ bne 3533c0 │ │ │ │ ldr r0, [r4, #1296] @ 0x510 │ │ │ │ ldrb r1, [r4, #867] @ 0x363 │ │ │ │ asr r3, r0, #31 │ │ │ │ lsl r3, r3, r1 │ │ │ │ sub ip, r1, #32 │ │ │ │ @@ -219291,15 +219291,15 @@ │ │ │ │ add r6, r4, #912 @ 0x390 │ │ │ │ lsl r1, r1, #3 │ │ │ │ str r3, [r4, #1308] @ 0x51c │ │ │ │ str r1, [r4, #1304] @ 0x518 │ │ │ │ bic r3, r2, #8 │ │ │ │ strb r3, [r4, #821] @ 0x335 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3521f0 │ │ │ │ ldr r3, [pc, #-296] @ 3530a0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -219319,22 +219319,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-404] @ 3530a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3521f0 │ │ │ │ ldr r2, [pc, #-416] @ 3530a8 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r1, #1 │ │ │ │ cmp r1, #7 │ │ │ │ bhi 353268 │ │ │ │ @@ -219412,33 +219412,33 @@ │ │ │ │ beq 3535dc │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #-752] @ 3530ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-760] @ 3530b0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 352ff8 │ │ │ │ add r6, r4, #912 @ 0x390 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8e5dc │ │ │ │ + bl b8e39c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ subs r3, r5, r0 │ │ │ │ sbc r2, r7, r1 │ │ │ │ cmp r3, #1 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ movlt r2, #0 │ │ │ │ movlt r3, #1 │ │ │ │ str r2, [r4, #1308] @ 0x51c │ │ │ │ @@ -219464,44 +219464,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-984] @ 3530b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 352d44 │ │ │ │ ldr r0, [pc, #-996] @ 3530bc │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 352534 │ │ │ │ ldr r2, [pc, #-1032] @ 3530c0 │ │ │ │ ldr r0, [pc, #-1032] @ 3530c4 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 352534 │ │ │ │ ldr r3, [pc, #-1064] @ 3530c8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -219521,22 +219521,22 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1172] @ 3530cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 352f04 │ │ │ │ ldr r2, [pc, #-1184] @ 3530d0 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 352ff8 │ │ │ │ ldr r2, [pc, #-1200] @ 3530d4 │ │ │ │ @@ -219552,173 +219552,173 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #-1268] @ 3530d8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1276] @ 3530dc │ │ │ │ add r0, pc, r0 │ │ │ │ b 3533a8 │ │ │ │ ldr r2, [pc, #-1284] @ 3530e0 │ │ │ │ ldr r0, [pc, #-1284] @ 3530e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352b84 │ │ │ │ ldr r0, [pc, #-1308] @ 3530e8 │ │ │ │ mov r1, fp │ │ │ │ mov r3, #5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 352534 │ │ │ │ ldr r0, [pc, #-1344] @ 3530ec │ │ │ │ mov r1, fp │ │ │ │ mov r3, #6 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 352534 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1384] @ 3530f0 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 352534 │ │ │ │ ldr r0, [pc, #-1424] @ 3530f4 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 352534 │ │ │ │ ldr r0, [pc, #-1456] @ 3530f8 │ │ │ │ mov r1, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 352534 │ │ │ │ ldr r0, [pc, #-1488] @ 3530fc │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 352ff8 │ │ │ │ ldr r0, [pc, #-1508] @ 353100 │ │ │ │ mov r1, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 352534 │ │ │ │ ldr r0, [pc, #-1540] @ 353104 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 352534 │ │ │ │ ldr r0, [pc, #-1576] @ 353108 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 352d44 │ │ │ │ ldr r0, [pc, #-1608] @ 35310c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3521f0 │ │ │ │ ldr r2, [pc, #-1624] @ 353110 │ │ │ │ ldr r0, [pc, #-1624] @ 353114 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r0, [r4, #808] @ 0x328 │ │ │ │ b 352b84 │ │ │ │ ldr r0, [pc, #-1648] @ 353118 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 352534 │ │ │ │ ldr r0, [pc, #-1680] @ 35311c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 352f04 │ │ │ │ ldr r3, [pc, #-1696] @ 353120 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 353824 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [pc, #-1744] @ 353124 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str fp, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1768] @ 353128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r3] │ │ │ │ b 352534 │ │ │ │ ldr r2, [pc, #-1792] @ 35312c │ │ │ │ ldr r0, [pc, #-1792] @ 353130 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 352528 │ │ │ │ │ │ │ │ 00353840 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -219741,163 +219741,163 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldm r6, {r6, r7, fp} │ │ │ │ ldrh r9, [sp, #112] @ 0x70 │ │ │ │ ldrh r8, [sp, #128] @ 0x80 │ │ │ │ ldr sl, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 929638 │ │ │ │ + bl 9293f8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [pc, #488] @ 353aa4 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ beq 3538d4 │ │ │ │ ldr r1, [pc, #472] @ 353aa8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 37feb4 │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 353a7c │ │ │ │ ldr r1, [pc, #440] @ 353aac │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r1, [pc, #424] @ 353ab0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r1, [pc, #408] @ 353ab4 │ │ │ │ and r2, fp, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927af0 │ │ │ │ + bl 9278b0 │ │ │ │ ldr r1, [pc, #392] @ 353ab8 │ │ │ │ and r2, r7, #255 @ 0xff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927af0 │ │ │ │ + bl 9278b0 │ │ │ │ ldr r1, [pc, #376] @ 353abc │ │ │ │ subs r2, sl, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927af0 │ │ │ │ + bl 9278b0 │ │ │ │ ldr r1, [pc, #356] @ 353ac0 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927b48 │ │ │ │ + bl 927908 │ │ │ │ ldr r1, [pc, #340] @ 353ac4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927b48 │ │ │ │ + bl 927908 │ │ │ │ ldr r1, [pc, #324] @ 353ac8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927b48 │ │ │ │ + bl 927908 │ │ │ │ ldr r1, [pc, #308] @ 353acc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927b48 │ │ │ │ + bl 927908 │ │ │ │ ldr r1, [pc, #292] @ 353ad0 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927b48 │ │ │ │ + bl 927908 │ │ │ │ ldr r1, [pc, #276] @ 353ad4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #264] @ 353ad8 │ │ │ │ - bl 927b48 │ │ │ │ + bl 927908 │ │ │ │ ldr r8, [pc, #260] @ 353adc │ │ │ │ ldr r1, [pc, #260] @ 353ae0 │ │ │ │ ldr r7, [pc, #260] @ 353ae4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r9, r6, #108 @ 0x6c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927c9c │ │ │ │ + bl 927a5c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #204] @ 353ae8 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r3 │ │ │ │ bl 381860 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ bl 3810e0 │ │ │ │ ldr r2, [pc, #144] @ 353aec │ │ │ │ ldr r1, [pc, #144] @ 353af0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #31 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 93071c │ │ │ │ + b 9304dc │ │ │ │ ldr r3, [pc, #112] @ 353af4 │ │ │ │ ldr r1, [pc, #112] @ 353af8 │ │ │ │ ldr r0, [pc, #112] @ 353afc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #108] @ 353b00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - ldrdeq r3, [r7], ip │ │ │ │ + umulleq r3, r7, ip, r0 │ │ │ │ tsteq fp, r8, asr #10 │ │ │ │ - @ instruction: 0x009545b0 │ │ │ │ - ldrdeq r3, [r7], ip │ │ │ │ - ldrdeq r3, [r7], r0 │ │ │ │ - addeq r7, ip, r4, ror #10 │ │ │ │ - addseq r2, sl, r0, ror #3 │ │ │ │ - addeq r3, r7, r0, lsr #1 │ │ │ │ - addeq lr, fp, ip, lsl sp │ │ │ │ - addeq lr, fp, r0, lsl sp │ │ │ │ - addeq r3, r7, r0, ror r0 │ │ │ │ - addeq r3, r7, r0, rrx │ │ │ │ - addeq r3, r7, r0, lsr sl │ │ │ │ - addeq r3, r7, ip, lsr #20 │ │ │ │ - addseq sl, lr, ip, asr sl │ │ │ │ - addeq sp, r6, r0, asr #28 │ │ │ │ - addseq ip, r3, r8, lsl r4 │ │ │ │ - addeq sp, r6, r4, asr lr │ │ │ │ + addseq r4, r5, r0, ror r3 │ │ │ │ + umulleq r2, r7, ip, lr │ │ │ │ + umulleq r2, r7, r0, lr │ │ │ │ + addeq r7, ip, r4, lsr #6 │ │ │ │ + addseq r1, sl, r0, lsr #31 │ │ │ │ + addeq r2, r7, r0, ror #28 │ │ │ │ + ldrdeq lr, [fp], ip │ │ │ │ + ldrdeq lr, [fp], r0 │ │ │ │ + addeq r2, r7, r0, lsr lr │ │ │ │ + addeq r2, r7, r0, lsr #28 │ │ │ │ + strdeq r3, [r7], r0 │ │ │ │ + addeq r3, r7, ip, ror #15 │ │ │ │ + addseq sl, lr, ip, lsl r8 │ │ │ │ + addeq sp, r6, r0, lsl #24 │ │ │ │ + @ instruction: 0x0093c1d8 │ │ │ │ + addeq sp, r6, r4, lsl ip │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq r2, r7, ip, ror #9 │ │ │ │ - addeq r3, r7, r0, lsl #2 │ │ │ │ - @ instruction: 0x009ea9b0 │ │ │ │ - addeq r3, r7, r0 │ │ │ │ - addeq r2, r7, r8, lsl pc │ │ │ │ + addeq r2, r7, ip, lsr #5 │ │ │ │ + addeq r2, r7, r0, asr #29 │ │ │ │ + addseq sl, lr, r0, ror r7 │ │ │ │ + addeq r2, r7, r0, asr #27 │ │ │ │ + ldrdeq r2, [r7], r8 │ │ │ │ strdeq r0, [r0], -r5 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r3, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #148] @ 0x94 │ │ │ │ @@ -219932,15 +219932,15 @@ │ │ │ │ ldr r0, [pc, #192] @ 353c54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ ldr r4, [pc, #164] @ 353c58 │ │ │ │ ldr r9, [pc, #164] @ 353c5c │ │ │ │ ldr r8, [pc, #164] @ 353c60 │ │ │ │ add r4, pc, r4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r4, #4352 @ 0x1100 │ │ │ │ @@ -219952,15 +219952,15 @@ │ │ │ │ bl 27ea34 │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #32 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ cmp r4, r7 │ │ │ │ bne 353bd0 │ │ │ │ ldr r2, [pc, #88] @ 353c64 │ │ │ │ ldr r3, [pc, #64] @ 353c50 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -219977,75 +219977,75 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, ror r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ adceq r7, r9, r0, asr #19 │ │ │ │ tstpeq r6, r8, lsr r7 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x008738b4 │ │ │ │ + addeq r3, r7, r4, ror r6 │ │ │ │ muleq r0, r4, r5 │ │ │ │ strdeq r5, [fp, -r8] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq 353c9c │ │ │ │ mov r6, r1 │ │ │ │ - bl 9ede08 │ │ │ │ + bl 9edbc8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 353cb8 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #20 │ │ │ │ bl 27f3e8 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r0 │ │ │ │ - bl b975c4 │ │ │ │ + bl b97384 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r3, #20] │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r6, r2, r1 │ │ │ │ - bl b9765c │ │ │ │ + bl b9741c │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #68] @ 353d34 │ │ │ │ ldr r2, [r2, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mul r2, r6, r2 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 9ed10c │ │ │ │ + bl 9ececc │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl b97cf8 │ │ │ │ + bl b97ab8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 27cec8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -220095,15 +220095,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3540e0 │ │ │ │ ldr r0, [pc, #760] @ 354124 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ beq 353e4c │ │ │ │ movls r8, #1 │ │ │ │ movls r7, #4096 @ 0x1000 │ │ │ │ bls 353e54 │ │ │ │ mov r8, #2 │ │ │ │ mov r7, #32768 @ 0x8000 │ │ │ │ @@ -220128,40 +220128,40 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, r0, r5 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ bl 27ea34 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ beq 353f20 │ │ │ │ - bl 9ede08 │ │ │ │ + bl 9edbc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 353f20 │ │ │ │ lsl r8, r7, #23 │ │ │ │ lsr r8, r8, #23 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3540e4 │ │ │ │ mov r0, #20 │ │ │ │ bl 27f3e8 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl b975c4 │ │ │ │ + bl b97384 │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r1, r5 │ │ │ │ - bl b9765c │ │ │ │ + bl b9741c │ │ │ │ ldr r3, [pc, #548] @ 354128 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 9ed10c │ │ │ │ + bl 9ececc │ │ │ │ ldr r2, [pc, #516] @ 35412c │ │ │ │ ldr r3, [pc, #480] @ 35410c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -220199,29 +220199,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 354138 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 353e68 │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r1, [r3, #26] │ │ │ │ cmp r1, #0 │ │ │ │ beq 354040 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ ldr r3, [pc, #256] @ 354118 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ rsb r2, r0, #0 │ │ │ │ mov r7, r0 │ │ │ │ and r5, r5, r2 │ │ │ │ @@ -220246,15 +220246,15 @@ │ │ │ │ bne 3540e0 │ │ │ │ ldr r0, [pc, #192] @ 354140 │ │ │ │ add r0, pc, r0 │ │ │ │ b 353e2c │ │ │ │ ldr r0, [pc, #184] @ 354144 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 353de0 │ │ │ │ ldr r3, [pc, #144] @ 354130 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 353e68 │ │ │ │ ldr r3, [pc, #104] @ 35411c │ │ │ │ @@ -220264,46 +220264,46 @@ │ │ │ │ beq 353e68 │ │ │ │ b 353fa4 │ │ │ │ ldr r0, [pc, #124] @ 354148 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 353e68 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 35414c │ │ │ │ ldr r1, [pc, #96] @ 354150 │ │ │ │ ldr r0, [pc, #96] @ 354154 │ │ │ │ ldr r2, [pc, #96] @ 354158 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ bl 27ee30 │ │ │ │ smlabbeq fp, ip, r0, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r8, ror r0 │ │ │ │ - addseq sl, lr, r0, lsr #14 │ │ │ │ + addseq sl, lr, r0, ror #9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ strdeq r4, [fp, -ip] │ │ │ │ - addeq r3, r7, ip, lsr #14 │ │ │ │ + addeq r3, r7, ip, ror #9 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ ldrdeq r4, [fp, -ip] │ │ │ │ andeq r5, r0, r4, asr #9 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r3, r7, r4, asr #9 │ │ │ │ + addeq r3, r7, r4, lsl #5 │ │ │ │ smlatbeq fp, r8, sp, r4 │ │ │ │ - addeq r3, r7, r4, lsl #8 │ │ │ │ - umulleq r3, r7, r8, r4 │ │ │ │ - addeq r3, r7, r4, lsr #8 │ │ │ │ - addseq sl, lr, r8, ror #13 │ │ │ │ - addeq r3, r7, r0, lsl #9 │ │ │ │ - umulleq r3, r7, r0, r4 │ │ │ │ + addeq r3, r7, r4, asr #3 │ │ │ │ + addeq r3, r7, r8, asr r2 │ │ │ │ + addeq r3, r7, r4, ror #3 │ │ │ │ + addseq sl, lr, r8, lsr #9 │ │ │ │ + addeq r3, r7, r0, asr #4 │ │ │ │ + addeq r3, r7, r0, asr r2 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #284] @ 354290 │ │ │ │ mov r8, r1 │ │ │ │ @@ -220313,35 +220313,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #244] @ 35429c │ │ │ │ ldr r1, [pc, #244] @ 3542a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #212] @ 3542a4 │ │ │ │ ldr r1, [pc, #212] @ 3542a8 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [pc, #204] @ 3542ac │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #184] @ 3542b0 │ │ │ │ ldr r1, [pc, #184] @ 3542b4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 3542b8 │ │ │ │ ldr r2, [pc, #176] @ 3542bc │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -220354,19 +220354,19 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r6, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r1, [pc, #120] @ 3542c4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #104] @ 3542c8 │ │ │ │ orr r2, r2, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ str r8, [r5, #112] @ 0x70 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ @@ -220374,29 +220374,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq sl, lr, r8, ror #12 │ │ │ │ - addeq pc, r5, ip, lsl #26 │ │ │ │ - addeq lr, r8, r4, ror #26 │ │ │ │ - addeq r3, r7, r0, lsl #8 │ │ │ │ - addeq r3, r7, r4, lsl r4 │ │ │ │ - umulleq r3, r7, ip, r3 │ │ │ │ - umulleq r3, r7, r0, r2 │ │ │ │ + addseq sl, lr, r8, lsr #8 │ │ │ │ + addeq pc, r5, ip, asr #21 │ │ │ │ + addeq lr, r8, r4, lsr #22 │ │ │ │ + addeq r3, r7, r0, asr #3 │ │ │ │ + ldrdeq r3, [r7], r4 │ │ │ │ + addeq r3, r7, ip, asr r1 │ │ │ │ + addeq r3, r7, r0, asr r0 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ andeq r1, r0, r0, lsr r2 │ │ │ │ adceq r7, r9, r0, asr #6 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ tsteq r6, ip, lsr r8 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - addeq r3, r7, r0, ror r3 │ │ │ │ + addeq r3, r7, r0, lsr r1 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r1, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ blt 35431c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -220432,15 +220432,15 @@ │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [pc, #96] @ 3543d4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r5, #0 │ │ │ │ bne 3543b0 │ │ │ │ subs r4, r4, #0 │ │ │ │ movne r4, #1 │ │ │ │ strb r4, [r0, #176] @ 0xb0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ @@ -220452,19 +220452,19 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #32] @ 3543d8 │ │ │ │ ldr r2, [pc, #32] @ 3543dc │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq sl, lr, ip, lsl #9 │ │ │ │ - addeq r3, r7, r8, lsl r2 │ │ │ │ - addeq r3, r7, r0, lsl #2 │ │ │ │ + addseq sl, lr, ip, asr #4 │ │ │ │ + ldrdeq r2, [r7], r8 │ │ │ │ + addeq r2, r7, r0, asr #29 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - addeq r3, r7, r8, lsr #4 │ │ │ │ + addeq r2, r7, r8, ror #31 │ │ │ │ andeq r0, r0, sp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #840] @ 354740 │ │ │ │ ldr r3, [pc, #840] @ 354744 │ │ │ │ @@ -220482,72 +220482,72 @@ │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [pc, #792] @ 354754 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r5, r5, #120 @ 0x78 │ │ │ │ ldr r9, [pc, #776] @ 354758 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #756] @ 354754 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr ip, [r4, #104] @ 0x68 │ │ │ │ mvn r2, #0 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ str r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ mul r1, r3, r1 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ strd r2, [r4, #192] @ 0xc0 │ │ │ │ beq 3545e4 │ │ │ │ mov r0, ip │ │ │ │ - bl 9edd44 │ │ │ │ + bl 9edb04 │ │ │ │ mov r6, #15 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ moveq r2, #1 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 9ec0c4 │ │ │ │ + bl 9ebe84 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3545a0 │ │ │ │ ldr r3, [pc, #640] @ 35475c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 354614 │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 9ef4d4 │ │ │ │ + bl 9ef294 │ │ │ │ ldr ip, [pc, #612] @ 354760 │ │ │ │ ldr r2, [pc, #612] @ 354764 │ │ │ │ ldr r1, [pc, #612] @ 354768 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ ldr r5, [r4, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr ip, [r4, #112] @ 0x70 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ @@ -220561,15 +220561,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #496] @ 354778 │ │ │ │ ldr r1, [pc, #496] @ 35477c │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -220593,15 +220593,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r3, [pc, #368] @ 35475c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 354690 │ │ │ │ mov r0, #0 │ │ │ │ - bl 9ef4d4 │ │ │ │ + bl 9ef294 │ │ │ │ ldr r2, [r4, #112] @ 0x70 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ bl 27ea34 │ │ │ │ b 354554 │ │ │ │ ldr r3, [pc, #360] @ 354784 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -220621,22 +220621,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 354790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3544e8 │ │ │ │ ldr r3, [pc, #252] @ 354794 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3545f8 │ │ │ │ ldr r3, [pc, #220] @ 354788 │ │ │ │ @@ -220652,61 +220652,61 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 354798 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 3545f8 │ │ │ │ ldr r0, [pc, #132] @ 35479c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3544e8 │ │ │ │ ldr r0, [pc, #116] @ 3547a0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ b 3545f8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, ip, lsl #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sl, lr, ip, asr #7 │ │ │ │ - addeq r3, r7, r8, asr r1 │ │ │ │ - addeq r3, r7, r8, asr #32 │ │ │ │ + addseq sl, lr, ip, lsl #3 │ │ │ │ + addeq r2, r7, r8, lsl pc │ │ │ │ + addeq r2, r7, r8, lsl #28 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ @ instruction: 0x010b49b8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x009ea2dc │ │ │ │ - addeq pc, r5, ip, lsl #19 │ │ │ │ - addeq lr, r8, r4, ror #19 │ │ │ │ - addseq sl, lr, ip, ror r2 │ │ │ │ - addeq pc, r5, r0, lsr r9 @ │ │ │ │ - addeq lr, r8, ip, lsl #19 │ │ │ │ - addeq r3, r7, r4, asr #2 │ │ │ │ + umullseq sl, lr, ip, r0 │ │ │ │ + addeq pc, r5, ip, asr #14 │ │ │ │ + addeq lr, r8, r4, lsr #15 │ │ │ │ + addseq sl, lr, ip, lsr r0 │ │ │ │ + strdeq pc, [r5], r0 │ │ │ │ + addeq lr, r8, ip, asr #14 │ │ │ │ + addeq r2, r7, r4, lsl #30 │ │ │ │ @ instruction: 0xfffffd9c │ │ │ │ tsteq fp, ip, asr r8 │ │ │ │ andeq r3, r0, r8, ror ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, r7, r4, ror #30 │ │ │ │ + addeq r2, r7, r4, lsr #26 │ │ │ │ muleq r0, r4, r7 │ │ │ │ - addeq r2, r7, r4, asr pc │ │ │ │ - addeq r2, r7, ip, lsl #30 │ │ │ │ - addeq r2, r7, ip, ror #30 │ │ │ │ + addeq r2, r7, r4, lsl sp │ │ │ │ + addeq r2, r7, ip, asr #25 │ │ │ │ + addeq r2, r7, ip, lsr #26 │ │ │ │ ldr r3, [r0, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ beq 3547e8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -220757,17 +220757,17 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #10 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addseq sl, lr, ip │ │ │ │ - addeq r2, r7, r0, lsr #27 │ │ │ │ - strdeq r2, [r7], r8 │ │ │ │ + addseq r9, lr, ip, asr #27 │ │ │ │ + addeq r2, r7, r0, ror #22 │ │ │ │ + @ instruction: 0x00872cb8 │ │ │ │ andeq r0, r0, pc, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -220872,22 +220872,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 354adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 354938 │ │ │ │ ldr r2, [pc, #92] @ 354ae0 │ │ │ │ ldr r3, [pc, #56] @ 354ac0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -220895,53 +220895,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 354ab8 │ │ │ │ ldr r0, [pc, #60] @ 354ae4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r4, lsl r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r4, lsl #10 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq fp, r4, r4, r4 │ │ │ │ andeq r3, r0, r8, lsl #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, r7, r0, lsl #25 │ │ │ │ + addeq r2, r7, r0, asr #20 │ │ │ │ smlabbeq fp, r0, r3, r4 │ │ │ │ - addeq r2, r7, ip, ror ip │ │ │ │ + addeq r2, r7, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 354b44 │ │ │ │ ldr r2, [pc, #68] @ 354b48 │ │ │ │ ldr r1, [pc, #68] @ 354b4c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 354b50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [r0, #176] @ 0xb0 │ │ │ │ strh r2, [r0, #182] @ 0xb6 │ │ │ │ str r2, [r0, #184] @ 0xb8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 35489c │ │ │ │ - @ instruction: 0x009e9cd8 │ │ │ │ - addeq r2, r7, r4, ror #20 │ │ │ │ - addeq r2, r7, r8, asr r9 │ │ │ │ + umullseq r9, lr, r8, sl │ │ │ │ + addeq r2, r7, r4, lsr #16 │ │ │ │ + addeq r2, r7, r8, lsl r7 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -221223,15 +221223,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3551f0 │ │ │ │ ldr r0, [pc, #592] @ 35521c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #56 @ 0x38 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ mov r2, #1 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r4, #152] @ 0x98 │ │ │ │ strb r2, [r4, #120] @ 0x78 │ │ │ │ b 354ea8 │ │ │ │ ldrb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -221275,27 +221275,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 355228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 354df4 │ │ │ │ cmp r2, #239 @ 0xef │ │ │ │ bne 354e98 │ │ │ │ ldr r3, [r4, #140] @ 0x8c │ │ │ │ cmp r3, #1 │ │ │ │ bls 354e98 │ │ │ │ @@ -221338,15 +221338,15 @@ │ │ │ │ b 354e98 │ │ │ │ ldr r0, [pc, #164] @ 355234 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [r4, #150] @ 0x96 │ │ │ │ b 354df4 │ │ │ │ cmp r2, #0 │ │ │ │ ldrbne r2, [r3, #6] │ │ │ │ mvneq r2, #64 @ 0x40 │ │ │ │ strbne r2, [r4, #121] @ 0x79 │ │ │ │ strbeq r2, [r4, #121] @ 0x79 │ │ │ │ @@ -221364,26 +221364,26 @@ │ │ │ │ b 354ea8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [fp, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r4, [fp, -ip] │ │ │ │ stmdacs r8, {r0} │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r9, lr, r9, ror #13 │ │ │ │ + addseq r9, lr, r9, lsr #9 │ │ │ │ tsteq fp, r4, asr pc │ │ │ │ ldrdeq r3, [fp, -r0] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq fp, ip, asr lr │ │ │ │ - addeq r2, r7, ip, asr #16 │ │ │ │ + addeq r2, r7, ip, lsl #12 │ │ │ │ andeq r1, r0, ip, lsr #9 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, r7, r8, ror r6 │ │ │ │ + addeq r2, r7, r8, lsr r4 │ │ │ │ ldrdeq r3, [fp, -r4] │ │ │ │ - addeq r2, r7, r0, lsr #13 │ │ │ │ - addeq r2, r7, r0, lsl r6 │ │ │ │ + addeq r2, r7, r0, ror #8 │ │ │ │ + ldrdeq r2, [r7], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #432] @ 355400 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -221398,15 +221398,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #392] @ 355410 │ │ │ │ ldr r3, [pc, #392] @ 355414 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #380] @ 355418 │ │ │ │ cmp r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ beq 355350 │ │ │ │ ldrb r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -221473,47 +221473,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 355438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35530c │ │ │ │ ldr r0, [pc, #80] @ 35543c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35530c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r9, lr, ip, lsl #11 │ │ │ │ + addseq r9, lr, ip, asr #6 │ │ │ │ @ instruction: 0x010b3b9c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r2, [r7], r0 │ │ │ │ - addeq r2, r7, r4, ror #3 │ │ │ │ + strheq r2, [r7], r0 │ │ │ │ + addeq r1, r7, r4, lsr #31 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ tsteq fp, r8, ror #22 │ │ │ │ - addeq lr, r7, r4, ror #30 │ │ │ │ + addeq lr, r7, r4, lsr #26 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r3, [fp, -r0] │ │ │ │ - addseq r9, r3, ip, ror r2 │ │ │ │ + addseq r9, r3, ip, lsr r0 │ │ │ │ andeq r5, r0, r0, lsr r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r2, r7, ip, ror r4 │ │ │ │ - umulleq r2, r7, r4, r4 │ │ │ │ + addeq r2, r7, ip, lsr r2 │ │ │ │ + addeq r2, r7, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #4040] @ 356420 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -221528,15 +221528,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #4000] @ 356430 │ │ │ │ ldr r3, [pc, #4000] @ 356434 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #3988] @ 356438 │ │ │ │ ldr r2, [pc, #3988] @ 35643c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r2, [r9] │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -221592,15 +221592,15 @@ │ │ │ │ ldr r3, [pc, #3952] @ 3564f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355518 │ │ │ │ ldr r0, [pc, #3760] @ 356448 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355518 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 355cf4 │ │ │ │ ldr r0, [r4, #152] @ 0x98 │ │ │ │ blx r3 │ │ │ │ @@ -221628,30 +221628,30 @@ │ │ │ │ orrs r3, r3, r2, lsl #1 │ │ │ │ beq 35577c │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ mov sl, #1 │ │ │ │ mov r0, r8 │ │ │ │ lsl sl, sl, r3 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ ldrb r3, [r4, #186] @ 0xba │ │ │ │ cmp r3, #0 │ │ │ │ bne 3558d4 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ add r0, sl, r0 │ │ │ │ cmp r3, r0 │ │ │ │ bhi 35577c │ │ │ │ ldr r3, [pc, #3748] @ 3564f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3557fc │ │ │ │ ldr r0, [pc, #3560] @ 35644c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3557fc │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r5, [r3, sl] │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ add r8, r8, #1 │ │ │ │ @@ -221679,29 +221679,29 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3368] @ 356454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #120] @ 0x78 │ │ │ │ ldr r2, [pc, #3356] @ 356458 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 355ddc │ │ │ │ add r3, r3, r3 │ │ │ │ @@ -221728,15 +221728,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ ldrbeq r3, [r2] │ │ │ │ mov r0, r8 │ │ │ │ andeq r3, r6, r3 │ │ │ │ streq r3, [sp, #32] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb r3, [r2] │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ ldr r2, [r4, #196] @ 0xc4 │ │ │ │ ldr r1, [r4, #192] @ 0xc0 │ │ │ │ mov r7, #0 │ │ │ │ cmp r7, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ @@ -221779,15 +221779,15 @@ │ │ │ │ ldr r3, [pc, #3204] @ 3564f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3557fc │ │ │ │ ldr r0, [pc, #3036] @ 356460 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3557fc │ │ │ │ ldr r2, [r9] │ │ │ │ add r3, r4, fp │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r5, [r3, #121] @ 0x79 │ │ │ │ @@ -221808,15 +221808,15 @@ │ │ │ │ ldr r3, [pc, #3088] @ 3564f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3557fc │ │ │ │ ldr r0, [pc, #2924] @ 356464 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ b 3557fc │ │ │ │ ldr r3, [r9] │ │ │ │ ldr sl, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, sl │ │ │ │ @@ -221839,24 +221839,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2772] @ 35646c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 3555e0 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldrb r6, [r3, sl] │ │ │ │ mov r5, r6 │ │ │ │ ldr r3, [pc, #2744] @ 356470 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -221876,24 +221876,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2632] @ 356474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 35567c │ │ │ │ ldr r3, [pc, #2616] @ 356478 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3558a8 │ │ │ │ @@ -221910,23 +221910,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2508] @ 35647c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 3558a8 │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ ldr r2, [r9] │ │ │ │ ldrb r6, [r3, r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -221954,24 +221954,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2336] @ 356484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 355794 │ │ │ │ mov r0, r4 │ │ │ │ bl 353c68 │ │ │ │ @@ -221994,77 +221994,77 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2188] @ 35648c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 3555cc │ │ │ │ ldr r0, [pc, #2172] @ 356490 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #8] │ │ │ │ stm sp, {r8, fp} │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355730 │ │ │ │ ldr r0, [pc, #2140] @ 356494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355518 │ │ │ │ ldr r0, [pc, #2128] @ 356498 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 3555e0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #2096] @ 35649c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [r4, #152] @ 0x98 │ │ │ │ b 3555cc │ │ │ │ ldr r0, [pc, #2072] @ 3564a0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [r4, #152] @ 0x98 │ │ │ │ b 35567c │ │ │ │ ldr r0, [pc, #2044] @ 3564a4 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ b 3558a8 │ │ │ │ ldr r0, [pc, #2016] @ 3564a8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ ldr r5, [r4, #200] @ 0xc8 │ │ │ │ add r2, r2, r3 │ │ │ │ b 355794 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #1968] @ 3564ac │ │ │ │ @@ -222095,22 +222095,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1840] @ 3564c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ cmp r6, #153 @ 0x99 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ beq 355df0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #179] @ 0xb3 │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ @@ -222150,15 +222150,15 @@ │ │ │ │ ldr r3, [pc, #1720] @ 3564f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355db4 │ │ │ │ ldr r0, [pc, #1656] @ 3564c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355db4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 355528 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #178] @ 0xb2 │ │ │ │ b 355528 │ │ │ │ @@ -222218,15 +222218,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355528 │ │ │ │ ldr r0, [pc, #1392] @ 3564cc │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355528 │ │ │ │ ldr r2, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ ldrb r0, [r4, #187] @ 0xbb │ │ │ │ ldrb r1, [r4, #182] @ 0xb6 │ │ │ │ lsl r3, r3, #1 │ │ │ │ orr r3, r3, r0, lsl #7 │ │ │ │ @@ -222385,15 +222385,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355528 │ │ │ │ ldr r0, [pc, #728] @ 3564d0 │ │ │ │ mov r1, #173 @ 0xad │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355528 │ │ │ │ ldrb r2, [r4, #177] @ 0xb1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 356ca0 │ │ │ │ ldrb r2, [r4, #181] @ 0xb5 │ │ │ │ cmp r2, #0 │ │ │ │ movne r3, #1 │ │ │ │ @@ -222434,15 +222434,15 @@ │ │ │ │ ldr r3, [pc, #584] @ 3564f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355528 │ │ │ │ ldr r0, [pc, #532] @ 3564d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355528 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #180] @ 0xb4 │ │ │ │ b 355528 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3562a4 │ │ │ │ @@ -222481,15 +222481,15 @@ │ │ │ │ ldr r3, [pc, #396] @ 3564f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355528 │ │ │ │ ldr r0, [pc, #348] @ 3564d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355528 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3563a4 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -222513,92 +222513,92 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 3564e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 356390 │ │ │ │ - addseq r9, lr, r4, lsl #7 │ │ │ │ + addseq r9, lr, r4, asr #2 │ │ │ │ @ instruction: 0x010b3994 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r2, r7, r8, ror #1 │ │ │ │ - ldrdeq r1, [r7], ip │ │ │ │ + addeq r1, r7, r8, lsr #29 │ │ │ │ + umulleq r1, r7, ip, sp │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ tsteq fp, r0, ror #18 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - ldrsheq r9, [lr], r1 │ │ │ │ + @ instruction: 0x009e8eb1 │ │ │ │ ldrdeq r3, [fp, -r0] │ │ │ │ - addeq r2, r7, ip, lsl #12 │ │ │ │ - umulleq r2, r7, r0, r3 │ │ │ │ + addeq r2, r7, ip, asr #7 │ │ │ │ + addeq r2, r7, r0, asr r1 │ │ │ │ andeq r3, r0, ip, lsl #25 │ │ │ │ - addeq r2, r7, r8, ror r1 │ │ │ │ - umullseq r8, lr, ip, lr │ │ │ │ - addseq r8, lr, r4, lsl #29 │ │ │ │ - addeq r2, r7, r0, ror r1 │ │ │ │ - strdeq r2, [r7], ip │ │ │ │ + addeq r1, r7, r8, lsr pc │ │ │ │ + addseq r8, lr, ip, asr ip │ │ │ │ + addseq r8, lr, r4, asr #24 │ │ │ │ + addeq r1, r7, r0, lsr pc │ │ │ │ + @ instruction: 0x00871ebc │ │ │ │ andeq r2, r0, ip, lsr #20 │ │ │ │ - ldrdeq r1, [r7], r0 │ │ │ │ + umulleq r1, r7, r0, sp │ │ │ │ andeq r5, r0, r8, ror #30 │ │ │ │ - addeq r2, r7, r8, lsr #1 │ │ │ │ + addeq r1, r7, r8, ror #28 │ │ │ │ andeq r1, r0, r0, asr #3 │ │ │ │ - addeq r2, r7, r0, ror #2 │ │ │ │ + addeq r1, r7, r0, lsr #30 │ │ │ │ @ instruction: 0x000035b4 │ │ │ │ - @ instruction: 0x00871eb4 │ │ │ │ + addeq r1, r7, r4, ror ip │ │ │ │ andeq r5, r0, r4, asr r3 │ │ │ │ - addeq r2, r7, r8, lsl #1 │ │ │ │ - strdeq r1, [r7], r4 │ │ │ │ - addeq r1, r7, r0, lsl #30 │ │ │ │ - addeq r1, r7, r8, ror #26 │ │ │ │ - addeq r2, r7, ip, asr #32 │ │ │ │ - addeq r1, r7, r8, ror lr │ │ │ │ - umulleq r1, r7, r4, pc @ │ │ │ │ - addeq r1, r7, ip, lsr #27 │ │ │ │ - @ instruction: 0x009e8adc │ │ │ │ - addeq r1, r7, r0, ror r8 │ │ │ │ - addeq r1, r7, r4, ror #30 │ │ │ │ + addeq r1, r7, r8, asr #28 │ │ │ │ + @ instruction: 0x00871ab4 │ │ │ │ + addeq r1, r7, r0, asr #25 │ │ │ │ + addeq r1, r7, r8, lsr #22 │ │ │ │ + addeq r1, r7, ip, lsl #28 │ │ │ │ + addeq r1, r7, r8, lsr ip │ │ │ │ + addeq r1, r7, r4, asr sp │ │ │ │ + addeq r1, r7, ip, ror #22 │ │ │ │ + umullseq r8, lr, ip, r8 │ │ │ │ + addeq r1, r7, r0, lsr r6 │ │ │ │ + addeq r1, r7, r4, lsr #26 │ │ │ │ andeq r0, r0, sl, ror #12 │ │ │ │ andeq r1, r0, r8, ror #26 │ │ │ │ - addeq r1, r7, ip, asr pc │ │ │ │ - addseq r8, lr, r8, lsr r8 │ │ │ │ - addeq r1, r7, r8, lsl #30 │ │ │ │ - addeq r1, r7, r0, ror #28 │ │ │ │ - addeq r1, r7, r4, asr #27 │ │ │ │ + addeq r1, r7, ip, lsl sp │ │ │ │ + @ instruction: 0x009e85f8 │ │ │ │ + addeq r1, r7, r8, asr #25 │ │ │ │ + addeq r1, r7, r0, lsr #24 │ │ │ │ addeq r1, r7, r4, lsl #23 │ │ │ │ - strdeq r1, [r7], r8 │ │ │ │ + addeq r1, r7, r4, asr #18 │ │ │ │ + @ instruction: 0x008719b8 │ │ │ │ @ instruction: 0x00006bb0 │ │ │ │ - addeq r1, r7, r8, lsl #22 │ │ │ │ - addeq r1, r7, ip, lsl #15 │ │ │ │ - addeq r1, r7, r8, lsl #18 │ │ │ │ - addeq r1, r7, ip, lsl #14 │ │ │ │ - addeq r1, r7, r0, lsr #11 │ │ │ │ + addeq r1, r7, r8, asr #17 │ │ │ │ + addeq r1, r7, ip, asr #10 │ │ │ │ + addeq r1, r7, r8, asr #13 │ │ │ │ + addeq r1, r7, ip, asr #9 │ │ │ │ + addeq r1, r7, r0, ror #6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r1, r7, r0, lsl r6 │ │ │ │ + ldrdeq r1, [r7], r0 │ │ │ │ andeq r5, r0, r0, lsr #24 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r1, [r7], r4 │ │ │ │ - addeq r1, r7, ip, lsl r5 │ │ │ │ - addeq r1, r7, r4, lsl r4 │ │ │ │ - addeq r1, r7, r8, asr #7 │ │ │ │ + @ instruction: 0x008712b4 │ │ │ │ + ldrdeq r1, [r7], ip │ │ │ │ + ldrdeq r1, [r7], r4 │ │ │ │ + addeq r1, r7, r8, lsl #3 │ │ │ │ stmdacs r8, {r0} │ │ │ │ - addeq r1, r7, r0, ror #4 │ │ │ │ - @ instruction: 0x008712b0 │ │ │ │ - addeq r1, r7, r4, lsl r4 │ │ │ │ - addeq r1, r7, r8, lsr #2 │ │ │ │ - addeq r1, r7, r4, ror #1 │ │ │ │ + addeq r1, r7, r0, lsr #32 │ │ │ │ + addeq r1, r7, r0, ror r0 │ │ │ │ + ldrdeq r1, [r7], r4 │ │ │ │ + addeq r0, r7, r8, ror #29 │ │ │ │ + addeq r0, r7, r4, lsr #29 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r1, r7, r0, ror #5 │ │ │ │ + addeq r1, r7, r0, lsr #1 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq 356b70 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ beq 35675c │ │ │ │ @@ -222655,20 +222655,20 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355528 │ │ │ │ ldr r0, [pc, #-332] @ 3564e4 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355528 │ │ │ │ ldr r0, [pc, #-348] @ 3564e8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 356390 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 3566ac │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ @@ -222698,15 +222698,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355528 │ │ │ │ ldr r0, [pc, #-496] @ 3564ec │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355528 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrh r3, [r3, #24] │ │ │ │ cmp r3, #4 │ │ │ │ bne 35666c │ │ │ │ mov r3, #2 │ │ │ │ b 35658c │ │ │ │ @@ -222778,15 +222778,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355528 │ │ │ │ ldr r0, [pc, #-812] @ 3564f0 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355528 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #32 │ │ │ │ beq 3568ac │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -222824,15 +222824,15 @@ │ │ │ │ ldr r3, [pc, #-976] @ 3564f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355528 │ │ │ │ ldr r0, [pc, #-992] @ 3564f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355528 │ │ │ │ ldrb r3, [r4, #178] @ 0xb2 │ │ │ │ mov r2, #1 │ │ │ │ sub r3, r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #5 │ │ │ │ strb r3, [r4, #121] @ 0x79 │ │ │ │ @@ -222859,28 +222859,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1148] @ 356504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 356844 │ │ │ │ ldr r0, [pc, #-1164] @ 356508 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ b 356844 │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 35609c │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 35609c │ │ │ │ @@ -222888,15 +222888,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355528 │ │ │ │ ldr r0, [pc, #-1224] @ 35650c │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355528 │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #32 │ │ │ │ bne 3565fc │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ @@ -222907,15 +222907,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355528 │ │ │ │ ldr r0, [pc, #-1296] @ 356510 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355528 │ │ │ │ mov r5, #2 │ │ │ │ mov r3, r5 │ │ │ │ b 3560bc │ │ │ │ bhi 356a70 │ │ │ │ cmp r3, #62 @ 0x3e │ │ │ │ bhi 356a88 │ │ │ │ @@ -222973,30 +222973,30 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355528 │ │ │ │ ldr r0, [pc, #-1552] @ 356518 │ │ │ │ ldrb r1, [r4, #150] @ 0x96 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355528 │ │ │ │ ldrb r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 356bb4 │ │ │ │ ldrb r3, [r4, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq 356bb4 │ │ │ │ ldr r3, [pc, #-1576] @ 35652c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355528 │ │ │ │ ldr r0, [pc, #-1612] @ 35651c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355528 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [r4, #140] @ 0x8c │ │ │ │ strb r3, [r4, #148] @ 0x94 │ │ │ │ ldr r3, [pc, #-1628] @ 35652c │ │ │ │ str r2, [r4, #144] @ 0x90 │ │ │ │ @@ -223005,15 +223005,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355528 │ │ │ │ ldr r0, [pc, #-1672] @ 356520 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355528 │ │ │ │ ldrb r3, [r4, #177] @ 0xb1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 356b4c │ │ │ │ ldr r3, [r4, #200] @ 0xc8 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ @@ -223038,21 +223038,21 @@ │ │ │ │ ldr r3, [pc, #-1776] @ 35652c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355dfc │ │ │ │ ldr r0, [pc, #-1804] @ 356524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355dfc │ │ │ │ ldr r0, [pc, #-1816] @ 356528 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355d94 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #3 │ │ │ │ b 356be8 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #177] @ 0xb1 │ │ │ │ b 355528 │ │ │ │ @@ -223073,15 +223073,15 @@ │ │ │ │ ldr r3, [pc, #-1916] @ 35652c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 355528 │ │ │ │ ldr r0, [pc, #-1932] @ 356530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 355528 │ │ │ │ cmp r3, #188 @ 0xbc │ │ │ │ beq 356278 │ │ │ │ bhi 356d00 │ │ │ │ sub r3, r3, #92 @ 0x5c │ │ │ │ tst r3, #239 @ 0xef │ │ │ │ beq 356278 │ │ │ │ @@ -223110,141 +223110,141 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #56] @ 356d78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009e7ab0 │ │ │ │ - addeq r0, r7, ip, lsr r8 │ │ │ │ - addeq r0, r7, r0, lsr r7 │ │ │ │ + addseq r7, lr, r0, ror r8 │ │ │ │ + strdeq r0, [r7], ip │ │ │ │ + strdeq r0, [r7], r0 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ │ │ │ │ 00356d7c : │ │ │ │ ldr r3, [pc, #16] @ 356d94 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, r0, lsr #22 │ │ │ │ + addseq r7, lr, r0, ror #17 │ │ │ │ │ │ │ │ 00356d98 : │ │ │ │ ldr r3, [pc, #20] @ 356db4 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #256] @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, r4, lsl #22 │ │ │ │ + addseq r7, lr, r4, asr #17 │ │ │ │ │ │ │ │ 00356db8 : │ │ │ │ ldr r3, [pc, #20] @ 356dd4 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #512] @ 0x200 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, r4, ror #21 │ │ │ │ + addseq r7, lr, r4, lsr #17 │ │ │ │ │ │ │ │ 00356dd8 : │ │ │ │ ldr r3, [pc, #20] @ 356df4 │ │ │ │ and r0, r0, #127 @ 0x7f │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #768] @ 0x300 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, r4, asr #21 │ │ │ │ + addseq r7, lr, r4, lsl #17 │ │ │ │ │ │ │ │ 00356df8 : │ │ │ │ ldr r3, [pc, #24] @ 356e18 │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #896] @ 0x380 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, r0, lsr #21 │ │ │ │ + addseq r7, lr, r0, ror #16 │ │ │ │ │ │ │ │ 00356e1c : │ │ │ │ ldr r3, [pc, #24] @ 356e3c │ │ │ │ lsl r0, r0, #23 │ │ │ │ lsr r0, r0, #23 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1408] @ 0x580 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, ip, ror sl │ │ │ │ + addseq r7, lr, ip, lsr r8 │ │ │ │ │ │ │ │ 00356e40 : │ │ │ │ ldr r3, [pc, #20] @ 356e5c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #1920] @ 0x780 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, ip, asr sl │ │ │ │ + addseq r7, lr, ip, lsl r8 │ │ │ │ │ │ │ │ 00356e60 : │ │ │ │ ldr r3, [pc, #20] @ 356e7c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2176] @ 0x880 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, ip, lsr sl │ │ │ │ + @ instruction: 0x009e77fc │ │ │ │ │ │ │ │ 00356e80 : │ │ │ │ ldr r3, [pc, #20] @ 356e9c │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2432] @ 0x980 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r7, lr, ip, lsl sl │ │ │ │ + @ instruction: 0x009e77dc │ │ │ │ │ │ │ │ 00356ea0 : │ │ │ │ ldr r3, [pc, #20] @ 356ebc │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2688] @ 0xa80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009e79fc │ │ │ │ + @ instruction: 0x009e77bc │ │ │ │ │ │ │ │ 00356ec0 : │ │ │ │ ldr r3, [pc, #20] @ 356edc │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0 │ │ │ │ ldrb r0, [r3, #2944] @ 0xb80 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009e79dc │ │ │ │ + umullseq r7, lr, ip, r7 │ │ │ │ ldr r0, [pc, #4] @ 356eec │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r4, r9, r0, asr #15 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ ldr r1, [r2, #1032] @ 0x408 │ │ │ │ cmp r0, #16 │ │ │ │ clzne r3, r0 │ │ │ │ ldr ip, [r2, #952] @ 0x3b8 │ │ │ │ @@ -223272,15 +223272,15 @@ │ │ │ │ orr ip, ip, r1 │ │ │ │ tst ip, r0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r2, #1080] @ 0x438 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [r2, #964] @ 0x3c4 │ │ │ │ str ip, [r2, #940] @ 0x3ac │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ @@ -223301,23 +223301,23 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [r6, #4] │ │ │ │ str r0, [r6, #8] │ │ │ │ beq 356ff0 │ │ │ │ add r1, pc, #476 @ 0x1dc │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ ldr r1, [r4, #944] @ 0x3b0 │ │ │ │ tst r9, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ mul r1, r3, r1 │ │ │ │ lsrne r0, r0, #3 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ ldr r3, [pc, #460] @ 3571e4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 35712c │ │ │ │ ands r3, r9, #56 @ 0x38 │ │ │ │ @@ -223346,26 +223346,26 @@ │ │ │ │ add r7, r7, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 357114 │ │ │ │ mov r2, r5 │ │ │ │ asr r3, r5, #31 │ │ │ │ add r1, pc, #304 @ 0x130 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ mov r5, r1 │ │ │ │ umull ip, r3, r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ mla r3, r7, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [r4, #1044] @ 0x414 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl a8838c │ │ │ │ + bl a8814c │ │ │ │ ldr r2, [pc, #272] @ 3571e8 │ │ │ │ ldr r3, [pc, #256] @ 3571dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -223403,28 +223403,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3571fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 357028 │ │ │ │ ldr r0, [pc, #76] @ 357200 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ b 357028 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea099d4 <__bss_end__@@Base+0xfd4ebb04> │ │ │ │ blcc fea099d8 <__bss_end__@@Base+0xfd4ebb08> │ │ │ │ andeq r0, r0, r0 │ │ │ │ @@ -223433,40 +223433,40 @@ │ │ │ │ tsteq fp, r4, lsr lr │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, ip, lsr #26 │ │ │ │ blcc fea099f4 <__bss_end__@@Base+0xfd4ebb24> │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, r7, r8, lsr #12 │ │ │ │ - addeq r1, r7, r0, asr #12 │ │ │ │ + addeq r1, r7, r8, ror #7 │ │ │ │ + addeq r1, r7, r0, lsl #8 │ │ │ │ b 356f7c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ ldr r0, [r0, #1088] @ 0x440 │ │ │ │ - bl 92d2f4 │ │ │ │ + bl 92d0b4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r2, #1040 @ 0x410 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r2 │ │ │ │ - bl a8890c │ │ │ │ + bl a886cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3572fc │ │ │ │ ldr r2, [r4, #1032] @ 0x408 │ │ │ │ cmp r2, #0 │ │ │ │ bne 357294 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -223474,26 +223474,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #1008 @ 0x3f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl a8812c │ │ │ │ + bl a87eec │ │ │ │ cmp r0, #0 │ │ │ │ bge 357320 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3572d8 │ │ │ │ ldr r2, [pc, #136] @ 357348 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a88ff4 │ │ │ │ + bl a88db4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3572fc │ │ │ │ mov r0, r4 │ │ │ │ bl 356ef0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -223531,27 +223531,27 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #128] @ 357410 │ │ │ │ ldr r1, [pc, #128] @ 357414 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r4, [pc, #108] @ 357418 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #92] @ 35741c │ │ │ │ ldr lr, [pc, #92] @ 357420 │ │ │ │ ldr r1, [pc, #92] @ 357424 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -223562,20 +223562,20 @@ │ │ │ │ ldr r0, [pc, #60] @ 357428 │ │ │ │ str lr, [ip, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [ip, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9282c4 │ │ │ │ - addseq r8, lr, r4, asr #3 │ │ │ │ - addeq ip, r5, r4, lsr #22 │ │ │ │ - addeq fp, r8, r0, lsl #23 │ │ │ │ - addeq ip, r5, ip, lsl fp │ │ │ │ - addeq ip, r5, r4, lsr fp │ │ │ │ + b 928084 │ │ │ │ + addseq r7, lr, r4, lsl #31 │ │ │ │ + addeq ip, r5, r4, ror #17 │ │ │ │ + addeq fp, r8, r0, asr #18 │ │ │ │ + ldrdeq ip, [r5], ip @ │ │ │ │ + strdeq ip, [r5], r4 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ adceq r4, r9, r0, ror #5 │ │ │ │ andeq r0, r0, r0, lsr #7 │ │ │ │ tsteq r6, r8, lsl r0 │ │ │ │ andeq r0, r0, r8, ror #5 │ │ │ │ ldr r2, [r0, #948] @ 0x3b4 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -223655,21 +223655,21 @@ │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 357240 │ │ │ │ ldr r0, [pc, #28] @ 35758c │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b 357524 │ │ │ │ tsteq fp, r4, lsl #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r1, r7, r8, lsr #5 │ │ │ │ + addeq r1, r7, r8, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #924] @ 0x39c │ │ │ │ mov r4, r0 │ │ │ │ tst r5, #512 @ 0x200 │ │ │ │ @@ -223695,15 +223695,15 @@ │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3574dc │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 3575bc │ │ │ │ ldr r8, [r4, #1028] @ 0x404 │ │ │ │ cmp r8, #16 │ │ │ │ beq 3576cc │ │ │ │ @@ -223729,15 +223729,15 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl b8d990 │ │ │ │ + bl b8d750 │ │ │ │ mov r0, r4 │ │ │ │ bl 356ef0 │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -223759,15 +223759,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ mov r3, #32 │ │ │ │ ldr r1, [pc, #80] @ 357778 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r0, #920] @ 0x398 │ │ │ │ add ip, r0, #944 @ 0x3b0 │ │ │ │ @@ -223781,17 +223781,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r7, lr, r8, lsr lr │ │ │ │ - addeq r1, r7, r0, lsr r1 │ │ │ │ - addeq r1, r7, r0, asr r1 │ │ │ │ + @ instruction: 0x009e7bf8 │ │ │ │ + strdeq r0, [r7], r0 @ │ │ │ │ + addeq r0, r7, r0, lsl pc │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 3577f0 │ │ │ │ ldr r2, [pc, #92] @ 3577f4 │ │ │ │ @@ -223799,85 +223799,85 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r0, #1024 @ 0x400 │ │ │ │ add r0, r0, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl a886d0 │ │ │ │ + bl a88490 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 356ef0 │ │ │ │ - umullseq r7, lr, r8, sp │ │ │ │ - umulleq r1, r7, r4, r0 │ │ │ │ - strheq r1, [r7], r4 │ │ │ │ + addseq r7, lr, r8, asr fp │ │ │ │ + addeq r0, r7, r4, asr lr │ │ │ │ + addeq r0, r7, r4, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #176] @ 3578c4 │ │ │ │ ldr r2, [pc, #176] @ 3578c8 │ │ │ │ ldr r1, [pc, #176] @ 3578cc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cbb0 │ │ │ │ ldr ip, [pc, #128] @ 3578d0 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ mov r0, #1 │ │ │ │ ldr r3, [pc, #92] @ 3578d4 │ │ │ │ ldr r2, [pc, #92] @ 3578d8 │ │ │ │ ldr r1, [pc, #92] @ 3578dc │ │ │ │ str r6, [r4, #1084] @ 0x43c │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r7, lr, r8, lsl sp │ │ │ │ - addeq r1, r7, r0, lsl r0 │ │ │ │ - addeq r1, r7, r0, lsr r0 │ │ │ │ + @ instruction: 0x009e7ad8 │ │ │ │ + ldrdeq r0, [r7], r0 @ │ │ │ │ + strdeq r0, [r7], r0 @ │ │ │ │ @ instruction: 0xfffffbd4 │ │ │ │ andeq r0, r0, ip, lsl #9 │ │ │ │ @ instruction: 0xfffffcfc │ │ │ │ andeq r0, r0, r4, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -223889,94 +223889,94 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #296] @ 357a34 │ │ │ │ ldr r1, [pc, #296] @ 357a38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #276] @ 357a3c │ │ │ │ ldr r1, [pc, #276] @ 357a40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #236] @ 357a44 │ │ │ │ ldr r3, [pc, #236] @ 357a48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 3813a8 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r7 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 3812a8 │ │ │ │ ldr r2, [pc, #160] @ 357a4c │ │ │ │ ldr r1, [pc, #160] @ 357a50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #136] @ 357a54 │ │ │ │ ldr r1, [pc, #136] @ 357a58 │ │ │ │ mov ip, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 92dc78 │ │ │ │ + bl 92da38 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #20 │ │ │ │ add r4, r4, #1040 @ 0x410 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ - bl 92d2f4 │ │ │ │ + bl 92d0b4 │ │ │ │ add r3, pc, #40 @ 0x28 │ │ │ │ ldrd r2, [r3] │ │ │ │ strd r2, [r4] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ strdeq lr, [pc], -ip │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addseq r7, lr, r8, lsr ip │ │ │ │ - addeq r9, r6, r0, lsr #30 │ │ │ │ - addeq r9, r6, r0, lsr pc │ │ │ │ - addeq r0, r7, r0, lsl pc │ │ │ │ - addeq r0, r7, r0, lsr pc │ │ │ │ + @ instruction: 0x009e79f8 │ │ │ │ + addeq r9, r6, r0, ror #25 │ │ │ │ + strdeq r9, [r6], r0 │ │ │ │ + ldrdeq r0, [r7], r0 @ │ │ │ │ + strdeq r0, [r7], r0 @ │ │ │ │ adceq r3, r9, ip, asr #26 │ │ │ │ - addeq r0, r7, r8, lsl #30 │ │ │ │ - addeq ip, r5, ip, ror #9 │ │ │ │ - addeq fp, r8, r8, asr #10 │ │ │ │ + addeq r0, r7, r8, asr #25 │ │ │ │ + addeq ip, r5, ip, lsr #5 │ │ │ │ + addeq fp, r8, r8, lsl #6 │ │ │ │ @ instruction: 0xfffff820 │ │ │ │ - umulleq r0, r7, ip, lr │ │ │ │ + addeq r0, r7, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #248] @ 357b70 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -224003,16 +224003,16 @@ │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #168] @ 357b80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ - bl 9299a0 │ │ │ │ + bl 9304dc │ │ │ │ + bl 929760 │ │ │ │ cmp r0, #0 │ │ │ │ bne 357a8c │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ movne r0, #16 │ │ │ │ and r2, r3, #256 @ 0x100 │ │ │ │ movne r3, r0 │ │ │ │ @@ -224036,23 +224036,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #40] @ 357b84 │ │ │ │ ldr r0, [pc, #40] @ 357b88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 357aa0 │ │ │ │ smlabbeq fp, r0, r3, r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r7, lr, ip, ror #20 │ │ │ │ - addeq ip, r5, r4, asr #7 │ │ │ │ - addeq fp, r8, ip, lsl r4 │ │ │ │ - @ instruction: 0x009e79d4 │ │ │ │ - addeq r0, r7, r4, lsl sp │ │ │ │ + addseq r7, lr, ip, lsr #16 │ │ │ │ + addeq ip, r5, r4, lsl #3 │ │ │ │ + ldrdeq fp, [r8], ip │ │ │ │ + umullseq r7, lr, r4, r7 │ │ │ │ + ldrdeq r0, [r7], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ mov r5, r3 │ │ │ │ @@ -224081,16 +224081,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ - bl 9299a0 │ │ │ │ + bl 9304dc │ │ │ │ + bl 929760 │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 357bc4 │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r5, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r5, r5, #2 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -224112,15 +224112,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #136] @ 357d14 │ │ │ │ ldr r0, [pc, #136] @ 357d18 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 357bd8 │ │ │ │ ldr r3, [r6, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ movne r4, r8 │ │ │ │ movne r8, r4 │ │ │ │ bne 357c5c │ │ │ │ @@ -224136,23 +224136,23 @@ │ │ │ │ sub r3, r3, r4 │ │ │ │ and r3, r3, #15 │ │ │ │ add r3, r6, r3 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ ldrb r4, [r3, #992] @ 0x3e0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r2, [r6, #1028] @ 0x404 │ │ │ │ - bl a886d0 │ │ │ │ + bl a88490 │ │ │ │ b 357cc8 │ │ │ │ tsteq fp, ip, asr #4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r7, lr, r0, lsr r9 │ │ │ │ - umulleq ip, r5, r0, r2 │ │ │ │ - addeq fp, r8, ip, ror #5 │ │ │ │ - addseq r7, lr, r4, lsr #17 │ │ │ │ - addeq r0, r7, r4, ror #23 │ │ │ │ + @ instruction: 0x009e76f0 │ │ │ │ + addeq ip, r5, r0, asr r0 │ │ │ │ + addeq fp, r8, ip, lsr #1 │ │ │ │ + addseq r7, lr, r4, ror #12 │ │ │ │ + addeq r0, r7, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #1088] @ 0x440 │ │ │ │ ldr r5, [pc, #316] @ 357e74 │ │ │ │ ldr r3, [r2, #24] │ │ │ │ @@ -224180,26 +224180,26 @@ │ │ │ │ ldr r1, [pc, #240] @ 357e84 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ - bl 9299a0 │ │ │ │ + bl 9304dc │ │ │ │ + bl 929760 │ │ │ │ cmp r0, #0 │ │ │ │ bne 357d4c │ │ │ │ cmp r6, #0 │ │ │ │ beq 357dd0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 356ef0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr ip, [r4, #920] @ 0x398 │ │ │ │ and ip, ip, #12 │ │ │ │ cmp ip, #4 │ │ │ │ bne 357dc0 │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 357e64 │ │ │ │ @@ -224215,37 +224215,37 @@ │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r4, #1084] @ 0x43c │ │ │ │ - bl b8d990 │ │ │ │ + bl b8d750 │ │ │ │ mov r0, r4 │ │ │ │ bl 356ef0 │ │ │ │ b 357dc0 │ │ │ │ ldr r1, [pc, #60] @ 357e88 │ │ │ │ ldr r0, [pc, #60] @ 357e8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #940] @ 0x3ac │ │ │ │ b 357e38 │ │ │ │ smlabteq fp, r0, r0, r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r7, lr, r8, lsr #15 │ │ │ │ - addeq ip, r5, r4, lsl #2 │ │ │ │ - addeq fp, r8, r0, ror #2 │ │ │ │ - addseq r7, lr, r4, ror #13 │ │ │ │ - addeq r0, r7, r4, lsr #20 │ │ │ │ + addseq r7, lr, r8, ror #10 │ │ │ │ + addeq fp, r5, r4, asr #29 │ │ │ │ + addeq sl, r8, r0, lsr #30 │ │ │ │ + addseq r7, lr, r4, lsr #9 │ │ │ │ + addeq r0, r7, r4, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #784] @ 3581bc │ │ │ │ mov r6, r3 │ │ │ │ @@ -224290,16 +224290,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ - bl 9299a0 │ │ │ │ + bl 9304dc │ │ │ │ + bl 929760 │ │ │ │ cmp r0, #0 │ │ │ │ bne 357ee4 │ │ │ │ lsr r2, r4, #2 │ │ │ │ orr r2, r2, r6, lsl #30 │ │ │ │ cmp r2, #18 │ │ │ │ lsr r6, r6, #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ @@ -224332,15 +224332,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 357efc │ │ │ │ ldr r1, [pc, #484] @ 3581e0 │ │ │ │ ldr r0, [pc, #484] @ 3581e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #120 @ 0x78 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 357ef8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ tst r3, #252 @ 0xfc │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -224348,15 +224348,15 @@ │ │ │ │ b 357fe4 │ │ │ │ ldr r3, [r5, #924] @ 0x39c │ │ │ │ ands r3, r3, #768 @ 0x300 │ │ │ │ beq 358184 │ │ │ │ cmp r3, #512 @ 0x200 │ │ │ │ bne 357fe4 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #4 │ │ │ │ bne 357fe4 │ │ │ │ ldr r3, [r5, #1028] @ 0x404 │ │ │ │ cmp r3, #16 │ │ │ │ beq 3581a8 │ │ │ │ @@ -224373,15 +224373,15 @@ │ │ │ │ ldr r2, [r5, #1040] @ 0x410 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, r3 │ │ │ │ ldr r0, [r5, #1084] @ 0x43c │ │ │ │ - bl b8d990 │ │ │ │ + bl b8d750 │ │ │ │ mov r0, r5 │ │ │ │ bl 356ef0 │ │ │ │ b 357fe4 │ │ │ │ ldrh r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ orrs r1, r3, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -224416,23 +224416,23 @@ │ │ │ │ bne 357fe4 │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ mov r3, #1 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl a8838c │ │ │ │ + bl a8814c │ │ │ │ b 357fe4 │ │ │ │ add r3, r5, #1024 @ 0x400 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r0, r5, #1040 @ 0x410 │ │ │ │ strd r6, [r3] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl a886d0 │ │ │ │ + bl a88490 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ b 35812c │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ and r3, r3, #48 @ 0x30 │ │ │ │ cmp r3, #16 │ │ │ │ bne 357fe4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -224446,23 +224446,23 @@ │ │ │ │ b 3580b0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r4, asr pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r8, lsr #30 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq fp, r0, lsl #30 │ │ │ │ - addseq r7, lr, ip, ror #11 │ │ │ │ - addeq fp, r5, ip, asr #30 │ │ │ │ - addeq sl, r8, r8, lsr #31 │ │ │ │ - addseq r7, lr, r0, lsl #11 │ │ │ │ - addseq r7, lr, r4, lsr r5 │ │ │ │ - addeq r0, r7, r4, ror r8 │ │ │ │ + addseq r7, lr, ip, lsr #7 │ │ │ │ + addeq fp, r5, ip, lsl #26 │ │ │ │ + addeq sl, r8, r8, ror #26 │ │ │ │ + addseq r7, lr, r0, asr #6 │ │ │ │ + @ instruction: 0x009e72f4 │ │ │ │ + addeq r0, r7, r4, lsr r6 │ │ │ │ ldr r0, [pc, #4] @ 3581f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r3, r9, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [r0, #984] @ 0x3d8 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ @@ -224471,36 +224471,36 @@ │ │ │ │ bic r2, r2, #12 │ │ │ │ and r3, r3, #12 │ │ │ │ mov r4, r0 │ │ │ │ orr r3, r3, r2 │ │ │ │ and r1, r3, #1 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ str r3, [r4, #988] @ 0x3dc │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldrb r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #956] @ 0x3bc │ │ │ │ lsr r1, r1, #1 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldrb r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ lsr r1, r1, #2 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldrb r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #964] @ 0x3c4 │ │ │ │ lsr r1, r1, #3 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ subs r1, r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ movne r1, #1 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #348] @ 358400 │ │ │ │ ldr r3, [pc, #348] @ 358404 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -224536,21 +224536,21 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r3, #8 │ │ │ │ mov r6, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #78 @ 0x4e │ │ │ │ str r3, [sp, #32] │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl a8838c │ │ │ │ + bl a8814c │ │ │ │ ldr r3, [pc, #180] @ 358410 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3582e0 │ │ │ │ ldr r3, [pc, #164] @ 358414 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -224571,74 +224571,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 358420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3582e0 │ │ │ │ ldr r0, [pc, #52] @ 358424 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3582e0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq fp, r0, ror #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq fp, r8, asr #22 │ │ │ │ tsteq fp, ip, lsl fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, lsr #19 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r0, [r7], r0 @ │ │ │ │ - addeq r0, r7, ip, lsr #10 │ │ │ │ + @ instruction: 0x008702b0 │ │ │ │ + addeq r0, r7, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3584a8 │ │ │ │ ldr r2, [pc, #104] @ 3584ac │ │ │ │ ldr r1, [pc, #104] @ 3584b0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #76] @ 3584b4 │ │ │ │ ldr r2, [pc, #76] @ 3584b8 │ │ │ │ ldr r1, [pc, #76] @ 3584bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r1, [pc, #44] @ 3584c0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9282c4 │ │ │ │ - umullseq r7, lr, r0, r1 │ │ │ │ - addeq fp, r5, r8, asr #20 │ │ │ │ - addeq sl, r8, r4, lsr #21 │ │ │ │ + b 928084 │ │ │ │ + addseq r6, lr, r0, asr pc │ │ │ │ + addeq fp, r5, r8, lsl #16 │ │ │ │ + addeq sl, r8, r4, ror #16 │ │ │ │ ldrdeq r3, [r9], r0 @ │ │ │ │ andeq r0, r0, r0, ror r1 │ │ │ │ andeq r0, r0, ip, ror #6 │ │ │ │ smlabbeq r6, r4, r1, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -224649,47 +224649,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ ands r3, r3, #2 │ │ │ │ ldrbne r0, [r0, #980] @ 0x3d4 │ │ │ │ moveq r0, r3 │ │ │ │ lsrne r0, r0, #1 │ │ │ │ andne r0, r0, #1 │ │ │ │ eorne r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq r7, [lr], r8 │ │ │ │ - addeq r0, r7, r0, ror r4 │ │ │ │ - umulleq r0, r7, r0, r4 │ │ │ │ + @ instruction: 0x009e6eb8 │ │ │ │ + addeq r0, r7, r0, lsr r2 │ │ │ │ + addeq r0, r7, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 3585d8 │ │ │ │ ldr r2, [pc, #124] @ 3585dc │ │ │ │ ldr r1, [pc, #124] @ 3585e0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 3585b8 │ │ │ │ mov r0, r4 │ │ │ │ bl 35828c │ │ │ │ mov r0, #0 │ │ │ │ @@ -224701,20 +224701,20 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r2, [pc, #36] @ 3585e4 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a88ff4 │ │ │ │ + bl a88db4 │ │ │ │ str r0, [r4, #972] @ 0x3cc │ │ │ │ b 358590 │ │ │ │ - addseq r7, lr, r8, ror r0 │ │ │ │ - addeq r0, r7, ip, ror #7 │ │ │ │ - addeq r0, r7, ip, lsl #8 │ │ │ │ + addseq r6, lr, r8, lsr lr │ │ │ │ + addeq r0, r7, ip, lsr #3 │ │ │ │ + addeq r0, r7, ip, asr #3 │ │ │ │ andeq r0, r0, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #192] @ 3586c0 │ │ │ │ ldr r2, [pc, #192] @ 3586c4 │ │ │ │ @@ -224723,28 +224723,28 @@ │ │ │ │ ldr r1, [pc, #184] @ 3586c8 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r5, #16 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #976] @ 0x3d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 35867c │ │ │ │ ldr r2, [pc, #144] @ 3586cc │ │ │ │ ldr r1, [pc, #144] @ 3586d0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #1 │ │ │ │ stmib sp, {r0, r3, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ str r3, [sp] │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -224753,30 +224753,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 3586d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #32 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x009e6fd8 │ │ │ │ - addeq r0, r7, r4, asr #6 │ │ │ │ - addeq r0, r7, r4, ror #6 │ │ │ │ + umullseq r6, lr, r8, sp │ │ │ │ + addeq r0, r7, r4, lsl #2 │ │ │ │ + addeq r0, r7, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, asr #6 │ │ │ │ @ instruction: 0xfffffe70 │ │ │ │ - addeq r0, r7, r8, lsr #6 │ │ │ │ - addeq r0, r7, r8, lsl #6 │ │ │ │ + addeq r0, r7, r8, ror #1 │ │ │ │ + addeq r0, r7, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #220] @ 3587d0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -224784,40 +224784,40 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 3587d4 │ │ │ │ ldr r1, [pc, #204] @ 3587d8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #184] @ 3587dc │ │ │ │ ldr r1, [pc, #184] @ 3587e0 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #144] @ 3587e4 │ │ │ │ ldr r3, [pc, #144] @ 3587e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 3813a8 │ │ │ │ add r1, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3812a8 │ │ │ │ add r1, r4, #956 @ 0x3bc │ │ │ │ @@ -224830,21 +224830,21 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 3812a8 │ │ │ │ add r1, r4, #968 @ 0x3c8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3812a8 │ │ │ │ - addseq r6, lr, r4, ror #29 │ │ │ │ - addeq r9, r6, r4, lsr #2 │ │ │ │ - addeq r9, r6, r4, lsr r1 │ │ │ │ - addeq r0, r7, r0, lsr r2 │ │ │ │ - addeq r0, r7, r0, asr r2 │ │ │ │ + addseq r6, lr, r4, lsr #25 │ │ │ │ + addeq r8, r6, r4, ror #29 │ │ │ │ + strdeq r8, [r6], r4 │ │ │ │ + strdeq pc, [r6], r0 │ │ │ │ + addeq r0, r7, r0, lsl r0 │ │ │ │ adceq r2, r9, r8, ror #31 │ │ │ │ - addeq r0, r7, ip, lsl #2 │ │ │ │ + addeq pc, r6, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 358968 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -224858,15 +224858,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r5, [pc, #304] @ 35897c │ │ │ │ ldr r3, [pc, #304] @ 358980 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -224919,40 +224919,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 358994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 358864 │ │ │ │ ldr r0, [pc, #60] @ 358998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 358864 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009e6dd4 │ │ │ │ + umullseq r6, lr, r4, fp │ │ │ │ smlatteq fp, ip, r5, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r7, r0, lsr r1 │ │ │ │ - addeq r0, r7, r0, asr r1 │ │ │ │ + strdeq pc, [r6], r0 │ │ │ │ + addeq pc, r6, r0, lsl pc @ │ │ │ │ @ instruction: 0x010b05b8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq fp, r0, ror r5 │ │ │ │ andeq r5, r0, r8, lsr #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r0, r7, r4, r0 │ │ │ │ - addeq r0, r7, r0, asr #1 │ │ │ │ + addeq pc, r6, r4, asr lr @ │ │ │ │ + addeq pc, r6, r0, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #428] @ 358b60 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -224967,15 +224967,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #372] @ 358b74 │ │ │ │ ldr r3, [pc, #372] @ 358b78 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -225043,43 +225043,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 358b90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 358a18 │ │ │ │ ldr r0, [pc, #68] @ 358b94 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 358a18 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r6, lr, r4, lsr #24 │ │ │ │ + addseq r6, lr, r4, ror #19 │ │ │ │ tsteq fp, ip, lsr r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, r6, ip, ror pc @ │ │ │ │ - umulleq pc, r6, ip, pc @ │ │ │ │ + addeq pc, r6, ip, lsr sp @ │ │ │ │ + addeq pc, r6, ip, asr sp @ │ │ │ │ tsteq fp, r4, lsl #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq fp, ip, r3, r0 │ │ │ │ tsteq fp, r4, ror r3 │ │ │ │ andeq r3, r0, r0, ror #25 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r6, r8, lsl #30 │ │ │ │ - addeq pc, r6, ip, asr #30 │ │ │ │ + addeq pc, r6, r8, asr #25 │ │ │ │ + addeq pc, r6, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #572] @ 358dec │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -225095,15 +225095,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #532] @ 358dfc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #512] @ 358e00 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcs 358c38 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ @@ -225170,15 +225170,15 @@ │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldrb r8, [r0, #997] @ 0x3e5 │ │ │ │ bic r3, r3, #2 │ │ │ │ str r3, [r0, #980] @ 0x3d4 │ │ │ │ bl 3581f8 │ │ │ │ add r0, r6, #920 @ 0x398 │ │ │ │ mov r9, #0 │ │ │ │ - bl a886d0 │ │ │ │ + bl a88490 │ │ │ │ b 358c5c │ │ │ │ ldr r3, [pc, #228] @ 358e14 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 358c70 │ │ │ │ ldr r3, [pc, #192] @ 358e04 │ │ │ │ @@ -225194,56 +225194,56 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r8, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 358e1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 358c70 │ │ │ │ ldr r0, [pc, #104] @ 358e20 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 358c2c │ │ │ │ ldr r0, [pc, #88] @ 358e24 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 358c70 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r6, lr, r8, lsr #20 │ │ │ │ + addseq r6, lr, r8, ror #15 │ │ │ │ tsteq fp, ip, lsr r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq pc, r6, r0, sp @ │ │ │ │ - addeq pc, r6, r4, ror sp @ │ │ │ │ + addeq pc, r6, r0, asr fp @ │ │ │ │ + addeq pc, r6, r4, lsr fp @ │ │ │ │ mrseq r0, R11_fiq │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq fp, ip, r1, r0 │ │ │ │ - @ instruction: 0x009e68f8 │ │ │ │ + @ instruction: 0x009e66b8 │ │ │ │ andeq r5, r0, r0, lsl fp │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r6, r4, ror #26 │ │ │ │ - addeq pc, r6, ip, lsr #26 │ │ │ │ - umulleq pc, r6, r8, sp @ │ │ │ │ + addeq pc, r6, r4, lsr #22 │ │ │ │ + addeq pc, r6, ip, ror #21 │ │ │ │ + addeq pc, r6, r8, asr fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #612] @ 3590a4 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -225258,15 +225258,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #556] @ 3590b8 │ │ │ │ mov r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ str r5, [r0, #972] @ 0x3cc │ │ │ │ tst r3, #1 │ │ │ │ beq 358eb0 │ │ │ │ @@ -225290,15 +225290,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r7, r0, #920 @ 0x398 │ │ │ │ add r1, r0, #996 @ 0x3e4 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl a8812c │ │ │ │ + bl a87eec │ │ │ │ cmp r0, r5 │ │ │ │ ble 358f4c │ │ │ │ ldr r3, [pc, #428] @ 3590c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 358ffc │ │ │ │ @@ -225314,15 +225314,15 @@ │ │ │ │ bl 3581f8 │ │ │ │ b 358eb0 │ │ │ │ ldr r2, [pc, #368] @ 3590c4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ - bl a88ff4 │ │ │ │ + bl a88db4 │ │ │ │ cmp r0, r5 │ │ │ │ str r0, [r4, #972] @ 0x3cc │ │ │ │ beq 358f0c │ │ │ │ ldr r3, [pc, #328] @ 3590c0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ @@ -225345,21 +225345,21 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #224] @ 3590d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 358eb0 │ │ │ │ ldr r3, [pc, #212] @ 3590d8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 358f20 │ │ │ │ ldr r3, [pc, #180] @ 3590cc │ │ │ │ @@ -225376,50 +225376,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3590dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 358f20 │ │ │ │ ldr r0, [pc, #92] @ 3590e0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 358f20 │ │ │ │ ldr r0, [pc, #76] @ 3590e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 358eb0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - umullseq r6, lr, r8, r7 │ │ │ │ + addseq r6, lr, r8, asr r5 │ │ │ │ @ instruction: 0x010affb0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, r6, r0, lsl fp @ │ │ │ │ - strdeq pc, [r6], r0 │ │ │ │ + ldrdeq pc, [r6], r0 │ │ │ │ + @ instruction: 0x0086f8b0 │ │ │ │ tstpeq sl, r8, ror pc @ p-variant is OBSOLETE │ │ │ │ tstpeq sl, ip, asr #30 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ andeq r6, r0, r4, asr #13 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r6, r0, asr #23 │ │ │ │ + addeq pc, r6, r0, lsl #19 │ │ │ │ andeq r2, r0, r8, asr #15 │ │ │ │ - addeq pc, r6, ip, ror #23 │ │ │ │ - addeq pc, r6, r8, lsr #24 │ │ │ │ - addeq pc, r6, r8, ror fp @ │ │ │ │ + addeq pc, r6, ip, lsr #19 │ │ │ │ + addeq pc, r6, r8, ror #19 │ │ │ │ + addeq pc, r6, r8, lsr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1016] @ 3594fc │ │ │ │ mov r4, r3 │ │ │ │ @@ -225437,15 +225437,15 @@ │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r8, [sp, #80] @ 0x50 │ │ │ │ ldr sl, [sp, #88] @ 0x58 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #952] @ 359510 │ │ │ │ ldr r3, [pc, #952] @ 359514 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -225498,15 +225498,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 35933c │ │ │ │ ldr r0, [pc, #752] @ 359524 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [pc, #732] @ 359528 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r6, #16 │ │ │ │ bhi 359188 │ │ │ │ ldrsb r3, [r3, r6] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -225569,15 +225569,15 @@ │ │ │ │ ldr r3, [pc, #464] @ 359518 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 359318 │ │ │ │ ldr r0, [pc, #476] @ 359538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 359318 │ │ │ │ ldr r3, [r5, #980] @ 0x3d4 │ │ │ │ and r8, r8, #12 │ │ │ │ bic r3, r3, r8 │ │ │ │ ldr r2, [pc, #452] @ 35953c │ │ │ │ str r3, [r5, #980] @ 0x3d4 │ │ │ │ ldr r3, [pc, #384] @ 359500 │ │ │ │ @@ -225626,25 +225626,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 35954c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 359170 │ │ │ │ orr r3, r3, #1 │ │ │ │ ldr r2, [pc, #212] @ 359550 │ │ │ │ str r3, [r5, #980] @ 0x3d4 │ │ │ │ ldr r3, [pc, #124] @ 359500 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -225671,44 +225671,44 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ b 359234 │ │ │ │ ldr r0, [pc, #116] @ 35955c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r8, r9, sl} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 359170 │ │ │ │ strdeq pc, [sl, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009e64b0 │ │ │ │ - addeq pc, r6, r0, asr #16 │ │ │ │ - addeq pc, r6, r4, lsr #16 │ │ │ │ + addseq r6, lr, r0, ror r2 │ │ │ │ + addeq pc, r6, r0, lsl #12 │ │ │ │ + addeq pc, r6, r4, ror #11 │ │ │ │ smlatbeq sl, ip, ip, pc @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tstpeq sl, r0, ror #24 @ p-variant is OBSOLETE │ │ │ │ strdeq pc, [sl, -r4] │ │ │ │ - addeq pc, r6, r0, lsr #23 │ │ │ │ - addseq r6, lr, sp, ror r3 │ │ │ │ + addeq pc, r6, r0, ror #18 │ │ │ │ + addseq r6, lr, sp, lsr r1 │ │ │ │ @ instruction: 0x010afb98 │ │ │ │ tstpeq sl, r0, asr #22 @ p-variant is OBSOLETE │ │ │ │ smlatteq sl, r4, sl, pc @ │ │ │ │ - addeq pc, r6, r4, asr #20 │ │ │ │ + addeq pc, r6, r4, lsl #16 │ │ │ │ smlabbeq sl, r8, sl, pc @ │ │ │ │ tstpeq sl, ip, lsr sl @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, r4, lsr ip │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r6, ip, lsl #17 │ │ │ │ + addeq pc, r6, ip, asr #12 │ │ │ │ smlabbeq sl, r4, r9, pc @ │ │ │ │ tstpeq sl, ip, asr #18 @ p-variant is OBSOLETE │ │ │ │ - addeq pc, r6, r8, lsr #18 │ │ │ │ - addeq pc, r6, r4, ror #16 │ │ │ │ + addeq pc, r6, r8, ror #13 │ │ │ │ + addeq pc, r6, r4, lsr #12 │ │ │ │ ldr r0, [pc, #4] @ 35956c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r2, r9, r0, ror r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldr lr, [r0, #968] @ 0x3c8 │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ands ip, r3, #8 │ │ │ │ ldr r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -225723,60 +225723,60 @@ │ │ │ │ orr r3, r3, r1 │ │ │ │ andne ip, lr, #256 @ 0x100 │ │ │ │ orrs r3, r3, ip │ │ │ │ ldr r0, [r0, #1012] @ 0x3f4 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 359660 │ │ │ │ ldr r2, [pc, #128] @ 359664 │ │ │ │ ldr r1, [pc, #128] @ 359668 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #100] @ 35966c │ │ │ │ ldr r2, [pc, #100] @ 359670 │ │ │ │ ldr r1, [pc, #100] @ 359674 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r0, [pc, #68] @ 359678 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #64] @ 35967c │ │ │ │ add r0, pc, r0 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9282c4 │ │ │ │ - ldrheq r6, [lr], r4 │ │ │ │ - addeq sl, r5, r8, lsr #17 │ │ │ │ - addeq r9, r8, r4, lsl #18 │ │ │ │ + b 928084 │ │ │ │ + addseq r5, lr, r4, ror lr │ │ │ │ + addeq sl, r5, r8, ror #12 │ │ │ │ + addeq r9, r8, r4, asr #13 │ │ │ │ adceq r2, r9, r8, asr #3 │ │ │ │ andeq r0, r0, r4, lsl sp │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ - addeq pc, r6, r8, lsl r8 @ │ │ │ │ + ldrdeq pc, [r6], r8 │ │ │ │ @ instruction: 0x0106b1bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ 359740 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -225785,52 +225785,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 359744 │ │ │ │ ldr r1, [pc, #152] @ 359748 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #132] @ 35974c │ │ │ │ ldr r2, [pc, #132] @ 359750 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #96] @ 359754 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r8, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3813a8 │ │ │ │ add r1, r4, #1012 @ 0x3f4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3812a8 │ │ │ │ - addseq r6, lr, r4 │ │ │ │ - addeq r8, r6, r0, lsl #3 │ │ │ │ - umulleq r8, r6, r0, r1 │ │ │ │ - @ instruction: 0x0086f7bc │ │ │ │ - addeq pc, r6, ip, lsl #15 │ │ │ │ + addseq r5, lr, r4, asr #27 │ │ │ │ + addeq r7, r6, r0, asr #30 │ │ │ │ + addeq r7, r6, r0, asr pc │ │ │ │ + addeq pc, r6, ip, ror r5 @ │ │ │ │ + addeq pc, r6, ip, asr #10 │ │ │ │ ldrdeq r2, [r9], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #972] @ 359b40 │ │ │ │ @@ -225843,15 +225843,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ - bl a888a8 │ │ │ │ + bl a88668 │ │ │ │ ldr r8, [pc, #920] @ 359b48 │ │ │ │ mov r3, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ strb r3, [sp, #31] │ │ │ │ cmp r0, #0 │ │ │ │ beq 35986c │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ @@ -225910,15 +225910,15 @@ │ │ │ │ ldr r0, [pc, #716] @ 359b68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #44 @ 0x2c │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35980c │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ str r6, [r4, #992] @ 0x3e0 │ │ │ │ b 35980c │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ @@ -225958,15 +225958,15 @@ │ │ │ │ beq 359ab8 │ │ │ │ tst r6, #2 │ │ │ │ beq 359974 │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ tst r3, #2 │ │ │ │ bne 359974 │ │ │ │ mov r0, r9 │ │ │ │ - bl a886d0 │ │ │ │ + bl a88490 │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ str r6, [r4, #980] @ 0x3d4 │ │ │ │ b 35980c │ │ │ │ lsl r6, r6, #16 │ │ │ │ lsr r6, r6, #16 │ │ │ │ mov r0, r4 │ │ │ │ @@ -225976,15 +225976,15 @@ │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ strb r6, [sp, #31] │ │ │ │ tst r3, #4 │ │ │ │ beq 35980c │ │ │ │ add r1, sp, #31 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl a88148 │ │ │ │ + bl a87f08 │ │ │ │ ldr r2, [r4, #968] @ 0x3c8 │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ bic r2, r2, #8192 @ 0x2000 │ │ │ │ bic r3, r3, #8 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #968] @ 0x3c8 │ │ │ │ str r3, [r4, #972] @ 0x3cc │ │ │ │ @@ -226016,37 +226016,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 359b7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3597d8 │ │ │ │ ldr r2, [pc, #236] @ 359b80 │ │ │ │ ldr r1, [pc, #236] @ 359b84 │ │ │ │ ldr r0, [pc, #236] @ 359b88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #44 @ 0x2c │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35980c │ │ │ │ ldr r2, [pc, #204] @ 359b8c │ │ │ │ str r2, [r4, #968] @ 0x3c8 │ │ │ │ ldr r2, [pc, #200] @ 359b90 │ │ │ │ str r2, [r4, #972] @ 0x3cc │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [pc, #192] @ 359b94 │ │ │ │ @@ -226057,66 +226057,66 @@ │ │ │ │ str r3, [r4, #996] @ 0x3e4 │ │ │ │ mov r2, #4 │ │ │ │ add r3, r4, #992 @ 0x3e0 │ │ │ │ mov r0, #96 @ 0x60 │ │ │ │ str r2, [r4, #1000] @ 0x3e8 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r0, r4, #952 @ 0x3b8 │ │ │ │ - bl b72ff4 │ │ │ │ + bl b72db4 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ mov r0, r4 │ │ │ │ bl 359570 │ │ │ │ orr r6, r6, #1 │ │ │ │ b 359958 │ │ │ │ ldr r0, [pc, #120] @ 359b98 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3597d8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq sl, ip, r6, pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq sl, r4, asr r6 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ strdeq pc, [sl, -r0] │ │ │ │ - @ instruction: 0x009e5dfc │ │ │ │ - ldrdeq r2, [sp], r8 │ │ │ │ - addseq r5, lr, r4, lsl #28 │ │ │ │ - addeq pc, r6, r8, ror #11 │ │ │ │ - addeq pc, r6, r8, asr r6 @ │ │ │ │ + @ instruction: 0x009e5bbc │ │ │ │ + umulleq r2, sp, r8, r7 │ │ │ │ + addseq r5, lr, r4, asr #23 │ │ │ │ + addeq pc, r6, r8, lsr #7 │ │ │ │ + addeq pc, r6, r8, lsl r4 @ │ │ │ │ ldrdeq fp, [r0], -r6 │ │ │ │ @ instruction: 0x00009db0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r6, r0, lsl r4 @ │ │ │ │ - addseq r5, lr, r4, lsl #24 │ │ │ │ - addeq pc, r6, r8, ror #7 │ │ │ │ - addeq pc, r6, ip, ror r4 @ │ │ │ │ + ldrdeq pc, [r6], r0 │ │ │ │ + addseq r5, lr, r4, asr #19 │ │ │ │ + addeq pc, r6, r8, lsr #3 │ │ │ │ + addeq pc, r6, ip, lsr r2 @ │ │ │ │ andeq r6, r0, r0, asr #32 │ │ │ │ andeq r4, r0, r8, lsr #32 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ - addeq pc, r6, ip, lsr #7 │ │ │ │ + addeq pc, r6, ip, ror #2 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r2, r0 │ │ │ │ ands r0, r3, #2 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r2, #952 @ 0x3b8 │ │ │ │ - bl b7359c │ │ │ │ + bl b7335c │ │ │ │ add r0, r0, #3 │ │ │ │ lsr r0, r0, #2 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -226129,23 +226129,23 @@ │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ bne 359c14 │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ tst r3, #32 │ │ │ │ beq 359c20 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d578 │ │ │ │ + b b8d338 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #16] @ 359c40 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d640 │ │ │ │ + b b8d400 │ │ │ │ andeq r7, r8, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #472] @ 359e34 │ │ │ │ ldr r3, [pc, #472] @ 359e38 │ │ │ │ @@ -226154,37 +226154,37 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1016 @ 0x3f8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl a888a8 │ │ │ │ + bl a88668 │ │ │ │ ldr r5, [pc, #432] @ 359e3c │ │ │ │ ldr r9, [r4, #988] @ 0x3dc │ │ │ │ add r5, pc, r5 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ cmp r0, #0 │ │ │ │ beq 359d8c │ │ │ │ ldr r7, [r0, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #408] @ 359e40 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 359d98 │ │ │ │ add r5, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7359c │ │ │ │ + bl b7335c │ │ │ │ cmp r0, #3 │ │ │ │ bhi 359d50 │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r4, #972] @ 0x3cc │ │ │ │ mov r0, r5 │ │ │ │ - bl b735b0 │ │ │ │ + bl b73370 │ │ │ │ ldr r2, [r4, #972] @ 0x3cc │ │ │ │ orr r1, r2, #1 │ │ │ │ str r1, [r4, #972] @ 0x3cc │ │ │ │ add r0, r0, #3 │ │ │ │ cmp r9, r0, lsr #2 │ │ │ │ ldrls r3, [r4, #968] @ 0x3c8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -226207,24 +226207,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 359e30 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 359570 │ │ │ │ mov r0, r5 │ │ │ │ - bl b735b0 │ │ │ │ + bl b73370 │ │ │ │ mov r7, #4 │ │ │ │ add r0, r0, #3 │ │ │ │ lsr r0, r0, #2 │ │ │ │ cmp r0, #31 │ │ │ │ orreq r8, r6, #24576 @ 0x6000 │ │ │ │ movne r8, r6 │ │ │ │ and r1, r8, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ - bl b7305c │ │ │ │ + bl b72e1c │ │ │ │ subs r7, r7, #1 │ │ │ │ lsr r8, r8, #8 │ │ │ │ bne 359d70 │ │ │ │ b 359cd4 │ │ │ │ ldr r7, [pc, #180] @ 359e48 │ │ │ │ add r7, pc, r7 │ │ │ │ b 359ca0 │ │ │ │ @@ -226246,42 +226246,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 359e58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 359cb4 │ │ │ │ ldr r0, [pc, #60] @ 359e5c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 359cb4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatbeq sl, r8, r1, pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq sl, r8, ror r1 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq sl, r0, r0, pc @ │ │ │ │ - @ instruction: 0x008d24b8 │ │ │ │ + addeq r2, sp, r8, ror r2 │ │ │ │ andeq r1, r0, ip, lsl r9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq pc, r6, r8, lsr r1 @ │ │ │ │ - addeq pc, r6, ip, asr #2 │ │ │ │ + strdeq lr, [r6], r8 │ │ │ │ + addeq lr, r6, ip, lsl #30 │ │ │ │ ldr r3, [r0, #972] @ 0x3cc │ │ │ │ cmp r2, #0 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #972] @ 0x3cc │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ @@ -226317,15 +226317,15 @@ │ │ │ │ add r9, r0, #1016 @ 0x3f8 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl a888a8 │ │ │ │ + bl a88668 │ │ │ │ lsr r3, r7, #2 │ │ │ │ orr r3, r3, r5, lsl #30 │ │ │ │ ldr r8, [pc, #740] @ 35a204 │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ lsr r2, r5, #2 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -226398,15 +226398,15 @@ │ │ │ │ b 359f54 │ │ │ │ ldr sl, [r4, #976] @ 0x3d0 │ │ │ │ mov r9, #0 │ │ │ │ b 359f54 │ │ │ │ add r3, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl b73570 │ │ │ │ + bl b73330 │ │ │ │ subs r3, r0, #0 │ │ │ │ movne fp, #0 │ │ │ │ beq 35a11c │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #32 │ │ │ │ beq 35a144 │ │ │ │ mov sl, fp │ │ │ │ @@ -226436,39 +226436,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 35a224 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 359f74 │ │ │ │ mov fp, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl b731d8 │ │ │ │ + bl b72f98 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orr fp, fp, r0, lsl r3 │ │ │ │ add r3, r3, #8 │ │ │ │ cmp r3, #32 │ │ │ │ bne 35a120 │ │ │ │ b 35a060 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl b735b0 │ │ │ │ + bl b73370 │ │ │ │ and sl, sl, #63 @ 0x3f │ │ │ │ orr fp, fp, #32768 @ 0x8000 │ │ │ │ add r0, r0, #3 │ │ │ │ cmp sl, r0, lsr #2 │ │ │ │ ldrhi r1, [r4, #968] @ 0x3c8 │ │ │ │ lsr r3, r0, #2 │ │ │ │ bichi r1, r1, #512 @ 0x200 │ │ │ │ @@ -226482,52 +226482,52 @@ │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #984] @ 0x3d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 359570 │ │ │ │ mov r0, r4 │ │ │ │ bl 359be8 │ │ │ │ mov r0, r9 │ │ │ │ - bl a886d0 │ │ │ │ + bl a88490 │ │ │ │ b 35a06c │ │ │ │ ldr r2, [pc, #120] @ 35a228 │ │ │ │ ldr r1, [pc, #120] @ 35a22c │ │ │ │ ldr r0, [pc, #120] @ 35a230 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 359f4c │ │ │ │ ldr r0, [pc, #88] @ 35a234 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 359f74 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, ip, lsl pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq lr, [sl, -ip] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq sl, r8, lr, lr │ │ │ │ - @ instruction: 0x009e56b2 │ │ │ │ - addeq r2, sp, r0, ror #4 │ │ │ │ + addseq r5, lr, r2, ror r4 │ │ │ │ + addeq r2, sp, r0, lsr #32 │ │ │ │ strheq r4, [r0], -r0 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq lr, r6, r0, lsl #29 │ │ │ │ - addseq r5, lr, r8, ror #9 │ │ │ │ - addeq lr, r6, r8, asr #25 │ │ │ │ - addeq lr, r6, ip, asr sp │ │ │ │ - addeq lr, r6, r4, ror #27 │ │ │ │ + addeq lr, r6, r0, asr #24 │ │ │ │ + addseq r5, lr, r8, lsr #5 │ │ │ │ + addeq lr, r6, r8, lsl #21 │ │ │ │ + addeq lr, r6, ip, lsl fp │ │ │ │ + addeq lr, r6, r4, lsr #23 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov r1, #22528 @ 0x5800 │ │ │ │ b 359c44 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -226540,15 +226540,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #140] @ 35a320 │ │ │ │ ldr r1, [pc, #140] @ 35a324 │ │ │ │ ldr r7, [pc, #140] @ 35a328 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #96 @ 0x60 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r4, #972] @ 0x3cc │ │ │ │ @@ -226560,32 +226560,32 @@ │ │ │ │ mov r0, #1 │ │ │ │ str r3, [r4, #976] @ 0x3d0 │ │ │ │ str r3, [r4, #996] @ 0x3e4 │ │ │ │ str r0, [r4, #980] @ 0x3d4 │ │ │ │ str r1, [r4, #1000] @ 0x3e8 │ │ │ │ add r0, r4, #952 @ 0x3b8 │ │ │ │ strd r6, [r2, #-8] │ │ │ │ - bl b72ff4 │ │ │ │ + bl b72db4 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ add r4, r4, #976 @ 0x3d0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #4 │ │ │ │ strd r2, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - addseq r5, lr, r0, lsr r4 │ │ │ │ - addeq lr, r6, r8, ror #23 │ │ │ │ - addeq lr, r6, r4, lsl #24 │ │ │ │ + @ instruction: 0x009e51f0 │ │ │ │ + addeq lr, r6, r8, lsr #19 │ │ │ │ + addeq lr, r6, r4, asr #19 │ │ │ │ andeq r4, r0, r8, lsr #32 │ │ │ │ andeq r6, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -226595,52 +226595,52 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #952 @ 0x3b8 │ │ │ │ - bl b7300c │ │ │ │ + bl b72dcc │ │ │ │ ldr r0, [pc, #120] @ 35a3fc │ │ │ │ mov r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stmib sp, {r0, r4} │ │ │ │ str r5, [sp] │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ ldr r3, [pc, #88] @ 35a400 │ │ │ │ ldr r2, [pc, #88] @ 35a404 │ │ │ │ ldr r1, [pc, #88] @ 35a408 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #1016 @ 0x3f8 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r5, lr, r4, asr r3 │ │ │ │ - addeq lr, r6, ip, lsl #22 │ │ │ │ - addeq lr, r6, r4, lsr #22 │ │ │ │ + addseq r5, lr, r4, lsl r1 │ │ │ │ + addeq lr, r6, ip, asr #17 │ │ │ │ + addeq lr, r6, r4, ror #17 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ @ instruction: 0xfffff7d8 │ │ │ │ ldr r1, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -226659,29 +226659,29 @@ │ │ │ │ and r1, r1, #8704 @ 0x2200 │ │ │ │ orr r3, r3, r0 │ │ │ │ orrs r3, r3, r1 │ │ │ │ ldr r0, [r2, #1012] @ 0x3f4 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str ip, [r2, #968] @ 0x3c8 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ cmp r1, #23 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bhi 35a48c │ │ │ │ ldr r3, [pc, #32] @ 35a49c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r0, [r3, r1] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r5, lr, r8, lsr #5 │ │ │ │ + addseq r5, lr, r8, rrx │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #36] @ 0x24 │ │ │ │ @@ -226689,15 +226689,15 @@ │ │ │ │ ldrbne r0, [r0, #45] @ 0x2d │ │ │ │ rsbne r0, r0, #3 │ │ │ │ moveq r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 35a4e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ umlaleq r1, r9, r4, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 35a570 │ │ │ │ mov r4, r1 │ │ │ │ @@ -226707,15 +226707,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r2, r5, r4, lsl #1 │ │ │ │ ldrb r1, [r2, #553] @ 0x229 │ │ │ │ ldrb r2, [r2, #552] @ 0x228 │ │ │ │ lsr r3, r4, #1 │ │ │ │ tst r1, r2 │ │ │ │ add r3, r0, r3, lsl #5 │ │ │ │ add r0, r3, #100 @ 0x64 │ │ │ │ @@ -226725,18 +226725,18 @@ │ │ │ │ ldrb r1, [r5, #553] @ 0x229 │ │ │ │ ldrb r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 35a564 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c4e8 │ │ │ │ - addseq r5, lr, ip, lsl r2 │ │ │ │ - addeq lr, r6, r4, asr fp │ │ │ │ - addeq lr, r6, ip, ror #22 │ │ │ │ + b 92c2a8 │ │ │ │ + @ instruction: 0x009e4fdc │ │ │ │ + addeq lr, r6, r4, lsl r9 │ │ │ │ + addeq lr, r6, ip, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #596] @ 35a7e8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #592] @ 35a7ec │ │ │ │ @@ -226744,15 +226744,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ lsr r6, r4, #4 │ │ │ │ lsr r1, r4, #5 │ │ │ │ ldr r3, [pc, #552] @ 35a7f4 │ │ │ │ and r4, r4, #31 │ │ │ │ eor r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -226794,15 +226794,15 @@ │ │ │ │ strb r3, [r9, #208] @ 0xd0 │ │ │ │ beq 35a7b0 │ │ │ │ bic r3, r8, #32 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl a886d0 │ │ │ │ + bl a88490 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 35a6b4 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ @@ -226875,27 +226875,27 @@ │ │ │ │ movne r0, #64 @ 0x40 │ │ │ │ b 35a6a0 │ │ │ │ bic r3, r8, #2 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl a886d0 │ │ │ │ + bl a88490 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 35a6b4 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #4 │ │ │ │ b 35a6a0 │ │ │ │ - addseq r5, lr, r4, lsl #3 │ │ │ │ - addeq lr, r6, r0, ror #21 │ │ │ │ - addeq lr, r6, r0, lsl #22 │ │ │ │ - addseq r5, lr, ip, lsl r1 │ │ │ │ + addseq r4, lr, r4, asr #30 │ │ │ │ + addeq lr, r6, r0, lsr #17 │ │ │ │ + addeq lr, r6, r0, asr #17 │ │ │ │ + @ instruction: 0x009e4edc │ │ │ │ bge fee052ac <__bss_end__@@Base+0xfd8e73dc> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r7, [r0, #45] @ 0x2d │ │ │ │ ldrb ip, [r0, #44] @ 0x2c │ │ │ │ @@ -226965,17 +226965,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 35a938 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ bge fee053dc <__bss_end__@@Base+0xfd8e750c> │ │ │ │ - addseq r4, lr, r0, lsl lr │ │ │ │ - addeq lr, r6, r8, ror r7 │ │ │ │ - umulleq lr, r6, r8, r7 │ │ │ │ + @ instruction: 0x009e4bd0 │ │ │ │ + addeq lr, r6, r8, lsr r5 │ │ │ │ + addeq lr, r6, r8, asr r5 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 35aa88 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -226984,25 +226984,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #292] @ 35aa8c │ │ │ │ ldr r1, [pc, #292] @ 35aa90 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #272] @ 35aa94 │ │ │ │ ldr r1, [pc, #272] @ 35aa98 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #240] @ 35aa9c │ │ │ │ ldr r1, [pc, #240] @ 35aaa0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 35aaa4 │ │ │ │ @@ -227039,44 +227039,44 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #112] @ 35aad0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r4, lr, ip, asr #27 │ │ │ │ - addeq r9, r5, r0, lsr r5 │ │ │ │ - addeq r8, r8, r8, lsl #11 │ │ │ │ - ldrdeq lr, [r6], ip │ │ │ │ - strdeq lr, [r6], r4 │ │ │ │ + addseq r4, lr, ip, lsl #23 │ │ │ │ + strdeq r9, [r5], r0 │ │ │ │ + addeq r8, r8, r8, asr #6 │ │ │ │ + umulleq lr, r6, ip, r4 │ │ │ │ + @ instruction: 0x0086e4b4 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - addeq lr, r6, r0, lsr #13 │ │ │ │ + addeq lr, r6, r0, ror #8 │ │ │ │ smlabteq r6, r0, r0, sl │ │ │ │ adceq r0, r9, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ 35abf4 │ │ │ │ @@ -227162,28 +227162,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x009e4afc │ │ │ │ - addeq lr, r6, r0, ror r4 │ │ │ │ - addeq lr, r6, ip, asr r4 │ │ │ │ + @ instruction: 0x009e48bc │ │ │ │ + addeq lr, r6, r0, lsr r2 │ │ │ │ + addeq lr, r6, ip, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 35ace4 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -227192,28 +227192,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r4, lr, r4, lsl #21 │ │ │ │ - strdeq lr, [r6], r8 │ │ │ │ - addeq lr, r6, r4, ror #7 │ │ │ │ + addseq r4, lr, r4, asr #16 │ │ │ │ + @ instruction: 0x0086e1b8 │ │ │ │ + addeq lr, r6, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 35ad84 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 35ad88 │ │ │ │ @@ -227221,15 +227221,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ tst r4, #253 @ 0xfd │ │ │ │ movne r0, #0 │ │ │ │ beq 35ad58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -227243,32 +227243,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r4, lr, r0, lsl sl │ │ │ │ - addeq lr, r6, r4, ror r3 │ │ │ │ - addeq lr, r6, r8, lsl #7 │ │ │ │ + @ instruction: 0x009e47d0 │ │ │ │ + addeq lr, r6, r4, lsr r1 │ │ │ │ + addeq lr, r6, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #196] @ 35ae6c │ │ │ │ ldr r2, [pc, #196] @ 35ae70 │ │ │ │ ldr r1, [pc, #196] @ 35ae74 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r9, [pc, #164] @ 35ae78 │ │ │ │ ldr r8, [pc, #164] @ 35ae7c │ │ │ │ ldr r7, [pc, #164] @ 35ae80 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ @@ -227276,42 +227276,42 @@ │ │ │ │ add r6, r0, #556 @ 0x22c │ │ │ │ b 35ae00 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq 35ae4c │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #-4] │ │ │ │ - bl a8890c │ │ │ │ + bl a886cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 35adf4 │ │ │ │ mov ip, #0 │ │ │ │ sub r1, r4, #4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ stmib sp, {r1, ip} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ cmp r4, r6 │ │ │ │ bne 35ae00 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r4, lr, r4, ror r9 │ │ │ │ - ldrdeq lr, [r6], r8 │ │ │ │ - addeq lr, r6, ip, ror #5 │ │ │ │ + addseq r4, lr, r4, lsr r7 │ │ │ │ + umulleq lr, r6, r8, r0 │ │ │ │ + addeq lr, r6, ip, lsr #1 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -227330,15 +227330,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #728] @ 35b1b0 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ lsr r8, r4, #5 │ │ │ │ and r3, r4, #31 │ │ │ │ ldr r2, [pc, #704] @ 35b1b4 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r4, r4, #4 │ │ │ │ @@ -227359,15 +227359,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 35b050 │ │ │ │ add r4, r4, #172 @ 0xac │ │ │ │ add r0, r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #11 │ │ │ │ strb r5, [sp, #11] │ │ │ │ - bl a88148 │ │ │ │ + bl a87f08 │ │ │ │ ldrb r3, [r7, #553] @ 0x229 │ │ │ │ cmp sl, r3 │ │ │ │ ldrbeq r1, [r7, #552] @ 0x228 │ │ │ │ bne 35b0a4 │ │ │ │ mov r5, r1 │ │ │ │ b 35b09c │ │ │ │ tst r5, #1 │ │ │ │ @@ -227506,26 +227506,26 @@ │ │ │ │ b 35b0ec │ │ │ │ add r3, r6, r3, lsl #1 │ │ │ │ ldrb r2, [r3, #553] @ 0x229 │ │ │ │ bic r2, r2, #68 @ 0x44 │ │ │ │ strb r2, [r3, #553] @ 0x229 │ │ │ │ b 35b0ec │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r4, lr, r0, lsl #17 │ │ │ │ + addseq r4, lr, r0, asr #12 │ │ │ │ tsteq sl, r4, asr pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, r6, ip, asr #3 │ │ │ │ - @ instruction: 0x0086e1b8 │ │ │ │ - addseq r4, lr, pc, lsl #16 │ │ │ │ - @ instruction: 0x009e46fe │ │ │ │ + addeq sp, r6, ip, lsl #31 │ │ │ │ + addeq sp, r6, r8, ror pc │ │ │ │ + addseq r4, lr, pc, asr #11 │ │ │ │ + @ instruction: 0x009e44be │ │ │ │ smlatbeq sl, ip, sp, sp │ │ │ │ tsteq sl, r8, asr sp │ │ │ │ ldr r0, [pc, #4] @ 35b1d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r0, r9, r4, ror r7 │ │ │ │ ldr r1, [r0, #1240] @ 0x4d8 │ │ │ │ ldr r3, [r0, #1260] @ 0x4ec │ │ │ │ cmp r1, #0 │ │ │ │ ldrbne r1, [r0, #1744] @ 0x6d0 │ │ │ │ lsrne r1, r1, #2 │ │ │ │ andne r1, r1, #1 │ │ │ │ @@ -227539,56 +227539,56 @@ │ │ │ │ orrne r1, r1, r3, lsr #31 │ │ │ │ ldr r3, [r0, #1300] @ 0x514 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #1746] @ 0x6d2 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ lslne r3, r3, #30 │ │ │ │ orrne r1, r1, r3, lsr #31 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 35b2c0 │ │ │ │ ldr r2, [pc, #128] @ 35b2c4 │ │ │ │ ldr r1, [pc, #128] @ 35b2c8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #100] @ 35b2cc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #88] @ 35b2d0 │ │ │ │ ldr r1, [pc, #88] @ 35b2d4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #64] @ 35b2d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, lr, ip, ror #10 │ │ │ │ - addeq r8, r5, r8, asr #24 │ │ │ │ - addeq r7, r8, r0, lsr #25 │ │ │ │ + addseq r4, lr, ip, lsr #6 │ │ │ │ + addeq r8, r5, r8, lsl #20 │ │ │ │ + addeq r7, r8, r0, ror #20 │ │ │ │ andeq r0, r0, r0, asr #19 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ smlabbeq r6, r8, sp, r9 │ │ │ │ adceq r0, r9, r8, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -227599,31 +227599,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2432] @ 0x980 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r0, [r0, #972] @ 0x3cc │ │ │ │ moveq r0, r3 │ │ │ │ rsbne r0, r0, #6 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009e44bc │ │ │ │ - addeq sp, r6, r0, asr #29 │ │ │ │ - ldrdeq sp, [r6], ip │ │ │ │ + addseq r4, lr, ip, ror r2 │ │ │ │ + addeq sp, r6, r0, lsl #25 │ │ │ │ + umulleq sp, r6, ip, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 35b3e0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 35b3e4 │ │ │ │ @@ -227631,15 +227631,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r4, #0 │ │ │ │ beq 35b3c0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -227650,56 +227650,56 @@ │ │ │ │ mov r1, #1 │ │ │ │ orr r2, r2, #3 │ │ │ │ str r2, [r0, #2128] @ 0x850 │ │ │ │ str r1, [r0, #1268] @ 0x4f4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 35b1d4 │ │ │ │ - addseq r4, lr, ip, lsr r4 │ │ │ │ - addeq sp, r6, r0, asr #28 │ │ │ │ - addeq sp, r6, ip, asr lr │ │ │ │ + @ instruction: 0x009e41fc │ │ │ │ + addeq sp, r6, r0, lsl #24 │ │ │ │ + addeq sp, r6, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 35b47c │ │ │ │ ldr r2, [pc, #120] @ 35b480 │ │ │ │ ldr r1, [pc, #120] @ 35b484 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #88] @ 35b488 │ │ │ │ ldr r2, [pc, #88] @ 35b48c │ │ │ │ ldr r1, [pc, #88] @ 35b490 │ │ │ │ mov lr, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ mov ip, r0 │ │ │ │ stmib sp, {ip, lr} │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, lr, ip, lsr #7 │ │ │ │ - addeq sp, r6, ip, lsr #27 │ │ │ │ - addeq sp, r6, r8, asr #27 │ │ │ │ + addseq r4, lr, ip, ror #2 │ │ │ │ + addeq sp, r6, ip, ror #22 │ │ │ │ + addeq sp, r6, r8, lsl #23 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @ instruction: 0xfffffe90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -227709,15 +227709,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2434] @ 0x982 │ │ │ │ cmp r3, #0 │ │ │ │ bne 35b500 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -227728,27 +227728,27 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r2, [pc, #68] @ 35b54c │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a88ff4 │ │ │ │ + bl a88db4 │ │ │ │ str r0, [r4, #956] @ 0x3bc │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, lr, r4, lsl #6 │ │ │ │ - addeq sp, r6, r4, lsl #26 │ │ │ │ - addeq sp, r6, r0, lsr #26 │ │ │ │ + addseq r4, lr, r4, asr #1 │ │ │ │ + addeq sp, r6, r4, asr #21 │ │ │ │ + addeq sp, r6, r0, ror #21 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #168] @ 35b610 │ │ │ │ ldr r7, [pc, #168] @ 35b614 │ │ │ │ @@ -227758,51 +227758,51 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #128] @ 35b61c │ │ │ │ ldr r1, [pc, #128] @ 35b620 │ │ │ │ add r4, r4, #28 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #88] @ 35b624 │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r5, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 3813a8 │ │ │ │ add r1, r5, #952 @ 0x3b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3812a8 │ │ │ │ - addseq r4, lr, ip, asr #4 │ │ │ │ - addeq sp, r6, r0, ror ip │ │ │ │ - addeq sp, r6, r0, asr #24 │ │ │ │ - addeq r6, r6, r8, lsl #5 │ │ │ │ - umulleq r6, r6, r8, r2 @ │ │ │ │ + addseq r4, lr, ip │ │ │ │ + addeq sp, r6, r0, lsr sl │ │ │ │ + addeq sp, r6, r0, lsl #20 │ │ │ │ + addeq r6, r6, r8, asr #32 │ │ │ │ + addeq r6, r6, r8, asr r0 │ │ │ │ adceq r0, r9, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 35b734 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -227818,25 +227818,25 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r5, r0, #920 @ 0x398 │ │ │ │ ldr r3, [r0, #2284] @ 0x8ec │ │ │ │ str r1, [r0, #956] @ 0x3bc │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #11 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [sp, #11] │ │ │ │ - bl a8812c │ │ │ │ + bl a87eec │ │ │ │ cmp r0, #0 │ │ │ │ ble 35b708 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [r4, #1260] @ 0x4ec │ │ │ │ strb r2, [r3, #2434] @ 0x982 │ │ │ │ @@ -227857,25 +227857,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #60] @ 35b74c │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a88ff4 │ │ │ │ + bl a88db4 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #956] @ 0x3bc │ │ │ │ beq 35b6b4 │ │ │ │ b 35b6c8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r4, lr, r4, ror r1 │ │ │ │ + addseq r3, lr, r4, lsr pc │ │ │ │ @ instruction: 0x010ad7b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, r6, r8, ror fp │ │ │ │ - addeq sp, r6, ip, asr fp │ │ │ │ + addeq sp, r6, r8, lsr r9 │ │ │ │ + addeq sp, r6, ip, lsl r9 │ │ │ │ tsteq sl, r4, lsr r7 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -227896,15 +227896,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ ldr r9, [sp, #84] @ 0x54 │ │ │ │ ldr sl, [sp, #88] @ 0x58 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [pc, #848] @ 35bb14 │ │ │ │ ldr r3, [pc, #848] @ 35bb18 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -228021,23 +228021,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r4, r6, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 35bb30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35b7dc │ │ │ │ ldr r1, [pc, #344] @ 35bb34 │ │ │ │ mov r2, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r1 │ │ │ │ beq 35b87c │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -228103,33 +228103,33 @@ │ │ │ │ strbeq r2, [r3, #2432] @ 0x980 │ │ │ │ b 35b87c │ │ │ │ ldr r0, [pc, #84] @ 35bb3c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r7, r9, sl} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35b7dc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010ad694 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r4, lr, r4, lsr #32 │ │ │ │ - addeq sp, r6, ip, lsr sl │ │ │ │ - addeq sp, r6, r4, lsr #20 │ │ │ │ + addseq r3, lr, r4, ror #27 │ │ │ │ + strdeq sp, [r6], ip │ │ │ │ + addeq sp, r6, r4, ror #15 │ │ │ │ tsteq sl, r0, asr #12 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r4, lsl #12 │ │ │ │ smlabbeq sl, r0, r5, sp │ │ │ │ andeq r3, r0, r0, ror #13 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sp, r6, ip, lsr #16 │ │ │ │ + addeq sp, r6, ip, ror #11 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ - addseq r3, lr, r0, lsr #26 │ │ │ │ - addeq sp, r6, ip, asr #14 │ │ │ │ + addseq r3, lr, r0, ror #21 │ │ │ │ + addeq sp, r6, ip, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr lr, [pc, #196] @ 35bc1c │ │ │ │ mov r4, r2 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -228138,15 +228138,15 @@ │ │ │ │ ldr r1, [pc, #184] @ 35bc24 │ │ │ │ sub sp, sp, #12 │ │ │ │ add lr, lr, #16 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r4, #0 │ │ │ │ beq 35bc00 │ │ │ │ ldr r5, [r0, #972] @ 0x3cc │ │ │ │ cmp r5, #5 │ │ │ │ bhi 35bc00 │ │ │ │ cmp r4, #0 │ │ │ │ ble 35bbec │ │ │ │ @@ -228177,17 +228177,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r3, lr, ip, asr ip │ │ │ │ - addeq sp, r6, r0, asr r6 │ │ │ │ - addeq sp, r6, ip, ror #12 │ │ │ │ + addseq r3, lr, ip, lsl sl │ │ │ │ + addeq sp, r6, r0, lsl r4 │ │ │ │ + addeq sp, r6, ip, lsr #8 │ │ │ │ bge fee066dc <__bss_end__@@Base+0xfd8e880c> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 35bcf4 │ │ │ │ ldr r2, [pc, #176] @ 35bcf8 │ │ │ │ @@ -228195,15 +228195,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r6, #0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ strb r6, [r5, #2434] @ 0x982 │ │ │ │ ldr r0, [r0, #956] @ 0x3bc │ │ │ │ cmp r0, r6 │ │ │ │ bne 35bce8 │ │ │ │ @@ -228231,17 +228231,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d21c │ │ │ │ str r6, [r4, #956] @ 0x3bc │ │ │ │ b 35bc84 │ │ │ │ - addseq r3, lr, ip, ror #22 │ │ │ │ - addeq sp, r6, r0, ror r5 │ │ │ │ - addeq sp, r6, ip, lsl #11 │ │ │ │ + addseq r3, lr, ip, lsr #18 │ │ │ │ + addeq sp, r6, r0, lsr r3 │ │ │ │ + addeq sp, r6, ip, asr #6 │ │ │ │ @ instruction: 0x000015b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #580] @ 35bf60 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -228258,15 +228258,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #540] @ 35bf6c │ │ │ │ ldr r1, [pc, #540] @ 35bf70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r3, #23 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [pc, #520] @ 35bf74 │ │ │ │ add r8, pc, r8 │ │ │ │ add r1, r0, #4096 @ 0x1000 │ │ │ │ ldrb r2, [r1, #2435] @ 0x983 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r7, r2 │ │ │ │ beq 35bdcc │ │ │ │ @@ -228328,15 +228328,15 @@ │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ lsr r3, r3, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ sub r3, r2, r3, lsl #1 │ │ │ │ str r3, [r0, #968] @ 0x3c8 │ │ │ │ bne 35bf28 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ - bl a886d0 │ │ │ │ + bl a88490 │ │ │ │ b 35bdb8 │ │ │ │ lsr r3, r4, #2 │ │ │ │ orr r3, r3, r6, lsl #30 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ ldr r7, [r5, r3, lsl #2] │ │ │ │ mov r9, #0 │ │ │ │ b 35bdb8 │ │ │ │ @@ -228358,58 +228358,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 35bf98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35bdcc │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #1240] @ 0x4d8 │ │ │ │ bl 35b1d4 │ │ │ │ b 35be74 │ │ │ │ ldr r0, [pc, #92] @ 35bf9c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r7, r9} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35bdcc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - umullseq r3, lr, r8, sl │ │ │ │ + addseq r3, lr, r8, asr r8 │ │ │ │ ldrdeq sp, [sl, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sp, r6, r4, ror r4 │ │ │ │ - umulleq sp, r6, r0, r4 │ │ │ │ + addeq sp, r6, r4, lsr r2 │ │ │ │ + addeq sp, r6, r0, asr r2 │ │ │ │ swpeq sp, ip, [sl] │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r0, lsr r0 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ bge fee06a3c <__bss_end__@@Base+0xfd8e8b6c> │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sp, r6, ip, asr #6 │ │ │ │ - addeq sp, r6, r8, ror #6 │ │ │ │ + addeq sp, r6, ip, lsl #2 │ │ │ │ + addeq sp, r6, r8, lsr #2 │ │ │ │ ldr r2, [r0, #1028] @ 0x404 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 35c00c │ │ │ │ ldr r3, [r0, #1032] @ 0x408 │ │ │ │ cmp r3, #16 │ │ │ │ bhi 35c00c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -228441,18 +228441,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 35c04c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq pc, r8, r0, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #304] @ 35c198 │ │ │ │ ldr r3, [pc, #304] @ 35c19c │ │ │ │ @@ -228509,43 +228509,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6, r7} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 35c1b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35c0b4 │ │ │ │ ldr r0, [pc, #64] @ 35c1bc │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35c0b4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010acd9c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, ip, ror sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r8, asr #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x0086d1b4 │ │ │ │ - strdeq sp, [r6], r8 │ │ │ │ + addeq ip, r6, r4, ror pc │ │ │ │ + @ instruction: 0x0086cfb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [r0, #1096] @ 0x448 │ │ │ │ ldr r2, [pc, #420] @ 35c380 │ │ │ │ ldrd r4, [r3, #24] │ │ │ │ @@ -228586,25 +228586,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #248 @ 0xf8 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ add r2, r9, r7, lsl #6 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ lsl r8, r0, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, #208 @ 0xd0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ b 35c21c │ │ │ │ orrs r3, r4, r5 │ │ │ │ mov r8, r7 │ │ │ │ beq 35c21c │ │ │ │ b 35c298 │ │ │ │ @@ -228626,48 +228626,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 35c3a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35c230 │ │ │ │ ldr r0, [pc, #76] @ 35c3a4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35c230 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea0eb84 <__bss_end__@@Base+0xfd4f0cb4> │ │ │ │ tsteq sl, r4, lsr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, ip, lsl #24 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq sl, ip, fp, ip │ │ │ │ andeq r2, r0, r0, lsr #26 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sp, r6, ip, ror r0 │ │ │ │ - strheq sp, [r6], r8 │ │ │ │ + addeq ip, r6, ip, lsr lr │ │ │ │ + addeq ip, r6, r8, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #348] @ 35c51c │ │ │ │ ldr r1, [pc, #348] @ 35c520 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -228694,15 +228694,15 @@ │ │ │ │ add r4, r4, #12 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r3, [r6], #4 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ tst r3, r7 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ cmp r4, r5 │ │ │ │ bne 35c41c │ │ │ │ ldr r2, [pc, #236] @ 35c530 │ │ │ │ ldr r3, [pc, #216] @ 35c520 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -228738,40 +228738,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 35c540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35c404 │ │ │ │ ldr r0, [pc, #56] @ 35c544 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35c404 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r4, asr #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r4, lsr #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x009e33f8 │ │ │ │ + @ instruction: 0x009e31b8 │ │ │ │ smlabteq sl, r0, r9, ip │ │ │ │ andeq r5, r0, r0, lsl #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r6, ip, ror #30 │ │ │ │ - addeq ip, r6, r4, lsl #31 │ │ │ │ + addeq ip, r6, ip, lsr #26 │ │ │ │ + addeq ip, r6, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [r0, #924] @ 0x39c │ │ │ │ ldr r5, [r0, #1032] @ 0x408 │ │ │ │ ldr r3, [r0, #1028] @ 0x404 │ │ │ │ @@ -228825,15 +228825,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #444] @ 35c7f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr r5, [r4, #1032] @ 0x408 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r4, #920] @ 0x398 │ │ │ │ ldr r3, [r4, #1036] @ 0x40c │ │ │ │ cmp r3, r5 │ │ │ │ bne 35c5f4 │ │ │ │ @@ -228872,24 +228872,24 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 35c80c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #1032] @ 0x408 │ │ │ │ cmp r5, r8 │ │ │ │ bne 35c5e8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ ldreq r3, [r4, #920] @ 0x398 │ │ │ │ beq 35c648 │ │ │ │ @@ -228911,84 +228911,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 35c814 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr r5, [r4, #1032] @ 0x408 │ │ │ │ b 35c648 │ │ │ │ cmp r5, r8 │ │ │ │ bne 35c5e8 │ │ │ │ b 35c73c │ │ │ │ ldr r0, [pc, #72] @ 35c818 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35c720 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, ip, ror #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r0, asr r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r8, lsl #16 │ │ │ │ - addeq ip, r6, r4, asr #30 │ │ │ │ + addeq ip, r6, r4, lsl #26 │ │ │ │ @ instruction: 0x010ac794 │ │ │ │ muleq r0, r0, r7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq ip, r6, r8, sp │ │ │ │ + addeq ip, r6, r8, asr fp │ │ │ │ andeq r5, r0, r8, asr pc │ │ │ │ - umulleq ip, r6, r8, sp │ │ │ │ - addeq ip, r6, r0, lsr sp │ │ │ │ + addeq ip, r6, r8, asr fp │ │ │ │ + strdeq ip, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 35c8a0 │ │ │ │ ldr r2, [pc, #108] @ 35c8a4 │ │ │ │ ldr r1, [pc, #108] @ 35c8a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #76] @ 35c8ac │ │ │ │ ldr r1, [pc, #76] @ 35c8b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #56] @ 35c8b4 │ │ │ │ ldr r1, [pc, #56] @ 35c8b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9282c4 │ │ │ │ - @ instruction: 0x009e2fd0 │ │ │ │ - addeq r7, r5, r4, asr r6 │ │ │ │ - addeq r6, r8, ip, lsr #13 │ │ │ │ + b 928084 │ │ │ │ + umullseq r2, lr, r0, sp │ │ │ │ + addeq r7, r5, r4, lsl r4 │ │ │ │ + addeq r6, r8, ip, ror #8 │ │ │ │ andeq r1, r0, ip, lsr #32 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ adceq pc, r8, r8, asr r1 @ │ │ │ │ smlatbeq r6, ip, r9, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -229000,39 +229000,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #288] @ 35ca08 │ │ │ │ ldr r1, [pc, #288] @ 35ca0c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #268] @ 35ca10 │ │ │ │ ldr r2, [pc, #268] @ 35ca14 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov fp, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #224] @ 35ca18 │ │ │ │ str r7, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd sl, [sp, #8] │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 3813a8 │ │ │ │ add r7, r5, #1088 @ 0x440 │ │ │ │ add r4, r5, #1072 @ 0x430 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -229047,45 +229047,45 @@ │ │ │ │ ldr r1, [pc, #132] @ 35ca24 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #104] @ 35ca28 │ │ │ │ ldr r1, [pc, #104] @ 35ca2c │ │ │ │ mov ip, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 92dc78 │ │ │ │ + bl 92da38 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ str r4, [r5, #1104] @ 0x450 │ │ │ │ str r0, [r5, #1096] @ 0x448 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ - addseq r2, lr, r4, lsr pc │ │ │ │ - addeq r4, r6, r4, asr #30 │ │ │ │ - addeq r4, r6, r4, asr pc │ │ │ │ - addeq ip, r6, r4, asr #25 │ │ │ │ - umulleq ip, r6, ip, ip │ │ │ │ + @ instruction: 0x009e2cf4 │ │ │ │ + addeq r4, r6, r4, lsl #26 │ │ │ │ + addeq r4, r6, r4, lsl sp │ │ │ │ + addeq ip, r6, r4, lsl #21 │ │ │ │ + addeq ip, r6, ip, asr sl │ │ │ │ umlaleq pc, r8, ip, r0 @ │ │ │ │ - addseq r2, lr, r4, ror lr │ │ │ │ - strdeq r7, [r5], r4 │ │ │ │ - addeq r6, r8, r8, asr #10 │ │ │ │ + addseq r2, lr, r4, lsr ip │ │ │ │ + @ instruction: 0x008572b4 │ │ │ │ + addeq r6, r8, r8, lsl #6 │ │ │ │ andeq r0, r0, r4, ror lr │ │ │ │ - addeq ip, r6, r4, lsr #29 │ │ │ │ + addeq ip, r6, r4, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r2, #2 │ │ │ │ orr r4, r4, r3, lsl #30 │ │ │ │ ldr r1, [pc, #1292] @ 35cf5c │ │ │ │ @@ -229185,15 +229185,15 @@ │ │ │ │ bne 35ceac │ │ │ │ lsr r3, r8, #8 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [r7, #928] @ 0x3a0 │ │ │ │ ldr sl, [pc, #932] @ 35cf7c │ │ │ │ bl 35c3a8 │ │ │ │ add r0, r7, #1040 @ 0x410 │ │ │ │ - bl a886d0 │ │ │ │ + bl a88490 │ │ │ │ add sl, pc, sl │ │ │ │ mov r7, #0 │ │ │ │ mov r4, r8 │ │ │ │ b 35caf4 │ │ │ │ ldr r8, [r0, #928] @ 0x3a0 │ │ │ │ ldr sl, [pc, #900] @ 35cf80 │ │ │ │ ldr r3, [pc, #880] @ 35cf70 │ │ │ │ @@ -229326,23 +229326,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r8, sl} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 35cfc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35cb00 │ │ │ │ ldr sl, [pc, #388] @ 35cfc4 │ │ │ │ add sl, pc, sl │ │ │ │ b 35caf4 │ │ │ │ subs r2, r4, #1016 @ 0x3f8 │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ @@ -229358,20 +229358,20 @@ │ │ │ │ mov r8, r4 │ │ │ │ b 35caf4 │ │ │ │ ldr r0, [pc, #328] @ 35cfcc │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35cb00 │ │ │ │ ldr r0, [pc, #304] @ 35cfd0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35cac4 │ │ │ │ ldr r3, [pc, #288] @ 35cfd4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35cbc4 │ │ │ │ ldr r3, [pc, #164] @ 35cf6c │ │ │ │ @@ -229387,69 +229387,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 35cfd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35cbc4 │ │ │ │ ldr r0, [pc, #172] @ 35cfdc │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35cbc4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ 35cf70 │ │ │ │ mov r4, #0 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ mov r7, r4 │ │ │ │ mov r8, r4 │ │ │ │ b 35caf4 │ │ │ │ smlatbeq sl, r4, r3, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010ac394 │ │ │ │ - addseq r2, lr, r8, asr #26 │ │ │ │ + addseq r2, lr, r8, lsl #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addeq ip, r6, r0, ror #21 │ │ │ │ + addeq ip, r6, r0, lsr #17 │ │ │ │ strdeq ip, [sl, -ip] │ │ │ │ - addeq sl, r8, r4, ror #2 │ │ │ │ - addeq ip, r6, r8, lsl sl │ │ │ │ - addeq ip, r6, r8, asr #19 │ │ │ │ - @ instruction: 0x0086c9b0 │ │ │ │ - addeq sp, r8, r8, ror #9 │ │ │ │ - addeq ip, r6, r8, ror r9 │ │ │ │ - addeq ip, r6, r0, ror #18 │ │ │ │ - addeq ip, r6, r8, asr #18 │ │ │ │ - addeq ip, r6, r0, lsr #18 │ │ │ │ - addeq ip, r6, r8, lsl #18 │ │ │ │ - @ instruction: 0x0086c8b0 │ │ │ │ - umulleq ip, r6, r8, r8 │ │ │ │ - addeq ip, r6, ip, ror #16 │ │ │ │ + addeq r9, r8, r4, lsr #30 │ │ │ │ + ldrdeq ip, [r6], r8 │ │ │ │ + addeq ip, r6, r8, lsl #15 │ │ │ │ + addeq ip, r6, r0, ror r7 │ │ │ │ + addeq sp, r8, r8, lsr #5 │ │ │ │ + addeq ip, r6, r8, lsr r7 │ │ │ │ + addeq ip, r6, r0, lsr #14 │ │ │ │ + addeq ip, r6, r8, lsl #14 │ │ │ │ + addeq ip, r6, r0, ror #13 │ │ │ │ + addeq ip, r6, r8, asr #13 │ │ │ │ + addeq ip, r6, r0, ror r6 │ │ │ │ + addeq ip, r6, r8, asr r6 │ │ │ │ + addeq ip, r6, ip, lsr #12 │ │ │ │ adceq lr, r8, r8, asr ip │ │ │ │ - addeq ip, r6, r0, lsr #16 │ │ │ │ + addeq ip, r6, r0, ror #11 │ │ │ │ andeq r4, r0, r8, asr #26 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r6, r8, ror r8 │ │ │ │ - addseq r3, r3, r0, ror #7 │ │ │ │ - addseq r3, r3, ip, lsr #7 │ │ │ │ - addeq ip, r6, r4, asr r8 │ │ │ │ - addeq ip, r6, r4, ror #15 │ │ │ │ + addeq ip, r6, r8, lsr r6 │ │ │ │ + addseq r3, r3, r0, lsr #3 │ │ │ │ + addseq r3, r3, ip, ror #2 │ │ │ │ + addeq ip, r6, r4, lsl r6 │ │ │ │ + addeq ip, r6, r4, lsr #11 │ │ │ │ andeq r1, r0, r0, asr #7 │ │ │ │ - addeq ip, r6, r4, lsl #14 │ │ │ │ - addeq ip, r6, r4, lsr #14 │ │ │ │ + addeq ip, r6, r4, asr #9 │ │ │ │ + addeq ip, r6, r4, ror #9 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r3, [r0, #932] @ 0x3a4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ @@ -229527,39 +229527,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 35d190 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35d06c │ │ │ │ ldr r0, [pc, #52] @ 35d194 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35d06c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrdeq fp, [sl, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010abdb8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r0, ror #26 │ │ │ │ andeq r2, r0, ip, asr #17 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r6, r0, asr #11 │ │ │ │ - ldrdeq ip, [r6], r8 │ │ │ │ + addeq ip, r6, r0, lsl #7 │ │ │ │ + umulleq ip, r6, r8, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #1360] @ 35d700 │ │ │ │ lsr r5, r2, #2 │ │ │ │ mov r7, r2 │ │ │ │ @@ -229662,15 +229662,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 35d470 │ │ │ │ ldr r0, [pc, #1000] @ 35d730 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [r6, #944] @ 0x3b0 │ │ │ │ ldr r2, [pc, #980] @ 35d734 │ │ │ │ bic r3, r3, r9 │ │ │ │ str r3, [r6, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #920] @ 35d704 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -229793,15 +229793,15 @@ │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 35d6f0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #16 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ - bl a88148 │ │ │ │ + bl a87f08 │ │ │ │ ldr r3, [r6, #932] @ 0x3a4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 35d578 │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 35c548 │ │ │ │ ldr r3, [r6, #944] @ 0x3b0 │ │ │ │ @@ -229813,15 +229813,15 @@ │ │ │ │ ldr r3, [pc, #384] @ 35d718 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 35d550 │ │ │ │ ldr r0, [pc, #412] @ 35d748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r6, #932] @ 0x3a4 │ │ │ │ b 35d534 │ │ │ │ ldr r2, [r6, #920] @ 0x398 │ │ │ │ str r1, [r6, #1032] @ 0x408 │ │ │ │ bic r2, r2, #96 @ 0x60 │ │ │ │ orr r2, r2, #144 @ 0x90 │ │ │ │ str r1, [r6, #1028] @ 0x404 │ │ │ │ @@ -229847,22 +229847,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r7, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 35d754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35d21c │ │ │ │ ldr r2, [pc, #248] @ 35d758 │ │ │ │ ldr r3, [pc, #160] @ 35d704 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -229870,21 +229870,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 35d470 │ │ │ │ ldr r0, [pc, #216] @ 35d75c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ and r3, r9, #1 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #1040 @ 0x410 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl a8838c │ │ │ │ + bl a8814c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35d490 │ │ │ │ ldr r3, [r6, #932] @ 0x3a4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ beq 35d490 │ │ │ │ mov r1, #1024 @ 0x400 │ │ │ │ @@ -229892,160 +229892,160 @@ │ │ │ │ bl 35c548 │ │ │ │ b 35d490 │ │ │ │ ldr r0, [pc, #132] @ 35d760 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35d21c │ │ │ │ ldr r0, [pc, #108] @ 35d764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35d550 │ │ │ │ tsteq sl, ip, asr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r0, lsr ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq lr, [r8], r4 @ │ │ │ │ - addseq r2, lr, r7, asr #11 │ │ │ │ + addseq r2, lr, r7, lsl #7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ @ instruction: 0x010abb90 │ │ │ │ - addseq r2, r3, r4, ror #30 │ │ │ │ - addeq ip, r6, r8, lsl #6 │ │ │ │ + addseq r2, r3, r4, lsr #26 │ │ │ │ + addeq ip, r6, r8, asr #1 │ │ │ │ andeq r4, r0, ip, lsr #6 │ │ │ │ smlatteq sl, r0, sl, fp │ │ │ │ - ldrdeq ip, [r6], r0 │ │ │ │ + umulleq ip, r6, r0, r2 │ │ │ │ @ instruction: 0x010aba9c │ │ │ │ tsteq sl, r8, ror #20 │ │ │ │ @ instruction: 0x010ab9b0 │ │ │ │ tsteq sl, ip, asr r9 │ │ │ │ tsteq sl, ip, lsl r9 │ │ │ │ - addeq ip, r6, ip, lsl r2 │ │ │ │ - strdeq fp, [r6], r8 │ │ │ │ + ldrdeq fp, [r6], ip │ │ │ │ + @ instruction: 0x0086bdb8 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r6, ip, lsl #2 │ │ │ │ + addeq fp, r6, ip, asr #29 │ │ │ │ smlatbeq sl, r4, r7, fp │ │ │ │ - addeq ip, r6, ip, lsr #3 │ │ │ │ - strheq ip, [r6], r8 │ │ │ │ - strdeq ip, [r6], r8 │ │ │ │ + addeq fp, r6, ip, ror #30 │ │ │ │ + addeq fp, r6, r8, ror lr │ │ │ │ + @ instruction: 0x0086beb8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #76] @ 35d7cc │ │ │ │ ldr r2, [pc, #76] @ 35d7d0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #72] @ 35d7d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ str r4, [r0, #1104] @ 0x450 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r2, lr, r8, lsl #1 │ │ │ │ - addeq fp, r6, ip, lsl lr │ │ │ │ - addeq fp, r6, r4, lsr lr │ │ │ │ + addseq r1, lr, r8, asr #28 │ │ │ │ + ldrdeq fp, [r6], ip │ │ │ │ + strdeq fp, [r6], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 35d834 │ │ │ │ ldr r2, [pc, #68] @ 35d838 │ │ │ │ ldr r1, [pc, #68] @ 35d83c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r0, [r0, #1100] @ 0x44c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r2, lr, r4, lsl r0 │ │ │ │ - addeq fp, r6, ip, lsr #27 │ │ │ │ - addeq fp, r6, r4, asr #27 │ │ │ │ + @ instruction: 0x009e1dd4 │ │ │ │ + addeq fp, r6, ip, ror #22 │ │ │ │ + addeq fp, r6, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 35d888 │ │ │ │ ldr r2, [pc, #48] @ 35d88c │ │ │ │ ldr r1, [pc, #48] @ 35d890 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 35c1c0 │ │ │ │ - addseq r1, lr, ip, lsr #31 │ │ │ │ - addeq fp, r6, r4, asr #26 │ │ │ │ - addeq fp, r6, ip, asr sp │ │ │ │ + addseq r1, lr, ip, ror #26 │ │ │ │ + addeq fp, r6, r4, lsl #22 │ │ │ │ + addeq fp, r6, ip, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 35d924 │ │ │ │ ldr r2, [pc, #120] @ 35d928 │ │ │ │ ldr r1, [pc, #120] @ 35d92c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #88] @ 35d930 │ │ │ │ ldr r2, [pc, #88] @ 35d934 │ │ │ │ ldr r1, [pc, #88] @ 35d938 │ │ │ │ mov lr, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ mov ip, r0 │ │ │ │ stmib sp, {ip, lr} │ │ │ │ add r0, r0, #1040 @ 0x410 │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, lr, r8, asr pc │ │ │ │ - addeq fp, r6, ip, ror #25 │ │ │ │ - addeq fp, r6, r4, lsl #26 │ │ │ │ + addseq r1, lr, r8, lsl sp │ │ │ │ + addeq fp, r6, ip, lsr #21 │ │ │ │ + addeq fp, r6, r4, asr #21 │ │ │ │ @ instruction: 0xfffff6f4 │ │ │ │ @ instruction: 0xfffff724 │ │ │ │ @ instruction: 0xffffe75c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -230055,15 +230055,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov ip, #1 │ │ │ │ mov r1, #768 @ 0x300 │ │ │ │ add r2, r0, #944 @ 0x3b0 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ @@ -230085,44 +230085,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x009e1eb0 │ │ │ │ - addeq fp, r6, r4, asr #24 │ │ │ │ - addeq fp, r6, ip, asr ip │ │ │ │ + addseq r1, lr, r0, ror ip │ │ │ │ + addeq fp, r6, r4, lsl #20 │ │ │ │ + addeq fp, r6, ip, lsl sl │ │ │ │ │ │ │ │ 0035d9f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [pc, #188] @ 35dad0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 929638 │ │ │ │ + bl 9293f8 │ │ │ │ ldr r3, [pc, #164] @ 35dad4 │ │ │ │ ldr r2, [pc, #164] @ 35dad8 │ │ │ │ ldr r1, [pc, #164] @ 35dadc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #140] @ 35dae0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #128] @ 35dae4 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 37ff54 │ │ │ │ ldr r3, [pc, #108] @ 35dae8 │ │ │ │ @@ -230144,20 +230144,20 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x0086bbb4 │ │ │ │ - @ instruction: 0x009e1dd4 │ │ │ │ - addeq r3, r6, ip, ror #27 │ │ │ │ - strdeq r3, [r6], ip │ │ │ │ + addeq fp, r6, r4, ror r9 │ │ │ │ + umullseq r1, lr, r4, fp │ │ │ │ + addeq r3, r6, ip, lsr #23 │ │ │ │ + @ instruction: 0x00863bbc │ │ │ │ @ instruction: 0x010ab3b4 │ │ │ │ - addseq r1, r3, ip, ror #15 │ │ │ │ + addseq r1, r3, ip, lsr #11 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrb r3, [r0, #108] @ 0x6c │ │ │ │ tst r3, #1 │ │ │ │ beq 35db2c │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #15 │ │ │ │ @@ -230196,32 +230196,32 @@ │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ - b b8d9e0 │ │ │ │ + b b8d7a0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl b73570 │ │ │ │ + bl b73330 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl b73570 │ │ │ │ + bl b73330 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r1, [r0, #101] @ 0x65 │ │ │ │ ldrb r2, [r0, #102] @ 0x66 │ │ │ │ @@ -230232,60 +230232,60 @@ │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ tst r0, #30 │ │ │ │ beq 35dc34 │ │ │ │ orr r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ tst r1, #1 │ │ │ │ bne 35dc64 │ │ │ │ tst r1, #2 │ │ │ │ beq 35dcc0 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35dcc0 │ │ │ │ orr r2, r2, #2 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 35dc84 │ │ │ │ orr r2, r2, #12 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldrb r0, [r3, #105] @ 0x69 │ │ │ │ tst r0, #1 │ │ │ │ beq 35dc3c │ │ │ │ ldrb r0, [r3, #108] @ 0x6c │ │ │ │ tst r0, #1 │ │ │ │ beq 35dcac │ │ │ │ ldrb r0, [r3, #216] @ 0xd8 │ │ │ │ ldr ip, [r3, #196] @ 0xc4 │ │ │ │ cmp ip, r0 │ │ │ │ bcc 35dc3c │ │ │ │ orr r2, r2, #4 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ tst r1, #8 │ │ │ │ beq 35dcd4 │ │ │ │ ldrb r1, [r3, #106] @ 0x6a │ │ │ │ tst r1, #15 │ │ │ │ bne 35dc24 │ │ │ │ orr r2, r2, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #180] @ 35ddbc │ │ │ │ @@ -230297,30 +230297,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl a8838c │ │ │ │ + bl a8814c │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r2, [r4, #104] @ 0x68 │ │ │ │ bic r3, r3, #6 │ │ │ │ tst r2, #2 │ │ │ │ str r3, [sp] │ │ │ │ orrne r3, r3, #4 │ │ │ │ strne r3, [sp] │ │ │ │ tst r2, #1 │ │ │ │ ldrne r3, [sp] │ │ │ │ mov r2, sp │ │ │ │ orrne r3, r3, #2 │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r5 │ │ │ │ strne r3, [sp] │ │ │ │ - bl a8838c │ │ │ │ + bl a8814c │ │ │ │ ldr r2, [pc, #72] @ 35ddc4 │ │ │ │ ldr r3, [pc, #64] @ 35ddc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -230369,47 +230369,47 @@ │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ add r6, r6, r4 │ │ │ │ cmp r9, #0 │ │ │ │ add r6, r8, r6 │ │ │ │ beq 35df30 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl bb2438 │ │ │ │ + bl bb21f8 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl bb2440 │ │ │ │ + bl bb2200 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl bb2684 │ │ │ │ + bl bb2444 │ │ │ │ mov sl, r0 │ │ │ │ - bl bb2918 │ │ │ │ + bl bb26d8 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #388] @ 35e00c │ │ │ │ - bl bb2684 │ │ │ │ + bl bb2444 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl bb2c44 │ │ │ │ + bl bb2a04 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ - bl bb2440 │ │ │ │ + bl bb2200 │ │ │ │ mov r1, r9 │ │ │ │ - bl bb24ec │ │ │ │ - bl bb2c44 │ │ │ │ + bl bb22ac │ │ │ │ + bl bb2a04 │ │ │ │ add r2, sp, #32 │ │ │ │ strd r0, [r5, #232] @ 0xe8 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl a8838c │ │ │ │ + bl a8814c │ │ │ │ ldr r3, [pc, #304] @ 35e010 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 35df48 │ │ │ │ ldr r2, [pc, #288] @ 35e014 │ │ │ │ ldr r3, [pc, #268] @ 35e004 │ │ │ │ @@ -230452,51 +230452,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 35e02c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35deec │ │ │ │ ldr r0, [pc, #80] @ 35e030 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35deec │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r4, lsr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, ip │ │ │ │ vmulmi.f64 d22, d14, d24 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r0, lsl pc │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ stmmi fp, {r0, r3, r6, r9, pc} │ │ │ │ muleq r0, ip, r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, r6, r8, lsl r9 │ │ │ │ - addeq fp, r6, r4, asr r9 │ │ │ │ + ldrdeq fp, [r6], r8 │ │ │ │ + addeq fp, r6, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #304] @ 35e17c │ │ │ │ ldr r2, [pc, #304] @ 35e180 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -230505,19 +230505,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ mov r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl a8838c │ │ │ │ + bl a8814c │ │ │ │ cmn r0, #95 @ 0x5f │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #240] @ 0xf0 │ │ │ │ beq 35e104 │ │ │ │ ldr r2, [sp] │ │ │ │ ldrb r1, [r4, #106] @ 0x6a │ │ │ │ tst r2, #32 │ │ │ │ @@ -230563,29 +230563,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tst r1, #64 @ 0x40 │ │ │ │ andeq r3, r0, #251 @ 0xfb │ │ │ │ b 35e0ec │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #244] @ 0xf4 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #32] @ 35e188 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b8d990 │ │ │ │ + bl b8d750 │ │ │ │ b 35e104 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010aadb8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq sl, [sl, -r8] │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 35e198 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ umlaleq sp, r8, r8, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -230603,29 +230603,29 @@ │ │ │ │ strb r5, [r4, #98] @ 0x62 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ strb r5, [r4, #101] @ 0x65 │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ str r5, [r4, #240] @ 0xf0 │ │ │ │ str r5, [r4, #224] @ 0xe0 │ │ │ │ strh r6, [r4, #102] @ 0x66 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl b72ff4 │ │ │ │ + bl b72db4 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl b72ff4 │ │ │ │ + bl b72db4 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #152] @ 0x98 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 35e034 │ │ │ │ ldrb r3, [r4, #106] @ 0x6a │ │ │ │ bic r3, r3, #15 │ │ │ │ strb r3, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -230659,21 +230659,21 @@ │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ mov r0, r4 │ │ │ │ bl 35ddc8 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl a8838c │ │ │ │ + bl a8814c │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ bl 35e034 │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -230695,15 +230695,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d21c │ │ │ │ ldr r2, [pc, #80] @ 35e3b0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a88ff4 │ │ │ │ + bl a88db4 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -230726,32 +230726,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 35e42c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr lr, [pc, #60] @ 35e430 │ │ │ │ ldr ip, [pc, #60] @ 35e434 │ │ │ │ ldr r1, [pc, #60] @ 35e438 │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ mov r2, #3 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9282c4 │ │ │ │ - umullseq r1, lr, ip, r4 │ │ │ │ - @ instruction: 0x00855abc │ │ │ │ - addeq r4, r8, r8, lsl fp │ │ │ │ + b 928084 │ │ │ │ + addseq r1, lr, ip, asr r2 │ │ │ │ + addeq r5, r5, ip, ror r8 │ │ │ │ + ldrdeq r4, [r8], r8 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ @ instruction: 0x010672b4 │ │ │ │ ldrb r3, [r0, #101] @ 0x65 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 35e474 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ @@ -230786,26 +230786,26 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #184 @ 0xb8 │ │ │ │ strb r1, [r4, #98] @ 0x62 │ │ │ │ mov r0, r5 │ │ │ │ - bl b73580 │ │ │ │ + bl b73340 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 35e500 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ orr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 35dbfc │ │ │ │ mov r0, r5 │ │ │ │ - bl b7305c │ │ │ │ + bl b72e1c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 35e4ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 35e61c │ │ │ │ @@ -230814,40 +230814,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cbb0 │ │ │ │ ldr ip, [pc, #196] @ 35e628 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ str r6, [r4, #244] @ 0xf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cbb0 │ │ │ │ ldr r1, [pc, #152] @ 35e62c │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ ldr r0, [pc, #120] @ 35e630 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [r4, #220] @ 0xdc │ │ │ │ bl 3803ac │ │ │ │ ldr r0, [pc, #104] @ 35e634 │ │ │ │ ldr r3, [pc, #104] @ 35e638 │ │ │ │ @@ -230856,28 +230856,28 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4, r5, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ mov r1, #16 │ │ │ │ - bl b7300c │ │ │ │ + bl b72dcc │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ mov r1, #16 │ │ │ │ - bl b7300c │ │ │ │ + bl b72dcc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 35e19c │ │ │ │ - addseq r1, lr, r4, asr #6 │ │ │ │ - addeq fp, r6, r4, ror r4 │ │ │ │ - addeq ip, lr, ip, lsr #7 │ │ │ │ + addseq r1, lr, r4, lsl #2 │ │ │ │ + addeq fp, r6, r4, lsr r2 │ │ │ │ + addeq ip, lr, ip, ror #2 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @@ -230891,46 +230891,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl a88eb8 │ │ │ │ + bl a88c78 │ │ │ │ ldr r5, [r4, #244] @ 0xf4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 35e6ac │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cec8 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ cmp r5, #0 │ │ │ │ beq 35e6c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cec8 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl b73054 │ │ │ │ + bl b72e14 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl b73054 │ │ │ │ + bl b72e14 │ │ │ │ ldr r0, [pc, #28] @ 35e6fc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 38056c │ │ │ │ - addseq r1, lr, r0, lsl r2 │ │ │ │ - addeq fp, r6, r4, asr #6 │ │ │ │ - addeq ip, lr, ip, ror r2 │ │ │ │ + @ instruction: 0x009e0fd0 │ │ │ │ + addeq fp, r6, r4, lsl #2 │ │ │ │ + addeq ip, lr, ip, lsr r0 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -230948,41 +230948,41 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt 35e7ac │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ ldr r2, [r4, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r5 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl b8d990 │ │ │ │ + bl b8d750 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 35dbfc │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq 35e74c │ │ │ │ mov r0, r7 │ │ │ │ ldrb r8, [r5, #1]! │ │ │ │ - bl b73580 │ │ │ │ + bl b73340 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35e798 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b7305c │ │ │ │ + bl b72e1c │ │ │ │ b 35e7a4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ tst r3, #1 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strbne r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #1 │ │ │ │ @@ -231033,15 +231033,15 @@ │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 35e844 │ │ │ │ add r5, r4, #120 @ 0x78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ - bl a8812c │ │ │ │ + bl a87eec │ │ │ │ cmp r0, #0 │ │ │ │ beq 35e8d8 │ │ │ │ cmn r0, #1 │ │ │ │ bne 35e854 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -231053,15 +231053,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 35e9f0 │ │ │ │ ldr r2, [pc, #356] @ 35ea5c │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl a88ff4 │ │ │ │ + bl a88db4 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ beq 35e854 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -231069,19 +231069,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r5, r4, #200 @ 0xc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b73570 │ │ │ │ + bl b73330 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35e9cc │ │ │ │ mov r0, r5 │ │ │ │ - bl b731d8 │ │ │ │ + bl b72f98 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r2, #0 │ │ │ │ strb r0, [r4, #100] @ 0x64 │ │ │ │ orreq r3, r3, #32 │ │ │ │ beq 35e888 │ │ │ │ tst r3, #32 │ │ │ │ @@ -231091,15 +231091,15 @@ │ │ │ │ bne 35e898 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 35dbfc │ │ │ │ b 35e898 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -231140,26 +231140,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - umullseq r0, lr, r8, lr │ │ │ │ - strdeq sl, [r6], r0 │ │ │ │ - addeq fp, r6, r8, lsr r0 │ │ │ │ - addseq r0, lr, r4, ror lr │ │ │ │ - addeq sl, r6, ip, asr #31 │ │ │ │ - addeq fp, r6, r4, lsr r0 │ │ │ │ - addseq r0, lr, r0, asr lr │ │ │ │ - addeq sl, r6, r8, lsr #31 │ │ │ │ - ldrdeq sl, [r6], r4 │ │ │ │ - addseq r0, lr, ip, lsr #28 │ │ │ │ - addeq sl, r6, r4, lsl #31 │ │ │ │ - umulleq sl, r6, r4, pc @ │ │ │ │ + addseq r0, lr, r8, asr ip │ │ │ │ + @ instruction: 0x0086adb0 │ │ │ │ + strdeq sl, [r6], r8 │ │ │ │ + addseq r0, lr, r4, lsr ip │ │ │ │ + addeq sl, r6, ip, lsl #27 │ │ │ │ + strdeq sl, [r6], r4 │ │ │ │ + addseq r0, lr, r0, lsl ip │ │ │ │ + addeq sl, r6, r8, ror #26 │ │ │ │ + umulleq sl, r6, r4, sp │ │ │ │ + addseq r0, lr, ip, ror #23 │ │ │ │ + addeq sl, r6, r4, asr #26 │ │ │ │ + addeq sl, r6, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r4, [r2, #164] @ 0xa4 │ │ │ │ @@ -231200,15 +231200,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 35ec3c │ │ │ │ ldr r2, [pc, #284] @ 35ec60 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl a88ff4 │ │ │ │ + bl a88db4 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ ldrb r1, [r4, #109] @ 0x6d │ │ │ │ ldrb r3, [r4, #103] @ 0x67 │ │ │ │ ldrb r2, [r4, #102] @ 0x66 │ │ │ │ tst r1, #1 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, #1 │ │ │ │ @@ -231237,29 +231237,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 35eb58 │ │ │ │ ldr r0, [pc, #128] @ 35ec64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ b 35ec20 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 35ebb0 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ moveq r3, #14 │ │ │ │ strbeq r3, [r4, #216] @ 0xd8 │ │ │ │ b 35ebb0 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 35ebb0 │ │ │ │ ldr r0, [pc, #76] @ 35ec68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -231269,19 +231269,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 35ec78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - addeq sl, r6, ip, lsr #29 │ │ │ │ - addeq sl, r6, r4, lsr lr │ │ │ │ - addseq r0, lr, r8, lsr #24 │ │ │ │ - addeq sl, r6, ip, ror sp │ │ │ │ - addeq sl, r6, r4, ror #27 │ │ │ │ + addeq sl, r6, ip, ror #24 │ │ │ │ + strdeq sl, [r6], r4 │ │ │ │ + addseq r0, lr, r8, ror #19 │ │ │ │ + addeq sl, r6, ip, lsr fp │ │ │ │ + addeq sl, r6, r4, lsr #23 │ │ │ │ muleq r0, lr, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -231432,15 +231432,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ str r7, [sp, #8] │ │ │ │ beq 35ed38 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #120 @ 0x78 │ │ │ │ str r7, [r6, #152] @ 0x98 │ │ │ │ - bl a8838c │ │ │ │ + bl a8814c │ │ │ │ b 35ed38 │ │ │ │ and r8, r8, #31 │ │ │ │ tst r7, #16 │ │ │ │ ldrb r2, [r6, #104] @ 0x68 │ │ │ │ strb r8, [r6, #104] @ 0x68 │ │ │ │ bne 35ed38 │ │ │ │ ldr r3, [r6, #240] @ 0xf0 │ │ │ │ @@ -231450,15 +231450,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 35ed38 │ │ │ │ mov r0, r6 │ │ │ │ bl 35dce8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r6, #244] @ 0xf4 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #756] @ 35f238 │ │ │ │ ldr r3, [pc, #724] @ 35f21c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -231467,24 +231467,24 @@ │ │ │ │ ldr r3, [r6, #232] @ 0xe8 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [r6, #236] @ 0xec │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, r3 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8d990 │ │ │ │ + b b8d750 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ bic r3, r3, #17 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #184 @ 0xb8 │ │ │ │ str r3, [r6, #224] @ 0xe0 │ │ │ │ - bl b72ff4 │ │ │ │ + bl b72db4 │ │ │ │ b 35ee2c │ │ │ │ ldrsb r3, [r6, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt 35f104 │ │ │ │ ldrb r3, [r6, #108] @ 0x6c │ │ │ │ strb r8, [r6, #99] @ 0x63 │ │ │ │ tst r3, #1 │ │ │ │ @@ -231530,22 +231530,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 35f24c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35ed04 │ │ │ │ cmp r4, #0 │ │ │ │ bne 35edd0 │ │ │ │ tst r3, #15 │ │ │ │ beq 35ed38 │ │ │ │ b 35ede0 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ @@ -231563,15 +231563,15 @@ │ │ │ │ b 35ee80 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, r6, #200 @ 0xc8 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ - bl b72ff4 │ │ │ │ + bl b72db4 │ │ │ │ b 35ee34 │ │ │ │ ldrh r2, [r6, #96] @ 0x60 │ │ │ │ eor r3, r2, r7 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ ldr r2, [pc, #308] @ 35f250 │ │ │ │ strh r3, [r6, #96] @ 0x60 │ │ │ │ @@ -231600,68 +231600,68 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 35f13c │ │ │ │ b 35ee04 │ │ │ │ add r4, r6, #200 @ 0xc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl b73580 │ │ │ │ + bl b73340 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35f1e8 │ │ │ │ ldrb r1, [r6, #99] @ 0x63 │ │ │ │ mov r0, r4 │ │ │ │ - bl b7305c │ │ │ │ + bl b72e1c │ │ │ │ b 35efc4 │ │ │ │ ldr r0, [r6, #244] @ 0xf4 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ cmp r4, #0 │ │ │ │ str r8, [r6, #240] @ 0xf0 │ │ │ │ beq 35ede0 │ │ │ │ b 35edcc │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r6, #216] @ 0xd8 │ │ │ │ b 35ee80 │ │ │ │ ldr r0, [pc, #128] @ 35f258 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35ed04 │ │ │ │ mov r0, r4 │ │ │ │ - bl b731d8 │ │ │ │ + bl b72f98 │ │ │ │ b 35f19c │ │ │ │ ldr r3, [pc, #96] @ 35f25c │ │ │ │ ldr r1, [pc, #96] @ 35f260 │ │ │ │ ldr r0, [pc, #96] @ 35f264 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 35f268 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq sl, r0, ror #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r4, lsr #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r0, lr, r4, asr #22 │ │ │ │ + addseq r0, lr, r4, lsl #18 │ │ │ │ smlabteq sl, r4, r0, sl │ │ │ │ tsteq sl, ip, lsl r0 │ │ │ │ tsteq sl, ip, ror pc │ │ │ │ smlabteq sl, r0, lr, r9 │ │ │ │ tsteq sl, r0, lsl lr │ │ │ │ andeq r2, r0, r4, asr #24 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sl, r6, r4, asr sl │ │ │ │ + addeq sl, r6, r4, lsl r8 │ │ │ │ smlatteq sl, r4, ip, r9 │ │ │ │ @ instruction: 0x010a9c9c │ │ │ │ - addeq sl, r6, r4, asr #18 │ │ │ │ - addseq r0, lr, r0, ror r6 │ │ │ │ - addeq sl, r6, r4, asr #15 │ │ │ │ - addeq sl, r6, r0, asr #17 │ │ │ │ + addeq sl, r6, r4, lsl #14 │ │ │ │ + addseq r0, lr, r0, lsr r4 │ │ │ │ + addeq sl, r6, r4, lsl #11 │ │ │ │ + addeq sl, r6, r0, lsl #13 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ cmp r2, #8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -231778,15 +231778,15 @@ │ │ │ │ strb r3, [r5, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ bl 35dbfc │ │ │ │ ldrb r3, [r5, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 35f30c │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ - bl a886d0 │ │ │ │ + bl a88490 │ │ │ │ b 35f30c │ │ │ │ ldr r3, [pc, #412] @ 35f604 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35f320 │ │ │ │ ldr r3, [pc, #396] @ 35f608 │ │ │ │ @@ -231802,22 +231802,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 35f610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35f320 │ │ │ │ ldr r3, [r5, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge 35f50c │ │ │ │ ldrb r7, [r5, #106] @ 0x6a │ │ │ │ tst r7, #15 │ │ │ │ mov r8, r7 │ │ │ │ @@ -231831,15 +231831,15 @@ │ │ │ │ bl 35e034 │ │ │ │ b 35f4e8 │ │ │ │ ldrb r7, [r5, #96] @ 0x60 │ │ │ │ mov r8, r7 │ │ │ │ b 35f30c │ │ │ │ add r7, r5, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl b73570 │ │ │ │ + bl b73330 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ beq 35f5b0 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 35f57c │ │ │ │ @@ -231849,31 +231849,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #224] @ 0xe0 │ │ │ │ b 35f440 │ │ │ │ ldr r0, [pc, #168] @ 35f614 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 35f320 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldrd r2, [r5, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r9 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl b8d990 │ │ │ │ + bl b8d750 │ │ │ │ b 35f558 │ │ │ │ mov r0, r7 │ │ │ │ - bl b731d8 │ │ │ │ + bl b72f98 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 35f540 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 35f618 │ │ │ │ ldr r1, [pc, #72] @ 35f61c │ │ │ │ ldr r0, [pc, #72] @ 35f620 │ │ │ │ @@ -231882,50 +231882,50 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq sl, r0, ror fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r8, lsr fp │ │ │ │ - addseq r0, lr, fp, ror r5 │ │ │ │ + addseq r0, lr, fp, lsr r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r9, [sl, -ip] │ │ │ │ andeq r5, r0, ip, lsr r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sl, r6, r8, ror r6 │ │ │ │ - addeq sl, r6, r4, lsl r6 │ │ │ │ - umullseq r0, lr, ip, r2 │ │ │ │ - strdeq sl, [r6], r0 │ │ │ │ - addeq sl, r6, ip, ror #9 │ │ │ │ + addeq sl, r6, r8, lsr r4 │ │ │ │ + ldrdeq sl, [r6], r4 │ │ │ │ + addseq r0, lr, ip, asr r0 │ │ │ │ + @ instruction: 0x0086a1b0 │ │ │ │ + addeq sl, r6, ip, lsr #5 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #8] @ 35f638 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930098 │ │ │ │ + b 92fe58 │ │ │ │ adceq ip, r8, ip, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 35f6c4 │ │ │ │ ldr r2, [pc, #112] @ 35f6c8 │ │ │ │ ldr r1, [pc, #112] @ 35f6cc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #84] @ 35f6d0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #68] @ 35f6d4 │ │ │ │ ldr r2, [pc, #68] @ 35f6d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -231933,17 +231933,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r0, lr, ip, lsl #5 │ │ │ │ - addeq r4, r5, r0, lsr r8 │ │ │ │ - addeq r3, r8, ip, lsl #17 │ │ │ │ + addseq r0, lr, ip, asr #32 │ │ │ │ + strdeq r4, [r5], r0 │ │ │ │ + addeq r3, r8, ip, asr #12 │ │ │ │ smlatteq r6, ip, r6, r6 │ │ │ │ @ instruction: 0x00a8c6bc │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -231955,15 +231955,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #96] @ 35f76c │ │ │ │ ldr r1, [pc, #96] @ 35f770 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #76] @ 35f774 │ │ │ │ ldr r2, [pc, #76] @ 35f778 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -231974,17 +231974,17 @@ │ │ │ │ orr r2, r2, r5, lsr ip │ │ │ │ lsr r3, r5, r3 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ - @ instruction: 0x009e01f4 │ │ │ │ - ldrdeq sl, [r6], r0 │ │ │ │ - addeq sl, r6, r8, ror #11 │ │ │ │ + @ instruction: 0x009dffb4 │ │ │ │ + umulleq sl, r6, r0, r3 │ │ │ │ + addeq sl, r6, r8, lsr #7 │ │ │ │ ldrdeq r9, [sl, -ip] │ │ │ │ andeq r1, r0, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #136] @ 35f81c │ │ │ │ @@ -231996,15 +231996,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 35f820 │ │ │ │ ldr r1, [pc, #116] @ 35f824 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #92] @ 35f828 │ │ │ │ ldr r2, [pc, #92] @ 35f82c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ @@ -232019,17 +232019,17 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov ip, #0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ - addseq r0, lr, r4, asr r1 │ │ │ │ - addeq sl, r6, r0, lsr r5 │ │ │ │ - addeq sl, r6, ip, asr #10 │ │ │ │ + addseq pc, sp, r4, lsl pc @ │ │ │ │ + strdeq sl, [r6], r0 │ │ │ │ + addeq sl, r6, ip, lsl #6 │ │ │ │ tsteq sl, r8, lsr r6 │ │ │ │ andeq r1, r0, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 35f8c4 │ │ │ │ @@ -232039,42 +232039,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 35f8c8 │ │ │ │ ldr r1, [pc, #108] @ 35f8cc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #88] @ 35f8d0 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #28 │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ ldr r2, [pc, #56] @ 35f8d4 │ │ │ │ ldr r1, [pc, #56] @ 35f8d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928508 │ │ │ │ - addseq r0, lr, r0, lsr #1 │ │ │ │ - addeq sl, r6, r4, lsl #9 │ │ │ │ - umulleq sl, r6, ip, r4 │ │ │ │ - addeq fp, lr, r4, ror r0 │ │ │ │ - strdeq r4, [r5], ip │ │ │ │ - addeq r3, r8, r8, asr r6 │ │ │ │ + b 9282c8 │ │ │ │ + addseq pc, sp, r0, ror #28 │ │ │ │ + addeq sl, r6, r4, asr #4 │ │ │ │ + addeq sl, r6, ip, asr r2 │ │ │ │ + addeq sl, lr, r4, lsr lr │ │ │ │ + @ instruction: 0x008543bc │ │ │ │ + addeq r3, r8, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #308] @ 35fa28 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -232083,28 +232083,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #268] @ 35fa34 │ │ │ │ ldr r1, [pc, #268] @ 35fa38 │ │ │ │ add ip, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9299a4 │ │ │ │ + bl 929764 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35f97c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -232131,42 +232131,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r6 │ │ │ │ bl 3813a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r4, #868 @ 0x364 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3812a8 │ │ │ │ - @ instruction: 0x009dfff4 │ │ │ │ - ldrdeq sl, [r6], r8 │ │ │ │ - strdeq sl, [r6], r4 │ │ │ │ - addeq r4, r5, ip, ror #10 │ │ │ │ - addeq r3, r8, r8, asr #11 │ │ │ │ + @ instruction: 0x009dfdb4 │ │ │ │ + umulleq sl, r6, r8, r1 │ │ │ │ + @ instruction: 0x0086a1b4 │ │ │ │ + addeq r4, r5, ip, lsr #6 │ │ │ │ + addeq r3, r8, r8, lsl #7 │ │ │ │ adceq ip, r8, r8, asr #7 │ │ │ │ - addeq sl, lr, ip, lsr #30 │ │ │ │ - addeq r1, r6, r4, ror #28 │ │ │ │ - addeq r1, r6, r8, ror lr │ │ │ │ + addeq sl, lr, ip, ror #25 │ │ │ │ + addeq r1, r6, r4, lsr #24 │ │ │ │ + addeq r1, r6, r8, lsr ip │ │ │ │ │ │ │ │ 0035fa4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #480] @ 35fc44 │ │ │ │ @@ -232174,143 +232174,143 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [pc, #472] @ 35fc48 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 929638 │ │ │ │ + bl 9293f8 │ │ │ │ ldr r2, [pc, #448] @ 35fc4c │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #424] @ 35fc50 │ │ │ │ ldr r6, [pc, #424] @ 35fc54 │ │ │ │ add r8, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #392] @ 35fc58 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #376] @ 35fc5c │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927af0 │ │ │ │ + bl 9278b0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #340] @ 35fc60 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #304] @ 35fc64 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 37ff54 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #2 │ │ │ │ - bl 92992c │ │ │ │ + bl 9296ec │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #232] @ 35fc68 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #228] @ 35fc6c │ │ │ │ ldr r6, [pc, #228] @ 35fc70 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927af0 │ │ │ │ + bl 9278b0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #184] @ 35fc74 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 381860 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ bl 380fe8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #0 │ │ │ │ bl 38142c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - umulleq sl, r6, ip, r2 │ │ │ │ - addseq pc, sp, ip, ror #28 │ │ │ │ - addeq sl, r6, ip, asr #4 │ │ │ │ - addeq r4, r5, ip, ror #7 │ │ │ │ - addeq r3, r8, r8, asr #8 │ │ │ │ + addeq sl, r6, ip, asr r0 │ │ │ │ + addseq pc, sp, ip, lsr #24 │ │ │ │ + addeq sl, r6, ip │ │ │ │ + addeq r4, r5, ip, lsr #3 │ │ │ │ + addeq r3, r8, r8, lsl #4 │ │ │ │ tsteq sl, r8, lsr r3 │ │ │ │ - addeq sl, r6, r8, lsr #4 │ │ │ │ - addeq sl, r6, r0, lsr #1 │ │ │ │ - addseq pc, r2, ip, lsl r7 @ │ │ │ │ - addeq r1, r6, r4, lsr #25 │ │ │ │ - addeq ip, r6, r8, ror #20 │ │ │ │ - @ instruction: 0x00861cb8 │ │ │ │ + addeq r9, r6, r8, ror #31 │ │ │ │ + addeq r9, r6, r0, ror #28 │ │ │ │ + @ instruction: 0x0092f4dc │ │ │ │ + addeq r1, r6, r4, ror #20 │ │ │ │ + addeq ip, r6, r8, lsr #16 │ │ │ │ + addeq r1, r6, r8, ror sl │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ ldr r0, [pc, #4] @ 35fc84 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq ip, r8, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #224] @ 35fd84 │ │ │ │ @@ -232321,18 +232321,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9299a4 │ │ │ │ + bl 929764 │ │ │ │ ldr r7, [pc, #172] @ 35fd90 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35fd0c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -232359,27 +232359,27 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 5175d0 │ │ │ │ - addseq pc, sp, ip, ror #24 │ │ │ │ - addeq r4, r5, r0, ror #3 │ │ │ │ - addeq r3, r8, r8, lsr r2 │ │ │ │ + addseq pc, sp, ip, lsr #20 │ │ │ │ + addeq r3, r5, r0, lsr #31 │ │ │ │ + strdeq r2, [r8], r8 │ │ │ │ tsteq sl, r4, lsr #2 │ │ │ │ - @ instruction: 0x008eabb8 │ │ │ │ + addeq sl, lr, r8, ror r9 │ │ │ │ andeq r1, r0, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 35fe80 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -232388,25 +232388,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 35fe84 │ │ │ │ ldr r1, [pc, #188] @ 35fe88 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #168] @ 35fe8c │ │ │ │ ldr r1, [pc, #168] @ 35fe90 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #136] @ 35fe94 │ │ │ │ ldr r3, [pc, #136] @ 35fe98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -232418,31 +232418,31 @@ │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ mov r1, #1792 @ 0x700 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #92] @ 35fea4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq pc, sp, r8, ror #22 │ │ │ │ - ldrdeq r4, [r5], r0 │ │ │ │ - addeq r3, r8, r8, lsr #2 │ │ │ │ - addeq r2, r6, r0, asr #5 │ │ │ │ - addeq r9, r5, r4, ror #25 │ │ │ │ + addseq pc, sp, r8, lsr #18 │ │ │ │ + umulleq r3, r5, r0, lr │ │ │ │ + addeq r2, r8, r8, ror #29 │ │ │ │ + addeq r2, r6, r0, lsl #1 │ │ │ │ + addeq r9, r5, r4, lsr #21 │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ adceq ip, r8, r4, lsr r0 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r1, r2, r6, lsr fp │ │ │ │ strdeq r5, [r6, -r0] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -232455,23 +232455,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 93071c │ │ │ │ - bl 929b08 │ │ │ │ + bl 9304dc │ │ │ │ + bl 9298c8 │ │ │ │ ldr r0, [r4, #1860] @ 0x744 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c7f0 │ │ │ │ - addseq pc, sp, r4, asr sl @ │ │ │ │ - addeq r3, r5, r8, asr #31 │ │ │ │ - addeq r3, r8, r4, lsr #32 │ │ │ │ + b 92c5b0 │ │ │ │ + addseq pc, sp, r4, lsl r8 @ │ │ │ │ + addeq r3, r5, r8, lsl #27 │ │ │ │ + addeq r2, r8, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #120] @ 35ff98 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -232479,52 +232479,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #104] @ 35ff9c │ │ │ │ ldr r1, [pc, #104] @ 35ffa0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #84] @ 35ffa4 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ ldr r2, [pc, #56] @ 35ffa8 │ │ │ │ ldr r1, [pc, #56] @ 35ffac │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 928508 │ │ │ │ - @ instruction: 0x009df9fc │ │ │ │ - addeq r9, r6, r4, ror #27 │ │ │ │ - strdeq r9, [r6], r4 │ │ │ │ - umulleq sl, lr, ip, r9 │ │ │ │ - addeq r3, r5, r8, lsr #30 │ │ │ │ - addeq r2, r8, r4, lsl #31 │ │ │ │ + b 9282c8 │ │ │ │ + @ instruction: 0x009df7bc │ │ │ │ + addeq r9, r6, r4, lsr #23 │ │ │ │ + @ instruction: 0x00869bb4 │ │ │ │ + addeq sl, lr, ip, asr r7 │ │ │ │ + addeq r3, r5, r8, ror #25 │ │ │ │ + addeq r2, r8, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 35ffdc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq fp, r8, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 3600c4 │ │ │ │ ldr r2, [pc, #204] @ 3600c8 │ │ │ │ @@ -232532,25 +232532,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #172] @ 3600d0 │ │ │ │ ldr r1, [pc, #172] @ 3600d4 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #140] @ 3600d8 │ │ │ │ ldr r2, [pc, #140] @ 3600dc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 3600e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -232563,31 +232563,31 @@ │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq pc, sp, r4, asr r9 @ │ │ │ │ - umulleq r3, r5, r0, lr │ │ │ │ - addeq r2, r8, ip, ror #29 │ │ │ │ - addeq r2, r6, r0, lsl #1 │ │ │ │ - addeq r9, r5, r4, lsr #21 │ │ │ │ + addseq pc, sp, r4, lsl r7 @ │ │ │ │ + addeq r3, r5, r0, asr ip │ │ │ │ + addeq r2, r8, ip, lsr #25 │ │ │ │ + addeq r1, r6, r0, asr #28 │ │ │ │ + addeq r9, r5, r4, ror #16 │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ adceq fp, r8, r4, asr lr │ │ │ │ andeq r1, r3, r6, lsr fp │ │ │ │ smlabbeq r6, ip, lr, r5 │ │ │ │ add r1, r1, #900 @ 0x384 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -232614,16 +232614,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - addseq pc, sp, r0, lsl r8 @ │ │ │ │ - strdeq r9, [r6], r8 │ │ │ │ + @ instruction: 0x009df5d0 │ │ │ │ + @ instruction: 0x008699b8 │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -232646,19 +232646,19 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ - bl 929b08 │ │ │ │ + bl 9304dc │ │ │ │ + bl 9298c8 │ │ │ │ add r1, r4, #248 @ 0xf8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3dc0 │ │ │ │ + bl 8e3b80 │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 27cec8 │ │ │ │ ldr r3, [r6, #1912] @ 0x778 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ bhi 3601cc │ │ │ │ @@ -232666,35 +232666,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x009df7b0 │ │ │ │ - addeq r3, r5, r8, ror #25 │ │ │ │ - addeq r2, r8, r4, asr #26 │ │ │ │ + addseq pc, sp, r0, ror r5 @ │ │ │ │ + addeq r3, r5, r8, lsr #21 │ │ │ │ + addeq r2, r8, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #500] @ 360458 │ │ │ │ ldr r2, [pc, #500] @ 36045c │ │ │ │ ldr r1, [pc, #500] @ 360460 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr fp, [pc, #472] @ 360464 │ │ │ │ add fp, pc, fp │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq 360430 │ │ │ │ cmp r3, #4 │ │ │ │ moveq r0, #32 │ │ │ │ @@ -232711,15 +232711,15 @@ │ │ │ │ add r3, r5, #1744 @ 0x6d0 │ │ │ │ mov r6, r3 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 8dcc2c │ │ │ │ + bl 8dc9ec │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 5175d0 │ │ │ │ ldr r3, [pc, #360] @ 36046c │ │ │ │ add r8, r5, #1904 @ 0x770 │ │ │ │ @@ -232742,18 +232742,18 @@ │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ - bl 9299a4 │ │ │ │ + bl 929764 │ │ │ │ cmp r0, #0 │ │ │ │ beq 360444 │ │ │ │ ldr r0, [pc, #248] @ 360478 │ │ │ │ add r6, r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -232770,21 +232770,21 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r3 │ │ │ │ add r0, r4, #248 @ 0xf8 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r9, r9, #8 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [r5, #1912] @ 0x778 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -232804,23 +232804,23 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 3602ac │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 360168 │ │ │ │ bl 360128 │ │ │ │ - addseq pc, sp, ip, ror #13 │ │ │ │ - addeq r1, r6, r4, lsr lr │ │ │ │ - addeq r9, r5, r8, asr r8 │ │ │ │ + addseq pc, sp, ip, lsr #9 │ │ │ │ + strdeq r1, [r6], r4 │ │ │ │ + addeq r9, r5, r8, lsl r6 │ │ │ │ tsteq sl, ip, ror fp │ │ │ │ - addeq r9, r6, ip, lsl #21 │ │ │ │ - addseq pc, sp, r0, asr r6 @ │ │ │ │ - addeq r3, r5, r0, lsl #23 │ │ │ │ - ldrdeq r2, [r8], r0 │ │ │ │ - addeq r9, r6, r4, ror #19 │ │ │ │ + addeq r9, r6, ip, asr #16 │ │ │ │ + addseq pc, sp, r0, lsl r4 @ │ │ │ │ + addeq r3, r5, r0, asr #18 │ │ │ │ + umulleq r2, r8, r0, r9 │ │ │ │ + addeq r9, r6, r4, lsr #15 │ │ │ │ andeq r1, r0, r0, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 360568 │ │ │ │ ldr r2, [pc, #208] @ 36056c │ │ │ │ @@ -232828,25 +232828,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #176] @ 360574 │ │ │ │ ldr r1, [pc, #176] @ 360578 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #144] @ 36057c │ │ │ │ ldr r3, [pc, #144] @ 360580 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 360584 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -232860,31 +232860,31 @@ │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009df4b4 │ │ │ │ - strdeq r3, [r5], r0 │ │ │ │ - addeq r2, r8, ip, asr #20 │ │ │ │ - addeq r1, r6, r0, ror #23 │ │ │ │ - addeq r9, r5, r4, lsl #12 │ │ │ │ + addseq pc, sp, r4, ror r2 @ │ │ │ │ + @ instruction: 0x008537b0 │ │ │ │ + addeq r2, r8, ip, lsl #16 │ │ │ │ + addeq r1, r6, r0, lsr #19 │ │ │ │ + addeq r9, r5, r4, asr #7 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ @ instruction: 0x00a8b9b8 │ │ │ │ tsteq r6, r4, lsl sl │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r1, r4, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -232899,23 +232899,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrh r8, [r0, #110] @ 0x6e │ │ │ │ cmp r8, #3 │ │ │ │ beq 360690 │ │ │ │ cmp r8, #4 │ │ │ │ bne 360698 │ │ │ │ ldr fp, [pc, #148] @ 3606a8 │ │ │ │ ldr sl, [pc, #148] @ 3606ac │ │ │ │ @@ -232926,22 +232926,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 92c510 │ │ │ │ + bl 92c2d0 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ cmp r4, r8 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #416 @ 0x1a0 │ │ │ │ bne 360630 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -232949,31 +232949,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #2 │ │ │ │ b 36060c │ │ │ │ bl 360128 │ │ │ │ - addseq pc, sp, r8, lsr #7 │ │ │ │ - strdeq r1, [r6], r0 │ │ │ │ - addeq r9, r5, r4, lsl r5 │ │ │ │ + addseq pc, sp, r8, ror #2 │ │ │ │ + @ instruction: 0x008618b0 │ │ │ │ + ldrdeq r9, [r5], r4 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - addeq r9, r6, r4, asr r7 │ │ │ │ - addeq sl, lr, r4, asr #5 │ │ │ │ + addeq r9, r6, r4, lsl r5 │ │ │ │ + addeq sl, lr, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3606e0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq fp, r8, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 3607b0 │ │ │ │ ldr r2, [pc, #180] @ 3607b4 │ │ │ │ @@ -232981,25 +232981,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #148] @ 3607bc │ │ │ │ ldr r1, [pc, #148] @ 3607c0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #116] @ 3607c4 │ │ │ │ ldr r1, [pc, #116] @ 3607c8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #108] @ 3607cc │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ @@ -233017,20 +233017,20 @@ │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9282c4 │ │ │ │ - @ instruction: 0x009df2bc │ │ │ │ - addeq r3, r5, ip, lsl #15 │ │ │ │ - addeq r2, r8, r8, ror #15 │ │ │ │ - addeq r9, r6, ip, lsl #13 │ │ │ │ - addeq r9, r6, ip, lsr #13 │ │ │ │ + b 928084 │ │ │ │ + addseq pc, sp, ip, ror r0 @ │ │ │ │ + addeq r3, r5, ip, asr #10 │ │ │ │ + addeq r2, r8, r8, lsr #11 │ │ │ │ + addeq r9, r6, ip, asr #8 │ │ │ │ + addeq r9, r6, ip, ror #8 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ ldrdeq r5, [r6, -ip] │ │ │ │ @@ -233053,15 +233053,15 @@ │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #416] @ 3609e8 │ │ │ │ ldr r3, [pc, #416] @ 3609ec │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -233081,15 +233081,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3609d0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 87af40 │ │ │ │ + b 87ad00 │ │ │ │ ldr r2, [pc, #316] @ 3609f4 │ │ │ │ ldr r3, [pc, #288] @ 3609dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -233110,15 +233110,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3609d0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 87aed4 │ │ │ │ + b 87ac94 │ │ │ │ bl 27d21c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #184] @ 0xb8 │ │ │ │ b 36087c │ │ │ │ ldr r3, [pc, #192] @ 3609fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -233138,46 +233138,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 360a08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 360860 │ │ │ │ ldr r0, [pc, #76] @ 360a0c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 360860 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq pc, sp, r4, asr #3 │ │ │ │ + addseq lr, sp, r4, lsl #31 │ │ │ │ tsteq sl, r0, lsl #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq r9, r6, r4, r5 │ │ │ │ - @ instruction: 0x008695b4 │ │ │ │ + addeq r9, r6, r4, asr r3 │ │ │ │ + addeq r9, r6, r4, ror r3 │ │ │ │ @ instruction: 0x010a85bc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq sl, r0, r5, r8 │ │ │ │ tsteq sl, ip, asr #10 │ │ │ │ tsteq sl, ip, lsl #10 │ │ │ │ andeq r6, r0, ip, asr #5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, r6, r4, asr #8 │ │ │ │ - addeq r9, r6, r8, ror #8 │ │ │ │ + addeq r9, r6, r4, lsl #4 │ │ │ │ + addeq r9, r6, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #508] @ 360c28 │ │ │ │ ldr r3, [pc, #508] @ 360c2c │ │ │ │ @@ -233194,21 +233194,21 @@ │ │ │ │ ldr r2, [pc, #476] @ 360c38 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [pc, #448] @ 360c3c │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl a8890c │ │ │ │ + bl a886cc │ │ │ │ cmp r0, #0 │ │ │ │ bne 360ad8 │ │ │ │ ldr r2, [pc, #420] @ 360c40 │ │ │ │ ldr r3, [pc, #396] @ 360c2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -233223,52 +233223,52 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl a8812c │ │ │ │ + bl a87eec │ │ │ │ ldr r3, [pc, #340] @ 360c44 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 360b84 │ │ │ │ cmp r4, r6 │ │ │ │ movle r4, r6 │ │ │ │ ble 360a94 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #300] @ 360c48 │ │ │ │ ldr r2, [pc, #300] @ 360c4c │ │ │ │ ldr r1, [pc, #300] @ 360c50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ bic r4, r6, r6, asr #31 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 360a94 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 87b294 │ │ │ │ + bl 87b054 │ │ │ │ ldr r3, [r5, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 360a94 │ │ │ │ ldr r2, [pc, #232] @ 360c54 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #20 │ │ │ │ - bl a88ff4 │ │ │ │ + bl a88db4 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ b 360a94 │ │ │ │ ldr r3, [pc, #204] @ 360c58 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 360b00 │ │ │ │ @@ -233286,120 +233286,120 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 360c64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 360b00 │ │ │ │ ldr r0, [pc, #88] @ 360c68 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 360b00 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [sl, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, sp, r4, ror pc │ │ │ │ - addeq r9, r6, r4, lsl r4 │ │ │ │ - strdeq r9, [r6], ip │ │ │ │ + addseq lr, sp, r4, lsr sp │ │ │ │ + ldrdeq r9, [r6], r4 │ │ │ │ + @ instruction: 0x008691bc │ │ │ │ smlabbeq sl, ip, r3, r8 │ │ │ │ tsteq sl, r8, ror #6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq lr, sp, r0, lsr #29 │ │ │ │ - addeq r9, r6, ip, lsl #5 │ │ │ │ - addeq r9, r6, r8, lsr #5 │ │ │ │ + addseq lr, sp, r0, ror #24 │ │ │ │ + addeq r9, r6, ip, asr #32 │ │ │ │ + addeq r9, r6, r8, rrx │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ andeq r2, r0, r4, lsr #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, r6, r8, lsl #5 │ │ │ │ - @ instruction: 0x008692bc │ │ │ │ + addeq r9, r6, r8, asr #32 │ │ │ │ + addeq r9, r6, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 360cd0 │ │ │ │ ldr r2, [pc, #76] @ 360cd4 │ │ │ │ ldr r1, [pc, #76] @ 360cd8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #92] @ 0x5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq lr, sp, r8, lsr sp │ │ │ │ - addeq r9, r6, r4, lsr #2 │ │ │ │ - addeq r9, r6, r4, asr #2 │ │ │ │ + @ instruction: 0x009deaf8 │ │ │ │ + addeq r8, r6, r4, ror #29 │ │ │ │ + addeq r8, r6, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 360d28 │ │ │ │ ldr r2, [pc, #52] @ 360d2c │ │ │ │ ldr r1, [pc, #52] @ 360d30 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b a886d0 │ │ │ │ - addseq lr, sp, r8, asr #25 │ │ │ │ - addeq r9, r6, r4, asr r1 │ │ │ │ - addeq r9, r6, ip, ror #2 │ │ │ │ + b a88490 │ │ │ │ + addseq lr, sp, r8, lsl #21 │ │ │ │ + addeq r8, r6, r4, lsl pc │ │ │ │ + addeq r8, r6, ip, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 360d7c │ │ │ │ ldr r2, [pc, #48] @ 360d80 │ │ │ │ ldr r1, [pc, #48] @ 360d84 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 87b140 │ │ │ │ - addseq lr, sp, r0, ror ip │ │ │ │ - addeq r9, r6, ip, asr r0 │ │ │ │ - addeq r9, r6, ip, ror r0 │ │ │ │ + b 87af00 │ │ │ │ + addseq lr, sp, r0, lsr sl │ │ │ │ + addeq r8, r6, ip, lsl lr │ │ │ │ + addeq r8, r6, ip, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 360df8 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #84] @ 360dfc │ │ │ │ @@ -233409,60 +233409,60 @@ │ │ │ │ mov r4, #0 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r4 │ │ │ │ - bl 87b294 │ │ │ │ + bl 87b054 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, sp, r8, lsl ip │ │ │ │ - addeq r9, r6, r8, lsl r0 │ │ │ │ - addeq r9, r6, r0 │ │ │ │ + @ instruction: 0x009de9d8 │ │ │ │ + ldrdeq r8, [r6], r8 @ │ │ │ │ + addeq r8, r6, r0, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 360e78 │ │ │ │ ldr r2, [pc, #92] @ 360e7c │ │ │ │ ldr r1, [pc, #92] @ 360e80 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 360e6c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27d21c │ │ │ │ - addseq lr, sp, r0, lsr #23 │ │ │ │ - addeq r9, r6, ip, lsr #32 │ │ │ │ - addeq r9, r6, r4, asr #32 │ │ │ │ + addseq lr, sp, r0, ror #18 │ │ │ │ + addeq r8, r6, ip, ror #27 │ │ │ │ + addeq r8, r6, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #324] @ 360fe0 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -233478,15 +233478,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #264] @ 360ff4 │ │ │ │ ldr r3, [pc, #264] @ 360ff8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -233501,15 +233501,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 360fdc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 87b004 │ │ │ │ + b 87adc4 │ │ │ │ ldr r3, [pc, #184] @ 361000 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 360f04 │ │ │ │ ldr r3, [pc, #168] @ 361004 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -233525,44 +233525,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 36100c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 360f04 │ │ │ │ ldr r0, [pc, #68] @ 361010 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 360f04 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq lr, sp, r4, lsr #22 │ │ │ │ + addseq lr, sp, r4, ror #17 │ │ │ │ tsteq sl, r4, asr pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, r6, r0, lsl pc │ │ │ │ - addeq r8, r6, r8, ror #29 │ │ │ │ + ldrdeq r8, [r6], r0 │ │ │ │ + addeq r8, r6, r8, lsr #25 │ │ │ │ tsteq sl, r8, lsl pc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r7, [sl, -r8] │ │ │ │ andeq r3, r0, r4, ror #9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r6, r0, asr pc │ │ │ │ - addeq r8, r6, r0, ror pc │ │ │ │ + addeq r8, r6, r0, lsl sp │ │ │ │ + addeq r8, r6, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 36110c │ │ │ │ ldr r2, [pc, #224] @ 361110 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -233571,67 +233571,67 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #184] @ 361118 │ │ │ │ ldr r1, [pc, #184] @ 36111c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r2, [pc, #136] @ 361120 │ │ │ │ ldr r1, [pc, #136] @ 361124 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3610f8 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3610d8 │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b ad8a68 │ │ │ │ + b ad8828 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add r0, r8, #152 @ 0x98 │ │ │ │ - bl a88c4c │ │ │ │ + bl a88a0c │ │ │ │ b 3610b8 │ │ │ │ - umullseq lr, sp, r4, r9 │ │ │ │ - addeq r8, r6, r8, lsl lr │ │ │ │ - addeq r8, r6, r0, lsr lr │ │ │ │ - addeq r2, r5, r8, lsr lr │ │ │ │ - umulleq r1, r8, r4, lr │ │ │ │ - addeq r8, r6, ip, lsl sp │ │ │ │ - addeq r8, r6, ip, lsr sp │ │ │ │ + addseq lr, sp, r4, asr r7 │ │ │ │ + ldrdeq r8, [r6], r8 @ │ │ │ │ + strdeq r8, [r6], r0 │ │ │ │ + strdeq r2, [r5], r8 │ │ │ │ + addeq r1, r8, r4, asr ip │ │ │ │ + ldrdeq r8, [r6], ip │ │ │ │ + strdeq r8, [r6], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #324] @ 361284 │ │ │ │ ldr r7, [pc, #324] @ 361288 │ │ │ │ ldr r6, [pc, #324] @ 36128c │ │ │ │ @@ -233642,21 +233642,21 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ - bl 93071c │ │ │ │ - bl 930c20 │ │ │ │ + bl 9304dc │ │ │ │ + bl 9309e0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrb r2, [r0, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3611fc │ │ │ │ ldr r1, [pc, #240] @ 361290 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -233665,15 +233665,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 361298 │ │ │ │ mov r3, #0 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 361244 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -233691,37 +233691,37 @@ │ │ │ │ ldr r1, [pc, #136] @ 3612a8 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3611dc │ │ │ │ bl 27d21c │ │ │ │ ldr r2, [pc, #92] @ 3612ac │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl a88ff4 │ │ │ │ + bl a88db4 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq lr, sp, ip, ror r8 │ │ │ │ - addeq r8, r6, r8, ror #24 │ │ │ │ - addeq r8, r6, r8, lsl #25 │ │ │ │ + addseq lr, sp, ip, lsr r6 │ │ │ │ + addeq r8, r6, r8, lsr #20 │ │ │ │ + addeq r8, r6, r8, asr #20 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @@ -233740,45 +233740,45 @@ │ │ │ │ add r3, r9, #44 @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr fp, [pc, #368] @ 361474 │ │ │ │ ldr r1, [pc, #368] @ 361478 │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ add r0, r9, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add ip, r9, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r8, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 361368 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 361428 │ │ │ │ add r5, r7, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl a8890c │ │ │ │ + bl a886cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 361408 │ │ │ │ ldrb r2, [r4, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 3613d0 │ │ │ │ ldr r1, [pc, #236] @ 36147c │ │ │ │ mov r2, #1 │ │ │ │ @@ -233789,33 +233789,33 @@ │ │ │ │ ldr r1, [pc, #220] @ 361484 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 87aed4 │ │ │ │ + b 87ac94 │ │ │ │ ldr ip, [pc, #176] @ 361488 │ │ │ │ ldr r3, [pc, #176] @ 36148c │ │ │ │ ldr r1, [pc, #176] @ 361490 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #168] @ 361494 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -233823,36 +233823,36 @@ │ │ │ │ ldr ip, [pc, #104] @ 361498 │ │ │ │ add r3, r9, #120 @ 0x78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x009de6f4 │ │ │ │ - addeq r8, r6, r0, ror #21 │ │ │ │ - addeq r8, r6, r8, lsl #22 │ │ │ │ - addeq r8, r6, r4, asr fp │ │ │ │ - addeq r8, r6, ip, ror #22 │ │ │ │ + @ instruction: 0x009de4b4 │ │ │ │ + addeq r8, r6, r0, lsr #17 │ │ │ │ + addeq r8, r6, r8, asr #17 │ │ │ │ + addeq r8, r6, r4, lsl r9 │ │ │ │ + addeq r8, r6, ip, lsr #18 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - addeq r8, r6, ip, lsr fp │ │ │ │ + strdeq r8, [r6], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #292] @ 3615d8 │ │ │ │ ldr r2, [pc, #292] @ 3615dc │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -233861,33 +233861,33 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r8, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl a8890c │ │ │ │ + bl a886cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 361574 │ │ │ │ cmp r4, #0 │ │ │ │ beq 361594 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r2, [pc, #212] @ 3615e4 │ │ │ │ ldr r1, [pc, #212] @ 3615e8 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ bne 361540 │ │ │ │ ldr r3, [pc, #172] @ 3615ec │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -233898,15 +233898,15 @@ │ │ │ │ ldr r2, [pc, #156] @ 3615f8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -233915,41 +233915,41 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq lr, sp, ip, lsl #10 │ │ │ │ - umulleq r8, r6, r0, r9 │ │ │ │ - addeq r8, r6, r8, lsr #19 │ │ │ │ - addeq r8, r6, r0, lsr #17 │ │ │ │ - addeq r8, r6, r0, asr #17 │ │ │ │ + addseq lr, sp, ip, asr #5 │ │ │ │ + addeq r8, r6, r0, asr r7 │ │ │ │ + addeq r8, r6, r8, ror #14 │ │ │ │ + addeq r8, r6, r0, ror #12 │ │ │ │ + addeq r8, r6, r0, lsl #13 │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ ldr r0, [r0, #976] @ 0x3d0 │ │ │ │ cmp r0, #7 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 361620 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ umlaleq sl, r8, r8, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r3, lsl #30 │ │ │ │ @@ -233967,17 +233967,17 @@ │ │ │ │ bne 3616d8 │ │ │ │ bic r1, r1, #7 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r0, #988] @ 0x3dc │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 3616f4 │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl a886d0 │ │ │ │ + bl a88490 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -234022,15 +234022,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 361804 │ │ │ │ ldr r3, [pc, #220] @ 361854 │ │ │ │ cmp r2, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ @@ -234041,28 +234041,28 @@ │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r3, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #760 @ 0x2f8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r3, [pc, #160] @ 361858 │ │ │ │ ldr r2, [pc, #160] @ 36185c │ │ │ │ ldr r1, [pc, #160] @ 361860 │ │ │ │ mov ip, #0 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ stmib sp, {r4, ip} │ │ │ │ str ip, [sp] │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -234071,64 +234071,64 @@ │ │ │ │ ldr r1, [pc, #88] @ 361868 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #224 @ 0xe0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq r8, r6, r0, asr #17 │ │ │ │ - addseq lr, sp, r8, lsl #6 │ │ │ │ - umulleq r8, r6, r4, r8 │ │ │ │ + addeq r8, r6, r0, lsl #13 │ │ │ │ + addseq lr, sp, r8, asr #1 │ │ │ │ + addeq r8, r6, r4, asr r6 │ │ │ │ adceq sl, r8, r8, lsr r8 │ │ │ │ @ instruction: 0xfffffe40 │ │ │ │ andeq r0, r0, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffe24 │ │ │ │ - addeq r8, r6, r4, lsr #16 │ │ │ │ - addeq r8, r6, r4, lsl #16 │ │ │ │ + addeq r8, r6, r4, ror #11 │ │ │ │ + addeq r8, r6, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3618e0 │ │ │ │ ldr r2, [pc, #92] @ 3618e4 │ │ │ │ ldr r1, [pc, #92] @ 3618e8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #60] @ 3618ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #48] @ 3618f0 │ │ │ │ ldr r1, [pc, #48] @ 3618f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9282c4 │ │ │ │ - addseq lr, sp, r4, asr #3 │ │ │ │ - addeq r2, r5, r4, lsl #12 │ │ │ │ - addeq r1, r8, r8, asr r6 │ │ │ │ + b 928084 │ │ │ │ + addseq sp, sp, r4, lsl #31 │ │ │ │ + addeq r2, r5, r4, asr #7 │ │ │ │ + addeq r1, r8, r8, lsl r4 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe58 │ │ │ │ ldrdeq r4, [r6, -ip] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -234138,58 +234138,58 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [pc, #100] @ 3619a0 │ │ │ │ ldr r7, [pc, #100] @ 3619a4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r5, #960 @ 0x3c0 │ │ │ │ bl 3812a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r5, #760 @ 0x2f8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3813a8 │ │ │ │ - addseq lr, sp, r4, lsr r1 │ │ │ │ - @ instruction: 0x008686bc │ │ │ │ - ldrdeq r8, [r6], ip │ │ │ │ - strdeq pc, [r5], r0 │ │ │ │ - addeq pc, r5, r4, lsl #30 │ │ │ │ + @ instruction: 0x009ddef4 │ │ │ │ + addeq r8, r6, ip, ror r4 │ │ │ │ + umulleq r8, r6, ip, r4 │ │ │ │ + @ instruction: 0x0085fcb0 │ │ │ │ + addeq pc, r5, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 361a2c │ │ │ │ ldr r2, [pc, #108] @ 361a30 │ │ │ │ ldr r1, [pc, #108] @ 361a34 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ sub r1, r2, #8 │ │ │ │ bic r3, r3, #7 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ orr r3, r3, r1, lsl #1 │ │ │ │ @@ -234201,17 +234201,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq lr, sp, r4, lsl #1 │ │ │ │ - addeq r8, r6, r0, lsl r6 │ │ │ │ - addeq r8, r6, r0, lsr r6 │ │ │ │ + addseq sp, sp, r4, asr #28 │ │ │ │ + ldrdeq r8, [r6], r0 │ │ │ │ + strdeq r8, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #412] @ 361bf0 │ │ │ │ ldr r1, [pc, #412] @ 361bf4 │ │ │ │ @@ -234250,15 +234250,15 @@ │ │ │ │ orrne r1, r1, #1 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r4, #988] @ 0x3dc │ │ │ │ bne 361b64 │ │ │ │ ands r1, r1, #16 │ │ │ │ bne 361b6c │ │ │ │ ldr r0, [r4, #960] @ 0x3c0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r2, [pc, #256] @ 361bfc │ │ │ │ ldr r3, [pc, #244] @ 361bf4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -234296,39 +234296,39 @@ │ │ │ │ bne 361bd0 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ b 361ac0 │ │ │ │ add r1, sp, #3 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r4, #928 @ 0x3a0 │ │ │ │ - bl a88148 │ │ │ │ + bl a87f08 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r5, [r4, #984] @ 0x3d8 │ │ │ │ b 361ac0 │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r1, [r4, #988] @ 0x3dc │ │ │ │ str r5, [r4, #992] @ 0x3e0 │ │ │ │ b 361ac0 │ │ │ │ ldr r1, [pc, #44] @ 361c04 │ │ │ │ ldr r0, [pc, #44] @ 361c08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 361b90 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010a73b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq sl, r0, r3, r7 │ │ │ │ tsteq sl, r8, lsl #6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq sp, sp, r4, ror lr │ │ │ │ - addeq r8, r6, r0, lsr #9 │ │ │ │ + addseq sp, sp, r4, lsr ip │ │ │ │ + addeq r8, r6, r0, ror #4 │ │ │ │ ldr r2, [r0, #976] @ 0x3d0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi 361c70 │ │ │ │ ldr ip, [r0, #972] @ 0x3cc │ │ │ │ ldrb r1, [r1] │ │ │ │ add r3, r0, ip │ │ │ │ strb r1, [r3, #964] @ 0x3c4 │ │ │ │ @@ -234345,63 +234345,63 @@ │ │ │ │ orr r3, r3, #21 │ │ │ │ lsr r1, r1, #4 │ │ │ │ str ip, [r0, #972] @ 0x3cc │ │ │ │ str r2, [r0, #976] @ 0x3d0 │ │ │ │ str r3, [r0, #988] @ 0x3dc │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #960] @ 0x3c0 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldr r0, [pc, #4] @ 361c7c │ │ │ │ add r0, pc, r0 │ │ │ │ b 27d3e4 │ │ │ │ - addeq r8, r6, r4, lsr #8 │ │ │ │ + addeq r8, r6, r4, ror #3 │ │ │ │ ldr r0, [r0, #956] @ 0x3bc │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #1 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 361ca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq sl, r8, ip, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 361d24 │ │ │ │ ldr r2, [pc, #104] @ 361d28 │ │ │ │ ldr r1, [pc, #104] @ 361d2c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #76] @ 361d30 │ │ │ │ ldr r1, [pc, #76] @ 361d34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #56] @ 361d38 │ │ │ │ ldr r1, [pc, #56] @ 361d3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9282c4 │ │ │ │ - @ instruction: 0x009ddddc │ │ │ │ - ldrdeq r2, [r5], r0 │ │ │ │ - addeq r1, r8, r8, lsr #4 │ │ │ │ + b 928084 │ │ │ │ + umullseq sp, sp, ip, fp @ │ │ │ │ + umulleq r1, r5, r0, pc @ │ │ │ │ + addeq r0, r8, r8, ror #31 │ │ │ │ andeq r0, r0, r0, asr #7 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ adceq sl, r8, r4, asr #6 │ │ │ │ strdeq r4, [r6, -r8] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -234414,46 +234414,46 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #104] @ 361df4 │ │ │ │ mov r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #28 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r2, [pc, #56] @ 361df8 │ │ │ │ ldr r1, [pc, #56] @ 361dfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3813a8 │ │ │ │ - addseq sp, sp, r8, asr #26 │ │ │ │ - addeq r8, r6, r0, ror r3 │ │ │ │ - addeq r8, r6, r0, asr #6 │ │ │ │ + addseq sp, sp, r8, lsl #22 │ │ │ │ + addeq r8, r6, r0, lsr r1 │ │ │ │ + addeq r8, r6, r0, lsl #2 │ │ │ │ @ instruction: 0x00a8a2b4 │ │ │ │ - addeq pc, r5, ip, ror #20 │ │ │ │ - addeq pc, r5, r0, lsl #21 │ │ │ │ + addeq pc, r5, ip, lsr #16 │ │ │ │ + addeq pc, r5, r0, asr #16 │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ tst r3, #1 │ │ │ │ bne 361e34 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ ldrb r3, [r1] │ │ │ │ str r3, [r0, #952] @ 0x3b8 │ │ │ │ @@ -234472,17 +234472,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 361e70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq sp, sp, r0, asr ip │ │ │ │ - addeq r8, r6, ip, lsl #5 │ │ │ │ - addeq r8, r6, r0, lsr #5 │ │ │ │ + addseq sp, sp, r0, lsl sl │ │ │ │ + addeq r8, r6, ip, asr #32 │ │ │ │ + addeq r8, r6, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ strb ip, [sp, #3] │ │ │ │ @@ -234523,28 +234523,28 @@ │ │ │ │ ldr r1, [lr, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #1024 @ 0x400 │ │ │ │ beq 361ed4 │ │ │ │ ldr r0, [pc, #56] @ 361f68 │ │ │ │ bic r2, r2, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 361ed4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #3 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a88148 │ │ │ │ + bl a87f08 │ │ │ │ b 361ed4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r0, ror #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r8, asr #30 │ │ │ │ tsteq sl, r8, lsr #30 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - ldrdeq r8, [r6], ip │ │ │ │ + umulleq r7, r6, ip, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ lsr ip, r2, #2 │ │ │ │ orr ip, ip, r3, lsl #30 │ │ │ │ ldr r4, [pc, #156] @ 362028 │ │ │ │ @@ -234582,95 +234582,95 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #20] @ 362030 │ │ │ │ bic r2, r2, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 361fc0 │ │ │ │ tsteq sl, r0, ror lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r8, r6, r8, lsr #2 │ │ │ │ + addeq r7, r6, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3620a0 │ │ │ │ ldr r2, [pc, #84] @ 3620a4 │ │ │ │ ldr r1, [pc, #84] @ 3620a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #2 │ │ │ │ add r0, r0, #960 @ 0x3c0 │ │ │ │ strd r2, [r0, #-8] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sp, sp, r0, asr sl │ │ │ │ - addeq r8, r6, r8, asr r0 │ │ │ │ - addeq r8, r6, r4, ror r0 │ │ │ │ + addseq sp, sp, r0, lsl r8 │ │ │ │ + addeq r7, r6, r8, lsl lr │ │ │ │ + addeq r7, r6, r4, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 36213c │ │ │ │ ldr r2, [pc, #120] @ 362140 │ │ │ │ ldr r1, [pc, #120] @ 362144 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #88] @ 362148 │ │ │ │ ldr r2, [pc, #88] @ 36214c │ │ │ │ ldr r1, [pc, #88] @ 362150 │ │ │ │ mov lr, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ mov ip, r0 │ │ │ │ stmib sp, {ip, lr} │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009dd9d8 │ │ │ │ - ldrdeq r7, [r6], ip │ │ │ │ - strdeq r7, [r6], r8 │ │ │ │ + umullseq sp, sp, r8, r7 @ │ │ │ │ + umulleq r7, r6, ip, sp │ │ │ │ + @ instruction: 0x00867db8 │ │ │ │ @ instruction: 0xfffffb8c │ │ │ │ @ instruction: 0xfffffcf8 │ │ │ │ @ instruction: 0xfffffb74 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 362164 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r9, r8, r4, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #496] @ 362370 │ │ │ │ ldr r3, [pc, #496] @ 362374 │ │ │ │ @@ -234698,36 +234698,36 @@ │ │ │ │ moveq sl, #78 @ 0x4e │ │ │ │ mov r3, #0 │ │ │ │ tst r4, #4 │ │ │ │ add r1, pc, #384 @ 0x180 │ │ │ │ ldrd r0, [r1] │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ and r4, r4, #3 │ │ │ │ add r9, r4, #5 │ │ │ │ add r4, r4, #6 │ │ │ │ add r4, r4, r8 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #356] @ 362380 │ │ │ │ mov r3, r1 │ │ │ │ mov ip, r0 │ │ │ │ smull r0, r1, r4, ip │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ add r4, r5, #1024 @ 0x400 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a8838c │ │ │ │ + bl a8814c │ │ │ │ ldr r3, [pc, #308] @ 362384 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36229c │ │ │ │ ldr r2, [pc, #292] @ 362388 │ │ │ │ ldr r3, [pc, #268] @ 362374 │ │ │ │ @@ -234767,53 +234767,53 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r8, [sp, #16] │ │ │ │ strd r2, [sp, #24] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stmib sp, {r6, sl} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 362398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 36225c │ │ │ │ ldr r0, [pc, #88] @ 36239c │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 36225c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ cmneq lr, r0, lsl #12 │ │ │ │ andeq r0, r0, r0 │ │ │ │ smlabbeq sl, r4, ip, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, ip, ror #24 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ blcc fea14b88 <__bss_end__@@Base+0xfd4f6cb8> │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq sl, r0, fp, r6 │ │ │ │ ldrdeq r6, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r6, ip, asr lr │ │ │ │ - @ instruction: 0x00867eb4 │ │ │ │ + addeq r7, r6, ip, lsl ip │ │ │ │ + addeq r7, r6, r4, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #320] @ 3624f8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #316] @ 3624fc │ │ │ │ @@ -234878,39 +234878,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 36251c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 362460 │ │ │ │ ldr r0, [pc, #52] @ 362520 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 362460 │ │ │ │ tsteq sl, r8, asr #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sp, sp, r4, lsl #14 │ │ │ │ + addseq sp, sp, r4, asr #9 │ │ │ │ tsteq sl, r0, lsr sl │ │ │ │ tsteq sl, r0, lsl #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x000045bc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r7, r6, r4, sp │ │ │ │ - addeq r7, r6, r8, asr #27 │ │ │ │ + addeq r7, r6, r4, asr fp │ │ │ │ + addeq r7, r6, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [r0, #984] @ 0x3d8 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ mov r5, r0 │ │ │ │ @@ -234936,15 +234936,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r5, #1060] @ 0x424 │ │ │ │ beq 362604 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r3, [pc, #492] @ 3627a0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3626a0 │ │ │ │ ldr r2, [pc, #476] @ 3627a4 │ │ │ │ ldr r3, [pc, #460] @ 362798 │ │ │ │ @@ -234960,15 +234960,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, r4 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r3, [pc, #396] @ 3627a0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3625c0 │ │ │ │ ldr r3, [pc, #384] @ 3627a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -234989,22 +234989,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3627b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3625c0 │ │ │ │ ldr r3, [pc, #272] @ 3627b8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3625c0 │ │ │ │ ldr r3, [pc, #240] @ 3627ac │ │ │ │ @@ -235021,22 +235021,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3627bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3625c0 │ │ │ │ ldr r2, [pc, #152] @ 3627c0 │ │ │ │ ldr r3, [pc, #108] @ 362798 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -235044,15 +235044,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 362790 │ │ │ │ ldr r0, [pc, #120] @ 3627c4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r2, [pc, #100] @ 3627c8 │ │ │ │ ldr r3, [pc, #48] @ 362798 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -235067,62 +235067,62 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, ip, ror #16 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, ip, lsr r8 │ │ │ │ andeq r1, r0, r8, lsl r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r7, [r6], ip │ │ │ │ + umulleq r7, r6, ip, sl │ │ │ │ andeq r5, r0, r0, lsl lr │ │ │ │ - ldrdeq r7, [r6], ip │ │ │ │ + umulleq r7, r6, ip, r9 │ │ │ │ ldrdeq r6, [sl, -ip] │ │ │ │ - addeq r7, r6, ip, ror #23 │ │ │ │ + addeq r7, r6, ip, lsr #19 │ │ │ │ smlatbeq sl, r0, r6, r6 │ │ │ │ - addeq r7, r6, r0, lsr #24 │ │ │ │ + addeq r7, r6, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 362868 │ │ │ │ ldr r2, [pc, #128] @ 36286c │ │ │ │ ldr r1, [pc, #128] @ 362870 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #100] @ 362874 │ │ │ │ ldr r1, [pc, #100] @ 362878 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r1, [pc, #80] @ 36287c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #64] @ 362880 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sp, sp, ip, lsl #6 │ │ │ │ - addeq r1, r5, r0, lsr #13 │ │ │ │ - strdeq r0, [r8], ip │ │ │ │ + addseq sp, sp, ip, asr #1 │ │ │ │ + addeq r1, r5, r0, ror #8 │ │ │ │ + @ instruction: 0x008804bc │ │ │ │ andeq r0, r0, r8, lsl #15 │ │ │ │ andeq r0, r0, r4, ror #18 │ │ │ │ smlatbeq r6, ip, sl, r3 │ │ │ │ adceq r9, r8, r4, lsr #17 │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ tst r3, #1 │ │ │ │ beq 3628b8 │ │ │ │ @@ -235152,22 +235152,22 @@ │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #1016] @ 0x3f8 │ │ │ │ lsr r4, r3, #12 │ │ │ │ and r4, r4, #15 │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r2, #1012] @ 0x3f4 │ │ │ │ mul r4, r1, r4 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8d990 │ │ │ │ + b b8d750 │ │ │ │ ldr r0, [r0, #1012] @ 0x3f4 │ │ │ │ - b b8d578 │ │ │ │ + b b8d338 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 362168 │ │ │ │ mov r0, r4 │ │ │ │ @@ -235201,15 +235201,15 @@ │ │ │ │ ldr r3, [r4, #976] @ 0x3d0 │ │ │ │ ldr r0, [r4, #1056] @ 0x420 │ │ │ │ bic r5, r5, r3 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r4, #968] @ 0x3c8 │ │ │ │ beq 362a28 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r3, [pc, #680] @ 362c80 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 362b6c │ │ │ │ ldr r2, [pc, #664] @ 362c84 │ │ │ │ ldr r3, [pc, #648] @ 362c78 │ │ │ │ @@ -235225,15 +235225,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r3, [pc, #584] @ 362c80 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3629e4 │ │ │ │ ldr r3, [pc, #572] @ 362c88 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -235254,22 +235254,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 362c94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3629e4 │ │ │ │ bl 362524 │ │ │ │ ldr r5, [r4, #972] @ 0x3cc │ │ │ │ orr r5, r5, #1 │ │ │ │ str r5, [r4, #972] @ 0x3cc │ │ │ │ b 3629b0 │ │ │ │ lsr r1, r1, #8 │ │ │ │ @@ -235294,15 +235294,15 @@ │ │ │ │ bne 362b48 │ │ │ │ mov r0, r4 │ │ │ │ bl 362524 │ │ │ │ ldr r3, [r4, #972] @ 0x3cc │ │ │ │ ldr r0, [r4, #1012] @ 0x3f4 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #972] @ 0x3cc │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ b 3629ac │ │ │ │ ldr r1, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [r4, #1064] @ 0x428 │ │ │ │ lsr r1, r1, #4 │ │ │ │ and r1, r1, #7 │ │ │ │ add r1, r1, #1 │ │ │ │ bl 3623a0 │ │ │ │ @@ -235329,23 +235329,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 362c9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3629e4 │ │ │ │ ldr r2, [pc, #164] @ 362ca0 │ │ │ │ ldr r3, [pc, #120] @ 362c78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -235354,46 +235354,46 @@ │ │ │ │ bne 362c70 │ │ │ │ ldr r0, [pc, #132] @ 362ca4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r2, [pc, #108] @ 362ca8 │ │ │ │ ldr r3, [pc, #56] @ 362c78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 362c70 │ │ │ │ ldr r0, [pc, #76] @ 362cac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010a6494 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, ip, ror r4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r8, lsl r4 │ │ │ │ andeq r1, r0, r0, lsr #13 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r6, ip, lsl #19 │ │ │ │ + addeq r7, r6, ip, asr #14 │ │ │ │ andeq r6, r0, ip, ror #18 │ │ │ │ - addeq r7, r6, r8, ror #15 │ │ │ │ + addeq r7, r6, r8, lsr #11 │ │ │ │ tsteq sl, r8, lsl #4 │ │ │ │ - strdeq r7, [r6], r0 │ │ │ │ + @ instruction: 0x008675b0 │ │ │ │ smlabteq sl, r8, r1, r6 │ │ │ │ - addeq r7, r6, r0, lsr #16 │ │ │ │ + addeq r7, r6, r0, ror #11 │ │ │ │ cmp r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -235402,15 +235402,15 @@ │ │ │ │ ldr r3, [r0, #984] @ 0x3d8 │ │ │ │ ldr r2, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ ldr r0, [r0, #984] @ 0x3d8 │ │ │ │ ldr r1, [r4, #992] @ 0x3e0 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb1558 │ │ │ │ + bl bb1318 │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #940] @ 0x3ac │ │ │ │ str r1, [r4, #984] @ 0x3d8 │ │ │ │ pop {r4, lr} │ │ │ │ b 362958 │ │ │ │ @@ -235442,15 +235442,15 @@ │ │ │ │ ble 362da0 │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ ldrb r2, [r5, #1]! │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r0, [r4, #984] @ 0x3d8 │ │ │ │ ldr r1, [r4, #992] @ 0x3e0 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb1558 │ │ │ │ + bl bb1318 │ │ │ │ cmp r6, r5 │ │ │ │ str r1, [r4, #984] @ 0x3d8 │ │ │ │ bne 362d78 │ │ │ │ mov r0, r4 │ │ │ │ bl 3628d0 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -235543,97 +235543,97 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ stmib sp, {r5, r7} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 362f98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #936] @ 0x3a8 │ │ │ │ b 362e20 │ │ │ │ ldr r0, [pc, #68] @ 362f9c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #936] @ 0x3a8 │ │ │ │ b 362e20 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r0, lsr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ mrseq r6, (UNDEF: 10) │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq sl, ip, pc, r5 @ │ │ │ │ tsteq sl, r8, ror pc │ │ │ │ andeq r4, r0, r4, lsr #21 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r6, r0, ror r5 │ │ │ │ - addeq r7, r6, r8, lsr #11 │ │ │ │ + addeq r7, r6, r0, lsr r3 │ │ │ │ + addeq r7, r6, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #172] @ 363064 │ │ │ │ ldr r2, [pc, #172] @ 363068 │ │ │ │ ldr r1, [pc, #172] @ 36306c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #143 @ 0x8f │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cbb0 │ │ │ │ ldr ip, [pc, #124] @ 363070 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r5, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ ldr r3, [pc, #92] @ 363074 │ │ │ │ ldr r2, [pc, #92] @ 363078 │ │ │ │ ldr r1, [pc, #92] @ 36307c │ │ │ │ mov r0, #1 │ │ │ │ str r6, [r4, #1012] @ 0x3f4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r5, [sp] │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq ip, sp, r0, asr #22 │ │ │ │ - addeq r7, r6, r4, ror r5 │ │ │ │ - addeq r7, r6, ip, lsl #11 │ │ │ │ + addseq ip, sp, r0, lsl #18 │ │ │ │ + addeq r7, r6, r4, lsr r3 │ │ │ │ + addeq r7, r6, ip, asr #6 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ @ instruction: 0xfffffcdc │ │ │ │ @ instruction: 0xfffff84c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -235645,42 +235645,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 36316c │ │ │ │ ldr r1, [pc, #192] @ 363170 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #172] @ 363174 │ │ │ │ ldr r2, [pc, #172] @ 363178 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #143 @ 0x8f │ │ │ │ add r9, pc, #120 @ 0x78 │ │ │ │ ldrd r8, [r9] │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #132] @ 36317c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, #0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add ip, r0, #1024 @ 0x400 │ │ │ │ strd r8, [ip, #-8] │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ str r6, [sp] │ │ │ │ mov r6, #60 @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ add r4, r4, #1056 @ 0x420 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 3813a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3812a8 │ │ │ │ @@ -235688,19 +235688,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3812a8 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ andeq lr, pc, r2, lsl #10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ - addseq ip, sp, r4, ror #20 │ │ │ │ - addeq lr, r5, r0, lsl #15 │ │ │ │ - umulleq lr, r5, r0, r7 │ │ │ │ - umulleq r7, r6, r4, r4 │ │ │ │ - addeq r7, r6, r8, ror #8 │ │ │ │ + addseq ip, sp, r4, lsr #16 │ │ │ │ + addeq lr, r5, r0, asr #10 │ │ │ │ + addeq lr, r5, r0, asr r5 │ │ │ │ + addeq r7, r6, r4, asr r2 │ │ │ │ + addeq r7, r6, r8, lsr #4 │ │ │ │ adceq r8, r8, r8, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #492] @ 363384 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -235715,15 +235715,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #143 @ 0x8f │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r5, [pc, #440] @ 363398 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #432] @ 36339c │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r0, #152 @ 0x98 │ │ │ │ add r0, r0, #512 @ 0x200 │ │ │ │ @@ -235796,23 +235796,23 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3633b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 363274 │ │ │ │ ldr r2, [pc, #112] @ 3633b8 │ │ │ │ ldr r3, [pc, #64] @ 36338c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -235821,31 +235821,31 @@ │ │ │ │ bne 363380 │ │ │ │ ldr r0, [pc, #80] @ 3633bc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq ip, sp, r4, ror #18 │ │ │ │ + addseq ip, sp, r4, lsr #14 │ │ │ │ tsteq sl, r8, asr ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, r6, r4, lsl #7 │ │ │ │ - umulleq r7, r6, ip, r3 │ │ │ │ + addeq r7, r6, r4, asr #2 │ │ │ │ + addeq r7, r6, ip, asr r1 │ │ │ │ tsteq sl, r8, lsr #24 │ │ │ │ strdeq r8, [r8], r8 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq sl, r8, fp, r5 │ │ │ │ andeq r5, r0, r4, lsl #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r6, r8, lsr r2 │ │ │ │ + strdeq r6, [r6], r8 │ │ │ │ @ instruction: 0x010a5abc │ │ │ │ - addeq r7, r6, ip, lsr r2 │ │ │ │ + strdeq r6, [r6], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #1784] @ 363ad4 │ │ │ │ ldr r6, [pc, #1784] @ 363ad8 │ │ │ │ @@ -235996,40 +235996,40 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 363b00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 36349c │ │ │ │ mov r0, r7 │ │ │ │ str r8, [r7, #976] @ 0x3d0 │ │ │ │ bl 362958 │ │ │ │ b 36349c │ │ │ │ add r4, r7, #1024 @ 0x400 │ │ │ │ mov r0, r4 │ │ │ │ - bl a8890c │ │ │ │ + bl a886cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 36349c │ │ │ │ ldr r3, [r7, #936] @ 0x3a8 │ │ │ │ mov r2, sl │ │ │ │ bic r3, r3, #6 │ │ │ │ str r3, [r7, #936] @ 0x3a8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, sp, #39 @ 0x27 │ │ │ │ strb r8, [sp, #39] @ 0x27 │ │ │ │ - bl a88148 │ │ │ │ + bl a87f08 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3639d8 │ │ │ │ ldr r2, [r7, #936] @ 0x3a8 │ │ │ │ ldr r3, [r7, #972] @ 0x3cc │ │ │ │ orr r2, r2, #6 │ │ │ │ orr r3, r3, #4 │ │ │ │ @@ -236072,28 +236072,28 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #876] @ 363b08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 36345c │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ ldr r2, [r6, #12] │ │ │ │ cmp r5, r2 │ │ │ │ cmpeq r4, r1 │ │ │ │ beq 363864 │ │ │ │ @@ -236124,24 +236124,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 363b10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 36349c │ │ │ │ ldr r2, [pc, #680] @ 363b14 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #3 │ │ │ │ ldr r5, [r3, #152] @ 0x98 │ │ │ │ b 3637d0 │ │ │ │ @@ -236178,30 +236178,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 363b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 363598 │ │ │ │ ldr r0, [pc, #484] @ 363b20 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 36345c │ │ │ │ ldr r3, [pc, #456] @ 363b24 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36357c │ │ │ │ ldr r3, [pc, #392] @ 363af8 │ │ │ │ @@ -236218,23 +236218,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 363b28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 36357c │ │ │ │ ldr r3, [pc, #332] @ 363b2c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3636ac │ │ │ │ ldr r3, [pc, #260] @ 363af8 │ │ │ │ @@ -236252,82 +236252,82 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 363b30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3636ac │ │ │ │ ldr r0, [pc, #208] @ 363b34 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 36349c │ │ │ │ ldr r0, [pc, #184] @ 363b38 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 36357c │ │ │ │ ldr r0, [pc, #164] @ 363b3c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3636ac │ │ │ │ ldr r0, [pc, #144] @ 363b40 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 36349c │ │ │ │ ldr r0, [pc, #128] @ 363b44 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 363598 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r0, lsr #20 │ │ │ │ strdeq r8, [r8], r0 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq sl, r4, r9, r5 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r0, ror #18 │ │ │ │ andeq r0, r1, r1, lsl r1 │ │ │ │ @ instruction: 0x00a88bbc │ │ │ │ andeq r6, r0, r0, lsl sp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r6, r0, ror r0 │ │ │ │ + addeq r6, r6, r0, lsr lr │ │ │ │ andeq r3, r0, r0, ror #26 │ │ │ │ - addeq r6, r6, r0, asr #28 │ │ │ │ + addeq r6, r6, r0, lsl #24 │ │ │ │ muleq r0, r4, lr │ │ │ │ - addeq r6, r6, ip, lsr #31 │ │ │ │ + addeq r6, r6, ip, ror #26 │ │ │ │ adceq r8, r8, r4, ror r8 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - addeq r6, r6, r4, lsr #26 │ │ │ │ - ldrdeq r6, [r6], ip │ │ │ │ + addeq r6, r6, r4, ror #21 │ │ │ │ + umulleq r6, r6, ip, sl @ │ │ │ │ andeq r3, r0, ip, lsr #12 │ │ │ │ - @ instruction: 0x00866dbc │ │ │ │ + addeq r6, r6, ip, ror fp │ │ │ │ andeq r2, r0, r4, rrx │ │ │ │ - addeq r6, r6, r4, ror #25 │ │ │ │ - strdeq r6, [r6], ip │ │ │ │ - addeq r6, r6, ip, asr #26 │ │ │ │ - addeq r6, r6, ip, asr #25 │ │ │ │ - addeq r6, r6, r0, asr ip │ │ │ │ - addeq r6, r6, r8, asr #23 │ │ │ │ + addeq r6, r6, r4, lsr #21 │ │ │ │ + @ instruction: 0x00866bbc │ │ │ │ + addeq r6, r6, ip, lsl #22 │ │ │ │ + addeq r6, r6, ip, lsl #21 │ │ │ │ + addeq r6, r6, r0, lsl sl │ │ │ │ + addeq r6, r6, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ subs ip, r2, #20 │ │ │ │ sbc r1, r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -236388,26 +236388,26 @@ │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2200] @ 36451c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [r6, #920] @ 0x398 │ │ │ │ b 363fbc │ │ │ │ ldr r1, [pc, #2184] @ 364520 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp ip, #16 │ │ │ │ bhi 363b98 │ │ │ │ add ip, ip, ip │ │ │ │ @@ -236420,15 +236420,15 @@ │ │ │ │ ldr r2, [r7, #936] @ 0x3a8 │ │ │ │ ldr r3, [pc, #2116] @ 36450c │ │ │ │ bic r2, r2, #1 │ │ │ │ str r2, [r7, #936] @ 0x3a8 │ │ │ │ ldr r4, [r7, #956] @ 0x3bc │ │ │ │ ldr r8, [r5, r3] │ │ │ │ add r0, r7, #1024 @ 0x400 │ │ │ │ - bl a886d0 │ │ │ │ + bl a88490 │ │ │ │ mov r0, r7 │ │ │ │ bl 362524 │ │ │ │ ldr r2, [pc, #2104] @ 364524 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #152 @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ @@ -236463,27 +236463,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1908] @ 364528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 363fbc │ │ │ │ ldr r4, [pc, #1896] @ 36452c │ │ │ │ ldr r6, [r7, #1064] @ 0x428 │ │ │ │ add r4, pc, r4 │ │ │ │ add r4, r4, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ @@ -236569,26 +236569,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp, #16] │ │ │ │ stmib sp, {r3, r8} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1500] @ 364534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [r7, #944] @ 0x3b0 │ │ │ │ b 363fbc │ │ │ │ ldr r2, [pc, #1484] @ 364538 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #152 @ 0x98 │ │ │ │ mov r1, r3 │ │ │ │ @@ -236638,15 +236638,15 @@ │ │ │ │ ldr r8, [r5, r3] │ │ │ │ ldr r9, [r8] │ │ │ │ beq 364110 │ │ │ │ ldr r3, [r7, #980] @ 0x3d4 │ │ │ │ ldr r1, [r7, #992] @ 0x3e0 │ │ │ │ ldrb r4, [r3, r0] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb1558 │ │ │ │ + bl bb1318 │ │ │ │ cmp r9, #0 │ │ │ │ str r1, [r7, #988] @ 0x3dc │ │ │ │ bne 3641b0 │ │ │ │ cmp r6, r1 │ │ │ │ ldrcc r3, [r7, #992] @ 0x3e0 │ │ │ │ subcs r1, r6, r1 │ │ │ │ addcc r3, r6, r3 │ │ │ │ @@ -236721,22 +236721,22 @@ │ │ │ │ beq 3644c4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #948] @ 36455c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 364118 │ │ │ │ ldr r3, [pc, #936] @ 364560 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 364050 │ │ │ │ ldr r3, [pc, #840] @ 364514 │ │ │ │ @@ -236752,23 +236752,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #828] @ 364564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [r7, #984] @ 0x3d8 │ │ │ │ ldr r1, [r7, #988] @ 0x3dc │ │ │ │ b 364050 │ │ │ │ ldr r3, [pc, #720] @ 364510 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -236786,28 +236786,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, #32 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #676] @ 364568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 363e44 │ │ │ │ ldr r3, [pc, #572] @ 364510 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 363fbc │ │ │ │ ldr r3, [pc, #556] @ 364514 │ │ │ │ @@ -236825,26 +236825,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r3, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #532] @ 36456c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 363fbc │ │ │ │ ldr r3, [pc, #520] @ 364570 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 363e10 │ │ │ │ ldr r3, [pc, #408] @ 364514 │ │ │ │ @@ -236860,181 +236860,181 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r3, #32 │ │ │ │ stm sp, {r6, r9} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 364574 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [r7, #1064] @ 0x428 │ │ │ │ ldr r0, [r8] │ │ │ │ b 363e10 │ │ │ │ ldr r0, [pc, #388] @ 364578 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [r7, #944] @ 0x3b0 │ │ │ │ b 363fbc │ │ │ │ ldr r0, [pc, #352] @ 36457c │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 363fbc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #320] @ 364580 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r4, [r6, #920] @ 0x398 │ │ │ │ b 363fbc │ │ │ │ ldr r0, [pc, #292] @ 364584 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #20 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 363fbc │ │ │ │ ldr r0, [pc, #264] @ 364588 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r6 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 363e44 │ │ │ │ ldr r0, [pc, #228] @ 36458c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #32 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [r7, #1064] @ 0x428 │ │ │ │ ldr r0, [r8] │ │ │ │ b 363e10 │ │ │ │ ldr r0, [pc, #196] @ 364590 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 364118 │ │ │ │ ldr r0, [pc, #180] @ 364594 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [r7, #984] @ 0x3d8 │ │ │ │ ldr r1, [r7, #988] @ 0x3dc │ │ │ │ b 364050 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010a5290 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq sl, r0, r2, r5 │ │ │ │ adceq r8, r8, r0, asr #10 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r0, ror #30 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, r6, ip, lsr #24 │ │ │ │ - addseq fp, sp, r6, asr #28 │ │ │ │ + addeq r6, r6, ip, ror #19 │ │ │ │ + addseq fp, sp, r6, lsl #24 │ │ │ │ strdeq r8, [r8], r4 @ │ │ │ │ - strdeq r6, [r6], ip │ │ │ │ + @ instruction: 0x008668bc │ │ │ │ adceq r8, r8, ip, lsl r3 │ │ │ │ adceq r8, r8, ip, ror #4 │ │ │ │ - addeq r6, r6, r8, asr r9 │ │ │ │ + addeq r6, r6, r8, lsl r7 │ │ │ │ adceq r8, r8, r4, ror r1 │ │ │ │ tsteq sl, r0, asr #28 │ │ │ │ adceq r8, r8, r8, asr r0 │ │ │ │ adceq r8, r8, r0, asr #32 │ │ │ │ adceq r8, r8, r8, lsr #32 │ │ │ │ adceq r8, r8, r0, lsl r0 │ │ │ │ strdeq r7, [r8], r8 @ │ │ │ │ adceq r7, r8, r0, ror #31 │ │ │ │ strheq r5, [r0], -r8 │ │ │ │ - addeq r6, r6, ip, asr #15 │ │ │ │ + addeq r6, r6, ip, lsl #11 │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ - strdeq r6, [r6], r8 │ │ │ │ - addeq r6, r6, ip, ror #11 │ │ │ │ - addeq r6, r6, r8, asr r5 │ │ │ │ + @ instruction: 0x008664b8 │ │ │ │ + addeq r6, r6, ip, lsr #7 │ │ │ │ + addeq r6, r6, r8, lsl r3 │ │ │ │ andeq r4, r0, r8, ror pc │ │ │ │ - strdeq r6, [r6], r4 │ │ │ │ - strdeq r6, [r6], r0 │ │ │ │ - ldrdeq r6, [r6], r0 │ │ │ │ - addeq r6, r6, r4, lsr #9 │ │ │ │ - addeq r6, r6, ip, lsl #9 │ │ │ │ - addeq r6, r6, r8, ror #8 │ │ │ │ - addeq r6, r6, ip, ror r5 │ │ │ │ - ldrdeq r6, [r6], r8 │ │ │ │ - addeq r6, r6, ip, ror #8 │ │ │ │ + @ instruction: 0x008663b4 │ │ │ │ + @ instruction: 0x008662b0 │ │ │ │ + umulleq r6, r6, r0, r2 @ │ │ │ │ + addeq r6, r6, r4, ror #4 │ │ │ │ + addeq r6, r6, ip, asr #4 │ │ │ │ + addeq r6, r6, r8, lsr #4 │ │ │ │ + addeq r6, r6, ip, lsr r3 │ │ │ │ + umulleq r6, r6, r8, r2 @ │ │ │ │ + addeq r6, r6, ip, lsr #4 │ │ │ │ │ │ │ │ 00364598 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #256] @ 3646b4 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 929638 │ │ │ │ + bl 9293f8 │ │ │ │ ldr r1, [pc, #232] @ 3646b8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #224] @ 3646bc │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ bl 37ff54 │ │ │ │ ldr r1, [pc, #212] @ 3646c0 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r1, [pc, #196] @ 3646c4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r1, [pc, #180] @ 3646c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r0, [pc, #164] @ 3646cc │ │ │ │ ldr r2, [pc, #164] @ 3646d0 │ │ │ │ ldr r1, [pc, #164] @ 3646d4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #132] @ 3646d8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ bl 381860 │ │ │ │ cmn r7, #1 │ │ │ │ @@ -237053,23 +237053,23 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addeq r5, r6, r8, lsr #31 │ │ │ │ - addseq sl, r2, r0, lsl #25 │ │ │ │ + addeq r5, r6, r8, ror #26 │ │ │ │ + addseq sl, r2, r0, asr #20 │ │ │ │ tsteq sl, ip, lsr #16 │ │ │ │ - @ instruction: 0x008f5fb4 │ │ │ │ - addeq r6, r6, r0, ror r4 │ │ │ │ - addeq r6, r6, r4, ror #8 │ │ │ │ - @ instruction: 0x009db4d0 │ │ │ │ - strdeq sp, [r5], r8 │ │ │ │ - addeq sp, r5, ip, lsl #4 │ │ │ │ + addeq r5, pc, r4, ror sp @ │ │ │ │ + addeq r6, r6, r0, lsr r2 │ │ │ │ + addeq r6, r6, r4, lsr #4 │ │ │ │ + umullseq fp, sp, r0, r2 │ │ │ │ + @ instruction: 0x0085cfb8 │ │ │ │ + addeq ip, r5, ip, asr #31 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ │ │ │ │ 003646dc : │ │ │ │ ldr r2, [pc, #24] @ 3646fc │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r0, #188] @ 0xbc │ │ │ │ strb r3, [r0, #192] @ 0xc0 │ │ │ │ @@ -237093,15 +237093,15 @@ │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ bl 27cbb0 │ │ │ │ str r4, [r0, #180] @ 0xb4 │ │ │ │ str r8, [r0, #168] @ 0xa8 │ │ │ │ str r7, [r0, #172] @ 0xac │ │ │ │ str r6, [r0, #184] @ 0xb8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 8ef120 │ │ │ │ + bl 8eeee0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 45c198 │ │ │ │ asr ip, r1, #31 │ │ │ │ and ip, ip, #15 │ │ │ │ adds r4, ip, r0 │ │ │ │ adc r1, r1, #0 │ │ │ │ @@ -237129,24 +237129,24 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #20] @ 3647e0 │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a95074 │ │ │ │ + bl a94e34 │ │ │ │ mov sl, r0 │ │ │ │ b 364774 │ │ │ │ - addseq sl, r3, ip, lsl #5 │ │ │ │ + addseq sl, r3, ip, asr #32 │ │ │ │ ldrb r0, [r0, #965] @ 0x3c5 │ │ │ │ rsb r0, r0, #8 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3647fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r7, r8, r0, lsr #22 │ │ │ │ ldrb r3, [r0, #966] @ 0x3c6 │ │ │ │ mov r2, #0 │ │ │ │ ands r1, r3, #1 │ │ │ │ strb r2, [r0, #967] @ 0x3c7 │ │ │ │ beq 364828 │ │ │ │ ldrb r2, [r0, #965] @ 0x3c5 │ │ │ │ @@ -237155,29 +237155,29 @@ │ │ │ │ moveq r1, r2 │ │ │ │ strbne r2, [r0, #967] @ 0x3c7 │ │ │ │ tst r3, #2 │ │ │ │ orrne r3, r1, #2 │ │ │ │ strbne r3, [r0, #967] @ 0x3c7 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r0, #952] @ 0x3b8 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3648b8 │ │ │ │ ldr r2, [pc, #96] @ 3648bc │ │ │ │ ldr r1, [pc, #96] @ 3648c0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #68] @ 3648c4 │ │ │ │ ldr r2, [pc, #68] @ 3648c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ ldr ip, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -237185,18 +237185,18 @@ │ │ │ │ orr ip, ip, #16 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9282c4 │ │ │ │ - addseq fp, sp, r8, asr #6 │ │ │ │ - addeq pc, r4, r0, lsr r6 @ │ │ │ │ - addeq lr, r7, ip, lsl #13 │ │ │ │ + b 928084 │ │ │ │ + addseq fp, sp, r8, lsl #2 │ │ │ │ + strdeq pc, [r4], r0 │ │ │ │ + addeq lr, r7, ip, asr #8 │ │ │ │ andeq r0, r0, r4, lsl #14 │ │ │ │ umlaleq r7, r8, r0, sl │ │ │ │ smlabbeq r6, r0, ip, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -237207,52 +237207,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 364994 │ │ │ │ ldr r1, [pc, #152] @ 364998 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #132] @ 36499c │ │ │ │ ldr r2, [pc, #132] @ 3649a0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #88] @ 3649a4 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 3813a8 │ │ │ │ add r1, r4, #952 @ 0x3b8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3812a8 │ │ │ │ - addseq fp, sp, r0, asr #5 │ │ │ │ - addeq ip, r5, r0, lsr pc │ │ │ │ - addeq ip, r5, r0, asr #30 │ │ │ │ - addeq r6, r6, ip, lsl r2 │ │ │ │ - addeq r6, r6, ip, ror #3 │ │ │ │ + addseq fp, sp, r0, lsl #1 │ │ │ │ + strdeq ip, [r5], r0 │ │ │ │ + addeq ip, r5, r0, lsl #26 │ │ │ │ + ldrdeq r5, [r6], ip │ │ │ │ + addeq r5, r6, ip, lsr #31 │ │ │ │ adceq r7, r8, r8, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #624] @ 364c34 │ │ │ │ @@ -237319,78 +237319,78 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364a3c │ │ │ │ ldr r1, [pc, #396] @ 364c4c │ │ │ │ ldr r0, [pc, #396] @ 364c50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 364a3c │ │ │ │ ldr r3, [pc, #356] @ 364c40 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364a3c │ │ │ │ ldr r1, [pc, #356] @ 364c54 │ │ │ │ ldr r0, [pc, #356] @ 364c58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 364a3c │ │ │ │ ldr r3, [pc, #308] @ 364c40 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364a3c │ │ │ │ ldr r1, [pc, #316] @ 364c5c │ │ │ │ ldr r0, [pc, #316] @ 364c60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 364a3c │ │ │ │ ldr r3, [pc, #260] @ 364c40 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364a3c │ │ │ │ ldr r1, [pc, #276] @ 364c64 │ │ │ │ ldr r0, [pc, #276] @ 364c68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 364a3c │ │ │ │ ldr r3, [pc, #212] @ 364c40 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364a3c │ │ │ │ ldr r1, [pc, #236] @ 364c6c │ │ │ │ ldr r0, [pc, #236] @ 364c70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 364a3c │ │ │ │ tst lr, #2 │ │ │ │ mov r3, #0 │ │ │ │ strbne r3, [r4, #965] @ 0x3c5 │ │ │ │ b 364a3c │ │ │ │ and lr, lr, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb lr, [r4, #966] @ 0x3c6 │ │ │ │ bl 364800 │ │ │ │ b 364a3c │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #3 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ strb lr, [sp, #3] │ │ │ │ - bl a88148 │ │ │ │ + bl a87f08 │ │ │ │ b 364a3c │ │ │ │ sub r3, lr, #1 │ │ │ │ orrs r3, r3, r5 │ │ │ │ beq 364a3c │ │ │ │ ldr r3, [pc, #92] @ 364c40 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -237399,44 +237399,44 @@ │ │ │ │ ldr r1, [pc, #124] @ 364c74 │ │ │ │ ldr r0, [pc, #124] @ 364c78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 364a3c │ │ │ │ ldr r1, [pc, #96] @ 364c7c │ │ │ │ ldr r0, [pc, #96] @ 364c80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 364a3c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r0, asr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, ip, lsl #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ @ instruction: 0x010a43b8 │ │ │ │ - addseq fp, sp, r0, lsr #1 │ │ │ │ - addseq fp, sp, r8, ror #1 │ │ │ │ - addeq r6, r6, r0, asr #2 │ │ │ │ - ldrheq fp, [sp], r8 │ │ │ │ - addeq r6, r6, ip, ror #1 │ │ │ │ - addseq fp, sp, r8, lsl #1 │ │ │ │ - umulleq r6, r6, ip, r0 @ │ │ │ │ - addseq fp, sp, r8, asr r0 │ │ │ │ - addeq r6, r6, ip, asr #32 │ │ │ │ - addseq fp, sp, r8, lsr #32 │ │ │ │ - strdeq r5, [r6], ip │ │ │ │ - @ instruction: 0x009dafb0 │ │ │ │ - addeq r5, r6, r4, asr #30 │ │ │ │ - addseq sl, sp, ip, lsl #31 │ │ │ │ - addeq r6, r6, r8 │ │ │ │ + addseq sl, sp, r0, ror #28 │ │ │ │ + addseq sl, sp, r8, lsr #29 │ │ │ │ + addeq r5, r6, r0, lsl #30 │ │ │ │ + addseq sl, sp, r8, ror lr │ │ │ │ + addeq r5, r6, ip, lsr #29 │ │ │ │ + addseq sl, sp, r8, asr #28 │ │ │ │ + addeq r5, r6, ip, asr lr │ │ │ │ + addseq sl, sp, r8, lsl lr │ │ │ │ + addeq r5, r6, ip, lsl #28 │ │ │ │ + addseq sl, sp, r8, ror #27 │ │ │ │ + @ instruction: 0x00865dbc │ │ │ │ + addseq sl, sp, r0, ror sp │ │ │ │ + addeq r5, r6, r4, lsl #26 │ │ │ │ + addseq sl, sp, ip, asr #26 │ │ │ │ + addeq r5, r6, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #105 @ 0x69 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #664] @ 364f3c │ │ │ │ @@ -237476,15 +237476,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364ce0 │ │ │ │ ldr r1, [pc, #532] @ 364f48 │ │ │ │ ldr r0, [pc, #532] @ 364f4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 364ce0 │ │ │ │ ldrb r3, [r5, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 364f10 │ │ │ │ cmp r3, #8 │ │ │ │ ldrls r0, [pc, #496] @ 364f50 │ │ │ │ orrls r0, r0, r3, lsl #16 │ │ │ │ @@ -237504,27 +237504,27 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364ce0 │ │ │ │ ldr r1, [pc, #444] @ 364f60 │ │ │ │ ldr r0, [pc, #444] @ 364f64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 364ce0 │ │ │ │ ldr r3, [pc, #384] @ 364f40 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364ce0 │ │ │ │ ldr r1, [pc, #404] @ 364f68 │ │ │ │ ldr r0, [pc, #404] @ 364f6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 364ce0 │ │ │ │ ldrb r3, [r5, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ movne r0, #97 @ 0x61 │ │ │ │ moveq r0, #96 @ 0x60 │ │ │ │ b 364ce4 │ │ │ │ ldr r3, [pc, #316] @ 364f40 │ │ │ │ @@ -237533,27 +237533,27 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364ce0 │ │ │ │ ldr r1, [pc, #344] @ 364f70 │ │ │ │ ldr r0, [pc, #344] @ 364f74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 364ce0 │ │ │ │ ldr r3, [pc, #268] @ 364f40 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 364ce0 │ │ │ │ ldr r1, [pc, #304] @ 364f78 │ │ │ │ ldr r0, [pc, #304] @ 364f7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 364ce0 │ │ │ │ ldrb r3, [r5, #967] @ 0x3c7 │ │ │ │ tst r3, #1 │ │ │ │ beq 364f00 │ │ │ │ ldrb r3, [r5, #965] @ 0x3c5 │ │ │ │ cmp r3, #0 │ │ │ │ movne r0, #196 @ 0xc4 │ │ │ │ @@ -237572,15 +237572,15 @@ │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #8 │ │ │ │ sub r2, r2, #1 │ │ │ │ moveq r3, #0 │ │ │ │ strb r2, [r5, #965] @ 0x3c5 │ │ │ │ strb r3, [r5, #964] @ 0x3c4 │ │ │ │ add r0, r5, #920 @ 0x398 │ │ │ │ - bl a886d0 │ │ │ │ + bl a88490 │ │ │ │ mov r0, r5 │ │ │ │ bl 364800 │ │ │ │ mov r0, r4 │ │ │ │ b 364ce4 │ │ │ │ orrs r0, r2, r3 │ │ │ │ beq 364ef0 │ │ │ │ sub r0, r2, #4 │ │ │ │ @@ -237601,74 +237601,74 @@ │ │ │ │ mov r0, #3 │ │ │ │ b 364ce4 │ │ │ │ ldr r1, [pc, #92] @ 364f84 │ │ │ │ ldr r0, [pc, #92] @ 364f88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 364ce0 │ │ │ │ tsteq sl, r4, ror #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq sl, sp, sl, asr lr │ │ │ │ - addseq sl, sp, r4, ror lr │ │ │ │ - addeq r5, r6, ip, asr #29 │ │ │ │ + addseq sl, sp, sl, lsl ip │ │ │ │ + addseq sl, sp, r4, lsr ip │ │ │ │ + addeq r5, r6, ip, lsl #25 │ │ │ │ andeq r0, r0, pc, lsl #6 │ │ │ │ - addseq sl, sp, r8, lsr lr │ │ │ │ - addeq r5, r6, ip, ror #29 │ │ │ │ - addeq r5, r6, r0, lsl #30 │ │ │ │ - addseq sl, sp, r4, lsl #28 │ │ │ │ - addeq r5, r6, r8, lsl lr │ │ │ │ - @ instruction: 0x009dadd4 │ │ │ │ - addeq r5, r6, r8, ror #28 │ │ │ │ - umullseq sl, sp, r0, sp │ │ │ │ - addeq r5, r6, r4, lsl #27 │ │ │ │ - addseq sl, sp, r0, ror #26 │ │ │ │ - addeq r5, r6, r4, lsr sp │ │ │ │ + @ instruction: 0x009dabf8 │ │ │ │ + addeq r5, r6, ip, lsr #25 │ │ │ │ + addeq r5, r6, r0, asr #25 │ │ │ │ + addseq sl, sp, r4, asr #23 │ │ │ │ + ldrdeq r5, [r6], r8 │ │ │ │ + umullseq sl, sp, r4, fp │ │ │ │ + addeq r5, r6, r8, lsr #24 │ │ │ │ + addseq sl, sp, r0, asr fp │ │ │ │ + addeq r5, r6, r4, asr #22 │ │ │ │ + addseq sl, sp, r0, lsr #22 │ │ │ │ + strdeq r5, [r6], r4 │ │ │ │ andeq r0, r0, lr, lsl #6 │ │ │ │ - addseq sl, sp, r0, lsl #25 │ │ │ │ - strdeq r5, [r6], ip │ │ │ │ + addseq sl, sp, r0, asr #20 │ │ │ │ + @ instruction: 0x00865abc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #116] @ 365018 │ │ │ │ ldr r2, [pc, #116] @ 36501c │ │ │ │ ldr r1, [pc, #116] @ 365020 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #84] @ 365024 │ │ │ │ ldr r1, [pc, #84] @ 365028 │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, sp, r0, lsl #24 │ │ │ │ - addeq r5, r6, ip, asr fp │ │ │ │ - addeq r5, r6, r8, ror fp │ │ │ │ + addseq sl, sp, r0, asr #19 │ │ │ │ + addeq r5, r6, ip, lsl r9 │ │ │ │ + addeq r5, r6, r8, lsr r9 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ @ instruction: 0xfffff800 │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -237701,15 +237701,15 @@ │ │ │ │ strbne r7, [r4, #967] @ 0x3c7 │ │ │ │ orr r2, r3, #2 │ │ │ │ tst r1, #2 │ │ │ │ strbne r2, [r4, #967] @ 0x3c7 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #952] @ 0x3b8 │ │ │ │ moveq r1, r3 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ cmp r8, r5 │ │ │ │ bne 365060 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -237718,53 +237718,53 @@ │ │ │ │ ldrb r0, [r0, #920] @ 0x398 │ │ │ │ lsr r0, r0, #5 │ │ │ │ and r0, r0, #1 │ │ │ │ eor r0, r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 36510c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r7, r8, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 365198 │ │ │ │ ldr r2, [pc, #112] @ 36519c │ │ │ │ ldr r1, [pc, #112] @ 3651a0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #84] @ 3651a4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r1, [pc, #72] @ 3651a8 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #56] @ 3651ac │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, sp, r4, lsl fp │ │ │ │ - addeq lr, r4, ip, asr sp │ │ │ │ - @ instruction: 0x0087ddb8 │ │ │ │ + @ instruction: 0x009da8d4 │ │ │ │ + addeq lr, r4, ip, lsl fp │ │ │ │ + addeq sp, r7, r8, ror fp │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ tsteq r6, r0, asr #10 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -237776,56 +237776,56 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr sl, [pc, #148] @ 365290 │ │ │ │ ldr r7, [pc, #148] @ 365294 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r6, #980 @ 0x3d4 │ │ │ │ bl 3812a8 │ │ │ │ ldr r2, [pc, #96] @ 365298 │ │ │ │ add fp, r6, #752 @ 0x2f0 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, fp │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3813a8 │ │ │ │ - addseq sl, sp, ip, ror sl │ │ │ │ - strdeq r5, [r6], r4 │ │ │ │ - addeq r5, r6, r0, asr #21 │ │ │ │ - addeq ip, r5, r0, lsr r6 │ │ │ │ - addeq ip, r5, r4, asr #12 │ │ │ │ + addseq sl, sp, ip, lsr r8 │ │ │ │ + @ instruction: 0x008658b4 │ │ │ │ + addeq r5, r6, r0, lsl #17 │ │ │ │ + strdeq ip, [r5], r0 │ │ │ │ + addeq ip, r5, r4, lsl #8 │ │ │ │ adceq r7, r8, r0, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #116] @ 365328 │ │ │ │ ldr r2, [pc, #116] @ 36532c │ │ │ │ @@ -237833,38 +237833,38 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #84] @ 365334 │ │ │ │ ldr r1, [pc, #84] @ 365338 │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp, #4] │ │ │ │ add r0, r0, #948 @ 0x3b4 │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, sp, ip, lsl #19 │ │ │ │ - ldrdeq r5, [r6], ip │ │ │ │ - strdeq r5, [r6], ip │ │ │ │ + addseq sl, sp, ip, asr #14 │ │ │ │ + umulleq r5, r6, ip, r7 │ │ │ │ + @ instruction: 0x008657bc │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ @ instruction: 0xfffffdf8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 3653b8 │ │ │ │ @@ -237873,15 +237873,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #59 @ 0x3b │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r2, r3, #944 @ 0x3b0 │ │ │ │ mov r0, #192 @ 0xc0 │ │ │ │ str r0, [r3, #920] @ 0x398 │ │ │ │ @@ -237889,18 +237889,18 @@ │ │ │ │ str r1, [r3, #928] @ 0x3a0 │ │ │ │ str r1, [r3, #932] @ 0x3a4 │ │ │ │ strd r4, [r2, #-8] │ │ │ │ str r1, [r3, #944] @ 0x3b0 │ │ │ │ ldr r0, [r3, #980] @ 0x3d4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c4e8 │ │ │ │ - addseq sl, sp, ip, ror #17 │ │ │ │ - addeq r5, r6, r0, asr #18 │ │ │ │ - addeq r5, r6, r0, ror #18 │ │ │ │ + b 92c2a8 │ │ │ │ + addseq sl, sp, ip, lsr #13 │ │ │ │ + addeq r5, r6, r0, lsl #14 │ │ │ │ + addeq r5, r6, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #636] @ 365658 │ │ │ │ ldr lr, [pc, #636] @ 36565c │ │ │ │ ldr ip, [pc, #636] @ 365660 │ │ │ │ @@ -237916,15 +237916,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #576] @ 36566c │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ ldr r6, [pc, #572] @ 365670 │ │ │ │ bics r2, r2, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ beq 365494 │ │ │ │ @@ -237954,15 +237954,15 @@ │ │ │ │ orr r2, r2, #32 │ │ │ │ and r3, r3, r2 │ │ │ │ ands r1, r3, #224 @ 0xe0 │ │ │ │ ldrb r3, [r5] │ │ │ │ movne r1, #1 │ │ │ │ str r3, [r4, #924] @ 0x39c │ │ │ │ str r2, [r4, #920] @ 0x398 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r3, [pc, #432] @ 365674 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 365454 │ │ │ │ ldr r3, [pc, #420] @ 36567c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -237984,23 +237984,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 365688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 365454 │ │ │ │ ldr r3, [pc, #300] @ 36568c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 365454 │ │ │ │ ldr r3, [pc, #268] @ 365680 │ │ │ │ @@ -238017,22 +238017,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 365690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 365454 │ │ │ │ ldr r2, [pc, #180] @ 365694 │ │ │ │ ldr r3, [pc, #124] @ 365660 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -238040,15 +238040,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 365654 │ │ │ │ ldr r0, [pc, #148] @ 365698 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r2, [pc, #128] @ 36569c │ │ │ │ ldr r3, [pc, #64] @ 365660 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -238056,35 +238056,35 @@ │ │ │ │ bne 365654 │ │ │ │ ldr r0, [pc, #96] @ 3656a0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq sl, sp, r4, ror #16 │ │ │ │ + addseq sl, sp, r4, lsr #12 │ │ │ │ tsteq sl, ip, lsl sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq lr, r4, r4, sl │ │ │ │ - addeq sp, r7, ip, ror #21 │ │ │ │ + addeq lr, r4, r4, asr r8 │ │ │ │ + addeq sp, r7, ip, lsr #17 │ │ │ │ andeq r2, r0, r4 │ │ │ │ ldrdeq r3, [sl, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq sl, r8, r9, r3 │ │ │ │ andeq r6, r0, r0, ror #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - strdeq r5, [r6], r8 │ │ │ │ + @ instruction: 0x008655b8 │ │ │ │ andeq r4, r0, r8, lsr #25 │ │ │ │ - addeq r5, r6, ip, lsl #14 │ │ │ │ + addeq r5, r6, ip, asr #9 │ │ │ │ tsteq sl, r4, lsr #16 │ │ │ │ - addeq r5, r6, r0, lsl r7 │ │ │ │ + ldrdeq r5, [r6], r0 │ │ │ │ smlatteq sl, r8, r7, r3 │ │ │ │ - addeq r5, r6, r0, asr #14 │ │ │ │ + addeq r5, r6, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #616] @ 365928 │ │ │ │ mov r6, r3 │ │ │ │ @@ -238102,15 +238102,15 @@ │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #564] @ 36593c │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r5, #25 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcc 365738 │ │ │ │ ldr r3, [pc, #540] @ 365940 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -238163,31 +238163,31 @@ │ │ │ │ mov sl, #0 │ │ │ │ b 365760 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ add r0, r4, #948 @ 0x3b4 │ │ │ │ bic r3, r3, #32 │ │ │ │ str r3, [r4, #920] @ 0x398 │ │ │ │ ldr r9, [r4, #924] @ 0x39c │ │ │ │ - bl a886d0 │ │ │ │ + bl a88490 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ mov sl, #0 │ │ │ │ and r3, r3, r2 │ │ │ │ tst r3, #224 @ 0xe0 │ │ │ │ ldr r0, [r4, #980] @ 0x3d4 │ │ │ │ lsl r9, r9, #22 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, sl │ │ │ │ lsr r9, r9, #22 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 365760 │ │ │ │ add r0, r4, #948 @ 0x3b4 │ │ │ │ ldr r9, [r4, #920] @ 0x398 │ │ │ │ mov sl, #0 │ │ │ │ - bl a886d0 │ │ │ │ + bl a88490 │ │ │ │ b 365760 │ │ │ │ ldr r3, [pc, #260] @ 365950 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 365774 │ │ │ │ ldr r3, [pc, #224] @ 365940 │ │ │ │ @@ -238204,64 +238204,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 365958 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 365774 │ │ │ │ ldr r1, [pc, #120] @ 36595c │ │ │ │ ldr r0, [pc, #120] @ 365960 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 365730 │ │ │ │ ldr r0, [pc, #92] @ 365964 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 365774 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r0, asr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sl, sp, r0, ror #10 │ │ │ │ - strdeq sp, [r7], ip │ │ │ │ - addeq lr, r4, r4, lsr #15 │ │ │ │ + addseq sl, sp, r0, lsr #6 │ │ │ │ + @ instruction: 0x0087d5bc │ │ │ │ + addeq lr, r4, r4, ror #10 │ │ │ │ strdeq r3, [sl, -r0] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x009da4d0 │ │ │ │ + umullseq sl, sp, r0, r2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq sl, r8, r6, r3 │ │ │ │ andeq r4, r0, r4, ror #4 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r5, [r6], ip │ │ │ │ - addseq sl, sp, r0, ror #6 │ │ │ │ - addeq ip, r5, ip, asr #24 │ │ │ │ - addeq r5, r6, r8, ror #9 │ │ │ │ + umulleq r5, r6, ip, r2 │ │ │ │ + addseq sl, sp, r0, lsr #2 │ │ │ │ + addeq ip, r5, ip, lsl #20 │ │ │ │ + addeq r5, r6, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #640] @ 365c04 │ │ │ │ mov r6, r3 │ │ │ │ @@ -238281,15 +238281,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r8, [pc, #596] @ 365c18 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #572] @ 365c1c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [sp, #31] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -238335,25 +238335,25 @@ │ │ │ │ ldr r1, [r5, #920] @ 0x398 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ and r1, r1, r7 │ │ │ │ ands r1, r1, #224 @ 0xe0 │ │ │ │ str r7, [r5, #932] @ 0x3a4 │ │ │ │ beq 365aac │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 365a18 │ │ │ │ str r7, [r5, #928] @ 0x3a0 │ │ │ │ b 365a18 │ │ │ │ cmp r7, #61440 @ 0xf000 │ │ │ │ bcs 365a18 │ │ │ │ add r1, sp, #31 │ │ │ │ mov r2, #1 │ │ │ │ add r0, r5, #948 @ 0x3b4 │ │ │ │ strb r7, [sp, #31] │ │ │ │ - bl a88148 │ │ │ │ + bl a87f08 │ │ │ │ ldr r3, [r5, #920] @ 0x398 │ │ │ │ ldr r1, [r5, #932] @ 0x3a4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #224 @ 0xe0 │ │ │ │ ldr r0, [r5, #980] @ 0x3d4 │ │ │ │ str r3, [r5, #920] @ 0x398 │ │ │ │ @@ -238388,101 +238388,101 @@ │ │ │ │ beq 365be0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 365c34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3659f8 │ │ │ │ ldr r1, [pc, #116] @ 365c38 │ │ │ │ ldr r0, [pc, #116] @ 365c3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 365a18 │ │ │ │ ldr r0, [pc, #88] @ 365c40 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3659f8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, ip, ror r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umullseq sl, sp, ip, r2 │ │ │ │ - addeq sp, r7, r4, asr #10 │ │ │ │ - ldrdeq lr, [r4], r4 │ │ │ │ + addseq sl, sp, ip, asr r0 │ │ │ │ + addeq sp, r7, r4, lsl #6 │ │ │ │ + umulleq lr, r4, r4, r2 │ │ │ │ tsteq sl, r8, lsr #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlatteq sl, r4, r3, r3 │ │ │ │ - addseq sl, sp, r9, asr #3 │ │ │ │ + addseq r9, sp, r9, lsl #31 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r5, r6, r0, lsl #5 │ │ │ │ - addseq sl, sp, r0, lsl #1 │ │ │ │ - addeq ip, r5, ip, ror #18 │ │ │ │ - addeq r5, r6, ip, lsl #5 │ │ │ │ + addeq r5, r6, r0, asr #32 │ │ │ │ + addseq r9, sp, r0, asr #28 │ │ │ │ + addeq ip, r5, ip, lsr #14 │ │ │ │ + addeq r5, r6, ip, asr #32 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrb r0, [r0, #944] @ 0x3b0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ and r0, r0, #1 │ │ │ │ eor r0, r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ 365c6c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930098 │ │ │ │ + b 92fe58 │ │ │ │ adceq r6, r8, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 365cd0 │ │ │ │ ldr r2, [pc, #72] @ 365cd4 │ │ │ │ ldr r1, [pc, #72] @ 365cd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sl, sp, r0, ror r0 │ │ │ │ - addeq r5, r6, r0, lsr #4 │ │ │ │ - addeq r5, r6, r0, asr #4 │ │ │ │ + addseq r9, sp, r0, lsr lr │ │ │ │ + addeq r4, r6, r0, ror #31 │ │ │ │ + addeq r5, r6, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 365da0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -238490,33 +238490,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 365da4 │ │ │ │ ldr r1, [pc, #156] @ 365da8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #136] @ 365dac │ │ │ │ ldr r1, [pc, #136] @ 365db0 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #104] @ 365db4 │ │ │ │ ldr r1, [pc, #104] @ 365db8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #80] @ 365dbc │ │ │ │ ldr r2, [pc, #80] @ 365dc0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -238524,19 +238524,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq sl, sp, ip │ │ │ │ - umulleq lr, r4, r0, r1 │ │ │ │ - addeq sp, r7, r8, ror #3 │ │ │ │ - addeq lr, r4, ip, lsl #3 │ │ │ │ - addeq lr, r4, r4, lsr #3 │ │ │ │ + addseq r9, sp, ip, asr #27 │ │ │ │ + addeq sp, r4, r0, asr pc │ │ │ │ + addeq ip, r7, r8, lsr #31 │ │ │ │ + addeq sp, r4, ip, asr #30 │ │ │ │ + addeq sp, r4, r4, ror #30 │ │ │ │ @ instruction: 0x000014b8 │ │ │ │ smlabbeq r6, r0, r9, r0 │ │ │ │ adceq r6, r8, r4, lsr #13 │ │ │ │ andeq r1, r0, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -238575,15 +238575,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 365ea4 │ │ │ │ ldr r0, [pc, #536] @ 366080 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 365ea4 │ │ │ │ mov r4, #1 │ │ │ │ lsr r9, r2, #27 │ │ │ │ and r9, r9, #2 │ │ │ │ lsl r3, r2, #19 │ │ │ │ orr r9, r9, r3, lsr #31 │ │ │ │ cmp r9, #3 │ │ │ │ @@ -238624,30 +238624,30 @@ │ │ │ │ lsrne sl, sl, #1 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ moveq sl, #0 │ │ │ │ beq 365f40 │ │ │ │ add r1, pc, #312 @ 0x138 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r1, sl │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [pc, #324] @ 36608c │ │ │ │ add r0, r5, #960 @ 0x3c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r9, lsl #2 │ │ │ │ ldr r5, [r3, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #1 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl a8838c │ │ │ │ + bl a8814c │ │ │ │ ldr r3, [pc, #280] @ 366090 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 365ea4 │ │ │ │ ldr r3, [pc, #264] @ 366094 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -238667,66 +238667,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 36609c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 365ea4 │ │ │ │ ldr r3, [pc, #104] @ 36607c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 365ea4 │ │ │ │ ldr r0, [pc, #120] @ 3660a0 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 365ea4 │ │ │ │ ldr r0, [pc, #104] @ 3660a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 365ea4 │ │ │ │ ldr r0, [pc, #92] @ 3660a8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 365ea4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea18874 <__bss_end__@@Base+0xfd4fa9a4> │ │ │ │ tsteq sl, r0, lsr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r2, [sl, -r8] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r5, r6, r8, lsl #1 │ │ │ │ + addeq r4, r6, r8, asr #28 │ │ │ │ tsteq sl, r8, asr pc │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ - @ instruction: 0x009d9db8 │ │ │ │ + addseq r9, sp, r8, ror fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, r8, rrx │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r6, r8, ror pc │ │ │ │ - addeq r4, r6, r0, lsr pc │ │ │ │ + addeq r4, r6, r8, lsr sp │ │ │ │ strdeq r4, [r6], r0 │ │ │ │ - umulleq r4, r6, r4, pc @ │ │ │ │ + @ instruction: 0x00864cb0 │ │ │ │ + addeq r4, r6, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 365dc4 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -238751,15 +238751,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 366188 │ │ │ │ ldr r2, [r0, #928] @ 0x3a0 │ │ │ │ tst r2, #4194304 @ 0x400000 │ │ │ │ beq 366188 │ │ │ │ ldr r0, [r4, #992] @ 0x3e0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r3, [pc, #768] @ 366438 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 366318 │ │ │ │ ldr r2, [pc, #752] @ 36643c │ │ │ │ ldr r3, [pc, #736] @ 366430 │ │ │ │ @@ -238830,15 +238830,15 @@ │ │ │ │ tst r3, #1 │ │ │ │ beq 366260 │ │ │ │ ldr r3, [r4, #920] @ 0x398 │ │ │ │ tst r3, #256 @ 0x100 │ │ │ │ bne 366124 │ │ │ │ ldr r0, [r4, #992] @ 0x3e0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r3, [pc, #452] @ 366438 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 366144 │ │ │ │ ldr r3, [pc, #440] @ 366440 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -238858,21 +238858,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 36644c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 366144 │ │ │ │ ldr r2, [r4, #920] @ 0x398 │ │ │ │ tst r2, #32 │ │ │ │ bne 366124 │ │ │ │ b 3661a4 │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ tst r2, #1024 @ 0x400 │ │ │ │ @@ -238897,22 +238897,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 366454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 366144 │ │ │ │ ldr r2, [r4, #920] @ 0x398 │ │ │ │ tst r2, #16 │ │ │ │ bne 366124 │ │ │ │ b 36622c │ │ │ │ tst r3, #2 │ │ │ │ beq 36624c │ │ │ │ @@ -238927,45 +238927,45 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3663f0 │ │ │ │ ldr r0, [pc, #124] @ 36645c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #100] @ 366460 │ │ │ │ ldr r3, [pc, #48] @ 366430 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3663f0 │ │ │ │ ldr r0, [pc, #68] @ 366464 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ tsteq sl, ip, lsl sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r4, lsl #26 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010a2cb8 │ │ │ │ andeq r3, r0, ip, lsr r3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r6, ip, asr #27 │ │ │ │ + addeq r4, r6, ip, lsl #23 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - @ instruction: 0x00864cb0 │ │ │ │ + addeq r4, r6, r0, ror sl │ │ │ │ tsteq sl, r8, asr #20 │ │ │ │ - addeq r4, r6, r0, lsr #25 │ │ │ │ + addeq r4, r6, r0, ror #20 │ │ │ │ tsteq sl, r8, lsl #20 │ │ │ │ - ldrdeq r4, [r6], ip │ │ │ │ + umulleq r4, r6, ip, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #41 @ 0x29 │ │ │ │ mov r4, r2 │ │ │ │ @@ -239071,55 +239071,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3666c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3664e4 │ │ │ │ ldr r1, [pc, #100] @ 3666c4 │ │ │ │ ldr r0, [pc, #100] @ 3666c8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3664c8 │ │ │ │ ldr r0, [pc, #72] @ 3666cc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3664e4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r4, ror r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r4, ror #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq sl, r8, lsl r9 │ │ │ │ - addseq r9, sp, r4, lsl #15 │ │ │ │ + addseq r9, sp, r4, asr #10 │ │ │ │ andeq r5, r0, r4, ror #28 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r4, [r6], ip │ │ │ │ - addseq r9, sp, r0, lsr #13 │ │ │ │ - addeq fp, r5, r8, asr #29 │ │ │ │ - addeq r4, r6, r4, ror #21 │ │ │ │ + umulleq r4, r6, ip, r8 │ │ │ │ + addseq r9, sp, r0, ror #8 │ │ │ │ + addeq fp, r5, r8, lsl #25 │ │ │ │ + addeq r4, r6, r4, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #600] @ 366940 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -239134,15 +239134,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #544] @ 366954 │ │ │ │ mov r2, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r0, #920] @ 0x398 │ │ │ │ ldr r3, [r0, #952] @ 0x3b8 │ │ │ │ tst r1, #8 │ │ │ │ str r2, [r0, #996] @ 0x3e4 │ │ │ │ @@ -239168,15 +239168,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r7, r0, #960 @ 0x3c0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r7 │ │ │ │ - bl a8812c │ │ │ │ + bl a87eec │ │ │ │ cmp r0, #0 │ │ │ │ ble 3667e8 │ │ │ │ ldr r3, [pc, #408] @ 36695c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 366898 │ │ │ │ @@ -239187,15 +239187,15 @@ │ │ │ │ bl 3660d0 │ │ │ │ b 366760 │ │ │ │ ldr r2, [pc, #368] @ 366960 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ - bl a88ff4 │ │ │ │ + bl a88db4 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #996] @ 0x3e4 │ │ │ │ beq 3667bc │ │ │ │ ldr r3, [pc, #328] @ 36695c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -239218,21 +239218,21 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #224] @ 366970 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 366760 │ │ │ │ ldr r3, [pc, #212] @ 366974 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3667d0 │ │ │ │ ldr r3, [pc, #180] @ 366968 │ │ │ │ @@ -239249,50 +239249,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 366978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3667d0 │ │ │ │ ldr r0, [pc, #92] @ 36697c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3667d0 │ │ │ │ ldr r0, [pc, #76] @ 366980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 366760 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r9, sp, r8, lsl r6 │ │ │ │ + @ instruction: 0x009d93d8 │ │ │ │ tsteq sl, r8, lsl #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r4, r6, r4, asr #15 │ │ │ │ - addeq r4, r6, r4, lsr #15 │ │ │ │ + addeq r4, r6, r4, lsl #11 │ │ │ │ + addeq r4, r6, r4, ror #10 │ │ │ │ ldrdeq r2, [sl, -r0] │ │ │ │ @ instruction: 0x010a269c │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffed4 │ │ │ │ andeq r3, r0, r0, asr #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r4, r6, r0, lsl r9 │ │ │ │ + ldrdeq r4, [r6], r0 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - addeq r4, r6, ip, lsr #18 │ │ │ │ - addeq r4, r6, r0, ror #18 │ │ │ │ - addeq r4, r6, r0, asr #17 │ │ │ │ + addeq r4, r6, ip, ror #13 │ │ │ │ + addeq r4, r6, r0, lsr #14 │ │ │ │ + addeq r4, r6, r0, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #984] @ 366d74 │ │ │ │ ldr r1, [pc, #984] @ 366d78 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -239379,15 +239379,15 @@ │ │ │ │ ldr r1, [pc, #688] @ 366d98 │ │ │ │ ldr r0, [pc, #688] @ 366d9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #128 @ 0x80 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ ldr r2, [pc, #660] @ 366da0 │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r4, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #608] @ 366d78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -239504,22 +239504,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 366dc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3669e0 │ │ │ │ ldr r2, [pc, #176] @ 366dcc │ │ │ │ ldr r3, [pc, #88] @ 366d78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -239531,46 +239531,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #128 @ 0x80 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r0, [pc, #112] @ 366dd8 │ │ │ │ str r8, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3669e0 │ │ │ │ tsteq sl, r8, ror #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r8, asr #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ strdeq r2, [sl, -ip] │ │ │ │ - umullseq r9, sp, r1, r2 │ │ │ │ + addseq r9, sp, r1, asr r0 │ │ │ │ @ instruction: 0x010a2394 │ │ │ │ tsteq sl, r0, asr #6 │ │ │ │ - addseq r9, sp, r8, lsl r2 │ │ │ │ - addeq r4, r6, r4, ror #16 │ │ │ │ + @ instruction: 0x009d8fd8 │ │ │ │ + addeq r4, r6, r4, lsr #12 │ │ │ │ strdeq r2, [sl, -r0] │ │ │ │ smlatbeq sl, r8, r2, r2 │ │ │ │ - addseq r9, sp, r0, lsl #3 │ │ │ │ - @ instruction: 0x008647b4 │ │ │ │ + addseq r8, sp, r0, asr #30 │ │ │ │ + addeq r4, r6, r4, ror r5 │ │ │ │ tsteq sl, r0, ror #4 │ │ │ │ tsteq sl, r8, lsr #4 │ │ │ │ smlatteq sl, r8, r1, r2 │ │ │ │ smlabbeq sl, ip, r1, r2 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008645b4 │ │ │ │ + addeq r4, r6, r4, ror r3 │ │ │ │ smlatteq sl, r8, r0, r2 │ │ │ │ - addseq r8, sp, r0, asr #31 │ │ │ │ - strdeq fp, [r5], r0 │ │ │ │ - umulleq r4, r6, r8, r5 │ │ │ │ + addseq r8, sp, r0, lsl #27 │ │ │ │ + @ instruction: 0x0085b5b0 │ │ │ │ + addeq r4, r6, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #760] @ 3670ec │ │ │ │ ldr ip, [pc, #760] @ 3670f0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -239656,22 +239656,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 367110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 366e64 │ │ │ │ ldr r3, [pc, #408] @ 367114 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 366e64 │ │ │ │ ldr r3, [pc, #376] @ 367108 │ │ │ │ @@ -239687,22 +239687,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 367118 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 366e64 │ │ │ │ ldr r3, [pc, #292] @ 36711c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 366ea0 │ │ │ │ ldr r3, [pc, #252] @ 367108 │ │ │ │ @@ -239721,28 +239721,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 367120 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 366ea0 │ │ │ │ ldr r0, [pc, #160] @ 367124 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 366e64 │ │ │ │ ldr r2, [pc, #144] @ 367128 │ │ │ │ ldr r3, [pc, #84] @ 3670f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -239751,109 +239751,109 @@ │ │ │ │ bne 3670e8 │ │ │ │ ldr r0, [pc, #112] @ 36712c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r0, [pc, #88] @ 367130 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 366e64 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, r0, lsl r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r1, [sl, -r8] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010a1f98 │ │ │ │ tsteq sl, ip, asr pc │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008644b8 │ │ │ │ + addeq r4, r6, r8, ror r2 │ │ │ │ andeq r2, r0, r0, ror #1 │ │ │ │ - strdeq r4, [r6], r8 │ │ │ │ + @ instruction: 0x008642b8 │ │ │ │ andeq r2, r0, ip, lsl r8 │ │ │ │ - strdeq r4, [r6], r8 │ │ │ │ - addeq r4, r6, r0, lsr #9 │ │ │ │ + strheq r4, [r6], r8 │ │ │ │ + addeq r4, r6, r0, ror #4 │ │ │ │ tsteq sl, ip, ror #26 │ │ │ │ - addeq r4, r6, r0, lsl r3 │ │ │ │ - addeq r4, r6, ip, lsr #7 │ │ │ │ + ldrdeq r4, [r6], r0 │ │ │ │ + addeq r4, r6, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 367194 │ │ │ │ ldr r2, [pc, #72] @ 367198 │ │ │ │ ldr r1, [pc, #72] @ 36719c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r8, sp, ip, lsr #23 │ │ │ │ - addeq r3, r6, ip, asr sp │ │ │ │ - addeq r3, r6, ip, ror sp │ │ │ │ + addseq r8, sp, ip, ror #18 │ │ │ │ + addeq r3, r6, ip, lsl fp │ │ │ │ + addeq r3, r6, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 367200 │ │ │ │ ldr r2, [pc, #72] @ 367204 │ │ │ │ ldr r1, [pc, #72] @ 367208 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r8, sp, r0, asr #22 │ │ │ │ - strdeq r3, [r6], r0 │ │ │ │ - addeq r3, r6, r0, lsl sp │ │ │ │ + addseq r8, sp, r0, lsl #18 │ │ │ │ + @ instruction: 0x00863ab0 │ │ │ │ + ldrdeq r3, [r6], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #140] @ 3672b0 │ │ │ │ ldr r2, [pc, #140] @ 3672b4 │ │ │ │ ldr r1, [pc, #140] @ 3672b8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r4, #944 @ 0x3b0 │ │ │ │ add r0, r0, #928 @ 0x3a0 │ │ │ │ strd r2, [r0, #-8] │ │ │ │ @@ -239872,17 +239872,17 @@ │ │ │ │ b 3660d0 │ │ │ │ bl 27d21c │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #996] @ 0x3e4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3660d0 │ │ │ │ - @ instruction: 0x009d8ad8 │ │ │ │ - addeq r3, r6, r0, lsl #25 │ │ │ │ - addeq r3, r6, r0, lsr #25 │ │ │ │ + umullseq r8, sp, r8, r8 │ │ │ │ + addeq r3, r6, r0, asr #20 │ │ │ │ + addeq r3, r6, r0, ror #20 │ │ │ │ andeq r0, r0, #192 @ 0xc0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #300] @ 367404 │ │ │ │ ldr ip, [pc, #300] @ 367408 │ │ │ │ @@ -239908,32 +239908,32 @@ │ │ │ │ ldr r1, [pc, #240] @ 36741c │ │ │ │ add r3, r5, #104 @ 0x68 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3673cc │ │ │ │ ldr r2, [pc, #196] @ 367420 │ │ │ │ ldr r1, [pc, #196] @ 367424 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r0, r3, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #960 @ 0x3c0 │ │ │ │ str r3, [sp] │ │ │ │ - bl a88e58 │ │ │ │ + bl a88c18 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ ldr r2, [pc, #152] @ 367428 │ │ │ │ ldr r3, [pc, #116] @ 367408 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -239951,32 +239951,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 367430 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #156 @ 0x9c │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ b 367388 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, ip, lsr #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq sl, r8, lsl #22 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq r8, sp, ip, ror #19 │ │ │ │ - addeq r3, r6, r4, lsl #23 │ │ │ │ - addeq r3, r6, r0, lsr #23 │ │ │ │ + addseq r8, sp, ip, lsr #15 │ │ │ │ + addeq r3, r6, r4, asr #18 │ │ │ │ + addeq r3, r6, r0, ror #18 │ │ │ │ @ instruction: 0xfffffa68 │ │ │ │ @ instruction: 0xffffe8dc │ │ │ │ tsteq sl, r4, ror sl │ │ │ │ - addeq r4, r6, r8, lsr #3 │ │ │ │ - addeq r4, r6, r4, lsl #3 │ │ │ │ + addeq r3, r6, r8, ror #30 │ │ │ │ + addeq r3, r6, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #284] @ 367568 │ │ │ │ ldr r9, [pc, #284] @ 36756c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -239985,87 +239985,87 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r5, #104 @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [pc, #244] @ 367574 │ │ │ │ ldr r7, [pc, #244] @ 367578 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #1024 @ 0x400 │ │ │ │ mov fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #188 @ 0xbc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r4, #992 @ 0x3e0 │ │ │ │ bl 3812a8 │ │ │ │ ldr r2, [pc, #184] @ 36757c │ │ │ │ str r9, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, r4, #752 @ 0x2f0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #19 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r9 │ │ │ │ bl 3813a8 │ │ │ │ ldr r2, [pc, #112] @ 367580 │ │ │ │ ldr r1, [pc, #112] @ 367584 │ │ │ │ add r5, r5, #204 @ 0xcc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #84] @ 367588 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp] │ │ │ │ - bl 92dc78 │ │ │ │ + bl 92da38 │ │ │ │ str r0, [r4, #956] @ 0x3bc │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x009d88b4 │ │ │ │ - addeq r3, r6, r0, lsl #21 │ │ │ │ - addeq r3, r6, ip, asr #20 │ │ │ │ - addeq sl, r5, ip, lsr #7 │ │ │ │ - addeq sl, r5, r0, asr #7 │ │ │ │ + addseq r8, sp, r4, ror r6 │ │ │ │ + addeq r3, r6, r0, asr #16 │ │ │ │ + addeq r3, r6, ip, lsl #16 │ │ │ │ + addeq sl, r5, ip, ror #2 │ │ │ │ + addeq sl, r5, r0, lsl #3 │ │ │ │ adceq r4, r8, ip, asr #30 │ │ │ │ - addeq ip, r4, r4, lsl #19 │ │ │ │ - addeq fp, r7, r0, ror #19 │ │ │ │ - addeq r2, r6, r8, lsr r3 │ │ │ │ + addeq ip, r4, r4, asr #14 │ │ │ │ + addeq fp, r7, r0, lsr #15 │ │ │ │ + strdeq r2, [r6], r8 │ │ │ │ ldr r0, [pc, #4] @ 367598 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ @ instruction: 0x00a84fb4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 3675ac │ │ │ │ add r0, pc, r0 │ │ │ │ b 38056c │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -240086,15 +240086,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #1044] @ 367a28 │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -240186,15 +240186,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 367704 │ │ │ │ ldrd r0, [r4, #112] @ 0x70 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -240209,15 +240209,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 367704 │ │ │ │ ldr r3, [pc, #588] @ 367a50 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r8, [r4, #96] @ 0x60 │ │ │ │ @@ -240232,15 +240232,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 367704 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -240269,28 +240269,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 367704 │ │ │ │ ldr r3, [pc, #376] @ 367a6c │ │ │ │ ldr ip, [pc, #376] @ 367a70 │ │ │ │ ldr lr, [r4, #128] @ 0x80 │ │ │ │ ldr r1, [pc, #372] @ 367a74 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 367704 │ │ │ │ ldrb r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 367758 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -240302,28 +240302,28 @@ │ │ │ │ ldr r1, [pc, #296] @ 367a7c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 367704 │ │ │ │ ldr r3, [pc, #264] @ 367a80 │ │ │ │ ldr ip, [pc, #264] @ 367a84 │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ ldr r1, [pc, #260] @ 367a88 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 367704 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r6, [sp] │ │ │ │ @@ -240342,110 +240342,110 @@ │ │ │ │ ldr r1, [pc, #156] @ 367a90 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 367704 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r8, sp, r0, lsl #16 │ │ │ │ + addseq r8, sp, r0, asr #11 │ │ │ │ tsteq sl, r4, lsr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq ip, pc, r0, asr r8 @ │ │ │ │ - addeq r4, r6, r4 │ │ │ │ + addeq ip, pc, r0, lsl r6 @ │ │ │ │ + addeq r3, r6, r4, asr #27 │ │ │ │ strdeq r1, [sl, -r0] │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r3, r0, r4, ror #6 │ │ │ │ strdeq r1, [sl, -r8] │ │ │ │ - addseq r8, sp, r4, asr r6 │ │ │ │ - addeq r3, r6, r0, asr #29 │ │ │ │ - umulleq r3, r6, ip, lr │ │ │ │ - @ instruction: 0x009d85f8 │ │ │ │ - addeq r3, r6, r4, lsr #29 │ │ │ │ - addeq r3, r6, r0, asr #28 │ │ │ │ + addseq r8, sp, r4, lsl r4 │ │ │ │ + addeq r3, r6, r0, lsl #25 │ │ │ │ + addeq r3, r6, ip, asr ip │ │ │ │ + @ instruction: 0x009d83b8 │ │ │ │ + addeq r3, r6, r4, ror #24 │ │ │ │ + addeq r3, r6, r0, lsl #24 │ │ │ │ muleq r0, ip, ip │ │ │ │ - umullseq r8, sp, ip, r5 │ │ │ │ - addeq r3, r6, ip, lsl #29 │ │ │ │ - addeq r3, r6, r4, ror #27 │ │ │ │ - addseq r8, sp, r8, lsl #10 │ │ │ │ - addeq r3, r6, r4, lsr #28 │ │ │ │ - addeq r3, r6, r0, asr sp │ │ │ │ - @ instruction: 0x009d84d4 │ │ │ │ - umulleq r3, r6, ip, lr │ │ │ │ - addeq r3, r6, ip, lsl sp │ │ │ │ - addeq r3, r6, r4, asr #27 │ │ │ │ - addeq r3, r6, ip, asr #25 │ │ │ │ - addseq r8, sp, r0, asr r4 │ │ │ │ - strdeq r3, [r6], r0 │ │ │ │ - umulleq r3, r6, r8, ip │ │ │ │ - addeq r3, r6, r0, ror #26 │ │ │ │ - addeq r3, r6, ip, lsr #24 │ │ │ │ + addseq r8, sp, ip, asr r3 │ │ │ │ + addeq r3, r6, ip, asr #24 │ │ │ │ + addeq r3, r6, r4, lsr #23 │ │ │ │ + addseq r8, sp, r8, asr #5 │ │ │ │ + addeq r3, r6, r4, ror #23 │ │ │ │ + addeq r3, r6, r0, lsl fp │ │ │ │ + umullseq r8, sp, r4, r2 │ │ │ │ + addeq r3, r6, ip, asr ip │ │ │ │ + ldrdeq r3, [r6], ip │ │ │ │ + addeq r3, r6, r4, lsl #23 │ │ │ │ + addeq r3, r6, ip, lsl #21 │ │ │ │ + addseq r8, sp, r0, lsl r2 │ │ │ │ + @ instruction: 0x00863bb0 │ │ │ │ + addeq r3, r6, r8, asr sl │ │ │ │ + addeq r3, r6, r0, lsr #22 │ │ │ │ + addeq r3, r6, ip, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 367b34 │ │ │ │ ldr r2, [pc, #136] @ 367b38 │ │ │ │ ldr r1, [pc, #136] @ 367b3c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr ip, [pc, #104] @ 367b40 │ │ │ │ ldr r3, [pc, #104] @ 367b44 │ │ │ │ ldr r1, [pc, #104] @ 367b48 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 367b4c │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r8, sp, r4, lsr #6 │ │ │ │ - ldrdeq ip, [r4], r8 │ │ │ │ - addeq fp, r7, r4, lsr r4 │ │ │ │ + addseq r8, sp, r4, ror #1 │ │ │ │ + umulleq ip, r4, r8, r1 │ │ │ │ + strdeq fp, [r7], r4 │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ tsteq r5, ip, lsl ip │ │ │ │ - @ instruction: 0x00863cb0 │ │ │ │ + addeq r3, r6, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #284] @ 367c84 │ │ │ │ ldr r2, [pc, #284] @ 367c88 │ │ │ │ ldr r1, [pc, #284] @ 367c8c │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 367c40 │ │ │ │ ldrb r5, [r4, #120] @ 0x78 │ │ │ │ cmp r5, #0 │ │ │ │ beq 367c20 │ │ │ │ @@ -240462,28 +240462,28 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #104] @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8ef940 │ │ │ │ + bl 8ef700 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -240501,23 +240501,23 @@ │ │ │ │ ldr r0, [pc, #40] @ 367c98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r8, sp, r4, ror #4 │ │ │ │ - addeq r3, r6, r4, lsl #21 │ │ │ │ - ldrdeq ip, [pc], r0 │ │ │ │ - addseq r8, sp, r8, ror #2 │ │ │ │ - @ instruction: 0x008639b0 │ │ │ │ - addeq r3, r6, r4, asr fp │ │ │ │ + addseq r8, sp, r4, lsr #32 │ │ │ │ + addeq r3, r6, r4, asr #16 │ │ │ │ + umulleq ip, pc, r0, r0 @ │ │ │ │ + addseq r7, sp, r8, lsr #30 │ │ │ │ + addeq r3, r6, r0, ror r7 │ │ │ │ + addeq r3, r6, r4, lsl r9 │ │ │ │ ldr r0, [pc, #4] @ 367ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ ldrdeq r4, [r8], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #1056] @ 3680e4 │ │ │ │ ldr lr, [pc, #1056] @ 3680e8 │ │ │ │ @@ -240532,15 +240532,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r5, [pc, #1004] @ 3680f8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ ldr r9, [r0, #112] @ 0x70 │ │ │ │ cmp r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 367f08 │ │ │ │ @@ -240558,24 +240558,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 36e924 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 367fd4 │ │ │ │ ldr r9, [pc, #916] @ 368100 │ │ │ │ - bl 92a138 │ │ │ │ + bl 929ef8 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #908] @ 368104 │ │ │ │ ldr r1, [pc, #908] @ 368108 │ │ │ │ add r3, r9, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrd r2, [r4, #96] @ 0x60 │ │ │ │ ldr r8, [r0, #20] │ │ │ │ ldr r0, [pc, #876] @ 36810c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cc28 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -240644,15 +240644,15 @@ │ │ │ │ ldr r1, [pc, #632] @ 368124 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r2, [pc, #604] @ 368128 │ │ │ │ ldr r3, [pc, #540] @ 3680ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -240679,15 +240679,15 @@ │ │ │ │ ldr r1, [pc, #504] @ 368130 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r8, #16 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r7, r9 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b 367d34 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 367e94 │ │ │ │ @@ -240711,168 +240711,168 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 367e94 │ │ │ │ ldr r3, [pc, #360] @ 368144 │ │ │ │ ldr ip, [pc, #360] @ 368148 │ │ │ │ ldr r1, [pc, #360] @ 36814c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 367ec4 │ │ │ │ ldr r3, [pc, #320] @ 368150 │ │ │ │ ldr ip, [pc, #320] @ 368154 │ │ │ │ ldr r1, [pc, #320] @ 368158 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 367ec4 │ │ │ │ ldr ip, [pc, #284] @ 36815c │ │ │ │ ldr r1, [pc, #284] @ 368160 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 367e94 │ │ │ │ ldr ip, [pc, #252] @ 368164 │ │ │ │ ldr r1, [pc, #252] @ 368168 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 367e94 │ │ │ │ ldr ip, [pc, #216] @ 36816c │ │ │ │ ldr r1, [pc, #216] @ 368170 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 367ec4 │ │ │ │ ldr ip, [pc, #184] @ 368174 │ │ │ │ ldr r1, [pc, #184] @ 368178 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 367e94 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r8, sp, r0, asr r1 │ │ │ │ + addseq r7, sp, r0, lsl pc │ │ │ │ tsteq sl, r8, lsr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r3, r6, r8, lsr #22 │ │ │ │ - addeq r3, r6, ip, lsr fp │ │ │ │ + addeq r3, r6, r8, ror #17 │ │ │ │ + strdeq r3, [r6], ip │ │ │ │ strdeq r1, [sl, -ip] │ │ │ │ andeq r3, r0, r4, ror #6 │ │ │ │ - ldrheq r8, [sp], r8 @ │ │ │ │ - addeq ip, r4, r0, lsl #2 │ │ │ │ - addseq r0, r0, ip, ror #2 │ │ │ │ - addeq r3, r6, r8, ror #22 │ │ │ │ - addeq r9, r8, r4, ror r9 │ │ │ │ + addseq r7, sp, r8, ror lr │ │ │ │ + addeq fp, r4, r0, asr #29 │ │ │ │ + addeq pc, pc, ip, lsr #30 │ │ │ │ + addeq r3, r6, r8, lsr #18 │ │ │ │ + addeq r9, r8, r4, lsr r7 │ │ │ │ tsteq fp, r0, lsr r1 │ │ │ │ - addeq r3, r6, r8, lsl #22 │ │ │ │ - strdeq r3, [r6], ip │ │ │ │ - addeq r3, r6, r8, lsr #19 │ │ │ │ - addeq r3, r6, ip, lsl #19 │ │ │ │ + addeq r3, r6, r8, asr #17 │ │ │ │ + @ instruction: 0x008638bc │ │ │ │ + addeq r3, r6, r8, ror #14 │ │ │ │ + addeq r3, r6, ip, asr #14 │ │ │ │ tsteq sl, r8, lsr pc │ │ │ │ - addeq r3, r6, r8, lsr #19 │ │ │ │ - strdeq r3, [r6], r8 │ │ │ │ + addeq r3, r6, r8, ror #14 │ │ │ │ + @ instruction: 0x008636b8 │ │ │ │ strdeq r1, [fp, -r8] │ │ │ │ - addeq r3, r6, ip, asr #19 │ │ │ │ - addeq r3, r6, r0, lsr #19 │ │ │ │ - addeq r3, r6, r4, lsl #17 │ │ │ │ - addseq r7, sp, r0, asr #28 │ │ │ │ - @ instruction: 0x008637b8 │ │ │ │ - addeq r3, r6, r0, asr r8 │ │ │ │ - addseq r7, sp, ip, lsl #28 │ │ │ │ - umulleq r3, r6, ip, r8 │ │ │ │ - addeq r3, r6, ip, lsl r8 │ │ │ │ + addeq r3, r6, ip, lsl #15 │ │ │ │ + addeq r3, r6, r0, ror #14 │ │ │ │ + addeq r3, r6, r4, asr #12 │ │ │ │ + addseq r7, sp, r0, lsl #24 │ │ │ │ + addeq r3, r6, r8, ror r5 │ │ │ │ + addeq r3, r6, r0, lsl r6 │ │ │ │ + addseq r7, sp, ip, asr #23 │ │ │ │ + addeq r3, r6, ip, asr r6 │ │ │ │ ldrdeq r3, [r6], ip │ │ │ │ - strdeq r3, [r6], r4 │ │ │ │ - addeq r3, r6, r8, ror #17 │ │ │ │ - addeq r3, r6, ip, asr #15 │ │ │ │ - strdeq r3, [r6], r0 │ │ │ │ - addeq r3, r6, r0, lsr #15 │ │ │ │ - @ instruction: 0x008638b0 │ │ │ │ - addeq r3, r6, r8, ror r7 │ │ │ │ + umulleq r3, r6, ip, r6 │ │ │ │ + @ instruction: 0x008635b4 │ │ │ │ + addeq r3, r6, r8, lsr #13 │ │ │ │ + addeq r3, r6, ip, lsl #11 │ │ │ │ + @ instruction: 0x008635b0 │ │ │ │ + addeq r3, r6, r0, ror #10 │ │ │ │ + addeq r3, r6, r0, ror r6 │ │ │ │ + addeq r3, r6, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 368210 │ │ │ │ ldr r2, [pc, #124] @ 368214 │ │ │ │ ldr r1, [pc, #124] @ 368218 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #92] @ 36821c │ │ │ │ ldr r1, [pc, #92] @ 368220 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #64] @ 368224 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r7, sp, ip, lsl #25 │ │ │ │ - strdeq fp, [r4], r0 │ │ │ │ - addeq sl, r7, ip, asr #26 │ │ │ │ + addseq r7, sp, ip, asr #20 │ │ │ │ + @ instruction: 0x0084bab0 │ │ │ │ + addeq sl, r7, ip, lsl #22 │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ smlabbeq r5, ip, r6, lr │ │ │ │ - addeq r3, r6, r4, lsr #15 │ │ │ │ + addeq r3, r6, r4, ror #10 │ │ │ │ ldr r0, [pc, #4] @ 368234 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r4, r8, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 3682c0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -240881,15 +240881,15 @@ │ │ │ │ ldr r2, [pc, #104] @ 3682c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ subs r5, r5, #0 │ │ │ │ movne r5, #1 │ │ │ │ add r4, r0, r4 │ │ │ │ strb r5, [r4, #100] @ 0x64 │ │ │ │ ldrh r1, [r0, #148] @ 0x94 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3682b0 │ │ │ │ @@ -240899,42 +240899,42 @@ │ │ │ │ ldrb r2, [r3, #1]! │ │ │ │ cmp r3, ip │ │ │ │ orr r1, r1, r2 │ │ │ │ bne 3682a0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c4e8 │ │ │ │ - addseq r7, sp, r0, lsr #24 │ │ │ │ - umulleq r3, r6, r0, r7 │ │ │ │ - addeq r3, r6, r0, ror r7 │ │ │ │ + b 92c2a8 │ │ │ │ + addseq r7, sp, r0, ror #19 │ │ │ │ + addeq r3, r6, r0, asr r5 │ │ │ │ + addeq r3, r6, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 368370 │ │ │ │ ldr r2, [pc, #140] @ 368374 │ │ │ │ ldr r1, [pc, #140] @ 368378 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #108] @ 36837c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r1, [pc, #96] @ 368380 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #80] @ 368384 │ │ │ │ ldr r2, [pc, #80] @ 368388 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ @@ -240944,17 +240944,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq r7, sp, r8, fp │ │ │ │ - umulleq fp, r4, ip, fp │ │ │ │ - strdeq sl, [r7], r8 │ │ │ │ + addseq r7, sp, r8, asr r9 │ │ │ │ + addeq fp, r4, ip, asr r9 │ │ │ │ + @ instruction: 0x0087a9b8 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ strdeq lr, [r5, -r0] │ │ │ │ adceq r4, r8, r8, ror r2 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -240964,67 +240964,67 @@ │ │ │ │ ldr r1, [pc, #76] @ 3683f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrh r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009d7ad4 │ │ │ │ - addeq r3, r6, ip, lsr #12 │ │ │ │ - addeq r3, r6, r0, asr #12 │ │ │ │ + umullseq r7, sp, r4, r8 │ │ │ │ + addeq r3, r6, ip, ror #7 │ │ │ │ + addeq r3, r6, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 36844c │ │ │ │ ldr r2, [pc, #56] @ 368450 │ │ │ │ ldr r1, [pc, #56] @ 368454 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ea34 │ │ │ │ - addseq r7, sp, r4, ror #20 │ │ │ │ - @ instruction: 0x008635bc │ │ │ │ - ldrdeq r3, [r6], r0 │ │ │ │ + addseq r7, sp, r4, lsr #16 │ │ │ │ + addeq r3, r6, ip, ror r3 │ │ │ │ + umulleq r3, r6, r0, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #100] @ 3684d4 │ │ │ │ ldr r2, [pc, #100] @ 3684d8 │ │ │ │ ldr r1, [pc, #100] @ 3684dc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrh r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi 3684b8 │ │ │ │ ldr r1, [pc, #56] @ 3684e0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -241033,58 +241033,58 @@ │ │ │ │ ldr r1, [pc, #36] @ 3684e4 │ │ │ │ ldr r0, [pc, #36] @ 3684e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #24 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r7, sp, r8, lsl #20 │ │ │ │ - addeq r3, r6, r0, ror #10 │ │ │ │ - addeq r3, r6, r4, ror r5 │ │ │ │ + addseq r7, sp, r8, asr #15 │ │ │ │ + addeq r3, r6, r0, lsr #6 │ │ │ │ + addeq r3, r6, r4, lsr r3 │ │ │ │ @ instruction: 0xfffffd88 │ │ │ │ - addeq r3, r6, ip, lsr r5 │ │ │ │ - addeq r3, r6, ip, asr #10 │ │ │ │ + strdeq r3, [r6], ip │ │ │ │ + addeq r3, r6, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ 368564 │ │ │ │ ldr r2, [pc, #96] @ 368568 │ │ │ │ ldr r1, [pc, #96] @ 36856c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #64] @ 368570 │ │ │ │ ldr r1, [pc, #64] @ 368574 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #1 │ │ │ │ add r1, r5, #96 @ 0x60 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36c884 │ │ │ │ - addseq r7, sp, r4, ror r9 │ │ │ │ - addeq r3, r6, r8, asr #9 │ │ │ │ - ldrdeq r3, [r6], ip │ │ │ │ - addeq fp, r4, r4, ror #18 │ │ │ │ - addeq sl, r7, r0, asr #19 │ │ │ │ + addseq r7, sp, r4, lsr r7 │ │ │ │ + addeq r3, r6, r8, lsl #5 │ │ │ │ + umulleq r3, r6, ip, r2 │ │ │ │ + addeq fp, r4, r4, lsr #14 │ │ │ │ + addeq sl, r7, r0, lsl #15 │ │ │ │ ldr r0, [pc, #4] @ 368584 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ ldrdeq r4, [r8], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -241114,15 +241114,15 @@ │ │ │ │ cmp r1, ip │ │ │ │ beq 36861c │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne 3685f8 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, #1 │ │ │ │ - bl b71f90 │ │ │ │ + bl b71d50 │ │ │ │ add r4, r4, #1 │ │ │ │ b 3685a4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #300] @ 368768 │ │ │ │ @@ -241131,36 +241131,36 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #268] @ 368774 │ │ │ │ ldr r1, [pc, #268] @ 368778 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #232] @ 36877c │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ add r8, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 8dcc2c │ │ │ │ + bl 8dc9ec │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 3813a8 │ │ │ │ ldr r0, [r5, #928] @ 0x3a0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -241198,20 +241198,20 @@ │ │ │ │ lsr r2, r3, #5 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ bl 27ea34 │ │ │ │ b 368730 │ │ │ │ ldr r0, [r5, #936] @ 0x3a8 │ │ │ │ b 368728 │ │ │ │ - addseq r7, sp, ip, ror #16 │ │ │ │ - addeq r9, r5, r4, ror #3 │ │ │ │ - strdeq r9, [r5], r8 │ │ │ │ - addeq r3, r6, r0, ror #7 │ │ │ │ - strdeq r3, [r6], r8 │ │ │ │ - addeq r3, r6, r8, ror #7 │ │ │ │ + addseq r7, sp, ip, lsr #12 │ │ │ │ + addeq r8, r5, r4, lsr #31 │ │ │ │ + @ instruction: 0x00858fb8 │ │ │ │ + addeq r3, r6, r0, lsr #3 │ │ │ │ + @ instruction: 0x008631b8 │ │ │ │ + addeq r3, r6, r8, lsr #3 │ │ │ │ @ instruction: 0xfffffe48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3687e4 │ │ │ │ ldr r2, [pc, #72] @ 3687e8 │ │ │ │ @@ -241219,27 +241219,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #40] @ 3687f0 │ │ │ │ ldr r1, [pc, #40] @ 3687f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9282c4 │ │ │ │ - addseq r7, sp, r0, lsl r7 │ │ │ │ - addeq fp, r4, ip, ror #13 │ │ │ │ - addeq sl, r7, r8, asr #14 │ │ │ │ + b 928084 │ │ │ │ + @ instruction: 0x009d74d0 │ │ │ │ + addeq fp, r4, ip, lsr #9 │ │ │ │ + addeq sl, r7, r8, lsl #10 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ tsteq r5, r4, asr r2 │ │ │ │ │ │ │ │ 003687f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -241282,25 +241282,25 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, ip │ │ │ │ bl 38142c │ │ │ │ ldr r6, [pc, #120] @ 36891c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 8e4330 │ │ │ │ + bl 8e40f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3688e0 │ │ │ │ ldr r3, [pc, #100] @ 368920 │ │ │ │ ldr r1, [pc, #100] @ 368924 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 934f3c │ │ │ │ + bl 934cfc │ │ │ │ add r3, r4, #760 @ 0x2f8 │ │ │ │ cmp r3, r0 │ │ │ │ beq 368900 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -241310,19 +241310,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #32] @ 368928 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 933734 │ │ │ │ + b 9334f4 │ │ │ │ tsteq sl, r4, ror #10 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq sp, r8, r4, lsl #11 │ │ │ │ - addeq ip, r7, r0, asr #9 │ │ │ │ + addseq sp, r8, r4, asr #6 │ │ │ │ + addeq ip, r7, r0, lsl #5 │ │ │ │ │ │ │ │ 0036892c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #560] @ 368b74 │ │ │ │ @@ -241343,15 +241343,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 380efc │ │ │ │ subs r2, r0, #0 │ │ │ │ bne 3689d0 │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl b72bec │ │ │ │ + bl b729ac │ │ │ │ cmp r8, r0 │ │ │ │ mov r3, r0 │ │ │ │ ble 368b5c │ │ │ │ ldr r0, [r7, #936] @ 0x3a8 │ │ │ │ lsr ip, r3, #5 │ │ │ │ ldr r2, [r0, ip, lsl #2] │ │ │ │ and r1, r3, #31 │ │ │ │ @@ -241375,19 +241375,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 368b18 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 38142c │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8dd848 │ │ │ │ + bl 8dd608 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 8e4330 │ │ │ │ + bl 8e40f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 368aec │ │ │ │ ldr r3, [r7, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 368afc │ │ │ │ adds r3, r5, r5 │ │ │ │ adc r2, r6, r6 │ │ │ │ @@ -241407,45 +241407,45 @@ │ │ │ │ mov sl, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add fp, r7, #760 @ 0x2f8 │ │ │ │ mov r4, sl │ │ │ │ mov r9, r3 │ │ │ │ b 368ab0 │ │ │ │ - bl 8dd828 │ │ │ │ + bl 8dd5e8 │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ adds sl, sl, r8 │ │ │ │ adc r4, r4, r9 │ │ │ │ cmp sl, r2 │ │ │ │ sbcs r2, r4, #0 │ │ │ │ bcs 368afc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 8e435c │ │ │ │ + bl 8e411c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 368a94 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ b 3689ec │ │ │ │ ldr r0, [pc, #120] @ 368b7c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r2, [pc, #96] @ 368b80 │ │ │ │ ldr r3, [pc, #84] @ 368b78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -241459,23 +241459,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #32] @ 368b84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010a04bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r2, r6, ip, lsr #31 │ │ │ │ + addeq r2, r6, ip, ror #26 │ │ │ │ smlatteq sl, r4, r2, r0 │ │ │ │ - addeq r2, r6, ip, lsr #30 │ │ │ │ + addeq r2, r6, ip, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldrbeq r0, [r0, #56] @ 0x38 │ │ │ │ @@ -241560,15 +241560,15 @@ │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r3, [pc, #596] @ 368f3c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 368f14 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -241611,15 +241611,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b8d990 │ │ │ │ + b b8d750 │ │ │ │ ldrb r0, [r4] │ │ │ │ cmp r0, #1 │ │ │ │ beq 368c2c │ │ │ │ adds r1, r6, #1 │ │ │ │ movne r1, #1 │ │ │ │ ands r1, r1, lr, lsr #2 │ │ │ │ beq 368cc4 │ │ │ │ @@ -241683,15 +241683,15 @@ │ │ │ │ ldrb r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 368d80 │ │ │ │ ldr r0, [pc, #116] @ 368f50 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ ldr r1, [pc, #96] @ 368f50 │ │ │ │ ldrd r6, [r4, #48] @ 0x30 │ │ │ │ subs r2, r1, r2 │ │ │ │ rsc r3, r3, #0 │ │ │ │ adds r2, r2, r6 │ │ │ │ adc r3, r7, r3 │ │ │ │ mov r0, r2 │ │ │ │ @@ -241707,19 +241707,19 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27c904 │ │ │ │ b 368cf4 │ │ │ │ tsteq sl, r4, asr #4 │ │ │ │ andeq r5, r0, r8, lsr #2 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - umulleq r2, r6, r0, ip │ │ │ │ + addeq r2, r6, r0, asr sl │ │ │ │ andeq r2, r0, pc, lsl #14 │ │ │ │ andeq r6, r0, r8, lsr #27 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - strdeq r2, [r6], r4 │ │ │ │ + @ instruction: 0x008629b4 │ │ │ │ │ │ │ │ 00368f58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r3, [r0] │ │ │ │ @@ -241737,15 +241737,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r6, [r4, #48] @ 0x30 │ │ │ │ ldr r7, [r4, #52] @ 0x34 │ │ │ │ ldr fp, [r4, #44] @ 0x2c │ │ │ │ ldrb r9, [r4, #56] @ 0x38 │ │ │ │ subs r3, r0, r6 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -241795,15 +241795,15 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrb sl, [r3] │ │ │ │ cmp sl, ip │ │ │ │ bne 3690a4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #364] @ 369208 │ │ │ │ mov r1, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ str sl, [sp, #8] │ │ │ │ subs r6, r6, r5 │ │ │ │ sbc r7, r7, r8 │ │ │ │ orrs r3, r6, r7 │ │ │ │ beq 36919c │ │ │ │ cmp r7, #0 │ │ │ │ clzeq r3, r6 │ │ │ │ @@ -241835,15 +241835,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ lsls ip, r1, ip │ │ │ │ beq 369134 │ │ │ │ adds r2, r2, #1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #2 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 368ff0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -241872,15 +241872,15 @@ │ │ │ │ lsl ip, sl, ip │ │ │ │ orr r2, r2, sl, lsl lr │ │ │ │ rsb lr, lr, #32 │ │ │ │ orr ip, ip, sl, lsr lr │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ orr r3, ip, r3 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ b 369140 │ │ │ │ mov ip, #64 @ 0x40 │ │ │ │ b 3690dc │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r2, r1 │ │ │ │ cmpeq r3, r0 │ │ │ │ @@ -241917,17 +241917,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 369284 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 369288 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r6, sp, r0, lsl #25 │ │ │ │ - ldrdeq r2, [r6], r8 │ │ │ │ - strdeq r2, [r6], ip │ │ │ │ + addseq r6, sp, r0, asr #20 │ │ │ │ + umulleq r2, r6, r8, r6 │ │ │ │ + @ instruction: 0x008626bc │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 0036928c : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #248] @ 369398 │ │ │ │ @@ -241993,18 +241993,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tstpeq r9, r8, ror #22 @ p-variant is OBSOLETE │ │ │ │ andeq r5, r0, r8, lsr #2 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r2, r6, ip, lsr #15 │ │ │ │ - addseq r6, sp, r4, ror #22 │ │ │ │ - @ instruction: 0x008627bc │ │ │ │ - addeq r2, r6, r0, ror #15 │ │ │ │ + addeq r2, r6, ip, ror #10 │ │ │ │ + addseq r6, sp, r4, lsr #18 │ │ │ │ + addeq r2, r6, ip, ror r5 │ │ │ │ + addeq r2, r6, r0, lsr #11 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ │ │ │ │ 003693b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242018,15 +242018,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ bl 368f58 │ │ │ │ strd r0, [r4, #16] │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4] │ │ │ │ strb r3, [r4, #73] @ 0x49 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -242038,17 +242038,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 369458 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r6, sp, ip, lsr #21 │ │ │ │ - addeq r2, r6, r8, lsl #14 │ │ │ │ - addeq r2, r6, ip, lsr #14 │ │ │ │ + addseq r6, sp, ip, ror #16 │ │ │ │ + addeq r2, r6, r8, asr #9 │ │ │ │ + addeq r2, r6, ip, ror #9 │ │ │ │ │ │ │ │ 0036945c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r1, [r0, #72] @ 0x48 │ │ │ │ @@ -242079,17 +242079,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3694f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3694f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r6, sp, r0, lsl sl │ │ │ │ - addeq r2, r6, r8, ror #12 │ │ │ │ - addeq r2, r6, ip, lsl #13 │ │ │ │ + @ instruction: 0x009d67d0 │ │ │ │ + addeq r2, r6, r8, lsr #8 │ │ │ │ + addeq r2, r6, ip, asr #8 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 003694fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -242125,17 +242125,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3695a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r6, sp, r0, ror #18 │ │ │ │ - @ instruction: 0x008625bc │ │ │ │ - addeq r2, r6, r0, ror #11 │ │ │ │ + addseq r6, sp, r0, lsr #14 │ │ │ │ + addeq r2, r6, ip, ror r3 │ │ │ │ + addeq r2, r6, r0, lsr #7 │ │ │ │ │ │ │ │ 003695a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -242145,21 +242145,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 368f58 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #16] │ │ │ │ add r1, pc, #116 @ 0x74 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ strd r0, [r4, #32] │ │ │ │ add r1, pc, #100 @ 0x64 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #73] @ 0x49 │ │ │ │ str r0, [r4, #24] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -242177,17 +242177,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fea1be60 <__bss_end__@@Base+0xfd4fdf90> │ │ │ │ ... │ │ │ │ blcc fea1be6c <__bss_end__@@Base+0xfd4fdf9c> │ │ │ │ - addseq r6, sp, r8, lsr #17 │ │ │ │ - addeq r2, r6, r0, lsl #10 │ │ │ │ - addeq r2, r6, r4, lsr #10 │ │ │ │ + addseq r6, sp, r8, ror #12 │ │ │ │ + addeq r2, r6, r0, asr #5 │ │ │ │ + addeq r2, r6, r4, ror #5 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ │ │ │ │ 00369678 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242217,17 +242217,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 369708 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009d67fc │ │ │ │ - addeq r2, r6, r8, asr r4 │ │ │ │ - addeq r2, r6, ip, ror r4 │ │ │ │ + @ instruction: 0x009d65bc │ │ │ │ + addeq r2, r6, r8, lsl r2 │ │ │ │ + addeq r2, r6, ip, lsr r2 │ │ │ │ │ │ │ │ 0036970c : │ │ │ │ ldrd r0, [r0, #8] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00369714 : │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ @@ -242257,15 +242257,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3697bc │ │ │ │ mov r5, #0 │ │ │ │ b 3697b0 │ │ │ │ mov r0, #1 │ │ │ │ strb r5, [r4, #73] @ 0x49 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ strd r2, [r4, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 368b88 │ │ │ │ ldrb r3, [r4, #73] @ 0x49 │ │ │ │ @@ -242287,17 +242287,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 369808 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 36980c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009d66fc │ │ │ │ - addeq r2, r6, r4, asr r3 │ │ │ │ - addeq r2, r6, r8, ror r3 │ │ │ │ + @ instruction: 0x009d64bc │ │ │ │ + addeq r2, r6, r4, lsl r1 │ │ │ │ + addeq r2, r6, r8, lsr r1 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -242365,15 +242365,15 @@ │ │ │ │ ldr r3, [pc, #156] @ 3699b8 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ and r3, r5, #36 @ 0x24 │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ str r7, [r4, #60] @ 0x3c │ │ │ │ strb r5, [r4, #56] @ 0x38 │ │ │ │ str r8, [r4, #64] @ 0x40 │ │ │ │ str r6, [r4, #68] @ 0x44 │ │ │ │ beq 369994 │ │ │ │ @@ -242400,33 +242400,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ mov r2, #476 @ 0x1dc │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ - addseq r6, sp, r8, ror #10 │ │ │ │ - addeq r2, r6, r0, asr #3 │ │ │ │ - strdeq r2, [r6], r8 │ │ │ │ + addseq r6, sp, r8, lsr #6 │ │ │ │ + addeq r1, r6, r0, lsl #31 │ │ │ │ + @ instruction: 0x00861fb8 │ │ │ │ andeq r0, r0, pc, asr #3 │ │ │ │ - addseq r6, sp, r4, asr #10 │ │ │ │ - addeq r2, r6, r0, lsr #3 │ │ │ │ - addeq r2, r6, r4, ror #3 │ │ │ │ + addseq r6, sp, r4, lsl #6 │ │ │ │ + addeq r1, r6, r0, ror #30 │ │ │ │ + addeq r1, r6, r4, lsr #31 │ │ │ │ │ │ │ │ 003699d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 369a08 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27cec8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -242435,15 +242435,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrb r5, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #96] @ 0x60 │ │ │ │ mov r9, r0 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, #184 @ 0xb8 │ │ │ │ bl 27cbb0 │ │ │ │ mov r1, #4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -242458,23 +242458,23 @@ │ │ │ │ lsr r6, r6, #3 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r0, [r4, #72] @ 0x48 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ add sl, r3, r0, lsl #4 │ │ │ │ mov r0, sl │ │ │ │ - bl 931a98 │ │ │ │ + bl 931858 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r4, [sl, #104] @ 0x68 │ │ │ │ mla r3, r6, fp, r3 │ │ │ │ str r6, [sl, #100] @ 0x64 │ │ │ │ str r3, [sl, #96] @ 0x60 │ │ │ │ ldr r3, [r7, #172] @ 0xac │ │ │ │ str r9, [sl, #108] @ 0x6c │ │ │ │ @@ -242487,71 +242487,71 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r7 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x008621b0 │ │ │ │ + addeq r1, r6, r0, ror pc │ │ │ │ ldr r0, [pc, #4] @ 369b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r2, r8, ip, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 369ba8 │ │ │ │ ldr r2, [pc, #72] @ 369bac │ │ │ │ ldr r1, [pc, #72] @ 369bb0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, sp, r4, ror #8 │ │ │ │ - addeq sl, r4, ip, lsr #6 │ │ │ │ - addeq r9, r7, r8, lsl #7 │ │ │ │ + addseq r6, sp, r4, lsr #4 │ │ │ │ + addeq sl, r4, ip, ror #1 │ │ │ │ + addeq r9, r7, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 369bec │ │ │ │ ldr r1, [pc, #32] @ 369bf0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - @ instruction: 0x009d63fc │ │ │ │ - addeq r2, r6, ip, rrx │ │ │ │ + @ instruction: 0x009d61bc │ │ │ │ + addeq r1, r6, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 369c34 │ │ │ │ ldr ip, [pc, #40] @ 369c38 │ │ │ │ ldr r1, [pc, #40] @ 369c3c │ │ │ │ @@ -242560,17 +242560,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #25 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - @ instruction: 0x009d63b8 │ │ │ │ - addeq r2, r6, r0, asr #32 │ │ │ │ - addeq r2, r6, r8, lsr #32 │ │ │ │ + addseq r6, sp, r8, ror r1 │ │ │ │ + addeq r1, r6, r0, lsl #28 │ │ │ │ + addeq r1, r6, r8, ror #27 │ │ │ │ │ │ │ │ 00369c40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -242691,15 +242691,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #328] @ 369f70 │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 369dc0 │ │ │ │ str r7, [r2] │ │ │ │ str r6, [r2, #4] │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ beq 369e04 │ │ │ │ mov r2, r7 │ │ │ │ @@ -242735,57 +242735,57 @@ │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ bl 369bb4 │ │ │ │ ldr r0, [pc, #152] @ 369f7c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 369d0c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r3] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #124] @ 369f80 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 369d34 │ │ │ │ ldr r0, [pc, #100] @ 369f84 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 369bf4 │ │ │ │ ldr r3, [pc, #68] @ 369f88 │ │ │ │ ldr r1, [pc, #68] @ 369f8c │ │ │ │ ldr r0, [pc, #68] @ 369f90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0109f194 │ │ │ │ - @ instruction: 0x009d62f4 │ │ │ │ + ldrheq r6, [sp], r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x009d61dc │ │ │ │ - addeq r1, r6, r0, ror #29 │ │ │ │ - addseq r6, sp, r0, lsl r1 │ │ │ │ - addeq r1, r6, r0, lsl #27 │ │ │ │ - addeq r1, r6, r0, asr #27 │ │ │ │ - ldrdeq r1, [r6], r4 │ │ │ │ - addeq r1, r6, r4, asr #26 │ │ │ │ - addseq r6, sp, r4, lsl #1 │ │ │ │ - strdeq r1, [r6], r8 │ │ │ │ - addeq r7, r8, r8, lsr r8 │ │ │ │ + umullseq r5, sp, ip, pc @ │ │ │ │ + addeq r1, r6, r0, lsr #25 │ │ │ │ + @ instruction: 0x009d5ed0 │ │ │ │ + addeq r1, r6, r0, asr #22 │ │ │ │ + addeq r1, r6, r0, lsl #23 │ │ │ │ + umulleq r1, r6, r4, fp │ │ │ │ + addeq r1, r6, r4, lsl #22 │ │ │ │ + addseq r5, sp, r4, asr #28 │ │ │ │ + @ instruction: 0x00861ab8 │ │ │ │ + strdeq r7, [r8], r8 │ │ │ │ │ │ │ │ 00369f94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #440] @ 36a164 │ │ │ │ @@ -242851,15 +242851,15 @@ │ │ │ │ beq 36a024 │ │ │ │ ldr r0, [pc, #208] @ 36a170 │ │ │ │ ldr r2, [r6] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -242885,33 +242885,33 @@ │ │ │ │ strb r1, [ip] │ │ │ │ mov r1, #0 │ │ │ │ b 36a068 │ │ │ │ bl 369bb4 │ │ │ │ ldr r0, [pc, #64] @ 36a174 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 36a01c │ │ │ │ ldr r3, [pc, #48] @ 36a178 │ │ │ │ ldr r1, [pc, #48] @ 36a17c │ │ │ │ ldr r0, [pc, #48] @ 36a180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #132 @ 0x84 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r9, r4, asr lr │ │ │ │ - @ instruction: 0x009d5fd0 │ │ │ │ + umullseq r5, sp, r0, sp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x00861cb0 │ │ │ │ - strdeq r1, [r6], r8 │ │ │ │ - addseq r5, sp, r0, lsl #29 │ │ │ │ - strdeq r1, [r6], r4 │ │ │ │ - addeq r7, r8, r4, lsr r6 │ │ │ │ + addeq r1, r6, r0, ror sl │ │ │ │ + @ instruction: 0x008619b8 │ │ │ │ + addseq r5, sp, r0, asr #24 │ │ │ │ + @ instruction: 0x008618b4 │ │ │ │ + strdeq r7, [r8], r4 │ │ │ │ │ │ │ │ 0036a184 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r3, r0, #0 │ │ │ │ @@ -242973,20 +242973,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - addseq r5, sp, r0, lsl #28 │ │ │ │ - addseq r5, sp, r0, lsl #27 │ │ │ │ - strdeq r1, [r6], r0 │ │ │ │ - addseq r5, sp, r8, asr sp │ │ │ │ - addeq r7, r8, r0, lsl r5 │ │ │ │ - addeq r1, r6, r8, asr #19 │ │ │ │ + addseq r5, sp, r0, asr #23 │ │ │ │ + addseq r5, sp, r0, asr #22 │ │ │ │ + @ instruction: 0x008617b0 │ │ │ │ + addseq r5, sp, r8, lsl fp │ │ │ │ + ldrdeq r7, [r8], r0 │ │ │ │ + addeq r1, r6, r8, lsl #15 │ │ │ │ │ │ │ │ 0036a2a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [r0, #168] @ 0xa8 │ │ │ │ @@ -243046,18 +243046,18 @@ │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 36a368 │ │ │ │ ldr r0, [pc, #24] @ 36a3b8 │ │ │ │ ldr r1, [r7, #180] @ 0xb4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ tsteq r9, ip, lsr fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - ldrdeq r1, [r6], r4 │ │ │ │ + umulleq r1, r6, r4, r7 │ │ │ │ │ │ │ │ 0036a3bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [r0, #168] @ 0xa8 │ │ │ │ @@ -243128,31 +243128,31 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #56] @ 36a520 │ │ │ │ ldr r1, [r6, #180] @ 0xb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 36a4c4 │ │ │ │ ldr r3, [pc, #40] @ 36a524 │ │ │ │ ldr r1, [pc, #40] @ 36a528 │ │ │ │ ldr r0, [pc, #40] @ 36a52c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 36a530 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r9, r4, lsr #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r1, r6, r4, asr #17 │ │ │ │ - addseq r5, sp, ip, asr #21 │ │ │ │ - addeq fp, r5, r4, lsl #17 │ │ │ │ - ldrdeq r1, [r6], r8 │ │ │ │ + addeq r1, r6, r4, lsl #13 │ │ │ │ + addseq r5, sp, ip, lsl #17 │ │ │ │ + addeq fp, r5, r4, asr #12 │ │ │ │ + umulleq r1, r6, r8, r6 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ │ │ │ │ 0036a534 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -243228,23 +243228,23 @@ │ │ │ │ │ │ │ │ 0036a648 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930294 │ │ │ │ + bl 930054 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 27cec8 │ │ │ │ ldr r0, [pc, #4] @ 36a680 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r2, r8, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #156] @ 36a738 │ │ │ │ ldr r2, [pc, #156] @ 36a73c │ │ │ │ @@ -243253,15 +243253,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrh ip, [r0, #160] @ 0xa0 │ │ │ │ sub r3, ip, #1 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 36a6ec │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r4 │ │ │ │ @@ -243275,63 +243275,63 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r5, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r5, sp, r8, r9 │ │ │ │ - addeq r1, r6, r8, ror #14 │ │ │ │ - addeq r1, r6, r4, lsl #15 │ │ │ │ - addeq r1, r6, r4, ror #14 │ │ │ │ - addeq r1, r6, ip, lsr r7 │ │ │ │ + addseq r5, sp, r8, asr r7 │ │ │ │ + addeq r1, r6, r8, lsr #10 │ │ │ │ + addeq r1, r6, r4, asr #10 │ │ │ │ + addeq r1, r6, r4, lsr #10 │ │ │ │ + strdeq r1, [r6], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 36a7d0 │ │ │ │ ldr r2, [pc, #108] @ 36a7d4 │ │ │ │ ldr r1, [pc, #108] @ 36a7d8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #76] @ 36a7dc │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #60] @ 36a7e0 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009d58d8 │ │ │ │ - addeq r9, r4, ip, lsl r7 │ │ │ │ - addeq r8, r7, r8, ror r7 │ │ │ │ + umullseq r5, sp, r8, r6 │ │ │ │ + ldrdeq r9, [r4], ip │ │ │ │ + addeq r8, r7, r8, lsr r5 │ │ │ │ smlatteq r5, r8, r4, ip │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 36a838 │ │ │ │ @@ -243340,24 +243340,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #28] @ 36a844 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 36c6d4 │ │ │ │ - addseq r5, sp, r0, asr #16 │ │ │ │ - addeq r9, r4, ip, lsl #13 │ │ │ │ - addeq r8, r7, r8, ror #13 │ │ │ │ + addseq r5, sp, r0, lsl #12 │ │ │ │ + addeq r9, r4, ip, asr #8 │ │ │ │ + addeq r8, r7, r8, lsr #9 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #120] @ 36a8d8 │ │ │ │ ldr r1, [pc, #120] @ 36a8dc │ │ │ │ @@ -243365,96 +243365,96 @@ │ │ │ │ ldr r2, [pc, #116] @ 36a8e0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrh r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36a8b8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, r0, #92 @ 0x5c │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldrh r3, [r6, #160] @ 0xa0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 36a89c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x009d57d4 │ │ │ │ - addeq r1, r6, r4, asr #11 │ │ │ │ - addeq r1, r6, r0, lsr #11 │ │ │ │ + umullseq r5, sp, r4, r5 │ │ │ │ + addeq r1, r6, r4, lsl #7 │ │ │ │ + addeq r1, r6, r0, ror #6 │ │ │ │ ldr r0, [pc, #4] @ 36a8f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r1, r8, r8, lsr lr │ │ │ │ │ │ │ │ 0036a8f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #64] @ 36a964 │ │ │ │ ldr r2, [pc, #64] @ 36a968 │ │ │ │ ldr r1, [pc, #64] @ 36a96c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx ip │ │ │ │ - addseq r5, sp, r0, asr r7 │ │ │ │ - addeq r1, r6, r0, ror #10 │ │ │ │ - addeq r1, r6, r4, ror r5 │ │ │ │ + addseq r5, sp, r0, lsl r5 │ │ │ │ + addeq r1, r6, r0, lsr #6 │ │ │ │ + addeq r1, r6, r4, lsr r3 │ │ │ │ │ │ │ │ 0036a970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #96] @ 36a9fc │ │ │ │ ldr r2, [pc, #96] @ 36aa00 │ │ │ │ ldr r1, [pc, #96] @ 36aa04 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36a9dc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -243464,17 +243464,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009d56d8 │ │ │ │ - addeq r1, r6, r8, ror #9 │ │ │ │ - strdeq r1, [r6], ip │ │ │ │ + umullseq r5, sp, r8, r4 │ │ │ │ + addeq r1, r6, r8, lsr #5 │ │ │ │ + @ instruction: 0x008612bc │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #284] @ 36ab44 │ │ │ │ @@ -243548,19 +243548,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabteq r9, r8, r3, lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, r6, r4, asr r4 │ │ │ │ - addeq r1, r6, ip, asr #8 │ │ │ │ - addeq r1, r6, r4, lsr r4 │ │ │ │ - addeq r0, r6, r0, asr #29 │ │ │ │ - addeq r6, r8, r8, asr #25 │ │ │ │ + addeq r1, r6, r4, lsl r2 │ │ │ │ + addeq r1, r6, ip, lsl #4 │ │ │ │ + strdeq r1, [r6], r4 │ │ │ │ + addeq r0, r6, r0, lsl #25 │ │ │ │ + addeq r6, r8, r8, lsl #21 │ │ │ │ mrseq lr, (UNDEF: 57) │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 36ac94 │ │ │ │ mov r3, r1 │ │ │ │ @@ -243632,18 +243632,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r9, r0, r2, lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, r6, ip, lsl #6 │ │ │ │ - strdeq r1, [r6], ip │ │ │ │ - addeq r0, r6, r8, ror #26 │ │ │ │ - addeq r6, r8, r0, ror #22 │ │ │ │ + addeq r1, r6, ip, asr #1 │ │ │ │ + strheq r1, [r6], ip │ │ │ │ + addeq r0, r6, r8, lsr #22 │ │ │ │ + addeq r6, r8, r0, lsr #18 │ │ │ │ @ instruction: 0x0109e1b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #288] @ 36adec │ │ │ │ @@ -243686,15 +243686,15 @@ │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36ad74 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmn r3, #1 │ │ │ │ beq 36add8 │ │ │ │ - bl b739a8 │ │ │ │ + bl b73768 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36ade0 │ │ │ │ add r4, r4, #8 │ │ │ │ cmp r4, r6 │ │ │ │ str fp, [sp, #24] │ │ │ │ bne 36ad38 │ │ │ │ @@ -243711,15 +243711,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl b74200 │ │ │ │ + bl b73fc0 │ │ │ │ b 36ad78 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r4, lsr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, r8, rrx │ │ │ │ @@ -243818,42 +243818,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #104] @ 36afe8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 36afec │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r0, [pc, #60] @ 36aff0 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ smlatteq r9, ip, pc, sp @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0109dfb8 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - @ instruction: 0x00860ab0 │ │ │ │ - addeq r1, r6, r4, lsr #1 │ │ │ │ + addeq r0, r6, r0, ror r8 │ │ │ │ + addeq r0, r6, r4, ror #28 │ │ │ │ tstpeq sl, ip, ror r0 @ p-variant is OBSOLETE │ │ │ │ - addeq r1, r6, r8, lsl #1 │ │ │ │ + addeq r0, r6, r8, asr #28 │ │ │ │ smlabteq r9, r8, lr, sp │ │ │ │ - addeq r0, r6, r4, lsl #31 │ │ │ │ - addeq r0, r6, r0, ror #31 │ │ │ │ - addeq r0, r6, r8, lsl #31 │ │ │ │ + addeq r0, r6, r4, asr #26 │ │ │ │ + addeq r0, r6, r0, lsr #27 │ │ │ │ + addeq r0, r6, r8, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1324] @ 36b538 │ │ │ │ ldr r3, [pc, #1324] @ 36b53c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -243869,15 +243869,15 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r9, [pc, #1240] @ 36b54c │ │ │ │ @@ -244033,15 +244033,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 8dd848 │ │ │ │ + bl 8dd608 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r5, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -244144,87 +244144,87 @@ │ │ │ │ bl 27f5d4 │ │ │ │ ldr r1, [pc, #232] @ 36b574 │ │ │ │ ldr r0, [pc, #232] @ 36b578 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ mov r3, #0 │ │ │ │ b 36b30c │ │ │ │ ldr r0, [pc, #196] @ 36b57c │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, sl, #24 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r0, [pc, #168] @ 36b580 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ 36b584 │ │ │ │ add r1, sl, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r1, [pc, #124] @ 36b588 │ │ │ │ ldr r0, [pc, #124] @ 36b58c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r4, #900] @ 0x384 │ │ │ │ mov r2, r5 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ udf #0 │ │ │ │ strdeq sp, [r9, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r5, sp, r4, rrx │ │ │ │ - umulleq r0, r6, r0, pc @ │ │ │ │ - addeq r0, r6, r0, ror pc │ │ │ │ + addseq r4, sp, r4, lsr #28 │ │ │ │ + addeq r0, r6, r0, asr sp │ │ │ │ + addeq r0, r6, r0, lsr sp │ │ │ │ @ instruction: 0x0109dd94 │ │ │ │ - addeq sl, pc, ip, lsr #20 │ │ │ │ - addeq r0, r6, r8, lsr #30 │ │ │ │ + addeq sl, pc, ip, ror #15 │ │ │ │ + addeq r0, r6, r8, ror #25 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq r0, r6, r8, asr #30 │ │ │ │ - addeq r0, r6, r4, asr #25 │ │ │ │ + addeq r0, r6, r8, lsl #26 │ │ │ │ + addeq r0, r6, r4, lsl #21 │ │ │ │ tsteq sl, r4, asr sp │ │ │ │ - addeq r6, r8, r4, ror r4 │ │ │ │ - addseq r1, r7, r0, lsl #6 │ │ │ │ + addeq r6, r8, r4, lsr r2 │ │ │ │ + addseq r1, r7, r0, asr #1 │ │ │ │ smlabteq r9, r0, r9, sp │ │ │ │ - addseq r4, sp, r4, lsl #24 │ │ │ │ - addeq r0, r6, r8, asr fp │ │ │ │ - addeq r0, r6, r0, lsl #23 │ │ │ │ - @ instruction: 0x00860bbc │ │ │ │ - addeq r0, r6, ip, ror #22 │ │ │ │ - addseq r4, sp, r4, lsl #23 │ │ │ │ - strdeq r0, [r6], ip │ │ │ │ + addseq r4, sp, r4, asr #19 │ │ │ │ + addeq r0, r6, r8, lsl r9 │ │ │ │ + addeq r0, r6, r0, asr #18 │ │ │ │ + addeq r0, r6, ip, ror r9 │ │ │ │ + addeq r0, r6, ip, lsr #18 │ │ │ │ + addseq r4, sp, r4, asr #18 │ │ │ │ + @ instruction: 0x008608bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #264] @ 36b6b0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ ldr r1, [r4] │ │ │ │ bl 27e890 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36b5f0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36b648 │ │ │ │ @@ -244243,20 +244243,20 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ bl 37cf0c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 36b6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r3, [pc, #116] @ 36b6c4 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r5, lsl #4 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -244278,22 +244278,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 36b6d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ adceq r1, r8, ip, lsr #3 │ │ │ │ - addseq r4, sp, r4, lsl #21 │ │ │ │ - addeq r8, r4, r4, lsl #17 │ │ │ │ - addeq r7, r7, r0, ror #17 │ │ │ │ - addeq r0, r6, r0, lsr #21 │ │ │ │ + addseq r4, sp, r4, asr #16 │ │ │ │ + addeq r8, r4, r4, asr #12 │ │ │ │ + addeq r7, r7, r0, lsr #13 │ │ │ │ + addeq r0, r6, r0, ror #16 │ │ │ │ adceq r1, r8, r4, lsl #2 │ │ │ │ - @ instruction: 0x009d49f8 │ │ │ │ - addeq r0, r6, r0, lsr #20 │ │ │ │ - ldrdeq r1, [r5], r8 │ │ │ │ + @ instruction: 0x009d47b8 │ │ │ │ + addeq r0, r6, r0, ror #15 │ │ │ │ + umulleq r1, r5, r8, sp │ │ │ │ andeq r0, r0, r3, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 36b79c │ │ │ │ ldr r2, [pc, #172] @ 36b7a0 │ │ │ │ @@ -244301,15 +244301,15 @@ │ │ │ │ ldr r1, [pc, #168] @ 36b7a4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r5, [r0, #904] @ 0x388 │ │ │ │ ldr r4, [r0, #900] @ 0x384 │ │ │ │ cmp r5, #0 │ │ │ │ beq 36b77c │ │ │ │ ldr r6, [r6, #4] │ │ │ │ b 36b748 │ │ │ │ mov r0, r4 │ │ │ │ @@ -244336,17 +244336,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r4, sp, r4, r9 │ │ │ │ - addeq r0, r6, ip, lsr #17 │ │ │ │ - addeq r0, r6, ip, asr #17 │ │ │ │ + addseq r4, sp, r4, asr r7 │ │ │ │ + addeq r0, r6, ip, ror #12 │ │ │ │ + addeq r0, r6, ip, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #584] @ 36ba08 │ │ │ │ ldr fp, [r1] │ │ │ │ ldr r6, [r1, #12] │ │ │ │ @@ -244358,15 +244358,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #73 @ 0x49 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [r7, #8] │ │ │ │ mov r5, r0 │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 368874 │ │ │ │ ldr r2, [r4, #788] @ 0x314 │ │ │ │ mov r8, r0 │ │ │ │ @@ -244418,15 +244418,15 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r8, sl, lsl #3] │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ ldr r3, [r3, sl, lsl #2] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 8dd848 │ │ │ │ + bl 8dd608 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r0, ror #8 │ │ │ │ str r3, [r9, sl, lsl #3] │ │ │ │ ldr r3, [r4, #832] @ 0x340 │ │ │ │ add sl, sl, #1 │ │ │ │ @@ -244491,23 +244491,23 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x009d48bc │ │ │ │ - ldrdeq r0, [r6], r0 @ │ │ │ │ - addeq r0, r6, ip, ror #15 │ │ │ │ - addeq r0, r6, r0, lsr #13 │ │ │ │ - addeq r0, r6, r8, lsl #2 │ │ │ │ - addseq r2, r2, r8, asr sp │ │ │ │ - addeq r0, r6, ip, lsl #17 │ │ │ │ - addeq r5, r8, r0, ror lr │ │ │ │ - addseq r0, r7, r4, asr #26 │ │ │ │ + addseq r4, sp, ip, ror r6 │ │ │ │ + umulleq r0, r6, r0, r5 │ │ │ │ + addeq r0, r6, ip, lsr #11 │ │ │ │ + addeq r0, r6, r0, ror #8 │ │ │ │ + addeq pc, r5, r8, asr #29 │ │ │ │ + addseq r2, r2, r8, lsl fp │ │ │ │ + addeq r0, r6, ip, asr #12 │ │ │ │ + addeq r5, r8, r0, lsr ip │ │ │ │ + addseq r0, r7, r4, lsl #22 │ │ │ │ │ │ │ │ 0036ba2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r2 │ │ │ │ @@ -244603,21 +244603,21 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 685d1c │ │ │ │ bl 38193c │ │ │ │ mov r1, r6 │ │ │ │ - bl 929cf8 │ │ │ │ + bl 929ab8 │ │ │ │ ldr r2, [pc, #204] @ 36bc98 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r1, sp, #16 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #24] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #160] @ 36bc9c │ │ │ │ @@ -244648,28 +244648,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 36bca8 │ │ │ │ ldr r2, [pc, #72] @ 36bcac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #100 @ 0x64 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0109d3b0 │ │ │ │ - addseq r4, sp, r4, lsr r6 │ │ │ │ + @ instruction: 0x009d43f4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r6, r4, ror r6 │ │ │ │ - umulleq pc, r5, r0, lr @ │ │ │ │ - addeq r0, r6, ip, lsr r6 │ │ │ │ - addeq r0, r6, r4, lsr #12 │ │ │ │ - addeq r6, ip, r8, lsr #21 │ │ │ │ - @ instruction: 0x0085febc │ │ │ │ - addeq r0, r6, r8, lsr #11 │ │ │ │ - addeq pc, r5, r0, lsl #29 │ │ │ │ + addeq r0, r6, r4, lsr r4 │ │ │ │ + addeq pc, r5, r0, asr ip @ │ │ │ │ + strdeq r0, [r6], ip │ │ │ │ + addeq r0, r6, r4, ror #7 │ │ │ │ + addeq r6, ip, r8, ror #16 │ │ │ │ + addeq pc, r5, ip, ror ip @ │ │ │ │ + addeq r0, r6, r8, ror #6 │ │ │ │ + addeq pc, r5, r0, asr #24 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ strdeq sp, [r9, -r0] │ │ │ │ - addeq r0, r6, r0, ror #8 │ │ │ │ - @ instruction: 0x008604b4 │ │ │ │ + addeq r0, r6, r0, lsr #4 │ │ │ │ + addeq r0, r6, r4, ror r2 │ │ │ │ andeq r0, r0, r5, lsr r2 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ strb r1, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -244715,17 +244715,17 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ - bl 912c30 │ │ │ │ + bl 9129f0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 90bb38 │ │ │ │ + bl 90b8f8 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ smlabteq r9, ip, r0, sp │ │ │ │ @@ -244770,26 +244770,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #60] @ 36be70 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r0, r6, ip, lsr #9 │ │ │ │ - @ instruction: 0x009d42f0 │ │ │ │ - addeq r0, r6, r8, ror r4 │ │ │ │ + addeq r0, r6, ip, ror #4 │ │ │ │ + ldrheq r4, [sp], r0 │ │ │ │ + addeq r0, r6, r8, lsr r2 │ │ │ │ │ │ │ │ 0036be74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #96] @ 0x60 │ │ │ │ @@ -244903,17 +244903,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 36c048 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r4, sp, r0, lsl #2 │ │ │ │ - addeq r0, r6, ip, lsl #5 │ │ │ │ - ldrdeq r0, [r6], r8 │ │ │ │ + addseq r3, sp, r0, asr #29 │ │ │ │ + addeq r0, r6, ip, asr #32 │ │ │ │ + umulleq r0, r6, r8, r0 │ │ │ │ │ │ │ │ 0036c04c : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c064 │ │ │ │ @@ -244976,15 +244976,15 @@ │ │ │ │ 0036c124 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c13c │ │ │ │ bx r3 │ │ │ │ - b 8d6c80 │ │ │ │ + b 8d6a40 │ │ │ │ │ │ │ │ 0036c140 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c158 │ │ │ │ @@ -245002,24 +245002,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 36c1b0 │ │ │ │ ldr r2, [pc, #48] @ 36c1b4 │ │ │ │ ldr r1, [pc, #48] @ 36c1b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9357c0 │ │ │ │ + bl 935580 │ │ │ │ ldr r1, [pc, #28] @ 36c1bc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #1 │ │ │ │ - b 9282c4 │ │ │ │ + b 928084 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - addeq r0, r6, r0, lsr #3 │ │ │ │ + addeq pc, r5, r0, ror #30 │ │ │ │ tsteq r5, r8, lsl #22 │ │ │ │ │ │ │ │ 0036c1c0 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -245038,28 +245038,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - addseq r3, sp, r8, lsr #30 │ │ │ │ - addeq r0, r6, r8, lsr r1 │ │ │ │ - strheq r0, [r6], r0 @ │ │ │ │ + addseq r3, sp, r8, ror #25 │ │ │ │ + strdeq pc, [r5], r8 │ │ │ │ + addeq pc, r5, r0, ror lr @ │ │ │ │ │ │ │ │ 0036c228 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8ef120 │ │ │ │ + bl 8eeee0 │ │ │ │ str r0, [r4, #612] @ 0x264 │ │ │ │ pop {r4, lr} │ │ │ │ - b 931254 │ │ │ │ + b 931014 │ │ │ │ │ │ │ │ 0036c24c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 36c314 │ │ │ │ @@ -245069,16 +245069,16 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ - bl 929218 │ │ │ │ + bl 9304dc │ │ │ │ + bl 928fd8 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 36c2ec │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq 36c2cc │ │ │ │ @@ -245104,17 +245104,17 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #712] @ 0x2c8 │ │ │ │ mov r3, r4 │ │ │ │ bl 6c0574 │ │ │ │ b 36c298 │ │ │ │ - addseq r3, sp, r0, asr #29 │ │ │ │ - addeq r7, r4, r0, lsr #24 │ │ │ │ - addeq r6, r7, r4, lsl #25 │ │ │ │ + addseq r3, sp, r0, lsl #25 │ │ │ │ + addeq r7, r4, r0, ror #19 │ │ │ │ + addeq r6, r7, r4, asr #20 │ │ │ │ adceq r0, r8, r4, asr #9 │ │ │ │ │ │ │ │ 0036c324 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -245134,16 +245134,16 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ - bl 929218 │ │ │ │ + bl 9304dc │ │ │ │ + bl 928fd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36c3b4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -245152,93 +245152,93 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 36c3d8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 6c0860 │ │ │ │ - addseq r3, sp, r0, asr #27 │ │ │ │ - addeq r7, r4, r8, lsr #22 │ │ │ │ - addeq r6, r7, r4, lsl #23 │ │ │ │ + addseq r3, sp, r0, lsl #23 │ │ │ │ + addeq r7, r4, r8, ror #17 │ │ │ │ + addeq r6, r7, r4, asr #18 │ │ │ │ adceq r0, r8, r8, lsl #8 │ │ │ │ ldr r0, [pc, #4] @ 36c3e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r0, r8, ip, lsl #9 │ │ │ │ │ │ │ │ 0036c3ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #56] @ 36c450 │ │ │ │ ldr r2, [pc, #56] @ 36c454 │ │ │ │ ldr r1, [pc, #56] @ 36c458 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - addseq r3, sp, r0, ror #26 │ │ │ │ - addeq pc, r5, r8, asr #31 │ │ │ │ - addeq pc, r5, r4, ror #31 │ │ │ │ + addseq r3, sp, r0, lsr #22 │ │ │ │ + addeq pc, r5, r8, lsl #27 │ │ │ │ + addeq pc, r5, r4, lsr #27 │ │ │ │ │ │ │ │ 0036c45c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #120] @ 36c4ec │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 36c4d0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #84] @ 36c4f0 │ │ │ │ ldr r2, [pc, #84] @ 36c4f4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - umulleq pc, r5, r4, pc @ │ │ │ │ - addseq r3, sp, r0, ror #25 │ │ │ │ - addeq pc, r5, r0, asr #30 │ │ │ │ + addeq pc, r5, r4, asr sp @ │ │ │ │ + addseq r3, sp, r0, lsr #21 │ │ │ │ + addeq pc, r5, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -245299,15 +245299,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne 36c69c │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r0, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 92c5f0 │ │ │ │ + bl 92c3b0 │ │ │ │ cmp r7, #0 │ │ │ │ str r0, [r6, #4] │ │ │ │ beq 36c690 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r3, r9, r4 │ │ │ │ cmp r4, r3 │ │ │ │ bge 36c66c │ │ │ │ @@ -245319,15 +245319,15 @@ │ │ │ │ bl 27cc28 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 93426c │ │ │ │ + bl 93402c │ │ │ │ mov r0, r5 │ │ │ │ bl 27cec8 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r3, r9, r3 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 36c628 │ │ │ │ str r3, [r6, #8] │ │ │ │ @@ -245347,19 +245347,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 36c6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addeq pc, r5, ip, asr lr @ │ │ │ │ - @ instruction: 0x0085fdb8 │ │ │ │ - @ instruction: 0x009d3af0 │ │ │ │ - addeq pc, r5, r0, ror sp @ │ │ │ │ - addeq pc, r5, ip, lsr #27 │ │ │ │ + addeq pc, r5, ip, lsl ip @ │ │ │ │ + addeq pc, r5, r8, ror fp @ │ │ │ │ + @ instruction: 0x009d38b0 │ │ │ │ + addeq pc, r5, r0, lsr fp @ │ │ │ │ + addeq pc, r5, ip, ror #22 │ │ │ │ │ │ │ │ 0036c6d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -245425,15 +245425,15 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 934298 │ │ │ │ + bl 934058 │ │ │ │ mov r0, sl │ │ │ │ bl 27cec8 │ │ │ │ cmp r7, r4 │ │ │ │ bne 36c7b0 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -245456,22 +245456,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0109c6b8 │ │ │ │ - addeq pc, r5, ip, lsl sp @ │ │ │ │ + ldrdeq pc, [r5], ip │ │ │ │ andeq r6, r0, r8, lsr sl │ │ │ │ - addeq pc, r5, r4, ror #25 │ │ │ │ - addeq lr, ip, r4, lsr #19 │ │ │ │ - addeq pc, r5, r4, asr ip @ │ │ │ │ - addseq r3, sp, r0, asr r9 │ │ │ │ - ldrdeq pc, [r5], r0 │ │ │ │ - addeq pc, r5, ip, asr #24 │ │ │ │ + addeq pc, r5, r4, lsr #21 │ │ │ │ + addeq lr, ip, r4, ror #14 │ │ │ │ + addeq pc, r5, r4, lsl sl @ │ │ │ │ + addseq r3, sp, r0, lsl r7 │ │ │ │ + umulleq pc, r5, r0, r9 @ │ │ │ │ + addeq pc, r5, ip, lsl #20 │ │ │ │ │ │ │ │ 0036c884 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ b 36c71c │ │ │ │ │ │ │ │ 0036c890 : │ │ │ │ @@ -245541,36 +245541,36 @@ │ │ │ │ beq 36c9b8 │ │ │ │ ldr r3, [pc, #88] @ 36c9e0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 934640 │ │ │ │ + bl 934400 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 27cec8 │ │ │ │ ldr r1, [pc, #48] @ 36c9e4 │ │ │ │ add r1, pc, r1 │ │ │ │ b 36c95c │ │ │ │ ldr r0, [pc, #40] @ 36c9e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92a198 │ │ │ │ + bl 929f58 │ │ │ │ ldr r1, [pc, #32] @ 36c9ec │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93426c │ │ │ │ + bl 93402c │ │ │ │ b 36c980 │ │ │ │ @ instruction: 0x0109c4b8 │ │ │ │ - addeq pc, r5, ip, asr fp @ │ │ │ │ + addeq pc, r5, ip, lsl r9 @ │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - ldrdeq pc, [r5], r8 │ │ │ │ - addeq pc, r5, r8, lsl #22 │ │ │ │ - addeq pc, r5, r4, lsl #22 │ │ │ │ + umulleq pc, r5, r8, r8 @ │ │ │ │ + addeq pc, r5, r8, asr #17 │ │ │ │ + addeq pc, r5, r4, asr #17 │ │ │ │ │ │ │ │ 0036c9f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -245579,29 +245579,29 @@ │ │ │ │ ldr r0, [pc, #72] @ 36ca5c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cc28 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 934f3c │ │ │ │ + bl 934cfc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #8] @ 36ca60 │ │ │ │ add r1, pc, r1 │ │ │ │ b 36ca0c │ │ │ │ - addeq pc, r5, ip, lsr #21 │ │ │ │ - addeq pc, r5, r4, lsr sl @ │ │ │ │ + addeq pc, r5, ip, ror #16 │ │ │ │ + strdeq pc, [r5], r4 │ │ │ │ │ │ │ │ 0036ca64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r9, r2, #0 │ │ │ │ @@ -245614,22 +245614,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cc28 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 934f3c │ │ │ │ + bl 934cfc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 36cacc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 934640 │ │ │ │ + bl 934400 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 36c930 │ │ │ │ @@ -245639,16 +245639,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 36cb14 │ │ │ │ add r1, pc, r1 │ │ │ │ b 36ca8c │ │ │ │ - addeq pc, r5, r8, lsr #20 │ │ │ │ - addeq pc, r5, r0, lsl #19 │ │ │ │ + addeq pc, r5, r8, ror #15 │ │ │ │ + addeq pc, r5, r0, asr #14 │ │ │ │ │ │ │ │ 0036cb18 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 36c930 │ │ │ │ │ │ │ │ @@ -245678,15 +245678,15 @@ │ │ │ │ bl 27cc28 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 935fcc │ │ │ │ + bl 935d8c │ │ │ │ mov r0, r4 │ │ │ │ bl 27cec8 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 36cb6c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -245704,15 +245704,15 @@ │ │ │ │ bl 27cc28 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 935fcc │ │ │ │ + bl 935d8c │ │ │ │ mov r0, r4 │ │ │ │ bl 27cec8 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 36cbd4 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -245734,42 +245734,42 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addeq pc, r5, ip, ror #17 │ │ │ │ - addeq pc, r5, r8, asr r9 @ │ │ │ │ - addeq pc, r5, r0, asr #17 │ │ │ │ - strdeq pc, [r5], r0 │ │ │ │ + addeq pc, r5, ip, lsr #13 │ │ │ │ + addeq pc, r5, r8, lsl r7 @ │ │ │ │ + addeq pc, r5, r0, lsl #13 │ │ │ │ + @ instruction: 0x0085f6b0 │ │ │ │ ldr r0, [pc, #4] @ 36cc98 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq pc, r7, r0, lsl ip @ │ │ │ │ │ │ │ │ 0036cc9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #96] @ 36cd28 │ │ │ │ ldr r2, [pc, #96] @ 36cd2c │ │ │ │ ldr r1, [pc, #96] @ 36cd30 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36cd08 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245779,37 +245779,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r3, sp, r4, lsr #10 │ │ │ │ - addeq r4, r5, r4, ror ip │ │ │ │ - addeq r4, r5, r8, lsl #25 │ │ │ │ + addseq r3, sp, r4, ror #5 │ │ │ │ + addeq r4, r5, r4, lsr sl │ │ │ │ + addeq r4, r5, r8, asr #20 │ │ │ │ │ │ │ │ 0036cd34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #96] @ 36cdc0 │ │ │ │ ldr r2, [pc, #96] @ 36cdc4 │ │ │ │ ldr r1, [pc, #96] @ 36cdc8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36cda0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245819,37 +245819,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r3, sp, ip, lsl #9 │ │ │ │ - ldrdeq r4, [r5], ip │ │ │ │ - strdeq r4, [r5], r0 │ │ │ │ + addseq r3, sp, ip, asr #4 │ │ │ │ + umulleq r4, r5, ip, r9 │ │ │ │ + @ instruction: 0x008549b0 │ │ │ │ │ │ │ │ 0036cdcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #96] @ 36ce58 │ │ │ │ ldr r2, [pc, #96] @ 36ce5c │ │ │ │ ldr r1, [pc, #96] @ 36ce60 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36ce38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245859,37 +245859,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009d33f4 │ │ │ │ - addeq r4, r5, r4, asr #22 │ │ │ │ - addeq r4, r5, r8, asr fp │ │ │ │ + @ instruction: 0x009d31b4 │ │ │ │ + addeq r4, r5, r4, lsl #18 │ │ │ │ + addeq r4, r5, r8, lsl r9 │ │ │ │ │ │ │ │ 0036ce64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #96] @ 36cef0 │ │ │ │ ldr r2, [pc, #96] @ 36cef4 │ │ │ │ ldr r1, [pc, #96] @ 36cef8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36ced0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -245899,17 +245899,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r3, sp, ip, asr r3 │ │ │ │ - addeq r4, r5, ip, lsr #21 │ │ │ │ - addeq r4, r5, r0, asr #21 │ │ │ │ + addseq r3, sp, ip, lsl r1 │ │ │ │ + addeq r4, r5, ip, ror #16 │ │ │ │ + addeq r4, r5, r0, lsl #17 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 36cf94 │ │ │ │ lsr r4, r1, #1 │ │ │ │ add lr, r5, r4, lsl #4 │ │ │ │ @@ -245947,16 +245947,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 36cfb4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r1, r2, r0, ror #12 │ │ │ │ - addseq r1, r2, r8, lsr r6 │ │ │ │ + addseq r1, r2, r0, lsr #8 │ │ │ │ + @ instruction: 0x009213f8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 36cfe0 │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246014,16 +246014,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 36d0c0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r1, r2, r4, asr r5 │ │ │ │ - addseq r1, r2, ip, lsr #10 │ │ │ │ + addseq r1, r2, r4, lsl r3 │ │ │ │ + addseq r1, r2, ip, ror #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr ip, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ sbcs r1, r2, r3 │ │ │ │ @@ -246351,15 +246351,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a55c │ │ │ │ tsteq r8, r0, lsr #13 │ │ │ │ tsteq r9, r4, lsl r9 │ │ │ │ strdeq ip, [sl, -r8] │ │ │ │ tsteq sl, r8, ror #20 │ │ │ │ andeq r2, r0, r4, asr #27 │ │ │ │ - addeq lr, r5, r0, lsl #30 │ │ │ │ + addeq lr, r5, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ @@ -246381,22 +246381,22 @@ │ │ │ │ ldr r3, [pc, #156] @ 36d700 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 8dce98 │ │ │ │ + bl 8dcc58 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 8e2f5c │ │ │ │ + bl 8e2d1c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 6c73e4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 8e321c │ │ │ │ + bl 8e2fdc │ │ │ │ mov r5, r0 │ │ │ │ bl 69d274 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36d6c8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246497,15 +246497,15 @@ │ │ │ │ bne 36d988 │ │ │ │ cmp ip, #0 │ │ │ │ beq 36d804 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq 36d9e0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e321c │ │ │ │ + bl 8e2fdc │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r5, r0 │ │ │ │ bl 27d9c0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -246514,15 +246514,15 @@ │ │ │ │ bl 27ea34 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36d9bc │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r0, [r4, #48] @ 0x30 │ │ │ │ - bl 8f0290 │ │ │ │ + bl 8f0050 │ │ │ │ ldr r3, [pc, #556] @ 36dac4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36d804 │ │ │ │ ldr r3, [pc, #540] @ 36dac8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -246548,26 +246548,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 36dad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 36d804 │ │ │ │ ldr r2, [pc, #392] @ 36dad8 │ │ │ │ ldr r3, [pc, #360] @ 36dabc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -246613,15 +246613,15 @@ │ │ │ │ ldr r9, [r4, #12] │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r9, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 8efee4 │ │ │ │ + bl 8efca4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [r4, #8] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r9, [r4, #24] │ │ │ │ adds r2, r3, r2 │ │ │ │ sub ip, ip, r3 │ │ │ │ @@ -246633,15 +246633,15 @@ │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 8efaf4 │ │ │ │ + bl 8ef8b4 │ │ │ │ b 36d874 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 27cec8 │ │ │ │ b 36d9d4 │ │ │ │ mov r0, ip │ │ │ │ bl 27cec8 │ │ │ │ b 36d9b0 │ │ │ │ @@ -246649,28 +246649,28 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 36d804 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq sl, ip, lsr r8 │ │ │ │ tsteq r9, r0, lsr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, ip, lsl r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, ip, lsr #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq lr, [r5], r0 │ │ │ │ + umulleq lr, r5, r0, r9 │ │ │ │ @ instruction: 0x0109b4b4 │ │ │ │ - @ instruction: 0x0085eab0 │ │ │ │ + addeq lr, r5, r0, ror r8 │ │ │ │ │ │ │ │ 0036dae0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -246765,22 +246765,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #36] @ 36dc7c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r2, sp, r4, lsr r6 │ │ │ │ - addeq lr, r5, ip, lsl #19 │ │ │ │ - addeq lr, r5, r8, lsl #19 │ │ │ │ - addeq lr, r5, ip, lsl #19 │ │ │ │ - addeq lr, r5, r4, ror #19 │ │ │ │ - @ instruction: 0x0085e9b0 │ │ │ │ - addeq lr, r5, r4, ror r9 │ │ │ │ - ldrdeq lr, [r5], ip │ │ │ │ + @ instruction: 0x009d23f4 │ │ │ │ + addeq lr, r5, ip, asr #14 │ │ │ │ + addeq lr, r5, r8, asr #14 │ │ │ │ + addeq lr, r5, ip, asr #14 │ │ │ │ + addeq lr, r5, r4, lsr #15 │ │ │ │ + addeq lr, r5, r0, ror r7 │ │ │ │ + addeq lr, r5, r4, lsr r7 │ │ │ │ + umulleq lr, r5, ip, r7 │ │ │ │ │ │ │ │ 0036dc80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -246823,15 +246823,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #432] @ 36dee4 │ │ │ │ ldr r2, [pc, #432] @ 36dee8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, r4 │ │ │ │ bl 27d90c │ │ │ │ ldr r2, [pc, #408] @ 36deec │ │ │ │ ldr r3, [pc, #384] @ 36ded8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -246856,15 +246856,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl b73e24 │ │ │ │ + bl b73be4 │ │ │ │ b 36dd44 │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne 36dd1c │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne 36dd1c │ │ │ │ @@ -246901,57 +246901,57 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl b73e24 │ │ │ │ + bl b73be4 │ │ │ │ b 36dd4c │ │ │ │ ldr r2, [pc, #128] @ 36df08 │ │ │ │ ldr r3, [pc, #128] @ 36df0c │ │ │ │ ldr r1, [pc, #128] @ 36df10 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 36df14 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 36dd44 │ │ │ │ bl 27d504 <__errno_location@plt> │ │ │ │ ldr ip, [pc, #96] @ 36df18 │ │ │ │ ldr r3, [pc, #96] @ 36df1c │ │ │ │ ldr r1, [pc, #96] @ 36df20 │ │ │ │ ldr r2, [pc, #96] @ 36df24 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 36ddb0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r4, ror #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, r5, r0, ror #18 │ │ │ │ - addseq r2, sp, r4, ror #9 │ │ │ │ - addeq lr, r5, r4, lsl #18 │ │ │ │ + addeq lr, r5, r0, lsr #14 │ │ │ │ + addseq r2, sp, r4, lsr #5 │ │ │ │ + addeq lr, r5, r4, asr #13 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ strheq fp, [r9, -r0] │ │ │ │ - addeq lr, r5, ip, asr #17 │ │ │ │ - addseq r2, sp, r4, ror r4 │ │ │ │ - umulleq lr, r5, r8, r8 │ │ │ │ - addeq lr, r5, r4, lsl #16 │ │ │ │ - @ instruction: 0x009d23b8 │ │ │ │ - ldrdeq lr, [r5], ip │ │ │ │ - addeq lr, r5, r8, lsl #16 │ │ │ │ - addseq r2, sp, r4, lsl #7 │ │ │ │ - addeq lr, r5, r0, lsr #15 │ │ │ │ + addeq lr, r5, ip, lsl #13 │ │ │ │ + addseq r2, sp, r4, lsr r2 │ │ │ │ + addeq lr, r5, r8, asr r6 │ │ │ │ + addeq lr, r5, r4, asr #11 │ │ │ │ + addseq r2, sp, r8, ror r1 │ │ │ │ + umulleq lr, r5, ip, r5 │ │ │ │ + addeq lr, r5, r8, asr #11 │ │ │ │ + addseq r2, sp, r4, asr #2 │ │ │ │ + addeq lr, r5, r0, ror #10 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - addeq lr, r5, ip, lsr #15 │ │ │ │ - addseq r2, sp, r4, asr r3 │ │ │ │ - addeq lr, r5, r8, ror r7 │ │ │ │ + addeq lr, r5, ip, ror #10 │ │ │ │ + addseq r2, sp, r4, lsl r1 │ │ │ │ + addeq lr, r5, r8, lsr r5 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ │ │ │ │ 0036df28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -247088,21 +247088,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 27ecc8 <__printf_chk@plt> │ │ │ │ b 36e0fc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0109aebc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - addeq lr, r4, r8, ror #10 │ │ │ │ + addeq lr, r4, r8, lsr #6 │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ tsteq r9, r8, ror sp │ │ │ │ - addeq lr, r5, r4, lsl r6 │ │ │ │ - addeq lr, r5, r0, lsr #11 │ │ │ │ - addeq lr, r5, ip, asr #11 │ │ │ │ - addeq lr, r5, r8, lsl #11 │ │ │ │ + ldrdeq lr, [r5], r4 │ │ │ │ + addeq lr, r5, r0, ror #6 │ │ │ │ + addeq lr, r5, ip, lsl #7 │ │ │ │ + addeq lr, r5, r8, asr #6 │ │ │ │ │ │ │ │ 0036e178 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -247194,15 +247194,15 @@ │ │ │ │ b 36e250 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, ip, ror #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, r8, lsr #24 │ │ │ │ @ instruction: 0x0109ab9c │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq lr, r5, ip, ror #8 │ │ │ │ + addeq lr, r5, ip, lsr #4 │ │ │ │ │ │ │ │ 0036e300 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #536] @ 36e530 │ │ │ │ @@ -247341,19 +247341,19 @@ │ │ │ │ bl 27cec8 │ │ │ │ b 36e4d0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatteq r9, ip, sl, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq sl, [r9, -r4] │ │ │ │ smlatbeq r9, r0, sl, sl │ │ │ │ - addeq lr, r5, ip, asr r3 │ │ │ │ + addeq lr, r5, ip, lsl r1 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - strdeq lr, [r5], ip │ │ │ │ - umulleq lr, r5, r8, r2 │ │ │ │ - addeq lr, r5, ip, asr #5 │ │ │ │ + strheq lr, [r5], ip │ │ │ │ + addeq lr, r5, r8, asr r0 │ │ │ │ + addeq lr, r5, ip, lsl #1 │ │ │ │ │ │ │ │ 0036e554 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ mov r7, r2 │ │ │ │ @@ -247371,26 +247371,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [pc, #840] @ 36e8e8 │ │ │ │ ldr sl, [sp, #248] @ 0xf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #252] @ 0xfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 92a138 │ │ │ │ - bl 930c20 │ │ │ │ + bl 929ef8 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #812] @ 36e8ec │ │ │ │ ldr r2, [pc, #812] @ 36e8f0 │ │ │ │ ldr r1, [pc, #812] @ 36e8f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ @@ -247578,28 +247578,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 36d744 │ │ │ │ b 36e898 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r9, r8, r8, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, r4, ror #16 │ │ │ │ - addseq r1, sp, r4, asr ip │ │ │ │ - @ instruction: 0x008458b4 │ │ │ │ - addeq r9, pc, r8, lsl r9 @ │ │ │ │ + addseq r1, sp, r4, lsl sl │ │ │ │ + addeq r5, r4, r4, ror r6 │ │ │ │ + ldrdeq r9, [pc], r8 │ │ │ │ @ instruction: 0x011874d4 │ │ │ │ - addseq pc, r2, r8, asr #21 │ │ │ │ - addeq lr, r5, ip, asr r1 │ │ │ │ + addseq pc, r2, r8, lsl #17 │ │ │ │ + addeq sp, r5, ip, lsl pc │ │ │ │ tsteq r8, r8, lsr #8 │ │ │ │ - strdeq lr, [r5], r8 │ │ │ │ + @ instruction: 0x0085deb8 │ │ │ │ tsteq r9, ip, lsr r6 │ │ │ │ tsteq r8, r8, ror #6 │ │ │ │ - addeq lr, r5, r0, lsr r0 │ │ │ │ + strdeq sp, [r5], r0 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq sp, r5, r8, lsl #31 │ │ │ │ - addeq sp, r5, r0, lsr #31 │ │ │ │ + addeq sp, r5, r8, asr #26 │ │ │ │ + addeq sp, r5, r0, ror #26 │ │ │ │ │ │ │ │ 0036e924 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -247678,15 +247678,15 @@ │ │ │ │ bl 27f178 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d90c │ │ │ │ cmp r4, #0 │ │ │ │ blt 36eab4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dd848 │ │ │ │ + bl 8dd608 │ │ │ │ asr r3, r4, #31 │ │ │ │ cmp r0, r4 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ bcc 36eab4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 36eae8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -247705,15 +247705,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 8dfc78 │ │ │ │ + bl 8dfa38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36ea2c │ │ │ │ b 36eab4 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ @@ -247808,25 +247808,25 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r8, [sp, #196] @ 0xc4 │ │ │ │ mov r7, r0 │ │ │ │ ldr sl, [sp, #184] @ 0xb8 │ │ │ │ ldrb fp, [sp, #200] @ 0xc8 │ │ │ │ - bl 92a138 │ │ │ │ - bl 930c20 │ │ │ │ + bl 929ef8 │ │ │ │ + bl 9309e0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #464] @ 36ee48 │ │ │ │ ldr r1, [pc, #464] @ 36ee4c │ │ │ │ add r3, r9, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ bl 27cbb0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27f1c0 │ │ │ │ ldrd r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -247928,25 +247928,25 @@ │ │ │ │ add r3, r9, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sl, [r9, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r1, sp, ip, lsr #11 │ │ │ │ - addeq r5, r4, r4, lsl #4 │ │ │ │ - addeq r9, pc, r8, ror #4 │ │ │ │ + addseq r1, sp, ip, ror #6 │ │ │ │ + addeq r4, r4, r4, asr #31 │ │ │ │ + addeq r9, pc, r8, lsr #32 │ │ │ │ tsteq r8, ip, ror lr │ │ │ │ - addeq sp, r5, r4, ror fp │ │ │ │ + addeq sp, r5, r4, lsr r9 │ │ │ │ @ instruction: 0x01186dfc │ │ │ │ qaddeq sl, ip, r9 │ │ │ │ - umulleq sp, r5, r0, sl │ │ │ │ + addeq sp, r5, r0, asr r8 │ │ │ │ tsteq r8, ip, lsl #27 │ │ │ │ - addeq sp, r5, r4, ror sl │ │ │ │ - addeq sp, r5, ip, lsl r8 │ │ │ │ + addeq sp, r5, r4, lsr r8 │ │ │ │ + ldrdeq sp, [r5], ip │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 0036ee74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -247985,15 +247985,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq sl, [fp], ip │ │ │ │ + umulleq sl, fp, ip, r0 │ │ │ │ │ │ │ │ 0036ef24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -248514,20 +248514,20 @@ │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r0, lsl fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01099ab8 │ │ │ │ tsteq r9, r8, ror sl │ │ │ │ ldrpl r0, [r9], -r7, lsr #10 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq sp, r5, r8, lsl #8 │ │ │ │ - strdeq sp, [r5], ip │ │ │ │ - addeq sp, r5, r8, lsl #6 │ │ │ │ - addeq sp, r5, r8, lsl #5 │ │ │ │ + addeq sp, r5, r8, asr #3 │ │ │ │ + @ instruction: 0x0085d1bc │ │ │ │ + addeq sp, r5, r8, asr #1 │ │ │ │ + addeq sp, r5, r8, asr #32 │ │ │ │ strbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ - addeq sp, r5, r8, lsr #3 │ │ │ │ + addeq ip, r5, r8, ror #30 │ │ │ │ │ │ │ │ 0036f774 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -249306,15 +249306,15 @@ │ │ │ │ str r7, [sp, #16] │ │ │ │ strb r4, [sp, #172] @ 0xac │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 8ef818 │ │ │ │ + bl 8ef5d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3707a4 │ │ │ │ cmp r7, fp │ │ │ │ bcc 370754 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -249525,20 +249525,20 @@ │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq 370400 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ add r3, r4, r0 │ │ │ │ mul r3, sl, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r8, r3 │ │ │ │ bcs 3706dc │ │ │ │ b 370414 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -249565,15 +249565,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub r7, fp, r7 │ │ │ │ adc r3, r3, #0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8efaf4 │ │ │ │ + bl 8ef8b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3703a0 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 27f448 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 27cec8 │ │ │ │ @@ -249672,29 +249672,29 @@ │ │ │ │ tsteq r9, r0, lsr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r9, [r9, -r8] │ │ │ │ tsteq r9, r4, ror #6 │ │ │ │ @ instruction: 0xffffd1a8 │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ andeq r5, r0, r8, lsl r8 │ │ │ │ - @ instruction: 0x0085c9b0 │ │ │ │ - addeq ip, r5, r8, asr r9 │ │ │ │ - @ instruction: 0x009cfdd8 │ │ │ │ - addeq ip, r5, r8, ror r5 │ │ │ │ - @ instruction: 0x0085c5b4 │ │ │ │ + addeq ip, r5, r0, ror r7 │ │ │ │ + addeq ip, r5, r8, lsl r7 │ │ │ │ + umullseq pc, ip, r8, fp @ │ │ │ │ + addeq ip, r5, r8, lsr r3 │ │ │ │ + addeq ip, r5, r4, ror r3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r4, asr #27 │ │ │ │ - addeq fp, r5, ip, ror ip │ │ │ │ + addeq fp, r5, ip, lsr sl │ │ │ │ bge fee1b414 <__bss_end__@@Base+0xfd8fd544> │ │ │ │ bge fee1b41c <__bss_end__@@Base+0xfd8fd54c> │ │ │ │ - umullseq lr, ip, r8, pc @ │ │ │ │ - addeq fp, r5, r8, lsr r7 │ │ │ │ - addeq fp, r5, r4, ror r7 │ │ │ │ + addseq lr, ip, r8, asr sp │ │ │ │ + strdeq fp, [r5], r8 │ │ │ │ + addeq fp, r5, r4, lsr r5 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq fp, r5, r0, ror #10 │ │ │ │ + addeq fp, r5, r0, lsr #6 │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq 370b14 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 370984 │ │ │ │ @@ -250176,15 +250176,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ - bl 8ef818 │ │ │ │ + bl 8ef5d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37170c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ sbcs r3, sl, r3 │ │ │ │ bcc 3716ac │ │ │ │ @@ -250501,23 +250501,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq 3711b0 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r0, r7 │ │ │ │ mov r3, r9 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r4, r1 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r0, r5, r0 │ │ │ │ mul r3, r0, r9 │ │ │ │ adc r4, r4, r1 │ │ │ │ umull r1, ip, r0, sl │ │ │ │ mla r3, sl, r4, r3 │ │ │ │ adds r1, r1, #12 │ │ │ │ @@ -250551,15 +250551,15 @@ │ │ │ │ sbc lr, ip, sl │ │ │ │ add ip, sp, #16 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 8efaf4 │ │ │ │ + bl 8ef8b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 371144 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 27f448 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ bl 27cec8 │ │ │ │ @@ -250945,19 +250945,19 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 27e788 │ │ │ │ mvn fp, #0 │ │ │ │ b 36fa98 │ │ │ │ @ instruction: 0xffffb64c │ │ │ │ andeq r5, r0, r8, lsl r8 │ │ │ │ andeq fp, r0, fp, lsr #21 │ │ │ │ - addseq lr, ip, r8, lsl #11 │ │ │ │ - addeq sl, r5, r4, lsr #26 │ │ │ │ + addseq lr, ip, r8, asr #6 │ │ │ │ + addeq sl, r5, r4, ror #21 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - addseq lr, ip, r8, lsr #10 │ │ │ │ - addeq sl, r5, r0, asr #25 │ │ │ │ + addseq lr, ip, r8, ror #5 │ │ │ │ + addeq sl, r5, r0, lsl #21 │ │ │ │ │ │ │ │ 00371d3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -251048,15 +251048,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umulleq sl, r5, ip, fp │ │ │ │ + addeq sl, r5, ip, asr r9 │ │ │ │ │ │ │ │ 00371eb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -251074,15 +251074,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addeq sl, r5, r4, asr #22 │ │ │ │ + addeq sl, r5, r4, lsl #18 │ │ │ │ │ │ │ │ 00371f10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #616] @ 372190 │ │ │ │ @@ -251115,29 +251115,29 @@ │ │ │ │ bne 371f78 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 37205c │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 8e435c │ │ │ │ + bl 8e411c │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, r0 │ │ │ │ orr r2, r2, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ moveq r3, #0 │ │ │ │ beq 371fdc │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #23] │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 8dd828 │ │ │ │ + bl 8dd5e8 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 371f84 │ │ │ │ cmp r9, #0 │ │ │ │ bne 372184 │ │ │ │ ldr r0, [pc, #412] @ 37219c │ │ │ │ mov r1, #0 │ │ │ │ @@ -251166,15 +251166,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r5, #0 │ │ │ │ beq 372074 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ beq 372084 │ │ │ │ - bl 8ef120 │ │ │ │ + bl 8eeee0 │ │ │ │ mov r5, r4 │ │ │ │ mov r1, r0 │ │ │ │ b 371f9c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -251190,49 +251190,49 @@ │ │ │ │ beq 37216c │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 372178 │ │ │ │ ldr r0, [pc, #216] @ 3721a8 │ │ │ │ ldr r9, [pc, #216] @ 3721ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b743d8 │ │ │ │ + bl b74198 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl b743d8 │ │ │ │ + bl b74198 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl b743d8 │ │ │ │ + bl b74198 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, r4 │ │ │ │ movne r9, #1 │ │ │ │ bne 371f9c │ │ │ │ mov r9, #1 │ │ │ │ b 372074 │ │ │ │ ldr r0, [pc, #96] @ 3721b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ ldr r0, [pc, #88] @ 3721b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b743d8 │ │ │ │ + bl b74198 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3720bc │ │ │ │ ldr r1, [pc, #68] @ 3721b8 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3720c8 │ │ │ │ ldr r1, [pc, #60] @ 3721bc │ │ │ │ @@ -251243,20 +251243,20 @@ │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r6, [r9, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq sl, ip, r0, r8 │ │ │ │ @ instruction: 0xffffb7a8 │ │ │ │ tsteq r8, r4, ror fp │ │ │ │ smlatteq r9, r0, sp, r6 │ │ │ │ - @ instruction: 0x0085aab8 │ │ │ │ - ldrdeq sl, [r5], ip │ │ │ │ - addeq sl, r5, r8, ror #17 │ │ │ │ - addeq sl, r5, r0, lsl #18 │ │ │ │ - @ instruction: 0x0085a8b8 │ │ │ │ - addeq sl, r5, ip, lsr #17 │ │ │ │ + addeq sl, r5, r8, ror r8 │ │ │ │ + umulleq sl, r5, ip, r8 │ │ │ │ + addeq sl, r5, r8, lsr #13 │ │ │ │ + addeq sl, r5, r0, asr #13 │ │ │ │ + addeq sl, r5, r8, ror r6 │ │ │ │ + addeq sl, r5, ip, ror #12 │ │ │ │ │ │ │ │ 003721c0 : │ │ │ │ ldr r3, [pc, #16] @ 3721d8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -251723,15 +251723,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 3724e4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, ip, lsl sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq sl, ip, fp, r7 │ │ │ │ smlabteq r9, r4, r9, r6 │ │ │ │ - addseq sp, ip, lr, lsl #27 │ │ │ │ + addseq sp, ip, lr, asr #22 │ │ │ │ andeq r6, r0, r0, lsr pc │ │ │ │ tsteq r9, r8, lsl #18 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 00372910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -252159,17 +252159,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 372fb8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 372fbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq sp, ip, r0, lsl #5 │ │ │ │ - addeq r9, r5, r0, asr ip │ │ │ │ - addeq r9, r5, r4, ror #24 │ │ │ │ + addseq sp, ip, r0, asr #32 │ │ │ │ + addeq r9, r5, r0, lsl sl │ │ │ │ + addeq r9, r5, r4, lsr #20 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 00372fc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -252215,15 +252215,15 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl b7b198 │ │ │ │ + bl b7af58 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 37317c │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -252240,55 +252240,55 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 8eb4ec │ │ │ │ + bl 8eb2ac │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ beq 373120 │ │ │ │ ldr r1, [pc, #196] @ 3731cc │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 8dbe78 │ │ │ │ + bl 8dbc38 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ - bl b7b198 │ │ │ │ + bl b7af58 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 373198 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 373044 │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ str r5, [r6] │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 373044 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #100] @ 3731d0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ce24 │ │ │ │ + bl b6cbe4 │ │ │ │ b 373044 │ │ │ │ ldr r3, [pc, #80] @ 3731d4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ b 3730a4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ 3731d8 │ │ │ │ ldr r1, [pc, #56] @ 3731dc │ │ │ │ ldr r0, [pc, #56] @ 3731e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -252299,17 +252299,17 @@ │ │ │ │ tsteq r9, r4, lsr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r9, ip, sp, r5 │ │ │ │ @ instruction: 0x01095db8 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ andeq r5, r0, r4, lsr r5 │ │ │ │ - addseq sp, ip, r4, ror r0 │ │ │ │ - addeq sl, r4, r0, ror #13 │ │ │ │ - strdeq sl, [r4], r4 │ │ │ │ + addseq ip, ip, r4, lsr lr │ │ │ │ + addeq sl, r4, r0, lsr #9 │ │ │ │ + @ instruction: 0x0084a4b4 │ │ │ │ │ │ │ │ 003731e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #288] @ 37331c │ │ │ │ @@ -252325,15 +252325,15 @@ │ │ │ │ ldr r7, [pc, #256] @ 373324 │ │ │ │ ldr r8, [pc, #256] @ 373328 │ │ │ │ ldr r6, [pc, #256] @ 37332c │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ b 373264 │ │ │ │ - bl 8dd8c8 │ │ │ │ + bl 8dd688 │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d654 │ │ │ │ @@ -252353,15 +252353,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 27d654 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 373264 │ │ │ │ mov r0, r5 │ │ │ │ - bl b5abc8 │ │ │ │ + bl b5a988 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3732c4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ca60 │ │ │ │ mov r0, r4 │ │ │ │ @@ -252382,21 +252382,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, lr} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 27d654 │ │ │ │ b 373258 │ │ │ │ - @ instruction: 0x0091b3d4 │ │ │ │ + umullseq fp, r1, r4, r1 │ │ │ │ strdeq r6, [sl, -ip] │ │ │ │ - addeq r9, r5, r0, lsr sl │ │ │ │ - addeq r9, r5, r0, lsl #20 │ │ │ │ - addeq r9, r5, r0, ror #19 │ │ │ │ - addeq r2, pc, r4, lsr r2 @ │ │ │ │ - addeq r6, r8, r0, lsr #13 │ │ │ │ + strdeq r9, [r5], r0 │ │ │ │ + addeq r9, r5, r0, asr #15 │ │ │ │ + addeq r9, r5, r0, lsr #15 │ │ │ │ + strdeq r1, [pc], r4 │ │ │ │ + addeq r6, r8, r0, ror #8 │ │ │ │ │ │ │ │ 00373338 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -252466,40 +252466,40 @@ │ │ │ │ ldr r6, [pc, #120] @ 3734c0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldm r3, {r9, sl} │ │ │ │ - bl 901e10 │ │ │ │ + bl 901bd0 │ │ │ │ mov r2, #32 │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp sl, r3 │ │ │ │ cmpeq r9, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ ldrd r0, [r3] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 373450 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b aec318 │ │ │ │ - addeq r9, r5, r8, lsr r8 │ │ │ │ - addeq r9, r5, r4, asr #16 │ │ │ │ + b aec0d8 │ │ │ │ + strdeq r9, [r5], r8 │ │ │ │ + addeq r9, r5, r4, lsl #12 │ │ │ │ │ │ │ │ 003734c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #708] @ 3737a0 │ │ │ │ @@ -252537,15 +252537,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #576] @ 3737ac │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 373790 │ │ │ │ ldr r9, [pc, #556] @ 3737b0 │ │ │ │ ldr r8, [pc, #556] @ 3737b4 │ │ │ │ ldr sl, [pc, #556] @ 3737b8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -252579,129 +252579,129 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 373790 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 373650 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [pc, #356] @ 3737bc │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37359c │ │ │ │ ldr r1, [pc, #328] @ 3737c0 │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3735a8 │ │ │ │ ldr r1, [pc, #300] @ 3737c4 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3735b4 │ │ │ │ ldr r1, [pc, #272] @ 3737c8 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3735c0 │ │ │ │ ldr r1, [pc, #244] @ 3737cc │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3735cc │ │ │ │ ldr r1, [pc, #216] @ 3737d0 │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3735d8 │ │ │ │ ldr r1, [pc, #188] @ 3737d4 │ │ │ │ ldrd r2, [r4, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3735e4 │ │ │ │ ldr r1, [pc, #160] @ 3737d8 │ │ │ │ ldrd r2, [r4, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldrb r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3735f0 │ │ │ │ ldr r1, [pc, #132] @ 3737dc │ │ │ │ ldrd r2, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3735fc │ │ │ │ ldr r1, [pc, #104] @ 3737e0 │ │ │ │ ldrd r2, [r4, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 373608 │ │ │ │ mov r0, r7 │ │ │ │ - bl aecc70 │ │ │ │ + bl aeca30 │ │ │ │ b 373520 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r8, lsr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r5, [r9, -ip] │ │ │ │ - addeq r9, r5, r4, lsr r7 │ │ │ │ - addeq r9, r5, ip, lsr #14 │ │ │ │ - addeq r9, r5, r8, lsr r7 │ │ │ │ - addeq r9, r5, ip, asr #14 │ │ │ │ - umulleq r9, r5, r8, r6 │ │ │ │ - umulleq r9, r5, r4, r6 │ │ │ │ - addeq r9, r5, ip, lsl #13 │ │ │ │ - addeq r9, r5, r4, lsl #13 │ │ │ │ - addeq r9, r5, ip, ror r6 │ │ │ │ - addeq r9, r5, r4, ror r6 │ │ │ │ - addeq r9, r5, r8, ror #12 │ │ │ │ - addeq r9, r5, r0, ror #12 │ │ │ │ - addeq r9, r5, r8, asr r6 │ │ │ │ - addeq r9, r5, r0, asr r6 │ │ │ │ + strdeq r9, [r5], r4 │ │ │ │ + addeq r9, r5, ip, ror #9 │ │ │ │ + strdeq r9, [r5], r8 │ │ │ │ + addeq r9, r5, ip, lsl #10 │ │ │ │ + addeq r9, r5, r8, asr r4 │ │ │ │ + addeq r9, r5, r4, asr r4 │ │ │ │ + addeq r9, r5, ip, asr #8 │ │ │ │ + addeq r9, r5, r4, asr #8 │ │ │ │ + addeq r9, r5, ip, lsr r4 │ │ │ │ + addeq r9, r5, r4, lsr r4 │ │ │ │ + addeq r9, r5, r8, lsr #8 │ │ │ │ + addeq r9, r5, r0, lsr #8 │ │ │ │ + addeq r9, r5, r8, lsl r4 │ │ │ │ + addeq r9, r5, r0, lsl r4 │ │ │ │ │ │ │ │ 003737e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #664] @ 373a94 │ │ │ │ @@ -252735,101 +252735,101 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 373990 │ │ │ │ ldr r2, [pc, #572] @ 373ab0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #568] @ 373ab4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3739f8 │ │ │ │ ldr r2, [pc, #540] @ 373ab8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #536] @ 373abc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373a10 │ │ │ │ ldr r2, [pc, #508] @ 373ac0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #504] @ 373ac4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373a04 │ │ │ │ ldr r2, [pc, #476] @ 373ac8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #472] @ 373acc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 373934 │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373a1c │ │ │ │ ldr r2, [pc, #432] @ 373ad0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #428] @ 373ad4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r1, [pc, #400] @ 373ad8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl b52548 │ │ │ │ + bl b52308 │ │ │ │ ldr r1, [pc, #372] @ 373adc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r6 │ │ │ │ - bl b52758 │ │ │ │ + bl b52518 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 373a28 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl b5aa84 │ │ │ │ + bl b5a844 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl a9d250 │ │ │ │ + bl a9d010 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37386c │ │ │ │ ldr r2, [pc, #236] @ 373ae0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 373874 │ │ │ │ @@ -252844,17 +252844,17 @@ │ │ │ │ b 3738c4 │ │ │ │ ldr r2, [pc, #204] @ 373af0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 373920 │ │ │ │ ldr r1, [pc, #196] @ 373af4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl aecb5c │ │ │ │ + bl aec91c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 6d9018 │ │ │ │ ldr r2, [pc, #164] @ 373af8 │ │ │ │ ldr r3, [pc, #64] @ 373a98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -252872,99 +252872,99 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r8, lsl #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r5, [r9, -r4] │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq r9, r5, r0, lsl #11 │ │ │ │ - umulleq r9, r5, r0, r5 │ │ │ │ + addeq r9, r5, r0, asr #6 │ │ │ │ + addeq r9, r5, r0, asr r3 │ │ │ │ andeq r2, r0, r4, ror #4 │ │ │ │ - umullseq lr, r3, r4, r2 │ │ │ │ - addeq r9, r5, r8, lsl #11 │ │ │ │ - addseq lr, r3, ip, ror #4 │ │ │ │ - addeq r9, r5, r0, ror r5 │ │ │ │ - addseq lr, r3, r4, asr #4 │ │ │ │ - addeq r9, r5, r4, asr r5 │ │ │ │ - addseq lr, r3, ip, lsl r2 │ │ │ │ - addeq r9, r5, ip, lsr r5 │ │ │ │ - addseq lr, r3, r8, ror #3 │ │ │ │ - addeq r9, r5, r8, lsl r5 │ │ │ │ - addeq r9, r5, ip, lsl #10 │ │ │ │ - strdeq r9, [r5], r8 │ │ │ │ - strdeq r5, [r4], r4 │ │ │ │ - addeq r5, r4, r8, ror #21 │ │ │ │ - ldrdeq r5, [r4], ip │ │ │ │ - ldrdeq r5, [r4], r0 │ │ │ │ - addeq r5, r4, r4, asr #21 │ │ │ │ - @ instruction: 0x0097e8d8 │ │ │ │ + addseq lr, r3, r4, asr r0 │ │ │ │ + addeq r9, r5, r8, asr #6 │ │ │ │ + addseq lr, r3, ip, lsr #32 │ │ │ │ + addeq r9, r5, r0, lsr r3 │ │ │ │ + addseq lr, r3, r4 │ │ │ │ + addeq r9, r5, r4, lsl r3 │ │ │ │ + @ instruction: 0x0093dfdc │ │ │ │ + strdeq r9, [r5], ip │ │ │ │ + addseq sp, r3, r8, lsr #31 │ │ │ │ + ldrdeq r9, [r5], r8 │ │ │ │ + addeq r9, r5, ip, asr #5 │ │ │ │ + @ instruction: 0x008592b8 │ │ │ │ + @ instruction: 0x008458b4 │ │ │ │ + addeq r5, r4, r8, lsr #17 │ │ │ │ + umulleq r5, r4, ip, r8 │ │ │ │ + umulleq r5, r4, r0, r8 │ │ │ │ + addeq r5, r4, r4, lsl #17 │ │ │ │ + umullseq lr, r7, r8, r6 │ │ │ │ @ instruction: 0x010953b0 │ │ │ │ │ │ │ │ 00373afc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 375768 │ │ │ │ ldr r1, [pc, #112] @ 373b90 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373b74 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 373b68 │ │ │ │ ldr r2, [pc, #72] @ 373b94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 373b98 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b aec654 │ │ │ │ + b aec414 │ │ │ │ ldr r2, [pc, #44] @ 373b9c │ │ │ │ add r2, pc, r2 │ │ │ │ b 373b4c │ │ │ │ ldr r1, [pc, #36] @ 373ba0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b aec654 │ │ │ │ - addeq r9, r5, r8, asr r3 │ │ │ │ - addeq r7, r4, r8, lsr sp │ │ │ │ - ldrdeq r4, [ip], r0 │ │ │ │ - addseq r1, r5, r0, asr #23 │ │ │ │ - addeq r9, r5, r8, lsl #6 │ │ │ │ + b aec414 │ │ │ │ + addeq r9, r5, r8, lsl r1 │ │ │ │ + strdeq r7, [r4], r8 │ │ │ │ + umulleq r4, ip, r0, sp │ │ │ │ + addseq r1, r5, r0, lsl #19 │ │ │ │ + addeq r9, r5, r8, asr #1 │ │ │ │ │ │ │ │ 00373ba4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 3757d4 │ │ │ │ ldr r1, [pc, #28] @ 373be4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b aec59c │ │ │ │ - addeq r4, ip, r0, ror #30 │ │ │ │ + b aec35c │ │ │ │ + addeq r4, ip, r0, lsr #26 │ │ │ │ │ │ │ │ 00373be8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #180] @ 373cb4 │ │ │ │ @@ -252989,17 +252989,17 @@ │ │ │ │ ldrd r2, [r5] │ │ │ │ ldr r1, [pc, #108] @ 373cbc │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ mov r0, r5 │ │ │ │ - bl aecccc │ │ │ │ + bl aeca8c │ │ │ │ ldr r2, [pc, #76] @ 373cc0 │ │ │ │ ldr r3, [pc, #64] @ 373cb8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -253012,15 +253012,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r4, lsl #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, r5, r8, lsr r2 │ │ │ │ + strdeq r8, [r5], r8 @ │ │ │ │ @ instruction: 0x01095190 │ │ │ │ │ │ │ │ 00373cc4 : │ │ │ │ mov r0, #0 │ │ │ │ b 375834 │ │ │ │ │ │ │ │ 00373ccc : │ │ │ │ @@ -253041,31 +253041,31 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cd5c │ │ │ │ + bl b5cb1c │ │ │ │ ldr r1, [pc, #232] @ 373e0c │ │ │ │ mov r9, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ ldr r1, [pc, #212] @ 373e10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cd5c │ │ │ │ + bl b5cb1c │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 901e10 │ │ │ │ + bl 901bd0 │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 373de8 │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -253096,24 +253096,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ 373e18 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ b 373da4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r8, lsl r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r1, ip, lsl #16 │ │ │ │ - addeq r7, sp, r0, ror ip │ │ │ │ - strdeq r1, [r7], r4 │ │ │ │ + addseq r6, r1, ip, asr #11 │ │ │ │ + addeq r7, sp, r0, lsr sl │ │ │ │ + @ instruction: 0x00871ab4 │ │ │ │ qaddeq r5, r8, r9 │ │ │ │ - strheq r9, [r5], ip │ │ │ │ + addeq r8, r5, ip, ror lr │ │ │ │ │ │ │ │ 00373e1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #200] @ 373efc │ │ │ │ @@ -253125,25 +253125,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cd5c │ │ │ │ + bl b5cb1c │ │ │ │ ldr r1, [pc, #156] @ 373f08 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cf54 │ │ │ │ + bl b5cd14 │ │ │ │ ldr r1, [pc, #140] @ 373f0c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5cd5c │ │ │ │ + bl b5cb1c │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 66c260 │ │ │ │ @@ -253166,17 +253166,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r9, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r1, r4, asr #13 │ │ │ │ - addeq r7, sp, ip, lsr #22 │ │ │ │ - @ instruction: 0x00871bb0 │ │ │ │ + addseq r6, r1, r4, lsl #9 │ │ │ │ + addeq r7, sp, ip, ror #17 │ │ │ │ + addeq r1, r7, r0, ror r9 │ │ │ │ tsteq r9, r8, asr #30 │ │ │ │ │ │ │ │ 00373f14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -253275,15 +253275,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 374110 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl b5cd5c │ │ │ │ + bl b5cb1c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 669050 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d9018 │ │ │ │ @@ -253303,15 +253303,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r9, r4, sp, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, pc, ip, lsr #13 │ │ │ │ + addeq r0, pc, ip, ror #8 │ │ │ │ tsteq r9, ip, lsr sp │ │ │ │ │ │ │ │ 00374118 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -253349,71 +253349,71 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1076] @ 3745e8 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 374588 │ │ │ │ ldr r1, [pc, #1040] @ 3745ec │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #1028] @ 3745f0 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #1012] @ 3745f4 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #996] @ 3745f8 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #980] @ 3745fc │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #964] @ 374600 │ │ │ │ ldr r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldrb r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 37454c │ │ │ │ ldr r2, [pc, #936] @ 374604 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #932] @ 374608 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldrb r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 374540 │ │ │ │ ldr r2, [pc, #908] @ 37460c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #904] @ 374610 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 374188 │ │ │ │ mov r0, r8 │ │ │ │ - bl aed2e8 │ │ │ │ + bl aed0a8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 6d9018 │ │ │ │ ldr r2, [pc, #860] @ 374614 │ │ │ │ ldr r3, [pc, #792] @ 3745d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -253432,166 +253432,166 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #748] @ 3745e8 │ │ │ │ mov r1, #5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 374570 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 374558 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 374290 │ │ │ │ ldr r1, [pc, #700] @ 374618 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ b 374290 │ │ │ │ ldr r2, [pc, #632] @ 3745e8 │ │ │ │ mov r1, #3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 37457c │ │ │ │ ldr r1, [pc, #640] @ 37461c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #628] @ 374620 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #612] @ 374624 │ │ │ │ ldrd r2, [fp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #596] @ 374628 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #580] @ 37462c │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #564] @ 374630 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #548] @ 374634 │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #532] @ 374638 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ b 374290 │ │ │ │ ldr r2, [pc, #428] @ 3745e8 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 374594 │ │ │ │ ldr r1, [pc, #468] @ 37463c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #456] @ 374640 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #440] @ 374644 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #424] @ 374648 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ b 374290 │ │ │ │ ldr r2, [pc, #304] @ 3745e8 │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 3745a0 │ │ │ │ ldr r1, [pc, #360] @ 37464c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #348] @ 374650 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #332] @ 374654 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #316] @ 374658 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [pc, #300] @ 37465c │ │ │ │ ldr r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ b 374290 │ │ │ │ ldr r2, [pc, #280] @ 374660 │ │ │ │ add r2, pc, r2 │ │ │ │ b 374280 │ │ │ │ ldr r2, [pc, #272] @ 374664 │ │ │ │ add r2, pc, r2 │ │ │ │ b 37425c │ │ │ │ ldr r1, [pc, #264] @ 374668 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ b 374338 │ │ │ │ ldr r3, [pc, #244] @ 37466c │ │ │ │ add r3, pc, r3 │ │ │ │ b 374320 │ │ │ │ ldr r3, [pc, #236] @ 374670 │ │ │ │ add r3, pc, r3 │ │ │ │ b 374394 │ │ │ │ @@ -253612,57 +253612,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ ldrdeq r4, [r9, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r9, r4, ip, r4 │ │ │ │ - addseq ip, ip, r4, lsr #2 │ │ │ │ - addeq r8, r5, r4, asr #26 │ │ │ │ - strdeq r8, [r5], ip │ │ │ │ + addseq fp, ip, r4, ror #29 │ │ │ │ + addeq r8, r5, r4, lsl #22 │ │ │ │ + @ instruction: 0x00858bbc │ │ │ │ @ instruction: 0x00004ebc │ │ │ │ - addeq r8, r5, r4, ror #25 │ │ │ │ - strdeq r8, [r5], r0 │ │ │ │ - addeq r8, r5, ip, ror #25 │ │ │ │ - addeq r8, r5, r8, ror #25 │ │ │ │ - addeq r8, r5, r4, ror #25 │ │ │ │ - addeq r8, r5, r0, ror #25 │ │ │ │ - addseq sp, r3, ip, lsr #17 │ │ │ │ - addeq r8, r5, r8, asr #25 │ │ │ │ - addseq sp, r3, r8, lsl #17 │ │ │ │ - @ instruction: 0x00858cb8 │ │ │ │ + addeq r8, r5, r4, lsr #21 │ │ │ │ + @ instruction: 0x00858ab0 │ │ │ │ + addeq r8, r5, ip, lsr #21 │ │ │ │ + addeq r8, r5, r8, lsr #21 │ │ │ │ + addeq r8, r5, r4, lsr #21 │ │ │ │ + addeq r8, r5, r0, lsr #21 │ │ │ │ + addseq sp, r3, ip, ror #12 │ │ │ │ + addeq r8, r5, r8, lsl #21 │ │ │ │ + addseq sp, r3, r8, asr #12 │ │ │ │ + addeq r8, r5, r8, ror sl │ │ │ │ tsteq r9, ip, asr #22 │ │ │ │ - addeq r8, r5, r0, asr #23 │ │ │ │ - addeq r8, r5, r4, lsr #22 │ │ │ │ - addeq r8, r5, r8, lsr #23 │ │ │ │ - addeq r8, r5, ip, lsr fp │ │ │ │ - umulleq r8, r5, r4, fp │ │ │ │ - addeq r8, r5, r4, lsr #22 │ │ │ │ - addeq r8, r5, r4, lsl #23 │ │ │ │ - addeq r8, r5, r4, lsl #23 │ │ │ │ - strdeq r8, [r5], r8 @ │ │ │ │ - addeq r8, r5, r8, asr sl │ │ │ │ - ldrdeq r8, [r5], ip │ │ │ │ - addeq r8, r5, r0, lsl #21 │ │ │ │ - addeq r8, r5, ip, ror sl │ │ │ │ - ldrdeq r8, [r5], ip │ │ │ │ - addeq r8, r5, r0, ror #20 │ │ │ │ - addeq r8, r5, r4, lsl #20 │ │ │ │ - addeq r8, r5, r0, ror #19 │ │ │ │ - addeq r8, r5, ip, ror #19 │ │ │ │ - addeq r4, r4, r0, lsr #31 │ │ │ │ - umulleq r4, r4, r4, pc @ │ │ │ │ - strdeq r8, [r5], r4 │ │ │ │ - addseq sl, r1, ip, asr r0 │ │ │ │ - addseq sl, r1, r0, asr r0 │ │ │ │ - addseq sl, r1, r4, asr #32 │ │ │ │ - addseq sl, r1, r8, lsr r0 │ │ │ │ - addseq sl, r1, ip, lsr #32 │ │ │ │ - addseq fp, ip, r4, ror #25 │ │ │ │ - addeq r8, r5, r4, ror #19 │ │ │ │ + addeq r8, r5, r0, lsl #19 │ │ │ │ + addeq r8, r5, r4, ror #17 │ │ │ │ + addeq r8, r5, r8, ror #18 │ │ │ │ + strdeq r8, [r5], ip │ │ │ │ + addeq r8, r5, r4, asr r9 │ │ │ │ + addeq r8, r5, r4, ror #17 │ │ │ │ + addeq r8, r5, r4, asr #18 │ │ │ │ + addeq r8, r5, r4, asr #18 │ │ │ │ + @ instruction: 0x008588b8 │ │ │ │ + addeq r8, r5, r8, lsl r8 │ │ │ │ + umulleq r8, r5, ip, r8 │ │ │ │ + addeq r8, r5, r0, asr #16 │ │ │ │ + addeq r8, r5, ip, lsr r8 │ │ │ │ + umulleq r8, r5, ip, r7 │ │ │ │ + addeq r8, r5, r0, lsr #16 │ │ │ │ + addeq r8, r5, r4, asr #15 │ │ │ │ + addeq r8, r5, r0, lsr #15 │ │ │ │ + addeq r8, r5, ip, lsr #15 │ │ │ │ + addeq r4, r4, r0, ror #26 │ │ │ │ + addeq r4, r4, r4, asr sp │ │ │ │ + @ instruction: 0x008587b4 │ │ │ │ + addseq r9, r1, ip, lsl lr │ │ │ │ + addseq r9, r1, r0, lsl lr │ │ │ │ + addseq r9, r1, r4, lsl #28 │ │ │ │ + @ instruction: 0x00919df8 │ │ │ │ + addseq r9, r1, ip, ror #27 │ │ │ │ + addseq fp, ip, r4, lsr #21 │ │ │ │ + addeq r8, r5, r4, lsr #15 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 0037468c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -253681,20 +253681,20 @@ │ │ │ │ bl 375aa4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3746ec │ │ │ │ ldr r1, [pc, #112] @ 374750 │ │ │ │ ldr r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 6d9018 │ │ │ │ mov r0, r4 │ │ │ │ - bl aec5f8 │ │ │ │ + bl aec3b8 │ │ │ │ ldr r2, [pc, #76] @ 374754 │ │ │ │ ldr r3, [pc, #64] @ 37474c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -253707,15 +253707,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r0, ror #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r4, ip, r4, asr #8 │ │ │ │ + addeq r4, ip, r4, lsl #4 │ │ │ │ strdeq r4, [r9, -ip] │ │ │ │ │ │ │ │ 00374758 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -253734,20 +253734,20 @@ │ │ │ │ bl 3758d4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 3747cc │ │ │ │ ldr r1, [pc, #148] @ 374840 │ │ │ │ ldrd r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37481c │ │ │ │ mov r0, r4 │ │ │ │ - bl aecd84 │ │ │ │ + bl aecb44 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 6d9018 │ │ │ │ ldr r2, [pc, #100] @ 374844 │ │ │ │ ldr r3, [pc, #88] @ 37483c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -253764,22 +253764,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ 374848 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ b 3747c4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01094694 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, r5, r8, lsl r8 │ │ │ │ + ldrdeq r8, [r5], r8 @ │ │ │ │ tsteq r9, r4, lsr #12 │ │ │ │ - @ instruction: 0x008587b4 │ │ │ │ + addeq r8, r5, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [pc, #532] @ 374a80 │ │ │ │ @@ -253790,94 +253790,94 @@ │ │ │ │ ldr r1, [pc, #520] @ 374a88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ ldr r6, [pc, #492] @ 374a8c │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 374a0c │ │ │ │ mov r0, #32 │ │ │ │ bl 27cbb0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9343d4 │ │ │ │ + bl 934194 │ │ │ │ bl 27f1c0 │ │ │ │ ldr r3, [pc, #456] @ 374a90 │ │ │ │ ldr r1, [pc, #456] @ 374a94 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 933734 │ │ │ │ + bl 9334f4 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r1, [pc, #424] @ 374a98 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 932f14 │ │ │ │ + bl 932cd4 │ │ │ │ ldr r1, [pc, #412] @ 374a9c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 932f14 │ │ │ │ + bl 932cd4 │ │ │ │ ldr r1, [pc, #392] @ 374aa0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #17] │ │ │ │ mov r0, r4 │ │ │ │ - bl 932f14 │ │ │ │ + bl 932cd4 │ │ │ │ ldr r1, [pc, #372] @ 374aa4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #18] │ │ │ │ mov r0, r4 │ │ │ │ - bl 932f14 │ │ │ │ + bl 932cd4 │ │ │ │ ldr r1, [pc, #352] @ 374aa8 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ mov r0, r4 │ │ │ │ - bl 932f14 │ │ │ │ + bl 932cd4 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r5, #20] │ │ │ │ strb r0, [r5, #21] │ │ │ │ beq 374978 │ │ │ │ mov r0, sp │ │ │ │ - bl b7424c │ │ │ │ + bl b7400c │ │ │ │ ldr r2, [pc, #300] @ 374aac │ │ │ │ ldr r1, [pc, #300] @ 374ab0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9338ac │ │ │ │ + bl 93366c │ │ │ │ ldr r1, [pc, #280] @ 374ab4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 937444 │ │ │ │ + bl 937204 │ │ │ │ mov r4, r0 │ │ │ │ - bl b57c6c │ │ │ │ + bl b57a2c │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r5, #24 │ │ │ │ mov r8, r0 │ │ │ │ - bl a9d250 │ │ │ │ + bl a9d010 │ │ │ │ mov r0, r8 │ │ │ │ - bl b52758 │ │ │ │ + bl b52518 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3749f8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 374a60 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -253902,43 +253902,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl b5ec04 │ │ │ │ + bl b5e9c4 │ │ │ │ b 3749f8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 374abc │ │ │ │ ldr r1, [pc, #84] @ 374ac0 │ │ │ │ ldr r0, [pc, #84] @ 374ac4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x01094594 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x0084dabc │ │ │ │ + addeq sp, r4, ip, ror r8 │ │ │ │ tsteq r9, r8, ror #10 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq r5, r1, r8, asr #24 │ │ │ │ - addeq r8, r5, r4, lsr fp │ │ │ │ - addeq r8, lr, r8, ror #11 │ │ │ │ - addeq r5, sp, r8, lsl #21 │ │ │ │ - addeq r8, r5, r8, lsr #22 │ │ │ │ - addeq r6, r9, ip, lsl #8 │ │ │ │ - addeq r8, r5, ip, ror #12 │ │ │ │ - addseq r2, r2, r8, lsl #29 │ │ │ │ - addeq r8, r5, r4, ror #12 │ │ │ │ + addseq r5, r1, r8, lsl #20 │ │ │ │ + strdeq r8, [r5], r4 │ │ │ │ + addeq r8, lr, r8, lsr #7 │ │ │ │ + addeq r5, sp, r8, asr #16 │ │ │ │ + addeq r8, r5, r8, ror #17 │ │ │ │ + addeq r6, r9, ip, asr #3 │ │ │ │ + addeq r8, r5, ip, lsr #8 │ │ │ │ + addseq r2, r2, r8, asr #24 │ │ │ │ + addeq r8, r5, r4, lsr #8 │ │ │ │ strdeq r4, [r9, -r0] │ │ │ │ - addseq fp, ip, r0, asr r8 │ │ │ │ - addeq r1, r4, r0, asr #10 │ │ │ │ - addeq r1, r4, r8, asr r5 │ │ │ │ + addseq fp, ip, r0, lsl r6 │ │ │ │ + addeq r1, r4, r0, lsl #6 │ │ │ │ + addeq r1, r4, r8, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #420] @ 374c84 │ │ │ │ ldr r4, [pc, #420] @ 374c88 │ │ │ │ ldr r3, [pc, #420] @ 374c8c │ │ │ │ @@ -253948,37 +253948,37 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 374ba4 │ │ │ │ ldr r7, [pc, #368] @ 374c90 │ │ │ │ ldr r2, [pc, #368] @ 374c94 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #344] @ 374c98 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r2, [pc, #324] @ 374c9c │ │ │ │ mov r3, #9 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ beq 374be8 │ │ │ │ mov r0, r8 │ │ │ │ @@ -254004,23 +254004,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ ldr r1, [pc, #172] @ 374ca4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d654 │ │ │ │ b 374ba4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ ldr r1, [pc, #144] @ 374ca8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d654 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r4 │ │ │ │ @@ -254043,57 +254043,57 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 27d654 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 374c3c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r0, lsr #6 │ │ │ │ - addeq r8, r5, r0, lsr #10 │ │ │ │ + addeq r8, r5, r0, ror #5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umullseq fp, ip, ip, r7 │ │ │ │ - addeq r8, r5, r8, ror #9 │ │ │ │ + addseq fp, ip, ip, asr r5 │ │ │ │ + addeq r8, r5, r8, lsr #5 │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - ldrdeq r8, [r5], r4 │ │ │ │ + umulleq r8, r5, r4, r2 │ │ │ │ tsteq r9, r8, asr r2 │ │ │ │ - addeq r8, r5, ip, ror r4 │ │ │ │ - addeq r8, r5, r8, lsr r4 │ │ │ │ - addeq r8, r5, r0, lsr r4 │ │ │ │ + addeq r8, r5, ip, lsr r2 │ │ │ │ + strdeq r8, [r5], r8 @ │ │ │ │ + strdeq r8, [r5], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #196] @ 374d8c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 374d4c │ │ │ │ ldr r5, [pc, #164] @ 374d90 │ │ │ │ ldr r2, [pc, #164] @ 374d94 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #372 @ 0x174 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r2, [pc, #116] @ 374d98 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 374d6c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -254101,26 +254101,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ ldr r1, [pc, #32] @ 374d9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27d654 │ │ │ │ b 374d4c │ │ │ │ - addeq r8, r5, r4, asr #6 │ │ │ │ - @ instruction: 0x009cb5d0 │ │ │ │ - addeq r8, r5, r0, lsr #6 │ │ │ │ - addeq r8, r5, ip, lsl #6 │ │ │ │ - addeq r8, r5, r0, lsr #6 │ │ │ │ + addeq r8, r5, r4, lsl #2 │ │ │ │ + umullseq fp, ip, r0, r3 │ │ │ │ + addeq r8, r5, r0, ror #1 │ │ │ │ + addeq r8, r5, ip, asr #1 │ │ │ │ + addeq r8, r5, r0, ror #1 │ │ │ │ │ │ │ │ 00374da0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r2, [pc, #464] @ 374f88 │ │ │ │ @@ -254133,46 +254133,46 @@ │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 92a138 │ │ │ │ + bl 929ef8 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #396] @ 374f9c │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 8d6c88 │ │ │ │ + bl 8d6a48 │ │ │ │ ldr ip, [pc, #348] @ 374fa0 │ │ │ │ ldr r3, [pc, #348] @ 374fa4 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl b51dd8 │ │ │ │ + bl b51b98 │ │ │ │ ldr r3, [pc, #312] @ 374fa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 374f40 │ │ │ │ mov r8, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ @@ -254181,15 +254181,15 @@ │ │ │ │ bl 27cbb0 │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ asr r2, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #4] │ │ │ │ - bl 934514 │ │ │ │ + bl 9342d4 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ str r3, [r4, #16] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -254239,17 +254239,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, ip, asr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, ip, ip, ror #9 │ │ │ │ - addeq pc, r3, r0, lsr #1 │ │ │ │ - addeq r3, pc, r4, lsl #2 │ │ │ │ + addseq fp, ip, ip, lsr #5 │ │ │ │ + addeq lr, r3, r0, ror #28 │ │ │ │ + addeq r2, pc, r4, asr #29 │ │ │ │ strdeq r3, [r9, -r8] │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ andeq r6, r0, ip, ror r2 │ │ │ │ muleq r0, ip, ip │ │ │ │ @ instruction: 0x01093ebc │ │ │ │ │ │ │ │ 00374fb0 : │ │ │ │ @@ -254258,15 +254258,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r0, [pc, #512] @ 3751c8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 93106c │ │ │ │ + bl 930e2c │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 3751c0 │ │ │ │ ldr r9, [pc, #484] @ 3751cc │ │ │ │ mov r6, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, #0 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -254312,15 +254312,15 @@ │ │ │ │ str r1, [r4, #20] │ │ │ │ strb ip, [r4, #24] │ │ │ │ mov r1, r9 │ │ │ │ strb r2, [r4, #25] │ │ │ │ strb r3, [r4, #26] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ - bl 931e1c │ │ │ │ + bl 931bdc │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ strb r0, [r4, #36] @ 0x24 │ │ │ │ beq 3750d0 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1c0 │ │ │ │ @@ -254383,16 +254383,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, fp │ │ │ │ b 375198 │ │ │ │ - addeq r2, pc, ip, lsl pc @ │ │ │ │ - addeq fp, r4, r4, asr #6 │ │ │ │ + ldrdeq r2, [pc], ip │ │ │ │ + addeq fp, r4, r4, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 003751d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -254413,26 +254413,26 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 27cbb0 │ │ │ │ ldr r5, [pc, #88] @ 375284 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8d6c88 │ │ │ │ + bl 8d6a48 │ │ │ │ ldr ip, [pc, #76] @ 375288 │ │ │ │ ldr r3, [pc, #76] @ 37528c │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, ip] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl b51dd8 │ │ │ │ + bl b51b98 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -254451,29 +254451,29 @@ │ │ │ │ ldr r5, [pc, #180] @ 375360 │ │ │ │ ldr r4, [pc, #180] @ 375364 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 92a138 │ │ │ │ + bl 929ef8 │ │ │ │ add r3, r8, #108 @ 0x6c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrb r4, [r0, #152] @ 0x98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 375318 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 378d44 │ │ │ │ @@ -254481,52 +254481,52 @@ │ │ │ │ ldr r1, [pc, #72] @ 37536c │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #136 @ 0x88 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq fp, ip, ip │ │ │ │ - addeq lr, r3, r8, asr #23 │ │ │ │ - addeq r2, pc, r4, lsr ip @ │ │ │ │ - @ instruction: 0x00857db0 │ │ │ │ - addeq r7, r5, ip, ror #25 │ │ │ │ + addseq sl, ip, ip, asr #27 │ │ │ │ + addeq lr, r3, r8, lsl #19 │ │ │ │ + strdeq r2, [pc], r4 │ │ │ │ + addeq r7, r5, r0, ror fp │ │ │ │ + addeq r7, r5, ip, lsr #21 │ │ │ │ │ │ │ │ 00375370 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 92aa24 │ │ │ │ + bl 92a7e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3753dc │ │ │ │ - bl 92a138 │ │ │ │ + bl 929ef8 │ │ │ │ ldr ip, [pc, #128] @ 375428 │ │ │ │ ldr r2, [pc, #128] @ 37542c │ │ │ │ ldr r1, [pc, #128] @ 375430 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 37bc78 │ │ │ │ ldr r3, [pc, #80] @ 375434 │ │ │ │ ldr ip, [pc, #80] @ 375438 │ │ │ │ @@ -254534,50 +254534,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq sl, ip, r0, lsl pc │ │ │ │ - addeq lr, r3, ip, asr #21 │ │ │ │ - addeq r2, pc, ip, lsr #22 │ │ │ │ - @ instruction: 0x009caed0 │ │ │ │ - addeq r7, r5, r4, lsl sp │ │ │ │ - addeq r7, r5, r4, lsr #24 │ │ │ │ + @ instruction: 0x009cacd0 │ │ │ │ + addeq lr, r3, ip, lsl #17 │ │ │ │ + addeq r2, pc, ip, ror #17 │ │ │ │ + umullseq sl, ip, r0, ip │ │ │ │ + ldrdeq r7, [r5], r4 │ │ │ │ + addeq r7, r5, r4, ror #19 │ │ │ │ │ │ │ │ 00375440 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ 3754d4 │ │ │ │ ldr r3, [pc, #124] @ 3754d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 934c50 │ │ │ │ + bl 934a10 │ │ │ │ ldr r1, [pc, #96] @ 3754dc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ - bl 931054 │ │ │ │ + bl 930e14 │ │ │ │ ldr r2, [pc, #76] @ 3754e0 │ │ │ │ ldr r3, [pc, #64] @ 3754d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -254605,25 +254605,25 @@ │ │ │ │ ldr r0, [pc, #568] @ 375734 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d36c │ │ │ │ ldr r4, [pc, #556] @ 375738 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 92a138 │ │ │ │ + bl 929ef8 │ │ │ │ ldr ip, [pc, #544] @ 37573c │ │ │ │ ldr r2, [pc, #544] @ 375740 │ │ │ │ ldr r1, [pc, #544] @ 375744 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 375720 │ │ │ │ ldr r9, [r2] │ │ │ │ ldr r1, [pc, #500] @ 375748 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r9 │ │ │ │ @@ -254713,19 +254713,19 @@ │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r7, fp │ │ │ │ cmpeq sl, r9 │ │ │ │ add r6, r6, #16 │ │ │ │ bne 3755dc │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl aec318 │ │ │ │ + bl aec0d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b5abc8 │ │ │ │ + bl b5a988 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3756ec │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 27ca60 │ │ │ │ mov r0, r4 │ │ │ │ @@ -254742,27 +254742,27 @@ │ │ │ │ bl 27d654 │ │ │ │ b 375628 │ │ │ │ ldr r1, [pc, #60] @ 375764 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d654 │ │ │ │ b 3756cc │ │ │ │ - ldrsbeq r9, [r1], r4 │ │ │ │ + umullseq r8, r1, r4, lr │ │ │ │ strdeq r3, [r9, -ip] │ │ │ │ - umullseq sl, ip, ip, sp │ │ │ │ - addeq lr, r3, r8, asr r9 │ │ │ │ - @ instruction: 0x008f29b8 │ │ │ │ - addeq r7, r5, r8, ror #23 │ │ │ │ + addseq sl, ip, ip, asr fp │ │ │ │ + addeq lr, r3, r8, lsl r7 │ │ │ │ + addeq r2, pc, r8, ror r7 @ │ │ │ │ + addeq r7, r5, r8, lsr #19 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq r7, r5, r0, lsr #23 │ │ │ │ - addeq r7, r5, r0, lsr #23 │ │ │ │ - addseq ip, r7, ip, lsr sp │ │ │ │ - addeq r7, r5, ip, lsl #22 │ │ │ │ - strdeq r7, [r5], r0 │ │ │ │ - addeq r7, r5, r8, lsl sl │ │ │ │ + addeq r7, r5, r0, ror #18 │ │ │ │ + addeq r7, r5, r0, ror #18 │ │ │ │ + @ instruction: 0x0097cafc │ │ │ │ + addeq r7, r5, ip, asr #17 │ │ │ │ + @ instruction: 0x008578b0 │ │ │ │ + ldrdeq r7, [r5], r8 │ │ │ │ │ │ │ │ 00375768 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -254772,26 +254772,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #48] @ 3757d0 │ │ │ │ strb r3, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9076a4 │ │ │ │ + bl 907464 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq r9, ip, ror r6 │ │ │ │ andeq r1, r0, r8, asr ip │ │ │ │ - umulleq r8, r6, r8, r5 │ │ │ │ + addeq r8, r6, r8, asr r3 │ │ │ │ │ │ │ │ 003757d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ @@ -254800,15 +254800,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 37582c │ │ │ │ ldr r3, [pc, #52] @ 375830 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl b7a9ec │ │ │ │ + bl b7a7ac │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -254843,50 +254843,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, ip, r4, lsr sl │ │ │ │ - addeq r7, r5, r4, lsl r9 │ │ │ │ - addeq r7, r5, r8, lsl #15 │ │ │ │ + @ instruction: 0x009ca7f4 │ │ │ │ + ldrdeq r7, [r5], r4 │ │ │ │ + addeq r7, r5, r8, asr #10 │ │ │ │ │ │ │ │ 003758d0 : │ │ │ │ b 433bd4 │ │ │ │ │ │ │ │ 003758d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #24 │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 27cbb0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a138 │ │ │ │ + bl 929ef8 │ │ │ │ ldr ip, [pc, #104] @ 375968 │ │ │ │ ldr r2, [pc, #104] @ 37596c │ │ │ │ ldr r1, [pc, #104] @ 375970 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ strd r2, [r4] │ │ │ │ bl 433d54 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -254897,26 +254897,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009ca9b8 │ │ │ │ - addeq lr, r3, r0, ror r5 │ │ │ │ - ldrdeq r2, [pc], r4 │ │ │ │ + addseq sl, ip, r8, ror r7 │ │ │ │ + addeq lr, r3, r0, lsr r3 │ │ │ │ + umulleq r2, pc, r4, r3 @ │ │ │ │ │ │ │ │ 00375974 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 8ecd20 │ │ │ │ + bl 8ecae0 │ │ │ │ mov r4, r0 │ │ │ │ - bl b5abc8 │ │ │ │ + bl b5a988 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3759a8 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ca60 │ │ │ │ mov r0, r5 │ │ │ │ @@ -254930,65 +254930,65 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 375a28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d36c │ │ │ │ mov r4, r0 │ │ │ │ - bl 933bbc │ │ │ │ + bl 93397c │ │ │ │ ldr r1, [pc, #68] @ 375a2c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 931060 │ │ │ │ + bl 930e20 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5abc8 │ │ │ │ + bl b5a988 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 375a10 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ca60 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r8, r1, r0, lsl #24 │ │ │ │ + addseq r8, r1, r0, asr #19 │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ │ │ │ │ 00375a30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 375a9c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d36c │ │ │ │ mov r4, r0 │ │ │ │ - bl 933bbc │ │ │ │ + bl 93397c │ │ │ │ ldr r1, [pc, #68] @ 375aa0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 931060 │ │ │ │ + bl 930e20 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5abc8 │ │ │ │ + bl b5a988 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 375a84 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 27ca60 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r8, r1, ip, lsl #23 │ │ │ │ + addseq r8, r1, ip, asr #18 │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ │ │ │ │ 00375aa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -254996,32 +254996,32 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #176] @ 375b74 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 934d1c │ │ │ │ + bl 934adc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 375b40 │ │ │ │ ldr ip, [pc, #144] @ 375b78 │ │ │ │ ldr r2, [pc, #144] @ 375b7c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ bl 27cbb0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl b7a9ec │ │ │ │ + bl b7a7ac │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -255033,28 +255033,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #48] @ 375b88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 375b8c │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 375b20 │ │ │ │ - addeq r7, r5, ip, lsl #14 │ │ │ │ - addseq r8, r1, r4, lsl #22 │ │ │ │ - @ instruction: 0x009ca7d4 │ │ │ │ - addeq r7, r5, r8, lsl #14 │ │ │ │ - addeq r7, r5, ip, lsl #13 │ │ │ │ - addseq sl, ip, r8, ror #14 │ │ │ │ - @ instruction: 0x008574b0 │ │ │ │ + addeq r7, r5, ip, asr #9 │ │ │ │ + addseq r8, r1, r4, asr #17 │ │ │ │ + umullseq sl, ip, r4, r5 │ │ │ │ + addeq r7, r5, r8, asr #9 │ │ │ │ + addeq r7, r5, ip, asr #8 │ │ │ │ + addseq sl, ip, r8, lsr #10 │ │ │ │ + addeq r7, r5, r0, ror r2 │ │ │ │ muleq r0, r1, r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 375ba0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r6, r7, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1424] @ 37614c │ │ │ │ ldr r2, [pc, #1424] @ 376150 │ │ │ │ @@ -255062,15 +255062,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r3, #134217728 @ 0x8000000 │ │ │ │ ldr r5, [pc, #1388] @ 376158 │ │ │ │ ldr r9, [pc, #1388] @ 37615c │ │ │ │ ldr r2, [pc, #1388] @ 376160 │ │ │ │ mov sl, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, #0 │ │ │ │ @@ -255088,517 +255088,517 @@ │ │ │ │ mov r3, #23 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #1336] @ 376170 │ │ │ │ strb sl, [r0, #146] @ 0x92 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [ip, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93564c │ │ │ │ + bl 93540c │ │ │ │ ldr r2, [pc, #1316] @ 376174 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1304] @ 376178 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r3, [pc, #1300] @ 37617c │ │ │ │ ldr r2, [pc, #1300] @ 376180 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93564c │ │ │ │ + bl 93540c │ │ │ │ ldr r2, [pc, #1276] @ 376184 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1264] @ 376188 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r3, [pc, #1260] @ 37618c │ │ │ │ ldr r2, [pc, #1260] @ 376190 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93564c │ │ │ │ + bl 93540c │ │ │ │ ldr r2, [pc, #1236] @ 376194 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1224] @ 376198 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r3, [pc, #1220] @ 37619c │ │ │ │ ldr r2, [pc, #1220] @ 3761a0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93564c │ │ │ │ + bl 93540c │ │ │ │ ldr r2, [pc, #1196] @ 3761a4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1184] @ 3761a8 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r3, [pc, #1180] @ 3761ac │ │ │ │ ldr r2, [pc, #1180] @ 3761b0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93564c │ │ │ │ + bl 93540c │ │ │ │ ldr r2, [pc, #1156] @ 3761b4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1144] @ 3761b8 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r3, [pc, #1140] @ 3761bc │ │ │ │ ldr r2, [pc, #1140] @ 3761c0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93564c │ │ │ │ + bl 93540c │ │ │ │ ldr r2, [pc, #1116] @ 3761c4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r3, [pc, #1100] @ 3761c8 │ │ │ │ ldr r2, [pc, #1100] @ 3761cc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1092] @ 3761d0 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 931ea4 │ │ │ │ + bl 931c64 │ │ │ │ ldr r2, [pc, #1060] @ 3761d4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r3, [pc, #1044] @ 3761d8 │ │ │ │ ldr r6, [pc, #1044] @ 3761dc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1036] @ 3761e0 │ │ │ │ ldr r3, [pc, #1036] @ 3761e4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 931ea4 │ │ │ │ + bl 931c64 │ │ │ │ ldr r2, [pc, #1004] @ 3761e8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r3, [pc, #988] @ 3761ec │ │ │ │ ldr r6, [pc, #988] @ 3761f0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #980] @ 3761f4 │ │ │ │ ldr r3, [pc, #980] @ 3761f8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 931ea4 │ │ │ │ + bl 931c64 │ │ │ │ ldr r2, [pc, #948] @ 3761fc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r3, [pc, #932] @ 376200 │ │ │ │ ldr r6, [pc, #932] @ 376204 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #924] @ 376208 │ │ │ │ ldr r3, [pc, #924] @ 37620c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 931ea4 │ │ │ │ + bl 931c64 │ │ │ │ ldr r2, [pc, #892] @ 376210 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #880] @ 376214 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r3, [pc, #876] @ 376218 │ │ │ │ ldr r2, [pc, #876] @ 37621c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93564c │ │ │ │ + bl 93540c │ │ │ │ ldr r2, [pc, #852] @ 376220 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #840] @ 376224 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r3, [pc, #836] @ 376228 │ │ │ │ ldr r2, [pc, #836] @ 37622c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9357c0 │ │ │ │ + bl 935580 │ │ │ │ ldr r2, [pc, #812] @ 376230 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #800] @ 376234 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r3, [pc, #796] @ 376238 │ │ │ │ ldr r2, [pc, #796] @ 37623c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9357c0 │ │ │ │ + bl 935580 │ │ │ │ ldr r2, [pc, #772] @ 376240 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r3, [pc, #756] @ 376244 │ │ │ │ ldr r2, [pc, #756] @ 376248 │ │ │ │ ldr r1, [pc, #756] @ 37624c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #740] @ 376250 │ │ │ │ - bl 9357c0 │ │ │ │ + bl 935580 │ │ │ │ ldr r3, [pc, #736] @ 376254 │ │ │ │ ldr r2, [pc, #736] @ 376258 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9357c0 │ │ │ │ + bl 935580 │ │ │ │ ldr r2, [pc, #712] @ 37625c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #700] @ 376260 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r3, [pc, #696] @ 376264 │ │ │ │ ldr r2, [pc, #696] @ 376268 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9357c0 │ │ │ │ + bl 935580 │ │ │ │ ldr r2, [pc, #672] @ 37626c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #660] @ 376270 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r3, [pc, #656] @ 376274 │ │ │ │ ldr r2, [pc, #656] @ 376278 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93564c │ │ │ │ + bl 93540c │ │ │ │ ldr r2, [pc, #632] @ 37627c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #620] @ 376280 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r3, [pc, #616] @ 376284 │ │ │ │ ldr r2, [pc, #616] @ 376288 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9357c0 │ │ │ │ + bl 935580 │ │ │ │ ldr r2, [pc, #592] @ 37628c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r6, [pc, #576] @ 376290 │ │ │ │ ldr r3, [pc, #576] @ 376294 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - bl 93429c │ │ │ │ + bl 93405c │ │ │ │ ldr r2, [pc, #544] @ 376298 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #532] @ 37629c │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r3, [pc, #528] @ 3762a0 │ │ │ │ ldr r2, [pc, #528] @ 3762a4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93564c │ │ │ │ + bl 93540c │ │ │ │ ldr r2, [pc, #504] @ 3762a8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r6, [pc, #488] @ 3762ac │ │ │ │ ldr r0, [pc, #488] @ 3762b0 │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93429c │ │ │ │ + bl 93405c │ │ │ │ ldr r2, [pc, #452] @ 3762b4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 93612c │ │ │ │ + bl 935eec │ │ │ │ ldr r6, [pc, #436] @ 3762b8 │ │ │ │ ldr r0, [pc, #436] @ 3762bc │ │ │ │ ldr r3, [pc, #436] @ 3762c0 │ │ │ │ ldr r2, [pc, #436] @ 3762c4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 931ea4 │ │ │ │ + bl 931c64 │ │ │ │ ldr r2, [pc, #400] @ 3762c8 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 93612c │ │ │ │ - addseq sl, ip, r8, ror #15 │ │ │ │ - @ instruction: 0x0083e2b4 │ │ │ │ - addeq r2, pc, r8, lsl r3 @ │ │ │ │ - addeq r2, lr, ip, asr #18 │ │ │ │ + b 935eec │ │ │ │ + addseq sl, ip, r8, lsr #11 │ │ │ │ + addeq lr, r3, r4, ror r0 │ │ │ │ + ldrdeq r2, [pc], r8 │ │ │ │ + addeq r2, lr, ip, lsl #14 │ │ │ │ andeq pc, r7, r0, lsl #30 │ │ │ │ andeq r1, r0, r4, ror #17 │ │ │ │ - ldrdeq r7, [r5], r0 │ │ │ │ + umulleq r7, r5, r0, r4 │ │ │ │ strdeq r3, [r9, -r4] │ │ │ │ andeq r0, r0, ip, asr lr │ │ │ │ andeq r2, r0, r4, asr r1 │ │ │ │ - addeq r7, r5, r0, asr #11 │ │ │ │ - addeq r7, r5, r4, asr #11 │ │ │ │ + addeq r7, r5, r0, lsl #7 │ │ │ │ + addeq r7, r5, r4, lsl #7 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r1, r0, r8, lsl r8 │ │ │ │ - addeq r7, r5, r8, lsr #11 │ │ │ │ - addeq r5, r5, r4, lsr sp │ │ │ │ + addeq r7, r5, r8, ror #6 │ │ │ │ + strdeq r5, [r5], r4 │ │ │ │ andeq r1, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ - addeq r7, r5, r0, lsl #11 │ │ │ │ - addseq r1, r2, r8, lsr #8 │ │ │ │ + addeq r7, r5, r0, asr #6 │ │ │ │ + addseq r1, r2, r8, ror #3 │ │ │ │ andeq r1, r0, r4, lsr #30 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - addeq r7, r5, r4, ror #10 │ │ │ │ - umulleq r7, r5, r0, r5 │ │ │ │ + addeq r7, r5, r4, lsr #6 │ │ │ │ + addeq r7, r5, r0, asr r3 │ │ │ │ andeq r1, r0, r8, ror #28 │ │ │ │ andeq r1, r0, r8, ror #12 │ │ │ │ - addeq r7, r5, r8, asr #10 │ │ │ │ - addeq r7, r5, r4, asr r5 │ │ │ │ + addeq r7, r5, r8, lsl #6 │ │ │ │ + addeq r7, r5, r4, lsl r3 │ │ │ │ andeq r1, r0, ip, lsr #27 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - addeq r7, r5, r8, lsr r5 │ │ │ │ + strdeq r7, [r5], r8 │ │ │ │ andeq r2, r0, r4, lsl r3 │ │ │ │ - addeq r7, r5, r4, lsr r5 │ │ │ │ + strdeq r7, [r5], r4 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - addeq r7, r5, r0, lsr r5 │ │ │ │ + strdeq r7, [r5], r0 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - addeq r7, r5, r8, lsr r5 │ │ │ │ - addeq r7, r5, r8, lsl r5 │ │ │ │ + strdeq r7, [r5], r8 │ │ │ │ + ldrdeq r7, [r5], r8 │ │ │ │ andeq r2, r0, r4, asr r4 │ │ │ │ - addeq lr, r3, r4, lsr #5 │ │ │ │ + addeq lr, r3, r4, rrx │ │ │ │ andeq r1, r0, r4, lsl r3 │ │ │ │ - addeq r7, r5, ip, lsl #10 │ │ │ │ - addeq r7, r5, r4, ror #9 │ │ │ │ + addeq r7, r5, ip, asr #5 │ │ │ │ + addeq r7, r5, r4, lsr #5 │ │ │ │ andeq r1, r0, r8, lsl sl │ │ │ │ - addeq r7, r5, ip, ror #9 │ │ │ │ + addeq r7, r5, ip, lsr #5 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - strdeq r7, [r5], r4 │ │ │ │ - umulleq sp, r5, r4, r2 │ │ │ │ + @ instruction: 0x008572b4 │ │ │ │ + addeq sp, r5, r4, asr r0 │ │ │ │ andeq r1, r0, r0, ror #1 │ │ │ │ - ldrdeq r7, [r5], r8 │ │ │ │ - strdeq r7, [r5], r8 │ │ │ │ + umulleq r7, r5, r8, r2 │ │ │ │ + @ instruction: 0x008572b8 │ │ │ │ andeq r1, r0, r4, asr #23 │ │ │ │ andeq r1, r0, ip, lsl r4 │ │ │ │ - addeq r7, r5, r4, ror #9 │ │ │ │ - addeq r7, r5, r8, lsl #10 │ │ │ │ + addeq r7, r5, r4, lsr #5 │ │ │ │ + addeq r7, r5, r8, asr #5 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ - strdeq r7, [r5], r4 │ │ │ │ - addeq r7, r5, r4, lsl #10 │ │ │ │ + @ instruction: 0x008572b4 │ │ │ │ + addeq r7, r5, r4, asr #5 │ │ │ │ @ instruction: 0x000006bc │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - addeq r7, r5, ip, ror #9 │ │ │ │ + addeq r7, r5, ip, lsr #5 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ - strdeq r7, [r5], r4 │ │ │ │ - addeq r4, pc, r8, asr r1 @ │ │ │ │ + @ instruction: 0x008572b4 │ │ │ │ + addeq r3, pc, r8, lsl pc @ │ │ │ │ andeq r0, r0, r0, ror lr │ │ │ │ andeq r0, r0, ip, ror r8 │ │ │ │ - addeq r7, r5, r8, asr #9 │ │ │ │ - ldrdeq r7, [r5], r8 │ │ │ │ + addeq r7, r5, r8, lsl #5 │ │ │ │ + umulleq r7, r5, r8, r2 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - addeq r7, r5, r0, asr #9 │ │ │ │ - ldrdeq r7, [r5], ip │ │ │ │ + addeq r7, r5, r0, lsl #5 │ │ │ │ + umulleq r7, r5, ip, r2 │ │ │ │ andeq r1, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, ip, lsl #5 │ │ │ │ - addeq r7, r5, r4, asr #9 │ │ │ │ - addeq r7, r5, r0, asr #9 │ │ │ │ + addeq r7, r5, r4, lsl #5 │ │ │ │ + addeq r7, r5, r0, lsl #5 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ muleq r0, r4, r6 │ │ │ │ - addeq r7, r5, ip, lsr #9 │ │ │ │ - addeq r7, r5, r8, asr #9 │ │ │ │ + addeq r7, r5, ip, ror #4 │ │ │ │ + addeq r7, r5, r8, lsl #5 │ │ │ │ @ instruction: 0xfffffb34 │ │ │ │ - @ instruction: 0x008574b8 │ │ │ │ - ldrdeq r7, [r5], r0 │ │ │ │ + addeq r7, r5, r8, ror r2 │ │ │ │ + umulleq r7, r5, r0, r2 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - addeq r7, r5, r0, asr #9 │ │ │ │ - addeq ip, r4, r8, ror r2 │ │ │ │ + addeq r7, r5, r0, lsl #5 │ │ │ │ + addeq ip, r4, r8, lsr r0 │ │ │ │ andeq r6, r0, r8, lsr sl │ │ │ │ - addeq r7, r5, r4, lsr #9 │ │ │ │ - addeq r2, r9, ip, ror r9 │ │ │ │ + addeq r7, r5, r4, ror #4 │ │ │ │ + addeq r2, r9, ip, lsr r7 │ │ │ │ andeq r2, r0, r4, lsl #13 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - @ instruction: 0x008574b4 │ │ │ │ - @ instruction: 0x008574b4 │ │ │ │ + addeq r7, r5, r4, ror r2 │ │ │ │ + addeq r7, r5, r4, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 934c50 │ │ │ │ + bl 934a10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 934904 │ │ │ │ + bl 9346c4 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 37631c │ │ │ │ ldr r1, [pc, #100] @ 37636c │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 934640 │ │ │ │ + b 934400 │ │ │ │ ldr r3, [pc, #76] @ 376370 │ │ │ │ ldr ip, [pc, #76] @ 376374 │ │ │ │ ldr r1, [pc, #76] @ 376378 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r7, r5, r0, lsl r2 │ │ │ │ - addseq sl, ip, r0, lsl #1 │ │ │ │ - strdeq r7, [r5], r4 │ │ │ │ - ldrdeq r7, [r5], r8 │ │ │ │ + ldrdeq r6, [r5], r0 │ │ │ │ + addseq r9, ip, r0, asr #28 │ │ │ │ + strheq r7, [r5], r4 │ │ │ │ + umulleq r7, r5, r8, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #320] @ 3764d4 │ │ │ │ ldr r2, [pc, #320] @ 3764d8 │ │ │ │ ldr r1, [pc, #320] @ 3764dc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930c28 │ │ │ │ + bl 9309e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 376418 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 930c38 │ │ │ │ + bl 9309f8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 37648c │ │ │ │ bl 27e230 │ │ │ │ cmp r0, #7 │ │ │ │ bls 3764b0 │ │ │ │ ldr r1, [pc, #164] @ 3764e0 │ │ │ │ sub r5, r0, #8 │ │ │ │ @@ -255636,41 +255636,41 @@ │ │ │ │ ldr r0, [pc, #48] @ 3764f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 3764f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq sl, ip, r0, lsl r0 │ │ │ │ - addeq sp, r3, r0, ror #21 │ │ │ │ - addeq r1, pc, r4, asr #22 │ │ │ │ - addeq pc, lr, ip, lsr r2 @ │ │ │ │ - addeq pc, lr, r8, ror #3 │ │ │ │ - @ instruction: 0x009c9ef0 │ │ │ │ - addeq r7, r5, r4, asr #2 │ │ │ │ - addeq r7, r5, ip, ror r1 │ │ │ │ + @ instruction: 0x009c9dd0 │ │ │ │ + addeq sp, r3, r0, lsr #17 │ │ │ │ + addeq r1, pc, r4, lsl #18 │ │ │ │ + strdeq lr, [lr], ip │ │ │ │ + addeq lr, lr, r8, lsr #31 │ │ │ │ + @ instruction: 0x009c9cb0 │ │ │ │ + addeq r6, r5, r4, lsl #30 │ │ │ │ + addeq r6, r5, ip, lsr pc │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #184] @ 3765d8 │ │ │ │ ldr r2, [pc, #184] @ 3765dc │ │ │ │ ldr r1, [pc, #184] @ 3765e0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ bl 27cec8 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 27cec8 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 27cec8 │ │ │ │ @@ -255701,17 +255701,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r9, ip, r8, lsl #29 │ │ │ │ - addeq sp, r3, r4, asr r9 │ │ │ │ - @ instruction: 0x008f19b4 │ │ │ │ + addseq r9, ip, r8, asr #24 │ │ │ │ + addeq sp, r3, r4, lsl r7 │ │ │ │ + addeq r1, pc, r4, ror r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 376648 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 37664c │ │ │ │ @@ -255719,27 +255719,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ strb r4, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, r8, lsr #27 │ │ │ │ - addeq sp, r3, r0, ror r8 │ │ │ │ - ldrdeq r1, [pc], r4 │ │ │ │ + addseq r9, ip, r8, ror #22 │ │ │ │ + addeq sp, r3, r0, lsr r6 │ │ │ │ + umulleq r1, pc, r4, r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3766b8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3766bc │ │ │ │ @@ -255747,53 +255747,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ strb r4, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, r8, lsr sp │ │ │ │ - addeq sp, r3, r0, lsl #16 │ │ │ │ - addeq r1, pc, r4, ror #16 │ │ │ │ + @ instruction: 0x009c9af8 │ │ │ │ + addeq sp, r3, r0, asr #11 │ │ │ │ + addeq r1, pc, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 376720 │ │ │ │ ldr r2, [pc, #68] @ 376724 │ │ │ │ ldr r1, [pc, #68] @ 376728 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, ip, ip, asr #25 │ │ │ │ - umulleq sp, r3, r4, r7 │ │ │ │ - strdeq r1, [pc], r8 │ │ │ │ + addseq r9, ip, ip, lsl #21 │ │ │ │ + addeq sp, r3, r4, asr r5 │ │ │ │ + @ instruction: 0x008f15b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 376790 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 376794 │ │ │ │ @@ -255801,79 +255801,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ strb r4, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, r0, ror #24 │ │ │ │ - addeq sp, r3, r8, lsr #14 │ │ │ │ - addeq r1, pc, ip, lsl #15 │ │ │ │ + addseq r9, ip, r0, lsr #20 │ │ │ │ + addeq sp, r3, r8, ror #9 │ │ │ │ + addeq r1, pc, ip, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3767f8 │ │ │ │ ldr r2, [pc, #68] @ 3767fc │ │ │ │ ldr r1, [pc, #68] @ 376800 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r0, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009c9bf4 │ │ │ │ - @ instruction: 0x0083d6bc │ │ │ │ - addeq r1, pc, r0, lsr #14 │ │ │ │ + @ instruction: 0x009c99b4 │ │ │ │ + addeq sp, r3, ip, ror r4 │ │ │ │ + addeq r1, pc, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 376860 │ │ │ │ ldr r2, [pc, #68] @ 376864 │ │ │ │ ldr r1, [pc, #68] @ 376868 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, ip, ip, lsl #23 │ │ │ │ - addeq sp, r3, r4, asr r6 │ │ │ │ - @ instruction: 0x008f16b8 │ │ │ │ + addseq r9, ip, ip, asr #18 │ │ │ │ + addeq sp, r3, r4, lsl r4 │ │ │ │ + addeq r1, pc, r8, ror r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3768d0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 3768d4 │ │ │ │ @@ -255881,79 +255881,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ strb r4, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, r0, lsr #22 │ │ │ │ - addeq sp, r3, r8, ror #11 │ │ │ │ - addeq r1, pc, ip, asr #12 │ │ │ │ + addseq r9, ip, r0, ror #17 │ │ │ │ + addeq sp, r3, r8, lsr #7 │ │ │ │ + addeq r1, pc, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 376938 │ │ │ │ ldr r2, [pc, #68] @ 37693c │ │ │ │ ldr r1, [pc, #68] @ 376940 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r0, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009c9ab4 │ │ │ │ - addeq sp, r3, ip, ror r5 │ │ │ │ - addeq r1, pc, r0, ror #11 │ │ │ │ + addseq r9, ip, r4, ror r8 │ │ │ │ + addeq sp, r3, ip, lsr r3 │ │ │ │ + addeq r1, pc, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3769a0 │ │ │ │ ldr r2, [pc, #68] @ 3769a4 │ │ │ │ ldr r1, [pc, #68] @ 3769a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r0, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, ip, ip, asr #20 │ │ │ │ - addeq sp, r3, r4, lsl r5 │ │ │ │ - addeq r1, pc, r8, ror r5 @ │ │ │ │ + addseq r9, ip, ip, lsl #16 │ │ │ │ + ldrdeq sp, [r3], r4 │ │ │ │ + addeq r1, pc, r8, lsr r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 376a10 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 376a14 │ │ │ │ @@ -255961,160 +255961,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ strb r4, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, r0, ror #19 │ │ │ │ - addeq sp, r3, r8, lsr #9 │ │ │ │ - addeq r1, pc, ip, lsl #10 │ │ │ │ + addseq r9, ip, r0, lsr #15 │ │ │ │ + addeq sp, r3, r8, ror #4 │ │ │ │ + addeq r1, pc, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 376a78 │ │ │ │ ldr r2, [pc, #68] @ 376a7c │ │ │ │ ldr r1, [pc, #68] @ 376a80 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, ip, r4, ror r9 │ │ │ │ - addeq sp, r3, ip, lsr r4 │ │ │ │ - addeq r1, pc, r0, lsr #9 │ │ │ │ + addseq r9, ip, r4, lsr r7 │ │ │ │ + strdeq sp, [r3], ip │ │ │ │ + addeq r1, pc, r0, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #332] @ 376bfc │ │ │ │ ldr r2, [pc, #332] @ 376c00 │ │ │ │ ldr r1, [pc, #332] @ 376c04 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 376b8c │ │ │ │ ldr r0, [pc, #292] @ 376c08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 931c4c │ │ │ │ + bl 931a0c │ │ │ │ ldr r1, [pc, #284] @ 376c0c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 932cac │ │ │ │ + bl 932a6c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 376b2c │ │ │ │ ldr r1, [pc, #256] @ 376c10 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 93305c │ │ │ │ + bl 932e1c │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 376b54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9313e4 │ │ │ │ + bl 9311a4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 934c50 │ │ │ │ + bl 934a10 │ │ │ │ ldr r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ - bl 93426c │ │ │ │ + bl 93402c │ │ │ │ ldr r1, [pc, #168] @ 376c14 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 932e68 │ │ │ │ + bl 932c28 │ │ │ │ cmp r0, #0 │ │ │ │ bne 376ba0 │ │ │ │ mov r4, #0 │ │ │ │ b 376b2c │ │ │ │ ldr r0, [pc, #132] @ 376c18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 931c4c │ │ │ │ + bl 931a0c │ │ │ │ mov r5, r0 │ │ │ │ b 376b08 │ │ │ │ ldr r2, [pc, #116] @ 376c1c │ │ │ │ ldr r1, [pc, #116] @ 376c20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #104] @ 376c24 │ │ │ │ ldr r3, [pc, #104] @ 376c28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r6 │ │ │ │ - bl 936290 │ │ │ │ + bl 936050 │ │ │ │ cmp r0, #0 │ │ │ │ beq 376b84 │ │ │ │ ldr r1, [pc, #72] @ 376c2c │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 934640 │ │ │ │ + bl 934400 │ │ │ │ mov r4, r0 │ │ │ │ b 376b2c │ │ │ │ - @ instruction: 0x009c98f8 │ │ │ │ - addeq sp, r3, r4, asr #7 │ │ │ │ - addeq r1, pc, r8, lsr #8 │ │ │ │ - umulleq r6, r5, r4, fp │ │ │ │ - umulleq r6, r5, r8, fp │ │ │ │ - addseq r3, r1, r0, lsl #20 │ │ │ │ - addeq r6, r5, r8, lsr fp │ │ │ │ - addeq r6, r5, r4, lsl #22 │ │ │ │ - addseq r9, ip, r4, lsl #16 │ │ │ │ - addeq pc, r3, r0, ror r4 @ │ │ │ │ - addeq r6, r5, ip, asr #20 │ │ │ │ + @ instruction: 0x009c96b8 │ │ │ │ + addeq sp, r3, r4, lsl #3 │ │ │ │ + addeq r1, pc, r8, ror #3 │ │ │ │ + addeq r6, r5, r4, asr r9 │ │ │ │ + addeq r6, r5, r8, asr r9 │ │ │ │ + addseq r3, r1, r0, asr #15 │ │ │ │ + strdeq r6, [r5], r8 │ │ │ │ + addeq r6, r5, r4, asr #17 │ │ │ │ + addseq r9, ip, r4, asr #11 │ │ │ │ + addeq pc, r3, r0, lsr r2 @ │ │ │ │ + addeq r6, r5, ip, lsl #16 │ │ │ │ andeq r0, r0, r2, asr #8 │ │ │ │ - addeq fp, r4, r8, asr r7 │ │ │ │ + addeq fp, r4, r8, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 376c98 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 376c9c │ │ │ │ @@ -256122,55 +256122,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, ip, asr r7 │ │ │ │ - addeq sp, r3, r4, lsr #4 │ │ │ │ - addeq r1, pc, r8, lsl #5 │ │ │ │ + addseq r9, ip, ip, lsl r5 │ │ │ │ + addeq ip, r3, r4, ror #31 │ │ │ │ + addeq r1, pc, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 376d04 │ │ │ │ ldr r2, [pc, #72] @ 376d08 │ │ │ │ ldr r1, [pc, #72] @ 376d0c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, ip, ip, ror #13 │ │ │ │ - @ instruction: 0x0083d1b4 │ │ │ │ - addeq r1, pc, r8, lsl r2 @ │ │ │ │ + addseq r9, ip, ip, lsr #9 │ │ │ │ + addeq ip, r3, r4, ror pc │ │ │ │ + ldrdeq r0, [pc], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 376d78 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 376d7c │ │ │ │ @@ -256178,55 +256178,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, ip, ip, ror r6 │ │ │ │ - addeq sp, r3, r4, asr #2 │ │ │ │ - addeq r1, pc, r8, lsr #3 │ │ │ │ + addseq r9, ip, ip, lsr r4 │ │ │ │ + addeq ip, r3, r4, lsl #30 │ │ │ │ + addeq r0, pc, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 376de4 │ │ │ │ ldr r2, [pc, #72] @ 376de8 │ │ │ │ ldr r1, [pc, #72] @ 376dec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, ip, ip, lsl #12 │ │ │ │ - ldrdeq sp, [r3], r4 │ │ │ │ - addeq r1, pc, r8, lsr r1 @ │ │ │ │ + addseq r9, ip, ip, asr #7 │ │ │ │ + umulleq ip, r3, r4, lr │ │ │ │ + strdeq r0, [pc], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 376e5c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 376e60 │ │ │ │ @@ -256234,29 +256234,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ eor r3, r4, #1 │ │ │ │ strb r4, [r0, #42] @ 0x2a │ │ │ │ strb r3, [r0, #43] @ 0x2b │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq r9, ip, ip, r5 │ │ │ │ - addeq sp, r3, r4, rrx │ │ │ │ - addeq r1, pc, r8, asr #1 │ │ │ │ + addseq r9, ip, ip, asr r3 │ │ │ │ + addeq ip, r3, r4, lsr #28 │ │ │ │ + addeq r0, pc, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #184] @ 376f38 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -256272,26 +256272,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r4, [pc, #124] @ 376f4c │ │ │ │ ldr r3, [pc, #124] @ 376f50 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ add ip, r0, #96 @ 0x60 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl af43a4 │ │ │ │ + bl af4164 │ │ │ │ ldr r2, [pc, #88] @ 376f54 │ │ │ │ ldr r3, [pc, #64] @ 376f40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256301,19 +256301,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r9, ip, ip, lsr #10 │ │ │ │ + addseq r9, ip, ip, ror #5 │ │ │ │ tsteq r9, r0, ror pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, pc, ip, lsr r0 @ │ │ │ │ - ldrdeq ip, [r3], r0 │ │ │ │ + strdeq r0, [pc], ip │ │ │ │ + umulleq ip, r3, r0, sp │ │ │ │ tsteq r9, r4, lsr pc │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ tsteq r9, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -256333,24 +256333,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b53ecc │ │ │ │ + bl b53c8c │ │ │ │ ldr r2, [pc, #80] @ 377038 │ │ │ │ ldr r3, [pc, #64] @ 37702c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256360,19 +256360,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r9, ip, ip, lsr r4 │ │ │ │ + @ instruction: 0x009c91fc │ │ │ │ smlabbeq r9, r0, lr, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, pc, ip, asr #30 │ │ │ │ - addeq ip, r3, r0, ror #29 │ │ │ │ + addeq r0, pc, ip, lsl #26 │ │ │ │ + addeq ip, r3, r0, lsr #25 │ │ │ │ tsteq r9, ip, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 377114 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -256390,24 +256390,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b53ecc │ │ │ │ + bl b53c8c │ │ │ │ ldr r2, [pc, #92] @ 377128 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #32] │ │ │ │ ldr r3, [pc, #60] @ 37711c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -256420,19 +256420,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r9, ip, r8, asr r3 │ │ │ │ + addseq r9, ip, r8, lsl r1 │ │ │ │ @ instruction: 0x01091d9c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, pc, r8, ror #28 │ │ │ │ - strdeq ip, [r3], ip @ │ │ │ │ + addeq r0, pc, r8, lsr #24 │ │ │ │ + @ instruction: 0x0083cbbc │ │ │ │ tsteq r9, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 377214 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -256450,31 +256450,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl aec008 │ │ │ │ + bl aebdc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3771d0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 28a2e4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl aebac0 │ │ │ │ + bl aeb880 │ │ │ │ ldr r2, [pc, #80] @ 377228 │ │ │ │ ldr r3, [pc, #64] @ 37721c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256484,19 +256484,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r9, ip, r8, ror #4 │ │ │ │ + addseq r9, ip, r8, lsr #32 │ │ │ │ smlatbeq r9, ip, ip, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, pc, r8, ror sp @ │ │ │ │ - addeq ip, r3, ip, lsl #26 │ │ │ │ + addeq r0, pc, r8, lsr fp @ │ │ │ │ + addeq ip, r3, ip, asr #21 │ │ │ │ tsteq r9, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377278 │ │ │ │ ldr r2, [pc, #52] @ 37727c │ │ │ │ @@ -256504,221 +256504,221 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1c0 │ │ │ │ - addseq r9, ip, r4, ror #2 │ │ │ │ - addeq ip, r3, ip, lsr #24 │ │ │ │ - umulleq r0, pc, r0, ip @ │ │ │ │ + addseq r8, ip, r4, lsr #30 │ │ │ │ + addeq ip, r3, ip, ror #19 │ │ │ │ + addeq r0, pc, r0, asr sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3772d0 │ │ │ │ ldr r2, [pc, #52] @ 3772d4 │ │ │ │ ldr r1, [pc, #52] @ 3772d8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1c0 │ │ │ │ - addseq r9, ip, ip, lsl #2 │ │ │ │ - ldrdeq ip, [r3], r4 │ │ │ │ - addeq r0, pc, r8, lsr ip @ │ │ │ │ + addseq r8, ip, ip, asr #29 │ │ │ │ + umulleq ip, r3, r4, r9 │ │ │ │ + strdeq r0, [pc], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377328 │ │ │ │ ldr r2, [pc, #52] @ 37732c │ │ │ │ ldr r1, [pc, #52] @ 377330 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1c0 │ │ │ │ - ldrheq r9, [ip], r4 │ │ │ │ - addeq ip, r3, ip, ror fp │ │ │ │ - addeq r0, pc, r0, ror #23 │ │ │ │ + addseq r8, ip, r4, ror lr │ │ │ │ + addeq ip, r3, ip, lsr r9 │ │ │ │ + addeq r0, pc, r0, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377380 │ │ │ │ ldr r2, [pc, #52] @ 377384 │ │ │ │ ldr r1, [pc, #52] @ 377388 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1c0 │ │ │ │ - addseq r9, ip, ip, asr r0 │ │ │ │ - addeq ip, r3, r4, lsr #22 │ │ │ │ - addeq r0, pc, r8, lsl #23 │ │ │ │ + addseq r8, ip, ip, lsl lr │ │ │ │ + addeq ip, r3, r4, ror #17 │ │ │ │ + addeq r0, pc, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3773d8 │ │ │ │ ldr r2, [pc, #52] @ 3773dc │ │ │ │ ldr r1, [pc, #52] @ 3773e0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1c0 │ │ │ │ - addseq r9, ip, r4 │ │ │ │ - addeq ip, r3, ip, asr #21 │ │ │ │ - addeq r0, pc, r0, lsr fp @ │ │ │ │ + addseq r8, ip, r4, asr #27 │ │ │ │ + addeq ip, r3, ip, lsl #17 │ │ │ │ + strdeq r0, [pc], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377430 │ │ │ │ ldr r2, [pc, #52] @ 377434 │ │ │ │ ldr r1, [pc, #52] @ 377438 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1c0 │ │ │ │ - addseq r8, ip, ip, lsr #31 │ │ │ │ - addeq ip, r3, r4, ror sl │ │ │ │ - ldrdeq r0, [pc], r8 │ │ │ │ + addseq r8, ip, ip, ror #26 │ │ │ │ + addeq ip, r3, r4, lsr r8 │ │ │ │ + umulleq r0, pc, r8, r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377488 │ │ │ │ ldr r2, [pc, #52] @ 37748c │ │ │ │ ldr r1, [pc, #52] @ 377490 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1c0 │ │ │ │ - addseq r8, ip, r4, asr pc │ │ │ │ - addeq ip, r3, ip, lsl sl │ │ │ │ - addeq r0, pc, r0, lsl #21 │ │ │ │ + addseq r8, ip, r4, lsl sp │ │ │ │ + ldrdeq ip, [r3], ip @ │ │ │ │ + addeq r0, pc, r0, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3774e0 │ │ │ │ ldr r2, [pc, #52] @ 3774e4 │ │ │ │ ldr r1, [pc, #52] @ 3774e8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1c0 │ │ │ │ - @ instruction: 0x009c8efc │ │ │ │ - addeq ip, r3, r4, asr #19 │ │ │ │ - addeq r0, pc, r8, lsr #20 │ │ │ │ + @ instruction: 0x009c8cbc │ │ │ │ + addeq ip, r3, r4, lsl #15 │ │ │ │ + addeq r0, pc, r8, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 377538 │ │ │ │ ldr r2, [pc, #52] @ 37753c │ │ │ │ ldr r1, [pc, #52] @ 377540 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1c0 │ │ │ │ - addseq r8, ip, r4, lsr #29 │ │ │ │ - addeq ip, r3, ip, ror #18 │ │ │ │ - ldrdeq r0, [pc], r0 @ │ │ │ │ + addseq r8, ip, r4, ror #24 │ │ │ │ + addeq ip, r3, ip, lsr #14 │ │ │ │ + umulleq r0, pc, r0, r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 377594 │ │ │ │ ldr r2, [pc, #56] @ 377598 │ │ │ │ ldr r1, [pc, #56] @ 37759c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldr r0, [r3, #188] @ 0xbc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1c0 │ │ │ │ - addseq r8, ip, ip, asr #28 │ │ │ │ - addeq ip, r3, r4, lsl r9 │ │ │ │ - addeq r0, pc, r8, ror r9 @ │ │ │ │ + addseq r8, ip, ip, lsl #24 │ │ │ │ + ldrdeq ip, [r3], r4 │ │ │ │ + addeq r0, pc, r8, lsr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ 3776a4 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -256735,30 +256735,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl af47b8 │ │ │ │ + bl af4578 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 377680 │ │ │ │ cmp r1, #0 │ │ │ │ beq 377640 │ │ │ │ mov r0, r1 │ │ │ │ - bl aed3a0 │ │ │ │ + bl aed160 │ │ │ │ ldr r2, [pc, #112] @ 3776b8 │ │ │ │ ldr r3, [pc, #96] @ 3776ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256773,22 +256773,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ bl 2899c0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 377640 │ │ │ │ - bl aed3a0 │ │ │ │ + bl aed160 │ │ │ │ b 377640 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009c8df4 │ │ │ │ + @ instruction: 0x009c8bb4 │ │ │ │ tsteq r9, r8, lsr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, pc, r4, lsl #18 │ │ │ │ - umulleq ip, r3, r8, r8 │ │ │ │ + addeq r0, pc, r4, asr #13 │ │ │ │ + addeq ip, r3, r8, asr r6 │ │ │ │ @ instruction: 0x010917bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #336] @ 377824 │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ @@ -256805,15 +256805,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r4, [pc, #276] @ 377838 │ │ │ │ mov r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r0, #88] @ 0x58 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -256854,15 +256854,15 @@ │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, ip] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl af4ac4 │ │ │ │ + bl af4884 │ │ │ │ ldr r2, [pc, #88] @ 377840 │ │ │ │ ldr r3, [pc, #64] @ 37782c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256872,19 +256872,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009c8cd8 │ │ │ │ + umullseq r8, ip, r8, sl │ │ │ │ tsteq r9, ip, lsl r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, pc, r8, ror #15 │ │ │ │ - addeq ip, r3, ip, ror r7 │ │ │ │ + addeq r0, pc, r8, lsr #11 │ │ │ │ + addeq ip, r3, ip, lsr r5 │ │ │ │ smlatteq r9, r0, r6, r1 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ tsteq r9, ip, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -256904,15 +256904,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r9, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r0, #8 │ │ │ │ @@ -256930,17 +256930,17 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr fp, [fp] │ │ │ │ bne 3778c0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl aec008 │ │ │ │ + bl aebdc8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl aebac0 │ │ │ │ + bl aeb880 │ │ │ │ ldr r2, [pc, #84] @ 377974 │ │ │ │ ldr r3, [pc, #68] @ 377968 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -256951,19 +256951,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r8, ip, r0, asr fp │ │ │ │ + addseq r8, ip, r0, lsl r9 │ │ │ │ @ instruction: 0x01091594 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, pc, ip, asr r6 @ │ │ │ │ - strdeq ip, [r3], r0 │ │ │ │ + addeq r0, pc, ip, lsl r4 @ │ │ │ │ + @ instruction: 0x0083c3b0 │ │ │ │ smlatteq r9, r4, r4, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3779ec │ │ │ │ ldr r2, [pc, #92] @ 3779f0 │ │ │ │ @@ -256971,32 +256971,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3779d0 │ │ │ │ - bl 9343d4 │ │ │ │ + bl 934194 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27f1c0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r8, ip, r8, lsl sl │ │ │ │ - addeq ip, r3, r0, ror #9 │ │ │ │ - addeq r0, pc, r4, asr #10 │ │ │ │ + @ instruction: 0x009c87d8 │ │ │ │ + addeq ip, r3, r0, lsr #5 │ │ │ │ + addeq r0, pc, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377a70 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377a74 │ │ │ │ @@ -257004,32 +257004,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - umullseq r8, ip, r4, r9 │ │ │ │ - addeq ip, r3, ip, asr r4 │ │ │ │ - addeq r0, pc, r0, asr #9 │ │ │ │ + addseq r8, ip, r4, asr r7 │ │ │ │ + addeq ip, r3, ip, lsl r2 │ │ │ │ + addeq r0, pc, r0, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377af4 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377af8 │ │ │ │ @@ -257037,32 +257037,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, ip, r0, lsl r9 │ │ │ │ - ldrdeq ip, [r3], r8 │ │ │ │ - addeq r0, pc, ip, lsr r4 @ │ │ │ │ + @ instruction: 0x009c86d0 │ │ │ │ + umulleq ip, r3, r8, r1 │ │ │ │ + strdeq r0, [pc], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377b78 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377b7c │ │ │ │ @@ -257070,32 +257070,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, ip, ip, lsl #17 │ │ │ │ - addeq ip, r3, r4, asr r3 │ │ │ │ - @ instruction: 0x008f03b8 │ │ │ │ + addseq r8, ip, ip, asr #12 │ │ │ │ + addeq ip, r3, r4, lsl r1 │ │ │ │ + addeq r0, pc, r8, ror r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377bfc │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377c00 │ │ │ │ @@ -257103,32 +257103,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, ip, r8, lsl #16 │ │ │ │ - ldrdeq ip, [r3], r0 │ │ │ │ - addeq r0, pc, r4, lsr r3 @ │ │ │ │ + addseq r8, ip, r8, asr #11 │ │ │ │ + umulleq ip, r3, r0, r0 │ │ │ │ + strdeq r0, [pc], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377c80 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377c84 │ │ │ │ @@ -257136,32 +257136,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, ip, r4, lsl #15 │ │ │ │ - addeq ip, r3, ip, asr #4 │ │ │ │ - @ instruction: 0x008f02b0 │ │ │ │ + addseq r8, ip, r4, asr #10 │ │ │ │ + addeq ip, r3, ip │ │ │ │ + addeq r0, pc, r0, ror r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377d04 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377d08 │ │ │ │ @@ -257169,32 +257169,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, ip, r0, lsl #14 │ │ │ │ - addeq ip, r3, r8, asr #3 │ │ │ │ - addeq r0, pc, ip, lsr #4 │ │ │ │ + addseq r8, ip, r0, asr #9 │ │ │ │ + addeq fp, r3, r8, lsl #31 │ │ │ │ + addeq pc, lr, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377d88 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377d8c │ │ │ │ @@ -257202,32 +257202,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r8, ip, ip, ror r6 │ │ │ │ - addeq ip, r3, r4, asr #2 │ │ │ │ - addeq r0, pc, r8, lsr #3 │ │ │ │ + addseq r8, ip, ip, lsr r4 │ │ │ │ + addeq fp, r3, r4, lsl #30 │ │ │ │ + addeq pc, lr, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 377e0c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 377e10 │ │ │ │ @@ -257235,32 +257235,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x009c85f8 │ │ │ │ - addeq ip, r3, r0, asr #1 │ │ │ │ - addeq r0, pc, r4, lsr #2 │ │ │ │ + @ instruction: 0x009c83b8 │ │ │ │ + addeq fp, r3, r0, lsl #29 │ │ │ │ + addeq pc, lr, r4, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 377ea8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -257269,15 +257269,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 658388 │ │ │ │ cmp r0, #0 │ │ │ │ beq 377e88 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -257289,32 +257289,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r8, ip, r0, ror r5 │ │ │ │ - umulleq r0, pc, r8, r0 @ │ │ │ │ - addeq ip, r3, r4, lsr r0 │ │ │ │ + addseq r8, ip, r0, lsr r3 │ │ │ │ + addeq pc, lr, r8, asr lr @ │ │ │ │ + strdeq fp, [r3], r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #160] @ 377f6c │ │ │ │ ldr r2, [pc, #160] @ 377f70 │ │ │ │ ldr r1, [pc, #160] @ 377f74 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ bl 27cec8 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 27cec8 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 27cec8 │ │ │ │ @@ -257338,17 +257338,17 @@ │ │ │ │ bl 27cec8 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 27cec8 │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27cec8 │ │ │ │ - @ instruction: 0x009c84dc │ │ │ │ - addeq fp, r3, r4, lsr #31 │ │ │ │ - addeq r0, pc, r8 │ │ │ │ + umullseq r8, ip, ip, r2 │ │ │ │ + addeq fp, r3, r4, ror #26 │ │ │ │ + addeq pc, lr, r8, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #236] @ 37807c │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -257357,15 +257357,15 @@ │ │ │ │ ldr r2, [pc, #224] @ 378084 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #196] @ 378088 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #252] @ 0xfc │ │ │ │ mov r0, r4 │ │ │ │ bl 27e890 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37802c │ │ │ │ @@ -257397,30 +257397,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r8, ip, ip, lsl r4 │ │ │ │ - addeq pc, lr, ip, lsr pc @ │ │ │ │ - ldrdeq fp, [r3], r8 │ │ │ │ - addeq r0, pc, r8, lsr #27 │ │ │ │ - umulleq r5, r5, r8, r7 @ │ │ │ │ - umulleq r5, r5, r4, r6 @ │ │ │ │ - addeq r5, r5, r8, asr #11 │ │ │ │ + @ instruction: 0x009c81dc │ │ │ │ + strdeq pc, [lr], ip │ │ │ │ + umulleq fp, r3, r8, ip │ │ │ │ + addeq r0, pc, r8, ror #22 │ │ │ │ + addeq r5, r5, r8, asr r5 │ │ │ │ + addeq r5, r5, r4, asr r4 │ │ │ │ + addeq r5, r5, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #356] @ 378214 │ │ │ │ ldr ip, [pc, #356] @ 378218 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -257447,39 +257447,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl af43a4 │ │ │ │ + bl af4164 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3781c0 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37818c │ │ │ │ mov r1, r4 │ │ │ │ bl 66942c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 378188 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl aed344 │ │ │ │ + bl aed104 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ b 3781cc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3781b0 │ │ │ │ mov r1, r4 │ │ │ │ bl 66942c │ │ │ │ @@ -257489,15 +257489,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 3764f8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 27d8c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ ldr r2, [pc, #92] @ 378230 │ │ │ │ ldr r3, [pc, #64] @ 378218 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -257512,17 +257512,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r4, asr sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, ip, lsr #26 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq fp, r3, r4, ror sp │ │ │ │ - addseq r8, ip, r8, lsr #5 │ │ │ │ - ldrdeq pc, [lr], r8 │ │ │ │ + addeq fp, r3, r4, lsr fp │ │ │ │ + addseq r8, ip, r8, rrx │ │ │ │ + umulleq pc, lr, r8, fp @ │ │ │ │ tsteq r9, r0, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #636] @ 3784c8 │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ @@ -257539,15 +257539,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #188] @ 0xbc │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strb lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ strb lr, [sp, #56] @ 0x38 │ │ │ │ @@ -257663,15 +257663,15 @@ │ │ │ │ strb r3, [sp, #175] @ 0xaf │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, lr] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl af47b8 │ │ │ │ + bl af4578 │ │ │ │ ldr r2, [pc, #88] @ 3784e4 │ │ │ │ ldr r3, [pc, #64] @ 3784d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -257681,19 +257681,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r8, ip, r0, ror #2 │ │ │ │ + addseq r7, ip, r0, lsr #30 │ │ │ │ smlatbeq r9, r4, fp, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, lr, r0, ror ip @ │ │ │ │ - addeq fp, r3, r4, lsl #24 │ │ │ │ + addeq pc, lr, r0, lsr sl @ │ │ │ │ + addeq fp, r3, r4, asr #19 │ │ │ │ tsteq r9, r0, lsr #22 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ tsteq r9, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -257713,24 +257713,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #484] @ 378760 │ │ │ │ strb r3, [r4, #50] @ 0x32 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 27f3e8 │ │ │ │ @@ -257756,20 +257756,20 @@ │ │ │ │ ldr r2, [pc, #400] @ 378770 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 9356f4 │ │ │ │ + bl 9354b4 │ │ │ │ ldr r2, [pc, #372] @ 378774 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935f58 │ │ │ │ + bl 935d18 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r2, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ strd r2, [r4, #224] @ 0xe0 │ │ │ │ @@ -257820,56 +257820,56 @@ │ │ │ │ ldr r2, [pc, #164] @ 378784 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 9356f4 │ │ │ │ + bl 9354b4 │ │ │ │ ldr r2, [pc, #136] @ 378788 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #124] @ 37878c │ │ │ │ - bl 935f58 │ │ │ │ + bl 935d18 │ │ │ │ ldr r3, [pc, #120] @ 378790 │ │ │ │ ldr r2, [pc, #120] @ 378794 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935580 │ │ │ │ + bl 935340 │ │ │ │ ldr r2, [pc, #96] @ 378798 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935f58 │ │ │ │ + bl 935d18 │ │ │ │ b 3785b0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r7, ip, ip, lsr #29 │ │ │ │ + addseq r7, ip, ip, ror #24 │ │ │ │ strdeq r0, [r9, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, r3, ip, asr r9 │ │ │ │ - addeq pc, lr, r0, asr #19 │ │ │ │ + addeq fp, r3, ip, lsl r7 │ │ │ │ + addeq pc, lr, r0, lsl #15 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - addeq r5, r5, r8, lsr #3 │ │ │ │ + addeq r4, r5, r8, ror #30 │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - addeq r5, r5, ip, lsl #3 │ │ │ │ + addeq r4, r5, ip, asr #30 │ │ │ │ tsteq r9, r8, ror r7 │ │ │ │ - addeq r8, r4, r4, asr #22 │ │ │ │ + addeq r8, r4, r4, lsl #18 │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ - addeq r5, r5, r0 │ │ │ │ - addeq r5, r5, r0, lsr #32 │ │ │ │ + addeq r4, r5, r0, asr #27 │ │ │ │ + addeq r4, r5, r0, ror #27 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - addeq r5, r5, r4, lsl r0 │ │ │ │ + ldrdeq r4, [r5], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #916] @ 378b48 │ │ │ │ ldr ip, [pc, #916] @ 378b4c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -257899,32 +257899,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl af4ac4 │ │ │ │ + bl af4884 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37893c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #728] @ 378b64 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ @@ -257965,18 +257965,18 @@ │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 378934 │ │ │ │ ldrd r2, [r0, #40] @ 0x28 │ │ │ │ strd r2, [r6, #88] @ 0x58 │ │ │ │ - bl aed3fc │ │ │ │ + bl aed1bc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ ldr r2, [pc, #536] @ 378b68 │ │ │ │ ldr r3, [pc, #504] @ 378b4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -258028,15 +258028,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #336] @ 378b78 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 378938 │ │ │ │ ldr r1, [pc, #308] @ 378b7c │ │ │ │ ldr r3, [pc, #308] @ 378b80 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #300] @ 378b84 │ │ │ │ @@ -258046,28 +258046,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #276] @ 378b88 │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 378938 │ │ │ │ ldr r3, [pc, #252] @ 378b8c │ │ │ │ ldr ip, [pc, #252] @ 378b90 │ │ │ │ ldr r1, [pc, #252] @ 378b94 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #240] @ 378b98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 378938 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #212] @ 378b9c │ │ │ │ ldr r1, [pc, #212] @ 378ba0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -258076,15 +258076,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #188] @ 378ba8 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 378938 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #160] @ 378bac │ │ │ │ ldr r1, [pc, #160] @ 378bb0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -258093,46 +258093,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #136] @ 378bb8 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 378938 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r9, r0, asr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r9, r8, lsr #12 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq r7, ip, ip, lsr #23 │ │ │ │ - addeq fp, r3, r4, ror r6 │ │ │ │ - ldrdeq pc, [lr], r4 │ │ │ │ + addseq r7, ip, ip, ror #18 │ │ │ │ + addeq fp, r3, r4, lsr r4 │ │ │ │ + umulleq pc, lr, r4, r4 @ │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0x010904b4 │ │ │ │ - ldrdeq r4, [r5], r0 │ │ │ │ - umullseq r7, ip, ip, r9 │ │ │ │ - addeq r4, r5, r0, ror #23 │ │ │ │ + umulleq r4, r5, r0, fp │ │ │ │ + addseq r7, ip, ip, asr r7 │ │ │ │ + addeq r4, r5, r0, lsr #19 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - umulleq r4, r5, r4, sp │ │ │ │ - addseq r7, ip, r8, asr r9 │ │ │ │ - umulleq r4, r5, r8, fp │ │ │ │ + addeq r4, r5, r4, asr fp │ │ │ │ + addseq r7, ip, r8, lsl r7 │ │ │ │ + addeq r4, r5, r8, asr r9 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - addseq r7, ip, r4, lsl r9 │ │ │ │ - addeq r4, r5, r4, ror #28 │ │ │ │ - addeq r4, r5, r4, ror #22 │ │ │ │ + @ instruction: 0x009c76d4 │ │ │ │ + addeq r4, r5, r4, lsr #24 │ │ │ │ + addeq r4, r5, r4, lsr #18 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - addeq r4, r5, r4, asr #26 │ │ │ │ - addeq r4, r5, r8, lsr #22 │ │ │ │ - @ instruction: 0x009c78d4 │ │ │ │ + addeq r4, r5, r4, lsl #22 │ │ │ │ + addeq r4, r5, r8, ror #17 │ │ │ │ + umullseq r7, ip, r4, r6 │ │ │ │ muleq r0, r3, r2 │ │ │ │ - addeq r4, r5, r8, ror #26 │ │ │ │ - addeq r4, r5, r4, ror #21 │ │ │ │ - umullseq r7, ip, r0, r8 │ │ │ │ + addeq r4, r5, r8, lsr #22 │ │ │ │ + addeq r4, r5, r4, lsr #17 │ │ │ │ + addseq r7, ip, r0, asr r6 │ │ │ │ muleq r0, sl, r2 │ │ │ │ │ │ │ │ 00378bbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -258160,27 +258160,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #140] @ 378cb8 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 378ca0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c0c │ │ │ │ - bl 930c48 │ │ │ │ + bl 9309cc │ │ │ │ + bl 930a08 │ │ │ │ ldr r4, [r6, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 378ca0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930430 │ │ │ │ + bl 9301f0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 378c5c │ │ │ │ @@ -258193,31 +258193,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq r8, r4, r8, lsl ip │ │ │ │ + ldrdeq r8, [r4], r8 @ │ │ │ │ │ │ │ │ 00378cbc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 930c48 │ │ │ │ + bl 930a08 │ │ │ │ ldr r4, [r4, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 378d2c │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 930430 │ │ │ │ + bl 9301f0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 378ce8 │ │ │ │ @@ -258238,25 +258238,25 @@ │ │ │ │ 00378d44 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #300] @ 378e94 │ │ │ │ ldr r2, [pc, #300] @ 378e98 │ │ │ │ ldr r1, [pc, #300] @ 378e9c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 378e70 │ │ │ │ @@ -258285,15 +258285,15 @@ │ │ │ │ strd r2, [r5, #8] │ │ │ │ bl 27f1f0 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [r3, sl, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 378e20 │ │ │ │ - bl 934514 │ │ │ │ + bl 9342d4 │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, #8 │ │ │ │ bl 27f3e8 │ │ │ │ ldr r2, [r6, #176] @ 0xb0 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ @@ -258316,38 +258316,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r7, ip, r0, asr #12 │ │ │ │ - addeq fp, r3, ip, lsl #2 │ │ │ │ - addeq pc, lr, r0, ror r1 @ │ │ │ │ + addseq r7, ip, r0, lsl #8 │ │ │ │ + addeq sl, r3, ip, asr #29 │ │ │ │ + addeq lr, lr, r0, lsr pc │ │ │ │ │ │ │ │ 00378ea0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1608] @ 379500 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r2, [pc, #1584] @ 379504 │ │ │ │ ldr r1, [pc, #1584] @ 379508 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r6, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 379480 │ │ │ │ ldrb r7, [r4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 3794e4 │ │ │ │ @@ -258563,40 +258563,40 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #700] @ 379518 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 379208 │ │ │ │ ldr r3, [pc, #676] @ 37951c │ │ │ │ ldr ip, [pc, #676] @ 379520 │ │ │ │ ldr r1, [pc, #676] @ 379524 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #668] @ 379528 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 379208 │ │ │ │ ldr r3, [pc, #644] @ 37952c │ │ │ │ ldr ip, [pc, #644] @ 379530 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #640] @ 379534 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #840 @ 0x348 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258608,15 +258608,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #564] @ 379544 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258628,15 +258628,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 379554 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258648,15 +258648,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 379564 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258668,15 +258668,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #860 @ 0x35c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258688,15 +258688,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 379580 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -258705,80 +258705,80 @@ │ │ │ │ ldr r1, [pc, #252] @ 379588 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #248] @ 37958c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 379208 │ │ │ │ ldr r3, [pc, #224] @ 379590 │ │ │ │ ldr r4, [pc, #224] @ 379594 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #220] @ 379598 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 37959c │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 379208 │ │ │ │ ldr r1, [pc, #180] @ 3795a0 │ │ │ │ ldr r0, [pc, #180] @ 3795a4 │ │ │ │ ldr r2, [pc, #180] @ 3795a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #200 @ 0xc8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r7, ip, r8, ror #9 │ │ │ │ - addeq sl, r3, r4, lsr #31 │ │ │ │ - addeq pc, lr, r4 │ │ │ │ - addseq r7, ip, r4, ror #2 │ │ │ │ - strdeq r4, [r5], r8 │ │ │ │ - addeq r4, r5, ip, lsr #7 │ │ │ │ + addseq r7, ip, r8, lsr #5 │ │ │ │ + addeq sl, r3, r4, ror #26 │ │ │ │ + addeq lr, lr, r4, asr #27 │ │ │ │ + addseq r6, ip, r4, lsr #30 │ │ │ │ + @ instruction: 0x008545b8 │ │ │ │ + addeq r4, r5, ip, ror #2 │ │ │ │ muleq r0, r2, r3 │ │ │ │ - addseq r7, ip, ip, lsr #2 │ │ │ │ - addeq r4, r5, r0, ror #13 │ │ │ │ - addeq r4, r5, r0, lsl #7 │ │ │ │ + addseq r6, ip, ip, ror #29 │ │ │ │ + addeq r4, r5, r0, lsr #9 │ │ │ │ + addeq r4, r5, r0, asr #2 │ │ │ │ muleq r0, sp, r3 │ │ │ │ - ldrsheq r7, [ip], r8 │ │ │ │ - @ instruction: 0x008546bc │ │ │ │ - addeq r4, r5, r0, asr r3 │ │ │ │ - addseq r7, ip, r8, lsr #1 │ │ │ │ - addeq r4, r5, r8, lsl #13 │ │ │ │ - strdeq r4, [r5], ip │ │ │ │ + @ instruction: 0x009c6eb8 │ │ │ │ + addeq r4, r5, ip, ror r4 │ │ │ │ + addeq r4, r5, r0, lsl r1 │ │ │ │ + addseq r6, ip, r8, ror #28 │ │ │ │ + addeq r4, r5, r8, asr #8 │ │ │ │ + strheq r4, [r5], ip │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ - addseq r7, ip, r8, asr r0 │ │ │ │ - addeq r4, r5, r4, asr r6 │ │ │ │ - addeq r4, r5, ip, lsr #5 │ │ │ │ + addseq r6, ip, r8, lsl lr │ │ │ │ + addeq r4, r5, r4, lsl r4 │ │ │ │ + addeq r4, r5, ip, rrx │ │ │ │ andeq r0, r0, r2, asr r3 │ │ │ │ - addseq r7, ip, r8 │ │ │ │ - addeq r4, r5, r0, lsr #12 │ │ │ │ - addeq r4, r5, ip, asr r2 │ │ │ │ + addseq r6, ip, r8, asr #27 │ │ │ │ + addeq r4, r5, r0, ror #7 │ │ │ │ + addeq r4, r5, ip, lsl r0 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ - @ instruction: 0x009c6fb8 │ │ │ │ - addeq r4, r5, ip, ror #11 │ │ │ │ - addeq r4, r5, r0, lsl r2 │ │ │ │ - addseq r6, ip, r8, ror #30 │ │ │ │ - @ instruction: 0x008545b8 │ │ │ │ - @ instruction: 0x008541bc │ │ │ │ + addseq r6, ip, r8, ror sp │ │ │ │ + addeq r4, r5, ip, lsr #7 │ │ │ │ + ldrdeq r3, [r5], r0 │ │ │ │ + addseq r6, ip, r8, lsr #26 │ │ │ │ + addeq r4, r5, r8, ror r3 │ │ │ │ + addeq r3, r5, ip, ror pc │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - umulleq r4, r5, r0, r4 │ │ │ │ - addeq r4, r5, r8, ror r1 │ │ │ │ + addeq r4, r5, r0, asr r2 │ │ │ │ + addeq r3, r5, r8, lsr pc │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - @ instruction: 0x009c6ef0 │ │ │ │ - addeq r4, r5, r8, asr r5 │ │ │ │ - addeq r4, r5, ip, lsr r1 │ │ │ │ + @ instruction: 0x009c6cb0 │ │ │ │ + addeq r4, r5, r8, lsl r3 │ │ │ │ + strdeq r3, [r5], ip │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ - addeq r4, r5, r8, lsl r1 │ │ │ │ - addeq r4, r5, r4, asr r4 │ │ │ │ + ldrdeq r3, [r5], r8 │ │ │ │ + addeq r4, r5, r4, lsl r2 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 003795ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -258786,25 +258786,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 3795fc │ │ │ │ ldr r2, [pc, #52] @ 379600 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93564c │ │ │ │ + bl 93540c │ │ │ │ ldr r2, [pc, #28] @ 379604 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 93612c │ │ │ │ - addeq r2, r4, r8, lsr #30 │ │ │ │ + b 935eec │ │ │ │ + addeq r2, r4, r8, ror #25 │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - umulleq r4, r5, r0, r4 │ │ │ │ + addeq r4, r5, r0, asr r2 │ │ │ │ │ │ │ │ 00379608 : │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00379610 : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -258844,22 +258844,22 @@ │ │ │ │ bl 6c73e4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 9343d4 │ │ │ │ + bl 934194 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ 3796b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ - addeq r4, r5, r8, lsl #8 │ │ │ │ + addeq r4, r5, r8, asr #3 │ │ │ │ │ │ │ │ 003796b4 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3796cc │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -258898,23 +258898,23 @@ │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, #0 │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r2, [pc, #2840] @ 37a280 │ │ │ │ ldr r1, [pc, #2840] @ 37a284 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #7 │ │ │ │ bl 70193c │ │ │ │ ldr r3, [pc, #2804] @ 37a288 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -258928,15 +258928,15 @@ │ │ │ │ beq 379a18 │ │ │ │ ldr r3, [pc, #2764] @ 37a290 │ │ │ │ ldr r1, [pc, #2764] @ 37a294 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 933734 │ │ │ │ + bl 9334f4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne 379ac4 │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 379808 │ │ │ │ mov r0, r4 │ │ │ │ @@ -258949,42 +258949,42 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 379a74 │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 379900 │ │ │ │ ldr r7, [pc, #2672] @ 37a298 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #2660] @ 37a29c │ │ │ │ ldr r1, [pc, #2660] @ 37a2a0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 930c48 │ │ │ │ + bl 930a08 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 3798b0 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ movne r7, #0 │ │ │ │ bne 379890 │ │ │ │ b 37a234 │ │ │ │ add r7, r7, #4 │ │ │ │ ldr r1, [r3, r7] │ │ │ │ cmp r1, #0 │ │ │ │ beq 37a00c │ │ │ │ mov r0, r9 │ │ │ │ - bl 930430 │ │ │ │ + bl 9301f0 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 379880 │ │ │ │ ldr r3, [r3, r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37a00c │ │ │ │ ldr r5, [pc, #2540] @ 37a2a4 │ │ │ │ @@ -258993,77 +258993,77 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #332 @ 0x14c │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a250 │ │ │ │ ldr r2, [r0, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ beq 379900 │ │ │ │ ldr r0, [pc, #2488] @ 37a2b0 │ │ │ │ ldr r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74a88 │ │ │ │ + bl b74848 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 379980 │ │ │ │ ldr r0, [pc, #2464] @ 37a2b4 │ │ │ │ ldr r2, [pc, #2464] @ 37a2b8 │ │ │ │ ldr r1, [pc, #2464] @ 37a2bc │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r7, #0 │ │ │ │ ldr r5, [pc, #2428] @ 37a2c0 │ │ │ │ ldr r1, [pc, #2428] @ 37a2c4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ strb r7, [r0, #41] @ 0x29 │ │ │ │ ldr r0, [pc, #2408] @ 37a2c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 930104 │ │ │ │ + bl 92fec4 │ │ │ │ ldr r1, [pc, #2400] @ 37a2cc │ │ │ │ ldr r0, [pc, #2400] @ 37a2d0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 930104 │ │ │ │ + bl 92fec4 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #2372] @ 37a2d4 │ │ │ │ ldr r2, [pc, #2372] @ 37a2d8 │ │ │ │ ldr r1, [pc, #2372] @ 37a2dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #2352] @ 37a2e0 │ │ │ │ - bl 930978 │ │ │ │ - bl 9077a4 │ │ │ │ + bl 930738 │ │ │ │ + bl 907564 │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #4 │ │ │ │ - bl 92aa48 │ │ │ │ + bl 92a808 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ ldr r2, [pc, #2312] @ 37a2e4 │ │ │ │ ldr r3, [pc, #2192] @ 37a270 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -259082,17 +259082,17 @@ │ │ │ │ beq 3797e4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3797e4 │ │ │ │ bl 37af2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3797e4 │ │ │ │ - bl 934c50 │ │ │ │ + bl 934a10 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ - bl 931ffc │ │ │ │ + bl 931dbc │ │ │ │ cmp r0, #0 │ │ │ │ bne 37a0f8 │ │ │ │ ldr r3, [pc, #2192] @ 37a2e8 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ @@ -259111,46 +259111,46 @@ │ │ │ │ ldr r1, [pc, #2132] @ 37a2f0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2128] @ 37a2f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ b 3799d4 │ │ │ │ ldr r3, [pc, #2092] @ 37a2f8 │ │ │ │ ldr ip, [pc, #2092] @ 37a2fc │ │ │ │ ldr r1, [pc, #2092] @ 37a300 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2084] @ 37a304 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 379ab4 │ │ │ │ mov r0, #0 │ │ │ │ bl 27d36c │ │ │ │ ldr r7, [pc, #2052] @ 37a308 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r2, [pc, #2036] @ 37a30c │ │ │ │ ldr r1, [pc, #2036] @ 37a310 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -259313,25 +259313,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ bl 27ca60 │ │ │ │ ldrb r3, [r6, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq 379808 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #1364] @ 37a338 │ │ │ │ ldr r2, [pc, #1364] @ 37a33c │ │ │ │ ldr r1, [pc, #1364] @ 37a340 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r7, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1304] @ 37a334 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r8, [r3] │ │ │ │ @@ -259396,18 +259396,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d654 │ │ │ │ b 379c78 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #1064] @ 37a348 │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74a88 │ │ │ │ + bl b74848 │ │ │ │ ldr r0, [pc, #1052] @ 37a34c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74a88 │ │ │ │ + bl b74848 │ │ │ │ b 379dbc │ │ │ │ mov lr, r0 │ │ │ │ ldr ip, [lr], #8 │ │ │ │ cmp ip, #0 │ │ │ │ ble 379d98 │ │ │ │ mov r1, #0 │ │ │ │ b 379f6c │ │ │ │ @@ -259426,15 +259426,15 @@ │ │ │ │ add r3, lr, r3, lsl #3 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ bne 379f50 │ │ │ │ ldr r0, [pc, #952] @ 37a350 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r1, [pc, #932] @ 37a354 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d654 │ │ │ │ b 379d40 │ │ │ │ @@ -259455,69 +259455,69 @@ │ │ │ │ b 379cbc │ │ │ │ ldr r1, [pc, #868] @ 37a364 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d654 │ │ │ │ b 379c90 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 8d6714 │ │ │ │ + bl 8d64d4 │ │ │ │ ldr r3, [pc, #844] @ 37a368 │ │ │ │ ldr ip, [pc, #844] @ 37a36c │ │ │ │ ldr r1, [pc, #844] @ 37a370 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #836] @ 37a374 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37a144 │ │ │ │ ldr r1, [pc, #792] @ 37a378 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b737dc │ │ │ │ + bl b7359c │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a0dc │ │ │ │ ldr sl, [pc, #764] @ 37a37c │ │ │ │ ldr r9, [pc, #764] @ 37a380 │ │ │ │ ldr r7, [pc, #764] @ 37a384 │ │ │ │ mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 8d6714 │ │ │ │ + bl 8d64d4 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, sl │ │ │ │ movne r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b737dc │ │ │ │ + bl b7359c │ │ │ │ mov r0, r4 │ │ │ │ bl 27cec8 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ add r6, r6, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37a094 │ │ │ │ ldr r1, [pc, #676] @ 37a388 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b737dc │ │ │ │ + bl b7359c │ │ │ │ mov r0, fp │ │ │ │ bl 27cec8 │ │ │ │ b 379ab4 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #648] @ 37a38c │ │ │ │ ldr r2, [pc, #648] @ 37a390 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -259525,29 +259525,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ ldr r2, [pc, #624] @ 37a398 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r1, [pc, #616] @ 37a39c │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl b737dc │ │ │ │ + bl b7359c │ │ │ │ b 379ab4 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 8d6714 │ │ │ │ + bl 8d64d4 │ │ │ │ ldr r1, [pc, #588] @ 37a3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b737dc │ │ │ │ + bl b7359c │ │ │ │ mov r0, r4 │ │ │ │ bl 27cec8 │ │ │ │ b 37a0ec │ │ │ │ ldr r0, [r7, #-76] @ 0xffffffb4 │ │ │ │ ldr lr, [r7, #-80] @ 0xffffffb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r5, #92] @ 0x5c │ │ │ │ @@ -259575,22 +259575,22 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl b74a88 │ │ │ │ + bl b74848 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ b 379ed4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ 37a3a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r1, [pc, #396] @ 37a3ac │ │ │ │ ldr r0, [pc, #396] @ 37a3b0 │ │ │ │ ldr r2, [pc, #396] @ 37a3b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -259610,113 +259610,113 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #284 @ 0x11c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ strdeq pc, [r8, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq pc, [r8, -r4] │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addseq r6, ip, r4, asr ip │ │ │ │ - addeq sl, r3, r4, lsl r7 │ │ │ │ - addeq lr, lr, r8, ror r7 │ │ │ │ + addseq r6, ip, r4, lsl sl │ │ │ │ + ldrdeq sl, [r3], r4 │ │ │ │ + addeq lr, lr, r8, lsr r5 │ │ │ │ @ instruction: 0x000018b4 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq r0, r1, r8, asr #26 │ │ │ │ - addseq r6, ip, r0, lsl #23 │ │ │ │ - addeq sl, r3, r4, asr #12 │ │ │ │ - addeq lr, lr, r8, lsr #13 │ │ │ │ - @ instruction: 0x009c6af0 │ │ │ │ - addeq sl, r3, ip, lsl #12 │ │ │ │ - umulleq pc, lr, r4, r4 @ │ │ │ │ - addeq r4, r5, r4, lsr #12 │ │ │ │ - umullseq r6, ip, r4, sl │ │ │ │ - addeq sl, r3, r0, ror #10 │ │ │ │ - addeq lr, lr, r4, asr #11 │ │ │ │ - addseq ip, r0, r0, lsr r8 │ │ │ │ - strdeq r4, [r5], r4 @ │ │ │ │ - addeq fp, r4, ip, asr #26 │ │ │ │ - ldrdeq r4, [r5], ip │ │ │ │ - addeq fp, r4, r0, ror #6 │ │ │ │ - addseq r6, ip, r8, lsl sl │ │ │ │ - addeq r3, r5, r8, ror #24 │ │ │ │ - addseq r6, r1, ip, ror sp │ │ │ │ + addseq r0, r1, r8, lsl #22 │ │ │ │ + addseq r6, ip, r0, asr #18 │ │ │ │ + addeq sl, r3, r4, lsl #8 │ │ │ │ + addeq lr, lr, r8, ror #8 │ │ │ │ + @ instruction: 0x009c68b0 │ │ │ │ + addeq sl, r3, ip, asr #7 │ │ │ │ + addeq pc, lr, r4, asr r2 @ │ │ │ │ + addeq r4, r5, r4, ror #7 │ │ │ │ + addseq r6, ip, r4, asr r8 │ │ │ │ + addeq sl, r3, r0, lsr #6 │ │ │ │ + addeq lr, lr, r4, lsl #7 │ │ │ │ + @ instruction: 0x0090c5f0 │ │ │ │ + @ instruction: 0x008543b4 │ │ │ │ + addeq fp, r4, ip, lsl #22 │ │ │ │ + umulleq r4, r5, ip, r3 │ │ │ │ + addeq fp, r4, r0, lsr #2 │ │ │ │ + @ instruction: 0x009c67d8 │ │ │ │ + addeq r3, r5, r8, lsr #20 │ │ │ │ + addseq r6, r1, ip, lsr fp │ │ │ │ muleq r0, r1, r6 │ │ │ │ tstpeq r8, r8, lsr #8 @ p-variant is OBSOLETE │ │ │ │ tsteq r7, r4, lsr r1 │ │ │ │ - addeq r4, r5, r0, asr #32 │ │ │ │ - addeq r3, r5, r8, ror #22 │ │ │ │ + addeq r3, r5, r0, lsl #28 │ │ │ │ + addeq r3, r5, r8, lsr #18 │ │ │ │ andeq r0, r0, r9, asr #12 │ │ │ │ - @ instruction: 0x009c68d8 │ │ │ │ - addeq r4, r5, r0, lsr r0 │ │ │ │ - addeq r3, r5, ip, lsr #22 │ │ │ │ + umullseq r6, ip, r8, r6 │ │ │ │ + strdeq r3, [r5], r0 │ │ │ │ + addeq r3, r5, ip, ror #17 │ │ │ │ andeq r0, r0, r2, asr r6 │ │ │ │ - addseq r6, ip, ip, lsr #17 │ │ │ │ - addeq sl, r3, r4, ror #6 │ │ │ │ - addeq lr, lr, r8, asr #7 │ │ │ │ - addeq r4, r5, ip, lsr #2 │ │ │ │ - addseq r4, r1, r8, lsr #20 │ │ │ │ - addeq r4, r4, ip, ror #14 │ │ │ │ - ldrdeq r3, [r5], r8 │ │ │ │ - @ instruction: 0x00853fbc │ │ │ │ - addeq r3, r5, r4, lsr #31 │ │ │ │ - addeq r3, r5, r8, lsl #31 │ │ │ │ - addeq r3, r5, ip, ror #30 │ │ │ │ + addseq r6, ip, ip, ror #12 │ │ │ │ + addeq sl, r3, r4, lsr #2 │ │ │ │ + addeq lr, lr, r8, lsl #3 │ │ │ │ + addeq r3, r5, ip, ror #29 │ │ │ │ + addseq r4, r1, r8, ror #15 │ │ │ │ + addeq r4, r4, ip, lsr #10 │ │ │ │ + umulleq r3, r5, r8, sp │ │ │ │ + addeq r3, r5, ip, ror sp │ │ │ │ + addeq r3, r5, r4, ror #26 │ │ │ │ + addeq r3, r5, r8, asr #26 │ │ │ │ + addeq r3, r5, ip, lsr #26 │ │ │ │ andeq r5, r0, r8, lsr #2 │ │ │ │ - addseq r6, ip, r4, asr #11 │ │ │ │ - umulleq sl, r3, r0, r0 │ │ │ │ - strdeq lr, [lr], r4 │ │ │ │ - addeq r3, r5, r8, asr sp │ │ │ │ - addeq r3, r5, r8, lsr #28 │ │ │ │ - addeq r3, r5, r8, asr #28 │ │ │ │ - addeq r3, r5, ip, lsr sp │ │ │ │ - addeq r4, r4, r4, lsl #7 │ │ │ │ - addeq r4, r4, r0, ror r3 │ │ │ │ - addeq r4, r4, ip, asr r3 │ │ │ │ - addeq r4, r4, r8, asr #6 │ │ │ │ - addeq r4, r4, r4, lsr r3 │ │ │ │ - addseq r6, ip, r8, lsl #7 │ │ │ │ - addeq r3, r5, r4, lsr #29 │ │ │ │ - ldrdeq r3, [r5], r8 │ │ │ │ + addseq r6, ip, r4, lsl #7 │ │ │ │ + addeq r9, r3, r0, asr lr │ │ │ │ + @ instruction: 0x008edeb4 │ │ │ │ + addeq r3, r5, r8, lsl fp │ │ │ │ + addeq r3, r5, r8, ror #23 │ │ │ │ + addeq r3, r5, r8, lsl #24 │ │ │ │ + strdeq r3, [r5], ip │ │ │ │ + addeq r4, r4, r4, asr #2 │ │ │ │ + addeq r4, r4, r0, lsr r1 │ │ │ │ + addeq r4, r4, ip, lsl r1 │ │ │ │ + addeq r4, r4, r8, lsl #2 │ │ │ │ + strdeq r4, [r4], r4 @ │ │ │ │ + addseq r6, ip, r8, asr #2 │ │ │ │ + addeq r3, r5, r4, ror #24 │ │ │ │ + umulleq r3, r5, r8, r3 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - umulleq r3, r5, r8, lr │ │ │ │ - addseq r4, r1, r8, asr #10 │ │ │ │ - addeq r4, r4, r8, lsr #5 │ │ │ │ - addeq r7, lr, r4, lsr #14 │ │ │ │ - addseq r8, r7, r4, lsr #4 │ │ │ │ - umullseq r6, ip, ip, r2 │ │ │ │ - addeq r3, r5, r8, lsr sl │ │ │ │ - addeq r3, r5, r4, ror #9 │ │ │ │ + addeq r3, r5, r8, asr ip │ │ │ │ + addseq r4, r1, r8, lsl #6 │ │ │ │ + addeq r4, r4, r8, rrx │ │ │ │ + addeq r7, lr, r4, ror #9 │ │ │ │ + addseq r7, r7, r4, ror #31 │ │ │ │ + addseq r6, ip, ip, asr r0 │ │ │ │ + strdeq r3, [r5], r8 │ │ │ │ + addeq r3, r5, r4, lsr #5 │ │ │ │ andeq r0, r0, r9, asr r6 │ │ │ │ - addeq r3, r5, r4, ror sl │ │ │ │ - addeq r3, r5, ip, lsl #27 │ │ │ │ - addeq r3, r5, r0, lsr ip │ │ │ │ - addeq r3, r5, r4, lsl fp │ │ │ │ - addeq r3, r5, r4, ror #7 │ │ │ │ - addeq r3, r5, r8, lsl sl │ │ │ │ + addeq r3, r5, r4, lsr r8 │ │ │ │ + addeq r3, r5, ip, asr #22 │ │ │ │ + strdeq r3, [r5], r0 │ │ │ │ + ldrdeq r3, [r5], r4 │ │ │ │ + addeq r3, r5, r4, lsr #3 │ │ │ │ + ldrdeq r3, [r5], r8 │ │ │ │ muleq r0, r7, r5 │ │ │ │ - addeq r3, r5, r8, asr #7 │ │ │ │ - addeq r3, r5, r0, ror #24 │ │ │ │ + addeq r3, r5, r8, lsl #3 │ │ │ │ + addeq r3, r5, r0, lsr #20 │ │ │ │ andeq r0, r0, r2, lsl r6 │ │ │ │ - addeq r3, r5, ip, lsr #7 │ │ │ │ - @ instruction: 0x00853cb0 │ │ │ │ + addeq r3, r5, ip, ror #2 │ │ │ │ + addeq r3, r5, r0, ror sl │ │ │ │ andeq r0, r0, r3, lsr r6 │ │ │ │ │ │ │ │ 0037a3d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 37a430 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl b76318 │ │ │ │ + bl b760d8 │ │ │ │ mov r0, #5 │ │ │ │ - bl 92aa24 │ │ │ │ + bl 92a7e4 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -259724,15 +259724,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ tsteq r7, r4, lsr #15 │ │ │ │ │ │ │ │ 0037a434 : │ │ │ │ - b b76348 │ │ │ │ + b b76108 │ │ │ │ │ │ │ │ 0037a438 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ 37a530 │ │ │ │ @@ -259757,22 +259757,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 3803ac │ │ │ │ ldr r4, [pc, #144] @ 37a540 │ │ │ │ mov r0, #5 │ │ │ │ - bl 92aa48 │ │ │ │ + bl 92a808 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 929b40 │ │ │ │ + bl 929900 │ │ │ │ bl 38193c │ │ │ │ bl 380764 │ │ │ │ add r0, r4, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl b76384 │ │ │ │ + bl b76144 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a4fc │ │ │ │ ldr r3, [pc, #80] @ 37a538 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -259804,58 +259804,58 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #164] @ 37a600 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 37a5c4 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #128] @ 37a604 │ │ │ │ ldr r2, [pc, #128] @ 37a608 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldr r1, [r2], #4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37a5f8 │ │ │ │ ldr r1, [pc, #64] @ 37a60c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 931054 │ │ │ │ + bl 930e14 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r0, #0 │ │ │ │ b 37a5dc │ │ │ │ - umulleq r3, r6, r0, r4 │ │ │ │ - @ instruction: 0x009c5ff4 │ │ │ │ - addeq r4, r5, r4, ror #8 │ │ │ │ + addeq r3, r6, r0, asr r2 │ │ │ │ + @ instruction: 0x009c5db4 │ │ │ │ + addeq r4, r5, r4, lsr #4 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r0, [pc, #4] @ 37a61c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ strdeq r2, [r7], r4 @ │ │ │ │ │ │ │ │ 0037a620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -259868,25 +259868,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 933bbc │ │ │ │ + bl 93397c │ │ │ │ ldr r1, [pc, #160] @ 37a710 │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 931054 │ │ │ │ + bl 930e14 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37a6d4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ ldr r2, [pc, #124] @ 37a714 │ │ │ │ ldr r3, [pc, #112] @ 37a70c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -259906,42 +259906,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37a690 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabteq r8, r8, r7, lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ tsteq r8, ip, ror #14 │ │ │ │ - umullseq r5, ip, r4, lr │ │ │ │ - addeq r4, r5, r4, lsr r3 │ │ │ │ - addeq r4, r5, ip, lsl r3 │ │ │ │ + addseq r5, ip, r4, asr ip │ │ │ │ + strdeq r4, [r5], r4 @ │ │ │ │ + ldrdeq r4, [r5], ip │ │ │ │ ldr r0, [pc, #4] @ 37a730 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq r2, r7, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 37a7cc │ │ │ │ ldr r2, [pc, #128] @ 37a7d0 │ │ │ │ ldr r1, [pc, #128] @ 37a7d4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #100] @ 37a7d8 │ │ │ │ ldr r1, [pc, #100] @ 37a7dc │ │ │ │ ldr ip, [pc, #100] @ 37a7e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #1 │ │ │ │ @@ -259958,20 +259958,20 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r5, ip, r8, asr #28 │ │ │ │ - addeq r9, r3, r4, lsr #14 │ │ │ │ - addeq sp, lr, r8, lsl #15 │ │ │ │ + addseq r5, ip, r8, lsl #24 │ │ │ │ + addeq r9, r3, r4, ror #9 │ │ │ │ + addeq sp, lr, r8, asr #10 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - @ instruction: 0x008542b8 │ │ │ │ - addeq sl, lr, r4, lsr #27 │ │ │ │ + addeq r4, r5, r8, ror r0 │ │ │ │ + addeq sl, lr, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -259979,42 +259979,42 @@ │ │ │ │ beq 37a814 │ │ │ │ bl 2892f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37a874 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37a838 │ │ │ │ - bl 8ef120 │ │ │ │ + bl 8eeee0 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37a860 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 37a888 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r0, [pc, #16] @ 37a88c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ - strdeq r4, [r5], ip │ │ │ │ - addeq r4, r5, ip, asr #3 │ │ │ │ + @ instruction: 0x00853fbc │ │ │ │ + addeq r3, r5, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r3, [pc, #1296] @ 37adb8 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -260028,24 +260028,24 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #1236] @ 37adc4 │ │ │ │ ldr r2, [pc, #1236] @ 37adc8 │ │ │ │ ldr r1, [pc, #1236] @ 37adcc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ ldrhne r6, [r4, #2] │ │ │ │ ldrheq r6, [r2] │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ @@ -260113,15 +260113,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37aa9c │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37acf4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r1, [r2, #30] │ │ │ │ @@ -260137,15 +260137,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r2, [pc, #836] @ 37ade8 │ │ │ │ ldr r3, [pc, #792] @ 37adc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -260184,38 +260184,38 @@ │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37abbc │ │ │ │ ldr r7, [pc, #680] @ 37adf4 │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 934d1c │ │ │ │ + bl 934adc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 37ad38 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 931254 │ │ │ │ + bl 931014 │ │ │ │ ldr r1, [pc, #644] @ 37adf8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 933734 │ │ │ │ + bl 9334f4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r0, [r3, r2] │ │ │ │ ldr r3, [pc, #616] @ 37adfc │ │ │ │ ldr r2, [pc, #616] @ 37ae00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [pc, #576] @ 37ae04 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -260226,28 +260226,28 @@ │ │ │ │ cmp r3, r6 │ │ │ │ movlt r3, r6 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r1] │ │ │ │ b 37aa9c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ b 37aa9c │ │ │ │ ldr r3, [pc, #508] @ 37ae08 │ │ │ │ ldr ip, [pc, #508] @ 37ae0c │ │ │ │ ldr r1, [pc, #508] @ 37ae10 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37aa9c │ │ │ │ cmp ip, #0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ bne 37ac90 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ @@ -260259,15 +260259,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37aa9c │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 37ac58 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -260285,118 +260285,118 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 37ab30 │ │ │ │ ldr r0, [pc, #320] @ 37ae24 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74a88 │ │ │ │ + bl b74848 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 37ab30 │ │ │ │ ldr r3, [pc, #300] @ 37ae28 │ │ │ │ ldr ip, [pc, #300] @ 37ae2c │ │ │ │ ldr r1, [pc, #300] @ 37ae30 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37aa9c │ │ │ │ ldr r0, [pc, #264] @ 37ae34 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ b 37aa9c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [pc, #244] @ 37ae38 │ │ │ │ ldr ip, [pc, #244] @ 37ae3c │ │ │ │ ldr lr, [r2, #24] │ │ │ │ ldr r1, [pc, #240] @ 37ae40 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37aa9c │ │ │ │ ldr r3, [pc, #204] @ 37ae44 │ │ │ │ ldr r0, [pc, #204] @ 37ae48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r1, [pc, #200] @ 37ae4c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r1, [pc, #168] @ 37ae50 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b737dc │ │ │ │ + bl b7359c │ │ │ │ b 37aa9c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r8, asr r5 │ │ │ │ tsteq r8, r8, asr #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r5, ip, r4, asr #25 │ │ │ │ - addeq r9, r3, r8, lsl #11 │ │ │ │ - addeq sp, lr, r8, ror #11 │ │ │ │ - umullseq r5, ip, ip, fp │ │ │ │ - addeq r4, r5, r0, asr #3 │ │ │ │ - umulleq r4, r5, r8, r0 │ │ │ │ - addseq r5, ip, r0, asr #22 │ │ │ │ - addeq r4, r5, r8, asr r0 │ │ │ │ - addeq r4, r5, r0, asr #32 │ │ │ │ + addseq r5, ip, r4, lsl #21 │ │ │ │ + addeq r9, r3, r8, asr #6 │ │ │ │ + addeq sp, lr, r8, lsr #7 │ │ │ │ + addseq r5, ip, ip, asr r9 │ │ │ │ + addeq r3, r5, r0, lsl #31 │ │ │ │ + addeq r3, r5, r8, asr lr │ │ │ │ + addseq r5, ip, r0, lsl #18 │ │ │ │ + addeq r3, r5, r8, lsl lr │ │ │ │ + addeq r3, r5, r0, lsl #28 │ │ │ │ tsteq r8, r0, ror #6 │ │ │ │ ldrheq fp, [r7, -r0] │ │ │ │ tsteq r7, r4, lsl #1 │ │ │ │ - strdeq r7, [r4], r0 │ │ │ │ - umullseq pc, r0, ip, r9 @ │ │ │ │ - addseq r5, ip, r4, lsr #20 │ │ │ │ - addeq r4, r5, r0, ror r1 │ │ │ │ + @ instruction: 0x008475b0 │ │ │ │ + addseq pc, r0, ip, asr r7 @ │ │ │ │ + addseq r5, ip, r4, ror #15 │ │ │ │ + addeq r3, r5, r0, lsr pc │ │ │ │ @ instruction: 0x0117afd0 │ │ │ │ - addseq r5, ip, r4, lsr #19 │ │ │ │ - addeq r3, r5, ip, ror #29 │ │ │ │ - addeq r3, r5, r8, lsr #29 │ │ │ │ - addseq r5, ip, r0, asr r9 │ │ │ │ - addeq r3, r5, r8, lsr #31 │ │ │ │ - addeq r3, r5, r4, asr lr │ │ │ │ + addseq r5, ip, r4, ror #14 │ │ │ │ + addeq r3, r5, ip, lsr #25 │ │ │ │ + addeq r3, r5, r8, ror #24 │ │ │ │ + addseq r5, ip, r0, lsl r7 │ │ │ │ + addeq r3, r5, r8, ror #26 │ │ │ │ + addeq r3, r5, r4, lsl ip │ │ │ │ andeq r5, r0, r8, lsr #2 │ │ │ │ + umulleq r3, r5, r8, sp │ │ │ │ + addseq r5, ip, r4, ror r6 │ │ │ │ ldrdeq r3, [r5], r8 │ │ │ │ - @ instruction: 0x009c58b4 │ │ │ │ - addeq r3, r5, r8, lsl lr │ │ │ │ - @ instruction: 0x00853db8 │ │ │ │ - addeq r3, r5, r4, ror lr │ │ │ │ - addseq r5, ip, r8, ror #16 │ │ │ │ - @ instruction: 0x00853fb8 │ │ │ │ - addeq r3, r5, ip, ror #26 │ │ │ │ - addseq r5, ip, r4, lsr r8 │ │ │ │ - ldrdeq r3, [r5], ip │ │ │ │ - addeq r3, r5, r8, lsr sp │ │ │ │ - strdeq r3, [r5], r4 │ │ │ │ + addeq r3, r5, r8, ror fp │ │ │ │ + addeq r3, r5, r4, lsr ip │ │ │ │ + addseq r5, ip, r8, lsr #12 │ │ │ │ + addeq r3, r5, r8, ror sp │ │ │ │ + addeq r3, r5, ip, lsr #22 │ │ │ │ + @ instruction: 0x009c55f4 │ │ │ │ + umulleq r3, r5, ip, ip │ │ │ │ + strdeq r3, [r5], r8 │ │ │ │ + @ instruction: 0x00853cb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8ed0d0 │ │ │ │ + bl 8ece90 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ed0c8 │ │ │ │ + bl 8ece88 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ed0b8 │ │ │ │ + bl 8ece78 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 37aea4 │ │ │ │ ldr r4, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -260409,21 +260409,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 8ed0d0 │ │ │ │ + bl 8ece90 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ed0c8 │ │ │ │ + bl 8ece88 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8ed0b8 │ │ │ │ + bl 8ece78 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 37af10 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -260543,15 +260543,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #1736] @ 37b7a0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37b1d0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b604 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ @@ -260588,29 +260588,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37b1d0 │ │ │ │ ldr r3, [pc, #1548] @ 37b7b0 │ │ │ │ ldr lr, [pc, #1548] @ 37b7b4 │ │ │ │ ldr r1, [pc, #1548] @ 37b7b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r2, [pc, #1508] @ 37b7bc │ │ │ │ ldr r3, [pc, #1460] @ 37b790 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -260629,42 +260629,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37b1d0 │ │ │ │ ldr r3, [pc, #1412] @ 37b7cc │ │ │ │ ldr lr, [pc, #1412] @ 37b7d0 │ │ │ │ ldr r1, [pc, #1412] @ 37b7d4 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37b1d0 │ │ │ │ ldr r3, [pc, #1372] @ 37b7d8 │ │ │ │ ldr ip, [pc, #1372] @ 37b7dc │ │ │ │ ldr r1, [pc, #1372] @ 37b7e0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37b1d0 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ orrs r3, r2, r0 │ │ │ │ mvneq r2, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ moveq r0, r2 │ │ │ │ @@ -260746,15 +260746,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ mov r4, r2 │ │ │ │ movcc r9, lr │ │ │ │ movcc r4, ip │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs ip, r3, r1 │ │ │ │ movcc r2, r0 │ │ │ │ ldr r0, [pc, #968] @ 37b7f4 │ │ │ │ movcc r3, r1 │ │ │ │ @@ -260798,15 +260798,15 @@ │ │ │ │ beq 37b478 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ orr r4, fp, r3 │ │ │ │ orr r9, r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl bb2ab0 │ │ │ │ + bl bb2870 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [pc, #780] @ 37b7f8 │ │ │ │ cmp r9, #0 │ │ │ │ clzeq r3, r4 │ │ │ │ clzne r3, r9 │ │ │ │ lsr r2, fp, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ @@ -260870,54 +260870,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37b1d0 │ │ │ │ ldr r3, [pc, #508] @ 37b808 │ │ │ │ ldr ip, [pc, #508] @ 37b80c │ │ │ │ ldr r1, [pc, #508] @ 37b810 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 37b814 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37b1d0 │ │ │ │ mov ip, #1 │ │ │ │ mov lr, #0 │ │ │ │ b 37b3e8 │ │ │ │ ldr r3, [pc, #464] @ 37b818 │ │ │ │ ldr ip, [pc, #464] @ 37b81c │ │ │ │ ldr r1, [pc, #464] @ 37b820 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37b1d0 │ │ │ │ ldr r3, [pc, #428] @ 37b824 │ │ │ │ ldr ip, [pc, #428] @ 37b828 │ │ │ │ ldr r1, [pc, #428] @ 37b82c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #420] @ 37b830 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37b1d0 │ │ │ │ ldr r3, [pc, #396] @ 37b834 │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #384] @ 37b838 │ │ │ │ ldr r1, [pc, #384] @ 37b83c │ │ │ │ @@ -260925,15 +260925,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37b1d0 │ │ │ │ ldr r2, [pc, #268] @ 37b7f4 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [pc, #328] @ 37b840 │ │ │ │ ldrh r1, [r2, #2] │ │ │ │ @@ -260946,15 +260946,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #300] @ 37b84c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37b1d0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrh r3, [r2, #2] │ │ │ │ ldrh r2, [r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #256] @ 37b850 │ │ │ │ @@ -260967,69 +260967,69 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ 37b85c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37b1d0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0108de9c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009c54f4 │ │ │ │ - addeq r3, r5, r0, lsr #27 │ │ │ │ - addeq r3, r5, ip, ror #19 │ │ │ │ + @ instruction: 0x009c52b4 │ │ │ │ + addeq r3, r5, r0, ror #22 │ │ │ │ + addeq r3, r5, ip, lsr #15 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - addseq r5, ip, r0, asr #8 │ │ │ │ - addeq r3, r5, r0, asr lr │ │ │ │ - addeq r3, r5, ip, lsr r9 │ │ │ │ - addseq r5, ip, r0, lsl r4 │ │ │ │ - addeq r3, r5, ip, lsl #23 │ │ │ │ - addeq r3, r5, r8, lsl #18 │ │ │ │ + addseq r5, ip, r0, lsl #4 │ │ │ │ + addeq r3, r5, r0, lsl ip │ │ │ │ + strdeq r3, [r5], ip │ │ │ │ + @ instruction: 0x009c51d0 │ │ │ │ + addeq r3, r5, ip, asr #18 │ │ │ │ + addeq r3, r5, r8, asr #13 │ │ │ │ tsteq r8, ip, lsr #24 │ │ │ │ - umullseq r5, ip, r8, r3 │ │ │ │ - @ instruction: 0x00853bbc │ │ │ │ - addeq r3, r5, r0, lsr #17 │ │ │ │ - addseq r5, ip, r8, ror #6 │ │ │ │ - addeq r3, r5, ip, asr #22 │ │ │ │ - addeq r3, r5, r0, ror r8 │ │ │ │ - addseq r5, ip, r4, lsr r3 │ │ │ │ - addeq r3, r5, r8, ror #21 │ │ │ │ - addeq r3, r5, r0, lsr r8 │ │ │ │ + addseq r5, ip, r8, asr r1 │ │ │ │ + addeq r3, r5, ip, ror r9 │ │ │ │ + addeq r3, r5, r0, ror #12 │ │ │ │ + addseq r5, ip, r8, lsr #2 │ │ │ │ + addeq r3, r5, ip, lsl #18 │ │ │ │ + addeq r3, r5, r0, lsr r6 │ │ │ │ + ldrsheq r5, [ip], r4 │ │ │ │ + addeq r3, r5, r8, lsr #17 │ │ │ │ + strdeq r3, [r5], r0 │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldmibls r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ ldmibne r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - @ instruction: 0x009c4fd4 │ │ │ │ - addeq r3, r5, r8, lsr #16 │ │ │ │ - ldrdeq r3, [r5], ip │ │ │ │ - addseq r4, ip, r4, lsr #31 │ │ │ │ - addeq r3, r5, r4, lsl r9 │ │ │ │ - addeq r3, r5, r8, lsr #9 │ │ │ │ + umullseq r4, ip, r4, sp │ │ │ │ + addeq r3, r5, r8, ror #11 │ │ │ │ + umulleq r3, r5, ip, r2 │ │ │ │ + addseq r4, ip, r4, ror #26 │ │ │ │ + ldrdeq r3, [r5], r4 │ │ │ │ + addeq r3, r5, r8, ror #4 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ - addseq r4, ip, r8, ror #30 │ │ │ │ - ldrdeq r3, [r5], r8 │ │ │ │ - addeq r3, r5, r0, ror r4 │ │ │ │ - addseq r4, ip, r8, lsr pc │ │ │ │ - addeq r3, r5, r4, asr #17 │ │ │ │ - addeq r3, r5, ip, lsr r4 │ │ │ │ + addseq r4, ip, r8, lsr #26 │ │ │ │ + umulleq r3, r5, r8, r5 │ │ │ │ + addeq r3, r5, r0, lsr r2 │ │ │ │ + @ instruction: 0x009c4cf8 │ │ │ │ + addeq r3, r5, r4, lsl #13 │ │ │ │ + strdeq r3, [r5], ip │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - ldrdeq r3, [r5], r4 │ │ │ │ - addseq r4, ip, r0, lsl #30 │ │ │ │ - addeq r3, r5, r0, lsl #8 │ │ │ │ - addseq r4, ip, ip, lsr #29 │ │ │ │ - addeq r3, r5, r4, lsl #18 │ │ │ │ - addeq r3, r5, r4, lsr #7 │ │ │ │ + umulleq r3, r5, r4, r6 │ │ │ │ + addseq r4, ip, r0, asr #25 │ │ │ │ + addeq r3, r5, r0, asr #3 │ │ │ │ + addseq r4, ip, ip, ror #24 │ │ │ │ + addeq r3, r5, r4, asr #13 │ │ │ │ + addeq r3, r5, r4, ror #2 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - addeq r3, r5, r8, asr r7 │ │ │ │ - addeq r3, r5, r4, asr r3 │ │ │ │ - addseq r4, ip, r8, asr lr │ │ │ │ + addeq r3, r5, r8, lsl r5 │ │ │ │ + addeq r3, r5, r4, lsl r1 │ │ │ │ + addseq r4, ip, r8, lsl ip │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 0037b860 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -261125,15 +261125,15 @@ │ │ │ │ ldr r1, [pc, #540] @ 37bbf8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #532] @ 37bbfc │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -261143,15 +261143,15 @@ │ │ │ │ ldr r1, [pc, #484] @ 37bc08 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #476] @ 37bc0c │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -261162,15 +261162,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, lr} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #412] @ 37bc1c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -261181,15 +261181,15 @@ │ │ │ │ ldr r1, [pc, #364] @ 37bc28 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 37bc2c │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -261205,15 +261205,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #284] @ 37bc3c │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37b9f4 │ │ │ │ str lr, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr lr, [pc, #248] @ 37bc40 │ │ │ │ ldr r3, [pc, #248] @ 37bc44 │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [pc, #244] @ 37bc48 │ │ │ │ @@ -261222,26 +261222,26 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37b9f4 │ │ │ │ ldr r1, [pc, #200] @ 37bc4c │ │ │ │ ldr r3, [pc, #200] @ 37bc50 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #192] @ 37bc54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 37bc58 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37b9f4 │ │ │ │ ldr r3, [pc, #172] @ 37bc5c │ │ │ │ ldr r1, [pc, #172] @ 37bc60 │ │ │ │ ldr r0, [pc, #172] @ 37bc64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 37bc68 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -261253,48 +261253,48 @@ │ │ │ │ ldr r0, [pc, #152] @ 37bc74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r4, ip, r0, ror #23 │ │ │ │ - ldrdeq r3, [r5], r4 │ │ │ │ - ldrdeq r3, [r5], ip │ │ │ │ + addseq r4, ip, r0, lsr #19 │ │ │ │ + umulleq r3, r5, r4, r4 │ │ │ │ + umulleq r2, r5, ip, lr │ │ │ │ muleq r0, r3, r1 │ │ │ │ - umullseq r4, ip, r4, fp │ │ │ │ - addeq r3, r5, r0, ror #12 │ │ │ │ - umulleq r3, r5, r4, r0 │ │ │ │ + addseq r4, ip, r4, asr r9 │ │ │ │ + addeq r3, r5, r0, lsr #8 │ │ │ │ + addeq r2, r5, r4, asr lr │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - addseq r4, ip, ip, asr #22 │ │ │ │ - @ instruction: 0x008536b4 │ │ │ │ - addeq r3, r5, r8, asr #32 │ │ │ │ + addseq r4, ip, ip, lsl #18 │ │ │ │ + addeq r3, r5, r4, ror r4 │ │ │ │ + addeq r2, r5, r8, lsl #28 │ │ │ │ muleq r0, sl, r1 │ │ │ │ - @ instruction: 0x009c4afc │ │ │ │ - addeq r3, r5, r0, lsl r7 │ │ │ │ - strdeq r2, [r5], ip │ │ │ │ + @ instruction: 0x009c48bc │ │ │ │ + ldrdeq r3, [r5], r0 │ │ │ │ + @ instruction: 0x00852dbc │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - addeq r3, r5, ip, lsr r7 │ │ │ │ - addseq r4, ip, ip, lsr #21 │ │ │ │ - @ instruction: 0x00852fb0 │ │ │ │ + strdeq r3, [r5], ip │ │ │ │ + addseq r4, ip, ip, ror #16 │ │ │ │ + addeq r2, r5, r0, ror sp │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - addeq r3, r5, r4, asr #14 │ │ │ │ - addseq r4, ip, r4, ror #20 │ │ │ │ - addeq r2, r5, r8, ror #30 │ │ │ │ - addeq r3, r5, ip, lsl #13 │ │ │ │ - addseq r4, ip, r8, lsr #20 │ │ │ │ - addeq r2, r5, r8, lsr #30 │ │ │ │ + addeq r3, r5, r4, lsl #10 │ │ │ │ + addseq r4, ip, r4, lsr #16 │ │ │ │ + addeq r2, r5, r8, lsr #26 │ │ │ │ + addeq r3, r5, ip, asr #8 │ │ │ │ + addseq r4, ip, r8, ror #15 │ │ │ │ + addeq r2, r5, r8, ror #25 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - addseq r4, ip, r4, lsl #20 │ │ │ │ - addeq r2, r5, r8, lsl #30 │ │ │ │ - ldrdeq r3, [r5], ip │ │ │ │ + addseq r4, ip, r4, asr #15 │ │ │ │ + addeq r2, r5, r8, asr #25 │ │ │ │ + umulleq r3, r5, ip, r3 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - addseq r4, ip, r0, ror #19 │ │ │ │ - addeq r2, r5, r8, ror #29 │ │ │ │ - addeq r3, r5, r8, lsl #11 │ │ │ │ + addseq r4, ip, r0, lsr #15 │ │ │ │ + addeq r2, r5, r8, lsr #25 │ │ │ │ + addeq r3, r5, r8, asr #6 │ │ │ │ │ │ │ │ 0037bc78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #256] @ 0x100 │ │ │ │ @@ -261388,15 +261388,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #516] @ 37bffc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -261406,27 +261406,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37be08 │ │ │ │ ldr r3, [pc, #432] @ 37c00c │ │ │ │ ldr ip, [pc, #432] @ 37c010 │ │ │ │ ldr r1, [pc, #432] @ 37c014 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 37c018 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37be08 │ │ │ │ cmp r4, #127 @ 0x7f │ │ │ │ bhi 37bf00 │ │ │ │ ldr r4, [pc, #392] @ 37c01c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #388] @ 37c020 │ │ │ │ ldr ip, [pc, #388] @ 37c024 │ │ │ │ @@ -261437,27 +261437,27 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37be08 │ │ │ │ ldr r3, [pc, #340] @ 37c02c │ │ │ │ ldr ip, [pc, #340] @ 37c030 │ │ │ │ ldr r1, [pc, #340] @ 37c034 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37be08 │ │ │ │ ldr r4, [pc, #304] @ 37c038 │ │ │ │ add r4, pc, r4 │ │ │ │ b 37be94 │ │ │ │ ldr r3, [pc, #296] @ 37c03c │ │ │ │ ldr r4, [pc, #296] @ 37c040 │ │ │ │ ldr r1, [pc, #296] @ 37c044 │ │ │ │ @@ -261466,92 +261466,92 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37be08 │ │ │ │ ldr r3, [pc, #252] @ 37c048 │ │ │ │ ldr ip, [pc, #252] @ 37c04c │ │ │ │ ldr r1, [pc, #252] @ 37c050 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #236] @ 37c054 │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37be08 │ │ │ │ ldr r3, [pc, #212] @ 37c058 │ │ │ │ ldr ip, [pc, #212] @ 37c05c │ │ │ │ ldr r1, [pc, #212] @ 37c060 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 37c064 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37be08 │ │ │ │ ldr r3, [pc, #180] @ 37c068 │ │ │ │ ldr ip, [pc, #180] @ 37c06c │ │ │ │ ldr r1, [pc, #180] @ 37c070 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37be08 │ │ │ │ bl 27ee30 │ │ │ │ - addseq r4, ip, r8, lsl #18 │ │ │ │ - @ instruction: 0x009c47d0 │ │ │ │ - addeq r3, r5, r0, lsl #10 │ │ │ │ - ldrdeq r2, [r5], r0 │ │ │ │ + addseq r4, ip, r8, asr #13 │ │ │ │ + umullseq r4, ip, r0, r5 │ │ │ │ + addeq r3, r5, r0, asr #5 │ │ │ │ + umulleq r2, r5, r0, sl │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - addseq r4, ip, r4, lsl #15 │ │ │ │ - addeq r2, r5, r8, ror #25 │ │ │ │ - addeq r2, r5, ip, lsl #25 │ │ │ │ - addseq r4, ip, r4, asr r7 │ │ │ │ - @ instruction: 0x00852cb8 │ │ │ │ - addeq r2, r5, r8, asr ip │ │ │ │ + addseq r4, ip, r4, asr #10 │ │ │ │ + addeq r2, r5, r8, lsr #21 │ │ │ │ + addeq r2, r5, ip, asr #20 │ │ │ │ + addseq r4, ip, r4, lsl r5 │ │ │ │ + addeq r2, r5, r8, ror sl │ │ │ │ + addeq r2, r5, r8, lsl sl │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - addseq ip, r1, ip, lsl #7 │ │ │ │ - addseq r4, ip, r0, lsl r7 │ │ │ │ - addeq r3, r5, r8, ror r4 │ │ │ │ - addeq r2, r5, ip, lsl #24 │ │ │ │ - @ instruction: 0x009c46d8 │ │ │ │ - addeq r3, r5, r0, ror r4 │ │ │ │ - addeq r2, r5, r0, ror #23 │ │ │ │ - addseq ip, r1, r4, lsr #6 │ │ │ │ - umullseq r4, ip, r8, r6 │ │ │ │ - umulleq r3, r5, r4, r4 │ │ │ │ - umulleq r2, r5, r4, fp │ │ │ │ - addseq r4, ip, r4, ror #12 │ │ │ │ - addeq r3, r5, r8, ror #9 │ │ │ │ - addeq r2, r5, ip, asr fp │ │ │ │ + addseq ip, r1, ip, asr #2 │ │ │ │ + @ instruction: 0x009c44d0 │ │ │ │ + addeq r3, r5, r8, lsr r2 │ │ │ │ + addeq r2, r5, ip, asr #19 │ │ │ │ + umullseq r4, ip, r8, r4 │ │ │ │ + addeq r3, r5, r0, lsr r2 │ │ │ │ + addeq r2, r5, r0, lsr #19 │ │ │ │ + addseq ip, r1, r4, ror #1 │ │ │ │ + addseq r4, ip, r8, asr r4 │ │ │ │ + addeq r3, r5, r4, asr r2 │ │ │ │ + addeq r2, r5, r4, asr r9 │ │ │ │ + addseq r4, ip, r4, lsr #8 │ │ │ │ + addeq r3, r5, r8, lsr #5 │ │ │ │ + addeq r2, r5, ip, lsl r9 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - addseq r4, ip, ip, lsr #12 │ │ │ │ - addeq r3, r5, ip, lsl #9 │ │ │ │ - addeq r2, r5, r0, lsr fp │ │ │ │ + addseq r4, ip, ip, ror #7 │ │ │ │ + addeq r3, r5, ip, asr #4 │ │ │ │ + strdeq r2, [r5], r0 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - @ instruction: 0x009c45f8 │ │ │ │ - addeq r3, r5, r4, lsr r4 │ │ │ │ - strdeq r2, [r5], r4 │ │ │ │ + @ instruction: 0x009c43b8 │ │ │ │ + strdeq r3, [r5], r4 │ │ │ │ + @ instruction: 0x008528b4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #412] @ 37c228 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -261569,36 +261569,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b503d8 │ │ │ │ + bl b50198 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl af0f74 │ │ │ │ + bl af0d34 │ │ │ │ mov r0, r6 │ │ │ │ - bl b52758 │ │ │ │ + bl b52518 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r7 │ │ │ │ beq 37c21c │ │ │ │ ldr r6, [r0] │ │ │ │ cmp r6, r7 │ │ │ │ beq 37c17c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c1c4 │ │ │ │ - bl aec6b0 │ │ │ │ + bl aec470 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 37c210 │ │ │ │ ldr r2, [pc, #248] @ 37c23c │ │ │ │ ldr r3, [pc, #232] @ 37c230 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -261616,20 +261616,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, r7 │ │ │ │ beq 37c120 │ │ │ │ ldr r1, [pc, #176] @ 37c240 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b778f0 │ │ │ │ + bl b776b0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl b657e4 │ │ │ │ + bl b655a4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 37c1dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c12c │ │ │ │ mov r1, r0 │ │ │ │ @@ -261645,31 +261645,31 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r9, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73e24 │ │ │ │ + bl b73be4 │ │ │ │ b 37c1b4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ mvn r0, #0 │ │ │ │ b 37c13c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r4, ip, ip, lsr #10 │ │ │ │ + addseq r4, ip, ip, ror #5 │ │ │ │ tsteq r8, r0, ror #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq fp, lr, ip, lsl lr │ │ │ │ - @ instruction: 0x00837db8 │ │ │ │ + ldrdeq fp, [lr], ip │ │ │ │ + addeq r7, r3, r8, ror fp │ │ │ │ smlabteq r8, r0, ip, ip │ │ │ │ - strdeq ip, [r7], ip @ │ │ │ │ - addeq r3, r5, r8, asr #5 │ │ │ │ - ldrdeq r2, [r5], r0 │ │ │ │ + @ instruction: 0x0087cabc │ │ │ │ + addeq r3, r5, r8, lsl #1 │ │ │ │ + umulleq r2, r5, r0, r6 │ │ │ │ │ │ │ │ 0037c24c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1208] @ 37c71c │ │ │ │ @@ -261677,24 +261677,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #1176] @ 37c724 │ │ │ │ ldr r2, [pc, #1176] @ 37c728 │ │ │ │ ldr r1, [pc, #1176] @ 37c72c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r5, [r4, #256] @ 0x100 │ │ │ │ ldr r6, [pc, #1148] @ 37c730 │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 37c318 │ │ │ │ @@ -261774,15 +261774,15 @@ │ │ │ │ bl 27f3e8 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r7, #188] @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 8dcc2c │ │ │ │ + bl 8dc9ec │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ ble 37c5e8 │ │ │ │ mov r7, r5 │ │ │ │ mov r8, r5 │ │ │ │ @@ -261796,15 +261796,15 @@ │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ bl 379638 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ adds r3, r6, r7 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ mov r7, r3 │ │ │ │ adc r8, r9, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -261929,37 +261929,37 @@ │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c5e8 │ │ │ │ b 37c498 │ │ │ │ ldr r0, [pc, #216] @ 37c744 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r0, [pc, #196] @ 37c748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r0, [pc, #180] @ 37c74c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #160] @ 37c750 │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r0, [pc, #140] @ 37c754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mov r0, #1 │ │ │ │ bl 27efec │ │ │ │ ldr r3, [pc, #124] @ 37c758 │ │ │ │ ldr r1, [pc, #124] @ 37c75c │ │ │ │ ldr r0, [pc, #124] @ 37c760 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 37c764 │ │ │ │ @@ -261974,58 +261974,58 @@ │ │ │ │ ldr r2, [pc, #100] @ 37c774 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ smlatbeq r8, r0, fp, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r4, ip, r8, lsr #6 │ │ │ │ - addeq r7, r3, r8, ror #23 │ │ │ │ - addeq fp, lr, ip, asr #24 │ │ │ │ + addseq r4, ip, r8, ror #1 │ │ │ │ + addeq r7, r3, r8, lsr #19 │ │ │ │ + addeq fp, lr, ip, lsl #20 │ │ │ │ tsteq r8, r0, asr fp │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ tsteq r7, r8, ror r8 │ │ │ │ @ instruction: 0x011797d8 │ │ │ │ tsteq r8, r4, lsl r8 │ │ │ │ - addeq r2, r5, r8, ror #30 │ │ │ │ - addeq r2, r5, r4, ror lr │ │ │ │ - @ instruction: 0x00852fb4 │ │ │ │ - umulleq r2, r5, r0, lr │ │ │ │ - addeq r2, r5, r0, asr #29 │ │ │ │ - @ instruction: 0x009c3ed8 │ │ │ │ - ldrdeq r2, [r5], ip │ │ │ │ - addeq r2, r5, r8, ror #27 │ │ │ │ + addeq r2, r5, r8, lsr #26 │ │ │ │ + addeq r2, r5, r4, lsr ip │ │ │ │ + addeq r2, r5, r4, ror sp │ │ │ │ + addeq r2, r5, r0, asr ip │ │ │ │ + addeq r2, r5, r0, lsl #25 │ │ │ │ + umullseq r3, ip, r8, ip │ │ │ │ + umulleq r2, r5, ip, r1 │ │ │ │ + addeq r2, r5, r8, lsr #23 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - @ instruction: 0x009c3eb4 │ │ │ │ - @ instruction: 0x008523b8 │ │ │ │ - addeq r2, r5, r0, lsl #28 │ │ │ │ + addseq r3, ip, r4, ror ip │ │ │ │ + addeq r2, r5, r8, ror r1 │ │ │ │ + addeq r2, r5, r0, asr #23 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ │ │ │ │ 0037c778 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ 37c7c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b75a38 │ │ │ │ + bl b757f8 │ │ │ │ ldr r4, [pc, #40] @ 37c7cc │ │ │ │ ldr r3, [pc, #40] @ 37c7d0 │ │ │ │ ldr r1, [pc, #40] @ 37c7d4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b792a0 │ │ │ │ - addseq ip, r1, r4, lsr #8 │ │ │ │ + b b79060 │ │ │ │ + addseq ip, r1, r4, ror #3 │ │ │ │ tsteq r8, ip, asr r6 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ │ │ │ │ 0037c7d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -262041,15 +262041,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 93310c │ │ │ │ + bl 932ecc │ │ │ │ cmn r0, #1 │ │ │ │ beq 37c8b8 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -262070,15 +262070,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #132] @ 37c910 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -262086,29 +262086,29 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c844 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93305c │ │ │ │ + bl 932e1c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ tsteq r8, r4, lsl r6 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq r2, r5, r4, asr #29 │ │ │ │ - addseq r3, ip, r0, asr #26 │ │ │ │ - addeq r2, r5, r4, asr lr │ │ │ │ - addeq r2, r5, r8, lsr r2 │ │ │ │ + addeq r2, r5, r4, lsl #25 │ │ │ │ + addseq r3, ip, r0, lsl #22 │ │ │ │ + addeq r2, r5, r4, lsl ip │ │ │ │ + strdeq r1, [r5], r8 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 0037c914 : │ │ │ │ ldr r3, [r1, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -262163,15 +262163,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ adc r1, r1, r8 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c97c │ │ │ │ - bl aed2e8 │ │ │ │ + bl aed0a8 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ ble 37ca5c │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ @@ -262251,17 +262251,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #24] @ 37cb6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - addseq r3, ip, r1, asr #24 │ │ │ │ - addseq r3, ip, r4, ror sl │ │ │ │ - addeq r1, r5, r4, ror pc │ │ │ │ + addseq r3, ip, r1, lsl #20 │ │ │ │ + addseq r3, ip, r4, lsr r8 │ │ │ │ + addeq r1, r5, r4, lsr sp │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ │ │ │ │ 0037cb70 : │ │ │ │ ldr r2, [pc, #80] @ 37cbc8 │ │ │ │ ldr r3, [pc, #80] @ 37cbcc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -262278,15 +262278,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 37cbd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 8f551c │ │ │ │ + b 8f52dc │ │ │ │ smlabbeq r8, ip, r2, ip │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ │ │ │ │ 0037cbd4 : │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r1, r0 │ │ │ │ @@ -262304,15 +262304,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #4] @ 37cc28 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 8f551c │ │ │ │ + b 8f52dc │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ │ │ │ │ 0037cc2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -262472,74 +262472,74 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r6 │ │ │ │ b 37ce68 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #68] @ 37cefc │ │ │ │ ldr r2, [pc, #68] @ 37cf00 │ │ │ │ ldr r1, [pc, #68] @ 37cf04 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #64] @ 37cf08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ce7c │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 37ce30 │ │ │ │ b 37ce7c │ │ │ │ - addeq r6, lr, r4, ror lr │ │ │ │ - addseq r8, r3, r4, asr #29 │ │ │ │ - @ instruction: 0x009c37fc │ │ │ │ - ldrdeq r6, [r3], r4 │ │ │ │ - addeq lr, r8, r0, asr #5 │ │ │ │ + addeq r6, lr, r4, lsr ip │ │ │ │ + addseq r8, r3, r4, lsl #25 │ │ │ │ + @ instruction: 0x009c35bc │ │ │ │ + umulleq r6, r3, r4, sp │ │ │ │ + addeq lr, r8, r0, lsl #1 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 0037cf0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #88] @ 37cf88 │ │ │ │ ldr r2, [pc, #88] @ 37cf8c │ │ │ │ ldr r1, [pc, #88] @ 37cf90 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37cf78 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930c0c │ │ │ │ - addseq r3, ip, r4, lsl #15 │ │ │ │ - addeq r6, r3, ip, asr pc │ │ │ │ - @ instruction: 0x00865fb8 │ │ │ │ + b 9309cc │ │ │ │ + addseq r3, ip, r4, asr #10 │ │ │ │ + addeq r6, r3, ip, lsl sp │ │ │ │ + addeq r5, r6, r8, ror sp │ │ │ │ │ │ │ │ 0037cf94 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b 36c45c │ │ │ │ │ │ │ │ @@ -262594,40 +262594,40 @@ │ │ │ │ 0037d05c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 92a138 │ │ │ │ + bl 929ef8 │ │ │ │ ldr r7, [pc, #156] @ 37d11c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d0fc │ │ │ │ ldr r4, [pc, #132] @ 37d120 │ │ │ │ ldr r2, [pc, #132] @ 37d124 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r4, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d0fc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -262636,54 +262636,54 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq sl, lr, ip, ror #28 │ │ │ │ - addseq r3, ip, r0, asr #12 │ │ │ │ - addeq r6, r3, r0, ror #27 │ │ │ │ + addeq sl, lr, ip, lsr #24 │ │ │ │ + addseq r3, ip, r0, lsl #8 │ │ │ │ + addeq r6, r3, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 37d294 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r2, [pc, #316] @ 37d298 │ │ │ │ ldr r1, [pc, #316] @ 37d29c │ │ │ │ add r3, r6, #28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrb r5, [r0, #67] @ 0x43 │ │ │ │ cmp r5, #0 │ │ │ │ beq 37d260 │ │ │ │ cmp r4, #0 │ │ │ │ beq 37d22c │ │ │ │ ldr r8, [r4, #28] │ │ │ │ cmp r8, #0 │ │ │ │ beq 37d1dc │ │ │ │ mov r0, r8 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r2, [pc, #252] @ 37d2a0 │ │ │ │ ldr r1, [pc, #252] @ 37d2a4 │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d210 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -262695,72 +262695,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 37d05c │ │ │ │ cmp r0, #0 │ │ │ │ bne 37d210 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ ldr ip, [pc, #104] @ 37d2b4 │ │ │ │ ldr r1, [pc, #104] @ 37d2b8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ b 37d280 │ │ │ │ mov r0, r8 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ ldr ip, [pc, #76] @ 37d2bc │ │ │ │ ldr r1, [pc, #76] @ 37d2c0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37d20c │ │ │ │ - umullseq r3, ip, r0, r5 │ │ │ │ - addeq r6, r3, r4, lsr sp │ │ │ │ - umulleq r5, r6, r0, sp │ │ │ │ - umulleq r4, r4, ip, r7 @ │ │ │ │ - @ instruction: 0x008447b0 │ │ │ │ - @ instruction: 0x009c34f0 │ │ │ │ - addeq r2, r5, ip, lsr r5 │ │ │ │ - strdeq r2, [r5], r4 │ │ │ │ - addeq r2, r5, r8, lsl #10 │ │ │ │ - umulleq r2, r5, r8, r4 │ │ │ │ - umulleq r2, r5, r0, r4 │ │ │ │ - addeq r2, r5, r4, ror r4 │ │ │ │ + addseq r3, ip, r0, asr r3 │ │ │ │ + strdeq r6, [r3], r4 │ │ │ │ + addeq r5, r6, r0, asr fp │ │ │ │ + addeq r4, r4, ip, asr r5 │ │ │ │ + addeq r4, r4, r0, ror r5 │ │ │ │ + @ instruction: 0x009c32b0 │ │ │ │ + strdeq r2, [r5], ip │ │ │ │ + @ instruction: 0x008522b4 │ │ │ │ + addeq r2, r5, r8, asr #5 │ │ │ │ + addeq r2, r5, r8, asr r2 │ │ │ │ + addeq r2, r5, r0, asr r2 │ │ │ │ + addeq r2, r5, r4, lsr r2 │ │ │ │ │ │ │ │ 0037d2c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 92a138 │ │ │ │ + bl 929ef8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 37d128 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 37d324 │ │ │ │ @@ -262772,56 +262772,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [pc, #128] @ 37d3ac │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d304 │ │ │ │ mov r0, r5 │ │ │ │ ldr r9, [pc, #100] @ 37d3b0 │ │ │ │ ldr r5, [pc, #100] @ 37d3b4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r9, r9, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d304 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - @ instruction: 0x008eabbc │ │ │ │ - umullseq r3, ip, r0, r3 │ │ │ │ - addeq r6, r3, r0, lsr fp │ │ │ │ + addeq sl, lr, ip, ror r9 │ │ │ │ + addseq r3, ip, r0, asr r1 │ │ │ │ + strdeq r6, [r3], r0 │ │ │ │ │ │ │ │ 0037d3b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 92a01c │ │ │ │ + bl 929ddc │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d3f4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -262854,25 +262854,25 @@ │ │ │ │ ldrne r0, [r0, #28] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0037d458 : │ │ │ │ mov r0, r1 │ │ │ │ - b 929b08 │ │ │ │ + b 9298c8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldrb r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 927f10 │ │ │ │ + bl 927cd0 │ │ │ │ cmp r5, #0 │ │ │ │ moveq r4, #1 │ │ │ │ beq 37d4f0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -262890,15 +262890,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #140] @ 37d568 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -262910,29 +262910,29 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strdeq r2, [r5], r4 │ │ │ │ - addseq r3, ip, r4, lsr #5 │ │ │ │ - addeq r2, r5, r0, lsr #5 │ │ │ │ - @ instruction: 0x008522b8 │ │ │ │ - addseq r3, ip, ip, asr r2 │ │ │ │ - addeq r2, r5, ip, asr r2 │ │ │ │ + strheq r2, [r5], r4 │ │ │ │ + addseq r3, ip, r4, rrx │ │ │ │ + addeq r2, r5, r0, rrx │ │ │ │ + addeq r2, r5, r8, ror r0 │ │ │ │ + addseq r3, ip, ip, lsl r0 │ │ │ │ + addeq r2, r5, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #824] @ 37d8cc │ │ │ │ mov r7, r3 │ │ │ │ @@ -262953,27 +262953,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b55178 │ │ │ │ + bl b54f38 │ │ │ │ cmp r0, sl │ │ │ │ bne 37d668 │ │ │ │ ldr r2, [pc, #692] @ 37d8e0 │ │ │ │ ldr r3, [pc, #672] @ 37d8d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -262999,94 +262999,94 @@ │ │ │ │ bl 37d460 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 37d624 │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, sl │ │ │ │ beq 37d6f4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ef4ec │ │ │ │ + bl 9ef2ac │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 9c1114 │ │ │ │ + bl 9c0ed4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 37d624 │ │ │ │ - bl 9c2e64 │ │ │ │ + bl 9c2c24 │ │ │ │ cmp r6, r0 │ │ │ │ beq 37d73c │ │ │ │ ldr ip, [pc, #528] @ 37d8e4 │ │ │ │ ldr r1, [pc, #528] @ 37d8e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, fp, #32 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37d624 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 37d730 │ │ │ │ - bl 9eb7bc │ │ │ │ + bl 9eb57c │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 37d750 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9ec1c8 │ │ │ │ + bl 9ebf88 │ │ │ │ cmp r0, #0 │ │ │ │ strge sl, [r7] │ │ │ │ blt 37d830 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 27cec8 │ │ │ │ b 37d624 │ │ │ │ bl 27cec8 │ │ │ │ str sl, [r7] │ │ │ │ b 37d624 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ec058 │ │ │ │ + bl 9ebe18 │ │ │ │ b 37d624 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 9c1114 │ │ │ │ + bl 9c0ed4 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 37d7d4 │ │ │ │ - bl 9c2e64 │ │ │ │ + bl 9c2c24 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d88c │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9eb3c8 │ │ │ │ + bl 9eb188 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 9ebebc │ │ │ │ + bl 9ebc7c │ │ │ │ cmp r0, #0 │ │ │ │ blt 37d7c8 │ │ │ │ cmp r5, #0 │ │ │ │ beq 37d7d8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ec1c8 │ │ │ │ + bl 9ebf88 │ │ │ │ cmp r0, #0 │ │ │ │ movlt sl, r5 │ │ │ │ blt 37d834 │ │ │ │ str r5, [r7] │ │ │ │ mov r0, r5 │ │ │ │ - bl 9f0448 │ │ │ │ + bl 9f0208 │ │ │ │ b 37d724 │ │ │ │ mov r6, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ ldr r3, [pc, #260] @ 37d8ec │ │ │ │ ldr r2, [pc, #260] @ 37d8f0 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #32 │ │ │ │ @@ -263095,21 +263095,21 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #216] @ 37d8f4 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ cmp r6, #0 │ │ │ │ bne 37d7c8 │ │ │ │ b 37d724 │ │ │ │ mov r6, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 9ebc68 │ │ │ │ + bl 9eba28 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d854 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37d894 │ │ │ │ ldr r3, [pc, #156] @ 37d8f8 │ │ │ │ @@ -263119,50 +263119,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r5, sl │ │ │ │ b 37d824 │ │ │ │ - bl b89000 │ │ │ │ + bl b88dc0 │ │ │ │ b 37d774 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #100] @ 37d904 │ │ │ │ ldr r2, [pc, #100] @ 37d908 │ │ │ │ ldr r1, [pc, #100] @ 37d90c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37d884 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, ip, ror #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009c31d4 │ │ │ │ - addeq r5, r6, r8, lsr #18 │ │ │ │ - addeq r6, r3, ip, asr #17 │ │ │ │ + umullseq r2, ip, r4, pc @ │ │ │ │ + addeq r5, r6, r8, ror #13 │ │ │ │ + addeq r6, r3, ip, lsl #13 │ │ │ │ ldrdeq fp, [r8, -r8] │ │ │ │ - addeq r2, r5, r4, lsr r1 │ │ │ │ - strheq r2, [r5], r0 │ │ │ │ - umullseq r2, ip, r0, pc @ │ │ │ │ - addeq r2, r5, r0, asr r0 │ │ │ │ - addeq r1, r5, ip, ror #30 │ │ │ │ - addseq r2, ip, r8, lsl pc │ │ │ │ - addeq r2, r5, ip, lsl #1 │ │ │ │ - addeq r1, r5, ip, lsl #30 │ │ │ │ - @ instruction: 0x009c2ed8 │ │ │ │ - addeq r1, r5, r0, asr #31 │ │ │ │ - addeq r1, r5, ip, asr #29 │ │ │ │ + strdeq r1, [r5], r4 │ │ │ │ + addeq r1, r5, r0, ror lr │ │ │ │ + addseq r2, ip, r0, asr sp │ │ │ │ + addeq r1, r5, r0, lsl lr │ │ │ │ + addeq r1, r5, ip, lsr #26 │ │ │ │ + @ instruction: 0x009c2cd8 │ │ │ │ + addeq r1, r5, ip, asr #28 │ │ │ │ + addeq r1, r5, ip, asr #25 │ │ │ │ + umullseq r2, ip, r8, ip │ │ │ │ + addeq r1, r5, r0, lsl #27 │ │ │ │ + addeq r1, r5, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -263207,35 +263207,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 37da80 │ │ │ │ - bl 9eb7a0 │ │ │ │ + bl 9eb560 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37da8c │ │ │ │ mov r0, r7 │ │ │ │ bl 27f1c0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b55178 │ │ │ │ + bl b54f38 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27cec8 │ │ │ │ ldr r2, [pc, #112] @ 37dab4 │ │ │ │ ldr r3, [pc, #104] @ 37dab0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263251,25 +263251,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #48] @ 37dab8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 37da10 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 9ebafc │ │ │ │ + bl 9eb8bc │ │ │ │ cmp r0, #0 │ │ │ │ beq 37da10 │ │ │ │ - bl 9c1418 │ │ │ │ + bl 9c11d8 │ │ │ │ mov r7, r0 │ │ │ │ b 37da10 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, asr #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r8, r0, r3, fp │ │ │ │ - addseq r0, r1, ip, asr #22 │ │ │ │ + addseq r0, r1, ip, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ 37dba8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -263278,15 +263278,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37db98 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -263294,15 +263294,15 @@ │ │ │ │ bl 27f1c0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b55178 │ │ │ │ + bl b54f38 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27cec8 │ │ │ │ ldr r2, [pc, #96] @ 37dbb0 │ │ │ │ ldr r3, [pc, #88] @ 37dbac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263324,16 +263324,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 37dbb8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37db20 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r4, lsr #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0108b2b4 │ │ │ │ - addseq r0, r1, r0, asr #20 │ │ │ │ - addseq r0, r1, r4, lsr sl │ │ │ │ + addseq r0, r1, r0, lsl #16 │ │ │ │ + @ instruction: 0x009107f4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 37dc8c │ │ │ │ mov r4, r1 │ │ │ │ @@ -263342,27 +263342,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37dc7c │ │ │ │ ldr r0, [r3, #28] │ │ │ │ bl 27f1c0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b55178 │ │ │ │ + bl b54f38 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27cec8 │ │ │ │ ldr r2, [pc, #84] @ 37dc94 │ │ │ │ ldr r3, [pc, #76] @ 37dc90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263381,24 +263381,24 @@ │ │ │ │ ldr r0, [pc, #20] @ 37dc98 │ │ │ │ add r0, pc, r0 │ │ │ │ b 37dc10 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r4, lsr #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r8, r4, r1, fp │ │ │ │ - addseq r0, r1, r0, asr r9 │ │ │ │ + addseq r0, r1, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b a88eb8 │ │ │ │ + b a88c78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #444] @ 37de94 │ │ │ │ ldr ip, [pc, #444] @ 37de98 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -263420,27 +263420,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r8, #0 │ │ │ │ cmp r4, r0 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b55178 │ │ │ │ + bl b54f38 │ │ │ │ cmp r0, r8 │ │ │ │ bne 37ddac │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ ldr r2, [pc, #308] @ 37dea4 │ │ │ │ ldr r3, [pc, #292] @ 37de98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -263463,69 +263463,69 @@ │ │ │ │ bl 37d460 │ │ │ │ cmp r0, r8 │ │ │ │ beq 37dd5c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0] │ │ │ │ cmp r7, r8 │ │ │ │ beq 37de58 │ │ │ │ - bl a94944 │ │ │ │ + bl a94704 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 37de18 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl a88938 │ │ │ │ + bl a886f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37de64 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27cec8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ b 37dd68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ ldr r3, [pc, #128] @ 37dea8 │ │ │ │ ldr ip, [pc, #128] @ 37deac │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r1, [pc, #124] @ 37deb0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 37deb4 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r5, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37de00 │ │ │ │ bl 27cec8 │ │ │ │ str r7, [r9] │ │ │ │ b 37dd5c │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ ldr r1, [pc, #68] @ 37deb8 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b73740 │ │ │ │ + bl b73500 │ │ │ │ b 37de00 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, ip, lsr #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq fp, [r8, -ip] │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ swpeq fp, r4, [r8] │ │ │ │ - addseq r2, ip, ip, asr #18 │ │ │ │ - addeq r1, r5, ip, lsl #20 │ │ │ │ - addeq r1, r5, r8, asr #18 │ │ │ │ + addseq r2, ip, ip, lsl #14 │ │ │ │ + addeq r1, r5, ip, asr #15 │ │ │ │ + addeq r1, r5, r8, lsl #14 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - addeq r1, r5, ip, lsr #21 │ │ │ │ + addeq r1, r5, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 37e054 │ │ │ │ mov r4, r1 │ │ │ │ @@ -263535,24 +263535,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b55178 │ │ │ │ + bl b54f38 │ │ │ │ cmp r0, r6 │ │ │ │ beq 37dfd8 │ │ │ │ bl 27ce14 <__ctype_b_loc@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ add sl, sp, #24 │ │ │ │ add r9, sp, #20 │ │ │ │ @@ -263577,15 +263577,15 @@ │ │ │ │ beq 37e01c │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ cmpne r3, #45 @ 0x2d │ │ │ │ bne 37e024 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r9 │ │ │ │ - bl b647bc │ │ │ │ + bl b6457c │ │ │ │ cmp r0, #0 │ │ │ │ blt 37e048 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt 37e048 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -263613,15 +263613,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 37df9c │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9279ac │ │ │ │ + bl 92776c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27cec8 │ │ │ │ b 37dfd8 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ b 37e024 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, lsr #30 │ │ │ │ @@ -263639,15 +263639,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ strh lr, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [pc, #172] @ 37e170 │ │ │ │ @@ -263671,15 +263671,15 @@ │ │ │ │ ldrb ip, [ip] │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 27e9a4 <__snprintf_chk@plt> │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b55178 │ │ │ │ + bl b54f38 │ │ │ │ ldr r2, [pc, #72] @ 37e174 │ │ │ │ ldr r3, [pc, #60] @ 37e16c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -263691,15 +263691,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r8, r0, sp, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, r5, r8, lsl #17 │ │ │ │ + addeq r1, r5, r8, asr #12 │ │ │ │ ldrdeq sl, [r8, -r8] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -263718,29 +263718,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ add r1, r1, #28 │ │ │ │ mov r1, ip │ │ │ │ add r3, r3, #8 │ │ │ │ ldr r8, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ add r7, sp, #32 │ │ │ │ sub r4, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 27ea34 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [r2, #-8]! │ │ │ │ - bl b55178 │ │ │ │ + bl b54f38 │ │ │ │ cmp r0, r5 │ │ │ │ bne 37e270 │ │ │ │ ldr r2, [pc, #388] @ 37e3ac │ │ │ │ ldr r3, [pc, #380] @ 37e3a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -263805,15 +263805,15 @@ │ │ │ │ mvn r1, #16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r7, #-8] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9279ac │ │ │ │ + bl 92776c │ │ │ │ ldr r0, [r7, #-8] │ │ │ │ bl 27cec8 │ │ │ │ b 37e220 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str sl, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -263829,23 +263829,23 @@ │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #40] @ 37e3bc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37e354 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, ip, asr ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq sl, [r8, -ip] │ │ │ │ - strdeq r1, [r5], ip │ │ │ │ - strdeq r1, [r5], r8 │ │ │ │ - addseq r2, ip, r0, lsl #8 │ │ │ │ + @ instruction: 0x008513bc │ │ │ │ + @ instruction: 0x008511b8 │ │ │ │ + addseq r2, ip, r0, asr #3 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 37e490 │ │ │ │ @@ -263855,23 +263855,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b55178 │ │ │ │ + bl b54f38 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp] │ │ │ │ beq 37e444 │ │ │ │ mov r1, r7 │ │ │ │ bl 658388 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r6, #4] │ │ │ │ @@ -263910,24 +263910,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ bl 65849c │ │ │ │ bl 27f1c0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b55178 │ │ │ │ + bl b54f38 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 27cec8 │ │ │ │ ldr r2, [pc, #72] @ 37e55c │ │ │ │ ldr r3, [pc, #64] @ 37e558 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -263959,15 +263959,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ ldr r3, [pc, #256] @ 37e6ac │ │ │ │ add lr, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [sp, #24] │ │ │ │ mov r7, lr │ │ │ │ mov ip, r0 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ @@ -263996,15 +263996,15 @@ │ │ │ │ bl 27e9a4 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne 37e680 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b55178 │ │ │ │ + bl b54f38 │ │ │ │ ldr r2, [pc, #116] @ 37e6b4 │ │ │ │ ldr r3, [pc, #100] @ 37e6a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -264026,20 +264026,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #908 @ 0x38c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ smlabbeq r8, r0, r8, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r1, r5, r8, lsr #8 │ │ │ │ - @ instruction: 0x008513b0 │ │ │ │ + addeq r1, r5, r8, ror #3 │ │ │ │ + addeq r1, r5, r0, ror r1 │ │ │ │ smlabteq r8, r4, r7, sl │ │ │ │ - ldrsheq r2, [ip], r4 │ │ │ │ - strdeq r1, [r5], r8 │ │ │ │ - addeq r1, r5, r4, lsr #6 │ │ │ │ + @ instruction: 0x009c1eb4 │ │ │ │ + @ instruction: 0x00850eb8 │ │ │ │ + addeq r1, r5, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 37e800 │ │ │ │ mov r4, r3 │ │ │ │ @@ -264049,25 +264049,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b558d0 │ │ │ │ + bl b55690 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37e74c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq 37e790 │ │ │ │ str r3, [r7] │ │ │ │ ldr r2, [pc, #180] @ 37e808 │ │ │ │ @@ -264084,50 +264084,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r4, [pc, #116] @ 37e80c │ │ │ │ - bl 92a138 │ │ │ │ + bl 929ef8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #108] @ 37e810 │ │ │ │ ldr r1, [pc, #108] @ 37e814 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #84] @ 37e818 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ bne 37e748 │ │ │ │ ldr ip, [pc, #64] @ 37e81c │ │ │ │ ldr r1, [pc, #64] @ 37e820 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 37e824 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37e74c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r0, lsr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0108a6b0 │ │ │ │ - addseq r1, ip, r8, ror #31 │ │ │ │ - ldrdeq r5, [r3], r8 │ │ │ │ - addeq r9, lr, ip, lsr r7 │ │ │ │ - addeq r1, r5, r4, lsr #4 │ │ │ │ - addeq r1, r5, r4, lsl r2 │ │ │ │ - addeq r0, r5, r4, lsr #31 │ │ │ │ + addseq r1, ip, r8, lsr #27 │ │ │ │ + umulleq r5, r3, r8, r4 │ │ │ │ + strdeq r9, [lr], ip │ │ │ │ + addeq r0, r5, r4, ror #31 │ │ │ │ + ldrdeq r0, [r5], r4 │ │ │ │ + addeq r0, r5, r4, ror #26 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #184] @ 37e8fc │ │ │ │ @@ -264137,30 +264137,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl b54e08 │ │ │ │ + bl b54bc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37e8b4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl b985fc │ │ │ │ + bl b983bc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r5] │ │ │ │ ldr r2, [pc, #72] @ 37e904 │ │ │ │ ldr r3, [pc, #64] @ 37e900 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -264193,28 +264193,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b55178 │ │ │ │ + bl b54f38 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37e9cc │ │ │ │ ldr r2, [pc, #536] @ 37eba8 │ │ │ │ ldr r3, [pc, #528] @ 37eba4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -264231,15 +264231,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl b64b98 │ │ │ │ + bl b64958 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37eac4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq 37ea34 │ │ │ │ ldr r3, [pc, #424] @ 37ebac │ │ │ │ @@ -264248,23 +264248,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #416] @ 37ebb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 27cec8 │ │ │ │ b 37e988 │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl b64b98 │ │ │ │ + bl b64958 │ │ │ │ cmp r0, #0 │ │ │ │ bne 37eaf4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 37e9fc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -264298,82 +264298,82 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #244] @ 37ebd0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #240] @ 37ebd4 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37ea28 │ │ │ │ ldr r3, [pc, #220] @ 37ebd8 │ │ │ │ ldr ip, [pc, #220] @ 37ebdc │ │ │ │ ldr r1, [pc, #220] @ 37ebe0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #776 @ 0x308 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37ea28 │ │ │ │ add r3, r9, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r2, #10 │ │ │ │ - bl b645e8 │ │ │ │ + bl b643a8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ea28 │ │ │ │ ldr r3, [pc, #152] @ 37ebe4 │ │ │ │ ldr ip, [pc, #152] @ 37ebe8 │ │ │ │ ldr r1, [pc, #152] @ 37ebec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #788 @ 0x314 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37ea28 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 37ebf0 │ │ │ │ ldr r1, [pc, #108] @ 37ebf4 │ │ │ │ ldr r0, [pc, #108] @ 37ebf8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ ldrdeq sl, [r8, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r8, r4, ror r4 │ │ │ │ - addseq r1, ip, r8, ror sp │ │ │ │ - addeq r1, r5, r4, lsr #2 │ │ │ │ - addeq r0, r5, r4, ror sp │ │ │ │ + addseq r1, ip, r8, lsr fp │ │ │ │ + addeq r0, r5, r4, ror #29 │ │ │ │ + addeq r0, r5, r4, lsr fp │ │ │ │ andeq r0, r0, sl, lsl r3 │ │ │ │ - @ instruction: 0x009c1cd4 │ │ │ │ - addeq r0, r5, r0, ror #31 │ │ │ │ - addeq r1, r5, r0, lsr r0 │ │ │ │ - addeq r0, r5, ip, asr pc │ │ │ │ - addseq r1, ip, r8, lsr #25 │ │ │ │ - addeq r0, r5, r0, lsr #25 │ │ │ │ + umullseq r1, ip, r4, sl │ │ │ │ + addeq r0, r5, r0, lsr #27 │ │ │ │ + strdeq r0, [r5], r0 @ │ │ │ │ + addeq r0, r5, ip, lsl sp │ │ │ │ + addseq r1, ip, r8, ror #20 │ │ │ │ + addeq r0, r5, r0, ror #20 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addseq r1, ip, ip, ror ip │ │ │ │ - addeq r0, r5, ip, asr pc │ │ │ │ - addeq r0, r5, r0, lsl #25 │ │ │ │ - addseq r1, ip, ip, lsr #24 │ │ │ │ - addeq r0, r5, ip, lsr #31 │ │ │ │ - addeq r0, r5, r0, lsr ip │ │ │ │ - @ instruction: 0x009c1bf8 │ │ │ │ - addeq r0, r5, r4, lsl #30 │ │ │ │ - addeq r0, r5, r8, lsl pc │ │ │ │ + addseq r1, ip, ip, lsr sl │ │ │ │ + addeq r0, r5, ip, lsl sp │ │ │ │ + addeq r0, r5, r0, asr #20 │ │ │ │ + addseq r1, ip, ip, ror #19 │ │ │ │ + addeq r0, r5, ip, ror #26 │ │ │ │ + strdeq r0, [r5], r0 @ │ │ │ │ + @ instruction: 0x009c19b8 │ │ │ │ + addeq r0, r5, r4, asr #25 │ │ │ │ + ldrdeq r0, [r5], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 37ee90 │ │ │ │ mov r6, r1 │ │ │ │ @@ -264386,27 +264386,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ add sl, sp, #28 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b53540 │ │ │ │ + bl b53300 │ │ │ │ cmp r0, r4 │ │ │ │ beq 37ece4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 37edf4 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -264420,18 +264420,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #856 @ 0x358 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl b537f0 │ │ │ │ + bl b535b0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 27cec8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 27cec8 │ │ │ │ ldr r2, [pc, #424] @ 37eea4 │ │ │ │ ldr r3, [pc, #404] @ 37ee94 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -264449,15 +264449,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl b55178 │ │ │ │ + bl b54f38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ecd8 │ │ │ │ ldr r1, [pc, #332] @ 37eea8 │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -264490,21 +264490,21 @@ │ │ │ │ strls r2, [r8] │ │ │ │ bls 37ecd8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #22 │ │ │ │ - bl 9279ac │ │ │ │ + bl 92776c │ │ │ │ b 37ecd8 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl b54aac │ │ │ │ + bl b5486c │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ecd8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ strls r3, [r8] │ │ │ │ bls 37ecd8 │ │ │ │ @@ -264520,39 +264520,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #848 @ 0x350 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37ecd8 │ │ │ │ ldr r5, [pc, #76] @ 37eec0 │ │ │ │ add r5, pc, r5 │ │ │ │ b 37eca8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 37edd8 │ │ │ │ ldr r5, [pc, #60] @ 37eec4 │ │ │ │ add r5, pc, r5 │ │ │ │ b 37ee2c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatteq r8, r4, r1, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r1, ip, r8, asr #21 │ │ │ │ - ldrdeq r0, [r5], ip │ │ │ │ - @ instruction: 0x00850abc │ │ │ │ + addseq r1, ip, r8, lsl #17 │ │ │ │ + umulleq r0, r5, ip, ip │ │ │ │ + addeq r0, r5, ip, ror r8 │ │ │ │ tsteq r8, r8, lsl #2 │ │ │ │ - addeq r0, r5, r0, lsl #28 │ │ │ │ - ldrdeq r0, [r5], ip │ │ │ │ - addeq r0, r5, r0, asr #26 │ │ │ │ - addseq r1, ip, r8, lsr r9 │ │ │ │ - @ instruction: 0x0083aab0 │ │ │ │ - addeq r0, r5, ip, lsr #18 │ │ │ │ - addseq pc, r1, ip, ror #23 │ │ │ │ - @ instruction: 0x0091fbd8 │ │ │ │ + addeq r0, r5, r0, asr #23 │ │ │ │ + umulleq r0, r5, ip, fp │ │ │ │ + addeq r0, r5, r0, lsl #22 │ │ │ │ + @ instruction: 0x009c16f8 │ │ │ │ + addeq sl, r3, r0, ror r8 │ │ │ │ + addeq r0, r5, ip, ror #13 │ │ │ │ + addseq pc, r1, ip, lsr #19 │ │ │ │ + umullseq pc, r1, r8, r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #476] @ 37f0c0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -264562,24 +264562,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b55178 │ │ │ │ + bl b54f38 │ │ │ │ cmp r0, r7 │ │ │ │ bne 37ef80 │ │ │ │ ldr r2, [pc, #388] @ 37f0c8 │ │ │ │ ldr r3, [pc, #380] @ 37f0c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -264610,15 +264610,15 @@ │ │ │ │ beq 37efdc │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9279ac │ │ │ │ + bl 92776c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 27cec8 │ │ │ │ b 37ef3c │ │ │ │ add r5, r3, #1 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -264691,25 +264691,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b558d0 │ │ │ │ + bl b55690 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f16c │ │ │ │ ldr r2, [pc, #176] @ 37f1fc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 37f1f0 │ │ │ │ @@ -264750,15 +264750,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ b 37f16c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ bl 27ee30 │ │ │ │ tsteq r8, r8, lsl sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r1, ip, r0, lsl #12 │ │ │ │ + addseq r1, ip, r0, asr #7 │ │ │ │ @ instruction: 0x01089c90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 37f310 │ │ │ │ @@ -264769,15 +264769,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #188] @ 37f318 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #5 │ │ │ │ @@ -264789,15 +264789,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl b558d0 │ │ │ │ + bl b55690 │ │ │ │ ldr r2, [pc, #120] @ 37f31c │ │ │ │ ldr r3, [pc, #108] @ 37f314 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -264821,15 +264821,15 @@ │ │ │ │ b 37f27c │ │ │ │ mov ip, #4 │ │ │ │ b 37f27c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ bl 27ee30 │ │ │ │ smlatteq r8, r0, fp, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009c14fa │ │ │ │ + @ instruction: 0x009c12ba │ │ │ │ tsteq r8, r0, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #280] @ 37f454 │ │ │ │ @@ -264840,25 +264840,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b558d0 │ │ │ │ + bl b55690 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f3c0 │ │ │ │ ldr r2, [pc, #188] @ 37f45c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 37f450 │ │ │ │ @@ -264902,15 +264902,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r7] │ │ │ │ b 37f3c0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ bl 27ee30 │ │ │ │ smlabteq r8, r4, sl, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009c13b8 │ │ │ │ + addseq r1, ip, r8, ror r1 │ │ │ │ tsteq r8, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ 37f578 │ │ │ │ @@ -264921,15 +264921,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #196] @ 37f580 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #31 │ │ │ │ @@ -264941,15 +264941,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl b558d0 │ │ │ │ + bl b55690 │ │ │ │ ldr r2, [pc, #128] @ 37f584 │ │ │ │ ldr r3, [pc, #116] @ 37f57c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -264975,15 +264975,15 @@ │ │ │ │ b 37f4dc │ │ │ │ mov ip, #1 │ │ │ │ b 37f4dc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ bl 27ee30 │ │ │ │ smlabbeq r8, r0, r9, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r1, ip, r7, lsr #5 │ │ │ │ + addseq r1, ip, r7, rrx │ │ │ │ tsteq r8, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #256] @ 37f6a4 │ │ │ │ @@ -264994,35 +264994,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b55178 │ │ │ │ + bl b54f38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f630 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r1, [pc, #168] @ 37f6ac │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e890 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f674 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7aaa0 │ │ │ │ + bl b7a860 │ │ │ │ cmp r0, #0 │ │ │ │ blt 37f680 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 27cec8 │ │ │ │ ldr r2, [pc, #120] @ 37f6b0 │ │ │ │ ldr r3, [pc, #108] @ 37f6a8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -265037,28 +265037,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl b7a7b4 │ │ │ │ + bl b7a574 │ │ │ │ b 37f628 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 9279ac │ │ │ │ + bl 92776c │ │ │ │ b 37f628 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, r8, asr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r0, r5, r4, asr #11 │ │ │ │ + addeq r0, r5, r4, lsl #7 │ │ │ │ smlabteq r8, ip, r7, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #172] @ 37f77c │ │ │ │ @@ -265068,30 +265068,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ add r6, sp, #4 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27ea34 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7a914 │ │ │ │ + bl b7a6d4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl b55178 │ │ │ │ + bl b54f38 │ │ │ │ ldr r2, [pc, #72] @ 37f784 │ │ │ │ ldr r3, [pc, #64] @ 37f780 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -265107,25 +265107,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r8, ip, lsr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r8, r8, r6, r9 │ │ │ │ ldr r1, [pc, #4] @ 37f794 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 933350 │ │ │ │ - addeq r0, r5, ip, lsr r4 │ │ │ │ + b 933110 │ │ │ │ + strdeq r0, [r5], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl b2e518 │ │ │ │ + bl b2e2d8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -265143,27 +265143,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b30998 │ │ │ │ + bl b30758 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37f85c │ │ │ │ ldr r0, [r6] │ │ │ │ - bl b2e518 │ │ │ │ + bl b2e2d8 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [pc, #72] @ 37f8ac │ │ │ │ ldr r3, [pc, #64] @ 37f8a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -265187,29 +265187,29 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b30998 │ │ │ │ + b b30758 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #1 │ │ │ │ beq 37f960 │ │ │ │ ldr r2, [pc, #92] @ 37f97c │ │ │ │ and r3, ip, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ asr ip, ip, #3 │ │ │ │ @@ -265230,16 +265230,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 37f980 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 27e6f8 │ │ │ │ - @ instruction: 0x008502b8 │ │ │ │ - addeq r0, r5, r8, ror #4 │ │ │ │ + addeq r0, r5, r8, ror r0 │ │ │ │ + addeq r0, r5, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #132] @ 37fa20 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #128] @ 37fa24 │ │ │ │ @@ -265248,40 +265248,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37fa00 │ │ │ │ - bl 9b10f0 │ │ │ │ + bl 9b0eb0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9f0d3c │ │ │ │ + b 9f0afc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009c0ddc │ │ │ │ - addeq r3, r6, r4, asr #10 │ │ │ │ - addeq r4, r3, r8, ror #9 │ │ │ │ + umullseq r0, ip, ip, fp │ │ │ │ + addeq r3, r6, r4, lsl #6 │ │ │ │ + addeq r4, r3, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #336] @ 37fb98 │ │ │ │ mov r5, r1 │ │ │ │ @@ -265290,15 +265290,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 927998 │ │ │ │ + bl 927758 │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27ea34 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -265337,15 +265337,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 27e9a4 <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl b55178 │ │ │ │ + bl b54f38 │ │ │ │ ldr r2, [pc, #124] @ 37fbb0 │ │ │ │ ldr r3, [pc, #100] @ 37fb9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -265367,22 +265367,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x010893b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009c0cb8 │ │ │ │ - addeq pc, r4, r4, asr #31 │ │ │ │ - addeq r0, r5, r4, lsl r0 │ │ │ │ - addeq r0, r5, r8, lsl #2 │ │ │ │ + addseq r0, ip, r8, ror sl │ │ │ │ + addeq pc, r4, r4, lsl #27 │ │ │ │ + ldrdeq pc, [r4], r4 │ │ │ │ + addeq pc, r4, r8, asr #29 │ │ │ │ ldrdeq r9, [r8, -r0] │ │ │ │ - addseq r0, ip, r0, lsl #24 │ │ │ │ - addeq pc, r4, ip, lsl #30 │ │ │ │ - addeq pc, r4, r0, lsr #30 │ │ │ │ + addseq r0, ip, r0, asr #19 │ │ │ │ + addeq pc, r4, ip, asr #25 │ │ │ │ + addeq pc, r4, r0, ror #25 │ │ │ │ │ │ │ │ 0037fbc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -265431,15 +265431,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -265449,22 +265449,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 37fc9c │ │ │ │ - addseq r0, ip, ip, lsl #22 │ │ │ │ - addeq pc, r4, r4, asr #31 │ │ │ │ - addeq pc, r4, ip, lsl #22 │ │ │ │ - @ instruction: 0x009c0ab8 │ │ │ │ - addeq pc, r4, r8, asr #30 │ │ │ │ - @ instruction: 0x0084fabc │ │ │ │ + addseq r0, ip, ip, asr #17 │ │ │ │ + addeq pc, r4, r4, lsl #27 │ │ │ │ + addeq pc, r4, ip, asr #17 │ │ │ │ + addseq r0, ip, r8, ror r8 │ │ │ │ + addeq pc, r4, r8, lsl #26 │ │ │ │ + addeq pc, r4, ip, ror r8 @ │ │ │ │ │ │ │ │ 0037fd00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -265508,15 +265508,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 37fe20 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 932cac │ │ │ │ + bl 932a6c │ │ │ │ ldr r2, [pc, #84] @ 37fe24 │ │ │ │ ldr r3, [pc, #64] @ 37fe14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -265529,15 +265529,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatteq r8, r4, r0, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq pc, r4, r4, asr #23 │ │ │ │ + addeq pc, r4, r4, lsl #19 │ │ │ │ qaddeq r9, r8, r8 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ tsteq r8, r4, lsr r0 │ │ │ │ │ │ │ │ 0037fe28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -265546,80 +265546,80 @@ │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ beq 37fe80 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9eb7a0 │ │ │ │ + bl 9eb560 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37fe8c │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 932cac │ │ │ │ + b 932a6c │ │ │ │ ldr r2, [pc, #40] @ 37feb0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 37fe68 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ebafc │ │ │ │ + bl 9eb8bc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37fe68 │ │ │ │ - bl 9c1418 │ │ │ │ + bl 9c11d8 │ │ │ │ mov r2, r0 │ │ │ │ b 37fe68 │ │ │ │ - addseq lr, r0, ip, asr #14 │ │ │ │ + addseq lr, r0, ip, lsl #10 │ │ │ │ │ │ │ │ 0037feb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #124] @ 37ff48 │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 37ff18 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9eb7a0 │ │ │ │ + bl 9eb560 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ff24 │ │ │ │ ldr r3, [pc, #76] @ 37ff4c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 932cac │ │ │ │ + b 932a6c │ │ │ │ ldr r2, [pc, #48] @ 37ff50 │ │ │ │ add r2, pc, r2 │ │ │ │ b 37fef8 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 9ebafc │ │ │ │ + bl 9eb8bc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 37fef8 │ │ │ │ - bl 9c1418 │ │ │ │ + bl 9c11d8 │ │ │ │ mov r2, r0 │ │ │ │ b 37fef8 │ │ │ │ tsteq r8, r4, lsr pc │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - @ instruction: 0x0090e6b4 │ │ │ │ + addseq lr, r0, r4, ror r4 │ │ │ │ │ │ │ │ 0037ff54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 37ffcc │ │ │ │ @@ -265631,33 +265631,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 37ffa8 │ │ │ │ ldr r3, [pc, #68] @ 37ffd0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 932cac │ │ │ │ + b 932a6c │ │ │ │ ldr r2, [pc, #48] @ 37ffd4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 37ff84 │ │ │ │ ldr r3, [pc, #40] @ 37ffd8 │ │ │ │ ldr r1, [pc, #40] @ 37ffdc │ │ │ │ ldr r0, [pc, #40] @ 37ffe0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 37ffe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x01088e94 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addseq lr, r0, r0, lsr r6 │ │ │ │ - addseq r0, ip, ip, asr #15 │ │ │ │ - addeq pc, r4, ip, asr #15 │ │ │ │ - @ instruction: 0x0084fcb4 │ │ │ │ + @ instruction: 0x0090e3f0 │ │ │ │ + addseq r0, ip, ip, lsl #11 │ │ │ │ + addeq pc, r4, ip, lsl #11 │ │ │ │ + addeq pc, r4, r4, ror sl @ │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ │ │ │ │ 0037ffe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -265670,22 +265670,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 38003c │ │ │ │ ldr r3, [pc, #36] @ 380044 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 932cac │ │ │ │ + b 932a6c │ │ │ │ ldr r2, [pc, #16] @ 380048 │ │ │ │ add r2, pc, r2 │ │ │ │ b 380018 │ │ │ │ bl 27fa28 │ │ │ │ tsteq r8, r0, lsl #28 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - umullseq lr, r0, ip, r5 │ │ │ │ + addseq lr, r0, ip, asr r3 │ │ │ │ │ │ │ │ 0038004c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -265705,15 +265705,15 @@ │ │ │ │ beq 38013c │ │ │ │ ldr r3, [pc, #168] @ 380148 │ │ │ │ ldr r1, [pc, #168] @ 38014c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 932cac │ │ │ │ + bl 932a6c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 3800e8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -265723,94 +265723,94 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #96] @ 380150 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 931ffc │ │ │ │ + bl 931dbc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3800c0 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27fa28 │ │ │ │ - addeq sl, r7, r4, asr sl │ │ │ │ + addeq sl, r7, r4, lsl r8 │ │ │ │ smlabbeq r8, r0, sp, r8 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq pc, r4, r8, ror #23 │ │ │ │ - @ instruction: 0x008fb5b4 │ │ │ │ + addeq pc, r4, r8, lsr #19 │ │ │ │ + addeq fp, pc, r4, ror r3 @ │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 380164 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq ip, r6, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3801d8 │ │ │ │ ldr r2, [pc, #88] @ 3801dc │ │ │ │ ldr r1, [pc, #88] @ 3801e0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #60] @ 3801e4 │ │ │ │ ldr r3, [pc, #60] @ 3801e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r0, ip, r8, lsr #14 │ │ │ │ - addeq r3, r3, r8, lsr #26 │ │ │ │ - addeq r3, r3, r0, asr #26 │ │ │ │ + addseq r0, ip, r8, ror #9 │ │ │ │ + addeq r3, r3, r8, ror #21 │ │ │ │ + addeq r3, r3, r0, lsl #22 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3802a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ ldr ip, [pc, #136] @ 3802a4 │ │ │ │ ldr r2, [pc, #136] @ 3802a8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 380250 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ beq 380270 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -265829,17 +265829,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r0, r5, r8, lsl r0 │ │ │ │ - umullseq r0, ip, r4, r6 │ │ │ │ - addeq r0, r5, r8 │ │ │ │ + ldrdeq pc, [r4], r8 │ │ │ │ + addseq r0, ip, r4, asr r4 │ │ │ │ + addeq pc, r4, r8, asr #27 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 38030c │ │ │ │ ldr r2, [pc, #68] @ 380310 │ │ │ │ @@ -265847,26 +265847,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r0, r0, #20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r0, ip, r4, ror #11 │ │ │ │ - addeq pc, r4, r4, asr pc @ │ │ │ │ - addeq pc, r4, r0, asr #30 │ │ │ │ + addseq r0, ip, r4, lsr #7 │ │ │ │ + addeq pc, r4, r4, lsl sp @ │ │ │ │ + addeq pc, r4, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3803a0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 3803a4 │ │ │ │ @@ -265874,15 +265874,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r4, #1 │ │ │ │ beq 380374 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -265893,133 +265893,133 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r0, ip, r8, ror r5 │ │ │ │ - addeq pc, r4, r8, ror #29 │ │ │ │ - ldrdeq pc, [r4], r4 │ │ │ │ + addseq r0, ip, r8, lsr r3 │ │ │ │ + addeq pc, r4, r8, lsr #25 │ │ │ │ + umulleq pc, r4, r4, ip @ │ │ │ │ │ │ │ │ 003803ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 380470 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 931c4c │ │ │ │ + bl 931a0c │ │ │ │ ldr r8, [pc, #148] @ 380474 │ │ │ │ ldr r2, [pc, #148] @ 380478 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #124] @ 38047c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 380430 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92ad18 │ │ │ │ + b 92aad8 │ │ │ │ ldr r6, [pc, #72] @ 380480 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931c4c │ │ │ │ + bl 931a0c │ │ │ │ ldr r2, [pc, #56] @ 380484 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92ad18 │ │ │ │ - addeq pc, r4, r8, asr lr @ │ │ │ │ - @ instruction: 0x009c04d0 │ │ │ │ - addeq pc, r4, ip, lsr lr @ │ │ │ │ + b 92aad8 │ │ │ │ + addeq pc, r4, r8, lsl ip @ │ │ │ │ + umullseq r0, ip, r0, r2 │ │ │ │ + strdeq pc, [r4], ip │ │ │ │ tsteq r7, r4, lsr #15 │ │ │ │ - addeq pc, r4, r4, lsl #28 │ │ │ │ - addeq pc, r4, r8, lsl #28 │ │ │ │ + addeq pc, r4, r4, asr #23 │ │ │ │ + addeq pc, r4, r8, asr #23 │ │ │ │ │ │ │ │ 00380488 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ 380554 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 931c4c │ │ │ │ + bl 931a0c │ │ │ │ ldr r8, [pc, #156] @ 380558 │ │ │ │ ldr r2, [pc, #156] @ 38055c │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #132] @ 380560 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 380514 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92ad18 │ │ │ │ + b 92aad8 │ │ │ │ ldr r6, [pc, #72] @ 380564 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931c4c │ │ │ │ + bl 931a0c │ │ │ │ ldr r2, [pc, #56] @ 380568 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92ad18 │ │ │ │ - addeq pc, r4, ip, ror sp @ │ │ │ │ - @ instruction: 0x009c03f4 │ │ │ │ - addeq pc, r4, r8, ror #26 │ │ │ │ + b 92aad8 │ │ │ │ + addeq pc, r4, ip, lsr fp @ │ │ │ │ + @ instruction: 0x009c01b4 │ │ │ │ + addeq pc, r4, r8, lsr #22 │ │ │ │ tsteq r7, r8, asr #13 │ │ │ │ - addeq pc, r4, r0, lsr #26 │ │ │ │ - addeq pc, r4, r4, lsr #26 │ │ │ │ + addeq pc, r4, r0, ror #21 │ │ │ │ + addeq pc, r4, r4, ror #21 │ │ │ │ │ │ │ │ 0038056c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #420] @ 380728 │ │ │ │ @@ -266035,24 +266035,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 3806e4 │ │ │ │ ldr r7, [pc, #372] @ 380734 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #360] @ 380738 │ │ │ │ ldr r1, [pc, #360] @ 38073c │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #21 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #336] @ 380740 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -266064,28 +266064,28 @@ │ │ │ │ beq 38066c │ │ │ │ ldr r5, [pc, #288] @ 380744 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3806b0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 92ad80 │ │ │ │ + bl 92ab40 │ │ │ │ ldr r2, [pc, #264] @ 380748 │ │ │ │ ldr r3, [pc, #236] @ 380730 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 380724 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 9313e4 │ │ │ │ + b 9311a4 │ │ │ │ ldr r2, [pc, #216] @ 38074c │ │ │ │ ldr r3, [pc, #184] @ 380730 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -266099,55 +266099,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #152] @ 380750 │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931c4c │ │ │ │ + bl 931a0c │ │ │ │ ldr r2, [pc, #136] @ 380754 │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ str r0, [r5] │ │ │ │ b 380630 │ │ │ │ ldr r4, [pc, #108] @ 380758 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 931c4c │ │ │ │ + bl 931a0c │ │ │ │ ldr r3, [pc, #96] @ 38075c │ │ │ │ ldr r2, [pc, #96] @ 380760 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r7] │ │ │ │ b 3805b8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r8, lsl r6 │ │ │ │ tsteq r8, r8, ror r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r0, ip, ip, ror #5 │ │ │ │ - addeq r3, r3, r0, ror #17 │ │ │ │ - strdeq r3, [r3], r8 │ │ │ │ + addseq r0, ip, ip, lsr #1 │ │ │ │ + addeq r3, r3, r0, lsr #13 │ │ │ │ + @ instruction: 0x008336b8 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ tsteq r7, r0, lsl #11 │ │ │ │ smlabteq r8, r4, r7, r8 │ │ │ │ @ instruction: 0x01088790 │ │ │ │ - addeq pc, r4, r4, lsl #23 │ │ │ │ - addeq pc, r4, r8, lsl #23 │ │ │ │ - addeq pc, r4, r4, asr fp @ │ │ │ │ - @ instruction: 0x009c01b4 │ │ │ │ - addeq pc, r4, r8, asr #22 │ │ │ │ + addeq pc, r4, r4, asr #18 │ │ │ │ + addeq pc, r4, r8, asr #18 │ │ │ │ + addeq pc, r4, r4, lsl r9 @ │ │ │ │ + addseq pc, fp, r4, ror pc @ │ │ │ │ + addeq pc, r4, r8, lsl #18 │ │ │ │ │ │ │ │ 00380764 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 3807e8 │ │ │ │ @@ -266156,37 +266156,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3807a0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92ad18 │ │ │ │ + b 92aad8 │ │ │ │ ldr r6, [pc, #68] @ 3807ec │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931c4c │ │ │ │ + bl 931a0c │ │ │ │ ldr ip, [pc, #56] @ 3807f0 │ │ │ │ ldr r2, [pc, #56] @ 3807f4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92ad18 │ │ │ │ + b 92aad8 │ │ │ │ tsteq r7, r4, lsr #8 │ │ │ │ - umulleq pc, r4, r8, sl @ │ │ │ │ - ldrsheq r0, [ip], r8 │ │ │ │ - umulleq pc, r4, r0, sl @ │ │ │ │ + addeq pc, r4, r8, asr r8 @ │ │ │ │ + @ instruction: 0x009bfeb8 │ │ │ │ + addeq pc, r4, r0, asr r8 @ │ │ │ │ │ │ │ │ 003807f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 38087c │ │ │ │ @@ -266195,37 +266195,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 380834 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92ad80 │ │ │ │ + b 92ab40 │ │ │ │ ldr r6, [pc, #68] @ 380880 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931c4c │ │ │ │ + bl 931a0c │ │ │ │ ldr ip, [pc, #56] @ 380884 │ │ │ │ ldr r2, [pc, #56] @ 380888 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92ad80 │ │ │ │ + b 92ab40 │ │ │ │ @ instruction: 0x01175390 │ │ │ │ - addeq pc, r4, r4, lsl #20 │ │ │ │ - addseq r0, ip, r4, rrx │ │ │ │ - strdeq pc, [r4], ip │ │ │ │ + addeq pc, r4, r4, asr #15 │ │ │ │ + addseq pc, fp, r4, lsr #28 │ │ │ │ + @ instruction: 0x0084f7bc │ │ │ │ │ │ │ │ 0038088c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 380910 │ │ │ │ @@ -266234,52 +266234,52 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3808c8 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92bf70 │ │ │ │ + b 92bd30 │ │ │ │ ldr r6, [pc, #68] @ 380914 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 931c4c │ │ │ │ + bl 931a0c │ │ │ │ ldr ip, [pc, #56] @ 380918 │ │ │ │ ldr r2, [pc, #56] @ 38091c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92bf70 │ │ │ │ + b 92bd30 │ │ │ │ @ instruction: 0x011752fc │ │ │ │ - addeq pc, r4, r0, ror r9 @ │ │ │ │ - @ instruction: 0x009bffd0 │ │ │ │ - addeq pc, r4, r8, ror #18 │ │ │ │ + addeq pc, r4, r0, lsr r7 @ │ │ │ │ + umullseq pc, fp, r0, sp @ │ │ │ │ + addeq pc, r4, r8, lsr #14 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 38099c │ │ │ │ ldr r2, [pc, #96] @ 3809a0 │ │ │ │ ldr r1, [pc, #96] @ 3809a4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #68] @ 3809a8 │ │ │ │ ldr r3, [pc, #68] @ 3809ac │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ @@ -266288,58 +266288,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, fp, r0, asr #31 │ │ │ │ - addeq r3, r3, r0, asr r5 │ │ │ │ - addeq r2, r6, ip, lsr #11 │ │ │ │ + addseq pc, fp, r0, lsl #27 │ │ │ │ + addeq r3, r3, r0, lsl r3 │ │ │ │ + addeq r2, r6, ip, ror #6 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - addeq pc, r4, r0, lsl r9 @ │ │ │ │ + ldrdeq pc, [r4], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 380a24 │ │ │ │ ldr r2, [pc, #92] @ 380a28 │ │ │ │ ldr r1, [pc, #92] @ 380a2c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #80] @ 380a30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #64] @ 380a34 │ │ │ │ ldr r3, [pc, #64] @ 380a38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, fp, r8, lsr pc @ │ │ │ │ - @ instruction: 0x008334bc │ │ │ │ - addeq sl, r8, r8, lsr #15 │ │ │ │ + @ instruction: 0x009bfcf8 │ │ │ │ + addeq r3, r3, ip, ror r2 │ │ │ │ + addeq sl, r8, r8, ror #10 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 380a4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930098 │ │ │ │ + b 92fe58 │ │ │ │ strdeq ip, [r6], r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #292] @ 380b8c │ │ │ │ ldr r6, [pc, #292] @ 380b90 │ │ │ │ @@ -266350,23 +266350,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 380ad4 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 380b00 │ │ │ │ @@ -266412,29 +266412,29 @@ │ │ │ │ ldrd r2, [r7, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 380ba0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27cc28 │ │ │ │ - umullseq pc, fp, r8, lr @ │ │ │ │ - @ instruction: 0x00840db4 │ │ │ │ - addeq r0, r4, r8, asr #27 │ │ │ │ - addeq fp, r4, ip, asr #9 │ │ │ │ - addeq pc, r4, r4, lsr r7 @ │ │ │ │ - addeq pc, r4, r4, lsl #14 │ │ │ │ + addseq pc, fp, r8, asr ip @ │ │ │ │ + addeq r0, r4, r4, ror fp │ │ │ │ + addeq r0, r4, r8, lsl #23 │ │ │ │ + addeq fp, r4, ip, lsl #5 │ │ │ │ + strdeq pc, [r4], r4 │ │ │ │ + addeq pc, r4, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #76] @ 380c0c │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 380bf4 │ │ │ │ ldm r4, {r1, r3} │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -266443,44 +266443,44 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ 380c10 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 931054 │ │ │ │ - addeq r0, r4, r4, lsl #25 │ │ │ │ + b 930e14 │ │ │ │ + addeq r0, r4, r4, asr #20 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 380c74 │ │ │ │ ldr r2, [pc, #72] @ 380c78 │ │ │ │ ldr r1, [pc, #72] @ 380c7c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009bfcd0 │ │ │ │ - addeq r3, r3, r0, ror #4 │ │ │ │ - @ instruction: 0x008622bc │ │ │ │ + umullseq pc, fp, r0, sl @ │ │ │ │ + addeq r3, r3, r0, lsr #32 │ │ │ │ + addeq r2, r6, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #184] @ 380d50 │ │ │ │ mov r7, r0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -266490,54 +266490,54 @@ │ │ │ │ ldr r2, [pc, #168] @ 380d58 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble 380d30 │ │ │ │ ldr r3, [pc, #128] @ 380d5c │ │ │ │ ldr r9, [pc, #128] @ 380d60 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ - bl 8dd848 │ │ │ │ + bl 8dd608 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd sl, [r4, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a99224 │ │ │ │ + bl a98fe4 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 380cf4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq pc, fp, ip, ror #24 │ │ │ │ - addeq r0, r4, r8, lsl #23 │ │ │ │ - addeq r0, r4, r4, ror fp │ │ │ │ - @ instruction: 0x0090d8f4 │ │ │ │ - addeq pc, r4, ip, lsr #11 │ │ │ │ + addseq pc, fp, ip, lsr #20 │ │ │ │ + addeq r0, r4, r8, asr #18 │ │ │ │ + addeq r0, r4, r4, lsr r9 │ │ │ │ + @ instruction: 0x0090d6b4 │ │ │ │ + addeq pc, r4, ip, ror #6 │ │ │ │ │ │ │ │ 00380d64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ 380e6c │ │ │ │ @@ -266548,30 +266548,30 @@ │ │ │ │ ldr r2, [ip, r2] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ - bl 92a198 │ │ │ │ + bl 929f58 │ │ │ │ ldr r1, [pc, #200] @ 380e78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 380e38 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #172] @ 380e7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92a198 │ │ │ │ + bl 929f58 │ │ │ │ ldr r1, [pc, #164] @ 380e80 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 380e50 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #136] @ 380e84 │ │ │ │ ldr r3, [pc, #112] @ 380e70 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -266589,29 +266589,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #72] @ 380e88 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 931054 │ │ │ │ + bl 930e14 │ │ │ │ b 380dc8 │ │ │ │ ldr r1, [pc, #52] @ 380e8c │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 931054 │ │ │ │ + bl 930e14 │ │ │ │ b 380df4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r8, r4, r0, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, r4, r4, lsr r8 │ │ │ │ - umulleq r0, r4, r8, sl │ │ │ │ - addeq pc, r4, r8, ror #9 │ │ │ │ - addeq r0, r4, ip, ror #20 │ │ │ │ + strdeq r6, [r4], r4 │ │ │ │ + addeq r0, r4, r8, asr r8 │ │ │ │ + addeq pc, r4, r8, lsr #5 │ │ │ │ + addeq r0, r4, ip, lsr #16 │ │ │ │ tsteq r8, r8 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ │ │ │ │ 00380e90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -266623,27 +266623,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 380ef8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cc28 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 931ffc │ │ │ │ + bl 931dbc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cec8 │ │ │ │ subs r0, r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addeq pc, r4, r4, lsl r4 @ │ │ │ │ - addeq fp, r4, r8, lsl #12 │ │ │ │ + ldrdeq pc, [r4], r4 │ │ │ │ + addeq fp, r4, r8, asr #7 │ │ │ │ │ │ │ │ 00380efc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 380f70 │ │ │ │ @@ -266653,32 +266653,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #56] @ 380f7c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c9f0 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq pc, fp, r8, ror #19 │ │ │ │ - addeq r2, r3, r8, ror #30 │ │ │ │ - addeq r1, r6, r4, asr #31 │ │ │ │ - addeq pc, r4, r0, lsl #7 │ │ │ │ + addseq pc, fp, r8, lsr #15 │ │ │ │ + addeq r2, r3, r8, lsr #26 │ │ │ │ + addeq r1, r6, r4, lsl #27 │ │ │ │ + addeq pc, r4, r0, asr #2 │ │ │ │ │ │ │ │ 00380f80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 380fd8 │ │ │ │ @@ -266688,56 +266688,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #28] @ 380fe4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36c9f0 │ │ │ │ - addseq pc, fp, r4, ror #18 │ │ │ │ - addeq r2, r3, ip, ror #29 │ │ │ │ - addeq r1, r6, r8, asr #30 │ │ │ │ - strdeq pc, [r4], ip │ │ │ │ + addseq pc, fp, r4, lsr #14 │ │ │ │ + addeq r2, r3, ip, lsr #25 │ │ │ │ + addeq r1, r6, r8, lsl #26 │ │ │ │ + strheq pc, [r4], ip @ │ │ │ │ │ │ │ │ 00380fe8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 3810b0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r2, [pc, #152] @ 3810b4 │ │ │ │ ldr r1, [pc, #152] @ 3810b8 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #128] @ 3810bc │ │ │ │ ldr r1, [pc, #128] @ 3810c0 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #96] @ 3810c4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c930 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -266751,20 +266751,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x009bf8f8 │ │ │ │ - addeq r0, r4, ip, lsl #16 │ │ │ │ - addeq r0, r4, r0, lsr #16 │ │ │ │ - addeq r2, r3, r8, asr lr │ │ │ │ - @ instruction: 0x00861eb4 │ │ │ │ - addeq pc, r4, ip, asr r2 @ │ │ │ │ + @ instruction: 0x009bf6b8 │ │ │ │ + addeq r0, r4, ip, asr #11 │ │ │ │ + addeq r0, r4, r0, ror #11 │ │ │ │ + addeq r2, r3, r8, lsl ip │ │ │ │ + addeq r1, r6, r4, ror ip │ │ │ │ + addeq pc, r4, ip, lsl r0 @ │ │ │ │ │ │ │ │ 003810c8 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -266793,44 +266793,44 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 38117c │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 8ef120 │ │ │ │ + bl 8eeee0 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 8ef120 │ │ │ │ + bl 8eeee0 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 8e3dc0 │ │ │ │ + bl 8e3b80 │ │ │ │ b 38113c │ │ │ │ ldr r3, [pc, #28] @ 3811b4 │ │ │ │ ldr r1, [pc, #28] @ 3811b8 │ │ │ │ ldr r0, [pc, #28] @ 3811bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq pc, fp, r8, ror #14 │ │ │ │ - addeq pc, r4, r0, lsr r1 @ │ │ │ │ - addeq pc, r4, r0, asr #2 │ │ │ │ + addseq pc, fp, r8, lsr #10 │ │ │ │ + strdeq lr, [r4], r0 │ │ │ │ + addeq lr, r4, r0, lsl #30 │ │ │ │ │ │ │ │ 003811c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -266851,46 +266851,46 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 381264 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 8ef120 │ │ │ │ + bl 8eeee0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3db4 │ │ │ │ + bl 8e3b74 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 8ef120 │ │ │ │ + bl 8eeee0 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 8e3dc0 │ │ │ │ + bl 8e3b80 │ │ │ │ b 38121c │ │ │ │ ldr r3, [pc, #28] @ 38129c │ │ │ │ ldr r1, [pc, #28] @ 3812a0 │ │ │ │ ldr r0, [pc, #28] @ 3812a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq pc, fp, r0, lsl #13 │ │ │ │ - addeq pc, r4, r8, asr #32 │ │ │ │ - addeq pc, r4, r8, asr r0 @ │ │ │ │ + addseq pc, fp, r0, asr #8 │ │ │ │ + addeq lr, r4, r8, lsl #28 │ │ │ │ + addeq lr, r4, r8, lsl lr │ │ │ │ │ │ │ │ 003812a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 381304 │ │ │ │ @@ -266900,26 +266900,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #32] @ 381310 │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36c71c │ │ │ │ - addseq pc, fp, ip, lsr r6 @ │ │ │ │ - addeq r2, r3, r4, asr #23 │ │ │ │ - addeq r1, r6, r0, lsr #24 │ │ │ │ - ldrdeq lr, [r4], r4 │ │ │ │ + @ instruction: 0x009bf3fc │ │ │ │ + addeq r2, r3, r4, lsl #19 │ │ │ │ + addeq r1, r6, r0, ror #19 │ │ │ │ + umulleq lr, r4, r4, sp │ │ │ │ │ │ │ │ 00381314 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ 381398 │ │ │ │ @@ -266932,33 +266932,33 @@ │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #32] @ 3813a4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 36cb28 │ │ │ │ - @ instruction: 0x009bf5d4 │ │ │ │ - addeq r2, r3, r0, ror #22 │ │ │ │ - @ instruction: 0x00861bbc │ │ │ │ - addeq lr, r4, r4, asr #30 │ │ │ │ + umullseq pc, fp, r4, r3 @ │ │ │ │ + addeq r2, r3, r0, lsr #18 │ │ │ │ + addeq r1, r6, ip, ror r9 │ │ │ │ + addeq lr, r4, r4, lsl #26 │ │ │ │ │ │ │ │ 003813a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -266983,17 +266983,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 381428 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #176 @ 0xb0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009bf4fc │ │ │ │ - addeq lr, r4, r4, asr #29 │ │ │ │ - strdeq lr, [r4], r0 │ │ │ │ + @ instruction: 0x009bf2bc │ │ │ │ + addeq lr, r4, r4, lsl #25 │ │ │ │ + @ instruction: 0x0084ecb0 │ │ │ │ │ │ │ │ 0038142c : │ │ │ │ cmp r1, #31 │ │ │ │ bhi 381450 │ │ │ │ add r1, r1, #7 │ │ │ │ ldr r0, [r0, r1, lsl #4] │ │ │ │ mov r1, #0 │ │ │ │ @@ -267010,17 +267010,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 38148c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - umullseq pc, fp, r8, r4 @ │ │ │ │ - addeq lr, r4, r0, ror #28 │ │ │ │ - addeq lr, r4, ip, lsr #29 │ │ │ │ + addseq pc, fp, r8, asr r2 @ │ │ │ │ + addeq lr, r4, r0, lsr #24 │ │ │ │ + addeq lr, r4, ip, ror #24 │ │ │ │ │ │ │ │ 00381490 : │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -267046,17 +267046,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 381514 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq pc, fp, r0, lsl r4 @ │ │ │ │ - ldrdeq lr, [r4], r8 │ │ │ │ - addeq lr, r4, r0, asr #28 │ │ │ │ + @ instruction: 0x009bf1d0 │ │ │ │ + umulleq lr, r4, r8, fp │ │ │ │ + addeq lr, r4, r0, lsl #24 │ │ │ │ │ │ │ │ 00381518 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -267068,15 +267068,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 929638 │ │ │ │ + bl 9293f8 │ │ │ │ ldr r4, [pc, #480] @ 381748 │ │ │ │ ldr r2, [pc, #480] @ 38174c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #476] @ 381750 │ │ │ │ add r3, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -267084,33 +267084,33 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ ldr sl, [pc, #452] @ 381754 │ │ │ │ ldr r9, [pc, #452] @ 381758 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #436] @ 38175c │ │ │ │ ldr r1, [pc, #436] @ 381760 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3816d0 │ │ │ │ ldr r3, [pc, #396] @ 381764 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 929acc │ │ │ │ + bl 92988c │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r8, #1 │ │ │ │ bne 381674 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ @@ -267150,38 +267150,38 @@ │ │ │ │ cmpeq r8, r2 │ │ │ │ beq 3815f4 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ bne 3816c0 │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r5, [r6, #108] @ 0x6c │ │ │ │ - bl 8ef120 │ │ │ │ + bl 8eeee0 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ b 3815f4 │ │ │ │ - bl 8ef120 │ │ │ │ + bl 8eeee0 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ - bl 8e3dc0 │ │ │ │ + bl 8e3b80 │ │ │ │ b 38169c │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27cbb0 │ │ │ │ ldr r2, [pc, #136] @ 38176c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [sl] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #112] @ 381770 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 9261f4 │ │ │ │ + bl 925fb4 │ │ │ │ ldr r3, [pc, #104] @ 381774 │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3815d0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 381778 │ │ │ │ @@ -267191,29 +267191,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ ldrdeq r7, [r8, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umullseq pc, fp, ip, r3 @ │ │ │ │ - @ instruction: 0x008402b8 │ │ │ │ - addeq r0, r4, ip, asr #5 │ │ │ │ + addseq pc, fp, ip, asr r1 @ │ │ │ │ + addeq r0, r4, r8, ror r0 │ │ │ │ + addeq r0, r4, ip, lsl #1 │ │ │ │ tsteq r7, r4, lsl r6 │ │ │ │ tsteq r8, r0, ror r8 │ │ │ │ - addeq r2, r3, r8, ror #17 │ │ │ │ - addeq r1, r6, ip, asr #18 │ │ │ │ + addeq r2, r3, r8, lsr #13 │ │ │ │ + addeq r1, r6, ip, lsl #14 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ ldrdeq r7, [r8, -r0] │ │ │ │ - addeq lr, r4, r4, ror ip │ │ │ │ - addeq lr, r4, ip, ror fp │ │ │ │ + addeq lr, r4, r4, lsr sl │ │ │ │ + addeq lr, r4, ip, lsr r9 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - @ instruction: 0x009bf1dc │ │ │ │ - addeq lr, r4, r4, lsr #23 │ │ │ │ - @ instruction: 0x0084ebb4 │ │ │ │ + umullseq lr, fp, ip, pc @ │ │ │ │ + addeq lr, r4, r4, ror #18 │ │ │ │ + addeq lr, r4, r4, ror r9 │ │ │ │ │ │ │ │ 00381784 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #164] @ 381840 │ │ │ │ @@ -267223,53 +267223,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 381848 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r5, [pc, #128] @ 38184c │ │ │ │ ldr r7, [pc, #128] @ 381850 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3817f8 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 9299a4 │ │ │ │ + b 929764 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27cbb0 │ │ │ │ ldr r2, [pc, #72] @ 381854 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 381858 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 9261f4 │ │ │ │ + bl 925fb4 │ │ │ │ ldr r3, [pc, #40] @ 38185c │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3817e4 │ │ │ │ - addseq pc, fp, r8, ror #2 │ │ │ │ - addeq r2, r3, r4, ror #13 │ │ │ │ - addeq r1, r6, r8, asr #14 │ │ │ │ + addseq lr, fp, r8, lsr #30 │ │ │ │ + addeq r2, r3, r4, lsr #9 │ │ │ │ + addeq r1, r6, r8, lsl #10 │ │ │ │ @ instruction: 0x011743d8 │ │ │ │ tsteq r8, r0, lsr r6 │ │ │ │ - addeq lr, r4, ip, asr #22 │ │ │ │ - addeq lr, r4, r4, asr sl │ │ │ │ + addeq lr, r4, ip, lsl #18 │ │ │ │ + addeq lr, r4, r4, lsl r8 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ │ │ │ │ 00381860 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -267280,53 +267280,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 381924 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r5, [pc, #128] @ 381928 │ │ │ │ ldr r7, [pc, #128] @ 38192c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3818d4 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 929acc │ │ │ │ + b 92988c │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27cbb0 │ │ │ │ ldr r2, [pc, #72] @ 381930 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 381934 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 9261f4 │ │ │ │ + bl 925fb4 │ │ │ │ ldr r3, [pc, #40] @ 381938 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 3818c0 │ │ │ │ - addseq pc, fp, ip, lsl #1 │ │ │ │ - addeq r2, r3, r8, lsl #12 │ │ │ │ - addeq r1, r6, ip, ror #12 │ │ │ │ + addseq lr, fp, ip, asr #28 │ │ │ │ + addeq r2, r3, r8, asr #7 │ │ │ │ + addeq r1, r6, ip, lsr #8 │ │ │ │ @ instruction: 0x011742fc │ │ │ │ tsteq r8, r4, asr r5 │ │ │ │ - addeq lr, r4, r0, ror sl │ │ │ │ - addeq lr, r4, r8, ror r9 │ │ │ │ + addeq lr, r4, r0, lsr r8 │ │ │ │ + addeq lr, r4, r8, lsr r7 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ │ │ │ │ 0038193c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -267351,31 +267351,31 @@ │ │ │ │ ldr r2, [pc, #84] @ 3819f0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ - bl 9261f4 │ │ │ │ + bl 925fb4 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [pc, #52] @ 3819f4 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq r7, r0, asr r2 │ │ │ │ smlatbeq r8, r8, r4, r7 │ │ │ │ - addeq lr, r4, r0, asr #19 │ │ │ │ - ldrdeq lr, [r4], r8 │ │ │ │ + addeq lr, r4, r0, lsl #15 │ │ │ │ + umulleq lr, r4, r8, r6 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ │ │ │ │ 003819f8 : │ │ │ │ subs ip, r0, #0 │ │ │ │ mov r0, r1 │ │ │ │ beq 381a30 │ │ │ │ mov r3, #0 │ │ │ │ @@ -267426,15 +267426,15 @@ │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 381ad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq fp, r6, r8, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #256] @ 381bec │ │ │ │ mov r4, r1 │ │ │ │ @@ -267451,24 +267451,24 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #216] @ 381bfc │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl b53ecc │ │ │ │ + bl b53c8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 381b74 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ strge r1, [r8, #96] @ 0x60 │ │ │ │ blt 381bb8 │ │ │ │ @@ -267495,25 +267495,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 381b74 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq lr, fp, ip, lsr #29 │ │ │ │ + addseq lr, fp, ip, ror #24 │ │ │ │ tsteq r8, r8, lsl #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, r4, r0, lsl #17 │ │ │ │ - addeq lr, r4, ip, ror #16 │ │ │ │ + addeq lr, r4, r0, asr #12 │ │ │ │ + addeq lr, r4, ip, lsr #12 │ │ │ │ smlabbeq r8, r8, r2, r7 │ │ │ │ - addeq lr, r4, r0, lsl #16 │ │ │ │ - addeq lr, r4, r0, ror #15 │ │ │ │ + addeq lr, r4, r0, asr #11 │ │ │ │ + addeq lr, r4, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 381ce0 │ │ │ │ ldr r2, [pc, #188] @ 381ce4 │ │ │ │ ldr r1, [pc, #188] @ 381ce8 │ │ │ │ @@ -267521,15 +267521,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r6, [pc, #152] @ 381cec │ │ │ │ ldr r1, [pc, #152] @ 381cf0 │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -267538,59 +267538,59 @@ │ │ │ │ ldr r0, [pc, #124] @ 381cf4 │ │ │ │ ldr r3, [pc, #124] @ 381cf8 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 931ea4 │ │ │ │ + bl 931c64 │ │ │ │ ldr ip, [pc, #100] @ 381cfc │ │ │ │ ldr r3, [pc, #100] @ 381d00 │ │ │ │ ldr r1, [pc, #100] @ 381d04 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 931ea4 │ │ │ │ + bl 931c64 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq lr, fp, r4, lsl #27 │ │ │ │ - addeq r2, r3, r0, ror #4 │ │ │ │ - @ instruction: 0x008612bc │ │ │ │ - @ instruction: 0x008514b4 │ │ │ │ - addeq lr, r4, ip, ror r7 │ │ │ │ + addseq lr, fp, r4, asr #22 │ │ │ │ + addeq r2, r3, r0, lsr #32 │ │ │ │ + addeq r1, r6, ip, ror r0 │ │ │ │ + addeq r1, r5, r4, ror r2 │ │ │ │ + addeq lr, r4, ip, lsr r5 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - addeq lr, r4, r0, asr #14 │ │ │ │ + addeq lr, r4, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 381d80 │ │ │ │ ldr r2, [pc, #96] @ 381d84 │ │ │ │ ldr r1, [pc, #96] @ 381d88 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r4, [pc, #68] @ 381d8c │ │ │ │ ldr r3, [pc, #68] @ 381d90 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #212] @ 0xd4 │ │ │ │ @@ -267599,17 +267599,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, fp, r4, lsl #25 │ │ │ │ - addeq lr, r4, r4, ror #12 │ │ │ │ - addeq lr, r4, r8, ror r6 │ │ │ │ + addseq lr, fp, r4, asr #20 │ │ │ │ + addeq lr, r4, r4, lsr #8 │ │ │ │ + addeq lr, r4, r8, lsr r4 │ │ │ │ strheq r7, [r8, -ip] │ │ │ │ andeq r3, r0, r4, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 381e5c │ │ │ │ @@ -267627,24 +267627,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b53ecc │ │ │ │ + bl b53c8c │ │ │ │ ldr r2, [pc, #80] @ 381e70 │ │ │ │ ldr r3, [pc, #64] @ 381e64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -267654,19 +267654,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq lr, fp, r0, lsl #24 │ │ │ │ + addseq lr, fp, r0, asr #19 │ │ │ │ tsteq r8, r8, asr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq lr, [r4], r4 │ │ │ │ - @ instruction: 0x0084e5b8 │ │ │ │ + umulleq lr, r4, r4, r3 │ │ │ │ + addeq lr, r4, r8, ror r3 │ │ │ │ smlatteq r8, r4, pc, r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 381f3c │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -267683,24 +267683,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl b53ecc │ │ │ │ + bl b53c8c │ │ │ │ ldr r2, [pc, #80] @ 381f50 │ │ │ │ ldr r3, [pc, #64] @ 381f44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -267710,19 +267710,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq lr, fp, r0, lsr #22 │ │ │ │ + addseq lr, fp, r0, ror #17 │ │ │ │ tsteq r8, r8, ror #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq lr, [r4], r4 │ │ │ │ - ldrdeq lr, [r4], r8 │ │ │ │ + @ instruction: 0x0084e2b4 │ │ │ │ + umulleq lr, r4, r8, r2 │ │ │ │ tsteq r8, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #188] @ 382028 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -267739,24 +267739,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b53ecc │ │ │ │ + bl b53c8c │ │ │ │ ldr r2, [pc, #92] @ 38203c │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ 382030 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -267769,82 +267769,82 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq lr, fp, r0, asr #20 │ │ │ │ + addseq lr, fp, r0, lsl #16 │ │ │ │ smlabbeq r8, r8, lr, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, r4, r4, lsl r4 │ │ │ │ - strdeq lr, [r4], r8 │ │ │ │ + ldrdeq lr, [r4], r4 │ │ │ │ + @ instruction: 0x0084e1b8 │ │ │ │ tsteq r8, r8, lsr #28 │ │ │ │ ldr r0, [pc, #4] @ 38204c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ adceq sl, r6, r0, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #60] @ 3820a8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 382090 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ str r3, [r0, #716] @ 0x2cc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addeq r6, lr, r0, lsl #26 │ │ │ │ + addeq r6, lr, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 38212c │ │ │ │ ldr r2, [pc, #104] @ 382130 │ │ │ │ ldr r1, [pc, #104] @ 382134 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #76] @ 382138 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #60] @ 38213c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, fp, r4, lsl r9 │ │ │ │ - addeq r1, r3, r0, asr #27 │ │ │ │ - addeq r0, r6, ip, lsl lr │ │ │ │ + @ instruction: 0x009be6d4 │ │ │ │ + addeq r1, r3, r0, lsl #23 │ │ │ │ + ldrdeq r0, [r6], ip │ │ │ │ tsteq r4, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #268] @ 382264 │ │ │ │ @@ -267862,26 +267862,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #228] @ 382274 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r2, #254 @ 0xfe │ │ │ │ bhi 382218 │ │ │ │ ldr r1, [pc, #184] @ 382278 │ │ │ │ add r2, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 931060 │ │ │ │ + bl 930e20 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ble 382248 │ │ │ │ ldr r2, [pc, #156] @ 38227c │ │ │ │ ldr r3, [pc, #136] @ 38226c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -267902,66 +267902,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #28 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 3821d8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #56] @ 382288 │ │ │ │ ldr r0, [pc, #56] @ 38228c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #48 @ 0x30 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq lr, fp, r0, lsl #17 │ │ │ │ + addseq lr, fp, r0, asr #12 │ │ │ │ @ instruction: 0x01086c9c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq lr, r4, r8, ror r2 │ │ │ │ - addeq lr, r4, r0, ror #4 │ │ │ │ + addeq lr, r4, r8, lsr r0 │ │ │ │ + addeq lr, r4, r0, lsr #32 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ tsteq r8, r4, lsr #24 │ │ │ │ - addeq lr, r4, ip, lsl #4 │ │ │ │ - strdeq lr, [r4], r0 │ │ │ │ - addeq lr, r4, r8, asr #3 │ │ │ │ - strdeq lr, [r4], r8 │ │ │ │ + addeq sp, r4, ip, asr #31 │ │ │ │ + @ instruction: 0x0084dfb0 │ │ │ │ + addeq sp, r4, r8, lsl #31 │ │ │ │ + @ instruction: 0x0084dfb8 │ │ │ │ ldr r0, [pc, #8] @ 3822a0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930098 │ │ │ │ + b 92fe58 │ │ │ │ adceq sl, r6, r0, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 382300 │ │ │ │ ldr r2, [pc, #68] @ 382304 │ │ │ │ ldr r1, [pc, #68] @ 382308 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #40] @ 38230c │ │ │ │ ldr r1, [pc, #40] @ 382310 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9282c4 │ │ │ │ - addseq lr, fp, r0, ror #14 │ │ │ │ - ldrdeq r1, [r3], r0 │ │ │ │ - addeq r0, r6, ip, lsr #24 │ │ │ │ + b 928084 │ │ │ │ + addseq lr, fp, r0, lsr #10 │ │ │ │ + umulleq r1, r3, r0, r9 │ │ │ │ + addeq r0, r6, ip, ror #19 │ │ │ │ andeq r0, r0, r4, ror #4 │ │ │ │ tsteq r4, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 382378 │ │ │ │ @@ -267974,24 +267974,24 @@ │ │ │ │ add ip, ip, #16 │ │ │ │ add r0, r0, #1856 @ 0x740 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r5 │ │ │ │ bl 36c8e0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c4e8 │ │ │ │ - addseq lr, fp, ip, ror #13 │ │ │ │ - addeq r0, r6, r4, lsr #23 │ │ │ │ - addeq r1, r3, ip, asr #22 │ │ │ │ + b 92c2a8 │ │ │ │ + addseq lr, fp, ip, lsr #9 │ │ │ │ + addeq r0, r6, r4, ror #18 │ │ │ │ + addeq r1, r3, ip, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #368] @ 38250c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -267999,114 +267999,114 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #352] @ 382510 │ │ │ │ ldr r1, [pc, #352] @ 382514 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #332] @ 382518 │ │ │ │ ldr r1, [pc, #332] @ 38251c │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #8192 @ 0x2000 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r6, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #292] @ 382520 │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, #16 │ │ │ │ add sl, r0, #760 @ 0x2f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcc2c │ │ │ │ + bl 8dc9ec │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 3813a8 │ │ │ │ ldr r2, [pc, #248] @ 382524 │ │ │ │ ldr r1, [pc, #248] @ 382528 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #928 @ 0x3a0 │ │ │ │ add r2, r4, #936 @ 0x3a8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ ldr r2, [pc, #220] @ 38252c │ │ │ │ add r7, r4, #1856 @ 0x740 │ │ │ │ ldr r1, [pc, #216] @ 382530 │ │ │ │ add r7, r7, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ 382534 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ ldr r2, [pc, #188] @ 382538 │ │ │ │ ldr r1, [pc, #188] @ 38253c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #164] @ 382540 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #156] @ 382544 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r1, [pc, #152] @ 382548 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r4, #18176 @ 0x4700 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #224 @ 0xe0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ ldr r1, [pc, #120] @ 38254c │ │ │ │ add r2, r4, #19968 @ 0x4e00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r2, r2, #96 @ 0x60 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq lr, fp, r8, lsl #13 │ │ │ │ - addeq pc, r3, ip, ror r4 @ │ │ │ │ - addeq pc, r3, ip, lsl #9 │ │ │ │ - addeq lr, r4, r0, lsr #1 │ │ │ │ - strheq lr, [r4], ip │ │ │ │ - addeq lr, r4, r8, lsr #1 │ │ │ │ - umulleq lr, r4, r4, r0 │ │ │ │ - addeq lr, r4, ip, ror r0 │ │ │ │ - addeq lr, r4, r4, ror r0 │ │ │ │ - addeq fp, r5, r8, lsr #3 │ │ │ │ + addseq lr, fp, r8, asr #8 │ │ │ │ + addeq pc, r3, ip, lsr r2 @ │ │ │ │ + addeq pc, r3, ip, asr #4 │ │ │ │ + addeq sp, r4, r0, ror #28 │ │ │ │ + addeq sp, r4, ip, ror lr │ │ │ │ + addeq sp, r4, r8, ror #28 │ │ │ │ + addeq sp, r4, r4, asr lr │ │ │ │ + addeq sp, r4, ip, lsr lr │ │ │ │ + addeq sp, r4, r4, lsr lr │ │ │ │ + addeq sl, r5, r8, ror #30 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addeq r1, r3, r4, lsl sl │ │ │ │ - addeq r0, r6, r0, ror sl │ │ │ │ - addseq r1, r5, r8, lsr r5 │ │ │ │ - addeq lr, r4, r8, lsr #32 │ │ │ │ - addeq lr, r4, ip, lsl r0 │ │ │ │ - addeq lr, r4, ip │ │ │ │ + ldrdeq r1, [r3], r4 │ │ │ │ + addeq r0, r6, r0, lsr r8 │ │ │ │ + @ instruction: 0x009512f8 │ │ │ │ + addeq sp, r4, r8, ror #27 │ │ │ │ + ldrdeq sp, [r4], ip │ │ │ │ + addeq sp, r4, ip, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r5, [pc, #1132] @ 3829d4 │ │ │ │ ldr ip, [pc, #1132] @ 3829d8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -268118,220 +268118,220 @@ │ │ │ │ mov r3, #19 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #1080] @ 3829e0 │ │ │ │ ldr r1, [pc, #1080] @ 3829e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ ldr r7, [pc, #1064] @ 3829e8 │ │ │ │ ldr r6, [pc, #1064] @ 3829ec │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r0, r5, #40 @ 0x28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r5, r5, #16 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ add r3, r0, #936 @ 0x3a8 │ │ │ │ mov lr, r3 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, lr │ │ │ │ str lr, [sp, #20] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r8, r4, #1856 @ 0x740 │ │ │ │ add r8, r8, #8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ add sl, r4, #18176 @ 0x4700 │ │ │ │ add sl, sl, #224 @ 0xe0 │ │ │ │ add fp, r4, #19968 @ 0x4e00 │ │ │ │ add fp, fp, #96 @ 0x60 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, sl │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, fp │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #884] @ 3829f0 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381784 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3826d8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r1, [pc, #772] @ 3829f4 │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r1, [pc, #756] @ 3829f8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381784 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3826bc │ │ │ │ mov r3, #19 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 381314 │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ ldr r1, [pc, #660] @ 3829fc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #32 │ │ │ │ bl 36c6d4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381784 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3826bc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ mov r0, fp │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ bl 381784 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3826bc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ str r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r8, [sp, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #19 │ │ │ │ str r9, [sp] │ │ │ │ add r9, r4, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 38142c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmn r3, #1 │ │ │ │ ldrne r7, [sp, #12] │ │ │ │ movne r8, #0 │ │ │ │ beq 382950 │ │ │ │ add r8, r8, #1 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ bl 38142c │ │ │ │ lsl r2, r8, #8 │ │ │ │ asr r3, r2, #31 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 3828b0 │ │ │ │ cmn r3, #1 │ │ │ │ beq 382950 │ │ │ │ mov r7, #0 │ │ │ │ @@ -268341,36 +268341,36 @@ │ │ │ │ lsl r8, r7, #8 │ │ │ │ add r8, r8, #1536 @ 0x600 │ │ │ │ asr fp, r8, #31 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ bl 38142c │ │ │ │ adds r2, r8, #32 │ │ │ │ adc r3, fp, #0 │ │ │ │ add r7, r7, #1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bhi 3828f0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 38142c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ movne r7, #0 │ │ │ │ beq 3826bc │ │ │ │ ldr r8, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, r6 │ │ │ │ add r8, r8, r7, lsl #5 │ │ │ │ @@ -268388,58 +268388,58 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 380fe8 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmp r3, r7 │ │ │ │ bhi 382980 │ │ │ │ b 3826bc │ │ │ │ - @ instruction: 0x009be4bc │ │ │ │ - ldrdeq pc, [r3], r0 │ │ │ │ - @ instruction: 0x0083f2b0 │ │ │ │ - addeq sp, r4, r8, asr #29 │ │ │ │ - addeq sp, r4, r4, ror #29 │ │ │ │ - ldrdeq r1, [r3], r8 │ │ │ │ - addeq r0, r6, r4, lsr r9 │ │ │ │ - addeq sp, r4, ip, ror #28 │ │ │ │ - strdeq sp, [r4], ip │ │ │ │ - strdeq sp, [r4], r4 │ │ │ │ + addseq lr, fp, ip, ror r2 │ │ │ │ + umulleq pc, r3, r0, r0 @ │ │ │ │ + addeq pc, r3, r0, ror r0 @ │ │ │ │ + addeq sp, r4, r8, lsl #25 │ │ │ │ + addeq sp, r4, r4, lsr #25 │ │ │ │ + umulleq r1, r3, r8, r6 │ │ │ │ + strdeq r0, [r6], r4 │ │ │ │ + addeq sp, r4, ip, lsr #24 │ │ │ │ + @ instruction: 0x0084dbbc │ │ │ │ + @ instruction: 0x0084dbb4 │ │ │ │ @ instruction: 0xfffffba4 │ │ │ │ ldr r0, [pc, #8] @ 382a10 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930098 │ │ │ │ + b 92fe58 │ │ │ │ ldrdeq sl, [r6], r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 382a78 │ │ │ │ ldr r2, [pc, #76] @ 382a7c │ │ │ │ ldr r1, [pc, #76] @ 382a80 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #48] @ 382a84 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq lr, fp, ip, lsr #32 │ │ │ │ - addeq r1, r3, r0, ror #8 │ │ │ │ - @ instruction: 0x008604bc │ │ │ │ + addseq sp, fp, ip, ror #27 │ │ │ │ + addeq r1, r3, r0, lsr #4 │ │ │ │ + addeq r0, r6, ip, ror r2 │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsl r9, r1, #2 │ │ │ │ add r6, r9, #1024 @ 0x400 │ │ │ │ @@ -268447,15 +268447,15 @@ │ │ │ │ mov r8, r0 │ │ │ │ mov r5, r2 │ │ │ │ add r4, r0, r1, lsl #2 │ │ │ │ add r6, r6, r0 │ │ │ │ ldr r0, [r4, #880] @ 0x370 │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #256 @ 0x100 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ cmp r4, r6 │ │ │ │ bne 382ab4 │ │ │ │ cmp r7, #31 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -268473,16 +268473,16 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ poplt {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r3, r3, #188 @ 0xbc │ │ │ │ ldr r0, [r8, r3, lsl #2] │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 92c4e8 │ │ │ │ - addseq sp, fp, r0, ror pc │ │ │ │ + b 92c2a8 │ │ │ │ + addseq sp, fp, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 382c7c │ │ │ │ ldr r8, [pc, #308] @ 382c80 │ │ │ │ ldr r7, [pc, #308] @ 382c84 │ │ │ │ @@ -268492,49 +268492,49 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r4, #144 @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #264] @ 382c88 │ │ │ │ ldr r1, [pc, #264] @ 382c8c │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #232] @ 382c90 │ │ │ │ ldr r1, [pc, #232] @ 382c94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #220] @ 382c98 │ │ │ │ add r4, r0, #1904 @ 0x770 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ ldr r3, [pc, #196] @ 382c9c │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 935fcc │ │ │ │ + bl 935d8c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #0 │ │ │ │ bl 38142c │ │ │ │ ldr r8, [pc, #144] @ 382ca0 │ │ │ │ ldr r7, [pc, #144] @ 382ca4 │ │ │ │ add r4, r5, #23552 @ 0x5c00 │ │ │ │ add r5, r5, #93184 @ 0x16c00 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -268547,36 +268547,36 @@ │ │ │ │ mov r2, r4 │ │ │ │ add r4, r4, #17408 @ 0x4400 │ │ │ │ ldr r3, [pc, #100] @ 382ca8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str r7, [sp] │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ cmp r4, r5 │ │ │ │ bne 382c34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq sp, fp, r4, lsl pc │ │ │ │ - ldrdeq lr, [r3], r8 │ │ │ │ - addeq lr, r3, ip, ror #25 │ │ │ │ - addeq sp, r4, r8, lsl #19 │ │ │ │ - addeq sp, r4, r0, lsr #19 │ │ │ │ - addeq sp, r4, r8, ror #17 │ │ │ │ - addeq sp, r4, ip, lsl #19 │ │ │ │ + @ instruction: 0x009bdcd4 │ │ │ │ + umulleq lr, r3, r8, sl │ │ │ │ + addeq lr, r3, ip, lsr #21 │ │ │ │ + addeq sp, r4, r8, asr #14 │ │ │ │ + addeq sp, r4, r0, ror #14 │ │ │ │ + addeq sp, r4, r8, lsr #13 │ │ │ │ + addeq sp, r4, ip, asr #14 │ │ │ │ andeq r5, r0, r0, ror #9 │ │ │ │ - addeq sp, r4, r0, lsl r9 │ │ │ │ - addeq sp, r4, r8, lsr #18 │ │ │ │ - addeq sp, r4, ip, lsr #18 │ │ │ │ + ldrdeq sp, [r4], r0 │ │ │ │ + addeq sp, r4, r8, ror #13 │ │ │ │ + addeq sp, r4, ip, ror #13 │ │ │ │ andeq r4, r0, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #616] @ 382f2c │ │ │ │ ldr r9, [pc, #616] @ 382f30 │ │ │ │ @@ -268590,44 +268590,44 @@ │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #560] @ 382f38 │ │ │ │ ldr r1, [pc, #560] @ 382f3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #528] @ 382f40 │ │ │ │ ldr r1, [pc, #528] @ 382f44 │ │ │ │ add r4, r4, #184 @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ add r6, r0, #1904 @ 0x770 │ │ │ │ add r6, r6, #8 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r5 │ │ │ │ bl 381784 │ │ │ │ cmp r0, #0 │ │ │ │ bne 382da4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -268637,15 +268637,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #19 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r6, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 381314 │ │ │ │ add r7, fp, #748 @ 0x2ec │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ @@ -268672,37 +268672,37 @@ │ │ │ │ ldr fp, [sp, #20] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 381784 │ │ │ │ cmp r0, #0 │ │ │ │ beq 382d84 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [pc, #244] @ 382f58 │ │ │ │ ldr r1, [pc, #244] @ 382f5c │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #19 │ │ │ │ str sl, [sp] │ │ │ │ mov fp, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bl 3810e0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ @@ -268730,60 +268730,60 @@ │ │ │ │ ldr r1, [pc, #76] @ 382f64 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 36c6d4 │ │ │ │ - umullseq sp, fp, r8, sp │ │ │ │ - addeq lr, r3, r8, asr fp │ │ │ │ - addeq lr, r3, ip, ror #22 │ │ │ │ - addeq sp, r4, r4, lsl #16 │ │ │ │ - addeq sp, r4, ip, lsl r8 │ │ │ │ - addeq r1, r3, r4, ror #2 │ │ │ │ - addeq r0, r6, r0, asr #3 │ │ │ │ - addseq sp, fp, r4, ror #24 │ │ │ │ - addeq lr, r3, r4, lsr #20 │ │ │ │ + addseq sp, fp, r8, asr fp │ │ │ │ + addeq lr, r3, r8, lsl r9 │ │ │ │ + addeq lr, r3, ip, lsr #18 │ │ │ │ + addeq sp, r4, r4, asr #11 │ │ │ │ + ldrdeq sp, [r4], ip │ │ │ │ + addeq r0, r3, r4, lsr #30 │ │ │ │ + addeq pc, r5, r0, lsl #31 │ │ │ │ + addseq sp, fp, r4, lsr #20 │ │ │ │ + addeq lr, r3, r4, ror #15 │ │ │ │ andne r0, r4, r0 │ │ │ │ - addeq lr, r3, r8, lsl sl │ │ │ │ - addeq r1, r3, r0, lsr r0 │ │ │ │ - addeq r0, r6, ip, lsl #1 │ │ │ │ + ldrdeq lr, [r3], r8 │ │ │ │ + strdeq r0, [r3], r0 @ │ │ │ │ + addeq pc, r5, ip, asr #28 │ │ │ │ andne r0, r8, r0 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ ldr r0, [pc, #8] @ 382f78 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930098 │ │ │ │ + b 92fe58 │ │ │ │ adceq r9, r6, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 382fd8 │ │ │ │ ldr r2, [pc, #68] @ 382fdc │ │ │ │ ldr r1, [pc, #68] @ 382fe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #40] @ 382fe4 │ │ │ │ ldr r1, [pc, #40] @ 382fe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9282c4 │ │ │ │ - addseq sp, fp, r4, lsl #23 │ │ │ │ - strdeq r0, [r3], r8 │ │ │ │ - addeq pc, r5, r4, asr pc @ │ │ │ │ + b 928084 │ │ │ │ + addseq sp, fp, r4, asr #18 │ │ │ │ + @ instruction: 0x00830cb8 │ │ │ │ + addeq pc, r5, r4, lsl sp @ │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ smlabteq r4, r8, r2, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 38304c │ │ │ │ @@ -268795,24 +268795,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1872 @ 0x750 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r5 │ │ │ │ bl 36c8e0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 92c4e8 │ │ │ │ - addseq sp, fp, r0, lsl fp │ │ │ │ - ldrdeq pc, [r5], r0 │ │ │ │ - addeq r0, r3, r8, ror lr │ │ │ │ + b 92c2a8 │ │ │ │ + @ instruction: 0x009bd8d0 │ │ │ │ + umulleq pc, r5, r0, ip @ │ │ │ │ + addeq r0, r3, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 3831c4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -268820,106 +268820,106 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #324] @ 3831c8 │ │ │ │ ldr r1, [pc, #324] @ 3831cc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #292] @ 3831d0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ add r7, r0, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcc2c │ │ │ │ + bl 8dc9ec │ │ │ │ ldr r2, [pc, #264] @ 3831d4 │ │ │ │ ldr r1, [pc, #264] @ 3831d8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r6, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r7 │ │ │ │ bl 3813a8 │ │ │ │ ldr r2, [pc, #232] @ 3831dc │ │ │ │ ldr r1, [pc, #232] @ 3831e0 │ │ │ │ mov r3, #936 @ 0x3a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r5, r3 │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ ldr r0, [pc, #204] @ 3831e4 │ │ │ │ ldr r1, [pc, #204] @ 3831e8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r5, #1872 @ 0x750 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #192] @ 3831ec │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ ldr r2, [pc, #180] @ 3831f0 │ │ │ │ ldr r1, [pc, #180] @ 3831f4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r5, #18176 @ 0x4700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1760 @ 0x6e0 │ │ │ │ add r2, r2, #232 @ 0xe8 │ │ │ │ ldr r6, [pc, #152] @ 3831f8 │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ ldr r1, [pc, #148] @ 3831fc │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #19968 @ 0x4e00 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #200 @ 0xc8 │ │ │ │ str r6, [sp] │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ ldr r1, [pc, #116] @ 383200 │ │ │ │ add r2, r5, #21760 @ 0x5500 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1664 @ 0x680 │ │ │ │ add r2, r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x009bdab0 │ │ │ │ - ldrdeq sp, [r4], r4 │ │ │ │ - addeq sp, r4, r8, ror #9 │ │ │ │ - ldrdeq sp, [r4], r8 │ │ │ │ - addeq lr, r3, r0, ror #14 │ │ │ │ - addeq lr, r3, ip, ror #14 │ │ │ │ - addeq sp, r4, r0, lsr #9 │ │ │ │ - @ instruction: 0x0084d3b8 │ │ │ │ - @ instruction: 0x0084d3b4 │ │ │ │ - addeq sl, r5, r8, ror #9 │ │ │ │ + addseq sp, fp, r0, ror r8 │ │ │ │ + umulleq sp, r4, r4, r2 │ │ │ │ + addeq sp, r4, r8, lsr #5 │ │ │ │ + umulleq sp, r4, r8, r2 │ │ │ │ + addeq lr, r3, r0, lsr #10 │ │ │ │ + addeq lr, r3, ip, lsr #10 │ │ │ │ + addeq sp, r4, r0, ror #4 │ │ │ │ + addeq sp, r4, r8, ror r1 │ │ │ │ + addeq sp, r4, r4, ror r1 │ │ │ │ + addeq sl, r5, r8, lsr #5 │ │ │ │ muleq r0, r8, r0 │ │ │ │ - addeq sp, r4, ip, ror #8 │ │ │ │ - addeq sp, r4, r4, asr r4 │ │ │ │ - addeq sp, r4, r0, ror r3 │ │ │ │ - addeq sp, r4, r4, ror #6 │ │ │ │ - addeq sp, r4, r8, lsr r4 │ │ │ │ + addeq sp, r4, ip, lsr #4 │ │ │ │ + addeq sp, r4, r4, lsl r2 │ │ │ │ + addeq sp, r4, r0, lsr r1 │ │ │ │ + addeq sp, r4, r4, lsr #2 │ │ │ │ + strdeq sp, [r4], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1460] @ 3837d0 │ │ │ │ ldr r7, [pc, #1460] @ 3837d4 │ │ │ │ ldr r6, [pc, #1460] @ 3837d8 │ │ │ │ @@ -268930,36 +268930,36 @@ │ │ │ │ add r8, r9, #40 @ 0x28 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #1412] @ 3837dc │ │ │ │ ldr r1, [pc, #1412] @ 3837e0 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr fp, [pc, #1400] @ 3837e4 │ │ │ │ add fp, pc, fp │ │ │ │ str r0, [sp, #8] │ │ │ │ add r0, r9, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ sub r3, r3, #32 │ │ │ │ cmp r3, #224 @ 0xe0 │ │ │ │ bhi 383784 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 28aca4 │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ ldr r1, [pc, #1340] @ 3837e8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e890 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ bne 383740 │ │ │ │ ldr r2, [pc, #1320] @ 3837ec │ │ │ │ @@ -268970,104 +268970,104 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr ip, [pc, #1276] @ 3837f4 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, sl │ │ │ │ bl 381784 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383764 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #19 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r6, r4, #1872 @ 0x750 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #1168] @ 3837f8 │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r1, [pc, #1136] @ 3837fc │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r1, [pc, #1120] @ 383800 │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 931ffc │ │ │ │ + bl 931dbc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3837c8 │ │ │ │ ldr r3, [pc, #1080] @ 383804 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 932f14 │ │ │ │ + bl 932cd4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #1052] @ 383808 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #1044] @ 38380c │ │ │ │ - bl 927ac8 │ │ │ │ + bl 927888 │ │ │ │ ldr r9, [pc, #1040] @ 383810 │ │ │ │ ldr r3, [pc, #1040] @ 383814 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, r8, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, sl │ │ │ │ bl 381784 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383764 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #956] @ 383818 │ │ │ │ add r8, r8, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 381314 │ │ │ │ @@ -269082,147 +269082,147 @@ │ │ │ │ add r5, r5, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr ip, [pc, #876] @ 383824 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, sl │ │ │ │ bl 381784 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383764 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r5, r4, #19968 @ 0x4e00 │ │ │ │ add r5, r5, #200 @ 0xc8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, sl │ │ │ │ bl 381784 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383764 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r5, r4, #21760 @ 0x5500 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, sl │ │ │ │ bl 381784 │ │ │ │ cmp r0, #0 │ │ │ │ beq 383764 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #0 │ │ │ │ add r8, r4, #760 @ 0x2f8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 38142c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 38142c │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 38142c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldr sl, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 38142c │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 38142c │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 38142c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 383764 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ ldr r8, [r4, #928] @ 0x3a0 │ │ │ │ mov r0, r7 │ │ │ │ add r8, r8, r6, lsl #5 │ │ │ │ @@ -269255,15 +269255,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 38382c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #56 @ 0x38 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -269272,51 +269272,51 @@ │ │ │ │ ldr r1, [pc, #164] @ 383834 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #56 @ 0x38 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b 3833e4 │ │ │ │ - addseq sp, fp, r0, lsl #18 │ │ │ │ - addeq lr, r3, r4, lsl #12 │ │ │ │ - addeq lr, r3, r8, lsl r6 │ │ │ │ - strdeq sp, [r4], ip │ │ │ │ - addeq sp, r4, r4, lsl r3 │ │ │ │ + addseq sp, fp, r0, asr #13 │ │ │ │ + addeq lr, r3, r4, asr #7 │ │ │ │ + ldrdeq lr, [r3], r8 │ │ │ │ + strheq sp, [r4], ip │ │ │ │ + ldrdeq sp, [r4], r4 │ │ │ │ @ instruction: 0x01085b9c │ │ │ │ - addeq sp, r4, r4, ror #6 │ │ │ │ - addeq r0, r3, ip, asr #23 │ │ │ │ - addeq pc, r5, r8, lsr #24 │ │ │ │ - strdeq sp, [r4], r0 │ │ │ │ - strdeq sp, [r4], r4 │ │ │ │ - addeq sp, r4, r4, ror #2 │ │ │ │ - addeq sp, r4, r8, asr r1 │ │ │ │ + addeq sp, r4, r4, lsr #2 │ │ │ │ + addeq r0, r3, ip, lsl #19 │ │ │ │ + addeq pc, r5, r8, ror #19 │ │ │ │ + @ instruction: 0x0084cfb0 │ │ │ │ + strheq sp, [r4], r4 │ │ │ │ + addeq ip, r4, r4, lsr #30 │ │ │ │ + addeq ip, r4, r8, lsl pc │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq sp, r4, r4, ror r2 │ │ │ │ - addseq sp, fp, r0, lsr #14 │ │ │ │ - addeq lr, r3, r4, lsr #8 │ │ │ │ - addeq lr, r3, r0, asr #8 │ │ │ │ - umulleq pc, r5, ip, sl @ │ │ │ │ + addeq sp, r4, r4, lsr r0 │ │ │ │ + addseq sp, fp, r0, ror #9 │ │ │ │ + addeq lr, r3, r4, ror #3 │ │ │ │ + addeq lr, r3, r0, lsl #4 │ │ │ │ + addeq pc, r5, ip, asr r8 @ │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ - addeq r0, r3, r4, lsl #20 │ │ │ │ - addeq sp, r4, r0, lsr r0 │ │ │ │ - ldrdeq ip, [r4], r8 │ │ │ │ - addeq ip, r4, ip, ror lr │ │ │ │ - addeq ip, r4, r0, asr lr │ │ │ │ - addeq ip, r4, r8, lsr lr │ │ │ │ + addeq r0, r3, r4, asr #15 │ │ │ │ + strdeq ip, [r4], r0 │ │ │ │ + umulleq ip, r4, r8, ip │ │ │ │ + addeq ip, r4, ip, lsr ip │ │ │ │ + addeq ip, r4, r0, lsl ip │ │ │ │ + strdeq ip, [r4], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ ldr r4, [pc, #212] @ 38392c │ │ │ │ @@ -269368,21 +269368,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ ldr r0, [pc, #24] @ 38393c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 38387c │ │ │ │ smlatbeq r8, ip, r5, r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - umullseq sp, fp, r0, r2 │ │ │ │ - umulleq ip, r4, ip, sp │ │ │ │ - addeq ip, r4, r8, asr sp │ │ │ │ + addseq sp, fp, r0, asr r0 │ │ │ │ + addeq ip, r4, ip, asr fp │ │ │ │ + addeq ip, r4, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #508] @ 383b54 │ │ │ │ ldr lr, [pc, #508] @ 383b58 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -269506,55 +269506,55 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 383b50 │ │ │ │ ldr r0, [pc, #52] @ 383b78 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r8, ip, r4, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r8, r8, r4, r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r8, r8, asr r4 │ │ │ │ smlabteq r8, r8, r3, r5 │ │ │ │ - umullseq sp, fp, ip, r0 │ │ │ │ - addeq ip, r4, r4, lsr #23 │ │ │ │ + addseq ip, fp, ip, asr lr │ │ │ │ + addeq ip, r4, r4, ror #18 │ │ │ │ smlatteq r8, r4, r2, r5 │ │ │ │ - addeq ip, r4, r8, lsr fp │ │ │ │ + strdeq ip, [r4], r8 │ │ │ │ │ │ │ │ 00383b7c : │ │ │ │ sub r0, r0, #2 │ │ │ │ cmp r0, #30 │ │ │ │ bhi 383ba0 │ │ │ │ ldr r3, [pc, #28] @ 383bac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq sp, fp, ip │ │ │ │ + addseq ip, fp, ip, asr #27 │ │ │ │ │ │ │ │ 00383bb0 : │ │ │ │ cmp r0, #12 │ │ │ │ bhi 383bd0 │ │ │ │ ldr r3, [pc, #28] @ 383bdc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x009bcfdc │ │ │ │ + umullseq ip, fp, ip, sp │ │ │ │ │ │ │ │ 00383be0 : │ │ │ │ mov r3, #1 │ │ │ │ sub r2, r0, #24 │ │ │ │ lsl r2, r3, r2 │ │ │ │ add ip, r0, #8 │ │ │ │ rsb r1, r0, #24 │ │ │ │ @@ -269574,60 +269574,60 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #65536 @ 0x10000 │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dcc2c │ │ │ │ + bl 8dc9ec │ │ │ │ ldr r1, [pc, #164] @ 383cec │ │ │ │ add r8, r4, #4224 @ 0x1080 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r3, [pc, #116] @ 383cf0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #112] @ 383cf4 │ │ │ │ add r5, r4, #12608 @ 0x3140 │ │ │ │ add r5, r5, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addeq ip, r4, r0, ror sl │ │ │ │ - addeq ip, r4, r4, asr #20 │ │ │ │ + addeq ip, r4, r0, lsr r8 │ │ │ │ + addeq ip, r4, r4, lsl #16 │ │ │ │ strheq r9, [r6], r0 @ │ │ │ │ │ │ │ │ 00383cf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -269829,15 +269829,15 @@ │ │ │ │ cmp r7, #3 │ │ │ │ beq 383e38 │ │ │ │ b 383d94 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ bl 27ee30 │ │ │ │ smlatteq r8, ip, r0, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq ip, fp, r4, asr #28 │ │ │ │ + addseq ip, fp, r4, lsl #24 │ │ │ │ tsteq r1, #1 │ │ │ │ stceq 0, cr0, [r2, #16] │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ tsteq r8, r4, ror #30 │ │ │ │ andseq r0, r1, #1 │ │ │ │ @@ -270065,26 +270065,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ smlabbeq r8, r4, sp, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq ip, fp, fp, lsl sl │ │ │ │ + @ instruction: 0x009bc7db │ │ │ │ tsteq r8, r4, lsl #24 │ │ │ │ - addseq ip, fp, r8, lsr #16 │ │ │ │ - addeq ip, r4, r4, lsr r3 │ │ │ │ - @ instruction: 0x0084c3b0 │ │ │ │ - addseq ip, fp, r4, lsl #16 │ │ │ │ - addeq ip, r4, ip, lsl #6 │ │ │ │ - addeq ip, r4, r8, lsr r3 │ │ │ │ + addseq ip, fp, r8, ror #11 │ │ │ │ + strdeq ip, [r4], r4 │ │ │ │ + addeq ip, r4, r0, ror r1 │ │ │ │ + addseq ip, fp, r4, asr #11 │ │ │ │ + addeq ip, r4, ip, asr #1 │ │ │ │ + strdeq ip, [r4], r8 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ - addseq ip, fp, r0, ror #15 │ │ │ │ - ldrdeq fp, [r4], r4 │ │ │ │ - addeq fp, r4, r8, ror #13 │ │ │ │ + addseq ip, fp, r0, lsr #11 │ │ │ │ + umulleq fp, r4, r4, r4 │ │ │ │ + addeq fp, r4, r8, lsr #9 │ │ │ │ │ │ │ │ 00384408 : │ │ │ │ ldr r3, [pc, #316] @ 38454c │ │ │ │ sub r2, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 384428 │ │ │ │ @@ -270104,15 +270104,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #252] @ 38455c │ │ │ │ add r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -270160,18 +270160,18 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addseq ip, fp, fp, ror #14 │ │ │ │ - addseq ip, fp, r4, asr #14 │ │ │ │ - addeq ip, r4, ip, ror #5 │ │ │ │ - addeq ip, r4, r8, asr #4 │ │ │ │ + addseq ip, fp, fp, lsr #10 │ │ │ │ + addseq ip, fp, r4, lsl #10 │ │ │ │ + addeq ip, r4, ip, lsr #1 │ │ │ │ + addeq ip, r4, r8 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 00384560 : │ │ │ │ ldr r3, [pc, #312] @ 3846a0 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #10 │ │ │ │ bhi 38457c │ │ │ │ @@ -270191,15 +270191,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #252] @ 3846b0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -270247,18 +270247,18 @@ │ │ │ │ bx lr │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addseq ip, fp, r7, lsr #12 │ │ │ │ - @ instruction: 0x009bc5f0 │ │ │ │ - @ instruction: 0x0084c1bc │ │ │ │ - strdeq ip, [r4], r4 │ │ │ │ + addseq ip, fp, r7, ror #7 │ │ │ │ + @ instruction: 0x009bc3b0 │ │ │ │ + addeq fp, r4, ip, ror pc │ │ │ │ + @ instruction: 0x0084beb4 │ │ │ │ andeq r0, r0, r7, lsl #4 │ │ │ │ │ │ │ │ 003846b4 : │ │ │ │ sub r3, r0, #2048 @ 0x800 │ │ │ │ orrs r3, r3, r1 │ │ │ │ beq 384794 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -270308,25 +270308,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ ldr r2, [pc, #52] @ 3847b8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 384710 │ │ │ │ mov r0, #3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addseq ip, fp, r8, lsr #8 │ │ │ │ - addeq ip, r4, r0, lsr #32 │ │ │ │ - addeq fp, r4, r8, lsr #30 │ │ │ │ + addseq ip, fp, r8, ror #3 │ │ │ │ + addeq fp, r4, r0, ror #27 │ │ │ │ + addeq fp, r4, r8, ror #25 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ add r0, r0, #3024 @ 0xbd0 │ │ │ │ ldrd r0, [r0] │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -270345,28 +270345,28 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ ldr sl, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ ldr r9, [pc, #768] @ 384b2c │ │ │ │ add r9, pc, r9 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ beq 384940 │ │ │ │ ldr r3, [pc, #752] @ 384b30 │ │ │ │ ldr r2, [pc, #752] @ 384b34 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r5, #32 │ │ │ │ sbcs r3, r7, #0 │ │ │ │ add r4, r0, #15424 @ 0x3c40 │ │ │ │ add r4, r4, #32 │ │ │ │ bcs 384994 │ │ │ │ cmp sl, #4 │ │ │ │ beq 3848fc │ │ │ │ @@ -270415,32 +270415,32 @@ │ │ │ │ ldr r1, [pc, #540] @ 384b40 │ │ │ │ ldr r0, [pc, #540] @ 384b44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3848ac │ │ │ │ ldr r8, [pc, #512] @ 384b48 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3848b8 │ │ │ │ ldr r3, [pc, #492] @ 384b4c │ │ │ │ ldr r2, [pc, #492] @ 384b50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #468] @ 384b54 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r5, #32 │ │ │ │ sbcs r3, r7, #0 │ │ │ │ add r4, r0, #15232 @ 0x3b80 │ │ │ │ add r4, r4, #32 │ │ │ │ bcc 38486c │ │ │ │ add r0, r4, #944 @ 0x3b0 │ │ │ │ mov r2, sl │ │ │ │ @@ -270525,44 +270525,44 @@ │ │ │ │ ldr r1, [pc, #124] @ 384b58 │ │ │ │ ldr r0, [pc, #124] @ 384b5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3848ac │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 384b60 │ │ │ │ ldr r1, [pc, #92] @ 384b64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #179 @ 0xb3 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r8, r4, lsl r6 │ │ │ │ - @ instruction: 0x0084bfb8 │ │ │ │ + addeq fp, r4, r8, ror sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r4, [r8, -ip] │ │ │ │ - addseq ip, fp, r4, asr #9 │ │ │ │ - addeq fp, r4, r0, ror pc │ │ │ │ + addseq ip, fp, r4, lsl #5 │ │ │ │ + addeq fp, r4, r0, lsr sp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r8, r4, asr #10 │ │ │ │ - addseq ip, fp, r0, ror #7 │ │ │ │ - addeq fp, r4, r4, asr #29 │ │ │ │ - umulleq fp, r4, ip, lr │ │ │ │ - addseq ip, fp, r4, lsr #7 │ │ │ │ - addeq fp, r4, ip, asr #28 │ │ │ │ + addseq ip, fp, r0, lsr #3 │ │ │ │ + addeq fp, r4, r4, lsl #25 │ │ │ │ + addeq fp, r4, ip, asr ip │ │ │ │ + addseq ip, fp, r4, ror #2 │ │ │ │ + addeq fp, r4, ip, lsl #24 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ - addseq ip, fp, r8, lsr #4 │ │ │ │ - addeq fp, r4, r8, lsr sp │ │ │ │ - addseq ip, fp, r0, lsl #4 │ │ │ │ - addeq fp, r4, r4, asr #26 │ │ │ │ + addseq fp, fp, r8, ror #31 │ │ │ │ + strdeq fp, [r4], r8 │ │ │ │ + addseq fp, fp, r0, asr #31 │ │ │ │ + addeq fp, r4, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [pc, #212] @ 384c5c │ │ │ │ @@ -270616,17 +270616,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - addseq ip, fp, ip, ror #2 │ │ │ │ - addseq ip, fp, r4, asr #1 │ │ │ │ - addeq fp, r4, r8, lsl #24 │ │ │ │ + addseq fp, fp, ip, lsr #30 │ │ │ │ + addseq fp, fp, r4, lsl #29 │ │ │ │ + addeq fp, r4, r8, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #4 │ │ │ │ @@ -270659,40 +270659,40 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - addseq ip, fp, r8, lsl r0 │ │ │ │ - addeq fp, r4, ip, asr fp │ │ │ │ + @ instruction: 0x009bbdd8 │ │ │ │ + addeq fp, r4, ip, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #480] @ 384f08 │ │ │ │ add r5, r0, #1310720 @ 0x140000 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ beq 384e70 │ │ │ │ ldr r3, [pc, #436] @ 384f0c │ │ │ │ ldr r2, [pc, #436] @ 384f10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r2, r0, #15424 @ 0x3c40 │ │ │ │ add r2, r2, #32 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ sub r1, r3, #1 │ │ │ │ ldr r3, [pc, #396] @ 384f14 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r1, #7 │ │ │ │ @@ -270752,27 +270752,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [pc, #160] @ 384f18 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 384edc │ │ │ │ ldr r3, [pc, #140] @ 384f1c │ │ │ │ ldr r2, [pc, #140] @ 384f20 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #124] @ 384f24 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ mov r1, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r2, r0, #15232 @ 0x3b80 │ │ │ │ add r2, r2, #32 │ │ │ │ b 384d78 │ │ │ │ ldrh r1, [r5, #10] │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ and r1, r1, #127 @ 0x7f │ │ │ │ ldrh r0, [r5, #12] │ │ │ │ @@ -270787,24 +270787,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ str r0, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - addeq fp, r4, ip, lsl #21 │ │ │ │ - addseq fp, fp, ip, lsr #31 │ │ │ │ - addeq fp, r4, r4, ror #20 │ │ │ │ - addseq fp, fp, r8, ror pc │ │ │ │ - addeq fp, r4, ip, ror #18 │ │ │ │ - addseq fp, fp, r4, ror lr │ │ │ │ - addeq fp, r4, r4, lsr #18 │ │ │ │ + addeq fp, r4, ip, asr #16 │ │ │ │ + addseq fp, fp, ip, ror #26 │ │ │ │ + addeq fp, r4, r4, lsr #16 │ │ │ │ + addseq fp, fp, r8, lsr sp │ │ │ │ + addeq fp, r4, ip, lsr #14 │ │ │ │ + addseq fp, fp, r4, lsr ip │ │ │ │ + addeq fp, r4, r4, ror #13 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ - addseq fp, fp, r8, lsl lr │ │ │ │ - addeq fp, r4, ip, asr r9 │ │ │ │ + @ instruction: 0x009bbbd8 │ │ │ │ + addeq fp, r4, ip, lsl r7 │ │ │ │ │ │ │ │ 00384f30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -270814,99 +270814,99 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dcc2c │ │ │ │ + bl 8dc9ec │ │ │ │ ldr r6, [pc, #308] @ 3850ac │ │ │ │ ldr r3, [pc, #308] @ 3850b0 │ │ │ │ add r6, pc, r6 │ │ │ │ add fp, r4, #520 @ 0x208 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r3, [pc, #260] @ 3850b4 │ │ │ │ add sl, r4, #168 @ 0xa8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r3, [pc, #216] @ 3850b8 │ │ │ │ mov r8, #2080 @ 0x820 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ add r7, r4, #768 @ 0x300 │ │ │ │ add r2, r6, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [pc, #160] @ 3850bc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #352 @ 0x160 │ │ │ │ add r2, r6, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r3, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldr r2, [pc, #68] @ 3850c0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq fp, r4, ip, lsl #18 │ │ │ │ + addeq fp, r4, ip, asr #13 │ │ │ │ strdeq r7, [r6], ip @ │ │ │ │ - addeq fp, r4, r0, lsl #18 │ │ │ │ - ldrdeq fp, [r4], ip │ │ │ │ - @ instruction: 0x0084b8bc │ │ │ │ - addeq fp, r4, r8, lsl #17 │ │ │ │ + addeq fp, r4, r0, asr #13 │ │ │ │ + umulleq fp, r4, ip, r6 │ │ │ │ + addeq fp, r4, ip, ror r6 │ │ │ │ + addeq fp, r4, r8, asr #12 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ │ │ │ │ 003850c4 : │ │ │ │ mov r3, #1 │ │ │ │ add ip, r0, #352 @ 0x160 │ │ │ │ cmp r2, #0 │ │ │ │ lsl r1, r3, r1 │ │ │ │ @@ -271016,28 +271016,28 @@ │ │ │ │ strd r2, [ip] │ │ │ │ ldr r1, [pc, #64] @ 3852b4 │ │ │ │ ldr r2, [pc, #64] @ 3852b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #18688 @ 0x4900 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 38ad10 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0xff8007eb │ │ │ │ - addseq fp, fp, r0, ror #21 │ │ │ │ + addseq fp, fp, r0, lsr #17 │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ - addeq sp, r5, r4, lsl #25 │ │ │ │ - addeq lr, r2, r0, lsr #24 │ │ │ │ + addeq sp, r5, r4, asr #20 │ │ │ │ + addeq lr, r2, r0, ror #19 │ │ │ │ │ │ │ │ 003852bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ add lr, r0, #15936 @ 0x3e40 │ │ │ │ ldr r3, [lr, #20] │ │ │ │ ldr ip, [lr, #16] │ │ │ │ lsr r3, r3, #16 │ │ │ │ @@ -271135,15 +271135,15 @@ │ │ │ │ bne 38544c │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr ip, [r4, #3040] @ 0xbe0 │ │ │ │ ldr r3, [r4, #3048] @ 0xbe8 │ │ │ │ ldr r2, [r4, #3052] @ 0xbec │ │ │ │ subs r3, r3, ip │ │ │ │ ldr ip, [r4, #3044] @ 0xbe4 │ │ │ │ sbc r2, r2, ip │ │ │ │ adds r0, r3, r0 │ │ │ │ @@ -271262,15 +271262,15 @@ │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq fp, fp, r0, asr #15 │ │ │ │ + addseq fp, fp, r0, lsl #11 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r0, [r3] │ │ │ │ str r1, [r2] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -271370,15 +271370,15 @@ │ │ │ │ bls 385968 │ │ │ │ mov r0, #0 │ │ │ │ bl 27d4c8 <__time64@plt> │ │ │ │ ldrd r2, [r6, #64] @ 0x40 │ │ │ │ bl 27d660 <__difftime64@plt> │ │ │ │ ldr r3, [pc, #444] @ 3859b8 │ │ │ │ mov r2, #0 │ │ │ │ - bl bb2100 │ │ │ │ + bl bb1ec0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3858d4 │ │ │ │ ldr r3, [r6, #52] @ 0x34 │ │ │ │ ldrb r1, [r4] │ │ │ │ cmp r3, r7 │ │ │ │ beq 3859a8 │ │ │ │ sub r2, r1, #2 │ │ │ │ @@ -271482,15 +271482,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ cmp r2, r5 │ │ │ │ bne 385818 │ │ │ │ b 38585c │ │ │ │ eorsmi r0, lr, r0 │ │ │ │ - addseq fp, fp, r0, asr #10 │ │ │ │ + addseq fp, fp, r0, lsl #6 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ mov r4, r1 │ │ │ │ @@ -271499,15 +271499,15 @@ │ │ │ │ ldr r2, [r2, #72] @ 0x48 │ │ │ │ cmp r1, r2 │ │ │ │ bhi 385a64 │ │ │ │ ldr r1, [pc, #160] @ 385a98 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl b7a8e0 │ │ │ │ + bl b7a6a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 385a7c │ │ │ │ ldr r2, [r4, #20] │ │ │ │ ldr ip, [r4, #16] │ │ │ │ mov r5, #0 │ │ │ │ adds ip, ip, r2 │ │ │ │ adc r3, r5, r5 │ │ │ │ @@ -271537,28 +271537,28 @@ │ │ │ │ mov r0, #23 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq fp, fp, ip, lsr #7 │ │ │ │ + addseq fp, fp, ip, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #512] @ 385cc0 │ │ │ │ add r2, r2, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r2, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 385ca0 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #7 │ │ │ │ bls 385c3c │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ cmp r1, #1 │ │ │ │ @@ -271675,46 +271675,46 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strdeq sl, [r4], r0 │ │ │ │ + @ instruction: 0x0084aab0 │ │ │ │ bge fee30778 <__bss_end__@@Base+0xfd9128a8> │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addseq fp, fp, ip, ror r2 │ │ │ │ - addseq fp, fp, r8, ror #4 │ │ │ │ + addseq fp, fp, ip, lsr r0 │ │ │ │ + addseq fp, fp, r8, lsr #32 │ │ │ │ andeq r0, r0, r2, lsl #4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r0, sp, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #128] @ 385d7c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, r2 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 385d5c │ │ │ │ ldr ip, [pc, #100] @ 385d80 │ │ │ │ ldr r2, [pc, #100] @ 385d84 │ │ │ │ ldr r1, [pc, #100] @ 385d88 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r0, #360] @ 0x168 │ │ │ │ mov r0, #1 │ │ │ │ ldrb r2, [r5, r3, lsr #3] │ │ │ │ and r1, r3, #7 │ │ │ │ orr r2, r2, r0, lsl r1 │ │ │ │ strb r2, [r5, r3, lsr #3] │ │ │ │ @@ -271722,18 +271722,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0084abbc │ │ │ │ - addseq fp, fp, r4, lsl #1 │ │ │ │ - addeq sl, r4, r0, lsr #23 │ │ │ │ - @ instruction: 0x0084abbc │ │ │ │ + addeq sl, r4, ip, ror r9 │ │ │ │ + addseq sl, fp, r4, asr #28 │ │ │ │ + addeq sl, r4, r0, ror #18 │ │ │ │ + addeq sl, r4, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #352] @ 385f04 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ @@ -271746,25 +271746,25 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r4, r3 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #30 │ │ │ │ mov r1, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #296] @ 385f10 │ │ │ │ ldr r1, [pc, #296] @ 385f14 │ │ │ │ add r6, r6, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str r6, [sp] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ bl 5111bc │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #0 │ │ │ │ add r3, r0, #1 │ │ │ │ mov r0, r4 │ │ │ │ @@ -271783,23 +271783,23 @@ │ │ │ │ strb r3, [r4, #72] @ 0x48 │ │ │ │ strb r8, [r4, #68] @ 0x44 │ │ │ │ strb r8, [r4, #70] @ 0x46 │ │ │ │ strb r6, [r4, #69] @ 0x45 │ │ │ │ strb r6, [r4, #71] @ 0x47 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 385e9c │ │ │ │ mov r3, #30 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r5, #80] @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r0, #360] @ 0x168 │ │ │ │ ldr r1, [pc, #116] @ 385f18 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ strb r3, [r2], #4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -271820,19 +271820,19 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x009baff4 │ │ │ │ - addeq sl, r4, r8, lsl #22 │ │ │ │ - addeq sl, r4, r0, lsr fp │ │ │ │ - addeq fp, r3, ip, lsl sl │ │ │ │ - @ instruction: 0x008489b4 │ │ │ │ + @ instruction: 0x009badb4 │ │ │ │ + addeq sl, r4, r8, asr #17 │ │ │ │ + strdeq sl, [r4], r0 │ │ │ │ + ldrdeq fp, [r3], ip │ │ │ │ + addeq r8, r4, r4, ror r7 │ │ │ │ @ instruction: 0xfffffe2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #748] @ 386220 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -271846,25 +271846,25 @@ │ │ │ │ mov fp, r3 │ │ │ │ add r3, r4, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #692] @ 38622c │ │ │ │ ldr r1, [pc, #692] @ 386230 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r6, #0 │ │ │ │ moveq r0, #22 │ │ │ │ beq 3861b0 │ │ │ │ ldrb r1, [sl] │ │ │ │ mov r2, r0 │ │ │ │ lsl r3, r1, #4 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -271895,25 +271895,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ b 386144 │ │ │ │ ldr r1, [pc, #540] @ 386244 │ │ │ │ ldr ip, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ bl 51d3c4 │ │ │ │ ldr r1, [pc, #520] @ 386248 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ strb r2, [r4, #5] │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 386068 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #5 │ │ │ │ mov r2, #3 │ │ │ │ strb r2, [r4, #19] │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldrb r3, [r9] │ │ │ │ @@ -271983,15 +271983,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp lr, ip │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, #10 │ │ │ │ bne 3861ac │ │ │ │ ldr ip, [sp, #28] │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #4 │ │ │ │ strb r3, [r4, #5] │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #8] │ │ │ │ mov r5, r0 │ │ │ │ b 386074 │ │ │ │ mov r0, #2 │ │ │ │ @@ -272019,26 +272019,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #4 │ │ │ │ b 3861f0 │ │ │ │ - addseq sl, fp, ip, ror #28 │ │ │ │ - addeq fp, r3, ip, lsr #17 │ │ │ │ - addeq r8, r4, r4, asr #16 │ │ │ │ - addeq sl, r4, r8, asr #18 │ │ │ │ - addeq sl, r4, r4, ror #18 │ │ │ │ - addseq sl, fp, r8, asr #27 │ │ │ │ - @ instruction: 0x009badb4 │ │ │ │ - addeq ip, r3, r4, lsr #1 │ │ │ │ - @ instruction: 0x00833abc │ │ │ │ - addeq r8, r4, ip, ror r7 │ │ │ │ - addeq sl, r4, r4, ror r7 │ │ │ │ - @ instruction: 0x0083b6b0 │ │ │ │ + addseq sl, fp, ip, lsr #24 │ │ │ │ + addeq fp, r3, ip, ror #12 │ │ │ │ + addeq r8, r4, r4, lsl #12 │ │ │ │ + addeq sl, r4, r8, lsl #14 │ │ │ │ + addeq sl, r4, r4, lsr #14 │ │ │ │ + addseq sl, fp, r8, lsl #23 │ │ │ │ + addseq sl, fp, r4, ror fp │ │ │ │ + addeq fp, r3, r4, ror #28 │ │ │ │ + addeq r3, r3, ip, ror r8 │ │ │ │ + addeq r8, r4, ip, lsr r5 │ │ │ │ + addeq sl, r4, r4, lsr r5 │ │ │ │ + addeq fp, r3, r0, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [r1] │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -272099,15 +272099,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r5, #8 │ │ │ │ add r0, r0, #15424 @ 0x3c40 │ │ │ │ add r0, r0, #32 │ │ │ │ bl 385418 │ │ │ │ mov r2, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r9, r1 │ │ │ │ @@ -272129,19 +272129,19 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - umullseq sl, fp, r0, sl │ │ │ │ + addseq sl, fp, r0, asr r8 │ │ │ │ ldrdeq r2, [r8, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sl, r4, r0, lsl #9 │ │ │ │ - addeq sl, r4, ip, ror #8 │ │ │ │ + addeq sl, r4, r0, asr #4 │ │ │ │ + addeq sl, r4, ip, lsr #4 │ │ │ │ tsteq r8, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #140] @ 386494 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -272153,21 +272153,21 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r3, r3, #1310720 @ 0x140000 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, r0 │ │ │ │ add r2, r0, #16384 @ 0x4000 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r2, #2104] @ 0x838 │ │ │ │ add r4, r3, #12288 @ 0x3000 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ add r3, r4, #6208 @ 0x1840 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ strd r6, [r3] │ │ │ │ ldrd r4, [r5] │ │ │ │ mov r0, #0 │ │ │ │ strd r4, [r3, #8] │ │ │ │ @@ -272176,17 +272176,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq sl, fp, ip, lsl #19 │ │ │ │ - umulleq sl, r4, r8, r3 │ │ │ │ - addeq sl, r4, r4, lsl #7 │ │ │ │ + addseq sl, fp, ip, asr #14 │ │ │ │ + addeq sl, r4, r8, asr r1 │ │ │ │ + addeq sl, r4, r4, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #148] @ 38654c │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -272199,15 +272199,15 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r4, #5 │ │ │ │ bls 38652c │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ add r3, r3, #3 │ │ │ │ cmp r4, r3, lsl #1 │ │ │ │ bcc 38652c │ │ │ │ add r0, r0, #15424 @ 0x3c40 │ │ │ │ @@ -272222,17 +272222,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq sl, fp, r4, ror #17 │ │ │ │ - addeq sl, r4, r0, ror #5 │ │ │ │ - ldrdeq sl, [r4], r8 │ │ │ │ + addseq sl, fp, r4, lsr #13 │ │ │ │ + addeq sl, r4, r0, lsr #1 │ │ │ │ + umulleq sl, r4, r8, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #172] @ 38661c │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -272246,15 +272246,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #136] @ 386624 │ │ │ │ mov r4, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3865fc │ │ │ │ mov r2, r0 │ │ │ │ add r2, r2, #16384 @ 0x4000 │ │ │ │ ldrh ip, [r2, #8] │ │ │ │ ldr r3, [pc, #88] @ 386628 │ │ │ │ @@ -272274,17 +272274,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq sl, fp, r0, lsr r8 │ │ │ │ - addeq sl, r4, r0, lsl r2 │ │ │ │ - addeq sl, r4, r4, lsr #4 │ │ │ │ + @ instruction: 0x009ba5f0 │ │ │ │ + ldrdeq r9, [r4], r0 │ │ │ │ + addeq r9, r4, r4, ror #31 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #244] @ 386738 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -272297,15 +272297,15 @@ │ │ │ │ add r3, r3, #1310720 @ 0x140000 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r5, #3 │ │ │ │ movls r0, #22 │ │ │ │ bls 38671c │ │ │ │ ldrb r3, [r4] │ │ │ │ add r0, r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #3 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -272345,17 +272345,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq sl, fp, r8, asr r7 │ │ │ │ - addeq sl, r4, r8, asr r1 │ │ │ │ - addeq sl, r4, r4, asr #2 │ │ │ │ + addseq sl, fp, r8, lsl r5 │ │ │ │ + addeq r9, r4, r8, lsl pc │ │ │ │ + addeq r9, r4, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #368] @ 3868cc │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ @@ -272375,15 +272375,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #316] @ 3868dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r3 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #8 │ │ │ │ add r8, sp, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27d9c0 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -272403,29 +272403,29 @@ │ │ │ │ lsl r0, r0, #6 │ │ │ │ adds r5, r0, r5 │ │ │ │ adc r9, r1, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ldr r3, [r2, #3092] @ 0xc14 │ │ │ │ sbcs r3, r3, r9 │ │ │ │ bcc 3868c0 │ │ │ │ - bl bb1b04 │ │ │ │ + bl bb18c4 │ │ │ │ ldr r2, [pc, #180] @ 3868e0 │ │ │ │ ldr r3, [pc, #180] @ 3868e4 │ │ │ │ - bl bb1b78 │ │ │ │ + bl bb1938 │ │ │ │ ldr r3, [pc, #176] @ 3868e8 │ │ │ │ mov r2, #0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl bb20c4 │ │ │ │ + bl bb1e84 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r1, [pc, #152] @ 3868e8 │ │ │ │ moveq r0, r4 │ │ │ │ moveq r1, r5 │ │ │ │ movne r0, #0 │ │ │ │ - bl bb21a8 │ │ │ │ + bl bb1f68 │ │ │ │ mov r4, #4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 27d9c0 │ │ │ │ @@ -272446,19 +272446,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, #15 │ │ │ │ b 386880 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq sl, fp, r4, asr #12 │ │ │ │ + addseq sl, fp, r4, lsl #8 │ │ │ │ smlabbeq r8, r4, r6, r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq sl, r4, r4, lsr #32 │ │ │ │ - addeq sl, r4, r4, lsl r0 │ │ │ │ + addeq r9, r4, r4, ror #27 │ │ │ │ + ldrdeq r9, [r4], r4 │ │ │ │ rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ cdpcc 2, 14, cr6, cr0, cr13, {2} │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ tsteq r8, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -272473,15 +272473,15 @@ │ │ │ │ add r0, r0, #1310720 @ 0x140000 │ │ │ │ mov r4, r3 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, r0, #16384 @ 0x4000 │ │ │ │ ldrb r3, [r0, #2184] @ 0x888 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r0, #2188] @ 0x88c │ │ │ │ lslne r3, r3, #4 │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -272514,17 +272514,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq sl, fp, r0, r4 │ │ │ │ - umulleq r9, r4, r8, lr │ │ │ │ - addeq r9, r4, r8, lsl #29 │ │ │ │ + addseq sl, fp, r0, asr r2 │ │ │ │ + addeq r9, r4, r8, asr ip │ │ │ │ + addeq r9, r4, r8, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #300] @ 386b34 │ │ │ │ @@ -272538,24 +272538,24 @@ │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r7, r3 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ mov fp, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r5, [r4] │ │ │ │ ldrb r1, [r4, #5] │ │ │ │ orr r5, r5, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #4] │ │ │ │ orr r2, r2, r1, lsl #8 │ │ │ │ ldrb r1, [r4, #2] │ │ │ │ @@ -272600,17 +272600,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - umullseq sl, fp, r4, r3 │ │ │ │ - addeq r9, r4, r8, lsr #27 │ │ │ │ - umulleq r9, r4, r8, sp │ │ │ │ + addseq sl, fp, r4, asr r1 │ │ │ │ + addeq r9, r4, r8, ror #22 │ │ │ │ + addeq r9, r4, r8, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #284] @ 386c74 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -272624,23 +272624,23 @@ │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r9 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r6, #0 │ │ │ │ cmp r7, #7 │ │ │ │ movls r0, #22 │ │ │ │ str r6, [r3] │ │ │ │ bls 386c58 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ @@ -272680,17 +272680,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq sl, fp, r0, asr #4 │ │ │ │ - addeq r9, r4, r4, asr ip │ │ │ │ - addeq r9, r4, ip, asr #24 │ │ │ │ + addseq sl, fp, r0 │ │ │ │ + addeq r9, r4, r4, lsl sl │ │ │ │ + addeq r9, r4, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #304] @ 386dc8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ @@ -272701,15 +272701,15 @@ │ │ │ │ add r4, r4, #1310720 @ 0x140000 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r3, r0, #15424 @ 0x3c40 │ │ │ │ ldr r2, [r3, #3104] @ 0xc20 │ │ │ │ bics r2, r2, #-268435456 @ 0xf0000000 │ │ │ │ bne 386d70 │ │ │ │ ldr r3, [r3, #3096] @ 0xc18 │ │ │ │ bic r3, r3, #-268435456 @ 0xf0000000 │ │ │ │ orrs r2, r3, r2 │ │ │ │ @@ -272755,29 +272755,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r2, [pc, #60] @ 386dd4 │ │ │ │ mov r1, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r5, r1 │ │ │ │ - bl b640c4 │ │ │ │ + bl b63e84 │ │ │ │ ldrb r3, [r4, #43] @ 0x2b │ │ │ │ cmp r3, #0 │ │ │ │ beq 386d44 │ │ │ │ ldr r2, [pc, #32] @ 386dd8 │ │ │ │ mov r1, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r5, #32 │ │ │ │ - bl b640c4 │ │ │ │ + bl b63e84 │ │ │ │ b 386d44 │ │ │ │ - addseq sl, fp, r0, lsl #2 │ │ │ │ - addeq r9, r4, r0, lsl fp │ │ │ │ - strdeq r9, [r4], r0 │ │ │ │ - addeq r9, r4, ip, asr fp │ │ │ │ - addeq r9, r4, ip, asr #22 │ │ │ │ + addseq r9, fp, r0, asr #29 │ │ │ │ + ldrdeq r9, [r4], r0 │ │ │ │ + @ instruction: 0x008498b0 │ │ │ │ + addeq r9, r4, ip, lsl r9 │ │ │ │ + addeq r9, r4, ip, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #360] @ 386f5c │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ @@ -272796,15 +272796,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r0, #15424 @ 0x3c40 │ │ │ │ ldr r2, [r4, #3104] @ 0xc20 │ │ │ │ ldr r1, [r4, #3108] @ 0xc24 │ │ │ │ bics ip, r2, #-268435456 @ 0xf0000000 │ │ │ │ bne 386f18 │ │ │ │ ldr r3, [r4, #3096] @ 0xc18 │ │ │ │ add r4, r4, #32 │ │ │ │ @@ -272866,19 +272866,19 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r9, fp, ip, lsr #31 │ │ │ │ + addseq r9, fp, ip, ror #26 │ │ │ │ strdeq r1, [r8, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq r9, r4, ip, r9 │ │ │ │ - addeq r9, r4, ip, lsl #19 │ │ │ │ + addeq r9, r4, ip, asr r7 │ │ │ │ + addeq r9, r4, ip, asr #14 │ │ │ │ smlatteq r8, r0, lr, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #448] @ 38714c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -272889,15 +272889,15 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r4, r4, #1310720 @ 0x140000 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r3, r0, #18432 @ 0x4800 │ │ │ │ add r1, r3, #96 @ 0x60 │ │ │ │ ldr r2, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #88] @ 0x58 │ │ │ │ adds r2, r2, r3 │ │ │ │ lsr r3, r2, #20 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ @@ -272990,17 +272990,17 @@ │ │ │ │ b 387010 │ │ │ │ ldr r6, [pc, #64] @ 38717c │ │ │ │ mov r7, #0 │ │ │ │ b 387010 │ │ │ │ ldr r6, [pc, #56] @ 387180 │ │ │ │ mov r7, #0 │ │ │ │ b 387010 │ │ │ │ - addseq r9, fp, ip, lsl #28 │ │ │ │ - addeq r9, r4, r4, lsl r8 │ │ │ │ - addeq r9, r4, r0, lsl r8 │ │ │ │ + addseq r9, fp, ip, asr #23 │ │ │ │ + ldrdeq r9, [r4], r4 │ │ │ │ + ldrdeq r9, [r4], r0 │ │ │ │ rsbeq sp, sp, r0, lsl #26 │ │ │ │ muleq r0, r8, sl │ │ │ │ andeq r7, r0, r0, lsr r5 │ │ │ │ andeq lr, r0, r0, ror #20 │ │ │ │ andeq sp, r1, r0, asr #9 │ │ │ │ andeq sl, r3, r0, lsl #19 │ │ │ │ andeq r5, r7, r0, lsl #6 │ │ │ │ @@ -273030,15 +273030,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #0 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ add r9, r5, #3948544 @ 0x3c4000 │ │ │ │ add r0, sp, r2 │ │ │ │ bl 27d9c0 │ │ │ │ ldr r3, [r9, #2852] @ 0xb24 │ │ │ │ @@ -273110,19 +273110,19 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r9, fp, r8, lsl #24 │ │ │ │ + addseq r9, fp, r8, asr #19 │ │ │ │ tsteq r8, r4, asr ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - strdeq r9, [r4], r0 │ │ │ │ - addeq r9, r4, r0, ror #11 │ │ │ │ + @ instruction: 0x008493b0 │ │ │ │ + addeq r9, r4, r0, lsr #7 │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ eorseq r4, ip, r4, lsr #22 │ │ │ │ tsteq r8, r0, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -273146,15 +273146,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #500] @ 3875a4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r5, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ ldrb r6, [r4, #4] │ │ │ │ orr r6, r6, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ orr r6, r6, r2, lsl #16 │ │ │ │ ldrb r2, [r4, #7] │ │ │ │ orr r6, r6, r2, lsl #24 │ │ │ │ @@ -273264,19 +273264,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r9, fp, ip, lsr sl │ │ │ │ + @ instruction: 0x009b97fc │ │ │ │ tsteq r8, r4, ror sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r9, r4, r4, lsl r4 │ │ │ │ - addeq r9, r4, r0, lsl #8 │ │ │ │ + ldrdeq r9, [r4], r4 │ │ │ │ + addeq r9, r4, r0, asr #3 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ smlatbeq r8, ip, r8, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #656] @ 387858 │ │ │ │ @@ -273298,15 +273298,15 @@ │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r8, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r3, [r8, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3877dc │ │ │ │ ldr r1, [r8, #2876] @ 0xb3c │ │ │ │ cmp r1, #0 │ │ │ │ beq 3877e4 │ │ │ │ @@ -273441,70 +273441,70 @@ │ │ │ │ ldr r0, [pc, #52] @ 387878 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 38787c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x009b97d8 │ │ │ │ + umullseq r9, fp, r8, r5 │ │ │ │ tsteq r8, ip, lsl r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x008491bc │ │ │ │ - addeq r9, r4, ip, lsr #3 │ │ │ │ + addeq r8, r4, ip, ror pc │ │ │ │ + addeq r8, r4, ip, ror #30 │ │ │ │ tsteq r8, ip, asr r6 │ │ │ │ - addseq r9, fp, r4, ror #10 │ │ │ │ - addeq r9, r4, ip, asr #1 │ │ │ │ - addeq r9, r4, r4, ror #1 │ │ │ │ + addseq r9, fp, r4, lsr #6 │ │ │ │ + addeq r8, r4, ip, lsl #29 │ │ │ │ + addeq r8, r4, r4, lsr #29 │ │ │ │ andeq r0, r0, r2, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [pc, #396] @ 387a2c │ │ │ │ add r5, r5, #1310720 @ 0x140000 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r3 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3879a8 │ │ │ │ ldr r7, [pc, #360] @ 387a30 │ │ │ │ ldr r2, [pc, #360] @ 387a34 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #100 @ 0x64 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #328] @ 387a38 │ │ │ │ mov r6, r0 │ │ │ │ add r1, r0, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl b7a8e0 │ │ │ │ + bl b7a6a0 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, #27 │ │ │ │ bne 38798c │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3879a8 │ │ │ │ ldrh r3, [r4, #16] │ │ │ │ ldrh r1, [r4, #18] │ │ │ │ ldr r2, [r5, #72] @ 0x48 │ │ │ │ add r3, r3, r1 │ │ │ │ cmp r3, r2 │ │ │ │ bhi 3879c8 │ │ │ │ add r1, r7, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl b7a8e0 │ │ │ │ + bl b7a6a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3879e8 │ │ │ │ ldrh r3, [r4, #16] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 3879c8 │ │ │ │ rsb r2, r3, #4 │ │ │ │ ldrh r1, [r4, #18] │ │ │ │ @@ -273543,32 +273543,32 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, r7, #32 │ │ │ │ mov r0, r4 │ │ │ │ - bl b7a8e0 │ │ │ │ + bl b7a6a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3879a8 │ │ │ │ ldrh r3, [r4, #16] │ │ │ │ cmp r3, #12 │ │ │ │ bhi 3879c8 │ │ │ │ rsb r2, r3, #13 │ │ │ │ ldrh r1, [r4, #18] │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ cmp r2, r1 │ │ │ │ movge r4, r1 │ │ │ │ movlt r4, r2 │ │ │ │ ldr r1, [pc, #20] @ 387a40 │ │ │ │ b 38796c │ │ │ │ - addeq r8, r4, r4, lsl pc │ │ │ │ - @ instruction: 0x009b94dc │ │ │ │ - addeq r8, r4, r8, ror #29 │ │ │ │ + ldrdeq r8, [r4], r4 │ │ │ │ + umullseq r9, fp, ip, r2 │ │ │ │ + addeq r8, r4, r8, lsr #25 │ │ │ │ eorseq r4, ip, r4, asr #22 │ │ │ │ eorseq r4, ip, ip, asr fp │ │ │ │ eorseq r4, ip, r2, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -273592,24 +273592,24 @@ │ │ │ │ add r3, r4, #100 @ 0x64 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r2, r9 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r6, #15424 @ 0x3c40 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r4, #3104] @ 0xc20 │ │ │ │ bics r3, r3, #-268435456 @ 0xf0000000 │ │ │ │ bne 387c34 │ │ │ │ ldr r2, [r4, #3096] @ 0xc18 │ │ │ │ add r4, r4, #32 │ │ │ │ bic r2, r2, #-268435456 @ 0xf0000000 │ │ │ │ orrs r3, r2, r3 │ │ │ │ @@ -273708,18 +273708,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01081394 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r9, fp, r0, lsr #6 │ │ │ │ - addeq r8, r4, ip, lsr #26 │ │ │ │ - addeq r8, r4, r8, lsl sp │ │ │ │ - addeq r8, r4, r4, asr #28 │ │ │ │ + addseq r9, fp, r0, ror #1 │ │ │ │ + addeq r8, r4, ip, ror #21 │ │ │ │ + ldrdeq r8, [r4], r8 @ │ │ │ │ + addeq r8, r4, r4, lsl #24 │ │ │ │ smlabteq r8, r4, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -273741,15 +273741,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #564] @ 387f30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r3, r0, #3948544 @ 0x3c4000 │ │ │ │ ldrb r1, [r3, #3064] @ 0xbf8 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb r3, [r7, #1] │ │ │ │ cmp r1, r3 │ │ │ │ bls 387ef0 │ │ │ │ ldrb r2, [r7] │ │ │ │ @@ -273875,22 +273875,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 387f38 │ │ │ │ ldr r0, [pc, #44] @ 387f3c │ │ │ │ ldr r2, [pc, #44] @ 387f40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #168 @ 0xa8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - ldrsbeq r9, [fp], r8 │ │ │ │ + umullseq r8, fp, r8, lr │ │ │ │ tsteq r8, r0, lsr r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00848abc │ │ │ │ - addeq r8, r4, r0, asr #21 │ │ │ │ + addeq r8, r4, ip, ror r8 │ │ │ │ + addeq r8, r4, r0, lsl #17 │ │ │ │ tsteq r8, ip, asr #30 │ │ │ │ - addeq r8, r4, r4, lsl #20 │ │ │ │ - addeq r8, r4, ip, lsl sl │ │ │ │ + addeq r8, r4, r4, asr #15 │ │ │ │ + ldrdeq r8, [r4], ip │ │ │ │ andeq r0, r0, r3, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r0, [pc, #940] @ 388308 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -273913,15 +273913,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #880] @ 388318 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [lr, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #120] @ 0x78 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r6, sp, #64 @ 0x40 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27d9c0 │ │ │ │ @@ -274125,24 +274125,24 @@ │ │ │ │ ldr r0, [pc, #56] @ 38832c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 388330 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r8, fp, r8, asr #28 │ │ │ │ + addseq r8, fp, r8, lsl #24 │ │ │ │ smlabbeq r8, r4, lr, r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, r4, r8, lsl r8 │ │ │ │ - addeq r8, r4, r8, lsl #16 │ │ │ │ + ldrdeq r8, [r4], r8 @ │ │ │ │ + addeq r8, r4, r8, asr #11 │ │ │ │ @ instruction: 0x01080bb4 │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ - @ instruction: 0x009b8ab4 │ │ │ │ - addeq r8, r4, ip, lsl r6 │ │ │ │ - addeq r8, r4, r4, lsr r6 │ │ │ │ + addseq r8, fp, r4, ror r8 │ │ │ │ + ldrdeq r8, [r4], ip │ │ │ │ + strdeq r8, [r4], r4 │ │ │ │ muleq r0, lr, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #832] @ 38868c │ │ │ │ ldr r3, [pc, #832] @ 388690 │ │ │ │ @@ -274164,23 +274164,23 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ add r6, r5, #3948544 @ 0x3c4000 │ │ │ │ mov r9, r0 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27d9c0 │ │ │ │ add r1, r5, #15424 @ 0x3c40 │ │ │ │ @@ -274352,17 +274352,17 @@ │ │ │ │ str r3, [r6, #2856] @ 0xb28 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r0, [r7, #4] │ │ │ │ b 388554 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01080ab4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r8, fp, ip, lsr sl │ │ │ │ - addeq r8, r4, r4, asr r4 │ │ │ │ - addeq r8, r4, r4, asr #8 │ │ │ │ + @ instruction: 0x009b87fc │ │ │ │ + addeq r8, r4, r4, lsl r2 │ │ │ │ + addeq r8, r4, r4, lsl #4 │ │ │ │ tsteq r8, r0, asr #18 │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ eorseq r4, ip, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -274386,15 +274386,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ ldr r0, [lr, #76] @ 0x4c │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r3, sp, #32 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ ldr fp, [pc, #960] @ 388af4 │ │ │ │ add fp, pc, fp │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r3 │ │ │ │ @@ -274453,31 +274453,31 @@ │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 3888ec │ │ │ │ mov r7, r3 │ │ │ │ b 3887ec │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl bb1b04 │ │ │ │ + bl bb18c4 │ │ │ │ ldr r2, [pc, #712] @ 388afc │ │ │ │ ldr r3, [pc, #712] @ 388b00 │ │ │ │ - bl bb1b78 │ │ │ │ + bl bb1938 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, #0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #696] @ 388b04 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl bb20c4 │ │ │ │ + bl bb1e84 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, r4 │ │ │ │ moveq r1, r5 │ │ │ │ ldrne r1, [pc, #668] @ 388b04 │ │ │ │ movne r0, #0 │ │ │ │ - bl bb2ca0 │ │ │ │ + bl bb2a60 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r6, #24] │ │ │ │ str r3, [r2] │ │ │ │ @@ -274624,30 +274624,30 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ ldr r3, [r9, #2856] @ 0xb28 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r9, #2856] @ 0xb28 │ │ │ │ b 3889b8 │ │ │ │ ldr r0, [pc, #60] @ 388b10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3887cc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r8, fp, r0, ror #13 │ │ │ │ + addseq r8, fp, r0, lsr #9 │ │ │ │ tsteq r8, ip, lsl r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r8, r4, r0, asr #1 │ │ │ │ - strheq r8, [r4], r0 │ │ │ │ + addeq r7, r4, r0, lsl #29 │ │ │ │ + addeq r7, r4, r0, ror lr │ │ │ │ ldrdeq r0, [r8, -r4] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ rscsle sl, r1, #252, 18 @ 0x3f0000 │ │ │ │ cdpcc 2, 14, cr6, cr0, cr13, {2} │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ tsteq r8, r4, ror r5 │ │ │ │ eorseq r4, ip, ip, lsr fp │ │ │ │ - addeq r7, r4, r0, lsr #29 │ │ │ │ + addeq r7, r4, r0, ror #24 │ │ │ │ cmp r2, #31 │ │ │ │ bls 388ce0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -274655,32 +274655,32 @@ │ │ │ │ ldr r7, [pc, #756] @ 388e30 │ │ │ │ add r6, r3, #1310720 @ 0x140000 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r6, #76] @ 0x4c │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r2 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 388c74 │ │ │ │ ldr r3, [pc, #720] @ 388e34 │ │ │ │ ldr r2, [pc, #720] @ 388e38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r6, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [pc, #688] @ 388e3c │ │ │ │ add r8, r0, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl b7a8a0 │ │ │ │ + bl b7a660 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388cf8 │ │ │ │ ldrb r3, [r5, #16] │ │ │ │ add r6, r7, #3948544 @ 0x3c4000 │ │ │ │ lsr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r6, #2901] @ 0xb55 │ │ │ │ @@ -274703,15 +274703,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ strh r2, [r3, #22] │ │ │ │ beq 388cc4 │ │ │ │ ldr sl, [pc, #568] @ 388e40 │ │ │ │ mov r0, r5 │ │ │ │ add sl, pc, sl │ │ │ │ add r1, sl, #16 │ │ │ │ - bl b7a8e0 │ │ │ │ + bl b7a6a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388c94 │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne 388c74 │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ add r2, r3, r4 │ │ │ │ @@ -274738,15 +274738,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r1, sl, #32 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7a8e0 │ │ │ │ + bl b7a6a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 388c74 │ │ │ │ ldrb r3, [r5, #22] │ │ │ │ cmp r3, #1 │ │ │ │ bne 388c74 │ │ │ │ ldrh r3, [r5, #20] │ │ │ │ add r2, r3, r4 │ │ │ │ @@ -274763,15 +274763,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7a8e0 │ │ │ │ + bl b7a6a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 388ba0 │ │ │ │ mov r0, #27 │ │ │ │ b 388c78 │ │ │ │ ldr r1, [r6, #2908] @ 0xb5c │ │ │ │ ldrb r3, [r6, #2911] @ 0xb5f │ │ │ │ lsr r1, r1, #8 │ │ │ │ @@ -274790,20 +274790,20 @@ │ │ │ │ ldr r8, [pc, #236] @ 388e44 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ bl 27ea34 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7a8e0 │ │ │ │ + bl b7a6a0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 388d9c │ │ │ │ add r1, r8, #32 │ │ │ │ mov r0, r5 │ │ │ │ - bl b7a8e0 │ │ │ │ + bl b7a6a0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 388e18 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #2900] @ 0xb54 │ │ │ │ str r3, [r6, #2904] @ 0xb58 │ │ │ │ b 388c6c │ │ │ │ ldr r2, [r6, #2904] @ 0xb58 │ │ │ │ @@ -274839,20 +274839,20 @@ │ │ │ │ b 388d4c │ │ │ │ ldr r0, [pc, #40] @ 388e48 │ │ │ │ ldr r2, [r6, #2904] @ 0xb58 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r7, r0 │ │ │ │ bl 27ea34 │ │ │ │ b 388d8c │ │ │ │ - addeq r7, r4, r8, ror ip │ │ │ │ - addseq r8, fp, r0, asr #4 │ │ │ │ - addeq r7, r4, ip, asr #24 │ │ │ │ + addeq r7, r4, r8, lsr sl │ │ │ │ + addseq r8, fp, r0 │ │ │ │ + addeq r7, r4, ip, lsl #20 │ │ │ │ eorseq r4, ip, r4, asr #22 │ │ │ │ - umullseq r8, fp, ip, r1 │ │ │ │ - addseq r8, fp, r8, asr #32 │ │ │ │ + addseq r7, fp, ip, asr pc │ │ │ │ + addseq r7, fp, r8, lsl #28 │ │ │ │ eorseq r4, ip, pc, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #604] @ 3890c0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -274868,46 +274868,46 @@ │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ add r8, pc, r8 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r6, #224 @ 0xe0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr fp, [pc, #520] @ 3890d4 │ │ │ │ mov sl, #0 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ ldrh r3, [r0, #108] @ 0x6c │ │ │ │ strb r3, [r4] │ │ │ │ lsr r2, r3, #8 │ │ │ │ strb r2, [r4, #1] │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r4, #2] │ │ │ │ lsr r3, r3, #8 │ │ │ │ strb r3, [r4, #3] │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, sl │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ beq 388fd0 │ │ │ │ ldr r2, [pc, #456] @ 3890d8 │ │ │ │ add r6, r6, #248 @ 0xf8 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str r6, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r0, r0, #1327104 @ 0x144000 │ │ │ │ ldr r2, [r0, #1744] @ 0x6d0 │ │ │ │ ldr r3, [r0, #1748] @ 0x6d4 │ │ │ │ lsr r1, r2, #8 │ │ │ │ strb r1, [r4, #9] │ │ │ │ strb r2, [r4, #8] │ │ │ │ lsr r1, r2, #16 │ │ │ │ @@ -274946,33 +274946,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr sl, [pc, #264] @ 3890e0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r1, sl │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 388f7c │ │ │ │ add r3, r6, #88 @ 0x58 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #216] @ 3890e4 │ │ │ │ add r6, r6, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [r0, #1760] @ 0x6e0 │ │ │ │ ldr r3, [r0, #1764] @ 0x6e4 │ │ │ │ lsr r1, r2, #8 │ │ │ │ strb r1, [r4, #9] │ │ │ │ strb r2, [r4, #8] │ │ │ │ lsr r1, r2, #16 │ │ │ │ lsr r2, r2, #24 │ │ │ │ @@ -275005,33 +275005,33 @@ │ │ │ │ lsr r3, r3, #8 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r2, [r4, #17] │ │ │ │ b 388f7c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0107ff94 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r7, fp, r8, lsl pc │ │ │ │ - addeq r9, r3, r8, lsl #4 │ │ │ │ - addeq r0, r3, r8, lsr #24 │ │ │ │ - addeq r7, r4, ip, asr #21 │ │ │ │ - umulleq r7, r4, r4, sl │ │ │ │ + @ instruction: 0x009b7cd8 │ │ │ │ + addeq r8, r3, r8, asr #31 │ │ │ │ + addeq r0, r3, r8, ror #19 │ │ │ │ + addeq r7, r4, ip, lsl #17 │ │ │ │ + addeq r7, r4, r4, asr r8 │ │ │ │ tstpeq r7, r0, ror lr @ p-variant is OBSOLETE │ │ │ │ - addeq r7, r4, r0, ror #15 │ │ │ │ - @ instruction: 0x008477b4 │ │ │ │ + addeq r7, r4, r0, lsr #11 │ │ │ │ + addeq r7, r4, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #896] @ 389490 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ add r4, r7, #1310720 @ 0x140000 │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ ldr lr, [r4, #20] │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ adds r8, r1, r2 │ │ │ │ adc ip, lr, r3 │ │ │ │ @@ -275068,25 +275068,25 @@ │ │ │ │ ldr r1, [pc, #752] @ 3894a0 │ │ │ │ add r0, r5, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #724] @ 3894a4 │ │ │ │ ldr r1, [pc, #724] @ 3894a8 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r4, #16] │ │ │ │ strd r2, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ bl 5133f0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -275103,15 +275103,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r6, r0, #3948544 @ 0x3c4000 │ │ │ │ ldr r3, [r6, #2876] @ 0xb3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 38945c │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add r1, r1, #1 │ │ │ │ @@ -275137,20 +275137,20 @@ │ │ │ │ lsl r7, r1, #5 │ │ │ │ lsl r8, ip, #5 │ │ │ │ orr r7, r7, ip, lsr #27 │ │ │ │ adds ip, ip, r8 │ │ │ │ adc r1, r1, r7 │ │ │ │ adds r0, ip, r0 │ │ │ │ adc r1, lr, r1 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ adds r2, r6, #1000 @ 0x3e8 │ │ │ │ adc r3, r5, #0 │ │ │ │ strh r0, [r4, #10] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl b8d990 │ │ │ │ + bl b8d750 │ │ │ │ ldrh r3, [r4, #10] │ │ │ │ cmp r3, #100 @ 0x64 │ │ │ │ beq 38919c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -275163,54 +275163,54 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #1748] @ 0x6d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 389380 │ │ │ │ bl 68afe0 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 389380 │ │ │ │ - bl 8e321c │ │ │ │ + bl 8e2fdc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dd848 │ │ │ │ + bl 8dd608 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 27ea34 │ │ │ │ ldr r0, [r6, #1752] @ 0x6d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3893b8 │ │ │ │ bl 68afe0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3893b8 │ │ │ │ - bl 8e321c │ │ │ │ + bl 8e2fdc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dd848 │ │ │ │ + bl 8dd608 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27ea34 │ │ │ │ ldr r0, [r6, #1756] @ 0x6dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3893f0 │ │ │ │ bl 68afe0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3893f0 │ │ │ │ - bl 8e321c │ │ │ │ + bl 8e2fdc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8dd848 │ │ │ │ + bl 8dd608 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 27ea34 │ │ │ │ add r0, r6, #15424 @ 0x3c40 │ │ │ │ add r0, r0, #32 │ │ │ │ add r6, r6, #15424 @ 0x3c40 │ │ │ │ @@ -275249,39 +275249,39 @@ │ │ │ │ ldr r2, [pc, #76] @ 3894d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r4, r0, r4, lsl #6 │ │ │ │ - addseq r7, fp, r0, lsl #24 │ │ │ │ - addeq r7, r4, r0, lsl r6 │ │ │ │ - addeq r7, r4, r0, lsl #12 │ │ │ │ - ldrdeq r8, [r3], r0 │ │ │ │ - strdeq r0, [r3], r4 │ │ │ │ - addseq r7, fp, r0, ror fp │ │ │ │ - addeq r7, r4, ip, ror r5 │ │ │ │ - addeq r7, r4, r8, ror #10 │ │ │ │ - addseq r7, fp, r0, lsl #21 │ │ │ │ - umulleq r7, r4, r0, r4 │ │ │ │ - addeq r7, r4, ip, ror r4 │ │ │ │ - addseq r7, fp, ip, lsr #18 │ │ │ │ - umulleq r7, r4, r4, r4 │ │ │ │ - addeq r7, r4, ip, lsr r5 │ │ │ │ + addseq r7, fp, r0, asr #19 │ │ │ │ + ldrdeq r7, [r4], r0 │ │ │ │ + addeq r7, r4, r0, asr #7 │ │ │ │ + umulleq r8, r3, r0, ip │ │ │ │ + @ instruction: 0x008306b4 │ │ │ │ + addseq r7, fp, r0, lsr r9 │ │ │ │ + addeq r7, r4, ip, lsr r3 │ │ │ │ + addeq r7, r4, r8, lsr #6 │ │ │ │ + addseq r7, fp, r0, asr #16 │ │ │ │ + addeq r7, r4, r0, asr r2 │ │ │ │ + addeq r7, r4, ip, lsr r2 │ │ │ │ + addseq r7, fp, ip, ror #13 │ │ │ │ + addeq r7, r4, r4, asr r2 │ │ │ │ + strdeq r7, [r4], ip │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ │ │ │ │ 003894d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r2, r1 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl b72ab0 │ │ │ │ + bl b72870 │ │ │ │ cmp r4, r0 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -275384,15 +275384,15 @@ │ │ │ │ ldr ip, [ip, #3092] @ 0xc14 │ │ │ │ str r3, [sp, #8] │ │ │ │ adc r1, r1, ip │ │ │ │ ldr ip, [r8, #3072] @ 0xc00 │ │ │ │ subs r0, r0, ip │ │ │ │ ldr ip, [r8, #3076] @ 0xc04 │ │ │ │ sbc r1, r1, ip │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #31 │ │ │ │ lsr r0, r0, #5 │ │ │ │ bl 27cd60 │ │ │ │ ldrb r1, [sl] │ │ │ │ str r0, [sp, #28] │ │ │ │ ldrb r0, [sl, #1] │ │ │ │ @@ -275411,48 +275411,48 @@ │ │ │ │ ldr r3, [r8, #3072] @ 0xc00 │ │ │ │ subs r4, r4, r3 │ │ │ │ ldr r3, [r8, #3076] @ 0xc04 │ │ │ │ mov r0, r4 │ │ │ │ sbc r7, r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 389860 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 389860 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ mov r2, r4 │ │ │ │ add r6, r0, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl b72ab0 │ │ │ │ + bl b72870 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r6, r3 │ │ │ │ mov r0, r7 │ │ │ │ bhi 389860 │ │ │ │ - bl b71f90 │ │ │ │ + bl b71d50 │ │ │ │ ldrb r3, [sl] │ │ │ │ ldrb r0, [sl, #1] │ │ │ │ ldrb r1, [sl, #2] │ │ │ │ ldrb r2, [sl, #3] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ orr r3, r3, r1, lsl #16 │ │ │ │ add fp, fp, #1 │ │ │ │ @@ -275539,15 +275539,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #1524] @ 389ef4 │ │ │ │ ldr r1, [pc, #1524] @ 389ef8 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add fp, sp, #68 @ 0x44 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, #7 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [fp, #4] │ │ │ │ bls 3899b0 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ ldrb r3, [r5] │ │ │ │ @@ -275913,19 +275913,19 @@ │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ bl 27cec8 │ │ │ │ b 389970 │ │ │ │ mov sl, #15 │ │ │ │ b 389e64 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ bl 27fa6c │ │ │ │ - addseq r7, fp, r4, ror #9 │ │ │ │ + addseq r7, fp, r4, lsr #5 │ │ │ │ tstpeq r7, r4, lsr #10 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00846ebc │ │ │ │ - addeq r6, r4, ip, lsr #29 │ │ │ │ + addeq r6, r4, ip, ror ip │ │ │ │ + addeq r6, r4, ip, ror #24 │ │ │ │ smlabbeq r7, ip, r4, pc @ │ │ │ │ │ │ │ │ 00389f00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -276102,15 +276102,15 @@ │ │ │ │ add r3, r3, #1310720 @ 0x140000 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r5, #7 │ │ │ │ bls 38a23c │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r3, [r4] │ │ │ │ mov r7, r0 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #2] │ │ │ │ @@ -276352,17 +276352,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27fa6c │ │ │ │ - addseq r6, fp, ip, lsl ip │ │ │ │ - addeq r6, r4, ip, lsl r6 │ │ │ │ - addeq r6, r4, r8, lsl #12 │ │ │ │ + @ instruction: 0x009b69dc │ │ │ │ + ldrdeq r6, [r4], ip │ │ │ │ + addeq r6, r4, r8, asr #7 │ │ │ │ eorseq r4, ip, r8, ror #23 │ │ │ │ │ │ │ │ 0038a5ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -276395,27 +276395,27 @@ │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r4, #6 │ │ │ │ bne 38a6d4 │ │ │ │ ldr fp, [pc, #520] @ 38a840 │ │ │ │ ldr r0, [sl, #76] @ 0x4c │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 38a688 │ │ │ │ ldr r3, [pc, #496] @ 38a844 │ │ │ │ ldr r2, [pc, #496] @ 38a848 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ ldr r0, [sl, #76] @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r0, r0, #15424 @ 0x3c40 │ │ │ │ ldr r3, [r0, #976] @ 0x3d0 │ │ │ │ and r3, r3, #12 │ │ │ │ cmp r3, #12 │ │ │ │ beq 38a74c │ │ │ │ mov r2, r7 │ │ │ │ add r7, r5, r6 │ │ │ │ @@ -276445,23 +276445,23 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ orr r5, r5, r6 │ │ │ │ strh r3, [sl, #10] │ │ │ │ strh r3, [sl, #12] │ │ │ │ strh r5, [sl, #8] │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #312] @ 38a84c │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ strd r0, [sl, #16] │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [sl, #32] │ │ │ │ - bl b8d990 │ │ │ │ + bl b8d750 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -276520,34 +276520,34 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 38a828 │ │ │ │ mov r4, #3 │ │ │ │ b 38a6d4 │ │ │ │ ldr r0, [pc, #80] @ 38a880 │ │ │ │ orr r1, r5, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 38a820 │ │ │ │ tsteq r7, r4, lsl r8 │ │ │ │ - addeq r6, r4, ip, ror r1 │ │ │ │ - addseq r6, fp, r0, asr r7 │ │ │ │ - addeq r6, r4, r4, asr r1 │ │ │ │ + addeq r5, r4, ip, lsr pc │ │ │ │ + addseq r6, fp, r0, lsl r5 │ │ │ │ + addeq r5, r4, r4, lsl pc │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0xffffc680 │ │ │ │ @ instruction: 0xffffbdf8 │ │ │ │ @ instruction: 0xffffc3c8 │ │ │ │ @ instruction: 0xffffc260 │ │ │ │ @ instruction: 0xffffb22c │ │ │ │ @ instruction: 0xffffd79c │ │ │ │ @ instruction: 0xffffc9cc │ │ │ │ @ instruction: 0xffffdb6c │ │ │ │ @ instruction: 0xffffc79c │ │ │ │ @ instruction: 0xffffaf88 │ │ │ │ @ instruction: 0xffffad00 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r6, r4, r4, lsr #3 │ │ │ │ + addeq r5, r4, r4, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #752] @ 38ab90 │ │ │ │ mov r5, r3 │ │ │ │ @@ -276585,27 +276585,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 38aa70 │ │ │ │ ldr r8, [pc, #624] @ 38ab9c │ │ │ │ add r7, r0, #1310720 @ 0x140000 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ beq 38aa9c │ │ │ │ ldr r3, [pc, #592] @ 38aba0 │ │ │ │ ldr r2, [pc, #592] @ 38aba4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r2, [r4] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ bne 38aa84 │ │ │ │ ldr r0, [pc, #548] @ 38aba8 │ │ │ │ add r0, r3, r0 │ │ │ │ ldrb r3, [r4, #10] │ │ │ │ @@ -276672,20 +276672,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 38aa8c │ │ │ │ mov r0, #2 │ │ │ │ b 38aa34 │ │ │ │ ldr r0, [pc, #288] @ 38abb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 38aa84 │ │ │ │ ldr r8, [pc, #276] @ 38abb8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 38aa84 │ │ │ │ ldr r0, [r7, #76] @ 0x4c │ │ │ │ ldr r7, [pc, #252] @ 38abbc │ │ │ │ mov r1, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #244] @ 38abc0 │ │ │ │ @@ -276694,73 +276694,73 @@ │ │ │ │ add r3, r7, #248 @ 0xf8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #76 @ 0x4c │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r1, [r4] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 51102c │ │ │ │ cmp r0, #0 │ │ │ │ beq 38aa84 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ bl 51d3c4 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ cmp r7, #0 │ │ │ │ beq 38aa84 │ │ │ │ ldr r8, [pc, #136] @ 38abcc │ │ │ │ mov r0, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 38aa84 │ │ │ │ ldr r3, [pc, #112] @ 38abd0 │ │ │ │ ldr r2, [pc, #112] @ 38abd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r0, r0, #1327104 @ 0x144000 │ │ │ │ add r0, r0, #2608 @ 0xa30 │ │ │ │ b 38a984 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r0, ror #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r7, r8, lsr #10 │ │ │ │ - addeq r5, r4, r8, lsl #29 │ │ │ │ - addseq r6, fp, r4, asr r4 │ │ │ │ - addeq r5, r4, r8, ror #28 │ │ │ │ + addeq r5, r4, r8, asr #24 │ │ │ │ + addseq r6, fp, r4, lsl r2 │ │ │ │ + addeq r5, r4, r8, lsr #24 │ │ │ │ eoreq r4, r8, r8, lsl #21 │ │ │ │ smlabteq r7, r8, r3, lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r5, r4, r4, ror #30 │ │ │ │ - strdeq r5, [r4], r8 │ │ │ │ - addseq r6, fp, r4, ror #5 │ │ │ │ - ldrdeq r5, [r4], r4 │ │ │ │ - addeq r6, r3, ip, lsr #26 │ │ │ │ - addeq r3, r4, r0, asr #25 │ │ │ │ - addeq r5, r4, r0, ror ip │ │ │ │ - addseq r6, fp, r4, asr #4 │ │ │ │ - addeq r5, r4, ip, asr #24 │ │ │ │ + addeq r5, r4, r4, lsr #26 │ │ │ │ + @ instruction: 0x00845cb8 │ │ │ │ + addseq r6, fp, r4, lsr #1 │ │ │ │ + umulleq r5, r4, r4, ip │ │ │ │ + addeq r6, r3, ip, ror #21 │ │ │ │ + addeq r3, r4, r0, lsl #21 │ │ │ │ + addeq r5, r4, r0, lsr sl │ │ │ │ + addseq r6, fp, r4 │ │ │ │ + addeq r5, r4, ip, lsl #20 │ │ │ │ │ │ │ │ 0038abd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r4, r0, #1310720 @ 0x140000 │ │ │ │ @@ -276781,15 +276781,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [pc, #80] @ 38ac88 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ mov r2, #31 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #41 @ 0x29 │ │ │ │ str r7, [r4, #32] │ │ │ │ bl 27ea34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #40] @ 0x28 │ │ │ │ @@ -276857,15 +276857,15 @@ │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ mov r3, #608 @ 0x260 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #92] @ 38adc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r6, r6, #3948544 @ 0x3c4000 │ │ │ │ mov r0, r4 │ │ │ │ bl 385708 │ │ │ │ ldrb r3, [r6, #3064] @ 0xbf8 │ │ │ │ @@ -276880,17 +276880,17 @@ │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 38abd8 │ │ │ │ ldr r1, [pc, #28] @ 38adc4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 385708 │ │ │ │ b 38ad80 │ │ │ │ - addseq r6, fp, ip, ror r0 │ │ │ │ - addeq r5, r4, r8, ror #20 │ │ │ │ - addeq r5, r4, r8, ror sl │ │ │ │ + addseq r5, fp, ip, lsr lr │ │ │ │ + addeq r5, r4, r8, lsr #16 │ │ │ │ + addeq r5, r4, r8, lsr r8 │ │ │ │ ldrdeq r2, [r6], #4 @ │ │ │ │ sbcseq r2, r6, ip, lsl #1 │ │ │ │ │ │ │ │ 0038adc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -276931,15 +276931,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 38abd8 │ │ │ │ adceq r2, r6, r4 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r2, r3, #184 @ 0xb8 │ │ │ │ ldr r3, [sp] │ │ │ │ - b aef32c │ │ │ │ + b aef0ec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -276952,15 +276952,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #16 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl aef32c │ │ │ │ + bl aef0ec │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr r4, [pc, #476] @ 38b0b0 │ │ │ │ cmp r5, r9 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 38af88 │ │ │ │ ldr r3, [pc, #464] @ 38b0b4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -276994,15 +276994,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r4, #77] @ 0x4d │ │ │ │ beq 38afcc │ │ │ │ mov r0, r4 │ │ │ │ bl 27cec8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 38aef8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [r2, #184] @ 0xb8 │ │ │ │ ldr r2, [pc, #296] @ 38b0b8 │ │ │ │ @@ -277070,25 +277070,25 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #52] @ 38b0c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 38af5c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r8, ror #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r7, r0, lsr pc │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ tsteq r7, r4, ror lr │ │ │ │ - addeq r5, r4, r0, asr #26 │ │ │ │ - addeq r5, r4, r0, lsr #26 │ │ │ │ - addseq r5, fp, r0, lsr #28 │ │ │ │ + addeq r5, r4, r0, lsl #22 │ │ │ │ + addeq r5, r4, r0, ror #21 │ │ │ │ + addseq r5, fp, r0, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 38b168 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -277100,15 +277100,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r3 │ │ │ │ mov lr, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, sp, #3 │ │ │ │ strb lr, [sp, #3] │ │ │ │ - bl b54fd8 │ │ │ │ + bl b54d98 │ │ │ │ ldr r2, [pc, #80] @ 38b170 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [sp, #3] │ │ │ │ strbne r3, [r4] │ │ │ │ ldr r3, [pc, #56] @ 38b16c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -277142,15 +277142,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r2 │ │ │ │ add r2, sp, #3 │ │ │ │ ldr lr, [lr] │ │ │ │ str lr, [sp, #4] │ │ │ │ mov lr, #0 │ │ │ │ strb ip, [sp, #3] │ │ │ │ - bl b54fd8 │ │ │ │ + bl b54d98 │ │ │ │ ldr r2, [pc, #68] @ 38b20c │ │ │ │ ldr r3, [pc, #60] @ 38b208 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -277265,19 +277265,19 @@ │ │ │ │ bl 383be0 │ │ │ │ lsr r4, r4, #4 │ │ │ │ and r4, r4, #15 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r4 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ cmp r2, #3 │ │ │ │ mov r4, r2 │ │ │ │ bhi 38b3f8 │ │ │ │ add r8, r8, #4 │ │ │ │ add r1, fp, r8 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #4 │ │ │ │ @@ -277330,29 +277330,29 @@ │ │ │ │ ldr r7, [pc, #604] @ 38b6f4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ ldrb r2, [r4, #76] @ 0x4c │ │ │ │ mov r3, r9 │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, r2, lsl #2 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [r3, #1756] @ 0x6dc │ │ │ │ ldr r3, [pc, #544] @ 38b6f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 38b650 │ │ │ │ ldr r3, [r4, #1264] @ 0x4f0 │ │ │ │ cmp r3, r9 │ │ │ │ beq 38b650 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ tst r3, #4 │ │ │ │ @@ -277371,41 +277371,41 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, r7, #60 @ 0x3c │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ bl 51d3c4 │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cmp r4, #0 │ │ │ │ beq 38b650 │ │ │ │ ldr fp, [pc, #412] @ 38b708 │ │ │ │ mov r0, r4 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ bne 38b654 │ │ │ │ ldr r1, [pc, #388] @ 38b70c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b650 │ │ │ │ ldr r2, [pc, #364] @ 38b710 │ │ │ │ add r7, r7, #72 @ 0x48 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ bl 52fb88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b650 │ │ │ │ add r1, sp, #19 │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ @@ -277415,32 +277415,32 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b650 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r1, [sp, #19] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 51102c │ │ │ │ cmp r0, #0 │ │ │ │ beq 38b650 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ bl 51d3c4 │ │ │ │ ldr r4, [r0, #104] @ 0x68 │ │ │ │ cmp r4, #0 │ │ │ │ beq 38b650 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ bne 38b654 │ │ │ │ mov r4, #0 │ │ │ │ ldr r2, [pc, #184] @ 38b714 │ │ │ │ ldr r3, [pc, #140] @ 38b6ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -277475,23 +277475,23 @@ │ │ │ │ bl 51102c │ │ │ │ cmp r0, #0 │ │ │ │ bne 38b524 │ │ │ │ b 38b650 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r7, r4, r9, sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, r3, ip, asr #17 │ │ │ │ - @ instruction: 0x008368b8 │ │ │ │ - @ instruction: 0x009b59dc │ │ │ │ - addseq r5, fp, r0, lsl #19 │ │ │ │ - ldrdeq r6, [r3], r4 │ │ │ │ - addeq r3, r4, ip, ror #4 │ │ │ │ - addeq r5, r4, r8, asr #4 │ │ │ │ - addeq r5, r4, r0, lsl r4 │ │ │ │ - addeq r5, r4, r0, lsl #8 │ │ │ │ + addeq r6, r3, ip, lsl #13 │ │ │ │ + addeq r6, r3, r8, ror r6 │ │ │ │ + umullseq r5, fp, ip, r7 │ │ │ │ + addseq r5, fp, r0, asr #14 │ │ │ │ + umulleq r6, r3, r4, r0 │ │ │ │ + addeq r3, r4, ip, lsr #32 │ │ │ │ + addeq r5, r4, r8 │ │ │ │ + ldrdeq r5, [r4], r0 │ │ │ │ + addeq r5, r4, r0, asr #3 │ │ │ │ smlatbeq r7, r8, r7, sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldrd r6, [sp, #32] │ │ │ │ @@ -277579,26 +277579,26 @@ │ │ │ │ add r9, sp, #19 │ │ │ │ b 38b8a0 │ │ │ │ ldr r2, [pc, #224] @ 38b95c │ │ │ │ mov r3, #121 @ 0x79 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r4, #1 │ │ │ │ str r0, [r8, #4]! │ │ │ │ ldrb r3, [r5, #76] @ 0x4c │ │ │ │ cmp r3, r4 │ │ │ │ ble 38b938 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, r7 │ │ │ │ strb sl, [sp, #19] │ │ │ │ - bl 934d1c │ │ │ │ + bl 934adc │ │ │ │ cmp r0, #0 │ │ │ │ bne 38b874 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #148] @ 38b960 │ │ │ │ ldr ip, [pc, #148] @ 38b964 │ │ │ │ ldr lr, [r2, r4, lsl #2] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ @@ -277606,15 +277606,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r2, [pc, #108] @ 38b96c │ │ │ │ ldr r3, [pc, #76] @ 38b950 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -277630,20 +277630,20 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 38b848 │ │ │ │ b 38b8f8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r0, lsl #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r5, fp, r8, ror r6 │ │ │ │ - addeq r5, r3, r0, lsr #31 │ │ │ │ - addeq r5, r3, ip, lsl #31 │ │ │ │ - @ instruction: 0x009b55d8 │ │ │ │ - addeq r5, r4, r4, lsr #10 │ │ │ │ - addeq r5, r4, ip, asr #9 │ │ │ │ + addseq r5, fp, r8, lsr r4 │ │ │ │ + addeq r5, r3, r0, ror #26 │ │ │ │ + addeq r5, r3, ip, asr #26 │ │ │ │ + umullseq r5, fp, r8, r3 │ │ │ │ + addeq r5, r4, r4, ror #5 │ │ │ │ + addeq r5, r4, ip, lsl #5 │ │ │ │ tsteq r7, r4, lsl #10 │ │ │ │ │ │ │ │ 0038b970 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -277659,50 +277659,50 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 93236c │ │ │ │ + bl 93212c │ │ │ │ ldr r2, [pc, #108] @ 38ba38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 935f58 │ │ │ │ + bl 935d18 │ │ │ │ ldr r5, [pc, #92] @ 38ba3c │ │ │ │ ldr r0, [pc, #92] @ 38ba40 │ │ │ │ ldr r3, [pc, #92] @ 38ba44 │ │ │ │ ldr r2, [pc, #92] @ 38ba48 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r0, r7} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 93236c │ │ │ │ + bl 93212c │ │ │ │ ldr r2, [pc, #56] @ 38ba4c │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 935f58 │ │ │ │ + b 935d18 │ │ │ │ @ instruction: 0xfffff738 │ │ │ │ - addeq sp, r7, r4, lsl #3 │ │ │ │ - addeq r5, r4, r4, ror r4 │ │ │ │ + addeq ip, r7, r4, asr #30 │ │ │ │ + addeq r5, r4, r4, lsr r2 │ │ │ │ @ instruction: 0xfffff7c4 │ │ │ │ - addeq r5, r4, ip, asr r4 │ │ │ │ - addeq r5, r4, ip, lsl #9 │ │ │ │ + addeq r5, r4, ip, lsl r2 │ │ │ │ + addeq r5, r4, ip, asr #4 │ │ │ │ @ instruction: 0xfffff480 │ │ │ │ @ instruction: 0xfffff460 │ │ │ │ - addeq r5, r4, r0, ror #8 │ │ │ │ - addeq r5, r4, r8, ror #8 │ │ │ │ + addeq r5, r4, r0, lsr #4 │ │ │ │ + addeq r5, r4, r8, lsr #4 │ │ │ │ │ │ │ │ 0038ba50 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -277743,26 +277743,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 38bb38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r5, fp, r0, asr #7 │ │ │ │ - @ instruction: 0x008453b4 │ │ │ │ - @ instruction: 0x008452b4 │ │ │ │ + addseq r5, fp, r0, lsl #3 │ │ │ │ + addeq r5, r4, r4, ror r1 │ │ │ │ + addeq r5, r4, r4, ror r0 │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -277882,47 +277882,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r7, r4 │ │ │ │ b 38bccc │ │ │ │ ldr r3, [pc, #88] @ 38bda0 │ │ │ │ ldr r2, [pc, #88] @ 38bda4 │ │ │ │ ldr r1, [pc, #88] @ 38bda8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #16 │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r7, r5 │ │ │ │ b 38bccc │ │ │ │ ldr r3, [pc, #48] @ 38bdac │ │ │ │ ldr r1, [pc, #48] @ 38bdb0 │ │ │ │ ldr r0, [pc, #48] @ 38bdb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r5, fp, ip, lsr #4 │ │ │ │ - ldrdeq r5, [r4], ip │ │ │ │ - addeq r5, r4, r8, lsr #3 │ │ │ │ - @ instruction: 0x009b51f8 │ │ │ │ - addeq r5, r4, r8, asr #3 │ │ │ │ - addeq r5, r4, r4, ror #2 │ │ │ │ - addseq r5, fp, r8, asr #3 │ │ │ │ - addeq r5, r4, r4, asr #2 │ │ │ │ - addeq r5, r4, r4, asr r1 │ │ │ │ + addseq r4, fp, ip, ror #31 │ │ │ │ + umulleq r4, r4, ip, pc @ │ │ │ │ + addeq r4, r4, r8, ror #30 │ │ │ │ + @ instruction: 0x009b4fb8 │ │ │ │ + addeq r4, r4, r8, lsl #31 │ │ │ │ + addeq r4, r4, r4, lsr #30 │ │ │ │ + addseq r4, fp, r8, lsl #31 │ │ │ │ + addeq r4, r4, r4, lsl #30 │ │ │ │ + addeq r4, r4, r4, lsl pc │ │ │ │ │ │ │ │ 0038bdb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1300] @ 38c2e4 │ │ │ │ @@ -278117,15 +278117,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r5, r4 │ │ │ │ bl 27cec8 │ │ │ │ mov r0, #0 │ │ │ │ bl 27cec8 │ │ │ │ ldr r2, [pc, #580] @ 38c33c │ │ │ │ ldr r3, [pc, #492] @ 38c2e8 │ │ │ │ @@ -278150,15 +278150,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b 38c0e4 │ │ │ │ ldr r3, [pc, #472] @ 38c34c │ │ │ │ ldr ip, [pc, #472] @ 38c350 │ │ │ │ ldr r1, [pc, #472] @ 38c354 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -278176,38 +278176,38 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 27d4ec │ │ │ │ ldr r0, [sp, #8] │ │ │ │ b 38c0e4 │ │ │ │ ldr r0, [pc, #388] @ 38c364 │ │ │ │ ldr r1, [r6, #1208] @ 0x4b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74a88 │ │ │ │ + bl b74848 │ │ │ │ ldr r7, [sp, #8] │ │ │ │ b 38bf7c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [pc, #360] @ 38c368 │ │ │ │ ldr r3, [pc, #360] @ 38c36c │ │ │ │ ldr r1, [pc, #360] @ 38c370 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ ldr ip, [sp, #12] │ │ │ │ b 38bea8 │ │ │ │ ldr r3, [pc, #316] @ 38c374 │ │ │ │ ldr r1, [pc, #316] @ 38c378 │ │ │ │ ldr r0, [pc, #316] @ 38c37c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -278250,63 +278250,63 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #18 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r7, r0, lsr r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrsheq r5, [fp], r4 │ │ │ │ - umullseq r4, fp, r8, pc @ │ │ │ │ - addeq r4, r4, r4, lsl pc │ │ │ │ - addeq r5, r4, r8, ror r0 │ │ │ │ - addseq r4, fp, ip, ror #30 │ │ │ │ - addeq r4, r4, r8, ror #29 │ │ │ │ - addeq r5, r4, ip, lsr #32 │ │ │ │ - addseq r4, fp, r0, asr #30 │ │ │ │ - @ instruction: 0x00844ebc │ │ │ │ - ldrdeq r4, [r4], ip │ │ │ │ - addseq r4, fp, r4, lsl pc │ │ │ │ - umulleq r4, r4, r0, lr @ │ │ │ │ - addeq r4, r4, ip, lsl #31 │ │ │ │ - addseq r4, fp, r8, ror #29 │ │ │ │ - addeq r4, r4, r4, ror #28 │ │ │ │ - addeq r4, r4, ip, lsr pc │ │ │ │ + @ instruction: 0x009b4eb4 │ │ │ │ + addseq r4, fp, r8, asr sp │ │ │ │ + ldrdeq r4, [r4], r4 @ │ │ │ │ + addeq r4, r4, r8, lsr lr │ │ │ │ + addseq r4, fp, ip, lsr #26 │ │ │ │ + addeq r4, r4, r8, lsr #25 │ │ │ │ + addeq r4, r4, ip, ror #27 │ │ │ │ + addseq r4, fp, r0, lsl #26 │ │ │ │ + addeq r4, r4, ip, ror ip │ │ │ │ + umulleq r4, r4, ip, sp @ │ │ │ │ + @ instruction: 0x009b4cd4 │ │ │ │ + addeq r4, r4, r0, asr ip │ │ │ │ + addeq r4, r4, ip, asr #26 │ │ │ │ + addseq r4, fp, r8, lsr #25 │ │ │ │ + addeq r4, r4, r4, lsr #24 │ │ │ │ + strdeq r4, [r4], ip │ │ │ │ smlabbeq r7, r4, sp, ip │ │ │ │ - addseq r4, fp, r8, lsl #29 │ │ │ │ - umulleq r4, r4, r8, lr @ │ │ │ │ - addeq r4, r4, r0, lsl #28 │ │ │ │ + addseq r4, fp, r8, asr #24 │ │ │ │ + addeq r4, r4, r8, asr ip │ │ │ │ + addeq r4, r4, r0, asr #23 │ │ │ │ tsteq r7, ip, lsl #26 │ │ │ │ - addseq r4, fp, r8, lsl #28 │ │ │ │ - addeq r4, r4, r8, lsr #28 │ │ │ │ - addeq r4, r4, r0, lsl #27 │ │ │ │ - @ instruction: 0x009b4dd0 │ │ │ │ - strdeq r4, [r4], r0 │ │ │ │ - addeq r4, r4, r8, asr #26 │ │ │ │ - umullseq r4, fp, ip, sp │ │ │ │ - umulleq r4, r4, r0, sp @ │ │ │ │ - addeq r4, r4, r0, lsl sp │ │ │ │ - addeq r4, r4, r4, lsl #30 │ │ │ │ - @ instruction: 0x00844ebc │ │ │ │ - addseq r4, fp, r0, asr #26 │ │ │ │ - @ instruction: 0x00844cb0 │ │ │ │ - addseq r4, fp, ip, lsl #26 │ │ │ │ - addeq r4, r4, r8, lsl #25 │ │ │ │ - addeq r4, r4, ip, asr #26 │ │ │ │ - addseq r4, fp, r8, ror #25 │ │ │ │ - addeq r4, r4, r4, ror #24 │ │ │ │ - addeq r4, r4, ip, ror #28 │ │ │ │ - addseq r4, fp, r4, asr #25 │ │ │ │ - addeq r4, r4, r0, asr #24 │ │ │ │ - addeq r4, r4, r8, asr #27 │ │ │ │ - addseq r4, fp, r0, lsr #25 │ │ │ │ - addeq r4, r4, ip, lsl ip │ │ │ │ - addeq r4, r4, ip, asr #27 │ │ │ │ - addseq r4, fp, ip, ror ip │ │ │ │ - strdeq r4, [r4], r8 │ │ │ │ - @ instruction: 0x00844cb0 │ │ │ │ + addseq r4, fp, r8, asr #23 │ │ │ │ + addeq r4, r4, r8, ror #23 │ │ │ │ + addeq r4, r4, r0, asr #22 │ │ │ │ + umullseq r4, fp, r0, fp │ │ │ │ + @ instruction: 0x00844bb0 │ │ │ │ + addeq r4, r4, r8, lsl #22 │ │ │ │ + addseq r4, fp, ip, asr fp │ │ │ │ + addeq r4, r4, r0, asr fp │ │ │ │ + ldrdeq r4, [r4], r0 │ │ │ │ + addeq r4, r4, r4, asr #25 │ │ │ │ + addeq r4, r4, ip, ror ip │ │ │ │ + addseq r4, fp, r0, lsl #22 │ │ │ │ + addeq r4, r4, r0, ror sl │ │ │ │ + addseq r4, fp, ip, asr #21 │ │ │ │ + addeq r4, r4, r8, asr #20 │ │ │ │ + addeq r4, r4, ip, lsl #22 │ │ │ │ + addseq r4, fp, r8, lsr #21 │ │ │ │ + addeq r4, r4, r4, lsr #20 │ │ │ │ + addeq r4, r4, ip, lsr #24 │ │ │ │ + addseq r4, fp, r4, lsl #21 │ │ │ │ + addeq r4, r4, r0, lsl #20 │ │ │ │ + addeq r4, r4, r8, lsl #23 │ │ │ │ + addseq r4, fp, r0, ror #20 │ │ │ │ + ldrdeq r4, [r4], ip │ │ │ │ + addeq r4, r4, ip, lsl #23 │ │ │ │ + addseq r4, fp, ip, lsr sl │ │ │ │ + @ instruction: 0x008449b8 │ │ │ │ + addeq r4, r4, r0, ror sl │ │ │ │ │ │ │ │ 0038c3b0 : │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ ldrb r3, [r3, #1200] @ 0x4b0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -278332,28 +278332,28 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #1212] @ 0x4bc │ │ │ │ pop {r4, lr} │ │ │ │ b 27cec8 │ │ │ │ ldr r1, [pc, #8] @ 38c428 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b b6be4c │ │ │ │ - addeq r8, r2, r8, rrx │ │ │ │ + b b6bc0c │ │ │ │ + addeq r7, r2, r8, lsr #28 │ │ │ │ ldr r3, [pc, #28] @ 38c450 │ │ │ │ ldr r2, [pc, #28] @ 38c454 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 38c458 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ ldrdeq ip, [r7, -r0] │ │ │ │ andeq r3, r0, ip, lsl #28 │ │ │ │ - addeq r8, r2, r0, asr #32 │ │ │ │ + addeq r7, r2, r0, lsl #28 │ │ │ │ │ │ │ │ 0038c45c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r8, #1 │ │ │ │ @@ -278367,15 +278367,15 @@ │ │ │ │ str r5, [r4, #-4] │ │ │ │ mov r0, r4 │ │ │ │ str r8, [r4, #-32] @ 0xffffffe0 │ │ │ │ strd r6, [r4, #-24] @ 0xffffffe8 │ │ │ │ strd r6, [r4, #-16] │ │ │ │ strb fp, [r4, #-8] │ │ │ │ add r5, r5, #1 │ │ │ │ - bl b6b958 │ │ │ │ + bl b6b718 │ │ │ │ mov r3, r4 │ │ │ │ cmp r5, sl │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ str fp, [r3, #28]! │ │ │ │ str r3, [r4, #-40] @ 0xffffffd8 │ │ │ │ bne 38c48c │ │ │ │ ldr r3, [r9, #3116] @ 0xc2c │ │ │ │ @@ -278780,15 +278780,15 @@ │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ bl 51224c │ │ │ │ b 38caa8 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 38caf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq r0, r6, r4, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 38cbc8 │ │ │ │ ldr r2, [pc, #180] @ 38cbcc │ │ │ │ @@ -278796,25 +278796,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #148] @ 38cbd4 │ │ │ │ ldr r1, [pc, #148] @ 38cbd8 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #116] @ 38cbdc │ │ │ │ ldr r2, [pc, #116] @ 38cbe0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #112] @ 38cbe4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -278825,31 +278825,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 38cbf0 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r1, [pc, #64] @ 38cbf4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9282c4 │ │ │ │ - addseq r4, fp, ip, lsl #9 │ │ │ │ - addeq r7, r2, r4, ror r3 │ │ │ │ - ldrdeq r6, [r5], r0 │ │ │ │ - addeq r5, r3, r4, ror #10 │ │ │ │ - addeq ip, r2, r8, lsl #31 │ │ │ │ + b 928084 │ │ │ │ + addseq r4, fp, ip, asr #4 │ │ │ │ + addeq r7, r2, r4, lsr r1 │ │ │ │ + umulleq r6, r5, r0, r1 │ │ │ │ + addeq r5, r3, r4, lsr #6 │ │ │ │ + addeq ip, r2, r8, asr #26 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, fp, lsl #24 │ │ │ │ - addeq r4, r4, ip, ror r5 │ │ │ │ + addeq r4, r4, ip, lsr r3 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ @ instruction: 0xa12319e5 │ │ │ │ tsteq r3, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -278859,22 +278859,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ ldr r3, [pc, #40] @ 38cc50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3852bc │ │ │ │ - umullseq r4, fp, r4, r3 │ │ │ │ - umulleq r3, r4, ip, fp │ │ │ │ - @ instruction: 0x00843bb8 │ │ │ │ + addseq r4, fp, r4, asr r1 │ │ │ │ + addeq r3, r4, ip, asr r9 │ │ │ │ + addeq r3, r4, r8, ror r9 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r7, [pc, #488] @ 38ce54 │ │ │ │ mov r5, r1 │ │ │ │ @@ -278891,28 +278891,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #448] @ 38ce64 │ │ │ │ ldr r3, [pc, #448] @ 38ce68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ add r8, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 38ce28 │ │ │ │ ldr r2, [pc, #412] @ 38ce6c │ │ │ │ ldr r1, [pc, #412] @ 38ce70 │ │ │ │ add r3, r7, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r8, r8, #8 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r9, r4, #15232 @ 0x3b80 │ │ │ │ add r9, r9, #32 │ │ │ │ add sl, r4, #16384 @ 0x4000 │ │ │ │ add r7, r7, #84 @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ @@ -278955,22 +278955,22 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [sl, #2328] @ 0x918 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 38acc4 │ │ │ │ ldr r2, [pc, #144] @ 38ce7c │ │ │ │ ldr r3, [pc, #108] @ 38ce5c │ │ │ │ @@ -278993,33 +278993,33 @@ │ │ │ │ ldr r1, [pc, #80] @ 38ce84 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 38cde4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r4, fp, r4, lsr r3 │ │ │ │ + ldrsheq r4, [fp], r4 @ │ │ │ │ smlabbeq r7, r8, r1, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r3, r4, r8, lsr fp │ │ │ │ - addeq r3, r4, ip, lsl fp │ │ │ │ + strdeq r3, [r4], r8 │ │ │ │ + ldrdeq r3, [r4], ip │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ - ldrdeq r3, [r4], r4 │ │ │ │ - addeq r3, r4, r0, asr #25 │ │ │ │ - addeq r6, r5, r0, lsl #3 │ │ │ │ - addeq r7, r2, r4, lsl #2 │ │ │ │ + umulleq r3, r4, r4, sl │ │ │ │ + addeq r3, r4, r0, lsl #21 │ │ │ │ + addeq r5, r5, r0, asr #30 │ │ │ │ + addeq r6, r2, r4, asr #29 │ │ │ │ tsteq r7, r8, lsl r0 │ │ │ │ - addeq r4, r4, ip, lsl #6 │ │ │ │ - addeq r4, r4, ip, ror #5 │ │ │ │ + addeq r4, r4, ip, asr #1 │ │ │ │ + addeq r4, r4, ip, lsr #1 │ │ │ │ ldr r0, [pc, #4] @ 38ce94 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq r0, r6, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 38cf14 │ │ │ │ mov r4, r1 │ │ │ │ @@ -279027,15 +279027,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 38cf1c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r4, [r0, #105] @ 0x69 │ │ │ │ movne r3, #0 │ │ │ │ addeq r4, r4, #1 │ │ │ │ andeq r4, r4, #255 @ 0xff │ │ │ │ strbne r3, [r0, #104] @ 0x68 │ │ │ │ @@ -279044,17 +279044,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, fp, r8, asr #2 │ │ │ │ - addeq r4, r4, r0, lsr #5 │ │ │ │ - @ instruction: 0x008442bc │ │ │ │ + addseq r3, fp, r8, lsl #30 │ │ │ │ + addeq r4, r4, r0, rrx │ │ │ │ + addeq r4, r4, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 38d004 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -279062,39 +279062,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 38d008 │ │ │ │ ldr r1, [pc, #188] @ 38d00c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #168] @ 38d010 │ │ │ │ ldr r1, [pc, #168] @ 38d014 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #136] @ 38d018 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #120] @ 38d01c │ │ │ │ ldr r1, [pc, #120] @ 38d020 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r1, [pc, #92] @ 38d024 │ │ │ │ ldr r2, [pc, #92] @ 38d028 │ │ │ │ ldr r3, [pc, #92] @ 38d02c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ @@ -279104,19 +279104,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r4, fp, ip, asr #1 │ │ │ │ - addeq r6, r2, ip, asr #30 │ │ │ │ - addeq r5, r5, r4, lsr #31 │ │ │ │ - addeq r7, r3, r4, lsr #17 │ │ │ │ - @ instruction: 0x008378b0 │ │ │ │ + addseq r3, fp, ip, lsl #29 │ │ │ │ + addeq r6, r2, ip, lsl #26 │ │ │ │ + addeq r5, r5, r4, ror #26 │ │ │ │ + addeq r7, r3, r4, ror #12 │ │ │ │ + addeq r7, r3, r0, ror r6 │ │ │ │ muleq r0, ip, r0 │ │ │ │ ldrsheq pc, [r5], #228 @ 0xe4 @ │ │ │ │ tsteq r3, r8, ror #6 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -279128,110 +279128,110 @@ │ │ │ │ ldr r1, [pc, #72] @ 38d098 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009b3fb4 │ │ │ │ - addeq r4, r4, ip, lsl #2 │ │ │ │ - addeq r4, r4, r8, lsr #2 │ │ │ │ + addseq r3, fp, r4, ror sp │ │ │ │ + addeq r3, r4, ip, asr #29 │ │ │ │ + addeq r3, r4, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 38d100 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 38d104 │ │ │ │ ldr r1, [pc, #72] @ 38d108 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r4, [r0, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, fp, r4, asr #30 │ │ │ │ - umulleq r4, r4, ip, r0 @ │ │ │ │ - strheq r4, [r4], r8 │ │ │ │ + addseq r3, fp, r4, lsl #26 │ │ │ │ + addeq r3, r4, ip, asr lr │ │ │ │ + addeq r3, r4, r8, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 38d15c │ │ │ │ ldr r2, [pc, #56] @ 38d160 │ │ │ │ ldr r1, [pc, #56] @ 38d164 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r2, r0, #108 @ 0x6c │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 38d2c0 │ │ │ │ - @ instruction: 0x009b3ed8 │ │ │ │ - addeq r4, r4, r0, lsr r0 │ │ │ │ - addeq r4, r4, ip, asr #32 │ │ │ │ + umullseq r3, fp, r8, ip │ │ │ │ + strdeq r3, [r4], r0 │ │ │ │ + addeq r3, r4, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 38d1d8 │ │ │ │ ldr r2, [pc, #88] @ 38d1dc │ │ │ │ ldr r1, [pc, #88] @ 38d1e0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ mov r3, r0 │ │ │ │ and r1, r2, #127 @ 0x7f │ │ │ │ add r1, r0, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ ldrb r0, [r1, #144] @ 0x90 │ │ │ │ strb r2, [r3, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, fp, ip, ror lr │ │ │ │ - ldrdeq r3, [r4], r4 │ │ │ │ - strdeq r3, [r4], r0 │ │ │ │ + addseq r3, fp, ip, lsr ip │ │ │ │ + umulleq r3, r4, r4, sp │ │ │ │ + @ instruction: 0x00843db0 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r0, #5 │ │ │ │ @@ -279273,15 +279273,15 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #44] @ 38d2bc │ │ │ │ rsb r1, r1, r1, lsl #7 │ │ │ │ lsl r3, r1, #1 │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r3, #3 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ @@ -279366,15 +279366,15 @@ │ │ │ │ umull r9, r3, r0, r2 │ │ │ │ mla r6, r2, ip, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, #948 @ 0x3b4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ ldr r3, [pc, #964] @ 38d7dc │ │ │ │ cmp r9, r3 │ │ │ │ sbcs r6, r6, #152 @ 0x98 │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp r5, #4096 @ 0x1000 │ │ │ │ orrcs r6, r6, #1 │ │ │ │ @@ -279607,24 +279607,24 @@ │ │ │ │ strbne r1, [sl, r2] │ │ │ │ b 38d73c │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [r1], -r8 │ │ │ │ tsteq r7, r4, lsl #22 │ │ │ │ - umulleq r3, r4, r4, lr │ │ │ │ + addeq r3, r4, r4, asr ip │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ strls r0, [r0], r0 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - addseq r3, fp, ip, lsr #18 │ │ │ │ + addseq r3, fp, ip, ror #13 │ │ │ │ ldrdeq fp, [r7, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq r3, r4, r8, r3 │ │ │ │ + addeq r3, r4, r8, asr r1 │ │ │ │ add r3, r3, #24 │ │ │ │ cmp r3, r7 │ │ │ │ beq 38d848 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ bcc 38d7f8 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -280085,23 +280085,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 38df5c │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq r0, [r4], r0 @ │ │ │ │ + @ instruction: 0x008401b0 │ │ │ │ ldrsbeq lr, [r5], #244 @ 0xf4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ @@ -280170,15 +280170,15 @@ │ │ │ │ bic r0, r0, #65280 @ 0xff00 │ │ │ │ eor r1, r3, r9, ror #8 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, sl │ │ │ │ str r2, [sp, #28] │ │ │ │ eor r0, r0, fp, ror #8 │ │ │ │ add r2, sp, #24 │ │ │ │ - bl 8f1278 │ │ │ │ + bl 8f1038 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ ldr ip, [sp, #20] │ │ │ │ cmp ip, r3 │ │ │ │ cmpeq r7, r2 │ │ │ │ bne 38e12c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ @@ -280214,15 +280214,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ str sl, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f10b0 │ │ │ │ b 38e0e8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r7, r0, ror #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ tsteq r7, r4, lsl sp │ │ │ │ @@ -280259,15 +280259,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mul r2, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f10b0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -280344,33 +280344,33 @@ │ │ │ │ ldr r1, [pc, #80] @ 38e370 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addeq r2, r4, r0, ror #30 │ │ │ │ + addeq r2, r4, r0, lsr #26 │ │ │ │ @ instruction: 0xfffffc84 │ │ │ │ - addeq r2, r4, ip, asr #30 │ │ │ │ - ldrdeq r2, [r4], r0 │ │ │ │ - addseq r2, fp, r8, lsl pc │ │ │ │ - @ instruction: 0x00842eb0 │ │ │ │ + addeq r2, r4, ip, lsl #26 │ │ │ │ + umulleq r2, r4, r0, ip │ │ │ │ + @ instruction: 0x009b2cd8 │ │ │ │ + addeq r2, r4, r0, ror ip │ │ │ │ ldr r0, [pc, #4] @ 38e380 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq lr, r5, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 38e414 │ │ │ │ mov r5, r1 │ │ │ │ @@ -280379,15 +280379,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #84] @ 38e420 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -280400,17 +280400,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r2, fp, r0, lsr #29 │ │ │ │ - addeq r2, r4, r4, lsl #29 │ │ │ │ - addeq r2, r4, r4, ror lr │ │ │ │ + addseq r2, fp, r0, ror #24 │ │ │ │ + addeq r2, r4, r4, asr #24 │ │ │ │ + addeq r2, r4, r4, lsr ip │ │ │ │ smlalseq lr, r5, r8, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 38e4ac │ │ │ │ ldr r2, [pc, #112] @ 38e4b0 │ │ │ │ @@ -280418,15 +280418,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #80] @ 38e4b8 │ │ │ │ ldr lr, [pc, #80] @ 38e4bc │ │ │ │ ldr ip, [pc, #80] @ 38e4c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #80 @ 0x50 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ @@ -280437,69 +280437,69 @@ │ │ │ │ ldr r1, [pc, #48] @ 38e4c4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9282c4 │ │ │ │ - addseq r2, fp, r8, lsl #28 │ │ │ │ - addeq r5, r2, r8, asr #20 │ │ │ │ - addeq r4, r5, r4, lsr #21 │ │ │ │ + b 928084 │ │ │ │ + addseq r2, fp, r8, asr #23 │ │ │ │ + addeq r5, r2, r8, lsl #16 │ │ │ │ + addeq r4, r5, r4, ror #16 │ │ │ │ ldrsheq lr, [r5], #168 @ 0xa8 @ │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ - ldrdeq r2, [r4], ip │ │ │ │ + umulleq r2, r4, ip, fp │ │ │ │ smlabbeq r3, ip, r0, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 38e520 │ │ │ │ ldr r2, [pc, #64] @ 38e524 │ │ │ │ ldr r1, [pc, #64] @ 38e528 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r2, fp, r0, ror #26 │ │ │ │ - addeq r2, r4, r8, asr #26 │ │ │ │ - addeq r2, r4, ip, lsr sp │ │ │ │ + addseq r2, fp, r0, lsr #22 │ │ │ │ + addeq r2, r4, r8, lsl #22 │ │ │ │ + strdeq r2, [r4], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 38e578 │ │ │ │ ldr r2, [pc, #52] @ 38e57c │ │ │ │ ldr r1, [pc, #52] @ 38e580 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #12 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [r0, #756] @ 0x2f4 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 38e210 │ │ │ │ - @ instruction: 0x009b2cfc │ │ │ │ - addeq r2, r4, r4, ror #25 │ │ │ │ - ldrdeq r2, [r4], r8 │ │ │ │ + @ instruction: 0x009b2abc │ │ │ │ + addeq r2, r4, r4, lsr #21 │ │ │ │ + umulleq r2, r4, r8, sl │ │ │ │ andeq r0, r0, r0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmp r7, #1 │ │ │ │ @@ -289004,23 +289004,23 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ cmp r1, r2 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, r3 │ │ │ │ beq 396aa8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8e4020 │ │ │ │ + bl 8e3de0 │ │ │ │ add r1, r5, #17152 @ 0x4300 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r6, r6, r1, lsl #2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8e4200 │ │ │ │ + b 8e3fc0 │ │ │ │ ldrb r1, [r0, #376] @ 0x178 │ │ │ │ ands r1, r1, #1 │ │ │ │ beq 396a80 │ │ │ │ ldrb r1, [r0, #893] @ 0x37d │ │ │ │ and r3, r1, #20 │ │ │ │ cmp r3, #20 │ │ │ │ beq 396a7c │ │ │ │ @@ -289030,15 +289030,15 @@ │ │ │ │ b 396a80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 8dcbec │ │ │ │ + bl 8dc9ac │ │ │ │ ldrb r3, [r4, #392] @ 0x188 │ │ │ │ and r3, r3, #68 @ 0x44 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ add r3, r4, #73728 @ 0x12000 │ │ │ │ beq 396b14 │ │ │ │ ldr r1, [r3, #3892] @ 0xf34 │ │ │ │ ldr r2, [r3, #3896] @ 0xf38 │ │ │ │ @@ -289046,21 +289046,21 @@ │ │ │ │ beq 396b48 │ │ │ │ ldr r3, [r3, #3932] @ 0xf5c │ │ │ │ cmp r3, #32 │ │ │ │ beq 396bac │ │ │ │ add r4, r4, #68608 @ 0x10c00 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ mov r1, #0 │ │ │ │ - bl 8e4020 │ │ │ │ + bl 8e3de0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 8e4020 │ │ │ │ + bl 8e3de0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8e0f8c │ │ │ │ + b 8e0d4c │ │ │ │ ldrb r1, [r4, #893] @ 0x37d │ │ │ │ and r2, r1, #20 │ │ │ │ cmp r2, #20 │ │ │ │ beq 396b14 │ │ │ │ tst r1, #2 │ │ │ │ bne 396b14 │ │ │ │ ldrb r2, [r4, #887] @ 0x377 │ │ │ │ @@ -289077,40 +289077,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 396a3c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 396a3c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 8e0f8c │ │ │ │ + b 8e0d4c │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ beq 396b20 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ - bl 8e3dc0 │ │ │ │ + bl 8e3b80 │ │ │ │ b 396b20 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ bne 396b88 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3db4 │ │ │ │ + bl 8e3b74 │ │ │ │ b 396b88 │ │ │ │ ldr r3, [pc, #100] @ 396c80 │ │ │ │ ldr r2, [pc, #100] @ 396c84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -289123,25 +289123,25 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 396c88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ smlatteq r7, r8, r1, r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq sl, r3, r8, lsr #12 │ │ │ │ + addeq sl, r3, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ subs sl, r2, #0 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ @@ -289155,15 +289155,15 @@ │ │ │ │ add fp, r0, #65536 @ 0x10000 │ │ │ │ add r7, r0, #8 │ │ │ │ b 396cf0 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ add r6, r6, #1 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 8e2840 │ │ │ │ + bl 8e2600 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ beq 396d5c │ │ │ │ ldr r3, [fp, #3768] @ 0xeb8 │ │ │ │ mov r0, r7 │ │ │ │ and r2, r5, r3 │ │ │ │ add r4, r2, r8 │ │ │ │ @@ -289174,23 +289174,23 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ ble 396cd0 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8e2840 │ │ │ │ + bl 8e2600 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r6, r6, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8e2840 │ │ │ │ + bl 8e2600 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ bne 396cf0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -289225,15 +289225,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 396db4 │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e2840 │ │ │ │ + bl 8e2600 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -289272,26 +289272,26 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 396e60 │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e2840 │ │ │ │ + bl 8e2600 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 396ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq r6, r5, ip, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #216] @ 396fd8 │ │ │ │ ldr r2, [pc, #216] @ 396fdc │ │ │ │ @@ -289299,25 +289299,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #184] @ 396fe4 │ │ │ │ ldr r1, [pc, #184] @ 396fe8 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #152] @ 396fec │ │ │ │ ldr r2, [pc, #152] @ 396ff0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #148] @ 396ff4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [pc, #144] @ 396ff8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -289334,34 +289334,34 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq sl, sl, ip, asr r6 │ │ │ │ - addeq ip, r1, r8, lsl #31 │ │ │ │ - addeq fp, r4, r4, ror #31 │ │ │ │ - addeq fp, r2, r8, ror r1 │ │ │ │ - umulleq r2, r2, ip, fp @ │ │ │ │ - addeq sl, r3, ip, asr r3 │ │ │ │ + addseq sl, sl, ip, lsl r4 │ │ │ │ + addeq ip, r1, r8, asr #26 │ │ │ │ + addeq fp, r4, r4, lsr #27 │ │ │ │ + addeq sl, r2, r8, lsr pc │ │ │ │ + addeq r2, r2, ip, asr r9 │ │ │ │ + addeq sl, r3, ip, lsl r1 │ │ │ │ andeq r1, r2, ip, asr #8 │ │ │ │ adcseq r1, r8, r3, lsl r0 │ │ │ │ - addeq sl, r3, r0, ror #6 │ │ │ │ + addeq sl, r3, r0, lsr #2 │ │ │ │ rscseq r6, r5, r8, rrx │ │ │ │ tsteq r3, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ @@ -289441,22 +289441,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 397534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 397078 │ │ │ │ ldrb r9, [r7, #1164] @ 0x48c │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 397064 │ │ │ │ add r3, r7, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ @@ -289555,15 +289555,15 @@ │ │ │ │ ldr r3, [pc, #544] @ 39752c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 397058 │ │ │ │ ldr r0, [pc, #548] @ 397544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 397058 │ │ │ │ add r0, r7, #65536 @ 0x10000 │ │ │ │ ldrb r3, [r0, #3778] @ 0xec2 │ │ │ │ add r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #5 │ │ │ │ strbne r3, [r0, #3778] @ 0xec2 │ │ │ │ @@ -289627,15 +289627,15 @@ │ │ │ │ ldr r3, [pc, #256] @ 39752c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 397058 │ │ │ │ ldr r0, [pc, #264] @ 397548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 397058 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq 397480 │ │ │ │ bhi 3972f0 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq 397480 │ │ │ │ bhi 397500 │ │ │ │ @@ -289655,55 +289655,55 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 397064 │ │ │ │ ldr r0, [pc, #164] @ 39754c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 397078 │ │ │ │ add r1, r7, r1 │ │ │ │ ldrb r9, [r1, #1165] @ 0x48d │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 397064 │ │ │ │ ldr r3, [pc, #88] @ 39752c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 397058 │ │ │ │ ldr r0, [pc, #104] @ 397550 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 397058 │ │ │ │ ldrb r9, [r7, #1138] @ 0x472 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ mov r5, r9 │ │ │ │ b 397064 │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ beq 397470 │ │ │ │ b 397304 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatteq r7, r0, sp, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01071db8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r7, r4, sp, r1 │ │ │ │ - addseq sl, sl, ip, ror r1 │ │ │ │ + addseq r9, sl, ip, lsr pc │ │ │ │ andeq r3, r0, ip, lsl #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sl, r3, ip, asr #3 │ │ │ │ + addeq r9, r3, ip, lsl #31 │ │ │ │ andeq r5, r0, pc, lsl r2 │ │ │ │ - addseq sl, sl, r6, asr r0 │ │ │ │ - @ instruction: 0x009a9fdf │ │ │ │ - addeq r9, r3, r0, asr #31 │ │ │ │ - addeq r9, r3, r0, asr #29 │ │ │ │ - addeq r9, r3, ip, asr #29 │ │ │ │ - addeq r9, r3, r8, lsr lr │ │ │ │ + addseq r9, sl, r6, lsl lr │ │ │ │ + umullseq r9, sl, pc, sp @ │ │ │ │ + addeq r9, r3, r0, lsl #27 │ │ │ │ + addeq r9, r3, r0, lsl #25 │ │ │ │ + addeq r9, r3, ip, lsl #25 │ │ │ │ + strdeq r9, [r3], r8 │ │ │ │ ldrb r3, [r0, #387] @ 0x183 │ │ │ │ tst r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr ip, [r0, #2692] @ 0xa84 │ │ │ │ ands r3, r3, #4 │ │ │ │ @@ -290609,20 +290609,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 3983ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r9, sl, r8, lsl #4 │ │ │ │ - addeq r9, r3, ip, lsr r0 │ │ │ │ - addeq r9, r3, r0, asr r0 │ │ │ │ - addseq r9, sl, r4, ror #3 │ │ │ │ - addeq r9, r3, r8, lsl r0 │ │ │ │ - addeq r9, r3, r4, asr #32 │ │ │ │ + addseq r8, sl, r8, asr #31 │ │ │ │ + strdeq r8, [r3], ip │ │ │ │ + addeq r8, r3, r0, lsl lr │ │ │ │ + addseq r8, sl, r4, lsr #31 │ │ │ │ + ldrdeq r8, [r3], r8 @ │ │ │ │ + addeq r8, r3, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r3, r0, #73728 @ 0x12000 │ │ │ │ ldr r3, [r3, #3900] @ 0xf3c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -294358,18 +294358,18 @@ │ │ │ │ ldr r3, [r7, #3932] @ 0xf5c │ │ │ │ add r6, r4, #65536 @ 0x10000 │ │ │ │ cmp r3, #32 │ │ │ │ beq 39be9c │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #360 @ 0x168 │ │ │ │ - bl 8e4020 │ │ │ │ + bl 8e3de0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #528 @ 0x210 │ │ │ │ - bl 8e4020 │ │ │ │ + bl 8e3de0 │ │ │ │ mov r2, #15 │ │ │ │ strb r2, [r4, #375] @ 0x177 │ │ │ │ ldr r3, [r7, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 39bec4 │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ strb r2, [r4, #400] @ 0x190 │ │ │ │ @@ -294394,15 +294394,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 39be20 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r3, [r6, #3088] @ 0xc10 │ │ │ │ - bl 8e3dc0 │ │ │ │ + bl 8e3b80 │ │ │ │ b 39be20 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ strb r1, [r4, #400] @ 0x190 │ │ │ │ mvn r1, #103 @ 0x67 │ │ │ │ strb r2, [r4, #906] @ 0x38a │ │ │ │ strb r1, [r4, #384] @ 0x180 │ │ │ │ mov r2, #32 │ │ │ │ @@ -296881,15 +296881,15 @@ │ │ │ │ ldr r3, [pc, #164] @ 39e628 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 39e59c │ │ │ │ ldr r0, [pc, #148] @ 39e62c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r0, #15 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -296901,33 +296901,33 @@ │ │ │ │ ldr r3, [pc, #84] @ 39e628 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 39e59c │ │ │ │ ldr r0, [pc, #72] @ 39e630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 39e59c │ │ │ │ mov r0, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r6, r4, lsl r9 │ │ │ │ - addseq r2, sl, r9, lsr #28 │ │ │ │ + addseq r2, sl, r9, ror #23 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r2, r3, r4, asr lr │ │ │ │ - addeq r2, r3, r4, lsl #28 │ │ │ │ + addeq r2, r3, r4, lsl ip │ │ │ │ + addeq r2, r3, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #340] @ 39e7a4 │ │ │ │ mov r8, r3 │ │ │ │ @@ -319518,47 +319518,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3b47c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3b4538 │ │ │ │ ldr r0, [pc, #80] @ 3b47c8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3b4538 │ │ │ │ ldr r0, [pc, #60] @ 3b47cc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3b451c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r5, r8, lsr r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq ip, r8, r0, asr lr │ │ │ │ + addseq ip, r8, r0, lsl ip │ │ │ │ tsteq r5, r0, lsr #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq r5, r4, r8, r4 │ │ │ │ andeq r5, r0, r0, asr #10 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq ip, [r1], r4 │ │ │ │ - strdeq ip, [r1], ip @ │ │ │ │ - addeq ip, r1, r4, lsl #25 │ │ │ │ + umulleq ip, r1, r4, sl │ │ │ │ + @ instruction: 0x0081cabc │ │ │ │ + addeq ip, r1, r4, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #392] @ 0x188 │ │ │ │ add lr, r0, #65536 @ 0x10000 │ │ │ │ ldr ip, [lr, #3768] @ 0xeb8 │ │ │ │ @@ -319673,22 +319673,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 3b49d0 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 3b4968 │ │ │ │ ldr r0, [pc, #28] @ 3b49d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3b4968 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 3b44b0 │ │ │ │ b 3b496c │ │ │ │ tsteq r5, r0, asr r5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq ip, r1, ip, ror #21 │ │ │ │ + addeq ip, r1, ip, lsr #17 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r3 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ and ip, r3, #31 │ │ │ │ ldr r3, [pc, #548] @ 3b4c18 │ │ │ │ mov lr, ip │ │ │ │ @@ -320580,22 +320580,22 @@ │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ add r6, r0, #73728 @ 0x12000 │ │ │ │ add fp, fp, #820 @ 0x334 │ │ │ │ add r8, r0, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 3b5864 │ │ │ │ stm sp, {r1, r9} │ │ │ │ - bl 8e2840 │ │ │ │ + bl 8e2600 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8e2840 │ │ │ │ + bl 8e2600 │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ ldr ip, [r5, #3864] @ 0xf18 │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r2, [r6, #3900] @ 0xf3c │ │ │ │ add sl, fp, ip │ │ │ │ @@ -320640,15 +320640,15 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ bgt 3b57e0 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 8e2840 │ │ │ │ + bl 8e2600 │ │ │ │ b 3b5804 │ │ │ │ ldr r3, [r6, #3896] @ 0xf38 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3b592c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -320879,15 +320879,15 @@ │ │ │ │ ldr r3, [pc, #3128] @ 3b68b4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3b5ab0 │ │ │ │ ldr r0, [pc, #3112] @ 3b68b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3b5ab0 │ │ │ │ ldr r2, [r6, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne 3b5ad4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #3900] @ 0xf3c │ │ │ │ ldr r2, [pc, #3080] @ 3b68bc │ │ │ │ @@ -320948,15 +320948,15 @@ │ │ │ │ add r6, r4, #73728 @ 0x12000 │ │ │ │ bic r8, r8, #52 @ 0x34 │ │ │ │ strb r8, [r5, #3884] @ 0xf2c │ │ │ │ mov r1, r7 │ │ │ │ str r9, [r6, #3892] @ 0xf34 │ │ │ │ str r9, [r6, #3896] @ 0xf38 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ tst sl, #1 │ │ │ │ addne r0, r0, #31 │ │ │ │ asrne r7, r0, #5 │ │ │ │ addeq r0, r0, #7 │ │ │ │ asreq r7, r0, #3 │ │ │ │ ldr r3, [r5, #3856] @ 0xf10 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ @@ -320982,15 +320982,15 @@ │ │ │ │ ldr r3, [pc, #2716] @ 3b68b4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b5ab0 │ │ │ │ ldr r0, [pc, #2720] @ 3b68cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3b5ab0 │ │ │ │ mov r7, #3 │ │ │ │ b 3b5be8 │ │ │ │ tst r8, #8 │ │ │ │ bne 3b60a4 │ │ │ │ ldr r3, [pc, #2692] @ 3b68d0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -321048,41 +321048,41 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #3864] @ 0xf18 │ │ │ │ sub r0, r9, r7 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl bb1798 │ │ │ │ + bl bb1558 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ mov r9, r0 │ │ │ │ sub r0, sl, r7 │ │ │ │ - bl bb1798 │ │ │ │ + bl bb1558 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #3856] @ 0xf10 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ bge 3b5fcc │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ rsb r1, r2, #1 │ │ │ │ add r3, r3, r1 │ │ │ │ add r9, r9, #1 │ │ │ │ add sl, sl, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -321138,15 +321138,15 @@ │ │ │ │ ldr r3, [pc, #2092] @ 3b68b4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3b5ab0 │ │ │ │ ldr r0, [pc, #2120] @ 3b68e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3b5ab0 │ │ │ │ cmp r7, #2 │ │ │ │ bgt 3b64bc │ │ │ │ ldr r3, [pc, #2100] @ 3b68e8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ @@ -321317,15 +321317,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -321338,15 +321338,15 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 3b6908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 3b5bcc │ │ │ │ cmp r7, #2 │ │ │ │ ldrb r3, [r5, #3776] @ 0xec0 │ │ │ │ ldrb r1, [r5, #3777] @ 0xec1 │ │ │ │ beq 3b66a0 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -321409,15 +321409,15 @@ │ │ │ │ ldr r3, [pc, #1008] @ 3b68b4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b5ab0 │ │ │ │ ldr r0, [pc, #1088] @ 3b6918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3b5ab0 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1072] @ 3b691c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ ldr r3, [r3, #1768] @ 0x6e8 │ │ │ │ str r3, [r5, #3888] @ 0xf30 │ │ │ │ @@ -321554,22 +321554,22 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 3b5bcc │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r9, r0, r9 │ │ │ │ cmp r9, ip │ │ │ │ bgt 3b5fe0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -321591,15 +321591,15 @@ │ │ │ │ ldr r1, [r5, #3876] @ 0xf24 │ │ │ │ mov r0, r4 │ │ │ │ blx fp │ │ │ │ cmp r9, r8 │ │ │ │ blt 3b6008 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, r6 │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r5, #3856] @ 0xf10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2d6cf8 │ │ │ │ @@ -321657,45 +321657,45 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, ip, ror #6 │ │ │ │ tsteq r5, r8, lsl r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tstpeq r3, r0, ror pc @ p-variant is OBSOLETE │ │ │ │ smlalseq r7, r3, r4, r3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq fp, r1, r4, lsr #20 │ │ │ │ + addeq fp, r1, r4, ror #15 │ │ │ │ tsteq r5, r0, asr r1 │ │ │ │ tstpeq r3, r4, ror #28 @ p-variant is OBSOLETE │ │ │ │ smlalseq r7, r3, r4, r2 │ │ │ │ tsteq r5, r8, lsr #32 │ │ │ │ - @ instruction: 0x0081b7b8 │ │ │ │ + addeq fp, r1, r8, ror r5 │ │ │ │ tstpeq r3, ip, asr sp @ p-variant is OBSOLETE │ │ │ │ rscseq r7, r3, r0, lsl #3 │ │ │ │ @ instruction: 0xfffe5054 │ │ │ │ @ instruction: 0xfffe2618 │ │ │ │ smlatbeq r5, r4, sp, r2 │ │ │ │ - addeq fp, r1, r4, ror r5 │ │ │ │ + addeq fp, r1, r4, lsr r3 │ │ │ │ @ instruction: 0x0113faf4 │ │ │ │ rscseq r6, r3, r0, lsl pc │ │ │ │ tstpeq r3, r4, lsr #20 @ p-variant is OBSOLETE │ │ │ │ rscseq r6, r3, r4, asr lr │ │ │ │ strdeq r2, [r5, -r0] │ │ │ │ rscseq r6, r3, r4, asr #26 │ │ │ │ andeq r1, r0, r4, lsr #8 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, r1, r8, lsl #2 │ │ │ │ + addeq sl, r1, r8, asr #29 │ │ │ │ tstpeq r3, r4, ror r7 @ p-variant is OBSOLETE │ │ │ │ rscseq r6, r3, r4, lsr #23 │ │ │ │ rscseq r6, r3, r0, lsl #23 │ │ │ │ - addeq fp, r1, ip, ror #2 │ │ │ │ + addeq sl, r1, ip, lsr #30 │ │ │ │ rscseq r6, r3, r0, lsl #22 │ │ │ │ rscseq r6, r3, r8, lsr sl │ │ │ │ - addeq sl, r1, ip, asr #28 │ │ │ │ - addseq sl, r8, r4, ror #25 │ │ │ │ - addeq sl, r1, r4, lsl fp │ │ │ │ - strdeq sl, [r1], r8 │ │ │ │ + addeq sl, r1, ip, lsl #24 │ │ │ │ + addseq sl, r8, r4, lsr #21 │ │ │ │ + ldrdeq sl, [r1], r4 │ │ │ │ + @ instruction: 0x0081abb8 │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1052] @ 3b6d6c │ │ │ │ ldr r3, [pc, #1052] @ 3b6d70 │ │ │ │ @@ -321776,15 +321776,15 @@ │ │ │ │ bne 3b6ccc │ │ │ │ ldr r0, [pc, #780] @ 3b6d90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [pc, #756] @ 3b6d94 │ │ │ │ add r5, r5, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ and r3, r3, r8 │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ ldr r2, [pc, #736] @ 3b6d98 │ │ │ │ @@ -321882,22 +321882,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 3b6db0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3b6994 │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ strb r8, [r5, #931] @ 0x3a3 │ │ │ │ tst r3, #4 │ │ │ │ beq 3b6cd0 │ │ │ │ ands r1, r6, #4 │ │ │ │ bne 3b6cd0 │ │ │ │ @@ -321943,15 +321943,15 @@ │ │ │ │ add r4, r5, r4 │ │ │ │ and r8, r8, #31 │ │ │ │ strb r8, [r4, #882] @ 0x372 │ │ │ │ b 3b6ab0 │ │ │ │ ldr r0, [pc, #144] @ 3b6dbc │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3b6994 │ │ │ │ ldr ip, [r2, #3896] @ 0xf38 │ │ │ │ cmp r0, ip │ │ │ │ streq r1, [r2, #3900] @ 0xf3c │ │ │ │ bne 3b6c98 │ │ │ │ b 3b6ab0 │ │ │ │ ldr r3, [pc, #64] @ 3b6d94 │ │ │ │ @@ -321962,31 +321962,31 @@ │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ strb r8, [r2, #3776] @ 0xec0 │ │ │ │ b 3b6ab0 │ │ │ │ @ instruction: 0x010524b4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01052494 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq sl, r8, sp, asr #19 │ │ │ │ + addseq sl, r8, sp, lsl #15 │ │ │ │ cmpeq r5, #63 @ 0x3f │ │ │ │ ldrdeq r3, [r0], -fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlatbeq r5, r4, r3, r2 │ │ │ │ - ldrdeq sl, [r1], r0 │ │ │ │ + umulleq sl, r1, r0, sl │ │ │ │ andeq r3, r0, r8, lsl r3 │ │ │ │ tsteq r5, ip, asr #6 │ │ │ │ smlatteq r5, ip, r2, r2 │ │ │ │ smlatbeq r5, ip, r2, r2 │ │ │ │ tsteq r5, r0, asr #4 │ │ │ │ andeq r4, r0, r8, lsl #21 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq sl, r1, r0, sl │ │ │ │ + addeq sl, r1, r0, asr r8 │ │ │ │ tsteq r5, r4, asr r1 │ │ │ │ tsteq r5, ip, lsl r1 │ │ │ │ - strdeq sl, [r1], r8 │ │ │ │ + @ instruction: 0x0081a7b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1884] @ 3b7534 │ │ │ │ ldr r3, [pc, #1884] @ 3b7538 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -322047,22 +322047,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 3b7558 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3b6e18 │ │ │ │ ldr r3, [pc, #1620] @ 3b7550 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3b6e38 │ │ │ │ ldr r2, [pc, #1612] @ 3b755c │ │ │ │ @@ -322076,15 +322076,15 @@ │ │ │ │ bne 3b6fb0 │ │ │ │ ldr r0, [pc, #1580] @ 3b7560 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r2, [pc, #1556] @ 3b7564 │ │ │ │ ldr r3, [pc, #1508] @ 3b7538 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -322454,28 +322454,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r2, r5 │ │ │ │ moveq r1, #38 @ 0x26 │ │ │ │ beq 3b6f74 │ │ │ │ b 3b6fb0 │ │ │ │ ldr r0, [pc, #180] @ 3b75e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3b6e18 │ │ │ │ tsteq r5, ip, lsr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r5, ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq sl, r8, r0, ror #10 │ │ │ │ + addseq sl, r8, r0, lsr #6 │ │ │ │ smlabteq r5, r4, pc, r1 @ │ │ │ │ andeq r5, r0, r0, asr #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sl, r1, r0, asr r5 │ │ │ │ + addeq sl, r1, r0, lsl r3 │ │ │ │ strdeq r1, [r5, -r4] │ │ │ │ - addeq sl, r1, r4, asr r8 │ │ │ │ + addeq sl, r1, r4, lsl r6 │ │ │ │ @ instruction: 0x01051eb4 │ │ │ │ tsteq r5, r8, ror lr │ │ │ │ tsteq r5, r8, asr #28 │ │ │ │ tsteq r5, r8, lsl lr │ │ │ │ smlatteq r5, r8, sp, r1 │ │ │ │ @ instruction: 0x01051db8 │ │ │ │ smlabbeq r5, r8, sp, r1 │ │ │ │ @@ -322499,15 +322499,15 @@ │ │ │ │ tsteq r5, r8, lsr #20 │ │ │ │ strdeq r1, [r5, -r8] │ │ │ │ smlabteq r5, r8, r9, r1 │ │ │ │ @ instruction: 0x01051998 │ │ │ │ tsteq r5, r8, ror #18 │ │ │ │ tsteq r5, r8, lsr r9 │ │ │ │ tsteq r5, r8, lsl #18 │ │ │ │ - addeq r9, r1, ip, asr #30 │ │ │ │ + addeq r9, r1, ip, lsl #26 │ │ │ │ add r1, r0, #65536 @ 0x10000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [r1, #3768] @ 0xeb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and lr, r4, r2 │ │ │ │ ldrb r2, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ @@ -322564,15 +322564,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [r1, lr] │ │ │ │ mov r2, lr │ │ │ │ strd r4, [sp, #12] │ │ │ │ add r0, ip, #8 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r3, #0 │ │ │ │ - b 8e2840 │ │ │ │ + b 8e2600 │ │ │ │ cmp r0, #1 │ │ │ │ and lr, r4, lr, lsl #4 │ │ │ │ bhi 3b76c0 │ │ │ │ mov r2, lr │ │ │ │ mov r0, ip │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 396e1c │ │ │ │ @@ -322642,15 +322642,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #204] @ 3b78e4 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ lsr r3, r1, #15 │ │ │ │ orr r3, r3, ip, lsl #17 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ add r3, r3, #65536 @ 0x10000 │ │ │ │ ldr r2, [r3, #3788] @ 0xecc │ │ │ │ lsl r1, r1, #17 │ │ │ │ lsr r1, r1, #17 │ │ │ │ @@ -322680,27 +322680,27 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strb r5, [r3, r2] │ │ │ │ add r0, r4, #8 │ │ │ │ strd r6, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 8e2840 │ │ │ │ + b 8e2600 │ │ │ │ cmp lr, #1 │ │ │ │ and r2, ip, r2, lsl #4 │ │ │ │ bhi 3b7894 │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 396e1c │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 396d78 │ │ │ │ smlatteq r5, r0, r6, r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r9, r1, r8, lsr #31 │ │ │ │ + addeq r9, r1, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ ldr r2, [pc, #1496] @ 3b7edc │ │ │ │ adc r8, r3, #0 │ │ │ │ @@ -322923,15 +322923,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3b7bec │ │ │ │ ldr r0, [pc, #676] @ 3b7f18 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ mov r0, r5 │ │ │ │ bl 396ad4 │ │ │ │ ldrb r1, [r5, #368] @ 0x170 │ │ │ │ add r1, r5, r1 │ │ │ │ strb r7, [r1, #369] @ 0x171 │ │ │ │ b 3b7940 │ │ │ │ add r1, r5, r1 │ │ │ │ @@ -323044,28 +323044,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3b7f38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3b7998 │ │ │ │ ldr r0, [pc, #172] @ 3b7f3c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3b7998 │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ add r1, r5, #1424 @ 0x590 │ │ │ │ add r0, r3, #1424 @ 0x590 │ │ │ │ add r1, r1, #5 │ │ │ │ add r0, r0, #12 │ │ │ │ bl 27d9c0 │ │ │ │ @@ -323079,34 +323079,34 @@ │ │ │ │ strb r3, [r5, #1172] @ 0x494 │ │ │ │ b 3b7940 │ │ │ │ strdeq r1, [r5, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r1, [r5, -r0] │ │ │ │ @ instruction: 0x010514bc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r9, r8, lr, asr #20 │ │ │ │ - addseq r9, r8, r4, ror #20 │ │ │ │ + addseq r9, r8, lr, lsl #16 │ │ │ │ + addseq r9, r8, r4, lsr #16 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ smlabteq r5, r0, r3, r1 │ │ │ │ - addseq r9, r8, r4, lsl #20 │ │ │ │ + addseq r9, r8, r4, asr #15 │ │ │ │ tsteq r5, ip, lsr #6 │ │ │ │ tsteq r5, ip, lsr r2 │ │ │ │ - @ instruction: 0x009898b1 │ │ │ │ + addseq r9, r8, r1, ror r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ @ instruction: 0x010511b4 │ │ │ │ - addeq r9, r1, r4, ror #23 │ │ │ │ + addeq r9, r1, r4, lsr #19 │ │ │ │ tsteq r5, r0, asr #2 │ │ │ │ - addeq r9, r1, r4, lsr #23 │ │ │ │ + addeq r9, r1, r4, ror #18 │ │ │ │ andeq r6, r0, r8, lsl #3 │ │ │ │ smlabteq r5, r0, r0, r1 │ │ │ │ tsteq r5, r4, lsr r0 │ │ │ │ andeq r5, r0, r0, asr r3 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, r1, r4, ror r9 │ │ │ │ - umulleq r9, r1, r8, r9 │ │ │ │ + addeq r9, r1, r4, lsr r7 │ │ │ │ + addeq r9, r1, r8, asr r7 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ ldr r2, [sp] │ │ │ │ bcc 3b7f60 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ @@ -323189,153 +323189,153 @@ │ │ │ │ add r2, r7, #2016 @ 0x7e0 │ │ │ │ mov sl, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r0, fp │ │ │ │ - bl 8e391c │ │ │ │ + bl 8e36dc │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ add r6, r4, #68608 @ 0x10c00 │ │ │ │ ldr r2, [pc, #688] @ 3b837c │ │ │ │ add fp, r6, #24 │ │ │ │ mov r8, #131072 @ 0x20000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8dcc2c │ │ │ │ + bl 8dc9ec │ │ │ │ ldr r3, [pc, #656] @ 3b8380 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r6, #192 @ 0xc0 │ │ │ │ mov r8, r3 │ │ │ │ add r2, r7, #2064 @ 0x810 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ ldr r2, [pc, #580] @ 3b8384 │ │ │ │ add ip, r6, #360 @ 0x168 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 8dd4d8 │ │ │ │ + bl 8dd298 │ │ │ │ ldr r8, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e4020 │ │ │ │ + bl 8e3de0 │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8e3db4 │ │ │ │ + bl 8e3b74 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 3b8388 │ │ │ │ add r9, r6, #528 @ 0x210 │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8dd4d8 │ │ │ │ + bl 8dd298 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e4020 │ │ │ │ + bl 8e3de0 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8e3db4 │ │ │ │ + bl 8e3b74 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 8e3db4 │ │ │ │ + bl 8e3b74 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 8e37c4 │ │ │ │ + bl 8e3584 │ │ │ │ ldr r3, [pc, #372] @ 3b838c │ │ │ │ add r8, sl, #368 @ 0x170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ lsr r2, r3, #12 │ │ │ │ str r2, [sp, #12] │ │ │ │ lsl r3, r3, #20 │ │ │ │ add r2, r7, #2112 @ 0x840 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e391c │ │ │ │ + bl 8e36dc │ │ │ │ ldr r3, [pc, #308] @ 3b8390 │ │ │ │ add fp, sl, #536 @ 0x218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4194304 @ 0x400000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #2160 @ 0x870 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r0, fp │ │ │ │ - bl 8e391c │ │ │ │ + bl 8e36dc │ │ │ │ ldr r3, [pc, #252] @ 3b8394 │ │ │ │ add sl, sl, #704 @ 0x2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #2208 @ 0x8a0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r0, sl │ │ │ │ - bl 8e391c │ │ │ │ + bl 8e36dc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 3b834c │ │ │ │ add r3, pc, #124 @ 0x7c │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, #2097152 @ 0x200000 │ │ │ │ @@ -323371,22 +323371,22 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ eorseq pc, pc, r0, lsl #30 │ │ │ │ tsteq r3, r4, lsr #24 │ │ │ │ rscseq r4, r3, r0, lsl #31 │ │ │ │ - addeq r9, r1, ip, asr #16 │ │ │ │ - addeq r9, r1, ip, ror #15 │ │ │ │ - strdeq r9, [r1], r0 │ │ │ │ - addeq r9, r1, r0, lsr #15 │ │ │ │ - addeq r9, r1, r8, asr #14 │ │ │ │ - strdeq r9, [r1], r4 │ │ │ │ - addeq r9, r1, r4, asr #13 │ │ │ │ - umulleq r9, r1, ip, r6 │ │ │ │ + addeq r9, r1, ip, lsl #12 │ │ │ │ + addeq r9, r1, ip, lsr #11 │ │ │ │ + @ instruction: 0x008195b0 │ │ │ │ + addeq r9, r1, r0, ror #10 │ │ │ │ + addeq r9, r1, r8, lsl #10 │ │ │ │ + @ instruction: 0x008194b4 │ │ │ │ + addeq r9, r1, r4, lsl #9 │ │ │ │ + addeq r9, r1, ip, asr r4 │ │ │ │ @ instruction: 0xfffde554 │ │ │ │ @ instruction: 0xfffe61b4 │ │ │ │ @ instruction: 0xfffde5f8 │ │ │ │ @ instruction: 0xfffdf470 │ │ │ │ @ instruction: 0xfffdf228 │ │ │ │ @ instruction: 0xfffe3ac0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -323402,27 +323402,27 @@ │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #190 @ 0xbe │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r5, r0 │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r2, [pc, #456] @ 3b85d8 │ │ │ │ ldr r1, [pc, #456] @ 3b85dc │ │ │ │ add ip, r7, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [r5, #1924] @ 0x784 │ │ │ │ sub r3, r2, #4 │ │ │ │ bic r3, r3, #4 │ │ │ │ cmp r2, #16 │ │ │ │ cmpne r3, #0 │ │ │ │ movne sl, #1 │ │ │ │ moveq sl, #0 │ │ │ │ @@ -323462,41 +323462,41 @@ │ │ │ │ ldr r2, [pc, #272] @ 3b85e0 │ │ │ │ ldr r1, [pc, #272] @ 3b85e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ bl 2d6e98 │ │ │ │ add r6, r6, #67584 @ 0x10800 │ │ │ │ ldr r2, [pc, #224] @ 3b85e8 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r6, #872 @ 0x368 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #4072] @ 0xfe8 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8dcc2c │ │ │ │ + bl 8dc9ec │ │ │ │ add r1, r6, #368 @ 0x170 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ add r1, r6, #536 @ 0x218 │ │ │ │ mov r2, #16777216 @ 0x1000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 5175d0 │ │ │ │ cmp fp, #184 @ 0xb8 │ │ │ │ bne 3b8464 │ │ │ │ @@ -323511,32 +323511,32 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #84] @ 3b85f0 │ │ │ │ add r3, r7, #120 @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - umullseq r9, r8, ip, r1 │ │ │ │ - addeq r8, r1, r0, asr #31 │ │ │ │ - addeq r5, r1, r0, ror #26 │ │ │ │ - umulleq r9, r0, r4, ip │ │ │ │ - @ instruction: 0x008016b4 │ │ │ │ - rsbseq fp, pc, r8, asr #19 │ │ │ │ - addeq sl, r2, r4, lsr #20 │ │ │ │ - addeq r9, r1, r8, asr r4 │ │ │ │ - @ instruction: 0x008193b0 │ │ │ │ + addseq r8, r8, ip, asr pc │ │ │ │ + addeq r8, r1, r0, lsl #27 │ │ │ │ + addeq r5, r1, r0, lsr #22 │ │ │ │ + addeq r9, r0, r4, asr sl │ │ │ │ + addeq r1, r0, r4, ror r4 │ │ │ │ + rsbseq fp, pc, r8, lsl #15 │ │ │ │ + addeq sl, r2, r4, ror #15 │ │ │ │ + addeq r9, r1, r8, lsl r2 │ │ │ │ + addeq r9, r1, r0, ror r1 │ │ │ │ andeq r0, r0, fp, lsl #23 │ │ │ │ cmp r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r3, r3, #5 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -324767,20 +324767,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3b9960 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ ldrheq r3, [r3], #244 @ 0xf4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #644] @ 3b9c00 │ │ │ │ ldr r3, [pc, #644] @ 3b9c04 │ │ │ │ @@ -324945,15 +324945,15 @@ │ │ │ │ mov r8, r2 │ │ │ │ b 3b9a44 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r4, r8, r4, pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ rscseq r3, r3, r0, lsl #30 │ │ │ │ - @ instruction: 0x00987bf4 │ │ │ │ + @ instruction: 0x009879b4 │ │ │ │ rscseq r3, r3, r0, asr #29 │ │ │ │ tstpeq r4, r4, lsr #6 @ p-variant is OBSOLETE │ │ │ │ rscseq r3, r3, r4, asr #27 │ │ │ │ rscseq r3, r3, ip, lsr #27 │ │ │ │ rscseq r3, r3, r8, lsr #26 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -325228,15 +325228,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 3ba0c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #68] @ 3ba0cc │ │ │ │ ldr ip, [pc, #68] @ 3ba0d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #348 @ 0x15c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ @@ -325244,18 +325244,18 @@ │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #40] @ 3ba0d4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9282c4 │ │ │ │ - @ instruction: 0x009875d0 │ │ │ │ - rsbseq r9, pc, r8, lsr #28 │ │ │ │ - addeq r8, r2, r4, lsl #29 │ │ │ │ + b 928084 │ │ │ │ + umullseq r7, r8, r0, r3 │ │ │ │ + rsbseq r9, pc, r8, ror #23 │ │ │ │ + addeq r8, r2, r4, asr #24 │ │ │ │ rscseq r3, r3, ip, ror #16 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ tsteq r0, ip, ror #24 │ │ │ │ ldr r3, [pc, #48] @ 3ba110 │ │ │ │ ldr r1, [r0, #996] @ 0x3e4 │ │ │ │ mov r2, #1 │ │ │ │ bics r3, r3, r1 │ │ │ │ @@ -325354,21 +325354,21 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3ba268 │ │ │ │ mov r0, #0 │ │ │ │ b 3ba194 │ │ │ │ ldr r0, [pc, #28] @ 3ba28c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ba260 │ │ │ │ smlabteq r4, ip, ip, lr │ │ │ │ - umullseq r7, r8, r4, r4 │ │ │ │ + addseq r7, r8, r4, asr r2 │ │ │ │ rscseq r3, r3, r4, asr #14 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x008178b4 │ │ │ │ + addeq r7, r1, r4, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #376] @ 3ba420 │ │ │ │ ldr sl, [pc, #376] @ 3ba424 │ │ │ │ ldr r9, [pc, #376] @ 3ba428 │ │ │ │ @@ -325379,25 +325379,25 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #328] @ 3ba42c │ │ │ │ ldr r1, [pc, #328] @ 3ba430 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r8, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r4, #2576] @ 0xa10 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ba3e0 │ │ │ │ ldr r7, [pc, #284] @ 3ba434 │ │ │ │ add sl, r4, #752 @ 0x2f0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r9, [sp] │ │ │ │ @@ -325405,15 +325405,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r7, #412 @ 0x19c │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 3813a8 │ │ │ │ add r1, r4, #2560 @ 0xa00 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r0, r6 │ │ │ │ bl 3812a8 │ │ │ │ @@ -325424,15 +325424,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ ldr r1, [pc, #164] @ 3ba43c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r8, [r4, #972] @ 0x3cc │ │ │ │ bl 36c6d4 │ │ │ │ mov r3, r4 │ │ │ │ @@ -325452,32 +325452,32 @@ │ │ │ │ ldr ip, [pc, #88] @ 3ba440 │ │ │ │ ldr r2, [pc, #88] @ 3ba444 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #40 @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r7, r8, ip, lsl #7 │ │ │ │ - addeq r7, r1, r8, lsl #17 │ │ │ │ - umulleq r7, r1, r8, r8 │ │ │ │ - addeq r7, r0, r4, asr #10 │ │ │ │ - addeq r7, r0, r8, asr r5 │ │ │ │ + addseq r7, r8, ip, asr #2 │ │ │ │ + addeq r7, r1, r8, asr #12 │ │ │ │ + addeq r7, r1, r8, asr r6 │ │ │ │ + addeq r7, r0, r4, lsl #6 │ │ │ │ + addeq r7, r0, r8, lsl r3 │ │ │ │ ldrsbeq r3, [r3], #92 @ 0x5c @ │ │ │ │ andeq r0, r0, r0, lsr #6 │ │ │ │ @ instruction: 0xfffff57c │ │ │ │ - addeq r7, r1, r4, ror r7 │ │ │ │ + addeq r7, r1, r4, lsr r5 │ │ │ │ andeq r0, r0, r5, lsr #4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ bxle lr │ │ │ │ sub r2, r2, #4 │ │ │ │ ldr r0, [r2, #4]! │ │ │ │ subs r3, r3, #1 │ │ │ │ @@ -325499,84 +325499,84 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umullseq r7, r8, ip, r1 │ │ │ │ - umulleq r7, r1, r8, r6 │ │ │ │ - addeq r7, r1, r8, lsr #13 │ │ │ │ + addseq r6, r8, ip, asr pc │ │ │ │ + addeq r7, r1, r8, asr r4 │ │ │ │ + addeq r7, r1, r8, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ba554 │ │ │ │ ldr r2, [pc, #76] @ 3ba558 │ │ │ │ ldr r1, [pc, #76] @ 3ba55c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r7, r8, ip, lsr #2 │ │ │ │ - addeq r7, r1, r8, lsr #12 │ │ │ │ - addeq r7, r1, r8, lsr r6 │ │ │ │ + addseq r6, r8, ip, ror #29 │ │ │ │ + addeq r7, r1, r8, ror #7 │ │ │ │ + strdeq r7, [r1], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ba5c4 │ │ │ │ ldr r2, [pc, #76] @ 3ba5c8 │ │ │ │ ldr r1, [pc, #76] @ 3ba5cc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #976] @ 0x3d0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrheq r7, [r8], ip │ │ │ │ - @ instruction: 0x008175b8 │ │ │ │ - addeq r7, r1, r8, asr #11 │ │ │ │ + addseq r6, r8, ip, ror lr │ │ │ │ + addeq r7, r1, r8, ror r3 │ │ │ │ + addeq r7, r1, r8, lsl #7 │ │ │ │ ldr r3, [pc, #100] @ 3ba63c │ │ │ │ ldr r1, [r0, #996] @ 0x3e4 │ │ │ │ mov r2, #1 │ │ │ │ bics r3, r3, r1 │ │ │ │ str r2, [r0, #1028] @ 0x404 │ │ │ │ beq 3ba600 │ │ │ │ mov r0, #0 │ │ │ │ @@ -325629,30 +325629,30 @@ │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r4, r0 │ │ │ │ orr r3, r3, #12 │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r5, [r4, #972] @ 0x3cc │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #52] @ 3ba700 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d990 │ │ │ │ + bl b8d750 │ │ │ │ ldr r1, [r4, #1008] @ 0x3f0 │ │ │ │ ldr r3, [r4, #1012] @ 0x3f4 │ │ │ │ ldr r0, [r4, #2572] @ 0xa0c │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 3ba6f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ rscseq r5, lr, sl, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r1, #1 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -325744,26 +325744,26 @@ │ │ │ │ ands r1, r3, r1 │ │ │ │ ldr r0, [r4, #2572] @ 0xa0c │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ beq 3ba884 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldr r3, [pc, #444] @ 3baa54 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ba848 │ │ │ │ ldr r0, [pc, #428] @ 3baa58 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r2, [r4, #1016] @ 0x3f8 │ │ │ │ and r3, ip, #252 @ 0xfc │ │ │ │ adds r3, r3, #4 │ │ │ │ cmp r2, r3, lsl #2 │ │ │ │ ldr r5, [r4, #1020] @ 0x3fc │ │ │ │ lsl r6, r3, #2 │ │ │ │ str ip, [r4, #980] @ 0x3d4 │ │ │ │ @@ -325816,15 +325816,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ str ip, [r4, #996] @ 0x3e4 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ beq 3baa10 │ │ │ │ ldr r0, [r4, #972] @ 0x3cc │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8d578 │ │ │ │ + b b8d338 │ │ │ │ ldr r3, [sp] │ │ │ │ orr r6, r6, r3, lsl #16 │ │ │ │ orr r6, r6, r7, lsl #8 │ │ │ │ str r6, [fp] │ │ │ │ b 3ba838 │ │ │ │ and r1, r9, #224 @ 0xe0 │ │ │ │ orr r1, r1, r6, lsr #6 │ │ │ │ @@ -325847,58 +325847,58 @@ │ │ │ │ b 3ba8ec │ │ │ │ ldr r2, [r4, #1020] @ 0x3fc │ │ │ │ ldr r1, [r4, #1016] @ 0x3f8 │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ bl 2d74e0 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #972] @ 0x3cc │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #44] @ 3baa60 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b8d990 │ │ │ │ + b b8d750 │ │ │ │ smlabteq r4, ip, r6, lr │ │ │ │ - @ instruction: 0x00986eb1 │ │ │ │ - addseq r6, r8, r8, lsl #29 │ │ │ │ + addseq r6, r8, r1, ror ip │ │ │ │ + addseq r6, r8, r8, asr #24 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - ldrdeq r7, [r1], ip │ │ │ │ + umulleq r7, r1, ip, r0 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ rscseq r5, lr, sl, lsr #32 │ │ │ │ ldr r0, [pc, #4] @ 3baa70 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq r3, r3, r4, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ - bl 929b8c │ │ │ │ + bl 92994c │ │ │ │ ldr ip, [pc, #52] @ 3baac8 │ │ │ │ ldr r2, [pc, #52] @ 3baacc │ │ │ │ ldr r1, [pc, #52] @ 3baad0 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #28] @ 3baad4 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3e9410 │ │ │ │ - addseq r6, r8, r8, ror #23 │ │ │ │ - addeq r9, r0, r4, ror sp │ │ │ │ - addeq r7, r1, r4, ror r1 │ │ │ │ - addeq r6, r1, r8, asr #13 │ │ │ │ + addseq r6, r8, r8, lsr #19 │ │ │ │ + addeq r9, r0, r4, lsr fp │ │ │ │ + addeq r6, r1, r4, lsr pc │ │ │ │ + addeq r6, r1, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #192] @ 3babb0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -325906,38 +325906,38 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3babb4 │ │ │ │ ldr r1, [pc, #176] @ 3babb8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #156] @ 3babbc │ │ │ │ ldr r1, [pc, #156] @ 3babc0 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #124] @ 3babc4 │ │ │ │ ldr r2, [pc, #124] @ 3babc8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #120] @ 3babcc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #108] @ 3babd0 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #88] @ 3babd4 │ │ │ │ ldr r2, [pc, #88] @ 3babd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -325945,19 +325945,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r6, r8, r0, fp │ │ │ │ - @ instruction: 0x007f9394 │ │ │ │ - addeq r8, r2, ip, ror #7 │ │ │ │ - addeq r9, r0, ip, ror #25 │ │ │ │ - addeq r9, r0, r0, lsl #26 │ │ │ │ + addseq r6, r8, r0, asr r9 │ │ │ │ + rsbseq r9, pc, r4, asr r1 @ │ │ │ │ + addeq r8, r2, ip, lsr #3 │ │ │ │ + addeq r9, r0, ip, lsr #21 │ │ │ │ + addeq r9, r0, r0, asr #21 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r0, lsr #3 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ rscseq r2, r3, r0, ror #30 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -325970,29 +325970,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ strb r3, [r0, #108] @ 0x6c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, r8, r8, lsl #21 │ │ │ │ - addeq r7, r1, r8, lsl r0 │ │ │ │ - addeq r7, r1, ip, lsr #32 │ │ │ │ + addseq r6, r8, r8, asr #16 │ │ │ │ + ldrdeq r6, [r1], r8 │ │ │ │ + addeq r6, r1, ip, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ 3bacec │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #128] @ 3bacf0 │ │ │ │ @@ -326000,15 +326000,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r4, #1 │ │ │ │ beq 3bacc8 │ │ │ │ bls 3baccc │ │ │ │ sub r0, r4, #3 │ │ │ │ cmp r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mvnhi r0, #0 │ │ │ │ @@ -326024,17 +326024,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r6, r8, r0, lsl sl │ │ │ │ - addeq r6, r1, r0, lsr #31 │ │ │ │ - @ instruction: 0x00816fb4 │ │ │ │ + @ instruction: 0x009867d0 │ │ │ │ + addeq r6, r1, r0, ror #26 │ │ │ │ + addeq r6, r1, r4, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #384] @ 3bae90 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -326048,15 +326048,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #332] @ 3baea4 │ │ │ │ add r6, pc, r6 │ │ │ │ ldrb r4, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #27 │ │ │ │ moveq r7, #176 @ 0xb0 │ │ │ │ beq 3bad94 │ │ │ │ @@ -326111,45 +326111,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3baebc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r4, [r5, #104] @ 0x68 │ │ │ │ b 3bada8 │ │ │ │ ldr r0, [pc, #72] @ 3baec0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r4, [r5, #104] @ 0x68 │ │ │ │ b 3bada8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r6, r8, r0, ror r9 │ │ │ │ + addseq r6, r8, r0, lsr r7 │ │ │ │ smlatteq r4, r0, r0, lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, r1, r8, ror #29 │ │ │ │ - strdeq r6, [r1], ip │ │ │ │ + addeq r6, r1, r8, lsr #25 │ │ │ │ + @ instruction: 0x00816cbc │ │ │ │ strheq lr, [r4, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ qaddeq lr, r4, r4 │ │ │ │ andeq r1, r0, ip, asr #24 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r6, [r1], ip │ │ │ │ - strdeq r6, [r1], ip │ │ │ │ + umulleq r6, r1, ip, fp │ │ │ │ + @ instruction: 0x00816bbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #780] @ 3bb1e8 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -326164,15 +326164,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #724] @ 3bb1fc │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ cmp r0, #0 │ │ │ │ movne r3, #0 │ │ │ │ strbne r6, [r4, #104] @ 0x68 │ │ │ │ @@ -326234,24 +326234,24 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #468] @ 3bb214 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 3bb218 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3baf5c │ │ │ │ cmp ip, #0 │ │ │ │ strb r1, [r4, #106] @ 0x6a │ │ │ │ strb r1, [r4, #108] @ 0x6c │ │ │ │ beq 3baf68 │ │ │ │ @@ -326272,24 +326272,24 @@ │ │ │ │ beq 3bb1a4 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #324] @ 3bb21c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3bb220 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3baf5c │ │ │ │ ldr r3, [pc, #284] @ 3bb224 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -326307,80 +326307,80 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 3bb228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ b 3baf68 │ │ │ │ mov r3, r5 │ │ │ │ b 3baf68 │ │ │ │ ldr r0, [pc, #156] @ 3bb22c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ b 3baf68 │ │ │ │ ldr r1, [pc, #132] @ 3bb230 │ │ │ │ ldr r0, [pc, #132] @ 3bb234 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3baf5c │ │ │ │ ldr r1, [pc, #108] @ 3bb238 │ │ │ │ ldr r0, [pc, #108] @ 3bb23c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r5, [r4, #104] @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ b 3baf5c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r6, r8, r4, lsr #15 │ │ │ │ + addseq r6, r8, r4, ror #10 │ │ │ │ tsteq r4, r4, lsl pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r6, r1, r4, lsl sp │ │ │ │ - addeq r6, r1, r8, lsr #26 │ │ │ │ + ldrdeq r6, [r1], r4 │ │ │ │ + addeq r6, r1, r8, ror #21 │ │ │ │ smlatteq r4, r0, lr, sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r4, ip, lr, sp │ │ │ │ andeq r6, r0, r4, lsr #5 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, r1, ip, lsl #25 │ │ │ │ - addeq r6, r1, ip, asr #24 │ │ │ │ - addeq r6, r1, r8, lsl ip │ │ │ │ - @ instruction: 0x00816bb4 │ │ │ │ + addeq r6, r1, ip, asr #20 │ │ │ │ + addeq r6, r1, ip, lsl #20 │ │ │ │ + ldrdeq r6, [r1], r8 │ │ │ │ + addeq r6, r1, r4, ror r9 │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - addeq r6, r1, r8, lsl #23 │ │ │ │ - addeq r6, r1, r0, lsr #23 │ │ │ │ - addeq r6, r1, r4, asr #22 │ │ │ │ - addeq r6, r1, r0, lsr #22 │ │ │ │ - addeq r6, r1, r0, lsl #22 │ │ │ │ - addeq r6, r1, r0, lsl #22 │ │ │ │ + addeq r6, r1, r8, asr #18 │ │ │ │ + addeq r6, r1, r0, ror #18 │ │ │ │ + addeq r6, r1, r4, lsl #18 │ │ │ │ + addeq r6, r1, r0, ror #17 │ │ │ │ + addeq r6, r1, r0, asr #17 │ │ │ │ + addeq r6, r1, r0, asr #17 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3bb260 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq r2, r3, ip, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #532] @ 3bb490 │ │ │ │ ldr r2, [pc, #532] @ 3bb494 │ │ │ │ @@ -326388,15 +326388,15 @@ │ │ │ │ ldr r1, [pc, #528] @ 3bb498 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r5, [pc, #500] @ 3bb49c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r0, #140] @ 0x8c │ │ │ │ cmp r2, #1 │ │ │ │ beq 3bb36c │ │ │ │ cmp r2, #2 │ │ │ │ beq 3bb324 │ │ │ │ @@ -326513,22 +326513,22 @@ │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ lsl r2, r4, #4 │ │ │ │ and r3, r3, #15 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ orr r3, r3, r2 │ │ │ │ str r3, [r0, #112] @ 0x70 │ │ │ │ b 3bb304 │ │ │ │ - @ instruction: 0x009864f0 │ │ │ │ - strdeq r6, [r1], r4 │ │ │ │ - addeq r6, r1, r8, lsl #22 │ │ │ │ + @ instruction: 0x009862b0 │ │ │ │ + @ instruction: 0x008168b4 │ │ │ │ + addeq r6, r1, r8, asr #17 │ │ │ │ tsteq r4, r0, ror #22 │ │ │ │ - @ instruction: 0x00816ab4 │ │ │ │ + addeq r6, r1, r4, ror r8 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addseq r6, r8, ip, asr r3 │ │ │ │ - strdeq r6, [r1], ip │ │ │ │ + addseq r6, r8, ip, lsl r1 │ │ │ │ + @ instruction: 0x008167bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #60] @ 3bb504 │ │ │ │ ldr r3, [pc, #60] @ 3bb508 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -326544,15 +326544,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tsteq r4, ip, lsr r9 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r6, r1, r0, lsl r9 │ │ │ │ + ldrdeq r6, [r1], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 3bb5d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -326560,25 +326560,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3bb5d8 │ │ │ │ ldr r1, [pc, #156] @ 3bb5dc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #136] @ 3bb5e0 │ │ │ │ ldr r1, [pc, #136] @ 3bb5e4 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #104] @ 3bb5e8 │ │ │ │ ldr lr, [pc, #104] @ 3bb5ec │ │ │ │ ldr ip, [pc, #104] @ 3bb5f0 │ │ │ │ ldr r1, [pc, #104] @ 3bb5f4 │ │ │ │ ldr r2, [pc, #104] @ 3bb5f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -326594,19 +326594,19 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r6, r8, r0, asr r2 │ │ │ │ - rsbseq r8, pc, ip, asr r9 @ │ │ │ │ - @ instruction: 0x008279b4 │ │ │ │ - @ instruction: 0x008092b4 │ │ │ │ - addeq r9, r0, r8, asr #5 │ │ │ │ + addseq r6, r8, r0, lsl r0 │ │ │ │ + rsbseq r8, pc, ip, lsl r7 @ │ │ │ │ + addeq r7, r2, r4, ror r7 │ │ │ │ + addeq r9, r0, r4, ror r0 │ │ │ │ + addeq r9, r0, r8, lsl #1 │ │ │ │ ldrheq r2, [r3], #88 @ 0x58 @ │ │ │ │ andeq r0, r0, r8, lsl #8 │ │ │ │ andeq r0, r0, r8, lsr r3 │ │ │ │ @ instruction: 0xffffff0c │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -326780,17 +326780,17 @@ │ │ │ │ mov r5, #16 │ │ │ │ b 3bb720 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [r4, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0104d7b4 │ │ │ │ @ instruction: 0x0104d790 │ │ │ │ - addseq r6, r8, r8, lsl #1 │ │ │ │ + addseq r5, r8, r8, asr #28 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r6, r1, r0, lsl r7 │ │ │ │ + ldrdeq r6, [r1], r0 │ │ │ │ @ instruction: 0xfffffd00 │ │ │ │ @ instruction: 0xfffffb80 │ │ │ │ @ instruction: 0xfffffa00 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -326800,15 +326800,15 @@ │ │ │ │ ldr r1, [pc, #164] @ 3bb99c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r4, #3 │ │ │ │ beq 3bb968 │ │ │ │ bls 3bb940 │ │ │ │ subs r0, r4, #4 │ │ │ │ mvnne r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -326834,49 +326834,49 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r5, r8, r0, lsl #29 │ │ │ │ - addeq r6, r1, r4, lsl #9 │ │ │ │ - umulleq r6, r1, r8, r4 │ │ │ │ + addseq r5, r8, r0, asr #24 │ │ │ │ + addeq r6, r1, r4, asr #4 │ │ │ │ + addeq r6, r1, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #92] @ 3bba14 │ │ │ │ ldr r2, [pc, #92] @ 3bba18 │ │ │ │ ldr r1, [pc, #92] @ 3bba1c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #60] @ 3bba20 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d6e98 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #384 @ 0x180 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2d74e0 │ │ │ │ - @ instruction: 0x00985db8 │ │ │ │ - @ instruction: 0x008163b8 │ │ │ │ - addeq r6, r1, ip, asr #7 │ │ │ │ + addseq r5, r8, r8, ror fp │ │ │ │ + addeq r6, r1, r8, ror r1 │ │ │ │ + addeq r6, r1, ip, lsl #3 │ │ │ │ rscseq r2, r3, r0, ror #2 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r0, #172] @ 0xac │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ subs r2, r2, #0 │ │ │ │ @@ -326913,15 +326913,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #21 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3bbad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ ldrsheq r2, [r3], #12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #672] @ 3bbd90 │ │ │ │ ldr r2, [pc, #672] @ 3bbd94 │ │ │ │ @@ -326929,15 +326929,15 @@ │ │ │ │ ldr r1, [pc, #668] @ 3bbd98 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #640] @ 3bbd9c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bbba8 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -327089,22 +327089,22 @@ │ │ │ │ and r1, r1, #63 @ 0x3f │ │ │ │ and r2, r2, #63 @ 0x3f │ │ │ │ rsbpl r2, r1, #0 │ │ │ │ str r3, [r0, #160] @ 0xa0 │ │ │ │ str r3, [r0, #164] @ 0xa4 │ │ │ │ str r2, [r0, #168] @ 0xa8 │ │ │ │ b 3bbc8c │ │ │ │ - addseq r5, r8, r0, lsl lr │ │ │ │ - addeq r6, r1, r4, ror r3 │ │ │ │ - addeq r6, r1, r8, lsl #7 │ │ │ │ + @ instruction: 0x00985bd0 │ │ │ │ + addeq r6, r1, r4, lsr r1 │ │ │ │ + addeq r6, r1, r8, asr #2 │ │ │ │ smlatteq r4, ip, r2, sp │ │ │ │ - addseq r5, r8, r8, asr #23 │ │ │ │ - addseq r5, r8, pc, lsl #24 │ │ │ │ + addseq r5, r8, r8, lsl #19 │ │ │ │ + addseq r5, r8, pc, asr #19 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addeq r6, r1, ip, asr #3 │ │ │ │ + addeq r5, r1, ip, lsl #31 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ 3bbe78 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -327113,25 +327113,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3bbe7c │ │ │ │ ldr r1, [pc, #156] @ 3bbe80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #136] @ 3bbe84 │ │ │ │ ldr r1, [pc, #136] @ 3bbe88 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #104] @ 3bbe8c │ │ │ │ ldr r3, [pc, #104] @ 3bbe90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #2 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #88] @ 3bbe94 │ │ │ │ @@ -327147,19 +327147,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r5, r8, r0, asr #22 │ │ │ │ - ldrheq r8, [pc], #-8 @ │ │ │ │ - addeq r7, r2, r0, lsl r1 │ │ │ │ - addeq fp, r0, r8, lsr #15 │ │ │ │ - @ instruction: 0x0080b7bc │ │ │ │ + addseq r5, r8, r0, lsl #18 │ │ │ │ + rsbseq r7, pc, r8, ror lr @ │ │ │ │ + ldrdeq r6, [r2], r0 │ │ │ │ + addeq fp, r0, r8, ror #10 │ │ │ │ + addeq fp, r0, ip, ror r5 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ @ instruction: 0xfffffca8 │ │ │ │ rscseq r1, r3, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -327170,24 +327170,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 3bbf5c │ │ │ │ ldr r1, [pc, #152] @ 3bbf60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #132] @ 3bbf64 │ │ │ │ ldr r1, [pc, #132] @ 3bbf68 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #71 @ 0x47 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #104] @ 3bbf6c │ │ │ │ mov r1, #63 @ 0x3f │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ str r1, [r0, #168] @ 0xa8 │ │ │ │ @@ -327203,19 +327203,19 @@ │ │ │ │ ldr r1, [pc, #44] @ 3bbf70 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36c6d4 │ │ │ │ - addseq r5, r8, ip, asr sl │ │ │ │ - ldrsbeq r7, [pc], #-244 @ │ │ │ │ - addeq r7, r2, ip, lsr #32 │ │ │ │ - umulleq r5, r1, r4, pc @ │ │ │ │ - addeq r5, r1, r8, lsr #31 │ │ │ │ + addseq r5, r8, ip, lsl r8 │ │ │ │ + @ instruction: 0x007f7d94 │ │ │ │ + addeq r6, r2, ip, ror #27 │ │ │ │ + addeq r5, r1, r4, asr sp │ │ │ │ + addeq r5, r1, r8, ror #26 │ │ │ │ rscseq r1, r3, r0, asr #25 │ │ │ │ @ instruction: 0xfffffaec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3704] @ 0xe78 │ │ │ │ ldr r2, [pc, #908] @ 3bc318 │ │ │ │ @@ -327447,21 +327447,21 @@ │ │ │ │ mov r4, #4 │ │ │ │ b 3bc0c8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r4, r8, ror lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r0, asr #28 │ │ │ │ tsteq r4, ip, lsl #28 │ │ │ │ - addseq r5, r8, r6, ror #16 │ │ │ │ + addseq r5, r8, r6, lsr #12 │ │ │ │ smlabbeq r4, r4, sp, ip │ │ │ │ - addeq r5, r1, ip, lsl lr │ │ │ │ + ldrdeq r5, [r1], ip │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addseq r5, r8, r8, lsr #16 │ │ │ │ + addseq r5, r8, r8, ror #11 │ │ │ │ ldrdeq ip, [r4, -ip] │ │ │ │ - addeq r5, r1, r0, ror sp │ │ │ │ + addeq r5, r1, r0, lsr fp │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 3bc390 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ beq 3bc370 │ │ │ │ mov r0, #0 │ │ │ │ @@ -327527,20 +327527,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3bc480 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq r1, r3, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 3bc568 │ │ │ │ ldr r2, [pc, #204] @ 3bc56c │ │ │ │ @@ -327548,37 +327548,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #172] @ 3bc574 │ │ │ │ ldr r1, [pc, #172] @ 3bc578 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [pc, #160] @ 3bc57c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #136] @ 3bc580 │ │ │ │ ldr r1, [pc, #136] @ 3bc584 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #104] @ 3bc588 │ │ │ │ ldr r1, [pc, #104] @ 3bc58c │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ str r1, [r8, #108] @ 0x6c │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -327591,35 +327591,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq r5, r8, r0, lsr #9 │ │ │ │ - rsbseq r7, pc, r8, ror #19 │ │ │ │ - addeq r6, r2, r4, asr #20 │ │ │ │ - addeq r5, r0, r0, ror #23 │ │ │ │ - rsbseq sp, pc, r4, lsl #12 │ │ │ │ + addseq r5, r8, r0, ror #4 │ │ │ │ + rsbseq r7, pc, r8, lsr #15 │ │ │ │ + addeq r6, r2, r4, lsl #16 │ │ │ │ + addeq r5, r0, r0, lsr #19 │ │ │ │ + rsbseq sp, pc, r4, asr #7 │ │ │ │ tsteq r4, ip, lsr #18 │ │ │ │ - addeq r3, r0, ip, lsl #9 │ │ │ │ - addeq r3, r0, r0, ror r4 │ │ │ │ + addeq r3, r0, ip, asr #4 │ │ │ │ + addeq r3, r0, r0, lsr r2 │ │ │ │ rscseq r1, r3, ip, lsr #14 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r3, r0, r0, lsr #7 │ │ │ │ ldr r3, [pc, #20] @ 3bc5b0 │ │ │ │ ldr r2, [pc, #20] @ 3bc5b4 │ │ │ │ ldr r1, [pc, #20] @ 3bc5b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 9356f4 │ │ │ │ + b 9354b4 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - addeq r5, r1, r4, lsl #19 │ │ │ │ + addeq r5, r1, r4, asr #14 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 3bc630 │ │ │ │ @@ -327718,49 +327718,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #120] @ 3bc7e8 │ │ │ │ ldr r1, [pc, #120] @ 3bc7ec │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #88] @ 3bc7f0 │ │ │ │ ldr r3, [pc, #88] @ 3bc7f4 │ │ │ │ ldr r1, [pc, #88] @ 3bc7f8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r1, [pc, #48] @ 3bc7fc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92a068 │ │ │ │ - @ instruction: 0x009851f8 │ │ │ │ - rsbseq r7, pc, r4, asr #14 │ │ │ │ - addeq r6, r2, r0, lsr #15 │ │ │ │ - addeq r5, r0, r4, lsr r9 │ │ │ │ - rsbseq sp, pc, r8, asr r3 @ │ │ │ │ + b 929e28 │ │ │ │ + @ instruction: 0x00984fb8 │ │ │ │ + rsbseq r7, pc, r4, lsl #10 │ │ │ │ + addeq r6, r2, r0, ror #10 │ │ │ │ + strdeq r5, [r0], r4 │ │ │ │ + rsbseq sp, pc, r8, lsl r1 @ │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ swpeq ip, r0, [r0] @ │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -327771,62 +327771,62 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #148] @ 3bc8d8 │ │ │ │ ldr r1, [pc, #148] @ 3bc8dc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #116] @ 3bc8e0 │ │ │ │ ldr r1, [pc, #116] @ 3bc8e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ mov r2, #10 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #96] @ 3bc8e8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #72] @ 3bc8ec │ │ │ │ ldr r2, [pc, #72] @ 3bc8f0 │ │ │ │ ldr r1, [pc, #72] @ 3bc8f4 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [r5, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9357c0 │ │ │ │ - addseq r5, r8, r4, lsr #2 │ │ │ │ - rsbseq r7, pc, r0, ror r6 @ │ │ │ │ - addeq r6, r2, ip, asr #13 │ │ │ │ - addeq r5, r0, r0, ror #16 │ │ │ │ - rsbseq sp, pc, r4, lsl #5 │ │ │ │ + b 935580 │ │ │ │ + addseq r4, r8, r4, ror #29 │ │ │ │ + rsbseq r7, pc, r0, lsr r4 @ │ │ │ │ + addeq r6, r2, ip, lsl #9 │ │ │ │ + addeq r5, r0, r0, lsr #12 │ │ │ │ + rsbseq sp, pc, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ smlabteq r0, r8, pc, fp @ │ │ │ │ - addeq r5, r1, r0, asr #13 │ │ │ │ + addeq r5, r1, r0, lsl #9 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - addeq r5, r1, r8, ror r6 │ │ │ │ + addeq r5, r1, r8, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ 3bc980 │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -327834,135 +327834,135 @@ │ │ │ │ ldr r1, [pc, #104] @ 3bc988 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #76] @ 3bc98c │ │ │ │ ldr r1, [pc, #76] @ 3bc990 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ strb r5, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r5, r8, r4, lsr r0 │ │ │ │ - addeq r5, r0, r0, lsl #15 │ │ │ │ - rsbseq sp, pc, r0, lsr #3 │ │ │ │ - addeq r5, r1, r4, lsl r6 │ │ │ │ - addeq r5, r1, r8, lsr #12 │ │ │ │ + @ instruction: 0x00984df4 │ │ │ │ + addeq r5, r0, r0, asr #10 │ │ │ │ + rsbseq ip, pc, r0, ror #30 │ │ │ │ + ldrdeq r5, [r1], r4 │ │ │ │ + addeq r5, r1, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 3bca14 │ │ │ │ ldr r2, [pc, #104] @ 3bca18 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #100] @ 3bca1c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #72] @ 3bca20 │ │ │ │ ldr r1, [pc, #72] @ 3bca24 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq r4, r8, r8, pc @ │ │ │ │ - addeq r5, r0, r8, ror #13 │ │ │ │ - rsbseq sp, pc, ip, lsl #2 │ │ │ │ - addeq r5, r1, ip, ror r5 │ │ │ │ - umulleq r5, r1, r0, r5 │ │ │ │ + addseq r4, r8, r8, asr sp │ │ │ │ + addeq r5, r0, r8, lsr #9 │ │ │ │ + rsbseq ip, pc, ip, asr #29 │ │ │ │ + addeq r5, r1, ip, lsr r3 │ │ │ │ + addeq r5, r1, r0, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ 3bca94 │ │ │ │ ldr r2, [pc, #84] @ 3bca98 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #80] @ 3bca9c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #52] @ 3bcaa0 │ │ │ │ ldr r1, [pc, #52] @ 3bcaa4 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3c8a98 │ │ │ │ - addseq r4, r8, r4, lsl #30 │ │ │ │ - addeq r5, r0, r4, asr r6 │ │ │ │ - rsbseq sp, pc, r8, ror r0 @ │ │ │ │ - addeq r5, r1, r8, ror #9 │ │ │ │ - strdeq r5, [r1], ip │ │ │ │ + addseq r4, r8, r4, asr #25 │ │ │ │ + addeq r5, r0, r4, lsl r4 │ │ │ │ + rsbseq ip, pc, r8, lsr lr @ │ │ │ │ + addeq r5, r1, r8, lsr #5 │ │ │ │ + @ instruction: 0x008152bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 3bcb78 │ │ │ │ ldr r2, [pc, #184] @ 3bcb7c │ │ │ │ ldr r1, [pc, #184] @ 3bcb80 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ add r6, r4, #69632 @ 0x11000 │ │ │ │ ldr r0, [r0, #4072] @ 0xfe8 │ │ │ │ add r5, r5, #960 @ 0x3c0 │ │ │ │ bl 2d7244 │ │ │ │ add r1, r6, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e3dc0 │ │ │ │ + bl 8e3b80 │ │ │ │ add r4, r4, #65536 @ 0x10000 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e3dc0 │ │ │ │ + bl 8e3b80 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #4 │ │ │ │ bne 3bcb4c │ │ │ │ tst r3, #8 │ │ │ │ bne 3bcb64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -327970,26 +327970,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r6, #440 @ 0x1b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e3dc0 │ │ │ │ + bl 8e3b80 │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #8 │ │ │ │ beq 3bcb2c │ │ │ │ add r1, r6, #608 @ 0x260 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 8e3dc0 │ │ │ │ - addseq r4, r8, r0, lsl #29 │ │ │ │ - addeq r5, r1, r4, lsl #9 │ │ │ │ - umulleq r5, r1, r4, r4 │ │ │ │ + b 8e3b80 │ │ │ │ + addseq r4, r8, r0, asr #24 │ │ │ │ + addeq r5, r1, r4, asr #4 │ │ │ │ + addeq r5, r1, r4, asr r2 │ │ │ │ │ │ │ │ 003bcb84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #376] @ 3bcd14 │ │ │ │ @@ -328007,38 +328007,38 @@ │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ ldrb fp, [sp, #64] @ 0x40 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldr r3, [pc, #284] @ 3bcd1c │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ cmp fp, #0 │ │ │ │ bne 3bcc74 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3bccc4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ @@ -328055,20 +328055,20 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ str sl, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bcc54 │ │ │ │ add r8, r5, #68608 @ 0x10c00 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ add r2, r5, #67584 @ 0x10800 │ │ │ │ mov r0, r8 │ │ │ │ @@ -328083,19 +328083,19 @@ │ │ │ │ bl 38defc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e3da4 │ │ │ │ + b 8e3b64 │ │ │ │ rscseq r1, r3, r8, lsr #1 │ │ │ │ - ldrdeq r5, [r1], r0 │ │ │ │ - umulleq r5, r1, r0, r3 │ │ │ │ - addeq r5, r1, ip, lsr #6 │ │ │ │ + umulleq r5, r1, r0, r1 │ │ │ │ + addeq r5, r1, r0, asr r1 │ │ │ │ + addeq r5, r1, ip, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #360] @ 3bcea4 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #356] @ 3bcea8 │ │ │ │ @@ -328104,15 +328104,15 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #312] @ 3bceb0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -328131,15 +328131,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 3bceb8 │ │ │ │ add r8, r8, #80 @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2d6e98 │ │ │ │ ldr r3, [pc, #204] @ 3bcebc │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ @@ -328153,15 +328153,15 @@ │ │ │ │ ldr r3, [pc, #172] @ 3bcec0 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ add r2, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r2, #3992] @ 0xf98 │ │ │ │ mov r0, r7 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r1, #2 │ │ │ │ strbne r1, [r3, #8] │ │ │ │ @@ -328184,22 +328184,22 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 5175d0 │ │ │ │ - addseq r4, r8, r0, lsl #24 │ │ │ │ - addeq r5, r1, r8, lsl #4 │ │ │ │ - addeq r5, r1, ip, lsl r2 │ │ │ │ + addseq r4, r8, r0, asr #19 │ │ │ │ + addeq r4, r1, r8, asr #31 │ │ │ │ + ldrdeq r4, [r1], ip │ │ │ │ swpeq ip, r0, [r4] │ │ │ │ - ldrsbeq r7, [pc], #-8 @ │ │ │ │ - addeq r6, r2, r4, lsr r1 │ │ │ │ + @ instruction: 0x007f6e98 │ │ │ │ + strdeq r5, [r2], r4 │ │ │ │ @ instruction: 0x000047bc │ │ │ │ - addeq r5, r1, r8, lsr #3 │ │ │ │ + addeq r4, r1, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #420] @ 3bd080 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #416] @ 3bd084 │ │ │ │ @@ -328208,15 +328208,15 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #372] @ 3bd08c │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -328248,15 +328248,15 @@ │ │ │ │ ldr r2, [pc, #256] @ 3bd090 │ │ │ │ ldr r1, [pc, #256] @ 3bd094 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 2d6e98 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r2, #8 │ │ │ │ @@ -328278,15 +328278,15 @@ │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r3, [sl, #3992] @ 0xf98 │ │ │ │ mov r1, r5 │ │ │ │ ands r2, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r2, #2 │ │ │ │ strbne r2, [r3, #8] │ │ │ │ ldrne r3, [sl, #3992] @ 0xf98 │ │ │ │ @@ -328303,22 +328303,22 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 5175d0 │ │ │ │ - addseq r4, r8, r0, ror #20 │ │ │ │ - addeq r5, r1, r8, rrx │ │ │ │ - addeq r5, r1, ip, ror r0 │ │ │ │ + addseq r4, r8, r0, lsr #16 │ │ │ │ + addeq r4, r1, r8, lsr #28 │ │ │ │ + addeq r4, r1, ip, lsr lr │ │ │ │ strdeq fp, [r4, -r0] │ │ │ │ - rsbseq r6, pc, r8, lsl #30 │ │ │ │ - addeq r5, r2, r4, ror #30 │ │ │ │ + rsbseq r6, pc, r8, asr #25 │ │ │ │ + addeq r5, r2, r4, lsr #26 │ │ │ │ @ instruction: 0x000047bc │ │ │ │ - addeq r4, r1, r0, asr #31 │ │ │ │ + addeq r4, r1, r0, lsl #27 │ │ │ │ lsr r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsl #31 │ │ │ │ beq 3bd0fc │ │ │ │ cmp r1, #10 │ │ │ │ beq 3bd0dc │ │ │ │ cmp r1, #9 │ │ │ │ bhi 3bd10c │ │ │ │ @@ -328391,15 +328391,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mrclt 14, 5, fp, cr14, cr14, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 3bd1e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ ldrsbeq r0, [r3], #176 @ 0xb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r1, [pc, #772] @ 3bd504 │ │ │ │ ldr r2, [pc, #772] @ 3bd508 │ │ │ │ @@ -328479,28 +328479,28 @@ │ │ │ │ str fp, [sp] │ │ │ │ add fp, r9, #1744 @ 0x6d0 │ │ │ │ add fp, fp, #8 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ - bl 8e2e08 │ │ │ │ + bl 8e2bc8 │ │ │ │ str r9, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mvn r7, #0 │ │ │ │ mov r4, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ adds r2, r4, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ adc r3, r9, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 8e2eec │ │ │ │ + bl 8e2cac │ │ │ │ ands r1, r0, r7, lsr #31 │ │ │ │ movne r7, r5 │ │ │ │ bne 3bd3bc │ │ │ │ eor r0, r0, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r0, #0 │ │ │ │ andge r0, r0, #1 │ │ │ │ @@ -328554,15 +328554,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 8e321c │ │ │ │ + bl 8e2fdc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2d44cc │ │ │ │ @@ -328614,25 +328614,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #176] @ 3bd618 │ │ │ │ ldr r1, [pc, #176] @ 3bd61c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #144] @ 3bd620 │ │ │ │ ldr r1, [pc, #144] @ 3bd624 │ │ │ │ ldr r3, [pc, #144] @ 3bd628 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -328646,35 +328646,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r4, r8, r8, asr r4 │ │ │ │ - rsbseq r6, pc, ip, asr #18 │ │ │ │ - addeq r5, r2, r8, lsr #19 │ │ │ │ - addeq r4, r0, ip, lsr fp │ │ │ │ - rsbseq ip, pc, r0, ror #10 │ │ │ │ + addseq r4, r8, r8, lsl r2 │ │ │ │ + rsbseq r6, pc, ip, lsl #14 │ │ │ │ + addeq r5, r2, r8, ror #14 │ │ │ │ + strdeq r4, [r0], ip │ │ │ │ + rsbseq ip, pc, r0, lsr #6 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ rscseq r0, r3, r4, lsl r8 │ │ │ │ - addeq r4, r1, ip, lsr #20 │ │ │ │ + addeq r4, r1, ip, ror #15 │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ tsteq r0, r4, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 3bd6c8 │ │ │ │ @@ -328684,41 +328684,41 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #84] @ 3bd6d4 │ │ │ │ ldr r2, [pc, #84] @ 3bd6d8 │ │ │ │ ldr r1, [pc, #84] @ 3bd6dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9356f4 │ │ │ │ + bl 9354b4 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #872] @ 0x368 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r4, r8, r8, asr #6 │ │ │ │ - addeq r4, r0, r4, asr #20 │ │ │ │ - rsbseq ip, pc, r8, ror #8 │ │ │ │ + addseq r4, r8, r8, lsl #2 │ │ │ │ + addeq r4, r0, r4, lsl #16 │ │ │ │ + rsbseq ip, pc, r8, lsr #4 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - addeq r4, r1, r0, lsr #17 │ │ │ │ + addeq r4, r1, r0, ror #12 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 3bd754 │ │ │ │ @@ -328759,15 +328759,15 @@ │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr fp, [pc, #832] @ 3bdaec │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [r0, #2592] @ 0xa20 │ │ │ │ ldr r2, [r0, #2596] @ 0xa24 │ │ │ │ cmp r3, #4194304 @ 0x400000 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ bcc 3bda58 │ │ │ │ @@ -328799,15 +328799,15 @@ │ │ │ │ add r0, r0, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ bl 2d6e98 │ │ │ │ mov r6, r4 │ │ │ │ ldr r3, [pc, #672] @ 3bdb00 │ │ │ │ ldr r2, [pc, #672] @ 3bdb04 │ │ │ │ @@ -328816,67 +328816,67 @@ │ │ │ │ str r0, [r6, #1744]! @ 0x6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r8, [sl] │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8e586c │ │ │ │ + bl 8e562c │ │ │ │ ldr r3, [pc, #632] @ 3bdb08 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r7, #132 @ 0x84 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r3, [pc, #580] @ 3bdb0c │ │ │ │ add r2, r7, #180 @ 0xb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r4, #2256 @ 0x8d0 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r3, [pc, #536] @ 3bdb10 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #520] @ 3bdb14 │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r7, #2 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r7, [r3, #8] │ │ │ │ mov r3, r6 │ │ │ │ @@ -328895,44 +328895,44 @@ │ │ │ │ ldr r1, [pc, #372] @ 3bdb20 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93071c │ │ │ │ - bl 929b8c │ │ │ │ + bl 9304dc │ │ │ │ + bl 92994c │ │ │ │ ldr r2, [pc, #340] @ 3bdb24 │ │ │ │ ldr r1, [pc, #340] @ 3bdb28 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ bl 516c70 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3bda68 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ bic r3, r3, #4 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e2760 │ │ │ │ + b 8e2520 │ │ │ │ ldr ip, [pc, #268] @ 3bdb2c │ │ │ │ ldr r2, [pc, #268] @ 3bdb30 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -328965,41 +328965,41 @@ │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ bl 38defc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ b 3bd998 │ │ │ │ - addseq r4, r8, r8, lsr #4 │ │ │ │ - addeq r4, r1, r0, ror r8 │ │ │ │ - umulleq r0, r1, r8, fp │ │ │ │ + addseq r3, r8, r8, ror #31 │ │ │ │ + addeq r4, r1, r0, lsr r6 │ │ │ │ + addeq r0, r1, r8, asr r9 │ │ │ │ tsteq r4, ip, asr r6 │ │ │ │ - addseq r4, r8, ip, ror r1 │ │ │ │ - addeq r5, r2, r4, asr #13 │ │ │ │ - rsbseq r6, pc, r8, ror #12 │ │ │ │ + addseq r3, r8, ip, lsr pc │ │ │ │ + addeq r5, r2, r4, lsl #9 │ │ │ │ + rsbseq r6, pc, r8, lsr #8 │ │ │ │ rscseq r0, r3, r4, lsl #11 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - strdeq r4, [r1], ip │ │ │ │ - addeq r4, r1, r0, lsl #14 │ │ │ │ - addeq r4, r1, r0, ror #13 │ │ │ │ + @ instruction: 0x008145bc │ │ │ │ + addeq r4, r1, r0, asr #9 │ │ │ │ + addeq r4, r1, r0, lsr #9 │ │ │ │ @ instruction: 0x000047bc │ │ │ │ - addeq r4, r1, r8, ror #14 │ │ │ │ - @ instruction: 0x00983ffc │ │ │ │ - rsbseq r6, pc, ip, ror #9 │ │ │ │ - addeq r5, r2, r8, asr #10 │ │ │ │ - ldrsbeq ip, [pc], #-8 @ │ │ │ │ - addeq r0, r4, r0, lsr #30 │ │ │ │ - addeq r4, r1, ip, lsl r6 │ │ │ │ + addeq r4, r1, r8, lsr #10 │ │ │ │ + @ instruction: 0x00983dbc │ │ │ │ + rsbseq r6, pc, ip, lsr #5 │ │ │ │ + addeq r5, r2, r8, lsl #6 │ │ │ │ + @ instruction: 0x007fbe98 │ │ │ │ + addeq r0, r4, r0, ror #25 │ │ │ │ + ldrdeq r4, [r1], ip │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - @ instruction: 0x008145b4 │ │ │ │ + addeq r4, r1, r4, ror r3 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - addeq r4, r1, r0, ror r5 │ │ │ │ - strdeq r4, [r1], ip │ │ │ │ + addeq r4, r1, r0, lsr r3 │ │ │ │ + @ instruction: 0x008143bc │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3bdbac │ │ │ │ mov r4, r1 │ │ │ │ @@ -329008,75 +329008,75 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ strb r4, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, r8, r4, lsr lr │ │ │ │ - addeq r4, r1, r4, lsl #9 │ │ │ │ - addeq r0, r1, ip, lsr #15 │ │ │ │ + @ instruction: 0x00983bf4 │ │ │ │ + addeq r4, r1, r4, asr #4 │ │ │ │ + addeq r0, r1, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3bdc14 │ │ │ │ ldr r2, [pc, #68] @ 3bdc18 │ │ │ │ ldr r1, [pc, #68] @ 3bdc1c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r0, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r8, r8, asr #27 │ │ │ │ - addeq r4, r1, r8, lsl r4 │ │ │ │ - addeq r0, r1, r0, asr #14 │ │ │ │ + addseq r3, r8, r8, lsl #23 │ │ │ │ + ldrdeq r4, [r1], r8 │ │ │ │ + addeq r0, r1, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3bdc6c │ │ │ │ ldr r2, [pc, #52] @ 3bdc70 │ │ │ │ ldr r1, [pc, #52] @ 3bdc74 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2d7244 │ │ │ │ - addseq r3, r8, r0, ror #26 │ │ │ │ - @ instruction: 0x008143b0 │ │ │ │ - ldrdeq r0, [r1], r8 │ │ │ │ + addseq r3, r8, r0, lsr #22 │ │ │ │ + addeq r4, r1, r0, ror r1 │ │ │ │ + umulleq r0, r1, r8, r4 │ │ │ │ and r2, r0, #15 │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ orr ip, r2, ip, lsl #4 │ │ │ │ lsr r3, r0, #8 │ │ │ │ and r2, r0, #4080 @ 0xff0 │ │ │ │ strb ip, [r1, #2] │ │ │ │ lsl ip, r0, #24 │ │ │ │ @@ -329341,15 +329341,15 @@ │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r8, ip, lsr #25 │ │ │ │ + addseq r3, r8, ip, ror #20 │ │ │ │ lsr r3, r0, #15 │ │ │ │ lsl ip, r0, #1 │ │ │ │ and r3, r3, #1 │ │ │ │ lsr r2, r0, #3 │ │ │ │ and ip, ip, #62 @ 0x3e │ │ │ │ orr ip, r3, ip │ │ │ │ and r2, r2, #3 │ │ │ │ @@ -329575,15 +329575,15 @@ │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #3004] @ 0xbbc │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3be464 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq pc, r2, r4, lsr sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ @@ -329678,15 +329678,15 @@ │ │ │ │ lsr r0, r0, #12 │ │ │ │ and r0, r0, #6 │ │ │ │ orr r0, r0, r2, lsr #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r3, r8, r8, asr #9 │ │ │ │ + addseq r3, r8, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r3, r1, r1, lsl #3 │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ add r3, r1, r3, lsl #2 │ │ │ │ @@ -330324,15 +330324,15 @@ │ │ │ │ b 3bed2c │ │ │ │ cmp r4, #0 │ │ │ │ bne 3bf01c │ │ │ │ ldr r0, [r0, #2244] @ 0x8c4 │ │ │ │ b 3bed2c │ │ │ │ ldr r0, [pc, #152] @ 3bf0ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3be934 │ │ │ │ add r3, r4, r4, lsl #3 │ │ │ │ add r3, r4, r3, lsl #2 │ │ │ │ add r3, r4, r3, lsl #2 │ │ │ │ add r3, r0, r3, lsl #3 │ │ │ │ ldr r1, [r3, #2248] @ 0x8c8 │ │ │ │ ldr r2, [r3, #2252] @ 0x8cc │ │ │ │ @@ -330349,28 +330349,28 @@ │ │ │ │ and r1, r1, #240 @ 0xf0 │ │ │ │ orr r0, r0, r1 │ │ │ │ lsl r2, r2, #24 │ │ │ │ orr r0, r0, r2, lsr #28 │ │ │ │ orr r0, r0, r3, lsl #12 │ │ │ │ b 3bed2c │ │ │ │ tsteq r4, ip, ror r6 │ │ │ │ - addseq r3, r8, r0, asr r2 │ │ │ │ - umullseq r3, r8, r6, r2 │ │ │ │ + addseq r3, r8, r0, lsl r0 │ │ │ │ + addseq r3, r8, r6, asr r0 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r4, r0, r0, asr #1 │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ blt fef2db50 <__bss_end__@@Base+0xfda0fc80> │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ andeq r0, pc, pc, lsl #30 │ │ │ │ andeq r4, r0, pc, asr #1 │ │ │ │ eorseq pc, pc, r0, lsl #16 │ │ │ │ - addeq r3, r1, r4, lsr #1 │ │ │ │ + addeq r2, r1, r4, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ mov r4, r0 │ │ │ │ ands r5, r3, #1 │ │ │ │ @@ -330378,51 +330378,51 @@ │ │ │ │ beq 3bf13c │ │ │ │ tst r3, #2 │ │ │ │ beq 3bf0e8 │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #1 │ │ │ │ bne 3bf16c │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ tst r3, #4096 @ 0x1000 │ │ │ │ beq 3bf10c │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #2 │ │ │ │ bne 3bf178 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r3, [r4, #980] @ 0x3d4 │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ tst r3, #131072 @ 0x20000 │ │ │ │ beq 3bf130 │ │ │ │ ldr r3, [r4, #984] @ 0x3d8 │ │ │ │ tst r3, #4 │ │ │ │ bne 3bf160 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ mov r1, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3bf0f0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3bf114 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3bf208 │ │ │ │ ldr r2, [pc, #108] @ 3bf20c │ │ │ │ @@ -330430,36 +330430,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #76] @ 3bf214 │ │ │ │ ldr r1, [pc, #76] @ 3bf218 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #52] @ 3bf21c │ │ │ │ ldr r1, [pc, #52] @ 3bf220 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9282c4 │ │ │ │ - addseq r2, r8, r0, ror fp │ │ │ │ - rsbseq r4, pc, ip, ror #25 │ │ │ │ - addeq r3, r2, r4, asr #26 │ │ │ │ + b 928084 │ │ │ │ + addseq r2, r8, r0, lsr r9 │ │ │ │ + rsbseq r4, pc, ip, lsr #21 │ │ │ │ + addeq r3, r2, r4, lsl #22 │ │ │ │ rscseq lr, r2, r8, asr #25 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ smlabbeq r0, r4, ip, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -330674,15 +330674,15 @@ │ │ │ │ str r2, [r3, #2228] @ 0x8b4 │ │ │ │ bl 3be54c │ │ │ │ ldr r3, [pc, #148] @ 3bf614 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #2 │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ b 3bf2a0 │ │ │ │ - addseq r2, r8, r8, lsr #18 │ │ │ │ + addseq r2, r8, r8, ror #13 │ │ │ │ muleq r0, r8, r6 │ │ │ │ @ instruction: 0xffffec24 │ │ │ │ muleq r0, r0, lr │ │ │ │ rscseq lr, r2, r0, lsr #23 │ │ │ │ andeq r0, r0, r0, lsr pc │ │ │ │ rscseq lr, r2, ip, ror #22 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ @@ -330726,15 +330726,15 @@ │ │ │ │ add r3, r8, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 3bf6fc │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3bf6b0 │ │ │ │ ldr r2, [pc, #140] @ 3bf700 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ @@ -330754,29 +330754,29 @@ │ │ │ │ ldr ip, [pc, #76] @ 3bf704 │ │ │ │ ldr r2, [pc, #76] @ 3bf708 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq r2, r8, r0, ror #13 │ │ │ │ - umulleq r2, r1, r0, sl │ │ │ │ - addeq r2, r1, r8, lsr #21 │ │ │ │ + addseq r2, r8, r0, lsr #9 │ │ │ │ + addeq r2, r1, r0, asr r8 │ │ │ │ + addeq r2, r1, r8, ror #16 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ rscseq lr, r2, ip, lsl r8 │ │ │ │ - addeq r2, r1, r4, lsr #9 │ │ │ │ + addeq r2, r1, r4, ror #4 │ │ │ │ andeq r0, r0, r2, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #200] @ 3bf7ec │ │ │ │ ldr r7, [pc, #200] @ 3bf7f0 │ │ │ │ @@ -330786,27 +330786,27 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #28 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #172] @ 3bf7f8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #164] @ 3bf7fc │ │ │ │ ldr r1, [pc, #164] @ 3bf800 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [pc, #144] @ 3bf804 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #3000] @ 0xbb8 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ mov r5, r0 │ │ │ │ bl 3812a8 │ │ │ │ add r1, r4, #928 @ 0x3a0 │ │ │ │ @@ -330820,26 +330820,26 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #164 @ 0xa4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3813a8 │ │ │ │ - addseq r2, r8, ip, ror #11 │ │ │ │ - addeq r2, r1, r4, asr #19 │ │ │ │ - umulleq r2, r1, r4, r9 │ │ │ │ + addseq r2, r8, ip, lsr #7 │ │ │ │ + addeq r2, r1, r4, lsl #15 │ │ │ │ + addeq r2, r1, r4, asr r7 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ - addeq r2, r0, ip, asr #1 │ │ │ │ - ldrdeq r2, [r0], ip │ │ │ │ + addeq r1, r0, ip, lsl #29 │ │ │ │ + umulleq r1, r0, ip, lr │ │ │ │ andeq r4, r0, r4, lsl r1 │ │ │ │ ldrsbeq lr, [r2], #104 @ 0x68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ subs r7, r0, #0 │ │ │ │ @@ -330941,15 +330941,15 @@ │ │ │ │ ldr r0, [r5, #1144] @ 0x478 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 8e2e08 │ │ │ │ + bl 8e2bc8 │ │ │ │ cmp fp, #0 │ │ │ │ mov ip, r0 │ │ │ │ ble 3bfa80 │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ mov r6, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ @@ -330957,15 +330957,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r5, #1144] @ 0x478 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8e2eec │ │ │ │ + bl 8e2cac │ │ │ │ ldrb r3, [r8, #3004] @ 0xbbc │ │ │ │ orr r0, r0, r3 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ beq 3bfa5c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -331101,16 +331101,16 @@ │ │ │ │ b 3bfaec │ │ │ │ ldr r3, [pc, #40] @ 3bfc50 │ │ │ │ add r3, pc, r3 │ │ │ │ b 3bfaec │ │ │ │ ldr r3, [pc, #32] @ 3bfc54 │ │ │ │ add r3, pc, r3 │ │ │ │ b 3bfaec │ │ │ │ - ldrsbeq r2, [r8], fp │ │ │ │ - addeq r2, r1, r8, lsr #12 │ │ │ │ + umullseq r1, r8, fp, lr │ │ │ │ + addeq r2, r1, r8, ror #7 │ │ │ │ @ instruction: 0xffffe910 │ │ │ │ @ instruction: 0x011361b4 │ │ │ │ @ instruction: 0xffffe79c │ │ │ │ @ instruction: 0xffffe748 │ │ │ │ @ instruction: 0xffffe6f4 │ │ │ │ @ instruction: 0xffffe6a4 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -331153,15 +331153,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ ldr r3, [pc, #252] @ 3bfdfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r1, #0 │ │ │ │ ldr r7, [pc, #228] @ 3bfe00 │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r0, #940 @ 0x3ac │ │ │ │ @@ -331211,17 +331211,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r2, r8, r4, lsr #32 │ │ │ │ - ldrdeq r2, [r1], r8 │ │ │ │ - strdeq r2, [r1], r4 │ │ │ │ + addseq r1, r8, r4, ror #27 │ │ │ │ + umulleq r2, r1, r8, r1 │ │ │ │ + @ instruction: 0x008121b4 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsr #9 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ ldclvc 13, cr7, [r1, #-324] @ 0xfffffebc │ │ │ │ andne r0, r4, r0, lsl #2 │ │ │ │ orreq r0, r0, r0, lsl #1 │ │ │ │ @@ -331486,18 +331486,18 @@ │ │ │ │ b 3bfec4 │ │ │ │ ldr r0, [pc, #28] @ 3c0248 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a55c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabteq r4, r8, pc, r8 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00981cb0 │ │ │ │ + addseq r1, r8, r0, ror sl │ │ │ │ addhi r8, r0, r1, lsl #1 │ │ │ │ tsteq r4, r8, asr #26 │ │ │ │ - addeq r1, r1, r4, lsl #30 │ │ │ │ + addeq r1, r1, r4, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #668] @ 3c0508 │ │ │ │ @@ -332863,15 +332863,15 @@ │ │ │ │ beq 3c17d4 │ │ │ │ add r3, r6, #2320 @ 0x910 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldrd r2, [r3] │ │ │ │ str r1, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f10b0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r1, [r6, #2312] @ 0x908 │ │ │ │ strd r8, [r3] │ │ │ │ add lr, r7, r4 │ │ │ │ add lr, r4, lr, lsl #2 │ │ │ │ add lr, r4, lr, lsl #2 │ │ │ │ @@ -332921,27 +332921,27 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [r9, #2320] @ 0x910 │ │ │ │ str r2, [r9, #2324] @ 0x914 │ │ │ │ beq 3c18bc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ - bl 8e2760 │ │ │ │ + bl 8e2520 │ │ │ │ ldr r0, [r9, #2280] @ 0x8e8 │ │ │ │ - bl 8dd828 │ │ │ │ + bl 8dd5e8 │ │ │ │ ldr r3, [r9, #2320] @ 0x910 │ │ │ │ ldr r2, [r9, #2324] @ 0x914 │ │ │ │ add r9, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r5, #936] @ 0x3a8 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8e435c │ │ │ │ + bl 8e411c │ │ │ │ mov ip, r9 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ add lr, r6, #1120 @ 0x460 │ │ │ │ add lr, lr, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ add r6, r7, r4 │ │ │ │ @@ -332973,15 +332973,15 @@ │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c1a60 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ mov r1, r3 │ │ │ │ - bl 8f1278 │ │ │ │ + bl 8f1038 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #2312] @ 0x908 │ │ │ │ beq 3c1aa4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ ldr ip, [r6, #2320] @ 0x910 │ │ │ │ ldr r1, [r6, #2324] @ 0x914 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -332993,25 +332993,25 @@ │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ bne 3c1ad0 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ str r1, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8f12f0 │ │ │ │ + bl 8f10b0 │ │ │ │ add r3, r7, r4 │ │ │ │ add r3, r4, r3, lsl #2 │ │ │ │ add r3, r4, r3, lsl #2 │ │ │ │ add r3, r5, r3, lsl #3 │ │ │ │ ldr r0, [r3, #2280] @ 0x8e8 │ │ │ │ add r7, r7, r4 │ │ │ │ add r7, r4, r7, lsl #2 │ │ │ │ add r4, r4, r7, lsl #2 │ │ │ │ add r5, r5, r4, lsl #3 │ │ │ │ - bl 8dd828 │ │ │ │ + bl 8dd5e8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #2272 @ 0x8e0 │ │ │ │ add ip, r5, #2256 @ 0x8d0 │ │ │ │ str r1, [r5, #2280] @ 0x8e8 │ │ │ │ strd r2, [ip, #8] │ │ │ │ @@ -333039,45 +333039,45 @@ │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3c19e0 │ │ │ │ ldr r0, [pc, #268] @ 3c1b88 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3c19cc │ │ │ │ ldr r0, [r6, #2280] @ 0x8e8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 8e2760 │ │ │ │ + bl 8e2520 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [fp, #3004] @ 0xbbc │ │ │ │ b 3c1a20 │ │ │ │ ldr r3, [pc, #212] @ 3c1b80 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3c1aec │ │ │ │ ldr r0, [r6, #2280] @ 0x8e8 │ │ │ │ b 3c19e0 │ │ │ │ ldr r0, [pc, #196] @ 3c1b8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3c182c │ │ │ │ ldr r0, [pc, #184] @ 3c1b90 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r0, [r6, #2312] @ 0x908 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ b 3c19b4 │ │ │ │ ldr r0, [pc, #160] @ 3c1b94 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3c1ab8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #140] @ 3c1b98 │ │ │ │ ldr r1, [pc, #140] @ 3c1b9c │ │ │ │ ldr r0, [pc, #140] @ 3c1ba0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 3c1ba4 │ │ │ │ @@ -333105,29 +333105,29 @@ │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ smlatteq r4, r0, r6, r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010476b0 │ │ │ │ eorhi r0, r0, r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r7, [r4, -ip] │ │ │ │ - addeq r0, r1, r8, asr r7 │ │ │ │ - umulleq r0, r1, ip, r6 │ │ │ │ - addeq r0, r1, ip, asr r7 │ │ │ │ - addeq r0, r1, r4, lsl r7 │ │ │ │ - addseq r0, r8, r0, lsl #4 │ │ │ │ - ldrdeq fp, [r0], r8 │ │ │ │ - addeq fp, r0, ip, ror #1 │ │ │ │ + addeq r0, r1, r8, lsl r5 │ │ │ │ + addeq r0, r1, ip, asr r4 │ │ │ │ + addeq r0, r1, ip, lsl r5 │ │ │ │ + ldrdeq r0, [r1], r4 │ │ │ │ + addseq pc, r7, r0, asr #31 │ │ │ │ + umulleq sl, r0, r8, lr │ │ │ │ + addeq sl, r0, ip, lsr #29 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - @ instruction: 0x009801dc │ │ │ │ - umulleq r0, r1, r8, r5 │ │ │ │ - addeq r0, r1, r4, asr #12 │ │ │ │ + umullseq pc, r7, ip, pc @ │ │ │ │ + addeq r0, r1, r8, asr r3 │ │ │ │ + addeq r0, r1, r4, lsl #8 │ │ │ │ andeq r0, r0, r1, lsl #9 │ │ │ │ - @ instruction: 0x009801b8 │ │ │ │ - addeq r0, r1, r4, ror r5 │ │ │ │ - addeq r0, r1, r4, lsr r6 │ │ │ │ + addseq pc, r7, r8, ror pc @ │ │ │ │ + addeq r0, r1, r4, lsr r3 │ │ │ │ + strdeq r0, [r1], r4 │ │ │ │ andeq r0, r0, r2, lsl #9 │ │ │ │ cmp r1, #1 │ │ │ │ bne 3c1cb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -333391,15 +333391,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #2976] @ 3c2b9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ sub r1, r2, #368 @ 0x170 │ │ │ │ orrs r1, r1, r3 │ │ │ │ beq 3c28cc │ │ │ │ rsbs r1, r2, #368 @ 0x170 │ │ │ │ rscs r1, r3, #0 │ │ │ │ bcs 3c244c │ │ │ │ subs ip, r2, #384 @ 0x180 │ │ │ │ @@ -334127,39 +334127,39 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ b 3c23bc │ │ │ │ tsteq r4, ip, lsl r1 │ │ │ │ - addseq pc, r7, r6, ror lr @ │ │ │ │ - @ instruction: 0x0097febc │ │ │ │ + addseq pc, r7, r6, lsr ip @ │ │ │ │ + addseq pc, r7, ip, ror ip @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ andeq r4, r0, r0, asr #1 │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ eorhi r0, r0, r0 │ │ │ │ - addeq r0, r1, r0, lsr #5 │ │ │ │ + addeq r0, r1, r0, rrx │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r4, r0, pc, asr #1 │ │ │ │ eorhi r0, r0, #0 │ │ │ │ andsmi r0, r0, r0 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ @ instruction: 0xffffdee8 │ │ │ │ ldrbeq lr, [pc, r0]! │ │ │ │ ldrsheq pc, [r0], #0 @ │ │ │ │ @ instruction: 0xffffda68 │ │ │ │ andeq r0, pc, pc, lsl #30 │ │ │ │ @ instruction: 0xffffd848 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq pc, r0, ip, asr #10 │ │ │ │ - addeq pc, r0, r8, lsr #8 │ │ │ │ - addeq pc, r0, r8, lsl r4 @ │ │ │ │ - addeq pc, r0, r8, lsl #8 │ │ │ │ - strdeq pc, [r0], r8 │ │ │ │ + addeq pc, r0, ip, lsl #6 │ │ │ │ + addeq pc, r0, r8, ror #3 │ │ │ │ + ldrdeq pc, [r0], r8 │ │ │ │ + addeq pc, r0, r8, asr #3 │ │ │ │ + @ instruction: 0x0080f1b8 │ │ │ │ add r7, r0, #4096 @ 0x1000 │ │ │ │ ldrb r5, [r7, #3005] @ 0xbbd │ │ │ │ cmp r5, #0 │ │ │ │ bne 3c2c14 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r7, #3005] @ 0xbbd │ │ │ │ mov r1, r5 │ │ │ │ @@ -334235,30 +334235,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #-348] @ 3c2bd0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r0, [pc, #-360] @ 3c2bd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3c22c0 │ │ │ │ ldr r0, [pc, #-372] @ 3c2bd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3c29d4 │ │ │ │ ldr r0, [pc, #-384] @ 3c2bdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3c21f0 │ │ │ │ ldr r0, [pc, #-396] @ 3c2be0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3c1fa8 │ │ │ │ │ │ │ │ 003c2d74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -334278,27 +334278,27 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ cmp r0, #0 │ │ │ │ umull r8, r7, ip, r3 │ │ │ │ mov r4, r1 │ │ │ │ beq 3c2de8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ - bl 8e2760 │ │ │ │ + bl 8e2520 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 8dd828 │ │ │ │ + bl 8dd5e8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #16] │ │ │ │ mov r1, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8e435c │ │ │ │ + bl 8e411c │ │ │ │ mov ip, r4 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ @@ -334314,15 +334314,15 @@ │ │ │ │ bne 3c2eec │ │ │ │ cmp r2, r8 │ │ │ │ sbcs r3, r3, r7 │ │ │ │ bcc 3c2e64 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3c2eb0 │ │ │ │ - bl 8dd828 │ │ │ │ + bl 8dd5e8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #16] │ │ │ │ ldr r2, [pc, #156] @ 3c2f14 │ │ │ │ ldr r3, [pc, #148] @ 3c2f10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -334346,31 +334346,31 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c2ee8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8e2760 │ │ │ │ + b 8e2520 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ 3c2f1c │ │ │ │ ldr r1, [pc, #40] @ 3c2f20 │ │ │ │ ldr r0, [pc, #40] @ 3c2f24 │ │ │ │ ldr r2, [pc, #40] @ 3c2f28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r4, r0, ror r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r4, ip, pc, r5 @ │ │ │ │ tsteq r4, ip, asr #30 │ │ │ │ - umullseq lr, r7, r4, lr │ │ │ │ - strdeq r9, [r0], r0 │ │ │ │ - addeq r9, r0, r4, lsl #26 │ │ │ │ + addseq lr, r7, r4, asr ip │ │ │ │ + @ instruction: 0x00809ab0 │ │ │ │ + addeq r9, r0, r4, asr #21 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 003c2f2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -334396,15 +334396,15 @@ │ │ │ │ ldr r8, [sp, #108] @ 0x6c │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ beq 3c30c8 │ │ │ │ mov r0, fp │ │ │ │ ldr r4, [r1, #24] │ │ │ │ - bl 8e321c │ │ │ │ + bl 8e2fdc │ │ │ │ mla r4, r7, r5, r4 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 27ccd0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r2, r4 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -334422,15 +334422,15 @@ │ │ │ │ mla r6, r8, r5, r0 │ │ │ │ str r3, [sp] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 8e2e08 │ │ │ │ + bl 8e2bc8 │ │ │ │ cmp r5, r9 │ │ │ │ str r0, [sp, #20] │ │ │ │ bge 3c30e4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ sub r3, sl, r4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -334438,15 +334438,15 @@ │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ stm sp, {r7, sl} │ │ │ │ - bl 8e2eec │ │ │ │ + bl 8e2cac │ │ │ │ ldr r3, [sp, #24] │ │ │ │ orrs r0, r0, r3 │ │ │ │ beq 3c3090 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -334481,15 +334481,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27cec8 │ │ │ │ ldr r0, [pc, #4] @ 3c30fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq sl, r2, r4, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #512] @ 3c3318 │ │ │ │ ldr r3, [pc, #512] @ 3c331c │ │ │ │ @@ -334619,59 +334619,59 @@ │ │ │ │ b 3c31f8 │ │ │ │ ldr r0, [pc, #28] @ 3c332c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a55c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatteq r4, ip, ip, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, r7, r0, ror #23 │ │ │ │ + addseq lr, r7, r0, lsr #19 │ │ │ │ andeq r0, r0, r8, lsr r6 │ │ │ │ smlabbeq r4, r8, fp, r5 │ │ │ │ - addeq pc, r0, r0, ror r1 @ │ │ │ │ + addeq lr, r0, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3c33c8 │ │ │ │ ldr r2, [pc, #128] @ 3c33cc │ │ │ │ ldr r1, [pc, #128] @ 3c33d0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #100] @ 3c33d4 │ │ │ │ mov r2, #7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #84] @ 3c33d8 │ │ │ │ ldr r1, [pc, #84] @ 3c33dc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #64] @ 3c33e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, r7, r4, lsr #21 │ │ │ │ - rsbseq r0, pc, ip, lsr fp @ │ │ │ │ - umulleq pc, r1, r8, fp @ │ │ │ │ + addseq lr, r7, r4, ror #16 │ │ │ │ + ldrsheq r0, [pc], #-140 @ │ │ │ │ + addeq pc, r1, r8, asr r9 @ │ │ │ │ strdeq r6, [r0, -r0] │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ ldrsheq sl, [r2], #188 @ 0xbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -334700,76 +334700,76 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [lr, #1076] @ 0x434 │ │ │ │ strb r1, [lr, #1082] @ 0x43a │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 3c34a8 │ │ │ │ ldr r0, [pc, #28] @ 3c34ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3c3428 │ │ │ │ tsteq r4, r4, lsl #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq lr, r7, r8, ror #18 │ │ │ │ - umulleq r7, r0, r8, r7 │ │ │ │ + addseq lr, r7, r8, lsr #14 │ │ │ │ + addeq r7, r0, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3c3514 │ │ │ │ ldr r2, [pc, #76] @ 3c3518 │ │ │ │ ldr r1, [pc, #76] @ 3c351c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #1081] @ 0x439 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq lr, r7, r8, lsr #18 │ │ │ │ - addeq lr, r0, r4, asr #31 │ │ │ │ - addeq lr, r0, r4, ror #31 │ │ │ │ + addseq lr, r7, r8, ror #13 │ │ │ │ + addeq lr, r0, r4, lsl #27 │ │ │ │ + addeq lr, r0, r4, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 3c35b0 │ │ │ │ ldr r2, [pc, #120] @ 3c35b4 │ │ │ │ ldr r1, [pc, #120] @ 3c35b8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ mov r5, #256 @ 0x100 │ │ │ │ add ip, r0, #1120 @ 0x460 │ │ │ │ add ip, ip, #4 │ │ │ │ strb r3, [r0, #1082] @ 0x43a │ │ │ │ add r4, r0, #1072 @ 0x430 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ @@ -334783,17 +334783,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0097e8b8 │ │ │ │ - addeq lr, r0, r0, asr pc │ │ │ │ - addeq lr, r0, r0, ror pc │ │ │ │ + addseq lr, r7, r8, ror r6 │ │ │ │ + addeq lr, r0, r0, lsl sp │ │ │ │ + addeq lr, r0, r0, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #328] @ 3c371c │ │ │ │ ldr r2, [pc, #328] @ 3c3720 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -334802,29 +334802,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #32 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #288] @ 3c3728 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c36d4 │ │ │ │ ldr r3, [pc, #272] @ 3c372c │ │ │ │ ldr r1, [pc, #272] @ 3c3730 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 934f3c │ │ │ │ + bl 934cfc │ │ │ │ ldr ip, [r4, #1128] @ 0x468 │ │ │ │ str ip, [r4, #1136] @ 0x470 │ │ │ │ ldr ip, [r4, #752] @ 0x2f0 │ │ │ │ ldr r2, [pc, #232] @ 3c3734 │ │ │ │ add ip, ip, #1048576 @ 0x100000 │ │ │ │ ldr r1, [pc, #228] @ 3c3738 │ │ │ │ mov r7, #0 │ │ │ │ @@ -334834,21 +334834,21 @@ │ │ │ │ str ip, [r4, #1132] @ 0x46c │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str r7, [r4, #1140] @ 0x474 │ │ │ │ str r7, [r4, #1144] @ 0x478 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #180] @ 3c373c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ add r0, r4, #764 @ 0x2fc │ │ │ │ - bl 8e5380 │ │ │ │ + bl 8e5140 │ │ │ │ mov r0, r6 │ │ │ │ bl 3c3520 │ │ │ │ ldr r2, [pc, #152] @ 3c3740 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ @@ -334865,35 +334865,35 @@ │ │ │ │ add r3, r5, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #96] @ 3c374c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq lr, r7, r0, lsr #16 │ │ │ │ - @ instruction: 0x0080eeb0 │ │ │ │ - addeq lr, r0, ip, asr #29 │ │ │ │ + addseq lr, r7, r0, ror #11 │ │ │ │ + addeq lr, r0, r0, ror ip │ │ │ │ + addeq lr, r0, ip, lsl #25 │ │ │ │ tsteq r4, r0, lsl #16 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - addeq lr, r0, r8, ror #29 │ │ │ │ - addeq lr, r0, r8, lsr #29 │ │ │ │ - addeq r8, r0, r4, ror #26 │ │ │ │ - addeq lr, r0, ip, lsr #29 │ │ │ │ + addeq lr, r0, r8, lsr #25 │ │ │ │ + addeq lr, r0, r8, ror #24 │ │ │ │ + addeq r8, r0, r4, lsr #22 │ │ │ │ + addeq lr, r0, ip, ror #24 │ │ │ │ ldrsheq sl, [r2], #128 @ 0x80 @ │ │ │ │ - addeq lr, r0, r4, lsl #28 │ │ │ │ - addeq lr, r0, r4, ror #27 │ │ │ │ + addeq lr, r0, r4, asr #23 │ │ │ │ + addeq lr, r0, r4, lsr #23 │ │ │ │ muleq r0, sl, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #192] @ 3c3828 │ │ │ │ ldr r6, [pc, #192] @ 3c382c │ │ │ │ @@ -334903,15 +334903,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r5, #32 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #16 │ │ │ │ ldr r2, [pc, #136] @ 3c3834 │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldr r7, [pc, #132] @ 3c3838 │ │ │ │ @@ -334921,40 +334921,40 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ add r2, r2, #132 @ 0x84 │ │ │ │ add r8, r0, #856 @ 0x358 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r8 │ │ │ │ bl 3813a8 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3812a8 │ │ │ │ - addseq lr, r7, ip, lsl #13 │ │ │ │ - addeq lr, r0, ip, asr #26 │ │ │ │ - addeq lr, r0, r8, lsl sp │ │ │ │ + addseq lr, r7, ip, asr #8 │ │ │ │ + addeq lr, r0, ip, lsl #22 │ │ │ │ + ldrdeq lr, [r0], r8 │ │ │ │ rscseq sl, r2, r4, ror #15 │ │ │ │ - rsbseq lr, pc, r4, ror r0 @ │ │ │ │ - rsbseq lr, pc, r8, lsl #1 │ │ │ │ + rsbseq sp, pc, r4, lsr lr @ │ │ │ │ + rsbseq sp, pc, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #600] @ 3c3ab4 │ │ │ │ mov r5, r3 │ │ │ │ @@ -335067,15 +335067,15 @@ │ │ │ │ strb r2, [sp, #24] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldrb ip, [r8], #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [r7, #752] @ 0x2f0 │ │ │ │ add r0, r7, #764 @ 0x2fc │ │ │ │ add r2, r2, ip, lsl #2 │ │ │ │ - bl 8f1370 │ │ │ │ + bl 8f1130 │ │ │ │ lsr lr, r0, #8 │ │ │ │ lsr r3, r0, #16 │ │ │ │ and lr, lr, #255 @ 0xff │ │ │ │ and ip, r0, #255 @ 0xff │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ b 3c38f4 │ │ │ │ orr ip, ip, lr, lsl #8 │ │ │ │ @@ -335106,16 +335106,16 @@ │ │ │ │ lsr lr, lr, #5 │ │ │ │ orr r3, r3, lr, lsl #2 │ │ │ │ strb r3, [r6], #1 │ │ │ │ b 3c3928 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r4, r4, r5, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x0097e4fd │ │ │ │ - addseq lr, r7, r2, lsl r5 │ │ │ │ + @ instruction: 0x0097e2bd │ │ │ │ + @ instruction: 0x0097e2d2 │ │ │ │ smlabteq r4, ip, r4, r5 │ │ │ │ │ │ │ │ 003c3ac8 : │ │ │ │ push {r4, lr} │ │ │ │ ldr lr, [r0, #8] │ │ │ │ ldr r1, [r0, #12] │ │ │ │ cmp lr, #3840 @ 0xf00 │ │ │ │ @@ -335222,81 +335222,81 @@ │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, r4, #764 @ 0x2fc │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ mov r0, ip │ │ │ │ mov r3, r7 │ │ │ │ mov sl, ip │ │ │ │ - bl 8f1370 │ │ │ │ + bl 8f1130 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #4 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1370 │ │ │ │ + bl 8f1130 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #8 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1370 │ │ │ │ + bl 8f1130 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #12 │ │ │ │ mov r3, r7 │ │ │ │ mov r9, r0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1370 │ │ │ │ + bl 8f1130 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #20 │ │ │ │ mov r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1370 │ │ │ │ + bl 8f1130 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #24 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1370 │ │ │ │ + bl 8f1130 │ │ │ │ str r7, [r5, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r6, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #8] │ │ │ │ add r2, fp, #28 │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1370 │ │ │ │ + bl 8f1130 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r4, #1116] @ 0x45c │ │ │ │ @@ -335340,41 +335340,41 @@ │ │ │ │ mul r0, ip, r2 │ │ │ │ add r2, fp, #16 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1cfc │ │ │ │ + bl 8f1abc │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr lr, [sp, #16] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb r6, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #12] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, fp, #32 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r7 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp] │ │ │ │ - bl 8f1cfc │ │ │ │ + bl 8f1abc │ │ │ │ str r7, [r5, #4] │ │ │ │ ldr lr, [sp, #16] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb r6, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #12] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, fp, #36 @ 0x24 │ │ │ │ stm lr, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8f1cfc │ │ │ │ + bl 8f1abc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r2, [r4, #1096] @ 0x448 │ │ │ │ str r0, [r4, #1104] @ 0x450 │ │ │ │ @@ -335406,15 +335406,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c4000 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #1076] @ 0x434 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldr r0, [pc, #204] @ 3c403c │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ bne 3c3fbc │ │ │ │ ldr r2, [pc, #188] @ 3c4040 │ │ │ │ ldr r3, [pc, #164] @ 3c402c │ │ │ │ @@ -335444,15 +335444,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 3c4048 │ │ │ │ ldr r0, [pc, #96] @ 3c404c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #116 @ 0x74 │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3c4050 │ │ │ │ ldr r1, [pc, #68] @ 3c4054 │ │ │ │ ldr r0, [pc, #68] @ 3c4058 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 3c405c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -335463,19 +335463,19 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r5, [r4, -r0] │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ ldrdeq r4, [r4, -r0] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlabbeq r4, r0, lr, r4 │ │ │ │ tsteq r4, r0, asr #28 │ │ │ │ - addseq sp, r7, ip, lsl #28 │ │ │ │ - addeq r6, r0, ip, lsr ip │ │ │ │ - addseq sp, r7, r4, ror #27 │ │ │ │ - @ instruction: 0x0080e4b4 │ │ │ │ - addeq lr, r0, r8, lsr #10 │ │ │ │ + addseq sp, r7, ip, asr #23 │ │ │ │ + strdeq r6, [r0], ip │ │ │ │ + addseq sp, r7, r4, lsr #23 │ │ │ │ + addeq lr, r0, r4, ror r2 │ │ │ │ + addeq lr, r0, r8, ror #5 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 003c4060 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -335567,15 +335567,15 @@ │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ str r2, [r4, #2212] @ 0x8a4 │ │ │ │ beq 3c4258 │ │ │ │ mov r1, r3 │ │ │ │ smull r2, r3, ip, r1 │ │ │ │ add r1, pc, #160 @ 0xa0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ ldr r2, [pc, #168] @ 3c4294 │ │ │ │ add r8, r8, sl │ │ │ │ ldr r3, [pc, #152] @ 3c428c │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, r9 │ │ │ │ @@ -335599,27 +335599,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and r1, r1, #1 │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ mov r2, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ add r1, pc, #12 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ b 3c41e4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ blcc fea76a88 <__bss_end__@@Base+0xfd558bb8> │ │ │ │ andeq r0, r0, r0 │ │ │ │ tsteq r4, r0, lsl sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq sp, r7, r4, lsl #28 │ │ │ │ + addseq sp, r7, r4, asr #23 │ │ │ │ tsteq r4, ip, lsl #24 │ │ │ │ ldrb r0, [r0, #1424] @ 0x590 │ │ │ │ eor r0, r0, #9 │ │ │ │ bx lr │ │ │ │ add r0, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ @@ -336188,22 +336188,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3c4ce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3c4ae4 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -336264,28 +336264,28 @@ │ │ │ │ b 3c4ad0 │ │ │ │ ldrb r7, [r4, #1425] @ 0x591 │ │ │ │ b 3c4ad0 │ │ │ │ ldr r0, [pc, #60] @ 3c4ce8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3c4ae4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r4, r4, r3, r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r4, r8, r3, r4 │ │ │ │ - @ instruction: 0x0097d3d4 │ │ │ │ + umullseq sp, r7, r4, r1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r4, r8, lsl r3 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sp, r0, r0, ror sl │ │ │ │ - umulleq sp, r0, r4, r9 │ │ │ │ + addeq sp, r0, r0, lsr r8 │ │ │ │ + addeq sp, r0, r4, asr r7 │ │ │ │ │ │ │ │ 003c4cec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #368] @ 3c4e74 │ │ │ │ @@ -336362,41 +336362,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3c4e98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3c4d88 │ │ │ │ ldr r0, [pc, #60] @ 3c4e9c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3c4d88 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ strdeq r4, [r4, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq r4, r4, r0, r4 │ │ │ │ - addseq sp, r7, r4, asr #3 │ │ │ │ + addseq ip, r7, r4, lsl #31 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r4, r4, ror r0 │ │ │ │ strdeq r6, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq sp, r0, ip, lsl r8 │ │ │ │ - addeq sp, r0, r8, lsr r8 │ │ │ │ + ldrdeq sp, [r0], ip │ │ │ │ + strdeq sp, [r0], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -336424,17 +336424,17 @@ │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #15 │ │ │ │ bne 3c4ef0 │ │ │ │ ldrb r3, [r4, #373] @ 0x175 │ │ │ │ b 3c4f50 │ │ │ │ add r6, r4, #200 @ 0xc8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8e3dc0 │ │ │ │ + bl 8e3b80 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930294 │ │ │ │ + bl 930054 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #15 │ │ │ │ strb r2, [r4, #196] @ 0xc4 │ │ │ │ str r3, [r4, #2368] @ 0x940 │ │ │ │ b 3c4ed0 │ │ │ │ ldrb r3, [r4, #629] @ 0x275 │ │ │ │ tst r3, #8 │ │ │ │ @@ -336459,30 +336459,30 @@ │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r3 │ │ │ │ bcc 3c5098 │ │ │ │ add fp, r4, #8 │ │ │ │ mov r0, fp │ │ │ │ - bl 8dd800 │ │ │ │ + bl 8dd5c0 │ │ │ │ ldr r2, [pc, #248] @ 3c50bc │ │ │ │ add sl, r4, #200 @ 0xc8 │ │ │ │ mov r3, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dd4d8 │ │ │ │ + bl 8dd298 │ │ │ │ mov r1, #2 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 8e3db4 │ │ │ │ + bl 8e3b74 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -336524,18 +336524,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 3c50c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #177 @ 0xb1 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addeq sp, r0, r8, lsr #14 │ │ │ │ - addseq ip, r7, r8, ror lr │ │ │ │ - addeq sp, r0, r4, lsl r6 │ │ │ │ - addeq sp, r0, r4, lsr #12 │ │ │ │ + addeq sp, r0, r8, ror #9 │ │ │ │ + addseq ip, r7, r8, lsr ip │ │ │ │ + ldrdeq sp, [r0], r4 │ │ │ │ + addeq sp, r0, r4, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r2, [r4, #2212] @ 0x8a4 │ │ │ │ @@ -336546,22 +336546,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #2208 @ 0x8a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldrd r2, [r6, #-8] │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ ldrd r2, [r6] │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ ldr r1, [r4, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl bb1798 │ │ │ │ + bl bb1558 │ │ │ │ ldr r3, [r4, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt 3c5168 │ │ │ │ ldr r3, [r4, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ blt 3c5168 │ │ │ │ orr r0, r5, #9 │ │ │ │ @@ -336889,15 +336889,15 @@ │ │ │ │ bgt 3c54d0 │ │ │ │ b 3c5604 │ │ │ │ mov r0, #0 │ │ │ │ b 3c5608 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r4, r0, r9, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq ip, r7, r0, ror sl │ │ │ │ + addseq ip, r7, r0, lsr r8 │ │ │ │ @ instruction: 0x011307d0 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ strdeq r3, [r4, -r4] │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -336933,15 +336933,15 @@ │ │ │ │ bls 3c57f4 │ │ │ │ mul r7, r6, r7 │ │ │ │ strh r3, [r5, #2] │ │ │ │ ldr r9, [r4, #184] @ 0xb8 │ │ │ │ lsr r7, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ ldrh r3, [r8, #10] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #1 │ │ │ │ strheq r2, [r8, #10] │ │ │ │ beq 3c5748 │ │ │ │ ldr r2, [pc, #244] @ 3c5834 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -337245,44 +337245,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3c5c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 3c5a20 │ │ │ │ ldr r0, [pc, #68] @ 3c5c6c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 3c5a20 │ │ │ │ tsteq r4, r0, ror r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, asr #8 │ │ │ │ tsteq r4, r8, lsr r4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq ip, r7, pc, ror r4 │ │ │ │ + addseq ip, r7, pc, lsr r2 │ │ │ │ @ instruction: 0x0104339c │ │ │ │ tsteq r4, r0, asr #6 │ │ │ │ smlabbeq r4, ip, r2, r3 │ │ │ │ andeq r5, r0, r4, lsl #7 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r0, ip, ror #21 │ │ │ │ - addeq ip, r0, r8, lsl #22 │ │ │ │ + addeq ip, r0, ip, lsr #17 │ │ │ │ + addeq ip, r0, r8, asr #17 │ │ │ │ add r3, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r3, [r3, #14] │ │ │ │ tst r3, #1 │ │ │ │ beq 3c5cc0 │ │ │ │ ldr r3, [r0, #2320] @ 0x910 │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [r0, #2316] @ 0x90c │ │ │ │ @@ -337351,15 +337351,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 27ea34 │ │ │ │ - bl 8eccb8 │ │ │ │ + bl 8eca78 │ │ │ │ ldrb r3, [r4, #1138] @ 0x472 │ │ │ │ ldr r2, [r4, #2344] @ 0x928 │ │ │ │ tst r3, #32 │ │ │ │ ldr r1, [r4, #2380] @ 0x94c │ │ │ │ bne 3c5ef8 │ │ │ │ cmp r2, #2 │ │ │ │ beq 3c5f64 │ │ │ │ @@ -337503,15 +337503,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r1, r9 │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ smulbb r6, fp, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r6, #16000 @ 0x3e80 │ │ │ │ ble 3c605c │ │ │ │ cmp sl, #0 │ │ │ │ beq 3c5eb8 │ │ │ │ ldr r3, [pc, #828] @ 3c6360 │ │ │ │ @@ -337681,32 +337681,32 @@ │ │ │ │ strne r3, [r1] │ │ │ │ cmp r6, ip │ │ │ │ bne 3c627c │ │ │ │ cmp r5, r0 │ │ │ │ blt 3c5eb8 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r4, #2328] @ 0x918 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add ip, r0, #1 │ │ │ │ sub ip, ip, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 2d5b04 │ │ │ │ b 3c5eb8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl bb1798 │ │ │ │ + bl bb1558 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2d5a5c │ │ │ │ b 3c6140 │ │ │ │ ldrb r3, [r4, #2376] @ 0x948 │ │ │ │ cmp r3, r8 │ │ │ │ bne 3c6074 │ │ │ │ @@ -337715,19 +337715,19 @@ │ │ │ │ bne 3c6074 │ │ │ │ cmp sl, #0 │ │ │ │ beq 3c60c4 │ │ │ │ b 3c60b8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ swpeq r3, ip, [r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x0080c9b0 │ │ │ │ + addeq ip, r0, r0, ror r7 │ │ │ │ eoreq r0, r0, r0, lsl #2 │ │ │ │ tsteq r4, r4, asr #30 │ │ │ │ - addeq ip, r0, r0, lsr r8 │ │ │ │ - addeq ip, r0, r0, lsr r7 │ │ │ │ + strdeq ip, [r0], r0 │ │ │ │ + strdeq ip, [r0], r0 │ │ │ │ @ instruction: 0xff0007ff │ │ │ │ │ │ │ │ 003c6368 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -337964,22 +337964,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 3c680c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3c63d8 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 3c6468 │ │ │ │ bne 3c6404 │ │ │ │ ldrb r3, [r5, #1172] @ 0x494 │ │ │ │ and r2, r6, #16 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -338002,35 +338002,35 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3c5838 │ │ │ │ ldr r0, [pc, #88] @ 3c6814 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3c63d8 │ │ │ │ tsteq r4, r8, ror sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r4, ror #20 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq fp, r7, sp, asr #21 │ │ │ │ + addseq fp, r7, sp, lsl #17 │ │ │ │ strdeq r2, [r4, -r8] │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ tsteq r4, ip, asr r9 │ │ │ │ - addseq fp, r7, ip, lsr #20 │ │ │ │ + addseq fp, r7, ip, ror #15 │ │ │ │ ldrdeq r2, [r4, -ip] │ │ │ │ - addseq fp, r7, r0, ror #18 │ │ │ │ + addseq fp, r7, r0, lsr #14 │ │ │ │ tsteq r4, r8, ror #16 │ │ │ │ - addseq fp, r7, r8, asr r9 │ │ │ │ + addseq fp, r7, r8, lsl r7 │ │ │ │ @ instruction: 0x000014b4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq ip, r0, ip, asr #32 │ │ │ │ + addeq fp, r0, ip, lsl #28 │ │ │ │ tsteq r4, ip, ror r6 │ │ │ │ - addeq ip, r0, r4 │ │ │ │ + addeq fp, r0, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #200] @ 3c68fc │ │ │ │ mov r5, r2 │ │ │ │ @@ -338271,15 +338271,15 @@ │ │ │ │ bgt 3c6a70 │ │ │ │ b 3c6b8c │ │ │ │ mov r0, #0 │ │ │ │ b 3c6b90 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatteq r4, r0, r3, r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x0097b4d0 │ │ │ │ + umullseq fp, r7, r0, r2 │ │ │ │ tstpeq r2, r8, lsr r2 @ p-variant is OBSOLETE │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ tsteq r4, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -338398,15 +338398,15 @@ │ │ │ │ bgt 3c6c74 │ │ │ │ b 3c6d88 │ │ │ │ mov r0, #0 │ │ │ │ b 3c6d8c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [r4, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, r7, ip, asr #5 │ │ │ │ + addseq fp, r7, ip, lsl #1 │ │ │ │ tstpeq r2, ip, lsr #32 @ p-variant is OBSOLETE │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ tsteq r4, r0, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -338535,15 +338535,15 @@ │ │ │ │ bgt 3c6e70 │ │ │ │ b 3c6fac │ │ │ │ mov r0, #0 │ │ │ │ b 3c6fb0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatteq r4, r0, pc, r1 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrsbeq fp, [r7], r0 │ │ │ │ + umullseq sl, r7, r0, lr │ │ │ │ tsteq r2, r8, lsr lr │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ tsteq r4, ip, asr #28 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #332] @ 3c7180 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -338642,15 +338642,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #2328] @ 0x918 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ bl 2d75e4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 8eccb8 │ │ │ │ + bl 8eca78 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 27d180 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 27d180 │ │ │ │ lsr r4, r4, #24 │ │ │ │ lsr r3, r0, #22 │ │ │ │ @@ -338737,15 +338737,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ bne 3c7918 │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2d75e4 │ │ │ │ add r9, r6, #2288 @ 0x8f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldrh r3, [r9, #14] │ │ │ │ tst r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldrbne r1, [r6, #628] @ 0x274 │ │ │ │ ldrbeq r1, [r6, #372] @ 0x174 │ │ │ │ mov r7, r0 │ │ │ │ lsl r3, r1, #1 │ │ │ │ @@ -338809,15 +338809,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb1578 │ │ │ │ + bl bb1338 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ smulbb r3, r2, r0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ ble 3c72d0 │ │ │ │ cmp r3, #16000 @ 0x3e80 │ │ │ │ bgt 3c72d0 │ │ │ │ @@ -338896,15 +338896,15 @@ │ │ │ │ str r2, [r6, #2416] @ 0x970 │ │ │ │ strb r0, [r6, #2402] @ 0x962 │ │ │ │ strb r1, [r6, #2403] @ 0x963 │ │ │ │ ldr r2, [pc, #2996] @ 3c8168 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ ldr r2, [r6, #2408] @ 0x968 │ │ │ │ cmp r0, r2 │ │ │ │ ldr r2, [r6, #2412] @ 0x96c │ │ │ │ sbcs r2, r1, r2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r2, r2, r5, lsl #2 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -339037,31 +339037,31 @@ │ │ │ │ add r6, r6, r3 │ │ │ │ add r9, r9, #4 │ │ │ │ bge 3c723c │ │ │ │ ldr r3, [fp, #4] │ │ │ │ b 3c7664 │ │ │ │ mov r0, #1 │ │ │ │ str r4, [r6, #2344] @ 0x928 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #2412] @ 3c8168 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ add r5, r6, #2416 @ 0x970 │ │ │ │ cmp r4, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ bne 3c7918 │ │ │ │ mov sl, #1 │ │ │ │ b 3c732c │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r6, #2344] @ 0x928 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #2360] @ 3c8168 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ add r4, r6, #2416 @ 0x970 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 2d75e4 │ │ │ │ ldr r5, [r6, #2388] @ 0x954 │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -339546,23 +339546,23 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r6, #184] @ 0xb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ - bl 8e2eec │ │ │ │ + bl 8e2cac │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 8e2eec │ │ │ │ + bl 8e2cac │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ orr r1, r3, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ cmp r4, #2048 @ 0x800 │ │ │ │ bge 3c8038 │ │ │ │ asr r3, r4, #5 │ │ │ │ add r3, r3, #608 @ 0x260 │ │ │ │ @@ -339637,34 +339637,34 @@ │ │ │ │ sub r3, r9, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8e2e08 │ │ │ │ + bl 8e2bc8 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 3c7e34 │ │ │ │ tsteq r4, r8, ror #24 │ │ │ │ strdeq r1, [r4, -r4] │ │ │ │ tsteq r4, ip, lsr #22 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ tsteq r4, r8, lsl r5 │ │ │ │ - addseq sl, r7, sl, lsl r5 │ │ │ │ - addseq sl, r7, r4, asr #7 │ │ │ │ + @ instruction: 0x0097a2da │ │ │ │ + addseq sl, r7, r4, lsl #3 │ │ │ │ rscseq r6, r2, r8, ror r2 │ │ │ │ rscseq r5, r2, ip, asr pc │ │ │ │ ldrdeq r0, [r4, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ - addseq r9, r7, r8, lsl ip │ │ │ │ - @ instruction: 0x00979ab8 │ │ │ │ - addseq r9, r7, r8, ror #20 │ │ │ │ - addeq sl, r0, r4, lsl #4 │ │ │ │ - addeq sl, r0, r0, lsr r3 │ │ │ │ + @ instruction: 0x009799d8 │ │ │ │ + addseq r9, r7, r8, ror r8 │ │ │ │ + addseq r9, r7, r8, lsr #16 │ │ │ │ + addeq r9, r0, r4, asr #31 │ │ │ │ + strdeq sl, [r0], r0 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2356] @ 0x934 │ │ │ │ ldr r0, [r5] │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 27ccd0 │ │ │ │ mov r7, #1 │ │ │ │ @@ -339676,15 +339676,15 @@ │ │ │ │ b 3c7e34 │ │ │ │ sub r9, r9, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 8e2eec │ │ │ │ + bl 8e2cac │ │ │ │ mov r1, r0 │ │ │ │ b 3c8014 │ │ │ │ cmp r8, #0 │ │ │ │ blt 3c821c │ │ │ │ sub r4, r4, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -339993,15 +339993,15 @@ │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - umullseq r9, r7, r0, r8 │ │ │ │ + addseq r9, r7, r0, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 3c84f4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -340118,15 +340118,15 @@ │ │ │ │ eor ip, ip, lr │ │ │ │ and ip, ip, r4 │ │ │ │ eor ip, ip, lr │ │ │ │ str ip, [r5, r1, lsl #2] │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e2840 │ │ │ │ + bl 8e2600 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -340186,29 +340186,29 @@ │ │ │ │ ldr r1, [r0, #2368] @ 0x940 │ │ │ │ mov r5, #0 │ │ │ │ orr r1, r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ str r1, [r0, #2368] @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8e2840 │ │ │ │ + bl 8e2600 │ │ │ │ b 3c88c0 │ │ │ │ ldr lr, [pc, #40] @ 3c8a04 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add lr, pc, lr │ │ │ │ and r5, r5, #15 │ │ │ │ add lr, lr, r5, lsl #2 │ │ │ │ ldr r6, [lr, #56] @ 0x38 │ │ │ │ ldrb r5, [r0, #885] @ 0x375 │ │ │ │ ldrb lr, [r0, #890] @ 0x37a │ │ │ │ b 3c8844 │ │ │ │ - addseq r9, r7, ip, lsl #14 │ │ │ │ - addseq r9, r7, ip, lsl #13 │ │ │ │ - addseq r9, r7, r4, lsr #11 │ │ │ │ - addseq r9, r7, r0, asr #10 │ │ │ │ + addseq r9, r7, ip, asr #9 │ │ │ │ + addseq r9, r7, ip, asr #8 │ │ │ │ + addseq r9, r7, r4, ror #6 │ │ │ │ + addseq r9, r7, r0, lsl #6 │ │ │ │ b 3c8700 │ │ │ │ │ │ │ │ 003c8a0c : │ │ │ │ cmp r1, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ @@ -340236,21 +340236,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 003c8a78 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 8e2760 │ │ │ │ + b 8e2520 │ │ │ │ │ │ │ │ 003c8a88 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 8e2760 │ │ │ │ + b 8e2520 │ │ │ │ │ │ │ │ 003c8a98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -340468,41 +340468,41 @@ │ │ │ │ streq r2, [r4, #184] @ 0xb8 │ │ │ │ strb r3, [r9, #2240] @ 0x8c0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c8e1c │ │ │ │ ldr r0, [pc, #504] @ 3c9004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 8eec24 │ │ │ │ + bl 8ee9e4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3c8fbc │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 3c9008 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r8, r4, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8dce4c │ │ │ │ + bl 8dcc0c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3c8f40 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c8f88 │ │ │ │ mov r0, r8 │ │ │ │ bl 6c7348 │ │ │ │ mov r0, r8 │ │ │ │ - bl ba4fd4 │ │ │ │ + bl ba4d94 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e321c │ │ │ │ + bl 8e2fdc │ │ │ │ ldr r3, [pc, #396] @ 3c900c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #2420] @ 0x974 │ │ │ │ ldr r3, [pc, #384] @ 3c9010 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ @@ -340516,23 +340516,23 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3c8f6c │ │ │ │ cmp r3, #1 │ │ │ │ beq 3c8f50 │ │ │ │ - bl 8d6c80 │ │ │ │ + bl 8d6a40 │ │ │ │ add r4, r4, #2416 @ 0x970 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ orr r3, r3, r3, lsl #8 │ │ │ │ mov r0, r8 │ │ │ │ strh r3, [r4, #10] │ │ │ │ - bl 8e2760 │ │ │ │ + bl 8e2520 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #292] @ 3c9020 │ │ │ │ ldr r3, [pc, #248] @ 3c8ff8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -340546,15 +340546,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #1 │ │ │ │ b 3c8dd0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ mov r0, #0 │ │ │ │ b 3c8ef4 │ │ │ │ ldr r2, [pc, #204] @ 3c9024 │ │ │ │ ldr r3, [pc, #204] @ 3c9028 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #2192] @ 0x890 │ │ │ │ @@ -340573,79 +340573,79 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r0 │ │ │ │ b 3c8e60 │ │ │ │ ldr r3, [pc, #124] @ 3c9040 │ │ │ │ ldr ip, [pc, #124] @ 3c9044 │ │ │ │ ldr r1, [pc, #124] @ 3c9048 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 3c904c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 3c8f48 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, lsl r0 │ │ │ │ tsteq r4, ip, ror #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r4, r8, lsr r1 │ │ │ │ tsteq r2, r8, ror pc │ │ │ │ - strdeq r9, [r0], r4 │ │ │ │ - addeq r9, r0, r4, asr #19 │ │ │ │ + @ instruction: 0x008097b4 │ │ │ │ + addeq r9, r0, r4, lsl #15 │ │ │ │ ldrsbeq r5, [r2], #16 @ │ │ │ │ @ instruction: 0xffffbae0 │ │ │ │ @ instruction: 0xffffcdd0 │ │ │ │ @ instruction: 0xffffbae4 │ │ │ │ andeq r1, r0, ip, lsr #13 │ │ │ │ tstpeq r3, r8, lsl #30 @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ @ instruction: 0xffffb178 │ │ │ │ @ instruction: 0xffffb31c │ │ │ │ @ instruction: 0xffffb158 │ │ │ │ - addseq r8, r7, r8, lsl #31 │ │ │ │ - ldrsheq sl, [lr], #-224 @ 0xffffff20 @ │ │ │ │ - addeq r9, r1, ip, asr pc │ │ │ │ - addseq r8, r7, r0, asr pc │ │ │ │ - addeq r9, r0, r0, asr #16 │ │ │ │ - addeq r9, r0, r8, ror #13 │ │ │ │ + addseq r8, r7, r8, asr #26 │ │ │ │ + ldrheq sl, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + addeq r9, r1, ip, lsl sp │ │ │ │ + addseq r8, r7, r0, lsl sp │ │ │ │ + addeq r9, r0, r0, lsl #12 │ │ │ │ + addeq r9, r0, r8, lsr #9 │ │ │ │ @ instruction: 0x000008b9 │ │ │ │ │ │ │ │ 003c9050 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 92a138 │ │ │ │ + bl 929ef8 │ │ │ │ ldr r3, [pc, #192] @ 3c9140 │ │ │ │ ldr r2, [pc, #192] @ 3c9144 │ │ │ │ ldr r1, [pc, #192] @ 3c9148 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #164] @ 3c914c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3c9130 │ │ │ │ ldr r3, [pc, #148] @ 3c9150 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [r7] │ │ │ │ ldr r7, [pc, #136] @ 3c9154 │ │ │ │ @@ -340660,36 +340660,36 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #131072 @ 0x20000 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8e391c │ │ │ │ + bl 8e36dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #36] @ 3c915c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ b 3c90c0 │ │ │ │ - umullseq r8, r7, r8, lr │ │ │ │ - ldrsheq sl, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - addeq lr, r9, r8, asr lr │ │ │ │ - addeq r6, r0, r0, asr #18 │ │ │ │ + addseq r8, r7, r8, asr ip │ │ │ │ + ldrheq sl, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + addeq lr, r9, r8, lsl ip │ │ │ │ + addeq r6, r0, r0, lsl #14 │ │ │ │ smlalseq r4, r2, r4, pc @ │ │ │ │ rscseq r4, r2, r0, lsl #31 │ │ │ │ - addeq r9, r0, r8, asr r7 │ │ │ │ + addeq r9, r0, r8, lsl r5 │ │ │ │ rscseq r4, r2, r8, lsl pc │ │ │ │ │ │ │ │ 003c9160 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -340721,45 +340721,45 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 8e3db4 │ │ │ │ + bl 8e3b74 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8e37c4 │ │ │ │ + bl 8e3584 │ │ │ │ cmp r9, #0 │ │ │ │ bne 3c92b0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3c926c │ │ │ │ ldr r0, [pc, #236] @ 3c9304 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8d81cc │ │ │ │ + bl 8d7f8c │ │ │ │ ldr r2, [pc, #208] @ 3c9308 │ │ │ │ ldr r3, [pc, #192] @ 3c92fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3c92f4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #168] @ 3c930c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8d82cc │ │ │ │ + b 8d808c │ │ │ │ ldr r2, [pc, #156] @ 3c9310 │ │ │ │ ldr r3, [pc, #132] @ 3c92fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -340778,31 +340778,31 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8d81cc │ │ │ │ + bl 8d7f8c │ │ │ │ mov r0, r5 │ │ │ │ - bl 8d8260 │ │ │ │ + bl 8d8020 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 8d82cc │ │ │ │ + bl 8d808c │ │ │ │ b 3c9204 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r3, r0, ip, pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - addeq r9, r0, r0, lsr r6 │ │ │ │ + strdeq r9, [r0], r0 │ │ │ │ smlabteq r3, ip, fp, pc @ │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ @ instruction: 0x0103fb90 │ │ │ │ - ldrdeq r0, [r8], r8 │ │ │ │ + umulleq r0, r8, r8, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #188] @ 3c93ec │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -340855,15 +340855,15 @@ │ │ │ │ @ instruction: 0x0112cf90 │ │ │ │ @ instruction: 0x0103fab4 │ │ │ │ tsteq r2, r0, asr pc │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ tsteq r2, ip, ror #29 │ │ │ │ - b b7a8e0 │ │ │ │ + b b7a6a0 │ │ │ │ │ │ │ │ 003c940c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -340991,17 +340991,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3c9610 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r2, ip, asr sp │ │ │ │ - addseq r8, r7, r0, ror sl │ │ │ │ - @ instruction: 0x008092b0 │ │ │ │ - addeq r9, r0, r8, asr #5 │ │ │ │ + addseq r8, r7, r0, lsr r8 │ │ │ │ + addeq r9, r0, r0, ror r0 │ │ │ │ + addeq r9, r0, r8, lsl #1 │ │ │ │ │ │ │ │ 003c9614 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #164] @ 3c96d0 │ │ │ │ @@ -341044,17 +341044,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0112cc94 │ │ │ │ - addseq r8, r7, r8, lsr #19 │ │ │ │ - addeq r9, r0, r8, ror #3 │ │ │ │ - addeq r9, r0, ip, lsl r2 │ │ │ │ + addseq r8, r7, r8, ror #14 │ │ │ │ + addeq r8, r0, r8, lsr #31 │ │ │ │ + ldrdeq r8, [r0], ip │ │ │ │ │ │ │ │ 003c96e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 3c975c │ │ │ │ @@ -341102,15 +341102,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ pop {r4, lr} │ │ │ │ b 27ccc4 │ │ │ │ tsteq r2, ip, asr #22 │ │ │ │ ldr r0, [pc, #8] @ 3c97b0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930098 │ │ │ │ + b 92fe58 │ │ │ │ smlalseq r4, r2, ip, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #312] @ 3c9904 │ │ │ │ mov r4, r2 │ │ │ │ @@ -341163,22 +341163,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3c9924 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3c9808 │ │ │ │ ldr r2, [pc, #92] @ 3c9928 │ │ │ │ ldr r3, [pc, #56] @ 3c9908 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341186,27 +341186,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3c9900 │ │ │ │ ldr r0, [pc, #60] @ 3c992c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tstpeq r3, r4, lsr r6 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r3, r0, lsr #12 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq pc, [r3, -r4] │ │ │ │ andeq r6, r0, ip, asr sp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r9, r0, r0, asr #32 │ │ │ │ + addeq r8, r0, r0, lsl #28 │ │ │ │ tstpeq r3, r8, lsr r5 @ p-variant is OBSOLETE │ │ │ │ - addeq r9, r0, r0, lsr r0 │ │ │ │ + strdeq r8, [r0], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #312] @ 3c9a80 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #308] @ 3c9a84 │ │ │ │ @@ -341258,22 +341258,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3c9aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3c9984 │ │ │ │ ldr r2, [pc, #92] @ 3c9aa4 │ │ │ │ ldr r3, [pc, #56] @ 3c9a84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341281,27 +341281,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3c9a7c │ │ │ │ ldr r0, [pc, #60] @ 3c9aa8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0103f4b8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r3, r4, r4, pc @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tstpeq r3, r8, ror r4 @ p-variant is OBSOLETE │ │ │ │ andeq r3, r0, ip, asr #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r0, r4, lsl #30 │ │ │ │ + addeq r8, r0, r4, asr #25 │ │ │ │ @ instruction: 0x0103f3bc │ │ │ │ - strdeq r8, [r0], r0 │ │ │ │ + @ instruction: 0x00808cb0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #568] @ 3c9cfc │ │ │ │ cmp r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -341377,23 +341377,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 3c9d1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [r4, #250] @ 0xfa │ │ │ │ b 3c9b18 │ │ │ │ ldr r3, [pc, #244] @ 3c9d20 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -341411,22 +341411,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3c9d24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3c9b24 │ │ │ │ ldr r2, [pc, #124] @ 3c9d28 │ │ │ │ ldr r3, [pc, #80] @ 3c9d00 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -341434,51 +341434,51 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3c9cf8 │ │ │ │ ldr r0, [pc, #92] @ 3c9d2c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r0, [pc, #72] @ 3c9d30 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [r4, #250] @ 0xfa │ │ │ │ b 3c9b18 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tstpeq r3, r4, lsr r3 @ p-variant is OBSOLETE │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tstpeq r3, r0, lsr #6 @ p-variant is OBSOLETE │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq pc, [r3, -r8] │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r0, ip, asr sp │ │ │ │ + addeq r8, r0, ip, lsl fp │ │ │ │ andeq r4, r0, ip, ror #27 │ │ │ │ - addeq r8, r0, r4, lsl sp │ │ │ │ + ldrdeq r8, [r0], r4 │ │ │ │ tstpeq r3, r8, asr r1 @ p-variant is OBSOLETE │ │ │ │ - addeq r8, r0, r8, lsl sp │ │ │ │ - addeq r8, r0, ip, lsr #25 │ │ │ │ + ldrdeq r8, [r0], r8 @ │ │ │ │ + addeq r8, r0, ip, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #256] @ 3c9e4c │ │ │ │ ldr r2, [pc, #256] @ 3c9e50 │ │ │ │ ldr r1, [pc, #256] @ 3c9e54 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #224] @ 3c9e58 │ │ │ │ mov r2, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 36c6d4 │ │ │ │ ldr r1, [pc, #204] @ 3c9e5c │ │ │ │ @@ -341526,25 +341526,25 @@ │ │ │ │ bl 2d6e98 │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ mov r1, r2 │ │ │ │ str r0, [r5, #252] @ 0xfc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2d74e0 │ │ │ │ - addseq r8, r7, r0, asr #6 │ │ │ │ - @ instruction: 0x00808cb4 │ │ │ │ - ldrdeq r8, [r0], r0 │ │ │ │ + addseq r8, r7, r0, lsl #2 │ │ │ │ + addeq r8, r0, r4, ror sl │ │ │ │ + umulleq r8, r0, r0, sl │ │ │ │ @ instruction: 0xfffffd2c │ │ │ │ @ instruction: 0xfffffb98 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r1, r0, r8, lsr #6 │ │ │ │ andeq r1, r0, r8 │ │ │ │ @ instruction: 0xfffff9cc │ │ │ │ andeq r0, r0, ip, asr lr │ │ │ │ - addeq r8, r0, r0, lsr ip │ │ │ │ + strdeq r8, [r0], r0 │ │ │ │ rscseq r4, r2, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ subs r7, r2, #0 │ │ │ │ ldr r2, [pc, #460] @ 3ca064 │ │ │ │ @@ -341589,15 +341589,15 @@ │ │ │ │ ldrne r1, [r0, #140] @ 0x8c │ │ │ │ ldrbeq r1, [r0, #113] @ 0x71 │ │ │ │ addne r5, r0, #120 @ 0x78 │ │ │ │ addeq r5, r0, #96 @ 0x60 │ │ │ │ lsrne r1, r1, #31 │ │ │ │ lsreq r1, r1, #7 │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ adds r2, r2, r2 │ │ │ │ adc r1, r1, r1 │ │ │ │ str r1, [r5, #20] │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -341635,22 +341635,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3ca084 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3c9ee4 │ │ │ │ ldr r2, [pc, #92] @ 3ca088 │ │ │ │ ldr r3, [pc, #56] @ 3ca068 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341658,27 +341658,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3ca060 │ │ │ │ ldr r0, [pc, #60] @ 3ca08c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, ror #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, ip, asr pc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r8, lsl pc │ │ │ │ andeq r1, r0, ip, asr lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r0, ip, lsr #20 │ │ │ │ + addeq r8, r0, ip, ror #15 │ │ │ │ ldrdeq lr, [r3, -r8] │ │ │ │ - addeq r8, r0, r8, lsl sl │ │ │ │ + ldrdeq r8, [r0], r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #176] @ 3ca158 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -341686,25 +341686,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 3ca15c │ │ │ │ ldr r1, [pc, #160] @ 3ca160 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #140] @ 3ca164 │ │ │ │ ldr r1, [pc, #140] @ 3ca168 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #108] @ 3ca16c │ │ │ │ ldr ip, [pc, #108] @ 3ca170 │ │ │ │ ldr r1, [pc, #108] @ 3ca174 │ │ │ │ ldr r2, [pc, #108] @ 3ca178 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -341721,21 +341721,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r7, r7, ip, ror #31 │ │ │ │ - ldrsbeq r9, [lr], #-220 @ 0xffffff24 @ │ │ │ │ - addeq r8, r1, r4, lsr lr │ │ │ │ - ldrsbeq r9, [lr], #-216 @ 0xffffff28 @ │ │ │ │ - ldrsheq r9, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + addseq r7, r7, ip, lsr #27 │ │ │ │ + @ instruction: 0x007e9b9c │ │ │ │ + strdeq r8, [r1], r4 │ │ │ │ + @ instruction: 0x007e9b98 │ │ │ │ + ldrheq r9, [lr], #-176 @ 0xffffff50 @ │ │ │ │ rscseq r4, r2, ip, lsr r1 │ │ │ │ - addeq r8, r0, r0, ror r9 │ │ │ │ + addeq r8, r0, r0, lsr r7 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ andeq r0, r0, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #316] @ 3ca2d0 │ │ │ │ @@ -341789,23 +341789,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov ip, #255 @ 0xff │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3ca2f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ca1d0 │ │ │ │ ldr r2, [pc, #92] @ 3ca2f4 │ │ │ │ ldr r3, [pc, #56] @ 3ca2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -341813,27 +341813,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3ca2cc │ │ │ │ ldr r0, [pc, #60] @ 3ca2f8 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, ror ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, ip, asr ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, ip, lsr #24 │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r0, ip, ror #13 │ │ │ │ + addeq r8, r0, ip, lsr #9 │ │ │ │ tsteq r3, ip, ror #22 │ │ │ │ - ldrdeq r8, [r0], r8 @ │ │ │ │ + umulleq r8, r0, r8, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #692] @ 3ca5c8 │ │ │ │ ldr r3, [pc, #692] @ 3ca5cc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -341924,23 +341924,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 3ca5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ca368 │ │ │ │ orr r3, r3, r9, lsl r7 │ │ │ │ ldr r2, [pc, #292] @ 3ca5dc │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ strb fp, [r8, #-8] │ │ │ │ strb r3, [r5, #256] @ 0x100 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -341965,23 +341965,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3ca5f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r5, #256] @ 0x100 │ │ │ │ b 3ca394 │ │ │ │ ldr r2, [pc, #152] @ 3ca5f4 │ │ │ │ ldr r3, [pc, #108] @ 3ca5cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -341996,37 +341996,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #88] @ 3ca5f8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ca368 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #68] @ 3ca5fc │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r5, #256] @ 0x100 │ │ │ │ b 3ca394 │ │ │ │ strdeq lr, [r3, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r3, r4, sl, lr │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r8, [r0], r0 │ │ │ │ - addeq r8, r0, ip, lsr #8 │ │ │ │ + umulleq r8, r0, r0, r2 │ │ │ │ + addeq r8, r0, ip, ror #3 │ │ │ │ smlatbeq r3, r8, r8, lr │ │ │ │ - strdeq r8, [r0], r4 │ │ │ │ - ldrdeq r8, [r0], ip │ │ │ │ + @ instruction: 0x008081b4 │ │ │ │ + umulleq r8, r0, ip, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #400] @ 3ca7a8 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -342039,15 +342039,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #16777216 @ 0x1000000 │ │ │ │ ldr r6, [pc, #344] @ 3ca7bc │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ @@ -342111,41 +342111,41 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3ca7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ca69c │ │ │ │ ldr r0, [pc, #60] @ 3ca7d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ca69c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r7, r7, ip, ror sl │ │ │ │ + addseq r7, r7, ip, lsr r8 │ │ │ │ ldrdeq lr, [r3, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrdeq r8, [r0], ip │ │ │ │ - strdeq r8, [r0], r8 @ │ │ │ │ + umulleq r8, r0, ip, r1 │ │ │ │ + @ instruction: 0x008081b8 │ │ │ │ @ instruction: 0x0103e79c │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r4, lsr #14 │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r8, r0, r8, ror #3 │ │ │ │ - strdeq r8, [r0], ip │ │ │ │ + addeq r7, r0, r8, lsr #31 │ │ │ │ + @ instruction: 0x00807fbc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldrb r1, [r0, #246] @ 0xf6 │ │ │ │ ldrb r2, [r0, #548] @ 0x224 │ │ │ │ mov sl, r0 │ │ │ │ @@ -342248,22 +342248,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 3cac30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ca8f4 │ │ │ │ ldr r2, [pc, #628] @ 3cac34 │ │ │ │ ldr r3, [pc, #600] @ 3cac1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -342299,15 +342299,15 @@ │ │ │ │ add r3, fp, #2 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cab84 │ │ │ │ ldr r0, [pc, #484] @ 3cac3c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, fp, #1 │ │ │ │ beq 3ca8a4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -342324,23 +342324,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, r7} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 3cac40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca8a4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ca8a4 │ │ │ │ @@ -342357,82 +342357,82 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 3cac44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ca8a4 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, sl, #144 @ 0x90 │ │ │ │ add r0, sl, #192 @ 0xc0 │ │ │ │ bl 27d9c0 │ │ │ │ b 3ca854 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3cac48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3caa64 │ │ │ │ ldr r0, [pc, #120] @ 3cac4c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ca8a4 │ │ │ │ ldr r0, [pc, #100] @ 3cac50 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3caae8 │ │ │ │ ldr r0, [pc, #80] @ 3cac54 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ca8f4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [r3, -r8] │ │ │ │ strdeq lr, [r3, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, ip, ror r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r0, r4, asr #31 │ │ │ │ + addeq r7, r0, r4, lsl #27 │ │ │ │ tsteq r3, r4, asr #8 │ │ │ │ andeq r1, r0, r0, lsr #18 │ │ │ │ - addeq r8, r0, r4, lsl #1 │ │ │ │ - addeq r7, r0, ip, asr #31 │ │ │ │ - addeq r7, r0, r8, asr #30 │ │ │ │ - addeq r7, r0, ip, ror #29 │ │ │ │ - addeq r7, r0, r8, lsl #30 │ │ │ │ - strdeq r7, [r0], r0 │ │ │ │ - umulleq r7, r0, r0, sp │ │ │ │ + addeq r7, r0, r4, asr #28 │ │ │ │ + addeq r7, r0, ip, lsl #27 │ │ │ │ + addeq r7, r0, r8, lsl #26 │ │ │ │ + addeq r7, r0, ip, lsr #25 │ │ │ │ + addeq r7, r0, r8, asr #25 │ │ │ │ + @ instruction: 0x00807cb0 │ │ │ │ + addeq r7, r0, r0, asr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r2 │ │ │ │ strb r2, [r0, #249] @ 0xf9 │ │ │ │ @@ -342486,22 +342486,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3cadd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3cacb0 │ │ │ │ ldr r2, [pc, #92] @ 3cadd4 │ │ │ │ ldr r3, [pc, #56] @ 3cadb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342509,27 +342509,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cadac │ │ │ │ ldr r0, [pc, #60] @ 3cadd8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r3, r8, r1, lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r8, ror #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, ip, asr #2 │ │ │ │ andeq r1, r0, r8, lsl r9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - umulleq r7, r0, ip, sp │ │ │ │ + addeq r7, r0, ip, asr fp │ │ │ │ smlabbeq r3, ip, r0, lr │ │ │ │ - addeq r7, r0, r8, lsl #27 │ │ │ │ + addeq r7, r0, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #247] @ 0xf7 │ │ │ │ mov r4, r2 │ │ │ │ subs r3, r3, #0 │ │ │ │ @@ -342680,22 +342680,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3cb0dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3cae50 │ │ │ │ ldr r2, [pc, #96] @ 3cb0e0 │ │ │ │ ldr r3, [pc, #60] @ 3cb0c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -342703,28 +342703,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cb0b4 │ │ │ │ ldr r0, [pc, #64] @ 3cb0e4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ bl 27fb78 │ │ │ │ strdeq sp, [r3, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq r3, r4, pc, sp @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq r3, ip, pc, sp @ │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r7, [r0], r0 │ │ │ │ + umulleq r7, r0, r0, r8 │ │ │ │ smlabbeq r3, r4, sp, sp │ │ │ │ - addeq r7, r0, r0, asr #21 │ │ │ │ + addeq r7, r0, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r2 │ │ │ │ strb r2, [r0, #246] @ 0xf6 │ │ │ │ @@ -342778,22 +342778,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3cb260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3cb140 │ │ │ │ ldr r2, [pc, #92] @ 3cb264 │ │ │ │ ldr r3, [pc, #56] @ 3cb244 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -342801,38 +342801,38 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cb23c │ │ │ │ ldr r0, [pc, #60] @ 3cb268 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ strdeq sp, [r3, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq sp, [r3, -r8] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0103dcbc │ │ │ │ muleq r0, r0, r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, r0, r8, lsl #19 │ │ │ │ + addeq r7, r0, r8, asr #14 │ │ │ │ strdeq sp, [r3, -ip] │ │ │ │ - addeq r7, r0, r8, ror r9 │ │ │ │ + addeq r7, r0, r8, lsr r7 │ │ │ │ │ │ │ │ 003cb26c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #216] @ 3cb360 │ │ │ │ mov r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9306cc │ │ │ │ + bl 93048c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [pc, #192] @ 3cb364 │ │ │ │ moveq r6, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ movne r6, #3 │ │ │ │ @@ -342877,18 +342877,18 @@ │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 31df70 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 31df70 │ │ │ │ - @ instruction: 0x00802fb8 │ │ │ │ - addeq r7, r0, ip, asr #19 │ │ │ │ - umulleq r7, r0, r0, r9 │ │ │ │ - addeq r7, r0, r8, asr r9 │ │ │ │ + addeq r2, r0, r8, ror sp │ │ │ │ + addeq r7, r0, ip, lsl #15 │ │ │ │ + addeq r7, r0, r0, asr r7 │ │ │ │ + addeq r7, r0, r8, lsl r7 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r6, #2716] @ 0xa9c │ │ │ │ tst r3, #65536 @ 0x10000 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -342962,15 +342962,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #4] @ 3cb4b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq r2, r2, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #69632 @ 0x11000 │ │ │ │ ldr r3, [r5, #364] @ 0x16c │ │ │ │ @@ -343057,15 +343057,15 @@ │ │ │ │ asr fp, fp, #3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 3c597c │ │ │ │ mul r1, fp, r8 │ │ │ │ bic r0, r7, #-134217728 @ 0xf8000000 │ │ │ │ - bl bb1558 │ │ │ │ + bl bb1318 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 3cb720 │ │ │ │ mov r2, #9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 3c42b0 │ │ │ │ @@ -343104,15 +343104,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3cb660 │ │ │ │ ldr r0, [pc, #120] @ 3cb75c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ mov fp, #15 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3cb580 │ │ │ │ mov fp, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 3cb580 │ │ │ │ mov fp, #16 │ │ │ │ @@ -343123,24 +343123,24 @@ │ │ │ │ b 3cb580 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ bl 3c42b0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl bb136c │ │ │ │ + bl bb112c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 3c597c │ │ │ │ b 3cb640 │ │ │ │ tsteq r3, r0, lsr #18 │ │ │ │ bicseq r0, pc, r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r7, r0, r8, lsr #11 │ │ │ │ + addeq r7, r0, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #332] @ 3cb8c8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ @@ -343312,35 +343312,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #188] @ 3cbaf4 │ │ │ │ ldr r1, [pc, #188] @ 3cbaf8 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #156] @ 3cbafc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r1, [pc, #140] @ 3cbb00 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #67] @ 0x43 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ 3cbb04 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ @@ -343359,58 +343359,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r6, r7, r4, ror #25 │ │ │ │ - rsbseq r8, lr, ip, ror r4 │ │ │ │ - ldrdeq r7, [r1], r8 │ │ │ │ - rsbseq r6, pc, r8, ror #12 │ │ │ │ - rsbseq lr, lr, r8, lsl #1 │ │ │ │ + addseq r6, r7, r4, lsr #21 │ │ │ │ + rsbseq r8, lr, ip, lsr r2 │ │ │ │ + umulleq r7, r1, r8, r2 │ │ │ │ + rsbseq r6, pc, r8, lsr #8 │ │ │ │ + rsbseq sp, lr, r8, asr #28 │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ smlalseq lr, pc, r4, fp @ │ │ │ │ - strdeq r7, [r0], r4 │ │ │ │ + @ instruction: 0x00806fb4 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ subpl r1, r6, r2 │ │ │ │ ldr r2, [pc, #12] @ 3cbb28 │ │ │ │ ldr r1, [pc, #12] @ 3cbb2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 935f58 │ │ │ │ - umulleq r7, r0, r4, r1 │ │ │ │ - @ instruction: 0x008071b4 │ │ │ │ + b 935d18 │ │ │ │ + addeq r6, r0, r4, asr pc │ │ │ │ + addeq r6, r0, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3cbb8c │ │ │ │ ldr r2, [pc, #68] @ 3cbb90 │ │ │ │ ldr r1, [pc, #68] @ 3cbb94 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ ldr r0, [r4, #4072] @ 0xfe8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2d7244 │ │ │ │ - addseq r6, r7, ip, lsr #23 │ │ │ │ - addeq r7, r0, r8, lsl #3 │ │ │ │ - umulleq r7, r0, ip, r1 │ │ │ │ + addseq r6, r7, ip, ror #18 │ │ │ │ + addeq r6, r0, r8, asr #30 │ │ │ │ + addeq r6, r0, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1080] @ 3cbfe8 │ │ │ │ ldr lr, [pc, #1080] @ 3cbfec │ │ │ │ ldr ip, [pc, #1080] @ 3cbff0 │ │ │ │ @@ -343426,15 +343426,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [pc, #1020] @ 3cbffc │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #65536 @ 0x10000 │ │ │ │ ldr r9, [r7, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 3cbfb0 │ │ │ │ @@ -343449,15 +343449,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27e890 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [pc, #960] @ 3cc008 │ │ │ │ beq 3cbfd8 │ │ │ │ ldr r0, [pc, #956] @ 3cc00c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74a88 │ │ │ │ + bl b74848 │ │ │ │ add r2, r7, #3984 @ 0xf90 │ │ │ │ ldr r3, [pc, #944] @ 3cc010 │ │ │ │ ldr r1, [pc, #932] @ 3cc008 │ │ │ │ ldrh r2, [r2, #12] │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -343517,15 +343517,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r9, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ bl 2d6e98 │ │ │ │ str r0, [r4, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r7, #4000] @ 0xfa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -343544,87 +343544,87 @@ │ │ │ │ add fp, r7, #60 @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #608] @ 3cc038 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3e8224 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sl, #976 @ 0x3d0 │ │ │ │ bl 3ef4a0 │ │ │ │ ldr r0, [pc, #580] @ 3cc03c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929638 │ │ │ │ + bl 9293f8 │ │ │ │ ldr r2, [pc, #572] @ 3cc040 │ │ │ │ ldr r1, [pc, #572] @ 3cc044 │ │ │ │ add ip, r7, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 3e82e0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #508] @ 3cc048 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [pc, #500] @ 3cc04c │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #69632 @ 0x11000 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #472] @ 3cc050 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 929acc │ │ │ │ + bl 92988c │ │ │ │ ldr r2, [pc, #444] @ 3cc054 │ │ │ │ ldr r3, [pc, #444] @ 3cc058 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r2, [pc, #408] @ 3cc05c │ │ │ │ add fp, sl, #1008 @ 0x3f0 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 8dd4d8 │ │ │ │ + bl 8dd298 │ │ │ │ mov r2, #8 │ │ │ │ add r3, r6, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 5175d0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ @@ -343642,36 +343642,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ strb r3, [lr, #61] @ 0x3d │ │ │ │ mov r2, r3 │ │ │ │ add r0, sl, #944 @ 0x3b0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ b 3cbcc4 │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 3cbca8 │ │ │ │ ldr r0, [pc, #244] @ 3cc064 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b74a88 │ │ │ │ + bl b74848 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #1924] @ 0x784 │ │ │ │ b 3cbca8 │ │ │ │ ldr r3, [pc, #224] @ 3cc068 │ │ │ │ ldr ip, [pc, #224] @ 3cc06c │ │ │ │ ldr r1, [pc, #224] @ 3cc070 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #976 @ 0x3d0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 3cbcc4 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ ldr r1, [pc, #72] @ 3cc008 │ │ │ │ ldr r3, [pc, #76] @ 3cc010 │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ @@ -343679,68 +343679,68 @@ │ │ │ │ moveq r3, #0 │ │ │ │ b 3cbc74 │ │ │ │ ldr r2, [pc, #52] @ 3cc010 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ strh r2, [r3, #12] │ │ │ │ b 3cbc7c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r6, r7, r4, asr #22 │ │ │ │ + addseq r6, r7, r4, lsl #18 │ │ │ │ tsteq r3, r8, asr #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r7, r0, r8, lsl #2 │ │ │ │ - addeq r7, r0, ip, lsl r1 │ │ │ │ + addeq r6, r0, r8, asr #29 │ │ │ │ + ldrdeq r6, [r0], ip │ │ │ │ tsteq r3, r8, lsl #4 │ │ │ │ - addeq r7, r0, r4, ror #1 │ │ │ │ - ldrdeq r7, [r0], r8 │ │ │ │ + addeq r6, r0, r4, lsr #29 │ │ │ │ + umulleq r6, r0, r8, lr │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ - addeq r7, r0, r8, asr #1 │ │ │ │ + addeq r6, r0, r8, lsl #29 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ tsteq r3, r8, lsr r1 │ │ │ │ - @ instruction: 0x009769b4 │ │ │ │ - rsbseq r8, lr, ip, asr #2 │ │ │ │ - addeq r7, r1, r8, lsr #3 │ │ │ │ + addseq r6, r7, r4, ror r7 │ │ │ │ + rsbseq r7, lr, ip, lsl #30 │ │ │ │ + addeq r6, r1, r8, ror #30 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ - addseq r6, r7, r4, asr r9 │ │ │ │ - rsbseq r8, lr, ip, ror #1 │ │ │ │ - addeq r7, r1, ip, lsr r1 │ │ │ │ - addeq r6, r0, ip, ror #31 │ │ │ │ - addeq r5, r0, ip, lsl #7 │ │ │ │ - rsbseq r8, pc, r4, lsl #20 │ │ │ │ - rsbseq r8, pc, r4, lsl sl @ │ │ │ │ - addeq pc, r3, r4, lsr r3 @ │ │ │ │ + addseq r6, r7, r4, lsl r7 │ │ │ │ + rsbseq r7, lr, ip, lsr #29 │ │ │ │ + strdeq r6, [r1], ip │ │ │ │ + addeq r6, r0, ip, lsr #27 │ │ │ │ + addeq r5, r0, ip, asr #2 │ │ │ │ + rsbseq r8, pc, r4, asr #15 │ │ │ │ + ldrsbeq r8, [pc], #-116 @ │ │ │ │ + strdeq pc, [r3], r4 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ rscseq r2, r2, r0, lsr r4 │ │ │ │ - addeq r6, r0, r4, lsr pc │ │ │ │ - strdeq r6, [r0], r8 │ │ │ │ + strdeq r6, [r0], r4 │ │ │ │ + @ instruction: 0x00806cb8 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - addeq r6, r0, r0, lsr lr │ │ │ │ - addseq r6, r7, r8, ror #14 │ │ │ │ - ldrdeq r6, [r0], r0 │ │ │ │ - @ instruction: 0x00806db4 │ │ │ │ + strdeq r6, [r0], r0 │ │ │ │ + addseq r6, r7, r8, lsr #10 │ │ │ │ + umulleq r6, r0, r0, fp │ │ │ │ + addeq r6, r0, r4, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 3cc114 │ │ │ │ ldr r2, [pc, #136] @ 3cc118 │ │ │ │ ldr r1, [pc, #136] @ 3cc11c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ add r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [r3, #360] @ 0x168 │ │ │ │ ldr r3, [r3, #356] @ 0x164 │ │ │ │ mov r0, r4 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -343754,30 +343754,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r6, r7, r8, ror #12 │ │ │ │ - addeq r6, r0, ip, lsr ip │ │ │ │ - addeq r6, r0, ip, asr ip │ │ │ │ + addseq r6, r7, r8, lsr #8 │ │ │ │ + strdeq r6, [r0], ip │ │ │ │ + addeq r6, r0, ip, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #60] @ 3cc180 │ │ │ │ adds r2, r0, r2 │ │ │ │ add r0, r4, #68608 @ 0x10c00 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8d990 │ │ │ │ + bl b8d750 │ │ │ │ add r2, r4, #69632 @ 0x11000 │ │ │ │ ldr r3, [r2, #360] @ 0x168 │ │ │ │ ldr r1, [r2, #356] @ 0x164 │ │ │ │ orr r3, r3, #1 │ │ │ │ tst r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #360] @ 0x168 │ │ │ │ @@ -343867,28 +343867,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2812] @ 3cce08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3cc380 │ │ │ │ ldr r3, [pc, #2800] @ 3cce0c │ │ │ │ mov r6, #0 │ │ │ │ cmp r5, r6 │ │ │ │ cmpeq r4, r3 │ │ │ │ beq 3ccb84 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -344090,15 +344090,15 @@ │ │ │ │ ldr r3, [pc, #1984] @ 3cce00 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3cc258 │ │ │ │ ldr r0, [pc, #2028] @ 3cce40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3cc258 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #376] @ 0x178 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ b 3cc5b8 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #368] @ 0x170 │ │ │ │ @@ -344309,15 +344309,15 @@ │ │ │ │ b 3cc260 │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #388] @ 0x184 │ │ │ │ mov r6, #0 │ │ │ │ b 3cc260 │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 8dd848 │ │ │ │ + bl 8dd608 │ │ │ │ lsr r7, r0, #1 │ │ │ │ orr r7, r7, r1, lsl #31 │ │ │ │ lsr r6, r1, #1 │ │ │ │ b 3cc260 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, #24 │ │ │ │ @@ -344537,15 +344537,15 @@ │ │ │ │ ldr r0, [pc, #296] @ 3cce64 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3cc380 │ │ │ │ lsl r2, r1, #3 │ │ │ │ cmp r2, #0 │ │ │ │ mvn r0, r3, lsl #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ ands r1, r1, r0, lsr #31 │ │ │ │ @@ -344578,46 +344578,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r3, r8, asr ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r8, asr #24 │ │ │ │ - @ instruction: 0x00975ebc │ │ │ │ + addseq r5, r7, ip, ror ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r6, r0, r4, lsl #6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r6, r0, r4, lsl #22 │ │ │ │ + addeq r6, r0, r4, asr #17 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ tsteq r3, ip, ror sl │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - addseq r5, r7, sl, asr #26 │ │ │ │ - addseq r5, r7, ip, asr #26 │ │ │ │ + addseq r5, r7, sl, lsl #22 │ │ │ │ + addseq r5, r7, ip, lsl #22 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ - addseq r5, r7, ip, ror #26 │ │ │ │ + addseq r5, r7, ip, lsr #22 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - umulleq r6, r0, r4, r7 │ │ │ │ + addeq r6, r0, r4, asr r5 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - @ instruction: 0x009758b8 │ │ │ │ + addseq r5, r7, r8, ror r6 │ │ │ │ andsne r0, r0, r0 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ - addseq r5, r7, sl, ror r7 │ │ │ │ - @ instruction: 0x00975ab8 │ │ │ │ - rsbseq r9, pc, r8, ror #5 │ │ │ │ - strdeq r6, [r0], ip │ │ │ │ - addseq r5, r7, r8, lsr #18 │ │ │ │ - ldrheq r8, [pc], #-244 @ │ │ │ │ - rsbseq r8, pc, r8, asr #31 │ │ │ │ + addseq r5, r7, sl, lsr r5 │ │ │ │ + addseq r5, r7, r8, ror r8 │ │ │ │ + rsbseq r9, pc, r8, lsr #1 │ │ │ │ + @ instruction: 0x00805ebc │ │ │ │ + addseq r5, r7, r8, ror #13 │ │ │ │ + rsbseq r8, pc, r4, ror sp @ │ │ │ │ + rsbseq r8, pc, r8, lsl #27 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #4040] @ 3cde5c │ │ │ │ @@ -345554,27 +345554,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 3cdf0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ccf4c │ │ │ │ sub r4, r4, #5888 @ 0x1700 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 3ccef0 │ │ │ │ add r3, r6, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ @@ -345615,15 +345615,15 @@ │ │ │ │ beq 3cd104 │ │ │ │ b 3cd55c │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ str r7, [r6, #388] @ 0x184 │ │ │ │ b 3ccef0 │ │ │ │ add r0, r6, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ ldr r2, [pc, #228] @ 3cdf18 │ │ │ │ ldr r3, [pc, #40] @ 3cde60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -345636,22 +345636,22 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r0, asr #30 │ │ │ │ tsteq r3, ip, lsl #30 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ - addseq r5, r7, lr, ror #7 │ │ │ │ + addseq r5, r7, lr, lsr #3 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - @ instruction: 0x009753f8 │ │ │ │ - umullseq r5, r7, sl, r4 │ │ │ │ - addseq r5, r7, lr, lsr r5 │ │ │ │ + @ instruction: 0x009751b8 │ │ │ │ + addseq r5, r7, sl, asr r2 │ │ │ │ + @ instruction: 0x009752fe │ │ │ │ tsteq r3, r8, lsr #26 │ │ │ │ - @ instruction: 0x009754f4 │ │ │ │ + @ instruction: 0x009752b4 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ tsteq r3, r8, lsl #24 │ │ │ │ tsteq r3, ip, ror #22 │ │ │ │ tsteq r3, ip, lsr r9 │ │ │ │ smlabteq r3, r8, r8, fp │ │ │ │ tsteq r3, r4, ror r8 │ │ │ │ @@ -345672,33 +345672,33 @@ │ │ │ │ ldrdeq fp, [r3, -r0] │ │ │ │ andeq r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf800000f │ │ │ │ tsteq r3, ip, lsl #6 │ │ │ │ smlatteq r3, r4, r1, fp │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r5, r0, r4, lsl #2 │ │ │ │ + addeq r4, r0, r4, asr #29 │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ tsteq r3, ip, lsl r0 │ │ │ │ ldrdeq sl, [r3, -r0] │ │ │ │ mvnseq pc, #224, 30 @ 0x380 │ │ │ │ tsteq r3, ip, lsl ip │ │ │ │ - strdeq r4, [r0], r4 @ │ │ │ │ + @ instruction: 0x008049b4 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ tsteq r3, r4, lsr #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlabbeq r3, r8, r9, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addeq r4, r0, r4, lsr #20 │ │ │ │ - addseq r4, r7, r4, lsr #4 │ │ │ │ - addseq r4, r7, r8, lsr #3 │ │ │ │ - ldrsbeq r7, [pc], #-152 @ │ │ │ │ - addseq r4, r7, r0, lsl #3 │ │ │ │ - rsbseq r7, pc, ip, lsl #16 │ │ │ │ - rsbseq r7, pc, r0, lsr #16 │ │ │ │ + addeq r4, r0, r4, ror #15 │ │ │ │ + addseq r3, r7, r4, ror #31 │ │ │ │ + addseq r3, r7, r8, ror #30 │ │ │ │ + @ instruction: 0x007f7798 │ │ │ │ + addseq r3, r7, r0, asr #30 │ │ │ │ + rsbseq r7, pc, ip, asr #11 │ │ │ │ + rsbseq r7, pc, r0, ror #11 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldr r2, [pc, #-72] @ 3cdf1c │ │ │ │ lsr r3, r7, #21 │ │ │ │ and r2, r2, r7, lsl #5 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r7, r7, #31 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ @@ -345907,15 +345907,15 @@ │ │ │ │ ldr r0, [pc, #-896] @ 3cdf24 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ccf4c │ │ │ │ add r6, r6, #1744 @ 0x6d0 │ │ │ │ lsr r2, r7, #16 │ │ │ │ ldr r1, [pc, #-936] @ 3cdf28 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 3c6368 │ │ │ │ @@ -346031,15 +346031,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3cd55c │ │ │ │ ldr r0, [pc, #-1380] @ 3cdf3c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [r6, #1920] @ 0x780 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, r1 │ │ │ │ bcc 3ccef0 │ │ │ │ ldr r3, [pc, #-1416] @ 3cdf40 │ │ │ │ ldr r2, [r6, #1748] @ 0x6d4 │ │ │ │ @@ -346179,15 +346179,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3cef40 │ │ │ │ ldr r0, [pc, #2204] @ 3cef84 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [pc, #2176] @ 3cef7c │ │ │ │ ldr r4, [r8, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3ce7a8 │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3cebe4 │ │ │ │ @@ -346227,15 +346227,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3cef40 │ │ │ │ ldr r0, [pc, #2028] @ 3cef90 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3ce6e8 │ │ │ │ ldr r0, [pc, #2020] @ 3cef94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4] │ │ │ │ b 3ce708 │ │ │ │ ldr sl, [r4, #1480] @ 0x5c8 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sl, r6 │ │ │ │ mla sl, r9, sl, r7 │ │ │ │ add sl, fp, sl │ │ │ │ @@ -346268,15 +346268,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #1880] @ 3cef9c │ │ │ │ lsr r1, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [pc, #1820] @ 3cef7c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 3ce708 │ │ │ │ cmp sl, #0 │ │ │ │ bne 3ce800 │ │ │ │ ldrb r8, [r5, #3181] @ 0xc6d │ │ │ │ @@ -346643,15 +346643,15 @@ │ │ │ │ mla r2, r6, r8, r7 │ │ │ │ mul r3, r9, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8e2840 │ │ │ │ + bl 8e2600 │ │ │ │ b 3ce994 │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r0, [sl] │ │ │ │ add r8, r2, r3 │ │ │ │ bl 27ca90 │ │ │ │ mov r9, r0 │ │ │ │ @@ -346661,15 +346661,15 @@ │ │ │ │ mla r2, r6, r9, r8 │ │ │ │ mul r3, sl, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8e2840 │ │ │ │ + bl 8e2600 │ │ │ │ b 3cebbc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -346724,38 +346724,38 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ tsteq r3, ip, asr r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r0, lsl r8 │ │ │ │ - addseq r4, r7, ip, asr r1 │ │ │ │ + addseq r3, r7, ip, lsl pc │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r3, r0, asr #14 │ │ │ │ - addeq r4, r0, r0, ror #16 │ │ │ │ + addeq r4, r0, r0, lsr #12 │ │ │ │ smlatteq r3, ip, r6, sl │ │ │ │ smlabbeq r3, r4, r6, sl │ │ │ │ - umulleq r4, r0, r0, r7 │ │ │ │ - addeq r4, r0, r8, asr r7 │ │ │ │ + addeq r4, r0, r0, asr r5 │ │ │ │ + addeq r4, r0, r8, lsl r5 │ │ │ │ smlatteq r3, r8, r5, sl │ │ │ │ - addeq r4, r0, r8, lsr r7 │ │ │ │ + strdeq r4, [r0], r8 │ │ │ │ tsteq r3, r8, lsl r2 │ │ │ │ - addeq r4, r0, r4, lsl r3 │ │ │ │ + ldrdeq r4, [r0], r4 @ │ │ │ │ smlatbeq r3, r0, r1, sl │ │ │ │ - addeq r4, r0, r4, ror #5 │ │ │ │ - addseq r3, r7, r0, lsr r8 │ │ │ │ - ldrsbeq r6, [pc], #-252 @ │ │ │ │ + addeq r4, r0, r4, lsr #1 │ │ │ │ + @ instruction: 0x009735f0 │ │ │ │ + @ instruction: 0x007f6d9c │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ │ │ │ │ 003cefbc : │ │ │ │ ldr r0, [pc, #4] @ 3cefc8 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - addeq pc, fp, r0, lsl r6 @ │ │ │ │ + ldrdeq pc, [fp], r0 │ │ │ │ add r1, r1, #16 │ │ │ │ sub r2, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb ip, [r2, #1]! │ │ │ │ sub r3, r3, #4 │ │ │ │ and lr, ip, #3 │ │ │ │ lsl lr, lr, #1 │ │ │ │ @@ -346993,20 +346993,20 @@ │ │ │ │ bne 3cf3b0 │ │ │ │ ldr r2, [r3, #796] @ 0x31c │ │ │ │ cmp r2, #0 │ │ │ │ bne 3cf3a4 │ │ │ │ ldr r1, [r3, #808] @ 0x328 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3cf3b0 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldr r2, [r3, #256] @ 0x100 │ │ │ │ tst r2, #2 │ │ │ │ beq 3cf394 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r2, #21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #808] @ 3cf700 │ │ │ │ @@ -347171,15 +347171,15 @@ │ │ │ │ add r2, r2, r1, lsl #3 │ │ │ │ ldrd r0, [r2, #104] @ 0x68 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ add r2, r4, #284 @ 0x11c │ │ │ │ - bl 8efd10 │ │ │ │ + bl 8efad0 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #796] @ 0x31c │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3cf368 │ │ │ │ mvn r2, #0 │ │ │ │ @@ -347193,36 +347193,36 @@ │ │ │ │ b 3cf678 │ │ │ │ ldr r1, [pc, #96] @ 3cf710 │ │ │ │ ldr r0, [pc, #96] @ 3cf714 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r2, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r2, #88] @ 0x58 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r2, #88] @ 0x58 │ │ │ │ ldr r3, [r4, #280] @ 0x118 │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ tst r2, #2 │ │ │ │ bne 3cf6f0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #244] @ 0xf4 │ │ │ │ b 3cf3fc │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3cf6e4 │ │ │ │ tsteq r3, r4, lsr #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r3, r7, ip, ror r3 │ │ │ │ + addseq r3, r7, ip, lsr r1 │ │ │ │ biceq pc, pc, r0, lsl #6 │ │ │ │ - addseq r3, r7, r0, lsr #2 │ │ │ │ - addeq r3, r0, r8, ror #17 │ │ │ │ + addseq r2, r7, r0, ror #29 │ │ │ │ + addeq r3, r0, r8, lsr #13 │ │ │ │ cmp r2, #21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #396] @ 3cf8b4 │ │ │ │ add r1, pc, r1 │ │ │ │ bcc 3cf758 │ │ │ │ ldr r0, [pc, #388] @ 3cf8b8 │ │ │ │ ldr r1, [r1, r0] │ │ │ │ @@ -347310,28 +347310,28 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #60] @ 3cf8c4 │ │ │ │ ldr r0, [pc, #60] @ 3cf8c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ smlatteq r3, r0, r6, r9 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r3, r7, r5, asr r0 │ │ │ │ + addseq r2, r7, r5, lsl lr │ │ │ │ mcr2 12, 0, r0, cr0, cr4, {1} │ │ │ │ - addseq r2, r7, r8, asr #30 │ │ │ │ - addeq r3, r0, r0, lsl r7 │ │ │ │ + addseq r2, r7, r8, lsl #26 │ │ │ │ + ldrdeq r3, [r0], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #964] @ 3cfca8 │ │ │ │ ldr r3, [pc, #964] @ 3cfcac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -347401,15 +347401,15 @@ │ │ │ │ mov sl, #512 @ 0x200 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ mov fp, #0 │ │ │ │ ldrd r0, [r3, #104] @ 0x68 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #8] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8efd10 │ │ │ │ + bl 8efad0 │ │ │ │ ldrh r3, [r8] │ │ │ │ lsr r3, r3, #12 │ │ │ │ and r3, r3, #7 │ │ │ │ sub r2, r3, #3 │ │ │ │ cmp r2, #4 │ │ │ │ movhi r5, #32 │ │ │ │ movls r5, #512 @ 0x200 │ │ │ │ @@ -347545,15 +347545,15 @@ │ │ │ │ ldr sl, [r4, #252] @ 0xfc │ │ │ │ bl 27f64c │ │ │ │ cmp r0, sl │ │ │ │ bne 3cfa50 │ │ │ │ b 3cfa74 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r3, [r4, #280] @ 0x118 │ │ │ │ b 3cfae8 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #808] @ 0x328 │ │ │ │ mov r0, r4 │ │ │ │ bl 3cf368 │ │ │ │ mov r3, #0 │ │ │ │ @@ -347574,15 +347574,15 @@ │ │ │ │ ldr fp, [pc, #44] @ 3cfccc │ │ │ │ add fp, pc, fp │ │ │ │ b 3cfa3c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r0, lsr #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r9, [r3, -r4] │ │ │ │ - addseq r2, r7, r6, lsl #28 │ │ │ │ + addseq r2, r7, r6, asr #23 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xfffff544 │ │ │ │ @ instruction: 0xfffff4a4 │ │ │ │ @ instruction: 0xfffff3ac │ │ │ │ @ instruction: 0xfffff510 │ │ │ │ │ │ │ │ @@ -347665,84 +347665,84 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [r4, #248] @ 0xf8 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r6, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r5 │ │ │ │ bl 2d6e98 │ │ │ │ str r0, [r4, #228] @ 0xe4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addeq r3, r0, r8, lsr r2 │ │ │ │ + strdeq r2, [r0], r8 │ │ │ │ rscseq lr, r1, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3cfe98 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ ldrsheq lr, [r1], #72 @ 0x48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3cff1c │ │ │ │ ldr r2, [pc, #104] @ 3cff20 │ │ │ │ ldr r1, [pc, #104] @ 3cff24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #76] @ 3cff28 │ │ │ │ ldr ip, [pc, #76] @ 3cff2c │ │ │ │ ldr r1, [pc, #76] @ 3cff30 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r1, [pc, #40] @ 3cff34 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92a068 │ │ │ │ - addseq r2, r7, r8, asr r9 │ │ │ │ - ldrsbeq r3, [lr], #-244 @ 0xffffff0c @ │ │ │ │ - addeq r3, r1, r0, lsr r0 │ │ │ │ + b 929e28 │ │ │ │ + addseq r2, r7, r8, lsl r7 │ │ │ │ + @ instruction: 0x007e3d94 │ │ │ │ + strdeq r2, [r1], r0 │ │ │ │ smlalseq lr, r1, r8, r4 │ │ │ │ andeq r0, r0, r0, asr fp │ │ │ │ rscseq sl, pc, ip, lsl #16 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -347754,39 +347754,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 3d0038 │ │ │ │ ldr r1, [pc, #212] @ 3d003c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #192] @ 3d0040 │ │ │ │ ldr r2, [pc, #192] @ 3d0044 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #32 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #148] @ 3d0048 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ add r6, r4, #1104 @ 0x450 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 3813a8 │ │ │ │ add r1, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3812a8 │ │ │ │ @@ -347802,19 +347802,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r2, r7, r4, asr #17 │ │ │ │ - rsbseq r1, pc, r8, asr #17 │ │ │ │ - ldrsbeq r1, [pc], #-136 @ │ │ │ │ - addeq r3, r0, r0, rrx │ │ │ │ - addeq r3, r0, r4, lsr r0 │ │ │ │ + addseq r2, r7, r4, lsl #13 │ │ │ │ + rsbseq r1, pc, r8, lsl #13 │ │ │ │ + @ instruction: 0x007f1698 │ │ │ │ + addeq r2, r0, r0, lsr #28 │ │ │ │ + strdeq r2, [r0], r4 │ │ │ │ rscseq lr, r1, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r3, [r0, #1100] @ 0x44c │ │ │ │ mov lr, r0 │ │ │ │ @@ -347919,15 +347919,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r2, [fp, #940] @ 0x3ac │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 8ef6f0 │ │ │ │ + bl 8ef4b0 │ │ │ │ ldr r3, [fp, #952] @ 0x3b8 │ │ │ │ add r8, r8, r5 │ │ │ │ tst r3, #67108864 @ 0x4000000 │ │ │ │ ldrne r3, [fp, #940] @ 0x3ac │ │ │ │ add r9, r9, r5 │ │ │ │ addne r3, r3, r5 │ │ │ │ strne r3, [fp, #940] @ 0x3ac │ │ │ │ @@ -347953,15 +347953,15 @@ │ │ │ │ ldr r2, [fp, #944] @ 0x3b0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ add r2, r8, r2 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 8ef818 │ │ │ │ + bl 8ef5d8 │ │ │ │ ldr r2, [fp, #952] @ 0x3b8 │ │ │ │ add r8, r8, r6 │ │ │ │ tst r2, #134217728 @ 0x8000000 │ │ │ │ ldrne r3, [fp, #944] @ 0x3b0 │ │ │ │ ldrne r1, [sp, #44] @ 0x2c │ │ │ │ addne r3, r3, r1 │ │ │ │ strne r3, [fp, #944] @ 0x3b0 │ │ │ │ @@ -348045,53 +348045,53 @@ │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #8] │ │ │ │ strb r6, [sp, #60] @ 0x3c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 8f1370 │ │ │ │ + bl 8f1130 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ ldr r2, [fp, #948] @ 0x3b4 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ strb r6, [sp, #68] @ 0x44 │ │ │ │ add r2, r2, #4 │ │ │ │ str r0, [fp, #940] @ 0x3ac │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 8f1370 │ │ │ │ + bl 8f1130 │ │ │ │ str r5, [r7, #4] │ │ │ │ ldr r2, [fp, #948] @ 0x3b4 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ strb r6, [sp, #76] @ 0x4c │ │ │ │ add r2, r2, #12 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [fp, #944] @ 0x3b0 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 8f1370 │ │ │ │ + bl 8f1130 │ │ │ │ str r5, [r4, #4] │ │ │ │ ldr r2, [fp, #948] @ 0x3b4 │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ strb r6, [sp, #84] @ 0x54 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov ip, r0 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ str ip, [fp, #952] @ 0x3b8 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 8f1370 │ │ │ │ + bl 8f1130 │ │ │ │ ldr r3, [fp, #956] @ 0x3bc │ │ │ │ str r0, [fp, #948] @ 0x3b4 │ │ │ │ b 3d03ac │ │ │ │ mov r3, #0 │ │ │ │ str r3, [lr, #1104] @ 0x450 │ │ │ │ b 3d0328 │ │ │ │ ldr r0, [pc, #28] @ 3d04d8 │ │ │ │ @@ -348099,15 +348099,15 @@ │ │ │ │ bl 66a55c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01038d98 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r4, r1 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrdeq r8, [r3, -r4] │ │ │ │ - addeq r2, r0, r0, lsr fp │ │ │ │ + strdeq r2, [r0], r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r5, r2, #256 @ 0x100 │ │ │ │ sbc r1, r3, #0 │ │ │ │ ldr lr, [pc, #620] @ 3d0768 │ │ │ │ @@ -348132,25 +348132,25 @@ │ │ │ │ ldrb r2, [r4, #923] @ 0x39b │ │ │ │ ldrb r0, [r4, #921] @ 0x399 │ │ │ │ ands r6, r3, r2 │ │ │ │ and r5, r5, r0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #1112] @ 0x458 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ subs r1, r5, #0 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r4, #1116] @ 0x45c │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ orrs r5, r5, r6 │ │ │ │ ldr r0, [r4, #1108] @ 0x454 │ │ │ │ movne r1, #1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ moveq r1, #0 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ lsr r1, r2, #2 │ │ │ │ orr r1, r1, r3, lsl #30 │ │ │ │ subs r1, r1, #2 │ │ │ │ lsr r3, r3, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r1, #12 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ @@ -348183,15 +348183,15 @@ │ │ │ │ ldr r3, [pc, #344] @ 3d076c │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3d0538 │ │ │ │ ldr r0, [pc, #336] @ 3d0778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r5, [r4, #920] @ 0x398 │ │ │ │ ldrb r3, [r4, #922] @ 0x39a │ │ │ │ b 3d0540 │ │ │ │ ldrb r3, [r0, #922] @ 0x39a │ │ │ │ ldrb r5, [r0, #920] @ 0x398 │ │ │ │ bic r3, r3, ip │ │ │ │ strb r3, [r0, #922] @ 0x39a │ │ │ │ @@ -348211,15 +348211,15 @@ │ │ │ │ ldr r3, [pc, #232] @ 3d076c │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3d069c │ │ │ │ ldr r0, [pc, #228] @ 3d077c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r0, r4 │ │ │ │ bl 3d004c │ │ │ │ ldrb r5, [r4, #920] @ 0x398 │ │ │ │ ldrb r3, [r4, #922] @ 0x39a │ │ │ │ b 3d0540 │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ @@ -348261,23 +348261,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #36] @ 3d0780 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d0538 │ │ │ │ tsteq r3, r4, lsl #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r2, r7, r4, asr #4 │ │ │ │ - addseq r2, r7, r0, lsr #4 │ │ │ │ - strdeq r2, [r0], r8 │ │ │ │ - @ instruction: 0x008029b0 │ │ │ │ - addeq r2, r0, r8, lsl r9 │ │ │ │ + addseq r2, r7, r4 │ │ │ │ + addseq r1, r7, r0, ror #31 │ │ │ │ + @ instruction: 0x008027b8 │ │ │ │ + addeq r2, r0, r0, ror r7 │ │ │ │ + ldrdeq r2, [r0], r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r1, r2, #4064 @ 0xfe0 │ │ │ │ sbc ip, r3, #0 │ │ │ │ cmp r1, #32 │ │ │ │ @@ -348407,51 +348407,51 @@ │ │ │ │ and r0, r3, ip │ │ │ │ and r3, r2, r1 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 3d07d4 │ │ │ │ ldr r0, [pc, #36] @ 3d09c8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d08a8 │ │ │ │ tsteq r3, ip, asr r6 │ │ │ │ - addseq r2, r7, ip, asr #32 │ │ │ │ - addseq r1, r7, r9, ror #31 │ │ │ │ - @ instruction: 0x00971fb7 │ │ │ │ - addseq r1, r7, r0, lsr #31 │ │ │ │ + addseq r1, r7, ip, lsl #28 │ │ │ │ + addseq r1, r7, r9, lsr #27 │ │ │ │ + addseq r1, r7, r7, ror sp │ │ │ │ + addseq r1, r7, r0, ror #26 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addeq r2, r0, ip, ror #13 │ │ │ │ + addeq r2, r0, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3d0a30 │ │ │ │ ldr r2, [pc, #76] @ 3d0a34 │ │ │ │ ldr r1, [pc, #76] @ 3d0a38 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r0, #1100] @ 0x44c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r1, r7, ip, lsr #28 │ │ │ │ - ldrdeq r2, [r0], r0 │ │ │ │ - addeq r2, r0, r8, ror #11 │ │ │ │ + addseq r1, r7, ip, ror #23 │ │ │ │ + umulleq r2, r0, r0, r3 │ │ │ │ + addeq r2, r0, r8, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #148] @ 3d0ae8 │ │ │ │ ldr r2, [pc, #148] @ 3d0aec │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -348459,48 +348459,48 @@ │ │ │ │ ldr r1, [pc, #140] @ 3d0af0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [r0, #1120] @ 0x460 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3d0aa4 │ │ │ │ ldr r2, [pc, #100] @ 3d0af4 │ │ │ │ add r0, r0, #1120 @ 0x460 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 8e5380 │ │ │ │ + b 8e5140 │ │ │ │ ldr ip, [pc, #76] @ 3d0af8 │ │ │ │ ldr r1, [pc, #76] @ 3d0afc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #72] @ 3d0b00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #56 @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r1, r7, r0, asr #27 │ │ │ │ - addeq r2, r0, r8, asr r5 │ │ │ │ - addeq r2, r0, r8, ror r5 │ │ │ │ - addeq r2, r0, ip, asr #12 │ │ │ │ - addeq r2, r0, r0, lsl r6 │ │ │ │ - strdeq r2, [r0], r8 │ │ │ │ + addseq r1, r7, r0, lsl #23 │ │ │ │ + addeq r2, r0, r8, lsl r3 │ │ │ │ + addeq r2, r0, r8, lsr r3 │ │ │ │ + addeq r2, r0, ip, lsl #8 │ │ │ │ + ldrdeq r2, [r0], r0 │ │ │ │ + @ instruction: 0x008023b8 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 3d0bb0 │ │ │ │ ldr r2, [pc, #148] @ 3d0bb4 │ │ │ │ @@ -348508,15 +348508,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #1100] @ 0x44c │ │ │ │ str r3, [r0, #920] @ 0x398 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ str r3, [r0, #932] @ 0x3a4 │ │ │ │ @@ -348537,17 +348537,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00971cf4 │ │ │ │ - umulleq r2, r0, r8, r4 │ │ │ │ - addeq r2, r0, ip, lsr #9 │ │ │ │ + @ instruction: 0x00971ab4 │ │ │ │ + addeq r2, r0, r8, asr r2 │ │ │ │ + addeq r2, r0, ip, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #12] │ │ │ │ ldr r8, [r0, #8] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -348564,20 +348564,20 @@ │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb r2, [r3, r8] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldrb r2, [r3, r4] │ │ │ │ strb r2, [r3, r8] │ │ │ │ ldr r6, [r7, #16] │ │ │ │ mov r1, r6 │ │ │ │ - bl bb1558 │ │ │ │ + bl bb1318 │ │ │ │ ldr r5, [r7, #12] │ │ │ │ mov r8, r1 │ │ │ │ add r0, r4, #1 │ │ │ │ mov r1, r6 │ │ │ │ - bl bb1558 │ │ │ │ + bl bb1318 │ │ │ │ add r9, r9, #1 │ │ │ │ cmp r9, r5 │ │ │ │ mov r4, r1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -348683,15 +348683,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #4] @ 3d0dfc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq sp, r1, r4, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r2 │ │ │ │ subs r2, r2, #4064 @ 0xfe0 │ │ │ │ @@ -348731,15 +348731,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d101c │ │ │ │ ldr r0, [pc, #1180] @ 3d1350 │ │ │ │ mov r3, lr │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d101c │ │ │ │ lsr r2, r2, #2 │ │ │ │ orr r2, r2, r1, lsl #30 │ │ │ │ add r2, r2, #232 @ 0xe8 │ │ │ │ ldr r6, [r0, r2, lsl #2] │ │ │ │ mov r8, #0 │ │ │ │ mov r7, r6 │ │ │ │ @@ -348813,15 +348813,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d101c │ │ │ │ ldr r0, [pc, #868] @ 3d1360 │ │ │ │ mov r3, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d101c │ │ │ │ ldr r3, [pc, #828] @ 3d134c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3d1230 │ │ │ │ mov r7, #0 │ │ │ │ @@ -348846,22 +348846,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #716] @ 3d136c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d0eec │ │ │ │ cmp r4, #57 @ 0x39 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 3d1118 │ │ │ │ cmp r4, #57 @ 0x39 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcc 3d1244 │ │ │ │ @@ -348869,15 +348869,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ beq 3d101c │ │ │ │ ldr r0, [pc, #660] @ 3d1370 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d101c │ │ │ │ ldr r3, [r0, #1020] @ 0x3fc │ │ │ │ add r2, r1, r1, lsl #1 │ │ │ │ add r1, r1, r2, lsl #2 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r6, [r3, #28] │ │ │ │ mov r8, #0 │ │ │ │ @@ -348945,26 +348945,26 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d101c │ │ │ │ ldr r0, [pc, #364] @ 3d1378 │ │ │ │ mov r3, ip │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d101c │ │ │ │ ldr r0, [pc, #348] @ 3d137c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d0eec │ │ │ │ ldr r0, [pc, #328] @ 3d1380 │ │ │ │ mov r3, lr │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d101c │ │ │ │ ldr r2, [pc, #312] @ 3d1384 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r4, #56 @ 0x38 │ │ │ │ bhi 3d10c0 │ │ │ │ add r2, r2, r4 │ │ │ │ ldrsh r2, [r2, r4] │ │ │ │ @@ -349025,70 +349025,70 @@ │ │ │ │ mov r8, #0 │ │ │ │ b 3d0ed8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r7, [r3, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r3, r8, pc, r7 @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - umulleq r2, r0, r8, r2 │ │ │ │ + addeq r2, r0, r8, asr r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r0, lsl pc │ │ │ │ - @ instruction: 0x009719dc │ │ │ │ - addeq r2, r0, r0, asr r1 │ │ │ │ + umullseq r1, r7, ip, r7 │ │ │ │ + addeq r1, r0, r0, lsl pc │ │ │ │ andeq r4, r0, r0, lsl #17 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r2, [r0], r0 │ │ │ │ - addeq r2, r0, r0, ror r0 │ │ │ │ - addseq r1, r7, r4, lsr #14 │ │ │ │ - addeq r1, r0, r0, asr #30 │ │ │ │ - addeq r1, r0, r8, lsl #31 │ │ │ │ - addeq r1, r0, r4, lsl pc │ │ │ │ - addseq r1, r7, r6, lsr r6 │ │ │ │ + umulleq r1, r0, r0, lr │ │ │ │ + addeq r1, r0, r0, lsr lr │ │ │ │ + addseq r1, r7, r4, ror #9 │ │ │ │ + addeq r1, r0, r0, lsl #26 │ │ │ │ + addeq r1, r0, r8, asr #26 │ │ │ │ + ldrdeq r1, [r0], r4 │ │ │ │ + @ instruction: 0x009713f6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ 3d1424 │ │ │ │ ldr r2, [pc, #132] @ 3d1428 │ │ │ │ ldr r1, [pc, #132] @ 3d142c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #100] @ 3d1430 │ │ │ │ ldr r1, [pc, #100] @ 3d1434 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r1, [pc, #80] @ 3d1438 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #64] @ 3d143c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, r7, ip, ror #10 │ │ │ │ - rsbseq r2, lr, r4, ror #21 │ │ │ │ - addeq r1, r1, r0, asr #22 │ │ │ │ + addseq r1, r7, ip, lsr #6 │ │ │ │ + rsbseq r2, lr, r4, lsr #17 │ │ │ │ + addeq r1, r1, r0, lsl #18 │ │ │ │ andeq r1, r0, r0, ror #26 │ │ │ │ andeq r1, r0, ip, ror r9 │ │ │ │ rscseq r9, pc, r0, lsr #15 │ │ │ │ rscseq sp, r1, r0, lsl #1 │ │ │ │ add r1, r0, r1 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r0, [r1, #1102] @ 0x44e │ │ │ │ @@ -349099,20 +349099,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r0, #1 │ │ │ │ strb r2, [r1, #1102] @ 0x44e │ │ │ │ ldr r4, [r3, #1076] @ 0x434 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d990 │ │ │ │ + b b8d750 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #552] @ 3d16d0 │ │ │ │ ldr r2, [pc, #552] @ 3d16d4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -349174,15 +349174,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 3d16cc │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldr r3, [pc, #312] @ 3d16e8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d14e4 │ │ │ │ ldr r3, [pc, #296] @ 3d16ec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -349197,22 +349197,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 3d16f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d14e4 │ │ │ │ ldr r2, [pc, #204] @ 3d16f8 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3d1570 │ │ │ │ ldr r2, [pc, #172] @ 3d16ec │ │ │ │ @@ -349228,49 +349228,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3d16fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b 3d1570 │ │ │ │ ldr r0, [pc, #88] @ 3d1700 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d14e4 │ │ │ │ ldr r0, [pc, #68] @ 3d1704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ b 3d1570 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, asr r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, ip, lsr r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r7, [r3, -r8] │ │ │ │ smlabbeq r3, ip, r8, r7 │ │ │ │ andeq r4, r0, ip, lsr fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x00801bbc │ │ │ │ + addeq r1, r0, ip, ror r9 │ │ │ │ andeq r6, r0, r4, ror r6 │ │ │ │ - umulleq r1, r0, r8, fp │ │ │ │ - addeq r1, r0, ip, asr fp │ │ │ │ - addeq r1, r0, r4, lsr #23 │ │ │ │ + addeq r1, r0, r8, asr r9 │ │ │ │ + addeq r1, r0, ip, lsl r9 │ │ │ │ + addeq r1, r0, r4, ror #18 │ │ │ │ ldrb r2, [r2] │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #7 │ │ │ │ bne 3d1810 │ │ │ │ push {r4, lr} │ │ │ │ ldr ip, [r0, #44] @ 0x2c │ │ │ │ lsr r4, r2, #3 │ │ │ │ @@ -349423,22 +349423,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3d1aac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d19b0 │ │ │ │ strb r2, [r3, #41] @ 0x29 │ │ │ │ ldr r2, [pc, #248] @ 3d1ab0 │ │ │ │ ldr r3, [pc, #216] @ 3d1a94 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -349488,28 +349488,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3d1a50 │ │ │ │ ldr r0, [pc, #64] @ 3d1ac0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldrdeq r7, [r3, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x010375b8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, r0, ip, ror #17 │ │ │ │ + addeq r1, r0, ip, lsr #13 │ │ │ │ tsteq r3, ip, asr #8 │ │ │ │ tsteq r3, ip, lsl #8 │ │ │ │ ldrdeq r7, [r3, -r4] │ │ │ │ smlatbeq r3, r8, r3, r7 │ │ │ │ - addeq r1, r0, ip, lsr r8 │ │ │ │ + strdeq r1, [r0], ip │ │ │ │ ldrb r3, [r2] │ │ │ │ lsrs r1, r3, #3 │ │ │ │ bne 3d1b18 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ and r1, r3, #7 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ @@ -349649,21 +349649,21 @@ │ │ │ │ beq 3d1eb8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 3d1f14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d1c3c │ │ │ │ ldr r2, [pc, #480] @ 3d1f18 │ │ │ │ ldr r3, [pc, #444] @ 3d1ef8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -349698,27 +349698,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 3d1f20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d1be0 │ │ │ │ ldr r3, [pc, #272] @ 3d1f24 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d1c24 │ │ │ │ ldr r3, [pc, #228] @ 3d1f0c │ │ │ │ @@ -349734,68 +349734,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3d1f28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d1c24 │ │ │ │ ldr r0, [pc, #160] @ 3d1f2c │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d1be0 │ │ │ │ ldr r0, [pc, #128] @ 3d1f30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d1c24 │ │ │ │ ldr r2, [pc, #116] @ 3d1f34 │ │ │ │ ldr r3, [pc, #52] @ 3d1ef8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3d1ef0 │ │ │ │ ldr r0, [pc, #84] @ 3d1f38 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, r8, ror r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r0, ror #4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq r3, r0, r1, r7 │ │ │ │ @ instruction: 0x000056bc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, r0, r8, lsr #13 │ │ │ │ + addeq r1, r0, r8, ror #8 │ │ │ │ smlabteq r3, ip, r0, r7 │ │ │ │ muleq r0, ip, r2 │ │ │ │ - addeq r1, r0, r0, ror #9 │ │ │ │ + addeq r1, r0, r0, lsr #5 │ │ │ │ andeq r6, r0, ip, asr #7 │ │ │ │ - addeq r1, r0, r0, lsl #10 │ │ │ │ - addeq r1, r0, r4, lsr #9 │ │ │ │ - strdeq r1, [r0], ip │ │ │ │ + addeq r1, r0, r0, asr #5 │ │ │ │ + addeq r1, r0, r4, ror #4 │ │ │ │ + @ instruction: 0x008012bc │ │ │ │ tsteq r3, r4, asr #30 │ │ │ │ - addeq r1, r0, r4, lsr #10 │ │ │ │ + addeq r1, r0, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #636] @ 3d21d0 │ │ │ │ ldr r3, [pc, #636] @ 3d21d4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -349916,25 +349916,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 3d21f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ cmp r9, #0 │ │ │ │ ldr sl, [r4] │ │ │ │ bne 3d2054 │ │ │ │ b 3d20a4 │ │ │ │ ldr r3, [pc, #104] @ 3d21e8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -349950,28 +349950,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 3d21f8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d2168 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01036eb0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01036e98 │ │ │ │ tsteq r3, r8, lsl #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r0, asr sp │ │ │ │ andeq r5, r0, r0, lsr #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r1, [r0], r0 │ │ │ │ - addeq r1, r0, r4, asr #5 │ │ │ │ + umulleq r1, r0, r0, r0 │ │ │ │ + addeq r1, r0, r4, lsl #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb lr, [r2] │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #7 │ │ │ │ bne 3d224c │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ lsr r6, lr, #3 │ │ │ │ @@ -350111,50 +350111,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3d24cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d22c0 │ │ │ │ ldr r2, [pc, #96] @ 3d24d0 │ │ │ │ ldr r3, [pc, #52] @ 3d24a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, #16 │ │ │ │ beq 3d23b4 │ │ │ │ b 3d23ec │ │ │ │ ldr r0, [pc, #56] @ 3d24d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d22c0 │ │ │ │ smlabbeq r3, r4, fp, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r4, ror #22 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x01036ab0 │ │ │ │ tsteq r3, r0, ror sl │ │ │ │ tsteq r3, r8, lsr sl │ │ │ │ andeq r1, r0, r8, lsl #26 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r1, r0, r8, asr r0 │ │ │ │ + addeq r0, r0, r8, lsl lr │ │ │ │ @ instruction: 0x01036994 │ │ │ │ - addeq r1, r0, r0, asr #32 │ │ │ │ + addeq r0, r0, r0, lsl #28 │ │ │ │ ldrb r2, [r2] │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #7 │ │ │ │ bne 3d2554 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #44] @ 0x2c │ │ │ │ lsr lr, r2, #3 │ │ │ │ @@ -350263,15 +350263,15 @@ │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d2758 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ mov r1, #1 │ │ │ │ ldr r3, [r3, #924] @ 0x39c │ │ │ │ ldr r0, [r3, r7, lsl #2] │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3d25ec │ │ │ │ ldr r2, [pc, #348] @ 3d2814 │ │ │ │ ldr r3, [pc, #324] @ 3d2800 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -350298,22 +350298,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 3d2824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d25f8 │ │ │ │ ldr r3, [pc, #200] @ 3d2828 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d2698 │ │ │ │ ldr r3, [pc, #168] @ 3d281c │ │ │ │ @@ -350329,48 +350329,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3d282c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d2698 │ │ │ │ ldr r0, [pc, #84] @ 3d2830 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d25f8 │ │ │ │ ldr r0, [pc, #68] @ 3d2834 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d2698 │ │ │ │ smlabbeq r3, ip, r8, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r8, ror r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r6, [r3, -r4] │ │ │ │ @ instruction: 0x010367b4 │ │ │ │ tsteq r3, ip, asr #14 │ │ │ │ andeq r6, r0, r8, lsr #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r0, r0, lsl lr │ │ │ │ + ldrdeq r0, [r0], r0 @ │ │ │ │ andeq r3, r0, r4, lsl #29 │ │ │ │ - addeq r0, r0, r8, lsr #26 │ │ │ │ - @ instruction: 0x00800db4 │ │ │ │ - addeq r0, r0, ip, lsr sp │ │ │ │ + addeq r0, r0, r8, ror #21 │ │ │ │ + addeq r0, r0, r4, ror fp │ │ │ │ + strdeq r0, [r0], ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ ldr r2, [pc, #508] @ 3d2a50 │ │ │ │ lsr r7, r3, #15 │ │ │ │ @@ -350460,25 +350460,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ stm sp, {r9, sl} │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3d2a70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ cmp r8, #0 │ │ │ │ ldr sl, [r4, #4] │ │ │ │ bne 3d28f4 │ │ │ │ b 3d2954 │ │ │ │ ldr r3, [pc, #100] @ 3d2a64 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -350494,27 +350494,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3d2a74 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d29e8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r3, r4, r5, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r0, asr #10 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r6, [r3, -r4] │ │ │ │ andeq r3, r0, r8, lsr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq r0, [r0], r4 │ │ │ │ - addeq r0, r0, r8, asr #23 │ │ │ │ + umulleq r0, r0, r4, r9 @ │ │ │ │ + addeq r0, r0, r8, lsl #19 │ │ │ │ and r1, r1, #3 │ │ │ │ cmp r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ beq 3d2ae0 │ │ │ │ cmp r1, #1 │ │ │ │ beq 3d2abc │ │ │ │ cmp r1, #3 │ │ │ │ @@ -350597,15 +350597,15 @@ │ │ │ │ str r8, [r6, #4] │ │ │ │ mov r3, #1 │ │ │ │ strb r8, [r2] │ │ │ │ add r1, r9, r5 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl b959c4 │ │ │ │ + bl b95784 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d2c34 │ │ │ │ add r5, r5, r4 │ │ │ │ cmp r7, r5 │ │ │ │ bhi 3d2bb4 │ │ │ │ ldr r2, [pc, #308] @ 3d2d38 │ │ │ │ @@ -350643,24 +350643,24 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3d2d48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d2bf0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3d2bfc │ │ │ │ ldr r2, [pc, #120] @ 3d2d4c │ │ │ │ ldr r3, [pc, #88] @ 3d2d30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -350676,43 +350676,43 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #56] @ 3d2d50 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d2bf0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01036298 │ │ │ │ @ instruction: 0x0103629c │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ mrseq r6, R11_usr │ │ │ │ andeq r5, r0, r4, asr #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r0, r0, r0, lsl #19 │ │ │ │ + addeq r0, r0, r0, asr #14 │ │ │ │ tsteq r3, r0, lsr r1 │ │ │ │ - addeq r0, r0, r8, asr #18 │ │ │ │ + addeq r0, r0, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #300] @ 3d2e98 │ │ │ │ ldr r2, [pc, #300] @ 3d2e9c │ │ │ │ ldr r1, [pc, #300] @ 3d2ea0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ ldr r3, [pc, #288] @ 3d2ea4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #1080] @ 0x438 │ │ │ │ str r3, [r0, #1084] @ 0x43c │ │ │ │ str r3, [r0, #1088]! @ 0x440 │ │ │ │ strh r3, [r0, #12] │ │ │ │ ldrb r2, [r4, #958] @ 0x3be │ │ │ │ @@ -350770,18 +350770,18 @@ │ │ │ │ beq 3d2e88 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #14 │ │ │ │ bl 27ea34 │ │ │ │ ldr r0, [r4, #1076] @ 0x434 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d578 │ │ │ │ - addseq pc, r6, r0, lsr #23 │ │ │ │ - strdeq r0, [r0], ip │ │ │ │ - addeq r0, r0, r8, lsl #18 │ │ │ │ + b b8d338 │ │ │ │ + addseq pc, r6, r0, ror #18 │ │ │ │ + @ instruction: 0x008006bc │ │ │ │ + addeq r0, r0, r8, asr #13 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ ldrb ip, [r2] │ │ │ │ ldrb r2, [r2, #1] │ │ │ │ lsr r1, r1, #1 │ │ │ │ orr ip, ip, r2, lsl #8 │ │ │ │ ldrb r2, [r0, #42] @ 0x2a │ │ │ │ and r1, r1, #1 │ │ │ │ @@ -350889,15 +350889,15 @@ │ │ │ │ ldr r3, [pc, #192] @ 3d311c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d307c │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b 3d2f54 │ │ │ │ ldr r3, [pc, #156] @ 3d3120 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3068 │ │ │ │ @@ -350913,39 +350913,39 @@ │ │ │ │ beq 3d30f4 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3d312c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b 3d3068 │ │ │ │ ldr r0, [pc, #52] @ 3d3130 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ b 3d3068 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [r3, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r3, r8, lr, r5 │ │ │ │ tsteq r3, ip, lsl #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsl #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x008005b0 │ │ │ │ - ldrdeq r0, [r0], r0 @ │ │ │ │ + addeq r0, r0, r0, ror r3 │ │ │ │ + umulleq r0, r0, r0, r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r8, [pc, #1308] @ 3d3668 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -350958,80 +350958,80 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1276] @ 3d3678 │ │ │ │ str ip, [sp, #24] │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #1260] @ 3d367c │ │ │ │ ldr r6, [pc, #1260] @ 3d3680 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r8, #56 @ 0x38 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ bl 3812a8 │ │ │ │ ldr r2, [pc, #1200] @ 3d3684 │ │ │ │ ldr r3, [pc, #1200] @ 3d3688 │ │ │ │ add r9, r4, #752 @ 0x2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r9 │ │ │ │ bl 3813a8 │ │ │ │ ldr r6, [r4, #1136] @ 0x470 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3d351c │ │ │ │ - bl 8ef120 │ │ │ │ + bl 8eeee0 │ │ │ │ cmp r6, r0 │ │ │ │ beq 3d330c │ │ │ │ mov r0, #88 @ 0x58 │ │ │ │ bl 27cbb0 │ │ │ │ ldr r7, [r4, #1136] @ 0x470 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [r4, #1140] @ 0x474 │ │ │ │ mov r0, r7 │ │ │ │ - bl 8dd8c8 │ │ │ │ + bl 8dd688 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8e5380 │ │ │ │ + bl 8e5140 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cbb0 │ │ │ │ ldr r3, [pc, #1048] @ 3d368c │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ ldrb lr, [r4, #958] @ 0x3be │ │ │ │ ldrb r3, [r4, #956] @ 0x3bc │ │ │ │ subs lr, lr, #0 │ │ │ │ movne lr, #1 │ │ │ │ sub r1, r3, #1 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r0, [r4, #952] @ 0x3b8 │ │ │ │ @@ -351072,15 +351072,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #868] @ 3d36a4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -351139,15 +351139,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ add r7, r7, #56 @ 0x38 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [r4, #924] @ 0x39c │ │ │ │ add r1, r1, r6, lsl #2 │ │ │ │ bl 3812a8 │ │ │ │ ldrb r3, [r4, #957] @ 0x3bd │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bgt 3d3444 │ │ │ │ @@ -351170,15 +351170,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #508] @ 3d36c4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -351195,15 +351195,15 @@ │ │ │ │ ldr ip, [pc, #420] @ 3d36c8 │ │ │ │ ldr r2, [pc, #420] @ 3d36cc │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -351271,39 +351271,39 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [r4, #948] @ 0x3b4 │ │ │ │ orr r1, r1, #4 │ │ │ │ b 3d3564 │ │ │ │ ldr r1, [r4, #948] @ 0x3b4 │ │ │ │ orr r1, r1, #3 │ │ │ │ b 3d3564 │ │ │ │ - addseq pc, r6, r4, asr #15 │ │ │ │ - addeq r0, r0, r4, lsl r5 │ │ │ │ - addeq r0, r0, r0, lsr #10 │ │ │ │ + addseq pc, r6, r4, lsl #11 │ │ │ │ + ldrdeq r0, [r0], r4 │ │ │ │ + addeq r0, r0, r0, ror #5 │ │ │ │ smlatbeq r3, r0, ip, r5 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - @ instruction: 0x007ee69c │ │ │ │ - ldrheq lr, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq lr, lr, ip, asr r4 │ │ │ │ + rsbseq lr, lr, r0, ror r4 │ │ │ │ smlalseq fp, r1, ip, r2 │ │ │ │ - addeq r1, r0, ip │ │ │ │ + addeq r0, r0, ip, asr #27 │ │ │ │ andeq r1, r0, ip, lsr fp │ │ │ │ - addseq pc, r6, r4, lsl #12 │ │ │ │ + addseq pc, r6, r4, asr #7 │ │ │ │ andeq r2, r0, r4, asr #27 │ │ │ │ - @ instruction: 0x0096f5dc │ │ │ │ - ldrdeq r0, [r0], ip │ │ │ │ - addeq r0, r0, r8, lsr r3 │ │ │ │ + umullseq pc, r6, ip, r3 @ │ │ │ │ + umulleq r0, r0, ip, r1 @ │ │ │ │ + strdeq r0, [r0], r8 │ │ │ │ andeq r0, r0, lr, lsr r6 │ │ │ │ - addseq pc, r6, r0, ror #9 │ │ │ │ - ldrsheq lr, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq lr, lr, ip, lsl #8 │ │ │ │ + addseq pc, r6, r0, lsr #5 │ │ │ │ + ldrheq lr, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq lr, lr, ip, asr #3 │ │ │ │ @ instruction: 0xffffdfb8 │ │ │ │ - addseq pc, r6, r4, asr r4 @ │ │ │ │ - addeq r0, r0, ip, ror r2 │ │ │ │ - @ instruction: 0x008001b0 │ │ │ │ + addseq pc, r6, r4, lsl r2 @ │ │ │ │ + addeq r0, r0, ip, lsr r0 │ │ │ │ + rsbseq pc, pc, r0, ror pc @ │ │ │ │ andeq r0, r0, r1, ror #12 │ │ │ │ - addeq r0, r0, ip, asr #3 │ │ │ │ + rsbseq pc, pc, ip, lsl #31 │ │ │ │ andeq r0, r0, sp, lsl r6 │ │ │ │ svcne 0x00f00000 @ IMB │ │ │ │ ldrb r2, [r2] │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #7 │ │ │ │ bne 3d37a0 │ │ │ │ push {r4, lr} │ │ │ │ @@ -351492,30 +351492,30 @@ │ │ │ │ strb fp, [r5, #41] @ 0x29 │ │ │ │ strb fp, [sp, #63] @ 0x3f │ │ │ │ ldr r9, [r4, #1140] @ 0x474 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ add r3, sp, #63 @ 0x3f │ │ │ │ str r3, [sp, #8] │ │ │ │ strb r6, [sp, #84] @ 0x54 │ │ │ │ str fp, [sp, #24] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r6, sp, #88 @ 0x58 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r8, #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, fp │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ - bl 8ef940 │ │ │ │ + bl 8ef700 │ │ │ │ ldr r3, [pc, #2224] @ 3d42d4 │ │ │ │ ldrb r0, [sp, #63] @ 0x3f │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ b 3d3a48 │ │ │ │ ldrb r1, [r3, #10] │ │ │ │ @@ -351549,28 +351549,28 @@ │ │ │ │ ldr r8, [r5, #8] │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr sl, [r1, #1140] @ 0x474 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ strb r9, [sp, #84] @ 0x54 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 8ef940 │ │ │ │ + bl 8ef700 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr r6, [r3, #156] @ 0x9c │ │ │ │ add r2, sp, #109 @ 0x6d │ │ │ │ sub r3, fp, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx r6 │ │ │ │ @@ -351681,15 +351681,15 @@ │ │ │ │ ble 3d4048 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ mov r5, r2 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b 3d3cec │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb1558 │ │ │ │ + bl bb1318 │ │ │ │ ldr r2, [r4, #1024] @ 0x400 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r7, r5 │ │ │ │ ldrb r2, [r2, r1] │ │ │ │ strb r2, [r8], #1 │ │ │ │ beq 3d4040 │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ @@ -351710,30 +351710,30 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [r4, #1140] @ 0x474 │ │ │ │ add r2, sp, #72 @ 0x48 │ │ │ │ add r5, sp, #80 @ 0x50 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #84] @ 0x54 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ asr r3, r7, #31 │ │ │ │ add r5, sp, #88 @ 0x58 │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, sl │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 8ef940 │ │ │ │ + bl 8ef700 │ │ │ │ ldr r3, [pc, #1360] @ 3d42dc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, sl │ │ │ │ bne 3d4078 │ │ │ │ ldrb r3, [r6, #9] │ │ │ │ @@ -351785,15 +351785,15 @@ │ │ │ │ sub r2, r7, #1 │ │ │ │ ldr r3, [r4, #1140] @ 0x474 │ │ │ │ and r2, r2, sl │ │ │ │ add r8, sp, #80 @ 0x50 │ │ │ │ sub r7, r7, r2 │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ @@ -351801,15 +351801,15 @@ │ │ │ │ asr r3, r7, #31 │ │ │ │ add sl, sp, #88 @ 0x58 │ │ │ │ stm sl, {r0, r1} │ │ │ │ str r3, [sp, #20] │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 8ef940 │ │ │ │ + bl 8ef700 │ │ │ │ ldr r3, [pc, #1056] @ 3d42dc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, fp │ │ │ │ bne 3d4130 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -351817,15 +351817,15 @@ │ │ │ │ sub r3, r1, r8 │ │ │ │ cmp r7, r3 │ │ │ │ bhi 3d4034 │ │ │ │ cmp r7, #0 │ │ │ │ ble 3d3f6c │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ add r0, r8, r0 │ │ │ │ - bl bb1558 │ │ │ │ + bl bb1318 │ │ │ │ ldr r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb r2, [sp, #116] @ 0x74 │ │ │ │ ldrb r8, [r6, #11] │ │ │ │ cmp r7, #1 │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ mov r2, r8 │ │ │ │ @@ -351837,15 +351837,15 @@ │ │ │ │ mov fp, #1 │ │ │ │ mov r8, sl │ │ │ │ mov sl, r2 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ add r3, fp, r3 │ │ │ │ add r0, r3, r0 │ │ │ │ - bl bb1558 │ │ │ │ + bl bb1318 │ │ │ │ ldr r3, [r4, #1024] @ 0x400 │ │ │ │ ldrb r2, [r8, #1]! │ │ │ │ add fp, fp, #1 │ │ │ │ cmp r7, fp │ │ │ │ strb r2, [r3, r1] │ │ │ │ ldr r3, [r4, #1028] @ 0x404 │ │ │ │ strb sl, [r3, r1] │ │ │ │ @@ -351907,15 +351907,15 @@ │ │ │ │ b 3d3ba4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r8, [r4, #1036] @ 0x40c │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ add r0, r7, r0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl bb1558 │ │ │ │ + bl bb1318 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub r3, sl, r3 │ │ │ │ add r3, r3, r8 │ │ │ │ str r3, [r4, #1036] @ 0x40c │ │ │ │ str r1, [r4, #1032] @ 0x408 │ │ │ │ ldr fp, [r6] │ │ │ │ b 3d3d10 │ │ │ │ @@ -351939,23 +351939,23 @@ │ │ │ │ str sl, [sp, #88] @ 0x58 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ str sl, [r5, #4] │ │ │ │ str sl, [r5, #8] │ │ │ │ str sl, [r5, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #504] @ 3d42f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3d9c │ │ │ │ ldr r3, [pc, #484] @ 3d42f4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -351986,23 +351986,23 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str fp, [sl, #4] │ │ │ │ str fp, [sl, #8] │ │ │ │ str fp, [sl, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ stm sp, {r3, r7} │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3d42f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d3ecc │ │ │ │ ldr r3, [pc, #296] @ 3d42f4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -352029,37 +352029,37 @@ │ │ │ │ beq 3d4290 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 3d4300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d4000 │ │ │ │ ldr r0, [pc, #156] @ 3d4304 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d40fc │ │ │ │ ldr r0, [pc, #136] @ 3d4308 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d41b8 │ │ │ │ ldr r0, [pc, #116] @ 3d430c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d4000 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ 3d4310 │ │ │ │ ldr r1, [pc, #100] @ 3d4314 │ │ │ │ ldr r0, [pc, #100] @ 3d4318 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -352073,25 +352073,25 @@ │ │ │ │ rscseq sl, r1, r4, asr sl │ │ │ │ rscseq sl, r1, r4, lsl sl │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, r0, lsl r0 │ │ │ │ andeq r5, r0, ip, lsl #30 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsheq pc, [pc], #-104 @ │ │ │ │ + ldrheq pc, [pc], #-72 @ │ │ │ │ andeq r5, r0, r4, asr #27 │ │ │ │ - rsbseq pc, pc, ip, lsr r6 @ │ │ │ │ + ldrsheq pc, [pc], #-60 @ │ │ │ │ andeq r5, r0, ip, ror #20 │ │ │ │ - rsbseq pc, pc, r8, lsl #10 │ │ │ │ - ldrsbeq pc, [pc], #-84 @ │ │ │ │ - ldrheq pc, [pc], #-92 @ │ │ │ │ - rsbseq pc, pc, r4, lsl #10 │ │ │ │ - addseq lr, r6, r0, ror #12 │ │ │ │ - rsbseq pc, pc, r8, asr #7 │ │ │ │ - rsbseq pc, pc, r0, lsl r5 @ │ │ │ │ + rsbseq pc, pc, r8, asr #5 │ │ │ │ + @ instruction: 0x007ff394 │ │ │ │ + rsbseq pc, pc, ip, ror r3 @ │ │ │ │ + rsbseq pc, pc, r4, asr #5 │ │ │ │ + addseq lr, r6, r0, lsr #8 │ │ │ │ + rsbseq pc, pc, r8, lsl #3 │ │ │ │ + ldrsbeq pc, [pc], #-32 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #1796] @ 3d4a38 │ │ │ │ ldr ip, [pc, #1796] @ 3d4a3c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -352167,15 +352167,15 @@ │ │ │ │ beq 3d4434 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d4814 │ │ │ │ ldr r3, [r8, #924] @ 0x39c │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldrb r0, [r8, #957] @ 0x3bd │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r0, r4 │ │ │ │ ldr r2, [r8, #1080] @ 0x438 │ │ │ │ ldr r1, [r8, #1084] @ 0x43c │ │ │ │ bgt 3d4440 │ │ │ │ ldr r3, [r8, #1088] @ 0x440 │ │ │ │ @@ -352201,15 +352201,15 @@ │ │ │ │ bne 3d4a1c │ │ │ │ ldr r0, [pc, #1404] @ 3d4a5c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ str r6, [r8, #1080] @ 0x438 │ │ │ │ b 3d43bc │ │ │ │ str r6, [r8, #1092] @ 0x444 │ │ │ │ b 3d43bc │ │ │ │ ands r1, r6, #3 │ │ │ │ beq 3d45e4 │ │ │ │ ldr r3, [pc, #1344] @ 3d4a54 │ │ │ │ @@ -352229,15 +352229,15 @@ │ │ │ │ ldr r0, [pc, #1304] @ 3d4a64 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #1260] @ 3d4a48 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [pc, #1276] @ 3d4a68 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d4378 │ │ │ │ ldr r3, [pc, #1236] @ 3d4a54 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ @@ -352252,23 +352252,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1172] @ 3d4a70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d4378 │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [r8, #1096] @ 0x448 │ │ │ │ strb r3, [r8, #1100] @ 0x44c │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r2, [r8, #1092] @ 0x444 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352384,22 +352384,22 @@ │ │ │ │ beq 3d4a20 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #660] @ 3d4a7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r2, [r8, #1092] @ 0x444 │ │ │ │ b 3d463c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ bl 3d1490 │ │ │ │ b 3d4700 │ │ │ │ mov r1, #-2147483648 @ 0x80000000 │ │ │ │ @@ -352424,22 +352424,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str sl, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3d4a84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d445c │ │ │ │ ldr r2, [pc, #496] @ 3d4a88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #328 @ 0x148 │ │ │ │ b 3d472c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352447,26 +352447,26 @@ │ │ │ │ ldr r3, [pc, #416] @ 3d4a54 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3d476c │ │ │ │ ldr r0, [pc, #452] @ 3d4a8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d476c │ │ │ │ ldr r0, [pc, #440] @ 3d4a90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r9 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d4378 │ │ │ │ ldr r0, [pc, #420] @ 3d4a94 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d445c │ │ │ │ ldr r2, [pc, #404] @ 3d4a98 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #336 @ 0x150 │ │ │ │ b 3d472c │ │ │ │ ldr r3, [pc, #392] @ 3d4a9c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -352486,21 +352486,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3d4aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d4690 │ │ │ │ ldr r3, [pc, #280] @ 3d4aa4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #184] @ 3d4a54 │ │ │ │ ldr r4, [r5, r3] │ │ │ │ @@ -352516,69 +352516,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 3d4aa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d48b4 │ │ │ │ ldr r0, [pc, #168] @ 3d4aac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d4690 │ │ │ │ ldr r0, [pc, #156] @ 3d4ab0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d48b4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 3d4ab4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r2, [r8, #1092] @ 0x444 │ │ │ │ b 3d463c │ │ │ │ ldrdeq r4, [r3, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01034abc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r4, lsl #26 │ │ │ │ andeq r0, r0, r8, lsl #26 │ │ │ │ tsteq r3, r0, asr #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r3, r8, asr #18 │ │ │ │ - rsbseq pc, pc, ip, lsl #12 │ │ │ │ + rsbseq pc, pc, ip, asr #7 │ │ │ │ ldrdeq r4, [r3, -ip] │ │ │ │ - rsbseq pc, pc, r8, ror #10 │ │ │ │ + rsbseq pc, pc, r8, lsr #6 │ │ │ │ andeq r1, r0, r8, ror #28 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq pc, pc, r8, lsr #5 │ │ │ │ + rsbseq pc, pc, r8, rrx │ │ │ │ rscseq r9, r1, r4, asr sp │ │ │ │ muleq r0, r4, r5 │ │ │ │ - rsbseq pc, pc, ip, ror r1 @ │ │ │ │ + rsbseq lr, pc, ip, lsr pc @ │ │ │ │ andeq r5, r0, r0, lsl #3 │ │ │ │ - rsbseq pc, pc, r8, rrx │ │ │ │ + rsbseq lr, pc, r8, lsr #28 │ │ │ │ rscseq r9, r1, r4, ror #23 │ │ │ │ - rsbseq pc, pc, r0, lsl #3 │ │ │ │ - rsbseq lr, pc, r4, ror #31 │ │ │ │ - rsbseq pc, pc, ip, lsr r0 @ │ │ │ │ + rsbseq lr, pc, r0, asr #30 │ │ │ │ + rsbseq lr, pc, r4, lsr #27 │ │ │ │ + ldrsheq lr, [pc], #-220 @ │ │ │ │ rscseq r9, r1, r8, ror fp │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbseq pc, pc, r0, lsl #2 │ │ │ │ + rsbseq lr, pc, r0, asr #29 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq lr, pc, r0, asr #31 │ │ │ │ - @ instruction: 0x007ff09c │ │ │ │ - ldrsheq lr, [pc], #-240 @ │ │ │ │ - rsbseq lr, pc, r8, ror #30 │ │ │ │ + rsbseq lr, pc, r0, lsl #27 │ │ │ │ + rsbseq lr, pc, ip, asr lr @ │ │ │ │ + ldrheq lr, [pc], #-208 @ │ │ │ │ + rsbseq lr, pc, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #700] @ 3d4d90 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -352659,15 +352659,15 @@ │ │ │ │ ldr r1, [r4, #1032] @ 0x408 │ │ │ │ beq 3d4cb4 │ │ │ │ ldr r9, [r4, #1028] @ 0x404 │ │ │ │ b 3d4c24 │ │ │ │ add r0, r1, #1 │ │ │ │ add r6, r6, #1 │ │ │ │ ldr r1, [r4, #1040] @ 0x410 │ │ │ │ - bl bb1558 │ │ │ │ + bl bb1318 │ │ │ │ cmp r6, r8 │ │ │ │ beq 3d4cb4 │ │ │ │ ldrb r3, [r9, r1] │ │ │ │ cmp r3, r7 │ │ │ │ bne 3d4c0c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r5, #41] @ 0x29 │ │ │ │ @@ -352690,21 +352690,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 3d4db0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d4b24 │ │ │ │ ldr ip, [r4, #1052] @ 0x41c │ │ │ │ cmp ip, #0 │ │ │ │ beq 3d4d18 │ │ │ │ sub lr, r7, #255 @ 0xff │ │ │ │ clz lr, lr │ │ │ │ ldr r3, [r4, #1048] @ 0x418 │ │ │ │ @@ -352750,27 +352750,27 @@ │ │ │ │ movne r0, lr │ │ │ │ orreq r0, lr, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d4d3c │ │ │ │ b 3d4c30 │ │ │ │ ldr r0, [pc, #48] @ 3d4db4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d4b24 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r3, ip, lsr #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, ip, lsl r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, ip, asr #4 │ │ │ │ andeq r2, r0, r8, ror #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq lr, pc, r8, ror #28 │ │ │ │ - ldrheq lr, [pc], #-216 @ │ │ │ │ + rsbseq lr, pc, r8, lsr #24 │ │ │ │ + rsbseq lr, pc, r8, ror fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #1264] @ 3d52c0 │ │ │ │ ldr r2, [pc, #1264] @ 3d52c4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -352858,15 +352858,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne 3d4e84 │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d5004 │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3d4e84 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d50d0 │ │ │ │ ldr r3, [r8, #996] @ 0x3e4 │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r8, #996] @ 0x3e4 │ │ │ │ @@ -352880,15 +352880,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne 3d4e3c │ │ │ │ ldr r2, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ bne 3d5218 │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3d4e3c │ │ │ │ ldr r3, [pc, #824] @ 3d52d4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d4ef0 │ │ │ │ @@ -352902,15 +352902,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d5084 │ │ │ │ ldr r0, [pc, #772] @ 3d52e0 │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r2, #15 │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r5, #28] │ │ │ │ bne 3d4efc │ │ │ │ b 3d4e84 │ │ │ │ @@ -352933,40 +352933,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #624] @ 3d52e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b 3d4f2c │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 3d52ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ b 3d4fec │ │ │ │ ldr r3, [pc, #508] @ 3d52d4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352984,24 +352984,24 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 3d52f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [r8, #1008] @ 0x3f0 │ │ │ │ ldr r3, [r8, #996] @ 0x3e4 │ │ │ │ cmp r2, #15 │ │ │ │ orr r3, r3, #-2147483648 @ 0x80000000 │ │ │ │ str r3, [r8, #996] @ 0x3e4 │ │ │ │ bne 3d4f54 │ │ │ │ b 3d4e3c │ │ │ │ @@ -353023,32 +353023,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 3d52f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d4e08 │ │ │ │ ldr r0, [pc, #268] @ 3d52fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ b 3d4f2c │ │ │ │ ldr r0, [pc, #252] @ 3d5300 │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [r8, #1008] @ 0x3f0 │ │ │ │ b 3d5158 │ │ │ │ ldr r2, [pc, #196] @ 3d52e4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -353066,66 +353066,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3d5304 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r8, #1012] @ 0x3f4 │ │ │ │ b 3d4f84 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 3d5308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r8, #1012] @ 0x3f4 │ │ │ │ b 3d4f84 │ │ │ │ ldr r0, [pc, #84] @ 3d530c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d4e08 │ │ │ │ tsteq r3, r4, lsr r0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r3, r4, lsl r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r3, ip, asr pc │ │ │ │ andeq r4, r0, ip, lsr fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq lr, pc, r8, lsr #4 │ │ │ │ + rsbseq sp, pc, r8, ror #31 │ │ │ │ andeq r6, r0, r4, ror r6 │ │ │ │ - ldrheq lr, [pc], #-20 @ │ │ │ │ - rsbseq lr, pc, r4, lsl r1 @ │ │ │ │ - rsbseq lr, pc, r8, lsl #1 │ │ │ │ + rsbseq sp, pc, r4, ror pc @ │ │ │ │ + ldrsbeq sp, [pc], #-228 @ │ │ │ │ + rsbseq sp, pc, r8, asr #28 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - @ instruction: 0x007fe89c │ │ │ │ - rsbseq lr, pc, r4, ror r0 @ │ │ │ │ - rsbseq lr, pc, r0 │ │ │ │ - rsbseq sp, pc, r0, lsr #31 │ │ │ │ - rsbseq sp, pc, r0, asr #31 │ │ │ │ - rsbseq lr, pc, r8, ror #15 │ │ │ │ + rsbseq lr, pc, ip, asr r6 @ │ │ │ │ + rsbseq sp, pc, r4, lsr lr @ │ │ │ │ + rsbseq sp, pc, r0, asr #27 │ │ │ │ + rsbseq sp, pc, r0, ror #26 │ │ │ │ + rsbseq sp, pc, r0, lsl #27 │ │ │ │ + rsbseq lr, pc, r8, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 3d5344 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ ldrsheq r9, [r1], #52 @ 0x34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3d53b4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -353133,30 +353133,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 3d53bc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sp, r6, ip, lsl #12 │ │ │ │ - rsbseq r6, pc, r0, lsr #22 │ │ │ │ - rsbseq r6, pc, r4, lsr fp @ │ │ │ │ + addseq sp, r6, ip, asr #7 │ │ │ │ + rsbseq r6, pc, r0, ror #17 │ │ │ │ + ldrsheq r6, [pc], #-132 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bl 369714 │ │ │ │ @@ -353195,32 +353195,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #60] @ 3d54c0 │ │ │ │ ldr r1, [pc, #60] @ 3d54c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r1, [pc, #40] @ 3d54c8 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9282c4 │ │ │ │ - addseq sp, r6, ip, lsl r5 │ │ │ │ - rsbseq lr, sp, r0, lsr sl │ │ │ │ - addeq sp, r0, r8, lsl #21 │ │ │ │ + b 928084 │ │ │ │ + @ instruction: 0x0096d2dc │ │ │ │ + ldrsheq lr, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + addeq sp, r0, r8, asr #16 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ andeq r0, r0, r0, lsl #8 │ │ │ │ rscseq r6, pc, r0, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -353232,71 +353232,71 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #392] @ 3d56a0 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ add r5, r5, #80 @ 0x50 │ │ │ │ ldr r9, [pc, #368] @ 3d56a4 │ │ │ │ mov sl, #1 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #348] @ 3d56a8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ str r5, [sp] │ │ │ │ ldr r5, [pc, #332] @ 3d56ac │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #1040 @ 0x410 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #312] @ 3d56b0 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr fp, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r2, r8 │ │ │ │ str fp, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 934298 │ │ │ │ + bl 934058 │ │ │ │ mov r2, r8 │ │ │ │ add r3, r6, #20 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 934298 │ │ │ │ + bl 934058 │ │ │ │ ldr r3, [pc, #248] @ 3d56b4 │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [r9, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r8 │ │ │ │ - bl 934640 │ │ │ │ + bl 934400 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #220] @ 3d56b8 │ │ │ │ mov r3, r8 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 934640 │ │ │ │ + bl 934400 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ str r4, [r4, #1072] @ 0x430 │ │ │ │ str r7, [r4, #1084] @ 0x43c │ │ │ │ mov r0, r6 │ │ │ │ bl 3698dc │ │ │ │ add r5, r4, #16384 @ 0x4000 │ │ │ │ @@ -353326,29 +353326,29 @@ │ │ │ │ cmp r1, r7 │ │ │ │ beq 3d5688 │ │ │ │ ldr r2, [pc, #68] @ 3d56bc │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e5380 │ │ │ │ - bl 8ef120 │ │ │ │ + b 8e5140 │ │ │ │ + bl 8eeee0 │ │ │ │ mov r1, r0 │ │ │ │ b 3d5670 │ │ │ │ - umullseq sp, r6, r0, r4 │ │ │ │ - rsbseq lr, pc, r8, ror #15 │ │ │ │ - ldrsheq lr, [pc], #-124 @ │ │ │ │ - rsbseq lr, pc, r8, ror #15 │ │ │ │ + addseq sp, r6, r0, asr r2 │ │ │ │ + rsbseq lr, pc, r8, lsr #11 │ │ │ │ + ldrheq lr, [pc], #-92 @ │ │ │ │ + rsbseq lr, pc, r8, lsr #11 │ │ │ │ ldrdeq r3, [r3, -r0] │ │ │ │ - ldrsbeq lr, [pc], #-112 @ │ │ │ │ - rsbseq lr, pc, r8, lsl #25 │ │ │ │ + @ instruction: 0x007fe590 │ │ │ │ + rsbseq lr, pc, r8, asr #20 │ │ │ │ andeq r6, r0, r8, lsr sl │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ - rsbseq lr, pc, ip, ror #22 │ │ │ │ + rsbseq lr, pc, ip, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #272] @ 3d57e8 │ │ │ │ adds r3, r2, r3 │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -353432,15 +353432,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 3d5888 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ mov r3, #53 @ 0x35 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r4, #20 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bne 3d5870 │ │ │ │ add r0, r0, #17664 @ 0x4500 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ @@ -353453,33 +353453,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ 3d588c │ │ │ │ mov r1, #20 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 66a55c │ │ │ │ - addseq sp, r6, r4, ror r1 │ │ │ │ - ldrheq lr, [pc], #-72 @ │ │ │ │ - ldrsheq lr, [pc], #-72 @ │ │ │ │ - rsbseq lr, pc, r4, asr #9 │ │ │ │ + addseq ip, r6, r4, lsr pc │ │ │ │ + rsbseq lr, pc, r8, ror r2 @ │ │ │ │ + ldrheq lr, [pc], #-40 @ │ │ │ │ + rsbseq lr, pc, r4, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 3d5910 │ │ │ │ ldr r2, [pc, #104] @ 3d5914 │ │ │ │ ldr r1, [pc, #104] @ 3d5918 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, #65536 @ 0x10000 │ │ │ │ add r2, r0, #16384 @ 0x4000 │ │ │ │ str r3, [r0, #1160] @ 0x488 │ │ │ │ str r1, [r0, #1156] @ 0x484 │ │ │ │ strb r3, [r0, #1088] @ 0x440 │ │ │ │ str r3, [r2, #1312] @ 0x520 │ │ │ │ @@ -353489,17 +353489,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq sp, r6, ip, asr #1 │ │ │ │ - rsbseq lr, pc, r0, lsr #8 │ │ │ │ - rsbseq lr, pc, r4, lsr r4 @ │ │ │ │ + addseq ip, r6, ip, lsl #29 │ │ │ │ + rsbseq lr, pc, r0, ror #3 │ │ │ │ + ldrsheq lr, [pc], #-20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3d59b8 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -353508,15 +353508,15 @@ │ │ │ │ ldr r2, [pc, #120] @ 3d59c0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #20] │ │ │ │ add r2, r3, #16384 @ 0x4000 │ │ │ │ ldr r1, [r2, #1308] @ 0x51c │ │ │ │ tst r1, #1 │ │ │ │ beq 3d5984 │ │ │ │ ldr r2, [r2, #1312] @ 0x520 │ │ │ │ tst r2, #3 │ │ │ │ @@ -353531,17 +353531,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq sp, r6, r4, asr #32 │ │ │ │ - rsbseq lr, pc, ip, lsr #7 │ │ │ │ - rsbseq lr, pc, r8, lsl #7 │ │ │ │ + addseq ip, r6, r4, lsl #28 │ │ │ │ + rsbseq lr, pc, ip, ror #2 │ │ │ │ + rsbseq lr, pc, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #264] @ 3d5ae4 │ │ │ │ ldr r7, [pc, #264] @ 3d5ae8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -353550,47 +353550,47 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #224] @ 3d5af0 │ │ │ │ ldr r1, [pc, #224] @ 3d5af4 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #96 @ 0x60 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #184] @ 3d5af8 │ │ │ │ ldr r1, [pc, #184] @ 3d5afc │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r4, #1024 @ 0x400 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ ldr r2, [pc, #152] @ 3d5b00 │ │ │ │ ldr r1, [pc, #152] @ 3d5b04 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r2, r4, #1040 @ 0x410 │ │ │ │ mov r3, #24 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 3812a8 │ │ │ │ add r1, r4, #17408 @ 0x4400 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ @@ -353600,29 +353600,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3813a8 │ │ │ │ - umullseq ip, r6, ip, pc @ │ │ │ │ - rsbseq lr, pc, r8, lsl #6 │ │ │ │ - rsbseq lr, pc, r0, ror #5 │ │ │ │ - rsbseq fp, lr, r4, lsl lr │ │ │ │ - rsbseq fp, lr, r4, lsr #28 │ │ │ │ - rsbseq lr, pc, r0, asr #5 │ │ │ │ - rsbseq lr, pc, r8, lsr #6 │ │ │ │ - ldrheq lr, [pc], #-36 @ │ │ │ │ - rsbseq lr, pc, ip, lsl #6 │ │ │ │ + addseq ip, r6, ip, asr sp │ │ │ │ + rsbseq lr, pc, r8, asr #1 │ │ │ │ + rsbseq lr, pc, r0, lsr #1 │ │ │ │ + ldrsbeq fp, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq fp, lr, r4, ror #23 │ │ │ │ + rsbseq lr, pc, r0, lsl #1 │ │ │ │ + rsbseq lr, pc, r8, ror #1 │ │ │ │ + rsbseq lr, pc, r4, ror r0 @ │ │ │ │ + rsbseq lr, pc, ip, asr #1 │ │ │ │ rscseq r8, r1, r8, ror #24 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ and r1, r2, #28672 @ 0x7000 │ │ │ │ orr r1, r1, #8192 @ 0x2000 │ │ │ │ lsr ip, r0, #16 │ │ │ │ @@ -353630,15 +353630,15 @@ │ │ │ │ and ip, ip, #255 @ 0xff │ │ │ │ orr r2, r2, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str ip, [r3, #80] @ 0x50 │ │ │ │ str r2, [r3, #88] @ 0x58 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #908] @ 3d5ef0 │ │ │ │ mov r5, r3 │ │ │ │ @@ -353661,27 +353661,27 @@ │ │ │ │ add r4, sp, #80 @ 0x50 │ │ │ │ mov r3, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ ldr sl, [r9], #24 │ │ │ │ - bl b7b198 │ │ │ │ + bl b7af58 │ │ │ │ ldr r7, [pc, #812] @ 3d5ef8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 3d5bf4 │ │ │ │ ldr r3, [pc, #788] @ 3d5efc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldr sl, [sl, #940] @ 0x3ac │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #12 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov lr, #0 │ │ │ │ @@ -353691,15 +353691,15 @@ │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov fp, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ strd sl, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #8] │ │ │ │ - bl 8eb4ec │ │ │ │ + bl 8eb2ac │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ sub r3, r1, #56 @ 0x38 │ │ │ │ orrs r3, r3, r2 │ │ │ │ mov sl, r0 │ │ │ │ beq 3d5d40 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -353712,17 +353712,17 @@ │ │ │ │ strd r8, [sp, #24] │ │ │ │ mov r8, #56 @ 0x38 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 8ef27c │ │ │ │ + bl 8ef03c │ │ │ │ mov r8, r0 │ │ │ │ - bl b7b198 │ │ │ │ + bl b7af58 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r9, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3d5ecc │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -353743,69 +353743,69 @@ │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ str r5, [r9] │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5cb8 │ │ │ │ strb r5, [r9, #4] │ │ │ │ ldr r3, [pc, #468] @ 3d5f04 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ce24 │ │ │ │ + bl b6cbe4 │ │ │ │ b 3d5cb8 │ │ │ │ ldrb r3, [r0, #25] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5dd0 │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5dd0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #32] │ │ │ │ - bl 8ee99c │ │ │ │ + bl 8ee75c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 27d9c0 │ │ │ │ - bl b7b198 │ │ │ │ + bl b7af58 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3d5ecc │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 3d5cc0 │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ str r4, [r5] │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5cc0 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #324] @ 3d5f04 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ce24 │ │ │ │ + bl b6cbe4 │ │ │ │ b 3d5cc0 │ │ │ │ ldrb r3, [sl, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d5c54 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dfc78 │ │ │ │ + bl 8dfa38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3d5d58 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ b 3d5c54 │ │ │ │ ldr r3, [pc, #264] @ 3d5f08 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -353841,27 +353841,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3d5f18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d5e0c │ │ │ │ ldr r0, [pc, #96] @ 3d5f1c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d5e0c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ 3d5f20 │ │ │ │ ldr r1, [pc, #76] @ 3d5f24 │ │ │ │ ldr r0, [pc, #76] @ 3d5f28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -353875,19 +353875,19 @@ │ │ │ │ andeq r5, r0, r4, lsr r5 │ │ │ │ tsteq r3, r8, lsr r1 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r2, r0, r4, ror pc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sp, pc, r8, lsl #30 │ │ │ │ - rsbseq sp, pc, ip, lsr #30 │ │ │ │ - addseq ip, r6, r0, lsr #21 │ │ │ │ - rsbseq r7, lr, ip, lsr #19 │ │ │ │ - rsbseq r7, lr, r0, asr #19 │ │ │ │ + rsbseq sp, pc, r8, asr #25 │ │ │ │ + rsbseq sp, pc, ip, ror #25 │ │ │ │ + addseq ip, r6, r0, ror #16 │ │ │ │ + rsbseq r7, lr, ip, ror #14 │ │ │ │ + rsbseq r7, lr, r0, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #508] @ 3d6140 │ │ │ │ mov r8, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -353897,30 +353897,30 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r3 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr lr, [r0, #20] │ │ │ │ add r4, lr, #16384 @ 0x4000 │ │ │ │ ldr r1, [r4, #1308] @ 0x51c │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ ands fp, r1, #1 │ │ │ │ beq 3d5f98 │ │ │ │ ands fp, r2, #3 │ │ │ │ movne fp, #0 │ │ │ │ beq 3d5fd0 │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ ldr r0, [r4, #1232] @ 0x4d0 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -353950,15 +353950,15 @@ │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sl, #224 @ 0xe0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ mov r3, #0 │ │ │ │ - bl 8ef818 │ │ │ │ + bl 8ef5d8 │ │ │ │ ldr r2, [r4, #1316] @ 0x524 │ │ │ │ ldr r3, [r4, #1324] @ 0x52c │ │ │ │ strb r7, [r4, #1240] @ 0x4d8 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [r4, #1248] @ 0x4e0 │ │ │ │ str r2, [r4, #1316] @ 0x524 │ │ │ │ beq 3d6130 │ │ │ │ @@ -353989,15 +353989,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ sub r6, r6, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r8, fp │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 8ef818 │ │ │ │ + bl 8ef5d8 │ │ │ │ cmp r7, #0 │ │ │ │ add fp, fp, r5 │ │ │ │ beq 3d5ff0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 3d53c0 │ │ │ │ mov r2, #20 │ │ │ │ add r1, sl, #332 @ 0x14c │ │ │ │ @@ -354013,17 +354013,17 @@ │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 3d6118 │ │ │ │ ldr r2, [r4, #1312] @ 0x520 │ │ │ │ orr r2, r2, #2 │ │ │ │ str r2, [r4, #1312] @ 0x520 │ │ │ │ b 3d6118 │ │ │ │ - addseq ip, r6, r4, lsr sl │ │ │ │ - rsbseq sp, pc, r0, lsr #27 │ │ │ │ - rsbseq sp, pc, ip, ror sp @ │ │ │ │ + @ instruction: 0x0096c7f4 │ │ │ │ + rsbseq sp, pc, r0, ror #22 │ │ │ │ + rsbseq sp, pc, ip, lsr fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr lr, [pc, #1008] @ 3d6554 │ │ │ │ adds r1, r2, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ @@ -354105,15 +354105,15 @@ │ │ │ │ ldr r0, [r3, #1080] @ 0x438 │ │ │ │ and r2, r2, r1 │ │ │ │ tst r2, #28672 @ 0x7000 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ add r1, r4, r4, lsl #7 │ │ │ │ add r1, r4, r1, lsl #3 │ │ │ │ add r1, r4, r1, lsl #1 │ │ │ │ add r1, fp, r1, lsl #3 │ │ │ │ ldr r0, [r1, #1160] @ 0x488 │ │ │ │ cmp r4, #0 │ │ │ │ bic r2, r0, #2 │ │ │ │ @@ -354181,15 +354181,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, ip, #924 @ 0x39c │ │ │ │ - bl 8ef6f0 │ │ │ │ + bl 8ef4b0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #16384 @ 0x4000 │ │ │ │ movhi r3, #0 │ │ │ │ andls r3, r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ @@ -354216,15 +354216,15 @@ │ │ │ │ add r2, r2, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #-2147483648 @ 0x80000000 │ │ │ │ str r2, [fp, #1124] @ 0x464 │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 8ef818 │ │ │ │ + bl 8ef5d8 │ │ │ │ ldr r2, [fp, #1164] @ 0x48c │ │ │ │ ldr r3, [fp, #1172] @ 0x494 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r2, [fp, #1096] @ 0x448 │ │ │ │ str r2, [fp, #1164] @ 0x48c │ │ │ │ bne 3d6324 │ │ │ │ ldr r2, [fp, #1160] @ 0x488 │ │ │ │ @@ -354278,49 +354278,49 @@ │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ str r2, [fp, #1160] @ 0x488 │ │ │ │ b 3d6280 │ │ │ │ bge fee81008 <__bss_end__@@Base+0xfd963138> │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ ldr r0, [pc, #4] @ 3d6568 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq r8, r1, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3d65e4 │ │ │ │ ldr r2, [pc, #96] @ 3d65e8 │ │ │ │ ldr r1, [pc, #96] @ 3d65ec │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #68] @ 3d65f0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #56] @ 3d65f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq ip, r6, ip, ror r4 │ │ │ │ - rsbseq sp, sp, r8, lsl #18 │ │ │ │ - addeq ip, r0, ip, asr r9 │ │ │ │ + addseq ip, r6, ip, lsr r2 │ │ │ │ + rsbseq sp, sp, r8, asr #13 │ │ │ │ + addeq ip, r0, ip, lsl r7 │ │ │ │ andeq r0, r0, ip, lsr r5 │ │ │ │ rscseq r8, r1, r0, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #272] @ 3d6720 │ │ │ │ @@ -354330,47 +354330,47 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #256] @ 3d6724 │ │ │ │ ldr r1, [pc, #256] @ 3d6728 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #236] @ 3d672c │ │ │ │ ldr r1, [pc, #236] @ 3d6730 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, #256 @ 0x100 │ │ │ │ mov fp, #0 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ add r1, r0, #920 @ 0x398 │ │ │ │ mov r0, r7 │ │ │ │ bl 3812a8 │ │ │ │ ldr r2, [pc, #176] @ 3d6734 │ │ │ │ add r8, r5, #752 @ 0x2f0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 8dcc2c │ │ │ │ + bl 8dc9ec │ │ │ │ ldr r2, [pc, #152] @ 3d6738 │ │ │ │ ldr r1, [pc, #152] @ 3d673c │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #128] @ 3d6740 │ │ │ │ ldr r1, [pc, #128] @ 3d6744 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r3, r5, #1088 @ 0x440 │ │ │ │ @@ -354383,37 +354383,37 @@ │ │ │ │ mov r2, #14 │ │ │ │ strd r4, [sp, #16] │ │ │ │ bl 36a590 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ b 3813a8 │ │ │ │ - @ instruction: 0x0096c3f8 │ │ │ │ - rsbseq fp, lr, r8, lsl #4 │ │ │ │ - rsbseq fp, lr, r8, lsl r2 │ │ │ │ - rsbseq sp, pc, r8, lsl #16 │ │ │ │ - rsbseq sp, pc, r8, lsr #16 │ │ │ │ - ldrsheq sp, [pc], #-120 @ │ │ │ │ - ldrsheq sp, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - addeq ip, r0, r0, asr r8 │ │ │ │ + @ instruction: 0x0096c1b8 │ │ │ │ + rsbseq sl, lr, r8, asr #31 │ │ │ │ + ldrsbeq sl, [lr], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq sp, pc, r8, asr #11 │ │ │ │ + rsbseq sp, pc, r8, ror #11 │ │ │ │ + ldrheq sp, [pc], #-88 @ │ │ │ │ + ldrheq sp, [sp], #-84 @ 0xffffffac @ │ │ │ │ + addeq ip, r0, r0, lsl r6 │ │ │ │ rscseq r5, pc, r0, ror #4 │ │ │ │ rscseq r8, r1, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ mov r4, r2 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ lsr r2, r4, #9 │ │ │ │ ands r2, r2, #7 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ ldr r5, [pc, #100] @ 3d67e0 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r2, #7 │ │ │ │ @@ -354436,18 +354436,18 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #16] @ 3d67e8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ smlabbeq r3, ip, r6, r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - ldrheq sp, [pc], #-100 @ │ │ │ │ + rsbseq sp, pc, r4, ror r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2928] @ 0xb70 │ │ │ │ ldr r1, [pc, #604] @ 3d6a60 │ │ │ │ ldr r2, [pc, #604] @ 3d6a64 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -354488,15 +354488,15 @@ │ │ │ │ add r0, r4, #924 @ 0x39c │ │ │ │ str r5, [r4, #1100] @ 0x44c │ │ │ │ strb r3, [r4, #1084] @ 0x43c │ │ │ │ bl 27d9f0 │ │ │ │ ldr r1, [r4, #1104] @ 0x450 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bic r1, r5, r1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldrb r3, [r4, #1084] @ 0x43c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6a14 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r1, #0 │ │ │ │ bl 27ea34 │ │ │ │ @@ -354514,28 +354514,28 @@ │ │ │ │ str r8, [sl] │ │ │ │ strb fp, [sp, #64] @ 0x40 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb fp, [sp, #88] @ 0x58 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 8ef940 │ │ │ │ + bl 8ef700 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r4, #924] @ 0x39c │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ add r2, r2, r5 │ │ │ │ sub r3, r3, r5 │ │ │ │ str r3, [r4, #932] @ 0x3a4 │ │ │ │ @@ -354553,28 +354553,28 @@ │ │ │ │ str r8, [r3, #-4] │ │ │ │ str r8, [r3], #-4 │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb fp, [sp, #88] @ 0x58 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 8ef940 │ │ │ │ + bl 8ef700 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ sub r3, r3, r5 │ │ │ │ str r3, [r4, #936] @ 0x3a8 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ @@ -354619,42 +354619,42 @@ │ │ │ │ add ip, ip, #32 │ │ │ │ mov r5, r3 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r0, #1092] @ 0x444 │ │ │ │ orr r0, r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq fp, r6, r4, ror pc │ │ │ │ - rsbseq sp, pc, r0, asr #7 │ │ │ │ - rsbseq sp, pc, r4, lsr #7 │ │ │ │ + addseq fp, r6, r4, lsr sp │ │ │ │ + rsbseq sp, pc, r0, lsl #3 │ │ │ │ + rsbseq sp, pc, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 3d6b64 │ │ │ │ ldr r2, [pc, #96] @ 3d6b68 │ │ │ │ ldr r1, [pc, #96] @ 3d6b6c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r0, #1344 @ 0x540 │ │ │ │ add r5, r0, #8512 @ 0x2140 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ bl 36a184 │ │ │ │ cmp r4, r5 │ │ │ │ bne 3d6b30 │ │ │ │ @@ -354662,17 +354662,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq fp, r6, r0, lsl #30 │ │ │ │ - rsbseq sp, pc, r8, lsr r3 @ │ │ │ │ - rsbseq sp, pc, r8, asr r3 @ │ │ │ │ + addseq fp, r6, r0, asr #25 │ │ │ │ + ldrsheq sp, [pc], #-8 @ │ │ │ │ + rsbseq sp, pc, r8, lsl r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3d6bcc │ │ │ │ ldr r2, [pc, #68] @ 3d6bd0 │ │ │ │ ldr r1, [pc, #68] @ 3d6bd4 │ │ │ │ @@ -354680,25 +354680,25 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [r0, #1104] @ 0x450 │ │ │ │ ldr r3, [r0, #1100] @ 0x44c │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bic r1, r3, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c4e8 │ │ │ │ - addseq fp, r6, ip, ror lr │ │ │ │ - ldrheq sp, [pc], #-32 @ │ │ │ │ - ldrsbeq sp, [pc], #-32 @ │ │ │ │ + b 92c2a8 │ │ │ │ + addseq fp, r6, ip, lsr ip │ │ │ │ + rsbseq sp, pc, r0, ror r0 @ │ │ │ │ + @ instruction: 0x007fd090 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #144] @ 3d6c80 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -354708,15 +354708,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #120] @ 3d6c84 │ │ │ │ ldr r1, [pc, #120] @ 3d6c88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr lr, [pc, #100] @ 3d6c8c │ │ │ │ mov ip, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add lr, lr, #60 @ 0x3c │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [r0, #1092] @ 0x444 │ │ │ │ ands r3, r1, r2, lsl ip │ │ │ │ @@ -354733,18 +354733,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq fp, r6, r8, lsl lr │ │ │ │ - rsbseq sp, pc, r0, asr #4 │ │ │ │ - rsbseq sp, pc, r0, ror #4 │ │ │ │ - addseq fp, r6, r0, ror #27 │ │ │ │ + @ instruction: 0x0096bbd8 │ │ │ │ + rsbseq sp, pc, r0 │ │ │ │ + rsbseq sp, pc, r0, lsr #32 │ │ │ │ + addseq fp, r6, r0, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #116] @ 3d6d1c │ │ │ │ ldr r2, [pc, #116] @ 3d6d20 │ │ │ │ ldr r1, [pc, #116] @ 3d6d24 │ │ │ │ @@ -354752,15 +354752,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #32 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r2, [r0, #1084] @ 0x43c │ │ │ │ ldr r4, [r0, #1116] @ 0x45c │ │ │ │ ldr lr, [r0, #1120] @ 0x460 │ │ │ │ ldr ip, [r0, #1124] @ 0x464 │ │ │ │ ldr r5, [r0, #1112] @ 0x458 │ │ │ │ add r1, r0, r2, lsl #4 │ │ │ │ bic r4, r4, #3 │ │ │ │ @@ -354772,17 +354772,17 @@ │ │ │ │ str r4, [r1, #928] @ 0x3a0 │ │ │ │ str lr, [r1, #932] @ 0x3a4 │ │ │ │ str ip, [r1, #936] @ 0x3a8 │ │ │ │ strb r2, [r0, #1084] @ 0x43c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3d67ec │ │ │ │ - addseq fp, r6, ip, asr sp │ │ │ │ - @ instruction: 0x007fd190 │ │ │ │ - rsbseq sp, pc, ip, lsr #3 │ │ │ │ + addseq fp, r6, ip, lsl fp │ │ │ │ + rsbseq ip, pc, r0, asr pc @ │ │ │ │ + rsbseq ip, pc, ip, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #176] @ 3d6df0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -354792,19 +354792,19 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 3d6df4 │ │ │ │ ldr r1, [pc, #152] @ 3d6df8 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #132] @ 3d6dfc │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c0c │ │ │ │ + bl 9309cc │ │ │ │ ldr r3, [pc, #120] @ 3d6e00 │ │ │ │ cmp r5, #0 │ │ │ │ cmpeq r6, r3 │ │ │ │ beq 3d6dc8 │ │ │ │ ldr r3, [pc, #108] @ 3d6e04 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -354814,32 +354814,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #134217728 @ 0x8000000 │ │ │ │ bic r3, r3, #3584 @ 0xe00 │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ str r3, [r4, #1088] @ 0x440 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 8e4020 │ │ │ │ + b 8e3de0 │ │ │ │ ldr r3, [r4, #1088] @ 0x440 │ │ │ │ mov r1, #1 │ │ │ │ orr r3, r3, #134217728 @ 0x8000000 │ │ │ │ orr r3, r3, #3584 @ 0xe00 │ │ │ │ b 3d6db4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 3d6e08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d6da4 │ │ │ │ - addseq fp, r6, r8, asr #25 │ │ │ │ - rsbseq sp, pc, ip, ror #1 │ │ │ │ - rsbseq sp, pc, r8, lsl #2 │ │ │ │ + addseq fp, r6, r8, lsl #21 │ │ │ │ + rsbseq ip, pc, ip, lsr #29 │ │ │ │ + rsbseq ip, pc, r8, asr #29 │ │ │ │ swpeq r2, r0, [r3] │ │ │ │ ldrbvc sp, [fp, #-3853]! @ 0xfffff0f3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - ldrsheq sp, [pc], #-12 @ │ │ │ │ + ldrheq ip, [pc], #-236 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #416] @ 0x1a0 │ │ │ │ ldr r2, [r0, #2144] @ 0x860 │ │ │ │ mov r4, r0 │ │ │ │ @@ -354866,34 +354866,34 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r0, [r4, #1908] @ 0x774 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldr r0, [r4, #1620] @ 0x654 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3d6e68 │ │ │ │ ldr r0, [r4, #1332] @ 0x534 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3d6e5c │ │ │ │ ldr r0, [r4, #1044] @ 0x414 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3d6e50 │ │ │ │ ldr r0, [r4, #756] @ 0x2f4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3d6e40 │ │ │ │ ldr r0, [r0, #468] @ 0x1d4 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3d6e30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #272] @ 0x110 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -354911,15 +354911,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d6f18 │ │ │ │ ldr r0, [r4, #188] @ 0xbc │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3d6f18 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldrd r4, [r0, #48] @ 0x30 │ │ │ │ ldr r3, [r0, #156] @ 0x9c │ │ │ │ strd r4, [r0, #200] @ 0xc8 │ │ │ │ clz r3, r3 │ │ │ │ ldrd r4, [r0, #56] @ 0x38 │ │ │ │ @@ -355063,17 +355063,17 @@ │ │ │ │ ldr r2, [pc, #24] @ 3d71ac │ │ │ │ ldr r1, [pc, #24] @ 3d71b0 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #1 │ │ │ │ b 27ecc8 <__printf_chk@plt> │ │ │ │ - umullseq fp, r6, r4, sl │ │ │ │ - addseq fp, r6, r4, ror #21 │ │ │ │ - rsbseq ip, pc, ip, asr #28 │ │ │ │ + addseq fp, r6, r4, asr r8 │ │ │ │ + addseq fp, r6, r4, lsr #17 │ │ │ │ + rsbseq ip, pc, ip, lsl #24 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [r1, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #208] @ 0xd0 │ │ │ │ cmp r1, #0 │ │ │ │ strh r2, [r3, #168] @ 0xa8 │ │ │ │ beq 3d721c │ │ │ │ ldr r2, [r3, #164] @ 0xa4 │ │ │ │ @@ -355311,15 +355311,15 @@ │ │ │ │ ldrh r0, [r0] │ │ │ │ b 3d7420 │ │ │ │ add r5, r5, #8192 @ 0x2000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r4, [r5, #1392] @ 0x570 │ │ │ │ ldr r0, [r5, #1424] @ 0x590 │ │ │ │ str r1, [r5, #1392] @ 0x570 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r1, [r5, #1388] @ 0x56c │ │ │ │ ldr r3, [r5, #1304] @ 0x518 │ │ │ │ ldr r2, [r5, #1396] @ 0x574 │ │ │ │ lsl r0, r4, #3 │ │ │ │ orr r0, r0, r1, lsl #1 │ │ │ │ sub r3, r3, #2 │ │ │ │ orr r0, r0, r2 │ │ │ │ @@ -355360,15 +355360,15 @@ │ │ │ │ and r1, r1, #64 @ 0x40 │ │ │ │ orr r4, r4, r0 │ │ │ │ str r1, [r3, #136] @ 0x88 │ │ │ │ add r3, r2, r6 │ │ │ │ add r3, r5, r3, lsl #5 │ │ │ │ ldr r0, [r3, #468] @ 0x1d4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3d75d0 │ │ │ │ add r3, r6, r6, lsl #3 │ │ │ │ add r3, r5, r3, lsl #5 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ lsl r4, r0, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ b 3d75d0 │ │ │ │ @@ -355545,15 +355545,15 @@ │ │ │ │ ldr r1, [pc, #596] @ 3d7b70 │ │ │ │ ldr r0, [pc, #596] @ 3d7b74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d73b8 │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d73a4 │ │ │ │ ldr r2, [pc, #556] @ 3d7b78 │ │ │ │ sub r3, ip, #3008 @ 0xbc0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -355601,15 +355601,15 @@ │ │ │ │ add r0, r0, #9472 @ 0x2500 │ │ │ │ add r0, r0, #24 │ │ │ │ ldrh r0, [r0, #56] @ 0x38 │ │ │ │ b 3d7420 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r5, #1424] @ 0x590 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r3, [r5, #1392] @ 0x570 │ │ │ │ ldrb r0, [r5, #1358] @ 0x54e │ │ │ │ lsl r3, r3, #3 │ │ │ │ ldr ip, [r5, #1396] @ 0x574 │ │ │ │ ldr r2, [r5, #1304] @ 0x518 │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ ldr r1, [r5, #1388] @ 0x56c │ │ │ │ @@ -355676,32 +355676,32 @@ │ │ │ │ lsr r0, r0, #16 │ │ │ │ b 3d7420 │ │ │ │ ldr r1, [pc, #76] @ 3d7b7c │ │ │ │ ldr r0, [pc, #76] @ 3d7b80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #24 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d78e4 │ │ │ │ smlabteq r3, r0, sl, r1 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addseq fp, r6, r8, asr r6 │ │ │ │ - addseq fp, r6, sl, lsr #12 │ │ │ │ + addseq fp, r6, r8, lsl r4 │ │ │ │ + addseq fp, r6, sl, ror #7 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r2, lsl #9 │ │ │ │ - addseq fp, r6, r4, lsr #12 │ │ │ │ + addseq fp, r6, r4, ror #7 │ │ │ │ andeq r0, r0, r5, asr r5 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - addseq fp, r6, r0, ror #6 │ │ │ │ - rsbseq fp, pc, ip, ror r6 @ │ │ │ │ - @ instruction: 0x0096b1da │ │ │ │ - addseq fp, r6, ip, asr #2 │ │ │ │ - rsbseq ip, pc, ip, asr #9 │ │ │ │ + addseq fp, r6, r0, lsr #2 │ │ │ │ + rsbseq fp, pc, ip, lsr r4 @ │ │ │ │ + umullseq sl, r6, sl, pc @ │ │ │ │ + addseq sl, r6, ip, lsl #30 │ │ │ │ + rsbseq ip, pc, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #400] @ 3d7d2c │ │ │ │ ldr r3, [pc, #400] @ 3d7d30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -355725,15 +355725,15 @@ │ │ │ │ bne 3d7c08 │ │ │ │ asr r3, ip, #31 │ │ │ │ ldrd r0, [r4, #208] @ 0xd0 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 8efd10 │ │ │ │ + bl 8efad0 │ │ │ │ ldr ip, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #236] @ 0xec │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ ldr r9, [r4, #240] @ 0xf0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr sl, [r4, #204] @ 0xcc │ │ │ │ adds r0, r1, r0 │ │ │ │ @@ -355773,15 +355773,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3d7bd4 │ │ │ │ asr lr, ip, #31 │ │ │ │ ldrd r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 8efd10 │ │ │ │ + bl 8efad0 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr ip, [r4, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d7be8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -356081,23 +356081,23 @@ │ │ │ │ beq 3d8198 │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8198 │ │ │ │ ldr r0, [r4, #224] @ 0xe0 │ │ │ │ ldr r1, [r4, #252] @ 0xfc │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb1798 │ │ │ │ + bl bb1558 │ │ │ │ str r1, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3d8230 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ ldr r1, [r4, #248] @ 0xf8 │ │ │ │ add r0, r5, r0 │ │ │ │ - bl bb1798 │ │ │ │ + bl bb1558 │ │ │ │ ldr r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r2, [r4, #228] @ 0xe4 │ │ │ │ add r3, r3, r0 │ │ │ │ mul r2, r0, r2 │ │ │ │ str r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ str r1, [r4, #220] @ 0xdc │ │ │ │ @@ -356438,16 +356438,16 @@ │ │ │ │ bl 3da0a0 │ │ │ │ b 3d84d4 │ │ │ │ mvn r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r8, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ b 3d83f4 │ │ │ │ - addseq sl, r6, ip, lsr #24 │ │ │ │ - ldrsbeq fp, [pc], #-252 @ │ │ │ │ + addseq sl, r6, ip, ror #19 │ │ │ │ + @ instruction: 0x007fbd9c │ │ │ │ │ │ │ │ 003d872c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r9, [r0, #12] │ │ │ │ @@ -356601,15 +356601,15 @@ │ │ │ │ ldr r0, [pc, #3432] @ 3d96fc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, lr │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [pc, #3404] @ 3d9700 │ │ │ │ cmp r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ sbcs r3, r3, lr │ │ │ │ bcs 3d8a1c │ │ │ │ subs r3, r2, #768 @ 0x300 │ │ │ │ sbc r2, lr, #0 │ │ │ │ @@ -357027,15 +357027,15 @@ │ │ │ │ ldr r0, [pc, #1760] @ 3d971c │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #6 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ add r6, r6, r6, lsl #3 │ │ │ │ add r3, r4, r6, lsl #5 │ │ │ │ lsr r2, r7, #15 │ │ │ │ and r7, r7, #15 │ │ │ │ str r2, [r3, #548] @ 0x224 │ │ │ │ str r7, [r3, #552] @ 0x228 │ │ │ │ mov r0, #0 │ │ │ │ @@ -357137,15 +357137,15 @@ │ │ │ │ ldr r0, [pc, #1328] @ 3d9724 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ add r3, r6, r6, lsl #3 │ │ │ │ add r3, r4, r3, lsl #5 │ │ │ │ add r3, r3, #368 @ 0x170 │ │ │ │ strh r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -357453,35 +357453,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq r3, r4, lsl #10 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addseq sl, r6, ip, ror #5 │ │ │ │ - rsbseq sl, pc, r4, lsl #12 │ │ │ │ + addseq sl, r6, ip, lsr #1 │ │ │ │ + rsbseq sl, pc, r4, asr #7 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - addseq sl, r6, r0, lsr #3 │ │ │ │ - addseq sl, r6, lr, lsl #3 │ │ │ │ + addseq r9, r6, r0, ror #30 │ │ │ │ + addseq r9, r6, lr, asr #30 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ @ instruction: 0xffffe3fc │ │ │ │ - addseq r9, r6, r4, asr #24 │ │ │ │ - rsbseq fp, pc, r0, rrx │ │ │ │ - addseq r9, r6, ip, lsl #21 │ │ │ │ - rsbseq sl, pc, r8, lsr #29 │ │ │ │ - umullseq r9, r6, r4, r8 │ │ │ │ + addseq r9, r6, r4, lsl #20 │ │ │ │ + rsbseq sl, pc, r0, lsr #28 │ │ │ │ + addseq r9, r6, ip, asr #16 │ │ │ │ + rsbseq sl, pc, r8, ror #24 │ │ │ │ + addseq r9, r6, r4, asr r6 │ │ │ │ @ instruction: 0xffffd648 │ │ │ │ - umullseq r9, r6, r0, r4 │ │ │ │ - rsbseq sl, pc, ip, ror #16 │ │ │ │ + addseq r9, r6, r0, asr r2 │ │ │ │ + rsbseq sl, pc, ip, lsr #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r9, r6, r0, asr r4 │ │ │ │ - rsbseq sl, pc, ip, lsr #16 │ │ │ │ - addseq r9, r6, r8, ror r3 │ │ │ │ - rsbseq sl, pc, r4, ror r7 @ │ │ │ │ + addseq r9, r6, r0, lsl r2 │ │ │ │ + rsbseq sl, pc, ip, ror #11 │ │ │ │ + addseq r9, r6, r8, lsr r1 │ │ │ │ + rsbseq sl, pc, r4, lsr r5 @ │ │ │ │ lsr ip, r3, #11 │ │ │ │ mov r0, #1 │ │ │ │ and r1, r3, #3 │ │ │ │ and ip, ip, #3 │ │ │ │ lsl r1, r0, r1 │ │ │ │ lsl r0, r0, ip │ │ │ │ add r4, r4, #8192 @ 0x2000 │ │ │ │ @@ -357517,15 +357517,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #-188] @ 3d9730 │ │ │ │ ldr r0, [pc, #-188] @ 3d9734 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ add r3, r8, r6 │ │ │ │ add r3, r4, r3, lsl #5 │ │ │ │ ldr r2, [r3, #324] @ 0x144 │ │ │ │ cmp r2, #5 │ │ │ │ bls 3d8d68 │ │ │ │ ldr r3, [pc, #-224] @ 3d9738 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -357533,15 +357533,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3d8d68 │ │ │ │ ldr r1, [pc, #-240] @ 3d973c │ │ │ │ ldr r0, [pc, #-240] @ 3d9740 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3d8d68 │ │ │ │ ldr r2, [r3, #428] @ 0x1ac │ │ │ │ mov r1, #0 │ │ │ │ cmp r2, r1 │ │ │ │ lsl r8, r6, #3 │ │ │ │ str r1, [r3, #404] @ 0x194 │ │ │ │ beq 3d90a0 │ │ │ │ @@ -357587,15 +357587,15 @@ │ │ │ │ bl 3d7d38 │ │ │ │ b 3d8eec │ │ │ │ ldr r1, [pc, #-448] @ 3d9744 │ │ │ │ ldr r0, [pc, #-448] @ 3d9748 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r3, #288 @ 0x120 │ │ │ │ mla r3, r6, r3, r4 │ │ │ │ ldr r3, [r3, #372] @ 0x174 │ │ │ │ b 3d8db4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3d6f50 │ │ │ │ str r8, [r7, #452] @ 0x1c4 │ │ │ │ @@ -357648,15 +357648,15 @@ │ │ │ │ ldr r0, [pc, #440] @ 3d9ba0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r2, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r4 │ │ │ │ ldr fp, [r4] │ │ │ │ - bl 92c6dc │ │ │ │ + bl 92c49c │ │ │ │ add r2, r5, #1 │ │ │ │ add r5, r5, r5, lsl #3 │ │ │ │ add r2, r8, r2, lsl #2 │ │ │ │ add r5, r4, r5, lsl #5 │ │ │ │ str r0, [fp, #8] │ │ │ │ ldr r1, [r4] │ │ │ │ str r4, [r1, #12] │ │ │ │ @@ -357713,15 +357713,15 @@ │ │ │ │ mov r3, #786432 @ 0xc0000 │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r0, [pc, #176] @ 3d9ba4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r5, [r4, #180] @ 0xb4 │ │ │ │ - bl 92c728 │ │ │ │ + bl 92c4e8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 45be88 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 3d872c │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -357734,20 +357734,20 @@ │ │ │ │ ldr r2, [pc, #108] @ 3d9bac │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ str r3, [r6, #8] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -357755,15 +357755,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ muleq r0, r8, r5 │ │ │ │ @ instruction: 0xffffe1ac │ │ │ │ @ instruction: 0xffffe600 │ │ │ │ @ instruction: 0xffffe440 │ │ │ │ @ instruction: 0xffffd790 │ │ │ │ - rsbseq sl, pc, r4, lsl #11 │ │ │ │ + rsbseq sl, pc, r4, asr #6 │ │ │ │ smlalseq r5, r1, r8, r1 │ │ │ │ │ │ │ │ 003d9bb0 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ add r0, r0, #9472 @ 0x2500 │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ @@ -357887,26 +357887,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [r4, #20] │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrd r2, [r3, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ asr r1, r7, #31 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ adds r2, r0, r5 │ │ │ │ adc r3, r6, r1 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl b8d990 │ │ │ │ + bl b8d750 │ │ │ │ b 3d9d84 │ │ │ │ │ │ │ │ 003d9de4 : │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r5, [r0] │ │ │ │ ldr r4, [r0, #32] │ │ │ │ ldr r9, [r5, #72] @ 0x48 │ │ │ │ @@ -358137,23 +358137,23 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ cmp r2, #0 │ │ │ │ beq 3da190 │ │ │ │ ldrd r0, [r5, #16] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ strd r0, [r5, #56] @ 0x38 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8d578 │ │ │ │ + b b8d338 │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr ip, [r3, #56] @ 0x38 │ │ │ │ ldr lr, [r3, #60] @ 0x3c │ │ │ │ adds r2, ip, #1 │ │ │ │ adc r3, lr, #0 │ │ │ │ cmp r2, #3 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ @@ -358161,18 +358161,18 @@ │ │ │ │ movcs r2, #0 │ │ │ │ movcc r2, ip │ │ │ │ movcs lr, r2 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, lr │ │ │ │ ldr r0, [r4, #8] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b8d990 │ │ │ │ + b b8d750 │ │ │ │ ldrd r0, [r5, #16] │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ strd r0, [r5, #56] @ 0x38 │ │ │ │ b 3da130 │ │ │ │ │ │ │ │ 003da200 : │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -358216,15 +358216,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ add r4, r4, #88 @ 0x58 │ │ │ │ mov r6, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ cmp r8, r5 │ │ │ │ str r6, [r4, #-80] @ 0xffffffb0 │ │ │ │ bne 3da280 │ │ │ │ ldr r3, [pc, #64] @ 3da30c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -358300,15 +358300,15 @@ │ │ │ │ ldr r0, [pc, #276] @ 3da4fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ str r9, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27efec │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ streq r3, [r7, #72] @ 0x48 │ │ │ │ bne 3da4f0 │ │ │ │ mov r3, #1 │ │ │ │ @@ -358358,23 +358358,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27efec │ │ │ │ mov lr, sl │ │ │ │ b 3da388 │ │ │ │ - addseq r8, r6, r4, lsl r9 │ │ │ │ - rsbseq r9, pc, ip, lsl sp @ │ │ │ │ - rsbseq r9, pc, r4, lsl #24 │ │ │ │ - addseq r8, r6, r0, lsr #16 │ │ │ │ + @ instruction: 0x009686d4 │ │ │ │ + ldrsbeq r9, [pc], #-172 @ │ │ │ │ + rsbseq r9, pc, r4, asr #19 │ │ │ │ + addseq r8, r6, r0, ror #11 │ │ │ │ │ │ │ │ 003da508 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r1 │ │ │ │ @@ -358476,15 +358476,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #24 │ │ │ │ str lr, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27efec │ │ │ │ ldr r2, [r4, #20] │ │ │ │ adds lr, r2, r3 │ │ │ │ adc ip, r0, #0 │ │ │ │ cmp r5, lr │ │ │ │ sbcs ip, r9, ip │ │ │ │ @@ -358513,63 +358513,63 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #24 │ │ │ │ str r8, [sp] │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mvn r0, #0 │ │ │ │ bl 27efec │ │ │ │ mov r4, r0 │ │ │ │ b 3da580 │ │ │ │ - addseq r8, r6, r4, ror #12 │ │ │ │ - ldrsbeq r9, [pc], #-160 @ │ │ │ │ - @ instruction: 0x009685d0 │ │ │ │ - rsbseq r9, pc, r0, lsl #20 │ │ │ │ + addseq r8, r6, r4, lsr #8 │ │ │ │ + @ instruction: 0x007f9890 │ │ │ │ + umullseq r8, r6, r0, r3 │ │ │ │ + rsbseq r9, pc, r0, asr #15 │ │ │ │ ldr r0, [pc, #4] @ 3da778 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq r4, r1, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3da800 │ │ │ │ ldr r2, [pc, #108] @ 3da804 │ │ │ │ ldr r1, [pc, #108] @ 3da808 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #80] @ 3da80c │ │ │ │ ldr r1, [pc, #80] @ 3da810 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #60] @ 3da814 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009685b0 │ │ │ │ - ldrsheq r9, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - addeq r8, r0, r0, asr r7 │ │ │ │ + addseq r8, r6, r0, ror r3 │ │ │ │ + ldrheq r9, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + addeq r8, r0, r0, lsl r5 │ │ │ │ andeq r0, r0, r0, ror #23 │ │ │ │ andeq r0, r0, ip, lsl #7 │ │ │ │ rscseq r4, r1, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -358669,33 +358669,33 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #68] @ 3da9f0 │ │ │ │ ldr r0, [pc, #68] @ 3da9f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3da860 │ │ │ │ ldr r3, [pc, #48] @ 3da9f8 │ │ │ │ ldr r1, [pc, #48] @ 3da9fc │ │ │ │ ldr r0, [pc, #48] @ 3daa00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #153 @ 0x99 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ ldrdeq lr, [r2, -r0] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x009684bc │ │ │ │ - addseq r8, r6, r0, lsr #7 │ │ │ │ - rsbseq r7, lr, r4, lsl #23 │ │ │ │ - addseq r8, r6, r0, lsl #7 │ │ │ │ - rsbseq r9, pc, r8, asr #15 │ │ │ │ - ldrsbeq r9, [pc], #-124 @ │ │ │ │ + addseq r8, r6, ip, ror r2 │ │ │ │ + addseq r8, r6, r0, ror #2 │ │ │ │ + rsbseq r7, lr, r4, asr #18 │ │ │ │ + addseq r8, r6, r0, asr #2 │ │ │ │ + rsbseq r9, pc, r8, lsl #11 │ │ │ │ + @ instruction: 0x007f959c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov ip, #15 │ │ │ │ @@ -358766,35 +358766,35 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 3dab4c │ │ │ │ ldr r0, [pc, #28] @ 3dab50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3daaa0 │ │ │ │ @ instruction: 0x0102e39c │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r8, r6, ip, lsl r2 │ │ │ │ - rsbseq r7, lr, r0, lsl #20 │ │ │ │ + @ instruction: 0x00967fdc │ │ │ │ + rsbseq r7, lr, r0, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3dabdc │ │ │ │ ldr r2, [pc, #112] @ 3dabe0 │ │ │ │ ldr r1, [pc, #112] @ 3dabe4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr ip, [pc, #80] @ 3dabe8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r1, r0, #640 @ 0x280 │ │ │ │ str ip, [r0, #1824] @ 0x720 │ │ │ │ str r2, [r0, #1820] @ 0x71c │ │ │ │ str r2, [r3, #1180] @ 0x49c │ │ │ │ @@ -358806,17 +358806,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x009681dc │ │ │ │ - rsbseq r9, pc, r0, asr #12 │ │ │ │ - rsbseq r9, pc, ip, asr r6 @ │ │ │ │ + umullseq r7, r6, ip, pc @ │ │ │ │ + rsbseq r9, pc, r0, lsl #8 │ │ │ │ + rsbseq r9, pc, ip, lsl r4 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #308] @ 3dad38 │ │ │ │ ldr r7, [pc, #308] @ 3dad3c │ │ │ │ @@ -358825,15 +358825,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r6, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ ldr r4, [pc, #268] @ 3dad44 │ │ │ │ mov fp, #0 │ │ │ │ str r7, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r7, [pc, #256] @ 3dad48 │ │ │ │ ldr sl, [pc, #256] @ 3dad4c │ │ │ │ @@ -358844,70 +358844,70 @@ │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ mov r9, #0 │ │ │ │ add r8, r0, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r8 │ │ │ │ bl 3813a8 │ │ │ │ ldr r3, [pc, #176] @ 3dad50 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r5, #920 @ 0x398 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r4 │ │ │ │ bl 3813a8 │ │ │ │ add r4, r5, #1216 @ 0x4c0 │ │ │ │ add r8, r5, #1856 @ 0x740 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r4 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ bl 3812a8 │ │ │ │ cmp r4, r8 │ │ │ │ bne 3dacec │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq r8, r6, r8, asr #2 │ │ │ │ - rsbseq r9, pc, ip, asr #11 │ │ │ │ - rsbseq r9, pc, r4, lsr #11 │ │ │ │ + addseq r7, r6, r8, lsl #30 │ │ │ │ + rsbseq r9, pc, ip, lsl #7 │ │ │ │ + rsbseq r9, pc, r4, ror #6 │ │ │ │ rscseq r4, r1, ip, asr #1 │ │ │ │ - ldrsheq r6, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - ldrsbeq r6, [lr], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r9, pc, r8, asr #10 │ │ │ │ + ldrheq r6, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + @ instruction: 0x007e699c │ │ │ │ + rsbseq r9, pc, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ ldr lr, [pc, #1204] @ 3db228 │ │ │ │ @@ -358975,75 +358975,75 @@ │ │ │ │ add r9, r3, #1088 @ 0x440 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add r9, r9, #4 │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1370 │ │ │ │ + bl 8f1130 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #4 │ │ │ │ str r0, [r7, #1188] @ 0x4a4 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1370 │ │ │ │ + bl 8f1130 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #8 │ │ │ │ str r0, [r7, #1192] @ 0x4a8 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1370 │ │ │ │ + bl 8f1130 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #12 │ │ │ │ str r0, [r7, #1196] @ 0x4ac │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1370 │ │ │ │ + bl 8f1130 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #16 │ │ │ │ str r0, [r7, #1200] @ 0x4b0 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1370 │ │ │ │ + bl 8f1130 │ │ │ │ str fp, [r8, #4] │ │ │ │ ldr r2, [r7, #1184] @ 0x4a0 │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #20 │ │ │ │ str r0, [r7, #1204] @ 0x4b4 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1370 │ │ │ │ + bl 8f1130 │ │ │ │ ldr r3, [r7, #1188] @ 0x4a4 │ │ │ │ ldr fp, [r7, #1200] @ 0x4b0 │ │ │ │ ands lr, r3, #2 │ │ │ │ str r0, [r7, #1208] @ 0x4b8 │ │ │ │ beq 3db1cc │ │ │ │ ldr r3, [r7, #1204] @ 0x4b4 │ │ │ │ ldr r1, [pc, #668] @ 3db230 │ │ │ │ @@ -359091,15 +359091,15 @@ │ │ │ │ str r3, [r8] │ │ │ │ ldr r2, [r6, #8] │ │ │ │ strb r4, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1370 │ │ │ │ + bl 8f1130 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ b 3dafd8 │ │ │ │ add r5, r5, r5, lsl #2 │ │ │ │ add r4, r4, r5, lsl #3 │ │ │ │ str r7, [r4, #1212] @ 0x4bc │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ @@ -359116,15 +359116,15 @@ │ │ │ │ ldr r1, [pc, #408] @ 3db238 │ │ │ │ ldr r0, [pc, #408] @ 3db23c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #124 @ 0x7c │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ add r3, r5, r5, lsl #2 │ │ │ │ add r3, r4, r3, lsl #3 │ │ │ │ str r7, [r3, #1184] @ 0x4a0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -359137,27 +359137,27 @@ │ │ │ │ str r3, [r9, #1180] @ 0x49c │ │ │ │ ldr r3, [r4, #1820] @ 0x71c │ │ │ │ mov r2, #1 │ │ │ │ bic r3, r3, r2, lsl r5 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [r4, #1820] @ 0x71c │ │ │ │ ldr r0, [r9, #1216] @ 0x4c0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r3, [r9, #1180] @ 0x49c │ │ │ │ b 3dade4 │ │ │ │ str r3, [r8, #4] │ │ │ │ str r3, [r8] │ │ │ │ ldr r2, [r6, #12] │ │ │ │ strb r4, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stmib sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 8f1cfc │ │ │ │ + bl 8f1abc │ │ │ │ b 3daff0 │ │ │ │ subs r7, r7, #65536 @ 0x10000 │ │ │ │ beq 3db16c │ │ │ │ ldr r3, [r5, #1192] @ 0x4a8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, r3, r2 │ │ │ │ str r3, [r5, #1192] @ 0x4a8 │ │ │ │ @@ -359198,34 +359198,34 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r3, [r5, #1180] @ 0x49c │ │ │ │ ldr r3, [r2, #1820] @ 0x71c │ │ │ │ orr r3, r3, r1 │ │ │ │ str r3, [r2, #1820] @ 0x71c │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r5, #1216] @ 0x4c0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3db188 │ │ │ │ ldr r3, [pc, #52] @ 3db240 │ │ │ │ ldr r1, [pc, #52] @ 3db244 │ │ │ │ ldr r0, [pc, #52] @ 3db248 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #200 @ 0xc8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ swpeq lr, r0, [r2] │ │ │ │ rscscc r0, pc, r1 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r7, r6, ip, lsr #25 │ │ │ │ - @ instruction: 0x007e7490 │ │ │ │ - addseq r7, r6, ip, lsr fp │ │ │ │ - rsbseq r8, pc, r4, lsl #31 │ │ │ │ - @ instruction: 0x007f8f98 │ │ │ │ + addseq r7, r6, ip, ror #20 │ │ │ │ + rsbseq r7, lr, r0, asr r2 │ │ │ │ + @ instruction: 0x009678fc │ │ │ │ + rsbseq r8, pc, r4, asr #26 │ │ │ │ + rsbseq r8, pc, r8, asr sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldrd r4, [sp, #32] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -359299,19 +359299,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3db39c │ │ │ │ ldr r0, [pc, #32] @ 3db3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ tsteq r2, r0, asr #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x009679d0 │ │ │ │ - ldrheq r7, [lr], #-20 @ 0xffffffec @ │ │ │ │ + umullseq r7, r6, r0, r7 │ │ │ │ + rsbseq r6, lr, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #248] @ 3db4b4 │ │ │ │ ldr r8, [pc, #248] @ 3db4b8 │ │ │ │ ldr r7, [pc, #248] @ 3db4bc │ │ │ │ @@ -359321,46 +359321,46 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr sl, [pc, #204] @ 3db4c0 │ │ │ │ ldr r3, [pc, #204] @ 3db4c4 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r1, [pc, #196] @ 3db4c8 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #164 @ 0xa4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 934f3c │ │ │ │ + bl 934cfc │ │ │ │ ldr r2, [pc, #168] @ 3db4cc │ │ │ │ ldr r1, [pc, #168] @ 3db4d0 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #148] @ 3db4d4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r5, #1088]! @ 0x440 │ │ │ │ add r0, r5, #4 │ │ │ │ - bl 8e5380 │ │ │ │ + bl 8e5140 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr ip, [pc, #104] @ 3db4d8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ add r1, r0, #640 @ 0x280 │ │ │ │ str ip, [r0, #1824] @ 0x720 │ │ │ │ str r2, [r0, #1820] @ 0x71c │ │ │ │ str r2, [r3, #1180] @ 0x49c │ │ │ │ @@ -359372,88 +359372,88 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r7, r6, ip, lsl #19 │ │ │ │ - ldrsheq r8, [pc], #-208 @ │ │ │ │ - rsbseq r8, pc, ip, lsl #28 │ │ │ │ + addseq r7, r6, ip, asr #14 │ │ │ │ + ldrheq r8, [pc], #-176 @ │ │ │ │ + rsbseq r8, pc, ip, asr #23 │ │ │ │ tsteq r2, r0, lsl sl │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - rsbseq r7, pc, ip, lsl #2 │ │ │ │ - ldrsheq r7, [pc], #-0 @ │ │ │ │ - rsbseq r0, pc, ip, lsr #31 │ │ │ │ - rsbseq r8, pc, r0, asr #27 │ │ │ │ + rsbseq r6, pc, ip, asr #29 │ │ │ │ + ldrheq r6, [pc], #-224 @ │ │ │ │ + rsbseq r0, pc, ip, ror #26 │ │ │ │ + rsbseq r8, pc, r0, lsl #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldr r0, [pc, #4] @ 3db4e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq r3, r1, r0, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d578 │ │ │ │ + b b8d338 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #756] @ 0x2f4 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #752] @ 0x2f0 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #24] @ 3db564 │ │ │ │ mov r3, #0 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ adds r2, r0, #100 @ 0x64 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b b8d990 │ │ │ │ + b b8d750 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3db5d0 │ │ │ │ ldr r2, [pc, #80] @ 3db5d4 │ │ │ │ ldr r1, [pc, #80] @ 3db5d8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #52] @ 3db5dc │ │ │ │ ldr ip, [pc, #52] @ 3db5e0 │ │ │ │ ldr r1, [pc, #52] @ 3db5e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92a068 │ │ │ │ - addseq r7, r6, r8, ror r8 │ │ │ │ - rsbseq r8, sp, r8, lsl #18 │ │ │ │ - addeq r7, r0, r4, ror #18 │ │ │ │ + b 929e28 │ │ │ │ + addseq r7, r6, r8, lsr r6 │ │ │ │ + rsbseq r8, sp, r8, asr #13 │ │ │ │ + addeq r7, r0, r4, lsr #14 │ │ │ │ rscseq r3, r1, r4, ror #16 │ │ │ │ andeq r0, r0, r0, lsr r0 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -359464,25 +359464,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 3db6c0 │ │ │ │ ldr r1, [pc, #172] @ 3db6c4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #152] @ 3db6c8 │ │ │ │ ldr r1, [pc, #152] @ 3db6cc │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r5, #756 @ 0x2f4 │ │ │ │ bl 3812a8 │ │ │ │ ldr r1, [pc, #112] @ 3db6d0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 36c6d4 │ │ │ │ @@ -359492,29 +359492,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #80] @ 3db6d8 │ │ │ │ mov r2, #1 │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ mov r4, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ str r4, [r5, #752] @ 0x2f0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r7, r6, r0, lsl #16 │ │ │ │ - rsbseq r8, pc, r0, asr ip @ │ │ │ │ - rsbseq r8, pc, ip, asr ip @ │ │ │ │ - ldrsheq r6, [lr], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r6, lr, r4, lsl #4 │ │ │ │ + addseq r7, r6, r0, asr #11 │ │ │ │ + rsbseq r8, pc, r0, lsl sl @ │ │ │ │ + rsbseq r8, pc, ip, lsl sl @ │ │ │ │ + ldrheq r5, [lr], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq r5, lr, r4, asr #31 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ @ instruction: 0xfffffe68 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -359524,40 +359524,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b b8d578 │ │ │ │ - addseq r7, r6, r8, lsl #14 │ │ │ │ - rsbseq r8, pc, r0, ror #22 │ │ │ │ - rsbseq r8, pc, r0, ror fp @ │ │ │ │ + b b8d338 │ │ │ │ + addseq r7, r6, r8, asr #9 │ │ │ │ + rsbseq r8, pc, r0, lsr #18 │ │ │ │ + rsbseq r8, pc, r0, lsr r9 @ │ │ │ │ ldr r0, [pc, #4] @ 3db740 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq r3, r1, r0, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3db7e0 │ │ │ │ ldr r2, [pc, #132] @ 3db7e4 │ │ │ │ ldr r1, [pc, #132] @ 3db7e8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #104] @ 3db7ec │ │ │ │ ldr r1, [pc, #104] @ 3db7f0 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -359575,20 +359575,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r7, r6, r4, asr #13 │ │ │ │ - rsbseq r8, sp, ip, lsr #14 │ │ │ │ - addeq r7, r0, r8, lsl #15 │ │ │ │ - addeq fp, fp, r0, lsl #31 │ │ │ │ + addseq r7, r6, r4, lsl #9 │ │ │ │ + rsbseq r8, sp, ip, ror #9 │ │ │ │ + addeq r7, r0, r8, asr #10 │ │ │ │ + addeq fp, fp, r0, asr #26 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ - addeq r5, pc, r4, lsr r7 @ │ │ │ │ + strdeq r5, [pc], r4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r0, #6 │ │ │ │ @@ -359603,18 +359603,18 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3db860 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq r3, r1, r4, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 3db914 │ │ │ │ ldr r2, [pc, #152] @ 3db918 │ │ │ │ @@ -359622,25 +359622,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #120] @ 3db920 │ │ │ │ ldr r1, [pc, #120] @ 3db924 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #88] @ 3db928 │ │ │ │ ldr r3, [pc, #88] @ 3db92c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3db930 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -359651,20 +359651,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9282c4 │ │ │ │ - addseq r7, r6, ip, lsr #11 │ │ │ │ - rsbseq r8, sp, ip, lsl #12 │ │ │ │ - addeq r7, r0, r8, ror #12 │ │ │ │ - rsbseq r8, lr, r4, ror #30 │ │ │ │ - rsbseq r8, lr, r8, ror pc │ │ │ │ + b 928084 │ │ │ │ + addseq r7, r6, ip, ror #6 │ │ │ │ + rsbseq r8, sp, ip, asr #7 │ │ │ │ + addeq r7, r0, r8, lsr #8 │ │ │ │ + rsbseq r8, lr, r4, lsr #26 │ │ │ │ + rsbseq r8, lr, r8, lsr sp │ │ │ │ andeq r0, r0, r4, asr #9 │ │ │ │ andeq r0, r0, r4, lsr r7 │ │ │ │ andeq r0, r0, ip, lsl #25 │ │ │ │ ldrsbeq r0, [pc], #80 @ │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -359676,49 +359676,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #120] @ 3db9f8 │ │ │ │ ldr r1, [pc, #120] @ 3db9fc │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #88] @ 3dba00 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #72] @ 3dba04 │ │ │ │ mov r2, #2320 @ 0x910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ strh r2, [r4, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009674d4 │ │ │ │ - rsbseq r8, sp, r4, lsr r5 │ │ │ │ - umulleq r7, r0, r0, r5 │ │ │ │ - rsbseq r8, pc, ip, lsl #18 │ │ │ │ - rsbseq r8, pc, r4, lsl r9 @ │ │ │ │ + umullseq r7, r6, r4, r2 │ │ │ │ + ldrsheq r8, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + addeq r7, r0, r0, asr r3 │ │ │ │ + rsbseq r8, pc, ip, asr #13 │ │ │ │ + ldrsbeq r8, [pc], #-100 @ │ │ │ │ andeq r0, r0, ip, lsr r9 │ │ │ │ ldrsheq r3, [r1], #64 @ 0x40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ add fp, sp, #32 │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -359728,25 +359728,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [fp, #-40] @ 0xffffffd8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #788] @ 3dbd64 │ │ │ │ ldr r2, [pc, #788] @ 3dbd68 │ │ │ │ ldr r1, [pc, #788] @ 3dbd6c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrh r8, [r5, #106] @ 0x6a │ │ │ │ ldr r7, [pc, #756] @ 3dbd70 │ │ │ │ cmp r4, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ beq 3dba98 │ │ │ │ ldr r3, [pc, #744] @ 3dbd74 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ @@ -359828,24 +359828,24 @@ │ │ │ │ sub r0, fp, #60 @ 0x3c │ │ │ │ str r3, [fp, #-64] @ 0xffffffc0 │ │ │ │ str r1, [fp, #-60] @ 0xffffffc4 │ │ │ │ str r1, [fp, #-56] @ 0xffffffc8 │ │ │ │ str r1, [fp, #-52] @ 0xffffffcc │ │ │ │ str r1, [fp, #-48] @ 0xffffffd0 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [fp, #-64] @ 0xffffffc0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [fp, #-52] @ 0xffffffcc │ │ │ │ ldr r2, [fp, #-60] @ 0xffffffc4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #400] @ 3dbd88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dba98 │ │ │ │ ldr r3, [pc, #380] @ 3dbd8c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [fp, #-64] @ 0xffffffc0 │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -359892,110 +359892,110 @@ │ │ │ │ str r3, [fp, #-76] @ 0xffffffb4 │ │ │ │ str r2, [fp, #-72] @ 0xffffffb8 │ │ │ │ str r1, [fp, #-60] @ 0xffffffc4 │ │ │ │ str r1, [fp, #-56] @ 0xffffffc8 │ │ │ │ str r1, [fp, #-52] @ 0xffffffcc │ │ │ │ str r1, [fp, #-48] @ 0xffffffd0 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [fp, #-76] @ 0xffffffb4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [fp, #-72] @ 0xffffffb8 │ │ │ │ stm sp, {r2, sl} │ │ │ │ ldr r2, [fp, #-60] @ 0xffffffc4 │ │ │ │ ldr r3, [fp, #-52] @ 0xffffffcc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3dbd90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [r6, #112] @ 0x70 │ │ │ │ b 3dbc38 │ │ │ │ mov r3, sl │ │ │ │ b 3dbb84 │ │ │ │ ldr r0, [pc, #116] @ 3dbd94 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [r6, #112] @ 0x70 │ │ │ │ b 3dbc38 │ │ │ │ ldr r0, [pc, #84] @ 3dbd98 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3dbbfc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ bl 27fbbc │ │ │ │ ldrdeq sp, [r2, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009673dc │ │ │ │ - rsbseq r8, pc, r4, lsr r8 @ │ │ │ │ - rsbseq r8, pc, r0, asr #16 │ │ │ │ + umullseq r7, r6, ip, r1 │ │ │ │ + ldrsheq r8, [pc], #-84 @ │ │ │ │ + rsbseq r8, pc, r0, lsl #12 │ │ │ │ smlabbeq r2, r8, r3, sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r4, ror #6 │ │ │ │ andeq r6, r0, ip, ror #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq r8, [pc], #-104 @ │ │ │ │ + rsbseq r8, pc, r8, ror r4 @ │ │ │ │ andeq r1, r0, r4, asr #6 │ │ │ │ - rsbseq r8, pc, ip, lsl #12 │ │ │ │ - rsbseq r8, pc, r4, lsr #12 │ │ │ │ - @ instruction: 0x007f859c │ │ │ │ + rsbseq r8, pc, ip, asr #7 │ │ │ │ + rsbseq r8, pc, r4, ror #7 │ │ │ │ + rsbseq r8, pc, ip, asr r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3dbe00 │ │ │ │ ldr r2, [pc, #76] @ 3dbe04 │ │ │ │ ldr r1, [pc, #76] @ 3dbe08 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, r0 │ │ │ │ mov r0, #0 │ │ │ │ strb r0, [r3, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r7, r6, r8, ror r0 │ │ │ │ - rsbseq r8, pc, r0, asr #11 │ │ │ │ - ldrsbeq r8, [pc], #-76 @ │ │ │ │ + addseq r6, r6, r8, lsr lr │ │ │ │ + rsbseq r8, pc, r0, lsl #7 │ │ │ │ + @ instruction: 0x007f829c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #232] @ 3dbf0c │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r4, [pc, #228] @ 3dbf10 │ │ │ │ mov r7, r0 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r1, [pc, #216] @ 3dbf14 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrb r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #16 │ │ │ │ bhi 3dbef4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dbed8 │ │ │ │ ldr sl, [pc, #168] @ 3dbf18 │ │ │ │ ldr r9, [pc, #168] @ 3dbf1c │ │ │ │ @@ -360015,15 +360015,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ str lr, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ add r5, r5, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93236c │ │ │ │ + bl 93212c │ │ │ │ mov r0, r4 │ │ │ │ bl 27cec8 │ │ │ │ ldrb r3, [r6, #112] @ 0x70 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 3dbe88 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ @@ -360034,50 +360034,50 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #44] @ 3dbf28 │ │ │ │ ldr r2, [pc, #44] @ 3dbf2c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r7, r6, r4 │ │ │ │ - rsbseq r8, pc, r4, asr r4 @ │ │ │ │ - rsbseq r8, pc, r0, ror #8 │ │ │ │ - rsbseq r8, pc, r0, asr r5 @ │ │ │ │ + addseq r6, r6, r4, asr #27 │ │ │ │ + rsbseq r8, pc, r4, lsl r2 @ │ │ │ │ + rsbseq r8, pc, r0, lsr #4 │ │ │ │ + rsbseq r8, pc, r0, lsl r3 @ │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - rsbseq r4, pc, r4, lsr #31 │ │ │ │ + rsbseq r4, pc, r4, ror #26 │ │ │ │ andeq r0, r0, r8, lsr #20 │ │ │ │ - rsbseq r8, pc, r4, lsr #9 │ │ │ │ + rsbseq r8, pc, r4, ror #4 │ │ │ │ andeq r0, r0, r3, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 3dbff8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [pc, #172] @ 3dbffc │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r2, [pc, #160] @ 3dc000 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r1, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #132] @ 3dc004 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r3, #18 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dbfd8 │ │ │ │ ldrb r2, [r6, #112] @ 0x70 │ │ │ │ add r1, r4, #116 @ 0x74 │ │ │ │ mov r0, r5 │ │ │ │ @@ -360093,68 +360093,68 @@ │ │ │ │ bl 27f3e8 │ │ │ │ ldr r1, [pc, #36] @ 3dc00c │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 27d9c0 │ │ │ │ str r0, [r4, #196] @ 0xc4 │ │ │ │ b 3dbfac │ │ │ │ - addseq r6, r6, r0, ror #29 │ │ │ │ - rsbseq r8, pc, r4, asr #6 │ │ │ │ - rsbseq r8, pc, ip, lsr #6 │ │ │ │ - ldrsheq r8, [pc], #-60 @ │ │ │ │ + addseq r6, r6, r0, lsr #25 │ │ │ │ + rsbseq r8, pc, r4, lsl #2 │ │ │ │ + rsbseq r8, pc, ip, ror #1 │ │ │ │ + ldrheq r8, [pc], #-28 @ │ │ │ │ andeq r0, r0, r0, asr #7 │ │ │ │ - rsbseq r8, pc, r8, ror #7 │ │ │ │ + rsbseq r8, pc, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 3dc15c │ │ │ │ ldr r2, [pc, #308] @ 3dc160 │ │ │ │ ldr r1, [pc, #308] @ 3dc164 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #276] @ 3dc168 │ │ │ │ add r6, pc, r6 │ │ │ │ ldrb r3, [r0, #105] @ 0x69 │ │ │ │ mov r4, r0 │ │ │ │ and r2, r3, #15 │ │ │ │ cmp r2, #9 │ │ │ │ bhi 3dc128 │ │ │ │ add r2, r0, r2 │ │ │ │ ldrb r5, [r2, #106] @ 0x6a │ │ │ │ cmp r3, #16 │ │ │ │ beq 3dc0f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #228] @ 3dc16c │ │ │ │ ldr r2, [pc, #228] @ 3dc170 │ │ │ │ ldr r1, [pc, #228] @ 3dc174 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq 3dc0d8 │ │ │ │ tst r3, #16 │ │ │ │ beq 3dc0d8 │ │ │ │ ldrb r1, [r0, #113] @ 0x71 │ │ │ │ and r0, r3, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb1798 │ │ │ │ + bl bb1558 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [r4, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -360167,57 +360167,57 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3dc078 │ │ │ │ ldr r1, [pc, #104] @ 3dc17c │ │ │ │ ldr r0, [pc, #104] @ 3dc180 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #120 @ 0x78 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3dc078 │ │ │ │ ldr r3, [pc, #72] @ 3dc178 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ moveq r5, #255 @ 0xff │ │ │ │ beq 3dc078 │ │ │ │ ldr r0, [pc, #60] @ 3dc184 │ │ │ │ add r1, r5, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r5, #255 @ 0xff │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 3dc070 │ │ │ │ - addseq r6, r6, r4, lsl #28 │ │ │ │ - rsbseq r8, pc, ip, asr #6 │ │ │ │ - rsbseq r8, pc, r4, ror #4 │ │ │ │ + addseq r6, r6, r4, asr #23 │ │ │ │ + rsbseq r8, pc, ip, lsl #2 │ │ │ │ + rsbseq r8, pc, r4, lsr #32 │ │ │ │ @ instruction: 0x0102cdb4 │ │ │ │ - addseq r6, r6, r4, lsr #27 │ │ │ │ - ldrsheq r8, [pc], #-24 @ │ │ │ │ - rsbseq r8, pc, r8, lsl #4 │ │ │ │ + addseq r6, r6, r4, ror #22 │ │ │ │ + ldrheq r7, [pc], #-248 @ │ │ │ │ + rsbseq r7, pc, r8, asr #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r6, r6, ip, lsl sp │ │ │ │ - rsbseq r8, pc, ip, ror #5 │ │ │ │ - @ instruction: 0x007f8298 │ │ │ │ + @ instruction: 0x00966adc │ │ │ │ + rsbseq r8, pc, ip, lsr #1 │ │ │ │ + rsbseq r8, pc, r8, asr r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #304] @ 3dc2dc │ │ │ │ ldr r2, [pc, #304] @ 3dc2e0 │ │ │ │ ldr r1, [pc, #304] @ 3dc2e4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r5, r0 │ │ │ │ ldrb r0, [r0, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3dc2bc │ │ │ │ sub r6, r4, r4, lsl #2 │ │ │ │ add r6, r6, #116 @ 0x74 │ │ │ │ mov r7, r4 │ │ │ │ @@ -360264,46 +360264,46 @@ │ │ │ │ and lr, lr, r9 │ │ │ │ cmp lr, r1 │ │ │ │ strb r3, [r2, #106] @ 0x6a │ │ │ │ beq 3dc2a8 │ │ │ │ subs r1, r1, #0 │ │ │ │ ldr r0, [r6, r7, lsl #2] │ │ │ │ movne r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldrb r0, [r5, #112] @ 0x70 │ │ │ │ add r7, r7, #1 │ │ │ │ sub r3, r7, r4 │ │ │ │ cmp r0, r3 │ │ │ │ bgt 3dc1f0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 27fbbc │ │ │ │ - addseq r6, r6, r0, lsl #25 │ │ │ │ - ldrsbeq r8, [pc], #-8 @ │ │ │ │ - rsbseq r8, pc, r8, ror #1 │ │ │ │ + addseq r6, r6, r0, asr #20 │ │ │ │ + @ instruction: 0x007f7e98 │ │ │ │ + rsbseq r7, pc, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3dc378 │ │ │ │ ldr r2, [pc, #120] @ 3dc37c │ │ │ │ ldr r1, [pc, #120] @ 3dc380 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #18 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #88] @ 3dc384 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ 3dc388 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ str r0, [r4, #108] @ 0x6c │ │ │ │ @@ -360317,17 +360317,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r6, r6, ip, lsr #22 │ │ │ │ - rsbseq r8, pc, r0, ror r0 @ │ │ │ │ - rsbseq r7, pc, ip, lsl #31 │ │ │ │ + addseq r6, r6, ip, ror #17 │ │ │ │ + rsbseq r7, pc, r0, lsr lr @ │ │ │ │ + rsbseq r7, pc, ip, asr #26 │ │ │ │ ldrbpl r5, [r5, #-1365] @ 0xfffffaab │ │ │ │ ldrshhi r8, [pc], #15 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #224] @ 3dc484 │ │ │ │ @@ -360339,24 +360339,24 @@ │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #18 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r2, [pc, #168] @ 3dc490 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ cmp r4, #0 │ │ │ │ blt 3dc460 │ │ │ │ ldrb r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, r4 │ │ │ │ ble 3dc460 │ │ │ │ add r4, r6, r4 │ │ │ │ ldrb r3, [r4, #180] @ 0xb4 │ │ │ │ @@ -360384,21 +360384,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3dc49c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3dc4a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r6, r6, ip, lsl #21 │ │ │ │ - rsbseq r7, pc, ip, ror #29 │ │ │ │ - rsbseq r7, pc, r8, asr #31 │ │ │ │ - rsbseq r7, pc, r8, lsr #29 │ │ │ │ - addseq r6, r6, r4, asr #19 │ │ │ │ - rsbseq r7, pc, ip, lsl lr @ │ │ │ │ - rsbseq r7, pc, r0, asr #31 │ │ │ │ + addseq r6, r6, ip, asr #16 │ │ │ │ + rsbseq r7, pc, ip, lsr #25 │ │ │ │ + rsbseq r7, pc, r8, lsl #27 │ │ │ │ + rsbseq r7, pc, r8, ror #24 │ │ │ │ + addseq r6, r6, r4, lsl #15 │ │ │ │ + ldrsbeq r7, [pc], #-188 @ │ │ │ │ + rsbseq r7, pc, r0, lsl #27 │ │ │ │ muleq r0, lr, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #164] @ 3dc560 │ │ │ │ cmp r1, #5 │ │ │ │ @@ -360428,29 +360428,29 @@ │ │ │ │ ldr r3, [pc, #72] @ 3dc568 │ │ │ │ ldr r0, [pc, #72] @ 3dc56c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #160 @ 0xa0 │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ cmp r1, #1 │ │ │ │ bls 3dc4f4 │ │ │ │ add r4, r0, r1 │ │ │ │ strb r2, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ tsteq r2, r8, asr #18 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r6, r6, r0, lsl r9 │ │ │ │ - rsbseq r7, pc, r0, lsr pc @ │ │ │ │ + @ instruction: 0x009666d0 │ │ │ │ + ldrsheq r7, [pc], #-192 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #236] @ 3dc674 │ │ │ │ ldr r7, [pc, #236] @ 3dc678 │ │ │ │ ldr r2, [pc, #236] @ 3dc67c │ │ │ │ @@ -360459,15 +360459,15 @@ │ │ │ │ add r3, r6, #80 @ 0x50 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r1 │ │ │ │ mov r3, #18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dc5f0 │ │ │ │ mov r3, #1 │ │ │ │ strb r5, [r0, #105] @ 0x69 │ │ │ │ strb r3, [r0, #104] @ 0x68 │ │ │ │ @@ -360480,46 +360480,46 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb r1, [r0, #105] @ 0x69 │ │ │ │ mov r2, r5 │ │ │ │ and r1, r1, #15 │ │ │ │ bl 3dc4a4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r2, [pc, #112] @ 3dc680 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq 3dc5d0 │ │ │ │ tst r3, #16 │ │ │ │ beq 3dc5d0 │ │ │ │ ldrb r1, [r0, #113] @ 0x71 │ │ │ │ and r0, r3, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl bb1798 │ │ │ │ + bl bb1558 │ │ │ │ mov r0, #0 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [r4, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r6, r6, r4, lsr #17 │ │ │ │ - rsbseq r7, pc, ip, lsl #26 │ │ │ │ - ldrsbeq r7, [pc], #-220 @ │ │ │ │ - rsbseq r7, pc, ip, ror ip @ │ │ │ │ + addseq r6, r6, r4, ror #12 │ │ │ │ + rsbseq r7, pc, ip, asr #21 │ │ │ │ + @ instruction: 0x007f7b9c │ │ │ │ + rsbseq r7, pc, ip, lsr sl @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #484] @ 3dc884 │ │ │ │ ldr r3, [pc, #484] @ 3dc888 │ │ │ │ @@ -360531,35 +360531,35 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r1, [pc, #440] @ 3dc894 │ │ │ │ add r3, r5, #60 @ 0x3c │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #408] @ 3dc898 │ │ │ │ add ip, r5, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ ldr r9, [pc, #388] @ 3dc89c │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #372] @ 3dc8a0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -360587,15 +360587,15 @@ │ │ │ │ ldr ip, [pc, #264] @ 3dc8a4 │ │ │ │ and r2, r2, #3 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, ip, r2, lsl #2 │ │ │ │ - bl b55178 │ │ │ │ + bl b54f38 │ │ │ │ ldr r2, [pc, #236] @ 3dc8a8 │ │ │ │ ldr r3, [pc, #200] @ 3dc888 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -360615,57 +360615,57 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ ldr r2, [pc, #164] @ 3dc8b8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 3dc7b4 │ │ │ │ ldr r2, [pc, #140] @ 3dc8bc │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r3, r4} │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #124] @ 3dc8c0 │ │ │ │ mov r0, sl │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 3dc7b4 │ │ │ │ ldr r3, [pc, #112] @ 3dc8c4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ moveq r2, #255 @ 0xff │ │ │ │ beq 3dc77c │ │ │ │ ldr r0, [pc, #92] @ 3dc8c8 │ │ │ │ add r1, r5, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr ip, [sp, #24] │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ b 3dc77c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, ror #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r6, r8, ror #14 │ │ │ │ - ldrheq r7, [pc], #-180 @ │ │ │ │ - rsbseq r7, pc, r4, asr #23 │ │ │ │ - rsbseq r7, pc, r0, lsl #25 │ │ │ │ + addseq r6, r6, r8, lsr #10 │ │ │ │ + rsbseq r7, pc, r4, ror r9 @ │ │ │ │ + rsbseq r7, pc, r4, lsl #19 │ │ │ │ + rsbseq r7, pc, r0, asr #20 │ │ │ │ strdeq ip, [r2, -r0] │ │ │ │ - rsbseq r7, pc, r8, asr sp @ │ │ │ │ + rsbseq r7, pc, r8, lsl fp @ │ │ │ │ tsteq r3, r8, ror #4 │ │ │ │ tsteq r2, r8, asr #12 │ │ │ │ - addseq r6, r6, r0, lsr r6 │ │ │ │ - rsbseq r7, pc, r0, lsr #25 │ │ │ │ - rsbseq r7, pc, ip, ror sl @ │ │ │ │ + @ instruction: 0x009663f0 │ │ │ │ + rsbseq r7, pc, r0, ror #20 │ │ │ │ + rsbseq r7, pc, ip, lsr r8 @ │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - rsbseq r7, pc, ip, asr ip @ │ │ │ │ + rsbseq r7, pc, ip, lsl sl @ │ │ │ │ andeq r0, r0, fp, lsl r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq r7, pc, r4, ror fp @ │ │ │ │ + rsbseq r7, pc, r4, lsr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 3dcb60 │ │ │ │ ldr r3, [pc, #632] @ 3dcb64 │ │ │ │ @@ -360683,39 +360683,39 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #20] │ │ │ │ add fp, pc, fp │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ mov r1, r9 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #548] @ 3dcb78 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #18 │ │ │ │ str ip, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, #0 │ │ │ │ mov r3, sl │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b55178 │ │ │ │ + bl b54f38 │ │ │ │ cmp r0, r4 │ │ │ │ bne 3dc9e0 │ │ │ │ ldr r2, [pc, #472] @ 3dcb7c │ │ │ │ ldr r3, [pc, #444] @ 3dcb64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -360762,28 +360762,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #308] @ 3dcb94 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r7} │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 3dc99c │ │ │ │ ldr r3, [pc, #284] @ 3dcb98 │ │ │ │ ldr ip, [pc, #284] @ 3dcb9c │ │ │ │ ldr r1, [pc, #284] @ 3dcba0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 3dc99c │ │ │ │ asr r2, r6, #2 │ │ │ │ add r2, r2, #6 │ │ │ │ cmp r2, #9 │ │ │ │ and r5, r2, #255 @ 0xff │ │ │ │ bgt 3dcb1c │ │ │ │ add r2, r9, r2 │ │ │ │ @@ -360804,65 +360804,65 @@ │ │ │ │ ldr r2, [pc, #164] @ 3dcba4 │ │ │ │ add r3, r7, #192 @ 0xc0 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ mov r2, #324 @ 0x144 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 3dc99c │ │ │ │ ldr r3, [pc, #132] @ 3dcba8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ mvneq r2, #0 │ │ │ │ beq 3dcac4 │ │ │ │ ldr r1, [pc, #108] @ 3dcbac │ │ │ │ ldr r0, [pc, #108] @ 3dcbb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mvn r2, #0 │ │ │ │ b 3dcac4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, ip, lsl r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r6, r6, ip, lsl r5 │ │ │ │ + @ instruction: 0x009662dc │ │ │ │ strdeq ip, [r2, -r4] │ │ │ │ - rsbseq r7, pc, r4, ror #18 │ │ │ │ - rsbseq r7, pc, r4, lsl #19 │ │ │ │ - rsbseq r7, pc, ip, lsr #20 │ │ │ │ + rsbseq r7, pc, r4, lsr #14 │ │ │ │ + rsbseq r7, pc, r4, asr #14 │ │ │ │ + rsbseq r7, pc, ip, ror #15 │ │ │ │ tsteq r2, r0, ror #8 │ │ │ │ - @ instruction: 0x007f7a9c │ │ │ │ + rsbseq r7, pc, ip, asr r8 @ │ │ │ │ smlatteq r3, r8, pc, sp @ │ │ │ │ - addseq r6, r6, r4, ror #7 │ │ │ │ - rsbseq r7, pc, r8, ror #20 │ │ │ │ - rsbseq r7, pc, r0, lsr r8 @ │ │ │ │ + addseq r6, r6, r4, lsr #3 │ │ │ │ + rsbseq r7, pc, r8, lsr #16 │ │ │ │ + ldrsheq r7, [pc], #-80 @ │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - @ instruction: 0x009663b0 │ │ │ │ - rsbseq r7, pc, r0, lsr #20 │ │ │ │ - rsbseq r7, pc, r0, lsl #16 │ │ │ │ - rsbseq r7, pc, ip, lsl #19 │ │ │ │ + addseq r6, r6, r0, ror r1 │ │ │ │ + rsbseq r7, pc, r0, ror #15 │ │ │ │ + rsbseq r7, pc, r0, asr #11 │ │ │ │ + rsbseq r7, pc, ip, asr #14 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x009662f0 │ │ │ │ - @ instruction: 0x007f7898 │ │ │ │ + ldrheq r6, [r6], r0 │ │ │ │ + rsbseq r7, pc, r8, asr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3dcbe0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq r2, r1, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #184] @ 3dccb4 │ │ │ │ ldr r2, [pc, #184] @ 3dccb8 │ │ │ │ @@ -360870,57 +360870,57 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #152] @ 3dccc0 │ │ │ │ ldr r1, [pc, #152] @ 3dccc4 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #120] @ 3dccc8 │ │ │ │ ldr ip, [pc, #120] @ 3dcccc │ │ │ │ ldr r1, [pc, #120] @ 3dccd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r2, [pc, #80] @ 3dccd4 │ │ │ │ ldr r3, [pc, #80] @ 3dccd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r6, r6, r4, lsr #8 │ │ │ │ - rsbseq r7, sp, ip, lsl #5 │ │ │ │ - addeq r6, r0, r8, ror #5 │ │ │ │ - rsbseq r7, sp, r4, lsl #5 │ │ │ │ - @ instruction: 0x007d729c │ │ │ │ + addseq r6, r6, r4, ror #3 │ │ │ │ + rsbseq r7, sp, ip, asr #32 │ │ │ │ + addeq r6, r0, r8, lsr #1 │ │ │ │ + rsbseq r7, sp, r4, asr #32 │ │ │ │ + rsbseq r7, sp, ip, asr r0 │ │ │ │ ldrsheq r2, [r1], #36 @ 0x24 @ │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ rscseq pc, lr, r4, ror #7 │ │ │ │ andeq r0, r0, r4, asr r3 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -360932,28 +360932,28 @@ │ │ │ │ ldr r1, [pc, #72] @ 3dcd48 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ str r4, [r0, #1040] @ 0x410 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r6, r6, r4, lsr r3 │ │ │ │ - rsbseq r7, pc, r0, lsl #16 │ │ │ │ - rsbseq r7, pc, ip, lsl #16 │ │ │ │ + ldrsheq r6, [r6], r4 │ │ │ │ + rsbseq r7, pc, r0, asr #11 │ │ │ │ + rsbseq r7, pc, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #300] @ 3dce90 │ │ │ │ ldr r5, [pc, #300] @ 3dce94 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -360962,15 +360962,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ add r5, pc, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ mov r2, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #1044] @ 0x414 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bhi 3dcdd0 │ │ │ │ ldr r2, [r0, #1048] @ 0x418 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bhi 3dce10 │ │ │ │ tst r3, r2 │ │ │ │ @@ -360986,15 +360986,15 @@ │ │ │ │ ldr ip, [pc, #196] @ 3dce9c │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #552 @ 0x228 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -361002,15 +361002,15 @@ │ │ │ │ ldr ip, [pc, #136] @ 3dcea0 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #556 @ 0x22c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -361018,29 +361018,29 @@ │ │ │ │ ldr ip, [pc, #76] @ 3dcea4 │ │ │ │ add r3, r6, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r6, r6, r4, asr #5 │ │ │ │ - rsbseq r7, pc, ip, lsl #15 │ │ │ │ - @ instruction: 0x007f7794 │ │ │ │ - rsbseq r7, pc, r4, asr #14 │ │ │ │ - rsbseq r7, pc, r0, lsr r7 @ │ │ │ │ - rsbseq r7, pc, r0, lsr #14 │ │ │ │ + addseq r6, r6, r4, lsl #1 │ │ │ │ + rsbseq r7, pc, ip, asr #10 │ │ │ │ + rsbseq r7, pc, r4, asr r5 @ │ │ │ │ + rsbseq r7, pc, r4, lsl #10 │ │ │ │ + ldrsheq r7, [pc], #-64 @ │ │ │ │ + rsbseq r7, pc, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #252] @ 3dcfbc │ │ │ │ ldr r9, [pc, #252] @ 3dcfc0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -361049,50 +361049,50 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r4, #48 @ 0x30 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #212] @ 3dcfc8 │ │ │ │ ldr r1, [pc, #212] @ 3dcfcc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov sl, #4096 @ 0x1000 │ │ │ │ mov fp, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #172] @ 3dcfd0 │ │ │ │ ldr r1, [pc, #172] @ 3dcfd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #140] @ 3dcfd8 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ str r4, [r5, #1040] @ 0x410 │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, r5, #752 @ 0x2f0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ bl 3813a8 │ │ │ │ add r1, r5, #1004 @ 0x3ec │ │ │ │ mov r0, r8 │ │ │ │ bl 3812a8 │ │ │ │ ldr r1, [pc, #68] @ 3dcfdc │ │ │ │ @@ -361102,21 +361102,21 @@ │ │ │ │ bl 36c6d4 │ │ │ │ mov r2, #8 │ │ │ │ add r1, r5, #1008 @ 0x3f0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 36c884 │ │ │ │ - addseq r6, r6, r8, ror #2 │ │ │ │ - rsbseq r7, pc, r8, asr #12 │ │ │ │ - rsbseq r7, pc, r8, lsr #12 │ │ │ │ - rsbseq r6, sp, r4, lsr #31 │ │ │ │ - addeq r6, r0, r0 │ │ │ │ - rsbseq r4, lr, r8, lsl #18 │ │ │ │ - rsbseq r4, lr, ip, lsl r9 │ │ │ │ + addseq r5, r6, r8, lsr #30 │ │ │ │ + rsbseq r7, pc, r8, lsl #8 │ │ │ │ + rsbseq r7, pc, r8, ror #7 │ │ │ │ + rsbseq r6, sp, r4, ror #26 │ │ │ │ + addeq r5, r0, r0, asr #27 │ │ │ │ + rsbseq r4, lr, r8, asr #13 │ │ │ │ + ldrsbeq r4, [lr], #-108 @ 0xffffff94 @ │ │ │ │ ldrsheq r1, [r1], #248 @ 0xf8 @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #440] @ 3dd1b0 │ │ │ │ @@ -361132,26 +361132,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #388] @ 3dd1c4 │ │ │ │ ldr r1, [pc, #388] @ 3dd1c8 │ │ │ │ add r5, r5, #84 @ 0x54 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #380] @ 3dd1cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #356] @ 3dd1d0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd118 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ @@ -361212,44 +361212,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3dd1e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3dd078 │ │ │ │ ldr r0, [pc, #72] @ 3dd1e8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3dd078 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r6, r6, r0, lsr r0 │ │ │ │ + @ instruction: 0x00965df0 │ │ │ │ strdeq fp, [r2, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r7, pc, r8, ror #9 │ │ │ │ - ldrsheq r7, [pc], #-68 @ │ │ │ │ - rsbseq r6, sp, ip, asr #28 │ │ │ │ - addeq r5, r0, r8, lsr #29 │ │ │ │ + rsbseq r7, pc, r8, lsr #5 │ │ │ │ + ldrheq r7, [pc], #-36 @ │ │ │ │ + rsbseq r6, sp, ip, lsl #24 │ │ │ │ + addeq r5, r0, r8, ror #24 │ │ │ │ smlatbeq r2, ip, sp, fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r4, lsr #26 │ │ │ │ andeq r1, r0, r0, asr #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, pc, ip, lsl r4 @ │ │ │ │ - rsbseq r7, pc, ip, lsr #8 │ │ │ │ + ldrsbeq r7, [pc], #-28 @ │ │ │ │ + rsbseq r7, pc, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #492] @ 3dd3f0 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -361263,15 +361263,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #49 @ 0x31 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ ldr r8, [pc, #436] @ 3dd404 │ │ │ │ ldr r9, [pc, #436] @ 3dd408 │ │ │ │ add r8, pc, r8 │ │ │ │ add r8, r8, #84 @ 0x54 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #1040] @ 0x410 │ │ │ │ @@ -361297,26 +361297,26 @@ │ │ │ │ bne 3dd2f8 │ │ │ │ ldr r1, [pc, #344] @ 3dd410 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r8, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #320] @ 3dd414 │ │ │ │ lsr r6, sl, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ and r6, r6, #1 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd348 │ │ │ │ add r3, fp, #1008 @ 0x3f0 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ bne 3dd2a4 │ │ │ │ ldr r2, [pc, #268] @ 3dd418 │ │ │ │ ldr r3, [pc, #232] @ 3dd3f8 │ │ │ │ add r2, pc, r2 │ │ │ │ str sl, [fp, #928] @ 0x3a0 │ │ │ │ @@ -361353,48 +361353,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r2, r4, r6} │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3dd428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3dd2e8 │ │ │ │ ldr r0, [pc, #84] @ 3dd42c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3dd2e8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r5, r6, r4, lsr #28 │ │ │ │ + addseq r5, r6, r4, ror #23 │ │ │ │ smlatteq r2, ip, fp, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrsbeq r7, [pc], #-44 @ │ │ │ │ - rsbseq r7, pc, r8, ror #5 │ │ │ │ - @ instruction: 0x00965dd8 │ │ │ │ + @ instruction: 0x007f709c │ │ │ │ + rsbseq r7, pc, r8, lsr #1 │ │ │ │ + umullseq r5, r6, r8, fp │ │ │ │ smlatbeq r2, ip, fp, fp │ │ │ │ - rsbseq r6, sp, ip, lsl #24 │ │ │ │ - addeq r5, r0, ip, lsr ip │ │ │ │ + rsbseq r6, sp, ip, asr #19 │ │ │ │ + strdeq r5, [r0], ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq fp, [r2, -r8] │ │ │ │ andeq r1, r0, ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, pc, r0, lsr #4 │ │ │ │ - rsbseq r7, pc, r8, asr #4 │ │ │ │ + rsbseq r6, pc, r0, ror #31 │ │ │ │ + rsbseq r7, pc, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #1140] @ 3dd8bc │ │ │ │ mov r5, r3 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -361434,15 +361434,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #996] @ 3dd8dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3dd5bc │ │ │ │ ldr r2, [pc, #980] @ 3dd8e0 │ │ │ │ ldr r3, [pc, #948] @ 3dd8c4 │ │ │ │ @@ -361509,26 +361509,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #688] @ 3dd8f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3dd504 │ │ │ │ subs r2, r4, #4048 @ 0xfd0 │ │ │ │ sbc r3, r5, #0 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcs 3dd4a8 │ │ │ │ lsr r3, r4, #2 │ │ │ │ @@ -361666,54 +361666,54 @@ │ │ │ │ lsr r3, r4, #2 │ │ │ │ orr r3, r3, r5, lsl #30 │ │ │ │ and r9, r9, r3 │ │ │ │ b 3dd4c4 │ │ │ │ ldr r0, [pc, #156] @ 3dd924 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3dd4bc │ │ │ │ ldr r0, [pc, #140] @ 3dd928 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3dd504 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ smlatbeq r2, r4, r9, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0102b994 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r5, r6, r8, asr fp │ │ │ │ - ldrheq r6, [sp], #-148 @ 0xffffff6c @ │ │ │ │ - addeq r5, r0, r0, lsl sl │ │ │ │ + addseq r5, r6, r8, lsl r9 │ │ │ │ + rsbseq r6, sp, r4, ror r7 │ │ │ │ + ldrdeq r5, [r0], r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq fp, [r2, -r8] │ │ │ │ - addseq r5, r6, r0, lsl #19 │ │ │ │ - addseq r5, r6, r2, lsr #19 │ │ │ │ + addseq r5, r6, r0, asr #14 │ │ │ │ + addseq r5, r6, r2, ror #14 │ │ │ │ andeq r3, r0, r0, lsr #13 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, pc, ip, lsr #32 │ │ │ │ - addseq r5, r6, r8, lsr #19 │ │ │ │ - addseq r5, r6, r4, lsl #19 │ │ │ │ - addseq r5, r6, r0, ror #18 │ │ │ │ - addseq r5, r6, ip, lsr r9 │ │ │ │ - addseq r5, r6, r8, lsl r9 │ │ │ │ - @ instruction: 0x009658f4 │ │ │ │ - @ instruction: 0x009658d0 │ │ │ │ - addseq r5, r6, ip, lsr #17 │ │ │ │ - addseq r5, r6, r8, lsl #17 │ │ │ │ - addseq r5, r6, r4, ror #16 │ │ │ │ - addseq r5, r6, r0, asr #16 │ │ │ │ - rsbseq r6, pc, r8, asr #27 │ │ │ │ - rsbseq r6, pc, r0, lsl #28 │ │ │ │ + rsbseq r6, pc, ip, ror #27 │ │ │ │ + addseq r5, r6, r8, ror #14 │ │ │ │ + addseq r5, r6, r4, asr #14 │ │ │ │ + addseq r5, r6, r0, lsr #14 │ │ │ │ + @ instruction: 0x009656fc │ │ │ │ + @ instruction: 0x009656d8 │ │ │ │ + @ instruction: 0x009656b4 │ │ │ │ + umullseq r5, r6, r0, r6 │ │ │ │ + addseq r5, r6, ip, ror #12 │ │ │ │ + addseq r5, r6, r8, asr #12 │ │ │ │ + addseq r5, r6, r4, lsr #12 │ │ │ │ + addseq r5, r6, r0, lsl #12 │ │ │ │ + rsbseq r6, pc, r8, lsl #23 │ │ │ │ + rsbseq r6, pc, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #1492] @ 3ddf18 │ │ │ │ ldr r1, [r0, #1040] @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -361746,15 +361746,15 @@ │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [sp] │ │ │ │ ldr r8, [pc, #1392] @ 3ddf30 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #1372] @ 3ddf34 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r7, [r8, r3] │ │ │ │ mvn r9, r9 │ │ │ │ ldr r3, [r7] │ │ │ │ ldr r6, [r4, #936] @ 0x3a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -361794,23 +361794,23 @@ │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ movne fp, #1 │ │ │ │ moveq fp, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ddc30 │ │ │ │ add r3, r4, #1008 @ 0x3f0 │ │ │ │ ldr r0, [r3, r5, lsl #2] │ │ │ │ mov r1, fp │ │ │ │ add r5, r5, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ cmp r5, #8 │ │ │ │ bne 3dda54 │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ ldrb r1, [r4, #936] @ 0x3a8 │ │ │ │ and r9, r3, #255 @ 0xff │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ eor r9, r9, r2 │ │ │ │ @@ -361837,15 +361837,15 @@ │ │ │ │ beq 3ddb04 │ │ │ │ ldr r1, [pc, #1060] @ 3ddf4c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3ddcb8 │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ tst r5, r3 │ │ │ │ bne 3ddb04 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ @@ -361876,15 +361876,15 @@ │ │ │ │ str r2, [r4, #956] @ 0x3bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #912] @ 3ddf58 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [r7] │ │ │ │ ldr r6, [r4, #956] @ 0x3bc │ │ │ │ ldr r7, [r4, #952] @ 0x3b8 │ │ │ │ tst r6, r7 │ │ │ │ movne r5, #1 │ │ │ │ moveq r5, #0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -361898,15 +361898,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ddf14 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #1004] @ 0x3ec │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldr r3, [pc, #808] @ 3ddf60 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dda9c │ │ │ │ ldr r3, [pc, #792] @ 3ddf64 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -361923,23 +361923,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, r5, fp} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #700] @ 3ddf6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3dda9c │ │ │ │ ldr r3, [pc, #688] @ 3ddf70 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ddb48 │ │ │ │ ldr r3, [pc, #656] @ 3ddf64 │ │ │ │ @@ -361962,25 +361962,25 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r2, r6} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 3ddf74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ddb48 │ │ │ │ ldr r3, [pc, #532] @ 3ddf78 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ddbf8 │ │ │ │ ldr r3, [pc, #492] @ 3ddf64 │ │ │ │ @@ -361997,25 +361997,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 3ddf7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r2, [r4, #956] @ 0x3bc │ │ │ │ ldr r3, [r4, #952] @ 0x3b8 │ │ │ │ tst r2, r3 │ │ │ │ movne r5, #1 │ │ │ │ moveq r5, #0 │ │ │ │ b 3ddbf8 │ │ │ │ ldr r2, [pc, #380] @ 3ddf80 │ │ │ │ @@ -362038,93 +362038,93 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3ddf84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ ldr r6, [r4, #936] @ 0x3a8 │ │ │ │ b 3dd9f8 │ │ │ │ ldr r0, [pc, #228] @ 3ddf88 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3dda9c │ │ │ │ ldr r0, [pc, #204] @ 3ddf8c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ddb48 │ │ │ │ ldr r0, [pc, #184] @ 3ddf90 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r9} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #924] @ 0x39c │ │ │ │ ldr r6, [r4, #936] @ 0x3a8 │ │ │ │ b 3dd9f8 │ │ │ │ ldr r0, [pc, #152] @ 3ddf94 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ddde4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r5, r6, r4, ror #13 │ │ │ │ + addseq r5, r6, r4, lsr #9 │ │ │ │ smlatbeq r2, ip, r4, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r5, r6, ip, ror r6 │ │ │ │ - addeq r5, r0, r4, lsr r5 │ │ │ │ - ldrsbeq r6, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ + addseq r5, r6, ip, lsr r4 │ │ │ │ + strdeq r5, [r0], r4 │ │ │ │ + @ instruction: 0x007d6298 │ │ │ │ tsteq r2, r0, lsr r4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r5, r6, r0, lsl #12 │ │ │ │ - rsbseq r6, sp, ip, ror #8 │ │ │ │ - addeq r5, r0, r0, lsl #9 │ │ │ │ - addseq r5, r6, ip, lsr r5 │ │ │ │ - rsbseq r6, sp, r0, lsr #7 │ │ │ │ - ldrdeq r5, [r0], r0 │ │ │ │ - addeq r5, r0, r8, asr r3 │ │ │ │ - addseq r5, r6, ip, ror #8 │ │ │ │ - rsbseq r6, sp, ip, asr #5 │ │ │ │ + addseq r5, r6, r0, asr #7 │ │ │ │ + rsbseq r6, sp, ip, lsr #4 │ │ │ │ + addeq r5, r0, r0, asr #4 │ │ │ │ + @ instruction: 0x009652fc │ │ │ │ + rsbseq r6, sp, r0, ror #2 │ │ │ │ + umulleq r5, r0, r0, r1 │ │ │ │ + addeq r5, r0, r8, lsl r1 │ │ │ │ + addseq r5, r6, ip, lsr #4 │ │ │ │ + rsbseq r6, sp, ip, lsl #1 │ │ │ │ tsteq r2, r4, lsl #4 │ │ │ │ andeq r1, r0, ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r6, pc, r8, lsr r9 @ │ │ │ │ + ldrsheq r6, [pc], #-104 @ │ │ │ │ andeq r2, r0, r8, lsl r3 │ │ │ │ - rsbseq r6, pc, ip, lsl sl @ │ │ │ │ + ldrsbeq r6, [pc], #-124 @ │ │ │ │ andeq r2, r0, r8, ror r5 │ │ │ │ - ldrsheq r6, [pc], #-156 @ │ │ │ │ + ldrheq r6, [pc], #-124 @ │ │ │ │ andeq r1, r0, r8, lsl #28 │ │ │ │ - rsbseq r6, pc, r8, asr #16 │ │ │ │ - rsbseq r6, pc, ip, ror r7 @ │ │ │ │ - rsbseq r6, pc, r8, ror #17 │ │ │ │ - rsbseq r6, pc, r8, asr #16 │ │ │ │ - rsbseq r6, pc, r8, lsr #18 │ │ │ │ + rsbseq r6, pc, r8, lsl #12 │ │ │ │ + rsbseq r6, pc, ip, lsr r5 @ │ │ │ │ + rsbseq r6, pc, r8, lsr #13 │ │ │ │ + rsbseq r6, pc, r8, lsl #12 │ │ │ │ + rsbseq r6, pc, r8, ror #13 │ │ │ │ mov r3, #1 │ │ │ │ lsl r1, r3, r1 │ │ │ │ ldr r3, [r0, #936] @ 0x3a8 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ tst r1, r3 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -362158,15 +362158,15 @@ │ │ │ │ ldr r7, [pc, #1196] @ 3de4d4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #80] @ 0x50 │ │ │ │ ldr r9, [sp, #84] @ 0x54 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #1168] @ 3de4d8 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3de158 │ │ │ │ ldr r3, [pc, #1148] @ 3de4dc │ │ │ │ @@ -362252,25 +362252,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 3de4f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3de058 │ │ │ │ ldr r3, [pc, #784] @ 3de4fc │ │ │ │ ldr r2, [r6, #1040] @ 0x410 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ cmp r2, r3 │ │ │ │ andeq r8, r8, #255 @ 0xff │ │ │ │ @@ -362438,55 +362438,55 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3de460 │ │ │ │ ldr r0, [pc, #168] @ 3de538 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r0, [pc, #148] @ 3de53c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3de058 │ │ │ │ tsteq r2, r4, lsl lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r5, r6, r8, lsl r0 │ │ │ │ - addeq r4, r0, ip, asr #29 │ │ │ │ - rsbseq r5, sp, r0, ror lr │ │ │ │ + @ instruction: 0x00964dd8 │ │ │ │ + addeq r4, r0, ip, lsl #25 │ │ │ │ + rsbseq r5, sp, r0, lsr ip │ │ │ │ smlabteq r2, r0, sp, sl │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r2, ip, asr sp │ │ │ │ - addseq r4, r6, r8, ror lr │ │ │ │ - umullseq r4, r6, sl, lr │ │ │ │ + addseq r4, r6, r8, lsr ip │ │ │ │ + addseq r4, r6, sl, asr ip │ │ │ │ andeq r3, r0, r0, ror #4 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x007f6698 │ │ │ │ - addseq r4, r6, ip, lsr lr │ │ │ │ + rsbseq r6, pc, r8, asr r4 @ │ │ │ │ + @ instruction: 0x00964bfc │ │ │ │ strdeq sl, [r2, -r8] │ │ │ │ - addseq r4, r6, r8, ror #27 │ │ │ │ - addseq r4, r6, r4, asr #27 │ │ │ │ - addseq r4, r6, r0, lsr #27 │ │ │ │ - addseq r4, r6, ip, ror sp │ │ │ │ - addseq r4, r6, r8, asr sp │ │ │ │ - addseq r4, r6, r4, lsr sp │ │ │ │ + addseq r4, r6, r8, lsr #23 │ │ │ │ + addseq r4, r6, r4, lsl #23 │ │ │ │ + addseq r4, r6, r0, ror #22 │ │ │ │ + addseq r4, r6, ip, lsr fp │ │ │ │ + addseq r4, r6, r8, lsl fp │ │ │ │ + @ instruction: 0x00964af4 │ │ │ │ @ instruction: 0xf5331aaf │ │ │ │ - addseq r4, r6, r0, lsl #26 │ │ │ │ - @ instruction: 0x00964cdc │ │ │ │ - @ instruction: 0x00964cb8 │ │ │ │ - umullseq r4, r6, r4, ip │ │ │ │ + addseq r4, r6, r0, asr #21 │ │ │ │ + umullseq r4, r6, ip, sl │ │ │ │ + addseq r4, r6, r8, ror sl │ │ │ │ + addseq r4, r6, r4, asr sl │ │ │ │ smlabteq r2, r0, r9, sl │ │ │ │ @ instruction: 0x0102a998 │ │ │ │ - rsbseq r6, pc, r4, asr #8 │ │ │ │ - rsbseq r6, pc, r0, lsl #8 │ │ │ │ + rsbseq r6, pc, r4, lsl #4 │ │ │ │ + rsbseq r6, pc, r0, asr #3 │ │ │ │ clz r0, r1 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #996] @ 0x3e4 │ │ │ │ cmp r3, #65536 @ 0x10000 │ │ │ │ bcs 3de580 │ │ │ │ @@ -362500,15 +362500,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3de598 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq r0, r1, r4, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #988] @ 0x3dc │ │ │ │ ldr r3, [r0, #992] @ 0x3e0 │ │ │ │ @@ -362516,15 +362516,15 @@ │ │ │ │ add r5, r0, #748 @ 0x2ec │ │ │ │ and r6, r6, r3 │ │ │ │ mov r4, #0 │ │ │ │ lsr r1, r6, r4 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ and r1, r1, #1 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ cmp r4, #16 │ │ │ │ bne 3de5c4 │ │ │ │ mov r0, #0 │ │ │ │ str r6, [r7, #996] @ 0x3e4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -362539,15 +362539,15 @@ │ │ │ │ ldr r1, [pc, #92] @ 3de678 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #64] @ 3de67c │ │ │ │ ldr r2, [pc, #64] @ 3de680 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -362555,19 +362555,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00964ad8 │ │ │ │ - rsbseq r5, sp, r8, ror r8 │ │ │ │ - ldrdeq r4, [r0], r4 @ │ │ │ │ + umullseq r4, r6, r8, r8 │ │ │ │ + rsbseq r5, sp, r8, lsr r6 │ │ │ │ + umulleq r4, r0, r4, r6 │ │ │ │ ldrsbeq r0, [r1], #152 @ 0x98 @ │ │ │ │ - rsbseq r6, pc, r4, asr #6 │ │ │ │ + rsbseq r6, pc, r4, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #212] @ 3de770 │ │ │ │ and r1, r2, #63 @ 0x3f │ │ │ │ cmp r1, #40 @ 0x28 │ │ │ │ @@ -362617,20 +362617,20 @@ │ │ │ │ ldrh r0, [r0, #2] │ │ │ │ b 3de6e4 │ │ │ │ add r0, r0, #1000 @ 0x3e8 │ │ │ │ ldrh r0, [r0] │ │ │ │ b 3de6e4 │ │ │ │ ldr r0, [pc, #20] @ 3de77c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3de6bc │ │ │ │ tsteq r2, r4, ror #14 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x009649d8 │ │ │ │ - rsbseq r6, pc, ip, lsr r2 @ │ │ │ │ + umullseq r4, r6, r8, r7 │ │ │ │ + ldrsheq r5, [pc], #-252 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #244] @ 3de88c │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -362638,37 +362638,37 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 3de890 │ │ │ │ ldr r1, [pc, #228] @ 3de894 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #208] @ 3de898 │ │ │ │ ldr r2, [pc, #208] @ 3de89c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #31 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #168] @ 3de8a0 │ │ │ │ ldr r1, [pc, #168] @ 3de8a4 │ │ │ │ add r4, r4, #32 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r3, r5, #984 @ 0x3d8 │ │ │ │ mov r1, #2 │ │ │ │ strh r1, [r3] │ │ │ │ mov r2, #16 │ │ │ │ add r1, r5, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ @@ -362684,27 +362684,27 @@ │ │ │ │ add r7, r5, #816 @ 0x330 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3813a8 │ │ │ │ - addseq r4, r6, ip, asr r9 │ │ │ │ - rsbseq r5, sp, ip, ror #13 │ │ │ │ - addeq r4, r0, r4, asr #14 │ │ │ │ - rsbseq r6, pc, r8, lsl r2 @ │ │ │ │ - ldrsheq r6, [pc], #-28 @ │ │ │ │ - rsbseq r3, lr, ip, lsr #32 │ │ │ │ - rsbseq r3, lr, r0, asr #32 │ │ │ │ + addseq r4, r6, ip, lsl r7 │ │ │ │ + rsbseq r5, sp, ip, lsr #9 │ │ │ │ + addeq r4, r0, r4, lsl #10 │ │ │ │ + ldrsbeq r5, [pc], #-248 @ │ │ │ │ + ldrheq r5, [pc], #-252 @ │ │ │ │ + rsbseq r2, lr, ip, ror #27 │ │ │ │ + rsbseq r2, lr, r0, lsl #28 │ │ │ │ andeq r0, r0, r8, rrx │ │ │ │ ldrheq r0, [r1], #120 @ 0x78 @ │ │ │ │ mov ip, #1 │ │ │ │ ldr r3, [r0, #988] @ 0x3dc │ │ │ │ lsl ip, ip, r1 │ │ │ │ cmp r2, #0 │ │ │ │ orrne r3, ip, r3 │ │ │ │ @@ -362734,15 +362734,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #500] @ 3deb2c │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r4, [pc, #488] @ 3deb30 │ │ │ │ lsl r1, lr, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ lsr r1, r1, #16 │ │ │ │ cmp r0, #40 @ 0x28 │ │ │ │ bhi 3de910 │ │ │ │ ldrsb r0, [r4, r0] │ │ │ │ @@ -362761,15 +362761,15 @@ │ │ │ │ clz r4, r4 │ │ │ │ rsb r4, r4, #31 │ │ │ │ lsr r1, r6, r4 │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ lsl r4, r7, r4 │ │ │ │ ldr r0, [r5, r3, lsl #2] │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ cmp r8, r4 │ │ │ │ eor r8, r8, r4 │ │ │ │ bne 3de984 │ │ │ │ str r6, [r5, #996] @ 0x3e4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -362789,15 +362789,15 @@ │ │ │ │ clz r4, r4 │ │ │ │ rsb r4, r4, #31 │ │ │ │ lsr r1, r6, r4 │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ lsl r4, r7, r4 │ │ │ │ ldr r0, [r5, r3, lsl #2] │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ cmp r8, r4 │ │ │ │ eor r8, r8, r4 │ │ │ │ bne 3de9f4 │ │ │ │ b 3de9b8 │ │ │ │ add r5, r5, #1008 @ 0x3f0 │ │ │ │ strh lr, [r5, #2] │ │ │ │ mov r0, #0 │ │ │ │ @@ -362858,16 +362858,16 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ tsteq r2, r0, lsl #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - ldrheq r6, [pc], #-0 @ │ │ │ │ - addseq r4, r6, r1, lsl #15 │ │ │ │ + rsbseq r5, pc, r0, ror lr @ │ │ │ │ + addseq r4, r6, r1, asr #10 │ │ │ │ @ instruction: 0xffff8040 │ │ │ │ │ │ │ │ 003deb38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -362875,15 +362875,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #64 @ 0x40 │ │ │ │ mov r5, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 8efd10 │ │ │ │ + bl 8efad0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -362928,54 +362928,54 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ 3dec60 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - umullseq r4, r6, r0, r5 │ │ │ │ - ldrsbeq r5, [pc], #-232 @ │ │ │ │ - rsbseq r5, pc, r0, lsr #29 │ │ │ │ - @ instruction: 0x007f5e94 │ │ │ │ - rsbseq r5, pc, ip, lsl #29 │ │ │ │ - rsbseq r5, pc, r4, lsl #29 │ │ │ │ - rsbseq r5, pc, r8, ror lr @ │ │ │ │ - rsbseq r5, pc, ip, ror #28 │ │ │ │ - rsbseq r5, pc, r8, lsr lr @ │ │ │ │ - addeq r8, r0, r4, lsl r1 │ │ │ │ + addseq r4, r6, r0, asr r3 │ │ │ │ + @ instruction: 0x007f5c98 │ │ │ │ + rsbseq r5, pc, r0, ror #24 │ │ │ │ + rsbseq r5, pc, r4, asr ip @ │ │ │ │ + rsbseq r5, pc, ip, asr #24 │ │ │ │ + rsbseq r5, pc, r4, asr #24 │ │ │ │ + rsbseq r5, pc, r8, lsr ip @ │ │ │ │ + rsbseq r5, pc, ip, lsr #24 │ │ │ │ + ldrsheq r5, [pc], #-184 @ │ │ │ │ + ldrdeq r7, [r0], r4 │ │ │ │ ldr r0, [pc, #4] @ 3dec70 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq r0, r1, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 3ded18 │ │ │ │ ldr r2, [pc, #140] @ 3ded1c │ │ │ │ ldr r1, [pc, #140] @ 3ded20 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #112] @ 3ded24 │ │ │ │ ldr r1, [pc, #112] @ 3ded28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r1, [pc, #92] @ 3ded2c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #76] @ 3ded30 │ │ │ │ ldr r2, [pc, #76] @ 3ded34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ @@ -362983,22 +362983,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, r6, r8, ror #9 │ │ │ │ - ldrsheq r5, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ - addeq r4, r0, r8, asr r2 │ │ │ │ + addseq r4, r6, r8, lsr #5 │ │ │ │ + ldrheq r4, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + addeq r4, r0, r8, lsl r0 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ muleq r0, r8, r5 │ │ │ │ ldrheq sp, [lr], #184 @ 0xb8 @ │ │ │ │ rscseq r0, r1, r8, asr #7 │ │ │ │ - rsbseq r5, pc, r4, lsr #27 │ │ │ │ + rsbseq r5, pc, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #960] @ 0x3c0 │ │ │ │ ldr r1, [r0, #948] @ 0x3b4 │ │ │ │ ldr r3, [r0, #944] @ 0x3b0 │ │ │ │ @@ -363007,28 +363007,28 @@ │ │ │ │ and r1, r1, r3 │ │ │ │ ldr r0, [r0, #964] @ 0x3c4 │ │ │ │ beq 3deda0 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r1, [r4, #948] @ 0x3b4 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ ldr r0, [r4, #968] @ 0x3c8 │ │ │ │ and r1, r1, r3 │ │ │ │ cmp r1, #65536 @ 0x10000 │ │ │ │ pop {r4, lr} │ │ │ │ movcc r1, #0 │ │ │ │ movcs r1, #1 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ subs r1, r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ movne r1, #1 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #316] @ 3def04 │ │ │ │ ldr r7, [pc, #316] @ 3def08 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -363037,15 +363037,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #52 @ 0x34 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [pc, #268] @ 3def10 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ ldr r8, [pc, #260] @ 3def14 │ │ │ │ ldr r7, [pc, #260] @ 3def18 │ │ │ │ @@ -363056,73 +363056,73 @@ │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #188] @ 3def1c │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c6d4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr r8, [pc, #168] @ 3def20 │ │ │ │ ldr r7, [pc, #168] @ 3def24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, r4, #972 @ 0x3cc │ │ │ │ mov r2, #32 │ │ │ │ bl 36c884 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r4, #964 @ 0x3c4 │ │ │ │ bl 3812a8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r4, #968 @ 0x3c8 │ │ │ │ bl 3812a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, sl │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3813a8 │ │ │ │ - @ instruction: 0x009643b4 │ │ │ │ - ldrsheq r5, [pc], #-192 @ │ │ │ │ - rsbseq r5, pc, r0, asr #25 │ │ │ │ + addseq r4, r6, r4, ror r1 │ │ │ │ + ldrheq r5, [pc], #-160 @ │ │ │ │ + rsbseq r5, pc, r0, lsl #21 │ │ │ │ smlalseq r0, r1, ip, r2 │ │ │ │ - rsbseq r5, sp, r0, lsl #1 │ │ │ │ - ldrdeq r4, [r0], ip │ │ │ │ + rsbseq r4, sp, r0, asr #28 │ │ │ │ + umulleq r3, r0, ip, lr │ │ │ │ muleq r0, r8, r5 │ │ │ │ - rsbseq r2, lr, r4, lsr #19 │ │ │ │ - ldrheq r2, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r2, lr, r4, ror #14 │ │ │ │ + rsbseq r2, lr, r8, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #700] @ 3df1fc │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -363138,15 +363138,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #660] @ 3df208 │ │ │ │ ldr r1, [pc, #660] @ 3df20c │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #640] @ 3df210 │ │ │ │ cmp r5, #29 │ │ │ │ sbcs r3, r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ bcc 3df044 │ │ │ │ ldr r3, [pc, #620] @ 3df214 │ │ │ │ @@ -363162,15 +363162,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #564] @ 3df224 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ bne 3df0e8 │ │ │ │ ldr r2, [pc, #544] @ 3df228 │ │ │ │ @@ -363253,111 +363253,111 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 3df238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3df000 │ │ │ │ ldr r3, [pc, #148] @ 3df214 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3defb4 │ │ │ │ ldr r2, [pc, #168] @ 3df23c │ │ │ │ ldr r1, [pc, #168] @ 3df240 │ │ │ │ ldr r0, [pc, #168] @ 3df244 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #88 @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3defb4 │ │ │ │ ldr r2, [pc, #144] @ 3df248 │ │ │ │ ldr r1, [pc, #144] @ 3df24c │ │ │ │ ldr r0, [pc, #144] @ 3df250 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3defb4 │ │ │ │ ldr r0, [pc, #112] @ 3df254 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3df000 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r4, r6, ip, lsr r2 │ │ │ │ + @ instruction: 0x00963ffc │ │ │ │ @ instruction: 0x01029eb0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r5, pc, ip, lsr #22 │ │ │ │ - rsbseq r5, pc, r4, asr #22 │ │ │ │ + rsbseq r5, pc, ip, ror #17 │ │ │ │ + rsbseq r5, pc, r4, lsl #18 │ │ │ │ tsteq r2, r0, ror lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x009641b4 │ │ │ │ - rsbseq r4, sp, r8, asr #29 │ │ │ │ - addeq r3, r0, r8, lsl pc │ │ │ │ + addseq r3, r6, r4, ror pc │ │ │ │ + rsbseq r4, sp, r8, lsl #25 │ │ │ │ + ldrdeq r3, [r0], r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r9, [r2, -ip] │ │ │ │ - ldrsheq r4, [r6], r9 │ │ │ │ + @ instruction: 0x00963eb9 │ │ │ │ andeq r3, r0, r0, lsr r2 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r5, pc, ip, lsr #19 │ │ │ │ - addseq r3, r6, r4, ror #31 │ │ │ │ - rsbseq r5, pc, r8, lsr #18 │ │ │ │ - rsbseq r5, pc, ip, lsr #18 │ │ │ │ - addseq r3, r6, r0, asr #31 │ │ │ │ - rsbseq r5, pc, r0, lsl #18 │ │ │ │ - rsbseq r9, lr, r4, asr sp │ │ │ │ - rsbseq r5, pc, r0, ror #18 │ │ │ │ + rsbseq r5, pc, ip, ror #14 │ │ │ │ + addseq r3, r6, r4, lsr #27 │ │ │ │ + rsbseq r5, pc, r8, ror #13 │ │ │ │ + rsbseq r5, pc, ip, ror #13 │ │ │ │ + addseq r3, r6, r0, lsl #27 │ │ │ │ + rsbseq r5, pc, r0, asr #13 │ │ │ │ + rsbseq r9, lr, r4, lsl fp │ │ │ │ + rsbseq r5, pc, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #88] @ 3df2c8 │ │ │ │ ldr r2, [pc, #88] @ 3df2cc │ │ │ │ ldr r1, [pc, #88] @ 3df2d0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r0, #928 @ 0x3a0 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ add r1, r0, #944 @ 0x3b0 │ │ │ │ str r2, [r0, #928] @ 0x3a0 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ strd r4, [r1] │ │ │ │ str r2, [r0, #956] @ 0x3bc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3ded38 │ │ │ │ - addseq r3, r6, r8, lsl #30 │ │ │ │ - rsbseq r5, pc, r4, lsr #16 │ │ │ │ - rsbseq r5, pc, r0, asr #16 │ │ │ │ + addseq r3, r6, r8, asr #25 │ │ │ │ + rsbseq r5, pc, r4, ror #11 │ │ │ │ + rsbseq r5, pc, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [r0, #956] @ 0x3bc │ │ │ │ blt 3df3fc │ │ │ │ @@ -363448,28 +363448,28 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #400] @ 3df5e4 │ │ │ │ mov r3, #27 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #384] @ 3df5e8 │ │ │ │ ldr r1, [pc, #384] @ 3df5ec │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ subs r4, r4, #0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #372] @ 3df5f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ movne r4, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #344] @ 3df5f4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3df528 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r3, [r6, #924] @ 0x39c │ │ │ │ @@ -363522,49 +363522,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3df608 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3df4a8 │ │ │ │ ldr r0, [pc, #84] @ 3df60c │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3df4a8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ bl 27fc44 │ │ │ │ - addseq r3, r6, r0, ror #26 │ │ │ │ + addseq r3, r6, r0, lsr #22 │ │ │ │ ldrdeq r9, [r2, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r5, pc, ip, ror #12 │ │ │ │ - rsbseq r5, pc, r0, asr r6 @ │ │ │ │ - rsbseq r4, sp, r0, lsr #20 │ │ │ │ - addeq r3, r0, ip, ror sl │ │ │ │ + rsbseq r5, pc, ip, lsr #8 │ │ │ │ + rsbseq r5, pc, r0, lsl r4 @ │ │ │ │ + rsbseq r4, sp, r0, ror #15 │ │ │ │ + addeq r3, r0, ip, lsr r8 │ │ │ │ tsteq r2, ip, ror r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, ip, lsl #18 │ │ │ │ andeq r5, r0, ip, asr pc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r5, pc, r0, asr #11 │ │ │ │ - ldrsbeq r5, [pc], #-84 @ │ │ │ │ + rsbseq r5, pc, r0, lsl #7 │ │ │ │ + @ instruction: 0x007f5394 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #924] @ 0x39c │ │ │ │ ldr r6, [r0, #928] @ 0x3a0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -363603,27 +363603,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ ldr r8, [sp, #80] @ 0x50 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #1048] @ 3dfaec │ │ │ │ ldr r1, [pc, #1048] @ 3dfaf0 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr sl, [pc, #1040] @ 3dfaf4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #1012] @ 3dfaf8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3df9a8 │ │ │ │ cmp r7, #29 │ │ │ │ sbcs r3, r9, #0 │ │ │ │ @@ -363679,15 +363679,15 @@ │ │ │ │ ldr r0, [pc, #816] @ 3dfb14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [r6, #948] @ 0x3b4 │ │ │ │ ldr r2, [pc, #784] @ 3dfb18 │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r6, #948] @ 0x3b4 │ │ │ │ ldr r3, [pc, #712] @ 3dfadc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -363752,15 +363752,15 @@ │ │ │ │ beq 3df920 │ │ │ │ ldr r0, [r7, r4, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3df920 │ │ │ │ ldr r1, [r6, #920] @ 0x398 │ │ │ │ lsr r1, r1, r4 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne 3df8f4 │ │ │ │ ldr r2, [pc, #500] @ 3dfb28 │ │ │ │ ldr r3, [pc, #420] @ 3dfadc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -363782,15 +363782,15 @@ │ │ │ │ beq 3df998 │ │ │ │ ldr r0, [r5, r4, lsl #2] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3df998 │ │ │ │ ldr r1, [r6, #920] @ 0x398 │ │ │ │ lsr r1, r1, r4 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne 3df96c │ │ │ │ b 3df730 │ │ │ │ ldr r3, [pc, #380] @ 3dfb2c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -363813,24 +363813,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 3dfb34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3df710 │ │ │ │ ldr r2, [pc, #244] @ 3dfb38 │ │ │ │ ldr r3, [pc, #148] @ 3dfadc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -363844,15 +363844,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ str r7, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r2, [pc, #176] @ 3dfb48 │ │ │ │ ldr r3, [pc, #64] @ 3dfadc │ │ │ │ add r2, pc, r2 │ │ │ │ str r8, [r6, #956] @ 0x3bc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -363861,65 +363861,65 @@ │ │ │ │ beq 3df82c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ 3dfb4c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3df710 │ │ │ │ tsteq r2, ip, ror r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r3, r6, r4, ror #21 │ │ │ │ - rsbseq r5, pc, ip, lsl #8 │ │ │ │ - ldrsheq r5, [pc], #-48 @ │ │ │ │ - ldrheq r4, [sp], #-120 @ 0xffffff88 @ │ │ │ │ - addeq r3, r0, r4, lsl r8 │ │ │ │ + addseq r3, r6, r4, lsr #17 │ │ │ │ + rsbseq r5, pc, ip, asr #3 │ │ │ │ + ldrheq r5, [pc], #-16 @ │ │ │ │ + rsbseq r4, sp, r8, ror r5 │ │ │ │ + ldrdeq r3, [r0], r4 │ │ │ │ tsteq r2, r8, lsl r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlabteq r2, ip, r6, r9 │ │ │ │ - addseq r3, r6, r6, ror #19 │ │ │ │ + addseq r3, r6, r6, lsr #15 │ │ │ │ tsteq r2, ip, asr #12 │ │ │ │ - umullseq r3, r6, ip, r9 │ │ │ │ - rsbseq r5, pc, r0, ror #5 │ │ │ │ - rsbseq r5, pc, r8, ror #5 │ │ │ │ + addseq r3, r6, ip, asr r7 │ │ │ │ + rsbseq r5, pc, r0, lsr #1 │ │ │ │ + rsbseq r5, pc, r8, lsr #1 │ │ │ │ strdeq r9, [r2, -r4] │ │ │ │ smlabteq r2, r0, r5, r9 │ │ │ │ smlabbeq r2, r8, r5, r9 │ │ │ │ tsteq r2, r0, asr r5 │ │ │ │ ldrdeq r9, [r2, -r0] │ │ │ │ andeq r5, r0, r8, ror #23 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r5, pc, ip, ror r1 @ │ │ │ │ + rsbseq r4, pc, ip, lsr pc @ │ │ │ │ smlabteq r2, r0, r3, r9 │ │ │ │ - addseq r3, r6, r0, lsl r7 │ │ │ │ - rsbseq r5, pc, r4, asr r0 @ │ │ │ │ - rsbseq r9, lr, r8, lsr #9 │ │ │ │ + @ instruction: 0x009634d0 │ │ │ │ + rsbseq r4, pc, r4, lsl lr @ │ │ │ │ + rsbseq r9, lr, r8, ror #4 │ │ │ │ tsteq r2, ip, ror #6 │ │ │ │ - rsbseq r5, pc, r4, lsl r1 @ │ │ │ │ + ldrsbeq r4, [pc], #-228 @ │ │ │ │ ldr r0, [pc, #8] @ 3dfb60 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930098 │ │ │ │ + b 92fe58 │ │ │ │ rscseq pc, r0, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3dfbec │ │ │ │ ldr r2, [pc, #112] @ 3dfbf0 │ │ │ │ ldr r1, [pc, #112] @ 3dfbf4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #344 @ 0x158 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1072 @ 0x430 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 27ea34 │ │ │ │ add r0, r4, #752 @ 0x2f0 │ │ │ │ @@ -363932,17 +363932,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x009636d0 │ │ │ │ - rsbseq r5, pc, ip, lsr #1 │ │ │ │ - rsbseq r5, pc, r0, asr #1 │ │ │ │ + umullseq r3, r6, r0, r4 │ │ │ │ + rsbseq r4, pc, ip, ror #28 │ │ │ │ + rsbseq r4, pc, r0, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 3dfcac │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -363950,25 +363950,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3dfcb0 │ │ │ │ ldr r1, [pc, #140] @ 3dfcb4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #120] @ 3dfcb8 │ │ │ │ ldr r1, [pc, #120] @ 3dfcbc │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #88] @ 3dfcc0 │ │ │ │ ldr r1, [pc, #88] @ 3dfcc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr ip, [pc, #76] @ 3dfcc8 │ │ │ │ mov r2, #4 │ │ │ │ @@ -363979,22 +363979,22 @@ │ │ │ │ ldr r3, [pc, #60] @ 3dfcd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9282c4 │ │ │ │ - addseq r3, r6, r4, asr #12 │ │ │ │ - @ instruction: 0x007d4290 │ │ │ │ - rsbseq r4, sp, r4, lsr #5 │ │ │ │ - rsbseq r4, sp, r4, asr r2 │ │ │ │ - @ instruction: 0x008032b0 │ │ │ │ + b 928084 │ │ │ │ + addseq r3, r6, r4, lsl #8 │ │ │ │ + rsbseq r4, sp, r0, asr r0 │ │ │ │ + rsbseq r4, sp, r4, rrx │ │ │ │ + rsbseq r4, sp, r4, lsl r0 │ │ │ │ + addeq r3, r0, r0, ror r0 │ │ │ │ ldrsbeq pc, [r0], #76 @ 0x4c @ │ │ │ │ - ldrsheq r4, [pc], #-248 @ │ │ │ │ + ldrheq r4, [pc], #-216 @ │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ rscseq ip, lr, r0, asr lr │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -364005,27 +364005,27 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #252] @ 3dfdfc │ │ │ │ ldr r2, [pc, #252] @ 3dfe00 │ │ │ │ ldr r3, [pc, #252] @ 3dfe04 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #236] @ 3dfe08 │ │ │ │ ldr r1, [pc, #236] @ 3dfe0c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #196] @ 3dfe10 │ │ │ │ ldr r3, [pc, #196] @ 3dfe14 │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r9, [pc, #192] @ 3dfe18 │ │ │ │ ldr r8, [pc, #192] @ 3dfe1c │ │ │ │ add sl, r5, #768 @ 0x300 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -364035,52 +364035,52 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, r4, #104 @ 0x68 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r3, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, sl │ │ │ │ bl 3813a8 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r5, #936 @ 0x3a8 │ │ │ │ bl 3812a8 │ │ │ │ ldr r1, [pc, #76] @ 3dfe20 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #32 │ │ │ │ bl 36c6d4 │ │ │ │ mov r2, #32 │ │ │ │ add r1, r5, #940 @ 0x3ac │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 36c884 │ │ │ │ - addseq r3, r6, r8, ror #10 │ │ │ │ - rsbseq r4, pc, ip, asr #30 │ │ │ │ - rsbseq r4, pc, r8, lsr pc @ │ │ │ │ + addseq r3, r6, r8, lsr #6 │ │ │ │ + rsbseq r4, pc, ip, lsl #26 │ │ │ │ + ldrsheq r4, [pc], #-200 @ │ │ │ │ andeq r0, r0, fp, ror #2 │ │ │ │ - rsbseq r4, sp, ip, ror r1 │ │ │ │ - ldrdeq r3, [r0], r8 │ │ │ │ + rsbseq r3, sp, ip, lsr pc │ │ │ │ + umulleq r2, r0, r8, pc @ │ │ │ │ rscseq pc, r0, r4, ror #7 │ │ │ │ - addeq fp, r2, r0, lsl #22 │ │ │ │ - rsbseq r1, lr, r4, asr #21 │ │ │ │ - ldrsbeq r1, [lr], #-168 @ 0xffffff58 @ │ │ │ │ + addeq fp, r2, r0, asr #17 │ │ │ │ + rsbseq r1, lr, r4, lsl #17 │ │ │ │ + @ instruction: 0x007e1898 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #404] @ 3dffd0 │ │ │ │ ldr r3, [pc, #404] @ 3dffd4 │ │ │ │ @@ -364110,15 +364110,15 @@ │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ ldr r5, [pc, #316] @ 3dffe4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #296] @ 3dffe8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r7, [r4, #1156] @ 0x484 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r6, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364134,15 +364134,15 @@ │ │ │ │ bne 3dffcc │ │ │ │ tst r7, r6 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ ldr r0, [r4, #936] @ 0x3a8 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldr r3, [pc, #208] @ 3dfff0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3dfed8 │ │ │ │ ldr r3, [pc, #192] @ 3dfff4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -364158,50 +364158,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3dfffc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r7, [r4, #1156] @ 0x484 │ │ │ │ ldr r6, [r4, #1144] @ 0x478 │ │ │ │ b 3dfed8 │ │ │ │ ldr r0, [pc, #80] @ 3e0000 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r7, [r4, #1156] @ 0x484 │ │ │ │ ldr r6, [r4, #1144] @ 0x478 │ │ │ │ b 3dfed8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabteq r2, r8, pc, r8 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r3, r6, r0, asr #7 │ │ │ │ - ldrsheq r3, [sp], #-240 @ 0xffffff10 @ │ │ │ │ - addeq r3, r0, ip, asr #32 │ │ │ │ + addseq r3, r6, r0, lsl #3 │ │ │ │ + ldrheq r3, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + addeq r2, r0, ip, lsl #28 │ │ │ │ tsteq r2, r8, asr #30 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r4, lsr #30 │ │ │ │ andeq r3, r0, r8, ror r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, pc, r8, ror #25 │ │ │ │ - rsbseq r4, pc, r0, lsl sp @ │ │ │ │ + rsbseq r4, pc, r8, lsr #21 │ │ │ │ + ldrsbeq r4, [pc], #-160 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r0, #1088] @ 0x440 │ │ │ │ ldr r7, [r0, #1092] @ 0x444 │ │ │ │ mov r6, r1 │ │ │ │ @@ -364256,15 +364256,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ add r9, r9, #96 @ 0x60 │ │ │ │ add sl, pc, sl │ │ │ │ b 3e010c │ │ │ │ add r3, r5, #940 @ 0x3ac │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, fp │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq 3e01f0 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq 3e0100 │ │ │ │ @@ -364277,15 +364277,15 @@ │ │ │ │ moveq fp, #0 │ │ │ │ ldr r1, [pc, #388] @ 3e02c4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #364] @ 3e02c8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e00f0 │ │ │ │ ldr r3, [pc, #348] @ 3e02cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -364307,23 +364307,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r3, r4, fp} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 3e02d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e00f0 │ │ │ │ ldr r3, [r5, #1068] @ 0x42c │ │ │ │ ldr r1, [r5, #1168] @ 0x490 │ │ │ │ ldr r2, [r5, #1088] @ 0x440 │ │ │ │ and r3, r3, r1 │ │ │ │ ldr r0, [pc, #208] @ 3e02d8 │ │ │ │ eor r3, r3, r2 │ │ │ │ @@ -364343,74 +364343,74 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3dfe24 │ │ │ │ ldr r0, [pc, #144] @ 3e02dc │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e00f0 │ │ │ │ ldr r3, [pc, #120] @ 3e02e0 │ │ │ │ ldr r2, [pc, #120] @ 3e02e4 │ │ │ │ ldr r1, [pc, #120] @ 3e02e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #84] @ 3e02ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r2, [r5, #1076] @ 0x434 │ │ │ │ ldr r3, [r5, #1072] @ 0x430 │ │ │ │ b 3e008c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [r2, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x01028d98 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r3, r6, r8, ror r1 │ │ │ │ - ldrheq r3, [sp], #-208 @ 0xffffff30 @ │ │ │ │ - @ instruction: 0x00802db8 │ │ │ │ + addseq r2, r6, r8, lsr pc │ │ │ │ + rsbseq r3, sp, r0, ror fp │ │ │ │ + addeq r2, r0, r8, ror fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, r8, asr #10 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, pc, r4, asr #22 │ │ │ │ + rsbseq r4, pc, r4, lsl #18 │ │ │ │ strdeq r8, [r2, -r8] │ │ │ │ - rsbseq r4, pc, r8, lsl fp @ │ │ │ │ - addseq r2, r6, r8, ror #31 │ │ │ │ - rsbseq r3, sp, r4, lsr #24 │ │ │ │ - addeq r2, r0, r0, lsl #25 │ │ │ │ - rsbseq r4, pc, ip, ror #20 │ │ │ │ + ldrsbeq r4, [pc], #-136 @ │ │ │ │ + addseq r2, r6, r8, lsr #27 │ │ │ │ + rsbseq r3, sp, r4, ror #19 │ │ │ │ + addeq r2, r0, r0, asr #20 │ │ │ │ + rsbseq r4, pc, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3e033c │ │ │ │ ldr r2, [pc, #52] @ 3e0340 │ │ │ │ ldr r1, [pc, #52] @ 3e0344 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #356 @ 0x164 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mvn r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3e0004 │ │ │ │ - addseq r2, r6, r8, asr #30 │ │ │ │ - rsbseq r4, pc, r4, lsr #18 │ │ │ │ - rsbseq r4, pc, r8, lsr r9 @ │ │ │ │ + addseq r2, r6, r8, lsl #26 │ │ │ │ + rsbseq r4, pc, r4, ror #13 │ │ │ │ + ldrsheq r4, [pc], #-104 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #440] @ 3e051c │ │ │ │ ldr r3, [pc, #440] @ 3e0520 │ │ │ │ @@ -364428,15 +364428,15 @@ │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ ldr r7, [pc, #400] @ 3e0530 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #380] @ 3e0534 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e0448 │ │ │ │ cmp r6, #31 │ │ │ │ @@ -364490,31 +364490,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3e0548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e03c8 │ │ │ │ ldr r0, [pc, #116] @ 3e054c │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e03c8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 3e0550 │ │ │ │ ldr ip, [pc, #88] @ 3e0554 │ │ │ │ ldr r1, [pc, #88] @ 3e0558 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -364522,28 +364522,28 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ smlatbeq r2, r0, sl, r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x00962ed0 │ │ │ │ - addeq r2, r0, r4, asr fp │ │ │ │ - ldrsheq r3, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + umullseq r2, r6, r0, ip │ │ │ │ + addeq r2, r0, r4, lsl r9 │ │ │ │ + ldrheq r3, [sp], #-136 @ 0xffffff78 @ │ │ │ │ tsteq r2, r0, asr sl │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq r2, ip, r9, r8 │ │ │ │ andeq r0, r0, r8, ror #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsbeq r4, [pc], #-128 @ │ │ │ │ - ldrsheq r4, [pc], #-132 @ │ │ │ │ - addseq r2, r6, r8, asr sp │ │ │ │ - rsbseq r4, pc, r0, lsl #18 │ │ │ │ - rsbseq r4, pc, r4, lsr r7 @ │ │ │ │ + @ instruction: 0x007f4690 │ │ │ │ + ldrheq r4, [pc], #-100 @ │ │ │ │ + addseq r2, r6, r8, lsl fp │ │ │ │ + rsbseq r4, pc, r0, asr #13 │ │ │ │ + ldrsheq r4, [pc], #-68 @ │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ lsr r1, r2, #2 │ │ │ │ orr r1, r1, r3, lsl #30 │ │ │ │ @@ -364581,15 +364581,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #476] @ 3e07f8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e06e8 │ │ │ │ ldr r2, [pc, #460] @ 3e07fc │ │ │ │ ldr r3, [pc, #428] @ 3e07e0 │ │ │ │ @@ -364627,21 +364627,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #304] @ 3e0810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e0680 │ │ │ │ ldr r3, [pc, #292] @ 3e0814 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e0628 │ │ │ │ ldr r3, [pc, #252] @ 3e0800 │ │ │ │ @@ -364658,74 +364658,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 3e081c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e0628 │ │ │ │ ldr r3, [pc, #164] @ 3e0820 │ │ │ │ ldr r2, [pc, #164] @ 3e0824 │ │ │ │ ldr r1, [pc, #164] @ 3e0828 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #124] @ 3e082c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e0680 │ │ │ │ ldr r0, [pc, #112] @ 3e0830 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e0628 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, ror r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, ror #16 │ │ │ │ - addseq r2, r6, r4, lsr ip │ │ │ │ - addseq r2, r6, r0, ror #24 │ │ │ │ - @ instruction: 0x007d3890 │ │ │ │ - addeq r2, r0, ip, ror #17 │ │ │ │ + @ instruction: 0x009629f4 │ │ │ │ + addseq r2, r6, r0, lsr #20 │ │ │ │ + rsbseq r3, sp, r0, asr r6 │ │ │ │ + addeq r2, r0, ip, lsr #13 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r8, [r2, -r4] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r2, r6, r8, lsr #23 │ │ │ │ - rsbseq r3, sp, r0, ror #15 │ │ │ │ - addeq r2, r0, r8, lsr r8 │ │ │ │ - rsbseq r4, pc, ip, ror r7 @ │ │ │ │ + addseq r2, r6, r8, ror #18 │ │ │ │ + rsbseq r3, sp, r0, lsr #11 │ │ │ │ + strdeq r2, [r0], r8 │ │ │ │ + rsbseq r4, pc, ip, lsr r5 @ │ │ │ │ andeq r3, r0, r8, asr r5 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, pc, r8, lsl r7 @ │ │ │ │ - @ instruction: 0x00962ad4 │ │ │ │ - rsbseq r3, sp, ip, lsl #14 │ │ │ │ - addeq r2, r0, r4, ror #14 │ │ │ │ - rsbseq r4, pc, r0, lsl #13 │ │ │ │ - ldrsheq r4, [pc], #-108 @ │ │ │ │ + ldrsbeq r4, [pc], #-72 @ │ │ │ │ + umullseq r2, r6, r4, r8 │ │ │ │ + rsbseq r3, sp, ip, asr #9 │ │ │ │ + addeq r2, r0, r4, lsr #10 │ │ │ │ + rsbseq r4, pc, r0, asr #8 │ │ │ │ + ldrheq r4, [pc], #-76 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1588] @ 3e0e84 │ │ │ │ mov r6, r3 │ │ │ │ @@ -364745,15 +364745,15 @@ │ │ │ │ ldr r9, [pc, #1548] @ 3e0e98 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr fp, [sp, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #1520] @ 3e0e9c │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ lsr r4, r7, #2 │ │ │ │ ldr r3, [r3] │ │ │ │ orr r4, r4, r6, lsl #30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -364891,15 +364891,15 @@ │ │ │ │ ldr r1, [pc, #1016] @ 3e0ecc │ │ │ │ ldr r0, [pc, #1016] @ 3e0ed0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [r5, #1092] @ 0x444 │ │ │ │ ldr r2, [pc, #988] @ 3e0ed4 │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r5, #1092] @ 0x444 │ │ │ │ ldr r3, [pc, #900] @ 3e0e88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -364937,15 +364937,15 @@ │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #848] @ 3e0ee4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #828] @ 3e0ee8 │ │ │ │ ldr r3, [pc, #728] @ 3e0e88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -364979,15 +364979,15 @@ │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #704] @ 3e0efc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #684] @ 3e0f00 │ │ │ │ ldr r3, [pc, #560] @ 3e0e88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -364996,15 +364996,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #648] @ 3e0f04 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [r5, #1096] @ 0x448 │ │ │ │ ldr r2, [pc, #620] @ 3e0f08 │ │ │ │ bic r3, r3, r8 │ │ │ │ str r3, [r5, #1096] @ 0x448 │ │ │ │ ldr r3, [pc, #480] @ 3e0e88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -365073,50 +365073,50 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #20] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3e0f20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e08c8 │ │ │ │ str r8, [r5, #1204] @ 0x4b4 │ │ │ │ b 3e0928 │ │ │ │ ldr r0, [pc, #284] @ 3e0f24 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e08c8 │ │ │ │ ldr r1, [pc, #252] @ 3e0f28 │ │ │ │ ldr r2, [pc, #252] @ 3e0f2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 3e0f30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #220] @ 3e0f34 │ │ │ │ ldr r3, [pc, #44] @ 3e0e88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -365124,116 +365124,116 @@ │ │ │ │ bne 3e0b60 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #184] @ 3e0f38 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e0c7c │ │ │ │ @ instruction: 0x010285b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r2, r6, r0, ror #19 │ │ │ │ - addeq r2, r0, r8, ror #12 │ │ │ │ - rsbseq r3, sp, ip, lsl #12 │ │ │ │ + addseq r2, r6, r0, lsr #15 │ │ │ │ + addeq r2, r0, r8, lsr #8 │ │ │ │ + rsbseq r3, sp, ip, asr #7 │ │ │ │ tsteq r2, ip, asr r5 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r2, r6, r0, lsr r9 │ │ │ │ + @ instruction: 0x009626f0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r8, [r2, -r4] │ │ │ │ @ instruction: 0x01028490 │ │ │ │ tsteq r2, ip, lsl r4 │ │ │ │ - addseq r2, r6, r8, asr #16 │ │ │ │ - ldrheq r4, [pc], #-92 @ │ │ │ │ + addseq r2, r6, r8, lsl #12 │ │ │ │ + rsbseq r4, pc, ip, ror r3 @ │ │ │ │ smlatteq r2, r0, r3, r8 │ │ │ │ sbcsgt pc, lr, r3, ror sl @ │ │ │ │ sbcsgt r1, lr, r8, asr #4 │ │ │ │ tsteq r2, r4, asr r3 │ │ │ │ - addseq r2, r6, r0, lsl #15 │ │ │ │ - rsbseq r4, pc, r8, lsl r5 @ │ │ │ │ + addseq r2, r6, r0, asr #10 │ │ │ │ + ldrsbeq r4, [pc], #-40 @ │ │ │ │ tsteq r2, r4, lsl #6 │ │ │ │ smlabteq r2, r0, r2, r8 │ │ │ │ - @ instruction: 0x009626d4 │ │ │ │ - rsbseq r3, sp, r8, lsl #6 │ │ │ │ - addeq r2, r0, ip, asr r3 │ │ │ │ + umullseq r2, r6, r4, r4 │ │ │ │ + rsbseq r3, sp, r8, asr #1 │ │ │ │ + addeq r2, r0, ip, lsl r1 │ │ │ │ tsteq r2, r8, asr r2 │ │ │ │ - ldrsbeq r4, [pc], #-48 @ │ │ │ │ + @ instruction: 0x007f4190 │ │ │ │ tsteq r2, r8, lsl r2 │ │ │ │ - addseq r2, r6, ip, lsr #12 │ │ │ │ - rsbseq r3, sp, r0, ror #4 │ │ │ │ - @ instruction: 0x008022b4 │ │ │ │ + addseq r2, r6, ip, ror #7 │ │ │ │ + rsbseq r3, sp, r0, lsr #32 │ │ │ │ + addeq r2, r0, r4, ror r0 │ │ │ │ @ instruction: 0x010281b0 │ │ │ │ - rsbseq r4, pc, r0, lsr #7 │ │ │ │ + rsbseq r4, pc, r0, ror #2 │ │ │ │ tsteq r2, r0, ror #2 │ │ │ │ tsteq r2, ip, lsr #2 │ │ │ │ strdeq r8, [r2, -r8] │ │ │ │ smlabteq r2, r4, r0, r8 │ │ │ │ andeq r5, r0, r4, lsl ip │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, pc, r0, lsl r1 @ │ │ │ │ - rsbseq r4, pc, r8, lsr r1 @ │ │ │ │ - addseq r2, r6, r8, lsr #8 │ │ │ │ - rsbseq r3, sp, ip, asr r0 │ │ │ │ - strheq r2, [r0], r0 │ │ │ │ + ldrsbeq r3, [pc], #-224 @ │ │ │ │ + ldrsheq r3, [pc], #-232 @ │ │ │ │ + addseq r2, r6, r8, ror #3 │ │ │ │ + rsbseq r2, sp, ip, lsl lr │ │ │ │ + addeq r1, r0, r0, ror lr │ │ │ │ smlatbeq r2, ip, pc, r7 @ │ │ │ │ - ldrsheq r4, [pc], #-12 @ │ │ │ │ + ldrheq r3, [pc], #-236 @ │ │ │ │ ldr r0, [pc, #4] @ 3e0f48 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ smlalseq lr, r0, ip, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3e0fd0 │ │ │ │ ldr r2, [pc, #108] @ 3e0fd4 │ │ │ │ ldr r1, [pc, #108] @ 3e0fd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #80] @ 3e0fdc │ │ │ │ ldr r1, [pc, #80] @ 3e0fe0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #56] @ 3e0fe4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r2, r6, r4, asr #7 │ │ │ │ - rsbseq r2, sp, r8, lsr #30 │ │ │ │ - addeq r1, r0, r0, lsl #31 │ │ │ │ + addseq r2, r6, r4, lsl #3 │ │ │ │ + rsbseq r2, sp, r8, ror #25 │ │ │ │ + addeq r1, r0, r0, asr #26 │ │ │ │ rscseq lr, r0, r0, asr r2 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ - ldrsheq r4, [pc], #-0 @ │ │ │ │ + ldrheq r3, [pc], #-224 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 3e107c │ │ │ │ ldr r2, [pc, #124] @ 3e1080 │ │ │ │ ldr r1, [pc, #124] @ 3e1084 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov ip, #0 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r0, #1056 @ 0x420 │ │ │ │ mov r3, r0 │ │ │ │ add r2, r2, #8 │ │ │ │ str ip, [r0, #924] @ 0x39c │ │ │ │ str ip, [r0, #1068] @ 0x42c │ │ │ │ @@ -365248,17 +365248,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r2, r6, ip, lsr #6 │ │ │ │ - @ instruction: 0x007f4094 │ │ │ │ - ldrheq r4, [pc], #-0 @ │ │ │ │ + addseq r2, r6, ip, ror #1 │ │ │ │ + rsbseq r3, pc, r4, asr lr @ │ │ │ │ + rsbseq r3, pc, r0, ror lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #296] @ 3e11c8 │ │ │ │ ldr r7, [pc, #296] @ 3e11cc │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -365267,88 +365267,88 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #40 @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #256] @ 3e11d4 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #228] @ 3e11d8 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ add r0, r5, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #200] @ 3e11dc │ │ │ │ ldr r1, [pc, #200] @ 3e11e0 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #192] @ 3e11e4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ bl 3813a8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #136] @ 3e11e8 │ │ │ │ mov r2, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c6d4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ mov r2, #32 │ │ │ │ add r1, r1, #4 │ │ │ │ bl 36c884 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #60] @ 3e11ec │ │ │ │ add r1, r4, #1200 @ 0x4b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 36c71c │ │ │ │ - umullseq r2, r6, r0, r2 │ │ │ │ - rsbseq r4, pc, r8, lsl r0 @ │ │ │ │ - rsbseq r3, pc, r8, ror #31 │ │ │ │ + addseq r2, r6, r0, asr r0 │ │ │ │ + ldrsbeq r3, [pc], #-216 @ │ │ │ │ + rsbseq r3, pc, r8, lsr #27 │ │ │ │ rscseq lr, r0, r4, lsl #2 │ │ │ │ - rsbseq r2, sp, r8, lsr #27 │ │ │ │ - rsbseq r0, lr, ip, lsl #14 │ │ │ │ - rsbseq r0, lr, ip, lsl r7 │ │ │ │ - addeq r1, r0, r8, asr #27 │ │ │ │ + rsbseq r2, sp, r8, ror #22 │ │ │ │ + rsbseq r0, lr, ip, asr #9 │ │ │ │ + ldrsbeq r0, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + addeq r1, r0, r8, lsl #23 │ │ │ │ @ instruction: 0x000007b0 │ │ │ │ - rsbseq r3, pc, r4, lsr #30 │ │ │ │ + rsbseq r3, pc, r4, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #560] @ 3e1438 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -365364,15 +365364,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #520] @ 3e1444 │ │ │ │ ldr r1, [pc, #520] @ 3e1448 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #500] @ 3e144c │ │ │ │ ldr r7, [pc, #500] @ 3e1450 │ │ │ │ cmp r3, r4 │ │ │ │ mov r3, #0 │ │ │ │ sbcs r2, r3, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ bcc 3e1334 │ │ │ │ @@ -365457,63 +365457,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3e1474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e12b8 │ │ │ │ ldr r1, [pc, #128] @ 3e1478 │ │ │ │ ldr r0, [pc, #128] @ 3e147c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e1328 │ │ │ │ ldr r0, [pc, #100] @ 3e1480 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e12b8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r2, r6, r8, lsr #2 │ │ │ │ + addseq r1, r6, r8, ror #29 │ │ │ │ smlatteq r2, r8, fp, r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r3, pc, r4, ror #28 │ │ │ │ - rsbseq r3, pc, ip, ror lr @ │ │ │ │ + rsbseq r3, pc, r4, lsr #24 │ │ │ │ + rsbseq r3, pc, ip, lsr ip @ │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ smlatbeq r2, r0, fp, r7 │ │ │ │ andeq r0, r0, r3, lsl r5 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r3, lsl #10 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r4, asr #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r6, r0, r0, asr #3 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r3, pc, r4, lsl sp @ │ │ │ │ - addseq r1, r6, r8, lsr pc │ │ │ │ - ldrsbeq r3, [pc], #-200 @ │ │ │ │ - rsbseq r3, pc, r8, lsl sp @ │ │ │ │ + ldrsbeq r3, [pc], #-164 @ │ │ │ │ + @ instruction: 0x00961cf8 │ │ │ │ + @ instruction: 0x007f3a98 │ │ │ │ + ldrsbeq r3, [pc], #-168 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ add r3, r0, #1056 @ 0x420 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add r3, r3, #8 │ │ │ │ @@ -365636,15 +365636,15 @@ │ │ │ │ mov lr, r5 │ │ │ │ mov r2, r3 │ │ │ │ b 3e1528 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sl, #136] @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #604] @ 3e18f8 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -365735,26 +365735,26 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 3e1908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr ip, [r6, #1068] @ 0x42c │ │ │ │ ldr r0, [r6, #1072] @ 0x430 │ │ │ │ b 3e1550 │ │ │ │ ldr r2, [pc, #176] @ 3e190c │ │ │ │ ldr r3, [pc, #148] @ 3e18f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -365763,20 +365763,20 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e18e8 │ │ │ │ ldr r0, [r6, #1204] @ 0x4b4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldr r0, [pc, #124] @ 3e1910 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrh r3, [sl, #2] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ movne r1, #0 │ │ │ │ andeq r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -365785,28 +365785,28 @@ │ │ │ │ b 3e1708 │ │ │ │ ldr r0, [pc, #68] @ 3e1914 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e16b0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, asr r9 │ │ │ │ tsteq r2, r8, asr #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r1, r0, r0, lsr #15 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r3, pc, r0, asr #18 │ │ │ │ + rsbseq r3, pc, r0, lsl #14 │ │ │ │ smlatbeq r2, r8, r5, r7 │ │ │ │ - rsbseq r3, pc, ip, asr #17 │ │ │ │ - rsbseq r3, pc, ip, ror #17 │ │ │ │ + rsbseq r3, pc, ip, lsl #13 │ │ │ │ + rsbseq r3, pc, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #440] @ 3e1ae8 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -365822,15 +365822,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #380] @ 3e1afc │ │ │ │ ldr r3, [pc, #380] @ 3e1b00 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -365888,57 +365888,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r6, [sp, #8] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3e1b14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e1998 │ │ │ │ ldr r0, [pc, #108] @ 3e1b18 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e1998 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3e1b1c │ │ │ │ ldr r1, [pc, #80] @ 3e1b20 │ │ │ │ ldr r0, [pc, #80] @ 3e1b24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #251 @ 0xfb │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r1, r6, r0, lsl #20 │ │ │ │ + addseq r1, r6, r0, asr #15 │ │ │ │ smlabteq r2, r0, r4, r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r3, pc, r4, ror #14 │ │ │ │ - rsbseq r3, pc, r0, asr #14 │ │ │ │ + rsbseq r3, pc, r4, lsr #10 │ │ │ │ + rsbseq r3, pc, r0, lsl #10 │ │ │ │ smlabbeq r2, r4, r4, r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r4, lsl r4 │ │ │ │ andeq r1, r0, ip, ror #25 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r3, pc, ip, asr r7 @ │ │ │ │ - rsbseq r3, pc, r8, ror r7 @ │ │ │ │ - addseq r1, r6, r0, ror #16 │ │ │ │ - rsbseq r3, pc, ip, ror r7 @ │ │ │ │ - @ instruction: 0x007f3790 │ │ │ │ + rsbseq r3, pc, ip, lsl r5 @ │ │ │ │ + rsbseq r3, pc, r8, lsr r5 @ │ │ │ │ + addseq r1, r6, r0, lsr #12 │ │ │ │ + rsbseq r3, pc, ip, lsr r5 @ │ │ │ │ + rsbseq r3, pc, r0, asr r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #748] @ 3e1e30 │ │ │ │ mov r7, r3 │ │ │ │ @@ -365956,15 +365956,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [pc, #684] @ 3e1e44 │ │ │ │ ldr r3, [pc, #684] @ 3e1e48 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -366097,104 +366097,104 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3e1e6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e1bb0 │ │ │ │ ldr r1, [pc, #124] @ 3e1e70 │ │ │ │ ldr r0, [pc, #124] @ 3e1e74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e1c00 │ │ │ │ ldr r0, [pc, #96] @ 3e1e78 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r5, r9} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e1bb0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x010272bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r1, r6, r8, asr #15 │ │ │ │ - rsbseq r3, pc, r4, asr #10 │ │ │ │ - rsbseq r3, pc, ip, lsr #10 │ │ │ │ + addseq r1, r6, r8, lsl #11 │ │ │ │ + rsbseq r3, pc, r4, lsl #6 │ │ │ │ + rsbseq r3, pc, ip, ror #5 │ │ │ │ tsteq r2, ip, ror #4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, ip, lsl r5 │ │ │ │ andeq r0, r0, r3, lsl #10 │ │ │ │ @ instruction: 0xfffffafc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ strdeq r7, [r2, -ip] │ │ │ │ - umullseq r1, r6, r8, r6 │ │ │ │ + addseq r1, r6, r8, asr r4 │ │ │ │ andeq r1, r0, r0, lsr #26 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r3, pc, ip, lsr #9 │ │ │ │ - addseq r1, r6, ip, lsr r5 │ │ │ │ - rsbseq r3, pc, r0, lsl #10 │ │ │ │ - ldrheq r3, [pc], #-64 @ │ │ │ │ + rsbseq r3, pc, ip, ror #4 │ │ │ │ + @ instruction: 0x009612fc │ │ │ │ + rsbseq r3, pc, r0, asr #5 │ │ │ │ + rsbseq r3, pc, r0, ror r2 @ │ │ │ │ ldr r0, [pc, #4] @ 3e1e88 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ ldrsheq sp, [r0], #52 @ 0x34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3e1f1c │ │ │ │ ldr r2, [pc, #120] @ 3e1f20 │ │ │ │ ldr r1, [pc, #120] @ 3e1f24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #92] @ 3e1f28 │ │ │ │ ldr r1, [pc, #92] @ 3e1f2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r1, [pc, #72] @ 3e1f30 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r1, r6, r8, lsr r5 │ │ │ │ - rsbseq r1, sp, r4, ror #31 │ │ │ │ - addeq r1, r0, r0, asr #32 │ │ │ │ + @ instruction: 0x009612f8 │ │ │ │ + rsbseq r1, sp, r4, lsr #27 │ │ │ │ + addeq r0, r0, r0, lsl #28 │ │ │ │ andeq r0, r0, r0, asr #12 │ │ │ │ andeq r0, r0, r0, lsl #14 │ │ │ │ smlalseq sl, lr, r0, pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -366205,35 +366205,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #236] @ 3e204c │ │ │ │ ldr r1, [pc, #236] @ 3e2050 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #216] @ 3e2054 │ │ │ │ ldr r1, [pc, #216] @ 3e2058 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #184] @ 3e205c │ │ │ │ ldr r1, [pc, #184] @ 3e2060 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ mov r3, #19 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #152] @ 3e2064 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 36c6d4 │ │ │ │ mov r2, #16 │ │ │ │ @@ -366253,29 +366253,29 @@ │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3813a8 │ │ │ │ - umullseq r1, r6, r8, r4 │ │ │ │ - rsbseq r1, sp, r8, lsr pc │ │ │ │ - umulleq r0, r0, r0, pc @ │ │ │ │ - rsbseq r3, pc, r4, asr #7 │ │ │ │ - ldrsbeq r3, [pc], #-56 @ │ │ │ │ - rsbseq pc, sp, ip, ror r8 @ │ │ │ │ - @ instruction: 0x007df890 │ │ │ │ + addseq r1, r6, r8, asr r2 │ │ │ │ + ldrsheq r1, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + addeq r0, r0, r0, asr sp │ │ │ │ + rsbseq r3, pc, r4, lsl #3 │ │ │ │ + @ instruction: 0x007f3198 │ │ │ │ + rsbseq pc, sp, ip, lsr r6 @ │ │ │ │ + rsbseq pc, sp, r0, asr r6 @ │ │ │ │ muleq r0, ip, r0 │ │ │ │ - rsbseq r3, pc, r0, ror #6 │ │ │ │ + rsbseq r3, pc, r0, lsr #2 │ │ │ │ rscseq sp, r0, r8, asr r2 │ │ │ │ push {r4, r5, lr} │ │ │ │ cmp r2, #0 │ │ │ │ mov r4, #1 │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ ldrh r3, [r2, #68] @ 0x44 │ │ │ │ lsl r4, r4, r1 │ │ │ │ @@ -366300,15 +366300,15 @@ │ │ │ │ popeq {r4, r5, pc} │ │ │ │ ldrh r3, [r2, #78] @ 0x4e │ │ │ │ mov r1, #1 │ │ │ │ orr r3, r3, r4 │ │ │ │ strh r3, [r2, #78] @ 0x4e │ │ │ │ pop {r4, r5, lr} │ │ │ │ ldr r0, [r0, #928] @ 0x3a0 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [pc, #684] @ 3e23b8 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -366358,15 +366358,15 @@ │ │ │ │ ldr r0, [pc, #528] @ 3e23d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldrh r8, [r0, #70] @ 0x46 │ │ │ │ lsl r3, r6, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ eor r8, r8, r3 │ │ │ │ strh r3, [r0, #70] @ 0x46 │ │ │ │ ldrh r3, [r0, #72] @ 0x48 │ │ │ │ bics r8, r8, r3 │ │ │ │ @@ -366387,15 +366387,15 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ orr r1, r1, r7, lsr r3 │ │ │ │ add r3, r4, r5, lsl #2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ and r1, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e224c │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ bics r8, r8, r9, lsl r5 │ │ │ │ bne 3e2210 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -366425,15 +366425,15 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ orr r1, r1, r9, lsr r3 │ │ │ │ add r3, r4, r5, lsl #2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ and r1, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3e22e4 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ bics r7, r7, r8, lsl r5 │ │ │ │ bne 3e22a8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -366458,15 +366458,15 @@ │ │ │ │ strh r1, [r0, #78] @ 0x4e │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldr r0, [r0] │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldr r3, [pc, #80] @ 3e23c0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3e2398 │ │ │ │ strh r6, [r4, #80] @ 0x50 │ │ │ │ mov r0, #0 │ │ │ │ @@ -366477,25 +366477,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #52] @ 3e23d4 │ │ │ │ ldr r0, [pc, #52] @ 3e23d8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #52 @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e237c │ │ │ │ strdeq r6, [r2, -r8] │ │ │ │ - addseq r1, r6, r8, lsl #5 │ │ │ │ + addseq r1, r6, r8, asr #32 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r1, r6, r4, ror #4 │ │ │ │ - rsbseq r0, pc, r8, lsl lr @ │ │ │ │ - addseq r1, r6, r8, lsr #4 │ │ │ │ - rsbseq r1, pc, r0, ror #29 │ │ │ │ - addseq r1, r6, r4, asr #32 │ │ │ │ - ldrsheq r0, [pc], #-176 @ │ │ │ │ + addseq r1, r6, r4, lsr #32 │ │ │ │ + ldrsbeq r0, [pc], #-184 @ │ │ │ │ + addseq r0, r6, r8, ror #31 │ │ │ │ + rsbseq r1, pc, r0, lsr #25 │ │ │ │ + addseq r0, r6, r4, lsl #28 │ │ │ │ + ldrheq r0, [pc], #-144 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [pc, #256] @ 3e24f8 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -366549,31 +366549,31 @@ │ │ │ │ b 3e2434 │ │ │ │ ldr r1, [pc, #68] @ 3e2504 │ │ │ │ ldr r0, [pc, #68] @ 3e2508 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e245c │ │ │ │ ldr r1, [pc, #44] @ 3e250c │ │ │ │ ldr r0, [pc, #44] @ 3e2510 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e24b0 │ │ │ │ tsteq r2, ip, lsl #20 │ │ │ │ - @ instruction: 0x00960fb9 │ │ │ │ + addseq r0, r6, r9, ror sp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r0, r6, r4, lsr #30 │ │ │ │ - ldrsbeq r0, [pc], #-168 @ │ │ │ │ - addseq r0, r6, r4, lsl #30 │ │ │ │ - ldrheq r0, [pc], #-168 @ │ │ │ │ + addseq r0, r6, r4, ror #25 │ │ │ │ + @ instruction: 0x007f0898 │ │ │ │ + addseq r0, r6, r4, asr #25 │ │ │ │ + rsbseq r0, pc, r8, ror r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 3e25c4 │ │ │ │ ldr r2, [pc, #152] @ 3e25c8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -366581,15 +366581,15 @@ │ │ │ │ ldr r1, [pc, #144] @ 3e25cc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #24 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #924] @ 0x39c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e2580 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -366601,43 +366601,43 @@ │ │ │ │ ldr r1, [pc, #72] @ 3e25d4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #84 @ 0x54 │ │ │ │ mov r2, #219 @ 0xdb │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x00960eb8 │ │ │ │ - ldrsheq r2, [pc], #-220 @ │ │ │ │ - rsbseq r2, pc, r0, lsl lr @ │ │ │ │ - ldrsheq r2, [pc], #-220 @ │ │ │ │ - rsbseq r2, pc, r4, ror #27 │ │ │ │ + addseq r0, r6, r8, ror ip │ │ │ │ + ldrheq r2, [pc], #-188 @ │ │ │ │ + ldrsbeq r2, [pc], #-176 @ │ │ │ │ + ldrheq r2, [pc], #-188 @ │ │ │ │ + rsbseq r2, pc, r4, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3e2654 │ │ │ │ ldr r2, [pc, #100] @ 3e2658 │ │ │ │ ldr r1, [pc, #100] @ 3e265c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mvn r3, #0 │ │ │ │ ldr ip, [pc, #64] @ 3e2660 │ │ │ │ ldr r1, [pc, #64] @ 3e2664 │ │ │ │ add r2, r0, #928 @ 0x3a0 │ │ │ │ str ip, [r0, #996] @ 0x3e4 │ │ │ │ str r3, [r0, #1000] @ 0x3e8 │ │ │ │ str r1, [r0, #1004] @ 0x3ec │ │ │ │ @@ -366646,28 +366646,28 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00960df0 │ │ │ │ - rsbseq r2, pc, ip, lsr sp @ │ │ │ │ - rsbseq r2, pc, r0, asr sp @ │ │ │ │ + @ instruction: 0x00960bb0 │ │ │ │ + ldrsheq r2, [pc], #-172 @ │ │ │ │ + rsbseq r2, pc, r0, lsl fp @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ │ │ │ │ 003e2668 : │ │ │ │ str r1, [r0, #924] @ 0x39c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3e2684 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq ip, r0, ip, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr lr, [pc, #304] @ 3e27d0 │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ @@ -366759,30 +366759,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 3e284c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #52] @ 3e2850 │ │ │ │ ldr ip, [pc, #52] @ 3e2854 │ │ │ │ ldr r1, [pc, #52] @ 3e2858 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92a068 │ │ │ │ - addseq r0, r6, r4, ror #24 │ │ │ │ - @ instruction: 0x007d1694 │ │ │ │ - strdeq r0, [r0], r0 @ │ │ │ │ + b 929e28 │ │ │ │ + addseq r0, r6, r4, lsr #20 │ │ │ │ + rsbseq r1, sp, r4, asr r4 │ │ │ │ + @ instruction: 0x008004b0 │ │ │ │ ldrheq ip, [r0], #168 @ 0xa8 @ │ │ │ │ andeq r0, r0, r8, lsl r4 │ │ │ │ andeq r0, r0, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -366890,26 +366890,26 @@ │ │ │ │ beq 3e28b0 │ │ │ │ b 3e28c4 │ │ │ │ ldr r1, [pc, #52] @ 3e2a44 │ │ │ │ ldr r0, [pc, #52] @ 3e2a48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #16 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e28c4 │ │ │ │ smlabbeq r2, ip, r5, r6 │ │ │ │ andeq r1, r1, r1, lsl r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ tstne r0, r1, lsl #2 │ │ │ │ tsteq r1, r1, lsl r0 │ │ │ │ - addseq r0, r6, r0, asr sl │ │ │ │ - rsbseq r8, lr, r4, lsl r2 │ │ │ │ + addseq r0, r6, r0, lsl r8 │ │ │ │ + ldrsbeq r7, [lr], #-244 @ 0xffffff0c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #276] @ 3e2b78 │ │ │ │ ldr r7, [pc, #276] @ 3e2b7c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -366918,81 +366918,81 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r9, [pc, #236] @ 3e2b84 │ │ │ │ ldr r8, [pc, #236] @ 3e2b88 │ │ │ │ add fp, r5, #52 @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str fp, [sp] │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #192] @ 3e2b8c │ │ │ │ ldr r1, [pc, #192] @ 3e2b90 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str fp, [sp] │ │ │ │ add r8, r4, #752 @ 0x2f0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #132] @ 3e2b94 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl 9261f4 │ │ │ │ + bl 925fb4 │ │ │ │ ldr r2, [pc, #108] @ 3e2b98 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3813a8 │ │ │ │ add r1, r4, #1056 @ 0x420 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 36c884 │ │ │ │ - @ instruction: 0x009609fc │ │ │ │ - rsbseq r2, pc, r4, ror #18 │ │ │ │ - rsbseq r2, pc, r0, lsr r9 @ │ │ │ │ - ldrsheq r1, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ - addeq r0, r0, r8, asr r4 │ │ │ │ - rsbseq lr, sp, ip, asr sp │ │ │ │ - rsbseq lr, sp, r0, ror sp │ │ │ │ - ldrsbeq r2, [pc], #-132 @ │ │ │ │ + @ instruction: 0x009607bc │ │ │ │ + rsbseq r2, pc, r4, lsr #14 │ │ │ │ + ldrsheq r2, [pc], #-96 @ │ │ │ │ + ldrheq r1, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + addeq r0, r0, r8, lsl r2 │ │ │ │ + rsbseq lr, sp, ip, lsl fp │ │ │ │ + rsbseq lr, sp, r0, lsr fp │ │ │ │ + @ instruction: 0x007f2694 │ │ │ │ rscseq ip, r0, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3e2c38 │ │ │ │ ldr r2, [pc, #132] @ 3e2c3c │ │ │ │ @@ -367000,15 +367000,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ and r1, r4, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 3e2688 │ │ │ │ @@ -367025,17 +367025,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r0, r6, r8, lsr #17 │ │ │ │ - rsbseq r2, pc, ip, ror #15 │ │ │ │ - rsbseq r2, pc, ip, lsl #16 │ │ │ │ + addseq r0, r6, r8, ror #12 │ │ │ │ + rsbseq r2, pc, ip, lsr #11 │ │ │ │ + rsbseq r2, pc, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ 3e2d24 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -367043,64 +367043,64 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 3e2d28 │ │ │ │ ldr r1, [pc, #184] @ 3e2d2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #164] @ 3e2d30 │ │ │ │ ldr r3, [pc, #164] @ 3e2d34 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ ldr r1, [pc, #156] @ 3e2d38 │ │ │ │ ldr r7, [pc, #156] @ 3e2d3c │ │ │ │ ldr r6, [pc, #156] @ 3e2d40 │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 934f3c │ │ │ │ + bl 934cfc │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #104] @ 3e2d44 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #988] @ 0x3dc │ │ │ │ mov r0, r8 │ │ │ │ - bl 934f3c │ │ │ │ + bl 934cfc │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ str r0, [r5, #992] @ 0x3e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r0, r6, r4, lsl #16 │ │ │ │ - rsbseq r2, pc, r0, asr #14 │ │ │ │ - rsbseq r2, pc, ip, asr r7 @ │ │ │ │ + addseq r0, r6, r4, asr #11 │ │ │ │ + rsbseq r2, pc, r0, lsl #10 │ │ │ │ + rsbseq r2, pc, ip, lsl r5 @ │ │ │ │ tsteq r2, r8, ror r1 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - rsbseq r2, pc, ip, lsr r7 @ │ │ │ │ - rsbseq r2, pc, r4, asr r7 @ │ │ │ │ - rsbseq r2, pc, ip, lsr r7 @ │ │ │ │ - rsbseq r2, pc, r4, lsr r7 @ │ │ │ │ + ldrsheq r2, [pc], #-76 @ │ │ │ │ + rsbseq r2, pc, r4, lsl r5 @ │ │ │ │ + ldrsheq r2, [pc], #-76 @ │ │ │ │ + ldrsheq r2, [pc], #-68 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ mov ip, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ @@ -367166,15 +367166,15 @@ │ │ │ │ ldr r1, [pc, #672] @ 3e30f8 │ │ │ │ ldr r0, [pc, #672] @ 3e30fc │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #84 @ 0x54 │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r9, [r5, #1056] @ 0x420 │ │ │ │ add r6, r5, #1024 @ 0x400 │ │ │ │ add r8, r5, #1040 @ 0x410 │ │ │ │ bic r9, r7, r9 │ │ │ │ add r6, r6, #4 │ │ │ │ add r8, r8, #10 │ │ │ │ tst r9, r4 │ │ │ │ @@ -367304,78 +367304,78 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3e2de8 │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3e2ff4 │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3e2e9c │ │ │ │ sub r3, r5, r5, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #8 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3e2f94 │ │ │ │ swpeq r6, r8, [r2] │ │ │ │ andeq r1, r1, r1, lsl r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r0, r6, r8, lsl #12 │ │ │ │ - rsbseq r7, lr, r8, asr #27 │ │ │ │ + addseq r0, r6, r8, asr #7 │ │ │ │ + rsbseq r7, lr, r8, lsl #23 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ - addseq r0, r6, r8, lsl r5 │ │ │ │ + @ instruction: 0x009602d8 │ │ │ │ tstne r0, r1, lsl #2 │ │ │ │ tsteq r1, r1, lsl r0 │ │ │ │ ldr r0, [pc, #4] @ 3e311c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq ip, r0, ip, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 3e3188 │ │ │ │ ldr r2, [pc, #80] @ 3e318c │ │ │ │ ldr r1, [pc, #80] @ 3e3190 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #52] @ 3e3194 │ │ │ │ ldr ip, [pc, #52] @ 3e3198 │ │ │ │ ldr r1, [pc, #52] @ 3e319c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92a068 │ │ │ │ - addseq r0, r6, r4, asr #7 │ │ │ │ - rsbseq r0, sp, r0, asr sp │ │ │ │ - rsbseq pc, pc, ip, lsr #27 │ │ │ │ + b 929e28 │ │ │ │ + addseq r0, r6, r4, lsl #3 │ │ │ │ + rsbseq r0, sp, r0, lsl fp │ │ │ │ + rsbseq pc, pc, ip, ror #22 │ │ │ │ rscseq ip, r0, ip, lsl #4 │ │ │ │ muleq r0, ip, r5 │ │ │ │ @ instruction: 0x000004b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -367429,15 +367429,15 @@ │ │ │ │ ldr r0, [pc, #560] @ 3e34a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #16 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e3220 │ │ │ │ cmp ip, #241 @ 0xf1 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcs 3e3250 │ │ │ │ cmp ip, #228 @ 0xe4 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcs 3e3314 │ │ │ │ @@ -367462,15 +367462,15 @@ │ │ │ │ ldr r0, [pc, #444] @ 3e34b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #16 │ │ │ │ str ip, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e3220 │ │ │ │ ldr r1, [pc, #412] @ 3e34b8 │ │ │ │ subs lr, ip, #228 @ 0xe4 │ │ │ │ lsr r1, r1, lr │ │ │ │ tst r1, #1 │ │ │ │ beq 3e3250 │ │ │ │ bic ip, ip, #3 │ │ │ │ @@ -367557,32 +367557,32 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e3220 │ │ │ │ tsteq r2, r0, asr #24 │ │ │ │ mrsne r1, (UNDEF: 1) │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - umullseq r0, r6, r4, r2 │ │ │ │ - rsbseq r2, pc, ip, asr #3 │ │ │ │ - rsbseq r2, pc, r0, ror #4 │ │ │ │ + addseq r0, r6, r4, asr r0 │ │ │ │ + rsbseq r1, pc, ip, lsl #31 │ │ │ │ + rsbseq r2, pc, r0, lsr #32 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ - addseq r0, r6, r0, lsl r2 │ │ │ │ - rsbseq r2, pc, r8, asr #2 │ │ │ │ - ldrheq r2, [pc], #-24 @ │ │ │ │ + @ instruction: 0x0095ffd0 │ │ │ │ + rsbseq r1, pc, r8, lsl #30 │ │ │ │ + rsbseq r1, pc, r8, ror pc @ │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ - ldrsbeq r0, [r6], r0 @ │ │ │ │ - umullseq r0, r6, r8, r0 │ │ │ │ - ldrsbeq r1, [pc], #-248 @ │ │ │ │ - rsbseq r1, pc, ip, asr #31 │ │ │ │ + umullseq pc, r5, r0, lr @ │ │ │ │ + addseq pc, r5, r8, asr lr @ │ │ │ │ + @ instruction: 0x007f1d98 │ │ │ │ + rsbseq r1, pc, ip, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #280] @ 3e3600 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -367590,100 +367590,100 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #264] @ 3e3604 │ │ │ │ ldr r1, [pc, #264] @ 3e3608 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [pc, #244] @ 3e360c │ │ │ │ ldr r7, [pc, #244] @ 3e3610 │ │ │ │ add sl, r5, #52 @ 0x34 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #200] @ 3e3614 │ │ │ │ ldr r1, [pc, #200] @ 3e3618 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ add r8, r4, #752 @ 0x2f0 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #136] @ 3e361c │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #920 @ 0x398 │ │ │ │ - bl 9261f4 │ │ │ │ + bl 925fb4 │ │ │ │ ldr r2, [pc, #112] @ 3e3620 │ │ │ │ ldr r3, [pc, #112] @ 3e3624 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3813a8 │ │ │ │ add r1, r4, #1056 @ 0x420 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r1, r1, #12 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 36c884 │ │ │ │ - addseq r0, r6, ip, lsl r0 │ │ │ │ - ldrsheq r1, [pc], #-248 @ │ │ │ │ - rsbseq r1, pc, ip, lsr pc @ │ │ │ │ - rsbseq r0, sp, ip, ror r9 │ │ │ │ - ldrsbeq pc, [pc], #-152 @ │ │ │ │ - ldrsbeq lr, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrsheq lr, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r1, pc, r0, asr lr @ │ │ │ │ + @ instruction: 0x0095fddc │ │ │ │ + ldrheq r1, [pc], #-216 @ │ │ │ │ + ldrsheq r1, [pc], #-204 @ │ │ │ │ + rsbseq r0, sp, ip, lsr r7 │ │ │ │ + @ instruction: 0x007ff798 │ │ │ │ + @ instruction: 0x007de09c │ │ │ │ + ldrheq lr, [sp], #-0 @ │ │ │ │ + rsbseq r1, pc, r0, lsl ip @ │ │ │ │ ldrheq fp, [r0], #212 @ 0xd4 @ │ │ │ │ - rsbseq r1, pc, r4, ror #30 │ │ │ │ + rsbseq r1, pc, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #176] @ 3e36f0 │ │ │ │ ldr r2, [pc, #176] @ 3e36f4 │ │ │ │ ldr r1, [pc, #176] @ 3e36f8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r5, r0, #996 @ 0x3e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -367711,17 +367711,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq pc, r5, r0, asr #29 │ │ │ │ - @ instruction: 0x007f1e9c │ │ │ │ - rsbseq r1, pc, r4, ror #27 │ │ │ │ + addseq pc, r5, r0, lsl #25 │ │ │ │ + rsbseq r1, pc, ip, asr ip @ │ │ │ │ + rsbseq r1, pc, r4, lsr #23 │ │ │ │ bge fee38c58 <__bss_end__@@Base+0xfd91ad88> │ │ │ │ adcge sl, sl, sl, lsr #21 │ │ │ │ adcpl sl, sl, sl, asr r9 │ │ │ │ andeq r5, r5, r5, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -367733,64 +367733,64 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 3e37f0 │ │ │ │ ldr r1, [pc, #184] @ 3e37f4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #164] @ 3e37f8 │ │ │ │ ldr r3, [pc, #164] @ 3e37fc │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ ldr r1, [pc, #156] @ 3e3800 │ │ │ │ ldr r7, [pc, #156] @ 3e3804 │ │ │ │ ldr r6, [pc, #156] @ 3e3808 │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 934f3c │ │ │ │ + bl 934cfc │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #104] @ 3e380c │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5, #988] @ 0x3dc │ │ │ │ mov r0, r8 │ │ │ │ - bl 934f3c │ │ │ │ + bl 934cfc │ │ │ │ mov r3, #131 @ 0x83 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ str r0, [r5, #992] @ 0x3e0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq pc, r5, r0, ror #27 │ │ │ │ - ldrheq r1, [pc], #-220 @ │ │ │ │ - rsbseq r1, pc, r0, lsl #26 │ │ │ │ + addseq pc, r5, r0, lsr #23 │ │ │ │ + rsbseq r1, pc, ip, ror fp @ │ │ │ │ + rsbseq r1, pc, r0, asr #21 │ │ │ │ @ instruction: 0x010256b0 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ - rsbseq r1, pc, r4, ror ip @ │ │ │ │ - rsbseq r1, pc, ip, lsl #25 │ │ │ │ - rsbseq r1, pc, r4, ror ip @ │ │ │ │ - rsbseq r1, pc, ip, ror #24 │ │ │ │ + rsbseq r1, pc, r4, lsr sl @ │ │ │ │ + rsbseq r1, pc, ip, asr #20 │ │ │ │ + rsbseq r1, pc, r4, lsr sl @ │ │ │ │ + rsbseq r1, pc, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ cmp r2, #69 @ 0x45 │ │ │ │ mov ip, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ @@ -367851,15 +367851,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #84 @ 0x54 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r1, [pc, #976] @ 3e3cfc │ │ │ │ subs r0, ip, #228 @ 0xe4 │ │ │ │ lsr r1, r1, r0 │ │ │ │ tst r1, #1 │ │ │ │ beq 3e386c │ │ │ │ bic ip, ip, #3 │ │ │ │ add r4, r4, ip │ │ │ │ @@ -367890,15 +367890,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #84 @ 0x54 │ │ │ │ str r6, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ stm sp, {r5, lr} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e3880 │ │ │ │ ldr r9, [r4, #1060] @ 0x424 │ │ │ │ add r6, r4, #1024 @ 0x400 │ │ │ │ add r8, r4, #1040 @ 0x410 │ │ │ │ and r9, r9, r5 │ │ │ │ add r6, r6, #4 │ │ │ │ add r8, r8, #10 │ │ │ │ @@ -368063,66 +368063,66 @@ │ │ │ │ tst r1, #1 │ │ │ │ bne 3e38e0 │ │ │ │ b 3e386c │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3e3ac0 │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3e39f4 │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3e3b24 │ │ │ │ sub r3, r4, r4, lsl #2 │ │ │ │ sub r3, r3, #2912 @ 0xb60 │ │ │ │ sub r3, r3, #4 │ │ │ │ ldr r0, [r3, r6, lsl #2] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3e3a58 │ │ │ │ ldr r2, [pc, #80] @ 3e3d20 │ │ │ │ ldr r1, [pc, #80] @ 3e3d24 │ │ │ │ ldr r0, [pc, #80] @ 3e3d28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e390c │ │ │ │ ldrdeq r5, [r2, -r0] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ - addseq pc, r5, r4, lsl #24 │ │ │ │ - rsbseq r1, pc, ip, lsr fp @ │ │ │ │ - rsbseq r1, pc, ip, lsr #23 │ │ │ │ + addseq pc, r5, r4, asr #19 │ │ │ │ + ldrsheq r1, [pc], #-140 @ │ │ │ │ + rsbseq r1, pc, ip, ror #18 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ - addseq pc, r5, r5, ror fp @ │ │ │ │ - addseq pc, r5, r8, ror #22 │ │ │ │ - rsbseq r1, pc, r0, lsr #21 │ │ │ │ - rsbseq r1, pc, r4, lsl #23 │ │ │ │ + addseq pc, r5, r5, lsr r9 @ │ │ │ │ + addseq pc, r5, r8, lsr #18 │ │ │ │ + rsbseq r1, pc, r0, ror #16 │ │ │ │ + rsbseq r1, pc, r4, asr #18 │ │ │ │ andseq r1, r1, r1, lsl r1 │ │ │ │ @ instruction: 0xfffffc1c │ │ │ │ streq r0, [r4], #-1028 @ 0xfffffbfc │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - addseq pc, r5, r0, lsr r8 @ │ │ │ │ - rsbseq r1, pc, r8, ror #14 │ │ │ │ - ldrsheq r1, [pc], #-124 @ │ │ │ │ + @ instruction: 0x0095f5f0 │ │ │ │ + rsbseq r1, pc, r8, lsr #10 │ │ │ │ + ldrheq r1, [pc], #-92 @ │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #8] @ 3e3d40 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930098 │ │ │ │ + b 92fe58 │ │ │ │ ldrsbeq fp, [r0], #96 @ 0x60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #456] @ 3e3f24 │ │ │ │ ldr r1, [pc, #456] @ 3e3f28 │ │ │ │ @@ -368212,51 +368212,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3e3f48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e3d9c │ │ │ │ ldr r1, [pc, #88] @ 3e3f4c │ │ │ │ ldr r0, [pc, #88] @ 3e3f50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e3dbc │ │ │ │ ldr r0, [pc, #64] @ 3e3f54 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e3d9c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r2, r8, r0, r5 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r2, r8, r0, r5 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r2, ip, lsr r0 │ │ │ │ - addseq pc, r5, ip, ror #14 │ │ │ │ + addseq pc, r5, ip, lsr #10 │ │ │ │ andeq r5, r0, r8, asr #8 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq r1, [pc], #-96 @ │ │ │ │ - addseq pc, r5, r0, lsl #14 │ │ │ │ - rsbseq lr, sp, ip, lsr r6 │ │ │ │ - ldrheq r1, [pc], #-100 @ │ │ │ │ + rsbseq r1, pc, r0, ror r4 @ │ │ │ │ + addseq pc, r5, r0, asr #9 │ │ │ │ + ldrsheq lr, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r1, pc, r4, ror r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 3e4020 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -368264,31 +368264,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 3e4024 │ │ │ │ ldr r1, [pc, #160] @ 3e4028 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #140] @ 3e402c │ │ │ │ ldr r1, [pc, #140] @ 3e4030 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #108] @ 3e4034 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #88] @ 3e4038 │ │ │ │ ldr r1, [pc, #88] @ 3e403c │ │ │ │ ldr r2, [pc, #88] @ 3e4040 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -368299,28 +368299,28 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq pc, r5, r4, lsl #13 │ │ │ │ - rsbseq pc, ip, r4, lsl pc @ │ │ │ │ - rsbseq lr, pc, ip, ror #30 │ │ │ │ - rsbseq pc, ip, r8, lsl #30 │ │ │ │ - rsbseq pc, ip, r0, lsr #30 │ │ │ │ + addseq pc, r5, r4, asr #8 │ │ │ │ + ldrsbeq pc, [ip], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq lr, pc, ip, lsr #26 │ │ │ │ + rsbseq pc, ip, r8, asr #25 │ │ │ │ + rsbseq pc, ip, r0, ror #25 │ │ │ │ ldrsheq r8, [lr], #248 @ 0xf8 @ │ │ │ │ rscseq fp, r0, r4, lsr #8 │ │ │ │ andeq r0, r0, r8, ror #4 │ │ │ │ andeq r0, r0, r4, lsl #16 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [sp] │ │ │ │ - b b5421c │ │ │ │ + b b53fdc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #420] @ 3e4214 │ │ │ │ ldr r7, [pc, #420] @ 3e4218 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -368329,15 +368329,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #68 @ 0x44 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #380] @ 3e4220 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ @@ -368346,109 +368346,109 @@ │ │ │ │ ldr r7, [pc, #352] @ 3e4228 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r2, [pc, #324] @ 3e422c │ │ │ │ ldr r1, [pc, #324] @ 3e4230 │ │ │ │ add r0, r5, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r5, r5, #100 @ 0x64 │ │ │ │ mov r1, sl │ │ │ │ bl 3813a8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r4, #984 @ 0x3d8 │ │ │ │ mov r2, #16 │ │ │ │ bl 36c884 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #224] @ 3e4234 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 36c6d4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #188] @ 3e4238 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 92dc78 │ │ │ │ + bl 92da38 │ │ │ │ ldr ip, [pc, #164] @ 3e423c │ │ │ │ ldr r3, [pc, #164] @ 3e4240 │ │ │ │ ldr r2, [pc, #164] @ 3e4244 │ │ │ │ ldr r1, [pc, #164] @ 3e4248 │ │ │ │ add ip, pc, ip │ │ │ │ add lr, r4, #972 @ 0x3cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r4, #980] @ 0x3d4 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 93236c │ │ │ │ + bl 93212c │ │ │ │ ldr r3, [pc, #120] @ 3e424c │ │ │ │ ldr r2, [pc, #120] @ 3e4250 │ │ │ │ ldr r1, [pc, #120] @ 3e4254 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 93236c │ │ │ │ + bl 93212c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq pc, r5, r4, lsl #11 │ │ │ │ - @ instruction: 0x007f159c │ │ │ │ - rsbseq r1, pc, r8, ror #10 │ │ │ │ + addseq pc, r5, r4, asr #6 │ │ │ │ + rsbseq r1, pc, ip, asr r3 @ │ │ │ │ + rsbseq r1, pc, r8, lsr #6 │ │ │ │ rscseq fp, r0, r0, ror #6 │ │ │ │ - ldrsbeq pc, [ip], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq lr, pc, r0, lsr lr @ │ │ │ │ - rsbseq sp, sp, r0, asr #14 │ │ │ │ - rsbseq sp, sp, ip, asr #14 │ │ │ │ + @ instruction: 0x007cfb94 │ │ │ │ + ldrsheq lr, [pc], #-176 @ │ │ │ │ + rsbseq sp, sp, r0, lsl #10 │ │ │ │ + rsbseq sp, sp, ip, lsl #10 │ │ │ │ andeq r1, r0, r4 │ │ │ │ - rsbseq r5, lr, r8, ror #13 │ │ │ │ + rsbseq r5, lr, r8, lsr #9 │ │ │ │ andeq r0, r0, r8, ror #13 │ │ │ │ @ instruction: 0xfffffe94 │ │ │ │ - rsbseq r1, pc, ip, ror r4 @ │ │ │ │ - rsbseq r1, pc, r0, lsl #9 │ │ │ │ + rsbseq r1, pc, ip, lsr r2 @ │ │ │ │ + rsbseq r1, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r8, lsr #2 │ │ │ │ - rsbseq r2, sp, ip, asr r2 │ │ │ │ - rsbseq r1, pc, r4, ror #8 │ │ │ │ + rsbseq r2, sp, ip, lsl r0 │ │ │ │ + rsbseq r1, pc, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ 3e42f0 │ │ │ │ ldr r2, [pc, #128] @ 3e42f4 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -368456,15 +368456,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 3e42f8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #68 @ 0x44 │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e42c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -368477,21 +368477,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 3e4300 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #40] @ 3e4304 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 3e42a8 │ │ │ │ - addseq pc, r5, r4, lsl #7 │ │ │ │ - rsbseq r1, pc, ip, ror #6 │ │ │ │ - rsbseq r1, pc, ip, lsl #7 │ │ │ │ - rsbseq r1, pc, r0, lsr #7 │ │ │ │ - rsbseq r1, pc, ip, ror r3 @ │ │ │ │ + addseq pc, r5, r4, asr #2 │ │ │ │ + rsbseq r1, pc, ip, lsr #2 │ │ │ │ + rsbseq r1, pc, ip, asr #2 │ │ │ │ + rsbseq r1, pc, r0, ror #2 │ │ │ │ + rsbseq r1, pc, ip, lsr r1 @ │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #216] @ 3e43f8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -368509,30 +368509,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #980] @ 0x3d4 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ moveq ip, #0 │ │ │ │ beq 3e4390 │ │ │ │ add r1, pc, #104 @ 0x68 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl bb2a48 │ │ │ │ + bl bb2808 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl b543d4 │ │ │ │ + bl b54194 │ │ │ │ ldr r2, [pc, #92] @ 3e440c │ │ │ │ ldr r3, [pc, #76] @ 3e4400 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -368545,19 +368545,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ andeq r0, r0, r0 │ │ │ │ blcc fea96bfc <__bss_end__@@Base+0xfd578d2c> │ │ │ │ - @ instruction: 0x0095f2d4 │ │ │ │ + umullseq pc, r5, r4, r0 @ │ │ │ │ ldrdeq r4, [r2, -r0] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r1, pc, ip, asr #5 │ │ │ │ - rsbseq r1, pc, r4, lsr #5 │ │ │ │ + rsbseq r1, pc, ip, lsl #1 │ │ │ │ + rsbseq r1, pc, r4, rrx │ │ │ │ tsteq r2, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #184] @ 3e44e0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -368594,26 +368594,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e4440 │ │ │ │ ldr r0, [pc, #52] @ 3e44e8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ cmp r4, #16 │ │ │ │ bne 3e444c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ smlabteq r2, ip, r9, r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq r1, pc, r0, ror #3 │ │ │ │ + rsbseq r0, pc, r0, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #716] @ 3e47d0 │ │ │ │ ldr r3, [pc, #716] @ 3e47d4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -368705,15 +368705,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ble 3e462c │ │ │ │ ldr r0, [r8] │ │ │ │ mov r1, #1 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ cmp r4, #16 │ │ │ │ add r8, r8, #4 │ │ │ │ bne 3e4640 │ │ │ │ ldr r2, [pc, #336] @ 3e47e0 │ │ │ │ ldr r3, [pc, #320] @ 3e47d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -368743,15 +368743,15 @@ │ │ │ │ bne 3e46c8 │ │ │ │ lsl r2, r2, r3 │ │ │ │ orr r5, r5, r2 │ │ │ │ orr r6, r6, r2 │ │ │ │ b 3e4578 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3e4630 │ │ │ │ cmp r1, #2 │ │ │ │ orreq r5, r5, r2 │ │ │ │ biceq r6, r6, r2 │ │ │ │ b 3e4578 │ │ │ │ ldr r3, [pc, #180] @ 3e47e4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -368772,58 +368772,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e47f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e461c │ │ │ │ ldr r0, [pc, #60] @ 3e47f4 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e461c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r0, lsl #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r4, [r2, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r4, ror r7 │ │ │ │ muleq r0, ip, ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r0, pc, r4, lsl pc @ │ │ │ │ - rsbseq r0, pc, r0, asr #30 │ │ │ │ + ldrsbeq r0, [pc], #-196 @ │ │ │ │ + rsbseq r0, pc, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 3e4880 │ │ │ │ ldr r2, [pc, #112] @ 3e4884 │ │ │ │ ldr r1, [pc, #112] @ 3e4888 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [r0, #960] @ 0x3c0 │ │ │ │ ldr r1, [r0, #964] @ 0x3c4 │ │ │ │ str ip, [r0, #920] @ 0x398 │ │ │ │ str r1, [r0, #928] @ 0x3a0 │ │ │ │ ldr ip, [r0, #968] @ 0x3c8 │ │ │ │ ldr r1, [pc, #56] @ 3e488c │ │ │ │ @@ -368835,17 +368835,17 @@ │ │ │ │ str r2, [r0, #948] @ 0x3b4 │ │ │ │ str r2, [r0, #952] @ 0x3b8 │ │ │ │ str r2, [r0, #956] @ 0x3bc │ │ │ │ str r1, [r0, #972] @ 0x3cc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3e44ec │ │ │ │ - addseq lr, r5, r0, ror #27 │ │ │ │ - ldrsbeq r0, [pc], #-208 @ │ │ │ │ - ldrsheq r0, [pc], #-208 @ │ │ │ │ + addseq lr, r5, r0, lsr #23 │ │ │ │ + @ instruction: 0x007f0b90 │ │ │ │ + ldrheq r0, [pc], #-176 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #412] @ 3e4a44 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -368863,25 +368863,25 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ ldr r7, [sp, #80] @ 0x50 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #22 │ │ │ │ strh r9, [sp, #22] │ │ │ │ ldr r6, [pc, #328] @ 3e4a58 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b5421c │ │ │ │ + bl b53fdc │ │ │ │ cmp r0, r9 │ │ │ │ bne 3e4968 │ │ │ │ ldr r2, [pc, #304] @ 3e4a5c │ │ │ │ ldr r3, [pc, #284] @ 3e4a4c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -368930,45 +368930,45 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ str r9, [sp, #32] │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3e4a70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e4990 │ │ │ │ ldr r0, [pc, #72] @ 3e4a74 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e4990 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq lr, r5, ip, asr #26 │ │ │ │ + addseq lr, r5, ip, lsl #22 │ │ │ │ tsteq r2, r4, asr #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r0, pc, r4, lsr sp @ │ │ │ │ - rsbseq r0, pc, r4, lsl sp @ │ │ │ │ + ldrsheq r0, [pc], #-164 @ │ │ │ │ + ldrsbeq r0, [pc], #-164 @ │ │ │ │ strdeq r4, [r2, -r8] │ │ │ │ ldrdeq r4, [r2, -r8] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r4, r0, r8, ror #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r0, pc, ip, lsl sp @ │ │ │ │ - rsbseq r0, pc, r8, asr sp @ │ │ │ │ + ldrsbeq r0, [pc], #-172 @ │ │ │ │ + rsbseq r0, pc, r8, lsl fp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #972 @ 0x3cc │ │ │ │ ldrh r3, [r0] │ │ │ │ @@ -369022,42 +369022,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r7} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e4bd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e4ad8 │ │ │ │ ldr r0, [pc, #60] @ 3e4bd8 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e4ad8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r4, ror #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, asr r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r2, r4, lsr #6 │ │ │ │ andeq r4, r0, r8, ror #1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r0, pc, ip, lsr #23 │ │ │ │ - rsbseq r0, pc, r8, ror #23 │ │ │ │ + rsbseq r0, pc, ip, ror #18 │ │ │ │ + rsbseq r0, pc, r8, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1248] @ 3e50d4 │ │ │ │ ldr r1, [pc, #1248] @ 3e50d8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -369270,15 +369270,15 @@ │ │ │ │ ldr r1, [pc, #476] @ 3e5114 │ │ │ │ ldr r0, [pc, #476] @ 3e5118 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r1, [pc, #452] @ 3e511c │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3e4c3c │ │ │ │ ldr r1, [pc, #376] @ 3e50e4 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ @@ -369294,26 +369294,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 3e5124 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e4c3c │ │ │ │ ldr r2, [pc, #320] @ 3e5128 │ │ │ │ ldr r3, [pc, #236] @ 3e50d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -369325,92 +369325,92 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r0, [pc, #256] @ 3e5134 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e4c3c │ │ │ │ ldr r1, [pc, #232] @ 3e5138 │ │ │ │ ldr r0, [pc, #232] @ 3e513c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e4d74 │ │ │ │ ldr r1, [pc, #212] @ 3e5140 │ │ │ │ ldr r0, [pc, #212] @ 3e5144 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e4e84 │ │ │ │ ldr r1, [pc, #192] @ 3e5148 │ │ │ │ ldr r0, [pc, #192] @ 3e514c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e4d58 │ │ │ │ ldr r1, [pc, #172] @ 3e5150 │ │ │ │ ldr r0, [pc, #172] @ 3e5154 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e4d3c │ │ │ │ ldr r1, [pc, #152] @ 3e5158 │ │ │ │ ldr r0, [pc, #152] @ 3e515c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e4cd0 │ │ │ │ tsteq r2, r0, lsl r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r4, [r2, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlatbeq r2, r0, r1, r4 │ │ │ │ - @ instruction: 0x0095e8fa │ │ │ │ + @ instruction: 0x0095e6ba │ │ │ │ tsteq r2, r8, lsl #2 │ │ │ │ tsteq r2, r0, rrx │ │ │ │ tsteq r2, r4, lsr r0 │ │ │ │ strdeq r3, [r2, -r0] │ │ │ │ - @ instruction: 0x0095e7bc │ │ │ │ - ldrsbeq r0, [pc], #-168 @ │ │ │ │ + addseq lr, r5, ip, ror r5 │ │ │ │ + @ instruction: 0x007f0898 │ │ │ │ @ instruction: 0x01023fb8 │ │ │ │ tsteq r2, ip, asr pc │ │ │ │ strdeq r3, [r2, -r0] │ │ │ │ - @ instruction: 0x0095e6bc │ │ │ │ - rsbseq r0, pc, r8, lsl #18 │ │ │ │ + addseq lr, r5, ip, ror r4 │ │ │ │ + rsbseq r0, pc, r8, asr #13 │ │ │ │ andeq r3, r0, ip, ror r4 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsheq r0, [pc], #-116 @ │ │ │ │ + ldrheq r0, [pc], #-84 @ │ │ │ │ tsteq r2, ip, lsl lr │ │ │ │ - addseq lr, r5, r8, ror #11 │ │ │ │ - rsbseq sp, sp, r4, lsr #10 │ │ │ │ - ldrsbeq r0, [pc], #-120 @ │ │ │ │ - addseq lr, r5, r4, lsr #11 │ │ │ │ - ldrsbeq r0, [pc], #-140 @ │ │ │ │ - addseq lr, r5, r8, lsl #11 │ │ │ │ - rsbseq r0, pc, r0, asr #16 │ │ │ │ - addseq lr, r5, ip, ror #10 │ │ │ │ - ldrsbeq r0, [pc], #-140 @ │ │ │ │ - addseq lr, r5, r0, asr r5 │ │ │ │ - rsbseq r0, pc, r0, asr #17 │ │ │ │ - addseq lr, r5, r4, lsr r5 │ │ │ │ - ldrsbeq r0, [pc], #-128 @ │ │ │ │ + addseq lr, r5, r8, lsr #7 │ │ │ │ + rsbseq sp, sp, r4, ror #5 │ │ │ │ + @ instruction: 0x007f0598 │ │ │ │ + addseq lr, r5, r4, ror #6 │ │ │ │ + @ instruction: 0x007f069c │ │ │ │ + addseq lr, r5, r8, asr #6 │ │ │ │ + rsbseq r0, pc, r0, lsl #12 │ │ │ │ + addseq lr, r5, ip, lsr #6 │ │ │ │ + @ instruction: 0x007f069c │ │ │ │ + addseq lr, r5, r0, lsl r3 │ │ │ │ + rsbseq r0, pc, r0, lsl #13 │ │ │ │ + @ instruction: 0x0095e2f4 │ │ │ │ + @ instruction: 0x007f0690 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #608] @ 3e53dc │ │ │ │ ldr r3, [pc, #608] @ 3e53e0 │ │ │ │ @@ -369528,97 +369528,97 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3e5400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e5218 │ │ │ │ ldr r2, [pc, #120] @ 3e5404 │ │ │ │ ldr r3, [pc, #80] @ 3e53e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e53d4 │ │ │ │ ldr r0, [pc, #88] @ 3e5408 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r7, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r0, [pc, #72] @ 3e540c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e5218 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ bl 27fddc │ │ │ │ smlabbeq r2, r8, ip, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r4, ror ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq r2, r4, fp, r3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r2, r8, asr #22 │ │ │ │ andeq r4, r0, r8, ror #1 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq r0, [pc], #-60 @ │ │ │ │ + rsbseq r0, pc, ip, ror r1 @ │ │ │ │ tsteq r2, r8, ror sl │ │ │ │ - rsbseq r0, pc, r8, ror #5 │ │ │ │ - rsbseq r0, pc, r0, asr #7 │ │ │ │ + rsbseq r0, pc, r8, lsr #1 │ │ │ │ + rsbseq r0, pc, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ 3e5464 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq sl, r0, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #136] @ 3e5508 │ │ │ │ ldr r2, [pc, #136] @ 3e550c │ │ │ │ ldr r1, [pc, #136] @ 3e5510 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ mov r1, #216 @ 0xd8 │ │ │ │ mov r2, #7 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r0, #768] @ 0x300 │ │ │ │ ldr r3, [pc, #84] @ 3e5514 │ │ │ │ @@ -369637,17 +369637,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - addseq lr, r5, r0, asr r2 │ │ │ │ - ldrheq r0, [pc], #-92 @ │ │ │ │ - ldrsbeq r0, [pc], #-88 @ │ │ │ │ + addseq lr, r5, r0, lsl r0 │ │ │ │ + rsbseq r0, pc, ip, ror r3 @ │ │ │ │ + @ instruction: 0x007f0398 │ │ │ │ rscseq r9, r0, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3e55b0 │ │ │ │ ldr r2, [pc, #128] @ 3e55b4 │ │ │ │ @@ -369656,22 +369656,22 @@ │ │ │ │ add ip, ip, #1200 @ 0x4b0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #92] @ 3e55bc │ │ │ │ ldr r1, [pc, #92] @ 3e55c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #72] @ 3e55c4 │ │ │ │ ldr r2, [pc, #72] @ 3e55c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -369679,35 +369679,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, r5, r8, lsr #3 │ │ │ │ - rsbseq lr, ip, r4, asr r9 │ │ │ │ - rsbseq sp, pc, ip, lsr #19 │ │ │ │ + addseq sp, r5, r8, ror #30 │ │ │ │ + rsbseq lr, ip, r4, lsl r7 │ │ │ │ + rsbseq sp, pc, ip, ror #14 │ │ │ │ andeq r0, r0, r0, asr r9 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ rscseq r9, r0, r4, lsr #30 │ │ │ │ - ldrsheq r0, [pc], #-72 @ │ │ │ │ + ldrheq r0, [pc], #-40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #132] @ 3e5668 │ │ │ │ ldr r2, [pc, #132] @ 3e566c │ │ │ │ ldr r1, [pc, #132] @ 3e5670 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #104] @ 3e5674 │ │ │ │ ldr r2, [pc, #104] @ 3e5678 │ │ │ │ mov r1, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #7 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ @@ -369725,17 +369725,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq lr, r5, ip, ror #1 │ │ │ │ - rsbseq r0, pc, r8, asr r4 @ │ │ │ │ - rsbseq r0, pc, r4, ror r4 @ │ │ │ │ + addseq sp, r5, ip, lsr #29 │ │ │ │ + rsbseq r0, pc, r8, lsl r2 @ │ │ │ │ + rsbseq r0, pc, r4, lsr r2 @ │ │ │ │ rscseq r9, r0, ip, lsl #29 │ │ │ │ smlatbeq r3, r4, r8, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3e5724 │ │ │ │ @@ -369743,15 +369743,15 @@ │ │ │ │ ldr r1, [pc, #144] @ 3e572c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #116] @ 3e5730 │ │ │ │ ldr r3, [pc, #116] @ 3e5734 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #192 @ 0xc0 │ │ │ │ mov r1, #151 @ 0x97 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -369772,17 +369772,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq lr, r5, ip, lsr r0 │ │ │ │ - rsbseq r0, pc, r8, lsr #7 │ │ │ │ - rsbseq r0, pc, r4, asr #7 │ │ │ │ + @ instruction: 0x0095ddfc │ │ │ │ + rsbseq r0, pc, r8, ror #2 │ │ │ │ + rsbseq r0, pc, r4, lsl #3 │ │ │ │ strdeq r5, [r3, -r8] │ │ │ │ ldrsbeq r9, [r0], #212 @ 0xd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3e57e4 │ │ │ │ @@ -369790,15 +369790,15 @@ │ │ │ │ ldr r1, [pc, #148] @ 3e57ec │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #120] @ 3e57f0 │ │ │ │ ldr r3, [pc, #120] @ 3e57f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r2, #384 @ 0x180 │ │ │ │ add r2, r3, #364 @ 0x16c │ │ │ │ mov r3, #2 │ │ │ │ @@ -369820,17 +369820,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq sp, r5, r0, lsl #31 │ │ │ │ - rsbseq r0, pc, ip, ror #5 │ │ │ │ - rsbseq r0, pc, r8, lsl #6 │ │ │ │ + addseq sp, r5, r0, asr #26 │ │ │ │ + rsbseq r0, pc, ip, lsr #1 │ │ │ │ + rsbseq r0, pc, r8, asr #1 │ │ │ │ tsteq r3, ip, lsr r7 │ │ │ │ rscseq r9, r0, r4, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 3e58a0 │ │ │ │ @@ -369838,15 +369838,15 @@ │ │ │ │ ldr r1, [pc, #144] @ 3e58a8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #116] @ 3e58ac │ │ │ │ ldr r3, [pc, #116] @ 3e58b0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #576 @ 0x240 │ │ │ │ mov r1, #208 @ 0xd0 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -369867,17 +369867,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq sp, r5, r0, asr #29 │ │ │ │ - rsbseq r0, pc, ip, lsr #4 │ │ │ │ - rsbseq r0, pc, r8, asr #4 │ │ │ │ + addseq sp, r5, r0, lsl #25 │ │ │ │ + rsbseq pc, lr, ip, ror #31 │ │ │ │ + rsbseq r0, pc, r8 │ │ │ │ tsteq r3, ip, ror r6 │ │ │ │ rscseq r9, r0, r8, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ 3e5958 │ │ │ │ @@ -369885,15 +369885,15 @@ │ │ │ │ ldr r1, [pc, #140] @ 3e5960 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r3, #124 @ 0x7c │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #228 @ 0xe4 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [r0, #768] @ 0x300 │ │ │ │ ldr r3, [pc, #88] @ 3e5964 │ │ │ │ @@ -369913,17 +369913,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ - addseq sp, r5, r4, lsl #28 │ │ │ │ - rsbseq r0, pc, r0, ror r1 @ │ │ │ │ - rsbseq r0, pc, ip, lsl #3 │ │ │ │ + addseq sp, r5, r4, asr #23 │ │ │ │ + rsbseq pc, lr, r0, lsr pc @ │ │ │ │ + rsbseq pc, lr, ip, asr #30 │ │ │ │ smlalseq r9, r0, r4, fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3e59c4 │ │ │ │ ldr r2, [pc, #68] @ 3e59c8 │ │ │ │ @@ -369932,25 +369932,25 @@ │ │ │ │ add ip, ip, #2368 @ 0x940 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #1952 @ 0x7a0 │ │ │ │ add r0, r0, #12 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ea34 │ │ │ │ - addseq sp, r5, r8, asr sp │ │ │ │ - ldrheq r0, [pc], #-8 @ │ │ │ │ - ldrsbeq r0, [pc], #-4 @ │ │ │ │ + addseq sp, r5, r8, lsl fp │ │ │ │ + rsbseq pc, lr, r8, ror lr @ │ │ │ │ + @ instruction: 0x007efe94 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r6, [r0, #36] @ 0x24 │ │ │ │ ldr r5, [r0, #40] @ 0x28 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, r0 │ │ │ │ mov r4, #255 @ 0xff │ │ │ │ lsr r3, r5, ip │ │ │ │ @@ -369974,26 +369974,26 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov fp, r2 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #212] @ 3e5b2c │ │ │ │ ldr r2, [pc, #212] @ 3e5b30 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [pc, #208] @ 3e5b34 │ │ │ │ add ip, ip, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr sl, [r0, #760] @ 0x2f8 │ │ │ │ cmp sl, #0 │ │ │ │ beq 3e5ae4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 27e230 │ │ │ │ ldr r8, [r4, #752] @ 0x2f0 │ │ │ │ @@ -370030,17 +370030,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq sp, r5, r0, lsl #25 │ │ │ │ - rsbseq pc, lr, r4, ror #31 │ │ │ │ - ldrsheq pc, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + addseq sp, r5, r0, asr #20 │ │ │ │ + rsbseq pc, lr, r4, lsr #27 │ │ │ │ + ldrheq pc, [lr], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #436] @ 3e5d08 │ │ │ │ mov r5, r2 │ │ │ │ @@ -370064,15 +370064,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r3, [sp, #23] │ │ │ │ mov r3, #17 │ │ │ │ str r9, [sp, #32] │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #352] @ 3e5d20 │ │ │ │ str r9, [sp, #28] │ │ │ │ add r8, sp, #32 │ │ │ │ add r9, sp, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ @@ -370107,15 +370107,15 @@ │ │ │ │ str ip, [sp, #24] │ │ │ │ add r2, sp, #23 │ │ │ │ movne ip, r4 │ │ │ │ moveq ip, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [sp, #23] │ │ │ │ - bl b54fd8 │ │ │ │ + bl b54d98 │ │ │ │ ldr r2, [pc, #188] @ 3e5d28 │ │ │ │ ldr r3, [pc, #156] @ 3e5d0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -370133,45 +370133,45 @@ │ │ │ │ add r3, sl, #2416 @ 0x970 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #120] @ 3e5d34 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 3e5c64 │ │ │ │ ldr r3, [pc, #96] @ 3e5d38 │ │ │ │ ldr ip, [pc, #96] @ 3e5d3c │ │ │ │ ldr r1, [pc, #96] @ 3e5d40 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #2416 @ 0x970 │ │ │ │ ldr r2, [pc, #84] @ 3e5d44 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, r8} │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 3e5c64 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r2, r4, r2, r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq sp, r5, r8, ror #22 │ │ │ │ - ldrheq pc, [lr], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq pc, lr, ip, asr #29 │ │ │ │ - rsbseq pc, lr, r8, asr #29 │ │ │ │ - ldrheq pc, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + addseq sp, r5, r8, lsr #18 │ │ │ │ + rsbseq pc, lr, r0, ror ip @ │ │ │ │ + rsbseq pc, lr, ip, lsl #25 │ │ │ │ + rsbseq pc, lr, r8, lsl #25 │ │ │ │ + rsbseq pc, lr, r0, ror ip @ │ │ │ │ @ instruction: 0x01023198 │ │ │ │ - ldrsbeq lr, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsheq pc, [lr], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x007ee59c │ │ │ │ + ldrheq pc, [lr], #-184 @ 0xffffff48 @ │ │ │ │ andeq r0, r0, r3, asr #7 │ │ │ │ - @ instruction: 0x0095d9fc │ │ │ │ - rsbseq pc, lr, ip, ror #27 │ │ │ │ - rsbseq pc, lr, r4, asr #27 │ │ │ │ + @ instruction: 0x0095d7bc │ │ │ │ + rsbseq pc, lr, ip, lsr #23 │ │ │ │ + rsbseq pc, lr, r4, lsl #23 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #316] @ 3e5e9c │ │ │ │ ldr r6, [pc, #316] @ 3e5ea0 │ │ │ │ @@ -370184,23 +370184,23 @@ │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov r4, ip │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 93071c │ │ │ │ - bl 930c20 │ │ │ │ + bl 9304dc │ │ │ │ + bl 9309e0 │ │ │ │ add ip, r4, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #17 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r9, [pc, #232] @ 3e5ea8 │ │ │ │ ldr r3, [pc, #232] @ 3e5eac │ │ │ │ ldr r8, [pc, #232] @ 3e5eb0 │ │ │ │ ldr fp, [pc, #232] @ 3e5eb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -370231,15 +370231,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 93236c │ │ │ │ + bl 93212c │ │ │ │ mov r0, r9 │ │ │ │ bl 27cec8 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ bne 3e5e0c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -370250,20 +370250,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq sp, r5, r8, ror r9 │ │ │ │ - ldrsbeq pc, [lr], #-204 @ 0xffffff34 @ │ │ │ │ - ldrsheq pc, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + addseq sp, r5, r8, lsr r7 │ │ │ │ + @ instruction: 0x007efa9c │ │ │ │ + ldrheq pc, [lr], #-168 @ 0xffffff58 @ │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ - rsbseq fp, lr, ip, asr r0 │ │ │ │ - rsbseq pc, lr, r0, lsl sp @ │ │ │ │ + rsbseq sl, lr, ip, lsl lr │ │ │ │ + ldrsbeq pc, [lr], #-160 @ 0xffffff60 @ │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #316] @ 3e600c │ │ │ │ ldr r7, [pc, #316] @ 3e6010 │ │ │ │ @@ -370275,37 +370275,37 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add ip, r4, #2432 @ 0x980 │ │ │ │ ldr r2, [pc, #264] @ 3e6018 │ │ │ │ ldr r1, [pc, #264] @ 3e601c │ │ │ │ add ip, ip, #4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #2384 @ 0x950 │ │ │ │ add r4, r4, #8 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r8, sl, #928 @ 0x3a0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #17 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ add r1, sl, #924 @ 0x39c │ │ │ │ mov r7, #0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3812a8 │ │ │ │ ldr r3, [r9, #752] @ 0x2f0 │ │ │ │ add r2, r7, r7, lsl #1 │ │ │ │ @@ -370336,26 +370336,26 @@ │ │ │ │ add r7, sl, #752 @ 0x2f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3813a8 │ │ │ │ - addseq sp, r5, r8, lsl #16 │ │ │ │ - rsbseq pc, lr, ip, ror #22 │ │ │ │ - rsbseq pc, lr, r8, lsl #23 │ │ │ │ - rsbseq fp, sp, r4, lsl r9 │ │ │ │ - rsbseq fp, sp, r8, lsr #18 │ │ │ │ - @ instruction: 0x007efa90 │ │ │ │ + addseq sp, r5, r8, asr #11 │ │ │ │ + rsbseq pc, lr, ip, lsr #18 │ │ │ │ + rsbseq pc, lr, r8, asr #18 │ │ │ │ + ldrsbeq fp, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq fp, sp, r8, ror #13 │ │ │ │ + rsbseq pc, lr, r0, asr r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -370390,15 +370390,15 @@ │ │ │ │ orrne r2, r3, r2 │ │ │ │ biceq r2, r2, r3 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ subs r1, r1, #0 │ │ │ │ str r2, [r5] │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ beq 3e61fc │ │ │ │ lsl r3, r7, r4 │ │ │ │ tst r6, r3 │ │ │ │ beq 3e60d0 │ │ │ │ tst r8, r3 │ │ │ │ @@ -370472,15 +370472,15 @@ │ │ │ │ bne 3e60dc │ │ │ │ ldr r1, [r9, #920] @ 0x398 │ │ │ │ ldr r0, [r9, #924] @ 0x39c │ │ │ │ subs r1, r1, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ cmp r1, #1 │ │ │ │ beq 3e61d8 │ │ │ │ cmp r1, #3 │ │ │ │ beq 3e61d8 │ │ │ │ bhi 3e61d8 │ │ │ │ b 3e60d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -370509,22 +370509,22 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ strb r7, [sp, #23] │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #23 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl b54fd8 │ │ │ │ + bl b54d98 │ │ │ │ cmp r0, r7 │ │ │ │ bne 3e6314 │ │ │ │ ldr r2, [pc, #384] @ 3e6458 │ │ │ │ ldr r3, [pc, #368] @ 3e644c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -370594,45 +370594,45 @@ │ │ │ │ add r3, r3, #4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #992 @ 0x3e0 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 3e62d0 │ │ │ │ ldr r3, [pc, #96] @ 3e646c │ │ │ │ ldr ip, [pc, #96] @ 3e6470 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 3e6474 │ │ │ │ add r3, r3, #2448 @ 0x990 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #4 │ │ │ │ ldr r2, [pc, #80] @ 3e6478 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 3e62d0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - addseq sp, r5, r8, ror r4 │ │ │ │ + addseq sp, r5, r8, lsr r2 │ │ │ │ smlatbeq r2, r8, fp, r2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrheq pc, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsbeq pc, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq pc, lr, ip, ror r5 @ │ │ │ │ + @ instruction: 0x007ef598 │ │ │ │ tsteq r2, ip, lsr #22 │ │ │ │ - rsbseq pc, lr, r0, ror r7 @ │ │ │ │ - rsbseq pc, lr, ip, asr r7 @ │ │ │ │ - rsbseq lr, lr, r8, lsr #1 │ │ │ │ - rsbseq pc, lr, r8, asr #13 │ │ │ │ - addseq sp, r5, ip, asr #5 │ │ │ │ - ldrheq pc, [lr], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq pc, lr, ip, lsl #13 │ │ │ │ + rsbseq pc, lr, r0, lsr r5 @ │ │ │ │ + rsbseq pc, lr, ip, lsl r5 @ │ │ │ │ + rsbseq sp, lr, r8, ror #28 │ │ │ │ + rsbseq pc, lr, r8, lsl #9 │ │ │ │ + addseq sp, r5, ip, lsl #1 │ │ │ │ + rsbseq pc, lr, r4, ror r4 @ │ │ │ │ + rsbseq pc, lr, ip, asr #8 │ │ │ │ andeq r0, r0, r6, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr fp, [pc, #1068] @ 3e68c0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -370652,28 +370652,28 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #17 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r6, fp, #2384 @ 0x950 │ │ │ │ add r6, r6, #8 │ │ │ │ lsr r4, r7, #2 │ │ │ │ orr r4, r4, r5, lsl #30 │ │ │ │ ldr r8, [pc, #980] @ 3e68d4 │ │ │ │ add r8, pc, r8 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #17 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #768] @ 0x300 │ │ │ │ cmp r4, r3 │ │ │ │ lsr r3, r5, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 3e6654 │ │ │ │ cmp r4, #71 @ 0x47 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ @@ -370711,25 +370711,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #752] @ 3e68e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e666c │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #216 @ 0xd8 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ str r2, [sp, #20] │ │ │ │ bcs 3e66b0 │ │ │ │ @@ -370742,15 +370742,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e6668 │ │ │ │ ldr r0, [pc, #680] @ 3e68ec │ │ │ │ add r1, fp, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e6668 │ │ │ │ ldr r3, [pc, #644] @ 3e68e0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3e686c │ │ │ │ mov r4, #0 │ │ │ │ @@ -370780,33 +370780,33 @@ │ │ │ │ ldr r0, [pc, #552] @ 3e68f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e6668 │ │ │ │ ldr r3, [r0, #760] @ 0x2f8 │ │ │ │ sub r4, r4, #64 @ 0x40 │ │ │ │ cmp r3, r4 │ │ │ │ bls 3e6764 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r4, r4, r4, lsl #3 │ │ │ │ add r4, r3, r4, lsl #3 │ │ │ │ ldr r4, [r4, #1992] @ 0x7c8 │ │ │ │ mov r6, #0 │ │ │ │ b 3e6564 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #17 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ lsr r2, r4, #5 │ │ │ │ sub r2, r2, #3 │ │ │ │ ldr r3, [r0, #760] @ 0x2f8 │ │ │ │ cmp r2, r3 │ │ │ │ bcc 3e6794 │ │ │ │ ldr r3, [pc, #404] @ 3e68e0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -370822,15 +370822,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e6668 │ │ │ │ ldr r0, [pc, #380] @ 3e68fc │ │ │ │ add r1, fp, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e6668 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, r2, lsl #3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r4, [r3, #1968] @ 0x7b0 │ │ │ │ ldr r1, [r3, #1972] @ 0x7b4 │ │ │ │ @@ -370884,48 +370884,48 @@ │ │ │ │ b 3e6564 │ │ │ │ ldr r0, [pc, #140] @ 3e6900 │ │ │ │ add r1, fp, #2464 @ 0x9a0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e6668 │ │ │ │ ldr r0, [pc, #112] @ 3e6904 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e666c │ │ │ │ ldr r0, [pc, #88] @ 3e6908 │ │ │ │ add r1, fp, #2496 @ 0x9c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e6758 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq sp, r5, r4, lsr r2 │ │ │ │ + @ instruction: 0x0095cff4 │ │ │ │ tsteq r2, r4, ror #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x007ef590 │ │ │ │ - rsbseq pc, lr, ip, lsr #11 │ │ │ │ + rsbseq pc, lr, r0, asr r3 @ │ │ │ │ + rsbseq pc, lr, ip, ror #6 │ │ │ │ tsteq r2, r8, lsl #18 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq pc, [lr], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq pc, lr, r0, lsl #10 │ │ │ │ + rsbseq pc, lr, r4, ror r3 @ │ │ │ │ + rsbseq pc, lr, r0, asr #5 │ │ │ │ @ instruction: 0x01022790 │ │ │ │ - addseq sp, r5, ip │ │ │ │ - ldrheq pc, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ - @ instruction: 0x007ef394 │ │ │ │ - rsbseq pc, lr, ip, ror r2 @ │ │ │ │ - rsbseq pc, lr, r0, asr r3 @ │ │ │ │ - ldrheq pc, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ + addseq ip, r5, ip, asr #27 │ │ │ │ + rsbseq pc, lr, r0, ror r2 @ │ │ │ │ + rsbseq pc, lr, r4, asr r1 @ │ │ │ │ + rsbseq pc, lr, ip, lsr r0 @ │ │ │ │ + rsbseq pc, lr, r0, lsl r1 @ │ │ │ │ + rsbseq pc, lr, r0, ror r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r9, [pc, #988] @ 3e6d00 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #984] @ 3e6d04 │ │ │ │ @@ -370944,26 +370944,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #17 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [pc, #916] @ 3e6d14 │ │ │ │ add r8, pc, r8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add ip, r9, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r3, #17 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ lsr ip, r7, #2 │ │ │ │ orr ip, ip, r4, lsl #30 │ │ │ │ subs r1, ip, #20 │ │ │ │ lsr r3, r4, #2 │ │ │ │ sbc r2, r3, #0 │ │ │ │ cmp r1, #3 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ @@ -371037,15 +371037,15 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 3e6d30 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e6bc4 │ │ │ │ ldr r3, [pc, #536] @ 3e6d1c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -371055,15 +371055,15 @@ │ │ │ │ ldr r0, [pc, #540] @ 3e6d38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2528 @ 0x9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e6a28 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add sl, sl, r3, lsl #3 │ │ │ │ ldr r5, [sl, #2016] @ 0x7e0 │ │ │ │ ldr r3, [pc, #472] @ 3e6d24 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -371088,25 +371088,25 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3e6d3c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e6a2c │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r3, sl, r3, lsl #3 │ │ │ │ ldr r5, [r3, #1964] @ 0x7ac │ │ │ │ b 3e6b44 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r3, sl, r3, lsl #3 │ │ │ │ @@ -371157,47 +371157,47 @@ │ │ │ │ ldr r5, [r3, #1984] @ 0x7c0 │ │ │ │ b 3e6b44 │ │ │ │ ldr r0, [pc, #132] @ 3e6d40 │ │ │ │ add r1, r9, #2528 @ 0x9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, ip │ │ │ │ add r1, r1, #4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e6a28 │ │ │ │ ldr r0, [pc, #108] @ 3e6d44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e6a2c │ │ │ │ ldr r0, [pc, #80] @ 3e6d48 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3e6cd8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq ip, r5, r4, lsr #27 │ │ │ │ + addseq ip, r5, r4, ror #22 │ │ │ │ ldrdeq r2, [r2, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq pc, lr, r0, lsl #2 │ │ │ │ - rsbseq pc, lr, ip, lsl r1 @ │ │ │ │ + rsbseq lr, lr, r0, asr #29 │ │ │ │ + ldrsbeq lr, [lr], #-236 @ 0xffffff14 @ │ │ │ │ smlabbeq r2, r8, r4, r2 │ │ │ │ - umullseq ip, r5, r4, ip │ │ │ │ + addseq ip, r5, r4, asr sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r2, [r2, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x000011b0 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq pc, [lr], #-4 @ │ │ │ │ - addseq ip, r5, r0, asr #23 │ │ │ │ - rsbseq pc, lr, r4, rrx │ │ │ │ - rsbseq lr, lr, r8, ror #31 │ │ │ │ - rsbseq lr, lr, r8, asr pc │ │ │ │ - rsbseq lr, lr, r0, lsl pc │ │ │ │ - ldrsheq lr, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq lr, lr, r4, ror lr │ │ │ │ + addseq ip, r5, r0, lsl #19 │ │ │ │ + rsbseq lr, lr, r4, lsr #28 │ │ │ │ + rsbseq lr, lr, r8, lsr #27 │ │ │ │ + rsbseq lr, lr, r8, lsl sp │ │ │ │ + ldrsbeq lr, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + ldrheq lr, [lr], #-192 @ 0xffffff40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1636] @ 3e73cc │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -371219,26 +371219,26 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r3, r3, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov r2, sl │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r4, #2384 @ 0x950 │ │ │ │ add r4, r4, #8 │ │ │ │ ldr r8, [pc, #1548] @ 3e73e0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov fp, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #17 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #1516] @ 3e73e4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 3e7004 │ │ │ │ ldr r3, [r6, #768] @ 0x300 │ │ │ │ @@ -371322,15 +371322,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #2544 @ 0x9f0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r1, r1, #8 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [pc, #1152] @ 3e73e8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3e6eb8 │ │ │ │ ldr r2, [pc, #1164] @ 3e7408 │ │ │ │ ldr r3, [pc, #1104] @ 3e73d0 │ │ │ │ @@ -371386,41 +371386,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #928] @ 3e7428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e6e08 │ │ │ │ mov r0, fp │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #908] @ 3e742c │ │ │ │ ldr r2, [pc, #908] @ 3e7430 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r1, [pc, #900] @ 3e7434 │ │ │ │ add r3, r3, #2384 @ 0x950 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ lsr r4, r4, #5 │ │ │ │ sub r4, r4, #3 │ │ │ │ ldr r3, [r0, #760] @ 0x2f8 │ │ │ │ cmp r4, r3 │ │ │ │ bcc 3e7134 │ │ │ │ ldr r3, [pc, #772] @ 3e73e8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -371439,15 +371439,15 @@ │ │ │ │ ldr r0, [pc, #800] @ 3e743c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r3, #2576 @ 0xa10 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ rsb r6, r4, r4, lsl #3 │ │ │ │ lsl r6, r6, #3 │ │ │ │ add r5, fp, r6 │ │ │ │ ldr r1, [r5, #1972] @ 0x7b4 │ │ │ │ lsr r2, r9, #1 │ │ │ │ ldr r8, [r0, #752] @ 0x2f0 │ │ │ │ and sl, sl, #31 │ │ │ │ @@ -371594,59 +371594,59 @@ │ │ │ │ ldr r0, [pc, #188] @ 3e7444 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e6e08 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #148] @ 3e7448 │ │ │ │ ldr r0, [pc, #148] @ 3e744c │ │ │ │ add r3, r3, #2608 @ 0xa30 │ │ │ │ ldr r2, [pc, #144] @ 3e7450 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ swpeq r2, r0, [r2] @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq ip, r5, r4, asr r9 │ │ │ │ - rsbseq lr, lr, r8, lsr #25 │ │ │ │ - rsbseq lr, lr, ip, asr #25 │ │ │ │ + addseq ip, r5, r4, lsl r7 │ │ │ │ + rsbseq lr, lr, r8, ror #20 │ │ │ │ + rsbseq lr, lr, ip, lsl #21 │ │ │ │ tsteq r2, r4, lsr r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ @ instruction: 0x01021f90 │ │ │ │ - addseq ip, r5, r0, asr #16 │ │ │ │ - rsbseq lr, lr, r0, lsl #28 │ │ │ │ + addseq ip, r5, r0, lsl #12 │ │ │ │ + rsbseq lr, lr, r0, asr #23 │ │ │ │ tsteq r2, r4, asr #30 │ │ │ │ smlatteq r2, ip, lr, r1 │ │ │ │ - umullseq ip, r5, ip, r7 │ │ │ │ - ldrheq lr, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + addseq ip, r5, ip, asr r5 │ │ │ │ + rsbseq lr, lr, r0, ror r9 │ │ │ │ smlabbeq r2, r8, lr, r1 │ │ │ │ - addseq ip, r5, r8, lsr r7 │ │ │ │ - rsbseq lr, lr, r8, lsr sp │ │ │ │ + @ instruction: 0x0095c4f8 │ │ │ │ + ldrsheq lr, [lr], #-168 @ 0xffffff58 @ │ │ │ │ tsteq r2, ip, lsr lr │ │ │ │ - addseq ip, r5, ip, ror #13 │ │ │ │ - rsbseq lr, lr, r0, asr fp │ │ │ │ + addseq ip, r5, ip, lsr #9 │ │ │ │ + rsbseq lr, lr, r0, lsl r9 │ │ │ │ strdeq r6, [r0], -r8 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq lr, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - addseq ip, r5, r8, lsr r6 │ │ │ │ - @ instruction: 0x007ee994 │ │ │ │ - rsbseq lr, lr, ip, lsr #19 │ │ │ │ + rsbseq lr, lr, r0, ror r9 │ │ │ │ + @ instruction: 0x0095c3f8 │ │ │ │ + rsbseq lr, lr, r4, asr r7 │ │ │ │ + rsbseq lr, lr, ip, ror #14 │ │ │ │ tsteq r2, ip, lsl #26 │ │ │ │ - rsbseq lr, lr, r4, asr #20 │ │ │ │ + rsbseq lr, lr, r4, lsl #16 │ │ │ │ smlabteq r2, r8, sl, r1 │ │ │ │ - rsbseq lr, lr, r4, ror #17 │ │ │ │ - ldrsheq lr, [lr], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq lr, lr, r4, lsl #18 │ │ │ │ + rsbseq lr, lr, r4, lsr #13 │ │ │ │ + ldrheq lr, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbseq lr, lr, r4, asr #13 │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2680] @ 3e7ee8 │ │ │ │ @@ -371670,26 +371670,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r1 │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r7, [sp, #104] @ 0x68 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r8, r8, #2384 @ 0x950 │ │ │ │ add r8, r8, #8 │ │ │ │ ldr r6, [pc, #2588] @ 3e7efc │ │ │ │ add r6, pc, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #17 │ │ │ │ str r8, [sp] │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #2556] @ 3e7f00 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 3e7750 │ │ │ │ lsr r2, r5, #2 │ │ │ │ @@ -371787,24 +371787,24 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, #17 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov fp, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add ip, r9, #2384 @ 0x950 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ lsr r8, r7, #5 │ │ │ │ and r8, r8, #7 │ │ │ │ lsr r2, r7, #16 │ │ │ │ and r2, r2, #15 │ │ │ │ rsb sl, r8, r8, lsl #3 │ │ │ │ add r3, r8, r8, lsl #1 │ │ │ │ add sl, fp, sl, lsl #3 │ │ │ │ @@ -371853,39 +371853,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1888] @ 3e7f34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e7514 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #1872] @ 3e7f38 │ │ │ │ add r1, r9, #2640 @ 0xa50 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [pc, #1832] @ 3e7f3c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #6 │ │ │ │ bhi 3e7e6c │ │ │ │ add r3, r3, r2 │ │ │ │ ldrh r3, [r3, r2] │ │ │ │ @@ -371904,15 +371904,15 @@ │ │ │ │ ldr r0, [pc, #1768] @ 3e7f48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #2704 @ 0xa90 │ │ │ │ add r1, r1, #8 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r2, [r3, #4] │ │ │ │ sub fp, fp, r9 │ │ │ │ add fp, sl, fp, lsl #3 │ │ │ │ ldr r1, [fp, #1964] @ 0x7ac │ │ │ │ and r2, r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 3e59d0 │ │ │ │ @@ -372269,17 +372269,17 @@ │ │ │ │ ldr r0, [pc, #348] @ 3e7f70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e7514 │ │ │ │ - bl bb2ad8 │ │ │ │ + bl bb2898 │ │ │ │ cmp r5, r0 │ │ │ │ subcs r5, r5, r0 │ │ │ │ strcs r5, [sl, #920] @ 0x398 │ │ │ │ bcs 3e79ec │ │ │ │ ldr r3, [pc, #296] @ 3e7f74 │ │ │ │ ldr r1, [pc, #296] @ 3e7f78 │ │ │ │ ldr r0, [pc, #296] @ 3e7f7c │ │ │ │ @@ -372316,57 +372316,57 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ smlabbeq r2, ip, r9, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq ip, r5, r0, asr r2 │ │ │ │ - ldrheq lr, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbseq lr, lr, r0, lsr #11 │ │ │ │ + addseq ip, r5, r0, lsl r0 │ │ │ │ + rsbseq lr, lr, ip, ror r3 │ │ │ │ + rsbseq lr, lr, r0, ror #6 │ │ │ │ tsteq r2, r8, lsr #18 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq ip, r5, sl, lsl #2 │ │ │ │ + addseq fp, r5, sl, asr #29 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r2, r8, lsr #16 │ │ │ │ ldrdeq r1, [r2, -r4] │ │ │ │ - addseq ip, r5, r4, lsl #1 │ │ │ │ - rsbseq lr, lr, r4, lsl #13 │ │ │ │ - addseq ip, r5, r4, rrx │ │ │ │ - rsbseq lr, lr, ip, asr #7 │ │ │ │ - rsbseq lr, lr, r8, ror #7 │ │ │ │ - addseq fp, r5, r6, lsl #31 │ │ │ │ + addseq fp, r5, r4, asr #28 │ │ │ │ + rsbseq lr, lr, r4, asr #8 │ │ │ │ + addseq fp, r5, r4, lsr #28 │ │ │ │ + rsbseq lr, lr, ip, lsl #3 │ │ │ │ + rsbseq lr, lr, r8, lsr #3 │ │ │ │ + addseq fp, r5, r6, asr #26 │ │ │ │ strdeq r6, [r0], -r8 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq lr, lr, r4, ror #8 │ │ │ │ - rsbseq lr, lr, r8, lsl #10 │ │ │ │ - @ instruction: 0x0095beb4 │ │ │ │ + rsbseq lr, lr, r4, lsr #4 │ │ │ │ + rsbseq lr, lr, r8, asr #5 │ │ │ │ + addseq fp, r5, r4, ror ip │ │ │ │ smlabteq r2, ip, r5, r1 │ │ │ │ - addseq fp, r5, ip, ror lr │ │ │ │ - ldrheq lr, [lr], #-52 @ 0xffffffcc @ │ │ │ │ + addseq fp, r5, ip, lsr ip │ │ │ │ + rsbseq lr, lr, r4, ror r1 │ │ │ │ tsteq r2, r8, ror #10 │ │ │ │ strdeq r1, [r2, -r8] │ │ │ │ tsteq r1, r1, lsl #2 │ │ │ │ tsteq r2, r4, lsl r3 │ │ │ │ tsteq r2, r0, lsr r2 │ │ │ │ - addseq fp, r5, r8, ror #17 │ │ │ │ - ldrheq sp, [lr], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq sp, lr, r4, asr #29 │ │ │ │ + addseq fp, r5, r8, lsr #13 │ │ │ │ + rsbseq sp, lr, r8, ror sl │ │ │ │ + rsbseq sp, lr, r4, lsl #25 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ - rsbseq sp, lr, r8, asr lr │ │ │ │ - addseq fp, r5, r8, lsl #17 │ │ │ │ - rsbseq sp, lr, r8, asr ip │ │ │ │ - rsbseq sp, lr, r4, lsl pc │ │ │ │ + rsbseq sp, lr, r8, lsl ip │ │ │ │ + addseq fp, r5, r8, asr #12 │ │ │ │ + rsbseq sp, lr, r8, lsl sl │ │ │ │ + ldrsbeq sp, [lr], #-196 @ 0xffffff3c @ │ │ │ │ andeq r0, r0, fp, ror r3 │ │ │ │ tsteq r2, ip, ror pc │ │ │ │ - addseq fp, r5, r0, lsr #16 │ │ │ │ - rsbseq sp, lr, r4, ror lr │ │ │ │ + addseq fp, r5, r0, ror #11 │ │ │ │ + rsbseq sp, lr, r4, lsr ip │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r2, [r0, #80] @ 0x50 │ │ │ │ beq 3e7fbc │ │ │ │ ldrb r2, [r0, #81] @ 0x51 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -372388,24 +372388,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ - bl 929b8c │ │ │ │ + bl 9304dc │ │ │ │ + bl 92994c │ │ │ │ ldr r2, [pc, #132] @ 3e8098 │ │ │ │ ldr r1, [pc, #132] @ 3e809c │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r2, [r5, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, r3 │ │ │ │ bne 3e806c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #12 │ │ │ │ @@ -372422,30 +372422,30 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq ip, r5, ip, lsr #3 │ │ │ │ - rsbseq fp, ip, r8, lsr #29 │ │ │ │ - rsbseq sl, pc, r4, lsl #30 │ │ │ │ - ldrsheq ip, [sp], #-120 @ 0xffffff88 @ │ │ │ │ - ldrsheq r9, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + addseq fp, r5, ip, ror #30 │ │ │ │ + rsbseq fp, ip, r8, ror #24 │ │ │ │ + rsbseq sl, pc, r4, asr #25 │ │ │ │ + ldrheq ip, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrheq r9, [lr], #-148 @ 0xffffff6c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3e80cc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rscseq r7, r0, r0, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 3e8194 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -372454,54 +372454,54 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 3e8198 │ │ │ │ ldr r1, [pc, #156] @ 3e819c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #136] @ 3e81a0 │ │ │ │ ldr r1, [pc, #136] @ 3e81a4 │ │ │ │ add r5, r5, #32 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #100] @ 3e81a8 │ │ │ │ ldr r1, [pc, #100] @ 3e81ac │ │ │ │ add ip, pc, ip │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r4, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #64] @ 3e81b0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq ip, [r5], r0 │ │ │ │ - @ instruction: 0x007cbd9c │ │ │ │ - ldrsheq sl, [pc], #-212 @ │ │ │ │ - ldrsheq ip, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq ip, sp, r4, lsl #14 │ │ │ │ - ldrsbeq r9, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + addseq fp, r5, r0, ror lr │ │ │ │ + rsbseq fp, ip, ip, asr fp │ │ │ │ + ldrheq sl, [pc], #-180 @ │ │ │ │ + ldrheq ip, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq ip, sp, r4, asr #9 │ │ │ │ + @ instruction: 0x007e9890 │ │ │ │ rscseq r5, lr, r0, lsr #6 │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -372536,24 +372536,24 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 3e82d0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 926228 │ │ │ │ + bl 925fe8 │ │ │ │ ldr ip, [pc, #124] @ 3e82d4 │ │ │ │ ldr r2, [pc, #124] @ 3e82d8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #8 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #96] @ 3e82dc │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -372569,17 +372569,17 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r9, [lr], #-152 @ 0xffffff68 @ │ │ │ │ - addseq fp, r5, r0, asr #30 │ │ │ │ - rsbseq ip, sp, r8, lsr #11 │ │ │ │ + @ instruction: 0x007e9798 │ │ │ │ + addseq fp, r5, r0, lsl #26 │ │ │ │ + rsbseq ip, sp, r8, ror #6 │ │ │ │ rscseq r7, r0, r8, asr r4 │ │ │ │ │ │ │ │ 003e82e0 : │ │ │ │ strb r1, [r0, #96] @ 0x60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -372617,23 +372617,23 @@ │ │ │ │ ldr r8, [pc, #180] @ 3e8418 │ │ │ │ mov r3, #23 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r5, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add ip, sl, #60 @ 0x3c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ eor r0, r0, #1 │ │ │ │ @@ -372655,17 +372655,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq fp, r5, ip, asr #28 │ │ │ │ - ldrheq ip, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq ip, sp, r4, asr #9 │ │ │ │ + addseq fp, r5, ip, lsl #24 │ │ │ │ + rsbseq ip, sp, ip, ror r2 │ │ │ │ + rsbseq ip, sp, r4, lsl #5 │ │ │ │ │ │ │ │ 003e841c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372716,15 +372716,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 27cec8 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b b880ec │ │ │ │ + b b87eac │ │ │ │ │ │ │ │ 003e84f8 : │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ @@ -372749,15 +372749,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 27cec8 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b b880ec │ │ │ │ + b b87eac │ │ │ │ │ │ │ │ 003e8574 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #484] @ 3e8770 │ │ │ │ @@ -372782,20 +372782,20 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #60 @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e8634 │ │ │ │ ldr r2, [pc, #364] @ 3e8788 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -372857,51 +372857,51 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #120] @ 3e879c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3e87a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 3e8628 │ │ │ │ ldr r1, [pc, #76] @ 3e87a4 │ │ │ │ ldr r0, [pc, #76] @ 3e87a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 3e8628 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, ror r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r0, ror #16 │ │ │ │ - @ instruction: 0x0095bbd0 │ │ │ │ - rsbseq ip, sp, r4, asr #4 │ │ │ │ - rsbseq ip, sp, r8, asr r2 │ │ │ │ + umullseq fp, r5, r0, r9 │ │ │ │ + rsbseq ip, sp, r4 │ │ │ │ + rsbseq ip, sp, r8, lsl r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r2, r4, r7, r0 │ │ │ │ @ instruction: 0x000012b0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrdeq lr, [lr], r0 │ │ │ │ - rsbseq sp, lr, ip, ror r7 │ │ │ │ - umulleq lr, lr, ip, pc @ │ │ │ │ - rsbseq sp, lr, r8, lsl #15 │ │ │ │ + umulleq lr, lr, r0, sp @ │ │ │ │ + rsbseq sp, lr, ip, lsr r5 │ │ │ │ + addeq lr, lr, ip, asr sp │ │ │ │ + rsbseq sp, lr, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #568] @ 3e8a00 │ │ │ │ ldr r3, [pc, #568] @ 3e8a04 │ │ │ │ @@ -372948,20 +372948,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e899c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e8954 │ │ │ │ ldr r6, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e8870 │ │ │ │ ldr r2, [pc, #364] @ 3e8a20 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -372987,25 +372987,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 3e8a30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 3e884c │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [pc, #212] @ 3e8a34 │ │ │ │ ldr r3, [pc, #160] @ 3e8a04 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -373039,33 +373039,33 @@ │ │ │ │ movne r6, #1 │ │ │ │ bne 3e880c │ │ │ │ mov r5, #1 │ │ │ │ b 3e8958 │ │ │ │ ldr r0, [pc, #76] @ 3e8a38 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 3e884c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, lsr r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r8, lsl #12 │ │ │ │ - rsbseq sp, lr, r0, ror #13 │ │ │ │ - umullseq ip, r0, r8, r0 │ │ │ │ - addseq fp, r5, ip, ror #18 │ │ │ │ - ldrsbeq fp, [sp], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq fp, sp, ip, ror #31 │ │ │ │ + rsbseq sp, lr, r0, lsr #9 │ │ │ │ + addseq fp, r0, r8, asr lr │ │ │ │ + addseq fp, r5, ip, lsr #14 │ │ │ │ + @ instruction: 0x007dbd98 │ │ │ │ + rsbseq fp, sp, ip, lsr #27 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x000012b0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sp, lr, r8, ror r5 │ │ │ │ + rsbseq sp, lr, r8, lsr r3 │ │ │ │ smlatbeq r2, r4, r4, r0 │ │ │ │ - ldrsheq sp, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrheq sp, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ │ │ │ │ 003e8a3c : │ │ │ │ eor r2, r2, #1 │ │ │ │ b 3e87ac │ │ │ │ │ │ │ │ 003e8a44 : │ │ │ │ mov r2, #0 │ │ │ │ @@ -373104,20 +373104,20 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r6, #0 │ │ │ │ beq 3e8b30 │ │ │ │ ldr r3, [pc, #336] @ 3e8c50 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ @@ -373174,48 +373174,48 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3e8c64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e8b0c │ │ │ │ mov r0, r4 │ │ │ │ b 3e8b48 │ │ │ │ ldr r0, [pc, #68] @ 3e8c68 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e8b0c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01020390 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r2, r8, ror r3 │ │ │ │ - addseq fp, r5, ip, ror #13 │ │ │ │ - rsbseq fp, sp, r0, ror #26 │ │ │ │ - rsbseq fp, sp, r4, ror sp │ │ │ │ + addseq fp, r5, ip, lsr #9 │ │ │ │ + rsbseq fp, sp, r0, lsr #22 │ │ │ │ + rsbseq fp, sp, r4, lsr fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010202b4 │ │ │ │ andeq r6, r0, r8, lsl #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sp, lr, r4, lsl #6 │ │ │ │ - rsbseq sp, lr, ip, lsl r3 │ │ │ │ + rsbseq sp, lr, r4, asr #1 │ │ │ │ + ldrsbeq sp, [lr], #-12 @ │ │ │ │ │ │ │ │ 003e8c6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -373226,25 +373226,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #340] @ 3e8e0c │ │ │ │ ldr r2, [pc, #340] @ 3e8e10 │ │ │ │ ldr r1, [pc, #340] @ 3e8e14 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r6, [pc, #312] @ 3e8e18 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e8df8 │ │ │ │ ldr r2, [pc, #296] @ 3e8e1c │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -373291,48 +373291,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 3e8e30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 3e8d00 │ │ │ │ ldr r0, [pc, #80] @ 3e8e34 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 3e8d00 │ │ │ │ mvn r0, #0 │ │ │ │ b 3e8d10 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r2, r8, ror r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x0095b4dc │ │ │ │ - rsbseq fp, sp, r8, asr #22 │ │ │ │ - rsbseq fp, sp, ip, asr fp │ │ │ │ + umullseq fp, r5, ip, r2 │ │ │ │ + rsbseq fp, sp, r8, lsl #18 │ │ │ │ + rsbseq fp, sp, ip, lsl r9 │ │ │ │ tsteq r2, r8, lsr #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq r2, ip, r0, r0 │ │ │ │ @ instruction: 0x000032b4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sp, lr, r0, lsr #3 │ │ │ │ - rsbseq sp, lr, r8, asr #3 │ │ │ │ + rsbseq ip, lr, r0, ror #30 │ │ │ │ + rsbseq ip, lr, r8, lsl #31 │ │ │ │ │ │ │ │ 003e8e38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #388] @ 3e8fd4 │ │ │ │ @@ -373366,25 +373366,25 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #260] @ 3e8fe4 │ │ │ │ ldr r2, [pc, #260] @ 3e8fe8 │ │ │ │ ldr r1, [pc, #260] @ 3e8fec │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e8e8c │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r7, [r2] │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ @@ -373413,44 +373413,44 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3e9000 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e8e90 │ │ │ │ ldr r0, [pc, #68] @ 3e9004 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3e8e90 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0101ffb4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0101ff9c │ │ │ │ tstpeq r1, ip, ror #30 @ p-variant is OBSOLETE │ │ │ │ - @ instruction: 0x0095b2b4 │ │ │ │ - rsbseq fp, sp, r0, lsr #18 │ │ │ │ - rsbseq fp, sp, r4, lsr r9 │ │ │ │ + addseq fp, r5, r4, ror r0 │ │ │ │ + rsbseq fp, sp, r0, ror #13 │ │ │ │ + ldrsheq fp, [sp], #-100 @ 0xffffff9c @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sp, lr, r8, lsr r0 │ │ │ │ - rsbseq sp, lr, ip, asr r0 │ │ │ │ + ldrsheq ip, [lr], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq ip, lr, ip, lsl lr │ │ │ │ │ │ │ │ 003e9008 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #412] @ 3e91bc │ │ │ │ @@ -373470,20 +373470,20 @@ │ │ │ │ ldr r8, [pc, #372] @ 3e91cc │ │ │ │ ldr r7, [pc, #372] @ 3e91d0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e90b4 │ │ │ │ ldr r2, [pc, #312] @ 3e91d4 │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r2, [r9, r2] │ │ │ │ @@ -373530,53 +373530,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #128] @ 3e91e8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 3e91ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 3e90ac │ │ │ │ ldr r1, [pc, #84] @ 3e91f0 │ │ │ │ ldr r0, [pc, #84] @ 3e91f4 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 3e90ac │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatteq r1, r4, sp, pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r1, ip, sp, pc @ │ │ │ │ - addseq fp, r5, r0, asr #2 │ │ │ │ - ldrheq fp, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq fp, sp, r8, asr #15 │ │ │ │ + addseq sl, r5, r0, lsl #30 │ │ │ │ + rsbseq fp, sp, r4, ror r5 │ │ │ │ + rsbseq fp, sp, r8, lsl #11 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tstpeq r1, ip, lsr sp @ p-variant is OBSOLETE │ │ │ │ @ instruction: 0x000012b0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq r7, lr, ip, lsr #25 │ │ │ │ - rsbseq ip, lr, ip, lsr sp │ │ │ │ - addeq r7, lr, r0, ror ip │ │ │ │ - rsbseq ip, lr, r4, asr #26 │ │ │ │ + addeq r7, lr, ip, ror #20 │ │ │ │ + ldrsheq ip, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + addeq r7, lr, r0, lsr sl │ │ │ │ + rsbseq ip, lr, r4, lsl #22 │ │ │ │ │ │ │ │ 003e91f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #328] @ 3e9358 │ │ │ │ @@ -373605,15 +373605,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3e9354 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b b880ec │ │ │ │ + b b87eac │ │ │ │ ldr r2, [pc, #224] @ 3e936c │ │ │ │ ldr r3, [pc, #204] @ 3e935c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -373644,147 +373644,147 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3e937c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 3e9254 │ │ │ │ ldr r0, [pc, #56] @ 3e9380 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 3e9254 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [r1, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq pc, [r1, -r8] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq r1, r8, fp, pc @ │ │ │ │ tstpeq r1, r8, ror fp @ p-variant is OBSOLETE │ │ │ │ andeq r4, r0, ip, asr lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, lr, r4, lsl sp │ │ │ │ - rsbseq ip, lr, r8, lsl sp │ │ │ │ + ldrsbeq ip, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + ldrsbeq ip, [lr], #-168 @ 0xffffff58 @ │ │ │ │ │ │ │ │ 003e9384 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 929638 │ │ │ │ + bl 9293f8 │ │ │ │ ldr r1, [pc, #84] @ 3e93fc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927af0 │ │ │ │ + bl 9278b0 │ │ │ │ ldr ip, [pc, #68] @ 3e9400 │ │ │ │ ldr r2, [pc, #68] @ 3e9404 │ │ │ │ ldr r1, [pc, #68] @ 3e9408 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq r5, [r7], r8 │ │ │ │ - @ instruction: 0x0095add8 │ │ │ │ - rsbseq fp, sp, r8, asr #8 │ │ │ │ - rsbseq fp, sp, ip, asr r4 │ │ │ │ + umulleq r5, r7, r8, ip │ │ │ │ + umullseq sl, r5, r8, fp │ │ │ │ + rsbseq fp, sp, r8, lsl #4 │ │ │ │ + rsbseq fp, sp, ip, lsl r2 │ │ │ │ │ │ │ │ 003e940c : │ │ │ │ - b 929acc │ │ │ │ + b 92988c │ │ │ │ │ │ │ │ 003e9410 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 929638 │ │ │ │ + bl 9293f8 │ │ │ │ ldr r1, [pc, #124] @ 3e94b8 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #116] @ 3e94bc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 927af0 │ │ │ │ + bl 9278b0 │ │ │ │ ldr ip, [pc, #104] @ 3e94c0 │ │ │ │ ldr r2, [pc, #104] @ 3e94c4 │ │ │ │ ldr r1, [pc, #104] @ 3e94c8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #72] @ 3e94cc │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 929acc │ │ │ │ + bl 92988c │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addeq r5, r7, r4, asr #28 │ │ │ │ + addeq r5, r7, r4, lsl #24 │ │ │ │ smlabteq r1, r0, r9, pc @ │ │ │ │ - addseq sl, r5, ip, lsr sp │ │ │ │ - rsbseq fp, sp, r8, lsr #7 │ │ │ │ - ldrheq fp, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0x0095aafc │ │ │ │ + rsbseq fp, sp, r8, ror #2 │ │ │ │ + rsbseq fp, sp, r8, ror r1 │ │ │ │ strdeq r6, [r0], -ip │ │ │ │ ldr r0, [pc, #4] @ 3e94dc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ ldrsbeq r6, [r0], #32 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3e955c │ │ │ │ ldr r2, [pc, #100] @ 3e9560 │ │ │ │ ldr r1, [pc, #100] @ 3e9564 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #72] @ 3e9568 │ │ │ │ ldr r2, [pc, #72] @ 3e956c │ │ │ │ ldr r3, [pc, #72] @ 3e9570 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #104] @ 0x68 │ │ │ │ @@ -373794,17 +373794,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0095acf0 │ │ │ │ - rsbseq fp, sp, ip, lsl #6 │ │ │ │ - rsbseq fp, sp, r0, lsr #6 │ │ │ │ + @ instruction: 0x0095aab0 │ │ │ │ + rsbseq fp, sp, ip, asr #1 │ │ │ │ + rsbseq fp, sp, r0, ror #1 │ │ │ │ andeq r0, r0, r4, asr #6 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -373816,37 +373816,37 @@ │ │ │ │ add r3, r4, #16 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [pc, #184] @ 3e9678 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #32 │ │ │ │ add r4, r4, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne 3e9608 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e964c │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 934514 │ │ │ │ + bl 9342d4 │ │ │ │ ldr ip, [pc, #100] @ 3e967c │ │ │ │ ldr r2, [pc, #100] @ 3e9680 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r8, ip] │ │ │ │ @@ -373862,20 +373862,20 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq sl, r5, r0, ror #24 │ │ │ │ - ldrsheq ip, [lr], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq ip, lr, ip, lsl #22 │ │ │ │ + addseq sl, r5, r0, lsr #20 │ │ │ │ + ldrheq ip, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq ip, lr, ip, asr #17 │ │ │ │ tstpeq r1, r8, asr #16 @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - rsbseq ip, lr, r0, lsr #21 │ │ │ │ + rsbseq ip, lr, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #292] @ 3e97c0 │ │ │ │ ldr r2, [pc, #292] @ 3e97c4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -373883,15 +373883,15 @@ │ │ │ │ ldr r1, [pc, #284] @ 3e97c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #256] @ 3e97cc │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ cmp r7, #1 │ │ │ │ bne 3e9718 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -373905,15 +373905,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 934514 │ │ │ │ + bl 9342d4 │ │ │ │ ldr ip, [pc, #172] @ 3e97d0 │ │ │ │ ldr r2, [pc, #172] @ 3e97d4 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -373927,15 +373927,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 934514 │ │ │ │ + bl 9342d4 │ │ │ │ ldr r1, [pc, #84] @ 3e97d0 │ │ │ │ ldr r2, [pc, #88] @ 3e97d8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r7 │ │ │ │ @@ -373947,38 +373947,38 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq sl, r5, r4, asr fp │ │ │ │ - ldrsbeq ip, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - ldrsheq ip, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + addseq sl, r5, r4, lsl r9 │ │ │ │ + @ instruction: 0x007ec79c │ │ │ │ + ldrheq ip, [lr], #-120 @ 0xffffff88 @ │ │ │ │ tstpeq r1, ip, lsr r7 @ p-variant is OBSOLETE │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - rsbseq ip, lr, ip, ror #19 │ │ │ │ - rsbseq ip, lr, r0, ror r9 │ │ │ │ + rsbseq ip, lr, ip, lsr #15 │ │ │ │ + rsbseq ip, lr, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #100] @ 3e9864 │ │ │ │ ldr r2, [pc, #100] @ 3e9868 │ │ │ │ ldr r1, [pc, #100] @ 3e986c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e9844 │ │ │ │ add r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ ldrb r2, [r4, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -373988,17 +373988,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, r5, ip, ror #19 │ │ │ │ - rsbseq ip, lr, ip, ror r8 │ │ │ │ - @ instruction: 0x007ec898 │ │ │ │ + addseq sl, r5, ip, lsr #15 │ │ │ │ + rsbseq ip, lr, ip, lsr r6 │ │ │ │ + rsbseq ip, lr, r8, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #620] @ 3e9af4 │ │ │ │ ldr r2, [pc, #620] @ 3e9af8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -374006,15 +374006,15 @@ │ │ │ │ ldr r1, [pc, #612] @ 3e9afc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #584] @ 3e9b00 │ │ │ │ ldr r6, [pc, #584] @ 3e9b04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 3e99ec │ │ │ │ @@ -374022,15 +374022,15 @@ │ │ │ │ add pc, pc, r4, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3e9a60 │ │ │ │ cmp r3, #3 │ │ │ │ beq 3e9970 │ │ │ │ - bl 934514 │ │ │ │ + bl 9342d4 │ │ │ │ ldr r2, [pc, #528] @ 3e9b08 │ │ │ │ ldr ip, [pc, #528] @ 3e9b0c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ ldr ip, [r5, #104] @ 0x68 │ │ │ │ mov r3, r4 │ │ │ │ @@ -374071,15 +374071,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 3e9a54 │ │ │ │ cmp r4, #1 │ │ │ │ bne 3e9a84 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne 3e9a50 │ │ │ │ - bl 934514 │ │ │ │ + bl 9342d4 │ │ │ │ ldr r1, [pc, #336] @ 3e9b0c │ │ │ │ ldr r2, [pc, #336] @ 3e9b10 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r6, r1] │ │ │ │ mov r1, r4 │ │ │ │ @@ -374098,15 +374098,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r4, #1 │ │ │ │ beq 3e9a9c │ │ │ │ cmp r4, #2 │ │ │ │ bne 3e994c │ │ │ │ - bl 934514 │ │ │ │ + bl 9342d4 │ │ │ │ ldr ip, [pc, #228] @ 3e9b0c │ │ │ │ ldr r2, [pc, #232] @ 3e9b14 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r6, ip] │ │ │ │ @@ -374118,62 +374118,62 @@ │ │ │ │ bl 3e97dc │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ b 3e9970 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b 3e9970 │ │ │ │ - bl 934514 │ │ │ │ + bl 9342d4 │ │ │ │ ldr r2, [pc, #160] @ 3e9b18 │ │ │ │ ldr ip, [pc, #144] @ 3e9b0c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 3e9900 │ │ │ │ - bl 934514 │ │ │ │ + bl 9342d4 │ │ │ │ ldr r2, [pc, #140] @ 3e9b1c │ │ │ │ ldr ip, [pc, #120] @ 3e9b0c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r4, r0 │ │ │ │ b 3e9900 │ │ │ │ bl 3e97dc │ │ │ │ b 3e994c │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #112] @ 3e9b20 │ │ │ │ ldr r2, [pc, #112] @ 3e9b24 │ │ │ │ ldr r1, [pc, #112] @ 3e9b28 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3e994c │ │ │ │ sub r1, r4, #2 │ │ │ │ mov r0, r5 │ │ │ │ clz r1, r1 │ │ │ │ lsr r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b 3e994c │ │ │ │ - addseq sl, r5, r8, ror #18 │ │ │ │ - rsbseq ip, lr, ip, ror #15 │ │ │ │ - rsbseq ip, lr, r8, lsl #16 │ │ │ │ - addseq sl, r5, r0, lsr r9 │ │ │ │ + addseq sl, r5, r8, lsr #14 │ │ │ │ + rsbseq ip, lr, ip, lsr #11 │ │ │ │ + rsbseq ip, lr, r8, asr #11 │ │ │ │ + @ instruction: 0x0095a6f0 │ │ │ │ tstpeq r1, r8, asr #10 @ p-variant is OBSOLETE │ │ │ │ - rsbseq ip, lr, r4, lsr r9 │ │ │ │ + ldrsheq ip, [lr], #-100 @ 0xffffff9c @ │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - rsbseq ip, lr, r8, asr #15 │ │ │ │ - rsbseq ip, lr, ip, asr #15 │ │ │ │ - rsbseq ip, lr, ip, asr #13 │ │ │ │ - rsbseq ip, lr, r8, lsr #14 │ │ │ │ - addseq sl, r5, ip, lsr r7 │ │ │ │ - rsbseq ip, lr, ip, asr #11 │ │ │ │ - rsbseq ip, lr, r8, ror #11 │ │ │ │ + rsbseq ip, lr, r8, lsl #11 │ │ │ │ + rsbseq ip, lr, ip, lsl #11 │ │ │ │ + rsbseq ip, lr, ip, lsl #9 │ │ │ │ + rsbseq ip, lr, r8, ror #9 │ │ │ │ + @ instruction: 0x0095a4fc │ │ │ │ + rsbseq ip, lr, ip, lsl #7 │ │ │ │ + rsbseq ip, lr, r8, lsr #7 │ │ │ │ │ │ │ │ 003e9b2c : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -374647,30 +374647,30 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #68] @ 3ea2a0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #364 @ 0x16c │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ ldrheq r5, [r0], #84 @ 0x54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 3ea39c │ │ │ │ ldr r2, [pc, #224] @ 3ea3a0 │ │ │ │ @@ -374678,27 +374678,27 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #192] @ 3ea3a8 │ │ │ │ ldr r1, [pc, #192] @ 3ea3ac │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mvn r4, #0 │ │ │ │ ldr r7, [pc, #168] @ 3ea3b0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #156] @ 3ea3b4 │ │ │ │ ldr r2, [pc, #156] @ 3ea3b8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov ip, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r6, #128 @ 0x80 │ │ │ │ mov lr, #224 @ 0xe0 │ │ │ │ @@ -374726,23 +374726,23 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrheq sl, [r5], r4 │ │ │ │ - rsbseq r9, ip, ip, asr #23 │ │ │ │ - rsbseq r8, pc, r8, lsr #24 │ │ │ │ - rsbseq fp, lr, r4, lsl #31 │ │ │ │ - rsbseq fp, lr, r0, lsr #31 │ │ │ │ + addseq r9, r5, r4, ror lr │ │ │ │ + rsbseq r9, ip, ip, lsl #19 │ │ │ │ + rsbseq r8, pc, r8, ror #19 │ │ │ │ + rsbseq fp, lr, r4, asr #26 │ │ │ │ + rsbseq fp, lr, r0, ror #26 │ │ │ │ @ instruction: 0xffff8010 │ │ │ │ @ instruction: 0xffffff10 │ │ │ │ @ instruction: 0xffffff14 │ │ │ │ - rsbseq fp, lr, ip, ror #30 │ │ │ │ + rsbseq fp, lr, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ sub lr, r2, #12 │ │ │ │ orrs lr, lr, r3 │ │ │ │ ldr lr, [pc, #240] @ 3ea4d0 │ │ │ │ @@ -374771,15 +374771,15 @@ │ │ │ │ ldr r1, [pc, #156] @ 3ea4d8 │ │ │ │ ldr r0, [pc, #156] @ 3ea4dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ea484 │ │ │ │ ldr r0, [r0, #928] @ 0x3a0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -374801,22 +374801,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3ea4e0 │ │ │ │ ldr r0, [pc, #36] @ 3ea4e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #36 @ 0x24 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ea484 │ │ │ │ tsteq r1, r8, lsr #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r9, r5, ip, lsr pc │ │ │ │ - ldrsheq r8, [sp], #-4 @ │ │ │ │ - @ instruction: 0x00959ebc │ │ │ │ - rsbseq r8, sp, r4, ror r0 │ │ │ │ + @ instruction: 0x00959cfc │ │ │ │ + ldrheq r7, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + addseq r9, r5, ip, ror ip │ │ │ │ + rsbseq r7, sp, r4, lsr lr │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ and r1, r1, #15 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ tst r3, #4 │ │ │ │ ldrne r3, [r0, #1116] @ 0x45c │ │ │ │ ldreq r3, [r0, #1128] @ 0x468 │ │ │ │ eorne r1, r3, r1, lsl #19 │ │ │ │ @@ -374851,15 +374851,15 @@ │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r1, [pc, #172] @ 3ea62c │ │ │ │ ldr r0, [pc, #172] @ 3ea630 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ tst r3, #4 │ │ │ │ beq 3ea5d8 │ │ │ │ str r4, [r0, #932] @ 0x3a4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -374887,21 +374887,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3ea638 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ smlabteq r1, r0, r8, lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x00959df8 │ │ │ │ - rsbseq r7, sp, ip, lsr #31 │ │ │ │ - addseq r9, r5, r0, ror sp │ │ │ │ - rsbseq r7, sp, r4, lsr #30 │ │ │ │ + @ instruction: 0x00959bb8 │ │ │ │ + rsbseq r7, sp, ip, ror #26 │ │ │ │ + addseq r9, r5, r0, lsr fp │ │ │ │ + rsbseq r7, sp, r4, ror #25 │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr r0, [r3, #920] @ 0x398 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -374912,91 +374912,91 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r9, r5, r0, lsl sp │ │ │ │ - rsbseq fp, lr, r0, lsl #24 │ │ │ │ - rsbseq fp, lr, ip, lsl ip │ │ │ │ + @ instruction: 0x00959ad0 │ │ │ │ + rsbseq fp, lr, r0, asr #19 │ │ │ │ + ldrsbeq fp, [lr], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3ea720 │ │ │ │ ldr r2, [pc, #76] @ 3ea724 │ │ │ │ ldr r1, [pc, #76] @ 3ea728 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #96 @ 0x60 │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1104 @ 0x450 │ │ │ │ add r0, r0, #4 │ │ │ │ bl 27ea34 │ │ │ │ ldr r0, [r4, #1096] @ 0x448 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 3e8574 │ │ │ │ - addseq r9, r5, r0, lsr #25 │ │ │ │ - rsbseq fp, lr, r8, lsl #23 │ │ │ │ - rsbseq fp, lr, ip, asr #23 │ │ │ │ + addseq r9, r5, r0, ror #20 │ │ │ │ + rsbseq fp, lr, r8, asr #18 │ │ │ │ + rsbseq fp, lr, ip, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3ea7a8 │ │ │ │ ldr r2, [pc, #100] @ 3ea7ac │ │ │ │ ldr r1, [pc, #100] @ 3ea7b0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #72] @ 3ea7b4 │ │ │ │ ldr r3, [pc, #72] @ 3ea7b8 │ │ │ │ ldr r1, [pc, #72] @ 3ea7bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r1, [pc, #44] @ 3ea7c0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 9282c4 │ │ │ │ - addseq r9, r5, ip, lsr #24 │ │ │ │ - rsbseq r9, ip, r4, asr #14 │ │ │ │ - rsbseq r8, pc, r0, lsr #15 │ │ │ │ - rsbseq fp, lr, ip, asr fp │ │ │ │ + b 928084 │ │ │ │ + addseq r9, r5, ip, ror #19 │ │ │ │ + rsbseq r9, ip, r4, lsl #10 │ │ │ │ + rsbseq r8, pc, r0, ror #10 │ │ │ │ + rsbseq fp, lr, ip, lsl r9 │ │ │ │ andeq r0, r0, ip, ror sl │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ rscseq r2, lr, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -375006,25 +375006,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #112] @ 3ea878 │ │ │ │ ldr r1, [pc, #112] @ 3ea87c │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #80] @ 3ea880 │ │ │ │ ldr r2, [pc, #80] @ 3ea884 │ │ │ │ ldr r3, [pc, #80] @ 3ea888 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #56] @ 0x38 │ │ │ │ @@ -375034,20 +375034,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - umullseq r9, r5, r4, fp │ │ │ │ - rsbseq r9, ip, ip, lsr #13 │ │ │ │ - rsbseq r8, pc, r8, lsl #14 │ │ │ │ - rsbseq sl, sp, r4 │ │ │ │ - rsbseq sl, sp, r8, lsl r0 │ │ │ │ - rsbseq fp, lr, r8, lsr #21 │ │ │ │ + addseq r9, r5, r4, asr r9 │ │ │ │ + rsbseq r9, ip, ip, ror #8 │ │ │ │ + rsbseq r8, pc, r8, asr #9 │ │ │ │ + rsbseq r9, sp, r4, asr #27 │ │ │ │ + ldrsbeq r9, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq fp, lr, r8, ror #16 │ │ │ │ andeq r1, r0, r8, lsl #4 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 3ea934 │ │ │ │ @@ -375055,77 +375055,77 @@ │ │ │ │ ldr r1, [pc, #144] @ 3ea93c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #116] @ 3ea940 │ │ │ │ ldr r1, [pc, #116] @ 3ea944 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r1, [pc, #92] @ 3ea948 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r2, [pc, #72] @ 3ea94c │ │ │ │ ldr r3, [pc, #72] @ 3ea950 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r9, r5, ip, asr #21 │ │ │ │ - rsbseq r9, ip, r4, ror #11 │ │ │ │ - rsbseq r8, pc, r0, asr #12 │ │ │ │ + addseq r9, r5, ip, lsl #17 │ │ │ │ + rsbseq r9, ip, r4, lsr #7 │ │ │ │ + rsbseq r8, pc, r0, lsl #8 │ │ │ │ rscseq r4, r0, r0, asr #30 │ │ │ │ @ instruction: 0xfffffd70 │ │ │ │ rscseq r2, lr, ip, lsr #27 │ │ │ │ muleq r0, r4, r3 │ │ │ │ - rsbseq fp, lr, ip, ror #19 │ │ │ │ + rsbseq fp, lr, ip, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 3eaa38 │ │ │ │ ldr r2, [pc, #204] @ 3eaa3c │ │ │ │ ldr r1, [pc, #204] @ 3eaa40 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #172] @ 3eaa44 │ │ │ │ ldr r1, [pc, #172] @ 3eaa48 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #152] @ 3eaa4c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #140] @ 3eaa50 │ │ │ │ ldr r2, [pc, #140] @ 3eaa54 │ │ │ │ add r1, pc, r1 │ │ │ │ mvn lr, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, r0 │ │ │ │ @@ -375149,49 +375149,49 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r9, r5, r4, lsl #20 │ │ │ │ - rsbseq r9, ip, ip, lsl r5 │ │ │ │ - rsbseq r8, pc, r8, ror r5 @ │ │ │ │ - ldrsbeq fp, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - ldrsheq fp, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + addseq r9, r5, r4, asr #15 │ │ │ │ + ldrsbeq r9, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r8, pc, r8, lsr r3 @ │ │ │ │ + @ instruction: 0x007eb694 │ │ │ │ + ldrheq fp, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ @ instruction: 0xffff800e │ │ │ │ @ instruction: 0xfffff870 │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ - rsbseq fp, lr, r0, lsr r9 │ │ │ │ + ldrsheq fp, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 3eab40 │ │ │ │ ldr r2, [pc, #204] @ 3eab44 │ │ │ │ ldr r1, [pc, #204] @ 3eab48 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #172] @ 3eab4c │ │ │ │ ldr r1, [pc, #172] @ 3eab50 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #152] @ 3eab54 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #140] @ 3eab58 │ │ │ │ ldr r2, [pc, #140] @ 3eab5c │ │ │ │ add r1, pc, r1 │ │ │ │ mvn lr, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, r0 │ │ │ │ @@ -375215,50 +375215,50 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009598fc │ │ │ │ - rsbseq r9, ip, r4, lsl r4 │ │ │ │ - rsbseq r8, pc, r0, ror r4 @ │ │ │ │ - rsbseq fp, lr, ip, asr #15 │ │ │ │ - rsbseq fp, lr, r8, ror #15 │ │ │ │ + @ instruction: 0x009596bc │ │ │ │ + ldrsbeq r9, [ip], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r8, pc, r0, lsr r2 @ │ │ │ │ + rsbseq fp, lr, ip, lsl #11 │ │ │ │ + rsbseq fp, lr, r8, lsr #11 │ │ │ │ @ instruction: 0xffff8010 │ │ │ │ @ instruction: 0xfffff768 │ │ │ │ @ instruction: 0xfffff754 │ │ │ │ - rsbseq fp, lr, r4, asr #16 │ │ │ │ + rsbseq fp, lr, r4, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #196] @ 3eac40 │ │ │ │ ldr r2, [pc, #196] @ 3eac44 │ │ │ │ ldr r1, [pc, #196] @ 3eac48 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #164] @ 3eac4c │ │ │ │ ldr r1, [pc, #164] @ 3eac50 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r7, #0 │ │ │ │ ldr r4, [pc, #140] @ 3eac54 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #128] @ 3eac58 │ │ │ │ ldr r2, [pc, #128] @ 3eac5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov lr, #7 │ │ │ │ mov ip, #1 │ │ │ │ @@ -375279,49 +375279,49 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x009597f4 │ │ │ │ - rsbseq r9, ip, ip, lsl #6 │ │ │ │ - rsbseq r8, pc, r8, ror #6 │ │ │ │ - rsbseq fp, lr, r4, asr #13 │ │ │ │ - rsbseq fp, lr, r0, ror #13 │ │ │ │ + @ instruction: 0x009595b4 │ │ │ │ + rsbseq r9, ip, ip, asr #1 │ │ │ │ + rsbseq r8, pc, r8, lsr #2 │ │ │ │ + rsbseq fp, lr, r4, lsl #9 │ │ │ │ + rsbseq fp, lr, r0, lsr #9 │ │ │ │ andeq r4, r0, lr │ │ │ │ @ instruction: 0xfffff610 │ │ │ │ @ instruction: 0xfffff618 │ │ │ │ - rsbseq fp, lr, r0, asr r7 │ │ │ │ + rsbseq fp, lr, r0, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 3ead48 │ │ │ │ ldr r2, [pc, #204] @ 3ead4c │ │ │ │ ldr r1, [pc, #204] @ 3ead50 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #172] @ 3ead54 │ │ │ │ ldr r1, [pc, #172] @ 3ead58 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r4, [pc, #152] @ 3ead5c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #140] @ 3ead60 │ │ │ │ ldr r2, [pc, #140] @ 3ead64 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #136] @ 3ead68 │ │ │ │ mov lr, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ @@ -375345,24 +375345,24 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x009596f4 │ │ │ │ - rsbseq r9, ip, ip, lsl #4 │ │ │ │ - rsbseq r8, pc, r8, ror #4 │ │ │ │ - rsbseq fp, lr, r4, asr #11 │ │ │ │ - rsbseq fp, lr, r0, ror #11 │ │ │ │ + @ instruction: 0x009594b4 │ │ │ │ + rsbseq r8, ip, ip, asr #31 │ │ │ │ + rsbseq r8, pc, r8, lsr #32 │ │ │ │ + rsbseq fp, lr, r4, lsl #7 │ │ │ │ + rsbseq fp, lr, r0, lsr #7 │ │ │ │ andeq r4, r0, lr │ │ │ │ @ instruction: 0xfffff960 │ │ │ │ @ instruction: 0xfffff548 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - rsbseq fp, lr, r4, ror r6 │ │ │ │ + rsbseq fp, lr, r4, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ 3eae4c │ │ │ │ ldr r8, [pc, #196] @ 3eae50 │ │ │ │ ldr r6, [pc, #196] @ 3eae54 │ │ │ │ @@ -375372,23 +375372,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eae2c │ │ │ │ ldr r9, [pc, #108] @ 3eae58 │ │ │ │ ldr r8, [pc, #108] @ 3eae5c │ │ │ │ mov r6, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -375396,33 +375396,33 @@ │ │ │ │ add r4, r4, #3152 @ 0xc50 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #1264 @ 0x4f0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #1264 @ 0x4f0 │ │ │ │ bgt 3eae00 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r9, r5, ip, ror #11 │ │ │ │ - ldrsbeq fp, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrsheq fp, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbseq fp, lr, ip, lsl #11 │ │ │ │ - rsbseq fp, lr, r8, asr #9 │ │ │ │ + addseq r9, r5, ip, lsr #7 │ │ │ │ + @ instruction: 0x007eb29c │ │ │ │ + ldrheq fp, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq fp, lr, ip, asr #6 │ │ │ │ + rsbseq fp, lr, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r7, [r0, #752] @ 0x2f0 │ │ │ │ ldr r2, [pc, #840] @ 3eb1c4 │ │ │ │ ldr r3, [r7, #928] @ 0x3a0 │ │ │ │ @@ -375450,27 +375450,27 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [fp, #-8] │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl b7b198 │ │ │ │ + bl b7af58 │ │ │ │ ldr sl, [pc, #724] @ 3eb1cc │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 3eaf20 │ │ │ │ ldr r3, [pc, #700] @ 3eb1d0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ add r7, r7, #20480 @ 0x5000 │ │ │ │ ldr r7, [r7, #2916] @ 0xb64 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r3, sp, #12 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ mov r2, #0 │ │ │ │ @@ -375480,15 +375480,15 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ - bl 8eb4ec │ │ │ │ + bl 8eb2ac │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ sub r2, r0, #1 │ │ │ │ orrs r2, r2, r1 │ │ │ │ beq 3eb08c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ @@ -375499,17 +375499,17 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldrd r6, [sp, #64] @ 0x40 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r6, #1 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 8ef27c │ │ │ │ + bl 8ef03c │ │ │ │ mov r7, r0 │ │ │ │ - bl b7b198 │ │ │ │ + bl b7af58 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3eb1a0 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -375540,68 +375540,68 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ str r5, [r6] │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eafdc │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #348] @ 3eb1d8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ce24 │ │ │ │ + bl b6cbe4 │ │ │ │ b 3eafdc │ │ │ │ ldrb r2, [r3, #25] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3eb114 │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3eb114 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ - bl 8ee99c │ │ │ │ + bl 8ee75c │ │ │ │ ldrb r3, [r0] │ │ │ │ strb r3, [r6] │ │ │ │ - bl b7b198 │ │ │ │ + bl b7af58 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3eb1a0 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 3eafe4 │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ str r5, [r6] │ │ │ │ - bl bb3b94 │ │ │ │ + bl bb3954 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eafe4 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #212] @ 3eb1d8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ - bl b6ce24 │ │ │ │ + bl b6cbe4 │ │ │ │ b 3eafe4 │ │ │ │ ldrb r2, [r3, #21] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3eaf7c │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 8dfc78 │ │ │ │ + bl 8dfa38 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ ldrdne r0, [sp, #56] @ 0x38 │ │ │ │ beq 3eb0a4 │ │ │ │ b 3eaf7c │ │ │ │ ldr r3, [pc, #148] @ 3eb1dc │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -375621,15 +375621,15 @@ │ │ │ │ ldr r0, [pc, #100] @ 3eb1e8 │ │ │ │ ldrd r2, [fp, #-8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #168 @ 0xa8 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 3eb1ec │ │ │ │ ldr r1, [pc, #68] @ 3eb1f0 │ │ │ │ ldr r0, [pc, #68] @ 3eb1f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -375640,19 +375640,19 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, lsl pc │ │ │ │ andeq r5, r0, r4, lsr r5 │ │ │ │ smlatteq r1, ip, sp, sp │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlatbeq r1, r8, ip, sp │ │ │ │ - @ instruction: 0x009591f4 │ │ │ │ - ldrsheq fp, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ - addseq r9, r5, ip, asr #3 │ │ │ │ - ldrsbeq r2, [sp], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r2, sp, ip, ror #13 │ │ │ │ + @ instruction: 0x00958fb4 │ │ │ │ + ldrheq sl, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + addseq r8, r5, ip, lsl #31 │ │ │ │ + @ instruction: 0x007d2498 │ │ │ │ + rsbseq r2, sp, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #452] @ 3eb3d4 │ │ │ │ ldr r9, [pc, #452] @ 3eb3d8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -375662,51 +375662,51 @@ │ │ │ │ add r3, r5, #96 @ 0x60 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r1, [r0, #1100] @ 0x44c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #400] @ 3eb3e0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cc28 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #388] @ 3eb3e4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 27cc28 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3eb3a8 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r1, [pc, #356] @ 3eb3e8 │ │ │ │ add ip, r5, #128 @ 0x80 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r9, [pc, #332] @ 3eb3ec │ │ │ │ ldr r8, [pc, #332] @ 3eb3f0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #212 @ 0xd4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ ldr fp, [pc, #304] @ 3eb3f4 │ │ │ │ add fp, pc, fp │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r4, #1104 @ 0x450 │ │ │ │ bl 3812a8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 3e8224 │ │ │ │ ldr r1, [pc, #268] @ 3eb3f8 │ │ │ │ mov r2, #255 @ 0xff │ │ │ │ @@ -375720,39 +375720,39 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 3813a8 │ │ │ │ ldrd r0, [sl, #120] @ 0x78 │ │ │ │ add r2, fp, #516 @ 0x204 │ │ │ │ add sl, r4, #928 @ 0x3a0 │ │ │ │ ldr fp, [sp, #20] │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str fp, [sp] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, sl │ │ │ │ bl 3813a8 │ │ │ │ mov r0, fp │ │ │ │ bl 27cec8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -375761,29 +375761,29 @@ │ │ │ │ ldr r1, [pc, #76] @ 3eb400 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r5, #188 @ 0xbc │ │ │ │ ldr r2, [pc, #60] @ 3eb404 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b 3eb394 │ │ │ │ - addseq r9, r5, r8, ror #2 │ │ │ │ - rsbseq fp, lr, r0, asr r0 │ │ │ │ - @ instruction: 0x007eb090 │ │ │ │ - rsbseq fp, lr, r4, asr r1 │ │ │ │ - rsbseq fp, lr, r4, asr r1 │ │ │ │ - rsbseq fp, lr, r8 │ │ │ │ - rsbseq r6, sp, ip, lsl #11 │ │ │ │ - rsbseq r6, sp, r0, lsr #11 │ │ │ │ + addseq r8, r5, r8, lsr #30 │ │ │ │ + rsbseq sl, lr, r0, lsl lr │ │ │ │ + rsbseq sl, lr, r0, asr lr │ │ │ │ + rsbseq sl, lr, r4, lsl pc │ │ │ │ + rsbseq sl, lr, r4, lsl pc │ │ │ │ + rsbseq sl, lr, r8, asr #27 │ │ │ │ + rsbseq r6, sp, ip, asr #6 │ │ │ │ + rsbseq r6, sp, r0, ror #6 │ │ │ │ rscseq r4, r0, ip, asr #10 │ │ │ │ - rsbseq fp, lr, r0, lsl r1 │ │ │ │ - rsbseq fp, lr, r0, lsr #32 │ │ │ │ - ldrsheq sl, [lr], #-248 @ 0xffffff08 @ │ │ │ │ + ldrsbeq sl, [lr], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq sl, lr, r0, ror #27 │ │ │ │ + ldrheq sl, [lr], #-216 @ 0xffffff28 @ │ │ │ │ muleq r0, r3, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #888] @ 3eb798 │ │ │ │ ldr r3, [pc, #888] @ 3eb79c │ │ │ │ @@ -375791,25 +375791,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #852] @ 3eb7a0 │ │ │ │ ldr r2, [pc, #852] @ 3eb7a4 │ │ │ │ ldr r1, [pc, #852] @ 3eb7a8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r7, [pc, #824] @ 3eb7ac │ │ │ │ ldr r3, [pc, #824] @ 3eb7b0 │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r2, #928] @ 0x3a0 │ │ │ │ ldr lr, [r4, #1124] @ 0x464 │ │ │ │ @@ -375844,15 +375844,15 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3eb664 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldr r2, [pc, #664] @ 3eb7b8 │ │ │ │ ldr r3, [pc, #632] @ 3eb79c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -375986,64 +375986,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 3eb808 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3eb638 │ │ │ │ ldr r1, [pc, #148] @ 3eb80c │ │ │ │ mov r8, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3eb5a4 │ │ │ │ ldr r0, [pc, #136] @ 3eb810 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3eb638 │ │ │ │ smlatteq r1, r4, r9, sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r8, r5, r8, lsr #30 │ │ │ │ - rsbseq sl, lr, ip, lsl lr │ │ │ │ - rsbseq sl, lr, r4, lsr lr │ │ │ │ + addseq r8, r5, r8, ror #25 │ │ │ │ + ldrsbeq sl, [lr], #-188 @ 0xffffff44 @ │ │ │ │ + ldrsheq sl, [lr], #-180 @ 0xffffff4c @ │ │ │ │ smlabbeq r1, ip, r9, sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, r8, lsl r9 │ │ │ │ smlatteq r1, r4, r8, sp │ │ │ │ andeq r1, r0, r0, lsr #12 │ │ │ │ - addeq r3, sl, r0, lsr r0 │ │ │ │ - rsbseq sl, lr, r4, ror #28 │ │ │ │ - rsbseq sl, lr, ip, asr lr │ │ │ │ - rsbseq sl, lr, r4, asr lr │ │ │ │ - rsbseq sl, lr, ip, asr #28 │ │ │ │ - rsbseq sl, lr, ip, asr #28 │ │ │ │ - rsbseq sl, lr, r4, asr #28 │ │ │ │ - rsbseq fp, lr, r8, ror #2 │ │ │ │ - addeq r2, sl, r8, lsr pc │ │ │ │ - addeq r2, sl, ip, lsr #30 │ │ │ │ - addeq r2, sl, r0, lsr #30 │ │ │ │ - addeq r2, sl, r4, lsl pc │ │ │ │ - addeq r2, sl, r8, lsl #30 │ │ │ │ - strdeq r2, [sl], ip │ │ │ │ strdeq r2, [sl], r0 │ │ │ │ - addeq r2, sl, r0, ror #29 │ │ │ │ + rsbseq sl, lr, r4, lsr #24 │ │ │ │ + rsbseq sl, lr, ip, lsl ip │ │ │ │ + rsbseq sl, lr, r4, lsl ip │ │ │ │ + rsbseq sl, lr, ip, lsl #24 │ │ │ │ + rsbseq sl, lr, ip, lsl #24 │ │ │ │ + rsbseq sl, lr, r4, lsl #24 │ │ │ │ + rsbseq sl, lr, r8, lsr #30 │ │ │ │ + strdeq r2, [sl], r8 │ │ │ │ + addeq r2, sl, ip, ror #25 │ │ │ │ + addeq r2, sl, r0, ror #25 │ │ │ │ + ldrdeq r2, [sl], r4 │ │ │ │ + addeq r2, sl, r8, asr #25 │ │ │ │ + @ instruction: 0x008a2cbc │ │ │ │ + @ instruction: 0x008a2cb0 │ │ │ │ + addeq r2, sl, r0, lsr #25 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsheq sl, [lr], #-196 @ 0xffffff3c @ │ │ │ │ - @ instruction: 0x007eac98 │ │ │ │ - rsbseq sl, lr, r4, lsl sp │ │ │ │ + ldrheq sl, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq sl, lr, r8, asr sl │ │ │ │ + ldrsbeq sl, [lr], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #484] @ 3eba10 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -376058,25 +376058,25 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #444] @ 3eba20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ - bl 929b8c │ │ │ │ + bl 9304dc │ │ │ │ + bl 92994c │ │ │ │ ldr r2, [pc, #424] @ 3eba24 │ │ │ │ ldr r1, [pc, #424] @ 3eba28 │ │ │ │ add ip, r6, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #752] @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3, #928] @ 0x3a0 │ │ │ │ tst r2, #4 │ │ │ │ bne 3eb8fc │ │ │ │ ldr r2, [r0, #1140] @ 0x474 │ │ │ │ ldr r3, [r0, #1124] @ 0x464 │ │ │ │ @@ -376114,15 +376114,15 @@ │ │ │ │ add r1, sp, #27 │ │ │ │ mov r3, r9 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ strb r5, [sp, #27] │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 8ef818 │ │ │ │ + bl 8ef5d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3eb9f4 │ │ │ │ ldr r3, [r4, #1256] @ 0x4e8 │ │ │ │ ldr r0, [r4, #1184] @ 0x4a0 │ │ │ │ ldr r2, [pc, #200] @ 3eba30 │ │ │ │ adds r3, r3, #1 │ │ │ │ str r3, [r4, #1256] @ 0x4e8 │ │ │ │ @@ -376163,27 +376163,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 3eba3c │ │ │ │ ldr r0, [pc, #64] @ 3eba40 │ │ │ │ ldr r2, [pc, #64] @ 3eba44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #236 @ 0xec │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r8, r5, ip, asr #22 │ │ │ │ + addseq r8, r5, ip, lsl #18 │ │ │ │ smlabteq r1, r0, r5, sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r8, ip, r8, lsr r6 │ │ │ │ - @ instruction: 0x007f7690 │ │ │ │ - ldrsheq sl, [lr], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq sl, lr, r4, lsr sl │ │ │ │ + ldrsheq r8, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbseq r7, pc, r0, asr r4 @ │ │ │ │ + ldrheq sl, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + ldrsheq sl, [lr], #-116 @ 0xffffff8c @ │ │ │ │ tsteq r1, r4, lsr r5 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ svcne 0x00ff0000 │ │ │ │ tsteq r1, r0, asr r4 │ │ │ │ - ldrheq sl, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - ldrsbeq sl, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq sl, lr, ip, ror r7 │ │ │ │ + @ instruction: 0x007ea890 │ │ │ │ andeq r0, r0, r5, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #532] @ 3ebc74 │ │ │ │ ldr r2, [pc, #532] @ 3ebc78 │ │ │ │ @@ -376192,28 +376192,28 @@ │ │ │ │ ldr r1, [pc, #524] @ 3ebc7c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #228 @ 0xe4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ - bl 929b8c │ │ │ │ + bl 9304dc │ │ │ │ + bl 92994c │ │ │ │ ldr r8, [pc, #492] @ 3ebc80 │ │ │ │ ldr r1, [pc, #492] @ 3ebc84 │ │ │ │ add ip, r6, #96 @ 0x60 │ │ │ │ add r8, pc, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #243 @ 0xf3 │ │ │ │ mov r2, r8 │ │ │ │ ldr r7, [pc, #472] @ 3ebc88 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #928] @ 0x3a0 │ │ │ │ lsr r3, r3, #2 │ │ │ │ ands r1, r3, #1 │ │ │ │ bne 3ebb18 │ │ │ │ cmp r5, #2 │ │ │ │ @@ -376258,37 +376258,37 @@ │ │ │ │ bl 3ea4e8 │ │ │ │ b 3ebaf4 │ │ │ │ ldr r3, [r0, #1144] @ 0x478 │ │ │ │ mov r0, r2 │ │ │ │ orr r3, r3, #65536 @ 0x10000 │ │ │ │ orr r3, r3, #148 @ 0x94 │ │ │ │ str r3, [r4, #1144] @ 0x478 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r1, [pc, #248] @ 3ebc90 │ │ │ │ add r6, r6, #128 @ 0x80 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [r4, #1144] @ 0x478 │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 3ebafc │ │ │ │ ldr r1, [r4, #752] @ 0x2f0 │ │ │ │ ldrb ip, [r4, #1100] @ 0x44c │ │ │ │ ldr r2, [r1, #924] @ 0x39c │ │ │ │ mov lr, #1 │ │ │ │ orr r2, r2, lr, lsl ip │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r1, #924] @ 0x39c │ │ │ │ ldr r3, [r3, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3ebafc │ │ │ │ ldr r3, [r0, #1148] @ 0x47c │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ beq 3ebc4c │ │ │ │ ldr r2, [r0, #1184] @ 0x4a0 │ │ │ │ ldr r3, [pc, #144] @ 3ebc94 │ │ │ │ ldr r0, [r0, #1152] @ 0x480 │ │ │ │ @@ -376304,37 +376304,37 @@ │ │ │ │ str r3, [r4, #1192] @ 0x4a8 │ │ │ │ bl 3e91f8 │ │ │ │ b 3ebafc │ │ │ │ ldr r0, [pc, #92] @ 3ebc98 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ebb3c │ │ │ │ ldr r3, [pc, #56] @ 3ebc8c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ebb3c │ │ │ │ ldr r0, [pc, #52] @ 3ebc9c │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ebb3c │ │ │ │ - addseq r8, r5, r8, lsl r9 │ │ │ │ - rsbseq r8, ip, r4, lsr #8 │ │ │ │ - rsbseq r7, pc, ip, ror r4 @ │ │ │ │ - ldrsbeq sl, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq sl, lr, r0, lsr #16 │ │ │ │ + @ instruction: 0x009586d8 │ │ │ │ + rsbseq r8, ip, r4, ror #3 │ │ │ │ + rsbseq r7, pc, ip, lsr r2 @ │ │ │ │ + @ instruction: 0x007ea59c │ │ │ │ + rsbseq sl, lr, r0, ror #11 │ │ │ │ tsteq r1, r8, asr r3 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - ldrsheq sl, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + ldrheq sl, [lr], #-68 @ 0xffffffbc @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq sl, lr, r4, lsr r9 │ │ │ │ - rsbseq sl, lr, r0, ror #17 │ │ │ │ + ldrsheq sl, [lr], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq sl, lr, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #800] @ 3ebfd8 │ │ │ │ ldr r2, [pc, #800] @ 3ebfdc │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -376343,35 +376343,35 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r5, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r9, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r6, [pc, #760] @ 3ebfe4 │ │ │ │ ldr r4, [pc, #760] @ 3ebfe8 │ │ │ │ add ip, r5, #84 @ 0x54 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, pc, r4 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, r4 │ │ │ │ add r5, r5, #128 @ 0x80 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r9, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ add r1, r9, #920 @ 0x398 │ │ │ │ ldrb r2, [r0, #101] @ 0x65 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ add r3, r2, r3 │ │ │ │ ldr r5, [r0, #136] @ 0x88 │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -376386,15 +376386,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add r2, r2, #564 @ 0x234 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r9 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ bl 3813a8 │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ebf54 │ │ │ │ ldr r3, [pc, #576] @ 3ebff0 │ │ │ │ @@ -376410,38 +376410,38 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r5, [sp, #32] │ │ │ │ b 3ebe64 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 933684 │ │ │ │ + bl 933444 │ │ │ │ ldr r2, [pc, #512] @ 3ebff8 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3ebe9c │ │ │ │ ldr r1, [pc, #496] @ 3ebffc │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r7 │ │ │ │ bl 381784 │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ beq 3ebe9c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r2, r4, fp │ │ │ │ mul r1, r2, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldrb r2, [r6, #100] @ 0x64 │ │ │ │ adds fp, fp, #1 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r2, fp │ │ │ │ add sl, sl, #1264 @ 0x4f0 │ │ │ │ ble 3ebebc │ │ │ │ ldrb r4, [r6, #108] @ 0x6c │ │ │ │ @@ -376449,15 +376449,15 @@ │ │ │ │ cmp r4, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ movle r4, #5 │ │ │ │ movgt r4, #1 │ │ │ │ - bl 934640 │ │ │ │ + bl 934400 │ │ │ │ ldr r1, [pc, #364] @ 3ec000 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3ebddc │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -376479,15 +376479,15 @@ │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [r6, #128] @ 0x80 │ │ │ │ ldr r3, [r6, #132] @ 0x84 │ │ │ │ adds r2, r4, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, r8 │ │ │ │ add fp, fp, #1264 @ 0x4f0 │ │ │ │ bgt 3ebee8 │ │ │ │ ldrb r3, [r6, #145] @ 0x91 │ │ │ │ @@ -376499,15 +376499,15 @@ │ │ │ │ beq 3ebfa8 │ │ │ │ ldr r2, [pc, #196] @ 3ec004 │ │ │ │ add r0, r9, #23296 @ 0x5b00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 8e5380 │ │ │ │ + b 8e5140 │ │ │ │ ldrb r3, [r6, #146] @ 0x92 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ebf1c │ │ │ │ ldr r2, [pc, #160] @ 3ec008 │ │ │ │ ldr ip, [pc, #160] @ 3ec00c │ │ │ │ ldrd r4, [r6, #120] @ 0x78 │ │ │ │ add r8, r9, #936 @ 0x3a8 │ │ │ │ @@ -376515,49 +376515,49 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #612 @ 0x264 │ │ │ │ mov r1, r9 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldrd r2, [r6, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ b 3ebf1c │ │ │ │ ldr r3, [pc, #96] @ 3ec010 │ │ │ │ ldr ip, [pc, #96] @ 3ec014 │ │ │ │ ldr r1, [pc, #96] @ 3ec018 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 3ec01c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #304 @ 0x130 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 3ebe9c │ │ │ │ - addseq r8, r5, r0, asr #13 │ │ │ │ - rsbseq r5, sp, r0, ror #22 │ │ │ │ - rsbseq r5, sp, r4, ror fp │ │ │ │ - rsbseq sl, lr, r4, lsl #11 │ │ │ │ - rsbseq sl, lr, r0, lsr #11 │ │ │ │ + addseq r8, r5, r0, lsl #9 │ │ │ │ + rsbseq r5, sp, r0, lsr #18 │ │ │ │ + rsbseq r5, sp, r4, lsr r9 │ │ │ │ + rsbseq sl, lr, r4, asr #6 │ │ │ │ + rsbseq sl, lr, r0, ror #6 │ │ │ │ rscseq r3, r0, r0, lsr #21 │ │ │ │ - addseq r8, r5, r8, asr #11 │ │ │ │ - addeq sp, r1, ip, lsr #19 │ │ │ │ - rsbseq r5, sp, r4, lsr sl │ │ │ │ - rsbseq r5, sp, r8, lsr sl │ │ │ │ - rsbseq sl, lr, r0, lsl #14 │ │ │ │ - @ instruction: 0x007ea690 │ │ │ │ + addseq r8, r5, r8, lsl #7 │ │ │ │ + addeq sp, r1, ip, ror #14 │ │ │ │ + ldrsheq r5, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + ldrsheq r5, [sp], #-120 @ 0xffffff88 @ │ │ │ │ + rsbseq sl, lr, r0, asr #9 │ │ │ │ + rsbseq sl, lr, r0, asr r4 │ │ │ │ smlalseq r3, r0, r8, r8 │ │ │ │ - rsbseq sl, lr, r8, lsr #12 │ │ │ │ - addseq r8, r5, r0, asr #7 │ │ │ │ - ldrsheq sl, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsheq sl, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq sl, lr, r8, ror #7 │ │ │ │ + addseq r8, r5, r0, lsl #3 │ │ │ │ + ldrheq sl, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrheq sl, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ @@ -376575,25 +376575,25 @@ │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ ands r5, r1, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ bne 3ec18c │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #1228] @ 3ec558 │ │ │ │ ldr r2, [pc, #1228] @ 3ec55c │ │ │ │ ldr r1, [pc, #1228] @ 3ec560 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ cmp r4, #21 │ │ │ │ add r2, r7, r9, lsl #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ ldr r9, [r2, #1108] @ 0x454 │ │ │ │ bcc 3ec15c │ │ │ │ subs r3, r4, #24 │ │ │ │ sbc r2, r6, #0 │ │ │ │ @@ -376643,24 +376643,24 @@ │ │ │ │ ldr r0, [r7, #1096] @ 0x448 │ │ │ │ bl 3e82f0 │ │ │ │ eor r0, r9, r0, lsl #16 │ │ │ │ and r0, r0, #65536 @ 0x10000 │ │ │ │ eor r9, r9, r0 │ │ │ │ b 3ec104 │ │ │ │ ldr sl, [pc, #992] @ 3ec574 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r2, [pc, #984] @ 3ec578 │ │ │ │ ldr r1, [pc, #984] @ 3ec57c │ │ │ │ add r3, sl, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ cmp r4, #109 @ 0x6d │ │ │ │ add r2, r7, r9, lsl #2 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ ldr r9, [r2, #1108] @ 0x454 │ │ │ │ mov r5, #0 │ │ │ │ bcs 3ec2f8 │ │ │ │ cmp r4, #80 @ 0x50 │ │ │ │ @@ -376708,28 +376708,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3ec58c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ec118 │ │ │ │ subs r2, r4, #80 @ 0x50 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r2 │ │ │ │ ldr r1, [pc, #684] @ 3ec590 │ │ │ │ tst r3, r1 │ │ │ │ bne 3ec394 │ │ │ │ @@ -376762,15 +376762,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ec0fc │ │ │ │ ldr r1, [pc, #568] @ 3ec598 │ │ │ │ ldr r0, [pc, #568] @ 3ec59c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #348 @ 0x15c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ec0fc │ │ │ │ ldrb r3, [r0, #145] @ 0x91 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ec344 │ │ │ │ ldr r9, [r7, #1256] @ 0x4e8 │ │ │ │ mov r5, #0 │ │ │ │ b 3ec104 │ │ │ │ @@ -376783,15 +376783,15 @@ │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3ec30c │ │ │ │ ldr r0, [pc, #484] @ 3ec5a0 │ │ │ │ add r1, sl, #324 @ 0x144 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ec30c │ │ │ │ ldr r3, [pc, #436] @ 3ec584 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ec118 │ │ │ │ ldr r3, [pc, #384] @ 3ec564 │ │ │ │ @@ -376808,37 +376808,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 3ec5a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ec118 │ │ │ │ ldr r1, [pc, #320] @ 3ec5a8 │ │ │ │ ldr r0, [pc, #320] @ 3ec5ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #348 @ 0x15c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ec0fc │ │ │ │ subs r2, r4, #48 @ 0x30 │ │ │ │ sbc r3, r6, #0 │ │ │ │ cmp r2, #29 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcs 3ec2f8 │ │ │ │ ldr r3, [pc, #272] @ 3ec5b0 │ │ │ │ @@ -376859,68 +376859,68 @@ │ │ │ │ ldr r0, [pc, #220] @ 3ec5b8 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ec118 │ │ │ │ ldr r1, [pc, #188] @ 3ec5bc │ │ │ │ ldr r0, [pc, #188] @ 3ec5c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #324 @ 0x144 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ec30c │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #152] @ 3ec5c4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ec118 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0101cdb0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0101cd98 │ │ │ │ - addseq r8, r5, r8, ror #5 │ │ │ │ - ldrsbeq sl, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrsheq sl, [lr], #-20 @ 0xffffffec @ │ │ │ │ + addseq r8, r5, r8, lsr #1 │ │ │ │ + @ instruction: 0x007e9f9c │ │ │ │ + ldrheq r9, [lr], #-244 @ 0xffffff0c @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq r1, r4, ip, ip │ │ │ │ andeq r1, r1, r1, lsl r1 │ │ │ │ - addseq r8, r5, r4, ror #3 │ │ │ │ - ldrsbeq sl, [lr], #-0 @ │ │ │ │ - rsbseq sl, lr, r8, ror #1 │ │ │ │ + addseq r7, r5, r4, lsr #31 │ │ │ │ + @ instruction: 0x007e9e90 │ │ │ │ + rsbseq r9, lr, r8, lsr #29 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ andeq r3, r0, r0, asr #32 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sl, lr, ip, lsr r3 │ │ │ │ + ldrsheq sl, [lr], #-12 @ │ │ │ │ tstne r1, r0 │ │ │ │ - addseq r7, r5, ip, lsl #30 │ │ │ │ - addseq r8, r5, r8, lsl r0 │ │ │ │ - rsbseq sl, lr, ip, lsl r3 │ │ │ │ - rsbseq sl, lr, r8, lsr #4 │ │ │ │ - rsbseq sl, lr, ip, lsr #3 │ │ │ │ - addseq r7, r5, r0, lsl pc │ │ │ │ - rsbseq r6, sp, r4, asr #1 │ │ │ │ + addseq r7, r5, ip, asr #25 │ │ │ │ + @ instruction: 0x00957dd8 │ │ │ │ + ldrsbeq sl, [lr], #-12 @ │ │ │ │ + rsbseq r9, lr, r8, ror #31 │ │ │ │ + rsbseq r9, lr, ip, ror #30 │ │ │ │ + @ instruction: 0x00957cd0 │ │ │ │ + rsbseq r5, sp, r4, lsl #29 │ │ │ │ tstne r1, r1, lsl r0 │ │ │ │ andeq r1, r0, r1, lsl r1 │ │ │ │ - rsbseq sl, lr, r4, ror #2 │ │ │ │ - addseq r7, r5, r8, ror lr │ │ │ │ - rsbseq r6, sp, ip, lsr #32 │ │ │ │ - rsbseq sl, lr, r4, lsl r1 │ │ │ │ + rsbseq r9, lr, r4, lsr #30 │ │ │ │ + addseq r7, r5, r8, lsr ip │ │ │ │ + rsbseq r5, sp, ip, ror #27 │ │ │ │ + ldrsbeq r9, [lr], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r5, [r0, #752] @ 0x2f0 │ │ │ │ ldr r1, [pc, #1500] @ 3ecbc0 │ │ │ │ ldr r3, [r5, #928] @ 0x3a0 │ │ │ │ @@ -376940,25 +376940,25 @@ │ │ │ │ mov r1, #14 │ │ │ │ movne r3, #5 │ │ │ │ moveq r3, #4 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 3ea4e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #1416] @ 3ecbc8 │ │ │ │ ldr r2, [pc, #1416] @ 3ecbcc │ │ │ │ ldr r1, [pc, #1416] @ 3ecbd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr sl, [pc, #1376] @ 3ecbd4 │ │ │ │ ldr r2, [r3, #928] @ 0x3a0 │ │ │ │ add sl, pc, sl │ │ │ │ lsr r2, r2, #2 │ │ │ │ @@ -377071,15 +377071,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ - bl 8ef818 │ │ │ │ + bl 8ef5d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3eca74 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ adds r3, r3, #1 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -377135,29 +377135,29 @@ │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #664] @ 3ecbf0 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 3ecbf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ec808 │ │ │ │ ldr r2, [pc, #604] @ 3ecbe4 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ec718 │ │ │ │ ldr r2, [pc, #588] @ 3ecbe8 │ │ │ │ @@ -377174,27 +377174,27 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #520] @ 3ecbf8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 3ecbfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ec718 │ │ │ │ ldr r0, [r4, #1096] @ 0x448 │ │ │ │ bl 3e9008 │ │ │ │ ldr r3, [r5, #1108] @ 0x454 │ │ │ │ b 3ec768 │ │ │ │ ldr r0, [r4, #1096] @ 0x448 │ │ │ │ bl 3e8e38 │ │ │ │ @@ -377224,32 +377224,32 @@ │ │ │ │ beq 3ec740 │ │ │ │ ldr r1, [pc, #364] @ 3ecc00 │ │ │ │ ldr r0, [pc, #364] @ 3ecc04 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ec740 │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [pc, #336] @ 3ecc08 │ │ │ │ ldr r0, [pc, #336] @ 3ecc0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ec718 │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [pc, #308] @ 3ecc10 │ │ │ │ ldr r0, [pc, #308] @ 3ecc14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ec808 │ │ │ │ ldr r3, [pc, #236] @ 3ecbe4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3eca4c │ │ │ │ ldr r3, [pc, #220] @ 3ecbe8 │ │ │ │ @@ -377266,69 +377266,69 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #180] @ 3ecc18 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3ecc1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r0, [sp, #63] @ 0x3f │ │ │ │ ldr r2, [r8, #1108] @ 0x454 │ │ │ │ b 3eca4c │ │ │ │ ldr r1, [pc, #136] @ 3ecc20 │ │ │ │ ldr r0, [pc, #136] @ 3ecc24 │ │ │ │ mov r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r0, [sp, #63] @ 0x3f │ │ │ │ ldr r2, [r8, #1108] @ 0x454 │ │ │ │ b 3eca4c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r4, lsl r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r7, r5, r4, lsr sp │ │ │ │ - rsbseq r9, lr, r8, lsr #24 │ │ │ │ - rsbseq r9, lr, r4, asr #24 │ │ │ │ + @ instruction: 0x00957af4 │ │ │ │ + rsbseq r9, lr, r8, ror #19 │ │ │ │ + rsbseq r9, lr, r4, lsl #20 │ │ │ │ @ instruction: 0x0101c790 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r1, ip, r6, ip │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r2, r0, ip, ror #14 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r9, lr, r4, lsr #27 │ │ │ │ - rsbseq r9, lr, r4, lsr #26 │ │ │ │ - umulleq ip, r7, r4, r1 │ │ │ │ - @ instruction: 0x007e9c90 │ │ │ │ - addseq r7, r5, r4, ror #17 │ │ │ │ - rsbseq r9, lr, r0, ror #24 │ │ │ │ - addeq ip, r7, ip, asr #1 │ │ │ │ - rsbseq r9, lr, r4, lsl ip │ │ │ │ - rsbseq r9, lr, r0, lsr #24 │ │ │ │ - ldrsheq r9, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - ldrheq r9, [lr], #-188 @ 0xffffff44 @ │ │ │ │ - rsbseq r9, lr, ip, lsl fp │ │ │ │ - rsbseq r9, lr, ip, ror fp │ │ │ │ - rsbseq r9, lr, r4, lsr fp │ │ │ │ + rsbseq r9, lr, r4, ror #22 │ │ │ │ + rsbseq r9, lr, r4, ror #21 │ │ │ │ + addeq fp, r7, r4, asr pc │ │ │ │ + rsbseq r9, lr, r0, asr sl │ │ │ │ + addseq r7, r5, r4, lsr #13 │ │ │ │ + rsbseq r9, lr, r0, lsr #20 │ │ │ │ + addeq fp, r7, ip, lsl #29 │ │ │ │ + ldrsbeq r9, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r9, lr, r0, ror #19 │ │ │ │ + ldrheq r9, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r9, lr, ip, ror r9 │ │ │ │ + ldrsbeq r9, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r9, lr, ip, lsr r9 │ │ │ │ + ldrsheq r9, [lr], #-132 @ 0xffffff7c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r9, [r0, #752] @ 0x2f0 │ │ │ │ ldr r1, [pc, #3344] @ 3ed954 │ │ │ │ ldr r3, [r9, #928] @ 0x3a0 │ │ │ │ @@ -377348,23 +377348,23 @@ │ │ │ │ moveq r5, #5 │ │ │ │ movne r7, #21 │ │ │ │ moveq r7, #10 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, #0 │ │ │ │ add sl, pc, sl │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r2, [pc, #3264] @ 3ed960 │ │ │ │ ldr r1, [pc, #3264] @ 3ed964 │ │ │ │ add r3, sl, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r6, [pc, #3236] @ 3ed968 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ add r6, pc, r6 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ add r2, r4, r3, lsl #2 │ │ │ │ @@ -377455,25 +377455,25 @@ │ │ │ │ lsr r3, r3, #19 │ │ │ │ and r3, r3, #15 │ │ │ │ tst r3, #8 │ │ │ │ moveq r1, #9 │ │ │ │ movne r1, #10 │ │ │ │ bl 3ea4e8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #2860] @ 3ed978 │ │ │ │ ldr r2, [pc, #2860] @ 3ed97c │ │ │ │ ldr r1, [pc, #2860] @ 3ed980 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ tst r3, #4 │ │ │ │ bne 3ed1b8 │ │ │ │ ldr r3, [r4, #1128] @ 0x468 │ │ │ │ mov r2, #8 │ │ │ │ ands r1, r3, #64 @ 0x40 │ │ │ │ @@ -377536,15 +377536,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3ed90c │ │ │ │ ldr r0, [pc, #2576] @ 3ed988 │ │ │ │ add r1, sl, #392 @ 0x188 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldrb r1, [r0] │ │ │ │ b 3ece9c │ │ │ │ mov r1, #11 │ │ │ │ mov r0, r4 │ │ │ │ @@ -377573,25 +377573,25 @@ │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 3ecf00 │ │ │ │ b 3ecef8 │ │ │ │ mov r1, #12 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ea4e8 │ │ │ │ ldr r0, [r4, #752] @ 0x2f0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #2408] @ 3ed98c │ │ │ │ ldr r2, [pc, #2408] @ 3ed990 │ │ │ │ ldr r1, [pc, #2408] @ 3ed994 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r3, #928] @ 0x3a0 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq ip, #5 │ │ │ │ movne ip, #6 │ │ │ │ @@ -377653,27 +377653,27 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #2100] @ 3ed9a0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ stmib sp, {r7, sl} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2076] @ 3ed9a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r5, r8] │ │ │ │ b 3ed0b8 │ │ │ │ mov r1, #8 │ │ │ │ mov r0, r4 │ │ │ │ bl 3ea4e8 │ │ │ │ ldr r3, [r5, #1108] @ 0x454 │ │ │ │ b 3ecd1c │ │ │ │ @@ -377761,29 +377761,29 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #1676] @ 3ed9ac │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1648] @ 3ed9b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [sp, #55] @ 0x37 │ │ │ │ b 3ed228 │ │ │ │ ldr r2, [pc, #1632] @ 3ed9b4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -377946,15 +377946,15 @@ │ │ │ │ str r3, [ip, #1108] @ 0x454 │ │ │ │ b 3ed560 │ │ │ │ ldr r1, [pc, #1024] @ 3ed9e0 │ │ │ │ ldr r0, [pc, #1024] @ 3ed9e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #416 @ 0x1a0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r2, [r4, #752] @ 0x2f0 │ │ │ │ b 3ecd7c │ │ │ │ ldr r2, [pc, #1000] @ 3ed9e8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 3ed44c │ │ │ │ ldr sl, [pc, #992] @ 3ed9ec │ │ │ │ add sl, pc, sl │ │ │ │ @@ -377985,24 +377985,24 @@ │ │ │ │ ldr r1, [pc, #908] @ 3eda00 │ │ │ │ ldr r0, [pc, #908] @ 3eda04 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r5, r8] │ │ │ │ b 3ed0b8 │ │ │ │ ldr r1, [pc, #876] @ 3eda08 │ │ │ │ ldr r0, [pc, #876] @ 3eda0c │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r2, [sp, #55] @ 0x37 │ │ │ │ b 3ed228 │ │ │ │ ldr r1, [pc, #848] @ 3eda10 │ │ │ │ add r1, pc, r1 │ │ │ │ b 3ed3cc │ │ │ │ ldr r0, [pc, #840] @ 3eda14 │ │ │ │ ldr r3, [pc, #840] @ 3eda18 │ │ │ │ @@ -378071,28 +378071,28 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [pc, #600] @ 3eda44 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #564] @ 3eda48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r1, [sl, #1108] @ 0x454 │ │ │ │ b 3ed588 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ed480 │ │ │ │ ldr r3, [pc, #312] @ 3ed970 │ │ │ │ @@ -378113,27 +378113,27 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 3eda4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ed480 │ │ │ │ ldr r1, [pc, #392] @ 3eda50 │ │ │ │ ldr r3, [pc, #392] @ 3eda54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -378153,96 +378153,96 @@ │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #332] @ 3eda64 │ │ │ │ ldr r0, [pc, #332] @ 3eda68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r1, [sl, #1108] @ 0x454 │ │ │ │ b 3ed588 │ │ │ │ ldr r0, [pc, #304] @ 3eda6c │ │ │ │ str r3, [sp] │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ed480 │ │ │ │ @ instruction: 0x0101c1bc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r7, r5, r8, ror #13 │ │ │ │ - ldrsbeq r9, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r9, lr, ip, ror #11 │ │ │ │ + addseq r7, r5, r8, lsr #9 │ │ │ │ + @ instruction: 0x007e9390 │ │ │ │ + rsbseq r9, lr, ip, lsr #7 │ │ │ │ tsteq r1, r0, asr #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r1, r4, lsr r0 │ │ │ │ - addseq r7, r5, r8, lsr #10 │ │ │ │ - rsbseq r9, lr, r8, lsl r4 │ │ │ │ - rsbseq r9, lr, r0, lsr r4 │ │ │ │ + addseq r7, r5, r8, ror #5 │ │ │ │ + ldrsbeq r9, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsheq r9, [lr], #-16 @ │ │ │ │ @ instruction: 0x0101beb0 │ │ │ │ - rsbseq r9, lr, r8, ror #15 │ │ │ │ - addseq r7, r5, r0, asr r3 │ │ │ │ - rsbseq r9, lr, ip, lsr r2 │ │ │ │ - rsbseq r9, lr, r4, ror #4 │ │ │ │ + rsbseq r9, lr, r8, lsr #11 │ │ │ │ + addseq r7, r5, r0, lsl r1 │ │ │ │ + ldrsheq r8, [lr], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r9, lr, r4, lsr #32 │ │ │ │ andeq r2, r0, r8, ror #6 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - addeq fp, r7, r8, lsl sl │ │ │ │ - @ instruction: 0x007e9694 │ │ │ │ + ldrdeq fp, [r7], r8 │ │ │ │ + rsbseq r9, lr, r4, asr r4 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ - ldrsbeq r9, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrsbeq r9, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x007e919c │ │ │ │ + @ instruction: 0x007e929c │ │ │ │ andeq r3, r0, r4, asr #7 │ │ │ │ - rsbseq r9, lr, r0, ror #6 │ │ │ │ - strdeq r1, [sl], r8 │ │ │ │ - rsbseq r9, lr, r0, asr #6 │ │ │ │ - rsbseq r9, lr, r4, asr #6 │ │ │ │ - rsbseq r9, lr, r0, asr #6 │ │ │ │ - rsbseq r9, lr, r8, lsr r3 │ │ │ │ - rsbseq r9, lr, ip, lsr #6 │ │ │ │ - rsbseq r9, lr, r0, lsr #6 │ │ │ │ - ldrsheq r8, [lr], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r9, lr, r8, lsl r3 │ │ │ │ - umullseq r6, r5, r8, sp │ │ │ │ - @ instruction: 0x007e9298 │ │ │ │ + rsbseq r9, lr, r0, lsr #2 │ │ │ │ + @ instruction: 0x008a0fb8 │ │ │ │ + rsbseq r9, lr, r0, lsl #2 │ │ │ │ + rsbseq r9, lr, r4, lsl #2 │ │ │ │ + rsbseq r9, lr, r0, lsl #2 │ │ │ │ + ldrsheq r9, [lr], #-8 @ │ │ │ │ + rsbseq r9, lr, ip, ror #1 │ │ │ │ + rsbseq r9, lr, r0, ror #1 │ │ │ │ + ldrheq r8, [lr], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsbeq r9, [lr], #-8 @ │ │ │ │ + addseq r6, r5, r8, asr fp │ │ │ │ + rsbseq r9, lr, r8, asr r0 │ │ │ │ + umulleq r0, sl, r4, sp │ │ │ │ + addeq r0, sl, r8, lsl #27 │ │ │ │ + addeq r0, sl, ip, ror sp │ │ │ │ + addeq r0, sl, r0, ror sp │ │ │ │ + addeq r0, sl, r4, ror #26 │ │ │ │ + addeq r0, sl, ip, lsr sp │ │ │ │ + addeq fp, r7, ip, asr #5 │ │ │ │ + @ instruction: 0x007e8f90 │ │ │ │ + rsbseq r8, lr, ip, lsl lr │ │ │ │ + rsbseq r8, lr, r8, ror #30 │ │ │ │ ldrdeq r0, [sl], r4 │ │ │ │ - addeq r0, sl, r8, asr #31 │ │ │ │ - @ instruction: 0x008a0fbc │ │ │ │ - @ instruction: 0x008a0fb0 │ │ │ │ - addeq r0, sl, r4, lsr #31 │ │ │ │ - addeq r0, sl, ip, ror pc │ │ │ │ - addeq fp, r7, ip, lsl #10 │ │ │ │ - ldrsbeq r9, [lr], #-16 @ │ │ │ │ - rsbseq r9, lr, ip, asr r0 │ │ │ │ - rsbseq r9, lr, r8, lsr #3 │ │ │ │ - addeq r0, sl, r4, lsl pc │ │ │ │ - rsbseq r9, lr, ip, rrx │ │ │ │ - addeq r0, sl, r0, lsl #30 │ │ │ │ - rsbseq r9, lr, r0, rrx │ │ │ │ - addeq r0, sl, ip, asr #29 │ │ │ │ - @ instruction: 0x008a0eb8 │ │ │ │ - rsbseq r9, lr, r4, lsr #32 │ │ │ │ - umulleq r0, sl, r0, lr │ │ │ │ - rsbseq r8, lr, r4, ror #31 │ │ │ │ - rsbseq r8, lr, r4, ror #31 │ │ │ │ - rsbseq r8, lr, r8, asr #31 │ │ │ │ - addeq r0, sl, r4, ror #28 │ │ │ │ - rsbseq r8, lr, ip, lsr #31 │ │ │ │ - rsbseq r8, lr, r4, lsr pc │ │ │ │ - rsbseq r9, lr, r8 │ │ │ │ - ldrsbeq r8, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - addeq r0, sl, r8, lsl #26 │ │ │ │ - rsbseq r8, lr, r0, ror #28 │ │ │ │ - addeq r0, sl, r4, ror #25 │ │ │ │ rsbseq r8, lr, ip, lsr #28 │ │ │ │ - rsbseq r8, lr, r0, lsr lr │ │ │ │ - rsbseq r8, lr, r8, lsl #28 │ │ │ │ - rsbseq r8, lr, r4, lsr pc │ │ │ │ - @ instruction: 0x007e8e98 │ │ │ │ + addeq r0, sl, r0, asr #25 │ │ │ │ + rsbseq r8, lr, r0, lsr #28 │ │ │ │ + addeq r0, sl, ip, lsl #25 │ │ │ │ + addeq r0, sl, r8, ror ip │ │ │ │ + rsbseq r8, lr, r4, ror #27 │ │ │ │ + addeq r0, sl, r0, asr ip │ │ │ │ + rsbseq r8, lr, r4, lsr #27 │ │ │ │ + rsbseq r8, lr, r4, lsr #27 │ │ │ │ + rsbseq r8, lr, r8, lsl #27 │ │ │ │ + addeq r0, sl, r4, lsr #24 │ │ │ │ + rsbseq r8, lr, ip, ror #26 │ │ │ │ + ldrsheq r8, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r8, lr, r8, asr #27 │ │ │ │ + @ instruction: 0x007e8c9c │ │ │ │ + addeq r0, sl, r8, asr #21 │ │ │ │ + rsbseq r8, lr, r0, lsr #24 │ │ │ │ + addeq r0, sl, r4, lsr #21 │ │ │ │ + rsbseq r8, lr, ip, ror #23 │ │ │ │ + ldrsheq r8, [lr], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r8, lr, r8, asr #23 │ │ │ │ + ldrsheq r8, [lr], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq r8, lr, r8, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -378260,25 +378260,25 @@ │ │ │ │ ldr r9, [sp, #104] @ 0x68 │ │ │ │ ldr fp, [sp, #108] @ 0x6c │ │ │ │ ldr sl, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ beq 3edb84 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #3384] @ 3ee818 │ │ │ │ ldr r2, [pc, #3384] @ 3ee81c │ │ │ │ ldr r1, [pc, #3384] @ 3ee820 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #3356] @ 3ee824 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 3edd04 │ │ │ │ cmp r6, #109 @ 0x6d │ │ │ │ @@ -378303,26 +378303,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #444 @ 0x1bc │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ - bl 930c20 │ │ │ │ + b b7c3bc │ │ │ │ + bl 9309e0 │ │ │ │ ldr r3, [pc, #3240] @ 3ee838 │ │ │ │ ldr r2, [pc, #3240] @ 3ee83c │ │ │ │ ldr r1, [pc, #3240] @ 3ee840 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #3180] @ 3ee824 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3edc6c │ │ │ │ cmp r6, #41 @ 0x29 │ │ │ │ @@ -378386,27 +378386,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #28] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2916] @ 3ee860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3edbc8 │ │ │ │ ldr r3, [pc, #2892] @ 3ee858 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3edb18 │ │ │ │ ldr r3, [pc, #2824] @ 3ee828 │ │ │ │ @@ -378424,27 +378424,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #28] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2768] @ 3ee864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3edb18 │ │ │ │ tst r9, #2 │ │ │ │ bne 3ee530 │ │ │ │ ldr r3, [pc, #2748] @ 3ee868 │ │ │ │ and r3, r3, r9 │ │ │ │ str r3, [r5, #1108] @ 0x454 │ │ │ │ ldr r2, [pc, #2740] @ 3ee86c │ │ │ │ @@ -378490,15 +378490,15 @@ │ │ │ │ ldr r1, [pc, #2588] @ 3ee874 │ │ │ │ ldr r0, [pc, #2588] @ 3ee878 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #500 @ 0x1f4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ str r9, [r5, #1132] @ 0x46c │ │ │ │ b 3eddb0 │ │ │ │ ldr r2, [r5, #1140] @ 0x474 │ │ │ │ eor r3, r2, r9 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ str r3, [r5, #1140] @ 0x474 │ │ │ │ @@ -378560,15 +378560,15 @@ │ │ │ │ bic r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #924] @ 0x39c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r3, [r5, #1128] @ 0x468 │ │ │ │ tst r3, #24 │ │ │ │ beq 3ee5c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3ec5c8 │ │ │ │ ldr r2, [pc, #2276] @ 3ee888 │ │ │ │ ldr r3, [pc, #2152] @ 3ee810 │ │ │ │ @@ -378809,15 +378809,15 @@ │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, r1, lsl r2 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ cmp r7, #0 │ │ │ │ beq 3eddb0 │ │ │ │ ldr r3, [r5, #1132] @ 0x46c │ │ │ │ tst r3, #24 │ │ │ │ bne 3edf94 │ │ │ │ b 3eddb0 │ │ │ │ ldr r3, [pc, #1336] @ 3ee8c4 │ │ │ │ @@ -378843,15 +378843,15 @@ │ │ │ │ mov r0, #1 │ │ │ │ bic r3, r3, r0, lsl r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r2, #924] @ 0x39c │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r2, [pc, #1228] @ 3ee8c8 │ │ │ │ ldr r3, [pc, #1040] @ 3ee810 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -378881,15 +378881,15 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, r4 │ │ │ │ bne 3ee028 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldr r3, [pc, #916] @ 3ee828 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3eddb0 │ │ │ │ ldr r2, [pc, #1064] @ 3ee8d0 │ │ │ │ ldr r3, [pc, #868] @ 3ee810 │ │ │ │ @@ -379000,27 +379000,27 @@ │ │ │ │ mov r1, #1 │ │ │ │ bic r3, r3, r1, lsl r2 │ │ │ │ str r3, [r0, #924] @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r0, [r5, #752] @ 0x2f0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #644] @ 3ee8fc │ │ │ │ ldr r2, [pc, #644] @ 3ee900 │ │ │ │ ldr r1, [pc, #644] @ 3ee904 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [r5, #1144] @ 0x478 │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 3eddb0 │ │ │ │ ldr r1, [r5, #752] @ 0x2f0 │ │ │ │ ldrb ip, [r5, #1100] @ 0x44c │ │ │ │ ldr r2, [r1, #924] @ 0x39c │ │ │ │ @@ -379045,25 +379045,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3edbc8 │ │ │ │ ldr r0, [pc, #488] @ 3ee910 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3edb18 │ │ │ │ ldr r3, [r5, #1128] @ 0x468 │ │ │ │ cmp r3, #65536 @ 0x10000 │ │ │ │ bcc 3ee7a0 │ │ │ │ ldr r3, [pc, #204] @ 3ee828 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -379109,106 +379109,106 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #472 @ 0x1d8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r1, r8, ror #6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, asr r3 │ │ │ │ - umullseq r6, r5, r4, r8 │ │ │ │ - rsbseq r8, lr, r4, lsl #15 │ │ │ │ - @ instruction: 0x007e879c │ │ │ │ + addseq r6, r5, r4, asr r6 │ │ │ │ + rsbseq r8, lr, r4, asr #10 │ │ │ │ + rsbseq r8, lr, ip, asr r5 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ smlabteq r1, r4, r2, fp │ │ │ │ - addseq r6, r5, r4, lsl r8 │ │ │ │ - rsbseq r4, sp, ip, asr #19 │ │ │ │ - addseq r6, r5, r4, ror #15 │ │ │ │ - ldrsbeq r8, [lr], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r8, lr, ip, ror #13 │ │ │ │ + @ instruction: 0x009565d4 │ │ │ │ + rsbseq r4, sp, ip, lsl #15 │ │ │ │ + addseq r6, r5, r4, lsr #11 │ │ │ │ + @ instruction: 0x007e8494 │ │ │ │ + rsbseq r8, lr, ip, lsr #9 │ │ │ │ tsteq r1, r4, lsl r2 │ │ │ │ - addseq r6, r5, r4, ror #14 │ │ │ │ - rsbseq r4, sp, ip, lsl r9 │ │ │ │ - addseq r6, r5, sl, lsl r6 │ │ │ │ - addseq r6, r5, ip, asr #12 │ │ │ │ + addseq r6, r5, r4, lsr #10 │ │ │ │ + ldrsbeq r4, [sp], #-108 @ 0xffffff94 @ │ │ │ │ + @ instruction: 0x009563da │ │ │ │ + addseq r6, r5, ip, lsl #8 │ │ │ │ andeq r4, r0, ip, ror #6 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x007e8b98 │ │ │ │ - rsbseq r8, lr, r0, lsl #22 │ │ │ │ + rsbseq r8, lr, r8, asr r9 │ │ │ │ + rsbseq r8, lr, r0, asr #17 │ │ │ │ ldrsheq ip, [r1], #-63 @ 0xffffffc1 @ │ │ │ │ tsteq r1, ip, asr #32 │ │ │ │ ldrdeq sl, [r1, -r0] │ │ │ │ - addseq r6, r5, r0, lsr #10 │ │ │ │ - @ instruction: 0x007e8b94 │ │ │ │ + addseq r6, r5, r0, ror #5 │ │ │ │ + rsbseq r8, lr, r4, asr r9 │ │ │ │ tsteq r1, r8, lsr #30 │ │ │ │ - addseq r6, r5, r8, ror r4 │ │ │ │ - rsbseq r8, lr, r0, lsl #15 │ │ │ │ + addseq r6, r5, r8, lsr r2 │ │ │ │ + rsbseq r8, lr, r0, asr #10 │ │ │ │ tsteq r1, r0, ror #28 │ │ │ │ strdeq sl, [r1, -r8] │ │ │ │ smlatbeq r1, ip, sp, sl │ │ │ │ - @ instruction: 0x009562fc │ │ │ │ - rsbseq r8, lr, ip, lsr r9 │ │ │ │ + ldrheq r6, [r5], ip │ │ │ │ + ldrsheq r8, [lr], #-108 @ 0xffffff94 @ │ │ │ │ smlabbeq r1, ip, ip, sl │ │ │ │ - @ instruction: 0x009561dc │ │ │ │ - ldrsheq r8, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + umullseq r5, r5, ip, pc @ │ │ │ │ + ldrheq r8, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrbeq r0, [pc, r0]! │ │ │ │ smlabteq r1, ip, fp, sl │ │ │ │ tsteq r1, r8, lsr #22 │ │ │ │ - addseq r6, r5, r8, ror r0 │ │ │ │ - rsbseq r8, lr, r0, lsl #7 │ │ │ │ + addseq r5, r5, r8, lsr lr │ │ │ │ + rsbseq r8, lr, r0, asr #2 │ │ │ │ @ instruction: 0xf007f07f │ │ │ │ andeq pc, r7, pc, ror r0 @ │ │ │ │ tsteq r1, r8, lsl #20 │ │ │ │ smlatbeq r1, r4, r9, sl │ │ │ │ tsteq r1, ip, asr r9 │ │ │ │ - addseq r5, r5, ip, lsr #29 │ │ │ │ - rsbseq r8, lr, r4, lsl r1 │ │ │ │ + addseq r5, r5, ip, ror #24 │ │ │ │ + ldrsbeq r7, [lr], #-228 @ 0xffffff1c @ │ │ │ │ tsteq r1, r8, lsl #18 │ │ │ │ - addseq r5, r5, r8, asr lr │ │ │ │ - ldrsheq r8, [lr], #-52 @ 0xffffffcc @ │ │ │ │ + addseq r5, r5, r8, lsl ip │ │ │ │ + ldrheq r8, [lr], #-20 @ 0xffffffec @ │ │ │ │ tsteq r1, r0, ror r8 │ │ │ │ - addseq r5, r5, r0, asr #27 │ │ │ │ - rsbseq r8, lr, ip, asr r3 │ │ │ │ + addseq r5, r5, r0, lsl #23 │ │ │ │ + rsbseq r8, lr, ip, lsl r1 │ │ │ │ tsteq r1, r8, lsl r8 │ │ │ │ @ instruction: 0xf0001000 │ │ │ │ - @ instruction: 0x00955cfc │ │ │ │ - ldrsheq r7, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r7, lr, r8, lsl #24 │ │ │ │ + @ instruction: 0x00955abc │ │ │ │ + ldrheq r7, [lr], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r7, lr, r8, asr #19 │ │ │ │ tsteq r1, r0, lsr r7 │ │ │ │ - ldrsbeq r8, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrheq r8, [lr], #-20 @ 0xffffffec @ │ │ │ │ + @ instruction: 0x007e7f9c │ │ │ │ + rsbseq r7, lr, r4, ror pc │ │ │ │ @ instruction: 0x0101a694 │ │ │ │ - addseq r5, r5, r4, ror #23 │ │ │ │ - rsbseq r8, lr, r0, lsr #3 │ │ │ │ + addseq r5, r5, r4, lsr #19 │ │ │ │ + rsbseq r7, lr, r0, ror #30 │ │ │ │ @ instruction: 0xff0ffbfb │ │ │ │ tsteq r1, ip, lsr r6 │ │ │ │ - addseq r5, r5, r4, lsl #23 │ │ │ │ - rsbseq r7, lr, r0, asr #23 │ │ │ │ - rsbseq r8, lr, ip, asr r1 │ │ │ │ + addseq r5, r5, r4, asr #18 │ │ │ │ + rsbseq r7, lr, r0, lsl #19 │ │ │ │ + rsbseq r7, lr, ip, lsl pc │ │ │ │ @ instruction: 0x000002bf │ │ │ │ │ │ │ │ 003ee938 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #132] @ 3ee9e4 │ │ │ │ ldr r2, [pc, #132] @ 3ee9e8 │ │ │ │ ldr r1, [pc, #132] @ 3ee9ec │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ cmp r4, #0 │ │ │ │ blt 3ee9c4 │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r4 │ │ │ │ ble 3ee9c4 │ │ │ │ add r3, r4, r4, lsl #2 │ │ │ │ rsb r4, r4, r3, lsl #4 │ │ │ │ @@ -379226,17 +379226,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r5, r5, r4, lsl sl │ │ │ │ - rsbseq r7, lr, r8, lsl #18 │ │ │ │ - rsbseq r7, lr, r0, lsr #18 │ │ │ │ + @ instruction: 0x009557d4 │ │ │ │ + rsbseq r7, lr, r8, asr #13 │ │ │ │ + rsbseq r7, lr, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #300] @ 3eeb34 │ │ │ │ ldr r2, [pc, #300] @ 3eeb38 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -379294,41 +379294,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3eeb58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3eea44 │ │ │ │ ldr r0, [pc, #60] @ 3eeb5c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3eea44 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [r1, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq sl, [r1, -ip] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0101a3b8 │ │ │ │ andeq r2, r0, r4, lsr #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ rscseq r1, r0, ip, lsl r0 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, lr, r8, lsl #31 │ │ │ │ - rsbseq r7, lr, r4, lsr #31 │ │ │ │ + rsbseq r7, lr, r8, asr #26 │ │ │ │ + rsbseq r7, lr, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #320] @ 3eecb8 │ │ │ │ ldr ip, [pc, #320] @ 3eecbc │ │ │ │ add lr, pc, lr │ │ │ │ @@ -379384,84 +379384,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3eecd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 3eebb8 │ │ │ │ ldr r0, [pc, #68] @ 3eecdc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 3eebb8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r1, ip, r2, sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, ip, ror #4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, r4, asr #4 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, lr, r8, ror #28 │ │ │ │ - rsbseq r7, lr, r4, lsl #29 │ │ │ │ + rsbseq r7, lr, r8, lsr #24 │ │ │ │ + rsbseq r7, lr, r4, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 3eecf0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ ldrsheq r0, [r0], #208 @ 0xd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3eed64 │ │ │ │ ldr r2, [pc, #88] @ 3eed68 │ │ │ │ ldr r1, [pc, #88] @ 3eed6c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #60] @ 3eed70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r5, r5, r8, lsl #17 │ │ │ │ - rsbseq r5, ip, r0, lsl #3 │ │ │ │ - ldrsbeq r4, [pc], #-28 @ │ │ │ │ - rsbseq r7, lr, r4, lsr #28 │ │ │ │ + addseq r5, r5, r8, asr #12 │ │ │ │ + rsbseq r4, ip, r0, asr #30 │ │ │ │ + @ instruction: 0x007f3f9c │ │ │ │ + rsbseq r7, lr, r4, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ 3eee30 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -379469,25 +379469,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3eee34 │ │ │ │ ldr r1, [pc, #148] @ 3eee38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #128] @ 3eee3c │ │ │ │ ldr r1, [pc, #128] @ 3eee40 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #189 @ 0xbd │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #96] @ 3eee44 │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3e8224 │ │ │ │ ldr r1, [pc, #76] @ 3eee48 │ │ │ │ @@ -379501,20 +379501,20 @@ │ │ │ │ bl 36c6d4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36c884 │ │ │ │ - addseq r5, r5, r0, lsl r8 │ │ │ │ - ldrsheq r5, [ip], #-8 @ │ │ │ │ - rsbseq r4, pc, r0, asr r1 @ │ │ │ │ - rsbseq r7, lr, ip, lsr #27 │ │ │ │ - ldrheq r7, [lr], #-220 @ 0xffffff24 @ │ │ │ │ - ldrheq r9, [lr], #-4 @ │ │ │ │ + @ instruction: 0x009555d0 │ │ │ │ + ldrheq r4, [ip], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r3, pc, r0, lsl pc @ │ │ │ │ + rsbseq r7, lr, ip, ror #22 │ │ │ │ + rsbseq r7, lr, ip, ror fp │ │ │ │ + rsbseq r8, lr, r4, ror lr │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ │ │ │ │ 003eee4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -379775,22 +379775,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 3ef430 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b 3eefa8 │ │ │ │ ldr r3, [pc, #400] @ 3ef434 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -379808,22 +379808,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 3ef438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3ef068 │ │ │ │ ldr r3, [pc, #280] @ 3ef43c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ef1a4 │ │ │ │ @@ -379840,69 +379840,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 3ef440 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 3ef1a4 │ │ │ │ ldr r0, [pc, #160] @ 3ef444 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3ef0e4 │ │ │ │ ldr r0, [pc, #140] @ 3ef448 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 3ef068 │ │ │ │ ldr r0, [pc, #120] @ 3ef44c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 3ef1a4 │ │ │ │ bl 27ee30 │ │ │ │ smlatbeq r1, r0, pc, r9 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r1, ip, pc, r9 @ │ │ │ │ tsteq r1, r8, lsl pc │ │ │ │ - addseq r5, r5, ip, asr #12 │ │ │ │ + addseq r5, r5, ip, lsl #8 │ │ │ │ smlabbeq r1, r0, lr, r9 │ │ │ │ tsteq r1, ip, lsr lr │ │ │ │ tsteq r1, ip, lsl #28 │ │ │ │ smlatteq r1, r0, sp, r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, r8, ror #26 │ │ │ │ tsteq r1, r0, lsl #26 │ │ │ │ ldrdeq r9, [r1, -r8] │ │ │ │ smlatbeq r1, r4, ip, r9 │ │ │ │ tsteq r1, ip, lsl #24 │ │ │ │ andeq r4, r0, r4, lsr #25 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq r7, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + rsbseq r7, lr, r4, ror r7 │ │ │ │ andeq r5, r0, ip, ror r2 │ │ │ │ - ldrsbeq r7, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + @ instruction: 0x007e769c │ │ │ │ andeq r4, r0, r8, lsl #10 │ │ │ │ - rsbseq r7, lr, r8, lsl #16 │ │ │ │ - rsbseq r7, lr, r8, asr #17 │ │ │ │ - rsbseq r7, lr, ip, asr r8 │ │ │ │ - ldrsheq r7, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r7, lr, r8, asr #11 │ │ │ │ + rsbseq r7, lr, r8, lsl #13 │ │ │ │ + rsbseq r7, lr, ip, lsl r6 │ │ │ │ + ldrheq r7, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 3eee4c │ │ │ │ @@ -379914,56 +379914,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #780] @ 0x30c │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ │ │ │ │ 003ef4a0 : │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r0] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ str r3, [r0, #16] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3ef4d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ smlalseq r0, r0, r0, r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 3ef530 │ │ │ │ ldr r2, [pc, #68] @ 3ef534 │ │ │ │ ldr r1, [pc, #68] @ 3ef538 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #40] @ 3ef53c │ │ │ │ ldr r1, [pc, #40] @ 3ef540 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92a068 │ │ │ │ - ldrsheq r5, [r5], r0 │ │ │ │ - rsbseq r4, ip, r0, lsr #19 │ │ │ │ - ldrsheq r3, [pc], #-156 @ │ │ │ │ + b 929e28 │ │ │ │ + @ instruction: 0x00954eb0 │ │ │ │ + rsbseq r4, ip, r0, ror #14 │ │ │ │ + ldrheq r3, [pc], #-124 @ │ │ │ │ rscseq r0, r0, r4, asr #12 │ │ │ │ andeq r0, r0, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #252] @ 3ef658 │ │ │ │ @@ -379973,49 +379973,49 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #236] @ 3ef65c │ │ │ │ ldr r1, [pc, #236] @ 3ef660 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #216] @ 3ef664 │ │ │ │ ldr r2, [pc, #216] @ 3ef668 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #180] @ 3ef66c │ │ │ │ ldr r1, [pc, #180] @ 3ef670 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #148] @ 3ef674 │ │ │ │ mov r1, r6 │ │ │ │ add r9, r5, #752 @ 0x2f0 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, #20 │ │ │ │ mov r7, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 3813a8 │ │ │ │ add r1, r5, #924 @ 0x39c │ │ │ │ mov r0, r4 │ │ │ │ bl 3812a8 │ │ │ │ ldr r1, [pc, #76] @ 3ef678 │ │ │ │ @@ -380027,54 +380027,54 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r5, r5, r8, lsl #1 │ │ │ │ - rsbseq r4, ip, r8, lsr #18 │ │ │ │ - rsbseq r3, pc, r0, lsl #19 │ │ │ │ - rsbseq r7, lr, r4, asr r8 │ │ │ │ - rsbseq r7, lr, r4, lsr r8 │ │ │ │ - rsbseq r2, sp, ip, ror #4 │ │ │ │ - rsbseq r2, sp, r0, lsl #5 │ │ │ │ + addseq r4, r5, r8, asr #28 │ │ │ │ + rsbseq r4, ip, r8, ror #13 │ │ │ │ + rsbseq r3, pc, r0, asr #14 │ │ │ │ + rsbseq r7, lr, r4, lsl r6 │ │ │ │ + ldrsheq r7, [lr], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r2, sp, ip, lsr #32 │ │ │ │ + rsbseq r2, sp, r0, asr #32 │ │ │ │ rscseq r0, r0, r8, ror #10 │ │ │ │ - rsbseq r8, lr, ip, ror #16 │ │ │ │ + rsbseq r8, lr, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 3ef6ec │ │ │ │ ldr r2, [pc, #88] @ 3ef6f0 │ │ │ │ ldr r1, [pc, #88] @ 3ef6f4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #56] @ 3ef6f8 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ str r1, [r0, #928] @ 0x3a0 │ │ │ │ strh r2, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r4, r5, ip, asr #30 │ │ │ │ - rsbseq r7, lr, r4, lsr #14 │ │ │ │ - rsbseq r7, lr, r8, lsr r7 │ │ │ │ + addseq r4, r5, ip, lsl #26 │ │ │ │ + rsbseq r7, lr, r4, ror #9 │ │ │ │ + ldrsheq r7, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -380100,15 +380100,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #17 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 3ef7b8 │ │ │ │ @@ -380150,23 +380150,23 @@ │ │ │ │ tst r3, #32 │ │ │ │ strb r0, [r4, #931] @ 0x3a3 │ │ │ │ beq 3ef7a0 │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, r6 │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3ef7a0 │ │ │ │ ldrb r5, [r0, #930] @ 0x3a2 │ │ │ │ b 3ef7a0 │ │ │ │ ldrb r5, [r0, #929] @ 0x3a1 │ │ │ │ b 3ef7a0 │ │ │ │ ldrb r5, [r0, #928] @ 0x3a0 │ │ │ │ b 3ef7a0 │ │ │ │ - addseq r4, r5, r0, lsl #28 │ │ │ │ + addseq r4, r5, r0, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #17 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ @@ -380281,15 +380281,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldrb r2, [r0, #928] @ 0x3a0 │ │ │ │ bic ip, ip, #16 │ │ │ │ and r2, r2, #16 │ │ │ │ orr r2, r2, ip │ │ │ │ tst r2, #16 │ │ │ │ strb r2, [r0, #928] @ 0x3a0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -380300,15 +380300,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ and r2, r2, #239 @ 0xef │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ mov r1, r5 │ │ │ │ strb r2, [r4, #928] @ 0x3a0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldrb r2, [r4, #928] @ 0x3a0 │ │ │ │ ldrb r3, [r4, #929] @ 0x3a1 │ │ │ │ tst r2, #32 │ │ │ │ beq 3efb90 │ │ │ │ tst r3, #32 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -380345,15 +380345,15 @@ │ │ │ │ b 3efa3c │ │ │ │ and r2, r2, #223 @ 0xdf │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r2, [r4, #929] @ 0x3a1 │ │ │ │ strb r3, [r4, #933] @ 0x3a5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ bl 3e8574 │ │ │ │ ldrb r3, [r4, #928] @ 0x3a0 │ │ │ │ tst r3, #16 │ │ │ │ ldrbeq r3, [r4, #929] @ 0x3a1 │ │ │ │ biceq r3, r3, #32 │ │ │ │ strbeq r3, [r4, #929] @ 0x3a1 │ │ │ │ mov r3, #1 │ │ │ │ @@ -380389,85 +380389,85 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ orr r3, r3, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r4, #928] @ 0x3a0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3efa1c │ │ │ │ orr r2, r2, #16 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ strb r2, [r4, #928] @ 0x3a0 │ │ │ │ mov r1, #1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92c4e8 │ │ │ │ - addseq r4, r5, r9, lsr sp │ │ │ │ + b 92c2a8 │ │ │ │ + @ instruction: 0x00954af9 │ │ │ │ ldr r0, [pc, #4] @ 3efc30 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rsceq pc, pc, r8, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3efcc4 │ │ │ │ ldr r2, [pc, #120] @ 3efcc8 │ │ │ │ ldr r1, [pc, #120] @ 3efccc │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #92] @ 3efcd0 │ │ │ │ ldr r1, [pc, #92] @ 3efcd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r2, [pc, #68] @ 3efcd8 │ │ │ │ ldr r3, [pc, #68] @ 3efcdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, r5, r8, lsl #20 │ │ │ │ - rsbseq r4, ip, r0, asr #4 │ │ │ │ - @ instruction: 0x007f3298 │ │ │ │ + addseq r4, r5, r8, asr #15 │ │ │ │ + rsbseq r4, ip, r0 │ │ │ │ + rsbseq r3, pc, r8, asr r0 @ │ │ │ │ rsceq pc, pc, ip, ror pc @ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ - rsbseq r7, lr, ip, lsl #3 │ │ │ │ + rsbseq r6, lr, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 3efd78 │ │ │ │ ldr r2, [pc, #128] @ 3efd7c │ │ │ │ ldr r1, [pc, #128] @ 3efd80 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r3, r0, #928 @ 0x3a0 │ │ │ │ ldrh r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #65280 @ 0xff00 │ │ │ │ beq 3efd38 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bl 3e8574 │ │ │ │ @@ -380483,17 +380483,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r4, r5, r0, ror #18 │ │ │ │ - rsbseq r7, lr, ip, lsr #2 │ │ │ │ - rsbseq r7, lr, r4, asr #2 │ │ │ │ + addseq r4, r5, r0, lsr #14 │ │ │ │ + rsbseq r6, lr, ip, ror #29 │ │ │ │ + rsbseq r6, lr, r4, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #228] @ 3efe80 │ │ │ │ ldr r7, [pc, #228] @ 3efe84 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -380502,15 +380502,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r8, #20 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [pc, #180] @ 3efe8c │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #172] @ 3efe90 │ │ │ │ ldr r8, [pc, #172] @ 3efe94 │ │ │ │ @@ -380520,49 +380520,49 @@ │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, sl │ │ │ │ bl 3813a8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ bl 3812a8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3e8224 │ │ │ │ str r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r4, r5, r0, asr #17 │ │ │ │ - rsbseq r7, lr, ip, lsr #1 │ │ │ │ - rsbseq r7, lr, r0, lsl #1 │ │ │ │ + addseq r4, r5, r0, lsl #13 │ │ │ │ + rsbseq r6, lr, ip, ror #28 │ │ │ │ + rsbseq r6, lr, r0, asr #28 │ │ │ │ rsceq pc, pc, ip, lsl #28 │ │ │ │ - rsbseq r1, sp, r8, asr sl │ │ │ │ - rsbseq r1, sp, r4, asr #20 │ │ │ │ + rsbseq r1, sp, r8, lsl r8 │ │ │ │ + rsbseq r1, sp, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #1232] @ 3f0380 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -380578,15 +380578,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [pc, #1192] @ 3f038c │ │ │ │ ldr r1, [pc, #1192] @ 3f0390 │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #1172] @ 3f0394 │ │ │ │ cmp r5, #17 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ bcc 3eff70 │ │ │ │ ldr r3, [pc, #1152] @ 3f0398 │ │ │ │ @@ -380600,15 +380600,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #1104] @ 3f03a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r8, [r0, #24] │ │ │ │ cmp r5, #16 │ │ │ │ bhi 3eff8c │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -380673,15 +380673,15 @@ │ │ │ │ ldr r1, [pc, #872] @ 3f03c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [r0, #24] │ │ │ │ ldr r9, [pc, #840] @ 3f03c8 │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3eff9c │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ ldrh fp, [r3, #2] │ │ │ │ @@ -380690,15 +380690,15 @@ │ │ │ │ ldr r1, [pc, #820] @ 3f03d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [r0, #24] │ │ │ │ ldr r9, [pc, #788] @ 3f03d8 │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3eff9c │ │ │ │ add r3, r0, #932 @ 0x3a4 │ │ │ │ ldrh fp, [r3] │ │ │ │ @@ -380707,15 +380707,15 @@ │ │ │ │ ldr r1, [pc, #768] @ 3f03e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [r0, #24] │ │ │ │ ldr r9, [pc, #736] @ 3f03e8 │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3eff9c │ │ │ │ add r3, r0, #928 @ 0x3a0 │ │ │ │ ldrh fp, [r3, #2] │ │ │ │ @@ -380724,15 +380724,15 @@ │ │ │ │ ldr r1, [pc, #716] @ 3f03f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r9, [pc, #688] @ 3f03f8 │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #24] │ │ │ │ b 3eff9c │ │ │ │ ldr r3, [pc, #672] @ 3f03fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -380752,26 +380752,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #556] @ 3f0404 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3effb0 │ │ │ │ ldr r3, [pc, #432] @ 3f0398 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 3f0334 │ │ │ │ ldr r3, [pc, #524] @ 3f0408 │ │ │ │ @@ -380780,15 +380780,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [r0, #24] │ │ │ │ mov fp, r9 │ │ │ │ ldr r9, [pc, #484] @ 3f0414 │ │ │ │ mov sl, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3eff9c │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ @@ -380800,26 +380800,26 @@ │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ ldrh r3, [r8] │ │ │ │ orr r3, r3, #2 │ │ │ │ strh r3, [r8] │ │ │ │ beq 3f003c │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3f003c │ │ │ │ ldr r2, [pc, #412] @ 3f0418 │ │ │ │ ldr r1, [pc, #412] @ 3f041c │ │ │ │ ldr r0, [pc, #412] @ 3f0420 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3eff24 │ │ │ │ mov r9, #0 │ │ │ │ b 3f0224 │ │ │ │ mov fp, #0 │ │ │ │ b 3f0078 │ │ │ │ mov fp, #0 │ │ │ │ b 3f00bc │ │ │ │ @@ -380838,97 +380838,97 @@ │ │ │ │ ldr r2, [pc, #312] @ 3f0428 │ │ │ │ ldr r1, [pc, #312] @ 3f042c │ │ │ │ ldr r0, [pc, #312] @ 3f0430 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f0038 │ │ │ │ ldr r0, [pc, #288] @ 3f0434 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3effb0 │ │ │ │ ldr r2, [pc, #252] @ 3f0438 │ │ │ │ ldr r1, [pc, #252] @ 3f043c │ │ │ │ ldr r0, [pc, #252] @ 3f0440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f01f4 │ │ │ │ ldr r2, [pc, #228] @ 3f0444 │ │ │ │ ldr r1, [pc, #228] @ 3f0448 │ │ │ │ ldr r0, [pc, #228] @ 3f044c │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f0038 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r4, r5, ip, lsr #15 │ │ │ │ + addseq r4, r5, ip, ror #10 │ │ │ │ tsteq r1, r0, asr #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r6, lr, r0, asr pc │ │ │ │ - rsbseq r6, lr, r4, ror #30 │ │ │ │ + rsbseq r6, lr, r0, lsl sp │ │ │ │ + rsbseq r6, lr, r4, lsr #26 │ │ │ │ tsteq r1, r0, lsl #30 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r4, r5, ip, lsr #14 │ │ │ │ - rsbseq r3, ip, r4, asr pc │ │ │ │ - ldrheq r2, [pc], #-240 @ │ │ │ │ - addseq r4, r5, r4, asr #13 │ │ │ │ - @ instruction: 0x009546b5 │ │ │ │ - ldrsheq r4, [lr], #-164 @ 0xffffff5c @ │ │ │ │ + addseq r4, r5, ip, ror #9 │ │ │ │ + rsbseq r3, ip, r4, lsl sp │ │ │ │ + rsbseq r2, pc, r0, ror sp @ │ │ │ │ + addseq r4, r5, r4, lsl #9 │ │ │ │ + addseq r4, r5, r5, ror r4 │ │ │ │ + ldrheq r4, [lr], #-132 @ 0xffffff7c @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, ip, asr #28 │ │ │ │ - addseq r4, r5, r4, lsl #12 │ │ │ │ - rsbseq r3, ip, r4, lsr lr │ │ │ │ - @ instruction: 0x007f2e90 │ │ │ │ - ldrsheq r6, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - addseq r4, r5, r0, asr #11 │ │ │ │ - ldrsheq r3, [ip], #-208 @ 0xffffff30 @ │ │ │ │ - rsbseq r2, pc, ip, asr #28 │ │ │ │ - rsbseq r6, lr, r8, lsr #27 │ │ │ │ - addseq r4, r5, ip, ror r5 │ │ │ │ - rsbseq r3, ip, ip, lsr #27 │ │ │ │ - rsbseq r2, pc, r8, lsl #28 │ │ │ │ - rsbseq r6, lr, ip, asr sp │ │ │ │ - addseq r4, r5, r8, lsr r5 │ │ │ │ - rsbseq r3, ip, r8, ror #26 │ │ │ │ - rsbseq r2, pc, r4, asr #27 │ │ │ │ - rsbseq r6, lr, r4, lsl sp │ │ │ │ + addseq r4, r5, r4, asr #7 │ │ │ │ + ldrsheq r3, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r2, pc, r0, asr ip @ │ │ │ │ + ldrheq r6, [lr], #-180 @ 0xffffff4c @ │ │ │ │ + addseq r4, r5, r0, lsl #7 │ │ │ │ + ldrheq r3, [ip], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r2, pc, ip, lsl #24 │ │ │ │ + rsbseq r6, lr, r8, ror #22 │ │ │ │ + addseq r4, r5, ip, lsr r3 │ │ │ │ + rsbseq r3, ip, ip, ror #22 │ │ │ │ + rsbseq r2, pc, r8, asr #23 │ │ │ │ + rsbseq r6, lr, ip, lsl fp │ │ │ │ + @ instruction: 0x009542f8 │ │ │ │ + rsbseq r3, ip, r8, lsr #22 │ │ │ │ + rsbseq r2, pc, r4, lsl #23 │ │ │ │ + ldrsbeq r6, [lr], #-164 @ 0xffffff5c @ │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r6, lr, r4, ror #26 │ │ │ │ - addseq r4, r5, ip, asr r4 │ │ │ │ - rsbseq r3, ip, r8, lsl #25 │ │ │ │ - rsbseq r2, pc, r4, ror #25 │ │ │ │ - rsbseq r6, lr, ip, asr #24 │ │ │ │ - @ instruction: 0x009543dc │ │ │ │ - rsbseq r6, lr, ip, asr #23 │ │ │ │ - rsbseq r6, lr, r4, lsl #25 │ │ │ │ - @ instruction: 0x007e6b94 │ │ │ │ - addseq r4, r5, r8, ror #6 │ │ │ │ - rsbseq r6, lr, r8, asr fp │ │ │ │ - rsbseq r6, lr, r4, lsl #23 │ │ │ │ - rsbseq r6, lr, r8, asr ip │ │ │ │ - addseq r4, r5, ip, lsl r3 │ │ │ │ - rsbseq r6, lr, ip, lsl #22 │ │ │ │ - rsbseq r6, lr, r0, lsr #23 │ │ │ │ - @ instruction: 0x009542f8 │ │ │ │ - rsbseq r6, lr, r8, ror #21 │ │ │ │ - rsbseq r6, lr, r4, asr fp │ │ │ │ + rsbseq r6, lr, r4, lsr #22 │ │ │ │ + addseq r4, r5, ip, lsl r2 │ │ │ │ + rsbseq r3, ip, r8, asr #20 │ │ │ │ + rsbseq r2, pc, r4, lsr #21 │ │ │ │ + rsbseq r6, lr, ip, lsl #20 │ │ │ │ + umullseq r4, r5, ip, r1 │ │ │ │ + rsbseq r6, lr, ip, lsl #19 │ │ │ │ + rsbseq r6, lr, r4, asr #20 │ │ │ │ + rsbseq r6, lr, r4, asr r9 │ │ │ │ + addseq r4, r5, r8, lsr #2 │ │ │ │ + rsbseq r6, lr, r8, lsl r9 │ │ │ │ + rsbseq r6, lr, r4, asr #18 │ │ │ │ + rsbseq r6, lr, r8, lsl sl │ │ │ │ + ldrsbeq r4, [r5], ip │ │ │ │ + rsbseq r6, lr, ip, asr #17 │ │ │ │ + rsbseq r6, lr, r0, ror #18 │ │ │ │ + ldrheq r4, [r5], r8 │ │ │ │ + rsbseq r6, lr, r8, lsr #17 │ │ │ │ + rsbseq r6, lr, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #1412] @ 3f09f0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -380946,26 +380946,26 @@ │ │ │ │ add r3, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #28 │ │ │ │ ldr r9, [sp, #88] @ 0x58 │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #1348] @ 3f0a04 │ │ │ │ ldr r1, [pc, #1348] @ 3f0a08 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r8, [pc, #1328] @ 3f0a0c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #1316] @ 3f0a10 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #16 │ │ │ │ bhi 3f0500 │ │ │ │ ldrb r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -381127,27 +381127,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #656] @ 3f0a48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f051c │ │ │ │ bic r3, r3, #32 │ │ │ │ add r4, r6, #928 @ 0x3a0 │ │ │ │ strh r3, [r2] │ │ │ │ ldrh r3, [r4] │ │ │ │ cmp r3, #65280 @ 0xff00 │ │ │ │ beq 3f0540 │ │ │ │ @@ -381175,35 +381175,35 @@ │ │ │ │ ldr r0, [pc, #548] @ 3f0a58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r1, [pc, #520] @ 3f0a5c │ │ │ │ add r4, r6, #928 @ 0x3a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ ldrh r5, [r4, #2] │ │ │ │ ldr r2, [pc, #504] @ 3f0a60 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #500] @ 3f0a64 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ bl 3efce0 │ │ │ │ strh r5, [r4, #2] │ │ │ │ b 3f0540 │ │ │ │ bic r3, r3, #2 │ │ │ │ strh r3, [r4] │ │ │ │ ldr r0, [r6, #924] @ 0x39c │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldrh r3, [r4] │ │ │ │ b 3f0684 │ │ │ │ ldr r2, [pc, #444] @ 3f0a68 │ │ │ │ ldr r3, [pc, #324] @ 3f09f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -381218,15 +381218,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ str r7, [sp, #92] @ 0x5c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ and r2, r1, #1 │ │ │ │ lsr r1, r1, #1 │ │ │ │ bl 3e8a3c │ │ │ │ add r2, r6, #936 @ 0x3a8 │ │ │ │ ldrh r3, [r2] │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f099c │ │ │ │ @@ -381251,22 +381251,22 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f09ec │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r6, #924] @ 0x39c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldr r0, [pc, #248] @ 3f0a7c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f051c │ │ │ │ ldrh r1, [r5] │ │ │ │ bic r3, r3, #1 │ │ │ │ strh r1, [r7] │ │ │ │ strh r3, [r2] │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ tst r1, #128 @ 0x80 │ │ │ │ @@ -381283,48 +381283,48 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 3f0968 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01018994 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009541dc │ │ │ │ - ldrheq r6, [lr], #-148 @ 0xffffff6c @ │ │ │ │ - @ instruction: 0x007e699c │ │ │ │ - ldrsbeq r3, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - rsbseq r2, pc, ip, lsr #20 │ │ │ │ + umullseq r3, r5, ip, pc @ │ │ │ │ + rsbseq r6, lr, r4, ror r7 │ │ │ │ + rsbseq r6, lr, ip, asr r7 │ │ │ │ + @ instruction: 0x007c3790 │ │ │ │ + rsbseq r2, pc, ip, ror #15 │ │ │ │ tsteq r1, ip, lsr #18 │ │ │ │ - addseq r4, r5, r2, asr r1 │ │ │ │ - rsbseq r4, lr, r4, lsl #11 │ │ │ │ + addseq r3, r5, r2, lsl pc │ │ │ │ + rsbseq r4, lr, r4, asr #6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ @ instruction: 0x010188bc │ │ │ │ - rsbseq r6, lr, r4, ror #17 │ │ │ │ - rsbseq r6, lr, r0, ror #17 │ │ │ │ - ldrsbeq r6, [lr], #-140 @ 0xffffff74 @ │ │ │ │ - ldrheq r6, [lr], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r6, lr, r4, lsr #17 │ │ │ │ - addseq r4, r5, r7, lsl #1 │ │ │ │ + rsbseq r6, lr, r4, lsr #13 │ │ │ │ + rsbseq r6, lr, r0, lsr #13 │ │ │ │ + @ instruction: 0x007e669c │ │ │ │ + rsbseq r6, lr, r8, ror r6 │ │ │ │ + rsbseq r6, lr, r4, ror #12 │ │ │ │ + addseq r3, r5, r7, asr #28 │ │ │ │ ldrdeq r8, [r1, -r0] │ │ │ │ andeq r4, r0, r8, ror #24 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r6, lr, r4, lsl #15 │ │ │ │ + rsbseq r6, lr, r4, asr #10 │ │ │ │ strdeq r8, [r1, -ip] │ │ │ │ - addseq r3, r5, ip, lsr #28 │ │ │ │ - rsbseq r6, lr, r0, lsr #12 │ │ │ │ - ldrheq r6, [lr], #-100 @ 0xffffff9c @ │ │ │ │ - addseq r3, r5, r8, lsl #28 │ │ │ │ - rsbseq r3, ip, ip, lsr #12 │ │ │ │ - rsbseq r2, pc, r4, lsl #13 │ │ │ │ + addseq r3, r5, ip, ror #23 │ │ │ │ + rsbseq r6, lr, r0, ror #7 │ │ │ │ + rsbseq r6, lr, r4, ror r4 │ │ │ │ + addseq r3, r5, r8, asr #23 │ │ │ │ + rsbseq r3, ip, ip, ror #7 │ │ │ │ + rsbseq r2, pc, r4, asr #8 │ │ │ │ tsteq r1, r8, asr r5 │ │ │ │ - addseq r3, r5, r8, lsl #27 │ │ │ │ - rsbseq r6, lr, ip, ror r5 │ │ │ │ - rsbseq r6, lr, r4, lsr r6 │ │ │ │ + addseq r3, r5, r8, asr #22 │ │ │ │ + rsbseq r6, lr, ip, lsr r3 │ │ │ │ + ldrsheq r6, [lr], #-52 @ 0xffffffcc @ │ │ │ │ @ instruction: 0x010184b8 │ │ │ │ - rsbseq r6, lr, r8, ror #11 │ │ │ │ + rsbseq r6, lr, r8, lsr #7 │ │ │ │ tsteq r1, r4, lsr r4 │ │ │ │ ldr r3, [pc, #180] @ 3f0b40 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r0, #32 │ │ │ │ bhi 3f0aa0 │ │ │ │ ldrb r0, [r3, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -381365,36 +381365,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #48] @ 3f0b68 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - addseq r3, r5, r4, lsr #24 │ │ │ │ - rsbseq r3, lr, r4, ror #31 │ │ │ │ - rsbseq r6, lr, r8, lsr #10 │ │ │ │ - rsbseq r6, lr, r0, lsr #10 │ │ │ │ - rsbseq r5, pc, r0, ror r0 @ │ │ │ │ - rsbseq r6, lr, r8, lsl #10 │ │ │ │ - ldrsheq r6, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ - ldrsheq r6, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq r6, lr, r8, ror #9 │ │ │ │ - ldrheq r6, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ - addeq sp, r6, r4, ror r0 │ │ │ │ + addseq r3, r5, r4, ror #19 │ │ │ │ + rsbseq r3, lr, r4, lsr #27 │ │ │ │ + rsbseq r6, lr, r8, ror #5 │ │ │ │ + rsbseq r6, lr, r0, ror #5 │ │ │ │ + rsbseq r4, pc, r0, lsr lr @ │ │ │ │ + rsbseq r6, lr, r8, asr #5 │ │ │ │ + ldrheq r6, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrheq r6, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r6, lr, r8, lsr #5 │ │ │ │ + rsbseq r6, lr, r0, ror r2 │ │ │ │ + addeq ip, r6, r4, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 3f0b98 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rsceq pc, pc, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #160] @ 3f0c54 │ │ │ │ ldr r2, [pc, #160] @ 3f0c58 │ │ │ │ @@ -381402,25 +381402,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #128] @ 3f0c60 │ │ │ │ ldr r1, [pc, #128] @ 3f0c64 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #96] @ 3f0c68 │ │ │ │ ldr r3, [pc, #96] @ 3f0c6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #92] @ 3f0c70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -381434,66 +381434,66 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r3, r5, r4, asr fp │ │ │ │ - ldrsbeq r3, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq r2, pc, r0, lsr r3 @ │ │ │ │ - ldrsbeq r3, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbseq r3, ip, r8, ror #5 │ │ │ │ + addseq r3, r5, r4, lsl r9 │ │ │ │ + @ instruction: 0x007c3094 │ │ │ │ + ldrsheq r2, [pc], #-0 @ │ │ │ │ + @ instruction: 0x007c3090 │ │ │ │ + rsbseq r3, ip, r8, lsr #1 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rsceq pc, pc, r8, ror r0 @ │ │ │ │ andeq r0, r0, r8, ror #2 │ │ │ │ - ldrsbeq r6, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0x007e6198 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3f0cdc │ │ │ │ ldr r2, [pc, #76] @ 3f0ce0 │ │ │ │ ldr r1, [pc, #76] @ 3f0ce4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #937] @ 0x3a9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r5, ip, ror sl │ │ │ │ - rsbseq r6, lr, ip, ror r3 │ │ │ │ - @ instruction: 0x007e639c │ │ │ │ + addseq r3, r5, ip, lsr r8 │ │ │ │ + rsbseq r6, lr, ip, lsr r1 │ │ │ │ + rsbseq r6, lr, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 3f0d78 │ │ │ │ ldr r2, [pc, #120] @ 3f0d7c │ │ │ │ ldr r1, [pc, #120] @ 3f0d80 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r3, [r0, #932] @ 0x3a4 │ │ │ │ mov r4, r0 │ │ │ │ lsr r3, r3, #3 │ │ │ │ cmp r3, #31 │ │ │ │ beq 3f0d40 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bl 3e8574 │ │ │ │ @@ -381507,17 +381507,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, r5, ip, lsl #20 │ │ │ │ - rsbseq r6, lr, r8, lsl #6 │ │ │ │ - rsbseq r6, lr, r8, lsr #6 │ │ │ │ + addseq r3, r5, ip, asr #15 │ │ │ │ + rsbseq r6, lr, r8, asr #1 │ │ │ │ + rsbseq r6, lr, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #232] @ 3f0e84 │ │ │ │ ldr r7, [pc, #232] @ 3f0e88 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -381526,15 +381526,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r5, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r8, #36 @ 0x24 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [pc, #184] @ 3f0e90 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #176] @ 3f0e94 │ │ │ │ ldr r8, [pc, #176] @ 3f0e98 │ │ │ │ @@ -381544,29 +381544,29 @@ │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ add sl, r0, #752 @ 0x2f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, sl │ │ │ │ bl 3813a8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ bl 3812a8 │ │ │ │ ldr r1, [pc, #68] @ 3f0e9c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3e8224 │ │ │ │ str r0, [r4, #920] @ 0x398 │ │ │ │ @@ -381574,21 +381574,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r3, r5, r4, ror r9 │ │ │ │ - @ instruction: 0x007e6298 │ │ │ │ - rsbseq r6, lr, r4, ror #4 │ │ │ │ + addseq r3, r5, r4, lsr r7 │ │ │ │ + rsbseq r6, lr, r8, asr r0 │ │ │ │ + rsbseq r6, lr, r4, lsr #32 │ │ │ │ rsceq lr, pc, r4, lsr #29 │ │ │ │ - rsbseq r0, sp, r8, asr sl │ │ │ │ - rsbseq r0, sp, r4, asr #20 │ │ │ │ - rsbseq r7, lr, r0, asr #32 │ │ │ │ + rsbseq r0, sp, r8, lsl r8 │ │ │ │ + rsbseq r0, sp, r4, lsl #16 │ │ │ │ + rsbseq r6, lr, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r1, [pc, #756] @ 3f11ac │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -381605,15 +381605,15 @@ │ │ │ │ ldr r2, [pc, #716] @ 3f11b8 │ │ │ │ ldr r1, [pc, #716] @ 3f11bc │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #700] @ 3f11c0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r4, #33 @ 0x21 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ bcc 3f0f34 │ │ │ │ ldr r3, [pc, #680] @ 3f11c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -381680,15 +381680,15 @@ │ │ │ │ beq 3f0f5c │ │ │ │ orr r3, r3, #8 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ strb r3, [r0, #931] @ 0x3a3 │ │ │ │ beq 3f0f5c │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 3f0f5c │ │ │ │ ldrb r8, [r0, #931] @ 0x3a3 │ │ │ │ mov r9, #0 │ │ │ │ b 3f0f5c │ │ │ │ ldrb r3, [r0, #932] @ 0x3a4 │ │ │ │ lsr r3, r3, #3 │ │ │ │ sub r2, r3, #10 │ │ │ │ @@ -381711,15 +381711,15 @@ │ │ │ │ beq 3f1038 │ │ │ │ orr r3, r3, #8 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ strb r3, [r5, #931] @ 0x3a3 │ │ │ │ beq 3f1038 │ │ │ │ ldr r0, [r5, #924] @ 0x39c │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldrb r8, [r5, #930] @ 0x3a2 │ │ │ │ b 3f1038 │ │ │ │ ldrb r8, [r0, #929] @ 0x3a1 │ │ │ │ mov r9, #0 │ │ │ │ b 3f0f5c │ │ │ │ ldrb r8, [r0, #928] @ 0x3a0 │ │ │ │ mov r9, #0 │ │ │ │ @@ -381745,62 +381745,62 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 3f11dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f0f70 │ │ │ │ ldr r2, [pc, #120] @ 3f11e0 │ │ │ │ ldr r1, [pc, #120] @ 3f11e4 │ │ │ │ ldr r0, [pc, #120] @ 3f11e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, #60 @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f0f28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3f11ec │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f0f70 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r3, r5, r8, asr r8 │ │ │ │ + addseq r3, r5, r8, lsl r6 │ │ │ │ tsteq r1, r8, lsr pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r6, lr, ip, lsr #2 │ │ │ │ - rsbseq r6, lr, r8, asr #2 │ │ │ │ + rsbseq r5, lr, ip, ror #29 │ │ │ │ + rsbseq r5, lr, r8, lsl #30 │ │ │ │ strdeq r7, [r1, -r8] │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - umullseq r3, r5, r1, r7 │ │ │ │ + addseq r3, r5, r1, asr r5 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r1, ip, lr, r7 │ │ │ │ andeq r1, r0, r4, lsl sp │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsheq r5, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - addseq r3, r5, r4, lsr #11 │ │ │ │ - ldrsbeq r5, [lr], #-224 @ 0xffffff20 @ │ │ │ │ - @ instruction: 0x007e5d98 │ │ │ │ - ldrsheq r5, [lr], #-232 @ 0xffffff18 @ │ │ │ │ + ldrheq r5, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + addseq r3, r5, r4, ror #6 │ │ │ │ + @ instruction: 0x007e5c90 │ │ │ │ + rsbseq r5, lr, r8, asr fp │ │ │ │ + ldrheq r5, [lr], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #1344] @ 3f1748 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #1340] @ 3f174c │ │ │ │ @@ -381817,15 +381817,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #88] @ 0x58 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #1280] @ 3f175c │ │ │ │ ldr r3, [pc, #1280] @ 3f1760 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -381979,15 +381979,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f1404 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ strb r8, [r4, #929] @ 0x3a1 │ │ │ │ b 3f1294 │ │ │ │ strb r8, [r4, #928] @ 0x3a0 │ │ │ │ b 3f1294 │ │ │ │ ldr r3, [pc, #644] @ 3f1778 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -382011,48 +382011,48 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 3f1780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f1274 │ │ │ │ cmp r1, #0 │ │ │ │ beq 3f1390 │ │ │ │ bic r3, r3, #8 │ │ │ │ strb r3, [r4, #931] @ 0x3a3 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldrb r3, [r4, #931] @ 0x3a3 │ │ │ │ b 3f1390 │ │ │ │ ldr r0, [pc, #460] @ 3f1784 │ │ │ │ ldr r2, [pc, #460] @ 3f1788 │ │ │ │ ldr r1, [pc, #460] @ 3f178c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ - bl 929998 │ │ │ │ + bl 9304dc │ │ │ │ + bl 929758 │ │ │ │ b 3f1320 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e8574 │ │ │ │ ldrb r3, [r4, #931] @ 0x3a3 │ │ │ │ mvn r2, #7 │ │ │ │ and r3, r3, #239 @ 0xef │ │ │ │ strb r2, [r4, #932] @ 0x3a4 │ │ │ │ @@ -382074,27 +382074,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, r2, #88 @ 0x58 │ │ │ │ str r5, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ cmp r2, #11 │ │ │ │ moveq r2, #80 @ 0x50 │ │ │ │ strbeq r2, [r4, #932] @ 0x3a4 │ │ │ │ b 3f13ac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 3f17a0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f1274 │ │ │ │ cmp r3, #5 │ │ │ │ bne 3f1294 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e8a5c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f16f0 │ │ │ │ @@ -382110,15 +382110,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3f1404 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3e8574 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldrb r3, [r4, #931] @ 0x3a3 │ │ │ │ b 3f1390 │ │ │ │ ldrb r2, [r4, #934] @ 0x3a6 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ tst r2, #1 │ │ │ │ strb r3, [r4, #932] @ 0x3a4 │ │ │ │ bne 3f1294 │ │ │ │ @@ -382135,42 +382135,42 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 3f14c8 │ │ │ │ b 3f1404 │ │ │ │ - addseq r3, r5, r4, lsl #10 │ │ │ │ + addseq r3, r5, r4, asr #5 │ │ │ │ smlatteq r1, r8, fp, r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrsheq r5, [lr], #-216 @ 0xffffff28 @ │ │ │ │ - ldrsbeq r5, [lr], #-220 @ 0xffffff24 @ │ │ │ │ + ldrheq r5, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + @ instruction: 0x007e5b9c │ │ │ │ smlatbeq r1, r8, fp, r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ tsteq r1, r8, ror #22 │ │ │ │ - addseq r3, r5, r2, lsl r4 │ │ │ │ + @ instruction: 0x009531d2 │ │ │ │ tsteq r1, ip, lsl sl │ │ │ │ tsteq r1, r8, asr r9 │ │ │ │ andeq r5, r0, ip, lsl #31 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r5, lr, r0, asr #22 │ │ │ │ - addseq r3, r5, r4, asr r1 │ │ │ │ - ldrsbeq r2, [ip], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r1, pc, r0, lsr r9 @ │ │ │ │ + rsbseq r5, lr, r0, lsl #18 │ │ │ │ + addseq r2, r5, r4, lsl pc │ │ │ │ + @ instruction: 0x007c2694 │ │ │ │ + ldrsheq r1, [pc], #-96 @ │ │ │ │ strdeq r7, [r1, -r8] │ │ │ │ - ldrsbeq r3, [r5], ip │ │ │ │ - rsbseq r5, lr, r8, lsl #20 │ │ │ │ - ldrsbeq r5, [lr], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq r5, lr, ip, lsl #21 │ │ │ │ + umullseq r2, r5, ip, lr │ │ │ │ + rsbseq r5, lr, r8, asr #15 │ │ │ │ + @ instruction: 0x007e5694 │ │ │ │ + rsbseq r5, lr, ip, asr #16 │ │ │ │ tsteq r1, r0, asr r7 │ │ │ │ ldrdeq r7, [r1, -ip] │ │ │ │ ldr r0, [pc, #4] @ 3f17b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rsceq lr, pc, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #128] @ 3f1854 │ │ │ │ mov r5, r0 │ │ │ │ @@ -382200,20 +382200,20 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [pc, #28] @ 3f185c │ │ │ │ ldr r1, [pc, #28] @ 3f1860 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f1800 │ │ │ │ tsteq r1, ip, lsr #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq r5, lr, r4, lsr #18 │ │ │ │ - addseq r2, r5, r8, lsr pc │ │ │ │ + rsbseq r5, lr, r4, ror #13 │ │ │ │ + @ instruction: 0x00952cf8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ rsbs r1, r2, #284 @ 0x11c │ │ │ │ rscs r1, r3, #0 │ │ │ │ ldr r1, [pc, #236] @ 3f1970 │ │ │ │ @@ -382264,30 +382264,30 @@ │ │ │ │ ldr r0, [pc, #80] @ 3f1988 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #32 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ smlabbeq r1, r0, r5, r7 │ │ │ │ tsteq r0, r1, lsl r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ - addseq r2, r5, r8, ror #28 │ │ │ │ - addseq r2, r5, r4, asr #28 │ │ │ │ - rsbseq r5, lr, r4, asr #16 │ │ │ │ + addseq r2, r5, r8, lsr #24 │ │ │ │ + addseq r2, r5, r4, lsl #24 │ │ │ │ + rsbseq r5, lr, r4, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ 3f1a40 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -382295,110 +382295,110 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 3f1a44 │ │ │ │ ldr r1, [pc, #140] @ 3f1a48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #120] @ 3f1a4c │ │ │ │ ldr r1, [pc, #120] @ 3f1a50 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #84] @ 3f1a54 │ │ │ │ ldr r1, [pc, #84] @ 3f1a58 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r4, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3813a8 │ │ │ │ - @ instruction: 0x00952dd8 │ │ │ │ - rsbseq pc, ip, r4, ror lr @ │ │ │ │ - rsbseq pc, ip, r4, lsl #29 │ │ │ │ - ldrheq r5, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsbeq r5, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + umullseq r2, r5, r8, fp │ │ │ │ + rsbseq pc, ip, r4, lsr ip @ │ │ │ │ + rsbseq pc, ip, r4, asr #24 │ │ │ │ + rsbseq r5, lr, ip, ror r5 │ │ │ │ + @ instruction: 0x007e5598 │ │ │ │ rsceq lr, pc, ip, asr #6 │ │ │ │ - rsbseq r5, lr, r4, asr #15 │ │ │ │ + rsbseq r5, lr, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 3f1af0 │ │ │ │ ldr r2, [pc, #124] @ 3f1af4 │ │ │ │ ldr r1, [pc, #124] @ 3f1af8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #84 @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #92] @ 3f1afc │ │ │ │ ldr r1, [pc, #92] @ 3f1b00 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r2, [pc, #68] @ 3f1b04 │ │ │ │ ldr r3, [pc, #68] @ 3f1b08 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r2, r5, r4, lsl #26 │ │ │ │ - rsbseq r2, ip, r4, lsl r4 │ │ │ │ - rsbseq r1, pc, ip, ror #8 │ │ │ │ + addseq r2, r5, r4, asr #21 │ │ │ │ + ldrsbeq r2, [ip], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq r1, pc, ip, lsr #4 │ │ │ │ strheq lr, [pc], #36 @ │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ - rsbseq r5, lr, r4, lsl r7 │ │ │ │ + ldrsbeq r5, [lr], #-68 @ 0xffffffbc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 3f1b88 │ │ │ │ ldr r2, [pc, #100] @ 3f1b8c │ │ │ │ ldr r1, [pc, #100] @ 3f1b90 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ mov r3, #30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #920 @ 0x398 │ │ │ │ bl 27ea34 │ │ │ │ add r4, r4, #4096 @ 0x1000 │ │ │ │ mov r3, #0 │ │ │ │ @@ -382407,46 +382407,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r2, r5, r4, asr ip │ │ │ │ - rsbseq r5, lr, ip, asr r6 │ │ │ │ - rsbseq r5, lr, r8, ror r6 │ │ │ │ + addseq r2, r5, r4, lsl sl │ │ │ │ + rsbseq r5, lr, ip, lsl r4 │ │ │ │ + rsbseq r5, lr, r8, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 3f1ba4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930098 │ │ │ │ + b 92fe58 │ │ │ │ rsceq lr, pc, r0, asr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 3f1bfc │ │ │ │ ldr r2, [pc, #60] @ 3f1c00 │ │ │ │ ldr r1, [pc, #60] @ 3f1c04 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x00952cd4 │ │ │ │ - rsbseq r2, ip, ip, asr #5 │ │ │ │ - rsbseq r1, pc, r8, lsr #6 │ │ │ │ + umullseq r2, r5, r4, sl │ │ │ │ + rsbseq r2, ip, ip, lsl #1 │ │ │ │ + rsbseq r1, pc, r8, ror #1 │ │ │ │ ldrb r2, [r0, #933] @ 0x3a5 │ │ │ │ mov r3, r0 │ │ │ │ tst r2, #4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ tst r2, #64 @ 0x40 │ │ │ │ @@ -382455,15 +382455,15 @@ │ │ │ │ tst r1, #112 @ 0x70 │ │ │ │ beq 3f1c58 │ │ │ │ ldrb r2, [r3, #931] @ 0x3a3 │ │ │ │ mov r1, #1 │ │ │ │ orr r2, r2, #128 @ 0x80 │ │ │ │ ldr r0, [r3, #924] @ 0x39c │ │ │ │ strb r2, [r3, #931] @ 0x3a3 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ tst r1, #4 │ │ │ │ bne 3f1c34 │ │ │ │ b 3f1c2c │ │ │ │ tst r2, #8 │ │ │ │ beq 3f1c6c │ │ │ │ ldrb r2, [r3, #932] @ 0x3a4 │ │ │ │ lsrs r2, r2, #7 │ │ │ │ @@ -382499,25 +382499,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 3f1d7c │ │ │ │ ldr r1, [pc, #148] @ 3f1d80 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #21 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #128] @ 3f1d84 │ │ │ │ ldr r1, [pc, #128] @ 3f1d88 │ │ │ │ add r4, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #96] @ 3f1d8c │ │ │ │ ldr r1, [pc, #96] @ 3f1d90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #88] @ 3f1d94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -382531,21 +382531,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r2, r5, r8, asr #23 │ │ │ │ - rsbseq r2, ip, ip, asr #3 │ │ │ │ - rsbseq r2, ip, r0, ror #3 │ │ │ │ - @ instruction: 0x007c2190 │ │ │ │ - rsbseq r1, pc, ip, ror #3 │ │ │ │ + addseq r2, r5, r8, lsl #19 │ │ │ │ + rsbseq r1, ip, ip, lsl #31 │ │ │ │ + rsbseq r1, ip, r0, lsr #31 │ │ │ │ + rsbseq r1, ip, r0, asr pc │ │ │ │ + rsbseq r0, pc, ip, lsr #31 │ │ │ │ rsceq lr, pc, r0, asr #1 │ │ │ │ - rsbseq r5, lr, r4, asr #9 │ │ │ │ + rsbseq r5, lr, r4, lsl #5 │ │ │ │ strheq r0, [r0], -r4 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 3f1dec │ │ │ │ @@ -382554,38 +382554,38 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #110 @ 0x6e │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c4e8 │ │ │ │ - addseq r2, r5, r4, ror #21 │ │ │ │ - rsbseq r5, lr, r8, asr r4 │ │ │ │ - rsbseq r5, lr, r8, ror r4 │ │ │ │ + b 92c2a8 │ │ │ │ + addseq r2, r5, r4, lsr #17 │ │ │ │ + rsbseq r5, lr, r8, lsl r2 │ │ │ │ + rsbseq r5, lr, r8, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #156] @ 3f1eac │ │ │ │ ldr r2, [pc, #156] @ 3f1eb0 │ │ │ │ ldr r1, [pc, #156] @ 3f1eb4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #110 @ 0x6e │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r4, #928 @ 0x3a0 │ │ │ │ strb r5, [r4, #929] @ 0x3a1 │ │ │ │ add r0, r0, #936 @ 0x3a8 │ │ │ │ @@ -382608,17 +382608,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r2, r5, r8, lsl #21 │ │ │ │ - ldrsheq r5, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r5, lr, r8, lsl r4 │ │ │ │ + addseq r2, r5, r8, asr #16 │ │ │ │ + ldrheq r5, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsbeq r5, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #240] @ 3f1fc0 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -382626,75 +382626,75 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #224] @ 3f1fc4 │ │ │ │ ldr r1, [pc, #224] @ 3f1fc8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #110 @ 0x6e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #204] @ 3f1fcc │ │ │ │ ldr r1, [pc, #204] @ 3f1fd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ add sl, r4, #752 @ 0x2f0 │ │ │ │ mov r7, r0 │ │ │ │ bl 3812a8 │ │ │ │ ldr r2, [pc, #148] @ 3f1fd4 │ │ │ │ ldr r3, [pc, #148] @ 3f1fd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 3813a8 │ │ │ │ ldr r2, [pc, #100] @ 3f1fdc │ │ │ │ ldr r1, [pc, #100] @ 3f1fe0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #76] @ 3f1fe4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3e8224 │ │ │ │ str r0, [r4, #920] @ 0x398 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r2, r5, ip, asr #19 │ │ │ │ - rsbseq r5, lr, r8, lsr r3 │ │ │ │ - rsbseq r5, lr, r4, asr r3 │ │ │ │ - rsbseq pc, ip, ip, lsr #18 │ │ │ │ - rsbseq pc, ip, ip, lsr r9 @ │ │ │ │ + addseq r2, r5, ip, lsl #15 │ │ │ │ + ldrsheq r5, [lr], #-8 @ │ │ │ │ + rsbseq r5, lr, r4, lsl r1 │ │ │ │ + rsbseq pc, ip, ip, ror #13 │ │ │ │ + ldrsheq pc, [ip], #-108 @ 0xffffff94 @ │ │ │ │ rsceq sp, pc, ip, lsr #29 │ │ │ │ - addeq r9, r1, r8, lsl r9 │ │ │ │ - rsbseq r1, ip, r0, lsr #30 │ │ │ │ - rsbseq r0, pc, r8, ror pc @ │ │ │ │ - rsbseq pc, sp, r0, lsl #25 │ │ │ │ + ldrdeq r9, [r1], r8 │ │ │ │ + rsbseq r1, ip, r0, ror #25 │ │ │ │ + rsbseq r0, pc, r8, lsr sp @ │ │ │ │ + rsbseq pc, sp, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #340] @ 3f2154 │ │ │ │ ldr r3, [pc, #340] @ 3f2158 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -382720,15 +382720,15 @@ │ │ │ │ ldr r6, [pc, #272] @ 3f2168 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r5, [r4, #929] @ 0x3a1 │ │ │ │ strb r5, [r4, #930] @ 0x3a2 │ │ │ │ str r5, [r4, #976] @ 0x3d0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #244] @ 3f216c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3f20bc │ │ │ │ ldr r2, [pc, #224] @ 3f2170 │ │ │ │ @@ -382763,42 +382763,42 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3f2180 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f2088 │ │ │ │ ldr r0, [pc, #64] @ 3f2184 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f2088 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r4, lsl #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r2, r5, r0, ror #16 │ │ │ │ - rsbseq r1, ip, r4, asr #28 │ │ │ │ - rsbseq r0, pc, r0, lsr #29 │ │ │ │ + addseq r2, r5, r0, lsr #12 │ │ │ │ + rsbseq r1, ip, r4, lsl #24 │ │ │ │ + rsbseq r0, pc, r0, ror #24 │ │ │ │ @ instruction: 0x01016d90 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, r4, ror sp │ │ │ │ andeq r1, r0, r0, lsr #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r5, lr, r0, lsr #2 │ │ │ │ - rsbseq r5, lr, ip, lsr r1 │ │ │ │ + rsbseq r4, lr, r0, ror #29 │ │ │ │ + ldrsheq r4, [lr], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #576] @ 3f23e0 │ │ │ │ ldr r3, [pc, #576] @ 3f23e4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -382825,15 +382825,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #500] @ 3f23f8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f22a8 │ │ │ │ ldr r2, [pc, #468] @ 3f23fc │ │ │ │ ldr r3, [pc, #440] @ 3f23e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -382851,15 +382851,15 @@ │ │ │ │ ldr r1, [pc, #420] @ 3f2408 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #360] @ 3f23ec │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2330 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e9008 │ │ │ │ @@ -382887,23 +382887,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3f2418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f2220 │ │ │ │ ldr r3, [pc, #228] @ 3f241c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f2290 │ │ │ │ ldr r3, [pc, #196] @ 3f2410 │ │ │ │ @@ -382920,54 +382920,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3f2420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f2290 │ │ │ │ ldr r0, [pc, #108] @ 3f2424 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f2220 │ │ │ │ ldr r0, [pc, #88] @ 3f2428 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f2290 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r4, ror #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, lsr ip │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r2, r5, r8, lsr #13 │ │ │ │ - @ instruction: 0x007c1c94 │ │ │ │ - ldrsheq r0, [pc], #-192 @ │ │ │ │ + addseq r2, r5, r8, ror #8 │ │ │ │ + rsbseq r1, ip, r4, asr sl │ │ │ │ + ldrheq r0, [pc], #-160 @ │ │ │ │ ldrdeq r6, [r1, -ip] │ │ │ │ - addseq r2, r5, ip, lsr r6 │ │ │ │ - rsbseq r1, ip, ip, lsr #24 │ │ │ │ - rsbseq r0, pc, r8, lsl #25 │ │ │ │ + @ instruction: 0x009523fc │ │ │ │ + rsbseq r1, ip, ip, ror #19 │ │ │ │ + rsbseq r0, pc, r8, asr #20 │ │ │ │ andeq r5, r0, r0, ror #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, lr, r8, asr #31 │ │ │ │ + rsbseq r4, lr, r8, lsl #27 │ │ │ │ andeq r3, r0, r0, asr #7 │ │ │ │ - ldrsheq r4, [lr], #-236 @ 0xffffff14 @ │ │ │ │ - rsbseq r4, lr, r0, ror pc │ │ │ │ - ldrsheq r4, [lr], #-236 @ 0xffffff14 @ │ │ │ │ + ldrheq r4, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r4, lr, r0, lsr sp │ │ │ │ + ldrheq r4, [lr], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1172] @ 3f28d8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -383010,15 +383010,15 @@ │ │ │ │ add r4, r6, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ strb r0, [r4, #958] @ 0x3be │ │ │ │ mov r0, r6 │ │ │ │ str r9, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f25c0 │ │ │ │ add r5, r5, #1 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r5, #16 │ │ │ │ cmpne r5, r7 │ │ │ │ @@ -383028,15 +383028,15 @@ │ │ │ │ ldr r1, [pc, #980] @ 3f28fc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2734 │ │ │ │ cmp r5, r7 │ │ │ │ strb r5, [r6, #956] @ 0x3bc │ │ │ │ bcc 3f26c4 │ │ │ │ orr r3, r5, #64 @ 0x40 │ │ │ │ @@ -383087,24 +383087,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3f2910 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f2504 │ │ │ │ ldrb r2, [r6, #951] @ 0x3b7 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ orr r2, r2, #2 │ │ │ │ strb r3, [r6, #929] @ 0x3a1 │ │ │ │ strb r2, [r6, #951] @ 0x3b7 │ │ │ │ b 3f258c │ │ │ │ @@ -383113,15 +383113,15 @@ │ │ │ │ ldr r1, [pc, #672] @ 3f291c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2820 │ │ │ │ ldr r0, [r6, #920] @ 0x398 │ │ │ │ bl 3e9008 │ │ │ │ ldrb r3, [r6, #957] @ 0x3bd │ │ │ │ cmp r5, #16 │ │ │ │ @@ -383152,15 +383152,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #512] @ 3f2924 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f2504 │ │ │ │ ldr r3, [pc, #492] @ 3f2928 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f254c │ │ │ │ @@ -383178,33 +383178,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 3f292c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f254c │ │ │ │ ldr ip, [pc, #368] @ 3f2930 │ │ │ │ ldr r2, [pc, #368] @ 3f2934 │ │ │ │ ldr r1, [pc, #368] @ 3f2938 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #340] @ 3f293c │ │ │ │ ldr r2, [pc, #244] @ 3f28e0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ eors r1, r2, r1 │ │ │ │ @@ -383212,15 +383212,15 @@ │ │ │ │ bne 3f28d4 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #304] @ 3f2940 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [pc, #284] @ 3f2944 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f26a0 │ │ │ │ ldr r3, [pc, #200] @ 3f2908 │ │ │ │ @@ -383237,67 +383237,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3f2948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f26a0 │ │ │ │ ldr r0, [pc, #160] @ 3f294c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f254c │ │ │ │ ldr r0, [pc, #136] @ 3f2950 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f26a0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabteq r1, r0, r9, r6 │ │ │ │ smlatbeq r1, r0, r9, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - rsbseq r1, ip, r0, ror #19 │ │ │ │ - rsbseq r0, pc, ip, lsr sl @ │ │ │ │ - @ instruction: 0x009523dc │ │ │ │ - addseq r2, r5, r8, ror r3 │ │ │ │ - rsbseq r1, ip, ip, ror #18 │ │ │ │ - rsbseq r0, pc, r4, asr #19 │ │ │ │ + rsbseq r1, ip, r0, lsr #15 │ │ │ │ + ldrsheq r0, [pc], #-124 @ │ │ │ │ + umullseq r2, r5, ip, r1 │ │ │ │ + addseq r2, r5, r8, lsr r1 │ │ │ │ + rsbseq r1, ip, ip, lsr #14 │ │ │ │ + rsbseq r0, pc, r4, lsl #15 │ │ │ │ tsteq r1, r0, ror r8 │ │ │ │ andeq r5, r0, r0, ror #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, lr, r4, lsr #25 │ │ │ │ - addseq r2, r5, r4, lsr #4 │ │ │ │ - rsbseq r1, ip, r8, lsl r8 │ │ │ │ - rsbseq r0, pc, r0, ror r8 @ │ │ │ │ + rsbseq r4, lr, r4, ror #20 │ │ │ │ + addseq r1, r5, r4, ror #31 │ │ │ │ + ldrsbeq r1, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r0, pc, r0, lsr r6 @ │ │ │ │ tsteq r1, r0, lsr #14 │ │ │ │ - rsbseq r4, lr, r0, lsl #24 │ │ │ │ + rsbseq r4, lr, r0, asr #19 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - rsbseq r4, lr, ip, lsr #23 │ │ │ │ - ldrsbeq r2, [r5], r8 │ │ │ │ - ldrsbeq r1, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbseq r0, pc, ip, lsr #14 │ │ │ │ + rsbseq r4, lr, ip, ror #18 │ │ │ │ + umullseq r1, r5, r8, lr │ │ │ │ + @ instruction: 0x007c1490 │ │ │ │ + rsbseq r0, pc, ip, ror #9 │ │ │ │ tsteq r1, ip, lsl r6 │ │ │ │ - ldrsbeq r4, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + @ instruction: 0x007e4998 │ │ │ │ andeq r3, r0, r0, asr #7 │ │ │ │ - rsbseq r4, lr, r8, lsl #20 │ │ │ │ - ldrsheq r4, [lr], #-172 @ 0xffffff54 @ │ │ │ │ - rsbseq r4, lr, r4, lsl #20 │ │ │ │ + rsbseq r4, lr, r8, asr #15 │ │ │ │ + ldrheq r4, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq r4, lr, r4, asr #15 │ │ │ │ ldrb r1, [r0, #956] @ 0x3bc │ │ │ │ tst r1, #31 │ │ │ │ beq 3f2988 │ │ │ │ ldrb r2, [r0, #974] @ 0x3ce │ │ │ │ sub r1, r1, #1 │ │ │ │ add ip, r0, r2 │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -383358,15 +383358,15 @@ │ │ │ │ ldr r1, [pc, #1012] @ 3f2e44 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #984] @ 3f2e48 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f2b8c │ │ │ │ ldr r2, [pc, #968] @ 3f2e4c │ │ │ │ ldr r3, [pc, #932] @ 3f2e2c │ │ │ │ @@ -383412,15 +383412,15 @@ │ │ │ │ beq 3f2a3c │ │ │ │ mov r0, r4 │ │ │ │ bl 3f1ba8 │ │ │ │ ldrb r2, [r4, #928] @ 0x3a0 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #788] @ 3f2e50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f2a3c │ │ │ │ ldrb r7, [r0, #930] @ 0x3a2 │ │ │ │ mov r9, #0 │ │ │ │ b 3f2a40 │ │ │ │ ldrb r7, [r0, #929] @ 0x3a1 │ │ │ │ mov r9, #0 │ │ │ │ b 3f2a40 │ │ │ │ @@ -383455,28 +383455,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 3f2e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f2a7c │ │ │ │ cmp r3, #15 │ │ │ │ sbcs r2, r2, #0 │ │ │ │ bcs 3f2ca0 │ │ │ │ ldr r2, [pc, #552] @ 3f2e60 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -383513,15 +383513,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3f1ba8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #404] @ 3f2e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f2a10 │ │ │ │ ldrb r7, [r4, #948] @ 0x3b4 │ │ │ │ mov r9, #0 │ │ │ │ b 3f2a40 │ │ │ │ ldrb r7, [r4, #937] @ 0x3a9 │ │ │ │ mov r9, #0 │ │ │ │ b 3f2a40 │ │ │ │ @@ -383580,15 +383580,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #160] @ 3f2e6c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r9} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f2a7c │ │ │ │ mov r0, r4 │ │ │ │ bl 3f2954 │ │ │ │ ldrb r7, [r4, #928] @ 0x3a0 │ │ │ │ b 3f2a3c │ │ │ │ bl 3f1fe8 │ │ │ │ ldrb r3, [r4, #956] @ 0x3bc │ │ │ │ @@ -383596,36 +383596,36 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3f1ba8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #84] @ 3f2e70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f2a10 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r0, asr r4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r1, r0, asr #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r1, r5, r0, asr #27 │ │ │ │ - addseq r1, r5, r0, asr lr │ │ │ │ - rsbseq r1, ip, ip, lsr r4 │ │ │ │ - @ instruction: 0x007f0498 │ │ │ │ + addseq r1, r5, r0, lsl #23 │ │ │ │ + addseq r1, r5, r0, lsl ip │ │ │ │ + ldrsheq r1, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r0, pc, r8, asr r2 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r1, r0, r3, r6 │ │ │ │ - ldrsbeq r4, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x007e4694 │ │ │ │ andeq r3, r0, r8, ror #13 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, lr, r8, lsr r8 │ │ │ │ - addseq r1, r5, ip, asr #23 │ │ │ │ - rsbseq r2, lr, ip, lsl #3 │ │ │ │ - @ instruction: 0x00951ad4 │ │ │ │ - rsbseq r4, lr, ip, asr #13 │ │ │ │ - rsbseq r2, lr, r0, asr #32 │ │ │ │ + ldrsheq r4, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ + addseq r1, r5, ip, lsl #19 │ │ │ │ + rsbseq r1, lr, ip, asr #30 │ │ │ │ + umullseq r1, r5, r4, r8 │ │ │ │ + rsbseq r4, lr, ip, lsl #9 │ │ │ │ + rsbseq r1, lr, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #3416] @ 3f3be8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -383647,15 +383647,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r8, [sp, #104] @ 0x68 │ │ │ │ ldr fp, [sp, #112] @ 0x70 │ │ │ │ ldrb sl, [r0, #935] @ 0x3a7 │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #3340] @ 3f3c00 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f32d4 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -383687,15 +383687,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #3220] @ 3f3c0c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [pc, #3196] @ 3f3c10 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r5, #31 │ │ │ │ bhi 3f2f10 │ │ │ │ add r3, r3, r5 │ │ │ │ ldrsh r3, [r3, r5] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -383749,15 +383749,15 @@ │ │ │ │ ldr r1, [pc, #3000] @ 3f3c24 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #2972] @ 3f3c28 │ │ │ │ ldr r3, [pc, #2908] @ 3f3bec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -383795,15 +383795,15 @@ │ │ │ │ ldr r1, [pc, #2836] @ 3f3c38 │ │ │ │ add r0, pc, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #2808] @ 3f3c3c │ │ │ │ ldr r2, [pc, #2724] @ 3f3bec │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ eors r1, r2, r1 │ │ │ │ @@ -383812,15 +383812,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #2772] @ 3f3c40 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r4, #976] @ 0x3d0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldrb r3, [r4, #930] @ 0x3a2 │ │ │ │ tst r8, #2 │ │ │ │ andne r3, r3, #253 @ 0xfd │ │ │ │ ldr r2, [pc, #2736] @ 3f3c44 │ │ │ │ strb r3, [r4, #930] @ 0x3a2 │ │ │ │ ldr r3, [pc, #2640] @ 3f3bec │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -383922,29 +383922,29 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2280] @ 3f3c54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f2f04 │ │ │ │ cmp r8, #0 │ │ │ │ bne 3f3598 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3f35a4 │ │ │ │ ldr r2, [r4, #976] @ 0x3d0 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -384051,15 +384051,15 @@ │ │ │ │ ldr r1, [pc, #1864] @ 3f3c6c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f3a30 │ │ │ │ ldrb r3, [r4, #930] @ 0x3a2 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r3, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -384185,15 +384185,15 @@ │ │ │ │ ldr r1, [pc, #1348] @ 3f3c80 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f32a0 │ │ │ │ ldr r3, [pc, #1308] @ 3f3c84 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -384214,23 +384214,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1188] @ 3f3c88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f32a0 │ │ │ │ and r8, r8, #1 │ │ │ │ lsr fp, r5, #1 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bl 3e8a3c │ │ │ │ @@ -384240,15 +384240,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3f3ab4 │ │ │ │ cmp sl, #0 │ │ │ │ bne 3f3984 │ │ │ │ ldrb r2, [r4, #929] @ 0x3a1 │ │ │ │ add r3, r4, #932 @ 0x3a4 │ │ │ │ @@ -384277,15 +384277,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f2f04 │ │ │ │ ldr r2, [r4, #976] @ 0x3d0 │ │ │ │ bic r3, r3, #20 │ │ │ │ cmp r2, #5 │ │ │ │ strb r3, [r4, #929] @ 0x3a1 │ │ │ │ bne 3f32a0 │ │ │ │ b 3f3398 │ │ │ │ @@ -384294,15 +384294,15 @@ │ │ │ │ ldr r1, [pc, #948] @ 3f3ca4 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #920] @ 3f3ca8 │ │ │ │ ldr r3, [pc, #728] @ 3f3bec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -384392,23 +384392,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 3f3cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f3548 │ │ │ │ ldr r3, [pc, #512] @ 3f3cbc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f383c │ │ │ │ ldr r3, [pc, #308] @ 3f3c04 │ │ │ │ @@ -384428,149 +384428,149 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3f3cc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f383c │ │ │ │ ldr r3, [pc, #364] @ 3f3cc4 │ │ │ │ ldr r2, [pc, #364] @ 3f3cc8 │ │ │ │ ldr r1, [pc, #364] @ 3f3ccc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #324] @ 3f3cd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f3998 │ │ │ │ ldr r0, [pc, #312] @ 3f3cd4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f3548 │ │ │ │ ldr r0, [pc, #292] @ 3f3cd8 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f383c │ │ │ │ ldr r0, [pc, #264] @ 3f3cdc │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f32a0 │ │ │ │ tsteq r1, r0, ror pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r1, r5, r4, ror #19 │ │ │ │ - rsbseq r0, pc, r8, lsr #32 │ │ │ │ - rsbseq r0, ip, ip, asr #31 │ │ │ │ + addseq r1, r5, r4, lsr #15 │ │ │ │ + rsbseq pc, lr, r8, ror #27 │ │ │ │ + rsbseq r0, ip, ip, lsl #27 │ │ │ │ tsteq r1, r4, lsl pc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ @ instruction: 0x01015eb4 │ │ │ │ - rsbseq r2, lr, r4, lsr #1 │ │ │ │ - umullseq r1, r5, lr, r8 │ │ │ │ + rsbseq r1, lr, r4, ror #28 │ │ │ │ + addseq r1, r5, lr, asr r6 │ │ │ │ tsteq r1, ip, lsr lr │ │ │ │ smlatteq r1, r8, sp, r5 │ │ │ │ - addseq r1, r5, r4, lsr r8 │ │ │ │ - rsbseq r0, ip, ip, lsr #28 │ │ │ │ - rsbseq pc, lr, r4, lsl #29 │ │ │ │ + @ instruction: 0x009515f4 │ │ │ │ + rsbseq r0, ip, ip, ror #23 │ │ │ │ + rsbseq pc, lr, r4, asr #24 │ │ │ │ tsteq r1, r8, ror sp │ │ │ │ - ldrheq r4, [lr], #-108 @ 0xffffff94 @ │ │ │ │ - addseq r1, r5, ip, ror r7 │ │ │ │ - rsbseq r0, ip, r4, ror sp │ │ │ │ - ldrsbeq pc, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r4, lr, ip, ror r4 │ │ │ │ + addseq r1, r5, ip, lsr r5 │ │ │ │ + rsbseq r0, ip, r4, lsr fp │ │ │ │ + @ instruction: 0x007efb90 │ │ │ │ smlabteq r1, r0, ip, r5 │ │ │ │ - rsbseq r4, lr, ip, ror #10 │ │ │ │ + rsbseq r4, lr, ip, lsr #6 │ │ │ │ tsteq r1, ip, ror #24 │ │ │ │ tsteq r1, ip, asr fp │ │ │ │ andeq r5, r0, ip, asr #2 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, lr, ip, ror r1 │ │ │ │ - @ instruction: 0x009514ba │ │ │ │ + rsbseq r3, lr, ip, lsr pc │ │ │ │ + addseq r1, r5, sl, ror r2 │ │ │ │ smlabbeq r1, r4, r9, r5 │ │ │ │ - rsbseq r1, lr, r4, ror fp │ │ │ │ - addseq r1, r5, ip, ror r3 │ │ │ │ - rsbseq r0, ip, r0, ror r9 │ │ │ │ - rsbseq pc, lr, r8, asr #19 │ │ │ │ - addseq r1, r5, r2, lsr #5 │ │ │ │ + rsbseq r1, lr, r4, lsr r9 │ │ │ │ + addseq r1, r5, ip, lsr r1 │ │ │ │ + rsbseq r0, ip, r0, lsr r7 │ │ │ │ + rsbseq pc, lr, r8, lsl #15 │ │ │ │ + addseq r1, r5, r2, rrx │ │ │ │ smlabteq r1, r4, r7, r5 │ │ │ │ - addseq r1, r5, r4, ror #2 │ │ │ │ - rsbseq r0, ip, r8, asr r7 │ │ │ │ - ldrheq pc, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + addseq r0, r5, r4, lsr #30 │ │ │ │ + rsbseq r0, ip, r8, lsl r5 │ │ │ │ + rsbseq pc, lr, r0, ror r5 @ │ │ │ │ andeq r5, r0, r4, lsr #32 │ │ │ │ - rsbseq r3, lr, r4, ror lr │ │ │ │ - addseq r1, r5, ip, lsl #1 │ │ │ │ - rsbseq r0, ip, r0, lsl #13 │ │ │ │ - ldrsbeq pc, [lr], #-104 @ 0xffffff98 @ │ │ │ │ - rsbseq r3, lr, r8, lsl #25 │ │ │ │ - @ instruction: 0x00950fb0 │ │ │ │ - rsbseq r0, ip, r8, lsr #11 │ │ │ │ - rsbseq pc, lr, r0, lsl #12 │ │ │ │ + rsbseq r3, lr, r4, lsr ip │ │ │ │ + addseq r0, r5, ip, asr #28 │ │ │ │ + rsbseq r0, ip, r0, asr #8 │ │ │ │ + @ instruction: 0x007ef498 │ │ │ │ + rsbseq r3, lr, r8, asr #20 │ │ │ │ + addseq r0, r5, r0, ror sp │ │ │ │ + rsbseq r0, ip, r8, ror #6 │ │ │ │ + rsbseq pc, lr, r0, asr #7 │ │ │ │ strdeq r5, [r1, -r4] │ │ │ │ - rsbseq r3, lr, r8, lsr lr │ │ │ │ + ldrsheq r3, [lr], #-184 @ 0xffffff48 @ │ │ │ │ tsteq r1, r0, asr #8 │ │ │ │ andeq r6, r0, ip, lsr r9 │ │ │ │ - rsbseq r3, lr, ip, asr ip │ │ │ │ - andeq r2, r0, r8, lsl fp │ │ │ │ - rsbseq r3, lr, r4, lsr sl │ │ │ │ - addseq r0, r5, r0, asr #26 │ │ │ │ - rsbseq r0, ip, r4, lsr r3 │ │ │ │ - rsbseq pc, lr, ip, lsl #7 │ │ │ │ - @ instruction: 0x007e3a9c │ │ │ │ - rsbseq r3, lr, r4, lsr #23 │ │ │ │ rsbseq r3, lr, ip, lsl sl │ │ │ │ - rsbseq r3, lr, r8, asr #21 │ │ │ │ + andeq r2, r0, r8, lsl fp │ │ │ │ + ldrsheq r3, [lr], #-116 @ 0xffffff8c @ │ │ │ │ + addseq r0, r5, r0, lsl #22 │ │ │ │ + ldrsheq r0, [ip], #-4 @ │ │ │ │ + rsbseq pc, lr, ip, asr #2 │ │ │ │ + rsbseq r3, lr, ip, asr r8 │ │ │ │ + rsbseq r3, lr, r4, ror #18 │ │ │ │ + ldrsbeq r3, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + rsbseq r3, lr, r8, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 3f3cf0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930098 │ │ │ │ + b 92fe58 │ │ │ │ smlaleq ip, pc, ip, r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a138 │ │ │ │ - bl 930c20 │ │ │ │ + bl 929ef8 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #124] @ 3f3d98 │ │ │ │ ldr r2, [pc, #124] @ 3f3d9c │ │ │ │ ldr r1, [pc, #124] @ 3f3da0 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrb r3, [r4, #413] @ 0x19d │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3f3d6c │ │ │ │ ldrb r0, [r5, #171] @ 0xab │ │ │ │ eor r0, r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -384587,17 +384587,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r0, r5, r8, asr #23 │ │ │ │ - rsbseq r0, ip, r8, asr r1 │ │ │ │ - @ instruction: 0x008741bc │ │ │ │ + addseq r0, r5, r8, lsl #19 │ │ │ │ + rsbseq pc, fp, r8, lsl pc @ │ │ │ │ + addeq r3, r7, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #192] @ 3f3e7c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -384605,33 +384605,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 3f3e80 │ │ │ │ ldr r1, [pc, #176] @ 3f3e84 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #156] @ 3f3e88 │ │ │ │ ldr r1, [pc, #156] @ 3f3e8c │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #124] @ 3f3e90 │ │ │ │ ldr r1, [pc, #124] @ 3f3e94 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #100] @ 3f3e98 │ │ │ │ ldr r1, [pc, #100] @ 3f3e9c │ │ │ │ ldr r2, [pc, #100] @ 3f3ea0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -384644,19 +384644,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r0, r5, ip, lsr #22 │ │ │ │ - rsbseq r0, ip, r8, asr #1 │ │ │ │ - rsbseq pc, lr, r0, lsr #2 │ │ │ │ - @ instruction: 0x007e229c │ │ │ │ - ldrheq r2, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + addseq r0, r5, ip, ror #17 │ │ │ │ + rsbseq pc, fp, r8, lsl #29 │ │ │ │ + rsbseq lr, lr, r0, ror #29 │ │ │ │ + rsbseq r2, lr, ip, asr r0 │ │ │ │ + rsbseq r2, lr, r4, ror r0 │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ rsceq ip, pc, ip, asr #32 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ andeq r0, r0, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -384670,15 +384670,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #1 │ │ │ │ mov ip, r4 │ │ │ │ cmp r5, r3 │ │ │ │ strb r3, [r0, #413] @ 0x19d │ │ │ │ ldrb r3, [ip], #1 │ │ │ │ strb r3, [r0, #412] @ 0x19c │ │ │ │ beq 3f3f38 │ │ │ │ @@ -384698,32 +384698,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r0, r5, r0, lsr #20 │ │ │ │ - rsbseq r3, lr, r0, ror #18 │ │ │ │ - rsbseq r3, lr, ip, asr #18 │ │ │ │ + addseq r0, r5, r0, ror #15 │ │ │ │ + rsbseq r3, lr, r0, lsr #14 │ │ │ │ + rsbseq r3, lr, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3f3fd8 │ │ │ │ ldr r2, [pc, #96] @ 3f3fdc │ │ │ │ ldr r1, [pc, #96] @ 3f3fe0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #1 │ │ │ │ ldrb r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ add r0, r2, r1 │ │ │ │ add r2, r3, r2 │ │ │ │ strb r0, [r3, #412] @ 0x19c │ │ │ │ ldrb r0, [r2, #152] @ 0x98 │ │ │ │ @@ -384731,32 +384731,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r0, r5, ip, ror #18 │ │ │ │ - rsbseq r3, lr, r0, lsr #17 │ │ │ │ - ldrheq r3, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + addseq r0, r5, ip, lsr #14 │ │ │ │ + rsbseq r3, lr, r0, ror #12 │ │ │ │ + rsbseq r3, lr, r4, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 3f405c │ │ │ │ ldr r2, [pc, #96] @ 3f4060 │ │ │ │ ldr r1, [pc, #96] @ 3f4064 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 27d9c0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -384764,17 +384764,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r0, r5, r8, ror #17 │ │ │ │ - rsbseq r3, lr, r4, lsl r8 │ │ │ │ - rsbseq r3, lr, r8, lsr #16 │ │ │ │ + addseq r0, r5, r8, lsr #13 │ │ │ │ + ldrsbeq r3, [lr], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq r3, lr, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #216] @ 3f4158 │ │ │ │ ldr r7, [pc, #216] @ 3f415c │ │ │ │ ldr r4, [pc, #216] @ 3f4160 │ │ │ │ @@ -384785,22 +384785,22 @@ │ │ │ │ add sl, r8, #56 @ 0x38 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ mov r6, r1 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #408] @ 0x198 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ bl 27d9c0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #412] @ 0x19c │ │ │ │ @@ -384818,73 +384818,73 @@ │ │ │ │ ldr ip, [pc, #68] @ 3f4164 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - addseq r0, r5, r4, ror #16 │ │ │ │ - @ instruction: 0x007e3798 │ │ │ │ - ldrheq r3, [lr], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r3, lr, r0, lsr r7 │ │ │ │ + addseq r0, r5, r4, lsr #12 │ │ │ │ + rsbseq r3, lr, r8, asr r5 │ │ │ │ + rsbseq r3, lr, r4, ror r5 │ │ │ │ + ldrsheq r3, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ │ │ │ │ 003f4168 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #132] @ 3f4204 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 929638 │ │ │ │ + bl 9293f8 │ │ │ │ ldr r1, [pc, #104] @ 3f4208 │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #96] @ 3f420c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927af0 │ │ │ │ + bl 9278b0 │ │ │ │ ldr r3, [pc, #84] @ 3f4210 │ │ │ │ ldr r2, [pc, #84] @ 3f4214 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #52] @ 3f4218 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [r0, #408] @ 0x198 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 929acc │ │ │ │ - rsbseq r3, lr, r0, asr #13 │ │ │ │ - addeq fp, r6, r0, ror #1 │ │ │ │ + b 92988c │ │ │ │ + rsbseq r3, lr, r0, lsl #9 │ │ │ │ + addeq sl, r6, r0, lsr #29 │ │ │ │ tsteq r1, ip, asr ip │ │ │ │ - addseq r0, r5, ip, lsr #14 │ │ │ │ - rsbseq r3, lr, ip, asr r6 │ │ │ │ + addseq r0, r5, ip, ror #9 │ │ │ │ + rsbseq r3, lr, ip, lsl r4 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ │ │ │ │ 003f421c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -384934,17 +384934,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3f42fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, ip, lsl #12 │ │ │ │ - rsbseq r3, lr, r8, asr #10 │ │ │ │ - rsbseq r3, lr, r8, lsl #11 │ │ │ │ + addseq r0, r5, ip, asr #7 │ │ │ │ + rsbseq r3, lr, r8, lsl #6 │ │ │ │ + rsbseq r3, lr, r8, asr #6 │ │ │ │ │ │ │ │ 003f4300 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -385134,28 +385134,28 @@ │ │ │ │ ldr r0, [pc, #60] @ 3f4634 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r0, r5, r8, lsr #11 │ │ │ │ - rsbseq r3, lr, r0, ror #9 │ │ │ │ - addseq r0, r5, ip, lsr r3 │ │ │ │ - rsbseq r3, lr, r8, ror r2 │ │ │ │ - rsbseq r3, lr, r8, asr #5 │ │ │ │ - addseq r0, r5, r8, lsl r3 │ │ │ │ - rsbseq r3, lr, r4, asr r2 │ │ │ │ - ldrheq r3, [lr], #-44 @ 0xffffffd4 @ │ │ │ │ - @ instruction: 0x009502f4 │ │ │ │ - rsbseq r3, lr, r0, lsr r2 │ │ │ │ - rsbseq r3, lr, ip, lsr #5 │ │ │ │ + addseq r0, r5, r8, ror #6 │ │ │ │ + rsbseq r3, lr, r0, lsr #5 │ │ │ │ + ldrsheq r0, [r5], ip │ │ │ │ + rsbseq r3, lr, r8, lsr r0 │ │ │ │ + rsbseq r3, lr, r8, lsl #1 │ │ │ │ + ldrsbeq r0, [r5], r8 │ │ │ │ + rsbseq r3, lr, r4, lsl r0 │ │ │ │ + rsbseq r3, lr, ip, ror r0 │ │ │ │ + ldrheq r0, [r5], r4 │ │ │ │ + ldrsheq r2, [lr], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r3, lr, ip, rrx │ │ │ │ ldr r0, [pc, #4] @ 3f4644 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ strheq fp, [pc], #128 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 3f471c │ │ │ │ @@ -385200,20 +385200,20 @@ │ │ │ │ orr r2, ip, r2 │ │ │ │ str r2, [r4, #948] @ 0x3b4 │ │ │ │ b 3f46a4 │ │ │ │ ldr r1, [pc, #24] @ 3f4724 │ │ │ │ ldr r0, [pc, #24] @ 3f4728 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f4690 │ │ │ │ smlatbeq r1, r0, r7, r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq r0, r5, r8, ror r2 │ │ │ │ - rsbseq r3, lr, r8, asr #3 │ │ │ │ + addseq r0, r5, r8, lsr r0 │ │ │ │ + rsbseq r2, lr, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #228] @ 3f4828 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -385221,35 +385221,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 3f482c │ │ │ │ ldr r1, [pc, #212] @ 3f4830 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #192] @ 3f4834 │ │ │ │ ldr r1, [pc, #192] @ 3f4838 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #160] @ 3f483c │ │ │ │ ldr r1, [pc, #160] @ 3f4840 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #128] @ 3f4844 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3e8224 │ │ │ │ add r7, r6, #752 @ 0x2f0 │ │ │ │ mov r1, r0 │ │ │ │ @@ -385263,30 +385263,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r6 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3813a8 │ │ │ │ - addseq r0, r5, r0, asr #4 │ │ │ │ - rsbseq pc, fp, r0, asr #14 │ │ │ │ - @ instruction: 0x007ee798 │ │ │ │ - rsbseq r3, lr, ip, ror r1 │ │ │ │ - @ instruction: 0x007e319c │ │ │ │ - rsbseq sp, ip, ip, lsl #1 │ │ │ │ - @ instruction: 0x007cd098 │ │ │ │ - ldrsbeq r3, [lr], #-104 @ 0xffffff98 @ │ │ │ │ + addseq r0, r5, r0 │ │ │ │ + rsbseq pc, fp, r0, lsl #10 │ │ │ │ + rsbseq lr, lr, r8, asr r5 │ │ │ │ + rsbseq r2, lr, ip, lsr pc │ │ │ │ + rsbseq r2, lr, ip, asr pc │ │ │ │ + rsbseq ip, ip, ip, asr #28 │ │ │ │ + rsbseq ip, ip, r8, asr lr │ │ │ │ + @ instruction: 0x007e3498 │ │ │ │ strdeq fp, [pc], #104 @ │ │ │ │ - rsbseq r3, lr, r8, lsr r1 │ │ │ │ + ldrsheq r2, [lr], #-232 @ 0xffffff18 @ │ │ │ │ orrs r3, r2, r3 │ │ │ │ ldr r3, [pc, #152] @ 3f48f4 │ │ │ │ add r3, pc, r3 │ │ │ │ bne 3f4884 │ │ │ │ ldr r3, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #952] @ 0x3b8 │ │ │ │ and r0, r3, #1 │ │ │ │ @@ -385312,29 +385312,29 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 3f48fc │ │ │ │ ldr r0, [pc, #52] @ 3f4900 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #60 @ 0x3c │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ smlatbeq r1, ip, r5, r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - ldrheq r0, [r5], ip │ │ │ │ - rsbseq r3, lr, ip │ │ │ │ + addseq pc, r4, ip, ror lr @ │ │ │ │ + rsbseq r2, lr, ip, asr #27 │ │ │ │ ldr r0, [pc, #4] @ 3f4910 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rsceq fp, pc, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #272] @ 3f4a3c │ │ │ │ ldr r2, [pc, #272] @ 3f4a40 │ │ │ │ @@ -385343,15 +385343,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r0, #936] @ 0x3a8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ movls r2, #2048 @ 0x800 │ │ │ │ movhi r2, #4096 @ 0x1000 │ │ │ │ mov r3, #0 │ │ │ │ @@ -385360,15 +385360,15 @@ │ │ │ │ ldr r2, [pc, #204] @ 3f4a4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r3, [r4, #944] @ 0x3b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f49dc │ │ │ │ ldrb r3, [r4, #936] @ 0x3a8 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ bls 3f49bc │ │ │ │ ldr r3, [r4, #940] @ 0x3ac │ │ │ │ @@ -385388,53 +385388,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 3f4a5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 3f49bc │ │ │ │ ldr r3, [pc, #76] @ 3f4a60 │ │ │ │ ldr ip, [pc, #76] @ 3f4a64 │ │ │ │ ldr r1, [pc, #76] @ 3f4a68 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 3f4a6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 3f49bc │ │ │ │ - addseq r0, r5, r8, lsl r1 │ │ │ │ - rsbseq r0, lr, r4, lsl #20 │ │ │ │ - ldrsheq r2, [lr], #-240 @ 0xffffff10 @ │ │ │ │ - rsbseq r2, lr, r4, asr #31 │ │ │ │ + @ instruction: 0x0094fed8 │ │ │ │ + rsbseq r0, lr, r4, asr #15 │ │ │ │ + ldrheq r2, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq r2, lr, r4, lsl #27 │ │ │ │ ldrdeq fp, [pc], #80 @ │ │ │ │ - addseq r0, r5, r4, rrx │ │ │ │ - rsbseq r2, lr, r8, ror pc │ │ │ │ - rsbseq r2, lr, r8, asr pc │ │ │ │ + addseq pc, r4, r4, lsr #28 │ │ │ │ + rsbseq r2, lr, r8, lsr sp │ │ │ │ + rsbseq r2, lr, r8, lsl sp │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - addseq r0, r5, r4, lsr r0 │ │ │ │ - rsbseq r2, lr, r8, ror #30 │ │ │ │ - rsbseq r2, lr, r8, lsr #30 │ │ │ │ + @ instruction: 0x0094fdf4 │ │ │ │ + rsbseq r2, lr, r8, lsr #26 │ │ │ │ + rsbseq r2, lr, r8, ror #25 │ │ │ │ strdeq r0, [r0], -r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #948 @ 0x3b4 │ │ │ │ ldrb r3, [r0, #948] @ 0x3b4 │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ mov r4, r0 │ │ │ │ and r1, r1, r3 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ add r6, r4, #952 @ 0x3b8 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldrh r3, [r6] │ │ │ │ lsrs r2, r3, #15 │ │ │ │ bne 3f4ae4 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -385443,20 +385443,20 @@ │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ ldr r0, [r4, #928] @ 0x3a0 │ │ │ │ lsr r1, r1, #4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ and r1, r1, #1 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldrh r1, [r5, #2] │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ lsr r1, r1, #3 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldrh r3, [r6] │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -385473,40 +385473,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #92] @ 3f4bc0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r1, [pc, #76] @ 3f4bc4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #64] @ 3f4bc8 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq pc, r4, r4, lsl pc @ │ │ │ │ - rsbseq pc, fp, r8, asr #6 │ │ │ │ - rsbseq lr, lr, r4, lsr #7 │ │ │ │ + @ instruction: 0x0094fcd4 │ │ │ │ + rsbseq pc, fp, r8, lsl #2 │ │ │ │ + rsbseq lr, lr, r4, ror #2 │ │ │ │ rscseq r9, sp, r4, asr #19 │ │ │ │ muleq r0, r8, r3 │ │ │ │ @ instruction: 0xfffffd84 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -385726,15 +385726,15 @@ │ │ │ │ ldr r1, [pc, #120] @ 3f4fb0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r0 │ │ │ │ strb r3, [r2, #948]! @ 0x3b4 │ │ │ │ strh r3, [r2, #2] │ │ │ │ str r3, [r0, #952] @ 0x3b8 │ │ │ │ str r3, [r0, #956] @ 0x3bc │ │ │ │ @@ -385749,17 +385749,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, r4, r8, lsl fp @ │ │ │ │ - rsbseq r0, lr, r4, lsl #8 │ │ │ │ - ldrsheq r2, [lr], #-148 @ 0xffffff6c @ │ │ │ │ + @ instruction: 0x0094f8d8 │ │ │ │ + rsbseq r0, lr, r4, asr #3 │ │ │ │ + ldrheq r2, [lr], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ 3f50a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -385767,34 +385767,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 3f50a4 │ │ │ │ ldr r1, [pc, #196] @ 3f50a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #176] @ 3f50ac │ │ │ │ ldr r1, [pc, #176] @ 3f50b0 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #144] @ 3f50b4 │ │ │ │ ldr r1, [pc, #144] @ 3f50b8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ str r5, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r4, #920 @ 0x398 │ │ │ │ mov r5, r0 │ │ │ │ bl 3812a8 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ mov r0, r5 │ │ │ │ bl 3812a8 │ │ │ │ add r1, r4, #928 @ 0x3a0 │ │ │ │ @@ -385811,21 +385811,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq pc, r4, r4, lsl #21 │ │ │ │ - ldrheq lr, [fp], #-232 @ 0xffffff18 @ │ │ │ │ - rsbseq sp, lr, r0, lsl pc │ │ │ │ - rsbseq r0, lr, r0, asr #6 │ │ │ │ - rsbseq r2, lr, r0, lsr r9 │ │ │ │ - rsbseq ip, ip, r8, lsl #16 │ │ │ │ - rsbseq ip, ip, r4, lsl r8 │ │ │ │ + addseq pc, r4, r4, asr #16 │ │ │ │ + rsbseq lr, fp, r8, ror ip │ │ │ │ + ldrsbeq sp, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r0, lr, r0, lsl #2 │ │ │ │ + ldrsheq r2, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq ip, ip, r8, asr #11 │ │ │ │ + ldrsbeq ip, [ip], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr ip, [pc, #604] @ 3f5334 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -385974,22 +385974,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 3f5344 │ │ │ │ ldr r0, [pc, #44] @ 3f5348 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, lr │ │ │ │ add r1, r1, #72 @ 0x48 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f5144 │ │ │ │ tsteq r1, ip, lsr #26 │ │ │ │ - addseq pc, r4, r4, asr #17 │ │ │ │ + addseq pc, r4, r4, lsl #13 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ - addseq pc, r4, r8, lsr r7 @ │ │ │ │ - rsbseq sp, sp, r0, lsl #25 │ │ │ │ + @ instruction: 0x0094f4f8 │ │ │ │ + rsbseq sp, sp, r0, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [pc, #1156] @ 3f57f0 │ │ │ │ @@ -386065,15 +386065,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, lr │ │ │ │ mov r3, ip │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [pc, #852] @ 3f57f8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f53e0 │ │ │ │ ldr r1, [pc, #844] @ 3f5804 │ │ │ │ ldr r0, [pc, #844] @ 3f5808 │ │ │ │ @@ -386130,15 +386130,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3f4f18 │ │ │ │ bic r3, r6, #12352 @ 0x3040 │ │ │ │ add r7, r0, #972 @ 0x3cc │ │ │ │ bic r3, r3, #56 @ 0x38 │ │ │ │ tst r6, #32768 @ 0x8000 │ │ │ │ @@ -386186,15 +386186,15 @@ │ │ │ │ ldr r1, [pc, #452] @ 3f582c │ │ │ │ ldr r0, [pc, #452] @ 3f5830 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #104 @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldrb r3, [r0, #936] @ 0x3a8 │ │ │ │ cmp r3, #51 @ 0x33 │ │ │ │ movhi r3, #63 @ 0x3f │ │ │ │ movls r3, #31 │ │ │ │ and r3, r3, r6 │ │ │ │ strb r3, [r0, #948] @ 0x3b4 │ │ │ │ b 3f53e0 │ │ │ │ @@ -386280,35 +386280,35 @@ │ │ │ │ ldr r0, [r4, #932] @ 0x3a4 │ │ │ │ str r3, [r4, #956] @ 0x3bc │ │ │ │ bl 3e82f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3f5448 │ │ │ │ b 3f5450 │ │ │ │ @ instruction: 0x01013a98 │ │ │ │ - addseq pc, r4, sp, ror #12 │ │ │ │ + addseq pc, r4, sp, lsr #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - @ instruction: 0x0094f5d4 │ │ │ │ - rsbseq sp, sp, ip, lsl fp │ │ │ │ - umullseq pc, r4, r8, r5 @ │ │ │ │ - rsbseq lr, sp, r4, ror #23 │ │ │ │ - addseq pc, r4, r4, lsl #11 │ │ │ │ - rsbseq sp, sp, ip, asr #21 │ │ │ │ - @ instruction: 0x0094f4d0 │ │ │ │ - rsbseq lr, fp, r4, lsl r9 │ │ │ │ - rsbseq sp, lr, ip, ror #18 │ │ │ │ - addseq pc, r4, r4, ror r4 @ │ │ │ │ - ldrheq lr, [fp], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq sp, lr, r0, lsl r9 │ │ │ │ - addseq pc, r4, r8, ror #7 │ │ │ │ - rsbseq r2, lr, r4, lsl #7 │ │ │ │ + umullseq pc, r4, r4, r3 @ │ │ │ │ + ldrsbeq sp, [sp], #-140 @ 0xffffff74 @ │ │ │ │ + addseq pc, r4, r8, asr r3 @ │ │ │ │ + rsbseq lr, sp, r4, lsr #19 │ │ │ │ + addseq pc, r4, r4, asr #6 │ │ │ │ + rsbseq sp, sp, ip, lsl #17 │ │ │ │ + umullseq pc, r4, r0, r2 @ │ │ │ │ + ldrsbeq lr, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbseq sp, lr, ip, lsr #14 │ │ │ │ + addseq pc, r4, r4, lsr r2 @ │ │ │ │ + rsbseq lr, fp, r8, ror r6 │ │ │ │ + ldrsbeq sp, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ + addseq pc, r4, r8, lsr #3 │ │ │ │ + rsbseq r2, lr, r4, asr #2 │ │ │ │ andeq r8, r0, r1 │ │ │ │ - addseq pc, r4, ip, asr #5 │ │ │ │ - rsbseq r2, lr, r8, lsl r2 │ │ │ │ - addseq pc, r4, ip, lsl #5 │ │ │ │ - ldrsheq r2, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ + addseq pc, r4, ip, lsl #1 │ │ │ │ + ldrsbeq r1, [lr], #-248 @ 0xffffff08 @ │ │ │ │ + addseq pc, r4, ip, asr #32 │ │ │ │ + ldrheq r1, [lr], #-252 @ 0xffffff04 @ │ │ │ │ │ │ │ │ 003f5848 : │ │ │ │ str r1, [r0, #940] @ 0x3ac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -386328,57 +386328,57 @@ │ │ │ │ ldr r1, [pc, #64] @ 3f58c8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #932] @ 0x3a4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq pc, r4, r8, asr #3 │ │ │ │ - ldrheq pc, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq r2, lr, r4, lsr #1 │ │ │ │ + addseq lr, r4, r8, lsl #31 │ │ │ │ + rsbseq pc, sp, r4, ror r8 @ │ │ │ │ + rsbseq r1, lr, r4, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3f592c │ │ │ │ ldr r2, [pc, #72] @ 3f5930 │ │ │ │ ldr r1, [pc, #72] @ 3f5934 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r3, #4 │ │ │ │ strb r3, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0094f1dc │ │ │ │ - rsbseq r2, lr, r0, lsr #2 │ │ │ │ - rsbseq r2, lr, r8, lsr r1 │ │ │ │ + umullseq lr, r4, ip, pc @ │ │ │ │ + rsbseq r1, lr, r0, ror #29 │ │ │ │ + ldrsheq r1, [lr], #-232 @ 0xffffff18 @ │ │ │ │ ldr r0, [pc, #8] @ 3f5948 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930098 │ │ │ │ + b 92fe58 │ │ │ │ rsceq sl, pc, r4, ror r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #264] @ 3f5a6c │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -386387,49 +386387,49 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 3f5a70 │ │ │ │ ldr r1, [pc, #248] @ 3f5a74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #228] @ 3f5a78 │ │ │ │ ldr r1, [pc, #228] @ 3f5a7c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ ldr r9, [pc, #216] @ 3f5a80 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #192] @ 3f5a84 │ │ │ │ ldr r1, [pc, #192] @ 3f5a88 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #160] @ 3f5a8c │ │ │ │ ldr r1, [pc, #160] @ 3f5a90 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr r4, [pc, #140] @ 3f5a94 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r6, [pc, #124] @ 3f5a98 │ │ │ │ ldr lr, [pc, #124] @ 3f5a9c │ │ │ │ ldr ip, [pc, #124] @ 3f5aa0 │ │ │ │ ldr r1, [pc, #124] @ 3f5aa4 │ │ │ │ add r6, pc, r6 │ │ │ │ add lr, pc, lr │ │ │ │ str r9, [r8, #108] @ 0x6c │ │ │ │ @@ -386443,26 +386443,26 @@ │ │ │ │ ldr r0, [pc, #84] @ 3f5aa8 │ │ │ │ str ip, [r3, #120] @ 0x78 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 9282c4 │ │ │ │ - addseq pc, r4, r4, ror #2 │ │ │ │ - @ instruction: 0x007cee98 │ │ │ │ - rsbseq lr, ip, r8, lsr #29 │ │ │ │ - rsbseq lr, fp, r0, lsr #10 │ │ │ │ - rsbseq lr, fp, r8, lsr r5 │ │ │ │ + b 928084 │ │ │ │ + addseq lr, r4, r4, lsr #30 │ │ │ │ + rsbseq lr, ip, r8, asr ip │ │ │ │ + rsbseq lr, ip, r8, ror #24 │ │ │ │ + rsbseq lr, fp, r0, ror #5 │ │ │ │ + ldrsheq lr, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ - ldrsbeq lr, [fp], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq sp, lr, r0, lsr r5 │ │ │ │ - @ instruction: 0x007e0698 │ │ │ │ - ldrheq r0, [lr], #-100 @ 0xffffff9c @ │ │ │ │ - rsbseq r2, lr, r0, lsr r0 │ │ │ │ + @ instruction: 0x007be294 │ │ │ │ + ldrsheq sp, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq r0, lr, r8, asr r4 │ │ │ │ + rsbseq r0, lr, r4, ror r4 │ │ │ │ + ldrsheq r1, [lr], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, r4, asr #16 │ │ │ │ andeq r0, r0, r0, asr #9 │ │ │ │ andeq r0, r0, r8, lsr r3 │ │ │ │ rscseq r8, sp, r0, lsr #22 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -386486,30 +386486,30 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [pc, #472] @ 3f5cdc │ │ │ │ str r2, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r5, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ beq 3f5c88 │ │ │ │ cmp r5, #1 │ │ │ │ bne 3f5c58 │ │ │ │ ldrb r5, [sl] │ │ │ │ add r7, r7, #116 @ 0x74 │ │ │ │ strb r5, [r0, #152] @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrb r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ addne r1, r4, #152 @ 0x98 │ │ │ │ movne r3, #0 │ │ │ │ beq 3f5b84 │ │ │ │ asr r2, r5, r3 │ │ │ │ and r2, r2, #1 │ │ │ │ @@ -386558,93 +386558,93 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 3f5cf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f5b98 │ │ │ │ ldr r3, [pc, #140] @ 3f5cec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 3f5cb0 │ │ │ │ mvn r0, #0 │ │ │ │ b 3f5b9c │ │ │ │ ldr r0, [pc, #124] @ 3f5cf8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f5b98 │ │ │ │ ldr r3, [pc, #92] @ 3f5cec │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f5c6c │ │ │ │ ldr r0, [pc, #88] @ 3f5cfc │ │ │ │ add r1, r7, #96 @ 0x60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f5c6c │ │ │ │ ldr r0, [pc, #72] @ 3f5d00 │ │ │ │ add r1, r7, #96 @ 0x60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f5c6c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r1, r8, lsr r3 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq lr, r4, ip, ror #31 │ │ │ │ - rsbseq r1, lr, ip, lsr #30 │ │ │ │ - rsbseq r1, lr, r4, asr #30 │ │ │ │ + addseq lr, r4, ip, lsr #27 │ │ │ │ + rsbseq r1, lr, ip, ror #25 │ │ │ │ + rsbseq r1, lr, r4, lsl #26 │ │ │ │ smlatteq r1, r8, r2, r3 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, r0, ror #4 │ │ │ │ andeq r4, r0, r0, lsr #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r1, lr, r0, asr #28 │ │ │ │ - rsbseq r1, lr, r0, asr lr │ │ │ │ - rsbseq r1, lr, r0, lsr #27 │ │ │ │ - rsbseq r1, lr, r4, lsr #27 │ │ │ │ + rsbseq r1, lr, r0, lsl #24 │ │ │ │ + rsbseq r1, lr, r0, lsl ip │ │ │ │ + rsbseq r1, lr, r0, ror #22 │ │ │ │ + rsbseq r1, lr, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3f5d64 │ │ │ │ ldr r2, [pc, #72] @ 3f5d68 │ │ │ │ ldr r1, [pc, #72] @ 3f5d6c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq lr, r4, r4, lsr #27 │ │ │ │ - rsbseq r1, lr, r8, ror #25 │ │ │ │ - rsbseq r1, lr, r0, lsl #26 │ │ │ │ + addseq lr, r4, r4, ror #22 │ │ │ │ + rsbseq r1, lr, r8, lsr #21 │ │ │ │ + rsbseq r1, lr, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #308] @ 3f5ebc │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -386658,15 +386658,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r4, [pc, #256] @ 3f5ed0 │ │ │ │ ldr r3, [pc, #256] @ 3f5ed4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r5, [r0, #152] @ 0x98 │ │ │ │ @@ -386705,66 +386705,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3f5ee8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f5de8 │ │ │ │ ldr r0, [pc, #64] @ 3f5eec │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f5de8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq lr, r4, r0, asr #26 │ │ │ │ + addseq lr, r4, r0, lsl #22 │ │ │ │ tsteq r1, r8, rrx │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r1, lr, r0, ror #24 │ │ │ │ - rsbseq r1, lr, r8, ror ip │ │ │ │ + rsbseq r1, lr, r0, lsr #20 │ │ │ │ + rsbseq r1, lr, r8, lsr sl │ │ │ │ tsteq r1, r4, lsr r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r1, r4, lsl r0 │ │ │ │ andeq r1, r0, r8, lsl #23 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r1, lr, r4, ror #24 │ │ │ │ - rsbseq r1, lr, ip, lsl #25 │ │ │ │ + rsbseq r1, lr, r4, lsr #20 │ │ │ │ + rsbseq r1, lr, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 3f5fbc │ │ │ │ ldr r2, [pc, #180] @ 3f5fc0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #176] @ 3f5fc4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #148] @ 3f5fc8 │ │ │ │ ldr r1, [pc, #148] @ 3f5fcc │ │ │ │ add r4, r4, #136 @ 0x88 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #196] @ 0xc4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3f5f88 │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -386784,20 +386784,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq lr, r4, r0, asr #23 │ │ │ │ - ldrsheq r1, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq r1, lr, r0, lsl fp │ │ │ │ - rsbseq sp, fp, ip, asr pc │ │ │ │ - ldrheq ip, [lr], #-248 @ 0xffffff08 @ │ │ │ │ - ldrsbeq r1, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + addseq lr, r4, r0, lsl #19 │ │ │ │ + ldrheq r1, [lr], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsbeq r1, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + rsbseq sp, fp, ip, lsl sp │ │ │ │ + rsbseq ip, lr, r8, ror sp │ │ │ │ + @ instruction: 0x007e1998 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #252] @ 3f60e8 │ │ │ │ ldr r5, [pc, #252] @ 3f60ec │ │ │ │ ldr r4, [pc, #252] @ 3f60f0 │ │ │ │ @@ -386807,24 +386807,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r8, #88 @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrb r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f60c8 │ │ │ │ ldr fp, [pc, #160] @ 3f60f4 │ │ │ │ ldr sl, [pc, #160] @ 3f60f8 │ │ │ │ mov r9, r0 │ │ │ │ add r7, r6, #160 @ 0xa0 │ │ │ │ @@ -386841,15 +386841,15 @@ │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r4 │ │ │ │ bl 3e8224 │ │ │ │ str r0, [r7, #4]! │ │ │ │ mov r0, r4 │ │ │ │ bl 27cec8 │ │ │ │ ldrb r3, [r9, #124] @ 0x7c │ │ │ │ sub r1, r5, r6 │ │ │ │ @@ -386859,20 +386859,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - @ instruction: 0x0094ead8 │ │ │ │ - rsbseq r1, lr, r8, lsl sl │ │ │ │ - rsbseq r1, lr, r0, lsr sl │ │ │ │ - rsbseq r1, lr, r0, lsl fp │ │ │ │ - rsbseq sp, fp, r0, lsr lr │ │ │ │ - rsbseq ip, lr, ip, ror #28 │ │ │ │ + umullseq lr, r4, r8, r8 │ │ │ │ + ldrsbeq r1, [lr], #-120 @ 0xffffff88 @ │ │ │ │ + ldrsheq r1, [lr], #-112 @ 0xffffff90 @ │ │ │ │ + ldrsbeq r1, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + ldrsheq sp, [fp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq ip, lr, ip, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #332] @ 3f6264 │ │ │ │ ldr sl, [pc, #332] @ 3f6268 │ │ │ │ ldr r5, [pc, #332] @ 3f626c │ │ │ │ @@ -386885,23 +386885,23 @@ │ │ │ │ mov r9, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov fp, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r4, #116 @ 0x74 │ │ │ │ mov r7, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r2, sl │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrb r2, [fp, #96] @ 0x60 │ │ │ │ cmp r2, r9 │ │ │ │ movne r3, r6 │ │ │ │ orreq r3, r6, #1 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ beq 3f61c0 │ │ │ │ @@ -386954,17 +386954,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - addseq lr, r4, ip, lsr #19 │ │ │ │ - rsbseq r1, lr, ip, ror #17 │ │ │ │ - rsbseq r1, lr, r4, lsl #18 │ │ │ │ + addseq lr, r4, ip, ror #14 │ │ │ │ + rsbseq r1, lr, ip, lsr #13 │ │ │ │ + rsbseq r1, lr, r4, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r7, [pc, #436] @ 3f643c │ │ │ │ ldr r1, [pc, #436] @ 3f6440 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -386980,27 +386980,27 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r5, #0 │ │ │ │ add r7, r7, #116 @ 0x74 │ │ │ │ ldr r6, [pc, #368] @ 3f6450 │ │ │ │ add r6, pc, r6 │ │ │ │ strb r5, [r0, #152] @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldrb r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, r5 │ │ │ │ beq 3f6328 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ sub r3, r2, #151 @ 0x97 │ │ │ │ strb r5, [r2, #1]! │ │ │ │ ldrb r1, [r0, #124] @ 0x7c │ │ │ │ @@ -387048,82 +387048,82 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 3f6468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f633c │ │ │ │ ldr r2, [pc, #100] @ 3f646c │ │ │ │ ldr r3, [pc, #56] @ 3f6444 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3f6438 │ │ │ │ ldr r0, [pc, #68] @ 3f6470 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq lr, r4, r0, asr #16 │ │ │ │ + addseq lr, r4, r0, lsl #12 │ │ │ │ tsteq r1, ip, ror #22 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r1, lr, r4, ror #14 │ │ │ │ - rsbseq r1, lr, ip, ror r7 │ │ │ │ + rsbseq r1, lr, r4, lsr #10 │ │ │ │ + rsbseq r1, lr, ip, lsr r5 │ │ │ │ tsteq r1, r8, lsr #22 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq r1, r0, sl, r2 │ │ │ │ andeq r4, r0, r0, lsr #20 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x007e1698 │ │ │ │ + rsbseq r1, lr, r8, asr r4 │ │ │ │ strdeq r2, [r1, -ip] │ │ │ │ - rsbseq r1, lr, r4, lsr #13 │ │ │ │ + rsbseq r1, lr, r4, ror #8 │ │ │ │ │ │ │ │ 003f6474 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #168] @ 3f6534 │ │ │ │ ldr r7, [pc, #168] @ 3f6538 │ │ │ │ ldr r4, [pc, #168] @ 3f653c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r1 │ │ │ │ mov r9, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, r8, #116 @ 0x74 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r7 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ add r2, r8, #88 @ 0x58 │ │ │ │ mov r3, #62 @ 0x3e │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r3, [r6, #124] @ 0x7c │ │ │ │ cmp r3, r5 │ │ │ │ bls 3f6514 │ │ │ │ add r0, r0, r5, lsl #2 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -387136,18 +387136,18 @@ │ │ │ │ add r3, r8, #144 @ 0x90 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ - addseq lr, r4, r4, lsr r6 │ │ │ │ - rsbseq r1, lr, r0, ror r5 │ │ │ │ - rsbseq r1, lr, r4, lsl #11 │ │ │ │ - rsbseq r1, lr, r0, ror #12 │ │ │ │ + @ instruction: 0x0094e3f4 │ │ │ │ + rsbseq r1, lr, r0, lsr r3 │ │ │ │ + rsbseq r1, lr, r4, asr #6 │ │ │ │ + rsbseq r1, lr, r0, lsr #8 │ │ │ │ ldrb r3, [r0, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -387206,15 +387206,15 @@ │ │ │ │ ldr r1, [pc, #100] @ 3f669c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #72] @ 3f66a0 │ │ │ │ ldr r2, [pc, #72] @ 3f66a4 │ │ │ │ ldr r3, [pc, #72] @ 3f66a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ @@ -387224,23 +387224,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - umullseq lr, r4, r0, r8 │ │ │ │ - rsbseq pc, sp, r0, asr sl @ │ │ │ │ - rsbseq pc, sp, ip, ror #20 │ │ │ │ + addseq lr, r4, r0, asr r6 │ │ │ │ + rsbseq pc, sp, r0, lsl r8 @ │ │ │ │ + rsbseq pc, sp, ip, lsr #16 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r0, r0, ip, lsl r8 │ │ │ │ ldr r0, [pc, #4] @ 3f66b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rsceq r9, pc, r0, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 3f6708 │ │ │ │ ldr r2, [pc, #52] @ 3f670c │ │ │ │ @@ -387248,39 +387248,39 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cec8 │ │ │ │ - @ instruction: 0x0094e7f0 │ │ │ │ - rsbseq r1, lr, r0, asr #9 │ │ │ │ - ldrsbeq r1, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + @ instruction: 0x0094e5b0 │ │ │ │ + rsbseq r1, lr, r0, lsl #5 │ │ │ │ + @ instruction: 0x007e129c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr ip, [pc, #92] @ 3f6794 │ │ │ │ ldr r2, [pc, #92] @ 3f6798 │ │ │ │ ldr r1, [pc, #92] @ 3f679c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ mov r1, #296 @ 0x128 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ cmp r0, #1 │ │ │ │ movcc r0, #1 │ │ │ │ strb r0, [r4, #152] @ 0x98 │ │ │ │ bl 27cd60 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ @@ -387288,17 +387288,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq lr, r4, ip, lsl #15 │ │ │ │ - rsbseq r1, lr, r0, ror #8 │ │ │ │ - rsbseq r1, lr, r4, ror r4 │ │ │ │ + addseq lr, r4, ip, asr #10 │ │ │ │ + rsbseq r1, lr, r0, lsr #4 │ │ │ │ + rsbseq r1, lr, r4, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ 3f6848 │ │ │ │ ldr r6, [pc, #144] @ 3f684c │ │ │ │ ldr r5, [pc, #144] @ 3f6850 │ │ │ │ @@ -387308,23 +387308,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r1, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f6828 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -387333,17 +387333,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq lr, r4, ip, lsl #14 │ │ │ │ - ldrsbeq r1, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrsheq r1, [lr], #-56 @ 0xffffffc8 @ │ │ │ │ + addseq lr, r4, ip, asr #9 │ │ │ │ + @ instruction: 0x007e119c │ │ │ │ + ldrheq r1, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ │ │ │ │ 003f6854 : │ │ │ │ sub sp, sp, #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -387352,30 +387352,30 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul r0, r2, r0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ adds r0, r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ - bl bb1b18 │ │ │ │ + bl bb18d8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r5, r1 │ │ │ │ - bl bb1a94 │ │ │ │ + bl bb1854 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #60] @ 3f68f0 │ │ │ │ bl 27d30c │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1b78 │ │ │ │ - bl bb21a8 │ │ │ │ + bl bb1938 │ │ │ │ + bl bb1f68 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add sp, sp, #16 │ │ │ │ lsl r0, r0, #16 │ │ │ │ lsr r0, r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -387388,47 +387388,47 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, sp, #12 │ │ │ │ stmib ip, {r0, r1, r2, r3} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl bb1a94 │ │ │ │ + bl bb1854 │ │ │ │ ldrh r6, [sp, #40] @ 0x28 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #132] @ 3f69b4 │ │ │ │ bl 27d30c │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl bb1a94 │ │ │ │ + bl bb1854 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ - bl bb1de4 │ │ │ │ + bl bb1ba4 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ - bl bb1b18 │ │ │ │ + bl bb18d8 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb17c0 │ │ │ │ + bl bb1580 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r5, r1 │ │ │ │ - bl bb1a94 │ │ │ │ + bl bb1854 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl bb1de4 │ │ │ │ - bl bb21a8 │ │ │ │ + bl bb1ba4 │ │ │ │ + bl bb1f68 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ @@ -387490,20 +387490,20 @@ │ │ │ │ strb r1, [r3, #-1]! │ │ │ │ cmp r3, r0 │ │ │ │ bne 3f6a74 │ │ │ │ mov ip, lr │ │ │ │ b 3f6a38 │ │ │ │ ldr r0, [pc, #20] @ 3f6aa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr ip, [r4, #172] @ 0xac │ │ │ │ b 3f6a38 │ │ │ │ smlatteq r1, r8, r3, r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq r1, lr, r4, asr #2 │ │ │ │ + rsbseq r0, lr, r4, lsl #30 │ │ │ │ │ │ │ │ 003f6aac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [pc, #124] @ 3f6b40 │ │ │ │ @@ -387724,43 +387724,43 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #112] @ 3f6e74 │ │ │ │ add r3, r4, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r4, #68 @ 0x44 │ │ │ │ ldrb r3, [r5, #153] @ 0x99 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ ldr r0, [pc, #76] @ 3f6e78 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r3, [pc, #60] @ 3f6e7c │ │ │ │ ldr ip, [pc, #60] @ 3f6e80 │ │ │ │ ldr r1, [pc, #60] @ 3f6e84 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 27cbc8 │ │ │ │ smlatbeq r1, r4, r0, r2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - ldrsbeq lr, [r4], r0 │ │ │ │ - @ instruction: 0x007bd090 │ │ │ │ - rsbseq ip, lr, r8, ror #1 │ │ │ │ - ldrsbeq r0, [lr], #-216 @ 0xffffff28 @ │ │ │ │ - addseq lr, r4, r4, lsl #1 │ │ │ │ - ldrsheq r0, [lr], #-216 @ 0xffffff28 @ │ │ │ │ - ldrsbeq r0, [lr], #-220 @ 0xffffff24 @ │ │ │ │ + umullseq sp, r4, r0, lr │ │ │ │ + rsbseq ip, fp, r0, asr lr │ │ │ │ + rsbseq fp, lr, r8, lsr #29 │ │ │ │ + @ instruction: 0x007e0b98 │ │ │ │ + addseq sp, r4, r4, asr #28 │ │ │ │ + ldrheq r0, [lr], #-184 @ 0xffffff48 @ │ │ │ │ + @ instruction: 0x007e0b9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #4056] @ 3f7e78 │ │ │ │ ldr r1, [pc, #4056] @ 3f7e7c │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -387776,25 +387776,25 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r8, [pc, #3996] @ 3f7e8c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add ip, r7, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r5, [r4, #172] @ 0xac │ │ │ │ cmp r5, #0 │ │ │ │ bne 3f7034 │ │ │ │ ldrb ip, [r4, #154] @ 0x9a │ │ │ │ cmp ip, #255 @ 0xff │ │ │ │ beq 3f6f3c │ │ │ │ ldrb r3, [r4, #152] @ 0x98 │ │ │ │ @@ -387875,15 +387875,15 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f702c │ │ │ │ ldr r3, [pc, #3640] @ 3f7e9c │ │ │ │ ldr r0, [pc, #3640] @ 3f7ea0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #88 @ 0x58 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ b 3f6f74 │ │ │ │ ldr r2, [r4, #156] @ 0x9c │ │ │ │ add r3, r5, r5, lsl #3 │ │ │ │ add r3, r5, r3, lsl #2 │ │ │ │ add r1, r2, r3, lsl #3 │ │ │ │ ldr r2, [r2, r3, lsl #3] │ │ │ │ @@ -388141,15 +388141,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 3f7074 │ │ │ │ ldr r1, [pc, #2588] @ 3f7ea8 │ │ │ │ ldr r0, [pc, #2588] @ 3f7eac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #88 @ 0x58 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f7074 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ add r2, r5, r5, lsl #3 │ │ │ │ add r2, r5, r2, lsl #2 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -388773,29 +388773,29 @@ │ │ │ │ ldr r2, [r3, #4] │ │ │ │ tst r2, #262144 @ 0x40000 │ │ │ │ beq 3f6f60 │ │ │ │ ldr r1, [r3, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3f6d44 │ │ │ │ b 3f7074 │ │ │ │ - addseq lr, r4, r8, lsr #32 │ │ │ │ + addseq sp, r4, r8, ror #27 │ │ │ │ tsteq r1, r8, asr pc │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrsbeq r0, [lr], #-204 @ 0xffffff34 @ │ │ │ │ - rsbseq r0, lr, r0, lsl #26 │ │ │ │ + @ instruction: 0x007e0a9c │ │ │ │ + rsbseq r0, lr, r0, asr #21 │ │ │ │ tsteq r1, r8, lsl pc │ │ │ │ - addseq sp, r4, r8, lsr #24 │ │ │ │ + addseq sp, r4, r8, ror #19 │ │ │ │ tsteq r1, r0, ror lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq sp, r4, r4, ror #28 │ │ │ │ - rsbseq r0, lr, r4, asr ip │ │ │ │ + addseq sp, r4, r4, lsr #24 │ │ │ │ + rsbseq r0, lr, r4, lsl sl │ │ │ │ subhi r0, r0, r0, lsl #8 │ │ │ │ - addseq sp, r4, ip, lsr sl │ │ │ │ - rsbseq r0, lr, r0, lsl #16 │ │ │ │ - @ instruction: 0x007df094 │ │ │ │ + @ instruction: 0x0094d7fc │ │ │ │ + rsbseq r0, lr, r0, asr #11 │ │ │ │ + rsbseq lr, sp, r4, asr lr │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ add r2, r5, r5, lsl #3 │ │ │ │ add r2, r5, r2, lsl #2 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ mov ip, #0 │ │ │ │ tst r2, #2048 @ 0x800 │ │ │ │ @@ -389632,15 +389632,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 3f69f8 │ │ │ │ b 3f7074 │ │ │ │ ldr r0, [pc, #-3372] @ 3f7eb0 │ │ │ │ mov r2, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r7, #88 @ 0x58 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #152] @ 0x98 │ │ │ │ b 3f6fe0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ │ │ │ │ 003f8bf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -389685,23 +389685,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #40] @ 3f8ccc │ │ │ │ ldr r0, [pc, #40] @ 3f8cd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ ldr ip, [r4, #168] @ 0xa8 │ │ │ │ sub r3, r3, #1 │ │ │ │ b 3f8c60 │ │ │ │ smlabteq r1, r0, r1, r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq ip, r4, r4, lsr #4 │ │ │ │ - rsbseq pc, sp, r0, asr #32 │ │ │ │ + addseq fp, r4, r4, ror #31 │ │ │ │ + rsbseq lr, sp, r0, lsl #28 │ │ │ │ │ │ │ │ 003f8cd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -389748,21 +389748,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f8db8 │ │ │ │ ldr r0, [pc, #36] @ 3f8dbc │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #128 @ 0x80 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f8d10 │ │ │ │ tsteq r1, r0, lsl r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq ip, r4, r4, lsr r1 │ │ │ │ - rsbseq lr, sp, r8, lsl #31 │ │ │ │ + @ instruction: 0x0094bef4 │ │ │ │ + rsbseq lr, sp, r8, asr #26 │ │ │ │ │ │ │ │ 003f8dc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -389810,21 +389810,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f8ea8 │ │ │ │ ldr r0, [pc, #36] @ 3f8eac │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f8dfc │ │ │ │ tsteq r1, r4, lsr #32 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq ip, r4, r4, asr #32 │ │ │ │ - rsbseq lr, sp, ip, asr #29 │ │ │ │ + addseq fp, r4, r4, lsl #28 │ │ │ │ + rsbseq lr, sp, ip, lsl #25 │ │ │ │ │ │ │ │ 003f8eb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -389870,21 +389870,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f8f90 │ │ │ │ ldr r0, [pc, #36] @ 3f8f94 │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f8eec │ │ │ │ tstpeq r0, r4, lsr pc @ p-variant is OBSOLETE │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq fp, r4, ip, asr pc │ │ │ │ - rsbseq lr, sp, ip, lsl lr │ │ │ │ + addseq fp, r4, ip, lsl sp │ │ │ │ + ldrsbeq lr, [sp], #-188 @ 0xffffff44 @ │ │ │ │ │ │ │ │ 003f8f98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #164] @ 0xa4 │ │ │ │ @@ -389932,21 +389932,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 3f9080 │ │ │ │ ldr r0, [pc, #36] @ 3f9084 │ │ │ │ add r1, pc, r1 │ │ │ │ sub r2, r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ b 3f8fd4 │ │ │ │ tstpeq r0, ip, asr #28 @ p-variant is OBSOLETE │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq fp, r4, ip, ror #28 │ │ │ │ - rsbseq lr, sp, r4, ror #26 │ │ │ │ + addseq fp, r4, ip, lsr #24 │ │ │ │ + rsbseq lr, sp, r4, lsr #22 │ │ │ │ │ │ │ │ 003f9088 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldrb lr, [r0, #152] @ 0x98 │ │ │ │ cmp lr, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -390147,25 +390147,25 @@ │ │ │ │ add r3, r9, #20 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r1 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r1, r6 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr sl, [pc, #3720] @ 3fa254 │ │ │ │ add sl, pc, sl │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add ip, r9, #36 @ 0x24 │ │ │ │ mov r3, #235 @ 0xeb │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3f94cc │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3f95b8 │ │ │ │ str r5, [r4, #164] @ 0xa4 │ │ │ │ @@ -390302,20 +390302,20 @@ │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3f95a4 │ │ │ │ ldr r3, [pc, #3140] @ 3fa264 │ │ │ │ ldr r0, [pc, #3140] @ 3fa268 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r3, #192 @ 0xc0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f95a4 │ │ │ │ ldr r0, [pc, #3120] @ 3fa26c │ │ │ │ add r1, r9, #192 @ 0xc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3f94e0 │ │ │ │ ldr r5, [r4, #156] @ 0x9c │ │ │ │ add r3, r9, r9, lsl #3 │ │ │ │ add r3, r9, r3, lsl #2 │ │ │ │ mov r0, r4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ bl 3f8cd4 │ │ │ │ @@ -391062,41 +391062,41 @@ │ │ │ │ strh r0, [r8, #102] @ 0x66 │ │ │ │ b 3f95a4 │ │ │ │ ldr r1, [pc, #112] @ 3fa270 │ │ │ │ ldr r0, [pc, #112] @ 3fa274 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #192 @ 0xc0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb r3, [r4, #152] @ 0x98 │ │ │ │ b 3f9530 │ │ │ │ mov r1, #0 │ │ │ │ strh r1, [r2, #178] @ 0xb2 │ │ │ │ ldr r2, [r4, #156] @ 0x9c │ │ │ │ add r2, r2, r3 │ │ │ │ strh r1, [r2, #180] @ 0xb4 │ │ │ │ ldr r2, [r4, #156] @ 0x9c │ │ │ │ add r3, r2, r3 │ │ │ │ strh r1, [r3, #200] @ 0xc8 │ │ │ │ b 3f95a4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0100fa90 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq fp, r4, ip, lsr fp │ │ │ │ - rsbseq lr, sp, r8, lsl #16 │ │ │ │ - rsbseq lr, sp, r4, lsr #16 │ │ │ │ + @ instruction: 0x0094b8fc │ │ │ │ + rsbseq lr, sp, r8, asr #11 │ │ │ │ + rsbseq lr, sp, r4, ror #11 │ │ │ │ tstpeq r0, ip, lsr sl @ p-variant is OBSOLETE │ │ │ │ - addseq fp, r4, r8, lsr #18 │ │ │ │ + addseq fp, r4, r8, ror #13 │ │ │ │ tstpeq r0, r4, ror r9 @ p-variant is OBSOLETE │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq fp, r4, r8, lsr #17 │ │ │ │ - ldrsheq lr, [sp], #-124 @ 0xffffff84 @ │ │ │ │ - rsbseq lr, sp, r8, lsl #8 │ │ │ │ - addseq sl, r4, r8, asr #25 │ │ │ │ - ldrsheq sp, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + addseq fp, r4, r8, ror #12 │ │ │ │ + ldrheq lr, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq lr, sp, r8, asr #3 │ │ │ │ + addseq sl, r4, r8, lsl #21 │ │ │ │ + ldrheq sp, [sp], #-156 @ 0xffffff64 @ │ │ │ │ │ │ │ │ 003fa278 : │ │ │ │ mvn r3, #0 │ │ │ │ strb r3, [r0, #153] @ 0x99 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -391168,24 +391168,24 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [pc, #32] @ 3fa3b4 │ │ │ │ ldr r0, [pc, #32] @ 3fa3b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r3, #212 @ 0xd4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fa374 │ │ │ │ tsteq r0, ip, asr #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq sl, r4, r4, lsr fp │ │ │ │ - ldrheq sp, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + @ instruction: 0x0094a8f4 │ │ │ │ + rsbseq sp, sp, r4, ror r8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 3fa3cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ strdeq r5, [pc], #196 @ │ │ │ │ ldr r3, [r0, #928] @ 0x3a0 │ │ │ │ ands r1, r3, #1024 @ 0x400 │ │ │ │ ldrbne r1, [r0, #932] @ 0x3a4 │ │ │ │ lsrne r1, r1, #3 │ │ │ │ andne r1, r1, #1 │ │ │ │ tst r3, #512 @ 0x200 │ │ │ │ @@ -391193,33 +391193,33 @@ │ │ │ │ lslne r2, r2, #29 │ │ │ │ orrne r1, r1, r2, lsr #31 │ │ │ │ tst r3, #256 @ 0x100 │ │ │ │ ldrbne r3, [r0, #932] @ 0x3a4 │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ lslne r3, r3, #30 │ │ │ │ orrne r1, r1, r3, lsr #31 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 3fa490 │ │ │ │ ldr r2, [pc, #108] @ 3fa494 │ │ │ │ ldr r1, [pc, #108] @ 3fa498 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #80] @ 3fa49c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [pc, #68] @ 3fa4a0 │ │ │ │ ldr r2, [pc, #68] @ 3fa4a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -391227,17 +391227,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq sl, r4, r8, asr #23 │ │ │ │ - rsbseq r9, fp, r8, ror #20 │ │ │ │ - ldrheq r8, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + addseq sl, r4, r8, lsl #19 │ │ │ │ + rsbseq r9, fp, r8, lsr #16 │ │ │ │ + rsbseq r8, lr, ip, ror r8 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ rsceq r5, pc, ip, asr ip @ │ │ │ │ andeq r0, r0, r4, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -391247,15 +391247,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r5, pc, #76 @ 0x4c │ │ │ │ ldrd r4, [r5] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ str r3, [r0, #928] @ 0x3a0 │ │ │ │ str r2, [r0, #932] @ 0x3a4 │ │ │ │ str r3, [r0, #936] @ 0x3a8 │ │ │ │ @@ -391271,17 +391271,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ eorseq r0, r0, r0, lsr r0 │ │ │ │ - addseq sl, r4, r0, lsr fp │ │ │ │ - rsbseq sp, sp, r0, lsr #19 │ │ │ │ - ldrheq sp, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + @ instruction: 0x0094a8f0 │ │ │ │ + rsbseq sp, sp, r0, ror #14 │ │ │ │ + rsbseq sp, sp, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #204] @ 3fa630 │ │ │ │ ldr r7, [pc, #204] @ 3fa634 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -391290,15 +391290,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #36 @ 0x24 │ │ │ │ mov r9, #0 │ │ │ │ add r4, r4, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 3e8224 │ │ │ │ @@ -391312,39 +391312,39 @@ │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ ldr r7, [pc, #104] @ 3fa640 │ │ │ │ ldr r8, [pc, #104] @ 3fa644 │ │ │ │ mov r0, sl │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, sl │ │ │ │ bl 3813a8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r5, #924 @ 0x39c │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3812a8 │ │ │ │ - umullseq sl, r4, r0, sl │ │ │ │ - rsbseq sp, sp, r0, lsr #18 │ │ │ │ - ldrsheq sp, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + addseq sl, r4, r0, asr r8 │ │ │ │ + rsbseq sp, sp, r0, ror #13 │ │ │ │ + ldrheq sp, [sp], #-104 @ 0xffffff98 @ │ │ │ │ rsceq r5, pc, r4, lsl #22 │ │ │ │ - rsbseq r7, ip, r4, ror #4 │ │ │ │ - rsbseq r7, ip, r0, asr r2 │ │ │ │ + rsbseq r7, ip, r4, lsr #32 │ │ │ │ + rsbseq r7, ip, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr r1, [pc, #252] @ 3fa764 │ │ │ │ @@ -391391,15 +391391,15 @@ │ │ │ │ ldr r4, [r5, #928] @ 0x3a0 │ │ │ │ b 3fa684 │ │ │ │ ldr r1, [pc, #92] @ 3fa770 │ │ │ │ ldr r0, [pc, #92] @ 3fa774 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fa680 │ │ │ │ ldr r0, [r5, #920] @ 0x398 │ │ │ │ bl 3e8e38 │ │ │ │ ldr r3, [r5, #936] @ 0x3a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #936] @ 0x3a8 │ │ │ │ @@ -391410,17 +391410,17 @@ │ │ │ │ ldr r3, [r5, #932] @ 0x3a4 │ │ │ │ bic r3, r3, #45 @ 0x2d │ │ │ │ orr r3, r3, #2 │ │ │ │ str r3, [r5, #932] @ 0x3a4 │ │ │ │ b 3fa6e0 │ │ │ │ smlatbeq r0, r0, r7, lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq sl, r4, ip, lsl #18 │ │ │ │ - addseq sl, r4, r0, ror #17 │ │ │ │ - rsbseq r7, ip, ip, lsl lr │ │ │ │ + addseq sl, r4, ip, asr #13 │ │ │ │ + addseq sl, r4, r0, lsr #13 │ │ │ │ + ldrsbeq r7, [ip], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #516] @ 3fa994 │ │ │ │ cmp r2, #33 @ 0x21 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ @@ -391437,15 +391437,15 @@ │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #468] @ 3fa99c │ │ │ │ ldr r0, [pc, #468] @ 3fa9a0 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #444] @ 3fa9a4 │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r2, #32 │ │ │ │ bhi 3fa7a0 │ │ │ │ ldrsb r0, [r0, r2] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -391550,17 +391550,17 @@ │ │ │ │ orreq r3, r3, #5 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r4, #932] @ 0x3a4 │ │ │ │ bne 3fa91c │ │ │ │ b 3fa870 │ │ │ │ tsteq r0, r0, ror r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - addseq sl, r4, ip, lsr #16 │ │ │ │ - rsbseq r7, ip, r4, ror #26 │ │ │ │ - addseq sl, r4, sp, ror #15 │ │ │ │ + addseq sl, r4, ip, ror #11 │ │ │ │ + rsbseq r7, ip, r4, lsr #22 │ │ │ │ + addseq sl, r4, sp, lsr #11 │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ andeq r8, r0, r0, lsl #1 │ │ │ │ bx lr │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ ldrb ip, [r2, #5] │ │ │ │ ldrb r3, [r2, #4] │ │ │ │ ldrb r0, [r2, #6] │ │ │ │ @@ -391646,50 +391646,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3faba4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3faa78 │ │ │ │ ldr r0, [pc, #72] @ 3faba8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3faa78 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatteq r0, r0, r3, lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabteq r0, r0, r3, lr │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabbeq r0, r4, r3, lr │ │ │ │ andeq r3, r0, r8, asr r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sp, sp, ip, ror #6 │ │ │ │ - rsbseq sp, sp, r0, ror #7 │ │ │ │ + rsbseq sp, sp, ip, lsr #2 │ │ │ │ + rsbseq sp, sp, r0, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #296] @ 3facec │ │ │ │ ldr lr, [pc, #296] @ 3facf0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -391746,40 +391746,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3fad0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fac00 │ │ │ │ ldr r0, [pc, #56] @ 3fad10 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fac00 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, asr #4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, lsr #4 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq r0, ip, r1, lr │ │ │ │ andeq r4, r0, r0, lsr #26 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsheq sp, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ - rsbseq sp, sp, r0, lsr #6 │ │ │ │ + ldrheq sp, [sp], #-12 @ │ │ │ │ + rsbseq sp, sp, r0, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #368] @ 0x170 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -391829,15 +391829,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #372] @ 0x174 │ │ │ │ moveq r1, #0 │ │ │ │ bne 3faea8 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3fae7c │ │ │ │ ldr r3, [pc, #632] @ 3fb084 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fae7c │ │ │ │ @@ -391854,22 +391854,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 3fb090 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r2, [pc, #528] @ 3fb094 │ │ │ │ ldr r3, [pc, #492] @ 3fb074 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -391911,22 +391911,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3fb0a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fadc4 │ │ │ │ ldr r1, [pc, #300] @ 3fb098 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3fb01c │ │ │ │ ldr r1, [pc, #264] @ 3fb088 │ │ │ │ @@ -391944,26 +391944,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 3fb0a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fb010 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ bne 3fadfc │ │ │ │ @@ -391975,43 +391975,43 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ beq 3faee8 │ │ │ │ b 3fae04 │ │ │ │ ldr r0, [pc, #108] @ 3fb0a8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3faff4 │ │ │ │ ldr r0, [pc, #92] @ 3fb0ac │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fadc4 │ │ │ │ ldr r0, [pc, #76] @ 3fb0b0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fae7c │ │ │ │ smlabteq r0, ip, r0, lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strheq lr, [r0, -r4] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r8, lsr r0 │ │ │ │ @ instruction: 0x00005bbc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sp, sp, r8, lsr #4 │ │ │ │ + rsbseq ip, sp, r8, ror #31 │ │ │ │ smlabbeq r0, r0, pc, sp @ │ │ │ │ strdeq r6, [r0], -r4 │ │ │ │ andeq r6, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0x007dd19c │ │ │ │ - rsbseq sp, sp, r4, lsr r0 │ │ │ │ - rsbseq sp, sp, r8, lsr #32 │ │ │ │ - ldrsbeq sp, [sp], #-8 @ │ │ │ │ - rsbseq sp, sp, ip, rrx │ │ │ │ + rsbseq ip, sp, ip, asr pc │ │ │ │ + ldrsheq ip, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq ip, sp, r8, ror #27 │ │ │ │ + @ instruction: 0x007dce98 │ │ │ │ + rsbseq ip, sp, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #200] @ 3fb198 │ │ │ │ mov r7, r1 │ │ │ │ @@ -392061,17 +392061,17 @@ │ │ │ │ ldm r5, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 27ca60 │ │ │ │ - rsbseq sp, sp, ip, ror r0 │ │ │ │ - rsbseq sp, sp, r0, ror r0 │ │ │ │ - rsbseq sp, sp, r8, ror r0 │ │ │ │ + rsbseq ip, sp, ip, lsr lr │ │ │ │ + rsbseq ip, sp, r0, lsr lr │ │ │ │ + rsbseq ip, sp, r8, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1008] @ 3fb5ac │ │ │ │ ldr r3, [pc, #1008] @ 3fb5b0 │ │ │ │ ldrb r5, [r0, #89] @ 0x59 │ │ │ │ @@ -392213,24 +392213,24 @@ │ │ │ │ beq 3fb53c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 3fb5e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fb2e4 │ │ │ │ ldr r3, [pc, #444] @ 3fb5e8 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fb24c │ │ │ │ ldr r3, [pc, #412] @ 3fb5dc │ │ │ │ @@ -392247,25 +392247,25 @@ │ │ │ │ beq 3fb560 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 3fb5ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr ip, [r4] │ │ │ │ b 3fb24c │ │ │ │ ldr r3, [pc, #308] @ 3fb5f0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fb344 │ │ │ │ @@ -392283,75 +392283,75 @@ │ │ │ │ beq 3fb584 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 3fb5f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fb344 │ │ │ │ ldr r0, [pc, #180] @ 3fb5f8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fb2e4 │ │ │ │ ldr r0, [pc, #148] @ 3fb5fc │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr ip, [r4] │ │ │ │ b 3fb24c │ │ │ │ ldr r0, [pc, #116] @ 3fb600 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fb344 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, asr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, lsr #24 │ │ │ │ - rsbseq ip, sp, r8, ror pc │ │ │ │ - @ instruction: 0x00949eb4 │ │ │ │ - rsbseq ip, sp, ip, asr pc │ │ │ │ + rsbseq ip, sp, r8, lsr sp │ │ │ │ + addseq r9, r4, r4, ror ip │ │ │ │ + rsbseq ip, sp, ip, lsl sp │ │ │ │ andeq r0, r0, r5, lsr #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x0100db90 │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r6, r0, r8, ror r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, sp, r8, ror sp │ │ │ │ + rsbseq ip, sp, r8, lsr fp │ │ │ │ andeq r5, r0, r0, ror #21 │ │ │ │ - rsbseq ip, sp, r0, ror #28 │ │ │ │ + rsbseq ip, sp, r0, lsr #24 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - rsbseq ip, sp, ip, lsl sp │ │ │ │ - rsbseq ip, sp, r8, lsr #25 │ │ │ │ - rsbseq ip, sp, r4, lsl #28 │ │ │ │ - rsbseq ip, sp, ip, lsl sp │ │ │ │ + ldrsbeq ip, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq ip, sp, r8, ror #20 │ │ │ │ + rsbseq ip, sp, r4, asr #23 │ │ │ │ + ldrsbeq ip, [sp], #-172 @ 0xffffff54 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #2160 @ 0x870 │ │ │ │ add r5, r0, #5184 @ 0x1440 │ │ │ │ add r4, r4, #8 │ │ │ │ @@ -392377,18 +392377,18 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 3fb694 │ │ │ │ add r0, pc, r0 │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ smlatbeq r0, r4, r7, sp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq ip, sp, r4, asr sp │ │ │ │ + rsbseq ip, sp, r4, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr lr, [pc, #348] @ 3fb80c │ │ │ │ ldr ip, [pc, #348] @ 3fb810 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -392448,51 +392448,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3fb830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fb6fc │ │ │ │ ldr r0, [pc, #76] @ 3fb834 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r5, r8} │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fb6fc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, asr r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, lsr r7 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r0, lsl #14 │ │ │ │ andeq r2, r0, r8, ror r6 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ ldrdeq r4, [pc], #156 @ │ │ │ │ - rsbseq ip, sp, ip, lsl ip │ │ │ │ - rsbseq ip, sp, ip, ror ip │ │ │ │ + ldrsbeq ip, [sp], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq ip, sp, ip, lsr sl │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fb95c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -392666,15 +392666,15 @@ │ │ │ │ ldr r3, [r6, #784] @ 0x310 │ │ │ │ str r6, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ beq 3fbbf8 │ │ │ │ ldr r8, [pc, #480] @ 3fbce8 │ │ │ │ mov r9, r4 │ │ │ │ b 3fbb38 │ │ │ │ - bl 9ed180 │ │ │ │ + bl 9ecf40 │ │ │ │ ldrb r1, [r5, #2259] @ 0x8d3 │ │ │ │ str r9, [r5, #2172] @ 0x87c │ │ │ │ cmp r1, #0 │ │ │ │ bne 3fbb60 │ │ │ │ ldr r6, [r7] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ @@ -392764,45 +392764,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 3fbd08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fbaa8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3fbd0c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fbaa8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0100d3b0 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r0, r4, r3, sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ tsteq r0, ip, asr #4 │ │ │ │ - bl 8fc100 │ │ │ │ + bl 8fc100 │ │ │ │ tsteq r0, r4, lsl #4 │ │ │ │ andeq r4, r0, r8, ror #23 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, sp, r0, lsr #16 │ │ │ │ - rsbseq ip, sp, r0, asr #16 │ │ │ │ + rsbseq ip, sp, r0, ror #11 │ │ │ │ + rsbseq ip, sp, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #784] @ 3fc038 │ │ │ │ ldr r3, [pc, #784] @ 3fc03c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -392892,40 +392892,40 @@ │ │ │ │ ldr r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #452] @ 3fc048 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3fbf88 │ │ │ │ ldr r0, [r1, #784] @ 0x310 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ - bl 9e4330 │ │ │ │ + bl 9e40f0 │ │ │ │ add r0, r4, #16 │ │ │ │ bl 6702f0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #91] @ 0x5b │ │ │ │ b 3fbd74 │ │ │ │ ldrb sl, [r0, #89] @ 0x59 │ │ │ │ rsb r5, r1, #0 │ │ │ │ sub sl, sl, #96 @ 0x60 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r2, r5 │ │ │ │ - bl 9edc04 │ │ │ │ + bl 9ed9c4 │ │ │ │ cmp r0, #2 │ │ │ │ mov r1, r0 │ │ │ │ beq 3fbf1c │ │ │ │ cmp r0, #1 │ │ │ │ beq 3fbf5c │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 9edcb0 │ │ │ │ + bl 9eda70 │ │ │ │ b 3fbd68 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r1, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r2, #2064] @ 0x810 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #2064] @ 0x810 │ │ │ │ @@ -392977,44 +392977,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3fc058 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r1, [r4] │ │ │ │ b 3fbe90 │ │ │ │ ldr r0, [pc, #64] @ 3fc05c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r1, [r4] │ │ │ │ b 3fbe90 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sp, [r0, -ip] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strheq sp, [r0, -r0] │ │ │ │ smlabbeq r0, r8, r0, sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r0, ror fp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, sp, r0, lsr r5 │ │ │ │ - rsbseq ip, sp, r0, ror #10 │ │ │ │ + ldrsheq ip, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbseq ip, sp, r0, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #312] @ 3fc1b4 │ │ │ │ mov r7, r3 │ │ │ │ @@ -393034,15 +393034,15 @@ │ │ │ │ beq 3fc0d0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 8f0fa0 │ │ │ │ + bl 8f0d60 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ mov r8, #1 │ │ │ │ add ip, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ @@ -393054,15 +393054,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 8f09c0 │ │ │ │ + bl 8f0780 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ sbcs r0, r3, #0 │ │ │ │ movcc r0, r8 │ │ │ │ @@ -393088,15 +393088,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 8f0fa0 │ │ │ │ + bl 8f0d60 │ │ │ │ str r7, [r4] │ │ │ │ b 3fc154 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r0, r4, sp, ip │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatbeq r0, r8, ip, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -393160,15 +393160,15 @@ │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sl, #376] @ 0x178 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 8f0fa0 │ │ │ │ + bl 8f0d60 │ │ │ │ lsr r3, r6, #14 │ │ │ │ eor r2, r3, #1 │ │ │ │ ands r5, r5, r2 │ │ │ │ str r9, [r4, #2140] @ 0x85c │ │ │ │ beq 3fc24c │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ @@ -393194,15 +393194,15 @@ │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #376] @ 0x178 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8f0fa0 │ │ │ │ + bl 8f0d60 │ │ │ │ str r5, [r4, #2144] @ 0x860 │ │ │ │ b 3fc254 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #2160] @ 0x870 │ │ │ │ add r1, r4, #2128 @ 0x850 │ │ │ │ ldr r0, [r3, #376] @ 0x178 │ │ │ │ @@ -393219,23 +393219,23 @@ │ │ │ │ strne r3, [r4, #2092] @ 0x82c │ │ │ │ bne 3fc23c │ │ │ │ ldr r0, [pc, #416] @ 3fc544 │ │ │ │ bic r3, r3, #32768 @ 0x8000 │ │ │ │ bic r3, r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ mvn r0, #0 │ │ │ │ b 3fc258 │ │ │ │ ldr r0, [pc, #388] @ 3fc548 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ bic r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ b 3fc3b4 │ │ │ │ ldr r3, [pc, #364] @ 3fc54c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fc23c │ │ │ │ ldr r3, [pc, #348] @ 3fc550 │ │ │ │ @@ -393256,23 +393256,23 @@ │ │ │ │ beq 3fc500 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 3fc55c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fc23c │ │ │ │ ldr r3, [pc, #216] @ 3fc54c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fc254 │ │ │ │ ldr r3, [pc, #216] @ 3fc560 │ │ │ │ @@ -393293,52 +393293,52 @@ │ │ │ │ beq 3fc518 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 3fc564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fc254 │ │ │ │ ldr r0, [pc, #96] @ 3fc568 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fc23c │ │ │ │ ldr r0, [pc, #76] @ 3fc56c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fc254 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, lsr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq ip, [r0, -r8] │ │ │ │ smlatbeq r0, r4, fp, ip │ │ │ │ - rsbseq ip, sp, ip, lsl #4 │ │ │ │ - ldrsbeq ip, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq fp, sp, ip, asr #31 │ │ │ │ + @ instruction: 0x007dc09c │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x007dc198 │ │ │ │ + rsbseq fp, sp, r8, asr pc │ │ │ │ muleq r0, r4, fp │ │ │ │ - ldrsheq ip, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq ip, sp, r8, asr #2 │ │ │ │ - rsbseq ip, sp, ip, lsr #4 │ │ │ │ + ldrheq fp, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq fp, sp, r8, lsl #30 │ │ │ │ + rsbseq fp, sp, ip, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #2092] @ 3fcdbc │ │ │ │ @@ -393388,15 +393388,15 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [pc, #1932] @ 3fcdd0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1924] @ 3fcdd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #1912] @ 3fcdd8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r8, #0 │ │ │ │ ldr r4, [r4, #2132] @ 0x854 │ │ │ │ lsl r9, r5, #4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -393423,15 +393423,15 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ stm lr, {r0, r1} │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 8f09c0 │ │ │ │ + bl 8f0780 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 3fcce4 │ │ │ │ @@ -393480,15 +393480,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 8f0fa0 │ │ │ │ + bl 8f0d60 │ │ │ │ ldr r2, [pc, #1552] @ 3fcde0 │ │ │ │ ldr r3, [pc, #1516] @ 3fcdc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -393639,24 +393639,24 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #908] @ 3fcdf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 3fc7a0 │ │ │ │ ldr r3, [pc, #892] @ 3fcdf4 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -393676,24 +393676,24 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 3fcdf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r4, [r3, #2132] @ 0x854 │ │ │ │ bne 3fc68c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -393720,26 +393720,26 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 3fce00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mvn r4, #0 │ │ │ │ b 3fc7c8 │ │ │ │ cmp r5, #0 │ │ │ │ bne 3fc68c │ │ │ │ b 3fcb24 │ │ │ │ ldr r1, [pc, #564] @ 3fce04 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -393765,53 +393765,53 @@ │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 3fce08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 3fc7a0 │ │ │ │ ldr r0, [pc, #392] @ 3fce0c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fcafc │ │ │ │ ldr r0, [pc, #376] @ 3fce10 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 3fc7a0 │ │ │ │ ldr r0, [pc, #332] @ 3fce14 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 3fc7a0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ @@ -393839,64 +393839,64 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3fce1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fcbb4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 3fce20 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fcbb4 │ │ │ │ ldr r0, [pc, #120] @ 3fce24 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fcbb4 │ │ │ │ tsteq r0, r4, ror r8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsr r8 │ │ │ │ - addseq r8, r4, r0, asr #21 │ │ │ │ - addeq lr, r0, ip, lsr fp │ │ │ │ - rsbseq r7, fp, r4, asr r8 │ │ │ │ + addseq r8, r4, r0, lsl #17 │ │ │ │ + strdeq lr, [r0], ip │ │ │ │ + rsbseq r7, fp, r4, lsl r6 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ tsteq r0, r4, lsr r6 │ │ │ │ ldrdeq r5, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq fp, sp, r8, asr #29 │ │ │ │ + rsbseq fp, sp, r8, lsl #25 │ │ │ │ andeq r3, r0, r4, asr #19 │ │ │ │ - rsbseq fp, sp, r8, lsr #25 │ │ │ │ + rsbseq fp, sp, r8, ror #20 │ │ │ │ strdeq r6, [r0], -r0 │ │ │ │ - rsbseq fp, sp, r4, asr #24 │ │ │ │ + rsbseq fp, sp, r4, lsl #20 │ │ │ │ andeq r2, r0, ip, lsr #5 │ │ │ │ - rsbseq fp, sp, ip, asr sp │ │ │ │ - rsbseq fp, sp, r8, asr #22 │ │ │ │ - rsbseq fp, sp, ip, lsl #27 │ │ │ │ - ldrheq fp, [sp], #-196 @ 0xffffff3c @ │ │ │ │ + rsbseq fp, sp, ip, lsl fp │ │ │ │ + rsbseq fp, sp, r8, lsl #18 │ │ │ │ + rsbseq fp, sp, ip, asr #22 │ │ │ │ + rsbseq fp, sp, r4, ror sl │ │ │ │ andeq r4, r0, r0, lsl #25 │ │ │ │ - rsbseq fp, sp, r0, lsr #22 │ │ │ │ - ldrheq fp, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - rsbseq fp, sp, ip, lsr fp │ │ │ │ + rsbseq fp, sp, r0, ror #17 │ │ │ │ + rsbseq fp, sp, r8, ror r8 │ │ │ │ + ldrsheq fp, [sp], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r3, r0, #896 @ 0x380 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -393964,33 +393964,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 3fd06c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 3fceb8 │ │ │ │ ldr r0, [pc, #228] @ 3fd070 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 3fceb8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3fceb8 │ │ │ │ ldr r3, [pc, #184] @ 3fd074 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -394010,43 +394010,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3fd078 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fceb8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 3fd07c │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fceb8 │ │ │ │ smlatbeq r0, r0, pc, fp @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, ror pc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r4, asr #30 │ │ │ │ andeq r6, r0, r0, ror lr │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq fp, [sp], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq fp, sp, r0, ror #23 │ │ │ │ + rsbseq fp, sp, r0, ror r9 │ │ │ │ + rsbseq fp, sp, r0, lsr #19 │ │ │ │ andeq r4, r0, r8, lsl #28 │ │ │ │ - rsbseq fp, sp, ip, ror #20 │ │ │ │ - rsbseq fp, sp, r4, lsr #21 │ │ │ │ + rsbseq fp, sp, ip, lsr #16 │ │ │ │ + rsbseq fp, sp, r4, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r5, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ @@ -394235,30 +394235,30 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 3fd568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fd230 │ │ │ │ ldr r1, [pc, #400] @ 3fd56c │ │ │ │ ldr r3, [pc, #344] @ 3fd538 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -394337,46 +394337,46 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fd230 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, asr sp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, lsr #26 │ │ │ │ - ldrheq fp, [sp], #-148 @ 0xffffff6c @ │ │ │ │ - @ instruction: 0x0082bfb4 │ │ │ │ + rsbseq fp, sp, r4, ror r7 │ │ │ │ + addeq fp, r2, r4, ror sp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r8, asr fp │ │ │ │ - umulleq r0, fp, ip, r7 │ │ │ │ - addeq fp, r2, r4, asr #29 │ │ │ │ + addeq r0, fp, ip, asr r5 │ │ │ │ + addeq fp, r2, r4, lsl #25 │ │ │ │ andeq r2, r0, r4, ror #17 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - umulleq ip, r0, r8, r5 │ │ │ │ + addeq ip, r0, r8, asr r3 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq fp, sp, r8, lsl #16 │ │ │ │ + rsbseq fp, sp, r8, asr #11 │ │ │ │ tsteq r0, r8, lsr #20 │ │ │ │ - addeq r0, fp, ip, ror r6 │ │ │ │ - rsbseq fp, sp, r8, lsr #15 │ │ │ │ - addeq r0, fp, r0, ror #12 │ │ │ │ - rsbseq fp, sp, ip, lsl #15 │ │ │ │ - addeq r0, fp, r0, lsl r6 │ │ │ │ - addeq fp, r2, r8, lsr sp │ │ │ │ - rsbseq fp, sp, r4, lsr #14 │ │ │ │ - rsbseq fp, sp, r8, lsr #14 │ │ │ │ - rsbseq fp, sp, r0, lsl r7 │ │ │ │ - addeq fp, r2, r0, lsl sp │ │ │ │ - ldrsheq fp, [sp], #-108 @ 0xffffff94 @ │ │ │ │ - rsbseq fp, sp, r0, lsl #14 │ │ │ │ - ldrdeq r1, [r9], r4 │ │ │ │ - rsbseq fp, sp, r0, lsl #14 │ │ │ │ + addeq r0, fp, ip, lsr r4 │ │ │ │ + rsbseq fp, sp, r8, ror #10 │ │ │ │ + addeq r0, fp, r0, lsr #8 │ │ │ │ + rsbseq fp, sp, ip, asr #10 │ │ │ │ + ldrdeq r0, [fp], r0 @ │ │ │ │ + strdeq fp, [r2], r8 │ │ │ │ + rsbseq fp, sp, r4, ror #9 │ │ │ │ + rsbseq fp, sp, r8, ror #9 │ │ │ │ + ldrsbeq fp, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrdeq fp, [r2], r0 │ │ │ │ + ldrheq fp, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbseq fp, sp, r0, asr #9 │ │ │ │ + umulleq r0, r9, r4, lr │ │ │ │ + rsbseq fp, sp, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #512] @ 3fd7c0 │ │ │ │ ldr r3, [pc, #512] @ 3fd7c4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -394485,42 +394485,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3fd7e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fd698 │ │ │ │ ldr r0, [pc, #60] @ 3fd7e4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fd698 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, asr #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq r0, r8, r7, fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r0, ror #14 │ │ │ │ @ instruction: 0x00001bb4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsbeq fp, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrsheq fp, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x007db290 │ │ │ │ + ldrheq fp, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #464] @ 3fd9d0 │ │ │ │ ldr r1, [pc, #464] @ 3fd9d4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -394581,28 +394581,28 @@ │ │ │ │ ldr r2, [pc, #256] @ 3fd9e4 │ │ │ │ ldr r0, [pc, #256] @ 3fd9e8 │ │ │ │ add r3, r4, #5184 @ 0x1440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ ldr r2, [pc, #232] @ 3fd9ec │ │ │ │ ldr r3, [pc, #204] @ 3fd9d4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #2136] @ 0x858 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3fd9cc │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b880ec │ │ │ │ + b b87eac │ │ │ │ ldr r3, [pc, #184] @ 3fd9f0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fd838 │ │ │ │ ldr r3, [pc, #168] @ 3fd9f4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -394619,43 +394619,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3fd9fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fd838 │ │ │ │ ldr r0, [pc, #68] @ 3fda00 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fd838 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, lsl #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlatteq r0, r4, r5, fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r0, ror r5 │ │ │ │ - rsbseq fp, sp, r4, lsr r4 │ │ │ │ + ldrsheq fp, [sp], #-20 @ 0xffffffec @ │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ tsteq r0, r0, lsl #10 │ │ │ │ @ instruction: 0x00002db0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq fp, sp, r8, lsl r3 │ │ │ │ - rsbseq fp, sp, r8, lsr r3 │ │ │ │ + ldrsbeq fp, [sp], #-8 @ │ │ │ │ + ldrsheq fp, [sp], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [r0] │ │ │ │ add r3, r1, r1, lsl #2 │ │ │ │ add r3, r1, r3, lsl #3 │ │ │ │ @@ -394750,15 +394750,15 @@ │ │ │ │ ldm lr, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ - bl 8f09c0 │ │ │ │ + bl 8f0780 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 3fdfd8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -394781,15 +394781,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ mov r3, r9 │ │ │ │ - bl 8f0fa0 │ │ │ │ + bl 8f0d60 │ │ │ │ b 3fdaa4 │ │ │ │ ldr r2, [pc, #3472] @ 3fe9b8 │ │ │ │ ldr r3, [pc, #3456] @ 3fe9ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -394855,15 +394855,15 @@ │ │ │ │ beq 3fdbf4 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #3208] @ 3fe9bc │ │ │ │ ldr r0, [pc, #3208] @ 3fe9c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fdbf4 │ │ │ │ ldr r3, [pc, #3172] @ 3fe9b4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fdaa4 │ │ │ │ @@ -394885,24 +394885,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3072] @ 3fe9c8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fdaa4 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #29 │ │ │ │ add r1, r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 3fb698 │ │ │ │ ldr r3, [pc, #2996] @ 3fe9b4 │ │ │ │ @@ -394930,27 +394930,27 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2868] @ 3fe9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fdbf4 │ │ │ │ ldr r3, [pc, #2824] @ 3fe9b4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fdaa4 │ │ │ │ @@ -394971,15 +394971,15 @@ │ │ │ │ beq 3fe990 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2744] @ 3fe9d8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3fddc8 │ │ │ │ ldr r3, [pc, #2696] @ 3fe9b4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -395003,15 +395003,15 @@ │ │ │ │ beq 3fecc8 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2624] @ 3fe9e0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3fddc8 │ │ │ │ ldr r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe3d0 │ │ │ │ @@ -395050,15 +395050,15 @@ │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 3fe9e8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3fddc8 │ │ │ │ ldr r3, [pc, #2436] @ 3fe9ec │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ @@ -395094,29 +395094,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 3fe9f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fdbf4 │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls 3fdce0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r2, #3] │ │ │ │ @@ -395190,29 +395190,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 3fe9fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fdbf4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3fdbf4 │ │ │ │ ldr r2, [pc, #1836] @ 3fea00 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -395238,29 +395238,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1680] @ 3fea04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fdbf4 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ bl 3fb0b4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ @@ -395486,27 +395486,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 3fea10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe55c │ │ │ │ b 3fe588 │ │ │ │ mov r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ @@ -395518,15 +395518,15 @@ │ │ │ │ ldr r0, [pc, #652] @ 3fea14 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fdbf4 │ │ │ │ ldr r3, [pc, #620] @ 3fea18 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3feea0 │ │ │ │ @@ -395545,30 +395545,30 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 3fea1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe6a4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ @@ -395608,15 +395608,15 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -395627,97 +395627,97 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 3fea24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fe6a4 │ │ │ │ ldr r0, [pc, #200] @ 3fea28 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fdaa4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #176] @ 3fea2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fdbf4 │ │ │ │ ldr r0, [pc, #152] @ 3fea30 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fdaa4 │ │ │ │ smlabteq r0, ip, r3, fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ @ instruction: 0x0100b3bc │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq fp, [r0, -ip] │ │ │ │ - addseq r7, r4, r8, lsl #7 │ │ │ │ - ldrheq fp, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ + addseq r7, r4, r8, asr #2 │ │ │ │ + rsbseq fp, sp, ip, ror r2 │ │ │ │ andeq r4, r0, r8, asr sp │ │ │ │ - rsbseq sl, sp, ip, ror #30 │ │ │ │ + rsbseq sl, sp, ip, lsr #26 │ │ │ │ andeq r5, r0, r0, asr #2 │ │ │ │ - rsbseq fp, sp, r4, asr #1 │ │ │ │ + rsbseq sl, sp, r4, lsl #29 │ │ │ │ strdeq r5, [r0], -r4 │ │ │ │ - rsbseq sl, sp, r0, lsr #30 │ │ │ │ + rsbseq sl, sp, r0, ror #25 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - ldrsheq sl, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + ldrheq sl, [sp], #-184 @ 0xffffff48 @ │ │ │ │ andeq r2, r0, r8, ror #15 │ │ │ │ - rsbseq sl, sp, r0, ror lr │ │ │ │ + rsbseq sl, sp, r0, lsr ip │ │ │ │ andeq r5, r0, r8, ror ip │ │ │ │ andeq r1, r0, r4, ror #26 │ │ │ │ - rsbseq fp, sp, r0, asr r7 │ │ │ │ + rsbseq fp, sp, r0, lsl r5 │ │ │ │ andeq r2, r0, r4, lsl #23 │ │ │ │ - rsbseq sl, sp, ip, lsr #27 │ │ │ │ + rsbseq sl, sp, ip, ror #22 │ │ │ │ ldrdeq r5, [r0], -r4 │ │ │ │ - ldrheq sl, [sp], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq sl, sp, r0, ror fp │ │ │ │ andeq r5, r0, ip, ror #28 │ │ │ │ andeq r4, r0, r0, ror #3 │ │ │ │ - rsbseq sl, sp, ip, asr #21 │ │ │ │ - rsbseq fp, sp, r0, asr r1 │ │ │ │ + rsbseq sl, sp, ip, lsl #17 │ │ │ │ + rsbseq sl, sp, r0, lsl pc │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - rsbseq sl, sp, r8, asr #28 │ │ │ │ + rsbseq sl, sp, r8, lsl #24 │ │ │ │ andeq r6, r0, ip, lsl r9 │ │ │ │ - rsbseq sl, sp, r0, lsr #28 │ │ │ │ - rsbseq sl, sp, r8, lsl #8 │ │ │ │ - rsbseq sl, sp, r8, lsr r6 │ │ │ │ - ldrsheq sl, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbseq sl, sp, r0, ror #23 │ │ │ │ + rsbseq sl, sp, r8, asr #3 │ │ │ │ + ldrsheq sl, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrheq sl, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - rsbseq sl, sp, ip, lsr #20 │ │ │ │ + rsbseq sl, sp, ip, ror #15 │ │ │ │ andeq r7, r0, r0, ror r1 │ │ │ │ - ldrheq sl, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - rsbseq sl, sp, r0, asr #20 │ │ │ │ - rsbseq sl, sp, r4, asr #6 │ │ │ │ - rsbseq sl, sp, r0, lsr #2 │ │ │ │ - rsbseq sl, sp, r0, lsr r2 │ │ │ │ + rsbseq sl, sp, r4, ror r6 │ │ │ │ + rsbseq sl, sp, r0, lsl #16 │ │ │ │ + rsbseq sl, sp, r4, lsl #2 │ │ │ │ + rsbseq r9, sp, r0, ror #29 │ │ │ │ + ldrsheq r9, [sp], #-240 @ 0xffffff10 @ │ │ │ │ andeq r3, r0, r8, asr #8 │ │ │ │ - rsbseq sl, sp, r0, asr r5 │ │ │ │ + rsbseq sl, sp, r0, lsl r3 │ │ │ │ andeq r6, r0, r0, lsl fp │ │ │ │ - rsbseq sl, sp, r0, ror r5 │ │ │ │ - rsbseq sl, sp, r4, asr r2 │ │ │ │ - rsbseq sl, sp, r8, lsl #6 │ │ │ │ - rsbseq sl, sp, r8, lsr #7 │ │ │ │ - ldrsheq sl, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq sl, sp, r0, lsr r3 │ │ │ │ + rsbseq sl, sp, r4, lsl r0 │ │ │ │ + rsbseq sl, sp, r8, asr #1 │ │ │ │ + rsbseq sl, sp, r8, ror #2 │ │ │ │ + ldrheq sl, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sl, sp, r8, ror r8 │ │ │ │ - rsbseq sl, sp, r4, lsl r6 │ │ │ │ - rsbseq sl, sp, r8, lsr #14 │ │ │ │ - rsbseq sl, sp, ip, asr r8 │ │ │ │ - rsbseq sl, sp, r0, asr #6 │ │ │ │ - ldrsheq sl, [sp], #-52 @ 0xffffffcc @ │ │ │ │ - rsbseq sl, sp, r0, ror r7 │ │ │ │ - ldrheq r9, [sp], #-244 @ 0xffffff0c @ │ │ │ │ + rsbseq sl, sp, r8, lsr r6 │ │ │ │ + ldrsbeq sl, [sp], #-52 @ 0xffffffcc @ │ │ │ │ + rsbseq sl, sp, r8, ror #9 │ │ │ │ + rsbseq sl, sp, ip, lsl r6 │ │ │ │ + rsbseq sl, sp, r0, lsl #2 │ │ │ │ + ldrheq sl, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbseq sl, sp, r0, lsr r5 │ │ │ │ + rsbseq r9, sp, r4, ror sp │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe5e8 │ │ │ │ ldr r3, [pc, #-128] @ 3fea34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -395738,26 +395738,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-256] @ 3fea38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fe5e8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe5e8 │ │ │ │ ldr r3, [pc, #-284] @ 3fea3c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -395779,33 +395779,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-412] @ 3fea40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fe5d8 │ │ │ │ ldr r0, [pc, #-424] @ 3fea44 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r6, #2168] @ 0x878 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ strb r1, [r3, #761] @ 0x2f9 │ │ │ │ strb r2, [r3, #777] @ 0x309 │ │ │ │ @@ -395836,38 +395836,38 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-632] @ 3fea48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fe398 │ │ │ │ ldr r0, [pc, #-644] @ 3fea4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fdaa4 │ │ │ │ ldr r0, [pc, #-664] @ 3fea50 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fdaa4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3fed18 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ @@ -395893,26 +395893,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-844] @ 3fea58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fe598 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3fe5a8 │ │ │ │ ldr r3, [pc, #-872] @ 3fea5c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -395934,46 +395934,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1000] @ 3fea60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fe5c8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrsb r3, [r3, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bge 3fe5d8 │ │ │ │ b 3feb50 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1036] @ 3fea64 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fdbf4 │ │ │ │ ldr r0, [pc, #-1060] @ 3fea68 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fdbf4 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mla r2, r1, r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ @@ -395986,22 +395986,22 @@ │ │ │ │ b 3fe888 │ │ │ │ ldr r0, [pc, #-1136] @ 3fea6c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fe750 │ │ │ │ ldr r0, [pc, #-1164] @ 3fea70 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fe5d8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ tst r3, #1 │ │ │ │ beq 3fe5e8 │ │ │ │ b 3feaac │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -396023,81 +396023,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1324] @ 3fea7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fe474 │ │ │ │ ldr r0, [pc, #-1336] @ 3fea80 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fe5e8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [pc, #-1364] @ 3fea84 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fe848 │ │ │ │ ldr r0, [pc, #-1392] @ 3fea88 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fe474 │ │ │ │ ldr r0, [pc, #-1416] @ 3fea8c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fe598 │ │ │ │ ldr r0, [pc, #-1440] @ 3fea90 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fe5c8 │ │ │ │ ldr r0, [pc, #-1464] @ 3fea94 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fe6a4 │ │ │ │ ldr r0, [pc, #-1508] @ 3fea98 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3fe398 │ │ │ │ mov r3, #0 │ │ │ │ ldrh r3, [r3] │ │ │ │ udf #0 │ │ │ │ ldr r2, [r0, #368] @ 0x170 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3ff2e4 │ │ │ │ @@ -396230,41 +396230,41 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r4, r4, r5, lsl #5 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2176] @ 0x880 │ │ │ │ b 3ff260 │ │ │ │ ldr r0, [pc, #72] @ 3ff304 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ b 3ff260 │ │ │ │ ldr r0, [pc, #60] @ 3ff308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b749e8 │ │ │ │ + bl b747a8 │ │ │ │ b 3ff260 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 3fda04 │ │ │ │ b 3ff238 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - rsbseq sl, sp, r4, lsl #13 │ │ │ │ - rsbseq sl, sp, r4, asr #13 │ │ │ │ + rsbseq sl, sp, r4, asr #8 │ │ │ │ + rsbseq sl, sp, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2136] @ 0x858 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #2056] @ 0x808 │ │ │ │ ldr r0, [r4, #2132] @ 0x854 │ │ │ │ str r3, [r4, #2136] @ 0x858 │ │ │ │ pop {r4, lr} │ │ │ │ b 3fda04 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -396353,25 +396353,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1348] @ 3ffa14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3ff3fc │ │ │ │ ldr r3, [pc, #1328] @ 3ffa18 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396389,25 +396389,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 3ffa1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ff3fc │ │ │ │ ldr fp, [r0, #4] │ │ │ │ mov r7, fp │ │ │ │ b 3ff444 │ │ │ │ ldr fp, [r0, #8] │ │ │ │ mov r7, fp │ │ │ │ b 3ff444 │ │ │ │ @@ -396463,28 +396463,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #920] @ 3ffa2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ff4d4 │ │ │ │ ldr fp, [r2, #2092] @ 0x82c │ │ │ │ mov r7, fp │ │ │ │ b 3ff5fc │ │ │ │ ldr fp, [r2, #2112] @ 0x840 │ │ │ │ mov r7, fp │ │ │ │ b 3ff5fc │ │ │ │ @@ -396544,26 +396544,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 3ffa38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff5fc │ │ │ │ ldr r3, [pc, #596] @ 3ffa3c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r7, [r3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -396582,61 +396582,61 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 3ffa40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff4d4 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff4e0 │ │ │ │ ldr r0, [pc, #452] @ 3ffa44 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ff3fc │ │ │ │ ldr r0, [pc, #424] @ 3ffa48 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r4, r5, fp} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ff4d4 │ │ │ │ ldr r0, [pc, #400] @ 3ffa4c │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ff864 │ │ │ │ ldr r0, [pc, #372] @ 3ffa50 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ff4d4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ mov fp, r7 │ │ │ │ b 3ff608 │ │ │ │ cmp r7, #0 │ │ │ │ beq 3ff3fc │ │ │ │ ldr r3, [pc, #316] @ 3ffa54 │ │ │ │ @@ -396655,15 +396655,15 @@ │ │ │ │ ldr r0, [pc, #268] @ 3ffa58 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ff7d4 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff450 │ │ │ │ ldr r3, [pc, #152] @ 3ffa10 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396671,63 +396671,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3ffa5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 3ff444 │ │ │ │ ldr r0, [pc, #136] @ 3ffa60 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ff9c4 │ │ │ │ smlatbeq r0, r0, sl, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r0, ip, sl, r9 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rsceq r0, pc, ip, lsr #27 │ │ │ │ - umullseq r5, r4, r0, ip │ │ │ │ + addseq r5, r4, r0, asr sl │ │ │ │ tsteq r0, r0, lsl #20 │ │ │ │ andeq r2, r0, r8, ror #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sl, sp, r8, asr #11 │ │ │ │ + rsbseq sl, sp, r8, lsl #7 │ │ │ │ ldrdeq r6, [r0], -r4 │ │ │ │ - @ instruction: 0x007da798 │ │ │ │ + rsbseq sl, sp, r8, asr r5 │ │ │ │ smlaleq r0, pc, r8, fp @ │ │ │ │ - addseq r5, r4, r5, ror sl │ │ │ │ + addseq r5, r4, r5, lsr r8 │ │ │ │ andeq r2, r0, r0, asr r3 │ │ │ │ - rsbseq sl, sp, r8, asr #10 │ │ │ │ + rsbseq sl, sp, r8, lsl #6 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ andeq r1, r0, r8, asr #32 │ │ │ │ - rsbseq sl, sp, r0, ror #6 │ │ │ │ + rsbseq sl, sp, r0, lsr #2 │ │ │ │ andeq r1, r0, r0, lsr r7 │ │ │ │ - rsbseq sl, sp, ip, lsl #8 │ │ │ │ - ldrheq sl, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ - rsbseq sl, sp, r8, asr #4 │ │ │ │ - ldrsheq sl, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq sl, sp, r0, asr #6 │ │ │ │ + rsbseq sl, sp, ip, asr #3 │ │ │ │ + rsbseq sl, sp, r0, ror r2 │ │ │ │ + rsbseq sl, sp, r8 │ │ │ │ + ldrheq sl, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq sl, sp, r0, lsl #2 │ │ │ │ andeq r5, r0, r4, ror #1 │ │ │ │ - rsbseq sl, sp, r8, lsr r2 │ │ │ │ - rsbseq sl, sp, r4, lsr #32 │ │ │ │ - rsbseq sl, sp, r8, rrx │ │ │ │ + ldrsheq r9, [sp], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r9, sp, r4, ror #27 │ │ │ │ + rsbseq r9, sp, r8, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #500] @ 3ffc70 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #496] @ 3ffc74 │ │ │ │ @@ -396814,28 +396814,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 3ffc90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ffb00 │ │ │ │ ldr r3, [pc, #116] @ 3ffc94 │ │ │ │ ldr ip, [pc, #116] @ 3ffc98 │ │ │ │ ldr r1, [pc, #116] @ 3ffc9c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #108] @ 3ffca0 │ │ │ │ @@ -396848,31 +396848,31 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ffb00 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r0, r4, r3, r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, asr #6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r9, [r0, -ip] │ │ │ │ @ instruction: 0x000028b4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sl, sp, r0, ror r1 │ │ │ │ - umullseq r5, r4, r8, r4 │ │ │ │ - rsbseq sl, sp, r8, asr #2 │ │ │ │ - rsbseq r8, sp, r8, lsr r5 │ │ │ │ + rsbseq r9, sp, r0, lsr pc │ │ │ │ + addseq r5, r4, r8, asr r2 │ │ │ │ + rsbseq r9, sp, r8, lsl #30 │ │ │ │ + ldrsheq r8, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - rsbseq sl, sp, r0, ror r1 │ │ │ │ + rsbseq r9, sp, r0, lsr pc │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov lr, #0 │ │ │ │ cmp lr, r3 │ │ │ │ cmpeq r1, r2 │ │ │ │ mov ip, r0 │ │ │ │ ldreq r0, [r0, #364] @ 0x16c │ │ │ │ @@ -396908,37 +396908,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r5, #300 @ 0x12c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ mov r6, r1 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ ldr r3, [pc, #76] @ 3ffda4 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r5, #348 @ 0x15c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ rsceq r0, pc, r4, lsr #8 │ │ │ │ - rsbseq sl, sp, r4, asr #1 │ │ │ │ - rsbseq sl, sp, r0, lsr #1 │ │ │ │ + rsbseq r9, sp, r4, lsl #29 │ │ │ │ + rsbseq r9, sp, r0, ror #28 │ │ │ │ │ │ │ │ 003ffda8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -396976,15 +396976,15 @@ │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ cmp r2, r1 │ │ │ │ bhi 3ffe28 │ │ │ │ ldr r0, [pc, #212] @ 3fff24 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 92c6dc │ │ │ │ + bl 92c49c │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 3ffeec │ │ │ │ ldr sl, [pc, #184] @ 3fff28 │ │ │ │ mov r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -397031,17 +397031,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ andsgt r1, r4, r0, lsl #30 │ │ │ │ @ instruction: 0xffffb800 │ │ │ │ rsceq r0, pc, r0, ror #5 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - @ instruction: 0x009451b4 │ │ │ │ - rsbseq r8, sp, r8, asr r2 │ │ │ │ - ldrsheq r9, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + addseq r4, r4, r4, ror pc │ │ │ │ + rsbseq r8, sp, r8, lsl r0 │ │ │ │ + ldrheq r9, [sp], #-196 @ 0xffffff3c @ │ │ │ │ andeq r0, r0, r7, lsr r6 │ │ │ │ │ │ │ │ 003fff40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -397055,15 +397055,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ add r4, r4, r5 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 408c58 │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ bl 408c58 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 930294 │ │ │ │ + bl 930054 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r5, r5, #5248 @ 0x1480 │ │ │ │ cmp r3, r6 │ │ │ │ bhi 3fff68 │ │ │ │ ldr r0, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 27cec8 │ │ │ │ @@ -397147,39 +397147,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 40014c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ffff8 │ │ │ │ ldr r0, [pc, #52] @ 400150 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 3ffff8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, asr #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, lsr #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatbeq r0, r4, sp, r8 │ │ │ │ andeq r6, r0, r8, lsl r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r9, sp, r0, lsl sp │ │ │ │ - rsbseq r9, sp, ip, lsr #26 │ │ │ │ + ldrsbeq r9, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r9, sp, ip, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #2372] @ 400ab0 │ │ │ │ ldr r1, [pc, #2372] @ 400ab4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -397259,15 +397259,15 @@ │ │ │ │ bne 400670 │ │ │ │ ldr r0, [pc, #2096] @ 400ad0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r2, [pc, #2072] @ 400ad4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397290,28 +397290,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 400ae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 400220 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #7 │ │ │ │ cmp r4, r3 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ bcs 4001fc │ │ │ │ @@ -397381,25 +397381,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1592] @ 400af8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4001b8 │ │ │ │ mov r0, r7 │ │ │ │ bl 3fffa8 │ │ │ │ b 400430 │ │ │ │ ldr r3, [pc, #1568] @ 400afc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -397418,27 +397418,27 @@ │ │ │ │ beq 400960 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1444] @ 400b00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [pc, #1436] @ 400b04 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 400988 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -397565,21 +397565,21 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #112] @ 0x70 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ ldr r0, [pc, #936] @ 400b2c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 400214 │ │ │ │ ldr r3, [pc, #912] @ 400b30 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 400220 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -397594,34 +397594,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 400b34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 400220 │ │ │ │ ldr r0, [pc, #780] @ 400b38 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r5, r9, sl} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4001b8 │ │ │ │ ldr r3, [pc, #756] @ 400b3c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 400860 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ @@ -397647,75 +397647,75 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 400b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 400724 │ │ │ │ ldr r0, [pc, #584] @ 400b48 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 400220 │ │ │ │ ldr r0, [pc, #544] @ 400b4c │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 400220 │ │ │ │ tst r9, #15 │ │ │ │ bne 4005e4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 3fba3c │ │ │ │ b 4005e4 │ │ │ │ ldr r0, [pc, #488] @ 400b50 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 400560 │ │ │ │ bl 3fb99c │ │ │ │ b 40064c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 40086c │ │ │ │ b 400724 │ │ │ │ ldr r0, [pc, #436] @ 400b54 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 400724 │ │ │ │ ldr r2, [pc, #260] @ 400ac4 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #400] @ 400b58 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ @@ -397726,15 +397726,15 @@ │ │ │ │ beq 400a00 │ │ │ │ ldr r0, [pc, #368] @ 400b5c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 400220 │ │ │ │ ldr r3, [pc, #332] @ 400b60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -397751,81 +397751,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 400b64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4002c8 │ │ │ │ ldr r0, [pc, #208] @ 400b68 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ strd r4, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4002c8 │ │ │ │ @ instruction: 0x01008c98 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r0, r0, ip, r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r4, r4, r4, lsl #29 │ │ │ │ + addseq r4, r4, r4, asr #24 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ ldrdeq r8, [r0, -ip] │ │ │ │ smlabbeq r0, r8, fp, r8 │ │ │ │ - rsbseq r9, sp, r8, asr #24 │ │ │ │ + rsbseq r9, sp, r8, lsl #20 │ │ │ │ smlaleq pc, lr, r8, lr @ │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq r9, [sp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbseq r9, sp, ip, ror sl │ │ │ │ rsceq pc, lr, r0, lsr #27 │ │ │ │ - addseq r4, r4, lr, lsl #25 │ │ │ │ - ldrdeq r6, [r7], r8 │ │ │ │ - rsbseq r9, sp, r4, lsr sl │ │ │ │ + addseq r4, r4, lr, asr #20 │ │ │ │ + umulleq r6, r7, r8, r4 │ │ │ │ + ldrsheq r9, [sp], #-116 @ 0xffffff8c @ │ │ │ │ andeq r6, r0, r0, asr #20 │ │ │ │ - ldrheq r9, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r9, sp, r0, ror r7 │ │ │ │ muleq r0, r8, fp │ │ │ │ - rsbseq r9, sp, r4, asr fp │ │ │ │ - addseq r4, r4, ip, lsl fp │ │ │ │ + rsbseq r9, sp, r4, lsl r9 │ │ │ │ + @ instruction: 0x009448dc │ │ │ │ tsteq r0, r0, ror r8 │ │ │ │ rsbseq pc, sp, r0, ror #31 │ │ │ │ svceq 0x0082001f │ │ │ │ @ instruction: 0x010087b0 │ │ │ │ tsteq r0, r4, asr r7 │ │ │ │ stc2l 0, cr0, [r0, #1020] @ 0x3fc │ │ │ │ tsteq r0, ip, lsl #14 │ │ │ │ smlabteq r0, r8, r6, r8 │ │ │ │ - @ instruction: 0x007d9a9c │ │ │ │ - ldrsbeq r9, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq r9, sp, ip, asr r8 │ │ │ │ + @ instruction: 0x007d9890 │ │ │ │ andeq r5, r0, r0, lsr #11 │ │ │ │ - @ instruction: 0x007d9a98 │ │ │ │ - rsbseq r9, sp, r4, lsl #13 │ │ │ │ - addseq r4, r4, sl, asr r8 │ │ │ │ + rsbseq r9, sp, r8, asr r8 │ │ │ │ + rsbseq r9, sp, r4, asr #8 │ │ │ │ + addseq r4, r4, sl, lsl r6 │ │ │ │ andeq r2, r0, ip, ror r2 │ │ │ │ - rsbseq r9, sp, r4, asr r8 │ │ │ │ - rsbseq r9, sp, r0, ror #14 │ │ │ │ - ldrsbeq r9, [sp], #-156 @ 0xffffff64 @ │ │ │ │ - @ instruction: 0x007d9794 │ │ │ │ - rsbseq r9, sp, r0, lsl #16 │ │ │ │ + rsbseq r9, sp, r4, lsl r6 │ │ │ │ + rsbseq r9, sp, r0, lsr #10 │ │ │ │ + @ instruction: 0x007d979c │ │ │ │ + rsbseq r9, sp, r4, asr r5 │ │ │ │ + rsbseq r9, sp, r0, asr #11 │ │ │ │ rsceq pc, lr, r8, lsl #15 │ │ │ │ - rsbseq r9, sp, r8, lsr #10 │ │ │ │ + rsbseq r9, sp, r8, ror #5 │ │ │ │ andeq r1, r0, r8, asr #30 │ │ │ │ - rsbseq r9, sp, r8, ror #9 │ │ │ │ - rsbseq r9, sp, r0, lsr r5 │ │ │ │ + rsbseq r9, sp, r8, lsr #5 │ │ │ │ + ldrsheq r9, [sp], #-32 @ 0xffffffe0 @ │ │ │ │ ldr ip, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq ip, r2 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ beq 400bbc │ │ │ │ @@ -397884,15 +397884,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 400c70 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rsceq pc, lr, r8, lsr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r9, [pc, #468] @ 400e60 │ │ │ │ mov r8, r1 │ │ │ │ @@ -397908,30 +397908,30 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #432] @ 400e70 │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #6 │ │ │ │ ldr r2, [pc, #408] @ 400e74 │ │ │ │ ldr r1, [pc, #408] @ 400e78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #1 │ │ │ │ mov sl, #8 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #2112] @ 0x840 │ │ │ │ add r0, r9, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 3ffda8 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ strb r6, [r3, #9] │ │ │ │ @@ -398009,24 +398009,24 @@ │ │ │ │ ldr r1, [pc, #52] @ 400e80 │ │ │ │ ldr r0, [pc, #52] @ 400e84 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #20 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r4, r4, ip, ror #8 │ │ │ │ + addseq r4, r4, ip, lsr #4 │ │ │ │ tsteq r0, ip, ror #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r9, sp, r8, lsl #20 │ │ │ │ - ldrsheq r9, [sp], #-144 @ 0xffffff70 @ │ │ │ │ - ldrheq r3, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbseq r2, lr, r8, lsl r2 │ │ │ │ + rsbseq r9, sp, r8, asr #15 │ │ │ │ + ldrheq r9, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + rsbseq r2, fp, ip, ror pc │ │ │ │ + ldrsbeq r1, [lr], #-248 @ 0xffffff08 @ │ │ │ │ mrseq r8, (UNDEF: 0) │ │ │ │ - rsbseq r9, sp, ip, lsl #17 │ │ │ │ - rsbseq r2, ip, r0, lsr #14 │ │ │ │ + rsbseq r9, sp, ip, asr #12 │ │ │ │ + rsbseq r2, ip, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 400f6c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -398034,25 +398034,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 400f70 │ │ │ │ ldr r1, [pc, #188] @ 400f74 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #168] @ 400f78 │ │ │ │ ldr r1, [pc, #168] @ 400f7c │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #136] @ 400f80 │ │ │ │ ldr r3, [pc, #136] @ 400f84 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #132] @ 400f88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -398064,31 +398064,31 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #104] @ 400f94 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r4, r4, r8, ror #4 │ │ │ │ - rsbseq r2, fp, r4, ror #31 │ │ │ │ - rsbseq r2, lr, ip, lsr r0 │ │ │ │ - ldrsbeq r1, [ip], #-20 @ 0xffffffec @ │ │ │ │ - ldrsheq r8, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + addseq r4, r4, r8, lsr #32 │ │ │ │ + rsbseq r2, fp, r4, lsr #27 │ │ │ │ + ldrsheq r1, [lr], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x007c0f94 │ │ │ │ + ldrheq r8, [fp], #-152 @ 0xffffff68 @ │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ rsceq pc, lr, r0, lsr #9 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ stmdbcs r2!, {r1, r2, r7, pc} │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -398124,146 +398124,146 @@ │ │ │ │ ldr r1, [pc, #48] @ 401048 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3fffa8 │ │ │ │ - ldrsheq r4, [r4], r0 │ │ │ │ - @ instruction: 0x007d9694 │ │ │ │ - rsbseq r9, sp, ip, lsr #13 │ │ │ │ + @ instruction: 0x00943eb0 │ │ │ │ + rsbseq r9, sp, r4, asr r4 │ │ │ │ + rsbseq r9, sp, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #64] @ 4010a4 │ │ │ │ ldr r2, [pc, #64] @ 4010a8 │ │ │ │ ldr r1, [pc, #64] @ 4010ac │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 511d6c │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3fff40 │ │ │ │ - umullseq r4, r4, ip, r0 @ │ │ │ │ - rsbseq r9, sp, r0, asr #12 │ │ │ │ - rsbseq r9, sp, r8, asr r6 │ │ │ │ + addseq r3, r4, ip, asr lr │ │ │ │ + rsbseq r9, sp, r0, lsl #8 │ │ │ │ + rsbseq r9, sp, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ 401160 │ │ │ │ ldr r2, [pc, #152] @ 401164 │ │ │ │ ldr r1, [pc, #152] @ 401168 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #120] @ 40116c │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, r0, #2128 @ 0x850 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 92c510 │ │ │ │ + bl 92c2d0 │ │ │ │ ldr r2, [pc, #88] @ 401170 │ │ │ │ ldr r1, [pc, #88] @ 401174 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 3ffd04 │ │ │ │ str r7, [r4, #2116] @ 0x844 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r4, r4, r8, lsr r0 │ │ │ │ - ldrsbeq r9, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrsheq r9, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ + @ instruction: 0x00943df8 │ │ │ │ + @ instruction: 0x007d9398 │ │ │ │ + ldrheq r9, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - rsbseq r2, fp, r0, lsl #27 │ │ │ │ - ldrsbeq r1, [lr], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r2, fp, r0, asr #22 │ │ │ │ + @ instruction: 0x007e1b98 │ │ │ │ ldr r0, [pc, #8] @ 401188 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930098 │ │ │ │ + b 92fe58 │ │ │ │ rsceq pc, lr, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #140] @ 401230 │ │ │ │ ldr r2, [pc, #140] @ 401234 │ │ │ │ ldr r1, [pc, #140] @ 401238 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #112] @ 40123c │ │ │ │ ldr ip, [pc, #112] @ 401240 │ │ │ │ ldr r1, [pc, #112] @ 401244 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r1, [pc, #76] @ 401248 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 92a068 │ │ │ │ + bl 929e28 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - addseq r3, r4, ip, lsr #31 │ │ │ │ - rsbseq r2, fp, r4, ror #25 │ │ │ │ - rsbseq r1, lr, r0, asr #26 │ │ │ │ + addseq r3, r4, ip, ror #26 │ │ │ │ + rsbseq r2, fp, r4, lsr #21 │ │ │ │ + rsbseq r1, lr, r0, lsl #22 │ │ │ │ rsceq pc, lr, r8, lsr r2 @ │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ rscseq lr, ip, r8, asr r0 │ │ │ │ andeq r0, r0, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -398275,76 +398275,76 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 401310 │ │ │ │ ldr r1, [pc, #152] @ 401314 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #132] @ 401318 │ │ │ │ ldr r1, [pc, #132] @ 40131c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #100] @ 401320 │ │ │ │ ldr r1, [pc, #100] @ 401324 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #752 @ 0x2f0 │ │ │ │ bl 3ffd04 │ │ │ │ add r1, r5, #776 @ 0x308 │ │ │ │ mov r0, r6 │ │ │ │ bl 3813a8 │ │ │ │ add r1, r5, #1120 @ 0x460 │ │ │ │ add r1, r1, #4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 3812a8 │ │ │ │ - @ instruction: 0x00943ef4 │ │ │ │ - rsbseq r9, sp, ip, ror r4 │ │ │ │ - @ instruction: 0x007d9494 │ │ │ │ - @ instruction: 0x007c0598 │ │ │ │ - rsbseq r0, ip, ip, lsr #11 │ │ │ │ - ldrsbeq r2, [fp], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r1, lr, r0, lsr ip │ │ │ │ + @ instruction: 0x00943cb4 │ │ │ │ + rsbseq r9, sp, ip, lsr r2 │ │ │ │ + rsbseq r9, sp, r4, asr r2 │ │ │ │ + rsbseq r0, ip, r8, asr r3 │ │ │ │ + rsbseq r0, ip, ip, ror #6 │ │ │ │ + @ instruction: 0x007b2998 │ │ │ │ + ldrsheq r1, [lr], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 401374 │ │ │ │ ldr r2, [pc, #52] @ 401378 │ │ │ │ ldr r1, [pc, #52] @ 40137c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3fffa8 │ │ │ │ - addseq r3, r4, r4, lsl lr │ │ │ │ - rsbseq r9, sp, r4, lsr #7 │ │ │ │ - rsbseq r9, sp, r0, asr #7 │ │ │ │ + @ instruction: 0x00943bd4 │ │ │ │ + rsbseq r9, sp, r4, ror #2 │ │ │ │ + rsbseq r9, sp, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #84] @ 4013ec │ │ │ │ ldr r2, [pc, #84] @ 4013f0 │ │ │ │ ldr r1, [pc, #84] @ 4013f4 │ │ │ │ @@ -398352,64 +398352,64 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r4, [pc, #48] @ 4013f8 │ │ │ │ ldr r3, [pc, #48] @ 4013fc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3ffda8 │ │ │ │ - @ instruction: 0x00943dbc │ │ │ │ - rsbseq r9, sp, ip, asr #6 │ │ │ │ - rsbseq r9, sp, r8, ror #6 │ │ │ │ + addseq r3, r4, ip, ror fp │ │ │ │ + rsbseq r9, sp, ip, lsl #2 │ │ │ │ + rsbseq r9, sp, r8, lsr #2 │ │ │ │ tsteq r0, ip, lsr sl │ │ │ │ andeq r2, r0, r4, asr #27 │ │ │ │ ldr r0, [pc, #4] @ 40140c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rsceq pc, lr, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 401478 │ │ │ │ ldr r2, [pc, #80] @ 40147c │ │ │ │ ldr r1, [pc, #80] @ 401480 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #52] @ 401484 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r4, ip, asr sp │ │ │ │ - rsbseq r2, fp, r4, ror #20 │ │ │ │ - rsbseq r1, lr, r0, asr #21 │ │ │ │ + addseq r3, r4, ip, lsl fp │ │ │ │ + rsbseq r2, fp, r4, lsr #16 │ │ │ │ + rsbseq r1, lr, r0, lsl #17 │ │ │ │ rsceq pc, lr, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #440] @ 40165c │ │ │ │ @@ -398427,15 +398427,15 @@ │ │ │ │ ldr r2, [pc, #408] @ 40166c │ │ │ │ add r3, r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #14 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ lsr r1, r6, #2 │ │ │ │ orr r1, r1, r4, lsl #30 │ │ │ │ add r3, r1, #324 @ 0x144 │ │ │ │ add r3, r3, #2 │ │ │ │ ldr r8, [pc, #364] @ 401670 │ │ │ │ ldr r5, [r7, r3, lsl #2] │ │ │ │ sub r3, r1, #16 │ │ │ │ @@ -398491,56 +398491,56 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 401688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40153c │ │ │ │ ldr r0, [pc, #92] @ 40168c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40153c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, asr r9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r3, r4, r4, asr #25 │ │ │ │ - rsbseq r9, sp, r0, asr #4 │ │ │ │ - rsbseq r9, sp, r8, lsl r2 │ │ │ │ + addseq r3, r4, r4, lsl #21 │ │ │ │ + rsbseq r9, sp, r0 │ │ │ │ + ldrsbeq r8, [sp], #-248 @ 0xffffff08 @ │ │ │ │ strdeq r7, [r0, -r8] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlabteq r0, r0, r8, r7 │ │ │ │ andeq r5, r0, r8, ror #10 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r9, sp, r0, lsl r1 │ │ │ │ - rsbseq r9, sp, r0, asr r1 │ │ │ │ + ldrsbeq r8, [sp], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r8, sp, r0, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #184] @ 401760 │ │ │ │ ldr r8, [pc, #184] @ 401764 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -398549,54 +398549,54 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #16 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r5, [pc, #144] @ 40176c │ │ │ │ add r4, r4, #28 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #23 │ │ │ │ mov r8, #128 @ 0x80 │ │ │ │ mov r9, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #100] @ 401770 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r0, #1136 @ 0x470 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, r7, #776 @ 0x308 │ │ │ │ str r4, [sp] │ │ │ │ - bl 8e3da4 │ │ │ │ + bl 8e3b64 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r3, r4, r4, ror #21 │ │ │ │ - rsbseq r9, sp, r0, asr #32 │ │ │ │ - rsbseq r9, sp, r0, asr r0 │ │ │ │ - ldrsheq r9, [sp], #-12 @ │ │ │ │ + addseq r3, r4, r4, lsr #17 │ │ │ │ + rsbseq r8, sp, r0, lsl #28 │ │ │ │ + rsbseq r8, sp, r0, lsl lr │ │ │ │ + ldrheq r8, [sp], #-236 @ 0xffffff14 @ │ │ │ │ rsceq lr, lr, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #396] @ 40191c │ │ │ │ @@ -398617,15 +398617,15 @@ │ │ │ │ ldr r8, [pc, #356] @ 401930 │ │ │ │ mov r3, #14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #328] @ 401934 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 401854 │ │ │ │ lsr r2, r4, #2 │ │ │ │ @@ -398669,89 +398669,89 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 401948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4017fc │ │ │ │ ldr r0, [pc, #84] @ 40194c │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4017fc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, ror r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009439d8 │ │ │ │ - rsbseq r8, sp, r4, asr #30 │ │ │ │ - rsbseq r8, sp, r8, lsr #30 │ │ │ │ + umullseq r3, r4, r8, r7 │ │ │ │ + rsbseq r8, sp, r4, lsl #26 │ │ │ │ + rsbseq r8, sp, r8, ror #25 │ │ │ │ tsteq r0, ip, lsl r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlatteq r0, ip, r5, r7 │ │ │ │ andeq r1, r0, ip, lsl #24 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r8, sp, r4, lsl #30 │ │ │ │ - rsbseq r8, sp, r8, asr #30 │ │ │ │ + rsbseq r8, sp, r4, asr #25 │ │ │ │ + rsbseq r8, sp, r8, lsl #26 │ │ │ │ ldr r0, [pc, #4] @ 40195c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ strheq lr, [lr], #180 @ 0xb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 4019d0 │ │ │ │ ldr r2, [pc, #88] @ 4019d4 │ │ │ │ ldr r1, [pc, #88] @ 4019d8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #2020] @ 0x7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 4019b0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 67899c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r4, r8, lsr r8 │ │ │ │ - rsbseq r8, sp, r0, lsl pc │ │ │ │ - rsbseq r8, sp, r8, lsr #30 │ │ │ │ + @ instruction: 0x009435f8 │ │ │ │ + ldrsbeq r8, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r8, sp, r8, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #172] @ 401aa0 │ │ │ │ ldr r3, [pc, #172] @ 401aa4 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -398795,15 +398795,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, lsl #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r8, sp, r8, ror lr │ │ │ │ + rsbseq r8, sp, r8, lsr ip │ │ │ │ @ instruction: 0x0100739c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 401b24 │ │ │ │ ldr r2, [pc, #92] @ 401b28 │ │ │ │ @@ -398811,32 +398811,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r3, [pc, #80] @ 401b30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #64] @ 401b34 │ │ │ │ ldr r3, [pc, #64] @ 401b38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r3, r4, ip, ror #13 │ │ │ │ - ldrheq r2, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - addeq r9, r0, r8, lsr #13 │ │ │ │ + addseq r3, r4, ip, lsr #9 │ │ │ │ + rsbseq r2, fp, ip, ror r1 │ │ │ │ + addeq r9, r0, r8, ror #8 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ │ │ │ │ 00401b3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -398846,27 +398846,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 401b9c │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 9261f4 │ │ │ │ + bl 925fb4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #1908] @ 0x774 │ │ │ │ str r3, [r4, #1912] @ 0x778 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbseq r8, sp, r8, asr #26 │ │ │ │ + rsbseq r8, sp, r8, lsl #22 │ │ │ │ │ │ │ │ 00401ba0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2, #20] │ │ │ │ @@ -398875,50 +398875,50 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ beq 401c44 │ │ │ │ ldr r0, [pc, #124] @ 401c54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 929638 │ │ │ │ + bl 9293f8 │ │ │ │ ldr r1, [pc, #116] @ 401c58 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 927ba0 │ │ │ │ + bl 927960 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9ebd90 │ │ │ │ + bl 9ebb50 │ │ │ │ ldr r3, [pc, #92] @ 401c5c │ │ │ │ ldr r1, [pc, #92] @ 401c60 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 37fe28 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 929acc │ │ │ │ + bl 92988c │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #24] @ 401c64 │ │ │ │ add r0, pc, r0 │ │ │ │ b 401bd8 │ │ │ │ tsteq r0, r4, asr #4 │ │ │ │ - rsbseq r8, sp, r8, ror #25 │ │ │ │ - addeq r1, r2, r8, ror #27 │ │ │ │ + rsbseq r8, sp, r8, lsr #21 │ │ │ │ + addeq r1, r2, r8, lsr #23 │ │ │ │ andeq r4, r0, r4, ror #24 │ │ │ │ - addeq r6, sl, r8, ror r2 │ │ │ │ - rsbseq r8, sp, ip, ror ip │ │ │ │ + addeq r6, sl, r8, lsr r0 │ │ │ │ + rsbseq r8, sp, ip, lsr sl │ │ │ │ │ │ │ │ 00401c68 : │ │ │ │ rsb ip, r1, r1, lsl #3 │ │ │ │ add r1, r1, ip, lsl #3 │ │ │ │ add r1, r0, r1, lsl #4 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -398951,15 +398951,15 @@ │ │ │ │ add r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 401cfc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rsceq lr, lr, r8, asr #16 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 40c950 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -398970,25 +398970,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #108] @ 401dbc │ │ │ │ ldr r1, [pc, #108] @ 401dc0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #76] @ 401dc4 │ │ │ │ ldr ip, [pc, #76] @ 401dc8 │ │ │ │ ldr r3, [pc, #76] @ 401dcc │ │ │ │ ldr r1, [pc, #76] @ 401dd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -398996,23 +398996,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #24 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9282c4 │ │ │ │ - addseq r3, r4, r0, lsr #9 │ │ │ │ - rsbseq r2, fp, r4, ror #2 │ │ │ │ - rsbseq r1, lr, r0, asr #3 │ │ │ │ - rsbseq r8, sp, r8, ror fp │ │ │ │ - @ instruction: 0x007d8b90 │ │ │ │ + b 928084 │ │ │ │ + addseq r3, r4, r0, ror #4 │ │ │ │ + rsbseq r1, fp, r4, lsr #30 │ │ │ │ + rsbseq r0, lr, r0, lsl #31 │ │ │ │ + rsbseq r8, sp, r8, lsr r9 │ │ │ │ + rsbseq r8, sp, r0, asr r9 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - strdeq r6, [sl], r8 │ │ │ │ - rsbseq r8, sp, ip, ror #22 │ │ │ │ + @ instruction: 0x008a5eb8 │ │ │ │ + rsbseq r8, sp, ip, lsr #18 │ │ │ │ ldrheq sp, [ip], #92 @ 0x5c @ │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ str r3, [r0, #652] @ 0x28c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -399120,22 +399120,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl b8739c │ │ │ │ + bl b8715c │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9ecde4 │ │ │ │ + b 9ecba4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -399151,15 +399151,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 9ed1dc │ │ │ │ + bl 9ecf9c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -399193,25 +399193,25 @@ │ │ │ │ str r2, [r4, #4] │ │ │ │ bne 402110 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne 402110 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl b83fb8 │ │ │ │ + bl b83d78 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27cec8 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne 4020f0 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl b97dec │ │ │ │ + bl b97bac │ │ │ │ b 402068 │ │ │ │ ldr r3, [pc, #60] @ 402134 │ │ │ │ ldr r1, [pc, #60] @ 402138 │ │ │ │ ldr r0, [pc, #60] @ 40213c │ │ │ │ ldr r2, [pc, #60] @ 402140 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -399222,21 +399222,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 40214c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r3, r4, r4, asr r1 │ │ │ │ - ldrsheq r8, [sp], #-136 @ 0xffffff78 @ │ │ │ │ - rsbseq r8, sp, r4, lsl #18 │ │ │ │ + addseq r2, r4, r4, lsl pc │ │ │ │ + ldrheq r8, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r8, sp, r4, asr #13 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - addseq r3, r4, r8, lsr r1 │ │ │ │ - rsbseq r8, sp, r8, lsl r9 │ │ │ │ - rsbseq r8, sp, ip, lsr #18 │ │ │ │ + @ instruction: 0x00942ef8 │ │ │ │ + ldrsbeq r8, [sp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r8, sp, ip, ror #13 │ │ │ │ │ │ │ │ 00402150 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -399310,45 +399310,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 402300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4021d4 │ │ │ │ ldr r0, [pc, #64] @ 402304 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4021d4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlabbeq r0, r0, ip, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, ip, ror #24 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r8, lsr #24 │ │ │ │ andeq r3, r0, r8, lsl #8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsbeq r8, [sp], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r8, sp, r0, lsr #16 │ │ │ │ + @ instruction: 0x007d8594 │ │ │ │ + rsbseq r8, sp, r0, ror #11 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 402320 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 402338 │ │ │ │ mov r0, #0 │ │ │ │ @@ -399361,15 +399361,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 9edebc │ │ │ │ + bl 9edc7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -399421,15 +399421,15 @@ │ │ │ │ ldrb r1, [r4, #1657] @ 0x679 │ │ │ │ ldrb r2, [r4, #745] @ 0x2e9 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r2, r3, r2 │ │ │ │ orr r3, r3, r1 │ │ │ │ strb r2, [r4, #745] @ 0x2e9 │ │ │ │ strb r3, [r4, #1657] @ 0x679 │ │ │ │ - bl b89000 │ │ │ │ + bl b88dc0 │ │ │ │ ldr r1, [pc, #192] @ 40250c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 703f54 │ │ │ │ b 4023e0 │ │ │ │ ldr r0, [pc, #176] @ 402510 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -399450,42 +399450,42 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 40251c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4023cc │ │ │ │ ldr r0, [pc, #56] @ 402520 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4023cc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, ror sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, asr sl │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, ip, lsl sl │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r3, r0, r0, ror #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r8, sp, r4, ror #12 │ │ │ │ - rsbseq r8, sp, r4, lsr #13 │ │ │ │ + rsbseq r8, sp, r4, lsr #8 │ │ │ │ + rsbseq r8, sp, r4, ror #8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -399501,19 +399501,19 @@ │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r2, [pc, #28] @ 402590 │ │ │ │ ldr r0, [pc, #28] @ 402594 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ str r0, [r4, #1904] @ 0x770 │ │ │ │ pop {r4, lr} │ │ │ │ - b b880ec │ │ │ │ - rsbseq r8, sp, ip, asr r6 │ │ │ │ + b b87eac │ │ │ │ + rsbseq r8, sp, ip, lsl r4 │ │ │ │ andeq r5, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0, #832] @ 0x340 │ │ │ │ @@ -399585,16 +399585,16 @@ │ │ │ │ tsteq r0, ip, lsr #16 │ │ │ │ andeq r1, r0, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r6, r0, ip, asr ip │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - addseq r2, r4, r0, lsl ip │ │ │ │ - @ instruction: 0x007d8594 │ │ │ │ + @ instruction: 0x009429d0 │ │ │ │ + rsbseq r8, sp, r4, asr r3 │ │ │ │ │ │ │ │ 004026d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -399719,31 +399719,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 402968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 402740 │ │ │ │ ldr r0, [pc, #84] @ 40296c │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 402740 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r0, lsl r7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ strdeq r6, [r0, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x010066b0 │ │ │ │ @@ -399753,16 +399753,16 @@ │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ andeq r6, r0, ip, asr ip │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ smlabteq r0, r4, r5, r6 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r8, sp, ip, lsl #6 │ │ │ │ - rsbseq r8, sp, r8, asr r3 │ │ │ │ + rsbseq r8, sp, ip, asr #1 │ │ │ │ + rsbseq r8, sp, r8, lsl r1 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ @@ -399794,15 +399794,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, sp │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ed020 │ │ │ │ + bl 9ecde0 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ beq 402a74 │ │ │ │ @@ -399841,17 +399841,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ tsteq r0, r8, ror #8 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsr r4 │ │ │ │ - @ instruction: 0x009427b0 │ │ │ │ - rsbseq r7, sp, r0, asr pc │ │ │ │ - rsbseq r8, sp, r4, lsl r2 │ │ │ │ + addseq r2, r4, r0, ror r5 │ │ │ │ + rsbseq r7, sp, r0, lsl sp │ │ │ │ + ldrsbeq r7, [sp], #-244 @ 0xffffff0c @ │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ strb r2, [r0, #668] @ 0x29c │ │ │ │ beq 402b10 │ │ │ │ @@ -399896,15 +399896,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 402ce8 │ │ │ │ ldr r0, [r4, #744] @ 0x2e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 402bb0 │ │ │ │ - bl 9ed180 │ │ │ │ + bl 9ecf40 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #744] @ 0x2e8 │ │ │ │ ldrb r3, [r4, #667] @ 0x29b │ │ │ │ cmp r3, #0 │ │ │ │ beq 402bd4 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -399999,41 +399999,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 402da4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 402b98 │ │ │ │ ldr r0, [pc, #60] @ 402da8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 402b98 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlatbeq r0, r4, r2, r6 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r0, r4, r2, r6 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ tsteq r0, r8, ror #2 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, sp, r4, lsl #31 │ │ │ │ - @ instruction: 0x007d7f94 │ │ │ │ + rsbseq r7, sp, r4, asr #26 │ │ │ │ + rsbseq r7, sp, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #536] @ 402fe0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -400047,17 +400047,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ blt 402f98 │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ blt 402f44 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 9e4330 │ │ │ │ + bl 9e40f0 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr ip, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, ip │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble 402f54 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -400077,48 +400077,48 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ beq 402e2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 9ed020 │ │ │ │ + bl 9ecde0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r5 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ bcc 402fa4 │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r3, r3, r5 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 402fa4 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #5 │ │ │ │ lsl r8, r8, #9 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - bl 9e4114 │ │ │ │ + bl 9e3ed4 │ │ │ │ ldr r3, [pc, #268] @ 402fe8 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 9ed248 │ │ │ │ + bl 9ed008 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #224] @ 402fec │ │ │ │ ldr r3, [pc, #212] @ 402fe4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -400128,17 +400128,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 9e4338 │ │ │ │ + bl 9e40f8 │ │ │ │ str r5, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ beq 402f04 │ │ │ │ ldr r2, [pc, #128] @ 402ff0 │ │ │ │ @@ -400152,17 +400152,17 @@ │ │ │ │ bne 402fdc │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 703ee0 │ │ │ │ cmp r1, #0 │ │ │ │ bge 402e0c │ │ │ │ b 402f50 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ mov r1, #5 │ │ │ │ - bl 9e4340 │ │ │ │ + bl 9e4100 │ │ │ │ mvn r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b 402f54 │ │ │ │ add ip, ip, #1 │ │ │ │ mvn r3, #0 │ │ │ │ str ip, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ @@ -400189,41 +400189,41 @@ │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldr r7, [r1, #68] @ 0x44 │ │ │ │ ldr r1, [r1, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ movne r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 9ecdb4 │ │ │ │ + bl 9ecb74 │ │ │ │ ldr r0, [pc, #164] @ 4030e0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 9ef84c │ │ │ │ + bl 9ef60c │ │ │ │ ldr r3, [pc, #144] @ 4030e4 │ │ │ │ ldr r2, [pc, #144] @ 4030e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #140] @ 4030ec │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #104] @ 4030f0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #92] @ 4030f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b895e8 │ │ │ │ + bl b893a8 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #28] │ │ │ │ str r6, [r4, #32] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ str r0, [r4, #24] │ │ │ │ @@ -400234,18 +400234,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ rsceq sp, lr, ip, lsr #10 │ │ │ │ - addseq r2, r4, r0, lsl #4 │ │ │ │ - rsbseq r0, fp, ip, lsr lr │ │ │ │ - @ instruction: 0x007dfe98 │ │ │ │ - @ instruction: 0x007d7c90 │ │ │ │ + addseq r1, r4, r0, asr #31 │ │ │ │ + ldrsheq r0, [fp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq pc, sp, r8, asr ip @ │ │ │ │ + rsbseq r7, sp, r0, asr sl │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ │ │ │ │ 004030f8 : │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #64] @ 403144 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [r0, #840] @ 0x348 │ │ │ │ @@ -400271,15 +400271,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, #9 │ │ │ │ strb r1, [r0, #649] @ 0x289 │ │ │ │ strb r2, [r0, #665] @ 0x299 │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ @@ -400292,15 +400292,15 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -400315,15 +400315,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 4032f8 │ │ │ │ mov r4, r0 │ │ │ │ eor r3, r1, #1 │ │ │ │ @@ -400336,15 +400336,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 9ed020 │ │ │ │ + bl 9ecde0 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ strb r1, [r4, #691] @ 0x2b3 │ │ │ │ strb r1, [r4, #686] @ 0x2ae │ │ │ │ @@ -400366,15 +400366,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 4032a4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x01005bb4 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, asr fp │ │ │ │ ldrb r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -400524,33 +400524,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 4035ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 403418 │ │ │ │ ldr r0, [pc, #92] @ 4035f0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 403418 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ bl 27ee30 │ │ │ │ tsteq r0, r0, lsr sl │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsl sl │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @@ -400560,16 +400560,16 @@ │ │ │ │ andeq r6, r0, ip, asr ip │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, sp, r8, lsr #15 │ │ │ │ - ldrsheq r7, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + rsbseq r7, sp, r8, ror #10 │ │ │ │ + ldrheq r7, [sp], #-84 @ 0xffffffac @ │ │ │ │ │ │ │ │ 004035f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -400686,31 +400686,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 403864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40365c │ │ │ │ ldr r0, [pc, #84] @ 403868 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40365c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [r0, -r4] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r5, [r0, -r4] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x01005794 │ │ │ │ @@ -400720,16 +400720,16 @@ │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ andeq r6, r0, ip, asr ip │ │ │ │ @ instruction: 0xffffe718 │ │ │ │ @ instruction: 0x010056b4 │ │ │ │ @ instruction: 0x00005ab8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsbeq r7, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbseq r7, sp, r4, lsr #12 │ │ │ │ + @ instruction: 0x007d7398 │ │ │ │ + rsbseq r7, sp, r4, ror #7 │ │ │ │ │ │ │ │ 0040386c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -400835,25 +400835,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 403ad8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4038c8 │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, ip │ │ │ │ movhi r6, r0 │ │ │ │ bhi 4038c8 │ │ │ │ ldrb r6, [lr] │ │ │ │ b 4039a0 │ │ │ │ @@ -400861,15 +400861,15 @@ │ │ │ │ b 4038c8 │ │ │ │ ldr r0, [pc, #92] @ 403adc │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4038c8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ bl 27ee30 │ │ │ │ tsteq r0, r8, ror #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r0, asr r5 │ │ │ │ tsteq r0, r4, lsr r5 │ │ │ │ @@ -400879,16 +400879,16 @@ │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r7, sp, r0, asr #8 │ │ │ │ - rsbseq r7, sp, ip, ror #8 │ │ │ │ + rsbseq r7, sp, r0, lsl #4 │ │ │ │ + rsbseq r7, sp, ip, lsr #4 │ │ │ │ │ │ │ │ 00403ae0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -401008,24 +401008,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 403df4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 403b80 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 403c60 │ │ │ │ b 403b6c │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -401050,46 +401050,46 @@ │ │ │ │ ldr r0, [pc, #144] @ 403df8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 403b80 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 403dbc │ │ │ │ cmp r3, #0 │ │ │ │ beq 403da8 │ │ │ │ ldr r9, [r6, #672] @ 0x2a0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 403dac │ │ │ │ ldrb r9, [r6, #665] @ 0x299 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 403b6c │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 403d94 │ │ │ │ b 403dac │ │ │ │ strdeq r5, [r0, -r8] │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r1, r4, r0, asr #13 │ │ │ │ + addseq r1, r4, r0, lsl #9 │ │ │ │ ldrdeq r5, [r0, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, ip, ror r2 │ │ │ │ andeq r3, r0, r8, lsr #15 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ tsteq r1, r4, lsl r5 │ │ │ │ - rsbseq r7, sp, r8, asr #4 │ │ │ │ - rsbseq r7, sp, r8, lsr #4 │ │ │ │ + rsbseq r7, sp, r8 │ │ │ │ + rsbseq r6, sp, r8, ror #31 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r1, #1 │ │ │ │ mvn r2, #95 @ 0x5f │ │ │ │ cmp r3, r1 │ │ │ │ strb r2, [r0, #664] @ 0x298 │ │ │ │ str r1, [r0, #652] @ 0x28c │ │ │ │ strb r1, [r0, #656] @ 0x290 │ │ │ │ @@ -401128,15 +401128,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -401181,15 +401181,15 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ bne 403f40 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -401352,15 +401352,15 @@ │ │ │ │ bne 4043b8 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 9ed020 │ │ │ │ + bl 9ecde0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 40431c │ │ │ │ subs r2, r2, r5 │ │ │ │ @@ -401375,35 +401375,35 @@ │ │ │ │ lsl sl, r7, #9 │ │ │ │ str r3, [r4, #752] @ 0x2f0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str sl, [r4, #764] @ 0x2fc │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ mov r2, sl │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4114 │ │ │ │ + bl 9e3ed4 │ │ │ │ ldr r1, [pc, #448] @ 404468 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r4, #748 @ 0x2ec │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ed10c │ │ │ │ + bl 9ececc │ │ │ │ ldr r2, [pc, #400] @ 40446c │ │ │ │ ldr r3, [pc, #380] @ 40445c │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -401435,31 +401435,31 @@ │ │ │ │ beq 404360 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 4043a8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ ldr r2, [pc, #248] @ 404474 │ │ │ │ ldr r3, [pc, #220] @ 40445c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 404454 │ │ │ │ mov r1, #2 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9e4340 │ │ │ │ + b 9e4100 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 40436c │ │ │ │ ldr r3, [pc, #184] @ 404478 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 40420c │ │ │ │ ldr r3, [pc, #168] @ 40447c │ │ │ │ @@ -401476,44 +401476,44 @@ │ │ │ │ add r8, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 404484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 404210 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ 404488 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40420c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, asr #24 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, lsr #24 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ tsteq r0, r8, lsr #22 │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ smlabbeq r0, r8, sl, r4 │ │ │ │ andeq r3, r0, r8, asr #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrheq r6, [sp], #-176 @ 0xffffff50 @ │ │ │ │ - ldrsbeq r6, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r6, sp, r0, ror r9 │ │ │ │ + @ instruction: 0x007d6990 │ │ │ │ │ │ │ │ 0040448c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r2, r1, r2 │ │ │ │ @@ -401732,15 +401732,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -401970,15 +401970,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 404be4 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ b 404998 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -402194,15 +402194,15 @@ │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r2, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [r4, #640] @ 0x280 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #16640 @ 0x4100 │ │ │ │ moveq r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 9edeb4 │ │ │ │ + bl 9edc74 │ │ │ │ ldr r2, [pc, #964] @ 40530c │ │ │ │ ldr r1, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [pc, #960] @ 405310 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #640] @ 0x280 │ │ │ │ movne r3, r2 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ @@ -402362,15 +402362,15 @@ │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ bl 27d9c0 │ │ │ │ b 404c50 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -402586,15 +402586,15 @@ │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add r1, r3, r1, lsl #9 │ │ │ │ bl 27d9c0 │ │ │ │ ldr r5, [r4, #840] @ 0x348 │ │ │ │ b 4053bc │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -402963,15 +402963,15 @@ │ │ │ │ cmp r3, #241 @ 0xf1 │ │ │ │ bne 4056fc │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #889] @ 0x379 │ │ │ │ b 405740 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 405964 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, #4 │ │ │ │ mov ip, #3 │ │ │ │ mov lr, #2 │ │ │ │ mov r3, #1 │ │ │ │ b 405a48 │ │ │ │ @@ -403010,19 +403010,19 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ bne 405bd4 │ │ │ │ b 405ac0 │ │ │ │ sbceq r4, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xffffd9e0 │ │ │ │ - umullseq pc, r3, r8, sl @ │ │ │ │ - addseq pc, r3, r4, lsl #21 │ │ │ │ + addseq pc, r3, r8, asr r8 @ │ │ │ │ + addseq pc, r3, r4, asr #16 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - @ instruction: 0x0093f8bc │ │ │ │ + addseq pc, r3, ip, ror r6 @ │ │ │ │ @ instruction: 0xffffd6e8 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00405c1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -403055,21 +403055,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ bic r5, r5, #15 │ │ │ │ mul r2, r6, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl bb2974 │ │ │ │ + bl bb2734 │ │ │ │ mov r1, r6 │ │ │ │ lsr r3, r0, #8 │ │ │ │ strb r0, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r0, r2 │ │ │ │ - bl bb1558 │ │ │ │ + bl bb1318 │ │ │ │ and r0, r0, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ orr r5, r5, r0 │ │ │ │ strb r5, [r4, #664] @ 0x298 │ │ │ │ strb r1, [r4, #656] @ 0x290 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -403188,15 +403188,15 @@ │ │ │ │ bl 27cbb0 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r0, #32] │ │ │ │ str sl, [r0, #36] @ 0x24 │ │ │ │ str r8, [r0, #28] │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 9ef4d4 │ │ │ │ + bl 9ef294 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [r4, #24] │ │ │ │ @@ -403210,15 +403210,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #20 │ │ │ │ str r1, [r4, #8] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, #12] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #16] │ │ │ │ - bl 9ed098 │ │ │ │ + bl 9ece58 │ │ │ │ ldr r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [r3, #4] │ │ │ │ str r4, [r5, #768]! @ 0x300 │ │ │ │ str r5, [r4, #4] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -403230,15 +403230,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 9ece08 │ │ │ │ + b 9ecbc8 │ │ │ │ @ instruction: 0xffffc15c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r2, [pc, #788] @ 406294 │ │ │ │ @@ -403273,15 +403273,15 @@ │ │ │ │ bne 4061ec │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 9ed020 │ │ │ │ + bl 9ecde0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 4060f0 │ │ │ │ subs r2, r2, r7 │ │ │ │ @@ -403296,21 +403296,21 @@ │ │ │ │ str r3, [r4, #748] @ 0x2ec │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str fp, [r4, #752] @ 0x2f0 │ │ │ │ str r9, [r4, #764] @ 0x2fc │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ lsl r3, r8, #9 │ │ │ │ mov r2, r9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 9e4114 │ │ │ │ + bl 9e3ed4 │ │ │ │ ldr r1, [pc, #540] @ 4062a4 │ │ │ │ add sl, r4, #748 @ 0x2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -403352,28 +403352,28 @@ │ │ │ │ beq 406134 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 4061dc │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ ldr r2, [pc, #352] @ 4062b0 │ │ │ │ ldr r3, [pc, #324] @ 406298 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 406290 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9e4340 │ │ │ │ + b 9e4100 │ │ │ │ ldr r1, [pc, #304] @ 4062b4 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r0, #840] @ 0x348 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #832] @ 0x340 │ │ │ │ str r3, [r0, #836] @ 0x344 │ │ │ │ str r1, [r0, #828] @ 0x33c │ │ │ │ @@ -403392,15 +403392,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 406290 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 406140 │ │ │ │ ldr r3, [pc, #200] @ 4062bc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 405ff0 │ │ │ │ ldr r3, [pc, #184] @ 4062c0 │ │ │ │ @@ -403417,31 +403417,31 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 4062c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 405ff4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 4062cc │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 405ff0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, ror lr │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, ror #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ @@ -403449,16 +403449,16 @@ │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ @ instruction: 0x01002cb4 │ │ │ │ @ instruction: 0xffffcf68 │ │ │ │ tsteq r0, r0, asr ip │ │ │ │ @ instruction: 0x000063b8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsbeq r4, [sp], #-216 @ 0xffffff28 @ │ │ │ │ - ldrsheq r4, [sp], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x007d4b98 │ │ │ │ + ldrheq r4, [sp], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 4062f8 │ │ │ │ @@ -403645,15 +403645,15 @@ │ │ │ │ beq 4065e8 │ │ │ │ ldr r3, [pc, #448] @ 406780 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 4066a8 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ - bl 9ed88c │ │ │ │ + bl 9ed64c │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 406750 │ │ │ │ ldr r2, [pc, #404] @ 406784 │ │ │ │ ldr r3, [pc, #388] @ 406778 │ │ │ │ @@ -403688,23 +403688,23 @@ │ │ │ │ beq 406720 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 406794 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 406588 │ │ │ │ ldr r3, [pc, #232] @ 406798 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 4065cc │ │ │ │ @@ -403721,32 +403721,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 40679c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4065cc │ │ │ │ ldr r0, [pc, #120] @ 4067a0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 406588 │ │ │ │ ldr r0, [pc, #96] @ 4067a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4065cc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 4067a8 │ │ │ │ ldr r1, [pc, #80] @ 4067ac │ │ │ │ ldr r0, [pc, #80] @ 4067b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 4067b4 │ │ │ │ @@ -403758,22 +403758,22 @@ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrdeq r2, [r0, -r0] │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ tsteq r0, r4, lsl r8 │ │ │ │ andeq r6, r0, r8, asr #2 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r4, sp, ip, lsl #20 │ │ │ │ + rsbseq r4, sp, ip, asr #15 │ │ │ │ strheq r5, [r0], -ip │ │ │ │ - rsbseq r4, sp, r8, asr #20 │ │ │ │ - rsbseq r4, sp, r0, ror #19 │ │ │ │ - rsbseq r4, sp, r8, ror #20 │ │ │ │ - @ instruction: 0x0093eaf8 │ │ │ │ - @ instruction: 0x007d4298 │ │ │ │ - rsbseq r4, sp, r0, lsl #21 │ │ │ │ + rsbseq r4, sp, r8, lsl #16 │ │ │ │ + rsbseq r4, sp, r0, lsr #15 │ │ │ │ + rsbseq r4, sp, r8, lsr #16 │ │ │ │ + @ instruction: 0x0093e8b8 │ │ │ │ + rsbseq r4, sp, r8, asr r0 │ │ │ │ + rsbseq r4, sp, r0, asr #16 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #76] @ 40681c │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ @@ -403859,15 +403859,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 4068d0 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 4068d0 │ │ │ │ @ instruction: 0xffffc8b8 │ │ │ │ │ │ │ │ 00406934 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -403974,15 +403974,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ @ instruction: 0xffffc688 │ │ │ │ │ │ │ │ 00406ae4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -403990,25 +403990,25 @@ │ │ │ │ and r7, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 9edc04 │ │ │ │ + bl 9ed9c4 │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ beq 406b60 │ │ │ │ cmp r0, #1 │ │ │ │ beq 406b9c │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 9edcb0 │ │ │ │ + bl 9eda70 │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -404025,17 +404025,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 406c4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ add r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 9e4338 │ │ │ │ + bl 9e40f8 │ │ │ │ tst r8, #8 │ │ │ │ bne 406c24 │ │ │ │ and ip, r8, #248 @ 0xf8 │ │ │ │ cmp ip, #32 │ │ │ │ beq 406c30 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ strb r3, [r5, #665] @ 0x299 │ │ │ │ @@ -404056,43 +404056,43 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5] │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ bne 406b2c │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 406b2c │ │ │ │ mov r0, r5 │ │ │ │ bl 406a20 │ │ │ │ b 406b2c │ │ │ │ rsb r1, r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 40bcc4 │ │ │ │ b 406b2c │ │ │ │ - @ instruction: 0x0093e6d0 │ │ │ │ - rsbseq r3, sp, r0, ror lr │ │ │ │ - rsbseq r4, sp, r4, ror r6 │ │ │ │ + umullseq lr, r3, r0, r4 │ │ │ │ + rsbseq r3, sp, r0, lsr ip │ │ │ │ + rsbseq r4, sp, r4, lsr r4 │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #744] @ 0x2e8 │ │ │ │ blt 406ce4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 406c90 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4330 │ │ │ │ + bl 9e40f0 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ ldr r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -404105,15 +404105,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ rsb r1, r1, #0 │ │ │ │ bl 406ae4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 406c78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -404142,26 +404142,26 @@ │ │ │ │ bl 4040e0 │ │ │ │ add r5, r5, #1936 @ 0x790 │ │ │ │ strd r0, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #652] @ 0x28c │ │ │ │ str r2, [r3, #1944] @ 0x798 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4114 │ │ │ │ + bl 9e3ed4 │ │ │ │ ldr r1, [pc, #52] @ 406dcc │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 9ed2b0 │ │ │ │ + bl 9ed070 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -404250,15 +404250,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 406e5c │ │ │ │ ldrsb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #1 │ │ │ │ - bl 9edebc │ │ │ │ + bl 9edc7c │ │ │ │ ldr r3, [pc, #332] @ 40707c │ │ │ │ mov r0, #1 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -404268,15 +404268,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 406e5c │ │ │ │ eor r3, r3, #128 @ 0x80 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r4, #666] @ 0x29a │ │ │ │ b 406ea0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 9edebc │ │ │ │ + bl 9edc7c │ │ │ │ ldr r3, [pc, #264] @ 407080 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ bl 406d14 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -404331,19 +404331,19 @@ │ │ │ │ strh r1, [r4, #180] @ 0xb4 │ │ │ │ strh r3, [r4, #182] @ 0xb6 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ b 406ea0 │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ beq 406ea0 │ │ │ │ b 406e5c │ │ │ │ - @ instruction: 0x0093e3f2 │ │ │ │ - @ instruction: 0x0093e3d7 │ │ │ │ + @ instruction: 0x0093e1b2 │ │ │ │ + umullseq lr, r3, r7, r1 │ │ │ │ @ instruction: 0xffffc288 │ │ │ │ andseq r0, r0, r1, lsl r0 │ │ │ │ - addseq lr, r3, r0, asr #6 │ │ │ │ + addseq lr, r3, r0, lsl #2 │ │ │ │ andeq r4, r0, r1, lsr #32 │ │ │ │ andeq r4, r0, r1 │ │ │ │ @ instruction: 0xffffc128 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -404372,17 +404372,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4330 │ │ │ │ + bl 9e40f0 │ │ │ │ ldr r5, [r4, #652] @ 0x28c │ │ │ │ ldr r7, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r7 │ │ │ │ movlt r6, r5 │ │ │ │ movge r6, r7 │ │ │ │ sub r5, r5, r6 │ │ │ │ @@ -404423,15 +404423,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #92] @ 407244 │ │ │ │ ldr r0, [r4] │ │ │ │ bic r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r4, #832] @ 0x340 │ │ │ │ @@ -404442,21 +404442,21 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 407188 │ │ │ │ blx r3 │ │ │ │ b 407188 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #860] @ 0x35c │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r2, [pc, #24] @ 407248 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b8d990 │ │ │ │ + b b8d750 │ │ │ │ @ instruction: 0xffffd028 │ │ │ │ @ instruction: 0xffffbf04 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -404593,15 +404593,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi 4076b0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 9ed020 │ │ │ │ + bl 9ecde0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ bcc 40765c │ │ │ │ subs r2, r2, r5 │ │ │ │ sbc r3, r3, r8 │ │ │ │ @@ -404708,38 +404708,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 407800 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 406a20 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4330 │ │ │ │ + bl 9e40f0 │ │ │ │ b 407578 │ │ │ │ mov r0, r4 │ │ │ │ bl 406a20 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ ldr r2, [pc, #520] @ 40787c │ │ │ │ ldr r3, [pc, #472] @ 407850 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 407800 │ │ │ │ ldr r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 9e4340 │ │ │ │ + b 9e4100 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 40756c │ │ │ │ cmp r3, #2 │ │ │ │ bne 4073b0 │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ b 4074d0 │ │ │ │ @@ -404778,26 +404778,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 407894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 407464 │ │ │ │ ldr r2, [pc, #224] @ 407884 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 407464 │ │ │ │ @@ -404814,15 +404814,15 @@ │ │ │ │ ldr r0, [pc, #188] @ 40789c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 407464 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 4078a0 │ │ │ │ ldr r1, [pc, #148] @ 4078a4 │ │ │ │ ldr r0, [pc, #148] @ 4078a8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -404841,37 +404841,37 @@ │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ smlatbeq r0, r0, fp, r1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ smlabbeq r0, ip, fp, r1 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ strdeq r1, [r0, -r8] │ │ │ │ - addseq sp, r3, r4, lsl lr │ │ │ │ + @ instruction: 0x0093dbd4 │ │ │ │ @ instruction: 0xffffbb08 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ smlatteq r0, r8, r8, r1 │ │ │ │ smlabbeq r0, r4, r8, r1 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ smlatteq r0, r4, r7, r1 │ │ │ │ @ instruction: 0x01001790 │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ andeq r4, r0, r4, lsr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - ldrsheq r3, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + ldrheq r3, [sp], #-132 @ 0xffffff7c @ │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r3, sp, r8, ror #21 │ │ │ │ + rsbseq r3, sp, r8, lsr #17 │ │ │ │ strdeq r3, [r1, -r8] │ │ │ │ - ldrsbeq r3, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - addseq sp, r3, r4, asr #20 │ │ │ │ - rsbseq r3, sp, r4, ror #3 │ │ │ │ - rsbseq r3, sp, r0, lsr sl │ │ │ │ + @ instruction: 0x007d3894 │ │ │ │ + addseq sp, r3, r4, lsl #16 │ │ │ │ + rsbseq r2, sp, r4, lsr #31 │ │ │ │ + ldrsheq r3, [sp], #-112 @ 0xffffff90 @ │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ - addseq sp, r3, r0, lsr #20 │ │ │ │ - rsbseq r3, sp, r0, asr #3 │ │ │ │ - ldrsheq r3, [sp], #-148 @ 0xffffff6c @ │ │ │ │ + addseq sp, r3, r0, ror #15 │ │ │ │ + rsbseq r2, sp, r0, lsl #31 │ │ │ │ + ldrheq r3, [sp], #-116 @ 0xffffff8c @ │ │ │ │ muleq r0, r2, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ mov r2, #0 │ │ │ │ @@ -404889,17 +404889,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4330 │ │ │ │ + bl 9e40f0 │ │ │ │ ldr r5, [r4, #824] @ 0x338 │ │ │ │ ldr r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ movlt r5, r6 │ │ │ │ bl 4040e0 │ │ │ │ sub r6, r6, r5 │ │ │ │ @@ -404926,15 +404926,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ │ │ │ │ 004079bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -404987,22 +404987,22 @@ │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r6, [r4, #884] @ 0x374 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 9e4114 │ │ │ │ + bl 9e3ed4 │ │ │ │ ldr r1, [pc, #156] @ 407b64 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4079bc │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #880] @ 0x370 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -405071,15 +405071,15 @@ │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1904] @ 0x770 │ │ │ │ - bl b880f4 │ │ │ │ + bl b87eb4 │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [pc, #288] @ 407d24 │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r4, #1904] @ 0x770 │ │ │ │ mov r0, #0 │ │ │ │ @@ -405150,17 +405150,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ bl 27ee30 │ │ │ │ mrseq r1, R8_usr │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ - addseq sp, r3, ip, asr #10 │ │ │ │ - rsbseq r2, sp, ip, ror #25 │ │ │ │ - ldrsbeq r3, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + addseq sp, r3, ip, lsl #6 │ │ │ │ + rsbseq r2, sp, ip, lsr #21 │ │ │ │ + @ instruction: 0x007d339c │ │ │ │ andeq r0, r0, sp, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -405230,22 +405230,22 @@ │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r5, [r4, #884] @ 0x374 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 9e4114 │ │ │ │ + bl 9e3ed4 │ │ │ │ ldr r1, [pc, #152] @ 407f2c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4079bc │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -405428,15 +405428,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 408144 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ b 408070 │ │ │ │ ldr r2, [pc, #220] @ 40826c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 407fa0 │ │ │ │ @@ -405453,30 +405453,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 408278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 407fa0 │ │ │ │ ldr r0, [pc, #108] @ 40827c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 407fa0 │ │ │ │ ldr r3, [pc, #84] @ 408280 │ │ │ │ ldr r1, [pc, #84] @ 408284 │ │ │ │ ldr r0, [pc, #84] @ 408288 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 40828c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -405491,19 +405491,19 @@ │ │ │ │ smlatteq r0, r0, sp, r0 │ │ │ │ strdeq r8, [lr], #76 @ 0x4c @ │ │ │ │ ldrdeq r0, [r0, -ip] │ │ │ │ @ instruction: 0x01000cb4 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r3, sp, ip, lsl r1 │ │ │ │ - rsbseq r3, sp, r4, asr r1 │ │ │ │ - addseq sp, r3, r4, lsr #32 │ │ │ │ - rsbseq r2, sp, r4, asr #15 │ │ │ │ - rsbseq r3, sp, r8, ror #2 │ │ │ │ + ldrsbeq r2, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r2, sp, r4, lsl pc │ │ │ │ + addseq ip, r3, r4, ror #27 │ │ │ │ + rsbseq r2, sp, r4, lsl #11 │ │ │ │ + rsbseq r2, sp, r8, lsr #30 │ │ │ │ andeq r0, r0, sl, lsl #17 │ │ │ │ │ │ │ │ 00408290 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -405570,15 +405570,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r4, #1921] @ 0x781 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #1921] @ 0x781 │ │ │ │ mov r1, #0 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r2, [pc, #484] @ 40859c │ │ │ │ ldr r3, [pc, #460] @ 408588 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -405668,47 +405668,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 4085b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4082fc │ │ │ │ ldr r0, [pc, #72] @ 4085b4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4082fc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, asr fp │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsr fp │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq ip, r3, r5, lsr pc │ │ │ │ + @ instruction: 0x0093ccf5 │ │ │ │ smlatbeq r0, r4, sl, r0 │ │ │ │ tsteq r0, ip, asr #20 │ │ │ │ andeq r5, r0, r4, lsl #29 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ @ instruction: 0x01012cbc │ │ │ │ - rsbseq r2, sp, r4, ror lr │ │ │ │ - ldrheq r2, [sp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r2, sp, r4, lsr ip │ │ │ │ + rsbseq r2, sp, r8, ror ip │ │ │ │ │ │ │ │ 004085b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -405727,15 +405727,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 408628 │ │ │ │ ldr r2, [pc, #372] @ 408780 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 4086d8 │ │ │ │ - bl 9ed180 │ │ │ │ + bl 9ecf40 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r3, r4, #1920 @ 0x780 │ │ │ │ mov r2, #0 │ │ │ │ strh r2, [r3] │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ @@ -405797,42 +405797,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 408798 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 408618 │ │ │ │ ldr r0, [pc, #60] @ 40879c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 408618 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r8, lsr #16 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r4, lsl r8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0x01000798 │ │ │ │ tsteq r0, r8, ror #14 │ │ │ │ andeq r4, r0, r0, lsr #19 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r2, sp, ip, lsr #26 │ │ │ │ - rsbseq r2, sp, r0, asr #26 │ │ │ │ + rsbseq r2, sp, ip, ror #21 │ │ │ │ + rsbseq r2, sp, r0, lsl #22 │ │ │ │ │ │ │ │ 004087a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -405850,15 +405850,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 9ed020 │ │ │ │ + bl 9ecde0 │ │ │ │ ldrb r3, [r5, #210] @ 0xd2 │ │ │ │ strb r3, [r4, #634] @ 0x27a │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -405877,51 +405877,51 @@ │ │ │ │ cmp r6, #1 │ │ │ │ strd r2, [lr] │ │ │ │ strh ip, [r0] │ │ │ │ str r1, [r4, #892] @ 0x37c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strb r1, [r4, #896] @ 0x380 │ │ │ │ beq 408980 │ │ │ │ - bl a850d8 │ │ │ │ + bl a84e98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 408a08 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ede08 │ │ │ │ + bl 9edbc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 408a3c │ │ │ │ ldr r1, [pc, #496] @ 408a7c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2080 @ 0x820 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9ec450 │ │ │ │ + bl 9ec210 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq 4089a4 │ │ │ │ mov r1, #21 │ │ │ │ add r0, r4, #572 @ 0x23c │ │ │ │ - bl b640c4 │ │ │ │ + bl b63e84 │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 408940 │ │ │ │ add r0, r4, #592 @ 0x250 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl b640c4 │ │ │ │ + bl b63e84 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 408974 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl b640c4 │ │ │ │ + bl b63e84 │ │ │ │ mov r0, r4 │ │ │ │ bl 402b48 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ec940 │ │ │ │ + bl 9ec700 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #376] @ 408a80 │ │ │ │ ldr r3, [pc, #360] @ 408a74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -405944,23 +405944,23 @@ │ │ │ │ mov r2, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 27d9c0 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 4088e0 │ │ │ │ - bl b63d40 │ │ │ │ + bl b63b00 │ │ │ │ mov r2, r0 │ │ │ │ b 4088e0 │ │ │ │ ldr r1, [pc, #256] @ 408a88 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2048 @ 0x800 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 9ec450 │ │ │ │ + bl 9ec210 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne 4088ac │ │ │ │ ldr r3, [pc, #224] @ 408a8c │ │ │ │ ldr r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -405991,47 +405991,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 408aa4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ mvn r0, #0 │ │ │ │ b 408900 │ │ │ │ ldr r3, [pc, #100] @ 408aa8 │ │ │ │ ldr ip, [pc, #100] @ 408aac │ │ │ │ ldr r1, [pc, #100] @ 408ab0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 408ab4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 408a34 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, r4, asr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ rsceq r7, lr, r4, ror #25 │ │ │ │ strdeq r0, [r0, -ip] │ │ │ │ - ldrheq r2, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r2, sp, r0, ror r9 │ │ │ │ rsceq r7, lr, r8, ror #23 │ │ │ │ - rsbseq r2, sp, r8, lsr fp │ │ │ │ - rsbseq r2, sp, r4, lsr #22 │ │ │ │ - ldrsheq r2, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - addseq ip, r3, r0, asr #16 │ │ │ │ - rsbseq r2, sp, r4, lsr #21 │ │ │ │ - ldrsbeq r1, [sp], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsheq r2, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + rsbseq r2, sp, r4, ror #17 │ │ │ │ + ldrheq r2, [sp], #-136 @ 0xffffff78 @ │ │ │ │ + addseq ip, r3, r0, lsl #12 │ │ │ │ + rsbseq r2, sp, r4, ror #16 │ │ │ │ + @ instruction: 0x007d1d9c │ │ │ │ andeq r0, r0, r5, asr #20 │ │ │ │ - addseq ip, r3, r8, lsl #16 │ │ │ │ - rsbseq sp, fp, ip, lsr #4 │ │ │ │ - rsbseq r1, sp, r8, lsr #31 │ │ │ │ + addseq ip, r3, r8, asr #11 │ │ │ │ + rsbseq ip, fp, ip, ror #31 │ │ │ │ + rsbseq r1, sp, r8, ror #26 │ │ │ │ andeq r0, r0, r9, asr #20 │ │ │ │ │ │ │ │ 00408ab8 : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -406076,38 +406076,38 @@ │ │ │ │ add r2, r3, #1 │ │ │ │ strb r5, [r4, #4] │ │ │ │ ldr r1, [pc, #192] @ 408c28 │ │ │ │ str r6, [r4] │ │ │ │ str fp, [r4, #844] @ 0x34c │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ str r2, [r8] │ │ │ │ - bl b83f24 │ │ │ │ + bl b83ce4 │ │ │ │ ldr r2, [r4, #844] @ 0x34c │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r0, [r4, #840] @ 0x348 │ │ │ │ bl 27ea34 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - bl 9ef4d4 │ │ │ │ + bl 9ef294 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ bl 27ea34 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cbb0 │ │ │ │ ldr ip, [pc, #116] @ 408c2c │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {sl, ip} │ │ │ │ mov r7, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ bl 402b48 │ │ │ │ cmp r5, #2 │ │ │ │ add r4, r4, #912 @ 0x390 │ │ │ │ mov r5, #1 │ │ │ │ bne 408b50 │ │ │ │ @@ -406134,49 +406134,49 @@ │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r0, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ │ │ │ │ 00408c58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #860] @ 0x35c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 408c88 │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cec8 │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ - bl b83fb8 │ │ │ │ + bl b83d78 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b83fb8 │ │ │ │ + b b83d78 │ │ │ │ │ │ │ │ 00408c9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r4, r5, r6, pc} │ │ │ │ sub r5, r0, #4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 9b1584 │ │ │ │ + bl 9b1344 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 408cc4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -406340,17 +406340,17 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ str r3, [r4, #652] @ 0x28c │ │ │ │ bl 408c34 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 409004 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4330 │ │ │ │ + bl 9e40f0 │ │ │ │ ldr r2, [pc, #380] @ 40910c │ │ │ │ ldr r3, [pc, #356] @ 4090f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -406374,17 +406374,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 408de4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #1928] @ 0x788 │ │ │ │ cmp r2, #0 │ │ │ │ bne 409028 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4338 │ │ │ │ + bl 9e40f8 │ │ │ │ b 408f88 │ │ │ │ mov r6, #4 │ │ │ │ mov r9, #2048 @ 0x800 │ │ │ │ mov r8, #16 │ │ │ │ mov r5, #1 │ │ │ │ b 408e80 │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ @@ -406416,45 +406416,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 409120 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 408e98 │ │ │ │ ldr r0, [pc, #72] @ 409124 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 408e98 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ tsteq r0, ip, asr #32 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ tsteq r0, r8, lsr r0 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ ldrsheq pc, [pc], #224 @ │ │ │ │ rscseq pc, pc, r4, ror lr @ │ │ │ │ - umullseq ip, r3, r0, r4 │ │ │ │ + addseq ip, r3, r0, asr r2 │ │ │ │ andeq r6, r0, ip, lsr #28 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r2, sp, r8, lsl #14 │ │ │ │ - rsbseq r2, sp, r0, asr #14 │ │ │ │ + rsbseq r2, sp, r8, asr #9 │ │ │ │ + rsbseq r2, sp, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ @@ -406492,15 +406492,15 @@ │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ mov r4, r0 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl a854f0 │ │ │ │ + bl a852b0 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb r1, [r4, #649] @ 0x289 │ │ │ │ @@ -406597,41 +406597,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 4093d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4092b0 │ │ │ │ ldr r0, [pc, #60] @ 4093d8 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4092b0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ smlalseq pc, pc, r4, fp @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq pc, pc, r4, ror fp @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq pc, pc, r8, lsl fp @ │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsbeq r2, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq r2, sp, ip, lsl #10 │ │ │ │ + @ instruction: 0x007d229c │ │ │ │ + rsbseq r2, sp, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #244] @ 4094f0 │ │ │ │ @@ -406731,29 +406731,29 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 408c34 │ │ │ │ cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ beq 409540 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl a85700 │ │ │ │ + bl a854c0 │ │ │ │ strb r5, [r4, #689] @ 0x2b1 │ │ │ │ b 409540 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ b 409558 │ │ │ │ ldrb r3, [r0, #690] @ 0x2b2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #1 │ │ │ │ beq 409580 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl a850d8 │ │ │ │ + bl a84e98 │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ movne r1, #2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 409258 │ │ │ │ @@ -406792,34 +406792,34 @@ │ │ │ │ ldr r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt 409730 │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 409be0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 9e4114 │ │ │ │ + bl 9e3ed4 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 4099c8 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 409904 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 40987c │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ mov r1, #1 │ │ │ │ - bl 9e4340 │ │ │ │ + bl 9e4100 │ │ │ │ ldr r2, [pc, #2012] @ 409ea8 │ │ │ │ ldr r3, [pc, #1992] @ 409e98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -406831,17 +406831,17 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 409258 │ │ │ │ ldr r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ bl 408cf4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 9e4330 │ │ │ │ + bl 9e40f0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #700] @ 0x2bc │ │ │ │ ldr r3, [r4, #704] @ 0x2c0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -406935,21 +406935,21 @@ │ │ │ │ lsl r3, r3, #11 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge 409700 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 9e4338 │ │ │ │ + bl 9e40f8 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ bne 4096c4 │ │ │ │ ldr r2, [pc, #1496] @ 409eb4 │ │ │ │ ldr r3, [pc, #1464] @ 409e98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -406968,15 +406968,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl a85b10 │ │ │ │ + bl a858d0 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 4098bc │ │ │ │ b 40970c │ │ │ │ ldr r3, [pc, #1388] @ 409eb8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -406996,22 +406996,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 409ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 409648 │ │ │ │ ldr r3, [pc, #1272] @ 409ec8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 4096a0 │ │ │ │ ldr r3, [pc, #1240] @ 409ebc │ │ │ │ @@ -407028,22 +407028,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 409ecc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4096a0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 409d20 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #3 │ │ │ │ @@ -407087,22 +407087,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 409ed8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ ldr r1, [r4, #700] @ 0x2bc │ │ │ │ b 409754 │ │ │ │ ldr r3, [pc, #916] @ 409edc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -407121,31 +407121,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 409ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r0, [r6] │ │ │ │ b 409824 │ │ │ │ ldr r0, [pc, #796] @ 409ee4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 409648 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ cmpne r3, #2352 @ 0x930 │ │ │ │ bne 409ce8 │ │ │ │ ldr r2, [r4, #840] @ 0x348 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -407158,21 +407158,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r4, #760] @ 0x2f8 │ │ │ │ str ip, [r4, #764] @ 0x2fc │ │ │ │ bne 409da4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4114 │ │ │ │ + bl 9e3ed4 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #660] @ 409ee8 │ │ │ │ asr r3, r2, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r3, r3, #2 │ │ │ │ @@ -407188,35 +407188,35 @@ │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 4097a4 │ │ │ │ ldr r0, [pc, #588] @ 409eec │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4096a0 │ │ │ │ ldr r0, [pc, #572] @ 409ef0 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ b 409874 │ │ │ │ ldr r0, [pc, #544] @ 409ef4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r0, [r6] │ │ │ │ b 409824 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ mov r1, #1 │ │ │ │ - bl 9e4340 │ │ │ │ + bl 9e4100 │ │ │ │ ldr r2, [pc, #504] @ 409ef8 │ │ │ │ ldr r3, [pc, #404] @ 409e98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -407242,23 +407242,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 409f00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 409a50 │ │ │ │ ldr r3, [pc, #344] @ 409f04 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 409c28 │ │ │ │ ldr r3, [pc, #252] @ 409ebc │ │ │ │ @@ -407274,33 +407274,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 409f08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 409c28 │ │ │ │ ldr r0, [pc, #228] @ 409f0c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 409a50 │ │ │ │ ldr r0, [pc, #208] @ 409f10 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 409c28 │ │ │ │ ldr r3, [pc, #192] @ 409f14 │ │ │ │ ldr r1, [pc, #192] @ 409f18 │ │ │ │ ldr r0, [pc, #192] @ 409f1c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 409f20 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -407324,41 +407324,41 @@ │ │ │ │ rscseq pc, pc, r8, lsr r7 @ │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ rscseq pc, pc, r8, asr r6 @ │ │ │ │ rscseq pc, pc, r8, lsr #10 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r1, sp, r4, lsr #30 │ │ │ │ + rsbseq r1, sp, r4, ror #25 │ │ │ │ andeq r0, r0, r4, asr #31 │ │ │ │ - @ instruction: 0x007d1f94 │ │ │ │ + rsbseq r1, sp, r4, asr sp │ │ │ │ rscseq pc, pc, ip, ror r3 @ │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - rsbseq r1, sp, ip, ror pc │ │ │ │ + rsbseq r1, sp, ip, lsr sp │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - rsbseq r1, sp, r8, ror #28 │ │ │ │ - rsbseq r1, sp, r4, ror sp │ │ │ │ + rsbseq r1, sp, r8, lsr #24 │ │ │ │ + rsbseq r1, sp, r4, lsr fp │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - rsbseq r1, sp, ip, asr sp │ │ │ │ - rsbseq r1, sp, ip, asr #28 │ │ │ │ - @ instruction: 0x007d1d90 │ │ │ │ + rsbseq r1, sp, ip, lsl fp │ │ │ │ + rsbseq r1, sp, ip, lsl #24 │ │ │ │ + rsbseq r1, sp, r0, asr fp │ │ │ │ rscseq pc, pc, r4, lsl #2 │ │ │ │ andeq r6, r0, ip, asr #31 │ │ │ │ - rsbseq r1, sp, r8, lsl lr │ │ │ │ + ldrsbeq r1, [sp], #-184 @ 0xffffff48 @ │ │ │ │ andeq r2, r0, r4, lsl lr │ │ │ │ - rsbseq r1, sp, r0, lsl #23 │ │ │ │ - rsbseq r1, sp, r0, ror #27 │ │ │ │ - rsbseq r1, sp, r8, ror fp │ │ │ │ - addseq fp, r3, r0, lsl r6 │ │ │ │ - ldrsheq r1, [sp], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r1, sp, ip, lsl sp │ │ │ │ + rsbseq r1, sp, r0, asr #18 │ │ │ │ + rsbseq r1, sp, r0, lsr #23 │ │ │ │ + rsbseq r1, sp, r8, lsr r9 │ │ │ │ + @ instruction: 0x0093b3d0 │ │ │ │ + ldrheq r1, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + ldrsbeq r1, [sp], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ - addseq fp, r3, ip, ror #11 │ │ │ │ - rsbseq r1, sp, ip, asr #25 │ │ │ │ - ldrsbeq r1, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + addseq fp, r3, ip, lsr #7 │ │ │ │ + rsbseq r1, sp, ip, lsl #21 │ │ │ │ + @ instruction: 0x007d1a98 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #708] @ 40a210 │ │ │ │ mov r4, r0 │ │ │ │ @@ -407397,21 +407397,21 @@ │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str r5, [r4, #704] @ 0x2c0 │ │ │ │ str r6, [r4, #692] @ 0x2b4 │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 9e4114 │ │ │ │ + bl 9e3ed4 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #528] @ 40a220 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r3, [pc, #508] @ 40a214 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -407492,37 +407492,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 40a240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 40a050 │ │ │ │ b 409f9c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #152] @ 40a244 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ b 40a194 │ │ │ │ ldr r3, [pc, #120] @ 40a248 │ │ │ │ ldr r1, [pc, #120] @ 40a24c │ │ │ │ ldr r0, [pc, #120] @ 40a250 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 40a254 │ │ │ │ @@ -407544,26 +407544,26 @@ │ │ │ │ smlalseq lr, pc, ip, lr @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrsheq lr, [pc], #208 @ │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ rscseq lr, pc, r0, ror sp @ │ │ │ │ andeq r3, r0, ip, lsl #27 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - ldrdeq ip, [sp], r8 │ │ │ │ - ldrheq sl, [ip], #-4 @ │ │ │ │ + umulleq ip, sp, r8, r4 │ │ │ │ + rsbseq r9, ip, r4, ror lr │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r1, sp, r8, asr #21 │ │ │ │ - ldrsheq r1, [sp], #-160 @ 0xffffff60 @ │ │ │ │ - umullseq fp, r3, r4, r2 │ │ │ │ - rsbseq r1, sp, r4, ror r9 │ │ │ │ - rsbseq r1, sp, r0, lsl #22 │ │ │ │ + rsbseq r1, sp, r8, lsl #17 │ │ │ │ + ldrheq r1, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + addseq fp, r3, r4, asr r0 │ │ │ │ + rsbseq r1, sp, r4, lsr r7 │ │ │ │ + rsbseq r1, sp, r0, asr #17 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - addseq fp, r3, r0, ror r2 │ │ │ │ - rsbseq r1, sp, r0, asr r9 │ │ │ │ - ldrsbeq r1, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + addseq fp, r3, r0, lsr r0 │ │ │ │ + rsbseq r1, sp, r0, lsl r7 │ │ │ │ + @ instruction: 0x007d189c │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r6, r1 │ │ │ │ @@ -407871,21 +407871,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [r0, #692] @ 0x2b4 │ │ │ │ str r5, [r0, #784] @ 0x310 │ │ │ │ str r2, [r0, #696] @ 0x2b8 │ │ │ │ beq 40a78c │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ mov r1, #1 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4114 │ │ │ │ + bl 9e3ed4 │ │ │ │ ldr r1, [pc, #48] @ 40a7a4 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ @@ -408523,15 +408523,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 409258 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl a850d8 │ │ │ │ + bl a84e98 │ │ │ │ ldrb r1, [r6, #686] @ 0x2ae │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ movne r5, r0 │ │ │ │ movne r3, #2 │ │ │ │ @@ -409074,17 +409074,17 @@ │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #3 │ │ │ │ b 40b750 │ │ │ │ rscseq sp, pc, ip, asr #14 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrsheq sp, [pc], #104 @ │ │ │ │ rscseq sp, pc, r8, lsr #13 │ │ │ │ - addeq r4, r8, r8, asr r0 │ │ │ │ - ldrsheq pc, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - addeq lr, r1, r4, lsl #23 │ │ │ │ + addeq r3, r8, r8, lsl lr │ │ │ │ + ldrheq pc, [ip], #-172 @ 0xffffff54 @ │ │ │ │ + addeq lr, r1, r4, asr #18 │ │ │ │ rscseq sp, pc, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -409130,17 +409130,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 40bbf8 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 40bb68 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4330 │ │ │ │ + bl 9e40f0 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 40bbe8 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #704] @ 0x2c0 │ │ │ │ @@ -409157,17 +409157,17 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 40bbe4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 4095e0 │ │ │ │ - bl 9ef844 │ │ │ │ + bl 9ef604 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 9e4338 │ │ │ │ + bl 9e40f8 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ beq 40bbb8 │ │ │ │ ldr r2, [pc, #292] @ 40bca8 │ │ │ │ ldr r3, [pc, #272] @ 40bc98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -409216,42 +409216,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 40bcbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40baf0 │ │ │ │ ldr r0, [pc, #60] @ 40bcc0 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40baf0 │ │ │ │ rscseq sp, pc, r0, asr r3 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq sp, pc, r0, lsr r3 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrsbeq sp, [pc], #32 @ │ │ │ │ rscseq sp, pc, r0, lsl #5 │ │ │ │ rscseq sp, pc, r4, asr #4 │ │ │ │ andeq r4, r0, ip, ror #12 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - @ instruction: 0x007d0098 │ │ │ │ - ldrheq r0, [sp], #-4 @ │ │ │ │ + rsbseq pc, ip, r8, asr lr @ │ │ │ │ + rsbseq pc, ip, r4, ror lr @ │ │ │ │ │ │ │ │ 0040bcc4 : │ │ │ │ cmn r1, #123 @ 0x7b │ │ │ │ beq 40bcd8 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #5 │ │ │ │ b 409258 │ │ │ │ @@ -409321,15 +409321,15 @@ │ │ │ │ bne 40bd78 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 40bd78 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl a850d8 │ │ │ │ + bl a84e98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 40bd78 │ │ │ │ ldr r3, [pc, #1012] @ 40c1f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r7, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 40be48 │ │ │ │ @@ -409380,15 +409380,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 40be74 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 408c34 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl a850d8 │ │ │ │ + bl a84e98 │ │ │ │ cmp r0, #0 │ │ │ │ beq 40bdbc │ │ │ │ ldrb r3, [r4, #691] @ 0x2b3 │ │ │ │ cmp r3, #0 │ │ │ │ beq 40bdbc │ │ │ │ cmp r3, #1 │ │ │ │ beq 40c088 │ │ │ │ @@ -409452,50 +409452,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 40c214 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 40bd3c │ │ │ │ ldr r3, [pc, #496] @ 40c218 │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 40bd3c │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl b959c4 │ │ │ │ + bl b95784 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, fp │ │ │ │ mov sl, r0 │ │ │ │ bne 40c11c │ │ │ │ mov r0, sl │ │ │ │ mov r1, #1 │ │ │ │ bl 27ca60 │ │ │ │ b 40bd3c │ │ │ │ ldr r0, [pc, #420] @ 40c21c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40c014 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 409258 │ │ │ │ mov r3, #2 │ │ │ │ strb r3, [r4, #691] @ 0x2b3 │ │ │ │ @@ -409517,22 +409517,22 @@ │ │ │ │ beq 40c1ac │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 40c224 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40be84 │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, fp │ │ │ │ beq 40c060 │ │ │ │ ldr r3, [pc, #220] @ 40c20c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -409551,35 +409551,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 40c228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40c060 │ │ │ │ ldr r0, [pc, #120] @ 40c22c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40be84 │ │ │ │ ldr r0, [pc, #104] @ 40c230 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40c060 │ │ │ │ rscseq sp, pc, r8, lsl #2 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrsheq sp, [pc], #4 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rsceq r5, lr, r8, ror #4 │ │ │ │ rscseq sp, pc, r4, lsl #1 │ │ │ │ @@ -409588,22 +409588,22 @@ │ │ │ │ ldrheq ip, [pc], #244 @ │ │ │ │ rscseq ip, pc, r8, ror #30 │ │ │ │ ldrsheq ip, [pc], #228 @ │ │ │ │ smlalseq ip, pc, r4, lr @ │ │ │ │ muleq r0, ip, r1 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq pc, ip, r0, asr sp @ │ │ │ │ + rsbseq pc, ip, r0, lsl fp @ │ │ │ │ andeq r3, r0, r4, lsl #12 │ │ │ │ - rsbseq pc, ip, ip, lsl sp @ │ │ │ │ + ldrsbeq pc, [ip], #-172 @ 0xffffff54 @ │ │ │ │ andeq r1, r0, r0, asr r9 │ │ │ │ - rsbseq pc, ip, r4, lsr sp @ │ │ │ │ - rsbseq pc, ip, r0, lsr #24 │ │ │ │ - rsbseq pc, ip, r8, asr #25 │ │ │ │ - rsbseq pc, ip, r0, asr #24 │ │ │ │ + ldrsheq pc, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq pc, ip, r0, ror #19 │ │ │ │ + rsbseq pc, ip, r8, lsl #21 │ │ │ │ + rsbseq pc, ip, r0, lsl #20 │ │ │ │ │ │ │ │ 0040c234 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -409620,20 +409620,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 40c2a4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rsceq r5, lr, r4, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #468] @ 40c494 │ │ │ │ ldr r5, [pc, #468] @ 40c498 │ │ │ │ @@ -409644,23 +409644,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add ip, r8, #12 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr ip, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r9, #48] @ 0x30 │ │ │ │ cmn ip, #1 │ │ │ │ beq 40c380 │ │ │ │ ldr r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs 40c410 │ │ │ │ @@ -409673,15 +409673,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -409715,29 +409715,29 @@ │ │ │ │ mov lr, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 40c364 │ │ │ │ ldr r3, [pc, #156] @ 40c4b4 │ │ │ │ ldr lr, [pc, #156] @ 40c4b8 │ │ │ │ ldr r1, [pc, #156] @ 40c4bc │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -409748,30 +409748,30 @@ │ │ │ │ mov lr, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ b 40c364 │ │ │ │ - rsbseq lr, ip, r4, lsl #12 │ │ │ │ - rsbseq lr, ip, ip, lsl r6 │ │ │ │ - addseq r9, r3, r4, ror #3 │ │ │ │ - rsbseq pc, ip, r8, asr #23 │ │ │ │ - rsbseq pc, ip, r0, ror #22 │ │ │ │ - addseq r9, r3, r4, asr #1 │ │ │ │ - rsbseq pc, ip, ip, lsl #22 │ │ │ │ - ldrheq pc, [ip], #-164 @ 0xffffff5c @ │ │ │ │ - umullseq r9, r3, r4, r0 │ │ │ │ - rsbseq pc, ip, r0, lsr #21 │ │ │ │ - rsbseq pc, ip, r8, ror sl @ │ │ │ │ - addseq r9, r3, r0, asr #32 │ │ │ │ - rsbseq pc, ip, r8, lsl #21 │ │ │ │ - rsbseq pc, ip, r0, lsr sl @ │ │ │ │ + rsbseq lr, ip, r4, asr #7 │ │ │ │ + ldrsbeq lr, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + addseq r8, r3, r4, lsr #31 │ │ │ │ + rsbseq pc, ip, r8, lsl #19 │ │ │ │ + rsbseq pc, ip, r0, lsr #18 │ │ │ │ + addseq r8, r3, r4, lsl #29 │ │ │ │ + rsbseq pc, ip, ip, asr #17 │ │ │ │ + rsbseq pc, ip, r4, ror r8 @ │ │ │ │ + addseq r8, r3, r4, asr lr │ │ │ │ + rsbseq pc, ip, r0, ror #16 │ │ │ │ + rsbseq pc, ip, r8, lsr r8 @ │ │ │ │ + addseq r8, r3, r0, lsl #28 │ │ │ │ + rsbseq pc, ip, r8, asr #16 │ │ │ │ + ldrsheq pc, [ip], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 40c550 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ @@ -409782,32 +409782,32 @@ │ │ │ │ ldr r3, [pc, #92] @ 40c55c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 93236c │ │ │ │ + bl 93212c │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93305c │ │ │ │ + bl 932e1c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - rsbseq pc, ip, r4, lsr #20 │ │ │ │ - addeq sl, lr, ip, ror #9 │ │ │ │ + rsbseq pc, ip, r4, ror #15 │ │ │ │ + addeq sl, lr, ip, lsr #5 │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 40c608 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -409816,25 +409816,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #128] @ 40c60c │ │ │ │ ldr r1, [pc, #128] @ 40c610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #108] @ 40c614 │ │ │ │ ldr r1, [pc, #108] @ 40c618 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #76] @ 40c61c │ │ │ │ ldr ip, [pc, #76] @ 40c620 │ │ │ │ ldr r3, [pc, #76] @ 40c624 │ │ │ │ ldr r1, [pc, #76] @ 40c628 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -409842,23 +409842,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #17 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9282c4 │ │ │ │ - addseq r8, r3, ip, lsr pc │ │ │ │ - rsbseq r7, sl, ip, lsl #18 │ │ │ │ - rsbseq r6, sp, r4, ror #18 │ │ │ │ - rsbseq lr, ip, r0, lsr #6 │ │ │ │ - rsbseq lr, ip, r8, lsr r3 │ │ │ │ + b 928084 │ │ │ │ + @ instruction: 0x00938cfc │ │ │ │ + rsbseq r7, sl, ip, asr #13 │ │ │ │ + rsbseq r6, sp, r4, lsr #14 │ │ │ │ + rsbseq lr, ip, r0, ror #1 │ │ │ │ + ldrsheq lr, [ip], #-8 @ │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - addeq fp, r9, r0, lsr #17 │ │ │ │ - rsbseq pc, ip, ip, asr #18 │ │ │ │ + addeq fp, r9, r0, ror #12 │ │ │ │ + rsbseq pc, ip, ip, lsl #14 │ │ │ │ rscseq r3, ip, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 40c68c │ │ │ │ mov r4, r1 │ │ │ │ @@ -409868,40 +409868,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b b54aac │ │ │ │ - addseq r8, r3, r0, ror #28 │ │ │ │ - @ instruction: 0x007ce290 │ │ │ │ - rsbseq lr, ip, r0, ror r2 │ │ │ │ + b b5486c │ │ │ │ + addseq r8, r3, r0, lsr #24 │ │ │ │ + rsbseq lr, ip, r0, asr r0 │ │ │ │ + rsbseq lr, ip, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 40c714 │ │ │ │ ldr r2, [pc, #100] @ 40c718 │ │ │ │ ldr r1, [pc, #100] @ 40c71c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr ip, [pc, #68] @ 40c720 │ │ │ │ ldr r1, [pc, #68] @ 40c724 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #816 @ 0x330 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ @@ -409909,21 +409909,21 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9282c4 │ │ │ │ - addseq r8, r3, r0, lsl #28 │ │ │ │ - ldrsbeq r7, [sl], #-116 @ 0xffffff8c @ │ │ │ │ - rsbseq r6, sp, r0, lsr r8 │ │ │ │ + b 928084 │ │ │ │ + addseq r8, r3, r0, asr #23 │ │ │ │ + @ instruction: 0x007a7594 │ │ │ │ + ldrsheq r6, [sp], #-80 @ 0xffffffb0 @ │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ rscseq r3, ip, r8, ror #20 │ │ │ │ - ldrheq lr, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq sp, ip, r8, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 40c7d8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -409931,25 +409931,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 40c7dc │ │ │ │ ldr r1, [pc, #132] @ 40c7e0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #112] @ 40c7e4 │ │ │ │ ldr r1, [pc, #112] @ 40c7e8 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #80] @ 40c7ec │ │ │ │ ldr r1, [pc, #80] @ 40c7f0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #76] @ 40c7f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #25 │ │ │ │ @@ -409958,24 +409958,24 @@ │ │ │ │ ldr r3, [pc, #56] @ 40c7f8 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9282c4 │ │ │ │ - addseq r8, r3, r0, ror sp │ │ │ │ - rsbseq r7, sl, r0, asr #14 │ │ │ │ - @ instruction: 0x007d6798 │ │ │ │ - rsbseq lr, ip, r4, asr r1 │ │ │ │ - rsbseq lr, ip, ip, ror #2 │ │ │ │ + b 928084 │ │ │ │ + addseq r8, r3, r0, lsr fp │ │ │ │ + rsbseq r7, sl, r0, lsl #10 │ │ │ │ + rsbseq r6, sp, r8, asr r5 │ │ │ │ + rsbseq sp, ip, r4, lsl pc │ │ │ │ + rsbseq sp, ip, ip, lsr #30 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ rscseq r3, ip, r4, lsr #19 │ │ │ │ - ldrdeq fp, [r9], r4 │ │ │ │ - rsbseq pc, ip, r0, lsl #15 │ │ │ │ + umulleq fp, r9, r4, r4 │ │ │ │ + rsbseq pc, ip, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #284] @ 40c930 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -409991,24 +409991,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl b54aac │ │ │ │ + bl b5486c │ │ │ │ cmp r0, #0 │ │ │ │ bne 40c8c8 │ │ │ │ ldr r2, [pc, #180] @ 40c944 │ │ │ │ ldr r3, [pc, #164] @ 40c938 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -410026,15 +410026,15 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 6696d0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 40c8ec │ │ │ │ mov r0, r7 │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ b 40c888 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ beq 40c8e0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -410045,22 +410045,22 @@ │ │ │ │ bl 6698d0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 40c8e0 │ │ │ │ ldr r2, [pc, #36] @ 40c94c │ │ │ │ add r2, pc, r2 │ │ │ │ b 40c910 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r8, r3, r0, lsr #25 │ │ │ │ + addseq r8, r3, r0, ror #20 │ │ │ │ rscseq ip, pc, r0, ror #11 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq lr, ip, ip, lsr #1 │ │ │ │ - rsbseq lr, ip, ip, lsl #1 │ │ │ │ + rsbseq sp, ip, ip, ror #28 │ │ │ │ + rsbseq sp, ip, ip, asr #28 │ │ │ │ rscseq ip, pc, r4, ror r5 @ │ │ │ │ - rsbseq pc, ip, r8, asr #12 │ │ │ │ - rsbseq pc, ip, r8, lsr r6 @ │ │ │ │ + rsbseq pc, ip, r8, lsl #8 │ │ │ │ + ldrsheq pc, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ │ │ │ │ 0040c950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -410126,33 +410126,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl b89000 │ │ │ │ + bl b88dc0 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 9eb3c8 │ │ │ │ + bl 9eb188 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 9ec1c8 │ │ │ │ + bl 9ebf88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 40c984 │ │ │ │ ldr r3, [pc, #396] @ 40cc54 │ │ │ │ ldr r1, [pc, #396] @ 40cc58 │ │ │ │ ldr r0, [pc, #396] @ 40cc5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -410202,15 +410202,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -410221,15 +410221,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -410245,30 +410245,30 @@ │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ b 40cb28 │ │ │ │ add r0, r7, #676 @ 0x2a4 │ │ │ │ bl 27f1c0 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ b 40cb1c │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - addseq r8, r3, r0, ror #20 │ │ │ │ - rsbseq pc, ip, r4, lsl r5 @ │ │ │ │ - rsbseq pc, ip, r0, asr r4 @ │ │ │ │ - addseq r8, r3, r8, ror #19 │ │ │ │ - ldrsbeq pc, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq r0, fp, r4, ror #25 │ │ │ │ - rsbseq pc, ip, r0, lsr #8 │ │ │ │ - ldrsheq pc, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ - addseq r8, r3, r0, lsr r9 │ │ │ │ - ldrsheq pc, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbseq pc, ip, r0, lsr #6 │ │ │ │ - addseq r8, r3, r4, ror #17 │ │ │ │ - ldrsbeq pc, [ip], #-52 @ 0xffffffcc @ │ │ │ │ + addseq r8, r3, r0, lsr #16 │ │ │ │ ldrsbeq pc, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - rsbseq pc, ip, r4, asr #6 │ │ │ │ - rsbseq pc, ip, r0, asr #6 │ │ │ │ + rsbseq pc, ip, r0, lsl r2 @ │ │ │ │ + addseq r8, r3, r8, lsr #15 │ │ │ │ + @ instruction: 0x007cf198 │ │ │ │ + rsbseq r0, fp, r4, lsr #21 │ │ │ │ + rsbseq pc, ip, r0, ror #3 │ │ │ │ + ldrheq pc, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0x009386f0 │ │ │ │ + ldrheq pc, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq pc, ip, r0, ror #1 │ │ │ │ + addseq r8, r3, r4, lsr #13 │ │ │ │ + @ instruction: 0x007cf194 │ │ │ │ + @ instruction: 0x007cf094 │ │ │ │ + rsbseq pc, ip, r4, lsl #2 │ │ │ │ + rsbseq pc, ip, r0, lsl #2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 40c950 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 40c950 │ │ │ │ mov r1, #1 │ │ │ │ @@ -410469,19 +410469,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 40cfd4 │ │ │ │ ldr r0, [pc, #32] @ 40cfd8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ - addseq r8, r3, r8, lsl #14 │ │ │ │ - @ instruction: 0x009385f8 │ │ │ │ - addseq r8, r3, ip, lsl #11 │ │ │ │ - rsbseq pc, ip, r4, lsr r0 @ │ │ │ │ - rsbseq pc, ip, r0, asr #32 │ │ │ │ + addseq r8, r3, r8, asr #9 │ │ │ │ + @ instruction: 0x009383b8 │ │ │ │ + addseq r8, r3, ip, asr #6 │ │ │ │ + ldrsheq lr, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq lr, ip, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ 40d170 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -410562,37 +410562,37 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 40d190 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40d090 │ │ │ │ ldr r0, [pc, #48] @ 40d194 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40d090 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ rscseq fp, pc, r0, lsl #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq fp, pc, r4, asr #27 │ │ │ │ rscseq fp, pc, ip, ror #26 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, ror #31 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq lr, ip, r4, asr #29 │ │ │ │ - rsbseq lr, ip, r0, ror #29 │ │ │ │ + rsbseq lr, ip, r4, lsl #25 │ │ │ │ + rsbseq lr, ip, r0, lsr #25 │ │ │ │ │ │ │ │ 0040d198 : │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r0, [r0, #277] @ 0x115 │ │ │ │ movne r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -410608,51 +410608,51 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 40d210 │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ cmp r6, #0 │ │ │ │ beq 40d1f4 │ │ │ │ mov r0, r6 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ mov r0, r6 │ │ │ │ bl 27cec8 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl b8dac4 │ │ │ │ + bl b8d884 │ │ │ │ ldr r3, [pc, #96] @ 40d280 │ │ │ │ ldrb r2, [r4, #276] @ 0x114 │ │ │ │ ldr r7, [r4, #280] @ 0x118 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r1 │ │ │ │ smlal r0, r6, r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ beq 40d250 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b b8d640 │ │ │ │ + b b8d400 │ │ │ │ mov r0, #32 │ │ │ │ bl 27cbb0 │ │ │ │ ldr r3, [pc, #36] @ 40d284 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl b8d49c │ │ │ │ + bl b8d25c │ │ │ │ str r7, [r4, #280] @ 0x118 │ │ │ │ b 40d238 │ │ │ │ eorseq r0, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -411028,21 +411028,21 @@ │ │ │ │ beq 40d930 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 40d994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40d6d4 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ sub r1, r0, #1 │ │ │ │ beq 40d8d8 │ │ │ │ cmp r1, #0 │ │ │ │ blt 40d770 │ │ │ │ @@ -411083,15 +411083,15 @@ │ │ │ │ addls r1, r0, #1 │ │ │ │ addls r0, r4, r0 │ │ │ │ strls r1, [r4, #84] @ 0x54 │ │ │ │ strbls r2, [r0, #67] @ 0x43 │ │ │ │ b 40d770 │ │ │ │ ldr r0, [pc, #96] @ 40d998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40d6d4 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ bl 27ee30 │ │ │ │ ldr r3, [pc, #76] @ 40d99c │ │ │ │ ldr r1, [pc, #76] @ 40d9a0 │ │ │ │ ldr r0, [pc, #76] @ 40d9a4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -411099,26 +411099,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ smlalseq fp, pc, ip, r7 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq fp, pc, r0, lsl #15 │ │ │ │ - addseq r7, r3, r4, asr lr │ │ │ │ - addseq r7, r3, r0, lsl lr │ │ │ │ + addseq r7, r3, r4, lsl ip │ │ │ │ + @ instruction: 0x00937bd0 │ │ │ │ rscseq fp, pc, ip, asr r6 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, r8, lsl sp │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsheq lr, [ip], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq lr, ip, ip, asr r7 │ │ │ │ - addseq r7, r3, ip, ror #23 │ │ │ │ - @ instruction: 0x007ce690 │ │ │ │ - rsbseq lr, ip, r4, asr r7 │ │ │ │ + ldrheq lr, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq lr, ip, ip, lsl r5 │ │ │ │ + addseq r7, r3, ip, lsr #19 │ │ │ │ + rsbseq lr, ip, r0, asr r4 │ │ │ │ + rsbseq lr, ip, r4, lsl r5 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ │ │ │ │ 0040d9ac : │ │ │ │ cmp r2, #0 │ │ │ │ ble 40da04 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -411180,15 +411180,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ mov r0, r6 │ │ │ │ bl 27cec8 │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -411214,15 +411214,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl b8d578 │ │ │ │ + bl b8d338 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cec8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -411280,20 +411280,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 40dc44 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rsceq r3, lr, ip, ror #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 40dcc8 │ │ │ │ ldr r2, [pc, #104] @ 40dccc │ │ │ │ @@ -411301,37 +411301,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #72] @ 40dcd4 │ │ │ │ ldr r1, [pc, #72] @ 40dcd8 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #40] @ 40dcdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92a0f8 │ │ │ │ - addseq r7, r3, ip, lsr sl │ │ │ │ - rsbseq r6, sl, r8, lsr #4 │ │ │ │ - rsbseq r5, sp, r4, lsl #5 │ │ │ │ - rsbseq lr, ip, ip, lsl #10 │ │ │ │ - rsbseq lr, ip, r4, lsr #10 │ │ │ │ + b 929eb8 │ │ │ │ + @ instruction: 0x009377fc │ │ │ │ + rsbseq r5, sl, r8, ror #31 │ │ │ │ + rsbseq r5, sp, r4, asr #32 │ │ │ │ + rsbseq lr, ip, ip, asr #5 │ │ │ │ + rsbseq lr, ip, r4, ror #5 │ │ │ │ andeq r0, r0, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ lsr ip, r2, #2 │ │ │ │ orr ip, ip, r3, lsl #30 │ │ │ │ @@ -411353,15 +411353,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 40dde8 │ │ │ │ lsr r1, r4, #3 │ │ │ │ and r1, r1, #1 │ │ │ │ ldr r0, [r0, #940] @ 0x3ac │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ str r4, [r0, #928] @ 0x3a0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -411375,57 +411375,57 @@ │ │ │ │ ldr r1, [pc, #168] @ 40de3c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 411ae8 │ │ │ │ ldr r3, [pc, #124] @ 40de40 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 40dd58 │ │ │ │ ldr r0, [pc, #108] @ 40de44 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ tst r4, #16 │ │ │ │ movne r1, #1 │ │ │ │ bne 40dd44 │ │ │ │ b 40dd3c │ │ │ │ ldr ip, [pc, #72] @ 40de48 │ │ │ │ ldr r2, [pc, #72] @ 40de4c │ │ │ │ ldr r1, [pc, #72] @ 40de50 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 410f7c │ │ │ │ ldrsheq fp, [pc], #12 @ │ │ │ │ - addseq r7, r3, r4, lsl r9 │ │ │ │ - rsbseq lr, ip, r8, lsr #8 │ │ │ │ - rsbseq lr, ip, r0, asr #8 │ │ │ │ - andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq lr, ip, r8, lsl r4 │ │ │ │ - addseq r7, r3, r0, lsr #17 │ │ │ │ - ldrheq lr, [ip], #-52 @ 0xffffffcc @ │ │ │ │ - ldrsbeq lr, [ip], #-56 @ 0xffffffc8 @ │ │ │ │ + @ instruction: 0x009376d4 │ │ │ │ + rsbseq lr, ip, r8, ror #3 │ │ │ │ + rsbseq lr, ip, r0, lsl #4 │ │ │ │ + andeq r5, r0, r8, ror r7 │ │ │ │ + ldrsbeq lr, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ + addseq r7, r3, r0, ror #12 │ │ │ │ + rsbseq lr, ip, r4, ror r1 │ │ │ │ + @ instruction: 0x007ce198 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r1, r2, #4064 @ 0xfe0 │ │ │ │ sbc ip, r3, #0 │ │ │ │ cmp r1, #32 │ │ │ │ @@ -411511,69 +411511,69 @@ │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ bl 410db8 │ │ │ │ str r0, [r4, #932] @ 0x3a4 │ │ │ │ b 40df40 │ │ │ │ ldr r0, [pc, #28] @ 40dfe0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40df94 │ │ │ │ rscseq sl, pc, ip, lsl #31 │ │ │ │ - @ instruction: 0x009377fc │ │ │ │ - addseq r7, r3, r0, ror #15 │ │ │ │ + @ instruction: 0x009375bc │ │ │ │ + addseq r7, r3, r0, lsr #11 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ - rsbseq lr, ip, r8, asr #4 │ │ │ │ + rsbseq lr, ip, r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr sl, [pc, #280] @ 40e114 │ │ │ │ ldr r5, [pc, #280] @ 40e118 │ │ │ │ ldr r6, [pc, #280] @ 40e11c │ │ │ │ sub sp, sp, #8 │ │ │ │ add sl, pc, sl │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add r2, sl, #72 @ 0x48 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #228] @ 40e120 │ │ │ │ add r2, sl, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sl, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #164] @ 40e124 │ │ │ │ ldr r1, [pc, #164] @ 40e128 │ │ │ │ add r4, r4, #952 @ 0x3b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ add r0, sl, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r8 │ │ │ │ bl 381784 │ │ │ │ cmp r0, #0 │ │ │ │ bne 40e0d4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -411586,44 +411586,44 @@ │ │ │ │ ldr r1, [pc, #80] @ 40e130 │ │ │ │ add r3, sl, #132 @ 0x84 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r5, #920] @ 0x398 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r9, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - addseq r7, r3, r0, lsr #13 │ │ │ │ - @ instruction: 0x007ce194 │ │ │ │ - rsbseq lr, ip, r4, lsr #3 │ │ │ │ - rsbseq lr, ip, ip, ror #3 │ │ │ │ - rsbseq r3, fp, r8, lsr #15 │ │ │ │ - ldrheq r3, [fp], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsbeq lr, [ip], #-8 @ │ │ │ │ - rsbseq lr, ip, ip, asr #2 │ │ │ │ + addseq r7, r3, r0, ror #8 │ │ │ │ + rsbseq sp, ip, r4, asr pc │ │ │ │ + rsbseq sp, ip, r4, ror #30 │ │ │ │ + rsbseq sp, ip, ip, lsr #31 │ │ │ │ + rsbseq r3, fp, r8, ror #10 │ │ │ │ + rsbseq r3, fp, ip, ror r5 │ │ │ │ + @ instruction: 0x007cde98 │ │ │ │ + rsbseq sp, ip, ip, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 40e1a8 │ │ │ │ ldr r2, [pc, #92] @ 40e1ac │ │ │ │ ldr r1, [pc, #92] @ 40e1b0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #64] @ 40e1b4 │ │ │ │ ldr r2, [pc, #64] @ 40e1b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ @@ -411631,17 +411631,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r7, r3, r0, asr r5 │ │ │ │ - rsbseq r5, sl, r0, asr #26 │ │ │ │ - @ instruction: 0x007d4d9c │ │ │ │ + addseq r7, r3, r0, lsl r3 │ │ │ │ + rsbseq r5, sl, r0, lsl #22 │ │ │ │ + rsbseq r4, sp, ip, asr fp │ │ │ │ smlaleq r3, lr, ip, r7 │ │ │ │ andeq r0, r0, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 40e23c │ │ │ │ @@ -411650,37 +411650,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #72] @ 40e248 │ │ │ │ ldr r1, [pc, #72] @ 40e24c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #40] @ 40e250 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 92a0f8 │ │ │ │ - addseq r7, r3, r8, asr #9 │ │ │ │ - ldrheq r5, [sl], #-196 @ 0xffffff3c @ │ │ │ │ - rsbseq r4, sp, r0, lsl sp │ │ │ │ - @ instruction: 0x007cdf98 │ │ │ │ - ldrheq sp, [ip], #-240 @ 0xffffff10 @ │ │ │ │ + b 929eb8 │ │ │ │ + addseq r7, r3, r8, lsl #5 │ │ │ │ + rsbseq r5, sl, r4, ror sl │ │ │ │ + ldrsbeq r4, [sp], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq sp, ip, r8, asr sp │ │ │ │ + rsbseq sp, ip, r0, ror sp │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #156] @ 40e308 │ │ │ │ ldr r6, [pc, #156] @ 40e30c │ │ │ │ @@ -411690,49 +411690,49 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #116] @ 40e314 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr ip, [pc, #84] @ 40e318 │ │ │ │ ldr r1, [pc, #84] @ 40e31c │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r7, #952 @ 0x3b8 │ │ │ │ strb r3, [r0, #944] @ 0x3b0 │ │ │ │ ldr r3, [pc, #64] @ 40e320 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r7, r3, r8, lsr r4 │ │ │ │ - rsbseq sp, ip, r4, lsr #30 │ │ │ │ - ldrheq sp, [ip], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq sp, ip, r4, lsl pc │ │ │ │ - rsbseq sp, ip, r8, lsl pc │ │ │ │ - rsbseq fp, sl, r8, lsl #30 │ │ │ │ + @ instruction: 0x009371f8 │ │ │ │ + rsbseq sp, ip, r4, ror #25 │ │ │ │ + rsbseq sp, ip, ip, ror sp │ │ │ │ + ldrsbeq sp, [ip], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsbeq sp, [ip], #-200 @ 0xffffff38 @ │ │ │ │ + rsbseq fp, sl, r8, asr #25 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #156] @ 40e3d8 │ │ │ │ ldr r6, [pc, #156] @ 40e3dc │ │ │ │ @@ -411742,49 +411742,49 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #116] @ 40e3e4 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #25 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr ip, [pc, #84] @ 40e3e8 │ │ │ │ ldr r1, [pc, #84] @ 40e3ec │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r7, #952 @ 0x3b8 │ │ │ │ strb r3, [r0, #944] @ 0x3b0 │ │ │ │ mov r3, #1056 @ 0x420 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 933fcc │ │ │ │ + bl 933d8c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r7, r3, r8, ror #6 │ │ │ │ - rsbseq sp, ip, r4, asr lr │ │ │ │ - ldrsbeq sp, [ip], #-224 @ 0xffffff20 @ │ │ │ │ - rsbseq sp, ip, r4, asr #28 │ │ │ │ - rsbseq sp, ip, r4, asr lr │ │ │ │ - rsbseq sp, ip, r0, asr lr │ │ │ │ + addseq r7, r3, r8, lsr #2 │ │ │ │ + rsbseq sp, ip, r4, lsl ip │ │ │ │ + @ instruction: 0x007cdc90 │ │ │ │ + rsbseq sp, ip, r4, lsl #24 │ │ │ │ + rsbseq sp, ip, r4, lsl ip │ │ │ │ + rsbseq sp, ip, r0, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 40e484 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -411792,55 +411792,55 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 40e488 │ │ │ │ ldr r1, [pc, #108] @ 40e48c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #88] @ 40e490 │ │ │ │ ldr r1, [pc, #88] @ 40e494 │ │ │ │ add r4, r4, #164 @ 0xa4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #60] @ 40e498 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 36c890 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 36cb18 │ │ │ │ - umullseq r7, r3, ip, r2 │ │ │ │ - rsbseq sp, ip, r0, lsl #27 │ │ │ │ - @ instruction: 0x007cdd94 │ │ │ │ - rsbseq r5, sl, r8, asr sl │ │ │ │ - ldrheq r4, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - ldrsheq sp, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + addseq r7, r3, ip, asr r0 │ │ │ │ + rsbseq sp, ip, r0, asr #22 │ │ │ │ + rsbseq sp, ip, r4, asr fp │ │ │ │ + rsbseq r5, sl, r8, lsl r8 │ │ │ │ + rsbseq r4, sp, r4, ror r8 │ │ │ │ + ldrheq sp, [ip], #-180 @ 0xffffff4c @ │ │ │ │ cmp r2, #0 │ │ │ │ ldr r1, [r0, #924] @ 0x39c │ │ │ │ str r2, [r0, #936] @ 0x3a8 │ │ │ │ beq 40e4c0 │ │ │ │ tst r1, #16 │ │ │ │ movne r1, #1 │ │ │ │ beq 40e4c0 │ │ │ │ ldr r0, [r0, #940] @ 0x3ac │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ lsr r1, r1, #3 │ │ │ │ ldr r0, [r0, #940] @ 0x3ac │ │ │ │ and r1, r1, #1 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #260] @ 40e5ec │ │ │ │ ldr r8, [pc, #260] @ 40e5f0 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -411849,53 +411849,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r4, #108 @ 0x6c │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #25 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #220] @ 40e5f8 │ │ │ │ ldr r1, [pc, #220] @ 40e5fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #184] @ 40e600 │ │ │ │ add sl, r6, #752 @ 0x2f0 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r2, #208 @ 0xd0 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #164 @ 0xa4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8dcc78 │ │ │ │ + bl 8dca38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ bl 3813a8 │ │ │ │ add r1, r6, #940 @ 0x3ac │ │ │ │ mov r0, r7 │ │ │ │ bl 3812a8 │ │ │ │ ldr r2, [pc, #112] @ 40e604 │ │ │ │ ldr r1, [pc, #112] @ 40e608 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #88] @ 40e60c │ │ │ │ ldr r1, [pc, #88] @ 40e610 │ │ │ │ mov ip, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -411904,72 +411904,72 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - @ instruction: 0x009371bc │ │ │ │ - rsbseq sp, ip, r4, asr #25 │ │ │ │ - @ instruction: 0x007cdc98 │ │ │ │ - rsbseq r3, fp, r0, lsl r3 │ │ │ │ - rsbseq r3, fp, r4, lsr #6 │ │ │ │ + addseq r6, r3, ip, ror pc │ │ │ │ + rsbseq sp, ip, r4, lsl #21 │ │ │ │ + rsbseq sp, ip, r8, asr sl │ │ │ │ + ldrsbeq r3, [fp], #-0 @ │ │ │ │ + rsbseq r3, fp, r4, ror #1 │ │ │ │ rsceq r3, lr, r4, asr #7 │ │ │ │ - rsbseq r5, sl, r4, lsl #18 │ │ │ │ - rsbseq r4, sp, r0, ror #18 │ │ │ │ - @ instruction: 0x007cdc98 │ │ │ │ + rsbseq r5, sl, r4, asr #13 │ │ │ │ + rsbseq r4, sp, r0, lsr #14 │ │ │ │ + rsbseq sp, ip, r8, asr sl │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr sl, [pc, #280] @ 40e744 │ │ │ │ ldr r5, [pc, #280] @ 40e748 │ │ │ │ ldr r6, [pc, #280] @ 40e74c │ │ │ │ sub sp, sp, #8 │ │ │ │ add sl, pc, sl │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add r2, sl, #72 @ 0x48 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #228] @ 40e750 │ │ │ │ add r2, sl, #144 @ 0x90 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #50 @ 0x32 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #25 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sl, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #164] @ 40e754 │ │ │ │ ldr r1, [pc, #164] @ 40e758 │ │ │ │ add r4, r4, #952 @ 0x3b8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ add r0, sl, #116 @ 0x74 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r8 │ │ │ │ bl 381784 │ │ │ │ cmp r0, #0 │ │ │ │ bne 40e704 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -411982,30 +411982,30 @@ │ │ │ │ ldr r1, [pc, #80] @ 40e760 │ │ │ │ add r3, sl, #132 @ 0x84 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r5, #920] @ 0x398 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r9, #100] @ 0x64 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - addseq r7, r3, r0, ror r0 │ │ │ │ - rsbseq sp, ip, r4, ror #22 │ │ │ │ - rsbseq sp, ip, r4, ror fp │ │ │ │ - ldrsbeq sp, [ip], #-184 @ 0xffffff48 @ │ │ │ │ - rsbseq r3, fp, r8, ror r1 │ │ │ │ - rsbseq r3, fp, ip, lsl #3 │ │ │ │ - rsbseq sp, ip, r8, lsr #21 │ │ │ │ - rsbseq sp, ip, ip, lsl fp │ │ │ │ + addseq r6, r3, r0, lsr lr │ │ │ │ + rsbseq sp, ip, r4, lsr #18 │ │ │ │ + rsbseq sp, ip, r4, lsr r9 │ │ │ │ + @ instruction: 0x007cd998 │ │ │ │ + rsbseq r2, fp, r8, lsr pc │ │ │ │ + rsbseq r2, fp, ip, asr #30 │ │ │ │ + rsbseq sp, ip, r8, ror #16 │ │ │ │ + ldrsbeq sp, [ip], #-140 @ 0xffffff74 @ │ │ │ │ ldr r0, [r0, #1044] @ 0x414 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #1048] @ 0x418 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -412021,20 +412021,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 40e7d8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rsceq r3, lr, r8, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #420] @ 40e998 │ │ │ │ ldr r3, [pc, #420] @ 40e99c │ │ │ │ @@ -412044,34 +412044,34 @@ │ │ │ │ ldr r5, [pc, #408] @ 40e9a0 │ │ │ │ ldr r4, [pc, #408] @ 40e9a4 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r1, [pc, #384] @ 40e9a8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #356] @ 40e9ac │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #336] @ 40e9b0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #320] @ 40e9b4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 40e904 │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -412124,43 +412124,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 40e9c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40e884 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 40e9cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40e884 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ rscseq sl, pc, r0, lsl r6 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x007cd99c │ │ │ │ - umullseq r6, r3, r4, pc @ │ │ │ │ - rsbseq sp, ip, ip, lsl #20 │ │ │ │ - rsbseq sp, ip, ip, lsl #19 │ │ │ │ + rsbseq sp, ip, ip, asr r7 │ │ │ │ + addseq r6, r3, r4, asr sp │ │ │ │ + rsbseq sp, ip, ip, asr #15 │ │ │ │ + rsbseq sp, ip, ip, asr #14 │ │ │ │ rscseq sl, pc, r8, lsr #11 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq sl, pc, ip, lsr r5 @ │ │ │ │ strdeq r6, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sp, ip, ip, ror #17 │ │ │ │ - ldrsheq sp, [ip], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq sp, ip, ip, lsr #13 │ │ │ │ + ldrheq sp, [ip], #-108 @ 0xffffff94 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 40eabc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -412168,65 +412168,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 40eac0 │ │ │ │ ldr r1, [pc, #196] @ 40eac4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #176] @ 40eac8 │ │ │ │ ldr r1, [pc, #176] @ 40eacc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #144] @ 40ead0 │ │ │ │ ldr r1, [pc, #144] @ 40ead4 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr ip, [pc, #112] @ 40ead8 │ │ │ │ ldr r2, [pc, #112] @ 40eadc │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 92c464 │ │ │ │ + bl 92c224 │ │ │ │ ldr r3, [pc, #76] @ 40eae0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x00936dd4 │ │ │ │ - @ instruction: 0x007a549c │ │ │ │ - ldrsheq r4, [sp], #-68 @ 0xffffffbc @ │ │ │ │ - @ instruction: 0x007a549c │ │ │ │ - ldrheq r5, [sl], #-68 @ 0xffffffbc @ │ │ │ │ - rsbseq sp, ip, ip, ror r7 │ │ │ │ - rsbseq sp, ip, ip, ror #15 │ │ │ │ + umullseq r6, r3, r4, fp │ │ │ │ + rsbseq r5, sl, ip, asr r2 │ │ │ │ + ldrheq r4, [sp], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r5, sl, ip, asr r2 │ │ │ │ + rsbseq r5, sl, r4, ror r2 │ │ │ │ + rsbseq sp, ip, ip, lsr r5 │ │ │ │ + rsbseq sp, ip, ip, lsr #11 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ andeq r0, r0, r8, lsl #5 │ │ │ │ rsceq r2, lr, r0, lsl #31 │ │ │ │ ldr r1, [pc, #8] @ 40eaf4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ b 2db0f4 │ │ │ │ @@ -412330,16 +412330,16 @@ │ │ │ │ str r3, [r0, #1052] @ 0x41c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - addseq r6, r3, r4, lsr #24 │ │ │ │ - @ instruction: 0x00936bb8 │ │ │ │ + addseq r6, r3, r4, ror #19 │ │ │ │ + addseq r6, r3, r8, ror r9 │ │ │ │ ldr r2, [r0, #1008] @ 0x3f0 │ │ │ │ mov r3, r0 │ │ │ │ sub r2, r2, #2 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ add r0, r0, r2 │ │ │ │ mvn ip, #5 │ │ │ │ str r2, [r3, #1008] @ 0x3f0 │ │ │ │ @@ -412358,15 +412358,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ strb r1, [r0, #752] @ 0x2f0 │ │ │ │ add ip, ip, #2 │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r2, [r3, #1016] @ 0x3f8 │ │ │ │ str ip, [r3, #1020] @ 0x3fc │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #416] @ 40eec0 │ │ │ │ ldr r3, [pc, #416] @ 40eec4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -412375,34 +412375,34 @@ │ │ │ │ ldr r5, [pc, #404] @ 40eec8 │ │ │ │ ldr r4, [pc, #404] @ 40eecc │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r1, [pc, #380] @ 40eed0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r4, pc, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #352] @ 40eed4 │ │ │ │ add r4, r4, #140 @ 0x8c │ │ │ │ mov r3, #79 @ 0x4f │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #332] @ 40eed8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #316] @ 40eedc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 40ee2c │ │ │ │ ldr r3, [r9, #104] @ 0x68 │ │ │ │ @@ -412454,43 +412454,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 40eef0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40edb0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 40eef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40edb0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ rscseq sl, pc, r4, ror #1 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq sp, ip, r0, ror r4 │ │ │ │ - addseq r6, r3, r8, ror #20 │ │ │ │ - rsbseq sp, ip, r0, ror #9 │ │ │ │ - rsbseq sp, ip, ip, ror #8 │ │ │ │ + rsbseq sp, ip, r0, lsr r2 │ │ │ │ + addseq r6, r3, r8, lsr #16 │ │ │ │ + rsbseq sp, ip, r0, lsr #5 │ │ │ │ + rsbseq sp, ip, ip, lsr #4 │ │ │ │ rscseq sl, pc, ip, ror r0 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq sl, pc, r4, lsl r0 @ │ │ │ │ andeq r5, r0, r4, lsr #15 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsheq sp, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq sp, ip, r8, lsl #8 │ │ │ │ + ldrheq sp, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq sp, ip, r8, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 40efa4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -412498,25 +412498,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 40efa8 │ │ │ │ ldr r1, [pc, #132] @ 40efac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #112] @ 40efb0 │ │ │ │ ldr r1, [pc, #112] @ 40efb4 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #80] @ 40efb8 │ │ │ │ ldr r3, [pc, #80] @ 40efbc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -412526,19 +412526,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r6, r3, ip, lsr #17 │ │ │ │ - rsbseq r4, sl, r4, ror pc │ │ │ │ - rsbseq r3, sp, ip, asr #31 │ │ │ │ - rsbseq r4, sl, r0, ror pc │ │ │ │ - rsbseq r4, sl, r8, lsl #31 │ │ │ │ + addseq r6, r3, ip, ror #12 │ │ │ │ + rsbseq r4, sl, r4, lsr sp │ │ │ │ + rsbseq r3, sp, ip, lsl #27 │ │ │ │ + rsbseq r4, sl, r0, lsr sp │ │ │ │ + rsbseq r4, sl, r8, asr #26 │ │ │ │ andeq r0, r0, r8, lsl r3 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ 40f0ac │ │ │ │ @@ -412548,65 +412548,65 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 40f0b0 │ │ │ │ ldr r1, [pc, #196] @ 40f0b4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #176] @ 40f0b8 │ │ │ │ ldr r1, [pc, #176] @ 40f0bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #60 @ 0x3c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #144] @ 40f0c0 │ │ │ │ ldr r1, [pc, #144] @ 40f0c4 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr ip, [pc, #112] @ 40f0c8 │ │ │ │ ldr r2, [pc, #112] @ 40f0cc │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 92c464 │ │ │ │ + bl 92c224 │ │ │ │ ldr r3, [pc, #76] @ 40f0d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r6, r3, r4, ror #15 │ │ │ │ - rsbseq r4, sl, ip, lsr #29 │ │ │ │ - rsbseq r3, sp, r4, lsl #30 │ │ │ │ - rsbseq r4, sl, ip, lsr #29 │ │ │ │ - rsbseq r4, sl, r4, asr #29 │ │ │ │ - rsbseq sp, ip, ip, lsl #3 │ │ │ │ - ldrsheq sp, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + addseq r6, r3, r4, lsr #11 │ │ │ │ + rsbseq r4, sl, ip, ror #24 │ │ │ │ + rsbseq r3, sp, r4, asr #25 │ │ │ │ + rsbseq r4, sl, ip, ror #24 │ │ │ │ + rsbseq r4, sl, r4, lsl #25 │ │ │ │ + rsbseq ip, ip, ip, asr #30 │ │ │ │ + ldrheq ip, [ip], #-252 @ 0xffffff04 @ │ │ │ │ @ instruction: 0xfffffa84 │ │ │ │ @ instruction: 0xfffff76c │ │ │ │ smlaleq r2, lr, r0, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -412616,51 +412616,51 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, r0, #1 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, r3, ip, asr #13 │ │ │ │ - rsbseq sp, ip, r4, asr #1 │ │ │ │ - rsbseq sp, ip, r8, lsr r1 │ │ │ │ + addseq r6, r3, ip, lsl #9 │ │ │ │ + rsbseq ip, ip, r4, lsl #29 │ │ │ │ + ldrsheq ip, [ip], #-232 @ 0xffffff18 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 40f194 │ │ │ │ ldr r2, [pc, #56] @ 40f198 │ │ │ │ ldr r1, [pc, #56] @ 40f19c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 92c4e8 │ │ │ │ - addseq r6, r3, ip, asr r6 │ │ │ │ - rsbseq sp, ip, r4, asr r0 │ │ │ │ - rsbseq sp, ip, r8, asr #1 │ │ │ │ + b 92c2a8 │ │ │ │ + addseq r6, r3, ip, lsl r4 │ │ │ │ + rsbseq ip, ip, r4, lsl lr │ │ │ │ + rsbseq ip, ip, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #196] @ 40f27c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #192] @ 40f280 │ │ │ │ @@ -412669,15 +412669,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ cmp r4, #2 │ │ │ │ streq r4, [r5, #1040] @ 0x410 │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 40f210 │ │ │ │ @@ -412708,32 +412708,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x009365fc │ │ │ │ - rsbseq ip, ip, ip, ror #31 │ │ │ │ - rsbseq sp, ip, ip, rrx │ │ │ │ + @ instruction: 0x009363bc │ │ │ │ + rsbseq ip, ip, ip, lsr #27 │ │ │ │ + rsbseq ip, ip, ip, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #108] @ 40f30c │ │ │ │ ldr r2, [pc, #108] @ 40f310 │ │ │ │ ldr r1, [pc, #108] @ 40f314 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r3, r0, #1008 @ 0x3f0 │ │ │ │ str r2, [r0, #1024] @ 0x400 │ │ │ │ strd r4, [r3] │ │ │ │ add r0, r0, #1024 @ 0x400 │ │ │ │ @@ -412744,17 +412744,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - addseq r6, r3, r8, lsl r5 │ │ │ │ - rsbseq ip, ip, r0, lsl pc │ │ │ │ - rsbseq ip, ip, r4, lsl #31 │ │ │ │ + @ instruction: 0x009362d8 │ │ │ │ + ldrsbeq ip, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq ip, ip, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ 40f398 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -412762,36 +412762,36 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #88] @ 40f39c │ │ │ │ ldr r1, [pc, #88] @ 40f3a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #68] @ 40f3a4 │ │ │ │ ldr r1, [pc, #68] @ 40f3a8 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r1, r5, #1024 @ 0x400 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36c884 │ │ │ │ - addseq r6, r3, ip, lsl #9 │ │ │ │ - rsbseq ip, ip, ip, ror lr │ │ │ │ - rsbseq ip, ip, ip, ror #29 │ │ │ │ - rsbseq r4, sl, r4, lsr fp │ │ │ │ - @ instruction: 0x007d3b90 │ │ │ │ + addseq r6, r3, ip, asr #4 │ │ │ │ + rsbseq ip, ip, ip, lsr ip │ │ │ │ + rsbseq ip, ip, ip, lsr #25 │ │ │ │ + ldrsheq r4, [sl], #-132 @ 0xffffff7c @ │ │ │ │ + rsbseq r3, sp, r0, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #588] @ 40f610 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -412806,15 +412806,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #532] @ 40f624 │ │ │ │ ldr r3, [pc, #532] @ 40f628 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -412860,22 +412860,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 40f63c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #2 │ │ │ │ str r1, [r6, #1040] @ 0x410 │ │ │ │ str r2, [r6, #1032] @ 0x408 │ │ │ │ @@ -412915,67 +412915,67 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 40f644 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40f44c │ │ │ │ ldr r0, [pc, #96] @ 40f648 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40f44c │ │ │ │ ldr r0, [pc, #80] @ 40f64c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldr r3, [r5] │ │ │ │ b 40f500 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x009363f8 │ │ │ │ + @ instruction: 0x009361b8 │ │ │ │ rscseq r9, pc, ip, lsr #20 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrsbeq ip, [ip], #-212 @ 0xffffff2c @ │ │ │ │ - rsbseq ip, ip, r8, asr #28 │ │ │ │ + @ instruction: 0x007ccb94 │ │ │ │ + rsbseq ip, ip, r8, lsl #24 │ │ │ │ ldrsheq r9, [pc], #148 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrheq r9, [pc], #144 @ │ │ │ │ strheq r7, [r0], -r0 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsbeq ip, [ip], #-216 @ 0xffffff28 @ │ │ │ │ + @ instruction: 0x007ccb98 │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq ip, ip, r4, lsr sp │ │ │ │ - rsbseq ip, ip, r0, asr sp │ │ │ │ - ldrsheq ip, [ip], #-196 @ 0xffffff3c @ │ │ │ │ + ldrsheq ip, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq ip, ip, r0, lsl fp │ │ │ │ + ldrheq ip, [ip], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #180] @ 40f71c │ │ │ │ ldr r2, [pc, #180] @ 40f720 │ │ │ │ ldr r1, [pc, #180] @ 40f724 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr r1, [r0, #1008] @ 0x3f0 │ │ │ │ cmn r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ beq 40f6b0 │ │ │ │ sub r3, r3, r1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ @@ -413004,17 +413004,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - addseq r6, r3, r0, asr r1 │ │ │ │ - rsbseq ip, ip, r0, asr #22 │ │ │ │ - rsbseq ip, ip, r0, asr #23 │ │ │ │ + addseq r5, r3, r0, lsl pc │ │ │ │ + rsbseq ip, ip, r0, lsl #18 │ │ │ │ + rsbseq ip, ip, r0, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #660] @ 40f9d4 │ │ │ │ ldr lr, [pc, #660] @ 40f9d8 │ │ │ │ ldr ip, [pc, #660] @ 40f9dc │ │ │ │ @@ -413030,15 +413030,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #600] @ 40f9e8 │ │ │ │ ldr r3, [pc, #600] @ 40f9ec │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -413073,15 +413073,15 @@ │ │ │ │ add r2, r2, #1 │ │ │ │ addne r3, r1, #1 │ │ │ │ moveq r3, #0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1012] @ 0x3f4 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #1048] @ 0x418 │ │ │ │ ldr r2, [pc, #432] @ 40f9f4 │ │ │ │ ldr r3, [pc, #404] @ 40f9dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -413119,15 +413119,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 40f93c │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ cmp r1, #0 │ │ │ │ ble 40f83c │ │ │ │ ldr r1, [r4, #1012] @ 0x3f4 │ │ │ │ add r2, r2, #1 │ │ │ │ add r0, r4, r1 │ │ │ │ strb r3, [r0, #752] @ 0x2f0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ @@ -413163,45 +413163,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 40fa0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40f7a8 │ │ │ │ ldr r0, [pc, #76] @ 40fa10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 40f7a8 │ │ │ │ - addseq r6, r3, r8, ror r0 │ │ │ │ + addseq r5, r3, r8, lsr lr │ │ │ │ ldrheq r9, [pc], #104 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq ip, ip, r4, asr sl │ │ │ │ - rsbseq ip, ip, r8, asr #21 │ │ │ │ + rsbseq ip, ip, r4, lsl r8 │ │ │ │ + rsbseq ip, ip, r8, lsl #17 │ │ │ │ rscseq r9, pc, r4, ror r6 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r5, r3, r0, ror #31 │ │ │ │ + addseq r5, r3, r0, lsr #27 │ │ │ │ rscseq r9, pc, r0, asr #11 │ │ │ │ rscseq r9, pc, r8, asr #10 │ │ │ │ ldrsheq r9, [pc], #64 @ │ │ │ │ andeq r4, r0, r8, lsr ip │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq ip, ip, ip, lsr #19 │ │ │ │ - rsbseq ip, ip, r4, asr #19 │ │ │ │ + rsbseq ip, ip, ip, ror #14 │ │ │ │ + rsbseq ip, ip, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r3, [r0, #1032] @ 0x408 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2984] @ 4105dc │ │ │ │ @@ -413337,15 +413337,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 40fb8c │ │ │ │ ldr r0, [pc, #2512] @ 410614 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ cmp r5, #120 @ 0x78 │ │ │ │ beq 40ff2c │ │ │ │ cmp r5, #94 @ 0x5e │ │ │ │ beq 40fe20 │ │ │ │ sub r3, r5, #148 @ 0x94 │ │ │ │ cmp r3, #1 │ │ │ │ bls 410038 │ │ │ │ @@ -413502,28 +413502,28 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1832] @ 410640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 40fb04 │ │ │ │ tst r3, #9 │ │ │ │ ldrb r3, [r9, #4] │ │ │ │ beq 410048 │ │ │ │ @@ -413762,15 +413762,15 @@ │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ ldrb fp, [r9, #4] │ │ │ │ ldr r7, [r4, #1052] @ 0x41c │ │ │ │ ldr sl, [r4, #1040] @ 0x410 │ │ │ │ b 40fb04 │ │ │ │ mov r1, #240 @ 0xf0 │ │ │ │ mov r0, r4 │ │ │ │ bl 40f728 │ │ │ │ @@ -413952,59 +413952,59 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #432 @ 0x1b0 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ rscseq r9, pc, ip, asr #7 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrheq r9, [pc], #60 @ │ │ │ │ rscseq r9, pc, r0, lsr #7 │ │ │ │ - addseq r5, r3, r4, ror #25 │ │ │ │ + addseq r5, r3, r4, lsr #21 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r6, r0, ip, lsl #23 │ │ │ │ andeq r2, r0, ip, asr #7 │ │ │ │ smlalseq r9, pc, r8, r2 @ │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ rscseq r9, pc, r8, asr r2 @ │ │ │ │ - ldrsbeq ip, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x007cc694 │ │ │ │ andeq r6, r0, r4, lsr #24 │ │ │ │ rscseq r9, pc, r4, ror #3 │ │ │ │ - rsbseq ip, ip, r0, ror #16 │ │ │ │ + rsbseq ip, ip, r0, lsr #12 │ │ │ │ muleq r0, ip, sp │ │ │ │ andeq r1, r0, r0, ror #26 │ │ │ │ rscseq r9, pc, ip, asr #2 │ │ │ │ ldrsbeq r9, [pc], #12 @ │ │ │ │ andeq r1, r0, r4, asr r7 │ │ │ │ rscseq r9, pc, r8, ror r0 @ │ │ │ │ rscseq r9, pc, r8 │ │ │ │ rscseq r8, pc, r4, lsr #31 │ │ │ │ andeq r3, r0, r4, rrx │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsbeq ip, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ + @ instruction: 0x007cc290 │ │ │ │ rscseq r8, pc, ip, lsl #29 │ │ │ │ rscseq r8, pc, r4, lsr lr @ │ │ │ │ ldrsheq r8, [pc], #212 @ │ │ │ │ - rsbseq ip, ip, r0, ror r4 │ │ │ │ + rsbseq ip, ip, r0, lsr r2 │ │ │ │ rscseq r8, pc, r8, asr sp @ │ │ │ │ rscseq r8, pc, ip, ror #25 │ │ │ │ rscseq r8, pc, r8, ror ip @ │ │ │ │ rscseq r8, pc, r8, lsr ip @ │ │ │ │ ldrsheq r8, [pc], #176 @ │ │ │ │ rscseq r8, pc, r8, lsr #23 │ │ │ │ rscseq r8, pc, r4, asr fp @ │ │ │ │ - rsbseq ip, ip, r8, ror #2 │ │ │ │ + rsbseq fp, ip, r8, lsr #30 │ │ │ │ rscseq r8, pc, r0, asr #21 │ │ │ │ rscseq r8, pc, r8, ror #20 │ │ │ │ rscseq r8, pc, ip, lsl #20 │ │ │ │ rscseq r8, pc, ip, lsl #19 │ │ │ │ rscseq r8, pc, r0, asr r9 @ │ │ │ │ rscseq r8, pc, r8, lsl #18 │ │ │ │ rscseq r8, pc, ip, asr #17 │ │ │ │ rscseq r8, pc, r0, ror r8 @ │ │ │ │ - @ instruction: 0x009351f8 │ │ │ │ - rsbseq fp, ip, r4, ror #27 │ │ │ │ - ldrsheq fp, [ip], #-208 @ 0xffffff30 @ │ │ │ │ + @ instruction: 0x00934fb8 │ │ │ │ + rsbseq fp, ip, r4, lsr #23 │ │ │ │ + ldrheq fp, [ip], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #872] @ 410a24 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -414020,15 +414020,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r3, [r4, #1036] @ 0x40c │ │ │ │ ldr r8, [pc, #812] @ 410a38 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #3 │ │ │ │ movne r3, #4 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r2, [r0, #1020] @ 0x3fc │ │ │ │ @@ -414119,15 +414119,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r5, [r1, #752] @ 0x2f0 │ │ │ │ str r3, [r0, #1020] @ 0x3fc │ │ │ │ str r2, [r0, #1012] @ 0x3f4 │ │ │ │ ldr r0, [r0, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r3, [pc, #428] @ 410a40 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 410978 │ │ │ │ ldr r2, [r4, #1040] @ 0x410 │ │ │ │ ldr r3, [r4, #1044] @ 0x414 │ │ │ │ @@ -414201,48 +414201,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 410a50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4108a0 │ │ │ │ ldr r0, [pc, #80] @ 410a54 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4108a0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r5, r3, r0, lsl #2 │ │ │ │ + addseq r4, r3, r0, asr #29 │ │ │ │ rscseq r8, pc, r4, lsr r7 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq fp, ip, r0, ror #21 │ │ │ │ - rsbseq fp, ip, r4, asr fp │ │ │ │ + rsbseq fp, ip, r0, lsr #17 │ │ │ │ + rsbseq fp, ip, r4, lsl r9 │ │ │ │ ldrsheq r8, [pc], #96 @ │ │ │ │ ldrsbeq r8, [pc], #96 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrdeq r6, [r0], -r8 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsbeq fp, [ip], #-164 @ 0xffffff5c @ │ │ │ │ - rsbseq fp, ip, r0, lsl #22 │ │ │ │ + @ instruction: 0x007cb894 │ │ │ │ + rsbseq fp, ip, r0, asr #17 │ │ │ │ ldrb r3, [r0, #1032] @ 0x408 │ │ │ │ tst r3, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -414348,15 +414348,15 @@ │ │ │ │ moveq ip, #0 │ │ │ │ strb r1, [lr, #752] @ 0x2f0 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ │ │ │ │ 00410c08 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb ip, r0, #16 │ │ │ │ cmp ip, #1 │ │ │ │ mov ip, #0 │ │ │ │ @@ -414377,15 +414377,15 @@ │ │ │ │ strb r2, [r1, #752] @ 0x2f0 │ │ │ │ add r2, r0, #2 │ │ │ │ str ip, [r3, #1012] @ 0x3f4 │ │ │ │ str r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr r0, [r3, #1028] @ 0x404 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ mov r1, #1 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ │ │ │ │ 00410c74 : │ │ │ │ push {r4, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ rsb lr, r0, #16 │ │ │ │ cmp lr, #2 │ │ │ │ @@ -414413,15 +414413,15 @@ │ │ │ │ strb r3, [r2, #752] @ 0x2f0 │ │ │ │ add r3, r0, #3 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ │ │ │ │ 00410cfc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, #1020] @ 0x3fc │ │ │ │ ldr r4, [sp, #12] │ │ │ │ rsb lr, r0, #16 │ │ │ │ @@ -414447,15 +414447,15 @@ │ │ │ │ strb r4, [ip, #752] @ 0x2f0 │ │ │ │ add r3, r0, #4 │ │ │ │ str lr, [ip, #1012] @ 0x3f4 │ │ │ │ str r3, [ip, #1020] @ 0x3fc │ │ │ │ ldr r0, [ip, #1028] @ 0x404 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r1, #1 │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ mov lr, #2 │ │ │ │ strb r3, [ip, #752] @ 0x2f0 │ │ │ │ strb r4, [ip, #753] @ 0x2f1 │ │ │ │ b 410d60 │ │ │ │ mov lr, #3 │ │ │ │ strb r2, [ip, #752] @ 0x2f0 │ │ │ │ strb r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -414523,21 +414523,21 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r1, [r4, #1008] @ 0x3f0 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ cmp r3, #0 │ │ │ │ beq 410e28 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ b 410e28 │ │ │ │ ldr r3, [pc, #160] @ 410f68 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 410e08 │ │ │ │ ldr r3, [pc, #144] @ 410f6c │ │ │ │ @@ -414553,39 +414553,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 410f74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 410e08 │ │ │ │ ldr r0, [pc, #52] @ 410f78 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 410e08 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ rscseq r8, pc, r4, lsr r0 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq r8, pc, r4, lsl r0 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ ldrsbeq r7, [pc], #244 @ │ │ │ │ andeq r3, r0, r8, lsr #22 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq fp, ip, r8, lsl #12 │ │ │ │ - rsbseq fp, ip, r4, lsl r6 │ │ │ │ + rsbseq fp, ip, r8, asr #7 │ │ │ │ + ldrsbeq fp, [ip], #-52 @ 0xffffffcc @ │ │ │ │ │ │ │ │ 00410f7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2052] @ 411798 │ │ │ │ @@ -414603,15 +414603,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #1992] @ 4117ac │ │ │ │ ldr r3, [pc, #1992] @ 4117b0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -414668,15 +414668,15 @@ │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ addne r3, r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ mov r1, #1 │ │ │ │ str r3, [r4, #1016] @ 0x3f8 │ │ │ │ str r2, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ mvn r3, #0 │ │ │ │ ldr r2, [pc, #1744] @ 4117bc │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r3, [pc, #1708] @ 4117a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -414742,23 +414742,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1452] @ 4117d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 410ffc │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ b 4110a4 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #5 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -414783,15 +414783,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 411308 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ ldr r3, [r4, #1008] @ 0x3f0 │ │ │ │ mvn r1, #1 │ │ │ │ sub r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ add r2, r4, r3 │ │ │ │ str r3, [r4, #1008] @ 0x3f0 │ │ │ │ strb r1, [r2, #752] @ 0x2f0 │ │ │ │ @@ -414830,23 +414830,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1116] @ 4117e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 411138 │ │ │ │ mov r0, r6 │ │ │ │ bl 40f3ac │ │ │ │ ldr r2, [pc, #1096] @ 4117e4 │ │ │ │ ldr r3, [pc, #1024] @ 4117a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -415080,63 +415080,63 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 411298 │ │ │ │ b 411308 │ │ │ │ ldr r0, [pc, #196] @ 411808 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 410ffc │ │ │ │ mvn r2, #84 @ 0x54 │ │ │ │ mov r3, #2 │ │ │ │ strb r2, [r4, #752] @ 0x2f0 │ │ │ │ strb r0, [r4, #753] @ 0x2f1 │ │ │ │ b 411508 │ │ │ │ ldr r0, [pc, #156] @ 41180c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 411138 │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add r2, r4, r2 │ │ │ │ addne r3, r3, #3 │ │ │ │ moveq r3, #0 │ │ │ │ strb r0, [r2, #752] @ 0x2f0 │ │ │ │ b 411508 │ │ │ │ - addseq r4, r3, r4, lsr #16 │ │ │ │ + addseq r4, r3, r4, ror #11 │ │ │ │ rscseq r7, pc, r4, ror #28 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq fp, ip, r0, lsl #4 │ │ │ │ - rsbseq fp, ip, r4, ror r2 │ │ │ │ + rsbseq sl, ip, r0, asr #31 │ │ │ │ + rsbseq fp, ip, r4, lsr r0 │ │ │ │ rscseq r7, pc, r0, lsr #28 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - addseq r4, r3, r8, lsl r7 │ │ │ │ - @ instruction: 0x009346f8 │ │ │ │ + @ instruction: 0x009344d8 │ │ │ │ + @ instruction: 0x009344b8 │ │ │ │ rscseq r7, pc, r4, lsl sp @ │ │ │ │ - addseq r4, r3, r8, lsr #12 │ │ │ │ + addseq r4, r3, r8, ror #7 │ │ │ │ andeq r4, r0, ip, lsl sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq fp, ip, ip, asr #6 │ │ │ │ + rsbseq fp, ip, ip, lsl #2 │ │ │ │ rscseq r7, pc, r8, lsl #23 │ │ │ │ rscseq r7, pc, r8, lsl fp @ │ │ │ │ strdeq r5, [r0], -r8 │ │ │ │ - rsbseq sl, ip, r8, lsl #31 │ │ │ │ + rsbseq sl, ip, r8, asr #26 │ │ │ │ rscseq r7, pc, r8, ror #20 │ │ │ │ rscseq r7, pc, r8, ror #19 │ │ │ │ rscseq r7, pc, r0, lsl #19 │ │ │ │ ldrsheq r7, [pc], #128 @ │ │ │ │ rscseq r7, pc, r8, lsl #17 │ │ │ │ rscseq r7, pc, r8, lsr #16 │ │ │ │ ldrheq r7, [pc], #120 @ │ │ │ │ rscseq r7, pc, r8, asr #14 │ │ │ │ rscseq r7, pc, r8, ror #13 │ │ │ │ - rsbseq sl, ip, r4, asr lr │ │ │ │ - rsbseq sl, ip, r4, asr #23 │ │ │ │ + rsbseq sl, ip, r4, lsl ip │ │ │ │ + rsbseq sl, ip, r4, lsl #19 │ │ │ │ │ │ │ │ 00411810 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #280] @ 411940 │ │ │ │ @@ -415191,40 +415191,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 411960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 411864 │ │ │ │ ldr r0, [pc, #56] @ 411964 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 411864 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r7, [pc], #92 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ ldrheq r7, [pc], #92 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ smlalseq r7, pc, r8, r5 @ │ │ │ │ muleq r0, r4, sl │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sl, ip, r0, lsr #25 │ │ │ │ - rsbseq sl, ip, r4, asr #25 │ │ │ │ + rsbseq sl, ip, r0, ror #20 │ │ │ │ + rsbseq sl, ip, r4, lsl #21 │ │ │ │ │ │ │ │ 00411968 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #308] @ 411ab4 │ │ │ │ @@ -415252,15 +415252,15 @@ │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r2, [pc, #216] @ 411ad0 │ │ │ │ ldr r3, [pc, #188] @ 411ab8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -415287,42 +415287,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 411ae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4119b8 │ │ │ │ ldr r0, [pc, #64] @ 411ae4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 4119b8 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ rscseq r7, pc, r4, lsl #9 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq r7, pc, r4, ror #8 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - @ instruction: 0x00933df4 │ │ │ │ - rsbseq r2, sl, r4, asr #9 │ │ │ │ - rsbseq r1, sp, r8, lsl r5 │ │ │ │ + @ instruction: 0x00933bb4 │ │ │ │ + rsbseq r2, sl, r4, lsl #5 │ │ │ │ + ldrsbeq r1, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ rscseq r7, pc, ip, lsl #8 │ │ │ │ andeq r1, r0, r4, asr pc │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq sl, ip, ip, lsl #23 │ │ │ │ - rsbseq sl, ip, r0, lsr #23 │ │ │ │ + rsbseq sl, ip, ip, asr #18 │ │ │ │ + rsbseq sl, ip, r0, ror #18 │ │ │ │ │ │ │ │ 00411ae8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #2368] @ 412440 │ │ │ │ @@ -415340,15 +415340,15 @@ │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [pc, #2308] @ 412454 │ │ │ │ ldr r3, [pc, #2308] @ 412458 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -415406,15 +415406,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 411e2c │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 92c4e8 │ │ │ │ + b 92c2a8 │ │ │ │ strb r6, [r5, #1033] @ 0x409 │ │ │ │ ldr r3, [r4, #1020] @ 0x3fc │ │ │ │ rsb r2, r3, #16 │ │ │ │ cmp r2, #0 │ │ │ │ ble 411c98 │ │ │ │ ldr r2, [r4, #1012] @ 0x3f4 │ │ │ │ mvn r0, #5 │ │ │ │ @@ -415424,15 +415424,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #1024] @ 0x400 │ │ │ │ ldr r2, [pc, #1980] @ 412464 │ │ │ │ ldr r3, [pc, #1948] @ 412448 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -415480,22 +415480,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1768] @ 412478 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 411b68 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ moveq r3, #3 │ │ │ │ strbeq r3, [r5, #1036] @ 0x40c │ │ │ │ b 411d10 │ │ │ │ cmp r6, #100 @ 0x64 │ │ │ │ moveq r3, #2 │ │ │ │ @@ -415712,15 +415712,15 @@ │ │ │ │ addne r2, r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r4, #1028] @ 0x404 │ │ │ │ str r2, [r4, #1012] @ 0x3f4 │ │ │ │ str r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r2, [pc, #888] @ 412498 │ │ │ │ ldr r3, [pc, #804] @ 412448 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -415902,61 +415902,61 @@ │ │ │ │ mov r3, #0 │ │ │ │ beq 411c3c │ │ │ │ b 411e2c │ │ │ │ ldr r0, [pc, #176] @ 4124b4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 411b68 │ │ │ │ mov r2, #3 │ │ │ │ strb ip, [r4, #752] @ 0x2f0 │ │ │ │ strb lr, [r4, #753] @ 0x2f1 │ │ │ │ strb r0, [r4, #754] @ 0x2f2 │ │ │ │ b 412298 │ │ │ │ cmp r2, #252 @ 0xfc │ │ │ │ add r1, r4, r1 │ │ │ │ addne r2, r2, #4 │ │ │ │ moveq r2, #0 │ │ │ │ strb r0, [r1, #752] @ 0x2f0 │ │ │ │ b 412298 │ │ │ │ - @ instruction: 0x00933cb8 │ │ │ │ + addseq r3, r3, r8, ror sl │ │ │ │ ldrsheq r7, [pc], #40 @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x007ca694 │ │ │ │ - rsbseq sl, ip, r8, lsl #14 │ │ │ │ + rsbseq sl, ip, r4, asr r4 │ │ │ │ + rsbseq sl, ip, r8, asr #9 │ │ │ │ ldrheq r7, [pc], #36 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ @ instruction: 0xffffaafa │ │ │ │ ldrsheq r7, [pc], #20 @ │ │ │ │ rscseq r7, pc, ip, asr r1 @ │ │ │ │ - umullseq r3, r3, lr, sl @ │ │ │ │ + addseq r3, r3, lr, asr r8 │ │ │ │ andeq r2, r0, r8, asr #16 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - ldrsbeq sl, [ip], #-132 @ 0xffffff7c @ │ │ │ │ + @ instruction: 0x007ca694 │ │ │ │ ldrsheq r6, [pc], #244 @ │ │ │ │ rscseq r6, pc, r0, lsl #31 │ │ │ │ rscseq r6, pc, r4, lsl pc @ │ │ │ │ rscseq r6, pc, r8, lsr #29 │ │ │ │ rscseq r6, pc, r8, lsr #28 │ │ │ │ ldrheq r6, [pc], #220 @ │ │ │ │ rscseq r6, pc, r4, asr sp @ │ │ │ │ rscseq r6, pc, r4, ror #25 │ │ │ │ rscseq r6, pc, ip, ror #24 │ │ │ │ rscseq r6, pc, r0, lsl #24 │ │ │ │ rscseq r6, pc, r8, asr fp @ │ │ │ │ rscseq r6, pc, ip, ror #21 │ │ │ │ smlalseq r6, pc, r0, sl @ │ │ │ │ rscseq r6, pc, r8, lsr #20 │ │ │ │ - rsbseq sl, ip, r0, lsl #5 │ │ │ │ + rsbseq sl, ip, r0, asr #32 │ │ │ │ ldr r0, [pc, #8] @ 4124c8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930098 │ │ │ │ + b 92fe58 │ │ │ │ rsceq pc, sp, r4, asr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #192] @ 4125a4 │ │ │ │ ldr r2, [pc, #192] @ 4125a8 │ │ │ │ @@ -415965,15 +415965,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 412560 │ │ │ │ mov r1, #4 │ │ │ │ bl 27cd60 │ │ │ │ str r0, [r4, #756] @ 0x2f4 │ │ │ │ @@ -415995,29 +415995,29 @@ │ │ │ │ ldr r1, [pc, #76] @ 4125b8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl b73d80 │ │ │ │ + bl b73b40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r3, r3, r8, lsr #9 │ │ │ │ - rsbseq sl, ip, r4, ror #6 │ │ │ │ - rsbseq sl, ip, r8, lsl #7 │ │ │ │ + addseq r3, r3, r8, ror #4 │ │ │ │ + rsbseq sl, ip, r4, lsr #2 │ │ │ │ + rsbseq sl, ip, r8, asr #2 │ │ │ │ rsceq pc, sp, r8, asr #13 │ │ │ │ - rsbseq sl, ip, r0, asr r3 │ │ │ │ - rsbseq sl, ip, ip, lsr #6 │ │ │ │ + rsbseq sl, ip, r0, lsl r1 │ │ │ │ + rsbseq sl, ip, ip, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 412668 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -416025,25 +416025,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 41266c │ │ │ │ ldr r1, [pc, #132] @ 412670 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #112] @ 412674 │ │ │ │ ldr r1, [pc, #112] @ 412678 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r3, [pc, #80] @ 41267c │ │ │ │ ldr r2, [pc, #80] @ 412680 │ │ │ │ ldr ip, [pc, #80] @ 412684 │ │ │ │ ldr r1, [pc, #80] @ 412688 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -416052,20 +416052,20 @@ │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #72] @ 0x48 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 9282c4 │ │ │ │ - addseq r3, r3, r4, asr #7 │ │ │ │ - ldrheq r1, [sl], #-128 @ 0xffffff80 @ │ │ │ │ - rsbseq r0, sp, r8, lsl #18 │ │ │ │ - rsbseq r1, sl, ip, lsr #17 │ │ │ │ - rsbseq r1, sl, r4, asr #17 │ │ │ │ + b 928084 │ │ │ │ + addseq r3, r3, r4, lsl #3 │ │ │ │ + rsbseq r1, sl, r0, ror r6 │ │ │ │ + rsbseq r0, sp, r8, asr #13 │ │ │ │ + rsbseq r1, sl, ip, ror #12 │ │ │ │ + rsbseq r1, sl, r4, lsl #13 │ │ │ │ ldrdeq pc, [sp], #92 @ 0x5c @ │ │ │ │ andeq r0, r0, r4, lsr #1 │ │ │ │ @ instruction: 0xfffffe88 │ │ │ │ rscseq lr, fp, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -416075,60 +416075,60 @@ │ │ │ │ ldr r1, [pc, #48] @ 4126dc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27cec8 │ │ │ │ - addseq r3, r3, ip, ror #5 │ │ │ │ - rsbseq sl, ip, ip, lsr #3 │ │ │ │ - ldrsbeq sl, [ip], #-16 @ │ │ │ │ + addseq r3, r3, ip, lsr #1 │ │ │ │ + rsbseq r9, ip, ip, ror #30 │ │ │ │ + @ instruction: 0x007c9f90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 412730 │ │ │ │ ldr r2, [pc, #56] @ 412734 │ │ │ │ ldr r1, [pc, #56] @ 412738 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ ldr r0, [r0, #764] @ 0x2fc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 27ea34 │ │ │ │ - umullseq r3, r3, r8, r2 @ │ │ │ │ - rsbseq sl, ip, r8, asr r1 │ │ │ │ - rsbseq sl, ip, ip, ror r1 │ │ │ │ + addseq r3, r3, r8, asr r0 │ │ │ │ + rsbseq r9, ip, r8, lsl pc │ │ │ │ + rsbseq r9, ip, ip, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #192] @ 412814 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #188] @ 412818 │ │ │ │ ldr r2, [pc, #188] @ 41281c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r7, [r4, #4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 2d9108 │ │ │ │ ldr r2, [r5, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 4127f4 │ │ │ │ @@ -416147,39 +416147,39 @@ │ │ │ │ ldrb r0, [r3, r4] │ │ │ │ cmp r0, r1 │ │ │ │ beq 4127a0 │ │ │ │ strb r1, [r3, r4] │ │ │ │ ldr r3, [r5, #756] @ 0x2f4 │ │ │ │ ldrb r1, [r7, #4] │ │ │ │ ldr r0, [r3, r4, lsl #2] │ │ │ │ - bl 92c4e8 │ │ │ │ + bl 92c2a8 │ │ │ │ ldr r2, [r5, #752] @ 0x2f0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r2, r4 │ │ │ │ bhi 4127ac │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r3, r3, r8, lsr r2 │ │ │ │ - rsbseq sl, ip, ip, lsl r1 │ │ │ │ - ldrsheq sl, [ip], #-8 @ │ │ │ │ + @ instruction: 0x00932ff8 │ │ │ │ + ldrsbeq r9, [ip], #-236 @ 0xffffff14 @ │ │ │ │ + ldrheq r9, [ip], #-232 @ 0xffffff18 @ │ │ │ │ bx lr │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 412844 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rsceq pc, sp, r0, asr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 412950 │ │ │ │ ldr r2, [pc, #240] @ 412954 │ │ │ │ @@ -416187,35 +416187,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #208] @ 41295c │ │ │ │ ldr r1, [pc, #208] @ 412960 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #188] @ 412964 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #172] @ 412968 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #164] @ 41296c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r3, [pc, #148] @ 412970 │ │ │ │ ldr lr, [pc, #148] @ 412974 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr ip, [pc, #136] @ 412978 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -416239,19 +416239,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - addseq r3, r3, r4, lsl #3 │ │ │ │ - rsbseq r1, sl, r8, lsr #12 │ │ │ │ - rsbseq r0, sp, r4, lsl #13 │ │ │ │ - rsbseq r2, fp, r0, lsr #8 │ │ │ │ - rsbseq r2, fp, ip, lsr r4 │ │ │ │ + addseq r2, r3, r4, asr #30 │ │ │ │ + rsbseq r1, sl, r8, ror #7 │ │ │ │ + rsbseq r0, sp, r4, asr #8 │ │ │ │ + rsbseq r2, fp, r0, ror #3 │ │ │ │ + ldrsheq r2, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ rscseq lr, fp, r4, ror sp │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ strheq pc, [sp], #48 @ 0x30 @ │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @@ -416269,42 +416269,42 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r2, [r4] │ │ │ │ strb r2, [r0, #304] @ 0x130 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r3, #305] @ 0x131 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 8b5d44 │ │ │ │ - addseq r3, r3, r4, asr #32 │ │ │ │ - rsbseq r9, ip, ip, asr #30 │ │ │ │ - rsbseq r9, ip, ip, ror #30 │ │ │ │ + b 8b5b04 │ │ │ │ + addseq r2, r3, r4, lsl #28 │ │ │ │ + rsbseq r9, ip, ip, lsl #26 │ │ │ │ + rsbseq r9, ip, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 412ac0 │ │ │ │ ldr r2, [pc, #172] @ 412ac4 │ │ │ │ ldr r1, [pc, #172] @ 412ac8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 412ab0 │ │ │ │ ldr r4, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -416331,17 +416331,17 @@ │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [r4, #136] @ 0x88 │ │ │ │ bl 27cec8 │ │ │ │ ldr r0, [r6, #332] @ 0x14c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 27cec8 │ │ │ │ - @ instruction: 0x00932fd4 │ │ │ │ - rsbseq r9, ip, r0, ror #29 │ │ │ │ - rsbseq r9, ip, r0, lsl #30 │ │ │ │ + umullseq r2, r3, r4, sp │ │ │ │ + rsbseq r9, ip, r0, lsr #25 │ │ │ │ + rsbseq r9, ip, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 412b74 │ │ │ │ ldr r2, [pc, #144] @ 412b78 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -416349,15 +416349,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 412b7c │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [r0, #312] @ 0x138 │ │ │ │ ldrb r2, [r0, #304] @ 0x130 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb ip, [r0, #305] @ 0x131 │ │ │ │ bne 412b30 │ │ │ │ b 412b5c │ │ │ │ ldr r1, [r1, #136] @ 0x88 │ │ │ │ @@ -416376,44 +416376,44 @@ │ │ │ │ b 27d9c0 │ │ │ │ ldr r2, [r0, #308] @ 0x134 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27ea34 │ │ │ │ - addseq r2, r3, r8, lsl #30 │ │ │ │ - rsbseq r9, ip, ip, lsl #28 │ │ │ │ - rsbseq r9, ip, ip, lsr #28 │ │ │ │ + addseq r2, r3, r8, asr #25 │ │ │ │ + rsbseq r9, ip, ip, asr #23 │ │ │ │ + rsbseq r9, ip, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ 412c38 │ │ │ │ ldr r6, [pc, #160] @ 412c3c │ │ │ │ ldr r5, [pc, #160] @ 412c40 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ beq 412c18 │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [r8, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -416425,44 +416425,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - addseq r2, r3, ip, asr #28 │ │ │ │ - rsbseq r9, ip, ip, asr sp │ │ │ │ - rsbseq r9, ip, r8, ror sp │ │ │ │ + addseq r2, r3, ip, lsl #24 │ │ │ │ + rsbseq r9, ip, ip, lsl fp │ │ │ │ + rsbseq r9, ip, r8, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 412cf4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ ldr r2, [pc, #136] @ 412cf8 │ │ │ │ ldr r1, [pc, #136] @ 412cfc │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #112] @ 412d00 │ │ │ │ ldr r1, [pc, #112] @ 412d04 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #344] @ 0x158 │ │ │ │ ldr r3, [r6, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 412cd4 │ │ │ │ @@ -416472,47 +416472,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r2, r3, ip, lsl #27 │ │ │ │ - @ instruction: 0x007c9c90 │ │ │ │ - ldrheq r9, [ip], #-192 @ 0xffffff40 @ │ │ │ │ - rsbseq r2, fp, r0, lsr #32 │ │ │ │ - rsbseq r2, fp, ip, lsr r0 │ │ │ │ + addseq r2, r3, ip, asr #22 │ │ │ │ + rsbseq r9, ip, r0, asr sl │ │ │ │ + rsbseq r9, ip, r0, ror sl │ │ │ │ + rsbseq r1, fp, r0, ror #27 │ │ │ │ + ldrsheq r1, [fp], #-220 @ 0xffffff24 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #172] @ 412dcc │ │ │ │ ldr r6, [pc, #172] @ 412dd0 │ │ │ │ ldr r5, [pc, #172] @ 412dd4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ tst r7, #4 │ │ │ │ beq 412dac │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ bne 412dac │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ @@ -416526,73 +416526,73 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - addseq r2, r3, r4, asr #25 │ │ │ │ - ldrsbeq r9, [ip], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq r9, ip, ip, ror #23 │ │ │ │ + addseq r2, r3, r4, lsl #21 │ │ │ │ + @ instruction: 0x007c9990 │ │ │ │ + rsbseq r9, ip, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ 412ea4 │ │ │ │ ldr r9, [pc, #180] @ 412ea8 │ │ │ │ ldr r6, [pc, #180] @ 412eac │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #132] @ 412eb0 │ │ │ │ ldr r1, [pc, #132] @ 412eb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [r8, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 412e84 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ - bl 8b55d0 │ │ │ │ + bl 8b5390 │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ - bl 8b55d0 │ │ │ │ + bl 8b5390 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 8b6154 │ │ │ │ - @ instruction: 0x00932bf4 │ │ │ │ - rsbseq r9, ip, r4, lsl #22 │ │ │ │ - rsbseq r9, ip, r0, lsr #22 │ │ │ │ - rsbseq r1, fp, ip, lsl #29 │ │ │ │ - rsbseq r1, fp, r8, lsr #29 │ │ │ │ + b 8b5f14 │ │ │ │ + @ instruction: 0x009329b4 │ │ │ │ + rsbseq r9, ip, r4, asr #17 │ │ │ │ + rsbseq r9, ip, r0, ror #17 │ │ │ │ + rsbseq r1, fp, ip, asr #24 │ │ │ │ + rsbseq r1, fp, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #372] @ 413044 │ │ │ │ ldr r3, [pc, #372] @ 413048 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -416604,56 +416604,56 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #0 │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ b 412fa0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl b96f2c │ │ │ │ + bl b96cec │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r9, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 412f88 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8b4344 │ │ │ │ + bl 8b4104 │ │ │ │ mov r0, r4 │ │ │ │ bl 27cec8 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 8b8f8c │ │ │ │ + bl 8b8d4c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 412ff0 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ @@ -416665,15 +416665,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27d9c0 │ │ │ │ mov r6, #8 │ │ │ │ b 412f70 │ │ │ │ ldr r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 8b5a10 │ │ │ │ + bl 8b57d0 │ │ │ │ ldr r2, [pc, #84] @ 413058 │ │ │ │ ldr r3, [pc, #64] @ 413048 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -416686,17 +416686,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ rscseq r5, pc, r4, lsr pc @ │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - addseq r2, r3, r4, lsl #22 │ │ │ │ - rsbseq r9, ip, r4, lsl #20 │ │ │ │ - rsbseq r9, ip, ip, lsr sl │ │ │ │ + addseq r2, r3, r4, asr #17 │ │ │ │ + rsbseq r9, ip, r4, asr #15 │ │ │ │ + ldrsheq r9, [ip], #-124 @ 0xffffff84 @ │ │ │ │ rscseq r5, pc, r0, lsl #28 │ │ │ │ │ │ │ │ 0041305c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -416743,26 +416743,26 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #12 │ │ │ │ cmp r3, r5 │ │ │ │ bls 41321c │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 8b8f8c │ │ │ │ + bl 8b8d4c │ │ │ │ cmp r0, #0 │ │ │ │ bne 413100 │ │ │ │ subs r5, r5, #1 │ │ │ │ bmi 413160 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, r5, r5, lsl #1 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r2, #0 │ │ │ │ - bl 8b37c8 │ │ │ │ + bl 8b3588 │ │ │ │ subs r5, r5, #1 │ │ │ │ bcs 41313c │ │ │ │ ldr r3, [pc, #512] @ 413368 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -416790,17 +416790,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [r4, #320] @ 0x140 │ │ │ │ - bl 8b5a10 │ │ │ │ + bl 8b57d0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #336] @ 0x150 │ │ │ │ b 41317c │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #340] @ 0x154 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ lsl r1, r3, #2 │ │ │ │ @@ -416812,19 +416812,19 @@ │ │ │ │ beq 4131bc │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r6 │ │ │ │ mov r8, #8 │ │ │ │ b 41326c │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl b96e58 │ │ │ │ + bl b96c18 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8b4344 │ │ │ │ + bl 8b4104 │ │ │ │ mov r0, r5 │ │ │ │ bl 27cec8 │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r6, r6, #12 │ │ │ │ bls 4131bc │ │ │ │ @@ -416861,51 +416861,51 @@ │ │ │ │ beq 413320 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 27e0ec <__gettimeofday64@plt> │ │ │ │ - bl b699e0 │ │ │ │ + bl b697a0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 413388 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl b7c5fc │ │ │ │ + bl b7c3bc │ │ │ │ b 41317c │ │ │ │ ldr r2, [pc, #100] @ 41338c │ │ │ │ ldr r3, [pc, #52] @ 413360 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 413358 │ │ │ │ ldr r0, [pc, #68] @ 413390 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b b7c5fc │ │ │ │ + b b7c3bc │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ rscseq r5, pc, r8, lsl #27 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ rscseq r5, pc, r8, ror sp @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ rscseq r5, pc, r0, lsl #25 │ │ │ │ - addseq r2, r3, r4, lsr #16 │ │ │ │ - rsbseq r1, fp, r4, ror #21 │ │ │ │ - rsbseq r1, fp, r0, lsl #22 │ │ │ │ + addseq r2, r3, r4, ror #11 │ │ │ │ + rsbseq r1, fp, r4, lsr #17 │ │ │ │ + rsbseq r1, fp, r0, asr #17 │ │ │ │ strheq r6, [r0], -r4 │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r4, r0, r0, rrx │ │ │ │ - rsbseq r9, ip, r8, lsr #12 │ │ │ │ + rsbseq r9, ip, r8, ror #7 │ │ │ │ ldrsbeq r5, [pc], #172 @ │ │ │ │ - rsbseq r9, ip, r8, lsr #12 │ │ │ │ + rsbseq r9, ip, r8, ror #7 │ │ │ │ │ │ │ │ 00413394 : │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 4133c0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -416983,16 +416983,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrsheq r5, [pc], #148 @ │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - umullseq r2, r3, r4, r5 │ │ │ │ - rsbseq r9, ip, r4, lsr r5 │ │ │ │ + addseq r2, r3, r4, asr r3 │ │ │ │ + ldrsheq r9, [ip], #-36 @ 0xffffffdc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #532] @ 41370c │ │ │ │ ldr r3, [pc, #532] @ 413710 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -417005,39 +417005,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 930c20 │ │ │ │ + bl 9309e0 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #460] @ 413720 │ │ │ │ ldr r1, [pc, #460] @ 413724 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r8, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 4135c4 │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -417080,27 +417080,27 @@ │ │ │ │ bne 413628 │ │ │ │ add r2, r2, #8 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ str r2, [r4, #308] @ 0x134 │ │ │ │ bhi 4136e8 │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b61d0 │ │ │ │ + bl 8b5f90 │ │ │ │ ldr r2, [pc, #196] @ 41372c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5524 │ │ │ │ + bl 8b52e4 │ │ │ │ ldr r2, [pc, #180] @ 413730 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8b5524 │ │ │ │ + bl 8b52e4 │ │ │ │ str r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #152] @ 413734 │ │ │ │ ldr r3, [pc, #112] @ 413710 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -417112,40 +417112,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl b742ec │ │ │ │ + bl b740ac │ │ │ │ b 413694 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 413738 │ │ │ │ ldr r1, [pc, #72] @ 41373c │ │ │ │ ldr r0, [pc, #72] @ 413740 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 413744 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 27d114 <__assert_fail@plt> │ │ │ │ rscseq r5, pc, ip, lsl #18 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - @ instruction: 0x009324dc │ │ │ │ - ldrsbeq r9, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrsheq r9, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbseq r1, fp, r4, ror #14 │ │ │ │ - rsbseq r1, fp, r0, lsl #15 │ │ │ │ - @ instruction: 0x008506b4 │ │ │ │ + umullseq r2, r3, ip, r2 │ │ │ │ + @ instruction: 0x007c919c │ │ │ │ + ldrheq r9, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbseq r1, fp, r4, lsr #10 │ │ │ │ + rsbseq r1, fp, r0, asr #10 │ │ │ │ + addeq r0, r5, r4, ror r4 │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ rscseq r5, pc, r8, ror #14 │ │ │ │ - @ instruction: 0x009322f8 │ │ │ │ - ldrheq r9, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbseq r9, ip, ip, asr #5 │ │ │ │ + ldrheq r2, [r3], r8 │ │ │ │ + rsbseq r9, ip, r8, ror r0 │ │ │ │ + rsbseq r9, ip, ip, lsl #1 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ │ │ │ │ 00413748 : │ │ │ │ mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #312]! @ 0x138 │ │ │ │ str r3, [r0, #316] @ 0x13c │ │ │ │ @@ -417224,33 +417224,33 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ rscseq r5, pc, ip, lsr #12 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - umulleq r0, r5, r0, r4 │ │ │ │ + addeq r0, r5, r0, asr r2 │ │ │ │ ldrheq r5, [pc], #92 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 4138d8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 930074 │ │ │ │ + bl 92fe34 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 930074 │ │ │ │ + b 92fe34 │ │ │ │ rsceq lr, sp, ip, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #916] @ 413c88 │ │ │ │ mov r6, r2 │ │ │ │ @@ -417267,27 +417267,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #856] @ 413c9c │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, sp, #20 │ │ │ │ ldr r8, [pc, #832] @ 413ca0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #812] @ 413ca4 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ @@ -417366,15 +417366,15 @@ │ │ │ │ ldr r3, [pc, #532] @ 413cc4 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r3, [pc, #504] @ 413cc8 │ │ │ │ ldr r2, [pc, #504] @ 413ccc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ @@ -417417,15 +417417,15 @@ │ │ │ │ ldr r3, [pc, #328] @ 413cc4 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl b51d68 │ │ │ │ + bl b51b28 │ │ │ │ ldr r2, [pc, #320] @ 413cdc │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r7, #36 @ 0x24 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r0, r4 │ │ │ │ @@ -417479,40 +417479,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ strh ip, [sp, #20] │ │ │ │ strh r2, [sp, #22] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 41305c │ │ │ │ b 4139d0 │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r2, r3, r0, lsl #3 │ │ │ │ + addseq r1, r3, r0, asr #30 │ │ │ │ rscseq r5, pc, r4, lsl #10 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r8, ip, ip, ror #31 │ │ │ │ - rsbseq r9, ip, r4, ror #1 │ │ │ │ - ldrsbeq r8, [ip], #-248 @ 0xffffff08 @ │ │ │ │ + rsbseq r8, ip, ip, lsr #27 │ │ │ │ + rsbseq r8, ip, r4, lsr #29 │ │ │ │ + @ instruction: 0x007c8d98 │ │ │ │ rscseq r5, pc, r8, lsr #9 │ │ │ │ - ldrsheq r2, [r3], ip │ │ │ │ - ldrsbeq r2, [r3], r4 │ │ │ │ + @ instruction: 0x00931ebc │ │ │ │ + umullseq r1, r3, r4, lr │ │ │ │ rscseq r5, pc, ip, lsr #8 │ │ │ │ eoreq r0, pc, r3 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ @ instruction: 0x000032b8 │ │ │ │ andeq r4, r0, r0, asr r7 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - @ instruction: 0x00931fb4 │ │ │ │ - rsbseq r8, ip, r0, asr pc │ │ │ │ - @ instruction: 0x00931fd0 │ │ │ │ - addseq r1, r3, r0, lsr pc │ │ │ │ + addseq r1, r3, r4, ror sp │ │ │ │ + rsbseq r8, ip, r0, lsl sp │ │ │ │ + umullseq r1, r3, r0, sp │ │ │ │ + @ instruction: 0x00931cf0 │ │ │ │ strdeq r5, [r0], -ip │ │ │ │ - rsbseq r8, ip, r4, lsr #29 │ │ │ │ - addseq r1, r3, r4, asr #29 │ │ │ │ + rsbseq r8, ip, r4, ror #24 │ │ │ │ + addseq r1, r3, r4, lsl #25 │ │ │ │ andeq r0, r8, r2 │ │ │ │ - addseq r1, r3, r8, ror #28 │ │ │ │ - addseq r1, r3, r4, asr #28 │ │ │ │ + addseq r1, r3, r8, lsr #24 │ │ │ │ + addseq r1, r3, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 413db8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -417520,31 +417520,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 413dbc │ │ │ │ ldr r1, [pc, #160] @ 413dc0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r2, [pc, #140] @ 413dc4 │ │ │ │ ldr r1, [pc, #140] @ 413dc8 │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #108] @ 413dcc │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 9282c4 │ │ │ │ + bl 928084 │ │ │ │ ldr r0, [pc, #88] @ 413dd0 │ │ │ │ ldr r1, [pc, #88] @ 413dd4 │ │ │ │ ldr r2, [pc, #88] @ 413dd8 │ │ │ │ ldr r3, [pc, #88] @ 413ddc │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -417555,19 +417555,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r1, r3, ip, ror sp │ │ │ │ - rsbseq r0, sl, ip, ror r1 │ │ │ │ - ldrsbeq pc, [ip], #-20 @ 0xffffffec @ │ │ │ │ - rsbseq r8, ip, r0, asr #23 │ │ │ │ - rsbseq r8, ip, r0, ror #23 │ │ │ │ + addseq r1, r3, ip, lsr fp │ │ │ │ + rsbseq pc, r9, ip, lsr pc @ │ │ │ │ + @ instruction: 0x007cef94 │ │ │ │ + rsbseq r8, ip, r0, lsl #19 │ │ │ │ + rsbseq r8, ip, r0, lsr #19 │ │ │ │ rscseq sp, fp, r0, ror r9 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -417579,25 +417579,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #32] @ 413e44 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9282c4 │ │ │ │ - addseq r1, r3, r8, lsl #25 │ │ │ │ - @ instruction: 0x007a0090 │ │ │ │ - rsbseq pc, ip, ip, ror #1 │ │ │ │ + b 928084 │ │ │ │ + addseq r1, r3, r8, asr #20 │ │ │ │ + rsbseq pc, r9, r0, asr lr @ │ │ │ │ + rsbseq lr, ip, ip, lsr #29 │ │ │ │ rscseq sp, fp, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 413ea0 │ │ │ │ ldr r2, [pc, #64] @ 413ea4 │ │ │ │ @@ -417605,25 +417605,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 930978 │ │ │ │ + bl 930738 │ │ │ │ ldr r1, [pc, #32] @ 413eac │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 9282c4 │ │ │ │ - addseq r1, r3, r0, lsr #24 │ │ │ │ - rsbseq r0, sl, r8, lsr #32 │ │ │ │ - rsbseq pc, ip, r4, lsl #1 │ │ │ │ + b 928084 │ │ │ │ + addseq r1, r3, r0, ror #19 │ │ │ │ + rsbseq pc, r9, r8, ror #27 │ │ │ │ + rsbseq lr, ip, r4, asr #28 │ │ │ │ rscseq sp, fp, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 413f60 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -417638,15 +417638,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 41305c │ │ │ │ ldr r2, [pc, #80] @ 413f74 │ │ │ │ ldr r3, [pc, #64] @ 413f68 │ │ │ │ @@ -417661,84 +417661,84 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00931bbc │ │ │ │ + addseq r1, r3, ip, ror r9 │ │ │ │ rscseq r4, pc, r8, lsr #30 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - rsbseq r8, ip, r8, lsl sl │ │ │ │ - rsbseq r8, ip, r8, lsr sl │ │ │ │ + ldrsbeq r8, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + ldrsheq r8, [ip], #-120 @ 0xffffff88 @ │ │ │ │ rscseq r4, pc, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 413fc0 │ │ │ │ ldr r2, [pc, #48] @ 413fc4 │ │ │ │ ldr r1, [pc, #48] @ 413fc8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2db284 │ │ │ │ - addseq r1, r3, ip, ror #21 │ │ │ │ - rsbseq r8, ip, r8, ror #18 │ │ │ │ - rsbseq r8, ip, ip, ror #20 │ │ │ │ + addseq r1, r3, ip, lsr #17 │ │ │ │ + rsbseq r8, ip, r8, lsr #14 │ │ │ │ + rsbseq r8, ip, ip, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 414030 │ │ │ │ ldr r2, [pc, #76] @ 414034 │ │ │ │ ldr r1, [pc, #76] @ 414038 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrb r3, [r4, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ beq 414024 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2db190 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2db21c │ │ │ │ - umullseq r1, r3, r8, sl │ │ │ │ - rsbseq r8, ip, r0, lsl r9 │ │ │ │ - rsbseq r8, ip, r4, lsl sl │ │ │ │ + addseq r1, r3, r8, asr r8 │ │ │ │ + ldrsbeq r8, [ip], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrsbeq r8, [ip], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 4140d0 │ │ │ │ ldr r2, [pc, #124] @ 4140d4 │ │ │ │ ldr r1, [pc, #124] @ 4140d8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2db0f4 │ │ │ │ ldr r1, [r4, #352] @ 0x160 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ @@ -417753,17 +417753,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2db2ec │ │ │ │ - addseq r1, r3, r8, lsr #20 │ │ │ │ - rsbseq r8, ip, r4, lsr #17 │ │ │ │ - rsbseq r8, ip, r8, lsr #19 │ │ │ │ + addseq r1, r3, r8, ror #15 │ │ │ │ + rsbseq r8, ip, r4, ror #12 │ │ │ │ + rsbseq r8, ip, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #364] @ 414260 │ │ │ │ ldr r2, [pc, #364] @ 414264 │ │ │ │ ldr r3, [pc, #364] @ 414268 │ │ │ │ @@ -417778,26 +417778,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #308] @ 414274 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #288] @ 414278 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #272] @ 41427c │ │ │ │ ldr r1, [pc, #272] @ 414280 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, sp, #12 │ │ │ │ @@ -417853,20 +417853,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - addseq r1, r3, r4, lsl #19 │ │ │ │ + addseq r1, r3, r4, asr #14 │ │ │ │ rscseq r4, pc, r8, lsl #26 │ │ │ │ strdeq r5, [r0], -r0 │ │ │ │ - ldrsheq r8, [ip], #-112 @ 0xffffff90 @ │ │ │ │ - rsbseq r8, ip, r8, ror #17 │ │ │ │ - rsbseq r8, ip, r4, ror #15 │ │ │ │ + ldrheq r8, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r8, ip, r8, lsr #13 │ │ │ │ + rsbseq r8, ip, r4, lsr #11 │ │ │ │ ldrheq r4, [pc], #192 @ │ │ │ │ rsceq sp, sp, r8, lsl #23 │ │ │ │ strheq r7, [r0, -r4] │ │ │ │ @ instruction: 0x000032b8 │ │ │ │ andeq r4, r0, r0, asr r7 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ rscseq r4, pc, r4, ror #23 │ │ │ │ @@ -417880,15 +417880,15 @@ │ │ │ │ ldr r1, [pc, #200] @ 414380 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r5, [sp] │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldrh r1, [r4] │ │ │ │ ldr r6, [pc, #168] @ 414384 │ │ │ │ cmp r1, #17 │ │ │ │ add r6, pc, r6 │ │ │ │ bne 414334 │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ mov r3, r0 │ │ │ │ @@ -417923,20 +417923,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - addseq r1, r3, ip, asr #15 │ │ │ │ - rsbseq r8, ip, r4, asr #12 │ │ │ │ - rsbseq r8, ip, r0, asr r7 │ │ │ │ + addseq r1, r3, ip, lsl #11 │ │ │ │ + rsbseq r8, ip, r4, lsl #8 │ │ │ │ + rsbseq r8, ip, r0, lsl r5 │ │ │ │ rscseq r4, pc, r8, lsr #22 │ │ │ │ andeq r6, r0, r4, rrx │ │ │ │ - rsbseq r8, ip, r0, lsr #14 │ │ │ │ + rsbseq r8, ip, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #376] @ 414520 │ │ │ │ ldr r1, [pc, #376] @ 414524 │ │ │ │ ldr r2, [pc, #376] @ 414528 │ │ │ │ @@ -417951,24 +417951,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r1, [pc, #320] @ 414534 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 93071c │ │ │ │ + bl 9304dc │ │ │ │ ldr r3, [pc, #288] @ 414538 │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -418029,23 +418029,23 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #60] @ 41454c │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1216 @ 0x4c0 │ │ │ │ add r1, r1, #8 │ │ │ │ b 41443c │ │ │ │ bl 27d144 <__stack_chk_fail@plt> │ │ │ │ - @